Merge tag 'efi-2020-10-rc1' of https://gitlab.denx.de/u-boot/custodians/u-boot-efi...
[platform/kernel/u-boot.git] / include / configs / MPC8540ADS.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright 2004, 2011 Freescale Semiconductor.
4  * (C) Copyright 2002,2003 Motorola,Inc.
5  * Xianghua Xiao <X.Xiao@motorola.com>
6  */
7
8 /*
9  * mpc8540ads board configuration file
10  *
11  * Please refer to doc/README.mpc85xx for more info.
12  *
13  * Make sure you change the MAC address and other network params first,
14  * search for CONFIG_SERVERIP, etc in this file.
15  */
16
17 #ifndef __CONFIG_H
18 #define __CONFIG_H
19
20 /*
21  * default CCARBAR is at 0xff700000
22  * assume U-Boot is less than 0.5MB
23  */
24
25 #ifndef CONFIG_HAS_FEC
26 #define CONFIG_HAS_FEC          1       /* 8540 has FEC */
27 #endif
28
29 #define CONFIG_PCI_INDIRECT_BRIDGE
30 #define CONFIG_SYS_PCI_64BIT    1       /* enable 64-bit PCI resources */
31 #define CONFIG_ENV_OVERWRITE
32
33 /*
34  * sysclk for MPC85xx
35  *
36  * Two valid values are:
37  *    33000000
38  *    66000000
39  *
40  * Most PCI cards are still 33Mhz, so in the presence of PCI, 33MHz
41  * is likely the desired value here, so that is now the default.
42  * The board, however, can run at 66MHz.  In any event, this value
43  * must match the settings of some switches.  Details can be found
44  * in the README.mpc85xxads.
45  *
46  * XXX -- Can't we run at 66 MHz, anyway?  PCI should drop to
47  * 33MHz to accommodate, based on a PCI pin.
48  * Note that PCI-X won't work at 33MHz.
49  */
50
51 #ifndef CONFIG_SYS_CLK_FREQ
52 #define CONFIG_SYS_CLK_FREQ     33000000
53 #endif
54
55 /*
56  * These can be toggled for performance analysis, otherwise use default.
57  */
58 #define CONFIG_L2_CACHE                 /* toggle L2 cache */
59 #define CONFIG_BTB                      /* toggle branch predition */
60
61 #define CONFIG_SYS_CCSRBAR              0xe0000000
62 #define CONFIG_SYS_CCSRBAR_PHYS_LOW     CONFIG_SYS_CCSRBAR
63
64 /* DDR Setup */
65 #define CONFIG_SPD_EEPROM               /* Use SPD EEPROM for DDR setup*/
66 #define CONFIG_DDR_SPD
67
68 #define CONFIG_MEM_INIT_VALUE           0xDeadBeef
69
70 #define CONFIG_SYS_DDR_SDRAM_BASE       0x00000000      /* DDR is system memory*/
71 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
72
73 #define CONFIG_DIMM_SLOTS_PER_CTLR      1
74 #define CONFIG_CHIP_SELECTS_PER_CTRL    (2 * CONFIG_DIMM_SLOTS_PER_CTLR)
75
76 /* I2C addresses of SPD EEPROMs */
77 #define SPD_EEPROM_ADDRESS      0x51    /* CTLR 0 DIMM 0 */
78
79 /* These are used when DDR doesn't use SPD. */
80 #define CONFIG_SYS_SDRAM_SIZE   128             /* DDR is 128MB */
81 #define CONFIG_SYS_DDR_CS0_BNDS 0x00000007      /* 0-128MB */
82 #define CONFIG_SYS_DDR_CS0_CONFIG       0x80000002
83 #define CONFIG_SYS_DDR_TIMING_1 0x37344321
84 #define CONFIG_SYS_DDR_TIMING_2 0x00000800      /* P9-45,may need tuning */
85 #define CONFIG_SYS_DDR_CONTROL          0xc2000000      /* unbuffered,no DYN_PWR */
86 #define CONFIG_SYS_DDR_MODE             0x00000062      /* DLL,normal,seq,4/2.5 */
87 #define CONFIG_SYS_DDR_INTERVAL 0x05200100      /* autocharge,no open page */
88
89 /*
90  * SDRAM on the Local Bus
91  */
92 #define CONFIG_SYS_LBC_SDRAM_BASE       0xf0000000      /* Localbus SDRAM */
93 #define CONFIG_SYS_LBC_SDRAM_SIZE       64              /* LBC SDRAM is 64MB */
94
95 #define CONFIG_SYS_FLASH_BASE           0xff000000      /* start of FLASH 16M */
96 #define CONFIG_SYS_BR0_PRELIM           0xff001801      /* port size 32bit */
97
98 #define CONFIG_SYS_OR0_PRELIM           0xff006ff7      /* 16MB Flash */
99 #define CONFIG_SYS_MAX_FLASH_BANKS      1               /* number of banks */
100 #define CONFIG_SYS_MAX_FLASH_SECT       64              /* sectors per device */
101 #undef  CONFIG_SYS_FLASH_CHECKSUM
102 #define CONFIG_SYS_FLASH_ERASE_TOUT     60000   /* Flash Erase Timeout (ms) */
103 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Flash Write Timeout (ms) */
104
105 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_TEXT_BASE    /* start of monitor */
106
107 #if (CONFIG_SYS_MONITOR_BASE < CONFIG_SYS_FLASH_BASE)
108 #define CONFIG_SYS_RAMBOOT
109 #else
110 #undef  CONFIG_SYS_RAMBOOT
111 #endif
112
113 #define CONFIG_SYS_FLASH_EMPTY_INFO
114
115 /*
116  * Local Bus Definitions
117  */
118
119 /*
120  * Base Register 2 and Option Register 2 configure SDRAM.
121  * The SDRAM base address, CONFIG_SYS_LBC_SDRAM_BASE, is 0xf0000000.
122  *
123  * For BR2, need:
124  *    Base address of 0xf0000000 = BR[0:16] = 1111 0000 0000 0000 0
125  *    port-size = 32-bits = BR2[19:20] = 11
126  *    no parity checking = BR2[21:22] = 00
127  *    SDRAM for MSEL = BR2[24:26] = 011
128  *    Valid = BR[31] = 1
129  *
130  * 0    4    8    12   16   20   24   28
131  * 1111 0000 0000 0000 0001 1000 0110 0001 = f0001861
132  *
133  * FIXME: CONFIG_SYS_LBC_SDRAM_BASE should be masked and OR'ed into
134  * FIXME: the top 17 bits of BR2.
135  */
136
137 #define CONFIG_SYS_BR2_PRELIM           0xf0001861
138
139 /*
140  * The SDRAM size in MB, CONFIG_SYS_LBC_SDRAM_SIZE, is 64.
141  *
142  * For OR2, need:
143  *    64MB mask for AM, OR2[0:7] = 1111 1100
144  *                 XAM, OR2[17:18] = 11
145  *    9 columns OR2[19-21] = 010
146  *    13 rows   OR2[23-25] = 100
147  *    EAD set for extra time OR[31] = 1
148  *
149  * 0    4    8    12   16   20   24   28
150  * 1111 1100 0000 0000 0110 1001 0000 0001 = fc006901
151  */
152
153 #define CONFIG_SYS_OR2_PRELIM           0xfc006901
154
155 #define CONFIG_SYS_LBC_LCRR             0x00030004    /* LB clock ratio reg */
156 #define CONFIG_SYS_LBC_LBCR             0x00000000    /* LB config reg */
157 #define CONFIG_SYS_LBC_LSRT             0x20000000    /* LB sdram refresh timer */
158 #define CONFIG_SYS_LBC_MRTPR            0x20000000    /* LB refresh timer prescal*/
159
160 #define CONFIG_SYS_LBC_LSDMR_COMMON     ( LSDMR_BSMA1516        \
161                                 | LSDMR_RFCR5           \
162                                 | LSDMR_PRETOACT3       \
163                                 | LSDMR_ACTTORW3        \
164                                 | LSDMR_BL8             \
165                                 | LSDMR_WRC2            \
166                                 | LSDMR_CL3             \
167                                 | LSDMR_RFEN            \
168                                 )
169
170 /*
171  * SDRAM Controller configuration sequence.
172  */
173 #define CONFIG_SYS_LBC_LSDMR_1  (CONFIG_SYS_LBC_LSDMR_COMMON | LSDMR_OP_PCHALL)
174 #define CONFIG_SYS_LBC_LSDMR_2  (CONFIG_SYS_LBC_LSDMR_COMMON | LSDMR_OP_ARFRSH)
175 #define CONFIG_SYS_LBC_LSDMR_3  (CONFIG_SYS_LBC_LSDMR_COMMON | LSDMR_OP_ARFRSH)
176 #define CONFIG_SYS_LBC_LSDMR_4  (CONFIG_SYS_LBC_LSDMR_COMMON | LSDMR_OP_MRW)
177 #define CONFIG_SYS_LBC_LSDMR_5  (CONFIG_SYS_LBC_LSDMR_COMMON | LSDMR_OP_NORMAL)
178
179 /*
180  * 32KB, 8-bit wide for ADS config reg
181  */
182 #define CONFIG_SYS_BR4_PRELIM          0xf8000801
183 #define CONFIG_SYS_OR4_PRELIM           0xffffe1f1
184 #define CONFIG_SYS_BCSR         (CONFIG_SYS_BR4_PRELIM & 0xffff8000)
185
186 #define CONFIG_SYS_INIT_RAM_LOCK        1
187 #define CONFIG_SYS_INIT_RAM_ADDR        0xe4010000      /* Initial RAM address */
188 #define CONFIG_SYS_INIT_RAM_SIZE        0x4000          /* Size of used area in RAM */
189
190 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
191 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
192
193 #define CONFIG_SYS_MONITOR_LEN          (256 * 1024)    /* Reserve 256 kB for Mon */
194 #define CONFIG_SYS_MALLOC_LEN           (128 * 1024)    /* Reserved for malloc */
195
196 /* Serial Port */
197 #define CONFIG_SYS_NS16550_SERIAL
198 #define CONFIG_SYS_NS16550_REG_SIZE    1
199 #define CONFIG_SYS_NS16550_CLK          get_bus_freq(0)
200
201 #define CONFIG_SYS_BAUDRATE_TABLE  \
202         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400,115200}
203
204 #define CONFIG_SYS_NS16550_COM1        (CONFIG_SYS_CCSRBAR+0x4500)
205 #define CONFIG_SYS_NS16550_COM2        (CONFIG_SYS_CCSRBAR+0x4600)
206
207 /*
208  * I2C
209  */
210 #define CONFIG_SYS_I2C
211 #define CONFIG_SYS_I2C_FSL
212 #define CONFIG_SYS_FSL_I2C_SPEED        400000
213 #define CONFIG_SYS_FSL_I2C_SLAVE        0x7F
214 #define CONFIG_SYS_FSL_I2C_OFFSET       0x3000
215 #define CONFIG_SYS_I2C_NOPROBES         { {0, 0x69} }
216
217 /* RapidIO MMU */
218 #define CONFIG_SYS_RIO_MEM_VIRT 0xc0000000      /* base address */
219 #define CONFIG_SYS_RIO_MEM_BUS  0xc0000000      /* base address */
220 #define CONFIG_SYS_RIO_MEM_PHYS 0xc0000000
221 #define CONFIG_SYS_RIO_MEM_SIZE 0x20000000      /* 128M */
222
223 /*
224  * General PCI
225  * Memory space is mapped 1-1, but I/O space must start from 0.
226  */
227 #define CONFIG_SYS_PCI1_MEM_VIRT        0x80000000
228 #define CONFIG_SYS_PCI1_MEM_BUS 0x80000000
229 #define CONFIG_SYS_PCI1_MEM_PHYS        0x80000000
230 #define CONFIG_SYS_PCI1_MEM_SIZE        0x20000000      /* 512M */
231 #define CONFIG_SYS_PCI1_IO_VIRT 0xe2000000
232 #define CONFIG_SYS_PCI1_IO_BUS  0x00000000
233 #define CONFIG_SYS_PCI1_IO_PHYS 0xe2000000
234 #define CONFIG_SYS_PCI1_IO_SIZE 0x100000        /* 1M */
235
236 #if defined(CONFIG_PCI)
237 #undef CONFIG_TULIP
238
239 #if !defined(CONFIG_PCI_PNP)
240     #define PCI_ENET0_IOADDR    0xe0000000
241     #define PCI_ENET0_MEMADDR   0xe0000000
242     #define PCI_IDSEL_NUMBER    0x0c    /* slot0->3(IDSEL)=12->15 */
243 #endif
244
245 #undef CONFIG_PCI_SCAN_SHOW             /* show pci devices on startup */
246 #define CONFIG_SYS_PCI_SUBSYS_VENDORID 0x1057  /* Motorola */
247
248 #endif  /* CONFIG_PCI */
249
250 #if defined(CONFIG_TSEC_ENET)
251
252 #define CONFIG_TSEC1    1
253 #define CONFIG_TSEC1_NAME       "TSEC0"
254 #define CONFIG_TSEC2    1
255 #define CONFIG_TSEC2_NAME       "TSEC1"
256 #define TSEC1_PHY_ADDR          0
257 #define TSEC2_PHY_ADDR          1
258 #define TSEC1_PHYIDX            0
259 #define TSEC2_PHYIDX            0
260 #define TSEC1_FLAGS             TSEC_GIGABIT
261 #define TSEC2_FLAGS             TSEC_GIGABIT
262
263 #if CONFIG_HAS_FEC
264 #define CONFIG_MPC85XX_FEC      1
265 #define CONFIG_MPC85XX_FEC_NAME         "FEC"
266 #define FEC_PHY_ADDR            3
267 #define FEC_PHYIDX              0
268 #define FEC_FLAGS               0
269 #endif
270
271 /* Options are: TSEC[0-1], FEC */
272 #define CONFIG_ETHPRIME         "TSEC0"
273
274 #endif  /* CONFIG_TSEC_ENET */
275
276 /*
277  * Environment
278  */
279
280 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download */
281 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change */
282
283 /*
284  * BOOTP options
285  */
286 #define CONFIG_BOOTP_BOOTFILESIZE
287
288 #undef CONFIG_WATCHDOG                  /* watchdog disabled */
289
290 /*
291  * Miscellaneous configurable options
292  */
293 #define CONFIG_SYS_LOAD_ADDR    0x2000000       /* default load address */
294
295 /*
296  * For booting Linux, the board info and command line data
297  * have to be in the first 64 MB of memory, since this is
298  * the maximum mapped by the Linux kernel during initialization.
299  */
300 #define CONFIG_SYS_BOOTMAPSZ    (64 << 20)      /* Initial Memory map for Linux*/
301 #define CONFIG_SYS_BOOTM_LEN    (64 << 20)      /* Increase max gunzip size */
302
303 #if defined(CONFIG_CMD_KGDB)
304 #define CONFIG_KGDB_BAUDRATE    230400  /* speed to run kgdb serial port */
305 #endif
306
307 /*
308  * Environment Configuration
309  */
310
311 /* The mac addresses for all ethernet interface */
312 #if defined(CONFIG_TSEC_ENET)
313 #define CONFIG_HAS_ETH0
314 #define CONFIG_HAS_ETH1
315 #define CONFIG_HAS_ETH2
316 #endif
317
318 #define CONFIG_IPADDR    192.168.1.253
319
320 #define CONFIG_HOSTNAME         "unknown"
321 #define CONFIG_ROOTPATH         "/nfsroot"
322 #define CONFIG_BOOTFILE         "your.uImage"
323
324 #define CONFIG_SERVERIP  192.168.1.1
325 #define CONFIG_GATEWAYIP 192.168.1.1
326 #define CONFIG_NETMASK   255.255.255.0
327
328 #define CONFIG_LOADADDR  200000 /* default location for tftp and bootm */
329
330 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
331    "netdev=eth0\0"                                                      \
332    "consoledev=ttyS0\0"                                                 \
333    "ramdiskaddr=1000000\0"                                              \
334    "ramdiskfile=your.ramdisk.u-boot\0"                                  \
335    "fdtaddr=400000\0"                                                   \
336    "fdtfile=your.fdt.dtb\0"
337
338 #define CONFIG_NFSBOOTCOMMAND                                           \
339    "setenv bootargs root=/dev/nfs rw "                                  \
340       "nfsroot=$serverip:$rootpath "                                    \
341       "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:$netdev:off " \
342       "console=$consoledev,$baudrate $othbootargs;"                     \
343    "tftp $loadaddr $bootfile;"                                          \
344    "tftp $fdtaddr $fdtfile;"                                            \
345    "bootm $loadaddr - $fdtaddr"
346
347 #define CONFIG_RAMBOOTCOMMAND \
348    "setenv bootargs root=/dev/ram rw "                                  \
349       "console=$consoledev,$baudrate $othbootargs;"                     \
350    "tftp $ramdiskaddr $ramdiskfile;"                                    \
351    "tftp $loadaddr $bootfile;"                                          \
352    "tftp $fdtaddr $fdtfile;"                                            \
353    "bootm $loadaddr $ramdiskaddr $fdtaddr"
354
355 #define CONFIG_BOOTCOMMAND  CONFIG_NFSBOOTCOMMAND
356
357 #endif  /* __CONFIG_H */