mpc83xx: Simplify BR,OR lines
[platform/kernel/u-boot.git] / include / configs / MPC8349EMDS.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * (C) Copyright 2006-2010
4  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
5  */
6
7 /*
8  * mpc8349emds board configuration file
9  *
10  */
11
12 #ifndef __CONFIG_H
13 #define __CONFIG_H
14
15 /*
16  * High Level Configuration Options
17  */
18 #define CONFIG_E300             1       /* E300 Family */
19
20 #define CONFIG_SYS_IMMR         0xE0000000
21
22 #undef CONFIG_SYS_DRAM_TEST             /* memory test, takes time */
23 #define CONFIG_SYS_MEMTEST_START        0x00000000      /* memtest region */
24 #define CONFIG_SYS_MEMTEST_END          0x00100000
25
26 /*
27  * DDR Setup
28  */
29 #define CONFIG_DDR_ECC                  /* support DDR ECC function */
30 #define CONFIG_DDR_ECC_CMD              /* use DDR ECC user commands */
31 #define CONFIG_SPD_EEPROM               /* use SPD EEPROM for DDR setup*/
32
33 /*
34  * SYS_FSL_DDR2 is selected in Kconfig to use unified DDR driver
35  * unselect it to use old spd_sdram.c
36  */
37 #define CONFIG_SYS_SPD_BUS_NUM  0
38 #define SPD_EEPROM_ADDRESS1     0x52
39 #define SPD_EEPROM_ADDRESS2     0x51
40 #define CONFIG_DIMM_SLOTS_PER_CTLR      2
41 #define CONFIG_CHIP_SELECTS_PER_CTRL    (2 * CONFIG_DIMM_SLOTS_PER_CTLR)
42 #define CONFIG_ECC_INIT_VIA_DDRCONTROLLER
43 #define CONFIG_MEM_INIT_VALUE   0xDeadBeef
44
45 /*
46  * 32-bit data path mode.
47  *
48  * Please note that using this mode for devices with the real density of 64-bit
49  * effectively reduces the amount of available memory due to the effect of
50  * wrapping around while translating address to row/columns, for example in the
51  * 256MB module the upper 128MB get aliased with contents of the lower
52  * 128MB); normally this define should be used for devices with real 32-bit
53  * data path.
54  */
55 #undef CONFIG_DDR_32BIT
56
57 #define CONFIG_SYS_DDR_BASE     0x00000000      /* DDR is system memory*/
58 #define CONFIG_SYS_SDRAM_BASE   CONFIG_SYS_DDR_BASE
59 #define CONFIG_SYS_DDR_SDRAM_BASE       CONFIG_SYS_DDR_BASE
60 #define CONFIG_SYS_DDR_SDRAM_CLK_CNTL   (DDR_SDRAM_CLK_CNTL_SS_EN \
61                                         | DDR_SDRAM_CLK_CNTL_CLK_ADJUST_05)
62 #undef  CONFIG_DDR_2T_TIMING
63
64 /*
65  * DDRCDR - DDR Control Driver Register
66  */
67 #define CONFIG_SYS_DDRCDR_VALUE 0x80080001
68
69 #if defined(CONFIG_SPD_EEPROM)
70 /*
71  * Determine DDR configuration from I2C interface.
72  */
73 #define SPD_EEPROM_ADDRESS      0x51            /* DDR DIMM */
74 #else
75 /*
76  * Manually set up DDR parameters
77  */
78 #define CONFIG_SYS_DDR_SIZE             256             /* MB */
79 #if defined(CONFIG_DDR_II)
80 #define CONFIG_SYS_DDRCDR               0x80080001
81 #define CONFIG_SYS_DDR_CS2_BNDS         0x0000000f
82 #define CONFIG_SYS_DDR_CS2_CONFIG       0x80330102
83 #define CONFIG_SYS_DDR_TIMING_0         0x00220802
84 #define CONFIG_SYS_DDR_TIMING_1         0x38357322
85 #define CONFIG_SYS_DDR_TIMING_2         0x2f9048c8
86 #define CONFIG_SYS_DDR_TIMING_3         0x00000000
87 #define CONFIG_SYS_DDR_CLK_CNTL         0x02000000
88 #define CONFIG_SYS_DDR_MODE             0x47d00432
89 #define CONFIG_SYS_DDR_MODE2            0x8000c000
90 #define CONFIG_SYS_DDR_INTERVAL         0x03cf0080
91 #define CONFIG_SYS_DDR_SDRAM_CFG        0x43000000
92 #define CONFIG_SYS_DDR_SDRAM_CFG2       0x00401000
93 #else
94 #define CONFIG_SYS_DDR_CS2_CONFIG       (CSCONFIG_EN \
95                                 | CSCONFIG_ROW_BIT_13 \
96                                 | CSCONFIG_COL_BIT_10)
97 #define CONFIG_SYS_DDR_TIMING_1 0x36332321
98 #define CONFIG_SYS_DDR_TIMING_2 0x00000800      /* P9-45,may need tuning */
99 #define CONFIG_SYS_DDR_CONTROL  0xc2000000      /* unbuffered,no DYN_PWR */
100 #define CONFIG_SYS_DDR_INTERVAL 0x04060100      /* autocharge,no open page */
101
102 #if defined(CONFIG_DDR_32BIT)
103 /* set burst length to 8 for 32-bit data path */
104                                 /* DLL,normal,seq,4/2.5, 8 burst len */
105 #define CONFIG_SYS_DDR_MODE     0x00000023
106 #else
107 /* the default burst length is 4 - for 64-bit data path */
108                                 /* DLL,normal,seq,4/2.5, 4 burst len */
109 #define CONFIG_SYS_DDR_MODE     0x00000022
110 #endif
111 #endif
112 #endif
113
114 /*
115  * SDRAM on the Local Bus
116  */
117 #define CONFIG_SYS_LBC_SDRAM_BASE       0xF0000000      /* Localbus SDRAM */
118 #define CONFIG_SYS_LBC_SDRAM_SIZE       64              /* LBC SDRAM is 64MB */
119
120 /*
121  * FLASH on the Local Bus
122  */
123 #define CONFIG_SYS_FLASH_BASE           0xFE000000      /* start of FLASH   */
124 #define CONFIG_SYS_FLASH_SIZE           32      /* max flash size in MB */
125
126 /* FLASH */
127 #define CONFIG_SYS_BR0_PRELIM   (0xFE000000 | BR_PS_16 | BR_MS_GPCM | BR_V)
128 #define CONFIG_SYS_OR0_PRELIM   (OR_AM_32MB | OR_UPM_XAM | OR_GPCM_CSNT | OR_GPCM_ACS_DIV2 | OR_GPCM_XACS | OR_GPCM_SCY_15 | OR_GPCM_TRLX_SET | OR_GPCM_EHTR_SET | OR_GPCM_EAD)
129
130 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* number of banks */
131 #define CONFIG_SYS_MAX_FLASH_SECT       256     /* max sectors per device */
132
133 #undef CONFIG_SYS_FLASH_CHECKSUM
134 #define CONFIG_SYS_FLASH_ERASE_TOUT     60000   /* Flash Erase Timeout (ms) */
135 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Flash Write Timeout (ms) */
136
137 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_TEXT_BASE    /* start of monitor */
138
139 #if (CONFIG_SYS_MONITOR_BASE < CONFIG_SYS_FLASH_BASE)
140 #define CONFIG_SYS_RAMBOOT
141 #else
142 #undef  CONFIG_SYS_RAMBOOT
143 #endif
144
145 /*
146  * BCSR register on local bus 32KB, 8-bit wide for MDS config reg
147  */
148 #define CONFIG_SYS_BCSR                 0xE2400000
149                                         /* Access window base at BCSR base */
150
151 /* BCSR */
152 #define CONFIG_SYS_BR1_PRELIM           (0xE2400000 | BR_PS_8 | BR_MS_GPCM | BR_V)
153 #define CONFIG_SYS_OR1_PRELIM           (OR_AM_32KB | OR_GPCM_XAM | OR_GPCM_CSNT | OR_GPCM_SCY_15 | OR_GPCM_TRLX_CLEAR | OR_GPCM_EHTR_CLEAR)
154
155 #define CONFIG_SYS_INIT_RAM_LOCK        1
156 #define CONFIG_SYS_INIT_RAM_ADDR        0xFD000000      /* Initial RAM addr */
157 #define CONFIG_SYS_INIT_RAM_SIZE        0x1000  /* Size of used area in RAM*/
158
159 #define CONFIG_SYS_GBL_DATA_OFFSET      \
160                         (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
161 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
162
163 #define CONFIG_SYS_MONITOR_LEN  (512 * 1024)    /* Reserve 512 kB for Mon */
164 #define CONFIG_SYS_MALLOC_LEN   (256 * 1024)    /* Reserved for malloc */
165
166 /*
167  * Local Bus LCRR and LBCR regs
168  *    LCRR:  DLL bypass, Clock divider is 4
169  * External Local Bus rate is
170  *    CLKIN * HRCWL_CSB_TO_CLKIN / HRCWL_LCL_BUS_TO_SCB_CLK / LCRR_CLKDIV
171  */
172 #define CONFIG_SYS_LCRR_DBYP    LCRR_DBYP
173 #define CONFIG_SYS_LCRR_CLKDIV  LCRR_CLKDIV_4
174 #define CONFIG_SYS_LBC_LBCR     0x00000000
175
176 /*
177  * Serial Port
178  */
179 #define CONFIG_SYS_NS16550_SERIAL
180 #define CONFIG_SYS_NS16550_REG_SIZE    1
181 #define CONFIG_SYS_NS16550_CLK          get_bus_freq(0)
182
183 #define CONFIG_SYS_BAUDRATE_TABLE  \
184                 {300, 600, 1200, 2400, 4800, 9600, 19200, 38400, 115200}
185
186 #define CONFIG_SYS_NS16550_COM1        (CONFIG_SYS_IMMR+0x4500)
187 #define CONFIG_SYS_NS16550_COM2        (CONFIG_SYS_IMMR+0x4600)
188
189 /* I2C */
190 #define CONFIG_SYS_I2C
191 #define CONFIG_SYS_I2C_FSL
192 #define CONFIG_SYS_FSL_I2C_SPEED        400000
193 #define CONFIG_SYS_FSL_I2C_SLAVE        0x7F
194 #define CONFIG_SYS_FSL_I2C_OFFSET       0x3000
195 #define CONFIG_SYS_FSL_I2C2_SPEED       400000
196 #define CONFIG_SYS_FSL_I2C2_SLAVE       0x7F
197 #define CONFIG_SYS_FSL_I2C2_OFFSET      0x3100
198 #define CONFIG_SYS_I2C_NOPROBES         { {0, 0x69} }
199
200 /* SPI */
201 #undef CONFIG_SOFT_SPI                  /* SPI bit-banged */
202
203 /* GPIOs.  Used as SPI chip selects */
204 #define CONFIG_SYS_GPIO1_PRELIM
205 #define CONFIG_SYS_GPIO1_DIR            0xC0000000  /* SPI CS on 0, LED on 1 */
206 #define CONFIG_SYS_GPIO1_DAT            0xC0000000  /* Both are active LOW */
207
208 /* TSEC */
209 #define CONFIG_SYS_TSEC1_OFFSET 0x24000
210 #define CONFIG_SYS_TSEC1        (CONFIG_SYS_IMMR+CONFIG_SYS_TSEC1_OFFSET)
211 #define CONFIG_SYS_TSEC2_OFFSET 0x25000
212 #define CONFIG_SYS_TSEC2        (CONFIG_SYS_IMMR+CONFIG_SYS_TSEC2_OFFSET)
213
214 /* USB */
215 #define CONFIG_SYS_USE_MPC834XSYS_USB_PHY       1 /* Use SYS board PHY */
216
217 /*
218  * General PCI
219  * Addresses are mapped 1-1.
220  */
221 #define CONFIG_SYS_PCI1_MEM_BASE        0x80000000
222 #define CONFIG_SYS_PCI1_MEM_PHYS        CONFIG_SYS_PCI1_MEM_BASE
223 #define CONFIG_SYS_PCI1_MEM_SIZE        0x10000000      /* 256M */
224 #define CONFIG_SYS_PCI1_MMIO_BASE       0x90000000
225 #define CONFIG_SYS_PCI1_MMIO_PHYS       CONFIG_SYS_PCI1_MMIO_BASE
226 #define CONFIG_SYS_PCI1_MMIO_SIZE       0x10000000      /* 256M */
227 #define CONFIG_SYS_PCI1_IO_BASE         0x00000000
228 #define CONFIG_SYS_PCI1_IO_PHYS         0xE2000000
229 #define CONFIG_SYS_PCI1_IO_SIZE         0x00100000      /* 1M */
230
231 #define CONFIG_SYS_PCI2_MEM_BASE        0xA0000000
232 #define CONFIG_SYS_PCI2_MEM_PHYS        CONFIG_SYS_PCI2_MEM_BASE
233 #define CONFIG_SYS_PCI2_MEM_SIZE        0x10000000      /* 256M */
234 #define CONFIG_SYS_PCI2_MMIO_BASE       0xB0000000
235 #define CONFIG_SYS_PCI2_MMIO_PHYS       CONFIG_SYS_PCI2_MMIO_BASE
236 #define CONFIG_SYS_PCI2_MMIO_SIZE       0x10000000      /* 256M */
237 #define CONFIG_SYS_PCI2_IO_BASE         0x00000000
238 #define CONFIG_SYS_PCI2_IO_PHYS         0xE2100000
239 #define CONFIG_SYS_PCI2_IO_SIZE         0x00100000      /* 1M */
240
241 #if defined(CONFIG_PCI)
242
243 #define CONFIG_83XX_PCI_STREAMING
244
245 #undef CONFIG_EEPRO100
246 #undef CONFIG_TULIP
247
248 #if !defined(CONFIG_PCI_PNP)
249         #define PCI_ENET0_IOADDR        0xFIXME
250         #define PCI_ENET0_MEMADDR       0xFIXME
251         #define PCI_IDSEL_NUMBER        0x0c    /* slot0->3(IDSEL)=12->15 */
252 #endif
253
254 #undef CONFIG_PCI_SCAN_SHOW             /* show pci devices on startup */
255 #define CONFIG_SYS_PCI_SUBSYS_VENDORID 0x1957  /* Freescale */
256
257 #endif  /* CONFIG_PCI */
258
259 /*
260  * TSEC configuration
261  */
262
263 #if defined(CONFIG_TSEC_ENET)
264
265 #define CONFIG_GMII             1       /* MII PHY management */
266 #define CONFIG_TSEC1            1
267 #define CONFIG_TSEC1_NAME       "TSEC0"
268 #define CONFIG_TSEC2            1
269 #define CONFIG_TSEC2_NAME       "TSEC1"
270 #define TSEC1_PHY_ADDR          0
271 #define TSEC2_PHY_ADDR          1
272 #define TSEC1_PHYIDX            0
273 #define TSEC2_PHYIDX            0
274 #define TSEC1_FLAGS             TSEC_GIGABIT
275 #define TSEC2_FLAGS             TSEC_GIGABIT
276
277 /* Options are: TSEC[0-1] */
278 #define CONFIG_ETHPRIME         "TSEC0"
279
280 #endif  /* CONFIG_TSEC_ENET */
281
282 /*
283  * Configure on-board RTC
284  */
285 #define CONFIG_RTC_DS1374               /* use ds1374 rtc via i2c */
286 #define CONFIG_SYS_I2C_RTC_ADDR 0x68    /* at address 0x68 */
287
288 /*
289  * Environment
290  */
291 #ifndef CONFIG_SYS_RAMBOOT
292         #define CONFIG_ENV_ADDR         \
293                         (CONFIG_SYS_MONITOR_BASE + CONFIG_SYS_MONITOR_LEN)
294         #define CONFIG_ENV_SECT_SIZE    0x20000 /* 128K(one sector) for env */
295         #define CONFIG_ENV_SIZE         0x2000
296
297 /* Address and size of Redundant Environment Sector     */
298 #define CONFIG_ENV_ADDR_REDUND  (CONFIG_ENV_ADDR + CONFIG_ENV_SECT_SIZE)
299 #define CONFIG_ENV_SIZE_REDUND  (CONFIG_ENV_SIZE)
300
301 #else
302         #define CONFIG_ENV_ADDR         (CONFIG_SYS_MONITOR_BASE - 0x1000)
303         #define CONFIG_ENV_SIZE         0x2000
304 #endif
305
306 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download */
307 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change */
308
309 /*
310  * BOOTP options
311  */
312 #define CONFIG_BOOTP_BOOTFILESIZE
313
314 /*
315  * Command line configuration.
316  */
317
318 #undef CONFIG_WATCHDOG                  /* watchdog disabled */
319
320 /*
321  * Miscellaneous configurable options
322  */
323 #define CONFIG_SYS_LOAD_ADDR    0x2000000       /* default load address */
324
325 /*
326  * For booting Linux, the board info and command line data
327  * have to be in the first 256 MB of memory, since this is
328  * the maximum mapped by the Linux kernel during initialization.
329  */
330                                 /* Initial Memory map for Linux*/
331 #define CONFIG_SYS_BOOTMAPSZ    (256 << 20)
332 #define CONFIG_SYS_BOOTM_LEN    (64 << 20)      /* Increase max gunzip size */
333
334 #define CONFIG_SYS_RCWH_PCIHOST 0x80000000 /* PCIHOST  */
335
336 /*
337  * System performance
338  */
339 #define CONFIG_SYS_ACR_PIPE_DEP 3       /* Arbiter pipeline depth (0-3) */
340 #define CONFIG_SYS_ACR_RPTCNT   3       /* Arbiter repeat count (0-7) */
341 #define CONFIG_SYS_SPCR_TSEC1EP 3       /* TSEC1 emergency priority (0-3) */
342 #define CONFIG_SYS_SPCR_TSEC2EP 3       /* TSEC2 emergency priority (0-3) */
343 #define CONFIG_SYS_SCCR_TSEC1CM 1       /* TSEC1 clock mode (0-3) */
344 #define CONFIG_SYS_SCCR_TSEC2CM 1       /* TSEC2 & I2C0 clock mode (0-3) */
345
346 /* System IO Config */
347 #define CONFIG_SYS_SICRH 0
348 #define CONFIG_SYS_SICRL SICRL_LDP_A
349
350 #define CONFIG_SYS_HID0_INIT    0x000000000
351 #define CONFIG_SYS_HID0_FINAL   (HID0_ENABLE_MACHINE_CHECK \
352                                 | HID0_ENABLE_INSTRUCTION_CACHE)
353
354 /* #define CONFIG_SYS_HID0_FINAL        (\
355         HID0_ENABLE_INSTRUCTION_CACHE |\
356         HID0_ENABLE_M_BIT |\
357         HID0_ENABLE_ADDRESS_BROADCAST) */
358
359 #define CONFIG_SYS_HID2 HID2_HBE
360
361 #ifdef CONFIG_PCI
362 #define CONFIG_PCI_INDIRECT_BRIDGE
363 #endif
364
365 #if defined(CONFIG_CMD_KGDB)
366 #define CONFIG_KGDB_BAUDRATE    230400  /* speed of kgdb serial port */
367 #endif
368
369 /*
370  * Environment Configuration
371  */
372 #define CONFIG_ENV_OVERWRITE
373
374 #if defined(CONFIG_TSEC_ENET)
375 #define CONFIG_HAS_ETH1
376 #define CONFIG_HAS_ETH0
377 #endif
378
379 #define CONFIG_HOSTNAME         "mpc8349emds"
380 #define CONFIG_ROOTPATH         "/nfsroot/rootfs"
381 #define CONFIG_BOOTFILE         "uImage"
382
383 #define CONFIG_LOADADDR 800000  /* default location for tftp and bootm */
384
385 #define CONFIG_PREBOOT  "echo;" \
386         "echo Type \\\"run flash_nfs\\\" to mount root filesystem over NFS;" \
387         "echo"
388
389 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
390         "netdev=eth0\0"                                                 \
391         "hostname=mpc8349emds\0"                                        \
392         "nfsargs=setenv bootargs root=/dev/nfs rw "                     \
393                 "nfsroot=${serverip}:${rootpath}\0"                     \
394         "ramargs=setenv bootargs root=/dev/ram rw\0"                    \
395         "addip=setenv bootargs ${bootargs} "                            \
396                 "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}"      \
397                 ":${hostname}:${netdev}:off panic=1\0"                  \
398         "addtty=setenv bootargs ${bootargs} console=ttyS0,${baudrate}\0"\
399         "flash_nfs=run nfsargs addip addtty;"                           \
400                 "bootm ${kernel_addr}\0"                                \
401         "flash_self=run ramargs addip addtty;"                          \
402                 "bootm ${kernel_addr} ${ramdisk_addr}\0"                \
403         "net_nfs=tftp 200000 ${bootfile};run nfsargs addip addtty;"     \
404                 "bootm\0"                                               \
405         "load=tftp 100000 /tftpboot/mpc8349emds/u-boot.bin\0"           \
406         "update=protect off fe000000 fe03ffff; "                        \
407                 "era fe000000 fe03ffff; cp.b 100000 fe000000 ${filesize}\0"\
408         "upd=run load update\0"                                         \
409         "fdtaddr=780000\0"                                              \
410         "fdtfile=mpc834x_mds.dtb\0"                                     \
411         ""
412
413 #define CONFIG_NFSBOOTCOMMAND                                           \
414         "setenv bootargs root=/dev/nfs rw "                             \
415                 "nfsroot=$serverip:$rootpath "                          \
416                 "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:"   \
417                                                         "$netdev:off "  \
418                 "console=$consoledev,$baudrate $othbootargs;"           \
419         "tftp $loadaddr $bootfile;"                                     \
420         "tftp $fdtaddr $fdtfile;"                                       \
421         "bootm $loadaddr - $fdtaddr"
422
423 #define CONFIG_RAMBOOTCOMMAND                                           \
424         "setenv bootargs root=/dev/ram rw "                             \
425                 "console=$consoledev,$baudrate $othbootargs;"           \
426         "tftp $ramdiskaddr $ramdiskfile;"                               \
427         "tftp $loadaddr $bootfile;"                                     \
428         "tftp $fdtaddr $fdtfile;"                                       \
429         "bootm $loadaddr $ramdiskaddr $fdtaddr"
430
431 #define CONFIG_BOOTCOMMAND      "run flash_self"
432
433 #endif  /* __CONFIG_H */