mpc83xx: Get rid of CONFIG_SYS_DDR_BASE
[platform/kernel/u-boot.git] / include / configs / MPC8349EMDS.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * (C) Copyright 2006-2010
4  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
5  */
6
7 /*
8  * mpc8349emds board configuration file
9  *
10  */
11
12 #ifndef __CONFIG_H
13 #define __CONFIG_H
14
15 /*
16  * High Level Configuration Options
17  */
18 #define CONFIG_E300             1       /* E300 Family */
19
20 #undef CONFIG_SYS_DRAM_TEST             /* memory test, takes time */
21 #define CONFIG_SYS_MEMTEST_START        0x00000000      /* memtest region */
22 #define CONFIG_SYS_MEMTEST_END          0x00100000
23
24 /*
25  * DDR Setup
26  */
27 #define CONFIG_DDR_ECC                  /* support DDR ECC function */
28 #define CONFIG_DDR_ECC_CMD              /* use DDR ECC user commands */
29 #define CONFIG_SPD_EEPROM               /* use SPD EEPROM for DDR setup*/
30
31 /*
32  * SYS_FSL_DDR2 is selected in Kconfig to use unified DDR driver
33  * unselect it to use old spd_sdram.c
34  */
35 #define CONFIG_SYS_SPD_BUS_NUM  0
36 #define SPD_EEPROM_ADDRESS1     0x52
37 #define SPD_EEPROM_ADDRESS2     0x51
38 #define CONFIG_DIMM_SLOTS_PER_CTLR      2
39 #define CONFIG_CHIP_SELECTS_PER_CTRL    (2 * CONFIG_DIMM_SLOTS_PER_CTLR)
40 #define CONFIG_ECC_INIT_VIA_DDRCONTROLLER
41 #define CONFIG_MEM_INIT_VALUE   0xDeadBeef
42
43 /*
44  * 32-bit data path mode.
45  *
46  * Please note that using this mode for devices with the real density of 64-bit
47  * effectively reduces the amount of available memory due to the effect of
48  * wrapping around while translating address to row/columns, for example in the
49  * 256MB module the upper 128MB get aliased with contents of the lower
50  * 128MB); normally this define should be used for devices with real 32-bit
51  * data path.
52  */
53 #undef CONFIG_DDR_32BIT
54
55 #define CONFIG_SYS_SDRAM_BASE   0x00000000      /* DDR is system memory*/
56 #define CONFIG_SYS_DDR_SDRAM_BASE       CONFIG_SYS_SDRAM_BASE
57 #define CONFIG_SYS_DDR_SDRAM_CLK_CNTL   (DDR_SDRAM_CLK_CNTL_SS_EN \
58                                         | DDR_SDRAM_CLK_CNTL_CLK_ADJUST_05)
59 #undef  CONFIG_DDR_2T_TIMING
60
61 /*
62  * DDRCDR - DDR Control Driver Register
63  */
64 #define CONFIG_SYS_DDRCDR_VALUE 0x80080001
65
66 #if defined(CONFIG_SPD_EEPROM)
67 /*
68  * Determine DDR configuration from I2C interface.
69  */
70 #define SPD_EEPROM_ADDRESS      0x51            /* DDR DIMM */
71 #else
72 /*
73  * Manually set up DDR parameters
74  */
75 #define CONFIG_SYS_DDR_SIZE             256             /* MB */
76 #if defined(CONFIG_DDR_II)
77 #define CONFIG_SYS_DDRCDR               0x80080001
78 #define CONFIG_SYS_DDR_CS2_BNDS         0x0000000f
79 #define CONFIG_SYS_DDR_CS2_CONFIG       0x80330102
80 #define CONFIG_SYS_DDR_TIMING_0         0x00220802
81 #define CONFIG_SYS_DDR_TIMING_1         0x38357322
82 #define CONFIG_SYS_DDR_TIMING_2         0x2f9048c8
83 #define CONFIG_SYS_DDR_TIMING_3         0x00000000
84 #define CONFIG_SYS_DDR_CLK_CNTL         0x02000000
85 #define CONFIG_SYS_DDR_MODE             0x47d00432
86 #define CONFIG_SYS_DDR_MODE2            0x8000c000
87 #define CONFIG_SYS_DDR_INTERVAL         0x03cf0080
88 #define CONFIG_SYS_DDR_SDRAM_CFG        0x43000000
89 #define CONFIG_SYS_DDR_SDRAM_CFG2       0x00401000
90 #else
91 #define CONFIG_SYS_DDR_CS2_CONFIG       (CSCONFIG_EN \
92                                 | CSCONFIG_ROW_BIT_13 \
93                                 | CSCONFIG_COL_BIT_10)
94 #define CONFIG_SYS_DDR_TIMING_1 0x36332321
95 #define CONFIG_SYS_DDR_TIMING_2 0x00000800      /* P9-45,may need tuning */
96 #define CONFIG_SYS_DDR_CONTROL  0xc2000000      /* unbuffered,no DYN_PWR */
97 #define CONFIG_SYS_DDR_INTERVAL 0x04060100      /* autocharge,no open page */
98
99 #if defined(CONFIG_DDR_32BIT)
100 /* set burst length to 8 for 32-bit data path */
101                                 /* DLL,normal,seq,4/2.5, 8 burst len */
102 #define CONFIG_SYS_DDR_MODE     0x00000023
103 #else
104 /* the default burst length is 4 - for 64-bit data path */
105                                 /* DLL,normal,seq,4/2.5, 4 burst len */
106 #define CONFIG_SYS_DDR_MODE     0x00000022
107 #endif
108 #endif
109 #endif
110
111 /*
112  * SDRAM on the Local Bus
113  */
114 #define CONFIG_SYS_LBC_SDRAM_BASE       0xF0000000      /* Localbus SDRAM */
115 #define CONFIG_SYS_LBC_SDRAM_SIZE       64              /* LBC SDRAM is 64MB */
116
117 /*
118  * FLASH on the Local Bus
119  */
120 #define CONFIG_SYS_FLASH_BASE           0xFE000000      /* start of FLASH   */
121 #define CONFIG_SYS_FLASH_SIZE           32      /* max flash size in MB */
122
123
124 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* number of banks */
125 #define CONFIG_SYS_MAX_FLASH_SECT       256     /* max sectors per device */
126
127 #undef CONFIG_SYS_FLASH_CHECKSUM
128 #define CONFIG_SYS_FLASH_ERASE_TOUT     60000   /* Flash Erase Timeout (ms) */
129 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Flash Write Timeout (ms) */
130
131 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_TEXT_BASE    /* start of monitor */
132
133 #if (CONFIG_SYS_MONITOR_BASE < CONFIG_SYS_FLASH_BASE)
134 #define CONFIG_SYS_RAMBOOT
135 #else
136 #undef  CONFIG_SYS_RAMBOOT
137 #endif
138
139 /*
140  * BCSR register on local bus 32KB, 8-bit wide for MDS config reg
141  */
142 #define CONFIG_SYS_BCSR                 0xE2400000
143                                         /* Access window base at BCSR base */
144
145
146 #define CONFIG_SYS_INIT_RAM_LOCK        1
147 #define CONFIG_SYS_INIT_RAM_ADDR        0xFD000000      /* Initial RAM addr */
148 #define CONFIG_SYS_INIT_RAM_SIZE        0x1000  /* Size of used area in RAM*/
149
150 #define CONFIG_SYS_GBL_DATA_OFFSET      \
151                         (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
152 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
153
154 #define CONFIG_SYS_MONITOR_LEN  (512 * 1024)    /* Reserve 512 kB for Mon */
155 #define CONFIG_SYS_MALLOC_LEN   (256 * 1024)    /* Reserved for malloc */
156
157 /*
158  * Local Bus LCRR and LBCR regs
159  *    LCRR:  DLL bypass, Clock divider is 4
160  * External Local Bus rate is
161  *    CLKIN * HRCWL_CSB_TO_CLKIN / HRCWL_LCL_BUS_TO_SCB_CLK / LCRR_CLKDIV
162  */
163 #define CONFIG_SYS_LBC_LBCR     0x00000000
164
165 /*
166  * Serial Port
167  */
168 #define CONFIG_SYS_NS16550_SERIAL
169 #define CONFIG_SYS_NS16550_REG_SIZE    1
170 #define CONFIG_SYS_NS16550_CLK          get_bus_freq(0)
171
172 #define CONFIG_SYS_BAUDRATE_TABLE  \
173                 {300, 600, 1200, 2400, 4800, 9600, 19200, 38400, 115200}
174
175 #define CONFIG_SYS_NS16550_COM1        (CONFIG_SYS_IMMR+0x4500)
176 #define CONFIG_SYS_NS16550_COM2        (CONFIG_SYS_IMMR+0x4600)
177
178 /* I2C */
179 #define CONFIG_SYS_I2C
180 #define CONFIG_SYS_I2C_FSL
181 #define CONFIG_SYS_FSL_I2C_SPEED        400000
182 #define CONFIG_SYS_FSL_I2C_SLAVE        0x7F
183 #define CONFIG_SYS_FSL_I2C_OFFSET       0x3000
184 #define CONFIG_SYS_FSL_I2C2_SPEED       400000
185 #define CONFIG_SYS_FSL_I2C2_SLAVE       0x7F
186 #define CONFIG_SYS_FSL_I2C2_OFFSET      0x3100
187 #define CONFIG_SYS_I2C_NOPROBES         { {0, 0x69} }
188
189 /* SPI */
190 #undef CONFIG_SOFT_SPI                  /* SPI bit-banged */
191
192 /* GPIOs.  Used as SPI chip selects */
193 #define CONFIG_SYS_GPIO1_PRELIM
194 #define CONFIG_SYS_GPIO1_DIR            0xC0000000  /* SPI CS on 0, LED on 1 */
195 #define CONFIG_SYS_GPIO1_DAT            0xC0000000  /* Both are active LOW */
196
197 /* TSEC */
198 #define CONFIG_SYS_TSEC1_OFFSET 0x24000
199 #define CONFIG_SYS_TSEC1        (CONFIG_SYS_IMMR+CONFIG_SYS_TSEC1_OFFSET)
200 #define CONFIG_SYS_TSEC2_OFFSET 0x25000
201 #define CONFIG_SYS_TSEC2        (CONFIG_SYS_IMMR+CONFIG_SYS_TSEC2_OFFSET)
202
203 /* USB */
204 #define CONFIG_SYS_USE_MPC834XSYS_USB_PHY       1 /* Use SYS board PHY */
205
206 /*
207  * General PCI
208  * Addresses are mapped 1-1.
209  */
210 #define CONFIG_SYS_PCI1_MEM_BASE        0x80000000
211 #define CONFIG_SYS_PCI1_MEM_PHYS        CONFIG_SYS_PCI1_MEM_BASE
212 #define CONFIG_SYS_PCI1_MEM_SIZE        0x10000000      /* 256M */
213 #define CONFIG_SYS_PCI1_MMIO_BASE       0x90000000
214 #define CONFIG_SYS_PCI1_MMIO_PHYS       CONFIG_SYS_PCI1_MMIO_BASE
215 #define CONFIG_SYS_PCI1_MMIO_SIZE       0x10000000      /* 256M */
216 #define CONFIG_SYS_PCI1_IO_BASE         0x00000000
217 #define CONFIG_SYS_PCI1_IO_PHYS         0xE2000000
218 #define CONFIG_SYS_PCI1_IO_SIZE         0x00100000      /* 1M */
219
220 #define CONFIG_SYS_PCI2_MEM_BASE        0xA0000000
221 #define CONFIG_SYS_PCI2_MEM_PHYS        CONFIG_SYS_PCI2_MEM_BASE
222 #define CONFIG_SYS_PCI2_MEM_SIZE        0x10000000      /* 256M */
223 #define CONFIG_SYS_PCI2_MMIO_BASE       0xB0000000
224 #define CONFIG_SYS_PCI2_MMIO_PHYS       CONFIG_SYS_PCI2_MMIO_BASE
225 #define CONFIG_SYS_PCI2_MMIO_SIZE       0x10000000      /* 256M */
226 #define CONFIG_SYS_PCI2_IO_BASE         0x00000000
227 #define CONFIG_SYS_PCI2_IO_PHYS         0xE2100000
228 #define CONFIG_SYS_PCI2_IO_SIZE         0x00100000      /* 1M */
229
230 #if defined(CONFIG_PCI)
231
232 #define CONFIG_83XX_PCI_STREAMING
233
234 #undef CONFIG_EEPRO100
235 #undef CONFIG_TULIP
236
237 #if !defined(CONFIG_PCI_PNP)
238         #define PCI_ENET0_IOADDR        0xFIXME
239         #define PCI_ENET0_MEMADDR       0xFIXME
240         #define PCI_IDSEL_NUMBER        0x0c    /* slot0->3(IDSEL)=12->15 */
241 #endif
242
243 #undef CONFIG_PCI_SCAN_SHOW             /* show pci devices on startup */
244 #define CONFIG_SYS_PCI_SUBSYS_VENDORID 0x1957  /* Freescale */
245
246 #endif  /* CONFIG_PCI */
247
248 /*
249  * TSEC configuration
250  */
251
252 #if defined(CONFIG_TSEC_ENET)
253
254 #define CONFIG_GMII             1       /* MII PHY management */
255 #define CONFIG_TSEC1            1
256 #define CONFIG_TSEC1_NAME       "TSEC0"
257 #define CONFIG_TSEC2            1
258 #define CONFIG_TSEC2_NAME       "TSEC1"
259 #define TSEC1_PHY_ADDR          0
260 #define TSEC2_PHY_ADDR          1
261 #define TSEC1_PHYIDX            0
262 #define TSEC2_PHYIDX            0
263 #define TSEC1_FLAGS             TSEC_GIGABIT
264 #define TSEC2_FLAGS             TSEC_GIGABIT
265
266 /* Options are: TSEC[0-1] */
267 #define CONFIG_ETHPRIME         "TSEC0"
268
269 #endif  /* CONFIG_TSEC_ENET */
270
271 /*
272  * Configure on-board RTC
273  */
274 #define CONFIG_RTC_DS1374               /* use ds1374 rtc via i2c */
275 #define CONFIG_SYS_I2C_RTC_ADDR 0x68    /* at address 0x68 */
276
277 /*
278  * Environment
279  */
280 #ifndef CONFIG_SYS_RAMBOOT
281         #define CONFIG_ENV_ADDR         \
282                         (CONFIG_SYS_MONITOR_BASE + CONFIG_SYS_MONITOR_LEN)
283         #define CONFIG_ENV_SECT_SIZE    0x20000 /* 128K(one sector) for env */
284         #define CONFIG_ENV_SIZE         0x2000
285
286 /* Address and size of Redundant Environment Sector     */
287 #define CONFIG_ENV_ADDR_REDUND  (CONFIG_ENV_ADDR + CONFIG_ENV_SECT_SIZE)
288 #define CONFIG_ENV_SIZE_REDUND  (CONFIG_ENV_SIZE)
289
290 #else
291         #define CONFIG_ENV_ADDR         (CONFIG_SYS_MONITOR_BASE - 0x1000)
292         #define CONFIG_ENV_SIZE         0x2000
293 #endif
294
295 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download */
296 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change */
297
298 /*
299  * BOOTP options
300  */
301 #define CONFIG_BOOTP_BOOTFILESIZE
302
303 /*
304  * Command line configuration.
305  */
306
307 #undef CONFIG_WATCHDOG                  /* watchdog disabled */
308
309 /*
310  * Miscellaneous configurable options
311  */
312 #define CONFIG_SYS_LOAD_ADDR    0x2000000       /* default load address */
313
314 /*
315  * For booting Linux, the board info and command line data
316  * have to be in the first 256 MB of memory, since this is
317  * the maximum mapped by the Linux kernel during initialization.
318  */
319                                 /* Initial Memory map for Linux*/
320 #define CONFIG_SYS_BOOTMAPSZ    (256 << 20)
321 #define CONFIG_SYS_BOOTM_LEN    (64 << 20)      /* Increase max gunzip size */
322
323 #define CONFIG_SYS_RCWH_PCIHOST 0x80000000 /* PCIHOST  */
324
325 /*
326  * System performance
327  */
328 #define CONFIG_SYS_SCCR_TSEC1CM 1       /* TSEC1 clock mode (0-3) */
329 #define CONFIG_SYS_SCCR_TSEC2CM 1       /* TSEC2 & I2C0 clock mode (0-3) */
330
331 /* System IO Config */
332 #define CONFIG_SYS_SICRH 0
333 #define CONFIG_SYS_SICRL SICRL_LDP_A
334
335 #ifdef CONFIG_PCI
336 #define CONFIG_PCI_INDIRECT_BRIDGE
337 #endif
338
339 #if defined(CONFIG_CMD_KGDB)
340 #define CONFIG_KGDB_BAUDRATE    230400  /* speed of kgdb serial port */
341 #endif
342
343 /*
344  * Environment Configuration
345  */
346 #define CONFIG_ENV_OVERWRITE
347
348 #if defined(CONFIG_TSEC_ENET)
349 #define CONFIG_HAS_ETH1
350 #define CONFIG_HAS_ETH0
351 #endif
352
353 #define CONFIG_HOSTNAME         "mpc8349emds"
354 #define CONFIG_ROOTPATH         "/nfsroot/rootfs"
355 #define CONFIG_BOOTFILE         "uImage"
356
357 #define CONFIG_LOADADDR 800000  /* default location for tftp and bootm */
358
359 #define CONFIG_PREBOOT  "echo;" \
360         "echo Type \\\"run flash_nfs\\\" to mount root filesystem over NFS;" \
361         "echo"
362
363 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
364         "netdev=eth0\0"                                                 \
365         "hostname=mpc8349emds\0"                                        \
366         "nfsargs=setenv bootargs root=/dev/nfs rw "                     \
367                 "nfsroot=${serverip}:${rootpath}\0"                     \
368         "ramargs=setenv bootargs root=/dev/ram rw\0"                    \
369         "addip=setenv bootargs ${bootargs} "                            \
370                 "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}"      \
371                 ":${hostname}:${netdev}:off panic=1\0"                  \
372         "addtty=setenv bootargs ${bootargs} console=ttyS0,${baudrate}\0"\
373         "flash_nfs=run nfsargs addip addtty;"                           \
374                 "bootm ${kernel_addr}\0"                                \
375         "flash_self=run ramargs addip addtty;"                          \
376                 "bootm ${kernel_addr} ${ramdisk_addr}\0"                \
377         "net_nfs=tftp 200000 ${bootfile};run nfsargs addip addtty;"     \
378                 "bootm\0"                                               \
379         "load=tftp 100000 /tftpboot/mpc8349emds/u-boot.bin\0"           \
380         "update=protect off fe000000 fe03ffff; "                        \
381                 "era fe000000 fe03ffff; cp.b 100000 fe000000 ${filesize}\0"\
382         "upd=run load update\0"                                         \
383         "fdtaddr=780000\0"                                              \
384         "fdtfile=mpc834x_mds.dtb\0"                                     \
385         ""
386
387 #define CONFIG_NFSBOOTCOMMAND                                           \
388         "setenv bootargs root=/dev/nfs rw "                             \
389                 "nfsroot=$serverip:$rootpath "                          \
390                 "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:"   \
391                                                         "$netdev:off "  \
392                 "console=$consoledev,$baudrate $othbootargs;"           \
393         "tftp $loadaddr $bootfile;"                                     \
394         "tftp $fdtaddr $fdtfile;"                                       \
395         "bootm $loadaddr - $fdtaddr"
396
397 #define CONFIG_RAMBOOTCOMMAND                                           \
398         "setenv bootargs root=/dev/ram rw "                             \
399                 "console=$consoledev,$baudrate $othbootargs;"           \
400         "tftp $ramdiskaddr $ramdiskfile;"                               \
401         "tftp $loadaddr $bootfile;"                                     \
402         "tftp $fdtaddr $fdtfile;"                                       \
403         "bootm $loadaddr $ramdiskaddr $fdtaddr"
404
405 #define CONFIG_BOOTCOMMAND      "run flash_self"
406
407 #endif  /* __CONFIG_H */