Merge branch 'origin'
[platform/kernel/u-boot.git] / include / configs / MIP405.h
1 /*
2  * (C) Copyright 2001, 2002
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 /*
25  * board/config.h - configuration options, board specific
26  */
27
28 #ifndef __CONFIG_H
29 #define __CONFIG_H
30
31 /***********************************************************
32  * High Level Configuration Options
33  * (easy to change)
34  ***********************************************************/
35 #define CONFIG_405GP            1       /* This is a PPC405 CPU         */
36 #define CONFIG_4xx              1       /* ...member of PPC4xx family   */
37 #define CONFIG_MIP405           1       /* ...on a MIP405 board         */
38 /***********************************************************
39  * Note that it may also be a MIP405T board which is a subset of the
40  * MIP405
41  ***********************************************************/
42 /***********************************************************
43  * WARNING:
44  * CONFIG_BOOT_PCI is only used for first boot-up and should
45  * NOT be enabled for production bootloader
46  ***********************************************************/
47 /*#define        CONFIG_BOOT_PCI         1*/
48 /***********************************************************
49  * Clock
50  ***********************************************************/
51 #define CONFIG_SYS_CLK_FREQ     33000000 /* external frequency to pll   */
52
53 /***********************************************************
54  * Command definitions
55  ***********************************************************/
56 #define MIP405_COMMON_CMDS \
57                        (CONFIG_CMD_DFL  | \
58                         CFG_CMD_CACHE   | \
59                         CFG_CMD_DATE    | \
60                         CFG_CMD_DHCP    | \
61                         CFG_CMD_EEPROM  | \
62                         CFG_CMD_ELF     | \
63                         CFG_CMD_FAT     | \
64                         CFG_CMD_I2C     | \
65                         CFG_CMD_IDE     | \
66                         CFG_CMD_IRQ     | \
67                         CFG_CMD_JFFS2   | \
68                         CFG_CMD_MII     | \
69                         CFG_CMD_PCI     | \
70                         CFG_CMD_PING    | \
71                         CFG_CMD_REGINFO | \
72                         CFG_CMD_SAVES   | \
73                         CFG_CMD_BSP     )
74
75 #if defined(CONFIG_MIP405T)
76 #define CONFIG_COMMANDS         \
77                         MIP405_COMMON_CMDS
78 #else
79 #define CONFIG_COMMANDS         \
80                         (MIP405_COMMON_CMDS | \
81                         CFG_CMD_USB     | \
82                         CFG_CMD_DOC     )
83
84 #endif
85
86 /* this must be included AFTER the definition of CONFIG_COMMANDS  (if any) */
87 #include <cmd_confdefs.h>
88
89 #define CFG_NAND_LEGACY
90
91 #define  CFG_HUSH_PARSER
92 #define  CFG_PROMPT_HUSH_PS2 "> "
93 /**************************************************************
94  * I2C Stuff:
95  * the MIP405 is equiped with an Atmel 24C128/256 EEPROM at address
96  * 0x53.
97  * The Atmel EEPROM uses 16Bit addressing.
98  ***************************************************************/
99
100 #define CONFIG_HARD_I2C                 /* I2c with hardware support */
101 #define CFG_I2C_SPEED           50000   /* I2C speed and slave address */
102 #define CFG_I2C_SLAVE           0x7F
103
104 #define CFG_I2C_EEPROM_ADDR     0x53    /* EEPROM 24C128/256            */
105 #define CFG_I2C_EEPROM_ADDR_LEN 2       /* Bytes of address             */
106 /* mask of address bits that overflow into the "EEPROM chip address"    */
107 #undef CFG_I2C_EEPROM_ADDR_OVERFLOW
108 #define CFG_EEPROM_PAGE_WRITE_BITS 6    /* The Atmel 24C128/256 has     */
109                                         /* 64 byte page write mode using*/
110                                         /* last 6 bits of the address   */
111 #define CFG_EEPROM_PAGE_WRITE_ENABLE    /* enable Page write */
112 #define CFG_EEPROM_PAGE_WRITE_DELAY_MS  10      /* and takes up to 10 msec */
113
114
115 #define CFG_ENV_IS_IN_EEPROM    1       /* use EEPROM for environment vars */
116 #define CFG_ENV_OFFSET          0x00000 /* environment starts at the beginning of the EEPROM */
117 #define CFG_ENV_SIZE            0x00800 /* 2k bytes may be used for env vars */
118
119 /***************************************************************
120  * Definitions for Serial Presence Detect EEPROM address
121  * (to get SDRAM settings)
122  ***************************************************************/
123 /*#define SDRAM_EEPROM_WRITE_ADDRESS    0xA0
124 #define SDRAM_EEPROM_READ_ADDRESS       0xA1
125 */
126 /**************************************************************
127  * Environment definitions
128  **************************************************************/
129 #define CONFIG_BAUDRATE         9600    /* STD Baudrate */
130 #define CONFIG_BOOTDELAY        5
131 /* autoboot (do NOT change this set environment variable "bootdelay" to -1 instead) */
132 /* #define CONFIG_BOOT_RETRY_TIME       -10     /XXX* feature is available but not enabled */
133 #define CONFIG_ZERO_BOOTDELAY_CHECK     /* check console even if bootdelay = 0 */
134
135 #define CONFIG_BOOTCOMMAND      "diskboot 400000 0:1; bootm" /* autoboot command                */
136 #define CONFIG_BOOTARGS         "console=ttyS0,9600 root=/dev/hda5" /* boot arguments */
137
138 #define CONFIG_IPADDR           10.0.0.100
139 #define CONFIG_SERVERIP         10.0.0.1
140 #define CONFIG_PREBOOT
141 /***************************************************************
142  * defines if the console is stored in the environment
143  ***************************************************************/
144 #define CFG_CONSOLE_IS_IN_ENV   /* stdin, stdout and stderr are in evironment */
145 /***************************************************************
146  * defines if an overwrite_console function exists
147  *************************************************************/
148 #define CFG_CONSOLE_OVERWRITE_ROUTINE
149 #define CFG_CONSOLE_INFO_QUIET
150 /***************************************************************
151  * defines if the overwrite_console should be stored in the
152  * environment
153  **************************************************************/
154 #undef CFG_CONSOLE_ENV_OVERWRITE
155
156 /**************************************************************
157  * loads config
158  *************************************************************/
159 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
160 #define CFG_LOADS_BAUD_CHANGE   1       /* allow baudrate change        */
161
162 #define CONFIG_MISC_INIT_R
163 /***********************************************************
164  * Miscellaneous configurable options
165  **********************************************************/
166 #define CFG_LONGHELP                    /* undef to save memory         */
167 #define CFG_PROMPT      "=> "           /* Monitor Command Prompt       */
168 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
169 #define CFG_CBSIZE      1024            /* Console I/O Buffer Size      */
170 #else
171 #define CFG_CBSIZE      256             /* Console I/O Buffer Size      */
172 #endif
173 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
174 #define CFG_MAXARGS     16              /* max number of command args   */
175 #define CFG_BARGSIZE    CFG_CBSIZE      /* Boot Argument Buffer Size    */
176
177 #define CFG_MEMTEST_START       0x0100000       /* memtest works on     */
178 #define CFG_MEMTEST_END         0x0C00000       /* 1 ... 12 MB in DRAM  */
179
180 #undef  CFG_EXT_SERIAL_CLOCK           /* no external serial clock used */
181 #define CFG_BASE_BAUD       916667
182
183 /* The following table includes the supported baudrates */
184 #define CFG_BAUDRATE_TABLE      \
185         { 300, 600, 1200, 2400, 4800, 9600, 19200, 38400,     \
186          57600, 115200, 230400, 460800, 921600 }
187
188 #define CFG_LOAD_ADDR   0x400000        /* default load address */
189 #define CFG_EXTBDINFO   1               /* To use extended board_into (bd_t) */
190
191 #define CFG_HZ          1000            /* decrementer freq: 1 ms ticks */
192
193 /*-----------------------------------------------------------------------
194  * PCI stuff
195  *-----------------------------------------------------------------------
196  */
197 #define PCI_HOST_ADAPTER 0              /* configure as pci adapter     */
198 #define PCI_HOST_FORCE  1               /* configure as pci host        */
199 #define PCI_HOST_AUTO   2               /* detected via arbiter enable  */
200
201 #define CONFIG_PCI                      /* include pci support          */
202 #define CONFIG_PCI_HOST PCI_HOST_FORCE  /* configure as pci-host        */
203 #define CONFIG_PCI_PNP                  /* pci plug-and-play            */
204                                         /* resource configuration       */
205 #define CFG_PCI_SUBSYS_VENDORID 0x0000  /* PCI Vendor ID: to-do!!!      */
206 #define CFG_PCI_SUBSYS_DEVICEID 0x0000  /* PCI Device ID: to-do!!!      */
207 #define CFG_PCI_PTM1LA  0x00000000      /* point to sdram               */
208 #define CFG_PCI_PTM1MS  0x80000001      /* 2GB, enable hard-wired to 1  */
209 #define CFG_PCI_PTM1PCI 0x00000000      /* Host: use this pci address   */
210 #define CFG_PCI_PTM2LA  0x00000000      /* disabled                     */
211 #define CFG_PCI_PTM2MS  0x00000000      /* disabled                     */
212 #define CFG_PCI_PTM2PCI 0x00000000      /* Host: use this pci address   */
213
214 /*-----------------------------------------------------------------------
215  * Start addresses for the final memory configuration
216  * (Set up by the startup code)
217  * Please note that CFG_SDRAM_BASE _must_ start at 0
218  */
219 #define CFG_SDRAM_BASE          0x00000000
220 #define CFG_FLASH_BASE          0xFFF80000
221 #define CFG_MONITOR_BASE        CFG_FLASH_BASE
222 #define CFG_MONITOR_LEN         (512 * 1024)    /* Reserve 512 kB for Monitor   */
223 #define CFG_MALLOC_LEN          (1024 * 1024)   /* Reserve 1024 kB for malloc() */
224
225 /*
226  * For booting Linux, the board info and command line data
227  * have to be in the first 8 MB of memory, since this is
228  * the maximum mapped by the Linux kernel during initialization.
229  */
230 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
231 /*-----------------------------------------------------------------------
232  * FLASH organization
233  */
234 #define CFG_MAX_FLASH_BANKS     1       /* max number of memory banks           */
235 #define CFG_MAX_FLASH_SECT      256     /* max number of sectors on one chip    */
236
237 #define CFG_FLASH_ERASE_TOUT    120000  /* Timeout for Flash Erase (in ms)      */
238 #define CFG_FLASH_WRITE_TOUT    500     /* Timeout for Flash Write (in ms)      */
239
240 /*
241  * JFFS2 partitions
242  *
243  */
244 /* No command line, one static partition, whole device */
245 #undef CONFIG_JFFS2_CMDLINE
246 #define CONFIG_JFFS2_DEV                "nor0"
247 #define CONFIG_JFFS2_PART_SIZE          0xFFFFFFFF
248 #define CONFIG_JFFS2_PART_OFFSET        0x00000000
249
250 /* mtdparts command line support */
251 /* Note: fake mtd_id used, no linux mtd map file */
252 /*
253 #define CONFIG_JFFS2_CMDLINE
254 #define MTDIDS_DEFAULT          "nor0=mip405-0"
255 #define MTDPARTS_DEFAULT        "mtdparts=mip405-0:-(jffs2)"
256 */
257
258 /*-----------------------------------------------------------------------
259  * Cache Configuration
260  */
261 #define CFG_DCACHE_SIZE         0x4000  /* For AMCC 405GPr CPUs                 */
262 #define CFG_CACHELINE_SIZE      32      /* ...                  */
263 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
264 #define CFG_CACHELINE_SHIFT     5       /* log base 2 of the above value        */
265 #endif
266
267 /*-----------------------------------------------------------------------
268  * Logbuffer Configuration
269  */
270 #undef CONFIG_LOGBUFFER         /* supported but not enabled */
271 /*-----------------------------------------------------------------------
272  * Bootcountlimit Configuration
273  */
274 #undef CONFIG_BOOTCOUNT_LIMIT   /* supported but not enabled */
275
276 /*-----------------------------------------------------------------------
277  * POST Configuration
278  */
279 #if 0 /* enable this if POST is desired (is supported but not enabled) */
280 #define CONFIG_POST             (CFG_POST_MEMORY        | \
281                                  CFG_POST_CPU           | \
282                                  CFG_POST_RTC           | \
283                                  CFG_POST_I2C)
284
285 #endif
286 /*
287  * Init Memory Controller:
288  */
289 #define FLASH_MAX_SIZE          0x00800000              /* 8MByte max */
290 #define FLASH_BASE_PRELIM       0xFF800000  /* open the flash CS */
291 /* Size: 0=1MB, 1=2MB, 2=4MB, 3=8MB, 4=16MB, 5=32MB, 6=64MB, 7=128MB */
292 #define FLASH_SIZE_PRELIM        3  /* maximal flash FLASH size bank #0 */
293
294 #define CONFIG_BOARD_EARLY_INIT_F 1
295
296 /* Peripheral Bus Mapping */
297 #define PER_PLD_ADDR            0xF4000000 /* smallest window is 1MByte 0x10 0000*/
298 #define PER_UART0_ADDR          0xF4100000 /* smallest window is 1MByte 0x10 0000*/
299 #define PER_UART1_ADDR          0xF4200000 /* smallest window is 1MByte 0x10 0000*/
300
301 #define MULTI_PURPOSE_SOCKET_ADDR 0xF8000000
302 #define CONFIG_PORT_ADDR        PER_PLD_ADDR + 5
303
304
305 /*-----------------------------------------------------------------------
306  * Definitions for initial stack pointer and data area (in On Chip SRAM)
307  */
308 #define CFG_TEMP_STACK_OCM      1
309 #define CFG_OCM_DATA_ADDR       0xF0000000
310 #define CFG_OCM_DATA_SIZE       0x1000
311 #define CFG_INIT_RAM_ADDR       CFG_OCM_DATA_ADDR       /* inside of On Chip SRAM    */
312 #define CFG_INIT_RAM_END        CFG_OCM_DATA_SIZE       /* End of On Chip SRAM         */
313 #define CFG_GBL_DATA_SIZE       64              /* size in bytes reserved for initial data */
314 #define CFG_GBL_DATA_OFFSET     (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
315 /* reserve some memory for POST and BOOT limit info */
316 #define CFG_INIT_SP_OFFSET      (CFG_GBL_DATA_OFFSET - 32)
317
318 #ifdef  CONFIG_POST             /* reserve one word for POST Info */
319 #define CFG_POST_WORD_ADDR      (CFG_GBL_DATA_OFFSET - 4)
320 #endif
321
322 #ifdef CONFIG_BOOTCOUNT_LIMIT /* reserve 2 word for bootcount limit */
323 #define CFG_BOOTCOUNT_ADDR (CFG_GBL_DATA_OFFSET - 12)
324 #endif
325
326 /*
327  * Internal Definitions
328  *
329  * Boot Flags
330  */
331 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH     */
332 #define BOOTFLAG_WARM   0x02            /* Software reboot                      */
333
334
335 /***********************************************************************
336  * External peripheral base address
337  ***********************************************************************/
338 #define CFG_ISA_IO_BASE_ADDRESS 0xE8000000
339
340 /***********************************************************************
341  * Last Stage Init
342  ***********************************************************************/
343 #define CONFIG_LAST_STAGE_INIT
344 /************************************************************
345  * Ethernet Stuff
346  ***********************************************************/
347 #define CONFIG_MII              1       /* MII PHY management           */
348 #define CONFIG_PHY_ADDR         1       /* PHY address                  */
349 #define CONFIG_PHY_RESET_DELAY  300     /* Intel LXT971A needs this */
350 #define CONFIG_PHY_CMD_DELAY    40      /* Intel LXT971A needs this */
351 /************************************************************
352  * RTC
353  ***********************************************************/
354 #define CONFIG_RTC_MC146818
355 #undef CONFIG_WATCHDOG                  /* watchdog disabled            */
356
357 /************************************************************
358  * IDE/ATA stuff
359  ************************************************************/
360 #if defined(CONFIG_MIP405T)
361 #define CFG_IDE_MAXBUS          1   /* MIP405T has only one IDE bus     */
362 #else
363 #define CFG_IDE_MAXBUS          2   /* max. 2 IDE busses        */
364 #endif
365
366 #define CFG_IDE_MAXDEVICE       (CFG_IDE_MAXBUS*2) /* max. 2 drives per IDE bus */
367
368 #define CFG_ATA_BASE_ADDR       CFG_ISA_IO_BASE_ADDRESS /* base address */
369 #define CFG_ATA_IDE0_OFFSET     0x01F0          /* ide0 offste */
370 #define CFG_ATA_IDE1_OFFSET     0x0170          /* ide1 offset */
371 #define CFG_ATA_DATA_OFFSET     0               /* data reg offset      */
372 #define CFG_ATA_REG_OFFSET      0               /* reg offset */
373 #define CFG_ATA_ALT_OFFSET      0x200           /* alternate register offset */
374
375 #undef  CONFIG_IDE_8xx_DIRECT      /* no pcmcia interface required */
376 #undef  CONFIG_IDE_LED         /* no led for ide supported     */
377 #define CONFIG_IDE_RESET       /* reset for ide supported...    */
378 #define CONFIG_IDE_RESET_ROUTINE /* with a special reset function */
379 #define CONFIG_SUPPORT_VFAT
380 /************************************************************
381  * ATAPI support (experimental)
382  ************************************************************/
383 #define CONFIG_ATAPI                    /* enable ATAPI Support */
384
385 /************************************************************
386  * DISK Partition support
387  ************************************************************/
388 #define CONFIG_DOS_PARTITION
389 #define CONFIG_MAC_PARTITION
390 #define CONFIG_ISO_PARTITION /* Experimental */
391
392 /************************************************************
393  * Disk-On-Chip configuration
394  ************************************************************/
395 #define CFG_MAX_DOC_DEVICE      1       /* Max number of DOC devices            */
396 #define CFG_DOC_SHORT_TIMEOUT
397 #define CFG_DOC_SUPPORT_2000
398 #define CFG_DOC_SUPPORT_MILLENNIUM
399 /************************************************************
400  * Keyboard support
401  ************************************************************/
402 #undef CONFIG_ISA_KEYBOARD
403
404 /************************************************************
405  * Video support
406  ************************************************************/
407 #define CONFIG_VIDEO                    /*To enable video controller support */
408 #define CONFIG_VIDEO_CT69000
409 #define CONFIG_CFB_CONSOLE
410 #define CONFIG_VIDEO_LOGO
411 #define CONFIG_CONSOLE_EXTRA_INFO
412 #define CONFIG_VGA_AS_SINGLE_DEVICE
413 #define CONFIG_VIDEO_SW_CURSOR
414 #undef CONFIG_VIDEO_ONBOARD
415 /************************************************************
416  * USB support EXPERIMENTAL
417  ************************************************************/
418 #if !defined(CONFIG_MIP405T)
419 #define CONFIG_USB_UHCI
420 #define CONFIG_USB_KEYBOARD
421 #define CONFIG_USB_STORAGE
422
423 /* Enable needed helper functions */
424 #define CFG_DEVICE_DEREGISTER           /* needs device_deregister */
425 #endif
426 /************************************************************
427  * Debug support
428  ************************************************************/
429 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
430 #define CONFIG_KGDB_BAUDRATE    230400  /* speed to run kgdb serial port */
431 #define CONFIG_KGDB_SER_INDEX   2       /* which serial port to use */
432 #endif
433
434 /************************************************************
435  * support BZIP2 compression
436  ************************************************************/
437 #define CONFIG_BZIP2            1
438
439 /************************************************************
440  * Ident
441  ************************************************************/
442
443 #define VERSION_TAG "released"
444 #if !defined(CONFIG_MIP405T)
445 #define CONFIG_ISO_STRING "MEV-10072-001"
446 #else
447 #define CONFIG_ISO_STRING "MEV-10082-001"
448 #endif
449
450 #if !defined(CONFIG_BOOT_PCI)
451 #define CONFIG_IDENT_STRING "\n(c) 2003 by MPL AG Switzerland, " CONFIG_ISO_STRING " " VERSION_TAG
452 #else
453 #define CONFIG_IDENT_STRING "\n(c) 2003 by MPL AG Switzerland, PCI_BOOT Version"
454 #endif
455
456
457 #endif  /* __CONFIG_H */