Convert CONFIG_CMD_EEPROM et al to Kconfig
[platform/kernel/u-boot.git] / include / configs / MIP405.h
1 /*
2  * (C) Copyright 2001, 2002
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  *
5  * SPDX-License-Identifier:     GPL-2.0+
6  */
7
8 /*
9  * board/config.h - configuration options, board specific
10  */
11
12 #ifndef __CONFIG_H
13 #define __CONFIG_H
14
15 /***********************************************************
16  * High Level Configuration Options
17  * (easy to change)
18  ***********************************************************/
19 #define CONFIG_405GP            1       /* This is a PPC405 CPU         */
20
21 #define CONFIG_SYS_TEXT_BASE    0xFFF80000
22
23 /***********************************************************
24  * Note that it may also be a MIP405T board which is a subset of the
25  * MIP405
26  ***********************************************************/
27 /***********************************************************
28  * WARNING:
29  * CONFIG_BOOT_PCI is only used for first boot-up and should
30  * NOT be enabled for production bootloader
31  ***********************************************************/
32 /*#define        CONFIG_BOOT_PCI         1*/
33 /***********************************************************
34  * Clock
35  ***********************************************************/
36 #define CONFIG_SYS_CLK_FREQ     33000000 /* external frequency to pll   */
37
38 /*
39  * BOOTP options
40  */
41 #define CONFIG_BOOTP_BOOTFILESIZE
42 #define CONFIG_BOOTP_BOOTPATH
43 #define CONFIG_BOOTP_GATEWAY
44 #define CONFIG_BOOTP_HOSTNAME
45
46 /*
47  * Command line configuration.
48  */
49 #define CONFIG_CMD_IDE
50 #define CONFIG_CMD_IRQ
51 #define CONFIG_CMD_JFFS2
52 #define CONFIG_CMD_PCI
53 #define CONFIG_CMD_REGINFO
54 #define CONFIG_CMD_SAVES
55
56 /**************************************************************
57  * I2C Stuff:
58  * the MIP405 is equiped with an Atmel 24C128/256 EEPROM at address
59  * 0x53.
60  * The Atmel EEPROM uses 16Bit addressing.
61  ***************************************************************/
62
63 #define CONFIG_SYS_I2C
64 #define CONFIG_SYS_I2C_PPC4XX
65 #define CONFIG_SYS_I2C_PPC4XX_CH0
66 #define CONFIG_SYS_I2C_PPC4XX_SPEED_0           50000
67 #define CONFIG_SYS_I2C_PPC4XX_SLAVE_0           0x7F
68
69 #define CONFIG_SYS_I2C_EEPROM_ADDR      0x53    /* EEPROM 24C128/256            */
70 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN  2       /* Bytes of address             */
71 /* mask of address bits that overflow into the "EEPROM chip address"    */
72 #undef CONFIG_SYS_I2C_EEPROM_ADDR_OVERFLOW
73 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS 6     /* The Atmel 24C128/256 has     */
74                                         /* 64 byte page write mode using*/
75                                         /* last 6 bits of the address   */
76 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS   10      /* and takes up to 10 msec */
77
78 #define CONFIG_ENV_IS_IN_EEPROM 1       /* use EEPROM for environment vars */
79 #define CONFIG_ENV_OFFSET               0x00000 /* environment starts at the beginning of the EEPROM */
80 #define CONFIG_ENV_SIZE         0x00800 /* 2k bytes may be used for env vars */
81
82 /***************************************************************
83  * Definitions for Serial Presence Detect EEPROM address
84  * (to get SDRAM settings)
85  ***************************************************************/
86 /*#define SDRAM_EEPROM_WRITE_ADDRESS    0xA0
87 #define SDRAM_EEPROM_READ_ADDRESS       0xA1
88 */
89 /**************************************************************
90  * Environment definitions
91  **************************************************************/
92 /* autoboot (do NOT change this set environment variable "bootdelay" to -1 instead) */
93 /* #define CONFIG_BOOT_RETRY_TIME       -10     /XXX* feature is available but not enabled */
94
95 #define CONFIG_BOOTCOMMAND      "diskboot 400000 0:1; bootm" /* autoboot command                */
96 #define CONFIG_BOOTARGS         "console=ttyS0,9600 root=/dev/hda5" /* boot arguments */
97
98 #define CONFIG_IPADDR           10.0.0.100
99 #define CONFIG_SERVERIP         10.0.0.1
100 #define CONFIG_PREBOOT
101 /***************************************************************
102  * defines if an overwrite_console function exists
103  *************************************************************/
104 /***************************************************************
105  * defines if the overwrite_console should be stored in the
106  * environment
107  **************************************************************/
108
109 /**************************************************************
110  * loads config
111  *************************************************************/
112 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
113 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change        */
114
115 #define CONFIG_MISC_INIT_R
116 /***********************************************************
117  * Miscellaneous configurable options
118  **********************************************************/
119 #define CONFIG_SYS_LONGHELP                     /* undef to save memory         */
120 #if defined(CONFIG_CMD_KGDB)
121 #define CONFIG_SYS_CBSIZE       1024            /* Console I/O Buffer Size      */
122 #else
123 #define CONFIG_SYS_CBSIZE       256             /* Console I/O Buffer Size      */
124 #endif
125 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
126 #define CONFIG_SYS_MAXARGS      16              /* max number of command args   */
127 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
128
129 #define CONFIG_SYS_MEMTEST_START        0x0100000       /* memtest works on     */
130 #define CONFIG_SYS_MEMTEST_END          0x0C00000       /* 1 ... 12 MB in DRAM  */
131
132 #define CONFIG_CONS_INDEX       1       /* Use UART0                    */
133 #define CONFIG_SYS_NS16550_SERIAL
134 #define CONFIG_SYS_NS16550_REG_SIZE     1
135 #define CONFIG_SYS_NS16550_CLK          get_serial_clock()
136
137 #undef  CONFIG_SYS_EXT_SERIAL_CLOCK            /* no external serial clock used */
138 #define CONFIG_SYS_BASE_BAUD       916667
139
140 /* The following table includes the supported baudrates */
141 #define CONFIG_SYS_BAUDRATE_TABLE       \
142         { 300, 600, 1200, 2400, 4800, 9600, 19200, 38400,     \
143          57600, 115200, 230400, 460800, 921600 }
144
145 #define CONFIG_SYS_LOAD_ADDR    0x400000        /* default load address */
146 #define CONFIG_SYS_EXTBDINFO    1               /* To use extended board_into (bd_t) */
147
148 /*-----------------------------------------------------------------------
149  * PCI stuff
150  *-----------------------------------------------------------------------
151  */
152 #define PCI_HOST_ADAPTER 0              /* configure as pci adapter     */
153 #define PCI_HOST_FORCE  1               /* configure as pci host        */
154 #define PCI_HOST_AUTO   2               /* detected via arbiter enable  */
155
156 #define CONFIG_PCI_INDIRECT_BRIDGE      /* indirect PCI bridge support */
157 #define CONFIG_PCI_HOST PCI_HOST_FORCE  /* configure as pci-host        */
158                                         /* resource configuration       */
159 #define CONFIG_SYS_PCI_SUBSYS_VENDORID 0x0000   /* PCI Vendor ID: to-do!!!      */
160 #define CONFIG_SYS_PCI_SUBSYS_DEVICEID 0x0000   /* PCI Device ID: to-do!!!      */
161 #define CONFIG_SYS_PCI_PTM1LA   0x00000000      /* point to sdram               */
162 #define CONFIG_SYS_PCI_PTM1MS   0x80000001      /* 2GB, enable hard-wired to 1  */
163 #define CONFIG_SYS_PCI_PTM1PCI 0x00000000      /* Host: use this pci address   */
164 #define CONFIG_SYS_PCI_PTM2LA   0x00000000      /* disabled                     */
165 #define CONFIG_SYS_PCI_PTM2MS   0x00000000      /* disabled                     */
166 #define CONFIG_SYS_PCI_PTM2PCI 0x00000000      /* Host: use this pci address   */
167
168 /*-----------------------------------------------------------------------
169  * Start addresses for the final memory configuration
170  * (Set up by the startup code)
171  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
172  */
173 #define CONFIG_SYS_SDRAM_BASE           0x00000000
174 #define CONFIG_SYS_FLASH_BASE           0xFFF80000
175 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_FLASH_BASE
176 #define CONFIG_SYS_MONITOR_LEN          (512 * 1024)    /* Reserve 512 kB for Monitor   */
177 #define CONFIG_SYS_MALLOC_LEN           (1024 * 1024)   /* Reserve 1024 kB for malloc() */
178
179 /*
180  * For booting Linux, the board info and command line data
181  * have to be in the first 8 MB of memory, since this is
182  * the maximum mapped by the Linux kernel during initialization.
183  */
184 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20)       /* Initial Memory map for Linux */
185 /*-----------------------------------------------------------------------
186  * FLASH organization
187  */
188 #define CONFIG_SYS_UPDATE_FLASH_SIZE
189 #define CONFIG_SYS_FLASH_PROTECTION
190 #define CONFIG_SYS_FLASH_EMPTY_INFO
191
192 #define CONFIG_SYS_FLASH_CFI
193 #define CONFIG_FLASH_CFI_DRIVER
194
195 #define CONFIG_FLASH_SHOW_PROGRESS      45
196
197 #define CONFIG_SYS_MAX_FLASH_BANKS      1
198 #define CONFIG_SYS_MAX_FLASH_SECT       256
199
200 /*
201  * JFFS2 partitions
202  *
203  */
204 /* No command line, one static partition, whole device */
205 #undef CONFIG_CMD_MTDPARTS
206 #define CONFIG_JFFS2_DEV                "nor0"
207 #define CONFIG_JFFS2_PART_SIZE          0xFFFFFFFF
208 #define CONFIG_JFFS2_PART_OFFSET        0x00000000
209
210 /* mtdparts command line support */
211 /* Note: fake mtd_id used, no linux mtd map file */
212 /*
213 #define CONFIG_CMD_MTDPARTS
214 #define MTDIDS_DEFAULT          "nor0=mip405-0"
215 #define MTDPARTS_DEFAULT        "mtdparts=mip405-0:-(jffs2)"
216 */
217
218 /*-----------------------------------------------------------------------
219  * Logbuffer Configuration
220  */
221 #undef CONFIG_LOGBUFFER         /* supported but not enabled */
222 /*-----------------------------------------------------------------------
223  * Bootcountlimit Configuration
224  */
225 #undef CONFIG_BOOTCOUNT_LIMIT   /* supported but not enabled */
226
227 /*-----------------------------------------------------------------------
228  * POST Configuration
229  */
230 #if 0 /* enable this if POST is desired (is supported but not enabled) */
231 #define CONFIG_POST             (CONFIG_SYS_POST_MEMORY | \
232                                  CONFIG_SYS_POST_CPU            | \
233                                  CONFIG_SYS_POST_RTC            | \
234                                  CONFIG_SYS_POST_I2C)
235
236 #endif
237 /*
238  * Init Memory Controller:
239  */
240 #define FLASH_MAX_SIZE          0x00800000              /* 8MByte max */
241 #define FLASH_BASE_PRELIM       0xFF800000  /* open the flash CS */
242 /* Size: 0=1MB, 1=2MB, 2=4MB, 3=8MB, 4=16MB, 5=32MB, 6=64MB, 7=128MB */
243 #define FLASH_SIZE_PRELIM        3  /* maximal flash FLASH size bank #0 */
244
245 #define CONFIG_BOARD_EARLY_INIT_R
246
247 /* Peripheral Bus Mapping */
248 #define PER_PLD_ADDR            0xF4000000 /* smallest window is 1MByte 0x10 0000*/
249 #define PER_UART0_ADDR          0xF4100000 /* smallest window is 1MByte 0x10 0000*/
250 #define PER_UART1_ADDR          0xF4200000 /* smallest window is 1MByte 0x10 0000*/
251
252 #define MULTI_PURPOSE_SOCKET_ADDR 0xF8000000
253 #define CONFIG_PORT_ADDR        PER_PLD_ADDR + 5
254
255 /*-----------------------------------------------------------------------
256  * Definitions for initial stack pointer and data area (in On Chip SRAM)
257  */
258 #define CONFIG_SYS_TEMP_STACK_OCM      1
259 #define CONFIG_SYS_OCM_DATA_ADDR        0xF0000000
260 #define CONFIG_SYS_OCM_DATA_SIZE        0x1000
261 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_OCM_DATA_ADDR        /* inside of On Chip SRAM    */
262 #define CONFIG_SYS_INIT_RAM_SIZE        CONFIG_SYS_OCM_DATA_SIZE        /* Size of On Chip SRAM        */
263 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
264 /* reserve some memory for POST and BOOT limit info */
265 #define CONFIG_SYS_INIT_SP_OFFSET       (CONFIG_SYS_GBL_DATA_OFFSET - 32)
266
267 #ifdef CONFIG_BOOTCOUNT_LIMIT /* reserve 2 word for bootcount limit */
268 #define CONFIG_SYS_BOOTCOUNT_ADDR (CONFIG_SYS_GBL_DATA_OFFSET - 12)
269 #endif
270
271 /***********************************************************************
272  * External peripheral base address
273  ***********************************************************************/
274 #define CONFIG_SYS_ISA_IO_BASE_ADDRESS 0xE8000000
275
276 /***********************************************************************
277  * Last Stage Init
278  ***********************************************************************/
279 #define CONFIG_LAST_STAGE_INIT
280 /************************************************************
281  * Ethernet Stuff
282  ***********************************************************/
283 #define CONFIG_PPC4xx_EMAC
284 #define CONFIG_MII              1       /* MII PHY management           */
285 #define CONFIG_PHY_ADDR         1       /* PHY address                  */
286 #define CONFIG_PHY_RESET_DELAY  300     /* Intel LXT971A needs this */
287 #define CONFIG_PHY_CMD_DELAY    40      /* Intel LXT971A needs this */
288 /************************************************************
289  * RTC
290  ***********************************************************/
291 #define CONFIG_RTC_MC146818
292 #undef CONFIG_WATCHDOG                  /* watchdog disabled            */
293
294 /************************************************************
295  * IDE/ATA stuff
296  ************************************************************/
297 #if defined(CONFIG_TARGET_MIP405T)
298 #define CONFIG_SYS_IDE_MAXBUS           1   /* MIP405T has only one IDE bus     */
299 #else
300 #define CONFIG_SYS_IDE_MAXBUS           2   /* max. 2 IDE busses        */
301 #endif
302
303 #define CONFIG_SYS_IDE_MAXDEVICE        (CONFIG_SYS_IDE_MAXBUS*2) /* max. 2 drives per IDE bus */
304
305 #define CONFIG_SYS_ATA_BASE_ADDR        CONFIG_SYS_ISA_IO_BASE_ADDRESS /* base address */
306 #define CONFIG_SYS_ATA_IDE0_OFFSET      0x01F0          /* ide0 offste */
307 #define CONFIG_SYS_ATA_IDE1_OFFSET      0x0170          /* ide1 offset */
308 #define CONFIG_SYS_ATA_DATA_OFFSET      0               /* data reg offset      */
309 #define CONFIG_SYS_ATA_REG_OFFSET       0               /* reg offset */
310 #define CONFIG_SYS_ATA_ALT_OFFSET       0x200           /* alternate register offset */
311
312 #undef  CONFIG_IDE_8xx_DIRECT      /* no pcmcia interface required */
313 #undef  CONFIG_IDE_LED         /* no led for ide supported     */
314 #define CONFIG_IDE_RESET       /* reset for ide supported...    */
315 #define CONFIG_IDE_RESET_ROUTINE /* with a special reset function */
316 #define CONFIG_SUPPORT_VFAT
317 /************************************************************
318  * ATAPI support (experimental)
319  ************************************************************/
320 #define CONFIG_ATAPI                    /* enable ATAPI Support */
321
322 /************************************************************
323  * DISK Partition support
324  ************************************************************/
325
326 /************************************************************
327  * Video support
328  ************************************************************/
329 #define CONFIG_VIDEO_LOGO
330 #undef CONFIG_VIDEO_ONBOARD
331 /************************************************************
332  * USB support EXPERIMENTAL
333  ************************************************************/
334 #if !defined(CONFIG_TARGET_MIP405T)
335 #define CONFIG_USB_UHCI
336
337 /* Enable needed helper functions */
338 #endif
339 /************************************************************
340  * Debug support
341  ************************************************************/
342 #if defined(CONFIG_CMD_KGDB)
343 #define CONFIG_KGDB_BAUDRATE    230400  /* speed to run kgdb serial port */
344 #endif
345
346 /************************************************************
347  * support BZIP2 compression
348  ************************************************************/
349 #define CONFIG_BZIP2            1
350
351 #endif  /* __CONFIG_H */