Merge https://gitlab.denx.de/u-boot/custodians/u-boot-imx
[platform/kernel/u-boot.git] / include / configs / M54455EVB.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Configuation settings for the Freescale MCF54455 EVB board.
4  *
5  * Copyright (C) 2004-2007 Freescale Semiconductor, Inc.
6  * TsiChung Liew (Tsi-Chung.Liew@freescale.com)
7  */
8
9 /*
10  * board/config.h - configuration options, board specific
11  */
12
13 #ifndef _M54455EVB_H
14 #define _M54455EVB_H
15
16 #include <linux/stringify.h>
17
18 /*
19  * High Level Configuration Options
20  * (easy to change)
21  */
22 #define CONFIG_M54455EVB        /* M54455EVB board */
23
24 #define CONFIG_MCFUART
25 #define CONFIG_SYS_UART_PORT            (0)
26
27 #define LDS_BOARD_TEXT                  board/freescale/m54455evb/sbf_dram_init.o (.text*)
28
29 #undef CONFIG_WATCHDOG
30
31 #define CONFIG_TIMESTAMP        /* Print image info with timestamp */
32
33 /*
34  * BOOTP options
35  */
36 #define CONFIG_BOOTP_BOOTFILESIZE
37
38 /* Network configuration */
39 #ifdef CONFIG_MCFFEC
40 #       define CONFIG_MII_INIT          1
41 #       define CONFIG_SYS_DISCOVER_PHY
42 #       define CONFIG_SYS_RX_ETH_BUFFER 8
43 #       define CONFIG_SYS_FAULT_ECHO_LINK_DOWN
44 #       define CONFIG_HAS_ETH1
45 #       define CONFIG_ETHPRIME          "FEC0"
46 #       define CONFIG_IPADDR            192.162.1.2
47 #       define CONFIG_NETMASK           255.255.255.0
48 #       define CONFIG_SERVERIP          192.162.1.1
49 #       define CONFIG_GATEWAYIP         192.162.1.1
50
51 /* If CONFIG_SYS_DISCOVER_PHY is not defined - hardcoded */
52 #       ifndef CONFIG_SYS_DISCOVER_PHY
53 #               define FECDUPLEX        FULL
54 #               define FECSPEED         _100BASET
55 #       else
56 #               ifndef CONFIG_SYS_FAULT_ECHO_LINK_DOWN
57 #                       define CONFIG_SYS_FAULT_ECHO_LINK_DOWN
58 #               endif
59 #       endif                   /* CONFIG_SYS_DISCOVER_PHY */
60 #endif
61
62 #define CONFIG_HOSTNAME         "M54455EVB"
63 #ifdef CONFIG_SYS_STMICRO_BOOT
64 /* ST Micro serial flash */
65 #define CONFIG_SYS_LOAD_ADDR2           0x40010013
66 #define CONFIG_EXTRA_ENV_SETTINGS               \
67         "netdev=eth0\0"                         \
68         "inpclk=" __stringify(CONFIG_SYS_INPUT_CLKSRC) "\0"     \
69         "loadaddr=0x40010000\0"                 \
70         "sbfhdr=sbfhdr.bin\0"                   \
71         "uboot=u-boot.bin\0"                    \
72         "load=tftp ${loadaddr} ${sbfhdr};"      \
73         "tftp " __stringify(CONFIG_SYS_LOAD_ADDR2) " ${uboot} \0"       \
74         "upd=run load; run prog\0"              \
75         "prog=sf probe 0:1 1000000 3;"          \
76         "sf erase 0 30000;"                     \
77         "sf write ${loadaddr} 0 0x30000;"       \
78         "save\0"                                \
79         ""
80 #else
81 /* Atmel and Intel */
82 #ifdef CONFIG_SYS_ATMEL_BOOT
83 #       define CONFIG_SYS_UBOOT_END     0x0403FFFF
84 #elif defined(CONFIG_SYS_INTEL_BOOT)
85 #       define CONFIG_SYS_UBOOT_END     0x3FFFF
86 #endif
87 #define CONFIG_EXTRA_ENV_SETTINGS               \
88         "netdev=eth0\0"                         \
89         "inpclk=" __stringify(CONFIG_SYS_INPUT_CLKSRC) "\0"     \
90         "loadaddr=0x40010000\0"                 \
91         "uboot=u-boot.bin\0"                    \
92         "load=tftp ${loadaddr} ${uboot}\0"      \
93         "upd=run load; run prog\0"              \
94         "prog=prot off " __stringify(CONFIG_SYS_FLASH_BASE)     \
95         " " __stringify(CONFIG_SYS_UBOOT_END) ";"               \
96         "era " __stringify(CONFIG_SYS_FLASH_BASE) " "           \
97         __stringify(CONFIG_SYS_UBOOT_END) ";"                   \
98         "cp.b ${loadaddr} " __stringify(CONFIG_SYS_FLASH_BASE)  \
99         " ${filesize}; save\0"                  \
100         ""
101 #endif
102
103 /* ATA configuration */
104 #define CONFIG_IDE_RESET        1
105 #define CONFIG_IDE_PREINIT      1
106 #define CONFIG_ATAPI
107 #undef CONFIG_LBA48
108
109 #define CONFIG_SYS_IDE_MAXBUS           1
110 #define CONFIG_SYS_IDE_MAXDEVICE        2
111
112 #define CONFIG_SYS_ATA_BASE_ADDR        0x90000000
113 #define CONFIG_SYS_ATA_IDE0_OFFSET      0
114
115 #define CONFIG_SYS_ATA_DATA_OFFSET      0xA0    /* Offset for data I/O                            */
116 #define CONFIG_SYS_ATA_REG_OFFSET       0xA0    /* Offset for normal register accesses */
117 #define CONFIG_SYS_ATA_ALT_OFFSET       0xC0    /* Offset for alternate registers           */
118 #define CONFIG_SYS_ATA_STRIDE           4       /* Interval between registers                 */
119
120 /* Realtime clock */
121 #define CONFIG_MCFRTC
122 #undef RTC_DEBUG
123 #define CONFIG_SYS_RTC_OSCILLATOR       (32 * CONFIG_SYS_HZ)
124
125 /* Timer */
126 #define CONFIG_MCFTMR
127
128 /* I2c */
129 #define CONFIG_SYS_I2C
130 #define CONFIG_SYS_I2C_FSL
131 #define CONFIG_SYS_FSL_I2C_SPEED        80000
132 #define CONFIG_SYS_FSL_I2C_SLAVE        0x7F
133 #define CONFIG_SYS_FSL_I2C_OFFSET       0x58000
134 #define CONFIG_SYS_IMMR         CONFIG_SYS_MBAR
135
136 /* DSPI and Serial Flash */
137 #define CONFIG_CF_DSPI
138 #define CONFIG_SYS_SBFHDR_SIZE          0x13
139
140 /* PCI */
141 #ifdef CONFIG_CMD_PCI
142 #define CONFIG_PCIAUTO_SKIP_HOST_BRIDGE 1
143
144 #define CONFIG_SYS_PCI_CACHE_LINE_SIZE  4
145
146 #define CONFIG_SYS_PCI_MEM_BUS          0xA0000000
147 #define CONFIG_SYS_PCI_MEM_PHYS CONFIG_SYS_PCI_MEM_BUS
148 #define CONFIG_SYS_PCI_MEM_SIZE 0x10000000
149
150 #define CONFIG_SYS_PCI_IO_BUS           0xB1000000
151 #define CONFIG_SYS_PCI_IO_PHYS          CONFIG_SYS_PCI_IO_BUS
152 #define CONFIG_SYS_PCI_IO_SIZE          0x01000000
153
154 #define CONFIG_SYS_PCI_CFG_BUS          0xB0000000
155 #define CONFIG_SYS_PCI_CFG_PHYS CONFIG_SYS_PCI_CFG_BUS
156 #define CONFIG_SYS_PCI_CFG_SIZE 0x01000000
157 #endif
158
159 /* FPGA - Spartan 2 */
160 /* experiment
161 #define CONFIG_FPGA_COUNT       1
162 #define CONFIG_SYS_FPGA_PROG_FEEDBACK
163 #define CONFIG_SYS_FPGA_CHECK_CTRLC
164 */
165
166 /* Input, PCI, Flexbus, and VCO */
167 #define CONFIG_EXTRA_CLOCK
168
169 #define CONFIG_PRAM             2048    /* 2048 KB */
170
171 #define CONFIG_SYS_LOAD_ADDR            (CONFIG_SYS_SDRAM_BASE + 0x10000)
172
173 #define CONFIG_SYS_MBAR         0xFC000000
174
175 /*
176  * Low Level Configuration Settings
177  * (address mappings, register initial values, etc.)
178  * You should know what you are doing if you make changes here.
179  */
180
181 /*-----------------------------------------------------------------------
182  * Definitions for initial stack pointer and data area (in DPRAM)
183  */
184 #define CONFIG_SYS_INIT_RAM_ADDR        0x80000000
185 #define CONFIG_SYS_INIT_RAM_SIZE                0x8000  /* Size of used area in internal SRAM */
186 #define CONFIG_SYS_INIT_RAM_CTRL        0x221
187 #define CONFIG_SYS_GBL_DATA_OFFSET      ((CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE) - 32)
188 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
189 #define CONFIG_SYS_SBFHDR_DATA_OFFSET   (CONFIG_SYS_INIT_RAM_SIZE - 32)
190
191 /*-----------------------------------------------------------------------
192  * Start addresses for the final memory configuration
193  * (Set up by the startup code)
194  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
195  */
196 #define CONFIG_SYS_SDRAM_BASE           0x40000000
197 #define CONFIG_SYS_SDRAM_BASE1          0x48000000
198 #define CONFIG_SYS_SDRAM_SIZE           256     /* SDRAM size in MB */
199 #define CONFIG_SYS_SDRAM_CFG1           0x65311610
200 #define CONFIG_SYS_SDRAM_CFG2           0x59670000
201 #define CONFIG_SYS_SDRAM_CTRL           0xEA0B2000
202 #define CONFIG_SYS_SDRAM_EMOD           0x40010000
203 #define CONFIG_SYS_SDRAM_MODE           0x00010033
204 #define CONFIG_SYS_SDRAM_DRV_STRENGTH   0xAA
205
206 #ifdef CONFIG_CF_SBF
207 #       define CONFIG_SERIAL_BOOT
208 #       define CONFIG_SYS_MONITOR_BASE  (CONFIG_SYS_TEXT_BASE + 0x400)
209 #else
210 #       define CONFIG_SYS_MONITOR_BASE  (CONFIG_SYS_FLASH_BASE + 0x400)
211 #endif
212 #define CONFIG_SYS_BOOTPARAMS_LEN       64*1024
213 #define CONFIG_SYS_MONITOR_LEN          (256 << 10)     /* Reserve 256 kB for Monitor */
214
215 /* Reserve 256 kB for malloc() */
216 #define CONFIG_SYS_MALLOC_LEN           (256 << 10)
217
218 /*
219  * For booting Linux, the board info and command line data
220  * have to be in the first 8 MB of memory, since this is
221  * the maximum mapped by the Linux kernel during initialization ??
222  */
223 /* Initial Memory map for Linux */
224 #define CONFIG_SYS_BOOTMAPSZ            (CONFIG_SYS_SDRAM_BASE + (CONFIG_SYS_SDRAM_SIZE << 20))
225
226 /*
227  * Configuration for environment
228  * Environment is not embedded in u-boot. First time runing may have env
229  * crc error warning if there is no correct environment on the flash.
230  */
231
232 /*-----------------------------------------------------------------------
233  * FLASH organization
234  */
235 #ifdef CONFIG_SYS_STMICRO_BOOT
236 #       define CONFIG_SYS_FLASH_BASE            CONFIG_SYS_CS0_BASE
237 #       define CONFIG_SYS_FLASH0_BASE           CONFIG_SYS_CS1_BASE
238 #endif
239 #ifdef CONFIG_SYS_ATMEL_BOOT
240 #       define CONFIG_SYS_FLASH_BASE            CONFIG_SYS_CS0_BASE
241 #       define CONFIG_SYS_FLASH0_BASE           CONFIG_SYS_CS0_BASE
242 #       define CONFIG_SYS_FLASH1_BASE           CONFIG_SYS_CS1_BASE
243 #endif
244 #ifdef CONFIG_SYS_INTEL_BOOT
245 #       define CONFIG_SYS_FLASH_BASE            CONFIG_SYS_CS0_BASE
246 #       define CONFIG_SYS_FLASH0_BASE           CONFIG_SYS_CS0_BASE
247 #       define CONFIG_SYS_FLASH1_BASE           CONFIG_SYS_CS1_BASE
248 #endif
249
250 #ifdef CONFIG_SYS_FLASH_CFI
251
252 #       define CONFIG_SYS_FLASH_SIZE            0x1000000       /* Max size that the board might have */
253 #       define CONFIG_SYS_FLASH_CFI_WIDTH       FLASH_CFI_8BIT
254 #       define CONFIG_SYS_MAX_FLASH_BANKS       2       /* max number of memory banks */
255 #       define CONFIG_SYS_MAX_FLASH_SECT        137     /* max number of sectors on one chip */
256 #       define CONFIG_SYS_FLASH_CHECKSUM
257 #       define CONFIG_SYS_FLASH_BANKS_LIST      { CONFIG_SYS_CS0_BASE, CONFIG_SYS_CS1_BASE }
258 #       define CONFIG_FLASH_CFI_LEGACY
259
260 #ifdef CONFIG_FLASH_CFI_LEGACY
261 #       define CONFIG_SYS_ATMEL_REGION          4
262 #       define CONFIG_SYS_ATMEL_TOTALSECT       11
263 #       define CONFIG_SYS_ATMEL_SECT            {1, 2, 1, 7}
264 #       define CONFIG_SYS_ATMEL_SECTSZ          {0x4000, 0x2000, 0x8000, 0x10000}
265 #endif
266 #endif
267
268 /*
269  * This is setting for JFFS2 support in u-boot.
270  * NOTE: Enable CONFIG_CMD_JFFS2 for JFFS2 support.
271  */
272 #ifdef CONFIG_CMD_JFFS2
273 #ifdef CF_STMICRO_BOOT
274 #       define CONFIG_JFFS2_DEV         "nor1"
275 #       define CONFIG_JFFS2_PART_SIZE   0x01000000
276 #       define CONFIG_JFFS2_PART_OFFSET (CONFIG_SYS_FLASH2_BASE + 0x500000)
277 #endif
278 #ifdef CONFIG_SYS_ATMEL_BOOT
279 #       define CONFIG_JFFS2_DEV         "nor1"
280 #       define CONFIG_JFFS2_PART_SIZE   0x01000000
281 #       define CONFIG_JFFS2_PART_OFFSET (CONFIG_SYS_FLASH1_BASE + 0x500000)
282 #endif
283 #ifdef CONFIG_SYS_INTEL_BOOT
284 #       define CONFIG_JFFS2_DEV         "nor0"
285 #       define CONFIG_JFFS2_PART_SIZE   (0x01000000 - 0x500000)
286 #       define CONFIG_JFFS2_PART_OFFSET (CONFIG_SYS_FLASH0_BASE + 0x500000)
287 #endif
288 #endif
289
290 /*-----------------------------------------------------------------------
291  * Cache Configuration
292  */
293 #define CONFIG_SYS_CACHELINE_SIZE               16
294
295 #define ICACHE_STATUS                   (CONFIG_SYS_INIT_RAM_ADDR + \
296                                          CONFIG_SYS_INIT_RAM_SIZE - 8)
297 #define DCACHE_STATUS                   (CONFIG_SYS_INIT_RAM_ADDR + \
298                                          CONFIG_SYS_INIT_RAM_SIZE - 4)
299 #define CONFIG_SYS_ICACHE_INV           (CF_CACR_BCINVA + CF_CACR_ICINVA)
300 #define CONFIG_SYS_DCACHE_INV           (CF_CACR_DCINVA)
301 #define CONFIG_SYS_CACHE_ACR2           (CONFIG_SYS_SDRAM_BASE | \
302                                          CF_ADDRMASK(CONFIG_SYS_SDRAM_SIZE) | \
303                                          CF_ACR_EN | CF_ACR_SM_ALL)
304 #define CONFIG_SYS_CACHE_ICACR          (CF_CACR_BEC | CF_CACR_IEC | \
305                                          CF_CACR_ICINVA | CF_CACR_EUSP)
306 #define CONFIG_SYS_CACHE_DCACR          ((CONFIG_SYS_CACHE_ICACR | \
307                                          CF_CACR_DEC | CF_CACR_DDCM_P | \
308                                          CF_CACR_DCINVA) & ~CF_CACR_ICINVA)
309
310 /*-----------------------------------------------------------------------
311  * Memory bank definitions
312  */
313 /*
314  * CS0 - NOR Flash 1, 2, 4, or 8MB
315  * CS1 - CompactFlash and registers
316  * CS2 - CPLD
317  * CS3 - FPGA
318  * CS4 - Available
319  * CS5 - Available
320  */
321
322 #if defined(CONFIG_SYS_ATMEL_BOOT) || defined(CONFIG_SYS_STMICRO_BOOT)
323  /* Atmel Flash */
324 #define CONFIG_SYS_CS0_BASE             0x04000000
325 #define CONFIG_SYS_CS0_MASK             0x00070001
326 #define CONFIG_SYS_CS0_CTRL             0x00001140
327 /* Intel Flash */
328 #define CONFIG_SYS_CS1_BASE             0x00000000
329 #define CONFIG_SYS_CS1_MASK             0x01FF0001
330 #define CONFIG_SYS_CS1_CTRL             0x00000D60
331
332 #define CONFIG_SYS_ATMEL_BASE           CONFIG_SYS_CS0_BASE
333 #else
334 /* Intel Flash */
335 #define CONFIG_SYS_CS0_BASE             0x00000000
336 #define CONFIG_SYS_CS0_MASK             0x01FF0001
337 #define CONFIG_SYS_CS0_CTRL             0x00000D60
338  /* Atmel Flash */
339 #define CONFIG_SYS_CS1_BASE             0x04000000
340 #define CONFIG_SYS_CS1_MASK             0x00070001
341 #define CONFIG_SYS_CS1_CTRL             0x00001140
342
343 #define CONFIG_SYS_ATMEL_BASE           CONFIG_SYS_CS1_BASE
344 #endif
345
346 /* CPLD */
347 #define CONFIG_SYS_CS2_BASE             0x08000000
348 #define CONFIG_SYS_CS2_MASK             0x00070001
349 #define CONFIG_SYS_CS2_CTRL             0x003f1140
350
351 /* FPGA */
352 #define CONFIG_SYS_CS3_BASE             0x09000000
353 #define CONFIG_SYS_CS3_MASK             0x00070001
354 #define CONFIG_SYS_CS3_CTRL             0x00000020
355
356 #endif                          /* _M54455EVB_H */