Merge tag 'xilinx-for-v2020.07-rc2' of https://gitlab.denx.de/u-boot/custodians/u...
[platform/kernel/u-boot.git] / include / configs / M54455EVB.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Configuation settings for the Freescale MCF54455 EVB board.
4  *
5  * Copyright (C) 2004-2007 Freescale Semiconductor, Inc.
6  * TsiChung Liew (Tsi-Chung.Liew@freescale.com)
7  */
8
9 /*
10  * board/config.h - configuration options, board specific
11  */
12
13 #ifndef _M54455EVB_H
14 #define _M54455EVB_H
15
16 /*
17  * High Level Configuration Options
18  * (easy to change)
19  */
20 #define CONFIG_M54455EVB        /* M54455EVB board */
21
22 #define CONFIG_MCFUART
23 #define CONFIG_SYS_UART_PORT            (0)
24
25 #define LDS_BOARD_TEXT                  board/freescale/m54455evb/sbf_dram_init.o (.text*)
26
27 #undef CONFIG_WATCHDOG
28
29 #define CONFIG_TIMESTAMP        /* Print image info with timestamp */
30
31 /*
32  * BOOTP options
33  */
34 #define CONFIG_BOOTP_BOOTFILESIZE
35
36 /* Network configuration */
37 #ifdef CONFIG_MCFFEC
38 #       define CONFIG_MII_INIT          1
39 #       define CONFIG_SYS_DISCOVER_PHY
40 #       define CONFIG_SYS_RX_ETH_BUFFER 8
41 #       define CONFIG_SYS_FAULT_ECHO_LINK_DOWN
42 #       define CONFIG_HAS_ETH1
43 #       define CONFIG_ETHPRIME          "FEC0"
44 #       define CONFIG_IPADDR            192.162.1.2
45 #       define CONFIG_NETMASK           255.255.255.0
46 #       define CONFIG_SERVERIP          192.162.1.1
47 #       define CONFIG_GATEWAYIP         192.162.1.1
48
49 /* If CONFIG_SYS_DISCOVER_PHY is not defined - hardcoded */
50 #       ifndef CONFIG_SYS_DISCOVER_PHY
51 #               define FECDUPLEX        FULL
52 #               define FECSPEED         _100BASET
53 #       else
54 #               ifndef CONFIG_SYS_FAULT_ECHO_LINK_DOWN
55 #                       define CONFIG_SYS_FAULT_ECHO_LINK_DOWN
56 #               endif
57 #       endif                   /* CONFIG_SYS_DISCOVER_PHY */
58 #endif
59
60 #define CONFIG_HOSTNAME         "M54455EVB"
61 #ifdef CONFIG_SYS_STMICRO_BOOT
62 /* ST Micro serial flash */
63 #define CONFIG_SYS_LOAD_ADDR2           0x40010013
64 #define CONFIG_EXTRA_ENV_SETTINGS               \
65         "netdev=eth0\0"                         \
66         "inpclk=" __stringify(CONFIG_SYS_INPUT_CLKSRC) "\0"     \
67         "loadaddr=0x40010000\0"                 \
68         "sbfhdr=sbfhdr.bin\0"                   \
69         "uboot=u-boot.bin\0"                    \
70         "load=tftp ${loadaddr} ${sbfhdr};"      \
71         "tftp " __stringify(CONFIG_SYS_LOAD_ADDR2) " ${uboot} \0"       \
72         "upd=run load; run prog\0"              \
73         "prog=sf probe 0:1 1000000 3;"          \
74         "sf erase 0 30000;"                     \
75         "sf write ${loadaddr} 0 0x30000;"       \
76         "save\0"                                \
77         ""
78 #else
79 /* Atmel and Intel */
80 #ifdef CONFIG_SYS_ATMEL_BOOT
81 #       define CONFIG_SYS_UBOOT_END     0x0403FFFF
82 #elif defined(CONFIG_SYS_INTEL_BOOT)
83 #       define CONFIG_SYS_UBOOT_END     0x3FFFF
84 #endif
85 #define CONFIG_EXTRA_ENV_SETTINGS               \
86         "netdev=eth0\0"                         \
87         "inpclk=" __stringify(CONFIG_SYS_INPUT_CLKSRC) "\0"     \
88         "loadaddr=0x40010000\0"                 \
89         "uboot=u-boot.bin\0"                    \
90         "load=tftp ${loadaddr} ${uboot}\0"      \
91         "upd=run load; run prog\0"              \
92         "prog=prot off " __stringify(CONFIG_SYS_FLASH_BASE)     \
93         " " __stringify(CONFIG_SYS_UBOOT_END) ";"               \
94         "era " __stringify(CONFIG_SYS_FLASH_BASE) " "           \
95         __stringify(CONFIG_SYS_UBOOT_END) ";"                   \
96         "cp.b ${loadaddr} " __stringify(CONFIG_SYS_FLASH_BASE)  \
97         " ${filesize}; save\0"                  \
98         ""
99 #endif
100
101 /* ATA configuration */
102 #define CONFIG_IDE_RESET        1
103 #define CONFIG_IDE_PREINIT      1
104 #define CONFIG_ATAPI
105 #undef CONFIG_LBA48
106
107 #define CONFIG_SYS_IDE_MAXBUS           1
108 #define CONFIG_SYS_IDE_MAXDEVICE        2
109
110 #define CONFIG_SYS_ATA_BASE_ADDR        0x90000000
111 #define CONFIG_SYS_ATA_IDE0_OFFSET      0
112
113 #define CONFIG_SYS_ATA_DATA_OFFSET      0xA0    /* Offset for data I/O                            */
114 #define CONFIG_SYS_ATA_REG_OFFSET       0xA0    /* Offset for normal register accesses */
115 #define CONFIG_SYS_ATA_ALT_OFFSET       0xC0    /* Offset for alternate registers           */
116 #define CONFIG_SYS_ATA_STRIDE           4       /* Interval between registers                 */
117
118 /* Realtime clock */
119 #define CONFIG_MCFRTC
120 #undef RTC_DEBUG
121 #define CONFIG_SYS_RTC_OSCILLATOR       (32 * CONFIG_SYS_HZ)
122
123 /* Timer */
124 #define CONFIG_MCFTMR
125
126 /* I2c */
127 #define CONFIG_SYS_I2C
128 #define CONFIG_SYS_I2C_FSL
129 #define CONFIG_SYS_FSL_I2C_SPEED        80000
130 #define CONFIG_SYS_FSL_I2C_SLAVE        0x7F
131 #define CONFIG_SYS_FSL_I2C_OFFSET       0x58000
132 #define CONFIG_SYS_IMMR         CONFIG_SYS_MBAR
133
134 /* DSPI and Serial Flash */
135 #define CONFIG_CF_DSPI
136 #define CONFIG_SYS_SBFHDR_SIZE          0x13
137
138 /* PCI */
139 #ifdef CONFIG_CMD_PCI
140 #define CONFIG_PCIAUTO_SKIP_HOST_BRIDGE 1
141
142 #define CONFIG_SYS_PCI_CACHE_LINE_SIZE  4
143
144 #define CONFIG_SYS_PCI_MEM_BUS          0xA0000000
145 #define CONFIG_SYS_PCI_MEM_PHYS CONFIG_SYS_PCI_MEM_BUS
146 #define CONFIG_SYS_PCI_MEM_SIZE 0x10000000
147
148 #define CONFIG_SYS_PCI_IO_BUS           0xB1000000
149 #define CONFIG_SYS_PCI_IO_PHYS          CONFIG_SYS_PCI_IO_BUS
150 #define CONFIG_SYS_PCI_IO_SIZE          0x01000000
151
152 #define CONFIG_SYS_PCI_CFG_BUS          0xB0000000
153 #define CONFIG_SYS_PCI_CFG_PHYS CONFIG_SYS_PCI_CFG_BUS
154 #define CONFIG_SYS_PCI_CFG_SIZE 0x01000000
155 #endif
156
157 /* FPGA - Spartan 2 */
158 /* experiment
159 #define CONFIG_FPGA_COUNT       1
160 #define CONFIG_SYS_FPGA_PROG_FEEDBACK
161 #define CONFIG_SYS_FPGA_CHECK_CTRLC
162 */
163
164 /* Input, PCI, Flexbus, and VCO */
165 #define CONFIG_EXTRA_CLOCK
166
167 #define CONFIG_PRAM             2048    /* 2048 KB */
168
169 #define CONFIG_SYS_LOAD_ADDR            (CONFIG_SYS_SDRAM_BASE + 0x10000)
170
171 #define CONFIG_SYS_MBAR         0xFC000000
172
173 /*
174  * Low Level Configuration Settings
175  * (address mappings, register initial values, etc.)
176  * You should know what you are doing if you make changes here.
177  */
178
179 /*-----------------------------------------------------------------------
180  * Definitions for initial stack pointer and data area (in DPRAM)
181  */
182 #define CONFIG_SYS_INIT_RAM_ADDR        0x80000000
183 #define CONFIG_SYS_INIT_RAM_SIZE                0x8000  /* Size of used area in internal SRAM */
184 #define CONFIG_SYS_INIT_RAM_CTRL        0x221
185 #define CONFIG_SYS_GBL_DATA_OFFSET      ((CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE) - 32)
186 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
187 #define CONFIG_SYS_SBFHDR_DATA_OFFSET   (CONFIG_SYS_INIT_RAM_SIZE - 32)
188
189 /*-----------------------------------------------------------------------
190  * Start addresses for the final memory configuration
191  * (Set up by the startup code)
192  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
193  */
194 #define CONFIG_SYS_SDRAM_BASE           0x40000000
195 #define CONFIG_SYS_SDRAM_BASE1          0x48000000
196 #define CONFIG_SYS_SDRAM_SIZE           256     /* SDRAM size in MB */
197 #define CONFIG_SYS_SDRAM_CFG1           0x65311610
198 #define CONFIG_SYS_SDRAM_CFG2           0x59670000
199 #define CONFIG_SYS_SDRAM_CTRL           0xEA0B2000
200 #define CONFIG_SYS_SDRAM_EMOD           0x40010000
201 #define CONFIG_SYS_SDRAM_MODE           0x00010033
202 #define CONFIG_SYS_SDRAM_DRV_STRENGTH   0xAA
203
204 #define CONFIG_SYS_MEMTEST_START        CONFIG_SYS_SDRAM_BASE + 0x400
205 #define CONFIG_SYS_MEMTEST_END          ((CONFIG_SYS_SDRAM_SIZE - 3) << 20)
206
207 #ifdef CONFIG_CF_SBF
208 #       define CONFIG_SERIAL_BOOT
209 #       define CONFIG_SYS_MONITOR_BASE  (CONFIG_SYS_TEXT_BASE + 0x400)
210 #else
211 #       define CONFIG_SYS_MONITOR_BASE  (CONFIG_SYS_FLASH_BASE + 0x400)
212 #endif
213 #define CONFIG_SYS_BOOTPARAMS_LEN       64*1024
214 #define CONFIG_SYS_MONITOR_LEN          (256 << 10)     /* Reserve 256 kB for Monitor */
215
216 /* Reserve 256 kB for malloc() */
217 #define CONFIG_SYS_MALLOC_LEN           (256 << 10)
218
219 /*
220  * For booting Linux, the board info and command line data
221  * have to be in the first 8 MB of memory, since this is
222  * the maximum mapped by the Linux kernel during initialization ??
223  */
224 /* Initial Memory map for Linux */
225 #define CONFIG_SYS_BOOTMAPSZ            (CONFIG_SYS_SDRAM_BASE + (CONFIG_SYS_SDRAM_SIZE << 20))
226
227 /*
228  * Configuration for environment
229  * Environment is not embedded in u-boot. First time runing may have env
230  * crc error warning if there is no correct environment on the flash.
231  */
232 #undef CONFIG_ENV_OVERWRITE
233
234 /*-----------------------------------------------------------------------
235  * FLASH organization
236  */
237 #ifdef CONFIG_SYS_STMICRO_BOOT
238 #       define CONFIG_SYS_FLASH_BASE            CONFIG_SYS_CS0_BASE
239 #       define CONFIG_SYS_FLASH0_BASE           CONFIG_SYS_CS1_BASE
240 #endif
241 #ifdef CONFIG_SYS_ATMEL_BOOT
242 #       define CONFIG_SYS_FLASH_BASE            CONFIG_SYS_CS0_BASE
243 #       define CONFIG_SYS_FLASH0_BASE           CONFIG_SYS_CS0_BASE
244 #       define CONFIG_SYS_FLASH1_BASE           CONFIG_SYS_CS1_BASE
245 #endif
246 #ifdef CONFIG_SYS_INTEL_BOOT
247 #       define CONFIG_SYS_FLASH_BASE            CONFIG_SYS_CS0_BASE
248 #       define CONFIG_SYS_FLASH0_BASE           CONFIG_SYS_CS0_BASE
249 #       define CONFIG_SYS_FLASH1_BASE           CONFIG_SYS_CS1_BASE
250 #endif
251
252 #ifdef CONFIG_SYS_FLASH_CFI
253
254 #       define CONFIG_SYS_FLASH_SIZE            0x1000000       /* Max size that the board might have */
255 #       define CONFIG_SYS_FLASH_CFI_WIDTH       FLASH_CFI_8BIT
256 #       define CONFIG_SYS_MAX_FLASH_BANKS       2       /* max number of memory banks */
257 #       define CONFIG_SYS_MAX_FLASH_SECT        137     /* max number of sectors on one chip */
258 #       define CONFIG_SYS_FLASH_CHECKSUM
259 #       define CONFIG_SYS_FLASH_BANKS_LIST      { CONFIG_SYS_CS0_BASE, CONFIG_SYS_CS1_BASE }
260 #       define CONFIG_FLASH_CFI_LEGACY
261
262 #ifdef CONFIG_FLASH_CFI_LEGACY
263 #       define CONFIG_SYS_ATMEL_REGION          4
264 #       define CONFIG_SYS_ATMEL_TOTALSECT       11
265 #       define CONFIG_SYS_ATMEL_SECT            {1, 2, 1, 7}
266 #       define CONFIG_SYS_ATMEL_SECTSZ          {0x4000, 0x2000, 0x8000, 0x10000}
267 #endif
268 #endif
269
270 /*
271  * This is setting for JFFS2 support in u-boot.
272  * NOTE: Enable CONFIG_CMD_JFFS2 for JFFS2 support.
273  */
274 #ifdef CONFIG_CMD_JFFS2
275 #ifdef CF_STMICRO_BOOT
276 #       define CONFIG_JFFS2_DEV         "nor1"
277 #       define CONFIG_JFFS2_PART_SIZE   0x01000000
278 #       define CONFIG_JFFS2_PART_OFFSET (CONFIG_SYS_FLASH2_BASE + 0x500000)
279 #endif
280 #ifdef CONFIG_SYS_ATMEL_BOOT
281 #       define CONFIG_JFFS2_DEV         "nor1"
282 #       define CONFIG_JFFS2_PART_SIZE   0x01000000
283 #       define CONFIG_JFFS2_PART_OFFSET (CONFIG_SYS_FLASH1_BASE + 0x500000)
284 #endif
285 #ifdef CONFIG_SYS_INTEL_BOOT
286 #       define CONFIG_JFFS2_DEV         "nor0"
287 #       define CONFIG_JFFS2_PART_SIZE   (0x01000000 - 0x500000)
288 #       define CONFIG_JFFS2_PART_OFFSET (CONFIG_SYS_FLASH0_BASE + 0x500000)
289 #endif
290 #endif
291
292 /*-----------------------------------------------------------------------
293  * Cache Configuration
294  */
295 #define CONFIG_SYS_CACHELINE_SIZE               16
296
297 #define ICACHE_STATUS                   (CONFIG_SYS_INIT_RAM_ADDR + \
298                                          CONFIG_SYS_INIT_RAM_SIZE - 8)
299 #define DCACHE_STATUS                   (CONFIG_SYS_INIT_RAM_ADDR + \
300                                          CONFIG_SYS_INIT_RAM_SIZE - 4)
301 #define CONFIG_SYS_ICACHE_INV           (CF_CACR_BCINVA + CF_CACR_ICINVA)
302 #define CONFIG_SYS_DCACHE_INV           (CF_CACR_DCINVA)
303 #define CONFIG_SYS_CACHE_ACR2           (CONFIG_SYS_SDRAM_BASE | \
304                                          CF_ADDRMASK(CONFIG_SYS_SDRAM_SIZE) | \
305                                          CF_ACR_EN | CF_ACR_SM_ALL)
306 #define CONFIG_SYS_CACHE_ICACR          (CF_CACR_BEC | CF_CACR_IEC | \
307                                          CF_CACR_ICINVA | CF_CACR_EUSP)
308 #define CONFIG_SYS_CACHE_DCACR          ((CONFIG_SYS_CACHE_ICACR | \
309                                          CF_CACR_DEC | CF_CACR_DDCM_P | \
310                                          CF_CACR_DCINVA) & ~CF_CACR_ICINVA)
311
312 /*-----------------------------------------------------------------------
313  * Memory bank definitions
314  */
315 /*
316  * CS0 - NOR Flash 1, 2, 4, or 8MB
317  * CS1 - CompactFlash and registers
318  * CS2 - CPLD
319  * CS3 - FPGA
320  * CS4 - Available
321  * CS5 - Available
322  */
323
324 #if defined(CONFIG_SYS_ATMEL_BOOT) || defined(CONFIG_SYS_STMICRO_BOOT)
325  /* Atmel Flash */
326 #define CONFIG_SYS_CS0_BASE             0x04000000
327 #define CONFIG_SYS_CS0_MASK             0x00070001
328 #define CONFIG_SYS_CS0_CTRL             0x00001140
329 /* Intel Flash */
330 #define CONFIG_SYS_CS1_BASE             0x00000000
331 #define CONFIG_SYS_CS1_MASK             0x01FF0001
332 #define CONFIG_SYS_CS1_CTRL             0x00000D60
333
334 #define CONFIG_SYS_ATMEL_BASE           CONFIG_SYS_CS0_BASE
335 #else
336 /* Intel Flash */
337 #define CONFIG_SYS_CS0_BASE             0x00000000
338 #define CONFIG_SYS_CS0_MASK             0x01FF0001
339 #define CONFIG_SYS_CS0_CTRL             0x00000D60
340  /* Atmel Flash */
341 #define CONFIG_SYS_CS1_BASE             0x04000000
342 #define CONFIG_SYS_CS1_MASK             0x00070001
343 #define CONFIG_SYS_CS1_CTRL             0x00001140
344
345 #define CONFIG_SYS_ATMEL_BASE           CONFIG_SYS_CS1_BASE
346 #endif
347
348 /* CPLD */
349 #define CONFIG_SYS_CS2_BASE             0x08000000
350 #define CONFIG_SYS_CS2_MASK             0x00070001
351 #define CONFIG_SYS_CS2_CTRL             0x003f1140
352
353 /* FPGA */
354 #define CONFIG_SYS_CS3_BASE             0x09000000
355 #define CONFIG_SYS_CS3_MASK             0x00070001
356 #define CONFIG_SYS_CS3_CTRL             0x00000020
357
358 #endif                          /* _M54455EVB_H */