Convert CONFIG_SYS_RX_ETH_BUFFER to Kconfig
[platform/kernel/u-boot.git] / include / configs / M5329EVB.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Configuation settings for the Freescale MCF5329 FireEngine board.
4  *
5  * Copyright (C) 2004-2007 Freescale Semiconductor, Inc.
6  * TsiChung Liew (Tsi-Chung.Liew@freescale.com)
7  */
8
9 /*
10  * board/config.h - configuration options, board specific
11  */
12
13 #ifndef _M5329EVB_H
14 #define _M5329EVB_H
15
16 /*
17  * High Level Configuration Options
18  * (easy to change)
19  */
20
21 #define CONFIG_SYS_UART_PORT            (0)
22
23 #define CONFIG_WATCHDOG_TIMEOUT 5000    /* timeout in milliseconds, max timeout is 6.71sec */
24
25 #define CONFIG_SYS_UNIFY_CACHE
26
27 #ifdef CONFIG_MCFFEC
28 #       define CONFIG_MII_INIT          1
29 #       define CONFIG_SYS_DISCOVER_PHY
30 /* If CONFIG_SYS_DISCOVER_PHY is not defined - hardcoded */
31 #       ifndef CONFIG_SYS_DISCOVER_PHY
32 #               define FECDUPLEX        FULL
33 #               define FECSPEED         _100BASET
34 #       endif                   /* CONFIG_SYS_DISCOVER_PHY */
35 #endif
36
37 #define CONFIG_MCFRTC
38 #undef RTC_DEBUG
39
40 /* Timer */
41 #define CONFIG_MCFTMR
42
43 /* I2C */
44
45 #ifdef CONFIG_MCFFEC
46 #       define CONFIG_IPADDR    192.162.1.2
47 #       define CONFIG_NETMASK   255.255.255.0
48 #       define CONFIG_SERVERIP  192.162.1.1
49 #       define CONFIG_GATEWAYIP 192.162.1.1
50 #endif                          /* FEC_ENET */
51
52 #define CONFIG_HOSTNAME         "M5329EVB"
53 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
54         "netdev=eth0\0"                 \
55         "loadaddr=40010000\0"   \
56         "u-boot=u-boot.bin\0"   \
57         "load=tftp ${loadaddr) ${u-boot}\0"     \
58         "upd=run load; run prog\0"      \
59         "prog=prot off 0 3ffff;"        \
60         "era 0 3ffff;"  \
61         "cp.b ${loadaddr} 0 ${filesize};"       \
62         "save\0"        \
63         ""
64
65 #define CONFIG_PRAM             512     /* 512 KB */
66
67 #define CONFIG_SYS_CLK                  80000000
68 #define CONFIG_SYS_CPU_CLK              CONFIG_SYS_CLK * 3
69
70 #define CONFIG_SYS_MBAR         0xFC000000
71
72 #define CONFIG_SYS_LATCH_ADDR           (CONFIG_SYS_CS1_BASE + 0x80000)
73
74 /*
75  * Low Level Configuration Settings
76  * (address mappings, register initial values, etc.)
77  * You should know what you are doing if you make changes here.
78  */
79 /*-----------------------------------------------------------------------
80  * Definitions for initial stack pointer and data area (in DPRAM)
81  */
82 #define CONFIG_SYS_INIT_RAM_ADDR        0x80000000
83 #define CONFIG_SYS_INIT_RAM_SIZE        0x8000  /* Size of used area in internal SRAM */
84 #define CONFIG_SYS_INIT_RAM_CTRL        0x221
85 #define CONFIG_SYS_GBL_DATA_OFFSET      ((CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE) - 0x10)
86 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
87
88 /*-----------------------------------------------------------------------
89  * Start addresses for the final memory configuration
90  * (Set up by the startup code)
91  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
92  */
93 #define CONFIG_SYS_SDRAM_BASE           0x40000000
94 #define CONFIG_SYS_SDRAM_SIZE           32      /* SDRAM size in MB */
95 #define CONFIG_SYS_SDRAM_CFG1           0x53722730
96 #define CONFIG_SYS_SDRAM_CFG2           0x56670000
97 #define CONFIG_SYS_SDRAM_CTRL           0xE1092000
98 #define CONFIG_SYS_SDRAM_EMOD           0x40010000
99 #define CONFIG_SYS_SDRAM_MODE           0x018D0000
100
101 #define CONFIG_SYS_MONITOR_BASE (CONFIG_SYS_FLASH_BASE + 0x400)
102 #define CONFIG_SYS_MONITOR_LEN          (256 << 10)     /* Reserve 256 kB for Monitor */
103
104 #define CONFIG_SYS_BOOTPARAMS_LEN       64*1024
105
106 /*
107  * For booting Linux, the board info and command line data
108  * have to be in the first 8 MB of memory, since this is
109  * the maximum mapped by the Linux kernel during initialization ??
110  */
111 #define CONFIG_SYS_BOOTMAPSZ            (CONFIG_SYS_SDRAM_BASE + (CONFIG_SYS_SDRAM_SIZE << 20))
112 #define CONFIG_SYS_BOOTM_LEN            (CONFIG_SYS_SDRAM_SIZE << 20)
113
114 /*-----------------------------------------------------------------------
115  * FLASH organization
116  */
117 #ifdef CONFIG_SYS_FLASH_CFI
118 #       define CONFIG_SYS_FLASH_SIZE            0x800000        /* Max size that the board might have */
119 #       define CONFIG_SYS_FLASH_CFI_WIDTH       FLASH_CFI_16BIT
120 #       define CONFIG_SYS_MAX_FLASH_SECT        137     /* max number of sectors on one chip */
121 #endif
122
123 #ifdef CONFIG_NANDFLASH_SIZE
124 #       define CONFIG_SYS_MAX_NAND_DEVICE       1
125 #       define CONFIG_SYS_NAND_BASE             CONFIG_SYS_CS2_BASE
126 #       define CONFIG_SYS_NAND_SIZE             1
127 #       define CONFIG_SYS_NAND_BASE_LIST        { CONFIG_SYS_NAND_BASE }
128 #       define NAND_ALLOW_ERASE_ALL     1
129 #endif
130
131 #define CONFIG_SYS_FLASH_BASE           CONFIG_SYS_CS0_BASE
132
133 /* Configuration for environment
134  * Environment is embedded in u-boot in the second sector of the flash
135  */
136
137 #define LDS_BOARD_TEXT \
138         . = DEFINED(env_offset) ? env_offset : .; \
139         env/embedded.o(.text*);
140
141 /*-----------------------------------------------------------------------
142  * Cache Configuration
143  */
144
145 #define ICACHE_STATUS                   (CONFIG_SYS_INIT_RAM_ADDR + \
146                                          CONFIG_SYS_INIT_RAM_SIZE - 8)
147 #define DCACHE_STATUS                   (CONFIG_SYS_INIT_RAM_ADDR + \
148                                          CONFIG_SYS_INIT_RAM_SIZE - 4)
149 #define CONFIG_SYS_ICACHE_INV           (CF_CACR_CINVA)
150 #define CONFIG_SYS_CACHE_ACR0           (CONFIG_SYS_SDRAM_BASE | \
151                                          CF_ADDRMASK(CONFIG_SYS_SDRAM_SIZE) | \
152                                          CF_ACR_EN | CF_ACR_SM_ALL)
153 #define CONFIG_SYS_CACHE_ICACR          (CF_CACR_EC | CF_CACR_CINVA | \
154                                          CF_CACR_DCM_P)
155
156 /*-----------------------------------------------------------------------
157  * Chipselect bank definitions
158  */
159 /*
160  * CS0 - NOR Flash 1, 2, 4, or 8MB
161  * CS1 - CompactFlash and registers
162  * CS2 - NAND Flash 16, 32, or 64MB
163  * CS3 - Available
164  * CS4 - Available
165  * CS5 - Available
166  */
167 #define CONFIG_SYS_CS0_BASE             0
168 #define CONFIG_SYS_CS0_MASK             0x007f0001
169 #define CONFIG_SYS_CS0_CTRL             0x00001fa0
170
171 #define CONFIG_SYS_CS1_BASE             0x10000000
172 #define CONFIG_SYS_CS1_MASK             0x001f0001
173 #define CONFIG_SYS_CS1_CTRL             0x002A3780
174
175 #ifdef CONFIG_NANDFLASH_SIZE
176 #define CONFIG_SYS_CS2_BASE             0x20000000
177 #define CONFIG_SYS_CS2_MASK             ((CONFIG_NANDFLASH_SIZE << 20) | 1)
178 #define CONFIG_SYS_CS2_CTRL             0x00001f60
179 #endif
180
181 #endif                          /* _M5329EVB_H */