Merge with git://www.denx.de/git/u-boot.git
[platform/kernel/u-boot.git] / include / configs / LANTEC.h
1 /*
2  * (C) Copyright 2000, 2001
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  * (C) Copyright 2001
5  * Torsten Stevens, FHG IMS, stevens@ims.fhg.de
6  * Bruno Achauer, Exet AG, bruno@exet-ag.de.
7  *
8  * See file CREDITS for list of people who contributed to this
9  * project.
10  *
11  * This program is free software; you can redistribute it and/or
12  * modify it under the terms of the GNU General Public License as
13  * published by the Free Software Foundation; either version 2 of
14  * the License, or (at your option) any later version.
15  *
16  * This program is distributed in the hope that it will be useful,
17  * but WITHOUT ANY WARRANTY; without even the implied warranty of
18  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19  * GNU General Public License for more details.
20  *
21  * You should have received a copy of the GNU General Public License
22  * along with this program; if not, write to the Free Software
23  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
24  * MA 02111-1307 USA
25  */
26
27 /*
28  * board/config.h - configuration options, board specific
29  * [derived from config_TQM850L.h]
30  */
31
32 #ifndef __CONFIG_H
33 #define __CONFIG_H
34
35 /*
36  * High Level Configuration Options
37  * (easy to change)
38  */
39
40 #define CONFIG_MPC850           1       /* This is a MPC850 CPU         */
41 #define CONFIG_LANTEC           2       /* ...on a Lantec rev.2 board   */
42
43 /*
44  *  Port assignments (CONFIG_LANTEC == 1):
45  *  - SMC1: J11 (MDB) ?
46  *  - SMC2: J6  (Feature connector)
47  *  - SCC2: J9  (RJ45)
48  *  - SCC3: J8  (Sub-D9)
49  *
50  *  Port assignments (CONFIG_LANTEC == 2): TBD
51  */
52
53
54 #undef CONFIG_8xx_CONS_SMC2           /* Console is on SMC2           */
55 #define CONFIG_8xx_CONS_SCC3
56 #undef  CONFIG_8xx_CONS_NONE
57 #define CONFIG_BAUDRATE         38400   /* console baudrate = 38.4kbps  */
58 #if 0
59 #define CONFIG_BOOTDELAY        -1      /* autoboot disabled            */
60 #else
61 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds     */
62 #endif
63
64 #define CONFIG_CLOCKS_IN_MHZ    1       /* clocks passsed to Linux in MHz */
65
66 #undef  CONFIG_BOOTARGS
67 #define CONFIG_BOOTCOMMAND                                                      \
68         "setenv bootargs root=/dev/ram panic=5;bootm 40040000 400A0000"
69
70 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
71 #undef  CFG_LOADS_BAUD_CHANGE           /* don't allow baudrate change  */
72
73 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
74
75 #define CONFIG_STATUS_LED       1       /* Status LED enabled           */
76
77 /*
78  * BOOTP options
79  */
80 #define CONFIG_BOOTP_SUBNETMASK
81 #define CONFIG_BOOTP_GATEWAY
82 #define CONFIG_BOOTP_HOSTNAME
83 #define CONFIG_BOOTP_BOOTPATH
84 #define CONFIG_BOOTP_BOOTFILESIZE
85
86
87 /*
88  * Command line configuration.
89  */
90 #include <config_cmd_all.h>
91
92 #undef CONFIG_CMD_BEDBUG
93 #undef CONFIG_CMD_BMP
94 #undef CONFIG_CMD_BSP
95 #undef CONFIG_CMD_DISPLAY
96 #undef CONFIG_CMD_DOC
97 #undef CONFIG_CMD_DTT
98 #undef CONFIG_CMD_EEPROM
99 #undef CONFIG_CMD_ELF
100 #undef CONFIG_CMD_EXT2
101 #undef CONFIG_CMD_FDC
102 #undef CONFIG_CMD_FDOS
103 #undef CONFIG_CMD_HWFLOW
104 #undef CONFIG_CMD_I2C
105 #undef CONFIG_CMD_IDE
106 #undef CONFIG_CMD_IRQ
107 #undef CONFIG_CMD_JFFS2
108 #undef CONFIG_CMD_KGDB
109 #undef CONFIG_CMD_MFSL
110 #undef CONFIG_CMD_MII
111 #undef CONFIG_CMD_MMC
112 #undef CONFIG_CMD_NAND
113 #undef CONFIG_CMD_PCI
114 #undef CONFIG_CMD_PCMCIA
115 #undef CONFIG_CMD_REISER
116 #undef CONFIG_CMD_SCSI
117 #undef CONFIG_CMD_SPI
118 #undef CONFIG_CMD_UNIVERSE
119 #undef CONFIG_CMD_USB
120 #undef CONFIG_CMD_VFD
121 #undef CONFIG_CMD_XIMG
122
123 #if !(CONFIG_LANTEC >= 2)
124     #undef CONFIG_CMD_DATE
125     #undef CONFIG_CMD_NET
126 #endif
127
128
129 #if CONFIG_LANTEC >= 2
130 #define CONFIG_RTC_MPC8xx               /* use internal RTC of MPC8xx   */
131 #endif
132
133 /*
134  * Miscellaneous configurable options
135  */
136 #define CFG_LONGHELP                    /* undef to save memory         */
137 #define CFG_PROMPT      "=> "           /* Monitor Command Prompt       */
138 #if defined(CONFIG_CMD_KGDB)
139 #define CFG_CBSIZE      1024            /* Console I/O Buffer Size      */
140 #else
141 #define CFG_CBSIZE      256             /* Console I/O Buffer Size      */
142 #endif
143 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
144 #define CFG_MAXARGS     16              /* max number of command args   */
145 #define CFG_BARGSIZE    CFG_CBSIZE      /* Boot Argument Buffer Size    */
146
147 #define CFG_MEMTEST_START       0x0400000       /* memtest works on     */
148 #define CFG_MEMTEST_END         0x0C00000       /* 4 ... 12 MB in DRAM  */
149
150 #define CFG_LOAD_ADDR           0x100000        /* default load address */
151
152 #define CFG_HZ          1000            /* decrementer freq: 1 ms ticks */
153
154 #define CFG_BAUDRATE_TABLE      { 9600, 19200, 38400, 57600, 115200 }
155
156 /*
157  * Low Level Configuration Settings
158  * (address mappings, register initial values, etc.)
159  * You should know what you are doing if you make changes here.
160  */
161 /*-----------------------------------------------------------------------
162  * Internal Memory Mapped Register
163  */
164 #define CFG_IMMR                0xFFF00000
165
166 /*-----------------------------------------------------------------------
167  * Definitions for initial stack pointer and data area (in DPRAM)
168  */
169 #define CFG_INIT_RAM_ADDR       CFG_IMMR
170 #define CFG_INIT_RAM_END        0x2F00  /* End of used area in DPRAM    */
171 #define CFG_GBL_DATA_SIZE       64  /* size in bytes reserved for initial data */
172 #define CFG_GBL_DATA_OFFSET     (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
173 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
174
175 /*-----------------------------------------------------------------------
176  * Start addresses for the final memory configuration
177  * (Set up by the startup code)
178  * Please note that CFG_SDRAM_BASE _must_ start at 0
179  */
180 #define CFG_SDRAM_BASE          0x00000000
181 #define CFG_FLASH_BASE          0x40000000
182 #define CFG_MONITOR_LEN         (256 << 10)     /* Reserve 256 kB for Monitor   */
183 #define CFG_MONITOR_BASE        CFG_FLASH_BASE
184 #define CFG_MALLOC_LEN          (128 << 10)     /* Reserve 128 kB for malloc()  */
185
186 /*
187  * For booting Linux, the board info and command line data
188  * have to be in the first 8 MB of memory, since this is
189  * the maximum mapped by the Linux kernel during initialization.
190  */
191 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
192
193 /*-----------------------------------------------------------------------
194  * FLASH organization
195  */
196 #define CFG_MAX_FLASH_BANKS     2       /* max number of memory banks           */
197 #define CFG_MAX_FLASH_SECT      67      /* max number of sectors on one chip    */
198
199 #define CFG_FLASH_ERASE_TOUT    120000  /* Timeout for Flash Erase (in ms)      */
200 #define CFG_FLASH_WRITE_TOUT    500     /* Timeout for Flash Write (in ms)      */
201
202 #define CFG_ENV_IS_IN_FLASH     1
203 #define CFG_ENV_OFFSET          0x8000  /*   Offset   of Environment Sector     */
204 #define CFG_ENV_SIZE            0x4000  /* Total Size of Environment Sector     */
205
206 /*-----------------------------------------------------------------------
207  * Cache Configuration
208  */
209 #define CFG_CACHELINE_SIZE      16      /* For all MPC8xx CPUs                  */
210 #if defined(CONFIG_CMD_KGDB)
211 #define CFG_CACHELINE_SHIFT     4       /* log base 2 of the above value        */
212 #endif
213
214 /*-----------------------------------------------------------------------
215  * SYPCR - System Protection Control                            11-9
216  * SYPCR can only be written once after reset!
217  *-----------------------------------------------------------------------
218  * Software & Bus Monitor Timer max, Bus Monitor enable, SW Watchdog freeze
219  */
220 #if defined(CONFIG_WATCHDOG)
221 #define CFG_SYPCR       (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | \
222                          SYPCR_SWE  | SYPCR_SWRI| SYPCR_SWP)
223 #else
224 #define CFG_SYPCR       (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | SYPCR_SWP)
225 #endif
226
227 /*-----------------------------------------------------------------------
228  * SIUMCR - SIU Module Configuration                            11-6
229  *-----------------------------------------------------------------------
230  * PCMCIA config., multi-function pin tri-state
231  */
232 #define CFG_SIUMCR      (SIUMCR_DBGC00 | SIUMCR_DBPC00 | SIUMCR_MLRC01 | SIUMCR_DLK)
233
234 /*-----------------------------------------------------------------------
235  * Clock Setting - Has the Lantec board a 32kHz clock ??? [XXX]
236  *-----------------------------------------------------------------------
237  */
238 #define CONFIG_8xx_GCLK_FREQ    33000000
239
240 /*-----------------------------------------------------------------------
241  * TBSCR - Time Base Status and Control                         11-26
242  *-----------------------------------------------------------------------
243  * Clear Reference Interrupt Status, Timebase freezing enabled
244  */
245 #define CFG_TBSCR       (TBSCR_REFA | TBSCR_REFB | TBSCR_TBF)
246
247 /*-----------------------------------------------------------------------
248  * RTCSC - Real-Time Clock Status and Control Register          11-27
249  *-----------------------------------------------------------------------
250  */
251 #define CFG_RTCSC       (RTCSC_SEC | RTCSC_ALR | RTCSC_RTF| RTCSC_RTE)
252
253 /*-----------------------------------------------------------------------
254  * PISCR - Periodic Interrupt Status and Control                11-31
255  *-----------------------------------------------------------------------
256  * Clear Periodic Interrupt Status, Interrupt Timer freezing enabled
257  */
258 #define CFG_PISCR       (PISCR_PS | PISCR_PITF)
259
260 /*-----------------------------------------------------------------------
261  * PLPRCR - PLL, Low-Power, and Reset Control Register          15-30
262  *-----------------------------------------------------------------------
263  * Reset PLL lock status sticky bit, timer expired status bit and timer
264  * interrupt status bit
265  *
266  * If this is a 80 MHz CPU, set PLL multiplication factor to 5 (5*16=80)!
267  */
268                         /* up to 50 MHz we use a 1:1 clock */
269 #define CFG_PLPRCR      (PLPRCR_SPLSS | PLPRCR_TEXPS | PLPRCR_TMIST)
270
271 /*-----------------------------------------------------------------------
272  * SCCR - System Clock and reset Control Register               15-27
273  *-----------------------------------------------------------------------
274  * Set clock output, timebase and RTC source and divider,
275  * power management and some other internal clocks
276  */
277 #define SCCR_MASK       SCCR_EBDF11
278                         /* up to 50 MHz we use a 1:1 clock */
279 #define CFG_SCCR        (SCCR_TBS     | \
280                          SCCR_COM00   | SCCR_DFSYNC00 | SCCR_DFBRG00  | \
281                          SCCR_DFNL000 | SCCR_DFNH000  | SCCR_DFLCD000 | \
282                          SCCR_DFALCD00)
283
284 /*-----------------------------------------------------------------------
285  *
286  *-----------------------------------------------------------------------
287  *
288  */
289 #define CFG_DER 0
290
291 /*
292  * Init Memory Controller:
293  *
294  * BR0/5 and OR0/5 (FLASH)
295  */
296
297 #define FLASH_BASE0_PRELIM      0x40000000      /* FLASH bank #0        */
298 #define FLASH_BASE5_PRELIM      0x60000000      /* FLASH bank #1        */
299
300 /* used to re-map FLASH both when starting from SRAM or FLASH:
301  * restrict access enough to keep SRAM working (if any)
302  * but not too much to meddle with FLASH accesses
303  */
304 #define CFG_REMAP_OR_AM         0x80000000      /* OR addr mask */
305 #define CFG_PRELIM_OR_AM        0xE0000000      /* OR addr mask */
306
307 /* FLASH timing */
308 #define CFG_OR_TIMING_FLASH     (OR_CSNT_SAM  | OR_BI | \
309                                  OR_SCY_5_CLK | OR_TRLX)
310
311 #define CFG_OR0_REMAP   (CFG_REMAP_OR_AM  | CFG_OR_TIMING_FLASH)
312 #define CFG_OR0_PRELIM  (CFG_PRELIM_OR_AM | CFG_OR_TIMING_FLASH)
313 #define CFG_BR0_PRELIM  ((FLASH_BASE0_PRELIM & BR_BA_MSK) | BR_V )
314
315 #define CFG_OR5_REMAP   CFG_OR0_REMAP
316 #define CFG_OR5_PRELIM  CFG_OR0_PRELIM
317 #define CFG_BR5_PRELIM  ((FLASH_BASE5_PRELIM & BR_BA_MSK) | BR_V )
318
319 /*
320  * BR2/3 and OR2/3 (SDRAM)
321  *
322  */
323 #define SDRAM_BASE3_PRELIM      0x00000000      /* SDRAM bank #0        */
324 #define SDRAM_MAX_SIZE          0x04000000      /* max 64 MB per bank   */
325
326 /* SDRAM timing: Multiplexed addresses                                  */
327 #define CFG_OR_TIMING_SDRAM     (OR_CSNT_SAM)
328
329 #define CFG_OR3_PRELIM  (CFG_PRELIM_OR_AM | CFG_OR_TIMING_SDRAM )
330 #define CFG_BR3_PRELIM  ((SDRAM_BASE3_PRELIM & BR_BA_MSK) | BR_MS_UPMA | BR_V )
331
332 /*
333  * Memory Periodic Timer Prescaler
334  */
335
336 /* refresh rate 15.6 us (= 64 ms / 4K = 62.4 / quad bursts) for <= 128 MBit     */
337 #define CFG_MPTPR_2BK_4K        MPTPR_PTP_DIV16         /* setting for 2 banks  */
338 #define CFG_MPTPR_1BK_4K        MPTPR_PTP_DIV32         /* setting for 1 bank   */
339
340 /* refresh rate 7.8 us (= 64 ms / 8K = 31.2 / quad bursts) for 256 MBit         */
341 #define CFG_MPTPR_2BK_8K        MPTPR_PTP_DIV8          /* setting for 2 banks  */
342 #define CFG_MPTPR_1BK_8K        MPTPR_PTP_DIV16         /* setting for 1 bank   */
343
344 /*
345  * MAMR settings for SDRAM
346  */
347 /* periodic timer for refresh */
348 #define CFG_MAMR_PTA    97              /* start with divider for 100 MHz       */
349
350 /* 8 column SDRAM */
351 #define CFG_MAMR_8COL \
352                         ((CFG_MAMR_PTA << MAMR_PTA_SHIFT)  | MAMR_PTAE      |   \
353                          MAMR_AMA_TYPE_0 | MAMR_DSA_1_CYCL | MAMR_G0CLA_A11 |   \
354                          MAMR_RLFA_1X    | MAMR_WLFA_1X    | MAMR_TLFA_4X)
355
356 /*
357  * Internal Definitions
358  *
359  * Boot Flags
360  */
361 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH     */
362 #define BOOTFLAG_WARM   0x02            /* Software reboot                      */
363
364 /*
365  * JFFS2 partitions
366  *
367  */
368 /* No command line, one static partition, whole device */
369 #undef CONFIG_JFFS2_CMDLINE
370 #define CONFIG_JFFS2_DEV                "nor0"
371 #define CONFIG_JFFS2_PART_SIZE          0xFFFFFFFF
372 #define CONFIG_JFFS2_PART_OFFSET        0x00000000
373
374 /* mtdparts command line support */
375 /*
376 #define CONFIG_JFFS2_CMDLINE
377 #define MTDIDS_DEFAULT          ""
378 #define MTDPARTS_DEFAULT        ""
379 */
380
381 #endif  /* __CONFIG_H */