Merge with git+ssh://atlas/home/wd/git/u-boot/master
[platform/kernel/u-boot.git] / include / configs / IceCube.h
1 /*
2  * (C) Copyright 2003-2005
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 #ifndef __CONFIG_H
25 #define __CONFIG_H
26
27 /*
28  * High Level Configuration Options
29  * (easy to change)
30  */
31
32 #define CONFIG_MPC5xxx          1       /* This is an MPC5xxx CPU */
33 #define CONFIG_ICECUBE          1       /* ... on IceCube board */
34
35 #define CFG_MPC5XXX_CLKIN       33000000 /* ... running at 33.000000MHz */
36
37 #define BOOTFLAG_COLD           0x01    /* Normal Power-On: Boot from FLASH  */
38 #define BOOTFLAG_WARM           0x02    /* Software reboot           */
39
40 /*
41  * Serial console configuration
42  */
43 #define CONFIG_PSC_CONSOLE      1       /* console is on PSC1 */
44 #define CONFIG_BAUDRATE         115200  /* ... at 115200 bps */
45 #define CFG_BAUDRATE_TABLE      { 9600, 19200, 38400, 57600, 115200, 230400 }
46
47
48 #ifdef CONFIG_MPC5200   /* MPC5100 PCI is not supported yet. */
49 /*
50  * PCI Mapping:
51  * 0x40000000 - 0x4fffffff - PCI Memory
52  * 0x50000000 - 0x50ffffff - PCI IO Space
53  */
54 #define CONFIG_PCI
55
56 #if defined(CONFIG_PCI)
57 #define CONFIG_PCI_PNP          1
58 #define CONFIG_PCI_SCAN_SHOW    1
59
60 #define CONFIG_PCI_MEM_BUS      0x40000000
61 #define CONFIG_PCI_MEM_PHYS     CONFIG_PCI_MEM_BUS
62 #define CONFIG_PCI_MEM_SIZE     0x10000000
63
64 #define CONFIG_PCI_IO_BUS       0x50000000
65 #define CONFIG_PCI_IO_PHYS      CONFIG_PCI_IO_BUS
66 #define CONFIG_PCI_IO_SIZE      0x01000000
67 #endif
68
69 #define CFG_XLB_PIPELINING      1
70
71 #define CONFIG_NET_MULTI        1
72 #define CONFIG_MII              1
73 #define CONFIG_EEPRO100         1
74 #define CFG_RX_ETH_BUFFER       8  /* use 8 rx buffer on eepro100  */
75 #define CONFIG_NS8382X          1
76
77 #else
78 #define CONFIG_MII              1
79 #endif
80
81 /* Partitions */
82 #define CONFIG_MAC_PARTITION
83 #define CONFIG_DOS_PARTITION
84 #define CONFIG_ISO_PARTITION
85
86 /* USB */
87 #define CONFIG_USB_OHCI_NEW
88 #define ADD_USB_CMD             CFG_CMD_USB | CFG_CMD_FAT
89 #define CONFIG_USB_STORAGE
90 #define CFG_OHCI_BE_CONTROLLER
91 #undef CFG_USB_OHCI_BOARD_INIT
92 #define CFG_USB_OHCI_CPU_INIT   1
93 #define CFG_USB_OHCI_REGS_BASE  MPC5XXX_USB
94 #define CFG_USB_OHCI_SLOT_NAME  "mpc5200"
95 #define CFG_USB_OHCI_MAX_ROOT_PORTS     15
96
97 #define CONFIG_TIMESTAMP                /* Print image info with timestamp */
98
99
100 /*
101  * BOOTP options
102  */
103 #define CONFIG_BOOTP_BOOTFILESIZE
104 #define CONFIG_BOOTP_BOOTPATH
105 #define CONFIG_BOOTP_GATEWAY
106 #define CONFIG_BOOTP_HOSTNAME
107
108
109 /*
110  * Command line configuration.
111  */
112 #include <config_cmd_default.h>
113
114 #define CONFIG_CMD_EEPROM
115 #define CONFIG_CMD_FAT
116 #define CONFIG_CMD_I2C
117 #define CONFIG_CMD_IDE
118 #define CONFIG_CMD_NFS
119 #define CONFIG_CMD_SNTP
120 #define CONFIG_CMD_USB
121
122 #if defined(CONFIG_PCI)
123 #define CONFIG_CMD_PCI
124 #endif
125
126
127 #if (TEXT_BASE == 0xFF000000)           /* Boot low with 16 MB Flash */
128 #   define CFG_LOWBOOT          1
129 #   define CFG_LOWBOOT16        1
130 #endif
131 #if (TEXT_BASE == 0xFF800000)           /* Boot low with  8 MB Flash */
132 #if defined(CONFIG_LITE5200B)
133 #   error CFG_LOWBOOT08 is incompatible with the Lite5200B
134 #else
135 #   define CFG_LOWBOOT          1
136 #   define CFG_LOWBOOT08        1
137 #endif
138 #endif
139
140 /*
141  * Autobooting
142  */
143 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds */
144
145 #define CONFIG_PREBOOT  "echo;" \
146         "echo Type \"run flash_nfs\" to mount root filesystem over NFS;" \
147         "echo"
148
149 #undef  CONFIG_BOOTARGS
150
151 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
152         "netdev=eth0\0"                                                 \
153         "nfsargs=setenv bootargs root=/dev/nfs rw "                     \
154                 "nfsroot=${serverip}:${rootpath}\0"                     \
155         "ramargs=setenv bootargs root=/dev/ram rw\0"                    \
156         "addip=setenv bootargs ${bootargs} "                            \
157                 "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}"      \
158                 ":${hostname}:${netdev}:off panic=1\0"                  \
159         "flash_nfs=run nfsargs addip;"                                  \
160                 "bootm ${kernel_addr}\0"                                \
161         "flash_self=run ramargs addip;"                                 \
162                 "bootm ${kernel_addr} ${ramdisk_addr}\0"                \
163         "net_nfs=tftp 200000 ${bootfile};run nfsargs addip;bootm\0"     \
164         "rootpath=/opt/eldk/ppc_82xx\0"                                 \
165         "bootfile=/tftpboot/MPC5200/uImage\0"                           \
166         ""
167
168 #define CONFIG_BOOTCOMMAND      "run flash_self"
169
170 #if defined(CONFIG_MPC5200)
171 /*
172  * IPB Bus clocking configuration.
173  */
174 #if defined(CONFIG_LITE5200B)
175 #define CFG_IPBCLK_EQUALS_XLBCLK        /* define for 133MHz speed */
176 #else
177 #undef CFG_IPBCLK_EQUALS_XLBCLK         /* define for 133MHz speed */
178 #endif
179 #endif /* CONFIG_MPC5200 */
180
181 /* pass open firmware flat tree */
182 #define CONFIG_OF_FLAT_TREE     1
183 #define CONFIG_OF_BOARD_SETUP   1
184
185 /* maximum size of the flat tree (8K) */
186 #define OF_FLAT_TREE_MAX_SIZE   8192
187
188 #define OF_CPU                  "PowerPC,5200@0"
189 #define OF_SOC                  "soc5200@f0000000"
190 #define OF_TBCLK                (bd->bi_busfreq / 4)
191 #define OF_STDOUT_PATH          "/soc5200@f0000000/serial@2000"
192
193 /*
194  * I2C configuration
195  */
196 #define CONFIG_HARD_I2C         1       /* I2C with hardware support */
197 #define CFG_I2C_MODULE          2       /* Select I2C module #1 or #2 */
198
199 #define CFG_I2C_SPEED           100000 /* 100 kHz */
200 #define CFG_I2C_SLAVE           0x7F
201
202 /*
203  * EEPROM configuration
204  */
205 #define CFG_I2C_EEPROM_ADDR             0x50    /* 1010000x */
206 #define CFG_I2C_EEPROM_ADDR_LEN         1
207 #define CFG_EEPROM_PAGE_WRITE_BITS      3
208 #define CFG_EEPROM_PAGE_WRITE_DELAY_MS  70
209
210 /*
211  * Flash configuration
212  */
213 #if defined(CONFIG_LITE5200B)
214 #define CFG_FLASH_BASE          0xFE000000
215 #define CFG_FLASH_SIZE          0x01000000
216 #if !defined(CFG_LOWBOOT)
217 #define CFG_ENV_ADDR            (CFG_FLASH_BASE + 0x01760000 + 0x00800000)
218 #else   /* CFG_LOWBOOT */
219 #if defined(CFG_LOWBOOT08)
220 # error CFG_LOWBOOT08 is incompatible with the Lite5200B
221 #endif
222 #if defined(CFG_LOWBOOT16)
223 #define CFG_ENV_ADDR            (CFG_FLASH_BASE + 0x01060000)
224 #endif
225 #endif /* CFG_LOWBOOT */
226 #else /* !CONFIG_LITE5200B (IceCube)*/
227 #define CFG_FLASH_BASE          0xFF000000
228 #define CFG_FLASH_SIZE          0x01000000
229 #if !defined(CFG_LOWBOOT)
230 #define CFG_ENV_ADDR            (CFG_FLASH_BASE + 0x00740000 + 0x00800000)
231 #else   /* CFG_LOWBOOT */
232 #if defined(CFG_LOWBOOT08)
233 #define CFG_ENV_ADDR            (CFG_FLASH_BASE + 0x00040000 + 0x00800000)
234 #endif
235 #if defined(CFG_LOWBOOT16)
236 #define CFG_ENV_ADDR            (CFG_FLASH_BASE + 0x00040000)
237 #endif
238 #endif  /* CFG_LOWBOOT */
239 #endif /* CONFIG_LITE5200B */
240 #define CFG_MAX_FLASH_BANKS     2       /* max num of memory banks      */
241
242 #define CFG_MAX_FLASH_SECT      128     /* max num of sects on one chip */
243
244 #define CFG_FLASH_ERASE_TOUT    240000  /* Flash Erase Timeout (in ms)  */
245 #define CFG_FLASH_WRITE_TOUT    500     /* Flash Write Timeout (in ms)  */
246
247 #undef CONFIG_FLASH_16BIT       /* Flash is 8-bit */
248
249 #if defined(CONFIG_LITE5200B)
250 #define CFG_FLASH_CFI_DRIVER
251 #define CFG_FLASH_CFI
252 #define CFG_FLASH_BANKS_LIST    {CFG_CS1_START,CFG_CS0_START}
253 #endif
254
255
256 /*
257  * Environment settings
258  */
259 #define CFG_ENV_IS_IN_FLASH     1
260 #define CFG_ENV_SIZE            0x10000
261 #if defined(CONFIG_LITE5200B)
262 #define CFG_ENV_SECT_SIZE       0x20000
263 #else
264 #define CFG_ENV_SECT_SIZE       0x10000
265 #endif
266 #define CONFIG_ENV_OVERWRITE    1
267
268 /*
269  * Memory map
270  */
271 #define CFG_MBAR                0xF0000000
272 #define CFG_SDRAM_BASE          0x00000000
273 #define CFG_DEFAULT_MBAR        0x80000000
274
275 /* Use SRAM until RAM will be available */
276 #define CFG_INIT_RAM_ADDR       MPC5XXX_SRAM
277 #define CFG_INIT_RAM_END        MPC5XXX_SRAM_SIZE       /* End of used area in DPRAM */
278
279
280 #define CFG_GBL_DATA_SIZE       128     /* size in bytes reserved for initial data */
281 #define CFG_GBL_DATA_OFFSET     (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
282 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
283
284 #define CFG_MONITOR_BASE    TEXT_BASE
285 #if (CFG_MONITOR_BASE < CFG_FLASH_BASE)
286 #   define CFG_RAMBOOT          1
287 #endif
288
289 #define CFG_MONITOR_LEN         (192 << 10)     /* Reserve 192 kB for Monitor   */
290 #define CFG_MALLOC_LEN          (128 << 10)     /* Reserve 128 kB for malloc()  */
291 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
292
293 /*
294  * Ethernet configuration
295  */
296 #define CONFIG_MPC5xxx_FEC      1
297 /*
298  * Define CONFIG_FEC_10MBIT to force FEC at 10Mb
299  */
300 /* #define CONFIG_FEC_10MBIT 1 */
301 #define CONFIG_PHY_ADDR         0x00
302 #if defined(CONFIG_LITE5200B)
303 #define CONFIG_FEC_MII100       1
304 #endif
305
306 /*
307  * GPIO configuration
308  */
309 #ifdef CONFIG_MPC5200_DDR
310 #define CFG_GPS_PORT_CONFIG     0x90000004
311 #else
312 #define CFG_GPS_PORT_CONFIG     0x10000004
313 #endif
314
315 /*
316  * Miscellaneous configurable options
317  */
318 #define CFG_LONGHELP                    /* undef to save memory     */
319 #define CFG_PROMPT              "=> "   /* Monitor Command Prompt   */
320 #if defined(CONFIG_CMD_KGDB)
321 #define CFG_CBSIZE              1024    /* Console I/O Buffer Size  */
322 #else
323 #define CFG_CBSIZE              256     /* Console I/O Buffer Size  */
324 #endif
325 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16)   /* Print Buffer Size */
326 #define CFG_MAXARGS             16              /* max number of command args   */
327 #define CFG_BARGSIZE            CFG_CBSIZE      /* Boot Argument Buffer Size    */
328
329 #define CFG_MEMTEST_START       0x00100000      /* memtest works on */
330 #define CFG_MEMTEST_END         0x00f00000      /* 1 ... 15 MB in DRAM  */
331
332 #define CFG_LOAD_ADDR           0x100000        /* default load address */
333
334 #define CFG_HZ                  1000    /* decrementer freq: 1 ms ticks */
335
336 #define CFG_CACHELINE_SIZE      32      /* For MPC5xxx CPUs */
337 #if defined(CONFIG_CMD_KGDB)
338 #  define CFG_CACHELINE_SHIFT   5       /* log base 2 of the above value */
339 #endif
340
341 /*
342  * Various low-level settings
343  */
344 #if defined(CONFIG_MPC5200)
345 #define CFG_HID0_INIT           HID0_ICE | HID0_ICFI
346 #define CFG_HID0_FINAL          HID0_ICE
347 #else
348 #define CFG_HID0_INIT           0
349 #define CFG_HID0_FINAL          0
350 #endif
351
352 #if defined(CONFIG_LITE5200B)
353 #define CFG_CS1_START           CFG_FLASH_BASE
354 #define CFG_CS1_SIZE            CFG_FLASH_SIZE
355 #define CFG_CS1_CFG             0x00047800
356 #define CFG_CS0_START           (CFG_FLASH_BASE + CFG_FLASH_SIZE)
357 #define CFG_CS0_SIZE            CFG_FLASH_SIZE
358 #define CFG_BOOTCS_START        CFG_CS0_START
359 #define CFG_BOOTCS_SIZE         CFG_FLASH_SIZE
360 #define CFG_BOOTCS_CFG          0x00047800
361 #else /* IceCube aka Lite5200 */
362 #ifdef CONFIG_MPC5200_DDR
363
364 #define CFG_BOOTCS_START        (CFG_CS1_START + CFG_CS1_SIZE)
365 #define CFG_BOOTCS_SIZE         0x00800000
366 #define CFG_BOOTCS_CFG          0x00047801
367 #define CFG_CS1_START           CFG_FLASH_BASE
368 #define CFG_CS1_SIZE            0x00800000
369 #define CFG_CS1_CFG             0x00047800
370
371 #else /* !CONFIG_MPC5200_DDR */
372
373 #define CFG_BOOTCS_START        CFG_FLASH_BASE
374 #define CFG_BOOTCS_SIZE         CFG_FLASH_SIZE
375 #define CFG_BOOTCS_CFG          0x00047801
376 #define CFG_CS0_START           CFG_FLASH_BASE
377 #define CFG_CS0_SIZE            CFG_FLASH_SIZE
378
379 #endif /* CONFIG_MPC5200_DDR */
380 #endif /*CONFIG_LITE5200B */
381
382 #define CFG_CS_BURST            0x00000000
383 #define CFG_CS_DEADCYCLE        0x33333333
384
385 #define CFG_RESET_ADDRESS       0xff000000
386
387 /*-----------------------------------------------------------------------
388  * USB stuff
389  *-----------------------------------------------------------------------
390  */
391 #define CONFIG_USB_CLOCK        0x0001BBBB
392 #define CONFIG_USB_CONFIG       0x00001000
393
394 /*-----------------------------------------------------------------------
395  * IDE/ATA stuff Supports IDE harddisk
396  *-----------------------------------------------------------------------
397  */
398
399 #undef  CONFIG_IDE_8xx_PCCARD           /* Use IDE with PC Card Adapter */
400
401 #undef  CONFIG_IDE_8xx_DIRECT           /* Direct IDE    not supported  */
402 #undef  CONFIG_IDE_LED                  /* LED   for ide not supported  */
403
404 #define CONFIG_IDE_RESET                /* reset for ide supported      */
405 #define CONFIG_IDE_PREINIT
406
407 #define CFG_IDE_MAXBUS          1       /* max. 1 IDE bus               */
408 #define CFG_IDE_MAXDEVICE       2       /* max. 1 drive per IDE bus     */
409
410 #define CFG_ATA_IDE0_OFFSET     0x0000
411
412 #define CFG_ATA_BASE_ADDR       MPC5XXX_ATA
413
414 /* Offset for data I/O                  */
415 #define CFG_ATA_DATA_OFFSET     (0x0060)
416
417 /* Offset for normal register accesses  */
418 #define CFG_ATA_REG_OFFSET      (CFG_ATA_DATA_OFFSET)
419
420 /* Offset for alternate registers       */
421 #define CFG_ATA_ALT_OFFSET      (0x005C)
422
423 /* Interval between registers                                                */
424 #define CFG_ATA_STRIDE          4
425
426 #define CONFIG_ATAPI            1
427
428 #endif /* __CONFIG_H */