Merge branch 'master' of git://git.denx.de/u-boot-blackfin
[platform/kernel/u-boot.git] / include / configs / IDS8247.h
1 /*
2  * (C) Copyright 2005
3  * Heiko Schocher, DENX Software Engineering, <hs@denx.de>
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 /*
25  * board/config.h - configuration options, board specific
26  */
27
28 #ifndef __CONFIG_H
29 #define __CONFIG_H
30
31 /*
32  * High Level Configuration Options
33  * (easy to change)
34  */
35
36 #define CONFIG_MPC8260          1       /* This is a MPC8260 CPU                */
37 #define CONFIG_MPC8272_FAMILY   1
38 #define CONFIG_IDS8247          1
39 #define CPU_ID_STR              "MPC8247"
40 #define CONFIG_CPM2             1       /* Has a CPM2 */
41
42 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds     */
43
44 #define CONFIG_BOOTCOUNT_LIMIT
45
46 #define CONFIG_PREBOOT  "echo;echo Type \\\"run flash_nfs\\\" to mount root filesystem over NFS;echo"
47
48 #undef  CONFIG_BOOTARGS
49
50 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
51         "netdev=eth0\0"                                                 \
52         "nfsargs=setenv bootargs root=/dev/nfs rw "                     \
53                 "nfsroot=${serverip}:${rootpath}\0"                     \
54         "ramargs=setenv bootargs root=/dev/ram rw "                     \
55         "console=ttyS0,115200\0"                                        \
56         "addip=setenv bootargs ${bootargs} "                            \
57                 "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}"      \
58                 ":${hostname}:${netdev}:off panic=1\0"                  \
59         "flash_nfs=run nfsargs addip;"                                  \
60                 "bootm ${kernel_addr}\0"                                \
61         "flash_self=run ramargs addip;"                                 \
62                 "bootm ${kernel_addr} ${ramdisk_addr}\0"                \
63         "net_nfs=tftp 200000 ${bootfile};run nfsargs addip;bootm\0"     \
64         "rootpath=/opt/eldk/ppc_82xx\0"                                 \
65         "bootfile=/tftpboot/IDS8247/uImage\0"                           \
66         "kernel_addr=ff800000\0"                                        \
67         "ramdisk_addr=ffa00000\0"                                       \
68         ""
69 #define CONFIG_BOOTCOMMAND      "run flash_self"
70
71 #define CONFIG_MISC_INIT_R      1
72
73 /* enable I2C and select the hardware/software driver */
74 #undef  CONFIG_HARD_I2C                 /* I2C with hardware support    */
75 #define CONFIG_SOFT_I2C         1       /* I2C bit-banged               */
76 #define CONFIG_SYS_I2C_SPEED            400000  /* I2C speed and slave address  */
77 #define CONFIG_SYS_I2C_SLAVE            0x7F
78
79 /*
80  * Software (bit-bang) I2C driver configuration
81  */
82
83 #define I2C_PORT        0               /* Port A=0, B=1, C=2, D=3 */
84 #define I2C_ACTIVE      (iop->pdir |=  0x00000080)
85 #define I2C_TRISTATE    (iop->pdir &= ~0x00000080)
86 #define I2C_READ        ((iop->pdat & 0x00000080) != 0)
87 #define I2C_SDA(bit)    if(bit) iop->pdat |=  0x00000080; \
88                         else    iop->pdat &= ~0x00000080
89 #define I2C_SCL(bit)    if(bit) iop->pdat |=  0x00000100; \
90                         else    iop->pdat &= ~0x00000100
91 #define I2C_DELAY       udelay(5)       /* 1/4 I2C clock duration */
92
93 #if 0
94 #define CONFIG_SYS_I2C_EEPROM_ADDR      0x50
95 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN 2
96 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS       4
97 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS   10      /* and takes up to 10 msec */
98
99 #define CONFIG_I2C_X
100 #endif
101
102 /*
103  * select serial console configuration
104  * use the extern UART for the console
105  */
106 #define CONFIG_CONS_INDEX       1
107 #define CONFIG_BAUDRATE         115200
108 /*
109  * NS16550 Configuration
110  */
111 #define CONFIG_SYS_NS16550
112 #define CONFIG_SYS_NS16550_SERIAL
113
114 #define CONFIG_SYS_NS16550_REG_SIZE    1
115
116 #define CONFIG_SYS_NS16550_CLK         14745600
117
118 #define CONFIG_SYS_UART_BASE    0xE0000000
119 #define CONFIG_SYS_UART_SIZE    0x10000
120
121 #define CONFIG_SYS_NS16550_COM1        (CONFIG_SYS_UART_BASE + 0x8000)
122
123
124 /* pass open firmware flat tree */
125 #define CONFIG_OF_LIBFDT        1
126 #define CONFIG_OF_BOARD_SETUP   1
127
128 #define OF_CPU  "PowerPC,8247@0"
129 #define OF_SOC  "soc@f0000000"
130 #define OF_TBCLK        (bd->bi_busfreq / 4)
131 #define OF_STDOUT_PATH  "/soc@f0000000/serial8250@e0008000"
132
133
134 /*
135  * select ethernet configuration
136  *
137  * if either CONFIG_ETHER_ON_SCC or CONFIG_ETHER_ON_FCC is selected, then
138  * CONFIG_ETHER_INDEX must be set to the channel number (1-4 for SCC, 1-3
139  * for FCC)
140  *
141  * if CONFIG_ETHER_NONE is defined, then either the ethernet routines must be
142  * defined elsewhere (as for the console), or CONFIG_CMD_NET must be unset.
143  */
144 #undef  CONFIG_ETHER_ON_SCC             /* define if ether on SCC       */
145 #define CONFIG_ETHER_ON_FCC             /* define if ether on FCC       */
146 #undef  CONFIG_ETHER_NONE               /* define if ether on something else */
147 #define CONFIG_ETHER_INDEX      1       /* which SCC/FCC channel for ethernet */
148 #define CONFIG_ETHER_ON_FCC1
149 #define FCC_ENET
150
151 /*
152  * - Rx-CLK is CLK10
153  * - Tx-CLK is CLK9
154  * - RAM for BD/Buffers is on the 60x Bus (see 28-13)
155  * - Enable Full Duplex in FSMR
156  */
157 # define CONFIG_SYS_CMXFCR_MASK (CMXFCR_FC1|CMXFCR_RF1CS_MSK|CMXFCR_TF1CS_MSK)
158 # define CONFIG_SYS_CMXFCR_VALUE        (CMXFCR_RF1CS_CLK10|CMXFCR_TF1CS_CLK9)
159 # define CONFIG_SYS_CPMFCR_RAMTYPE      0
160 # define CONFIG_SYS_FCC_PSMR            (FCC_PSMR_FDE|FCC_PSMR_LPB)
161
162
163 /* system clock rate (CLKIN) - equal to the 60x and local bus speed */
164 #define CONFIG_8260_CLKIN       66666666        /* in Hz */
165
166 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
167 #undef  CONFIG_SYS_LOADS_BAUD_CHANGE            /* don't allow baudrate change  */
168
169 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
170
171 #define CONFIG_TIMESTAMP                /* Print image info with timestamp */
172
173 /*
174  * BOOTP options
175  */
176 #define CONFIG_BOOTP_SUBNETMASK
177 #define CONFIG_BOOTP_GATEWAY
178 #define CONFIG_BOOTP_HOSTNAME
179 #define CONFIG_BOOTP_BOOTPATH
180 #define CONFIG_BOOTP_BOOTFILESIZE
181
182 #define CONFIG_RTC_PCF8563
183 #define CONFIG_SYS_I2C_RTC_ADDR         0x51
184
185 /*
186  * Command line configuration.
187  */
188 #include <config_cmd_default.h>
189
190 #define CONFIG_CMD_DHCP
191 #define CONFIG_CMD_NFS
192 #define CONFIG_CMD_NAND
193 #define CONFIG_CMD_I2C
194 #define CONFIG_CMD_SNTP
195
196
197 /*
198  * Miscellaneous configurable options
199  */
200 #define CONFIG_SYS_LONGHELP                     /* undef to save memory         */
201 #define CONFIG_SYS_PROMPT       "=> "           /* Monitor Command Prompt       */
202 #if defined(CONFIG_CMD_KGDB)
203 #define CONFIG_SYS_CBSIZE       1024            /* Console I/O Buffer Size      */
204 #else
205 #define CONFIG_SYS_CBSIZE       256             /* Console I/O Buffer Size      */
206 #endif
207 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
208 #define CONFIG_SYS_MAXARGS      16              /* max number of command args   */
209 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
210
211 #define CONFIG_SYS_MEMTEST_START        0x0400000       /* memtest works on     */
212 #define CONFIG_SYS_MEMTEST_END  0x0C00000       /* 4 ... 12 MB in DRAM  */
213
214 #define CONFIG_SYS_LOAD_ADDR    0x100000        /* default load address */
215
216 #define CONFIG_SYS_HZ           1000            /* decrementer freq: 1 ms ticks */
217
218 #define CONFIG_SYS_BAUDRATE_TABLE       { 9600, 19200, 38400, 57600, 115200 }
219
220 #define CONFIG_SYS_RESET_ADDRESS 0xFDFFFFFC     /* "bad" address                */
221
222 /*
223  * For booting Linux, the board info and command line data
224  * have to be in the first 8 MB of memory, since this is
225  * the maximum mapped by the Linux kernel during initialization.
226  */
227 #define CONFIG_SYS_BOOTMAPSZ        (8 << 20)       /* Initial Memory map for Linux */
228
229 #define CONFIG_SYS_FLASH_CFI                            /* The flash is CFI compatible  */
230 #define CONFIG_FLASH_CFI_DRIVER                 /* Use common CFI driver        */
231 #define CONFIG_SYS_FLASH_BANKS_LIST     { 0xFF800000 }
232 #define CONFIG_SYS_MAX_FLASH_BANKS_DETECT       1
233 /* What should the base address of the main FLASH be and how big is
234  * it (in MBytes)? This must contain TEXT_BASE from board/ids8247/config.mk
235  * The main FLASH is whichever is connected to *CS0.
236  */
237 #define CONFIG_SYS_FLASH0_BASE 0xFFF00000
238 #define CONFIG_SYS_FLASH0_SIZE 8
239
240 /* Flash bank size (for preliminary settings)
241  */
242 #define CONFIG_SYS_FLASH_SIZE CONFIG_SYS_FLASH0_SIZE
243
244 /*-----------------------------------------------------------------------
245  * FLASH organization
246  */
247 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max num of memory banks      */
248 #define CONFIG_SYS_MAX_FLASH_SECT       128     /* max num of sects on one chip */
249
250 #define CONFIG_SYS_FLASH_ERASE_TOUT     240000  /* Flash Erase Timeout (in ms)  */
251 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Flash Write Timeout (in ms)  */
252
253 /* Environment in flash */
254 #define CONFIG_ENV_IS_IN_FLASH  1
255 #define CONFIG_ENV_ADDR         (CONFIG_SYS_FLASH_BASE+0x60000)
256 #define CONFIG_ENV_SIZE         0x20000
257 #define CONFIG_ENV_SECT_SIZE    0x20000
258
259 /*-----------------------------------------------------------------------
260  * NAND-FLASH stuff
261  *-----------------------------------------------------------------------
262  */
263 #if defined(CONFIG_CMD_NAND)
264
265 #define CONFIG_SYS_NAND0_BASE 0xE1000000
266 #define CONFIG_SYS_MAX_NAND_DEVICE     1       /* Max number of NAND devices           */
267
268 #define CONFIG_SYS_64BIT_VSPRINTF               /* needed for nand_util.c */
269
270 #endif /* CONFIG_CMD_NAND */
271
272 /*-----------------------------------------------------------------------
273  * Hard Reset Configuration Words
274  *
275  * if you change bits in the HRCW, you must also change the CONFIG_SYS_*
276  * defines for the various registers affected by the HRCW e.g. changing
277  * HRCW_DPPCxx requires you to also change CONFIG_SYS_SIUMCR.
278  */
279 #define CONFIG_SYS_HRCW_MASTER  (HRCW_BPS01 | HRCW_BMS | HRCW_ISB100 | HRCW_APPC10 | HRCW_MODCK_H1000)
280
281 /* no slaves so just fill with zeros */
282 #define CONFIG_SYS_HRCW_SLAVE1          0
283 #define CONFIG_SYS_HRCW_SLAVE2          0
284 #define CONFIG_SYS_HRCW_SLAVE3          0
285 #define CONFIG_SYS_HRCW_SLAVE4          0
286 #define CONFIG_SYS_HRCW_SLAVE5          0
287 #define CONFIG_SYS_HRCW_SLAVE6          0
288 #define CONFIG_SYS_HRCW_SLAVE7          0
289
290 /*-----------------------------------------------------------------------
291  * Internal Memory Mapped Register
292  */
293 #define CONFIG_SYS_IMMR         0xF0000000
294
295 /*-----------------------------------------------------------------------
296  * Definitions for initial stack pointer and data area (in DPRAM)
297  */
298 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_IMMR
299 #define CONFIG_SYS_INIT_RAM_END 0x2000  /* End of used area in DPRAM    */
300 #define CONFIG_SYS_GBL_DATA_SIZE        128 /* size in bytes reserved for initial data*/
301 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_END - CONFIG_SYS_GBL_DATA_SIZE)
302 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
303
304 /*-----------------------------------------------------------------------
305  * Start addresses for the final memory configuration
306  * (Set up by the startup code)
307  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
308  *
309  * 60x SDRAM is mapped at CONFIG_SYS_SDRAM_BASE
310  */
311 #define CONFIG_SYS_SDRAM_BASE           0x00000000
312 #define CONFIG_SYS_FLASH_BASE           CONFIG_SYS_FLASH0_BASE
313 #define CONFIG_SYS_MONITOR_BASE TEXT_BASE
314 #define CONFIG_SYS_MONITOR_LEN          (256 << 10)     /* Reserve 256 kB for Monitor */
315 #define CONFIG_SYS_MALLOC_LEN           (128 << 10)     /* Reserve 128 kB for malloc()*/
316
317 /*
318  * Internal Definitions
319  *
320  * Boot Flags
321  */
322 #define BOOTFLAG_COLD           0x01    /* Normal Power-On: Boot from FLASH*/
323 #define BOOTFLAG_WARM           0x02    /* Software reboot                 */
324
325
326 /*-----------------------------------------------------------------------
327  * Cache Configuration
328  */
329 #define CONFIG_SYS_CACHELINE_SIZE      32      /* For MPC8260 CPU              */
330 #if defined(CONFIG_CMD_KGDB)
331 # define CONFIG_SYS_CACHELINE_SHIFT     5       /* log base 2 of the above value */
332 #endif
333
334 /*-----------------------------------------------------------------------
335  * HIDx - Hardware Implementation-dependent Registers                    2-11
336  *-----------------------------------------------------------------------
337  * HID0 also contains cache control - initially enable both caches and
338  * invalidate contents, then the final state leaves only the instruction
339  * cache enabled. Note that Power-On and Hard reset invalidate the caches,
340  * but Soft reset does not.
341  *
342  * HID1 has only read-only information - nothing to set.
343  */
344
345 #define CONFIG_SYS_HID0_INIT   (HID0_ICE|HID0_DCE|HID0_ICFI|HID0_DCI)
346 #define CONFIG_SYS_HID0_FINAL  0
347 #define CONFIG_SYS_HID2        0
348
349 /*-----------------------------------------------------------------------
350  * RMR - Reset Mode Register                                     5-5
351  *-----------------------------------------------------------------------
352  * turn on Checkstop Reset Enable
353  */
354 #define CONFIG_SYS_RMR         0
355
356 /*-----------------------------------------------------------------------
357  * BCR - Bus Configuration                                       4-25
358  *-----------------------------------------------------------------------
359  */
360 #define CONFIG_SYS_BCR          0
361
362 /*-----------------------------------------------------------------------
363  * SIUMCR - SIU Module Configuration                             4-31
364  *-----------------------------------------------------------------------
365  */
366 #define CONFIG_SYS_SIUMCR      (SIUMCR_DPPC00|SIUMCR_APPC10|SIUMCR_BCTLC01)
367
368 /*-----------------------------------------------------------------------
369  * SYPCR - System Protection Control                             4-35
370  * SYPCR can only be written once after reset!
371  *-----------------------------------------------------------------------
372  * Watchdog & Bus Monitor Timer max, 60x Bus Monitor enable
373  */
374 #if defined(CONFIG_WATCHDOG)
375 #define CONFIG_SYS_SYPCR       (SYPCR_SWTC|SYPCR_BMT|SYPCR_PBME|SYPCR_LBME|\
376                          SYPCR_SWRI|SYPCR_SWP|SYPCR_SWE)
377 #else
378 #define CONFIG_SYS_SYPCR       (SYPCR_SWTC|SYPCR_BMT|SYPCR_PBME|SYPCR_LBME|\
379                          SYPCR_SWRI|SYPCR_SWP)
380 #endif /* CONFIG_WATCHDOG */
381
382 /*-----------------------------------------------------------------------
383  * TMCNTSC - Time Counter Status and Control                     4-40
384  *-----------------------------------------------------------------------
385  * Clear once per Second and Alarm Interrupt Status, Set 32KHz timersclk,
386  * and enable Time Counter
387  */
388 #define CONFIG_SYS_TMCNTSC     (TMCNTSC_SEC|TMCNTSC_ALR|TMCNTSC_TCF|TMCNTSC_TCE)
389
390 /*-----------------------------------------------------------------------
391  * PISCR - Periodic Interrupt Status and Control                 4-42
392  *-----------------------------------------------------------------------
393  * Clear Periodic Interrupt Status, Set 32KHz timersclk, and enable
394  * Periodic timer
395  */
396 #define CONFIG_SYS_PISCR       (PISCR_PS|PISCR_PTF|PISCR_PTE)
397
398 /*-----------------------------------------------------------------------
399  * SCCR - System Clock Control                                   9-8
400  *-----------------------------------------------------------------------
401  * Ensure DFBRG is Divide by 16
402  */
403 #define CONFIG_SYS_SCCR        (0x00000028 | SCCR_DFBRG01)
404
405 /*-----------------------------------------------------------------------
406  * RCCR - RISC Controller Configuration                         13-7
407  *-----------------------------------------------------------------------
408  */
409 #define CONFIG_SYS_RCCR        0
410
411 /*
412  * Init Memory Controller:
413  *
414  * Bank Bus     Machine PortSz  Device
415  * ---- ---     ------- ------  ------
416  *  0   60x     GPCM    16 bit  FLASH
417  *  1   60x     GPCM     8 bit  NAND
418  *  2   60x     SDRAM   32 bit  SDRAM
419  *  3   60x     GPCM     8 bit  UART
420  *
421  */
422
423 #define SDRAM_MAX_SIZE  0x08000000      /* max. 128 MB          */
424
425 /* Minimum mask to separate preliminary
426  * address ranges for CS[0:2]
427  */
428 #define CONFIG_SYS_GLOBAL_SDRAM_LIMIT   (32<<20)        /* less than 32 MB */
429
430 #define CONFIG_SYS_MPTPR       0x6600
431
432 /*-----------------------------------------------------------------------------
433  * Address for Mode Register Set (MRS) command
434  *-----------------------------------------------------------------------------
435  */
436 #define CONFIG_SYS_MRS_OFFS     0x00000110
437
438
439 /* Bank 0 - FLASH
440  */
441 #define CONFIG_SYS_BR0_PRELIM  ((CONFIG_SYS_FLASH_BASE & BRx_BA_MSK)  |\
442                          BRx_PS_8                       |\
443                          BRx_MS_GPCM_P                  |\
444                          BRx_V)
445
446 #define CONFIG_SYS_OR0_PRELIM  (MEG_TO_AM(CONFIG_SYS_FLASH_SIZE)      |\
447                          ORxG_SCY_6_CLK                 )
448
449 #if defined(CONFIG_CMD_NAND)
450 /* Bank 1 - NAND Flash
451 */
452 #define CONFIG_SYS_NAND_BASE            CONFIG_SYS_NAND0_BASE
453 #define CONFIG_SYS_NAND_SIZE            0x8000
454
455 #define CONFIG_SYS_OR_TIMING_NAND       0x000036
456
457 #define CONFIG_SYS_BR1_PRELIM  ((CONFIG_SYS_NAND_BASE & BRx_BA_MSK) | BRx_PS_8 | BRx_MS_GPCM_P | BRx_V  )
458 #define CONFIG_SYS_OR1_PRELIM  (P2SZ_TO_AM(CONFIG_SYS_NAND_SIZE) | CONFIG_SYS_OR_TIMING_NAND )
459 #endif
460
461 /* Bank 2 - 60x bus SDRAM
462  */
463 #define CONFIG_SYS_PSRT        0x20
464 #define CONFIG_SYS_LSRT        0x20
465
466 #define CONFIG_SYS_BR2_PRELIM  ((CONFIG_SYS_SDRAM_BASE & BRx_BA_MSK)  |\
467                          BRx_PS_32                      |\
468                          BRx_MS_SDRAM_P                 |\
469                          BRx_V)
470
471 #define CONFIG_SYS_OR2_PRELIM   CONFIG_SYS_OR2
472
473
474 /* SDRAM initialization values
475 */
476 #define CONFIG_SYS_OR2    ((~(CONFIG_SYS_GLOBAL_SDRAM_LIMIT-1) & ORxS_SDAM_MSK) |\
477                          ORxS_BPD_4                     |\
478                          ORxS_ROWST_PBI0_A9             |\
479                          ORxS_NUMR_12)
480
481 #define CONFIG_SYS_PSDMR  (PSDMR_SDAM_A14_IS_A5 |\
482                          PSDMR_BSMA_A15_A17           |\
483                          PSDMR_SDA10_PBI0_A10           |\
484                          PSDMR_RFRC_5_CLK               |\
485                          PSDMR_PRETOACT_2W              |\
486                          PSDMR_ACTTORW_2W               |\
487                          PSDMR_BL                       |\
488                          PSDMR_LDOTOPRE_2C              |\
489                          PSDMR_WRC_3C                   |\
490                          PSDMR_CL_3)
491
492 /* Bank 3 - UART
493 */
494
495 #define CONFIG_SYS_BR3_PRELIM  ((CONFIG_SYS_UART_BASE & BRx_BA_MSK) | BRx_PS_8 | BRx_MS_GPCM_P | BRx_V  )
496 #define CONFIG_SYS_OR3_PRELIM  (((-CONFIG_SYS_UART_SIZE) & ORxG_AM_MSK) | ORxG_CSNT | ORxG_SCY_1_CLK | ORxG_TRLX )
497
498 #endif  /* __CONFIG_H */