Migrate esd 405EP boards to new NAND subsystem
[platform/kernel/u-boot.git] / include / configs / HUB405.h
1 /*
2  * (C) Copyright 2001-2003
3  * Stefan Roese, esd gmbh germany, stefan.roese@esd-electronics.com
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 /*
25  * board/config.h - configuration options, board specific
26  */
27
28 #ifndef __CONFIG_H
29 #define __CONFIG_H
30
31 /*
32  * High Level Configuration Options
33  * (easy to change)
34  */
35
36 #define CONFIG_405EP            1       /* This is a PPC405 CPU         */
37 #define CONFIG_4xx              1       /* ...member of PPC4xx family   */
38 #define CONFIG_HUB405           1       /* ...on a HUB405 board         */
39
40 #define CONFIG_BOARD_EARLY_INIT_F 1     /* call board_early_init_f()    */
41 #define CONFIG_MISC_INIT_R      1       /* call misc_init_r()           */
42
43 #define CONFIG_SYS_CLK_FREQ     33330000 /* external frequency to pll   */
44
45 #define CONFIG_BOARD_TYPES      1       /* support board types          */
46
47 #define CONFIG_BAUDRATE         9600
48 #define CONFIG_BOOTDELAY        3       /* autoboot after 3 seconds     */
49
50 #undef  CONFIG_BOOTARGS
51 #undef  CONFIG_BOOTCOMMAND
52
53 #define CONFIG_PREBOOT                  /* enable preboot variable      */
54
55 #define CFG_LOADS_BAUD_CHANGE   1       /* allow baudrate change        */
56
57 #define CONFIG_MII              1       /* MII PHY management           */
58 #define CONFIG_PHY_ADDR         0       /* PHY address                  */
59 #define CONFIG_LXT971_NO_SLEEP  1       /* disable sleep mode in LXT971 */
60
61 #define CONFIG_PHY_CLK_FREQ     EMAC_STACR_CLK_66MHZ /* 66 MHz OPB clock*/
62
63 #define CONFIG_COMMANDS       ( CONFIG_CMD_DFL  | \
64                                 CFG_CMD_DHCP    | \
65                                 CFG_CMD_IRQ     | \
66                                 CFG_CMD_ELF     | \
67                                 CFG_CMD_NAND    | \
68                                 CFG_CMD_I2C     | \
69                                 CFG_CMD_MII     | \
70                                 CFG_CMD_PING    | \
71                                 CFG_CMD_EEPROM  )
72
73 /* this must be included AFTER the definition of CONFIG_COMMANDS (if any) */
74 #include <cmd_confdefs.h>
75
76 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
77
78 #define CONFIG_SDRAM_BANK0      1       /* init onboard SDRAM bank 0    */
79
80 /*
81  * Miscellaneous configurable options
82  */
83 #define CFG_LONGHELP                    /* undef to save memory         */
84 #define CFG_PROMPT      "=> "           /* Monitor Command Prompt       */
85
86 #undef  CFG_HUSH_PARSER                 /* use "hush" command parser    */
87 #ifdef  CFG_HUSH_PARSER
88 #define CFG_PROMPT_HUSH_PS2     "> "
89 #endif
90
91 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
92 #define CFG_CBSIZE      1024            /* Console I/O Buffer Size      */
93 #else
94 #define CFG_CBSIZE      256             /* Console I/O Buffer Size      */
95 #endif
96 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
97 #define CFG_MAXARGS     16              /* max number of command args   */
98 #define CFG_BARGSIZE    CFG_CBSIZE      /* Boot Argument Buffer Size    */
99
100 #define CFG_DEVICE_NULLDEV      1       /* include nulldev device       */
101
102 #define CFG_CONSOLE_INFO_QUIET  1       /* don't print console @ startup*/
103
104 #define CFG_MEMTEST_START       0x0400000       /* memtest works on     */
105 #define CFG_MEMTEST_END         0x0C00000       /* 4 ... 12 MB in DRAM  */
106
107 #undef  CFG_EXT_SERIAL_CLOCK           /* no external serial clock used */
108 #define CFG_IGNORE_405_UART_ERRATA_59   /* ignore ppc405gp errata #59   */
109 #define CFG_BASE_BAUD       691200
110 #undef  CONFIG_UART1_CONSOLE            /* define for uart1 as console  */
111
112 /* The following table includes the supported baudrates */
113 #define CFG_BAUDRATE_TABLE      \
114         { 300, 600, 1200, 2400, 4800, 9600, 19200, 38400,     \
115          57600, 115200, 230400, 460800, 921600 }
116
117 #define CFG_LOAD_ADDR   0x100000        /* default load address */
118 #define CFG_EXTBDINFO   1               /* To use extended board_into (bd_t) */
119
120 #define CFG_HZ          1000            /* decrementer freq: 1 ms ticks */
121
122 #define CONFIG_ZERO_BOOTDELAY_CHECK     /* check for keypress on bootdelay==0 */
123
124 #define CONFIG_VERSION_VARIABLE 1       /* include version env variable */
125
126 #define CFG_RX_ETH_BUFFER       16      /* use 16 rx buffer on 405 emac */
127
128 /* Ethernet stuff */
129 #define CONFIG_ENV_OVERWRITE /* Let the user to change the Ethernet MAC addresses */
130 #define CONFIG_ETHADDR  00:50:C2:1E:AF:FE
131 #define CONFIG_HAS_ETH1
132 #define CONFIG_ETH1ADDR 00:50:C2:1E:AF:FD
133
134 /*-----------------------------------------------------------------------
135  * NAND-FLASH stuff
136  *-----------------------------------------------------------------------
137  */
138 #define CFG_NAND_BASE_LIST      { CFG_NAND_BASE }
139 #define NAND_MAX_CHIPS          1
140 #define CFG_MAX_NAND_DEVICE     1         /* Max number of NAND devices */
141 #define NAND_BIG_DELAY_US       25
142
143 #define CFG_NAND_CE             (0x80000000 >> 1)   /* our CE is GPIO1  */
144 #define CFG_NAND_RDY            (0x80000000 >> 4)   /* our RDY is GPIO4 */
145 #define CFG_NAND_CLE            (0x80000000 >> 2)   /* our CLE is GPIO2 */
146 #define CFG_NAND_ALE            (0x80000000 >> 3)   /* our ALE is GPIO3 */
147
148 #define CFG_NAND_SKIP_BAD_DOT_I      1  /* ".i" read skips bad blocks   */
149
150 /*-----------------------------------------------------------------------
151  * PCI stuff
152  *-----------------------------------------------------------------------
153  */
154 #define PCI_HOST_ADAPTER 0              /* configure as pci adapter     */
155 #define PCI_HOST_FORCE  1               /* configure as pci host        */
156 #define PCI_HOST_AUTO   2               /* detected via arbiter enable  */
157
158 #undef  CONFIG_PCI                      /* include pci support          */
159 #define CONFIG_PCI_HOST PCI_HOST_HOST   /* select pci host function     */
160 #undef  CONFIG_PCI_PNP                  /* do pci plug-and-play         */
161                                         /* resource configuration       */
162
163 #undef  CONFIG_PCI_SCAN_SHOW            /* print pci devices @ startup  */
164
165 #define CFG_PCI_SUBSYS_VENDORID 0x12FE  /* PCI Vendor ID: esd gmbh      */
166 #define CFG_PCI_SUBSYS_DEVICEID 0x0405  /* PCI Device ID: CPCI-405      */
167 #define CFG_PCI_CLASSCODE       0x0b20  /* PCI Class Code: Processor/PPC*/
168 #define CFG_PCI_PTM1LA  0x00000000      /* point to sdram               */
169 #define CFG_PCI_PTM1MS  0xfc000001      /* 64MB, enable hard-wired to 1 */
170 #define CFG_PCI_PTM1PCI 0x00000000      /* Host: use this pci address   */
171 #define CFG_PCI_PTM2LA  0xffc00000      /* point to flash               */
172 #define CFG_PCI_PTM2MS  0xffc00001      /* 4MB, enable                  */
173 #define CFG_PCI_PTM2PCI 0x04000000      /* Host: use this pci address   */
174
175 /*-----------------------------------------------------------------------
176  * Start addresses for the final memory configuration
177  * (Set up by the startup code)
178  * Please note that CFG_SDRAM_BASE _must_ start at 0
179  */
180 #define CFG_SDRAM_BASE          0x00000000
181 #define CFG_FLASH_BASE          0xFFFC0000
182 #define CFG_MONITOR_BASE        CFG_FLASH_BASE
183 #define CFG_MONITOR_LEN         (256 * 1024)    /* Reserve 256 kB for Monitor   */
184 #define CFG_MALLOC_LEN          (256 * 1024)    /* Reserve 256 kB for malloc()  */
185
186 /*
187  * For booting Linux, the board info and command line data
188  * have to be in the first 8 MB of memory, since this is
189  * the maximum mapped by the Linux kernel during initialization.
190  */
191 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
192 /*-----------------------------------------------------------------------
193  * FLASH organization
194  */
195 #define CFG_MAX_FLASH_BANKS     1       /* max number of memory banks           */
196 #define CFG_MAX_FLASH_SECT      256     /* max number of sectors on one chip    */
197
198 #define CFG_FLASH_ERASE_TOUT    120000  /* Timeout for Flash Erase (in ms)      */
199 #define CFG_FLASH_WRITE_TOUT    1000    /* Timeout for Flash Write (in ms)      */
200
201 #define CFG_FLASH_WORD_SIZE     unsigned short  /* flash word size (width)      */
202 #define CFG_FLASH_ADDR0         0x5555  /* 1st address for flash config cycles  */
203 #define CFG_FLASH_ADDR1         0x2AAA  /* 2nd address for flash config cycles  */
204 /*
205  * The following defines are added for buggy IOP480 byte interface.
206  * All other boards should use the standard values (CPCI405 etc.)
207  */
208 #define CFG_FLASH_READ0         0x0000  /* 0 is standard                        */
209 #define CFG_FLASH_READ1         0x0001  /* 1 is standard                        */
210 #define CFG_FLASH_READ2         0x0002  /* 2 is standard                        */
211
212 #define CFG_FLASH_EMPTY_INFO            /* print 'E' for empty sector on flinfo */
213
214 #if 0 /* test-only */
215 #define CFG_JFFS2_FIRST_BANK    0           /* use for JFFS2 */
216 #define CFG_JFFS2_NUM_BANKS     1           /* ! second bank contains U-Boot */
217 #endif
218
219 /*-----------------------------------------------------------------------
220  * Environment Variable setup
221  */
222 #define CFG_ENV_IS_IN_EEPROM    1       /* use EEPROM for environment vars */
223 #define CFG_ENV_OFFSET          0x100   /* environment starts at the beginning of the EEPROM */
224 #define CFG_ENV_SIZE            0x700   /* 2048 bytes may be used for env vars*/
225                                    /* total size of a CAT24WC16 is 2048 bytes */
226
227 #define CFG_NVRAM_BASE_ADDR     0xF0000500              /* NVRAM base address   */
228 #define CFG_NVRAM_SIZE          242                     /* NVRAM size           */
229
230 /*-----------------------------------------------------------------------
231  * I2C EEPROM (CAT24WC16) for environment
232  */
233 #define CONFIG_HARD_I2C                 /* I2c with hardware support */
234 #define CFG_I2C_SPEED           400000  /* I2C speed and slave address */
235 #define CFG_I2C_SLAVE           0x7F
236
237 #define CFG_I2C_EEPROM_ADDR     0x50    /* EEPROM CAT28WC08             */
238 #define CFG_I2C_EEPROM_ADDR_LEN 1       /* Bytes of address             */
239 /* mask of address bits that overflow into the "EEPROM chip address"    */
240 #define CFG_I2C_EEPROM_ADDR_OVERFLOW    0x07
241 #define CFG_EEPROM_PAGE_WRITE_BITS 4    /* The Catalyst CAT24WC08 has   */
242                                         /* 16 byte page write mode using*/
243                                         /* last 4 bits of the address   */
244 #define CFG_EEPROM_PAGE_WRITE_DELAY_MS  10   /* and takes up to 10 msec */
245 #define CFG_EEPROM_PAGE_WRITE_ENABLE
246
247 /*-----------------------------------------------------------------------
248  * Cache Configuration
249  */
250 #define CFG_DCACHE_SIZE         16384   /* For AMCC 405 CPUs, older 405 ppc's   */
251                                         /* have only 8kB, 16kB is save here     */
252 #define CFG_CACHELINE_SIZE      32      /* ...                  */
253 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
254 #define CFG_CACHELINE_SHIFT     5       /* log base 2 of the above value        */
255 #endif
256
257 /*
258  * Init Memory Controller:
259  *
260  * BR0/1 and OR0/1 (FLASH)
261  */
262
263 #define FLASH_BASE0_PRELIM      0xFFC00000      /* FLASH bank #0        */
264
265 /*-----------------------------------------------------------------------
266  * External Bus Controller (EBC) Setup
267  */
268
269 /* Memory Bank 0 (Flash Bank 0, NOR-FLASH) initialization                       */
270 #define CFG_EBC_PB0AP           0x92015480
271 /*#define CFG_EBC_PB0AP           0x08055880  /XXX* TWT=16,CSN=1,OEN=1,WBN=1,WBF=1,TH=4,SOR=1 */
272 #define CFG_EBC_PB0CR           0xFFC5A000  /* BAS=0xFFC,BS=4MB,BU=R/W,BW=16bit */
273
274 /* Memory Bank 1 (Flash Bank 1, NAND-FLASH) initialization                      */
275 #define CFG_EBC_PB1AP           0x92015480
276 #define CFG_EBC_PB1CR           0xF4018000  /* BAS=0xF40,BS=1MB,BU=R/W,BW=8bit  */
277
278 /* Memory Bank 2 (8 Bit Peripheral: UART) initialization                        */
279 #if 0
280 #define CFG_EBC_PB2AP           0x010053C0  /* BWT=2,WBN=1,WBF=1,TH=1,RE=1,SOR=1,BEM=1 */
281 #define CFG_EBC_PB2CR           0xF0018000  /* BAS=0xF00,BS=1MB,BU=R/W,BW=8bit  */
282 #else
283 #define CFG_EBC_PB2AP           0x92015480
284 #define CFG_EBC_PB2CR           0xF0018000  /* BAS=0xF00,BS=1MB,BU=R/W,BW=8bit  */
285 #endif
286
287 #define DUART0_BA       0xF0000000          /* DUART Base Address               */
288 #define DUART1_BA       0xF0000008          /* DUART Base Address               */
289 #define DUART2_BA       0xF0000010          /* DUART Base Address               */
290 #define DUART3_BA       0xF0000018          /* DUART Base Address               */
291 #define CFG_NAND_BASE   0xF4000000
292
293 /*-----------------------------------------------------------------------
294  * FPGA stuff
295  */
296 #define CFG_FPGA_SPARTAN2       1           /* using Xilinx Spartan 2 now    */
297 #define CFG_FPGA_MAX_SIZE       128*1024    /* 128kByte is enough for XC2S50E*/
298
299 /* FPGA program pin configuration */
300 #define CFG_FPGA_PRG            0x04000000  /* FPGA program pin (ppc output) */
301 #define CFG_FPGA_CLK            0x02000000  /* FPGA clk pin (ppc output)     */
302 #define CFG_FPGA_DATA           0x01000000  /* FPGA data pin (ppc output)    */
303 #define CFG_FPGA_INIT           0x00010000  /* FPGA init pin (ppc input)     */
304 #define CFG_FPGA_DONE           0x00008000  /* FPGA done pin (ppc input)     */
305
306 /*-----------------------------------------------------------------------
307  * Definitions for initial stack pointer and data area (in data cache)
308  */
309 /* use on chip memory ( OCM ) for temperary stack until sdram is tested */
310 #define CFG_TEMP_STACK_OCM        1
311
312 /* On Chip Memory location */
313 #define CFG_OCM_DATA_ADDR       0xF8000000
314 #define CFG_OCM_DATA_SIZE       0x1000
315 #define CFG_INIT_RAM_ADDR       CFG_OCM_DATA_ADDR /* inside of SDRAM            */
316 #define CFG_INIT_RAM_END        CFG_OCM_DATA_SIZE /* End of used area in RAM    */
317
318 #define CFG_GBL_DATA_SIZE      128  /* size in bytes reserved for initial data */
319 #define CFG_GBL_DATA_OFFSET    (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
320 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
321
322 /*-----------------------------------------------------------------------
323  * Definitions for GPIO setup (PPC405EP specific)
324  *
325  * GPIO0[0]     - External Bus Controller BLAST output
326  * GPIO0[1-9]   - Instruction trace outputs -> GPIO
327  * GPIO0[10-13] - External Bus Controller CS_1 - CS_4 outputs
328  * GPIO0[14-16] - External Bus Controller ABUS3-ABUS5 outputs -> GPIO
329  * GPIO0[17-23] - External Interrupts IRQ0 - IRQ6 inputs
330  * GPIO0[24-27] - UART0 control signal inputs/outputs
331  * GPIO0[28-29] - UART1 data signal input/output
332  * GPIO0[30-31] - EMAC0 and EMAC1 reject packet inputs
333  */
334 #define CFG_GPIO0_OSRH          0x40000550
335 #define CFG_GPIO0_OSRL          0x00000110
336 #define CFG_GPIO0_ISR1H         0x00000000
337 #define CFG_GPIO0_ISR1L         0x15555445
338 #define CFG_GPIO0_TSRH          0x00000000
339 #define CFG_GPIO0_TSRL          0x00000000
340 #define CFG_GPIO0_TCR           0xF7FE0014
341
342 #define CFG_DUART_RST           (0x80000000 >> 14)
343 #define CFG_UART2_RS232         (0x80000000 >> 5)
344 #define CFG_UART3_RS232         (0x80000000 >> 6)
345 #define CFG_UART4_RS232         (0x80000000 >> 7)
346 #define CFG_UART5_RS232         (0x80000000 >> 8)
347
348 /*
349  * Internal Definitions
350  *
351  * Boot Flags
352  */
353 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH     */
354 #define BOOTFLAG_WARM   0x02            /* Software reboot                      */
355
356 /*
357  * Default speed selection (cpu_plb_opb_ebc) in mhz.
358  * This value will be set if iic boot eprom is disabled.
359  */
360 #if 0
361 #define PLLMR0_DEFAULT   PLLMR0_266_133_66_33
362 #define PLLMR1_DEFAULT   PLLMR1_266_133_66_33
363 #endif
364 #if 0
365 #define PLLMR0_DEFAULT   PLLMR0_200_100_50_33
366 #define PLLMR1_DEFAULT   PLLMR1_200_100_50_33
367 #endif
368 #if 1
369 #define PLLMR0_DEFAULT   PLLMR0_133_66_66_33
370 #define PLLMR1_DEFAULT   PLLMR1_133_66_66_33
371 #endif
372
373 #endif  /* __CONFIG_H */