cm_t35: use scf0403 driver
[platform/kernel/u-boot.git] / include / configs / G2000.h
1 /*
2  * (C) Copyright 2004
3  * Stefan Roese, esd gmbh germany, stefan.roese@esd-electronics.com
4  *
5  * SPDX-License-Identifier:     GPL-2.0+
6  */
7
8 /*
9  * board/config.h - configuration options, board specific
10  */
11
12 #ifndef __CONFIG_H
13 #define __CONFIG_H
14
15 /*
16  * High Level Configuration Options
17  * (easy to change)
18  */
19
20 #define CONFIG_405EP            1       /* This is a PPC405 CPU         */
21 #define CONFIG_4xx              1       /* ...member of PPC4xx family   */
22 #define CONFIG_G2000            1       /* ...on a PLU405 board         */
23
24 #define CONFIG_SYS_TEXT_BASE    0xFFFC0000
25
26 #define CONFIG_BOARD_EARLY_INIT_F 1     /* call board_early_init_f()    */
27 #define CONFIG_MISC_INIT_R      1       /* call misc_init_r()           */
28
29 #define CONFIG_SYS_CLK_FREQ     33333333 /* external frequency to pll   */
30
31 #if 0 /* test-only */
32 #define CONFIG_BAUDRATE         115200
33 #else
34 #define CONFIG_BAUDRATE         9600
35 #endif
36
37 #define CONFIG_PREBOOT
38
39 #undef  CONFIG_BOOTARGS
40
41 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
42         "nfsargs=setenv bootargs root=/dev/nfs rw "                     \
43                 "nfsroot=${serverip}:${rootpath}\0"                     \
44         "ramargs=setenv bootargs root=/dev/ram rw\0"                    \
45         "addip=setenv bootargs ${bootargs} "                            \
46                 "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}"      \
47                 ":${hostname}:${netdev}:off\0"                          \
48         "addmisc=setenv bootargs ${bootargs} "                          \
49                 "console=ttyS0,${baudrate} "                            \
50                 "panic=1\0"                                             \
51         "flash_nfs=run nfsargs addip addmisc;"                          \
52                 "bootm ${kernel_addr}\0"                                \
53         "flash_self=run ramargs addip addmisc;"                         \
54                 "bootm ${kernel_addr} ${ramdisk_addr}\0"                \
55         "net_nfs=tftp 200000 ${bootfile};"                              \
56                 "run nfsargs addip addmisc;bootm\0"                     \
57         "rootpath=/opt/eldk/ppc_4xx\0"                                  \
58         "bootfile=/tftpboot/g2000/pImage\0"                             \
59         "kernel_addr=ff800000\0"                                        \
60         "ramdisk_addr=ff900000\0"                                       \
61         "pciconfighost=yes\0"                                           \
62         ""
63 #define CONFIG_BOOTCOMMAND      "run net_nfs"
64
65 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change        */
66
67
68 #define CONFIG_PPC4xx_EMAC
69 #define CONFIG_MII              1       /* MII PHY management           */
70 #define CONFIG_PHY_ADDR         0       /* PHY address                  */
71 #define CONFIG_PHY1_ADDR        1       /* PHY address                  */
72
73 #if 0 /* test-only */
74 #define CONFIG_PHY_CLK_FREQ     EMAC_STACR_CLK_66MHZ /* 66 MHz OPB clock*/
75 #endif
76
77
78 /*
79  * BOOTP options
80  */
81 #define CONFIG_BOOTP_BOOTFILESIZE
82 #define CONFIG_BOOTP_BOOTPATH
83 #define CONFIG_BOOTP_GATEWAY
84 #define CONFIG_BOOTP_HOSTNAME
85
86
87 /*
88  * Command line configuration.
89  */
90 #include <config_cmd_default.h>
91
92 #define CONFIG_CMD_DHCP
93 #define CONFIG_CMD_PCI
94 #define CONFIG_CMD_IRQ
95 #define CONFIG_CMD_ELF
96 #define CONFIG_CMD_DATE
97 #define CONFIG_CMD_I2C
98 #define CONFIG_CMD_MII
99 #define CONFIG_CMD_PING
100 #define CONFIG_CMD_BSP
101 #define CONFIG_CMD_EEPROM
102
103
104 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
105
106 #if 0 /* test-only */
107 #define CONFIG_SDRAM_BANK0      1       /* init onboard SDRAM bank 0    */
108 #endif
109
110 /*
111  * Miscellaneous configurable options
112  */
113 #define CONFIG_SYS_LONGHELP                     /* undef to save memory         */
114
115 #undef  CONFIG_SYS_HUSH_PARSER                  /* use "hush" command parser    */
116
117 #if defined(CONFIG_CMD_KGDB)
118 #define CONFIG_SYS_CBSIZE       1024            /* Console I/O Buffer Size      */
119 #else
120 #define CONFIG_SYS_CBSIZE       256             /* Console I/O Buffer Size      */
121 #endif
122 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
123 #define CONFIG_SYS_MAXARGS      16              /* max number of command args   */
124 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
125
126 #define CONFIG_SYS_DEVICE_NULLDEV       1       /* include nulldev device       */
127
128 #define CONFIG_SYS_CONSOLE_INFO_QUIET   1       /* don't print console @ startup*/
129
130 #define CONFIG_AUTO_COMPLETE    1       /* add autocompletion support   */
131
132 #define CONFIG_SYS_MEMTEST_START        0x0400000       /* memtest works on     */
133 #define CONFIG_SYS_MEMTEST_END          0x0C00000       /* 4 ... 12 MB in DRAM  */
134
135 #define CONFIG_CONS_INDEX       1
136 #define CONFIG_SYS_NS16550
137 #define CONFIG_SYS_NS16550_SERIAL
138 #define CONFIG_SYS_NS16550_REG_SIZE     1
139 #define CONFIG_SYS_NS16550_CLK          get_serial_clock()
140
141 #undef  CONFIG_SYS_EXT_SERIAL_CLOCK            /* no external serial clock used */
142 #define CONFIG_SYS_BASE_BAUD        691200
143
144 /* The following table includes the supported baudrates */
145 #define CONFIG_SYS_BAUDRATE_TABLE       \
146         { 300, 600, 1200, 2400, 4800, 9600, 19200, 38400,     \
147          57600, 115200, 230400, 460800, 921600 }
148
149 #define CONFIG_SYS_LOAD_ADDR    0x100000        /* default load address */
150 #define CONFIG_SYS_EXTBDINFO    1               /* To use extended board_into (bd_t) */
151
152 #define CONFIG_ZERO_BOOTDELAY_CHECK     /* check for keypress on bootdelay==0 */
153 #define CONFIG_BOOTDELAY        3       /* autoboot after 3 seconds     */
154
155 #define CONFIG_VERSION_VARIABLE 1       /* include version env variable */
156
157 #define CONFIG_SYS_RX_ETH_BUFFER        16      /* use 16 rx buffer on 405 emac */
158
159 /*----------------------------------------------------------------------------*/
160 /* adding Ethernet setting:  FTS OUI 00:11:0B */
161 /*----------------------------------------------------------------------------*/
162 #define CONFIG_ETHADDR          00:11:0B:00:00:01
163 #define CONFIG_HAS_ETH1
164 #define CONFIG_ETH1ADDR         00:11:0B:00:00:02
165 #define CONFIG_IPADDR           10.48.8.178
166 #define CONFIG_IP1ADDR          10.48.8.188
167 #define CONFIG_NETMASK          255.255.255.128
168 #define CONFIG_SERVERIP         10.48.8.138
169
170 /*-----------------------------------------------------------------------
171  * RTC stuff
172  *-----------------------------------------------------------------------
173  */
174 #define CONFIG_RTC_DS1337
175 #define CONFIG_SYS_I2C_RTC_ADDR 0x68
176
177 #if 0 /* test-only */
178 /*-----------------------------------------------------------------------
179  * NAND-FLASH stuff
180  *-----------------------------------------------------------------------
181  */
182 #define CONFIG_SYS_MAX_NAND_DEVICE      1       /* Max number of NAND devices           */
183
184 #define CONFIG_SYS_NAND_CE  (0x80000000 >> 1)   /* our CE is GPIO1 */
185 #define CONFIG_SYS_NAND_CLE (0x80000000 >> 2)   /* our CLE is GPIO2 */
186 #define CONFIG_SYS_NAND_ALE (0x80000000 >> 3)   /* our ALE is GPIO3 */
187 #define CONFIG_SYS_NAND_RDY (0x80000000 >> 4)   /* our RDY is GPIO4 */
188
189 #endif
190
191 /*-----------------------------------------------------------------------
192  * PCI stuff
193  *-----------------------------------------------------------------------
194  */
195 #define PCI_HOST_ADAPTER 0              /* configure as pci adapter     */
196 #define PCI_HOST_FORCE  1               /* configure as pci host        */
197 #define PCI_HOST_AUTO   2               /* detected via arbiter enable  */
198
199 #define CONFIG_PCI                      /* include pci support          */
200 #define CONFIG_PCI_INDIRECT_BRIDGE      /* indirect PCI bridge support */
201 #define CONFIG_PCI_HOST PCI_HOST_HOST   /* select pci host function     */
202 #define CONFIG_PCI_PNP                  /* do pci plug-and-play         */
203                                         /* resource configuration       */
204
205 #define CONFIG_PCI_SCAN_SHOW            /* print pci devices @ startup  */
206
207 #define CONFIG_PCI_CONFIG_HOST_BRIDGE 1 /* don't skip host bridge config*/
208
209 #define CONFIG_SYS_PCI_SUBSYS_VENDORID 0x12FE  /* PCI Vendor ID: esd gmbh      */
210 #define CONFIG_SYS_PCI_SUBSYS_DEVICEID 0x0405  /* PCI Device ID: CPCI-405      */
211 #define CONFIG_SYS_PCI_CLASSCODE       0x0b20  /* PCI Class Code: Processor/PPC*/
212 #define CONFIG_SYS_PCI_PTM1LA  0x00000000      /* point to sdram               */
213 #define CONFIG_SYS_PCI_PTM1MS  0xfc000001      /* 64MB, enable hard-wired to 1 */
214 #define CONFIG_SYS_PCI_PTM1PCI 0x00000000      /* Host: use this pci address   */
215 #define CONFIG_SYS_PCI_PTM2LA  0xffc00000      /* point to flash               */
216 #define CONFIG_SYS_PCI_PTM2MS  0xffc00001      /* 4MB, enable                  */
217 #define CONFIG_SYS_PCI_PTM2PCI 0x04000000      /* Host: use this pci address   */
218
219 /*
220  * For booting Linux, the board info and command line data
221  * have to be in the first 8 MB of memory, since this is
222  * the maximum mapped by the Linux kernel during initialization.
223  */
224 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20)       /* Initial Memory map for Linux */
225
226 /*-----------------------------------------------------------------------
227  * FLASH organization
228  */
229 #if 0 /* APC405 */
230 #define CONFIG_SYS_FLASH_CFI            1       /* Flash is CFI conformant              */
231 #define CONFIG_SYS_MAX_FLASH_SECT       128     /* max number of sectors on one chip    */
232 #define CONFIG_SYS_MAX_FLASH_BANKS      2       /* max number of memory banks           */
233 #undef CONFIG_SYS_FLASH_PROTECTION              /* don't use hardware protection        */
234 #define CONFIG_SYS_FLASH_USE_BUFFER_WRITE 1     /* use buffered writes (20x faster)     */
235 #define CONFIG_SYS_FLASH_BASE           0xFE000000 /* test-only...*/
236 #define CONFIG_SYS_FLASH_INCREMENT      0x01000000 /* test-only */
237 #else /* G2000 */
238 #define CONFIG_SYS_FLASH_CFI            1       /* Flash is CFI conformant              */
239 #define CONFIG_SYS_MAX_FLASH_SECT       128     /* max number of sectors on one chip    */
240 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max number of memory banks           */
241 #undef CONFIG_SYS_FLASH_PROTECTION              /* don't use hardware protection        */
242 #define CONFIG_SYS_FLASH_USE_BUFFER_WRITE 1     /* use buffered writes (20x faster)     */
243 #define CONFIG_SYS_FLASH_BASE           0xFF800000 /* test-only...*/
244 #define CONFIG_SYS_FLASH_INCREMENT      0x01000000 /* test-only */
245 #endif
246
247 #define CONFIG_SYS_FLASH_EMPTY_INFO            /* print 'E' for empty sector on flinfo */
248
249 #define CONFIG_SYS_JFFS2_FIRST_BANK    0           /* use for JFFS2 */
250 #define CONFIG_SYS_JFFS2_NUM_BANKS     1           /* ! second bank contains u-boot    */
251
252 /*-----------------------------------------------------------------------
253  * Start addresses for the final memory configuration
254  * (Set up by the startup code)
255  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
256  */
257 #define CONFIG_SYS_SDRAM_BASE           0x00000000
258 #define CONFIG_SYS_MONITOR_BASE 0xFFFC0000
259 #define CONFIG_SYS_MONITOR_LEN          (256 * 1024)    /* Reserve 256 kB for Monitor   */
260 #define CONFIG_SYS_MALLOC_LEN           (256 * 1024)    /* Reserve 256 kB for malloc()  */
261
262 /*-----------------------------------------------------------------------
263  * Environment Variable setup
264  */
265 #if 1 /* test-only */
266 #define CONFIG_ENV_IS_IN_EEPROM 1       /* use EEPROM for environment vars */
267 #define CONFIG_ENV_OFFSET               0x100   /* environment starts at the beginning of the EEPROM */
268 #define CONFIG_ENV_SIZE         0x700   /* 2048 bytes may be used for env vars*/
269                                    /* total size of a CAT24WC16 is 2048 bytes */
270
271 #else   /* DEFAULT: environment in flash, using redundand flash sectors */
272
273 #define CONFIG_ENV_IS_IN_FLASH  1       /* use FLASH for environment vars */
274 #define CONFIG_ENV_ADDR         0xFFFA0000 /* environment starts before u-boot */
275 #define CONFIG_ENV_SECT_SIZE    0x20000 /* 128k bytes may be used for env vars*/
276
277 #endif
278
279 /*-----------------------------------------------------------------------
280  * I2C EEPROM (CAT24WC16) for environment
281  */
282 #define CONFIG_SYS_I2C
283 #define CONFIG_SYS_I2C_PPC4XX
284 #define CONFIG_SYS_I2C_PPC4XX_CH0
285 #define CONFIG_SYS_I2C_PPC4XX_SPEED_0           400000
286 #define CONFIG_SYS_I2C_PPC4XX_SLAVE_0           0x7F
287
288 #define CONFIG_SYS_I2C_EEPROM_ADDR      0x50    /* EEPROM CAT24WC08             */
289 /* CAT24WC08/16... */
290 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN 1        /* Bytes of address             */
291 /* mask of address bits that overflow into the "EEPROM chip address"    */
292 #define CONFIG_SYS_I2C_EEPROM_ADDR_OVERFLOW     0x07
293 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS 4     /* The Catalyst CAT24WC08 has   */
294                                         /* 16 byte page write mode using*/
295                                         /* last 4 bits of the address   */
296 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS   10   /* and takes up to 10 msec */
297
298 /*-----------------------------------------------------------------------
299  * External Bus Controller (EBC) Setup
300  */
301
302 /* Memory Bank 0 (Intel Strata Flash) initialization                            */
303 #define CONFIG_SYS_EBC_PB0AP   0x92015480
304 #define CONFIG_SYS_EBC_PB0CR   0xFF87A000          /* BAS=0xFF8,BS=08MB,BU=R/W,BW=16bit*/
305
306 /* Memory Bank 1 ( Power TAU) initialization               */
307 /* #define CONFIG_SYS_EBC_PB1AP           0x04041000 */
308 /* #define CONFIG_SYS_EBC_PB1CR           0xF0018000   */  /* BAS=0xF00,BS=1MB,BU=R/W,BW=8bit  */
309 #define CONFIG_SYS_EBC_PB1AP           0x00000000
310 #define CONFIG_SYS_EBC_PB1CR           0x00000000
311
312 /* Memory Bank 2 (Intel Flash) initialization                 */
313 #define CONFIG_SYS_EBC_PB2AP           0x00000000
314 #define CONFIG_SYS_EBC_PB2CR           0x00000000
315
316 /* Memory Bank 3 (NAND) initialization                        */
317 #define CONFIG_SYS_EBC_PB3AP           0x92015480
318 #define CONFIG_SYS_EBC_PB3CR           0xF40B8000  /*addr 0xF40, BS=32M,BU=R/W, BW=8bit */
319
320 /* Memory Bank 4 (FPGA regs) initialization                                     */
321 #define CONFIG_SYS_EBC_PB4AP           0x00000000
322 #define CONFIG_SYS_EBC_PB4CR           0x00000000  /* leave it blank  */
323
324 #define CONFIG_SYS_NAND_BASE   0xF4000000
325
326 /*-----------------------------------------------------------------------
327  * Definitions for initial stack pointer and data area (in data cache)
328  */
329 /* use on chip memory ( OCM ) for temperary stack until sdram is tested */
330 #define CONFIG_SYS_TEMP_STACK_OCM         1
331
332 /* On Chip Memory location */
333 #define CONFIG_SYS_OCM_DATA_ADDR        0xF8000000
334 #define CONFIG_SYS_OCM_DATA_SIZE        0x1000
335 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_OCM_DATA_ADDR /* inside of SDRAM             */
336 #define CONFIG_SYS_INIT_RAM_SIZE        CONFIG_SYS_OCM_DATA_SIZE /* Size of used area in RAM    */
337
338 #define CONFIG_SYS_GBL_DATA_OFFSET    (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
339 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
340
341 /*-----------------------------------------------------------------------
342  * Definitions for GPIO setup (PPC405EP specific)
343  *
344  * GPIO0[0]     - External Bus Controller BLAST output
345  * GPIO0[1-9]   - Instruction trace outputs
346  * GPIO0[10-13] - External Bus Controller CS_1 - CS_4 outputs
347  * GPIO0[14-16] - External Bus Controller ABUS3-ABUS5 outputs
348  * GPIO0[17-23] - External Interrupts IRQ0 - IRQ6 inputs
349  * GPIO0[24-27] - UART0 control signal inputs/outputs
350  * GPIO0[28-29] - UART1 data signal input/output
351  * GPIO0[30-31] - EMAC0 and EMAC1 reject packet inputs
352  *
353  * following GPIO setting changed for G20000, 080304
354  */
355 #define CONFIG_SYS_GPIO0_OSRL          0x40005555
356 #define CONFIG_SYS_GPIO0_OSRH          0x40000110
357 #define CONFIG_SYS_GPIO0_ISR1L         0x00000000
358 #define CONFIG_SYS_GPIO0_ISR1H         0x15555445
359 #define CONFIG_SYS_GPIO0_TSRL          0x00000000
360 #define CONFIG_SYS_GPIO0_TSRH          0x00000000
361 #define CONFIG_SYS_GPIO0_TCR           0xF7FF8014
362
363 /*
364  * Default speed selection (cpu_plb_opb_ebc) in mhz.
365  * This value will be set if iic boot eprom is disabled.
366  */
367 #if 1
368 #define PLLMR0_DEFAULT   PLLMR0_266_66_33_33
369 #define PLLMR1_DEFAULT   PLLMR1_266_66_33_33
370 #endif
371 #if 0
372 #define PLLMR0_DEFAULT   PLLMR0_266_133_66_33
373 #define PLLMR1_DEFAULT   PLLMR1_266_133_66_33
374 #endif
375 #if 0
376 #define PLLMR0_DEFAULT   PLLMR0_200_100_50_33
377 #define PLLMR1_DEFAULT   PLLMR1_200_100_50_33
378 #endif
379 #if 0
380 #define PLLMR0_DEFAULT   PLLMR0_133_66_66_33
381 #define PLLMR1_DEFAULT   PLLMR1_133_66_66_33
382 #endif
383
384 #endif  /* __CONFIG_H */