[INKA4x0] NG hardware: SDRAM support
[platform/kernel/u-boot.git] / include / configs / ELPPC.h
1 /*
2  * (C) Copyright 2002 ELTEC Elektronik AG
3  * Frank Gottschling <fgottschling@eltec.de>
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 /*
25  * board/config.h - configuration options, board specific
26  */
27
28 #ifndef __CONFIG_H
29 #define __CONFIG_H
30
31 #undef  DEBUG
32 #define GTREGREAD(x) 0xffffffff         /* needed for debug */
33
34 /*
35  * High Level Configuration Options
36  * (easy to change)
37  */
38
39 /* these hardware addresses are pretty bogus, please change them to
40    suit your needs */
41
42 /* first ethernet */
43 #define CONFIG_ETHADDR          00:00:5b:ee:de:ad
44
45 #define CONFIG_IPADDR           192.168.0.105
46 #define CONFIG_SERVERIP         192.168.0.100
47
48 #define CONFIG_ELPPC            1       /* this is an BAB740/BAB750 board */
49
50 #define CONFIG_BAUDRATE         9600    /* console baudrate */
51
52 #undef  CONFIG_WATCHDOG
53
54 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds */
55
56 #define CONFIG_ZERO_BOOTDELAY_CHECK
57
58 #undef  CONFIG_BOOTARGS
59 #define CONFIG_BOOTCOMMAND                                  \
60     "bootp 1000000; "                                       \
61     "setenv bootargs root=ramfs console=ttyS00,9600 "       \
62     "ip=${ipaddr}:${serverip}:${rootpath}:${gatewayip}:"    \
63     "${netmask}:${hostname}:eth0:none; "                    \
64     "bootm"
65
66 #define CONFIG_LOADS_ECHO       0       /* echo off for serial download */
67 #define CFG_LOADS_BAUD_CHANGE           /* allow baudrate changes */
68
69 /*
70  * BOOTP options
71  */
72 #define CONFIG_BOOTP_SUBNETMASK
73 #define CONFIG_BOOTP_GATEWAY
74 #define CONFIG_BOOTP_HOSTNAME
75 #define CONFIG_BOOTP_BOOTPATH
76
77 #define CONFIG_BOOTP_BOOTFILESIZE
78
79
80 /*
81  * Command line configuration.
82  */
83 #include <config_cmd_default.h>
84
85 #define CONFIG_CMD_PCI
86 #define CONFIG_CMD_JFFS2
87
88
89 /*
90  * Miscellaneous configurable options
91  */
92 #define CFG_LONGHELP                    /* undef to save memory */
93 #define CFG_PROMPT              "=> "   /* Monitor Command Prompt */
94
95 /*
96  * choose between COM1 and COM2 as serial console
97  */
98 #define CONFIG_CONS_INDEX       1
99
100 #if defined(CONFIG_CMD_KGDB)
101 #define CFG_CBSIZE              1024        /* Console I/O Buffer Size */
102 #else
103 #define CFG_CBSIZE              256         /* Console I/O Buffer Size */
104 #endif
105 #define CFG_PBSIZE              (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
106 #define CFG_MAXARGS             16          /* max number of command args    */
107 #define CFG_BARGSIZE            CFG_CBSIZE  /* Boot Argument Buffer Size    */
108
109 #define CFG_MEMTEST_START       0x00000000  /* memtest works on    */
110 #define CFG_MEMTEST_END         0x04000000  /* 0 ... 64 MB in DRAM    */
111
112 #define CFG_LOAD_ADDR           0x1000000   /* default load address    */
113
114 #define CFG_HZ                  1000        /* dec. freq: 1 ms ticks */
115
116 #define CFG_BAUDRATE_TABLE      { 9600, 19200, 38400, 57600, 115200, 230400 }
117
118 /*
119  * Low Level Configuration Settings
120  * (address mappings, register initial values, etc.)
121  * You should know what you are doing if you make changes here.
122  */
123 #define CFG_BOARD_ASM_INIT
124 #define CONFIG_MISC_INIT_R
125
126 /*
127  * Address mapping scheme for the MPC107 mem controller is mapping B (CHRP)
128  */
129 #undef  CFG_ADDRESS_MAP_A
130
131 #define CFG_PCI_MEMORY_BUS      0x00000000
132 #define CFG_PCI_MEMORY_PHYS     0x00000000
133 #define CFG_PCI_MEMORY_SIZE     0x40000000
134
135 #define CFG_PCI_MEM_BUS         0x80000000
136 #define CFG_PCI_MEM_PHYS        0x80000000
137 #define CFG_PCI_MEM_SIZE        0x7d000000
138
139 #define CFG_ISA_MEM_BUS         0x00000000
140 #define CFG_ISA_MEM_PHYS        0xfd000000
141 #define CFG_ISA_MEM_SIZE        0x01000000
142
143 #define CFG_PCI_IO_BUS          0x00800000
144 #define CFG_PCI_IO_PHYS         0xfe800000
145 #define CFG_PCI_IO_SIZE         0x00400000
146
147 #define CFG_ISA_IO_BUS          0x00000000
148 #define CFG_ISA_IO_PHYS         0xfe000000
149 #define CFG_ISA_IO_SIZE         0x00800000
150
151 /* driver defines FDC,IDE,... */
152 #define CFG_ISA_IO_BASE_ADDRESS CFG_ISA_IO_PHYS
153 #define CFG_ISA_IO              CFG_ISA_IO_PHYS
154 #define CFG_60X_PCI_IO_OFFSET   CFG_ISA_IO_PHYS
155
156 /*
157  * Start addresses for the final memory configuration
158  * (Set up by the startup code)
159  * Please note that CFG_SDRAM_BASE _must_ start at 0
160  */
161 #define CFG_SDRAM_BASE          0x00000000
162
163 #define CFG_USR_LED_BASE        0x78000000
164 #define CFG_NVRAM_BASE          0xff000000
165 #define CFG_UART_BASE           0xff400000
166 #define CFG_FLASH_BASE          0xfff00000
167
168 #define MPC107_EUMB_ADDR        0xfce00000
169 #define MPC107_EUMB_PI          0xfce41090
170 #define MPC107_EUMB_GCR         0xfce41020
171 #define MPC107_EUMB_IACKR       0xfce600a0
172 #define MPC107_I2C_ADDR         0xfce03000
173
174 /*
175  * Definitions for initial stack pointer and data area
176  */
177 #define CFG_INIT_RAM_ADDR       0x00fd0000  /* above the memtest region */
178 #define CFG_INIT_RAM_END        0x4000
179 #define CFG_GBL_DATA_SIZE       64          /* size in bytes reserved for init data */
180 #define CFG_GBL_DATA_OFFSET     (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
181 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
182
183 /*
184  * Flash mapping/organization on the MPC10x.
185  */
186 #define FLASH_BASE0_PRELIM      0xff800000
187 #define FLASH_BASE1_PRELIM      0xffc00000
188
189 #define CFG_MAX_FLASH_BANKS     2           /* max number of memory banks    */
190 #define CFG_MAX_FLASH_SECT      67          /* max number of sectors on one chip */
191
192 #define CFG_FLASH_ERASE_TOUT    120000      /* Timeout for Flash Erase (in ms) */
193 #define CFG_FLASH_WRITE_TOUT    500         /* Timeout for Flash Write (in ms) */
194
195 /*
196  * JFFS2 partitions
197  *
198  */
199 /* No command line, one static partition, whole device */
200 #undef CONFIG_JFFS2_CMDLINE
201 #define CONFIG_JFFS2_DEV                "nor0"
202 #define CONFIG_JFFS2_PART_SIZE          0xFFFFFFFF
203 #define CONFIG_JFFS2_PART_OFFSET        0x00000000
204
205 /* mtdparts command line support */
206 /* Note: fake mtd_id used, no linux mtd map file */
207 /*
208 #define CONFIG_JFFS2_CMDLINE
209 #define MTDIDS_DEFAULT          "nor0=elppc-0,nor1=elppc-1"
210 #define MTDPARTS_DEFAULT        "mtdparts=elppc-0:-(jffs2),elppc-1:-(user)"
211 */
212
213 #define CFG_MONITOR_BASE        CFG_FLASH_BASE
214 #define CFG_MONITOR_LEN         0x40000     /* Reserve 256 kB for Monitor */
215 #define CFG_MALLOC_LEN          0x20000     /* Reserve 128 kB for malloc() */
216 #undef  CFG_MEMTEST
217
218 /*
219  * Environment settings
220  */
221 #define CONFIG_ENV_OVERWRITE
222 #define CFG_ENV_IS_IN_NVRAM     1           /* use NVRAM for environment vars */
223 #define CFG_NVRAM_SIZE          0x800       /* NVRAM size (2kB) */
224 #define CFG_ENV_SIZE            0x400       /* Size of Environment vars (1kB) */
225 #define CFG_ENV_ADDR            0x0
226 #define CFG_ENV_MAP_ADRS        0xff000000
227 #define CFG_NV_SROM_COPY_ADDR   (CFG_ENV_ADDR + CFG_ENV_SIZE)
228 #define CFG_NVRAM_ACCESS_ROUTINE            /* only byte accsess alowed */
229 #define CFG_SROM_SIZE           0x100       /* shadow of revision info is in nvram */
230
231 /*
232  * Serial devices
233  */
234 #define CFG_NS16550
235 #define CFG_NS16550_SERIAL
236 #define CFG_NS16550_REG_SIZE    1
237 #define CFG_NS16550_CLK         24000000
238 #define CFG_NS16550_COM1        (CFG_UART_BASE + 0)
239 #define CFG_NS16550_COM2        (CFG_UART_BASE + 8)
240
241 /*
242  * PCI stuff
243  */
244 #define CONFIG_PCI                                /* include pci support */
245 #define CONFIG_PCI_PNP                            /* pci plug-and-play */
246 #define CONFIG_PCI_HOST         PCI_HOST_AUTO
247 #undef  CONFIG_PCI_SCAN_SHOW
248
249 /*
250  * Optional Video console (graphic: SMI LynxEM)
251  */
252 #define CONFIG_VIDEO
253 #define CONFIG_CFB_CONSOLE
254 #define VIDEO_KBD_INIT_FCT    (simple_strtol (getenv("console"), NULL, 10))
255 #define VIDEO_TSTC_FCT        serial_tstc
256 #define VIDEO_GETC_FCT        serial_getc
257
258 #define CONFIG_VIDEO_SMI_LYNXEM
259 #define CONFIG_VIDEO_LOGO
260 #define CONFIG_CONSOLE_EXTRA_INFO
261
262 /*
263  * Initial BATs
264  */
265 #if 1
266
267 #define CFG_IBAT0L 0
268 #define CFG_IBAT0U 0
269 #define CFG_DBAT0L CFG_IBAT1L
270 #define CFG_DBAT0U CFG_IBAT1U
271
272 #define CFG_IBAT1L 0
273 #define CFG_IBAT1U 0
274 #define CFG_DBAT1L CFG_IBAT1L
275 #define CFG_DBAT1U CFG_IBAT1U
276
277 #define CFG_IBAT2L 0
278 #define CFG_IBAT2U 0
279 #define CFG_DBAT2L CFG_IBAT2L
280 #define CFG_DBAT2U CFG_IBAT2U
281
282 #define CFG_IBAT3L 0
283 #define CFG_IBAT3U 0
284 #define CFG_DBAT3L CFG_IBAT3L
285 #define CFG_DBAT3U CFG_IBAT3U
286
287 #else
288
289 /* SDRAM */
290 #define CFG_IBAT0L (CFG_SDRAM_BASE | BATL_RW)
291 #define CFG_IBAT0U (CFG_SDRAM_BASE | BATU_BL_256M | BATU_VS | BATU_VP)
292 #define CFG_DBAT0L CFG_IBAT1L
293 #define CFG_DBAT0U CFG_IBAT1U
294
295 /* address range for flashes */
296 #define CFG_IBAT1L (CFG_FLASH_BASE | BATL_RW | BATL_CACHEINHIBIT)
297 #define CFG_IBAT1U (CFG_FLASH_BASE | BATU_BL_16M | BATU_VS | BATU_VP)
298 #define CFG_DBAT1L CFG_IBAT1L
299 #define CFG_DBAT1U CFG_IBAT1U
300
301 /* ISA IO space */
302 #define CFG_IBAT2L (CFG_ISA_IO | BATL_RW | BATL_CACHEINHIBIT)
303 #define CFG_IBAT2U (CFG_ISA_IO | BATU_BL_16M | BATU_VS | BATU_VP)
304 #define CFG_DBAT2L CFG_IBAT2L
305 #define CFG_DBAT2U CFG_IBAT2U
306
307 /* ISA memory space */
308 #define CFG_IBAT3L (CFG_ISA_MEM | BATL_RW | BATL_CACHEINHIBIT)
309 #define CFG_IBAT3U (CFG_ISA_MEM | BATU_BL_16M | BATU_VS | BATU_VP)
310 #define CFG_DBAT3L CFG_IBAT3L
311 #define CFG_DBAT3U CFG_IBAT3U
312
313 #endif
314
315 /*
316  * Speed settings are board specific
317  */
318 #define CFG_BUS_HZ              100000000
319 #define CFG_CPU_CLK             400000000
320 #define CFG_BUS_CLK             CFG_BUS_HZ
321
322 /*
323  * For booting Linux, the board info and command line data
324  * have to be in the first 8 MB of memory, since this is
325  * the maximum mapped by the Linux kernel during initialization.
326  */
327 #define CFG_BOOTMAPSZ           (8 << 20)           /* Initial Memory map for Linux */
328
329 /*
330  * Cache Configuration
331  */
332 #define CFG_CACHELINE_SIZE        32    /* For all MPC74xx CPUs */
333 #if defined(CONFIG_CMD_KGDB)
334 #define CFG_CACHELINE_SHIFT        5    /* log base 2 of the above value */
335 #endif
336
337 /*
338  * L2CR setup -- make sure this is right for your board!
339  * look in include/74xx_7xx.h for the defines used here
340  */
341
342 #define CFG_L2
343
344 #if 1
345 #define L2_INIT     0       /* cpu 750 CXe*/
346 #else
347 #define L2_INIT     (L2CR_L2SIZ_2M | L2CR_L2CLK_3 | L2CR_L2RAM_BURST | \
348                      L2CR_L2OH_5   | L2CR_L2CTL | L2CR_L2WT)
349 #endif
350 #define L2_ENABLE   (L2_INIT | L2CR_L2E)
351
352 /*
353  * Internal Definitions
354  *
355  * Boot Flags
356  */
357 #define BOOTFLAG_COLD           0x01    /* Normal Power-On: Boot from FLASH */
358 #define BOOTFLAG_WARM           0x02    /* Software reboot */
359
360 #define CONFIG_NET_MULTI        /* Multi ethernet cards support */
361 #define CONFIG_EEPRO100
362 #define CFG_RX_ETH_BUFFER       8               /* use 8 rx buffer on eepro100  */
363 #define CONFIG_EEPRO100_SROM_WRITE
364
365 #endif    /* __CONFIG_H */