Fix SysClk handling for PPChameleon and CATcenter boards
[platform/kernel/u-boot.git] / include / configs / CATcenter.h
1 /*
2  * ueberarbeitet durch Christoph Seyfert
3  *
4  * (C) Copyright 2004 DENX Software Engineering,
5  *     Wolfgang Grandegger <wg@denx.de>
6  * (C) Copyright 2003
7  *     DAVE Srl
8  *
9  * http://www.dave-tech.it
10  * http://www.wawnet.biz
11  * mailto:info@wawnet.biz
12  *
13  * Credits: Stefan Roese, Wolfgang Denk
14  *
15  * This program is free software; you can redistribute it and/or
16  * modify it under the terms of the GNU General Public License as
17  * published by the Free Software Foundation; either version 2 of
18  * the License, or (at your option) any later version.
19  *
20  * This program is distributed in the hope that it will be useful,
21  * but WITHOUT ANY WARRANTY; without even the implied warranty of
22  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
23  * GNU General Public License for more details.
24  *
25  * You should have received a copy of the GNU General Public License
26  * along with this program; if not, write to the Free Software
27  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
28  * MA 02111-1307 USA
29  */
30
31 /*
32  * board/config.h - configuration options, board specific
33  */
34
35 #ifndef __CONFIG_H
36 #define __CONFIG_H
37
38 #define CONFIG_PPCHAMELEON_MODULE_BA    0       /* Basic    Model */
39 #define CONFIG_PPCHAMELEON_MODULE_ME    1       /* Medium   Model */
40 #define CONFIG_PPCHAMELEON_MODULE_HI    2       /* High-End Model */
41 #ifndef CONFIG_PPCHAMELEON_MODULE_MODEL
42 #define CONFIG_PPCHAMELEON_MODULE_MODEL CONFIG_PPCHAMELEON_MODULE_BA
43 #endif
44
45 /* Only one of the following two symbols must be defined (default is 25 MHz)
46  * CONFIG_PPCHAMELEON_CLK_25
47  * CONFIG_PPCHAMELEON_CLK_33
48  */
49 #if (!defined(CONFIG_PPCHAMELEON_CLK_25) && !defined(CONFIG_PPCHAMELEON_CLK_33))
50 #define CONFIG_PPCHAMELEON_CLK_25
51 #endif
52
53 #if (defined(CONFIG_PPCHAMELEON_CLK_25) && defined(CONFIG_PPCHAMELEON_CLK_33))
54 #error "* Two external frequencies (SysClk) are defined! *"
55 #endif
56
57 #undef CONFIG_PPCHAMELEON_SMI712
58
59 /*
60  * Debug stuff
61  */
62 #undef  __DEBUG_START_FROM_SRAM__
63 #define __DISABLE_MACHINE_EXCEPTION__
64
65 #ifdef __DEBUG_START_FROM_SRAM__
66 #define CFG_DUMMY_FLASH_SIZE            1024*1024*4
67 #endif
68
69 /*
70  * High Level Configuration Options
71  * (easy to change)
72  */
73
74 #define CONFIG_405EP            1       /* This is a PPC405 CPU         */
75 #define CONFIG_4xx              1       /* ...member of PPC4xx family   */
76 #define CONFIG_PPCHAMELEONEVB   1       /* ...on a PPChameleonEVB board */
77
78 #define CONFIG_BOARD_EARLY_INIT_F 1     /* call board_early_init_f()    */
79 #define CONFIG_MISC_INIT_R      1       /* call misc_init_r()           */
80
81 #ifdef CONFIG_PPCHAMELEON_CLK_25
82 # define CONFIG_SYS_CLK_FREQ    25000000 /* external frequency to pll   */
83 #elif (defined (CONFIG_PPCHAMELEON_CLK_33))
84 #define CONFIG_SYS_CLK_FREQ     33333333 /* external frequency to pll   */
85 #else
86 # error "* External frequency (SysClk) not defined! *"
87 #endif
88
89 #define CONFIG_UART1_CONSOLE    1       /* Use second UART              */
90 #define CONFIG_BAUDRATE         115200
91 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds     */
92
93 #define CONFIG_VERSION_VARIABLE 1       /* add version variable         */
94 #define CONFIG_IDENT_STRING     "1"
95
96 #undef  CONFIG_BOOTARGS
97
98 /* Ethernet stuff */
99 #define CONFIG_ENV_OVERWRITE /* Let the user to change the Ethernet MAC addresses */
100 #define CONFIG_ETHADDR  00:50:C2:1E:AF:FE
101 #define CONFIG_ETH1ADDR 00:50:C2:1E:AF:FD
102
103 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
104 #define CFG_LOADS_BAUD_CHANGE   1       /* allow baudrate change        */
105
106
107 #undef CONFIG_EXT_PHY
108 #define CONFIG_NET_MULTI        1
109
110 #define CONFIG_MII              1       /* MII PHY management           */
111 #ifndef  CONFIG_EXT_PHY
112 #define CONFIG_PHY_ADDR         0       /* EMAC0 PHY address            */
113 #define CONFIG_PHY1_ADDR        1       /* EMAC1 PHY address            */
114 #else
115 #define CONFIG_PHY_ADDR         2       /* PHY address                  */
116 #endif
117 #define CONFIG_PHY_CLK_FREQ     EMAC_STACR_CLK_66MHZ
118
119 #define CONFIG_COMMANDS       ( CONFIG_CMD_DFL  | \
120                                 CFG_CMD_ELF     | \
121                                 CFG_CMD_EEPROM  | \
122                                 CFG_CMD_I2C     | \
123                                 CFG_CMD_IRQ     | \
124                                 CFG_CMD_JFFS2   | \
125                                 CFG_CMD_MII     | \
126                                 CFG_CMD_NAND    )
127
128 #define CONFIG_MAC_PARTITION
129 #define CONFIG_DOS_PARTITION
130
131 /* this must be included AFTER the definition of CONFIG_COMMANDS (if any) */
132 #include <cmd_confdefs.h>
133
134 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
135
136 #define CONFIG_RTC_MC146818             /* DS1685 is MC146818 compatible*/
137 #define CFG_RTC_REG_BASE_ADDR    0xF0000500 /* RTC Base Address         */
138
139 #define CONFIG_SDRAM_BANK0      1       /* init onboard SDRAM bank 0    */
140
141 /*
142  * Miscellaneous configurable options
143  */
144 #define CFG_LONGHELP                    /* undef to save memory         */
145 #define CFG_PROMPT              "=> "   /* Monitor Command Prompt       */
146
147 #define CFG_HUSH_PARSER                 /* use "hush" command parser    */
148 #ifdef  CFG_HUSH_PARSER
149 #define CFG_PROMPT_HUSH_PS2     "> "
150 #endif
151
152 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
153 #define CFG_CBSIZE      1024            /* Console I/O Buffer Size      */
154 #else
155 #define CFG_CBSIZE      256             /* Console I/O Buffer Size      */
156 #endif
157 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
158 #define CFG_MAXARGS     16              /* max number of command args   */
159 #define CFG_BARGSIZE    CFG_CBSIZE      /* Boot Argument Buffer Size    */
160
161 #define CFG_DEVICE_NULLDEV      1       /* include nulldev device       */
162
163 #define CFG_CONSOLE_INFO_QUIET  1       /* don't print console @ startup*/
164
165 #define CFG_MEMTEST_START       0x0400000       /* memtest works on     */
166 #define CFG_MEMTEST_END         0x0C00000       /* 4 ... 12 MB in DRAM  */
167
168 #undef  CFG_EXT_SERIAL_CLOCK            /* no external serial clock used */
169 #define CFG_IGNORE_405_UART_ERRATA_59   /* ignore ppc405gp errata #59   */
170 #define CFG_BASE_BAUD           691200
171
172 /* The following table includes the supported baudrates */
173 #define CFG_BAUDRATE_TABLE      \
174         { 300, 600, 1200, 2400, 4800, 9600, 19200, 38400,     \
175          57600, 115200, 230400, 460800, 921600 }
176
177 #define CFG_LOAD_ADDR   0x100000        /* default load address */
178 #define CFG_EXTBDINFO   1               /* To use extended board_into (bd_t) */
179
180 #define CFG_HZ          1000            /* decrementer freq: 1 ms ticks */
181
182 #define CONFIG_ZERO_BOOTDELAY_CHECK     /* check for keypress on bootdelay==0 */
183
184 /*-----------------------------------------------------------------------
185  * NAND-FLASH stuff
186  *-----------------------------------------------------------------------
187  */
188 #define CFG_NAND0_BASE 0xFF400000
189 #define CFG_NAND1_BASE 0xFF000000
190
191 /* For CATcenter there is only NAND on the module */
192 #define CFG_MAX_NAND_DEVICE     1       /* Max number of NAND devices           */
193 #define SECTORSIZE 512
194 #define NAND_NO_RB
195
196 #define ADDR_COLUMN 1
197 #define ADDR_PAGE 2
198 #define ADDR_COLUMN_PAGE 3
199
200 #define NAND_ChipID_UNKNOWN     0x00
201 #define NAND_MAX_FLOORS 1
202 #define NAND_MAX_CHIPS 1
203
204 #define CFG_NAND0_CE  (0x80000000 >> 1)  /* our CE is GPIO1 */
205 #define CFG_NAND0_CLE (0x80000000 >> 2)  /* our CLE is GPIO2 */
206 #define CFG_NAND0_ALE (0x80000000 >> 3)  /* our ALE is GPIO3 */
207 #define CFG_NAND0_RDY (0x80000000 >> 4)  /* our RDY is GPIO4 */
208
209 #define CFG_NAND1_CE  (0x80000000 >> 14)  /* our CE is GPIO14 */
210 #define CFG_NAND1_CLE (0x80000000 >> 15)  /* our CLE is GPIO15 */
211 #define CFG_NAND1_ALE (0x80000000 >> 16)  /* our ALE is GPIO16 */
212 #define CFG_NAND1_RDY (0x80000000 >> 31)  /* our RDY is GPIO31 */
213
214
215 #define NAND_DISABLE_CE(nand) do \
216 { \
217         switch((unsigned long)(((struct nand_chip *)nand)->IO_ADDR)) \
218         { \
219             case CFG_NAND0_BASE: \
220                 out32(GPIO0_OR, in32(GPIO0_OR) | CFG_NAND0_CE); \
221                 break; \
222             case CFG_NAND1_BASE: \
223                 out32(GPIO0_OR, in32(GPIO0_OR) | CFG_NAND1_CE); \
224                 break; \
225         } \
226 } while(0)
227
228 #define NAND_ENABLE_CE(nand) do \
229 { \
230         switch((unsigned long)(((struct nand_chip *)nand)->IO_ADDR)) \
231         { \
232             case CFG_NAND0_BASE: \
233                 out32(GPIO0_OR, in32(GPIO0_OR) & ~CFG_NAND0_CE); \
234                 break; \
235             case CFG_NAND1_BASE: \
236                 out32(GPIO0_OR, in32(GPIO0_OR) & ~CFG_NAND1_CE); \
237                 break; \
238         } \
239 } while(0)
240
241
242 #define NAND_CTL_CLRALE(nandptr) do \
243 { \
244         switch((unsigned long)nandptr) \
245         { \
246             case CFG_NAND0_BASE: \
247                 out32(GPIO0_OR, in32(GPIO0_OR) & ~CFG_NAND0_ALE); \
248                 break; \
249             case CFG_NAND1_BASE: \
250                 out32(GPIO0_OR, in32(GPIO0_OR) & ~CFG_NAND1_ALE); \
251                 break; \
252         } \
253 } while(0)
254
255 #define NAND_CTL_SETALE(nandptr) do \
256 { \
257         switch((unsigned long)nandptr) \
258         { \
259             case CFG_NAND0_BASE: \
260                 out32(GPIO0_OR, in32(GPIO0_OR) | CFG_NAND0_ALE); \
261                 break; \
262             case CFG_NAND1_BASE: \
263                 out32(GPIO0_OR, in32(GPIO0_OR) | CFG_NAND1_ALE); \
264                 break; \
265         } \
266 } while(0)
267
268 #define NAND_CTL_CLRCLE(nandptr) do \
269 { \
270         switch((unsigned long)nandptr) \
271         { \
272             case CFG_NAND0_BASE: \
273                 out32(GPIO0_OR, in32(GPIO0_OR) & ~CFG_NAND0_CLE); \
274                 break; \
275             case CFG_NAND1_BASE: \
276                 out32(GPIO0_OR, in32(GPIO0_OR) & ~CFG_NAND1_CLE); \
277                 break; \
278         } \
279 } while(0)
280
281 #define NAND_CTL_SETCLE(nandptr) do { \
282         switch((unsigned long)nandptr) { \
283         case CFG_NAND0_BASE: \
284                 out32(GPIO0_OR, in32(GPIO0_OR) | CFG_NAND0_CLE); \
285                 break; \
286         case CFG_NAND1_BASE: \
287                 out32(GPIO0_OR, in32(GPIO0_OR) | CFG_NAND1_CLE); \
288                 break; \
289         } \
290 } while(0)
291
292 #ifdef NAND_NO_RB
293 /* constant delay (see also tR in the datasheet) */
294 #define NAND_WAIT_READY(nand) do { \
295         udelay(12); \
296 } while (0)
297 #else
298 /* use the R/B pin */
299 /* TBD */
300 #endif
301
302 #define WRITE_NAND_COMMAND(d, adr) do{ *(volatile __u8 *)((unsigned long)adr) = (__u8)(d); } while(0)
303 #define WRITE_NAND_ADDRESS(d, adr) do{ *(volatile __u8 *)((unsigned long)adr) = (__u8)(d); } while(0)
304 #define WRITE_NAND(d, adr) do{ *(volatile __u8 *)((unsigned long)adr) = (__u8)d; } while(0)
305 #define READ_NAND(adr) ((volatile unsigned char)(*(volatile __u8 *)(unsigned long)adr))
306
307 /*-----------------------------------------------------------------------
308  * PCI stuff
309  *-----------------------------------------------------------------------
310  */
311 #if 0   /* No PCI on CATcenter */
312 #define PCI_HOST_ADAPTER 0              /* configure as pci adapter     */
313 #define PCI_HOST_FORCE  1               /* configure as pci host        */
314 #define PCI_HOST_AUTO   2               /* detected via arbiter enable  */
315
316 #define CONFIG_PCI                      /* include pci support          */
317 #define CONFIG_PCI_HOST PCI_HOST_FORCE   /* select pci host function     */
318 #undef  CONFIG_PCI_PNP                  /* do pci plug-and-play         */
319                                         /* resource configuration       */
320
321 #define CONFIG_PCI_SCAN_SHOW            /* print pci devices @ startup  */
322
323 #define CFG_PCI_SUBSYS_VENDORID 0x1014  /* PCI Vendor ID: IBM   */
324 #define CFG_PCI_SUBSYS_DEVICEID 0x0000  /* PCI Device ID: ---   */
325 #define CFG_PCI_CLASSCODE       0x0b20  /* PCI Class Code: Processor/PPC*/
326
327 #define CFG_PCI_PTM1LA  0x00000000      /* point to sdram               */
328 #define CFG_PCI_PTM1MS  0xfc000001      /* 64MB, enable hard-wired to 1 */
329 #define CFG_PCI_PTM1PCI 0x00000000      /* Host: use this pci address   */
330 #define CFG_PCI_PTM2LA  0xffc00000      /* point to flash               */
331 #define CFG_PCI_PTM2MS  0xffc00001      /* 4MB, enable                  */
332 #define CFG_PCI_PTM2PCI 0x04000000      /* Host: use this pci address   */
333 #endif  /* No PCI */
334
335 /*-----------------------------------------------------------------------
336  * Start addresses for the final memory configuration
337  * (Set up by the startup code)
338  * Please note that CFG_SDRAM_BASE _must_ start at 0
339  */
340 #define CFG_SDRAM_BASE          0x00000000
341 #define CFG_FLASH_BASE          0xFFFC0000
342 #define CFG_MONITOR_BASE        CFG_FLASH_BASE
343 #define CFG_MONITOR_LEN         (256 * 1024)    /* Reserve 256 kB for Monitor   */
344 #define CFG_MALLOC_LEN          (256 * 1024)    /* Reserve 256 kB for malloc()  */
345
346 /*
347  * For booting Linux, the board info and command line data
348  * have to be in the first 8 MB of memory, since this is
349  * the maximum mapped by the Linux kernel during initialization.
350  */
351 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
352 /*-----------------------------------------------------------------------
353  * FLASH organization
354  */
355 #define CFG_MAX_FLASH_BANKS     1       /* max number of memory banks           */
356 #define CFG_MAX_FLASH_SECT      256     /* max number of sectors on one chip    */
357
358 #define CFG_FLASH_ERASE_TOUT    120000  /* Timeout for Flash Erase (in ms)      */
359 #define CFG_FLASH_WRITE_TOUT    1000    /* Timeout for Flash Write (in ms)      */
360
361 #define CFG_FLASH_WORD_SIZE     unsigned short  /* flash word size (width)      */
362 #define CFG_FLASH_ADDR0         0x5555  /* 1st address for flash config cycles  */
363 #define CFG_FLASH_ADDR1         0x2AAA  /* 2nd address for flash config cycles  */
364 /*
365  * The following defines are added for buggy IOP480 byte interface.
366  * All other boards should use the standard values (CPCI405 etc.)
367  */
368 #define CFG_FLASH_READ0         0x0000  /* 0 is standard                        */
369 #define CFG_FLASH_READ1         0x0001  /* 1 is standard                        */
370 #define CFG_FLASH_READ2         0x0002  /* 2 is standard                        */
371
372 #define CFG_FLASH_EMPTY_INFO            /* print 'E' for empty sector on flinfo */
373
374 #if 0 /* test-only */
375 #define CFG_JFFS2_FIRST_BANK    0       /* use for JFFS2                        */
376 #define CFG_JFFS2_NUM_BANKS     1       /* ! second bank contains U-Boot        */
377 #endif
378
379 /*-----------------------------------------------------------------------
380  * Environment Variable setup
381  */
382 #define CFG_ENV_IS_IN_FLASH     1       /* use FLASH for environment vars */
383 #define CFG_ENV_ADDR            0xFFFF8000      /* environment starts at the first small sector */
384 #define CFG_ENV_SECT_SIZE       0x2000  /* 8196 bytes may be used for env vars*/
385 #define CFG_ENV_ADDR_REDUND     0xFFFFA000
386 #define CFG_ENV_SIZE_REDUND     0x2000
387
388 #define CFG_NVRAM_BASE_ADDR     0xF0000500              /* NVRAM base address   */
389 #define CFG_NVRAM_SIZE          242                     /* NVRAM size           */
390
391 /*-----------------------------------------------------------------------
392  * I2C EEPROM (CAT24WC16) for environment
393  */
394 #define CONFIG_HARD_I2C                 /* I2c with hardware support */
395 #define CFG_I2C_SPEED           400000  /* I2C speed and slave address */
396 #define CFG_I2C_SLAVE           0x7F
397
398 #define CFG_I2C_EEPROM_ADDR     0x50    /* EEPROM CAT28WC08             */
399 #define CFG_I2C_EEPROM_ADDR_LEN 1       /* Bytes of address             */
400 /* mask of address bits that overflow into the "EEPROM chip address"    */
401 /*#define CFG_I2C_EEPROM_ADDR_OVERFLOW  0x07*/
402 #define CFG_EEPROM_PAGE_WRITE_BITS 4    /* The Catalyst CAT24WC08 has   */
403                                         /* 16 byte page write mode using*/
404                                         /* last 4 bits of the address   */
405 #define CFG_EEPROM_PAGE_WRITE_DELAY_MS  10   /* and takes up to 10 msec */
406 #define CFG_EEPROM_PAGE_WRITE_ENABLE
407
408 /*-----------------------------------------------------------------------
409  * Cache Configuration
410  */
411 #define CFG_DCACHE_SIZE         16384   /* For IBM 405 CPUs, older 405 ppc's    */
412                                         /* have only 8kB, 16kB is save here     */
413 #define CFG_CACHELINE_SIZE      32      /* ...                  */
414 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
415 #define CFG_CACHELINE_SHIFT     5       /* log base 2 of the above value        */
416 #endif
417
418 /*
419  * Init Memory Controller:
420  *
421  * BR0/1 and OR0/1 (FLASH)
422  */
423
424 #define FLASH_BASE0_PRELIM      0xFFC00000      /* FLASH bank #0        */
425
426 /*-----------------------------------------------------------------------
427  * External Bus Controller (EBC) Setup
428  */
429
430 /* Memory Bank 0 (Flash Bank 0, NOR-FLASH) initialization                       */
431 #define CFG_EBC_PB0AP           0x92015480
432 #define CFG_EBC_PB0CR           0xFFC5A000  /* BAS=0xFFC,BS=4MB,BU=R/W,BW=16bit */
433
434 /* Memory Bank 1 (External SRAM) initialization                                 */
435 /* Since this must replace NOR Flash, we use the same settings for CS0          */
436 #define CFG_EBC_PB1AP           0x92015480
437 #define CFG_EBC_PB1CR           0xFF85A000  /* BAS=0xFF8,BS=4MB,BU=R/W,BW=8bit  */
438
439 /* Memory Bank 2 (Flash Bank 1, NAND-FLASH) initialization                      */
440 #define CFG_EBC_PB2AP           0x92015480
441 #define CFG_EBC_PB2CR           0xFF458000  /* BAS=0xFF4,BS=4MB,BU=R/W,BW=8bit  */
442
443 /* Memory Bank 3 (Flash Bank 2, NAND-FLASH) initialization                      */
444 #define CFG_EBC_PB3AP           0x92015480
445 #define CFG_EBC_PB3CR           0xFF058000  /* BAS=0xFF0,BS=4MB,BU=R/W,BW=8bit  */
446
447 #ifdef CONFIG_PPCHAMELEON_SMI712
448 /*
449  * Video console (graphic: SMI LynxEM)
450  */
451 #define CONFIG_VIDEO
452 #define CONFIG_CFB_CONSOLE
453 #define CONFIG_VIDEO_SMI_LYNXEM
454 #define CONFIG_VIDEO_LOGO
455 /*#define CONFIG_VIDEO_BMP_LOGO*/
456 #define CONFIG_CONSOLE_EXTRA_INFO
457 #define CONFIG_VGA_AS_SINGLE_DEVICE
458 /* This is the base address (on 405EP-side) used to generate I/O accesses on PCI bus */
459 #define CFG_ISA_IO 0xE8000000
460 /* see also drivers/videomodes.c */
461 #define CFG_DEFAULT_VIDEO_MODE 0x303
462 #endif
463
464 /*-----------------------------------------------------------------------
465  * FPGA stuff
466  */
467 /* FPGA internal regs */
468 #define CFG_FPGA_MODE           0x00
469 #define CFG_FPGA_STATUS         0x02
470 #define CFG_FPGA_TS             0x04
471 #define CFG_FPGA_TS_LOW         0x06
472 #define CFG_FPGA_TS_CAP0        0x10
473 #define CFG_FPGA_TS_CAP0_LOW    0x12
474 #define CFG_FPGA_TS_CAP1        0x14
475 #define CFG_FPGA_TS_CAP1_LOW    0x16
476 #define CFG_FPGA_TS_CAP2        0x18
477 #define CFG_FPGA_TS_CAP2_LOW    0x1a
478 #define CFG_FPGA_TS_CAP3        0x1c
479 #define CFG_FPGA_TS_CAP3_LOW    0x1e
480
481 /* FPGA Mode Reg */
482 #define CFG_FPGA_MODE_CF_RESET  0x0001
483 #define CFG_FPGA_MODE_TS_IRQ_ENABLE 0x0100
484 #define CFG_FPGA_MODE_TS_IRQ_CLEAR  0x1000
485 #define CFG_FPGA_MODE_TS_CLEAR  0x2000
486
487 /* FPGA Status Reg */
488 #define CFG_FPGA_STATUS_DIP0    0x0001
489 #define CFG_FPGA_STATUS_DIP1    0x0002
490 #define CFG_FPGA_STATUS_DIP2    0x0004
491 #define CFG_FPGA_STATUS_FLASH   0x0008
492 #define CFG_FPGA_STATUS_TS_IRQ  0x1000
493
494 #define CFG_FPGA_SPARTAN2       1               /* using Xilinx Spartan 2 now   */
495 #define CFG_FPGA_MAX_SIZE       128*1024        /* 128kByte is enough for XC2S50E*/
496
497 /* FPGA program pin configuration */
498 #define CFG_FPGA_PRG            0x04000000      /* FPGA program pin (ppc output) */
499 #define CFG_FPGA_CLK            0x02000000      /* FPGA clk pin (ppc output)    */
500 #define CFG_FPGA_DATA           0x01000000      /* FPGA data pin (ppc output)   */
501 #define CFG_FPGA_INIT           0x00010000      /* FPGA init pin (ppc input)    */
502 #define CFG_FPGA_DONE           0x00008000      /* FPGA done pin (ppc input)    */
503
504 /*-----------------------------------------------------------------------
505  * Definitions for initial stack pointer and data area (in data cache)
506  */
507 /* use on chip memory ( OCM ) for temperary stack until sdram is tested */
508 #define CFG_TEMP_STACK_OCM      1
509
510 /* On Chip Memory location */
511 #define CFG_OCM_DATA_ADDR       0xF8000000
512 #define CFG_OCM_DATA_SIZE       0x1000
513 #define CFG_INIT_RAM_ADDR       CFG_OCM_DATA_ADDR /* inside of SDRAM            */
514 #define CFG_INIT_RAM_END        CFG_OCM_DATA_SIZE /* End of used area in RAM    */
515
516 #define CFG_GBL_DATA_SIZE      128  /* size in bytes reserved for initial data */
517 #define CFG_GBL_DATA_OFFSET    (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
518 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
519
520 /*-----------------------------------------------------------------------
521  * Definitions for GPIO setup (PPC405EP specific)
522  *
523  * GPIO0[0]     - External Bus Controller BLAST output
524  * GPIO0[1-9]   - Instruction trace outputs -> GPIO
525  * GPIO0[10-13] - External Bus Controller CS_1 - CS_4 outputs
526  * GPIO0[14-16] - External Bus Controller ABUS3-ABUS5 outputs -> GPIO
527  * GPIO0[17-23] - External Interrupts IRQ0 - IRQ6 inputs
528  * GPIO0[24-27] - UART0 control signal inputs/outputs
529  * GPIO0[28-29] - UART1 data signal input/output
530  * GPIO0[30]    - EMAC0 input
531  * GPIO0[31]    - EMAC1 reject packet as output
532  */
533 #define CFG_GPIO0_OSRH          0x40000550
534 #define CFG_GPIO0_OSRL          0x00000110
535 #define CFG_GPIO0_ISR1H         0x00000000
536 /*#define CFG_GPIO0_ISR1L       0x15555445*/
537 #define CFG_GPIO0_ISR1L         0x15555444
538 #define CFG_GPIO0_TSRH          0x00000000
539 #define CFG_GPIO0_TSRL          0x00000000
540 #define CFG_GPIO0_TCR           0xF7FF8014
541
542 /*
543  * Internal Definitions
544  *
545  * Boot Flags
546  */
547 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH     */
548 #define BOOTFLAG_WARM   0x02            /* Software reboot                      */
549
550
551 #define CONFIG_NO_SERIAL_EEPROM
552
553 /*--------------------------------------------------------------------*/
554
555 #ifdef CONFIG_NO_SERIAL_EEPROM
556
557 /*
558 !-----------------------------------------------------------------------
559 ! Defines for entry options.
560 ! Note: Because the 405EP SDRAM controller does not support ECC, ECC DIMMs that
561 !       are plugged in the board will be utilized as non-ECC DIMMs.
562 !-----------------------------------------------------------------------
563 */
564 #undef          AUTO_MEMORY_CONFIG
565 #define         DIMM_READ_ADDR 0xAB
566 #define         DIMM_WRITE_ADDR 0xAA
567
568 #define CPC0_PLLMR0  (CNTRL_DCR_BASE+0x0)  /* PLL mode 0 register               */
569 #define CPC0_BOOT    (CNTRL_DCR_BASE+0x1)  /* Chip Clock Status register        */
570 #define CPC0_CR1     (CNTRL_DCR_BASE+0x2)  /* Chip Control 1 register           */
571 #define CPC0_EPRCSR  (CNTRL_DCR_BASE+0x3)  /* EMAC PHY Rcv Clk Src register     */
572 #define CPC0_PLLMR1  (CNTRL_DCR_BASE+0x4)  /* PLL mode 1 register               */
573 #define CPC0_UCR     (CNTRL_DCR_BASE+0x5)  /* UART Control register             */
574 #define CPC0_SRR     (CNTRL_DCR_BASE+0x6)  /* Soft Reset register               */
575 #define CPC0_JTAGID  (CNTRL_DCR_BASE+0x7)  /* JTAG ID register                  */
576 #define CPC0_SPARE   (CNTRL_DCR_BASE+0x8)  /* Spare DCR                         */
577 #define CPC0_PCI     (CNTRL_DCR_BASE+0x9)  /* PCI Control register              */
578
579 /* Defines for CPC0_PLLMR1 Register fields */
580 #define PLL_ACTIVE              0x80000000
581 #define CPC0_PLLMR1_SSCS        0x80000000
582 #define PLL_RESET               0x40000000
583 #define CPC0_PLLMR1_PLLR        0x40000000
584     /* Feedback multiplier */
585 #define PLL_FBKDIV              0x00F00000
586 #define CPC0_PLLMR1_FBDV        0x00F00000
587 #define PLL_FBKDIV_16           0x00000000
588 #define PLL_FBKDIV_1            0x00100000
589 #define PLL_FBKDIV_2            0x00200000
590 #define PLL_FBKDIV_3            0x00300000
591 #define PLL_FBKDIV_4            0x00400000
592 #define PLL_FBKDIV_5            0x00500000
593 #define PLL_FBKDIV_6            0x00600000
594 #define PLL_FBKDIV_7            0x00700000
595 #define PLL_FBKDIV_8            0x00800000
596 #define PLL_FBKDIV_9            0x00900000
597 #define PLL_FBKDIV_10           0x00A00000
598 #define PLL_FBKDIV_11           0x00B00000
599 #define PLL_FBKDIV_12           0x00C00000
600 #define PLL_FBKDIV_13           0x00D00000
601 #define PLL_FBKDIV_14           0x00E00000
602 #define PLL_FBKDIV_15           0x00F00000
603     /* Forward A divisor */
604 #define PLL_FWDDIVA             0x00070000
605 #define CPC0_PLLMR1_FWDVA       0x00070000
606 #define PLL_FWDDIVA_8           0x00000000
607 #define PLL_FWDDIVA_7           0x00010000
608 #define PLL_FWDDIVA_6           0x00020000
609 #define PLL_FWDDIVA_5           0x00030000
610 #define PLL_FWDDIVA_4           0x00040000
611 #define PLL_FWDDIVA_3           0x00050000
612 #define PLL_FWDDIVA_2           0x00060000
613 #define PLL_FWDDIVA_1           0x00070000
614     /* Forward B divisor */
615 #define PLL_FWDDIVB             0x00007000
616 #define CPC0_PLLMR1_FWDVB       0x00007000
617 #define PLL_FWDDIVB_8           0x00000000
618 #define PLL_FWDDIVB_7           0x00001000
619 #define PLL_FWDDIVB_6           0x00002000
620 #define PLL_FWDDIVB_5           0x00003000
621 #define PLL_FWDDIVB_4           0x00004000
622 #define PLL_FWDDIVB_3           0x00005000
623 #define PLL_FWDDIVB_2           0x00006000
624 #define PLL_FWDDIVB_1           0x00007000
625     /* PLL tune bits */
626 #define PLL_TUNE_MASK           0x000003FF
627 #define PLL_TUNE_2_M_3          0x00000133      /*  2 <= M <= 3                 */
628 #define PLL_TUNE_4_M_6          0x00000134      /*  3 <  M <= 6                 */
629 #define PLL_TUNE_7_M_10         0x00000138      /*  6 <  M <= 10                */
630 #define PLL_TUNE_11_M_14        0x0000013C      /* 10 <  M <= 14                */
631 #define PLL_TUNE_15_M_40        0x0000023E      /* 14 <  M <= 40                */
632 #define PLL_TUNE_VCO_LOW        0x00000000      /* 500MHz <= VCO <=  800MHz     */
633 #define PLL_TUNE_VCO_HI         0x00000080      /* 800MHz <  VCO <= 1000MHz     */
634
635 /* Defines for CPC0_PLLMR0 Register fields */
636     /* CPU divisor */
637 #define PLL_CPUDIV              0x00300000
638 #define CPC0_PLLMR0_CCDV        0x00300000
639 #define PLL_CPUDIV_1            0x00000000
640 #define PLL_CPUDIV_2            0x00100000
641 #define PLL_CPUDIV_3            0x00200000
642 #define PLL_CPUDIV_4            0x00300000
643     /* PLB divisor */
644 #define PLL_PLBDIV              0x00030000
645 #define CPC0_PLLMR0_CBDV        0x00030000
646 #define PLL_PLBDIV_1            0x00000000
647 #define PLL_PLBDIV_2            0x00010000
648 #define PLL_PLBDIV_3            0x00020000
649 #define PLL_PLBDIV_4            0x00030000
650     /* OPB divisor */
651 #define PLL_OPBDIV              0x00003000
652 #define CPC0_PLLMR0_OPDV        0x00003000
653 #define PLL_OPBDIV_1            0x00000000
654 #define PLL_OPBDIV_2            0x00001000
655 #define PLL_OPBDIV_3            0x00002000
656 #define PLL_OPBDIV_4            0x00003000
657     /* EBC divisor */
658 #define PLL_EXTBUSDIV           0x00000300
659 #define CPC0_PLLMR0_EPDV        0x00000300
660 #define PLL_EXTBUSDIV_2         0x00000000
661 #define PLL_EXTBUSDIV_3         0x00000100
662 #define PLL_EXTBUSDIV_4         0x00000200
663 #define PLL_EXTBUSDIV_5         0x00000300
664     /* MAL divisor */
665 #define PLL_MALDIV              0x00000030
666 #define CPC0_PLLMR0_MPDV        0x00000030
667 #define PLL_MALDIV_1            0x00000000
668 #define PLL_MALDIV_2            0x00000010
669 #define PLL_MALDIV_3            0x00000020
670 #define PLL_MALDIV_4            0x00000030
671     /* PCI divisor */
672 #define PLL_PCIDIV              0x00000003
673 #define CPC0_PLLMR0_PPFD        0x00000003
674 #define PLL_PCIDIV_1            0x00000000
675 #define PLL_PCIDIV_2            0x00000001
676 #define PLL_PCIDIV_3            0x00000002
677 #define PLL_PCIDIV_4            0x00000003
678
679 #ifdef CONFIG_PPCHAMELEON_CLK_25
680 /* CPU - PLB/SDRAM - EBC - OPB - PCI (assuming a 25.0 MHz input clock to the 405EP) */
681 #define PPCHAMELEON_PLLMR0_133_133_33_66_33      (PLL_CPUDIV_1 | PLL_PLBDIV_1 |  \
682                               PLL_OPBDIV_2 | PLL_EXTBUSDIV_4 |  \
683                               PLL_MALDIV_1 | PLL_PCIDIV_4)
684 #define PPCHAMELEON_PLLMR1_133_133_33_66_33      (PLL_FBKDIV_8  |  \
685                               PLL_FWDDIVA_6 | PLL_FWDDIVB_4 |  \
686                               PLL_TUNE_15_M_40 | PLL_TUNE_VCO_LOW)
687
688 #define PPCHAMELEON_PLLMR0_200_100_50_33 (PLL_CPUDIV_1 | PLL_PLBDIV_2 |  \
689                               PLL_OPBDIV_2 | PLL_EXTBUSDIV_3 |  \
690                               PLL_MALDIV_1 | PLL_PCIDIV_4)
691 #define PPCHAMELEON_PLLMR1_200_100_50_33 (PLL_FBKDIV_8  |  \
692                               PLL_FWDDIVA_4 | PLL_FWDDIVB_4 |  \
693                               PLL_TUNE_15_M_40 | PLL_TUNE_VCO_LOW)
694
695 #define PPCHAMELEON_PLLMR0_266_133_33_66_33 (PLL_CPUDIV_1 | PLL_PLBDIV_2 |      \
696                               PLL_OPBDIV_2 | PLL_EXTBUSDIV_4 |  \
697                               PLL_MALDIV_1 | PLL_PCIDIV_4)
698 #define PPCHAMELEON_PLLMR1_266_133_33_66_33 (PLL_FBKDIV_8  |  \
699                               PLL_FWDDIVA_3 | PLL_FWDDIVB_4 |  \
700                               PLL_TUNE_15_M_40 | PLL_TUNE_VCO_LOW)
701
702 #define PPCHAMELEON_PLLMR0_333_111_37_55_55 (PLL_CPUDIV_1 | PLL_PLBDIV_3 |      \
703                               PLL_OPBDIV_2 | PLL_EXTBUSDIV_3 |  \
704                               PLL_MALDIV_1 | PLL_PCIDIV_2)
705 #define PPCHAMELEON_PLLMR1_333_111_37_55_55 (PLL_FBKDIV_10      |  \
706                               PLL_FWDDIVA_3 | PLL_FWDDIVB_4 |  \
707                               PLL_TUNE_15_M_40 | PLL_TUNE_VCO_HI)
708
709 #elif (defined (CONFIG_PPCHAMELEON_CLK_33))
710
711 /* CPU - PLB/SDRAM - EBC - OPB - PCI (assuming a 33.3MHz input clock to the 405EP) */
712 #define PPCHAMELEON_PLLMR0_133_133_33_66_33      (PLL_CPUDIV_1 | PLL_PLBDIV_1 |  \
713                                   PLL_OPBDIV_2 | PLL_EXTBUSDIV_4 |      \
714                                   PLL_MALDIV_1 | PLL_PCIDIV_4)
715 #define PPCHAMELEON_PLLMR1_133_133_33_66_33      (PLL_FBKDIV_4  |  \
716                                   PLL_FWDDIVA_6 | PLL_FWDDIVB_6 |  \
717                                   PLL_TUNE_15_M_40 | PLL_TUNE_VCO_LOW)
718
719 #define PPCHAMELEON_PLLMR0_200_100_50_33 (PLL_CPUDIV_1 | PLL_PLBDIV_2 |  \
720                                   PLL_OPBDIV_2 | PLL_EXTBUSDIV_3 |      \
721                                   PLL_MALDIV_1 | PLL_PCIDIV_4)
722 #define PPCHAMELEON_PLLMR1_200_100_50_33 (PLL_FBKDIV_6  |  \
723                                   PLL_FWDDIVA_4 | PLL_FWDDIVB_4 |  \
724                                   PLL_TUNE_15_M_40 | PLL_TUNE_VCO_LOW)
725
726 #define PPCHAMELEON_PLLMR0_266_133_33_66_33 (PLL_CPUDIV_1 | PLL_PLBDIV_2 |      \
727                                   PLL_OPBDIV_2 | PLL_EXTBUSDIV_4 |      \
728                                   PLL_MALDIV_1 | PLL_PCIDIV_4)
729 #define PPCHAMELEON_PLLMR1_266_133_33_66_33 (PLL_FBKDIV_8  |  \
730                                   PLL_FWDDIVA_3 | PLL_FWDDIVB_3 |  \
731                                   PLL_TUNE_15_M_40 | PLL_TUNE_VCO_LOW)
732
733 #define PPCHAMELEON_PLLMR0_333_111_37_55_55 (PLL_CPUDIV_1 | PLL_PLBDIV_3 |      \
734                                   PLL_OPBDIV_2 | PLL_EXTBUSDIV_3 |      \
735                                   PLL_MALDIV_1 | PLL_PCIDIV_2)
736 #define PPCHAMELEON_PLLMR1_333_111_37_55_55 (PLL_FBKDIV_10      |  \
737                                   PLL_FWDDIVA_3 | PLL_FWDDIVB_3 |  \
738                                   PLL_TUNE_15_M_40 | PLL_TUNE_VCO_HI)
739
740 #else
741 #error "* External frequency (SysClk) not defined! *"
742 #endif
743
744 #if   (CONFIG_PPCHAMELEON_MODULE_MODEL == CONFIG_PPCHAMELEON_MODULE_HI)
745 /* Model HI */
746 #define PLLMR0_DEFAULT  PPCHAMELEON_PLLMR0_333_111_37_55_55
747 #define PLLMR1_DEFAULT  PPCHAMELEON_PLLMR1_333_111_37_55_55
748 #define CFG_OPB_FREQ    55555555
749 /* Model ME */
750 #elif (CONFIG_PPCHAMELEON_MODULE_MODEL == CONFIG_PPCHAMELEON_MODULE_ME)
751 #define PLLMR0_DEFAULT  PPCHAMELEON_PLLMR0_266_133_33_66_33
752 #define PLLMR1_DEFAULT  PPCHAMELEON_PLLMR1_266_133_33_66_33
753 #define CFG_OPB_FREQ    66666666
754 #else
755 /* Model BA (default) */
756 #define PLLMR0_DEFAULT  PPCHAMELEON_PLLMR0_133_133_33_66_33
757 #define PLLMR1_DEFAULT  PPCHAMELEON_PLLMR1_133_133_33_66_33
758 #define CFG_OPB_FREQ    66666666
759 #endif
760
761 #endif /* CONFIG_NO_SERIAL_EEPROM */
762
763 #define CONFIG_JFFS2_NAND 1                     /* jffs2 on nand support */
764 #define CONFIG_JFFS2_NAND_DEV 0                 /* nand device jffs2 lives on */
765 #define CONFIG_JFFS2_NAND_OFF 0                 /* start of jffs2 partition */
766 #define CONFIG_JFFS2_NAND_SIZE 2*1024*1024      /* size of jffs2 partition */
767 #define NAND_CACHE_PAGES 16                     /* size of nand cache in 512 bytes pages */
768
769 #endif  /* __CONFIG_H */