powerpc/85xx: Disable ECC in considering performance on MPC8572DS
[platform/kernel/u-boot.git] / include / configs / ASH405.h
1 /*
2  * (C) Copyright 2001-2003
3  * Stefan Roese, esd gmbh germany, stefan.roese@esd-electronics.com
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 /*
25  * board/config.h - configuration options, board specific
26  */
27
28 #ifndef __CONFIG_H
29 #define __CONFIG_H
30
31 /*
32  * High Level Configuration Options
33  * (easy to change)
34  */
35
36 #define CONFIG_405EP            1       /* This is a PPC405 CPU         */
37 #define CONFIG_4xx              1       /* ...member of PPC4xx family   */
38 #define CONFIG_ASH405           1       /* ...on a ASH405 board         */
39
40 #define CONFIG_SYS_TEXT_BASE    0xFFFC0000
41
42 #define CONFIG_BOARD_EARLY_INIT_F 1     /* call board_early_init_f()    */
43 #define CONFIG_MISC_INIT_R      1       /* call misc_init_r()           */
44
45 #define CONFIG_SYS_CLK_FREQ     33333300 /* external frequency to pll   */
46
47 #define CONFIG_BAUDRATE         9600
48 #define CONFIG_BOOTDELAY        3       /* autoboot after 3 seconds     */
49
50 #undef  CONFIG_BOOTARGS
51 #undef  CONFIG_BOOTCOMMAND
52
53 #define CONFIG_PREBOOT                  /* enable preboot variable      */
54
55 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
56 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change        */
57
58 #define CONFIG_NET_MULTI        1
59 #undef  CONFIG_HAS_ETH1
60
61 #define CONFIG_PPC4xx_EMAC
62 #define CONFIG_MII              1       /* MII PHY management           */
63 #define CONFIG_PHY_ADDR         0       /* PHY address                  */
64 #define CONFIG_LXT971_NO_SLEEP  1       /* disable sleep mode in LXT971 */
65 #define CONFIG_RESET_PHY_R      1       /* use reset_phy() to disable phy sleep mode */
66
67 #define CONFIG_PHY_CLK_FREQ     EMAC_STACR_CLK_66MHZ /* 66 MHz OPB clock*/
68
69
70 /*
71  * BOOTP options
72  */
73 #define CONFIG_BOOTP_BOOTFILESIZE
74 #define CONFIG_BOOTP_BOOTPATH
75 #define CONFIG_BOOTP_GATEWAY
76 #define CONFIG_BOOTP_HOSTNAME
77
78
79 /*
80  * Command line configuration.
81  */
82 #include <config_cmd_default.h>
83
84 #define CONFIG_CMD_DHCP
85 #define CONFIG_CMD_IRQ
86 #define CONFIG_CMD_ELF
87 #define CONFIG_CMD_NAND
88 #define CONFIG_CMD_DATE
89 #define CONFIG_CMD_I2C
90 #define CONFIG_CMD_MII
91 #define CONFIG_CMD_PING
92 #define CONFIG_CMD_EEPROM
93
94
95 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
96
97 #define CONFIG_RTC_MC146818             /* DS1685 is MC146818 compatible*/
98 #define CONFIG_SYS_RTC_REG_BASE_ADDR     0xF0000500 /* RTC Base Address         */
99
100 #define CONFIG_SDRAM_BANK0      1       /* init onboard SDRAM bank 0    */
101
102 /*
103  * Miscellaneous configurable options
104  */
105 #define CONFIG_SYS_LONGHELP                     /* undef to save memory         */
106 #define CONFIG_SYS_PROMPT       "=> "           /* Monitor Command Prompt       */
107
108 #undef  CONFIG_SYS_HUSH_PARSER                  /* use "hush" command parser    */
109 #ifdef  CONFIG_SYS_HUSH_PARSER
110 #define CONFIG_SYS_PROMPT_HUSH_PS2      "> "
111 #endif
112
113 #if defined(CONFIG_CMD_KGDB)
114 #define CONFIG_SYS_CBSIZE       1024            /* Console I/O Buffer Size      */
115 #else
116 #define CONFIG_SYS_CBSIZE       256             /* Console I/O Buffer Size      */
117 #endif
118 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
119 #define CONFIG_SYS_MAXARGS      16              /* max number of command args   */
120 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
121
122 #define CONFIG_SYS_DEVICE_NULLDEV       1       /* include nulldev device       */
123
124 #define CONFIG_SYS_CONSOLE_INFO_QUIET   1       /* don't print console @ startup*/
125
126 #define CONFIG_SYS_MEMTEST_START        0x0400000       /* memtest works on     */
127 #define CONFIG_SYS_MEMTEST_END          0x0C00000       /* 4 ... 12 MB in DRAM  */
128
129 #define CONFIG_CONS_INDEX       1       /* Use UART0                    */
130 #define CONFIG_SYS_NS16550
131 #define CONFIG_SYS_NS16550_SERIAL
132 #define CONFIG_SYS_NS16550_REG_SIZE     1
133 #define CONFIG_SYS_NS16550_CLK          get_serial_clock()
134
135 #undef  CONFIG_SYS_EXT_SERIAL_CLOCK            /* no external serial clock used */
136 #define CONFIG_SYS_BASE_BAUD        691200
137
138 /* The following table includes the supported baudrates */
139 #define CONFIG_SYS_BAUDRATE_TABLE       \
140         { 300, 600, 1200, 2400, 4800, 9600, 19200, 38400,     \
141          57600, 115200, 230400, 460800, 921600 }
142
143 #define CONFIG_SYS_LOAD_ADDR    0x100000        /* default load address */
144 #define CONFIG_SYS_EXTBDINFO    1               /* To use extended board_into (bd_t) */
145
146 #define CONFIG_SYS_HZ           1000            /* decrementer freq: 1 ms ticks */
147
148 #define CONFIG_ZERO_BOOTDELAY_CHECK     /* check for keypress on bootdelay==0 */
149
150 #define CONFIG_VERSION_VARIABLE 1       /* include version env variable */
151
152 #define CONFIG_SYS_RX_ETH_BUFFER        16      /* use 16 rx buffer on 405 emac */
153
154 /*-----------------------------------------------------------------------
155  * NAND-FLASH stuff
156  *-----------------------------------------------------------------------
157  */
158 #define CONFIG_SYS_NAND_BASE_LIST       { CONFIG_SYS_NAND_BASE }
159 #define CONFIG_SYS_MAX_NAND_DEVICE      1         /* Max number of NAND devices */
160 #define NAND_BIG_DELAY_US       25
161
162 #define CONFIG_SYS_NAND_CE             (0x80000000 >> 1)   /* our CE is GPIO1  */
163 #define CONFIG_SYS_NAND_RDY            (0x80000000 >> 4)   /* our RDY is GPIO4 */
164 #define CONFIG_SYS_NAND_CLE            (0x80000000 >> 2)   /* our CLE is GPIO2 */
165 #define CONFIG_SYS_NAND_ALE            (0x80000000 >> 3)   /* our ALE is GPIO3 */
166
167 #define CONFIG_SYS_NAND_SKIP_BAD_DOT_I  1       /* ".i" read skips bad blocks   */
168 #define CONFIG_SYS_NAND_QUIET           1
169
170 /*-----------------------------------------------------------------------
171  * PCI stuff
172  *-----------------------------------------------------------------------
173  */
174 #define PCI_HOST_ADAPTER 0              /* configure as pci adapter     */
175 #define PCI_HOST_FORCE  1               /* configure as pci host        */
176 #define PCI_HOST_AUTO   2               /* detected via arbiter enable  */
177
178 #define CONFIG_PCI                      /* include pci support          */
179 #define CONFIG_PCI_HOST PCI_HOST_HOST   /* select pci host function     */
180 #undef  CONFIG_PCI_PNP                  /* do pci plug-and-play         */
181                                         /* resource configuration       */
182
183 #undef  CONFIG_PCI_SCAN_SHOW            /* print pci devices @ startup  */
184
185 #define CONFIG_SYS_PCI_SUBSYS_VENDORID 0x12FE   /* PCI Vendor ID: esd gmbh      */
186 #define CONFIG_SYS_PCI_SUBSYS_DEVICEID 0x0405   /* PCI Device ID: CPCI-405      */
187 #define CONFIG_SYS_PCI_CLASSCODE        0x0b20  /* PCI Class Code: Processor/PPC*/
188 #define CONFIG_SYS_PCI_PTM1LA   0x00000000      /* point to sdram               */
189 #define CONFIG_SYS_PCI_PTM1MS   0xfc000001      /* 64MB, enable hard-wired to 1 */
190 #define CONFIG_SYS_PCI_PTM1PCI 0x00000000       /* Host: use this pci address   */
191 #define CONFIG_SYS_PCI_PTM2LA   0xffc00000      /* point to flash               */
192 #define CONFIG_SYS_PCI_PTM2MS   0xffc00001      /* 4MB, enable                  */
193 #define CONFIG_SYS_PCI_PTM2PCI 0x04000000       /* Host: use this pci address   */
194
195 /*-----------------------------------------------------------------------
196  * Start addresses for the final memory configuration
197  * (Set up by the startup code)
198  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
199  */
200 #define CONFIG_SYS_SDRAM_BASE           0x00000000
201 #define CONFIG_SYS_FLASH_BASE           0xFFFC0000
202 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_FLASH_BASE
203 #define CONFIG_SYS_MONITOR_LEN          (256 * 1024)    /* Reserve 256 kB for Monitor   */
204 #define CONFIG_SYS_MALLOC_LEN           (256 * 1024)    /* Reserve 256 kB for malloc()  */
205
206 /*
207  * For booting Linux, the board info and command line data
208  * have to be in the first 8 MB of memory, since this is
209  * the maximum mapped by the Linux kernel during initialization.
210  */
211 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20)       /* Initial Memory map for Linux */
212 /*-----------------------------------------------------------------------
213  * FLASH organization
214  */
215 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max number of memory banks           */
216 #define CONFIG_SYS_MAX_FLASH_SECT       256     /* max number of sectors on one chip    */
217
218 #define CONFIG_SYS_FLASH_ERASE_TOUT     120000  /* Timeout for Flash Erase (in ms)      */
219 #define CONFIG_SYS_FLASH_WRITE_TOUT     1000    /* Timeout for Flash Write (in ms)      */
220
221 #define CONFIG_SYS_FLASH_WORD_SIZE      unsigned short  /* flash word size (width)      */
222 #define CONFIG_SYS_FLASH_ADDR0          0x5555  /* 1st address for flash config cycles  */
223 #define CONFIG_SYS_FLASH_ADDR1          0x2AAA  /* 2nd address for flash config cycles  */
224 /*
225  * The following defines are added for buggy IOP480 byte interface.
226  * All other boards should use the standard values (CPCI405 etc.)
227  */
228 #define CONFIG_SYS_FLASH_READ0          0x0000  /* 0 is standard                        */
229 #define CONFIG_SYS_FLASH_READ1          0x0001  /* 1 is standard                        */
230 #define CONFIG_SYS_FLASH_READ2          0x0002  /* 2 is standard                        */
231
232 #define CONFIG_SYS_FLASH_EMPTY_INFO             /* print 'E' for empty sector on flinfo */
233
234 #if 0 /* test-only */
235 #define CONFIG_SYS_JFFS2_FIRST_BANK     0           /* use for JFFS2 */
236 #define CONFIG_SYS_JFFS2_NUM_BANKS      1           /* ! second bank contains U-Boot */
237 #endif
238
239 /*-----------------------------------------------------------------------
240  * Environment Variable setup
241  */
242 #define CONFIG_ENV_IS_IN_EEPROM 1       /* use EEPROM for environment vars */
243 #define CONFIG_ENV_OFFSET               0x100   /* environment starts at the beginning of the EEPROM */
244 #define CONFIG_ENV_SIZE         0x700   /* 2048 bytes may be used for env vars*/
245                                    /* total size of a CAT24WC16 is 2048 bytes */
246
247 #define CONFIG_SYS_NVRAM_BASE_ADDR      0xF0000500              /* NVRAM base address   */
248 #define CONFIG_SYS_NVRAM_SIZE           242                     /* NVRAM size           */
249
250 /*-----------------------------------------------------------------------
251  * I2C EEPROM (CAT24WC16) for environment
252  */
253 #define CONFIG_HARD_I2C                 /* I2c with hardware support */
254 #define CONFIG_PPC4XX_I2C               /* use PPC4xx driver            */
255 #define CONFIG_SYS_I2C_SPEED            400000  /* I2C speed and slave address */
256 #define CONFIG_SYS_I2C_SLAVE            0x7F
257
258 #define CONFIG_SYS_I2C_EEPROM_ADDR      0x50    /* EEPROM CAT28WC08             */
259 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN 1        /* Bytes of address             */
260 /* mask of address bits that overflow into the "EEPROM chip address"    */
261 #define CONFIG_SYS_I2C_EEPROM_ADDR_OVERFLOW     0x07
262 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS 4     /* The Catalyst CAT24WC08 has   */
263                                         /* 16 byte page write mode using*/
264                                         /* last 4 bits of the address   */
265 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS   10   /* and takes up to 10 msec */
266
267 /*
268  * Init Memory Controller:
269  *
270  * BR0/1 and OR0/1 (FLASH)
271  */
272
273 #define FLASH_BASE0_PRELIM      0xFFC00000      /* FLASH bank #0        */
274
275 /*-----------------------------------------------------------------------
276  * External Bus Controller (EBC) Setup
277  */
278
279 /* Memory Bank 0 (Flash Bank 0, NOR-FLASH) initialization                       */
280 #define CONFIG_SYS_EBC_PB0AP            0x92015480
281 /*#define CONFIG_SYS_EBC_PB0AP            0x08055880  /XXX* TWT=16,CSN=1,OEN=1,WBN=1,WBF=1,TH=4,SOR=1 */
282 #define CONFIG_SYS_EBC_PB0CR            0xFFC5A000  /* BAS=0xFFC,BS=4MB,BU=R/W,BW=16bit */
283
284 /* Memory Bank 1 (Flash Bank 1, NAND-FLASH) initialization                      */
285 #define CONFIG_SYS_EBC_PB1AP            0x92015480
286 #define CONFIG_SYS_EBC_PB1CR            0xF4018000  /* BAS=0xF40,BS=1MB,BU=R/W,BW=8bit  */
287
288 /* Memory Bank 2 (8 Bit Peripheral: CAN, UART, RTC) initialization              */
289 #define CONFIG_SYS_EBC_PB2AP            0x010053C0  /* BWT=2,WBN=1,WBF=1,TH=1,RE=1,SOR=1,BEM=1 */
290 #define CONFIG_SYS_EBC_PB2CR            0xF0018000  /* BAS=0xF00,BS=1MB,BU=R/W,BW=8bit  */
291
292 /* Memory Bank 3 (16 Bit Peripheral: FPGA internal, dig. IO) initialization     */
293 #define CONFIG_SYS_EBC_PB3AP            0x010053C0  /* BWT=2,WBN=1,WBF=1,TH=1,RE=1,SOR=1,BEM=1 */
294 #define CONFIG_SYS_EBC_PB3CR            0xF011A000  /* BAS=0xF01,BS=1MB,BU=R/W,BW=16bit */
295
296 #define CAN_BA          0xF0000000          /* CAN Base Address                 */
297 #define DUART0_BA       0xF0000400          /* DUART Base Address               */
298 #define DUART1_BA       0xF0000408          /* DUART Base Address               */
299 #define DUART2_BA       0xF0000410          /* DUART Base Address               */
300 #define DUART3_BA       0xF0000418          /* DUART Base Address               */
301 #define RTC_BA          0xF0000500          /* RTC Base Address                 */
302 #define CONFIG_SYS_NAND_BASE    0xF4000000
303
304 /*-----------------------------------------------------------------------
305  * FPGA stuff
306  */
307 #define CONFIG_SYS_FPGA_SPARTAN2        1           /* using Xilinx Spartan 2 now    */
308 #define CONFIG_SYS_FPGA_MAX_SIZE        128*1024    /* 128kByte is enough for XC2S50E*/
309
310 /* FPGA program pin configuration */
311 #define CONFIG_SYS_FPGA_PRG             0x04000000  /* FPGA program pin (ppc output) */
312 #define CONFIG_SYS_FPGA_CLK             0x02000000  /* FPGA clk pin (ppc output)     */
313 #define CONFIG_SYS_FPGA_DATA            0x01000000  /* FPGA data pin (ppc output)    */
314 #define CONFIG_SYS_FPGA_INIT            0x00010000  /* FPGA init pin (ppc input)     */
315 #define CONFIG_SYS_FPGA_DONE            0x00008000  /* FPGA done pin (ppc input)     */
316
317 /*-----------------------------------------------------------------------
318  * Definitions for initial stack pointer and data area (in data cache)
319  */
320 /* use on chip memory ( OCM ) for temperary stack until sdram is tested */
321 #define CONFIG_SYS_TEMP_STACK_OCM         1
322
323 /* On Chip Memory location */
324 #define CONFIG_SYS_OCM_DATA_ADDR        0xF8000000
325 #define CONFIG_SYS_OCM_DATA_SIZE        0x1000
326 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_OCM_DATA_ADDR /* inside of SDRAM             */
327 #define CONFIG_SYS_INIT_RAM_SIZE        CONFIG_SYS_OCM_DATA_SIZE /* Size of used area in RAM    */
328
329 #define CONFIG_SYS_GBL_DATA_OFFSET    (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
330 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
331
332 /*-----------------------------------------------------------------------
333  * Definitions for GPIO setup (PPC405EP specific)
334  *
335  * GPIO0[0]     - External Bus Controller BLAST output
336  * GPIO0[1-9]   - Instruction trace outputs -> GPIO
337  * GPIO0[10-13] - External Bus Controller CS_1 - CS_4 outputs
338  * GPIO0[14-16] - External Bus Controller ABUS3-ABUS5 outputs -> GPIO
339  * GPIO0[17-23] - External Interrupts IRQ0 - IRQ6 inputs
340  * GPIO0[24-27] - UART0 control signal inputs/outputs
341  * GPIO0[28-29] - UART1 data signal input/output
342  * GPIO0[30-31] - EMAC0 and EMAC1 reject packet inputs
343  */
344 #define CONFIG_SYS_GPIO0_OSRL           0x40000550
345 #define CONFIG_SYS_GPIO0_OSRH           0x00000110
346 #define CONFIG_SYS_GPIO0_ISR1L          0x00000000
347 #define CONFIG_SYS_GPIO0_ISR1H          0x15555445
348 #define CONFIG_SYS_GPIO0_TSRL           0x00000000
349 #define CONFIG_SYS_GPIO0_TSRH           0x00000000
350 #define CONFIG_SYS_GPIO0_TCR            0xF7FE0014
351
352 #define CONFIG_SYS_DUART_RST            (0x80000000 >> 14)
353
354 /*
355  * Default speed selection (cpu_plb_opb_ebc) in mhz.
356  * This value will be set if iic boot eprom is disabled.
357  */
358 #if 0
359 #define PLLMR0_DEFAULT   PLLMR0_266_133_66_33
360 #define PLLMR1_DEFAULT   PLLMR1_266_133_66_33
361 #endif
362 #if 1
363 #define PLLMR0_DEFAULT   PLLMR0_200_100_50_33
364 #define PLLMR1_DEFAULT   PLLMR1_200_100_50_33
365 #endif
366 #if 0
367 #define PLLMR0_DEFAULT   PLLMR0_133_66_66_33
368 #define PLLMR1_DEFAULT   PLLMR1_133_66_66_33
369 #endif
370
371 #endif  /* __CONFIG_H */