nitrogen6x: Enable support for ocotp
[platform/kernel/u-boot.git] / include / configs / APC405.h
1 /*
2  * (C) Copyright 2005-2008
3  * Matthias Fuchs, esd gmbh germany, matthias.fuchs@esd-electronics.com
4  *
5  * (C) Copyright 2001-2004
6  * Stefan Roese, esd gmbh germany, stefan.roese@esd-electronics.com
7  *
8  * See file CREDITS for list of people who contributed to this
9  * project.
10  *
11  * This program is free software; you can redistribute it and/or
12  * modify it under the terms of the GNU General Public License as
13  * published by the Free Software Foundation; either version 2 of
14  * the License, or (at your option) any later version.
15  *
16  * This program is distributed in the hope that it will be useful,
17  * but WITHOUT ANY WARRANTY; without even the implied warranty of
18  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19  * GNU General Public License for more details.
20  *
21  * You should have received a copy of the GNU General Public License
22  * along with this program; if not, write to the Free Software
23  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
24  * MA 02111-1307 USA
25  */
26
27 /*
28  * board/config.h - configuration options, board specific
29  */
30 #ifndef __CONFIG_H
31 #define __CONFIG_H
32
33 /*
34  * High Level Configuration Options
35  * (easy to change)
36  */
37 #define CONFIG_405GP            1       /* This is a PPC405 CPU         */
38 #define CONFIG_4xx              1       /* ...member of PPC4xx family   */
39 #define CONFIG_APCG405          1       /* ...on a APC405 board         */
40
41 #define CONFIG_SYS_TEXT_BASE    0xFFF80000
42
43 #define CONFIG_BOARD_EARLY_INIT_F 1     /* call board_early_init_f()    */
44 #define CONFIG_BOARD_EARLY_INIT_R 1
45 #define CONFIG_MISC_INIT_R      1       /* call misc_init_r()           */
46
47 #define CONFIG_SYS_CLK_FREQ     33333400 /* external frequency to pll   */
48
49 #define CONFIG_BOARD_TYPES      1       /* support board types          */
50
51 #define CONFIG_BAUDRATE         115200
52 #define CONFIG_BOOTDELAY        1       /* autoboot after 3 seconds     */
53 #define CONFIG_BOOTCOUNT_LIMIT  1
54
55 #undef  CONFIG_BOOTARGS
56
57 #define CONFIG_SYS_USB_LOAD_COMMAND     "fatload usb 0 200000 pImage;"          \
58                                 "fatload usb 0 300000 pImage.initrd"
59 #define CONFIG_SYS_USB_SELF_COMMAND     "usb start;run usb_load;usb stop;"      \
60                                 "run ramargs addip addcon usbargs;"     \
61                                 "bootm 200000 300000"
62 #define CONFIG_SYS_USB_ARGS             "setenv bootargs $(bootargs) usbboot=1"
63 #define CONFIG_SYS_BOOTLIMIT            "3"
64 #define CONFIG_SYS_ALT_BOOTCOMMAND      "run usb_self;reset"
65
66 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
67         "hostname=abg405\0"                                             \
68         "bd_type=abg405\0"                                              \
69         "serial#=AA0000\0"                                              \
70         "kernel_addr=fe000000\0"                                        \
71         "ramdisk_addr=fe100000\0"                                       \
72         "ramargs=setenv bootargs root=/dev/ram rw\0"                    \
73         "nfsargs=setenv bootargs root=/dev/nfs rw "                     \
74         "nfsroot=$(serverip):$(rootpath)\0"                             \
75         "addip=setenv bootargs $(bootargs) "                            \
76                 "ip=$(ipaddr):$(serverip):$(gatewayip):$(netmask)"      \
77                 ":$(hostname)::off panic=1\0"                           \
78         "addcon=setenv bootargs $(bootargs) console=ttyS0,$(baudrate)"  \
79                 " $(optargs)\0"                                         \
80         "flash_self=run ramargs addip addcon;"                          \
81                 "bootm $(kernel_addr) $(ramdisk_addr)\0"                \
82         "net_nfs=tftp 200000 $(img);run nfsargs addip addcon;"          \
83                 "bootm\0"                                               \
84         "rootpath=/tftpboot/abg405/target_root\0"                       \
85         "img=/tftpboot/abg405/pImage\0"                                 \
86         "load=tftp 100000 /tftpboot/abg405/u-boot.bin\0"                \
87         "update=protect off fff80000 ffffffff;era fff80000 ffffffff;"   \
88                 "cp.b 100000 fff80000 80000\0"                          \
89         "ipaddr=10.0.111.111\0"                                         \
90         "netmask=255.255.0.0\0"                                         \
91         "serverip=10.0.0.190\0"                                         \
92         "splashimage=ffe80000\0"                                        \
93         "usb_load="CONFIG_SYS_USB_LOAD_COMMAND"\0"                              \
94         "usb_self="CONFIG_SYS_USB_SELF_COMMAND"\0"                              \
95         "usbargs="CONFIG_SYS_USB_ARGS"\0"                                       \
96         "bootlimit="CONFIG_SYS_BOOTLIMIT"\0"                                    \
97         "altbootcmd="CONFIG_SYS_ALT_BOOTCOMMAND"\0"                             \
98         ""
99 #define CONFIG_BOOTCOMMAND      "run flash_self;reset"
100
101 #define CONFIG_ETHADDR          00:02:27:8e:00:00
102
103 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
104 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change        */
105
106 #undef  CONFIG_HAS_ETH1
107
108 #define CONFIG_PPC4xx_EMAC
109 #define CONFIG_MII              1       /* MII PHY management           */
110 #define CONFIG_PHY_ADDR         0       /* PHY address                  */
111 #define CONFIG_LXT971_NO_SLEEP  1
112 #define CONFIG_RESET_PHY_R      1       /* use reset_phy() */
113
114 #define CONFIG_PHY_CLK_FREQ     EMAC_STACR_CLK_66MHZ /* 66 MHz OPB clock*/
115
116 /*
117  * BOOTP options
118  */
119 #define CONFIG_BOOTP_BOOTFILESIZE
120 #define CONFIG_BOOTP_BOOTPATH
121 #define CONFIG_BOOTP_GATEWAY
122 #define CONFIG_BOOTP_HOSTNAME
123
124 /*
125  * Command line configuration.
126  */
127 #include <config_cmd_default.h>
128
129 #define CONFIG_CMD_DATE
130 #define CONFIG_CMD_DHCP
131 #define CONFIG_CMD_EEPROM
132 #define CONFIG_CMD_ELF
133 #define CONFIG_CMD_FAT
134 #define CONFIG_CMD_I2C
135 #define CONFIG_CMD_IDE
136 #define CONFIG_CMD_IRQ
137 #define CONFIG_CMD_MII
138 #define CONFIG_CMD_PCI
139 #define CONFIG_CMD_PING
140 #define CONFIG_CMD_SOURCE
141 #define CONFIG_CMD_USB
142
143 #define CONFIG_MAC_PARTITION
144 #define CONFIG_DOS_PARTITION
145
146 #define CONFIG_SUPPORT_VFAT
147
148 #define CONFIG_AUTO_UPDATE      1       /* autoupdate via CF or USB */
149
150 #undef  CONFIG_WATCHDOG                 /* watchdog disabled */
151
152 #define CONFIG_RTC_MC146818             /* DS1685 is MC146818 compatible*/
153 #define CONFIG_SYS_RTC_REG_BASE_ADDR 0xF0000500 /* RTC Base Address */
154
155 #define CONFIG_SDRAM_BANK0      1       /* init onboard SDRAM bank 0 */
156
157 /*
158  * Miscellaneous configurable options
159  */
160 #define CONFIG_SYS_LONGHELP                     /* undef to save memory */
161 #define CONFIG_SYS_PROMPT       "=> "           /* Monitor Command Prompt */
162 #define CONFIG_CMDLINE_EDITING  1       /* add command line history */
163
164 #if defined(CONFIG_CMD_KGDB)
165 #define CONFIG_SYS_CBSIZE       1024            /* Console I/O Buffer Size */
166 #else
167 #define CONFIG_SYS_CBSIZE       256             /* Console I/O Buffer Size */
168 #endif
169 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
170 #define CONFIG_SYS_MAXARGS      16              /* max number of command args */
171 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size */
172
173 #define CONFIG_SYS_DEVICE_NULLDEV       1       /* include nulldev device */
174
175 #define CONFIG_SYS_CONSOLE_INFO_QUIET   1       /* don't print console @ startup*/
176
177 #define CONFIG_SYS_MEMTEST_START        0x0400000 /* memtest works on */
178 #define CONFIG_SYS_MEMTEST_END          0x0C00000 /* 4 ... 12 MB in DRAM */
179
180 #define CONFIG_CONS_INDEX       1       /* Use UART0                    */
181 #define CONFIG_SYS_NS16550
182 #define CONFIG_SYS_NS16550_SERIAL
183 #define CONFIG_SYS_NS16550_REG_SIZE     1
184 #define CONFIG_SYS_NS16550_CLK          get_serial_clock()
185
186 #define CONFIG_SYS_EXT_SERIAL_CLOCK    14745600 /* use external serial clock   */
187
188 /* The following table includes the supported baudrates */
189 #define CONFIG_SYS_BAUDRATE_TABLE      \
190         { 300, 600, 1200, 2400, 4800, 9600, 19200, 38400, \
191          57600, 115200, 230400, 460800, 921600 }
192
193 #define CONFIG_SYS_LOAD_ADDR    0x100000        /* default load address */
194 #define CONFIG_SYS_EXTBDINFO    1               /* To use extended board_into (bd_t) */
195
196 #define CONFIG_SYS_HZ           1000            /* decrementer freq: 1 ms ticks */
197
198 #define CONFIG_ZERO_BOOTDELAY_CHECK     /* check for keypress on bootdelay==0 */
199
200 /* Only interrupt boot if space is pressed */
201 /* If a long serial cable is connected but */
202 /* other end is dead, garbage will be read */
203 #define CONFIG_AUTOBOOT_KEYED   1
204 #define CONFIG_AUTOBOOT_PROMPT  \
205         "Press SPACE to abort autoboot in %d seconds\n", bootdelay
206 #undef CONFIG_AUTOBOOT_DELAY_STR
207 #define CONFIG_AUTOBOOT_STOP_STR " "
208
209 #define CONFIG_VERSION_VARIABLE 1       /* include version env variable */
210
211 #define CONFIG_SYS_RX_ETH_BUFFER        16      /* use 16 rx buffer on 405 emac */
212
213 /*
214  * PCI stuff
215  */
216 #define PCI_HOST_ADAPTER        0       /* configure as pci adapter     */
217 #define PCI_HOST_FORCE          1       /* configure as pci host        */
218 #define PCI_HOST_AUTO           2       /* detected via arbiter enable  */
219
220 #define CONFIG_PCI                      /* include pci support          */
221 #define CONFIG_PCI_HOST PCI_HOST_FORCE  /* select pci host function     */
222 #define CONFIG_PCI_PNP                  /* do pci plug-and-play         */
223                                         /* resource configuration       */
224
225 #define CONFIG_PCI_SCAN_SHOW            /* print pci devices @ startup  */
226 #define CONFIG_PCI_SKIP_HOST_BRIDGE 1
227 #define CONFIG_SYS_PCI_SUBSYS_VENDORID 0x12FE  /* PCI Vendor ID: esd gmbh      */
228 #define CONFIG_SYS_PCI_SUBSYS_DEVICEID 0x0405  /* PCI Device ID: CPCI-405      */
229 #define CONFIG_SYS_PCI_CLASSCODE       0x0b20  /* PCI Class Code: Processor/PPC*/
230 #define CONFIG_SYS_PCI_PTM1LA  0x00000000      /* point to sdram               */
231 #define CONFIG_SYS_PCI_PTM1MS  0xfc000001      /* 64MB, enable hard-wired to 1 */
232 #define CONFIG_SYS_PCI_PTM1PCI 0x00000000      /* Host: use this pci address   */
233 #define CONFIG_SYS_PCI_PTM2LA  0xffc00000      /* point to flash               */
234 #define CONFIG_SYS_PCI_PTM2MS  0xffc00001      /* 4MB, enable                  */
235 #define CONFIG_SYS_PCI_PTM2PCI 0x04000000      /* Host: use this pci address   */
236
237 /*
238  * IDE/ATA stuff
239  */
240 #undef  CONFIG_IDE_8xx_DIRECT           /* no pcmcia interface required */
241 #undef  CONFIG_IDE_LED                  /* no led for ide supported */
242 #define CONFIG_IDE_RESET        1       /* reset for ide supported */
243
244 #define CONFIG_SYS_IDE_MAXBUS           1               /* max. 1 IDE busses */
245 #define CONFIG_SYS_IDE_MAXDEVICE        (CONFIG_SYS_IDE_MAXBUS) /* max. 1 drives per IDE bus */
246
247 #define CONFIG_SYS_ATA_BASE_ADDR        0xF0100000
248 #define CONFIG_SYS_ATA_IDE0_OFFSET      0x0000
249
250 #define CONFIG_SYS_ATA_DATA_OFFSET      0x0000  /* Offset for data I/O */
251 #define CONFIG_SYS_ATA_REG_OFFSET       0x0000  /* Offset for normal register access */
252 #define CONFIG_SYS_ATA_ALT_OFFSET       0x0000  /* Offset for alternate registers */
253
254 /*
255  * Start addresses for the final memory configuration
256  * (Set up by the startup code)
257  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
258  */
259 #define CONFIG_SYS_SDRAM_BASE           0x00000000
260 #define CONFIG_SYS_MONITOR_BASE 0xFFF80000
261 #define CONFIG_SYS_MONITOR_LEN          (512 * 1024)    /* Reserve 512 kB for Monitor */
262 #define CONFIG_SYS_MALLOC_LEN           (2*1024*1024)   /* Reserve 2MB for malloc() */
263
264 /*
265  * For booting Linux, the board info and command line data
266  * have to be in the first 8 MB of memory, since this is
267  * the maximum mapped by the Linux kernel during initialization.
268  */
269 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20)       /* Init. Memory map for Linux */
270
271 /*
272  * FLASH organization
273  */
274 #define CONFIG_SYS_FLASH_BASE           0xFE000000
275 #define CONFIG_SYS_FLASH_CFI            1       /* Flash is CFI conformant */
276 #define CONFIG_FLASH_CFI_DRIVER 1       /* Use the common driver */
277 #define CONFIG_SYS_MAX_FLASH_SECT       256     /* max num of sects on one chip */
278 #define CONFIG_SYS_MAX_FLASH_BANKS_DETECT 2
279 #define CONFIG_SYS_FLASH_QUIET_TEST     1
280 #define CONFIG_SYS_FLASH_INCREMENT      0x01000000
281 #define CONFIG_SYS_FLASH_PROTECTION     1       /* use hardware protection */
282 #define CONFIG_SYS_FLASH_AUTOPROTECT_LIST { \
283                                 {0xfe000000, 0x500000}, \
284                                 {0xffe80000, 0x180000} \
285                                 }
286 #define CONFIG_SYS_FLASH_USE_BUFFER_WRITE 1     /* use buffered writes (20x faster) */
287 #define CONFIG_SYS_FLASH_BANKS_LIST     { \
288                                 CONFIG_SYS_FLASH_BASE, \
289                                 CONFIG_SYS_FLASH_BASE + CONFIG_SYS_FLASH_INCREMENT \
290                                 }
291 #define CONFIG_SYS_FLASH_EMPTY_INFO     /* print 'E' for empty sector on flinfo */
292
293 /*
294  * Environment Variable setup
295  */
296 #define CONFIG_ENV_IS_IN_EEPROM 1       /* use EEPROM for environment vars */
297 #define CONFIG_ENV_OFFSET               0x000   /* environment starts at the */
298                                         /* beginning of the EEPROM */
299 #define CONFIG_ENV_SIZE         0x800   /* 2048 bytes may be used for env vars*/
300 #define CONFIG_ENV_OVERWRITE    1       /* allow overwriting vendor vars */
301
302 #define CONFIG_SYS_NVRAM_BASE_ADDR      0xF0000500      /* NVRAM base address */
303 #define CONFIG_SYS_NVRAM_SIZE           242             /* NVRAM size */
304
305 /*
306  * I2C EEPROM (CAT24WC16) for environment
307  */
308 #define CONFIG_HARD_I2C                 /* I2c with hardware support */
309 #define CONFIG_PPC4XX_I2C               /* use PPC4xx driver            */
310 #define CONFIG_SYS_I2C_SPEED            100000  /* I2C speed and slave address */
311 #define CONFIG_SYS_I2C_SLAVE            0x7F
312
313 #define CONFIG_SYS_I2C_EEPROM_ADDR      0x50    /* EEPROM CAT28WC08 */
314 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN  1       /* Bytes of address */
315 /* mask of address bits that overflow into the "EEPROM chip address" */
316 #define CONFIG_SYS_I2C_EEPROM_ADDR_OVERFLOW     0x07
317 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS 4     /* The Catalyst CAT24WC08 has */
318                                         /* 16 byte page write mode using*/
319                                         /* last 4 bits of the address */
320 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS   10 /* and takes up to 10 msec */
321
322 /*
323  * External Bus Controller (EBC) Setup
324  */
325 #define FLASH0_BA       (CONFIG_SYS_FLASH_BASE + CONFIG_SYS_FLASH_INCREMENT) /* FLASH 0 BA */
326 #define FLASH1_BA       CONFIG_SYS_FLASH_BASE      /* FLASH 1 Base Address          */
327 #define CAN_BA          0xF0000000          /* CAN Base Address              */
328 #define DUART0_BA       0xF0000400          /* DUART Base Address            */
329 #define DUART1_BA       0xF0000408          /* DUART Base Address            */
330 #define RTC_BA          0xF0000500          /* RTC Base Address              */
331 #define PS2_BA          0xF0000600          /* PS/2 Base Address             */
332 #define CF_BA           0xF0100000          /* CompactFlash Base Address     */
333 #define FPGA_BA         0xF0100100          /* FPGA internal Base Address    */
334 #define FUJI_BA         0xF0100200          /* Fuji internal Base Address    */
335 #define PCMCIA1_BA      0x20000000          /* PCMCIA Slot 1 Base Address    */
336 #define PCMCIA2_BA      0x28000000          /* PCMCIA Slot 2 Base Address    */
337 #define VGA_BA          0xF1000000          /* Epson VGA Base Address        */
338
339 #define CONFIG_SYS_FPGA_BASE_ADDR      FPGA_BA     /* FPGA internal Base Address    */
340
341 /* Memory Bank 0 (Flash Bank 0) initialization                               */
342 #define CONFIG_SYS_EBC_PB0AP   0x92015480
343 #define CONFIG_SYS_EBC_PB0CR   FLASH0_BA | 0x9A000 /* BAS=0xFF0,BS=16MB,BU=R/W,BW=16bit*/
344 #define CONFIG_SYS_EBC_PB0AP_HWREV8 CONFIG_SYS_EBC_PB0AP
345 #define CONFIG_SYS_EBC_PB0CR_HWREV8 FLASH1_BA | 0xBA000 /* BS=32MB */
346
347 /* Memory Bank 1 (Flash Bank 1) initialization                               */
348 #define CONFIG_SYS_EBC_PB1AP   0x92015480
349 #define CONFIG_SYS_EBC_PB1CR   FLASH1_BA | 0x9A000 /* BAS=0xFE0,BS=16MB,BU=R/W,BW=16bit*/
350
351 /* Memory Bank 2 (CAN0, 1, RTC, Duart) initialization                           */
352 #define CONFIG_SYS_EBC_PB2AP   0x010053C0   /* BWT=2,WBN=1,WBF=1,TH=1,RE=1,SOR=1,BEM=1 */
353 #define CONFIG_SYS_EBC_PB2CR   CAN_BA | 0x18000    /* BAS=0xF00,BS=1MB,BU=R/W,BW=8bit  */
354
355 /* Memory Bank 3 (CompactFlash IDE, FPGA internal) initialization               */
356 #define CONFIG_SYS_EBC_PB3AP   0x010059C0   /* BWT=2,WBN=1,WBF=1,TH=1,RE=1,SOR=1,BEM=1 */
357 #define CONFIG_SYS_EBC_PB3CR   CF_BA | 0x1A000     /* BAS=0xF01,BS=1MB,BU=R/W,BW=16bit */
358
359 /* Memory Bank 4 (PCMCIA Slot 1) initialization                                 */
360 #define CONFIG_SYS_EBC_PB4AP   0x050007C0   /* BWT=2,WBN=1,WBF=1,TH=1,RE=1,SOR=1,BEM=1 */
361 #define CONFIG_SYS_EBC_PB4CR   PCMCIA1_BA | 0xFA000 /*BAS=0x200,BS=128MB,BU=R/W,BW=16bit*/
362
363 /* Memory Bank 5 (Epson VGA) initialization                                     */
364 #define CONFIG_SYS_EBC_PB5AP   0x03805380   /* BWT=2,WBN=1,WBF=1,TH=1,RE=1,SOR=1,BEM=0 */
365 #define CONFIG_SYS_EBC_PB5CR   VGA_BA | 0x5A000    /* BAS=0xF10,BS=4MB,BU=R/W,BW=16bit */
366
367 /* Memory Bank 6 (PCMCIA Slot 2) initialization                                 */
368 #define CONFIG_SYS_EBC_PB6AP   0x050007C0   /* BWT=2,WBN=1,WBF=1,TH=1,RE=1,SOR=1,BEM=1 */
369 #define CONFIG_SYS_EBC_PB6CR   PCMCIA2_BA | 0xFA000 /*BAS=0x280,BS=128MB,BU=R/W,BW=16bit*/
370
371 /*
372  * FPGA stuff
373  */
374
375 /* FPGA internal regs */
376 #define CONFIG_SYS_FPGA_CTRL           0x008
377 #define CONFIG_SYS_FPGA_CTRL2          0x00a
378
379 /* FPGA Control Reg */
380 #define CONFIG_SYS_FPGA_CTRL_CF_RESET  0x0001
381 #define CONFIG_SYS_FPGA_CTRL_WDI       0x0002
382 #define CONFIG_SYS_FPGA_CTRL_PS2_RESET 0x0020
383
384 #define CONFIG_SYS_FPGA_SPARTAN2       1           /* using Xilinx Spartan 2 now    */
385 #define CONFIG_SYS_FPGA_MAX_SIZE       80*1024     /* 80kByte is enough for XC2S50  */
386
387 /* FPGA program pin configuration */
388 #define CONFIG_SYS_FPGA_PRG            0x04000000  /* FPGA program pin (ppc output) */
389 #define CONFIG_SYS_FPGA_CLK            0x02000000  /* FPGA clk pin (ppc output)     */
390 #define CONFIG_SYS_FPGA_DATA           0x01000000  /* FPGA data pin (ppc output)    */
391 #define CONFIG_SYS_FPGA_INIT           0x00010000  /* FPGA init pin (ppc input)     */
392 #define CONFIG_SYS_FPGA_DONE           0x00008000  /* FPGA done pin (ppc input)     */
393
394 /*
395  * LCD Setup
396  */
397 #define CONFIG_SYS_LCD_BIG_MEM          (VGA_BA + 0x200000) /* S1D13806 Mem Base */
398 #define CONFIG_SYS_LCD_BIG_REG          VGA_BA /* S1D13806 Reg Base */
399
400 #define CONFIG_LCD_BIG          2 /* Epson S1D13806 used */
401
402 /* Image information... */
403 #define CONFIG_LCD_USED         CONFIG_LCD_BIG
404
405 #define CONFIG_SYS_LCD_MEM              CONFIG_SYS_LCD_BIG_MEM
406 #define CONFIG_SYS_LCD_REG              CONFIG_SYS_LCD_BIG_REG
407
408 #define CONFIG_SYS_VIDEO_LOGO_MAX_SIZE (1 << 20)
409
410 /*
411  * Definitions for initial stack pointer and data area (in data cache)
412  */
413
414 /* use on chip memory ( OCM ) for temperary stack until sdram is tested */
415 #define CONFIG_SYS_TEMP_STACK_OCM       1
416
417 /* On Chip Memory location */
418 #define CONFIG_SYS_OCM_DATA_ADDR        0xF8000000
419 #define CONFIG_SYS_OCM_DATA_SIZE        0x1000
420
421 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_OCM_DATA_ADDR /* inside of SDRAM */
422 #define CONFIG_SYS_INIT_RAM_SIZE        CONFIG_SYS_OCM_DATA_SIZE /* Size of used area in RAM */
423 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
424 /* reserve some memory for BOOT limit info */
425 #define CONFIG_SYS_INIT_SP_OFFSET       (CONFIG_SYS_GBL_DATA_OFFSET - 16)
426
427 #ifdef CONFIG_BOOTCOUNT_LIMIT /* reserve 2 word for bootcount limit */
428 #define CONFIG_SYS_BOOTCOUNT_ADDR (CONFIG_SYS_GBL_DATA_OFFSET - 8)
429 #endif
430
431 /*
432  * PCI OHCI controller
433  */
434 #define CONFIG_USB_OHCI_NEW     1
435 #define CONFIG_PCI_OHCI         1
436 #define CONFIG_SYS_OHCI_SWAP_REG_ACCESS 1
437 #define CONFIG_SYS_USB_OHCI_MAX_ROOT_PORTS 15
438 #define CONFIG_SYS_USB_OHCI_SLOT_NAME   "ohci_pci"
439 #define CONFIG_USB_STORAGE      1
440 #define CONFIG_SYS_USB_OHCI_BOARD_INIT 1
441
442 #endif /* __CONFIG_H */