Merge the new NAND code (testing-NAND brach); see doc/README.nand
[platform/kernel/u-boot.git] / include / configs / AP1000.h
1 /*
2  * AMIRIX.h: AMIRIX specific config options
3  *
4  * Author : Frank Smith (smith at amirix dot com)
5  *
6  * Derived from : other configuration header files in this tree
7  *
8  * This software may be used and distributed according to the terms of
9  * the GNU General Public License (GPL) version 2, incorporated herein by
10  * reference. Drivers based on or derived from this code fall under the GPL
11  * and must retain the authorship, copyright and this license notice. This
12  * file is not a complete program and may only be used when the entire
13  * program is licensed under the GPL.
14  *
15  */
16
17 #ifndef __CONFIG_H
18 #define __CONFIG_H
19
20 /*
21  * High Level Configuration Options
22  * (easy to change)
23  */
24
25 #undef DEBUG
26
27 #define CONFIG_405      1               /* This is a PPC405 CPU     */
28 #define CONFIG_4xx      1               /* ...member of PPC4xx family   */
29
30 #define CONFIG_AP1000   1               /* ...on an AP1000 board    */
31
32 #define CONFIG_PCI      1
33
34 #define CFG_HUSH_PARSER 1               /* use "hush" command parser    */
35 #define CFG_PROMPT              "0> "
36 #define CFG_PROMPT_HUSH_PS2     "> "
37
38 #define CONFIG_COMMAND_EDIT     1
39 #define CONFIG_COMMAND_HISTORY  1
40 #define CONFIG_COMPLETE_ADDRESSES 1
41
42 #define CFG_ENV_IS_IN_FLASH     1
43 #define CFG_FLASH_USE_BUFFER_WRITE
44
45 #ifdef CFG_ENV_IS_IN_NVRAM
46 #undef CFG_ENV_IS_IN_FLASH
47 #else
48 #ifdef CFG_ENV_IS_IN_FLASH
49 #undef CFG_ENV_IS_IN_NVRAM
50 #endif
51 #endif
52
53 #define CONFIG_BAUDRATE         57600
54 #define CONFIG_BOOTDELAY        3       /* autoboot after 3 seconds */
55
56 #define CONFIG_BOOTCOMMAND      ""      /* autoboot command */
57
58 /* Size (bytes) of interrupt driven serial port buffer.
59  * Set to 0 to use polling instead of interrupts.
60  * Setting to 0 will also disable RTS/CTS handshaking.
61  */
62 #undef  CONFIG_SERIAL_SOFTWARE_FIFO
63
64 #define CONFIG_BOOTARGS         "console=ttyS0,57600"
65
66 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
67 #define CFG_LOADS_BAUD_CHANGE   1       /* allow baudrate change        */
68
69 #define CONFIG_COMMANDS        (CONFIG_CMD_DFL  | \
70                                 CFG_CMD_ASKENV  | \
71                                 CFG_CMD_DHCP    | \
72                                 CFG_CMD_ELF     | \
73                                 CFG_CMD_IRQ     | \
74                                 CFG_CMD_MVENV   | \
75                                 CFG_CMD_PCI     | \
76                                 CFG_CMD_PING    \
77                                )
78
79 /* this must be included AFTER the definition of CONFIG_COMMANDS (if any) */
80 #include <cmd_confdefs.h>
81
82 #undef CONFIG_WATCHDOG                  /* watchdog disabled        */
83
84 #define CONFIG_SYS_CLK_FREQ     30000000
85
86 #define CONFIG_SPD_EEPROM       1       /* use SPD EEPROM for setup    */
87
88 /*
89  * Miscellaneous configurable options
90  */
91 #define CFG_LONGHELP                    /* undef to save memory     */
92 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
93 #define CFG_CBSIZE      1024            /* Console I/O Buffer Size  */
94 #else
95 #define CFG_CBSIZE      256             /* Console I/O Buffer Size      */
96 #endif
97 /* usually: (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) */
98 #define CFG_PBSIZE      (CFG_CBSIZE+4+16)       /* Print Buffer Size */
99 #define CFG_MAXARGS     16              /* max number of command args   */
100 #define CFG_BARGSIZE    CFG_CBSIZE      /* Boot Argument Buffer Size    */
101
102 #define CFG_ALT_MEMTEST         1
103 #define CFG_MEMTEST_START       0x00400000      /* memtest works on */
104 #define CFG_MEMTEST_END         0x01000000      /* 4 ... 16 MB in DRAM  */
105
106 /*
107  * If CFG_EXT_SERIAL_CLOCK, then the UART divisor is 1.
108  * If CFG_405_UART_ERRATA_59, then UART divisor is 31.
109  * Otherwise, UART divisor is determined by CPU Clock and CFG_BASE_BAUD value.
110  * The Linux BASE_BAUD define should match this configuration.
111  *    baseBaud = cpuClock/(uartDivisor*16)
112  * If CFG_405_UART_ERRATA_59 and 200MHz CPU clock,
113  * set Linux BASE_BAUD to 403200.
114  */
115 #undef  CFG_EXT_SERIAL_CLOCK            /* external serial clock */
116 #undef  CFG_405_UART_ERRATA_59          /* 405GP/CR Rev. D silicon */
117
118 #define CFG_NS16550_CLK         40000000
119 #define CFG_DUART_CHAN          0
120 #define CFG_NS16550_COM1        (0x4C000000 + 0x1000)
121 #define CFG_NS16550_COM2        (0x4C800000 + 0x1000)
122 #define CFG_NS16550_REG_SIZE    4
123 #define CFG_NS16550             1
124 #define CFG_INIT_CHAN1          1
125 #define CFG_INIT_CHAN2          0
126
127 /* The following table includes the supported baudrates */
128 #define CFG_BAUDRATE_TABLE  \
129     {300, 600, 1200, 2400, 4800, 9600, 19200, 38400, 57600, 115200, 230400}
130
131 #define CFG_LOAD_ADDR           0x00200000      /* default load address */
132 #define CFG_EXTBDINFO           1               /* To use extended board_into (bd_t) */
133
134 #define CFG_HZ                  1000            /* decrementer freq: 1 ms ticks */
135
136 /*-----------------------------------------------------------------------
137  * Start addresses for the final memory configuration
138  * (Set up by the startup code)
139  * Please note that CFG_SDRAM_BASE _must_ start at 0
140  */
141 #define CFG_SDRAM_BASE          0x00000000
142 #define CFG_FLASH_BASE          0x20000000
143 #define CFG_MONITOR_BASE        TEXT_BASE
144 #define CFG_MONITOR_LEN         (192 * 1024)    /* Reserve 196 kB for Monitor   */
145 #define CFG_MALLOC_LEN          (128 * 1024)    /* Reserve 128 kB for malloc()  */
146
147 /*
148  * For booting Linux, the board info and command line data
149  * have to be in the first 8 MB of memory, since this is
150  * the maximum mapped by the Linux kernel during initialization.
151  */
152 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
153 /*-----------------------------------------------------------------------
154  * FLASH organization
155  */
156 #define CFG_FLASH_CFI           1
157 #define CFG_PROGFLASH_BASE      CFG_FLASH_BASE
158 #define CFG_CONFFLASH_BASE      0x24000000
159
160 #define CFG_MAX_FLASH_BANKS     2       /* max number of memory banks       */
161 #define CFG_MAX_FLASH_SECT      256     /* max number of sectors on one chip    */
162
163 #define CFG_FLASH_ERASE_TOUT    120000  /* Timeout for Flash Erase (in ms)  */
164 #define CFG_FLASH_WRITE_TOUT    500     /* Timeout for Flash Write (in ms)      */
165
166 #define CFG_FLASH_PROTECTION    1       /* use hardware protection          */
167
168 /* BEG ENVIRONNEMENT FLASH */
169 #ifdef CFG_ENV_IS_IN_FLASH
170 #define CFG_ENV_OFFSET          0x00040000 /* Offset of Environment Sector      */
171 #define CFG_ENV_SIZE            0x1000  /* Total Size of Environment Sector */
172 #define CFG_ENV_SECT_SIZE       0x20000 /* see README - env sector total size   */
173 #endif
174 /* END ENVIRONNEMENT FLASH */
175 /*-----------------------------------------------------------------------
176  * NVRAM organization
177  */
178 #define CFG_NVRAM_BASE_ADDR     0xf0000000      /* NVRAM base address   */
179 #define CFG_NVRAM_SIZE          0x1ff8          /* NVRAM size   */
180
181 #ifdef CFG_ENV_IS_IN_NVRAM
182 #define CFG_ENV_SIZE            0x1000          /* Size of Environment vars */
183 #define CFG_ENV_ADDR        \
184     (CFG_NVRAM_BASE_ADDR+CFG_NVRAM_SIZE-CFG_ENV_SIZE)   /* Env  */
185 #endif
186 /*-----------------------------------------------------------------------
187  * Cache Configuration
188  */
189 #define CFG_DCACHE_SIZE         16384
190 #define CFG_CACHELINE_SIZE      32
191 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
192 #define CFG_CACHELINE_SHIFT     5       /* log base 2 of the above value    */
193 #endif
194
195 /*
196  * Init Memory Controller:
197  *
198  * BR0/1 and OR0/1 (FLASH)
199  */
200
201 #define FLASH_BASE0_PRELIM      CFG_FLASH_BASE  /* FLASH bank #0        */
202 #define FLASH_BASE1_PRELIM      0               /* FLASH bank #1        */
203
204 /* Configuration Port location */
205 #define CONFIG_PORT_ADDR        0xF0000500
206
207 /*-----------------------------------------------------------------------
208  * Definitions for initial stack pointer and data area (in DPRAM)
209  */
210
211 #define CFG_INIT_RAM_ADDR       0x400000  /* inside of SDRAM                     */
212 #define CFG_INIT_RAM_END        0x2000  /* End of used area in RAM             */
213 #define CFG_GBL_DATA_SIZE       128     /* size in bytes reserved for initial data */
214 #define CFG_GBL_DATA_OFFSET     (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
215 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
216
217 /*-----------------------------------------------------------------------
218  * Definitions for Serial Presence Detect EEPROM address
219  * (to get SDRAM settings)
220  */
221 #define SPD_EEPROM_ADDRESS      0x50
222
223 /*
224  * Internal Definitions
225  *
226  * Boot Flags
227  */
228 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH */
229 #define BOOTFLAG_WARM   0x02            /* Software reboot              */
230
231 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
232 #define CONFIG_KGDB_BAUDRATE    230400  /* speed to run kgdb serial port */
233 #define CONFIG_KGDB_SER_INDEX   2       /* which serial port to use */
234 #endif
235
236 /* JFFS2 stuff */
237
238 #define CFG_JFFS2_FIRST_BANK    0
239 #define CFG_JFFS2_NUM_BANKS     1
240 #define CFG_JFFS2_FIRST_SECTOR  1
241
242 #define CONFIG_NET_MULTI
243 #define CONFIG_E1000
244
245 #define CFG_ETH_DEV_FN          0x0800
246 #define CFG_ETH_IOBASE          0x31000000
247 #define CFG_ETH_MEMBASE         0x32000000
248
249 #endif  /* __CONFIG_H */