Coldfire MCF5249 support added
[platform/kernel/u-boot.git] / include / asm-m68k / mcfuart.h
1 /*
2  * mcfuart.h -- ColdFire internal UART support defines.
3  *
4  * File copied from mcfuart.h of uCLinux distribution:
5  *      (C) Copyright 1999, Greg Ungerer (gerg@snapgear.com)
6  *      (C) Copyright 2000, Lineo Inc. (www.lineo.com)
7  *
8  * See file CREDITS for list of people who contributed to this
9  * project.
10  *
11  * This program is free software; you can redistribute it and/or
12  * modify it under the terms of the GNU General Public License as
13  * published by the Free Software Foundation; either version 2 of
14  * the License, or (at your option) any later version.
15  *
16  * This program is distributed in the hope that it will be useful,
17  * but WITHOUT ANY WARRANTY; without even the implied warranty of
18  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19  * GNU General Public License for more details.
20  *
21  * You should have received a copy of the GNU General Public License
22  * along with this program; if not, write to the Free Software
23  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
24  * MA 02111-1307 USA
25  */
26
27 /****************************************************************************/
28 #ifndef mcfuart_h
29 #define mcfuart_h
30 /****************************************************************************/
31
32 #include <linux/config.h>
33
34 /*
35  *      Define the base address of the UARTS within the MBAR address
36  *      space.
37  */
38 #if defined(CONFIG_M5272)
39 #define MCFUART_BASE1           0x100           /* Base address of UART1 */
40 #define MCFUART_BASE2           0x140           /* Base address of UART2 */
41 #elif defined(CONFIG_M5204) || defined(CONFIG_M5206) || defined(CONFIG_M5206e)
42 #if defined(CONFIG_NETtel)
43 #define MCFUART_BASE1           0x180           /* Base address of UART1 */
44 #define MCFUART_BASE2           0x140           /* Base address of UART2 */
45 #else
46 #define MCFUART_BASE1           0x140           /* Base address of UART1 */
47 #define MCFUART_BASE2           0x180           /* Base address of UART2 */
48 #endif
49 #elif defined(CONFIG_M5282)
50 #define MCFUART_BASE1           0x200           /* Base address of UART1 */
51 #define MCFUART_BASE2           0x240           /* Base address of UART2 */
52 #define MCFUART_BASE3           0x280           /* Base address of UART3 */
53 #elif defined(CONFIG_M5249) || defined(CONFIG_M5307) || defined(CONFIG_M5407)
54 #if defined(CONFIG_NETtel) || defined(CONFIG_DISKtel) || defined(CONFIG_SECUREEDGEMP3)
55 #define MCFUART_BASE1           0x200           /* Base address of UART1 */
56 #define MCFUART_BASE2           0x1c0           /* Base address of UART2 */
57 #else
58 #define MCFUART_BASE1           0x1c0           /* Base address of UART1 */
59 #define MCFUART_BASE2           0x200           /* Base address of UART2 */
60 #endif
61 #endif
62
63
64 /*
65  *      Define the ColdFire UART register set addresses.
66  */
67 #define MCFUART_UMR             0x00            /* Mode register (r/w) */
68 #define MCFUART_USR             0x04            /* Status register (r) */
69 #define MCFUART_UCSR            0x04            /* Clock Select (w) */
70 #define MCFUART_UCR             0x08            /* Command register (w) */
71 #define MCFUART_URB             0x0c            /* Receiver Buffer (r) */
72 #define MCFUART_UTB             0x0c            /* Transmit Buffer (w) */
73 #define MCFUART_UIPCR           0x10            /* Input Port Change (r) */
74 #define MCFUART_UACR            0x10            /* Auxiliary Control (w) */
75 #define MCFUART_UISR            0x14            /* Interrup Status (r) */
76 #define MCFUART_UIMR            0x14            /* Interrupt Mask (w) */
77 #define MCFUART_UBG1            0x18            /* Baud Rate MSB (r/w) */
78 #define MCFUART_UBG2            0x1c            /* Baud Rate LSB (r/w) */
79 #ifdef  CONFIG_M5272
80 #define MCFUART_UTF             0x28            /* Transmitter FIFO (r/w) */
81 #define MCFUART_URF             0x2c            /* Receiver FIFO (r/w) */
82 #define MCFUART_UFPD            0x30            /* Frac Prec. Divider (r/w) */
83 #else
84 #define MCFUART_UIVR            0x30            /* Interrupt Vector (r/w) */
85 #endif
86 #define MCFUART_UIPR            0x34            /* Input Port (r) */
87 #define MCFUART_UOP1            0x38            /* Output Port Bit Set (w) */
88 #define MCFUART_UOP0            0x3c            /* Output Port Bit Reset (w) */
89
90 #ifdef  CONFIG_M5249
91 /* Note: This isn't in the 5249 docs */
92 #define MCFUART_UFPD            0x30            /* Frac Prec. Divider (r/w) */
93 #endif
94
95 /*
96  *      Define bit flags in Mode Register 1 (MR1).
97  */
98 #define MCFUART_MR1_RXRTS       0x80            /* Auto RTS flow control */
99 #define MCFUART_MR1_RXIRQFULL   0x40            /* RX IRQ type FULL */
100 #define MCFUART_MR1_RXIRQRDY    0x00            /* RX IRQ type RDY */
101 #define MCFUART_MR1_RXERRBLOCK  0x20            /* RX block error mode */
102 #define MCFUART_MR1_RXERRCHAR   0x00            /* RX char error mode */
103
104 #define MCFUART_MR1_PARITYNONE  0x10            /* No parity */
105 #define MCFUART_MR1_PARITYEVEN  0x00            /* Even parity */
106 #define MCFUART_MR1_PARITYODD   0x04            /* Odd parity */
107 #define MCFUART_MR1_PARITYSPACE 0x08            /* Space parity */
108 #define MCFUART_MR1_PARITYMARK  0x0c            /* Mark parity */
109
110 #define MCFUART_MR1_CS5         0x00            /* 5 bits per char */
111 #define MCFUART_MR1_CS6         0x01            /* 6 bits per char */
112 #define MCFUART_MR1_CS7         0x02            /* 7 bits per char */
113 #define MCFUART_MR1_CS8         0x03            /* 8 bits per char */
114
115 /*
116  *      Define bit flags in Mode Register 2 (MR2).
117  */
118 #define MCFUART_MR2_LOOPBACK    0x80            /* Loopback mode */
119 #define MCFUART_MR2_REMOTELOOP  0xc0            /* Remote loopback mode */
120 #define MCFUART_MR2_AUTOECHO    0x40            /* Automatic echo */
121 #define MCFUART_MR2_TXRTS       0x20            /* Assert RTS on TX */
122 #define MCFUART_MR2_TXCTS       0x10            /* Auto CTS flow control */
123
124 #define MCFUART_MR2_STOP1       0x07            /* 1 stop bit */
125 #define MCFUART_MR2_STOP15      0x08            /* 1.5 stop bits */
126 #define MCFUART_MR2_STOP2       0x0f            /* 2 stop bits */
127
128 /*
129  *      Define bit flags in Status Register (USR).
130  */
131 #define MCFUART_USR_RXBREAK     0x80            /* Received BREAK */
132 #define MCFUART_USR_RXFRAMING   0x40            /* Received framing error */
133 #define MCFUART_USR_RXPARITY    0x20            /* Received parity error */
134 #define MCFUART_USR_RXOVERRUN   0x10            /* Received overrun error */
135 #define MCFUART_USR_TXEMPTY     0x08            /* Transmitter empty */
136 #define MCFUART_USR_TXREADY     0x04            /* Transmitter ready */
137 #define MCFUART_USR_RXFULL      0x02            /* Receiver full */
138 #define MCFUART_USR_RXREADY     0x01            /* Receiver ready */
139
140 #define MCFUART_USR_RXERR       (MCFUART_USR_RXBREAK | MCFUART_USR_RXFRAMING | \
141                                 MCFUART_USR_RXPARITY | MCFUART_USR_RXOVERRUN)
142
143 /*
144  *      Define bit flags in Clock Select Register (UCSR).
145  */
146 #define MCFUART_UCSR_RXCLKTIMER 0xd0            /* RX clock is timer */
147 #define MCFUART_UCSR_RXCLKEXT16 0xe0            /* RX clock is external x16 */
148 #define MCFUART_UCSR_RXCLKEXT1  0xf0            /* RX clock is external x1 */
149
150 #define MCFUART_UCSR_TXCLKTIMER 0x0d            /* TX clock is timer */
151 #define MCFUART_UCSR_TXCLKEXT16 0x0e            /* TX clock is external x16 */
152 #define MCFUART_UCSR_TXCLKEXT1  0x0f            /* TX clock is external x1 */
153
154 /*
155  *      Define bit flags in Command Register (UCR).
156  */
157 #define MCFUART_UCR_CMDNULL             0x00    /* No command */
158 #define MCFUART_UCR_CMDRESETMRPTR       0x10    /* Reset MR pointer */
159 #define MCFUART_UCR_CMDRESETRX          0x20    /* Reset receiver */
160 #define MCFUART_UCR_CMDRESETTX          0x30    /* Reset transmitter */
161 #define MCFUART_UCR_CMDRESETERR         0x40    /* Reset error status */
162 #define MCFUART_UCR_CMDRESETBREAK       0x50    /* Reset BREAK change */
163 #define MCFUART_UCR_CMDBREAKSTART       0x60    /* Start BREAK */
164 #define MCFUART_UCR_CMDBREAKSTOP        0x70    /* Stop BREAK */
165
166 #define MCFUART_UCR_TXNULL      0x00            /* No TX command */
167 #define MCFUART_UCR_TXENABLE    0x04            /* Enable TX */
168 #define MCFUART_UCR_TXDISABLE   0x08            /* Disable TX */
169 #define MCFUART_UCR_RXNULL      0x00            /* No RX command */
170 #define MCFUART_UCR_RXENABLE    0x01            /* Enable RX */
171 #define MCFUART_UCR_RXDISABLE   0x02            /* Disable RX */
172
173 /*
174  *      Define bit flags in Input Port Change Register (UIPCR).
175  */
176 #define MCFUART_UIPCR_CTSCOS    0x10            /* CTS change of state */
177 #define MCFUART_UIPCR_CTS       0x01            /* CTS value */
178
179 /*
180  *      Define bit flags in Input Port Register (UIP).
181  */
182 #define MCFUART_UIPR_CTS        0x01            /* CTS value */
183
184 /*
185  *      Define bit flags in Output Port Registers (UOP).
186  *      Clear bit by writing to UOP0, set by writing to UOP1.
187  */
188 #define MCFUART_UOP_RTS         0x01            /* RTS set or clear */
189
190 /*
191  *      Define bit flags in the Auxiliary Control Register (UACR).
192  */
193 #define MCFUART_UACR_IEC        0x01            /* Input enable control */
194
195 /*
196  *      Define bit flags in Interrupt Status Register (UISR).
197  *      These same bits are used for the Interrupt Mask Register (UIMR).
198  */
199 #define MCFUART_UIR_COS         0x80            /* Change of state (CTS) */
200 #define MCFUART_UIR_DELTABREAK  0x04            /* Break start or stop */
201 #define MCFUART_UIR_RXREADY     0x02            /* Receiver ready */
202 #define MCFUART_UIR_TXREADY     0x01            /* Transmitter ready */
203
204 #ifdef  CONFIG_M5272
205 /*
206  *      Define bit flags in the Transmitter FIFO Register (UTF).
207  */
208 #define MCFUART_UTF_TXB         0x1f            /* transmitter data level */
209 #define MCFUART_UTF_FULL        0x20            /* transmitter fifo full */
210 #define MCFUART_UTF_TXS         0xc0            /* transmitter status */
211
212 /*
213  *      Define bit flags in the Receiver FIFO Register (URF).
214  */
215 #define MCFUART_URF_RXB         0x1f            /* receiver data level */
216 #define MCFUART_URF_FULL        0x20            /* receiver fifo full */
217 #define MCFUART_URF_RXS         0xc0            /* receiver status */
218 #endif
219
220 /****************************************************************************/
221 #endif  /* mcfuart_h */