ColdFire: MCF52x2 update
[platform/kernel/u-boot.git] / include / asm-m68k / mcfuart.h
1 /*
2  * mcfuart.h -- ColdFire internal UART support defines.
3  *
4  * File copied from mcfuart.h of uCLinux distribution:
5  *      (C) Copyright 1999, Greg Ungerer (gerg@snapgear.com)
6  *      (C) Copyright 2000, Lineo Inc. (www.lineo.com)
7  *
8  * See file CREDITS for list of people who contributed to this
9  * project.
10  *
11  * This program is free software; you can redistribute it and/or
12  * modify it under the terms of the GNU General Public License as
13  * published by the Free Software Foundation; either version 2 of
14  * the License, or (at your option) any later version.
15  *
16  * This program is distributed in the hope that it will be useful,
17  * but WITHOUT ANY WARRANTY; without even the implied warranty of
18  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19  * GNU General Public License for more details.
20  *
21  * You should have received a copy of the GNU General Public License
22  * along with this program; if not, write to the Free Software
23  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
24  * MA 02111-1307 USA
25  */
26
27 /****************************************************************************/
28 #ifndef mcfuart_h
29 #define mcfuart_h
30 /****************************************************************************/
31
32 #include <linux/config.h>
33
34 /*
35  *      Define the base address of the UARTS within the MBAR address
36  *      space.
37  */
38 #if defined(CONFIG_M5272)
39 #define MCFUART_BASE1           0x100   /* Base address of UART1 */
40 #define MCFUART_BASE2           0x140   /* Base address of UART2 */
41 #elif defined(CONFIG_M5204) || defined(CONFIG_M5206) || defined(CONFIG_M5206e)
42 #if defined(CONFIG_NETtel)
43 #define MCFUART_BASE1           0x180   /* Base address of UART1 */
44 #define MCFUART_BASE2           0x140   /* Base address of UART2 */
45 #else
46 #define MCFUART_BASE1           0x140   /* Base address of UART1 */
47 #define MCFUART_BASE2           0x180   /* Base address of UART2 */
48 #endif
49 #elif defined(CONFIG_M5282) || defined(CONFIG_M5271)
50 #define MCFUART_BASE1           0x200   /* Base address of UART1 */
51 #define MCFUART_BASE2           0x240   /* Base address of UART2 */
52 #define MCFUART_BASE3           0x280   /* Base address of UART3 */
53 #elif defined(CONFIG_M5249) || defined(CONFIG_M5307) || defined(CONFIG_M5407)
54 #if defined(CONFIG_NETtel) || defined(CONFIG_DISKtel) || defined(CONFIG_SECUREEDGEMP3)
55 #define MCFUART_BASE1           0x200   /* Base address of UART1 */
56 #define MCFUART_BASE2           0x1c0   /* Base address of UART2 */
57 #else
58 #define MCFUART_BASE1           0x1c0   /* Base address of UART1 */
59 #define MCFUART_BASE2           0x200   /* Base address of UART2 */
60 #endif
61 #endif
62
63 /*
64  *      Define the ColdFire UART register set addresses.
65  */
66 #define MCFUART_UMR             0x00    /* Mode register (r/w) */
67 #define MCFUART_USR             0x04    /* Status register (r) */
68 #define MCFUART_UCSR            0x04    /* Clock Select (w) */
69 #define MCFUART_UCR             0x08    /* Command register (w) */
70 #define MCFUART_URB             0x0c    /* Receiver Buffer (r) */
71 #define MCFUART_UTB             0x0c    /* Transmit Buffer (w) */
72 #define MCFUART_UIPCR           0x10    /* Input Port Change (r) */
73 #define MCFUART_UACR            0x10    /* Auxiliary Control (w) */
74 #define MCFUART_UISR            0x14    /* Interrup Status (r) */
75 #define MCFUART_UIMR            0x14    /* Interrupt Mask (w) */
76 #define MCFUART_UBG1            0x18    /* Baud Rate MSB (r/w) */
77 #define MCFUART_UBG2            0x1c    /* Baud Rate LSB (r/w) */
78 #ifdef  CONFIG_M5272
79 #define MCFUART_UTF             0x28    /* Transmitter FIFO (r/w) */
80 #define MCFUART_URF             0x2c    /* Receiver FIFO (r/w) */
81 #define MCFUART_UFPD            0x30    /* Frac Prec. Divider (r/w) */
82 #else
83 #define MCFUART_UIVR            0x30    /* Interrupt Vector (r/w) */
84 #endif
85 #define MCFUART_UIPR            0x34    /* Input Port (r) */
86 #define MCFUART_UOP1            0x38    /* Output Port Bit Set (w) */
87 #define MCFUART_UOP0            0x3c    /* Output Port Bit Reset (w) */
88
89 #ifdef  CONFIG_M5249
90 /* Note: This isn't in the 5249 docs */
91 #define MCFUART_UFPD            0x30    /* Frac Prec. Divider (r/w) */
92 #endif
93
94 /*
95  *      Define bit flags in Mode Register 1 (MR1).
96  */
97 #define MCFUART_MR1_RXRTS       0x80    /* Auto RTS flow control */
98 #define MCFUART_MR1_RXIRQFULL   0x40    /* RX IRQ type FULL */
99 #define MCFUART_MR1_RXIRQRDY    0x00    /* RX IRQ type RDY */
100 #define MCFUART_MR1_RXERRBLOCK  0x20    /* RX block error mode */
101 #define MCFUART_MR1_RXERRCHAR   0x00    /* RX char error mode */
102
103 #define MCFUART_MR1_PARITYNONE  0x10    /* No parity */
104 #define MCFUART_MR1_PARITYEVEN  0x00    /* Even parity */
105 #define MCFUART_MR1_PARITYODD   0x04    /* Odd parity */
106 #define MCFUART_MR1_PARITYSPACE 0x08    /* Space parity */
107 #define MCFUART_MR1_PARITYMARK  0x0c    /* Mark parity */
108
109 #define MCFUART_MR1_CS5         0x00    /* 5 bits per char */
110 #define MCFUART_MR1_CS6         0x01    /* 6 bits per char */
111 #define MCFUART_MR1_CS7         0x02    /* 7 bits per char */
112 #define MCFUART_MR1_CS8         0x03    /* 8 bits per char */
113
114 /*
115  *      Define bit flags in Mode Register 2 (MR2).
116  */
117 #define MCFUART_MR2_LOOPBACK    0x80    /* Loopback mode */
118 #define MCFUART_MR2_REMOTELOOP  0xc0    /* Remote loopback mode */
119 #define MCFUART_MR2_AUTOECHO    0x40    /* Automatic echo */
120 #define MCFUART_MR2_TXRTS       0x20    /* Assert RTS on TX */
121 #define MCFUART_MR2_TXCTS       0x10    /* Auto CTS flow control */
122
123 #define MCFUART_MR2_STOP1       0x07    /* 1 stop bit */
124 #define MCFUART_MR2_STOP15      0x08    /* 1.5 stop bits */
125 #define MCFUART_MR2_STOP2       0x0f    /* 2 stop bits */
126
127 /*
128  *      Define bit flags in Status Register (USR).
129  */
130 #define MCFUART_USR_RXBREAK     0x80    /* Received BREAK */
131 #define MCFUART_USR_RXFRAMING   0x40    /* Received framing error */
132 #define MCFUART_USR_RXPARITY    0x20    /* Received parity error */
133 #define MCFUART_USR_RXOVERRUN   0x10    /* Received overrun error */
134 #define MCFUART_USR_TXEMPTY     0x08    /* Transmitter empty */
135 #define MCFUART_USR_TXREADY     0x04    /* Transmitter ready */
136 #define MCFUART_USR_RXFULL      0x02    /* Receiver full */
137 #define MCFUART_USR_RXREADY     0x01    /* Receiver ready */
138
139 #define MCFUART_USR_RXERR       (MCFUART_USR_RXBREAK | MCFUART_USR_RXFRAMING | \
140                                 MCFUART_USR_RXPARITY | MCFUART_USR_RXOVERRUN)
141
142 /*
143  *      Define bit flags in Clock Select Register (UCSR).
144  */
145 #define MCFUART_UCSR_RXCLKTIMER 0xd0    /* RX clock is timer */
146 #define MCFUART_UCSR_RXCLKEXT16 0xe0    /* RX clock is external x16 */
147 #define MCFUART_UCSR_RXCLKEXT1  0xf0    /* RX clock is external x1 */
148
149 #define MCFUART_UCSR_TXCLKTIMER 0x0d    /* TX clock is timer */
150 #define MCFUART_UCSR_TXCLKEXT16 0x0e    /* TX clock is external x16 */
151 #define MCFUART_UCSR_TXCLKEXT1  0x0f    /* TX clock is external x1 */
152
153 /*
154  *      Define bit flags in Command Register (UCR).
155  */
156 #define MCFUART_UCR_CMDNULL             0x00    /* No command */
157 #define MCFUART_UCR_CMDRESETMRPTR       0x10    /* Reset MR pointer */
158 #define MCFUART_UCR_CMDRESETRX          0x20    /* Reset receiver */
159 #define MCFUART_UCR_CMDRESETTX          0x30    /* Reset transmitter */
160 #define MCFUART_UCR_CMDRESETERR         0x40    /* Reset error status */
161 #define MCFUART_UCR_CMDRESETBREAK       0x50    /* Reset BREAK change */
162 #define MCFUART_UCR_CMDBREAKSTART       0x60    /* Start BREAK */
163 #define MCFUART_UCR_CMDBREAKSTOP        0x70    /* Stop BREAK */
164
165 #define MCFUART_UCR_TXNULL      0x00    /* No TX command */
166 #define MCFUART_UCR_TXENABLE    0x04    /* Enable TX */
167 #define MCFUART_UCR_TXDISABLE   0x08    /* Disable TX */
168 #define MCFUART_UCR_RXNULL      0x00    /* No RX command */
169 #define MCFUART_UCR_RXENABLE    0x01    /* Enable RX */
170 #define MCFUART_UCR_RXDISABLE   0x02    /* Disable RX */
171
172 /*
173  *      Define bit flags in Input Port Change Register (UIPCR).
174  */
175 #define MCFUART_UIPCR_CTSCOS    0x10    /* CTS change of state */
176 #define MCFUART_UIPCR_CTS       0x01    /* CTS value */
177
178 /*
179  *      Define bit flags in Input Port Register (UIP).
180  */
181 #define MCFUART_UIPR_CTS        0x01    /* CTS value */
182
183 /*
184  *      Define bit flags in Output Port Registers (UOP).
185  *      Clear bit by writing to UOP0, set by writing to UOP1.
186  */
187 #define MCFUART_UOP_RTS         0x01    /* RTS set or clear */
188
189 /*
190  *      Define bit flags in the Auxiliary Control Register (UACR).
191  */
192 #define MCFUART_UACR_IEC        0x01    /* Input enable control */
193
194 /*
195  *      Define bit flags in Interrupt Status Register (UISR).
196  *      These same bits are used for the Interrupt Mask Register (UIMR).
197  */
198 #define MCFUART_UIR_COS         0x80    /* Change of state (CTS) */
199 #define MCFUART_UIR_DELTABREAK  0x04    /* Break start or stop */
200 #define MCFUART_UIR_RXREADY     0x02    /* Receiver ready */
201 #define MCFUART_UIR_TXREADY     0x01    /* Transmitter ready */
202
203 #ifdef  CONFIG_M5272
204 /*
205  *      Define bit flags in the Transmitter FIFO Register (UTF).
206  */
207 #define MCFUART_UTF_TXB         0x1f    /* transmitter data level */
208 #define MCFUART_UTF_FULL        0x20    /* transmitter fifo full */
209 #define MCFUART_UTF_TXS         0xc0    /* transmitter status */
210
211 /*
212  *      Define bit flags in the Receiver FIFO Register (URF).
213  */
214 #define MCFUART_URF_RXB         0x1f    /* receiver data level */
215 #define MCFUART_URF_FULL        0x20    /* receiver fifo full */
216 #define MCFUART_URF_RXS         0xc0    /* receiver status */
217 #endif