91d7cb02cdde5a04e6fdf8b4045e12085b9d7555
[platform/upstream/binutils.git] / gdb / mips-tdep.h
1 /* Target-dependent header for the MIPS architecture, for GDB, the GNU Debugger.
2
3    Copyright (C) 2002-2013 Free Software Foundation, Inc.
4
5    This file is part of GDB.
6
7    This program is free software; you can redistribute it and/or modify
8    it under the terms of the GNU General Public License as published by
9    the Free Software Foundation; either version 3 of the License, or
10    (at your option) any later version.
11
12    This program is distributed in the hope that it will be useful,
13    but WITHOUT ANY WARRANTY; without even the implied warranty of
14    MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15    GNU General Public License for more details.
16
17    You should have received a copy of the GNU General Public License
18    along with this program.  If not, see <http://www.gnu.org/licenses/>.  */
19
20 #ifndef MIPS_TDEP_H
21 #define MIPS_TDEP_H
22
23 #include "objfiles.h"
24
25 struct gdbarch;
26
27 /* All the possible MIPS ABIs.  */
28 enum mips_abi
29   {
30     MIPS_ABI_UNKNOWN = 0,
31     MIPS_ABI_N32,
32     MIPS_ABI_O32,
33     MIPS_ABI_N64,
34     MIPS_ABI_O64,
35     MIPS_ABI_EABI32,
36     MIPS_ABI_EABI64,
37     MIPS_ABI_LAST
38   };
39
40 /* Return the MIPS ABI associated with GDBARCH.  */
41 enum mips_abi mips_abi (struct gdbarch *gdbarch);
42
43 /* Base and compressed MIPS ISA variations.  */
44 enum mips_isa
45   {
46     ISA_MIPS = -1,              /* mips_compression_string depends on it.  */
47     ISA_MIPS16,
48     ISA_MICROMIPS
49   };
50
51 /* Return the MIPS ISA's register size.  Just a short cut to the BFD
52    architecture's word size.  */
53 extern int mips_isa_regsize (struct gdbarch *gdbarch);
54
55 /* Return the current index for various MIPS registers.  */
56 struct mips_regnum
57 {
58   int pc;
59   int fp0;
60   int fp_implementation_revision;
61   int fp_control_status;
62   int badvaddr;         /* Bad vaddr for addressing exception.  */
63   int cause;            /* Describes last exception.  */
64   int hi;               /* Multiply/divide temp.  */
65   int lo;               /* ...  */
66   int dspacc;           /* SmartMIPS/DSP accumulators.  */
67   int dspctl;           /* DSP control.  */
68 };
69 extern const struct mips_regnum *mips_regnum (struct gdbarch *gdbarch);
70
71 /* Some MIPS boards don't support floating point while others only
72    support single-precision floating-point operations.  */
73
74 enum mips_fpu_type
75 {
76   MIPS_FPU_DOUBLE,              /* Full double precision floating point.  */
77   MIPS_FPU_SINGLE,              /* Single precision floating point (R4650).  */
78   MIPS_FPU_NONE                 /* No floating point.  */
79 };
80
81 /* MIPS specific per-architecture information.  */
82 struct gdbarch_tdep
83 {
84   /* from the elf header */
85   int elf_flags;
86
87   /* mips options */
88   enum mips_abi mips_abi;
89   enum mips_abi found_abi;
90   enum mips_isa mips_isa;
91   enum mips_fpu_type mips_fpu_type;
92   int mips_last_arg_regnum;
93   int mips_last_fp_arg_regnum;
94   int default_mask_address_p;
95   /* Is the target using 64-bit raw integer registers but only
96      storing a left-aligned 32-bit value in each?  */
97   int mips64_transfers_32bit_regs_p;
98   /* Indexes for various registers.  IRIX and embedded have
99      different values.  This contains the "public" fields.  Don't
100      add any that do not need to be public.  */
101   const struct mips_regnum *regnum;
102   /* Register names table for the current register set.  */
103   const char **mips_processor_reg_names;
104
105   /* The size of register data available from the target, if known.
106      This doesn't quite obsolete the manual
107      mips64_transfers_32bit_regs_p, since that is documented to force
108      left alignment even for big endian (very strange).  */
109   int register_size_valid_p;
110   int register_size;
111
112   /* General-purpose registers.  */
113   struct regset *gregset;
114   struct regset *gregset64;
115
116   /* Floating-point registers.  */
117   struct regset *fpregset;
118   struct regset *fpregset64;
119
120   /* Return the expected next PC if FRAME is stopped at a syscall
121      instruction.  */
122   CORE_ADDR (*syscall_next_pc) (struct frame_info *frame);
123 };
124
125 /* Register numbers of various important registers.  */
126
127 enum
128 {
129   MIPS_ZERO_REGNUM = 0,         /* Read-only register, always 0.  */
130   MIPS_AT_REGNUM = 1,
131   MIPS_V0_REGNUM = 2,           /* Function integer return value.  */
132   MIPS_A0_REGNUM = 4,           /* Loc of first arg during a subr call.  */
133   MIPS_S2_REGNUM = 18,          /* Contains return address in MIPS16 thunks. */
134   MIPS_T9_REGNUM = 25,          /* Contains address of callee in PIC.  */
135   MIPS_GP_REGNUM = 28,
136   MIPS_SP_REGNUM = 29,
137   MIPS_RA_REGNUM = 31,
138   MIPS_PS_REGNUM = 32,          /* Contains processor status.  */
139   MIPS_EMBED_LO_REGNUM = 33,
140   MIPS_EMBED_HI_REGNUM = 34,
141   MIPS_EMBED_BADVADDR_REGNUM = 35,
142   MIPS_EMBED_CAUSE_REGNUM = 36,
143   MIPS_EMBED_PC_REGNUM = 37,
144   MIPS_EMBED_FP0_REGNUM = 38,
145   MIPS_UNUSED_REGNUM = 73,      /* Never used, FIXME.  */
146   MIPS_FIRST_EMBED_REGNUM = 74, /* First CP0 register for embedded use.  */
147   MIPS_PRID_REGNUM = 89,        /* Processor ID.  */
148   MIPS_LAST_EMBED_REGNUM = 89   /* Last one.  */
149 };
150
151 /* Defined in mips-tdep.c and used in remote-mips.c.  */
152 extern void deprecated_mips_set_processor_regs_hack (void);
153
154 /* Instruction sizes and other useful constants.  */
155 enum
156 {
157   MIPS_INSN16_SIZE = 2,
158   MIPS_INSN32_SIZE = 4,
159   /* The number of floating-point or integer registers.  */
160   MIPS_NUMREGS = 32
161 };
162
163 /* Single step based on where the current instruction will take us.  */
164 extern int mips_software_single_step (struct frame_info *frame);
165
166 /* Tell if the program counter value in MEMADDR is in a standard
167    MIPS function.  */
168 extern int mips_pc_is_mips (bfd_vma memaddr);
169
170 /* Tell if the program counter value in MEMADDR is in a MIPS16
171    function.  */
172 extern int mips_pc_is_mips16 (struct gdbarch *gdbarch, bfd_vma memaddr);
173
174 /* Tell if the program counter value in MEMADDR is in a microMIPS
175    function.  */
176 extern int mips_pc_is_micromips (struct gdbarch *gdbarch, bfd_vma memaddr);
177
178 /* Return the currently configured (or set) saved register size.  */
179 extern unsigned int mips_abi_regsize (struct gdbarch *gdbarch);
180
181 /* Make PC the address of the next instruction to execute.  */
182 extern void mips_write_pc (struct regcache *regcache, CORE_ADDR pc);
183
184 /* Target descriptions which only indicate the size of general
185    registers.  */
186 extern struct target_desc *mips_tdesc_gp32;
187 extern struct target_desc *mips_tdesc_gp64;
188
189 /* Return non-zero if PC is in a MIPS SVR4 lazy binding stub section.  */
190
191 static inline int
192 in_mips_stubs_section (CORE_ADDR pc)
193 {
194   return pc_in_section (pc, ".MIPS.stubs");
195 }
196
197 #endif /* MIPS_TDEP_H */