* m32c-tdep.c (m32c_banked_register): New function.
[external/binutils.git] / gdb / m32c-tdep.c
1 /* Renesas M32C target-dependent code for GDB, the GNU debugger.
2
3    Copyright 2004, 2005 Free Software Foundation, Inc.
4
5    This file is part of GDB.
6
7    This program is free software; you can redistribute it and/or modify
8    it under the terms of the GNU General Public License as published by
9    the Free Software Foundation; either version 2 of the License, or
10    (at your option) any later version.
11
12    This program is distributed in the hope that it will be useful,
13    but WITHOUT ANY WARRANTY; without even the implied warranty of
14    MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15    GNU General Public License for more details.
16
17    You should have received a copy of the GNU General Public License
18    along with this program; if not, write to the Free Software
19    Foundation, Inc., 59 Temple Place - Suite 330,
20    Boston, MA 02111-1307, USA.  */
21
22 #include "defs.h"
23
24 #include <stdarg.h>
25
26 #if defined (HAVE_STRING_H)
27 #include <string.h>
28 #endif
29
30 #include "gdb_assert.h"
31 #include "elf-bfd.h"
32 #include "elf/m32c.h"
33 #include "gdb/sim-m32c.h"
34 #include "dis-asm.h"
35 #include "gdbtypes.h"
36 #include "regcache.h"
37 #include "arch-utils.h"
38 #include "frame.h"
39 #include "frame-unwind.h"
40 #include "dwarf2-frame.h"
41 #include "dwarf2expr.h"
42 #include "symtab.h"
43 #include "gdbcore.h"
44 #include "value.h"
45 #include "reggroups.h"
46 #include "prologue-value.h"
47 #include "target.h"
48
49 \f
50 /* The m32c tdep structure.  */
51
52 static struct reggroup *m32c_dma_reggroup;
53
54 struct m32c_reg;
55
56 /* The type of a function that moves the value of REG between CACHE or
57    BUF --- in either direction.  */
58 typedef void (m32c_move_reg_t) (struct m32c_reg *reg,
59                                 struct regcache *cache,
60                                 void *buf);
61
62 struct m32c_reg
63 {
64   /* The name of this register.  */
65   const char *name;
66
67   /* Its type.  */
68   struct type *type;
69
70   /* The architecture this register belongs to.  */
71   struct gdbarch *arch;
72
73   /* Its GDB register number.  */
74   int num;
75
76   /* Its sim register number.  */
77   int sim_num;
78
79   /* Its DWARF register number, or -1 if it doesn't have one.  */
80   int dwarf_num;
81
82   /* Register group memberships.  */
83   unsigned int general_p : 1;
84   unsigned int dma_p : 1;
85   unsigned int system_p : 1;
86   unsigned int save_restore_p : 1;
87
88   /* Functions to read its value from a regcache, and write its value
89      to a regcache.  */
90   m32c_move_reg_t *read, *write;
91
92   /* Data for READ and WRITE functions.  The exact meaning depends on
93      the specific functions selected; see the comments for those
94      functions.  */
95   struct m32c_reg *rx, *ry;
96   int n;
97 };
98
99
100 /* An overestimate of the number of raw and pseudoregisters we will
101    have.  The exact answer depends on the variant of the architecture
102    at hand, but we can use this to declare statically allocated
103    arrays, and bump it up when needed.  */
104 #define M32C_MAX_NUM_REGS (75)
105
106 /* The largest assigned DWARF register number.  */
107 #define M32C_MAX_DWARF_REGNUM (40)
108
109
110 struct gdbarch_tdep
111 {
112   /* All the registers for this variant, indexed by GDB register
113      number, and the number of registers present.  */
114   struct m32c_reg regs[M32C_MAX_NUM_REGS];
115
116   /* The number of valid registers.  */
117   int num_regs;
118
119   /* Interesting registers.  These are pointers into REGS.  */
120   struct m32c_reg *pc, *flg;
121   struct m32c_reg *r0, *r1, *r2, *r3, *a0, *a1;
122   struct m32c_reg *r2r0, *r3r2r1r0, *r3r1r2r0;
123   struct m32c_reg *sb, *fb, *sp;
124
125   /* A table indexed by DWARF register numbers, pointing into
126      REGS.  */
127   struct m32c_reg *dwarf_regs[M32C_MAX_DWARF_REGNUM + 1];
128
129   /* Types for this architecture.  We can't use the builtin_type_foo
130      types, because they're not initialized when building a gdbarch
131      structure.  */
132   struct type *voyd, *ptr_voyd, *func_voyd;
133   struct type *uint8, *uint16;
134   struct type *int8, *int16, *int32, *int64;
135
136   /* The types for data address and code address registers.  */
137   struct type *data_addr_reg_type, *code_addr_reg_type;
138
139   /* The number of bytes a return address pushed by a 'jsr' instruction
140      occupies on the stack.  */
141   int ret_addr_bytes;
142
143   /* The number of bytes an address register occupies on the stack
144      when saved by an 'enter' or 'pushm' instruction.  */
145   int push_addr_bytes;
146 };
147
148 \f
149 /* Types.  */
150
151 static void
152 make_types (struct gdbarch *arch)
153 {
154   struct gdbarch_tdep *tdep = gdbarch_tdep (arch);
155   unsigned long mach = gdbarch_bfd_arch_info (arch)->mach;
156   int data_addr_reg_bits, code_addr_reg_bits;
157   char type_name[50];
158
159 #if 0
160   /* This is used to clip CORE_ADDR values, so this value is
161      appropriate both on the m32c, where pointers are 32 bits long,
162      and on the m16c, where pointers are sixteen bits long, but there
163      may be code above the 64k boundary.  */
164   set_gdbarch_addr_bit (arch, 24);
165 #else
166   /* GCC uses 32 bits for addrs in the dwarf info, even though
167      only 16/24 bits are used.  Setting addr_bit to 24 causes
168      errors in reading the dwarf addresses.  */
169   set_gdbarch_addr_bit (arch, 32);
170 #endif
171
172   set_gdbarch_int_bit (arch, 16);
173   switch (mach)
174     {
175     case bfd_mach_m16c:
176       data_addr_reg_bits = 16;
177       code_addr_reg_bits = 24;
178       set_gdbarch_ptr_bit (arch, 16);
179       tdep->ret_addr_bytes = 3;
180       tdep->push_addr_bytes = 2;
181       break;
182
183     case bfd_mach_m32c:
184       data_addr_reg_bits = 24;
185       code_addr_reg_bits = 24;
186       set_gdbarch_ptr_bit (arch, 32);
187       tdep->ret_addr_bytes = 4;
188       tdep->push_addr_bytes = 4;
189       break;
190
191     default:
192       gdb_assert (0);
193     }
194
195   /* The builtin_type_mumble variables are sometimes uninitialized when
196      this is called, so we avoid using them.  */
197   tdep->voyd = init_type (TYPE_CODE_VOID, 1, 0, "void", NULL);
198   tdep->ptr_voyd = init_type (TYPE_CODE_PTR, gdbarch_ptr_bit (arch) / 8,
199                               TYPE_FLAG_UNSIGNED, NULL, NULL);
200   TYPE_TARGET_TYPE (tdep->ptr_voyd) = tdep->voyd;
201   tdep->func_voyd = lookup_function_type (tdep->voyd);
202
203   sprintf (type_name, "%s_data_addr_t",
204            gdbarch_bfd_arch_info (arch)->printable_name);
205   tdep->data_addr_reg_type
206     = init_type (TYPE_CODE_PTR, data_addr_reg_bits / 8,
207                  TYPE_FLAG_UNSIGNED, xstrdup (type_name), NULL);
208   TYPE_TARGET_TYPE (tdep->data_addr_reg_type) = tdep->voyd;
209
210   sprintf (type_name, "%s_code_addr_t",
211            gdbarch_bfd_arch_info (arch)->printable_name);
212   tdep->code_addr_reg_type
213     = init_type (TYPE_CODE_PTR, code_addr_reg_bits / 8,
214                  TYPE_FLAG_UNSIGNED, xstrdup (type_name), NULL);
215   TYPE_TARGET_TYPE (tdep->code_addr_reg_type) = tdep->func_voyd;
216
217   tdep->uint8  = init_type (TYPE_CODE_INT, 1, TYPE_FLAG_UNSIGNED,
218                             "uint8_t", NULL);
219   tdep->uint16 = init_type (TYPE_CODE_INT, 2, TYPE_FLAG_UNSIGNED,
220                             "uint16_t", NULL);
221   tdep->int8   = init_type (TYPE_CODE_INT, 1, 0, "int8_t", NULL);
222   tdep->int16  = init_type (TYPE_CODE_INT, 2, 0, "int16_t", NULL);
223   tdep->int32  = init_type (TYPE_CODE_INT, 4, 0, "int32_t", NULL);
224   tdep->int64  = init_type (TYPE_CODE_INT, 8, 0, "int64_t", NULL);
225 }
226
227
228 \f
229 /* Register set.  */
230
231 static const char *
232 m32c_register_name (int num)
233 {
234   return gdbarch_tdep (current_gdbarch)->regs[num].name;
235 }
236
237
238 static struct type *
239 m32c_register_type (struct gdbarch *arch, int reg_nr)
240 {
241   return gdbarch_tdep (arch)->regs[reg_nr].type;
242 }
243
244
245 static int
246 m32c_register_sim_regno (int reg_nr)
247 {
248   return gdbarch_tdep (current_gdbarch)->regs[reg_nr].sim_num;
249 }
250
251
252 static int
253 m32c_debug_info_reg_to_regnum (int reg_nr)
254 {
255   struct gdbarch_tdep *tdep = gdbarch_tdep (current_gdbarch);
256   if (0 <= reg_nr && reg_nr <= M32C_MAX_DWARF_REGNUM
257       && tdep->dwarf_regs[reg_nr])
258     return tdep->dwarf_regs[reg_nr]->num;
259   else
260     /* The DWARF CFI code expects to see -1 for invalid register
261        numbers.  */
262     return -1;
263 }
264
265
266 int
267 m32c_register_reggroup_p (struct gdbarch *gdbarch, int regnum,
268                           struct reggroup *group)
269 {
270   struct gdbarch_tdep *tdep = gdbarch_tdep (current_gdbarch);
271   struct m32c_reg *reg = &tdep->regs[regnum];
272
273   /* The anonymous raw registers aren't in any groups.  */
274   if (! reg->name)
275     return 0;
276
277   if (group == all_reggroup)
278     return 1;
279
280   if (group == general_reggroup
281       && reg->general_p)
282     return 1;
283
284   if (group == m32c_dma_reggroup
285       && reg->dma_p)
286     return 1;
287
288   if (group == system_reggroup
289       && reg->system_p)
290     return 1;
291
292   /* Since the m32c DWARF register numbers refer to cooked registers, not
293      raw registers, and frame_pop depends on the save and restore groups
294      containing registers the DWARF CFI will actually mention, our save
295      and restore groups are cooked registers, not raw registers.  (This is
296      why we can't use the default reggroup function.)  */
297   if ((group == save_reggroup
298        || group == restore_reggroup)
299       && reg->save_restore_p)
300     return 1;
301
302   return 0;
303 }
304
305
306 /* Register move functions.  We declare them here using
307    m32c_move_reg_t to check the types.  */
308 static m32c_move_reg_t m32c_raw_read,      m32c_raw_write;
309 static m32c_move_reg_t m32c_banked_read,   m32c_banked_write;
310 static m32c_move_reg_t m32c_sb_read,       m32c_sb_write;
311 static m32c_move_reg_t m32c_part_read,     m32c_part_write;
312 static m32c_move_reg_t m32c_cat_read,      m32c_cat_write;
313 static m32c_move_reg_t m32c_r3r2r1r0_read, m32c_r3r2r1r0_write;
314
315
316 /* Copy the value of the raw register REG from CACHE to BUF.  */
317 static void
318 m32c_raw_read (struct m32c_reg *reg, struct regcache *cache, void *buf)
319 {
320   regcache_raw_read (cache, reg->num, buf);
321 }
322
323
324 /* Copy the value of the raw register REG from BUF to CACHE.  */
325 static void
326 m32c_raw_write (struct m32c_reg *reg, struct regcache *cache, void *buf)
327 {
328   regcache_raw_write (cache, reg->num, (const void *) buf);
329 }
330
331
332 /* Return the value of the 'flg' register in CACHE.  */
333 static int
334 m32c_read_flg (struct regcache *cache)
335 {
336   struct gdbarch_tdep *tdep = gdbarch_tdep (get_regcache_arch (cache));
337   ULONGEST flg;
338   regcache_raw_read_unsigned (cache, tdep->flg->num, &flg);
339   return flg & 0xffff;
340 }
341
342
343 /* Evaluate the real register number of a banked register.  */
344 static struct m32c_reg *
345 m32c_banked_register (struct m32c_reg *reg, struct regcache *cache)
346 {
347   return ((m32c_read_flg (cache) & reg->n) ? reg->ry : reg->rx);
348 }
349
350
351 /* Move the value of a banked register from CACHE to BUF.
352    If the value of the 'flg' register in CACHE has any of the bits
353    masked in REG->n set, then read REG->ry.  Otherwise, read
354    REG->rx.  */
355 static void
356 m32c_banked_read (struct m32c_reg *reg, struct regcache *cache, void *buf)
357 {
358   struct m32c_reg *bank_reg = m32c_banked_register (reg, cache);
359   regcache_raw_read (cache, bank_reg->num, buf);
360 }
361
362
363 /* Move the value of a banked register from BUF to CACHE.
364    If the value of the 'flg' register in CACHE has any of the bits
365    masked in REG->n set, then write REG->ry.  Otherwise, write
366    REG->rx.  */
367 static void
368 m32c_banked_write (struct m32c_reg *reg, struct regcache *cache, void *buf)
369 {
370   struct m32c_reg *bank_reg = m32c_banked_register (reg, cache);
371   regcache_raw_write (cache, bank_reg->num, (const void *) buf);
372 }
373
374
375 /* Move the value of SB from CACHE to BUF.  On bfd_mach_m32c, SB is a
376    banked register; on bfd_mach_m16c, it's not.  */
377 static void
378 m32c_sb_read (struct m32c_reg *reg, struct regcache *cache, void *buf)
379 {
380   if (gdbarch_bfd_arch_info (reg->arch)->mach == bfd_mach_m16c)
381     m32c_raw_read (reg->rx, cache, buf);
382   else
383     m32c_banked_read (reg, cache, buf);
384 }
385
386
387 /* Move the value of SB from BUF to CACHE.  On bfd_mach_m32c, SB is a
388    banked register; on bfd_mach_m16c, it's not.  */
389 static void
390 m32c_sb_write (struct m32c_reg *reg, struct regcache *cache, void *buf)
391 {
392   if (gdbarch_bfd_arch_info (reg->arch)->mach == bfd_mach_m16c)
393     m32c_raw_write (reg->rx, cache, buf);
394   else
395     m32c_banked_write (reg, cache, buf);
396 }
397
398
399 /* Assuming REG uses m32c_part_read and m32c_part_write, set *OFFSET_P
400    and *LEN_P to the offset and length, in bytes, of the part REG
401    occupies in its underlying register.  The offset is from the
402    lower-addressed end, regardless of the architecture's endianness.
403    (The M32C family is always little-endian, but let's keep those
404    assumptions out of here.)  */
405 static void
406 m32c_find_part (struct m32c_reg *reg, int *offset_p, int *len_p)
407 {
408   /* The length of the containing register, of which REG is one part.  */
409   int containing_len = TYPE_LENGTH (reg->rx->type);
410
411   /* The length of one "element" in our imaginary array.  */
412   int elt_len = TYPE_LENGTH (reg->type);
413
414   /* The offset of REG's "element" from the least significant end of
415      the containing register.  */
416   int elt_offset = reg->n * elt_len;
417
418   /* If we extend off the end, trim the length of the element.  */
419   if (elt_offset + elt_len > containing_len)
420     {
421       elt_len = containing_len - elt_offset;
422       /* We shouldn't be declaring partial registers that go off the
423          end of their containing registers.  */
424       gdb_assert (elt_len > 0);
425     }
426
427   /* Flip the offset around if we're big-endian.  */
428   if (gdbarch_byte_order (reg->arch) == BFD_ENDIAN_BIG)
429     elt_offset = TYPE_LENGTH (reg->rx->type) - elt_offset - elt_len;
430
431   *offset_p = elt_offset;
432   *len_p = elt_len;
433 }
434
435
436 /* Move the value of a partial register (r0h, intbl, etc.) from CACHE
437    to BUF.  Treating the value of the register REG->rx as an array of
438    REG->type values, where higher indices refer to more significant
439    bits, read the value of the REG->n'th element.  */
440 static void
441 m32c_part_read (struct m32c_reg *reg, struct regcache *cache, void *buf)
442 {
443   int offset, len;
444   memset (buf, 0, TYPE_LENGTH (reg->type));
445   m32c_find_part (reg, &offset, &len);
446   regcache_cooked_read_part (cache, reg->rx->num, offset, len, buf);
447 }
448
449
450 /* Move the value of a banked register from BUF to CACHE.
451    Treating the value of the register REG->rx as an array of REG->type
452    values, where higher indices refer to more significant bits, write
453    the value of the REG->n'th element.  */
454 static void
455 m32c_part_write (struct m32c_reg *reg, struct regcache *cache, void *buf)
456 {
457   int offset, len;
458   m32c_find_part (reg, &offset, &len);
459   regcache_cooked_write_part (cache, reg->rx->num, offset, len, buf);
460 }
461
462
463 /* Move the value of REG from CACHE to BUF.  REG's value is the
464    concatenation of the values of the registers REG->rx and REG->ry,
465    with REG->rx contributing the more significant bits.  */
466 static void
467 m32c_cat_read (struct m32c_reg *reg, struct regcache *cache, void *buf)
468 {
469   int high_bytes = TYPE_LENGTH (reg->rx->type);
470   int low_bytes  = TYPE_LENGTH (reg->ry->type);
471   /* For address arithmetic.  */
472   unsigned char *cbuf = buf;
473
474   gdb_assert (TYPE_LENGTH (reg->type) == high_bytes + low_bytes);
475
476   if (gdbarch_byte_order (reg->arch) == BFD_ENDIAN_BIG)
477     {
478       regcache_cooked_read (cache, reg->rx->num, cbuf);
479       regcache_cooked_read (cache, reg->ry->num, cbuf + high_bytes);
480     }
481   else
482     {
483       regcache_cooked_read (cache, reg->rx->num, cbuf + low_bytes);
484       regcache_cooked_read (cache, reg->ry->num, cbuf);
485     }
486 }
487
488
489 /* Move the value of REG from CACHE to BUF.  REG's value is the
490    concatenation of the values of the registers REG->rx and REG->ry,
491    with REG->rx contributing the more significant bits.  */
492 static void
493 m32c_cat_write (struct m32c_reg *reg, struct regcache *cache, void *buf)
494 {
495   int high_bytes = TYPE_LENGTH (reg->rx->type);
496   int low_bytes  = TYPE_LENGTH (reg->ry->type);
497   /* For address arithmetic.  */
498   unsigned char *cbuf = buf;
499
500   gdb_assert (TYPE_LENGTH (reg->type) == high_bytes + low_bytes);
501
502   if (gdbarch_byte_order (reg->arch) == BFD_ENDIAN_BIG)
503     {
504       regcache_cooked_write (cache, reg->rx->num, cbuf);
505       regcache_cooked_write (cache, reg->ry->num, cbuf + high_bytes);
506     }
507   else
508     {
509       regcache_cooked_write (cache, reg->rx->num, cbuf + low_bytes);
510       regcache_cooked_write (cache, reg->ry->num, cbuf);
511     }
512 }
513
514
515 /* Copy the value of the raw register REG from CACHE to BUF.  REG is
516    the concatenation (from most significant to least) of r3, r2, r1,
517    and r0.  */
518 static void
519 m32c_r3r2r1r0_read (struct m32c_reg *reg, struct regcache *cache, void *buf)
520 {
521   struct gdbarch_tdep *tdep = gdbarch_tdep (reg->arch);
522   int len = TYPE_LENGTH (tdep->r0->type);
523
524   /* For address arithmetic.  */
525   unsigned char *cbuf = buf;
526
527   if (gdbarch_byte_order (reg->arch) == BFD_ENDIAN_BIG)
528     {
529       regcache_cooked_read (cache, tdep->r0->num, cbuf + len * 3);
530       regcache_cooked_read (cache, tdep->r1->num, cbuf + len * 2);
531       regcache_cooked_read (cache, tdep->r2->num, cbuf + len * 1);
532       regcache_cooked_read (cache, tdep->r3->num, cbuf);
533     }
534   else
535     {
536       regcache_cooked_read (cache, tdep->r0->num, cbuf);
537       regcache_cooked_read (cache, tdep->r1->num, cbuf + len * 1);
538       regcache_cooked_read (cache, tdep->r2->num, cbuf + len * 2);
539       regcache_cooked_read (cache, tdep->r3->num, cbuf + len * 3);
540     }
541 }
542
543
544 /* Copy the value of the raw register REG from BUF to CACHE.  REG is
545    the concatenation (from most significant to least) of r3, r2, r1,
546    and r0.  */
547 static void
548 m32c_r3r2r1r0_write (struct m32c_reg *reg, struct regcache *cache, void *buf)
549 {
550   struct gdbarch_tdep *tdep = gdbarch_tdep (reg->arch);
551   int len = TYPE_LENGTH (tdep->r0->type);
552
553   /* For address arithmetic.  */
554   unsigned char *cbuf = buf;
555
556   if (gdbarch_byte_order (reg->arch) == BFD_ENDIAN_BIG)
557     {
558       regcache_cooked_write (cache, tdep->r0->num, cbuf + len * 3);
559       regcache_cooked_write (cache, tdep->r1->num, cbuf + len * 2);
560       regcache_cooked_write (cache, tdep->r2->num, cbuf + len * 1);
561       regcache_cooked_write (cache, tdep->r3->num, cbuf);
562     }
563   else
564     {
565       regcache_cooked_write (cache, tdep->r0->num, cbuf);
566       regcache_cooked_write (cache, tdep->r1->num, cbuf + len * 1);
567       regcache_cooked_write (cache, tdep->r2->num, cbuf + len * 2);
568       regcache_cooked_write (cache, tdep->r3->num, cbuf + len * 3);
569     }
570 }
571
572
573 static void
574 m32c_pseudo_register_read (struct gdbarch *arch,
575                            struct regcache *cache,
576                            int cookednum,
577                            gdb_byte *buf)
578 {
579   struct gdbarch_tdep *tdep = gdbarch_tdep (arch);
580   struct m32c_reg *reg;
581
582   gdb_assert (0 <= cookednum && cookednum < tdep->num_regs);
583   gdb_assert (arch == get_regcache_arch (cache));
584   gdb_assert (arch == tdep->regs[cookednum].arch);
585   reg = &tdep->regs[cookednum];
586
587   reg->read (reg, cache, buf);
588 }
589
590
591 static void
592 m32c_pseudo_register_write (struct gdbarch *arch,
593                             struct regcache *cache,
594                             int cookednum,
595                             const gdb_byte *buf)
596 {
597   struct gdbarch_tdep *tdep = gdbarch_tdep (arch);
598   struct m32c_reg *reg;
599
600   gdb_assert (0 <= cookednum && cookednum < tdep->num_regs);
601   gdb_assert (arch == get_regcache_arch (cache));
602   gdb_assert (arch == tdep->regs[cookednum].arch);
603   reg = &tdep->regs[cookednum];
604
605   reg->write (reg, cache, (void *) buf);
606 }
607
608
609 /* Add a register with the given fields to the end of ARCH's table.
610    Return a pointer to the newly added register.  */
611 static struct m32c_reg *
612 add_reg (struct gdbarch *arch,
613          const char *name,
614          struct type *type,
615          int sim_num,
616          m32c_move_reg_t *read,
617          m32c_move_reg_t *write,
618          struct m32c_reg *rx,
619          struct m32c_reg *ry,
620          int n)
621 {
622   struct gdbarch_tdep *tdep = gdbarch_tdep (arch);
623   struct m32c_reg *r = &tdep->regs[tdep->num_regs];
624
625   gdb_assert (tdep->num_regs < M32C_MAX_NUM_REGS);
626
627   r->name           = name;
628   r->type           = type;
629   r->arch           = arch;
630   r->num            = tdep->num_regs;
631   r->sim_num        = sim_num;
632   r->dwarf_num      = -1;
633   r->general_p      = 0;
634   r->dma_p          = 0;
635   r->system_p       = 0;
636   r->save_restore_p = 0;
637   r->read           = read;
638   r->write          = write;
639   r->rx             = rx;
640   r->ry             = ry;
641   r->n              = n;
642
643   tdep->num_regs++;
644
645   return r;
646 }
647
648
649 /* Record NUM as REG's DWARF register number.  */
650 static void
651 set_dwarf_regnum (struct m32c_reg *reg, int num)
652 {
653   gdb_assert (num < M32C_MAX_NUM_REGS);
654
655   /* Update the reg->DWARF mapping.  Only count the first number
656      assigned to this register.  */
657   if (reg->dwarf_num == -1)
658     reg->dwarf_num = num;
659
660   /* Update the DWARF->reg mapping.  */
661   gdbarch_tdep (reg->arch)->dwarf_regs[num] = reg;
662 }
663
664
665 /* Mark REG as a general-purpose register, and return it.  */
666 static struct m32c_reg *
667 mark_general (struct m32c_reg *reg)
668 {
669   reg->general_p = 1;
670   return reg;
671 }
672
673
674 /* Mark REG as a DMA register, and return it.  */
675 static struct m32c_reg *
676 mark_dma (struct m32c_reg *reg)
677 {
678   reg->dma_p = 1;
679   return reg;
680 }
681
682
683 /* Mark REG as a SYSTEM register, and return it.  */
684 static struct m32c_reg *
685 mark_system (struct m32c_reg *reg)
686 {
687   reg->system_p = 1;
688   return reg;
689 }
690
691
692 /* Mark REG as a save-restore register, and return it.  */
693 static struct m32c_reg *
694 mark_save_restore (struct m32c_reg *reg)
695 {
696   reg->save_restore_p = 1;
697   return reg;
698 }
699
700
701 #define FLAGBIT_B       0x0010
702 #define FLAGBIT_U       0x0080
703
704 /* Handy macros for declaring registers.  These all evaluate to
705    pointers to the register declared.  Macros that define two
706    registers evaluate to a pointer to the first.  */
707
708 /* A raw register named NAME, with type TYPE and sim number SIM_NUM.  */
709 #define R(name, type, sim_num)                                  \
710   (add_reg (arch, (name), (type), (sim_num),                    \
711             m32c_raw_read, m32c_raw_write, NULL, NULL, 0))
712
713 /* The simulator register number for a raw register named NAME.  */
714 #define SIM(name) (m32c_sim_reg_ ## name)
715
716 /* A raw unsigned 16-bit data register named NAME.
717    NAME should be an identifier, not a string.  */
718 #define R16U(name)                                              \
719   (R(#name, tdep->uint16, SIM (name)))
720
721 /* A raw data address register named NAME.
722    NAME should be an identifier, not a string.  */
723 #define RA(name)                                                \
724   (R(#name, tdep->data_addr_reg_type, SIM (name)))
725
726 /* A raw code address register named NAME.  NAME should
727    be an identifier, not a string.  */
728 #define RC(name)                                                \
729   (R(#name, tdep->code_addr_reg_type, SIM (name)))
730
731 /* A pair of raw registers named NAME0 and NAME1, with type TYPE.
732    NAME should be an identifier, not a string.  */
733 #define RP(name, type)                          \
734   (R(#name "0", (type), SIM (name ## 0)),       \
735    R(#name "1", (type), SIM (name ## 1)) - 1)
736
737 /* A raw banked general-purpose data register named NAME.
738    NAME should be an identifier, not a string.  */
739 #define RBD(name)                                               \
740   (R(NULL, tdep->int16, SIM (name ## _bank0)),          \
741    R(NULL, tdep->int16, SIM (name ## _bank1)) - 1)
742
743 /* A raw banked data address register named NAME.
744    NAME should be an identifier, not a string.  */
745 #define RBA(name)                                               \
746   (R(NULL, tdep->data_addr_reg_type, SIM (name ## _bank0)),     \
747    R(NULL, tdep->data_addr_reg_type, SIM (name ## _bank1)) - 1)
748
749 /* A cooked register named NAME referring to a raw banked register
750    from the bank selected by the current value of FLG.  RAW_PAIR
751    should be a pointer to the first register in the banked pair.
752    NAME must be an identifier, not a string.  */
753 #define CB(name, raw_pair)                              \
754   (add_reg (arch, #name, (raw_pair)->type, 0,           \
755             m32c_banked_read, m32c_banked_write,        \
756             (raw_pair), (raw_pair + 1), FLAGBIT_B))
757
758 /* A pair of registers named NAMEH and NAMEL, of type TYPE, that
759    access the top and bottom halves of the register pointed to by
760    NAME.  NAME should be an identifier.  */
761 #define CHL(name, type)                                                 \
762   (add_reg (arch, #name "h", (type), 0,                                 \
763             m32c_part_read, m32c_part_write, name, NULL, 1),            \
764    add_reg (arch, #name "l", (type), 0,                                 \
765             m32c_part_read, m32c_part_write, name, NULL, 0) - 1)
766
767 /* A register constructed by concatenating the two registers HIGH and
768    LOW, whose name is HIGHLOW and whose type is TYPE.  */
769 #define CCAT(high, low, type)                                   \
770   (add_reg (arch, #high #low, (type), 0,                        \
771             m32c_cat_read, m32c_cat_write, (high), (low), 0))
772
773 /* Abbreviations for marking register group membership.  */
774 #define G(reg)   (mark_general (reg))
775 #define S(reg)   (mark_system  (reg))
776 #define DMA(reg) (mark_dma     (reg))
777
778
779 /* Construct the register set for ARCH.  */
780 static void
781 make_regs (struct gdbarch *arch)
782 {
783   struct gdbarch_tdep *tdep = gdbarch_tdep (arch);
784   int mach = gdbarch_bfd_arch_info (arch)->mach;
785
786   struct m32c_reg *raw_r0_pair = RBD (r0);
787   struct m32c_reg *raw_r1_pair = RBD (r1);
788   struct m32c_reg *raw_r2_pair = RBD (r2);
789   struct m32c_reg *raw_r3_pair = RBD (r3);
790   struct m32c_reg *raw_a0_pair = RBA (a0);
791   struct m32c_reg *raw_a1_pair = RBA (a1);
792   struct m32c_reg *raw_fb_pair = RBA (fb);
793
794   /* sb is banked on the bfd_mach_m32c, but not on bfd_mach_m16c.
795      We always declare both raw registers, and deal with the distinction
796      in the pseudoregister.  */
797   struct m32c_reg *raw_sb_pair = RBA (sb);
798
799   struct m32c_reg *usp         = S (RA (usp));
800   struct m32c_reg *isp         = S (RA (isp));
801   struct m32c_reg *intb        = S (RC (intb));
802   struct m32c_reg *pc          = G (RC (pc));
803   struct m32c_reg *flg         = G (R16U (flg));
804
805   if (mach == bfd_mach_m32c)
806     {
807       struct m32c_reg *svf     = S (R16U (svf));
808       struct m32c_reg *svp     = S (RC (svp));
809       struct m32c_reg *vct     = S (RC (vct));
810
811       struct m32c_reg *dmd01   = DMA (RP (dmd, tdep->uint8));
812       struct m32c_reg *dct01   = DMA (RP (dct, tdep->uint16));
813       struct m32c_reg *drc01   = DMA (RP (drc, tdep->uint16));
814       struct m32c_reg *dma01   = DMA (RP (dma, tdep->data_addr_reg_type));
815       struct m32c_reg *dsa01   = DMA (RP (dsa, tdep->data_addr_reg_type));
816       struct m32c_reg *dra01   = DMA (RP (dra, tdep->data_addr_reg_type));
817     }
818
819   int num_raw_regs = tdep->num_regs;
820
821   struct m32c_reg *r0          = G (CB (r0, raw_r0_pair));
822   struct m32c_reg *r1          = G (CB (r1, raw_r1_pair));
823   struct m32c_reg *r2          = G (CB (r2, raw_r2_pair));
824   struct m32c_reg *r3          = G (CB (r3, raw_r3_pair));
825   struct m32c_reg *a0          = G (CB (a0, raw_a0_pair));
826   struct m32c_reg *a1          = G (CB (a1, raw_a1_pair));
827   struct m32c_reg *fb          = G (CB (fb, raw_fb_pair));
828
829   /* sb is banked on the bfd_mach_m32c, but not on bfd_mach_m16c.
830      Specify custom read/write functions that do the right thing.  */
831   struct m32c_reg *sb
832     = G (add_reg (arch, "sb", raw_sb_pair->type, 0,
833                   m32c_sb_read, m32c_sb_write,
834                   raw_sb_pair, raw_sb_pair + 1, 0));
835
836   /* The current sp is either usp or isp, depending on the value of
837      the FLG register's U bit.  */
838   struct m32c_reg *sp
839     = G (add_reg (arch, "sp", usp->type, 0,
840                   m32c_banked_read, m32c_banked_write, isp, usp, FLAGBIT_U));
841
842   struct m32c_reg *r0hl        = CHL (r0, tdep->int8);
843   struct m32c_reg *r1hl        = CHL (r1, tdep->int8);
844   struct m32c_reg *r2hl        = CHL (r2, tdep->int8);
845   struct m32c_reg *r3hl        = CHL (r3, tdep->int8);
846   struct m32c_reg *intbhl      = CHL (intb, tdep->int16);
847
848   struct m32c_reg *r2r0        = CCAT (r2,   r0,   tdep->int32);
849   struct m32c_reg *r3r1        = CCAT (r3,   r1,   tdep->int32);
850   struct m32c_reg *r3r1r2r0    = CCAT (r3r1, r2r0, tdep->int64);
851
852   struct m32c_reg *r3r2r1r0
853     = add_reg (arch, "r3r2r1r0", tdep->int64, 0,
854                m32c_r3r2r1r0_read, m32c_r3r2r1r0_write, NULL, NULL, 0);
855
856   struct m32c_reg *a1a0;
857   if (mach == bfd_mach_m16c)
858     a1a0 = CCAT (a1, a0, tdep->int32);
859   else
860     a1a0 = NULL;
861
862   int num_cooked_regs = tdep->num_regs - num_raw_regs;
863
864   tdep->pc       = pc;
865   tdep->flg      = flg;
866   tdep->r0       = r0;
867   tdep->r1       = r1;
868   tdep->r2       = r2;
869   tdep->r3       = r3;
870   tdep->r2r0     = r2r0;
871   tdep->r3r2r1r0 = r3r2r1r0;
872   tdep->r3r1r2r0 = r3r1r2r0;
873   tdep->a0       = a0;
874   tdep->a1       = a1;
875   tdep->sb       = sb;
876   tdep->fb       = fb;
877   tdep->sp       = sp;
878
879   /* Set up the DWARF register table.  */
880   memset (tdep->dwarf_regs, 0, sizeof (tdep->dwarf_regs));
881   set_dwarf_regnum (r0hl + 1, 0x01);
882   set_dwarf_regnum (r0hl + 0, 0x02);
883   set_dwarf_regnum (r1hl + 1, 0x03);
884   set_dwarf_regnum (r1hl + 0, 0x04);
885   set_dwarf_regnum (r0,       0x05);
886   set_dwarf_regnum (r1,       0x06);
887   set_dwarf_regnum (r2,       0x07);
888   set_dwarf_regnum (r3,       0x08);
889   set_dwarf_regnum (a0,       0x09);
890   set_dwarf_regnum (a1,       0x0a);
891   set_dwarf_regnum (fb,       0x0b);
892   set_dwarf_regnum (sp,       0x0c);
893   set_dwarf_regnum (pc,       0x0d); /* GCC's invention */
894   set_dwarf_regnum (sb,       0x13);
895   set_dwarf_regnum (r2r0,     0x15);
896   set_dwarf_regnum (r3r1,     0x16);
897   if (a1a0)
898     set_dwarf_regnum (a1a0,   0x17);
899
900   /* Enumerate the save/restore register group.
901
902      The regcache_save and regcache_restore functions apply their read
903      function to each register in this group.
904
905      Since frame_pop supplies frame_unwind_register as its read
906      function, the registers meaningful to the Dwarf unwinder need to
907      be in this group.
908
909      On the other hand, when we make inferior calls, save_inferior_status
910      and restore_inferior_status use them to preserve the current register
911      values across the inferior call.  For this, you'd kind of like to
912      preserve all the raw registers, to protect the interrupted code from
913      any sort of bank switching the callee might have done.  But we handle
914      those cases so badly anyway --- for example, it matters whether we
915      restore FLG before or after we restore the general-purpose registers,
916      but there's no way to express that --- that it isn't worth worrying
917      about.
918
919      We omit control registers like inthl: if you call a function that
920      changes those, it's probably because you wanted that change to be
921      visible to the interrupted code.  */
922   mark_save_restore (r0);
923   mark_save_restore (r1);
924   mark_save_restore (r2);
925   mark_save_restore (r3);
926   mark_save_restore (a0);
927   mark_save_restore (a1);
928   mark_save_restore (sb);
929   mark_save_restore (fb);
930   mark_save_restore (sp);
931   mark_save_restore (pc);
932   mark_save_restore (flg);
933
934   set_gdbarch_num_regs (arch, num_raw_regs);
935   set_gdbarch_num_pseudo_regs (arch, num_cooked_regs);
936   set_gdbarch_pc_regnum (arch, pc->num);
937   set_gdbarch_sp_regnum (arch, sp->num);
938   set_gdbarch_register_name (arch, m32c_register_name);
939   set_gdbarch_register_type (arch, m32c_register_type);
940   set_gdbarch_pseudo_register_read (arch, m32c_pseudo_register_read);
941   set_gdbarch_pseudo_register_write (arch, m32c_pseudo_register_write);
942   set_gdbarch_register_sim_regno (arch, m32c_register_sim_regno);
943   set_gdbarch_stab_reg_to_regnum (arch, m32c_debug_info_reg_to_regnum);
944   set_gdbarch_dwarf_reg_to_regnum (arch, m32c_debug_info_reg_to_regnum);
945   set_gdbarch_dwarf2_reg_to_regnum (arch, m32c_debug_info_reg_to_regnum);
946   set_gdbarch_register_reggroup_p (arch, m32c_register_reggroup_p);
947
948   reggroup_add (arch, general_reggroup);
949   reggroup_add (arch, all_reggroup);
950   reggroup_add (arch, save_reggroup);
951   reggroup_add (arch, restore_reggroup);
952   reggroup_add (arch, system_reggroup);
953   reggroup_add (arch, m32c_dma_reggroup);
954 }
955
956
957 \f
958 /* Breakpoints.  */
959
960 static const unsigned char *
961 m32c_breakpoint_from_pc (CORE_ADDR *pc, int *len)
962 {
963   static unsigned char break_insn[] = { 0x00 }; /* brk */
964
965   *len = sizeof (break_insn);
966   return break_insn;
967 }
968
969
970 \f
971 /* Prologue analysis.  */
972
973 struct m32c_prologue
974 {
975   /* For consistency with the DWARF 2 .debug_frame info generated by
976      GCC, a frame's CFA is the address immediately after the saved
977      return address.  */
978
979   /* The architecture for which we generated this prologue info.  */
980   struct gdbarch *arch;
981
982   enum {
983     /* This function uses a frame pointer.  */
984     prologue_with_frame_ptr,
985
986     /* This function has no frame pointer.  */
987     prologue_sans_frame_ptr,
988
989     /* This function sets up the stack, so its frame is the first
990        frame on the stack.  */
991     prologue_first_frame
992
993   } kind;
994
995   /* If KIND is prologue_with_frame_ptr, this is the offset from the
996      CFA to where the frame pointer points.  This is always zero or
997      negative.  */
998   LONGEST frame_ptr_offset;
999
1000   /* If KIND is prologue_sans_frame_ptr, the offset from the CFA to
1001      the stack pointer --- always zero or negative.
1002
1003      Calling this a "size" is a bit misleading, but given that the
1004      stack grows downwards, using offsets for everything keeps one
1005      from going completely sign-crazy: you never change anything's
1006      sign for an ADD instruction; always change the second operand's
1007      sign for a SUB instruction; and everything takes care of
1008      itself.
1009
1010      Functions that use alloca don't have a constant frame size.  But
1011      they always have frame pointers, so we must use that to find the
1012      CFA (and perhaps to unwind the stack pointer).  */
1013   LONGEST frame_size;
1014
1015   /* The address of the first instruction at which the frame has been
1016      set up and the arguments are where the debug info says they are
1017      --- as best as we can tell.  */
1018   CORE_ADDR prologue_end;
1019
1020   /* reg_offset[R] is the offset from the CFA at which register R is
1021      saved, or 1 if register R has not been saved.  (Real values are
1022      always zero or negative.)  */
1023   LONGEST reg_offset[M32C_MAX_NUM_REGS];
1024 };
1025
1026
1027 /* The longest I've seen, anyway.  */
1028 #define M32C_MAX_INSN_LEN (9)
1029
1030 /* Processor state, for the prologue analyzer.  */
1031 struct m32c_pv_state
1032 {
1033   struct gdbarch *arch;
1034   pv_t r0, r1, r2, r3;
1035   pv_t a0, a1;
1036   pv_t sb, fb, sp;
1037   pv_t pc;
1038   struct pv_area *stack;
1039
1040   /* Bytes from the current PC, the address they were read from,
1041      and the address of the next unconsumed byte.  */
1042   gdb_byte insn[M32C_MAX_INSN_LEN];
1043   CORE_ADDR scan_pc, next_addr;
1044 };
1045
1046
1047 /* Push VALUE on STATE's stack, occupying SIZE bytes.  Return zero if
1048    all went well, or non-zero if simulating the action would trash our
1049    state.  */
1050 static int
1051 m32c_pv_push (struct m32c_pv_state *state, pv_t value, int size)
1052 {
1053   if (pv_area_store_would_trash (state->stack, state->sp))
1054     return 1;
1055
1056   state->sp = pv_add_constant (state->sp, -size);
1057   pv_area_store (state->stack, state->sp, size, value);
1058
1059   return 0;
1060 }
1061
1062
1063 /* A source or destination location for an m16c or m32c
1064    instruction.  */
1065 struct srcdest
1066 {
1067   /* If srcdest_reg, the location is a register pointed to by REG.
1068      If srcdest_partial_reg, the location is part of a register pointed
1069      to by REG.  We don't try to handle this too well.
1070      If srcdest_mem, the location is memory whose address is ADDR.  */
1071   enum { srcdest_reg, srcdest_partial_reg, srcdest_mem } kind;
1072   pv_t *reg, addr;
1073 };
1074
1075
1076 /* Return the SIZE-byte value at LOC in STATE.  */
1077 static pv_t
1078 m32c_srcdest_fetch (struct m32c_pv_state *state, struct srcdest loc, int size)
1079 {
1080   if (loc.kind == srcdest_mem)
1081     return pv_area_fetch (state->stack, loc.addr, size);
1082   else if (loc.kind == srcdest_partial_reg)
1083     return pv_unknown ();
1084   else
1085     return *loc.reg;
1086 }
1087
1088
1089 /* Write VALUE, a SIZE-byte value, to LOC in STATE.  Return zero if
1090    all went well, or non-zero if simulating the store would trash our
1091    state.  */
1092 static int
1093 m32c_srcdest_store (struct m32c_pv_state *state, struct srcdest loc,
1094                     pv_t value, int size)
1095 {
1096   if (loc.kind == srcdest_mem)
1097     {
1098       if (pv_area_store_would_trash (state->stack, loc.addr))
1099         return 1;
1100       pv_area_store (state->stack, loc.addr, size, value);
1101     }
1102   else if (loc.kind == srcdest_partial_reg)
1103     *loc.reg = pv_unknown ();
1104   else
1105     *loc.reg = value;
1106
1107   return 0;
1108 }
1109
1110
1111 static int
1112 m32c_sign_ext (int v, int bits)
1113 {
1114   int mask = 1 << (bits - 1);
1115   return (v ^ mask) - mask;
1116 }
1117
1118 static unsigned int
1119 m32c_next_byte (struct m32c_pv_state *st)
1120 {
1121   gdb_assert (st->next_addr - st->scan_pc < sizeof (st->insn));
1122   return st->insn[st->next_addr++ - st->scan_pc];
1123 }
1124
1125 static int
1126 m32c_udisp8 (struct m32c_pv_state *st)
1127 {
1128   return m32c_next_byte (st);
1129 }
1130
1131
1132 static int
1133 m32c_sdisp8 (struct m32c_pv_state *st)
1134 {
1135   return m32c_sign_ext (m32c_next_byte (st), 8);
1136 }
1137
1138
1139 static int
1140 m32c_udisp16 (struct m32c_pv_state *st)
1141 {
1142   int low  = m32c_next_byte (st);
1143   int high = m32c_next_byte (st);
1144
1145   return low + (high << 8);
1146 }
1147
1148
1149 static int
1150 m32c_sdisp16 (struct m32c_pv_state *st)
1151 {
1152   int low  = m32c_next_byte (st);
1153   int high = m32c_next_byte (st);
1154
1155   return m32c_sign_ext (low + (high << 8), 16);
1156 }
1157
1158
1159 static int
1160 m32c_udisp24 (struct m32c_pv_state *st)
1161 {
1162   int low  = m32c_next_byte (st);
1163   int mid  = m32c_next_byte (st);
1164   int high = m32c_next_byte (st);
1165
1166   return low + (mid << 8) + (high << 16);
1167 }
1168
1169
1170 /* Extract the 'source' field from an m32c MOV.size:G-format instruction.  */
1171 static int
1172 m32c_get_src23 (unsigned char *i)
1173 {
1174   return (((i[0] & 0x70) >> 2)
1175           | ((i[1] & 0x30) >> 4));
1176 }
1177
1178
1179 /* Extract the 'dest' field from an m32c MOV.size:G-format instruction.  */
1180 static int
1181 m32c_get_dest23 (unsigned char *i)
1182 {
1183   return (((i[0] & 0x0e) << 1)
1184           | ((i[1] & 0xc0) >> 6));
1185 }
1186
1187
1188 static struct srcdest
1189 m32c_decode_srcdest4 (struct m32c_pv_state *st,
1190                       int code, int size)
1191 {
1192   struct srcdest sd;
1193
1194   if (code < 6)
1195     sd.kind = (size == 2 ? srcdest_reg : srcdest_partial_reg);
1196   else
1197     sd.kind = srcdest_mem;
1198
1199   switch (code)
1200     {
1201     case 0x0: sd.reg = (size == 1 ? &st->r0 : &st->r0); break;
1202     case 0x1: sd.reg = (size == 1 ? &st->r0 : &st->r1); break;
1203     case 0x2: sd.reg = (size == 1 ? &st->r1 : &st->r2); break;
1204     case 0x3: sd.reg = (size == 1 ? &st->r1 : &st->r3); break;
1205
1206     case 0x4: sd.reg = &st->a0; break;
1207     case 0x5: sd.reg = &st->a1; break;
1208
1209     case 0x6: sd.addr = st->a0; break;
1210     case 0x7: sd.addr = st->a1; break;
1211
1212     case 0x8: sd.addr = pv_add_constant (st->a0, m32c_udisp8 (st)); break;
1213     case 0x9: sd.addr = pv_add_constant (st->a1, m32c_udisp8 (st)); break;
1214     case 0xa: sd.addr = pv_add_constant (st->sb, m32c_udisp8 (st)); break;
1215     case 0xb: sd.addr = pv_add_constant (st->fb, m32c_sdisp8 (st)); break;
1216
1217     case 0xc: sd.addr = pv_add_constant (st->a0, m32c_udisp16 (st)); break;
1218     case 0xd: sd.addr = pv_add_constant (st->a1, m32c_udisp16 (st)); break;
1219     case 0xe: sd.addr = pv_add_constant (st->sb, m32c_udisp16 (st)); break;
1220     case 0xf: sd.addr = pv_constant (m32c_udisp16 (st)); break;
1221
1222     default:
1223       gdb_assert (0);
1224     }
1225
1226   return sd;
1227 }
1228
1229
1230 static struct srcdest
1231 m32c_decode_sd23 (struct m32c_pv_state *st, int code, int size, int ind)
1232 {
1233   struct srcdest sd;
1234
1235   switch (code)
1236     {
1237     case 0x12:
1238     case 0x13:
1239     case 0x10:
1240     case 0x11:
1241       sd.kind = (size == 1) ? srcdest_partial_reg : srcdest_reg;
1242       break;
1243
1244     case 0x02:
1245     case 0x03:
1246       sd.kind = (size == 4) ? srcdest_reg : srcdest_partial_reg;
1247       break;
1248
1249     default:
1250       sd.kind = srcdest_mem;
1251       break;
1252
1253     }
1254
1255   switch (code)
1256     {
1257     case 0x12: sd.reg = &st->r0; break;
1258     case 0x13: sd.reg = &st->r1; break;
1259     case 0x10: sd.reg = ((size == 1) ? &st->r0 : &st->r2); break;
1260     case 0x11: sd.reg = ((size == 1) ? &st->r1 : &st->r3); break;
1261     case 0x02: sd.reg = &st->a0; break;
1262     case 0x03: sd.reg = &st->a1; break;
1263
1264     case 0x00: sd.addr = st->a0; break;
1265     case 0x01: sd.addr = st->a1; break;
1266     case 0x04: sd.addr = pv_add_constant (st->a0, m32c_udisp8 (st)); break;
1267     case 0x05: sd.addr = pv_add_constant (st->a1, m32c_udisp8 (st)); break;
1268     case 0x06: sd.addr = pv_add_constant (st->sb, m32c_udisp8 (st)); break;
1269     case 0x07: sd.addr = pv_add_constant (st->fb, m32c_sdisp8 (st)); break;
1270     case 0x08: sd.addr = pv_add_constant (st->a0, m32c_udisp16 (st)); break;
1271     case 0x09: sd.addr = pv_add_constant (st->a1, m32c_udisp16 (st)); break;
1272     case 0x0a: sd.addr = pv_add_constant (st->sb, m32c_udisp16 (st)); break;
1273     case 0x0b: sd.addr = pv_add_constant (st->fb, m32c_sdisp16 (st)); break;
1274     case 0x0c: sd.addr = pv_add_constant (st->a0, m32c_udisp24 (st)); break;
1275     case 0x0d: sd.addr = pv_add_constant (st->a1, m32c_udisp24 (st)); break;
1276     case 0x0f: sd.addr = pv_constant (m32c_udisp16 (st)); break;
1277     case 0x0e: sd.addr = pv_constant (m32c_udisp24 (st)); break;
1278     default:
1279       gdb_assert (0);
1280     }
1281
1282   if (ind)
1283     {
1284       sd.addr = m32c_srcdest_fetch (st, sd, 4);
1285       sd.kind = srcdest_mem;
1286     }
1287
1288   return sd;
1289 }
1290
1291
1292 /* The r16c and r32c machines have instructions with similar
1293    semantics, but completely different machine language encodings.  So
1294    we break out the semantics into their own functions, and leave
1295    machine-specific decoding in m32c_analyze_prologue.
1296
1297    The following functions all expect their arguments already decoded,
1298    and they all return zero if analysis should continue past this
1299    instruction, or non-zero if analysis should stop.  */
1300
1301
1302 /* Simulate an 'enter SIZE' instruction in STATE.  */
1303 static int
1304 m32c_pv_enter (struct m32c_pv_state *state, int size)
1305 {
1306   struct gdbarch_tdep *tdep = gdbarch_tdep (state->arch);
1307
1308   /* If simulating this store would require us to forget
1309      everything we know about the stack frame in the name of
1310      accuracy, it would be better to just quit now.  */
1311   if (pv_area_store_would_trash (state->stack, state->sp))
1312     return 1;
1313
1314   if (m32c_pv_push (state, state->fb, tdep->push_addr_bytes))
1315     return 1;
1316   state->fb = state->sp;
1317   state->sp = pv_add_constant (state->sp, -size);
1318
1319   return 0;
1320 }
1321
1322
1323 static int
1324 m32c_pv_pushm_one (struct m32c_pv_state *state, pv_t reg,
1325                    int bit, int src, int size)
1326 {
1327   if (bit & src)
1328     {
1329       if (m32c_pv_push (state, reg, size))
1330         return 1;
1331     }
1332
1333   return 0;
1334 }
1335
1336
1337 /* Simulate a 'pushm SRC' instruction in STATE.  */
1338 static int
1339 m32c_pv_pushm (struct m32c_pv_state *state, int src)
1340 {
1341   struct gdbarch_tdep *tdep = gdbarch_tdep (state->arch);
1342
1343   /* The bits in SRC indicating which registers to save are:
1344      r0 r1 r2 r3 a0 a1 sb fb */
1345   return
1346     (   m32c_pv_pushm_one (state, state->fb, 0x01, src, tdep->push_addr_bytes)
1347      || m32c_pv_pushm_one (state, state->sb, 0x02, src, tdep->push_addr_bytes)
1348      || m32c_pv_pushm_one (state, state->a1, 0x04, src, tdep->push_addr_bytes)
1349      || m32c_pv_pushm_one (state, state->a0, 0x08, src, tdep->push_addr_bytes)
1350      || m32c_pv_pushm_one (state, state->r3, 0x10, src, 2)
1351      || m32c_pv_pushm_one (state, state->r2, 0x20, src, 2)
1352      || m32c_pv_pushm_one (state, state->r1, 0x40, src, 2)
1353      || m32c_pv_pushm_one (state, state->r0, 0x80, src, 2));
1354 }
1355
1356 /* Return non-zero if VALUE is the first incoming argument register.  */
1357
1358 static int
1359 m32c_is_1st_arg_reg (struct m32c_pv_state *state, pv_t value)
1360 {
1361   struct gdbarch_tdep *tdep = gdbarch_tdep (state->arch);
1362   return (value.kind == pvk_register
1363           && (gdbarch_bfd_arch_info (state->arch)->mach == bfd_mach_m16c
1364               ? (value.reg == tdep->r1->num)
1365               : (value.reg == tdep->r0->num))
1366           && value.k == 0);
1367 }
1368
1369 /* Return non-zero if VALUE is an incoming argument register.  */
1370
1371 static int
1372 m32c_is_arg_reg (struct m32c_pv_state *state, pv_t value)
1373 {
1374   struct gdbarch_tdep *tdep = gdbarch_tdep (state->arch);
1375   return (value.kind == pvk_register
1376           && (gdbarch_bfd_arch_info (state->arch)->mach == bfd_mach_m16c
1377               ? (value.reg == tdep->r1->num || value.reg == tdep->r2->num)
1378               : (value.reg == tdep->r0->num))
1379           && value.k == 0);
1380 }
1381
1382 /* Return non-zero if a store of VALUE to LOC is probably spilling an
1383    argument register to its stack slot in STATE.  Such instructions
1384    should be included in the prologue, if possible.
1385
1386    The store is a spill if:
1387    - the value being stored is the original value of an argument register;
1388    - the value has not already been stored somewhere in STACK; and
1389    - LOC is a stack slot (e.g., a memory location whose address is
1390      relative to the original value of the SP).  */
1391
1392 static int
1393 m32c_is_arg_spill (struct m32c_pv_state *st, 
1394                    struct srcdest loc, 
1395                    pv_t value)
1396 {
1397   struct gdbarch_tdep *tdep = gdbarch_tdep (st->arch);
1398
1399   return (m32c_is_arg_reg (st, value)
1400           && loc.kind == srcdest_mem
1401           && pv_is_register (loc.addr, tdep->sp->num)
1402           && ! pv_area_find_reg (st->stack, st->arch, value.reg, 0));
1403 }
1404
1405 /* Return non-zero if a store of VALUE to LOC is probably 
1406    copying the struct return address into an address register
1407    for immediate use.  This is basically a "spill" into the
1408    address register, instead of onto the stack. 
1409
1410    The prerequisites are:
1411    - value being stored is original value of the FIRST arg register;
1412    - value has not already been stored on stack; and
1413    - LOC is an address register (a0 or a1).  */
1414
1415 static int
1416 m32c_is_struct_return (struct m32c_pv_state *st,
1417                        struct srcdest loc, 
1418                        pv_t value)
1419 {
1420   struct gdbarch_tdep *tdep = gdbarch_tdep (st->arch);
1421
1422   return (m32c_is_1st_arg_reg (st, value)
1423           && !pv_area_find_reg (st->stack, st->arch, value.reg, 0)
1424           && loc.kind == srcdest_reg
1425           && (pv_is_register (*loc.reg, tdep->a0->num)
1426               || pv_is_register (*loc.reg, tdep->a1->num)));
1427 }
1428
1429 /* Return non-zero if a 'pushm' saving the registers indicated by SRC
1430    was a register save:
1431    - all the named registers should have their original values, and
1432    - the stack pointer should be at a constant offset from the
1433      original stack pointer.  */
1434 static int
1435 m32c_pushm_is_reg_save (struct m32c_pv_state *st, int src)
1436 {
1437   struct gdbarch_tdep *tdep = gdbarch_tdep (st->arch);
1438   /* The bits in SRC indicating which registers to save are:
1439      r0 r1 r2 r3 a0 a1 sb fb */
1440   return
1441     (pv_is_register (st->sp, tdep->sp->num)
1442      && (! (src & 0x01) || pv_is_register_k (st->fb, tdep->fb->num, 0))
1443      && (! (src & 0x02) || pv_is_register_k (st->sb, tdep->sb->num, 0))
1444      && (! (src & 0x04) || pv_is_register_k (st->a1, tdep->a1->num, 0))
1445      && (! (src & 0x08) || pv_is_register_k (st->a0, tdep->a0->num, 0))
1446      && (! (src & 0x10) || pv_is_register_k (st->r3, tdep->r3->num, 0))
1447      && (! (src & 0x20) || pv_is_register_k (st->r2, tdep->r2->num, 0))
1448      && (! (src & 0x40) || pv_is_register_k (st->r1, tdep->r1->num, 0))
1449      && (! (src & 0x80) || pv_is_register_k (st->r0, tdep->r0->num, 0)));
1450 }
1451
1452
1453 /* Function for finding saved registers in a 'struct pv_area'; we pass
1454    this to pv_area_scan.
1455
1456    If VALUE is a saved register, ADDR says it was saved at a constant
1457    offset from the frame base, and SIZE indicates that the whole
1458    register was saved, record its offset in RESULT_UNTYPED.  */
1459 static void
1460 check_for_saved (void *prologue_untyped, pv_t addr, CORE_ADDR size, pv_t value)
1461 {
1462   struct m32c_prologue *prologue = (struct m32c_prologue *) prologue_untyped;
1463   struct gdbarch *arch = prologue->arch;
1464   struct gdbarch_tdep *tdep = gdbarch_tdep (arch);
1465
1466   /* Is this the unchanged value of some register being saved on the
1467      stack?  */
1468   if (value.kind == pvk_register
1469       && value.k == 0
1470       && pv_is_register (addr, tdep->sp->num))
1471     {
1472       /* Some registers require special handling: they're saved as a
1473          larger value than the register itself.  */
1474       CORE_ADDR saved_size = register_size (arch, value.reg);
1475
1476       if (value.reg == tdep->pc->num)
1477         saved_size = tdep->ret_addr_bytes;
1478       else if (gdbarch_register_type (arch, value.reg)
1479                == tdep->data_addr_reg_type)
1480         saved_size = tdep->push_addr_bytes;
1481
1482       if (size == saved_size)
1483         {
1484           /* Find which end of the saved value corresponds to our
1485              register.  */
1486           if (gdbarch_byte_order (arch) == BFD_ENDIAN_BIG)
1487             prologue->reg_offset[value.reg]
1488               = (addr.k + saved_size - register_size (arch, value.reg));
1489           else
1490             prologue->reg_offset[value.reg] = addr.k;
1491         }
1492     }
1493 }
1494
1495
1496 /* Analyze the function prologue for ARCH at START, going no further
1497    than LIMIT, and place a description of what we found in
1498    PROLOGUE.  */
1499 void
1500 m32c_analyze_prologue (struct gdbarch *arch,
1501                        CORE_ADDR start, CORE_ADDR limit,
1502                        struct m32c_prologue *prologue)
1503 {
1504   struct gdbarch_tdep *tdep = gdbarch_tdep (arch);
1505   unsigned long mach = gdbarch_bfd_arch_info (arch)->mach;
1506   CORE_ADDR after_last_frame_related_insn;
1507   struct cleanup *back_to;
1508   struct m32c_pv_state st;
1509
1510   st.arch = arch;
1511   st.r0 = pv_register (tdep->r0->num, 0);
1512   st.r1 = pv_register (tdep->r1->num, 0);
1513   st.r2 = pv_register (tdep->r2->num, 0);
1514   st.r3 = pv_register (tdep->r3->num, 0);
1515   st.a0 = pv_register (tdep->a0->num, 0);
1516   st.a1 = pv_register (tdep->a1->num, 0);
1517   st.sb = pv_register (tdep->sb->num, 0);
1518   st.fb = pv_register (tdep->fb->num, 0);
1519   st.sp = pv_register (tdep->sp->num, 0);
1520   st.pc = pv_register (tdep->pc->num, 0);
1521   st.stack = make_pv_area (tdep->sp->num);
1522   back_to = make_cleanup_free_pv_area (st.stack);
1523
1524   /* Record that the call instruction has saved the return address on
1525      the stack.  */
1526   m32c_pv_push (&st, st.pc, tdep->ret_addr_bytes);
1527
1528   memset (prologue, 0, sizeof (*prologue));
1529   prologue->arch = arch;
1530   {
1531     int i;
1532     for (i = 0; i < M32C_MAX_NUM_REGS; i++)
1533       prologue->reg_offset[i] = 1;
1534   }
1535
1536   st.scan_pc = after_last_frame_related_insn = start;
1537
1538   while (st.scan_pc < limit)
1539     {
1540       pv_t pre_insn_fb = st.fb;
1541       pv_t pre_insn_sp = st.sp;
1542
1543       /* In theory we could get in trouble by trying to read ahead
1544          here, when we only know we're expecting one byte.  In
1545          practice I doubt anyone will care, and it makes the rest of
1546          the code easier.  */
1547       if (target_read_memory (st.scan_pc, st.insn, sizeof (st.insn)))
1548         /* If we can't fetch the instruction from memory, stop here
1549            and hope for the best.  */
1550         break;
1551       st.next_addr = st.scan_pc;
1552
1553       /* The assembly instructions are written as they appear in the
1554          section of the processor manuals that describe the
1555          instruction encodings.
1556
1557          When a single assembly language instruction has several
1558          different machine-language encodings, the manual
1559          distinguishes them by a number in parens, before the
1560          mnemonic.  Those numbers are included, as well.
1561
1562          The srcdest decoding instructions have the same names as the
1563          analogous functions in the simulator.  */
1564       if (mach == bfd_mach_m16c)
1565         {
1566           /* (1) ENTER #imm8 */
1567           if (st.insn[0] == 0x7c && st.insn[1] == 0xf2)
1568             {
1569               if (m32c_pv_enter (&st, st.insn[2]))
1570                 break;
1571               st.next_addr += 3;
1572             }
1573           /* (1) PUSHM src */
1574           else if (st.insn[0] == 0xec)
1575             {
1576               int src = st.insn[1];
1577               if (m32c_pv_pushm (&st, src))
1578                 break;
1579               st.next_addr += 2;
1580
1581               if (m32c_pushm_is_reg_save (&st, src))
1582                 after_last_frame_related_insn = st.next_addr;
1583             }
1584
1585           /* (6) MOV.size:G src, dest */
1586           else if ((st.insn[0] & 0xfe) == 0x72)
1587             {
1588               int size = (st.insn[0] & 0x01) ? 2 : 1;
1589
1590               st.next_addr += 2;
1591
1592               struct srcdest src
1593                 = m32c_decode_srcdest4 (&st, (st.insn[1] >> 4) & 0xf, size);
1594               struct srcdest dest
1595                 = m32c_decode_srcdest4 (&st, st.insn[1] & 0xf, size);
1596               pv_t src_value = m32c_srcdest_fetch (&st, src, size);
1597
1598               if (m32c_is_arg_spill (&st, dest, src_value))
1599                 after_last_frame_related_insn = st.next_addr;
1600               else if (m32c_is_struct_return (&st, dest, src_value))
1601                 after_last_frame_related_insn = st.next_addr;
1602
1603               if (m32c_srcdest_store (&st, dest, src_value, size))
1604                 break;
1605             }
1606
1607           /* (1) LDC #IMM16, sp */
1608           else if (st.insn[0] == 0xeb
1609                    && st.insn[1] == 0x50)
1610             {
1611               st.next_addr += 2;
1612               st.sp = pv_constant (m32c_udisp16 (&st));
1613             }
1614
1615           else
1616             /* We've hit some instruction we don't know how to simulate.
1617                Strictly speaking, we should set every value we're
1618                tracking to "unknown".  But we'll be optimistic, assume
1619                that we have enough information already, and stop
1620                analysis here.  */
1621             break;
1622         }
1623       else
1624         {
1625           int src_indirect = 0;
1626           int dest_indirect = 0;
1627           int i = 0;
1628
1629           gdb_assert (mach == bfd_mach_m32c);
1630
1631           /* Check for prefix bytes indicating indirect addressing.  */
1632           if (st.insn[0] == 0x41)
1633             {
1634               src_indirect = 1;
1635               i++;
1636             }
1637           else if (st.insn[0] == 0x09)
1638             {
1639               dest_indirect = 1;
1640               i++;
1641             }
1642           else if (st.insn[0] == 0x49)
1643             {
1644               src_indirect = dest_indirect = 1;
1645               i++;
1646             }
1647
1648           /* (1) ENTER #imm8 */
1649           if (st.insn[i] == 0xec)
1650             {
1651               if (m32c_pv_enter (&st, st.insn[i + 1]))
1652                 break;
1653               st.next_addr += 2;
1654             }
1655
1656           /* (1) PUSHM src */
1657           else if (st.insn[i] == 0x8f)
1658             {
1659               int src = st.insn[i + 1];
1660               if (m32c_pv_pushm (&st, src))
1661                 break;
1662               st.next_addr += 2;
1663
1664               if (m32c_pushm_is_reg_save (&st, src))
1665                 after_last_frame_related_insn = st.next_addr;
1666             }
1667
1668           /* (7) MOV.size:G src, dest */
1669           else if ((st.insn[i] & 0x80) == 0x80
1670                    && (st.insn[i + 1] & 0x0f) == 0x0b
1671                    && m32c_get_src23 (&st.insn[i]) < 20
1672                    && m32c_get_dest23 (&st.insn[i]) < 20)
1673             {
1674               int bw = st.insn[i] & 0x01;
1675               int size = bw ? 2 : 1;
1676
1677               st.next_addr += 2;
1678
1679               struct srcdest src
1680                 = m32c_decode_sd23 (&st, m32c_get_src23 (&st.insn[i]),
1681                                     size, src_indirect);
1682               struct srcdest dest
1683                 = m32c_decode_sd23 (&st, m32c_get_dest23 (&st.insn[i]),
1684                                     size, dest_indirect);
1685               pv_t src_value = m32c_srcdest_fetch (&st, src, size);
1686
1687               if (m32c_is_arg_spill (&st, dest, src_value))
1688                 after_last_frame_related_insn = st.next_addr;
1689
1690               if (m32c_srcdest_store (&st, dest, src_value, size))
1691                 break;
1692             }
1693           /* (2) LDC #IMM24, sp */
1694           else if (st.insn[i] == 0xd5
1695                    && st.insn[i + 1] == 0x29)
1696             {
1697               st.next_addr += 2;
1698               st.sp = pv_constant (m32c_udisp24 (&st));
1699             }
1700           else
1701             /* We've hit some instruction we don't know how to simulate.
1702                Strictly speaking, we should set every value we're
1703                tracking to "unknown".  But we'll be optimistic, assume
1704                that we have enough information already, and stop
1705                analysis here.  */
1706             break;
1707         }
1708
1709       /* If this instruction changed the FB or decreased the SP (i.e.,
1710          allocated more stack space), then this may be a good place to
1711          declare the prologue finished.  However, there are some
1712          exceptions:
1713
1714          - If the instruction just changed the FB back to its original
1715            value, then that's probably a restore instruction.  The
1716            prologue should definitely end before that.
1717
1718          - If the instruction increased the value of the SP (that is,
1719            shrunk the frame), then it's probably part of a frame
1720            teardown sequence, and the prologue should end before
1721            that.  */
1722
1723       if (! pv_is_identical (st.fb, pre_insn_fb))
1724         {
1725           if (! pv_is_register_k (st.fb, tdep->fb->num, 0))
1726             after_last_frame_related_insn = st.next_addr;
1727         }
1728       else if (! pv_is_identical (st.sp, pre_insn_sp))
1729         {
1730           /* The comparison of the constants looks odd, there, because
1731              .k is unsigned.  All it really means is that the SP is
1732              lower than it was before the instruction.  */
1733           if (   pv_is_register (pre_insn_sp, tdep->sp->num)
1734               && pv_is_register (st.sp,       tdep->sp->num)
1735               && ((pre_insn_sp.k - st.sp.k) < (st.sp.k - pre_insn_sp.k)))
1736             after_last_frame_related_insn = st.next_addr;
1737         }
1738
1739       st.scan_pc = st.next_addr;
1740     }
1741
1742   /* Did we load a constant value into the stack pointer?  */
1743   if (pv_is_constant (st.sp))
1744     prologue->kind = prologue_first_frame;
1745
1746   /* Alternatively, did we initialize the frame pointer?  Remember
1747      that the CFA is the address after the return address.  */
1748   if (pv_is_register (st.fb, tdep->sp->num))
1749     {
1750       prologue->kind = prologue_with_frame_ptr;
1751       prologue->frame_ptr_offset = st.fb.k;
1752     }
1753
1754   /* Is the frame size a known constant?  Remember that frame_size is
1755      actually the offset from the CFA to the SP (i.e., a negative
1756      value).  */
1757   else if (pv_is_register (st.sp, tdep->sp->num))
1758     {
1759       prologue->kind = prologue_sans_frame_ptr;
1760       prologue->frame_size = st.sp.k;
1761     }
1762
1763   /* We haven't been able to make sense of this function's frame.  Treat
1764      it as the first frame.  */
1765   else
1766     prologue->kind = prologue_first_frame;
1767
1768   /* Record where all the registers were saved.  */
1769   pv_area_scan (st.stack, check_for_saved, (void *) prologue);
1770
1771   prologue->prologue_end = after_last_frame_related_insn;
1772
1773   do_cleanups (back_to);
1774 }
1775
1776
1777 static CORE_ADDR
1778 m32c_skip_prologue (CORE_ADDR ip)
1779 {
1780   char *name;
1781   CORE_ADDR func_addr, func_end, sal_end;
1782   struct m32c_prologue p;
1783
1784   /* Try to find the extent of the function that contains IP.  */
1785   if (! find_pc_partial_function (ip, &name, &func_addr, &func_end))
1786     return ip;
1787
1788   /* Find end by prologue analysis.  */
1789   m32c_analyze_prologue (current_gdbarch, ip, func_end, &p);
1790   /* Find end by line info.  */
1791   sal_end = skip_prologue_using_sal (ip);
1792   /* Return whichever is lower.  */
1793   if (sal_end != 0 && sal_end != ip && sal_end < p.prologue_end)
1794     return sal_end;
1795   else
1796     return p.prologue_end;
1797 }
1798
1799
1800 \f
1801 /* Stack unwinding.  */
1802
1803 static struct m32c_prologue *
1804 m32c_analyze_frame_prologue (struct frame_info *next_frame,
1805                              void **this_prologue_cache)
1806 {
1807   if (! *this_prologue_cache)
1808     {
1809       CORE_ADDR func_start = frame_func_unwind (next_frame);
1810       CORE_ADDR stop_addr = frame_pc_unwind (next_frame);
1811
1812       /* If we couldn't find any function containing the PC, then
1813          just initialize the prologue cache, but don't do anything.  */
1814       if (! func_start)
1815         stop_addr = func_start;
1816
1817       *this_prologue_cache = FRAME_OBSTACK_ZALLOC (struct m32c_prologue);
1818       m32c_analyze_prologue (get_frame_arch (next_frame),
1819                              func_start, stop_addr, *this_prologue_cache);
1820     }
1821
1822   return *this_prologue_cache;
1823 }
1824
1825
1826 static CORE_ADDR
1827 m32c_frame_base (struct frame_info *next_frame,
1828                 void **this_prologue_cache)
1829 {
1830   struct m32c_prologue *p
1831     = m32c_analyze_frame_prologue (next_frame, this_prologue_cache);
1832   struct gdbarch_tdep *tdep = gdbarch_tdep (get_frame_arch (next_frame));
1833
1834   /* In functions that use alloca, the distance between the stack
1835      pointer and the frame base varies dynamically, so we can't use
1836      the SP plus static information like prologue analysis to find the
1837      frame base.  However, such functions must have a frame pointer,
1838      to be able to restore the SP on exit.  So whenever we do have a
1839      frame pointer, use that to find the base.  */
1840   switch (p->kind)
1841     {
1842     case prologue_with_frame_ptr:
1843       {
1844         CORE_ADDR fb
1845           = frame_unwind_register_unsigned (next_frame, tdep->fb->num);
1846         return fb - p->frame_ptr_offset;
1847       }
1848
1849     case prologue_sans_frame_ptr:
1850       {
1851         CORE_ADDR sp
1852           = frame_unwind_register_unsigned (next_frame, tdep->sp->num);
1853         return sp - p->frame_size;
1854       }
1855
1856     case prologue_first_frame:
1857       return 0;
1858
1859     default:
1860       gdb_assert (0);
1861     }
1862 }
1863
1864
1865 static void
1866 m32c_this_id (struct frame_info *next_frame,
1867               void **this_prologue_cache,
1868               struct frame_id *this_id)
1869 {
1870   CORE_ADDR base = m32c_frame_base (next_frame, this_prologue_cache);
1871
1872   if (base)
1873     *this_id = frame_id_build (base, frame_func_unwind (next_frame));
1874   /* Otherwise, leave it unset, and that will terminate the backtrace.  */
1875 }
1876
1877
1878 static void
1879 m32c_prev_register (struct frame_info *next_frame,
1880                     void **this_prologue_cache,
1881                     int regnum, int *optimizedp,
1882                     enum lval_type *lvalp, CORE_ADDR *addrp,
1883                     int *realnump, gdb_byte *bufferp)
1884 {
1885   struct gdbarch_tdep *tdep = gdbarch_tdep (get_frame_arch (next_frame));
1886   struct m32c_prologue *p
1887     = m32c_analyze_frame_prologue (next_frame, this_prologue_cache);
1888   CORE_ADDR frame_base = m32c_frame_base (next_frame, this_prologue_cache);
1889   int reg_size = register_size (get_frame_arch (next_frame), regnum);
1890
1891   if (regnum == tdep->sp->num)
1892     {
1893       *optimizedp = 0;
1894       *lvalp = not_lval;
1895       *addrp = 0;
1896       *realnump = -1;
1897       if (bufferp)
1898         store_unsigned_integer (bufferp, reg_size, frame_base);
1899     }
1900
1901   /* If prologue analysis says we saved this register somewhere,
1902      return a description of the stack slot holding it.  */
1903   else if (p->reg_offset[regnum] != 1)
1904     {
1905       *optimizedp = 0;
1906       *lvalp = lval_memory;
1907       *addrp = frame_base + p->reg_offset[regnum];
1908       *realnump = -1;
1909       if (bufferp)
1910         get_frame_memory (next_frame, *addrp, bufferp, reg_size);
1911     }
1912
1913   /* Otherwise, presume we haven't changed the value of this
1914      register, and get it from the next frame.  */
1915   else
1916     frame_register_unwind (next_frame, regnum,
1917                            optimizedp, lvalp, addrp, realnump, bufferp);
1918 }
1919
1920
1921 static const struct frame_unwind m32c_unwind = {
1922   NORMAL_FRAME,
1923   m32c_this_id,
1924   m32c_prev_register
1925 };
1926
1927
1928 static const struct frame_unwind *
1929 m32c_frame_sniffer (struct frame_info *next_frame)
1930 {
1931   return &m32c_unwind;
1932 }
1933
1934
1935 static CORE_ADDR
1936 m32c_unwind_pc (struct gdbarch *arch, struct frame_info *next_frame)
1937 {
1938   struct gdbarch_tdep *tdep = gdbarch_tdep (arch);
1939   return frame_unwind_register_unsigned (next_frame, tdep->pc->num);
1940 }
1941
1942
1943 static CORE_ADDR
1944 m32c_unwind_sp (struct gdbarch *arch, struct frame_info *next_frame)
1945 {
1946   struct gdbarch_tdep *tdep = gdbarch_tdep (arch);
1947   return frame_unwind_register_unsigned (next_frame, tdep->sp->num);
1948 }
1949
1950 \f
1951 /* Inferior calls.  */
1952
1953 /* The calling conventions, according to GCC:
1954
1955    r8c, m16c
1956    ---------
1957    First arg may be passed in r1l or r1 if it (1) fits (QImode or
1958    HImode), (2) is named, and (3) is an integer or pointer type (no
1959    structs, floats, etc).  Otherwise, it's passed on the stack.
1960
1961    Second arg may be passed in r2, same restrictions (but not QImode),
1962    even if the first arg is passed on the stack.
1963
1964    Third and further args are passed on the stack.  No padding is
1965    used, stack "alignment" is 8 bits.
1966
1967    m32cm, m32c
1968    -----------
1969
1970    First arg may be passed in r0l or r0, same restrictions as above.
1971
1972    Second and further args are passed on the stack.  Padding is used
1973    after QImode parameters (i.e. lower-addressed byte is the value,
1974    higher-addressed byte is the padding), stack "alignment" is 16
1975    bits.  */
1976
1977
1978 /* Return true if TYPE is a type that can be passed in registers.  (We
1979    ignore the size, and pay attention only to the type code;
1980    acceptable sizes depends on which register is being considered to
1981    hold it.)  */
1982 static int
1983 m32c_reg_arg_type (struct type *type)
1984 {
1985   enum type_code code = TYPE_CODE (type);
1986
1987   return (code == TYPE_CODE_INT
1988           || code == TYPE_CODE_ENUM
1989           || code == TYPE_CODE_PTR
1990           || code == TYPE_CODE_REF
1991           || code == TYPE_CODE_BOOL
1992           || code == TYPE_CODE_CHAR);
1993 }
1994
1995
1996 static CORE_ADDR
1997 m32c_push_dummy_call (struct gdbarch *gdbarch, struct value *function,
1998                       struct regcache *regcache, CORE_ADDR bp_addr, int nargs,
1999                       struct value **args, CORE_ADDR sp, int struct_return,
2000                       CORE_ADDR struct_addr)
2001 {
2002   struct gdbarch_tdep *tdep = gdbarch_tdep (gdbarch);
2003   unsigned long mach = gdbarch_bfd_arch_info (gdbarch)->mach;
2004   CORE_ADDR cfa;
2005   int i;
2006
2007   /* The number of arguments given in this function's prototype, or
2008      zero if it has a non-prototyped function type.  The m32c ABI
2009      passes arguments mentioned in the prototype differently from
2010      those in the ellipsis of a varargs function, or from those passed
2011      to a non-prototyped function.  */
2012   int num_prototyped_args = 0;
2013
2014   {
2015     struct type *func_type = value_type (function);
2016
2017     gdb_assert (TYPE_CODE (func_type) == TYPE_CODE_FUNC ||
2018                 TYPE_CODE (func_type) == TYPE_CODE_METHOD);
2019
2020 #if 0
2021     /* The ABI description in gcc/config/m32c/m32c.abi says that
2022        we need to handle prototyped and non-prototyped functions
2023        separately, but the code in GCC doesn't actually do so.  */
2024     if (TYPE_PROTOTYPED (func_type))
2025 #endif
2026       num_prototyped_args = TYPE_NFIELDS (func_type);
2027   }
2028
2029   /* First, if the function returns an aggregate by value, push a
2030      pointer to a buffer for it.  This doesn't affect the way
2031      subsequent arguments are allocated to registers.  */
2032   if (struct_return)
2033     {
2034       int ptr_len = TYPE_LENGTH (tdep->ptr_voyd);
2035       sp -= ptr_len;
2036       write_memory_unsigned_integer (sp, ptr_len, struct_addr);
2037     }
2038
2039   /* Push the arguments.  */
2040   for (i = nargs - 1; i >= 0; i--)
2041     {
2042       struct value *arg = args[i];
2043       const gdb_byte *arg_bits = value_contents (arg);
2044       struct type *arg_type = value_type (arg);
2045       ULONGEST arg_size = TYPE_LENGTH (arg_type);
2046
2047       /* Can it go in r1 or r1l (for m16c) or r0 or r0l (for m32c)?  */
2048       if (i == 0
2049           && arg_size <= 2
2050           && i < num_prototyped_args
2051           && m32c_reg_arg_type (arg_type))
2052         {
2053           /* Extract and re-store as an integer as a terse way to make
2054              sure it ends up in the least significant end of r1.  (GDB
2055              should avoid assuming endianness, even on uni-endian
2056              processors.)  */
2057           ULONGEST u = extract_unsigned_integer (arg_bits, arg_size);
2058           struct m32c_reg *reg = (mach == bfd_mach_m16c) ? tdep->r1 : tdep->r0;
2059           regcache_cooked_write_unsigned (regcache, reg->num, u);
2060         }
2061
2062       /* Can it go in r2?  */
2063       else if (mach == bfd_mach_m16c
2064                && i == 1
2065                && arg_size == 2
2066                && i < num_prototyped_args
2067                && m32c_reg_arg_type (arg_type))
2068         regcache_cooked_write (regcache, tdep->r2->num, arg_bits);
2069
2070       /* Everything else goes on the stack.  */
2071       else
2072         {
2073           sp -= arg_size;
2074
2075           /* Align the stack.  */
2076           if (mach == bfd_mach_m32c)
2077             sp &= ~1;
2078
2079           write_memory (sp, arg_bits, arg_size);
2080         }
2081     }
2082
2083   /* This is the CFA we use to identify the dummy frame.  */
2084   cfa = sp;
2085
2086   /* Push the return address.  */
2087   sp -= tdep->ret_addr_bytes;
2088   write_memory_unsigned_integer (sp, tdep->ret_addr_bytes, bp_addr);
2089
2090   /* Update the stack pointer.  */
2091   regcache_cooked_write_unsigned (regcache, tdep->sp->num, sp);
2092
2093   /* We need to borrow an odd trick from the i386 target here.
2094
2095      The value we return from this function gets used as the stack
2096      address (the CFA) for the dummy frame's ID.  The obvious thing is
2097      to return the new TOS.  However, that points at the return
2098      address, saved on the stack, which is inconsistent with the CFA's
2099      described by GCC's DWARF 2 .debug_frame information: DWARF 2
2100      .debug_frame info uses the address immediately after the saved
2101      return address.  So you end up with a dummy frame whose CFA
2102      points at the return address, but the frame for the function
2103      being called has a CFA pointing after the return address: the
2104      younger CFA is *greater than* the older CFA.  The sanity checks
2105      in frame.c don't like that.
2106
2107      So we try to be consistent with the CFA's used by DWARF 2.
2108      Having a dummy frame and a real frame with the *same* CFA is
2109      tolerable.  */
2110   return cfa;
2111 }
2112
2113
2114 static struct frame_id
2115 m32c_unwind_dummy_id (struct gdbarch *gdbarch, struct frame_info *next_frame)
2116 {
2117   /* This needs to return a frame ID whose PC is the return address
2118      passed to m32c_push_dummy_call, and whose stack_addr is the SP
2119      m32c_push_dummy_call returned.
2120
2121      m32c_unwind_sp gives us the CFA, which is the value the SP had
2122      before the return address was pushed.  */
2123   return frame_id_build (m32c_unwind_sp (gdbarch, next_frame),
2124                          frame_pc_unwind (next_frame));
2125 }
2126
2127
2128 \f
2129 /* Return values.  */
2130
2131 /* Return value conventions, according to GCC:
2132
2133    r8c, m16c
2134    ---------
2135
2136    QImode in r0l
2137    HImode in r0
2138    SImode in r2r0
2139    near pointer in r0
2140    far pointer in r2r0
2141
2142    Aggregate values (regardless of size) are returned by pushing a
2143    pointer to a temporary area on the stack after the args are pushed.
2144    The function fills in this area with the value.  Note that this
2145    pointer on the stack does not affect how register arguments, if any,
2146    are configured.
2147
2148    m32cm, m32c
2149    -----------
2150    Same.  */
2151
2152 /* Return non-zero if values of type TYPE are returned by storing them
2153    in a buffer whose address is passed on the stack, ahead of the
2154    other arguments.  */
2155 static int
2156 m32c_return_by_passed_buf (struct type *type)
2157 {
2158   enum type_code code = TYPE_CODE (type);
2159
2160   return (code == TYPE_CODE_STRUCT
2161           || code == TYPE_CODE_UNION);
2162 }
2163
2164 static enum return_value_convention
2165 m32c_return_value (struct gdbarch *gdbarch,
2166                    struct type *valtype,
2167                    struct regcache *regcache,
2168                    gdb_byte *readbuf,
2169                    const gdb_byte *writebuf)
2170 {
2171   struct gdbarch_tdep *tdep = gdbarch_tdep (gdbarch);
2172   enum return_value_convention conv;
2173   ULONGEST valtype_len = TYPE_LENGTH (valtype);
2174
2175   if (m32c_return_by_passed_buf (valtype))
2176     conv = RETURN_VALUE_STRUCT_CONVENTION;
2177   else
2178     conv = RETURN_VALUE_REGISTER_CONVENTION;
2179
2180   if (readbuf)
2181     {
2182       /* We should never be called to find values being returned by
2183          RETURN_VALUE_STRUCT_CONVENTION.  Those can't be located,
2184          unless we made the call ourselves.  */
2185       gdb_assert (conv == RETURN_VALUE_REGISTER_CONVENTION);
2186
2187       gdb_assert (valtype_len <= 8);
2188
2189       /* Anything that fits in r0 is returned there.  */
2190       if (valtype_len <= TYPE_LENGTH (tdep->r0->type))
2191         {
2192           ULONGEST u;
2193           regcache_cooked_read_unsigned (regcache, tdep->r0->num, &u);
2194           store_unsigned_integer (readbuf, valtype_len, u);
2195         }
2196       else
2197         {
2198           /* Everything else is passed in mem0, using as many bytes as
2199              needed.  This is not what the Renesas tools do, but it's
2200              what GCC does at the moment.  */
2201           struct minimal_symbol *mem0
2202             = lookup_minimal_symbol ("mem0", NULL, NULL);
2203
2204           if (! mem0)
2205             error ("The return value is stored in memory at 'mem0', "
2206                    "but GDB cannot find\n"
2207                    "its address.");
2208           read_memory (SYMBOL_VALUE_ADDRESS (mem0), readbuf, valtype_len);
2209         }
2210     }
2211
2212   if (writebuf)
2213     {
2214       /* We should never be called to store values to be returned
2215          using RETURN_VALUE_STRUCT_CONVENTION.  We have no way of
2216          finding the buffer, unless we made the call ourselves.  */
2217       gdb_assert (conv == RETURN_VALUE_REGISTER_CONVENTION);
2218
2219       gdb_assert (valtype_len <= 8);
2220
2221       /* Anything that fits in r0 is returned there.  */
2222       if (valtype_len <= TYPE_LENGTH (tdep->r0->type))
2223         {
2224           ULONGEST u = extract_unsigned_integer (writebuf, valtype_len);
2225           regcache_cooked_write_unsigned (regcache, tdep->r0->num, u);
2226         }
2227       else
2228         {
2229           /* Everything else is passed in mem0, using as many bytes as
2230              needed.  This is not what the Renesas tools do, but it's
2231              what GCC does at the moment.  */
2232           struct minimal_symbol *mem0
2233             = lookup_minimal_symbol ("mem0", NULL, NULL);
2234
2235           if (! mem0)
2236             error ("The return value is stored in memory at 'mem0', "
2237                    "but GDB cannot find\n"
2238                    " its address.");
2239           write_memory (SYMBOL_VALUE_ADDRESS (mem0),
2240                         (char *) writebuf, valtype_len);
2241         }
2242     }
2243
2244   return conv;
2245 }
2246
2247
2248 \f
2249 /* Trampolines.  */
2250
2251 /* The m16c and m32c use a trampoline function for indirect function
2252    calls.  An indirect call looks like this:
2253
2254              ... push arguments ...
2255              ... push target function address ...
2256              jsr.a m32c_jsri16
2257
2258    The code for m32c_jsri16 looks like this:
2259
2260      m32c_jsri16:
2261
2262              # Save return address.
2263              pop.w      m32c_jsri_ret
2264              pop.b      m32c_jsri_ret+2
2265
2266              # Store target function address.
2267              pop.w      m32c_jsri_addr
2268
2269              # Re-push return address.
2270              push.b     m32c_jsri_ret+2
2271              push.w     m32c_jsri_ret
2272
2273              # Call the target function.
2274              jmpi.a     m32c_jsri_addr
2275
2276    Without further information, GDB will treat calls to m32c_jsri16
2277    like calls to any other function.  Since m32c_jsri16 doesn't have
2278    debugging information, that normally means that GDB sets a step-
2279    resume breakpoint and lets the program continue --- which is not
2280    what the user wanted.  (Giving the trampoline debugging info
2281    doesn't help: the user expects the program to stop in the function
2282    their program is calling, not in some trampoline code they've never
2283    seen before.)
2284
2285    The SKIP_TRAMPOLINE_CODE gdbarch method tells GDB how to step
2286    through such trampoline functions transparently to the user.  When
2287    given the address of a trampoline function's first instruction,
2288    SKIP_TRAMPOLINE_CODE should return the address of the first
2289    instruction of the function really being called.  If GDB decides it
2290    wants to step into that function, it will set a breakpoint there
2291    and silently continue to it.
2292
2293    We recognize the trampoline by name, and extract the target address
2294    directly from the stack.  This isn't great, but recognizing by its
2295    code sequence seems more fragile.  */
2296
2297 static CORE_ADDR
2298 m32c_skip_trampoline_code (CORE_ADDR stop_pc)
2299 {
2300   struct gdbarch_tdep *tdep = gdbarch_tdep (current_gdbarch);
2301
2302   /* It would be nicer to simply look up the addresses of known
2303      trampolines once, and then compare stop_pc with them.  However,
2304      we'd need to ensure that that cached address got invalidated when
2305      someone loaded a new executable, and I'm not quite sure of the
2306      best way to do that.  find_pc_partial_function does do some
2307      caching, so we'll see how this goes.  */
2308   char *name;
2309   CORE_ADDR start, end;
2310
2311   if (find_pc_partial_function (stop_pc, &name, &start, &end))
2312     {
2313       /* Are we stopped at the beginning of the trampoline function?  */
2314       if (strcmp (name, "m32c_jsri16") == 0
2315           && stop_pc == start)
2316         {
2317           /* Get the stack pointer.  The return address is at the top,
2318              and the target function's address is just below that.  We
2319              know it's a two-byte address, since the trampoline is
2320              m32c_jsri*16*.  */
2321           CORE_ADDR sp = get_frame_sp (get_current_frame ());
2322           CORE_ADDR target
2323             = read_memory_unsigned_integer (sp + tdep->ret_addr_bytes, 2);
2324
2325           /* What we have now is the address of a jump instruction.
2326              What we need is the destination of that jump.
2327              The opcode is 1 byte, and the destination is the next 3 bytes.
2328           */
2329           target = read_memory_unsigned_integer (target + 1, 3);
2330           return target;
2331         }
2332     }
2333
2334   return 0;
2335 }
2336
2337
2338 /* Address/pointer conversions.  */
2339
2340 /* On the m16c, there is a 24-bit address space, but only a very few
2341    instructions can generate addresses larger than 0xffff: jumps,
2342    jumps to subroutines, and the lde/std (load/store extended)
2343    instructions.
2344
2345    Since GCC can only support one size of pointer, we can't have
2346    distinct 'near' and 'far' pointer types; we have to pick one size
2347    for everything.  If we wanted to use 24-bit pointers, then GCC
2348    would have to use lde and ste for all memory references, which
2349    would be terrible for performance and code size.  So the GNU
2350    toolchain uses 16-bit pointers for everything, and gives up the
2351    ability to have pointers point outside the first 64k of memory.
2352
2353    However, as a special hack, we let the linker place functions at
2354    addresses above 0xffff, as long as it also places a trampoline in
2355    the low 64k for every function whose address is taken.  Each
2356    trampoline consists of a single jmp.a instruction that jumps to the
2357    function's real entry point.  Pointers to functions can be 16 bits
2358    long, even though the functions themselves are at higher addresses:
2359    the pointers refer to the trampolines, not the functions.
2360
2361    This complicates things for GDB, however: given the address of a
2362    function (from debug info or linker symbols, say) which could be
2363    anywhere in the 24-bit address space, how can we find an
2364    appropriate 16-bit value to use as a pointer to it?
2365
2366    If the linker has not generated a trampoline for the function,
2367    we're out of luck.  Well, I guess we could malloc some space and
2368    write a jmp.a instruction to it, but I'm not going to get into that
2369    at the moment.
2370
2371    If the linker has generated a trampoline for the function, then it
2372    also emitted a symbol for the trampoline: if the function's linker
2373    symbol is named NAME, then the function's trampoline's linker
2374    symbol is named NAME.plt.
2375
2376    So, given a code address:
2377    - We try to find a linker symbol at that address.
2378    - If we find such a symbol named NAME, we look for a linker symbol
2379      named NAME.plt.
2380    - If we find such a symbol, we assume it is a trampoline, and use
2381      its address as the pointer value.
2382
2383    And, given a function pointer:
2384    - We try to find a linker symbol at that address named NAME.plt.
2385    - If we find such a symbol, we look for a linker symbol named NAME.
2386    - If we find that, we provide that as the function's address.
2387    - If any of the above steps fail, we return the original address
2388      unchanged; it might really be a function in the low 64k.
2389
2390    See?  You *knew* there was a reason you wanted to be a computer
2391    programmer!  :)  */
2392
2393 static void
2394 m32c_m16c_address_to_pointer (struct type *type, gdb_byte *buf, CORE_ADDR addr)
2395 {
2396   gdb_assert (TYPE_CODE (type) == TYPE_CODE_PTR ||
2397               TYPE_CODE (type) == TYPE_CODE_REF);
2398
2399   enum type_code target_code = TYPE_CODE (TYPE_TARGET_TYPE (type));
2400
2401   if (target_code == TYPE_CODE_FUNC || target_code == TYPE_CODE_METHOD)
2402     {
2403       /* Try to find a linker symbol at this address.  */
2404       struct minimal_symbol *func_msym = lookup_minimal_symbol_by_pc (addr);
2405
2406       if (! func_msym)
2407         error ("Cannot convert code address %s to function pointer:\n"
2408                "couldn't find a symbol at that address, to find trampoline.",
2409                paddr_nz (addr));
2410
2411       char *func_name = SYMBOL_LINKAGE_NAME (func_msym);
2412       char *tramp_name = xmalloc (strlen (func_name) + 5);
2413       strcpy (tramp_name, func_name);
2414       strcat (tramp_name, ".plt");
2415
2416       /* Try to find a linker symbol for the trampoline.  */
2417       struct minimal_symbol *tramp_msym
2418         = lookup_minimal_symbol (tramp_name, NULL, NULL);
2419
2420       /* We've either got another copy of the name now, or don't need
2421          the name any more.  */
2422       xfree (tramp_name);
2423
2424       if (! tramp_msym)
2425         error ("Cannot convert code address %s to function pointer:\n"
2426                "couldn't find trampoline named '%s.plt'.",
2427                paddr_nz (addr), func_name);
2428
2429       /* The trampoline's address is our pointer.  */
2430       addr = SYMBOL_VALUE_ADDRESS (tramp_msym);
2431     }
2432
2433   store_unsigned_integer (buf, TYPE_LENGTH (type), addr);
2434 }
2435
2436
2437 static CORE_ADDR
2438 m32c_m16c_pointer_to_address (struct type *type, const gdb_byte *buf)
2439 {
2440   gdb_assert (TYPE_CODE (type) == TYPE_CODE_PTR ||
2441               TYPE_CODE (type) == TYPE_CODE_REF);
2442
2443   CORE_ADDR ptr = extract_unsigned_integer (buf, TYPE_LENGTH (type));
2444
2445   enum type_code target_code = TYPE_CODE (TYPE_TARGET_TYPE (type));
2446
2447   if (target_code == TYPE_CODE_FUNC || target_code == TYPE_CODE_METHOD)
2448     {
2449       /* See if there is a minimal symbol at that address whose name is
2450          "NAME.plt".  */
2451       struct minimal_symbol *ptr_msym = lookup_minimal_symbol_by_pc (ptr);
2452
2453       if (ptr_msym)
2454         {
2455           char *ptr_msym_name = SYMBOL_LINKAGE_NAME (ptr_msym);
2456           int len = strlen (ptr_msym_name);
2457
2458           if (len > 4
2459               && strcmp (ptr_msym_name + len - 4, ".plt") == 0)
2460             {
2461               /* We have a .plt symbol; try to find the symbol for the
2462                  corresponding function.
2463
2464                  Since the trampoline contains a jump instruction, we
2465                  could also just extract the jump's target address.  I
2466                  don't see much advantage one way or the other.  */
2467               char *func_name = xmalloc (len - 4 + 1);
2468               memcpy (func_name, ptr_msym_name, len - 4);
2469               func_name[len - 4] = '\0';
2470               struct minimal_symbol *func_msym
2471                 = lookup_minimal_symbol (func_name, NULL, NULL);
2472
2473               /* If we do have such a symbol, return its value as the
2474                  function's true address.  */
2475               if (func_msym)
2476                 ptr = SYMBOL_VALUE_ADDRESS (func_msym);
2477             }
2478         }
2479     }
2480
2481   return ptr;
2482 }
2483
2484 void
2485 m32c_virtual_frame_pointer (CORE_ADDR pc,
2486                             int *frame_regnum,
2487                             LONGEST *frame_offset)
2488 {
2489   char *name;
2490   CORE_ADDR func_addr, func_end, sal_end;
2491   struct m32c_prologue p;
2492
2493   struct gdbarch_tdep *tdep = gdbarch_tdep (current_gdbarch);
2494   
2495   if (!find_pc_partial_function (pc, &name, &func_addr, &func_end))
2496     internal_error (__FILE__, __LINE__, _("No virtual frame pointer available"));
2497
2498   m32c_analyze_prologue (current_gdbarch, func_addr, pc, &p);
2499   switch (p.kind)
2500     {
2501     case prologue_with_frame_ptr:
2502       *frame_regnum = m32c_banked_register (tdep->fb, current_regcache)->num;
2503       *frame_offset = p.frame_ptr_offset;
2504       break;
2505     case prologue_sans_frame_ptr:
2506       *frame_regnum = m32c_banked_register (tdep->sp, current_regcache)->num;
2507       *frame_offset = p.frame_size;
2508       break;
2509     default:
2510       *frame_regnum = m32c_banked_register (tdep->sp, current_regcache)->num;
2511       *frame_offset = 0;
2512       break;
2513     }
2514   /* Sanity check */
2515   if (*frame_regnum > NUM_REGS)
2516     internal_error (__FILE__, __LINE__, _("No virtual frame pointer available"));
2517 }
2518
2519 \f
2520 /* Initialization.  */
2521
2522 static struct gdbarch *
2523 m32c_gdbarch_init (struct gdbarch_info info, struct gdbarch_list *arches)
2524 {
2525   struct gdbarch *arch;
2526   struct gdbarch_tdep *tdep;
2527   unsigned long mach = info.bfd_arch_info->mach;
2528
2529   /* Find a candidate among the list of architectures we've created
2530      already.  */
2531   for (arches = gdbarch_list_lookup_by_info (arches, &info);
2532        arches != NULL;
2533        arches = gdbarch_list_lookup_by_info (arches->next, &info))
2534     return arches->gdbarch;
2535
2536   tdep = xcalloc (1, sizeof (*tdep));
2537   arch = gdbarch_alloc (&info, tdep);
2538
2539   /* Essential types.  */
2540   make_types (arch);
2541
2542   /* Address/pointer conversions.  */
2543   if (mach == bfd_mach_m16c)
2544     {
2545       set_gdbarch_address_to_pointer (arch, m32c_m16c_address_to_pointer);
2546       set_gdbarch_pointer_to_address (arch, m32c_m16c_pointer_to_address);
2547     }
2548
2549   /* Register set.  */
2550   make_regs (arch);
2551
2552   /* Disassembly.  */
2553   set_gdbarch_print_insn (arch, print_insn_m32c);
2554
2555   /* Breakpoints.  */
2556   set_gdbarch_breakpoint_from_pc (arch, m32c_breakpoint_from_pc);
2557
2558   /* Prologue analysis and unwinding.  */
2559   set_gdbarch_inner_than (arch, core_addr_lessthan);
2560   set_gdbarch_skip_prologue (arch, m32c_skip_prologue);
2561   set_gdbarch_unwind_pc (arch, m32c_unwind_pc);
2562   set_gdbarch_unwind_sp (arch, m32c_unwind_sp);
2563 #if 0
2564   /* I'm dropping the dwarf2 sniffer because it has a few problems.
2565      They may be in the dwarf2 cfi code in GDB, or they may be in
2566      the debug info emitted by the upstream toolchain.  I don't 
2567      know which, but I do know that the prologue analyzer works better.
2568      MVS 04/13/06
2569   */
2570   frame_unwind_append_sniffer (arch, dwarf2_frame_sniffer);
2571 #endif
2572   frame_unwind_append_sniffer (arch, m32c_frame_sniffer);
2573
2574   /* Inferior calls.  */
2575   set_gdbarch_push_dummy_call (arch, m32c_push_dummy_call);
2576   set_gdbarch_return_value (arch, m32c_return_value);
2577   set_gdbarch_unwind_dummy_id (arch, m32c_unwind_dummy_id);
2578
2579   /* Trampolines.  */
2580   set_gdbarch_skip_trampoline_code (arch, m32c_skip_trampoline_code);
2581
2582   set_gdbarch_virtual_frame_pointer (arch, m32c_virtual_frame_pointer);
2583
2584   return arch;
2585 }
2586
2587
2588 void
2589 _initialize_m32c_tdep (void)
2590 {
2591   register_gdbarch_init (bfd_arch_m32c, m32c_gdbarch_init);
2592
2593   m32c_dma_reggroup = reggroup_new ("dma", USER_REGGROUP);
2594 }