* arm-tdep.h (arm_skip_stub): Declare.
[platform/upstream/binutils.git] / gdb / arm-tdep.h
1 /* Common target dependent code for GDB on ARM systems.
2    Copyright (C) 2002, 2003, 2007 Free Software Foundation, Inc.
3
4    This file is part of GDB.
5
6    This program is free software; you can redistribute it and/or modify
7    it under the terms of the GNU General Public License as published by
8    the Free Software Foundation; either version 3 of the License, or
9    (at your option) any later version.
10
11    This program is distributed in the hope that it will be useful,
12    but WITHOUT ANY WARRANTY; without even the implied warranty of
13    MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14    GNU General Public License for more details.
15
16    You should have received a copy of the GNU General Public License
17    along with this program.  If not, see <http://www.gnu.org/licenses/>.  */
18
19 #ifndef ARM_TDEP_H
20 #define ARM_TDEP_H
21
22 /* Forward declarations.  */
23 struct gdbarch;
24 struct regset;
25
26 /* Register numbers of various important registers.  */
27
28 enum gdb_regnum {
29   ARM_A1_REGNUM = 0,            /* first integer-like argument */
30   ARM_A4_REGNUM = 3,            /* last integer-like argument */
31   ARM_AP_REGNUM = 11,
32   ARM_SP_REGNUM = 13,           /* Contains address of top of stack */
33   ARM_LR_REGNUM = 14,           /* address to return to from a function call */
34   ARM_PC_REGNUM = 15,           /* Contains program counter */
35   ARM_F0_REGNUM = 16,           /* first floating point register */
36   ARM_F3_REGNUM = 19,           /* last floating point argument register */
37   ARM_F7_REGNUM = 23,           /* last floating point register */
38   ARM_FPS_REGNUM = 24,          /* floating point status register */
39   ARM_PS_REGNUM = 25,           /* Contains processor status */
40   ARM_WR0_REGNUM,               /* WMMX data registers.  */
41   ARM_WR15_REGNUM = ARM_WR0_REGNUM + 15,
42   ARM_WC0_REGNUM,               /* WMMX control registers.  */
43   ARM_WCSSF_REGNUM = ARM_WC0_REGNUM + 2,
44   ARM_WCASF_REGNUM = ARM_WC0_REGNUM + 3,
45   ARM_WC7_REGNUM = ARM_WC0_REGNUM + 7,
46   ARM_WCGR0_REGNUM,             /* WMMX general purpose registers.  */
47   ARM_WCGR3_REGNUM = ARM_WCGR0_REGNUM + 3,
48   ARM_WCGR7_REGNUM = ARM_WCGR0_REGNUM + 7,
49
50   ARM_NUM_REGS,
51
52   /* Other useful registers.  */
53   ARM_FP_REGNUM = 11,           /* Frame register in ARM code, if used.  */
54   THUMB_FP_REGNUM = 7,          /* Frame register in Thumb code, if used.  */
55   ARM_NUM_ARG_REGS = 4, 
56   ARM_LAST_ARG_REGNUM = ARM_A4_REGNUM,
57   ARM_NUM_FP_ARG_REGS = 4,
58   ARM_LAST_FP_ARG_REGNUM = ARM_F3_REGNUM
59 };
60
61 /* Size of integer registers.  */
62 #define INT_REGISTER_SIZE               4
63
64 /* Say how long FP registers are.  Used for documentation purposes and
65    code readability in this header.  IEEE extended doubles are 80
66    bits.  DWORD aligned they use 96 bits.  */
67 #define FP_REGISTER_SIZE        12
68
69 /* Status registers are the same size as general purpose registers.
70    Used for documentation purposes and code readability in this
71    header.  */
72 #define STATUS_REGISTER_SIZE    4
73
74 /* Number of machine registers.  The only define actually required 
75    is gdbarch_num_regs.  The other definitions are used for documentation
76    purposes and code readability.  */
77 /* For 26 bit ARM code, a fake copy of the PC is placed in register 25 (PS)
78    (and called PS for processor status) so the status bits can be cleared
79    from the PC (register 15).  For 32 bit ARM code, a copy of CPSR is placed
80    in PS.  */
81 #define NUM_FREGS       8       /* Number of floating point registers.  */
82 #define NUM_SREGS       2       /* Number of status registers.  */
83 #define NUM_GREGS       16      /* Number of general purpose registers.  */
84
85
86 /* Instruction condition field values.  */
87 #define INST_EQ         0x0
88 #define INST_NE         0x1
89 #define INST_CS         0x2
90 #define INST_CC         0x3
91 #define INST_MI         0x4
92 #define INST_PL         0x5
93 #define INST_VS         0x6
94 #define INST_VC         0x7
95 #define INST_HI         0x8
96 #define INST_LS         0x9
97 #define INST_GE         0xa
98 #define INST_LT         0xb
99 #define INST_GT         0xc
100 #define INST_LE         0xd
101 #define INST_AL         0xe
102 #define INST_NV         0xf
103
104 #define FLAG_N          0x80000000
105 #define FLAG_Z          0x40000000
106 #define FLAG_C          0x20000000
107 #define FLAG_V          0x10000000
108
109 /* Type of floating-point code in use by inferior.  There are really 3 models
110    that are traditionally supported (plus the endianness issue), but gcc can
111    only generate 2 of those.  The third is APCS_FLOAT, where arguments to
112    functions are passed in floating-point registers.  
113
114    In addition to the traditional models, VFP adds two more. 
115
116    If you update this enum, don't forget to update fp_model_strings in 
117    arm-tdep.c.  */
118
119 enum arm_float_model
120 {
121   ARM_FLOAT_AUTO,       /* Automatic detection.  Do not set in tdep.  */
122   ARM_FLOAT_SOFT_FPA,   /* Traditional soft-float (mixed-endian on LE ARM).  */
123   ARM_FLOAT_FPA,        /* FPA co-processor.  GCC calling convention.  */
124   ARM_FLOAT_SOFT_VFP,   /* Soft-float with pure-endian doubles.  */
125   ARM_FLOAT_VFP,        /* Full VFP calling convention.  */
126   ARM_FLOAT_LAST        /* Keep at end.  */
127 };
128
129 /* ABI used by the inferior.  */
130 enum arm_abi_kind
131 {
132   ARM_ABI_AUTO,
133   ARM_ABI_APCS,
134   ARM_ABI_AAPCS,
135   ARM_ABI_LAST
136 };
137
138 /* Convention for returning structures.  */
139
140 enum struct_return
141 {
142   pcc_struct_return,            /* Return "short" structures in memory.  */
143   reg_struct_return             /* Return "short" structures in registers.  */
144 };
145
146 /* Target-dependent structure in gdbarch.  */
147 struct gdbarch_tdep
148 {
149   /* The ABI for this architecture.  It should never be set to
150      ARM_ABI_AUTO.  */
151   enum arm_abi_kind arm_abi;
152
153   enum arm_float_model fp_model; /* Floating point calling conventions.  */
154
155   int have_fpa_registers;       /* Does the target report the FPA registers?  */
156
157   CORE_ADDR lowest_pc;          /* Lowest address at which instructions 
158                                    will appear.  */
159
160   const char *arm_breakpoint;   /* Breakpoint pattern for an ARM insn.  */
161   int arm_breakpoint_size;      /* And its size.  */
162   const char *thumb_breakpoint; /* Breakpoint pattern for an ARM insn.  */
163   int thumb_breakpoint_size;    /* And its size.  */
164
165   int jb_pc;                    /* Offset to PC value in jump buffer. 
166                                    If this is negative, longjmp support
167                                    will be disabled.  */
168   size_t jb_elt_size;           /* And the size of each entry in the buf.  */
169
170   /* Convention for returning structures.  */
171   enum struct_return struct_return;
172
173   /* Cached core file helpers.  */
174   struct regset *gregset, *fpregset;
175 };
176
177
178
179 #ifndef LOWEST_PC
180 #define LOWEST_PC (gdbarch_tdep (current_gdbarch)->lowest_pc)
181 #endif
182
183 CORE_ADDR arm_skip_stub (struct frame_info *, CORE_ADDR);
184 int arm_software_single_step (struct frame_info *);
185
186 /* Functions exported from armbsd-tdep.h.  */
187
188 /* Return the appropriate register set for the core section identified
189    by SECT_NAME and SECT_SIZE.  */
190
191 extern const struct regset *
192   armbsd_regset_from_core_section (struct gdbarch *gdbarch,
193                                    const char *sect_name, size_t sect_size);
194
195 #endif /* arm-tdep.h */