RISC-V: Handle vector type alignment.
[external/binutils.git] / gdb / aarch64-fbsd-tdep.h
1 /* FreeBSD/aarch64 target support, prototypes.
2
3    Copyright (C) 2017-2018 Free Software Foundation, Inc.
4
5    This file is part of GDB.
6
7    This program is free software; you can redistribute it and/or modify
8    it under the terms of the GNU General Public License as published by
9    the Free Software Foundation; either version 3 of the License, or
10    (at your option) any later version.
11
12    This program is distributed in the hope that it will be useful,
13    but WITHOUT ANY WARRANTY; without even the implied warranty of
14    MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15    GNU General Public License for more details.
16
17    You should have received a copy of the GNU General Public License
18    along with this program.  If not, see <http://www.gnu.org/licenses/>.  */
19
20 #include "regset.h"
21
22 /* The general-purpose regset consists of 30 X registers, plus LR, SP,
23    ELR, and SPSR registers.  SPSR is 32 bits but the structure is
24    padded to 64 bit alignment.  */
25 #define AARCH64_FBSD_SIZEOF_GREGSET  (34 * X_REGISTER_SIZE)
26
27 /* The fp regset consists of 32 V registers, plus FPSR and FPCR which
28    are 4 bytes wide each, and the whole structure is padded to 128 bit
29    alignment.  */
30 #define AARCH64_FBSD_SIZEOF_FPREGSET (33 * V_REGISTER_SIZE)
31
32 extern const struct regset aarch64_fbsd_gregset;
33 extern const struct regset aarch64_fbsd_fpregset;