Fix sparc regression due to recent movcc pattern changes.
[platform/upstream/gcc.git] / gcc / config / sparc / sparc.h
1 /* Definitions of target machine for GNU compiler, for Sun SPARC.
2    Copyright (C) 1987, 1988, 1989, 1992, 1994, 1995, 1996, 1997, 1998, 1999
3    2000, 2001, 2002, 2003, 2004, 2005, 2006, 2007, 2008, 2009, 2010, 2011
4    Free Software Foundation, Inc.
5    Contributed by Michael Tiemann (tiemann@cygnus.com).
6    64-bit SPARC-V9 support by Michael Tiemann, Jim Wilson, and Doug Evans,
7    at Cygnus Support.
8
9 This file is part of GCC.
10
11 GCC is free software; you can redistribute it and/or modify
12 it under the terms of the GNU General Public License as published by
13 the Free Software Foundation; either version 3, or (at your option)
14 any later version.
15
16 GCC is distributed in the hope that it will be useful,
17 but WITHOUT ANY WARRANTY; without even the implied warranty of
18 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19 GNU General Public License for more details.
20
21 You should have received a copy of the GNU General Public License
22 along with GCC; see the file COPYING3.  If not see
23 <http://www.gnu.org/licenses/>.  */
24
25 #include "config/vxworks-dummy.h"
26
27 /* Note that some other tm.h files include this one and then override
28    whatever definitions are necessary.  */
29
30 #define TARGET_CPU_CPP_BUILTINS() sparc_target_macros ()
31
32 /* Specify this in a cover file to provide bi-architecture (32/64) support.  */
33 /* #define SPARC_BI_ARCH */
34
35 /* Macro used later in this file to determine default architecture.  */
36 #define DEFAULT_ARCH32_P ((TARGET_DEFAULT & MASK_64BIT) == 0)
37
38 /* TARGET_ARCH{32,64} are the main macros to decide which of the two
39    architectures to compile for.  We allow targets to choose compile time or
40    runtime selection.  */
41 #ifdef IN_LIBGCC2
42 #if defined(__sparcv9) || defined(__arch64__)
43 #define TARGET_ARCH32 0
44 #else
45 #define TARGET_ARCH32 1
46 #endif /* sparc64 */
47 #else
48 #ifdef SPARC_BI_ARCH
49 #define TARGET_ARCH32 (! TARGET_64BIT)
50 #else
51 #define TARGET_ARCH32 (DEFAULT_ARCH32_P)
52 #endif /* SPARC_BI_ARCH */
53 #endif /* IN_LIBGCC2 */
54 #define TARGET_ARCH64 (! TARGET_ARCH32)
55
56 /* Code model selection in 64-bit environment.
57
58    The machine mode used for addresses is 32-bit wide:
59
60    TARGET_CM_32:     32-bit address space.
61                      It is the code model used when generating 32-bit code.
62
63    The machine mode used for addresses is 64-bit wide:
64
65    TARGET_CM_MEDLOW: 32-bit address space.
66                      The executable must be in the low 32 bits of memory.
67                      This avoids generating %uhi and %ulo terms.  Programs
68                      can be statically or dynamically linked.
69
70    TARGET_CM_MEDMID: 44-bit address space.
71                      The executable must be in the low 44 bits of memory,
72                      and the %[hml]44 terms are used.  The text and data
73                      segments have a maximum size of 2GB (31-bit span).
74                      The maximum offset from any instruction to the label
75                      _GLOBAL_OFFSET_TABLE_ is 2GB (31-bit span).
76
77    TARGET_CM_MEDANY: 64-bit address space.
78                      The text and data segments have a maximum size of 2GB
79                      (31-bit span) and may be located anywhere in memory.
80                      The maximum offset from any instruction to the label
81                      _GLOBAL_OFFSET_TABLE_ is 2GB (31-bit span).
82
83    TARGET_CM_EMBMEDANY: 64-bit address space.
84                      The text and data segments have a maximum size of 2GB
85                      (31-bit span) and may be located anywhere in memory.
86                      The global register %g4 contains the start address of
87                      the data segment.  Programs are statically linked and
88                      PIC is not supported.
89
90    Different code models are not supported in 32-bit environment.  */
91
92 enum cmodel {
93   CM_32,
94   CM_MEDLOW,
95   CM_MEDMID,
96   CM_MEDANY,
97   CM_EMBMEDANY
98 };
99
100 /* One of CM_FOO.  */
101 extern enum cmodel sparc_cmodel;
102
103 /* V9 code model selection.  */
104 #define TARGET_CM_MEDLOW    (sparc_cmodel == CM_MEDLOW)
105 #define TARGET_CM_MEDMID    (sparc_cmodel == CM_MEDMID)
106 #define TARGET_CM_MEDANY    (sparc_cmodel == CM_MEDANY)
107 #define TARGET_CM_EMBMEDANY (sparc_cmodel == CM_EMBMEDANY)
108
109 #define SPARC_DEFAULT_CMODEL CM_32
110
111 /* The SPARC-V9 architecture defines a relaxed memory ordering model (RMO)
112    which requires the following macro to be true if enabled.  Prior to V9,
113    there are no instructions to even talk about memory synchronization.
114    Note that the UltraSPARC III processors don't implement RMO, unlike the
115    UltraSPARC II processors.  Niagara, Niagara-2, and Niagara-3 do not
116    implement RMO either.
117
118    Default to false; for example, Solaris never enables RMO, only ever uses
119    total memory ordering (TMO).  */
120 #define SPARC_RELAXED_ORDERING false
121
122 /* Do not use the .note.GNU-stack convention by default.  */
123 #define NEED_INDICATE_EXEC_STACK 0
124
125 /* This is call-clobbered in the normal ABI, but is reserved in the
126    home grown (aka upward compatible) embedded ABI.  */
127 #define EMBMEDANY_BASE_REG "%g4"
128 \f
129 /* Values of TARGET_CPU_DEFAULT, set via -D in the Makefile,
130    and specified by the user via --with-cpu=foo.
131    This specifies the cpu implementation, not the architecture size.  */
132 /* Note that TARGET_CPU_v9 is assumed to start the list of 64-bit
133    capable cpu's.  */
134 #define TARGET_CPU_sparc        0
135 #define TARGET_CPU_v7           0       /* alias */
136 #define TARGET_CPU_cypress      0       /* alias */
137 #define TARGET_CPU_v8           1       /* generic v8 implementation */
138 #define TARGET_CPU_supersparc   2
139 #define TARGET_CPU_hypersparc   3
140 #define TARGET_CPU_leon         4
141 #define TARGET_CPU_sparclite    5
142 #define TARGET_CPU_f930         5       /* alias */
143 #define TARGET_CPU_f934         5       /* alias */
144 #define TARGET_CPU_sparclite86x 6
145 #define TARGET_CPU_sparclet     7
146 #define TARGET_CPU_tsc701       7       /* alias */
147 #define TARGET_CPU_v9           8       /* generic v9 implementation */
148 #define TARGET_CPU_sparcv9      8       /* alias */
149 #define TARGET_CPU_sparc64      8       /* alias */
150 #define TARGET_CPU_ultrasparc   9
151 #define TARGET_CPU_ultrasparc3  10
152 #define TARGET_CPU_niagara      11
153 #define TARGET_CPU_niagara2     12
154 #define TARGET_CPU_niagara3     13
155 #define TARGET_CPU_niagara4     14
156
157 #if TARGET_CPU_DEFAULT == TARGET_CPU_v9 \
158  || TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc \
159  || TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc3 \
160  || TARGET_CPU_DEFAULT == TARGET_CPU_niagara \
161  || TARGET_CPU_DEFAULT == TARGET_CPU_niagara2 \
162  || TARGET_CPU_DEFAULT == TARGET_CPU_niagara3 \
163  || TARGET_CPU_DEFAULT == TARGET_CPU_niagara4
164
165 #define CPP_CPU32_DEFAULT_SPEC ""
166 #define ASM_CPU32_DEFAULT_SPEC ""
167
168 #if TARGET_CPU_DEFAULT == TARGET_CPU_v9
169 /* ??? What does Sun's CC pass?  */
170 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
171 /* ??? It's not clear how other assemblers will handle this, so by default
172    use GAS.  Sun's Solaris assembler recognizes -xarch=v8plus, but this case
173    is handled in sol2.h.  */
174 #define ASM_CPU64_DEFAULT_SPEC "-Av9"
175 #endif
176 #if TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc
177 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
178 #define ASM_CPU64_DEFAULT_SPEC "-Av9a"
179 #endif
180 #if TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc3
181 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
182 #define ASM_CPU64_DEFAULT_SPEC "-Av9b"
183 #endif
184 #if TARGET_CPU_DEFAULT == TARGET_CPU_niagara
185 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
186 #define ASM_CPU64_DEFAULT_SPEC "-Av9b"
187 #endif
188 #if TARGET_CPU_DEFAULT == TARGET_CPU_niagara2
189 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
190 #define ASM_CPU64_DEFAULT_SPEC "-Av9b"
191 #endif
192 #if TARGET_CPU_DEFAULT == TARGET_CPU_niagara3
193 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
194 #define ASM_CPU64_DEFAULT_SPEC "-Av9" AS_NIAGARA3_FLAG
195 #endif
196 #if TARGET_CPU_DEFAULT == TARGET_CPU_niagara4
197 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
198 #define ASM_CPU64_DEFAULT_SPEC "-Av9" AS_NIAGARA3_FLAG
199 #endif
200
201 #else
202
203 #define CPP_CPU64_DEFAULT_SPEC ""
204 #define ASM_CPU64_DEFAULT_SPEC ""
205
206 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparc \
207  || TARGET_CPU_DEFAULT == TARGET_CPU_v8
208 #define CPP_CPU32_DEFAULT_SPEC ""
209 #define ASM_CPU32_DEFAULT_SPEC ""
210 #endif
211
212 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclet
213 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclet__"
214 #define ASM_CPU32_DEFAULT_SPEC "-Asparclet"
215 #endif
216
217 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclite
218 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclite__"
219 #define ASM_CPU32_DEFAULT_SPEC "-Asparclite"
220 #endif
221
222 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclite86x
223 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclite86x__"
224 #define ASM_CPU32_DEFAULT_SPEC "-Asparclite"
225 #endif
226
227 #if TARGET_CPU_DEFAULT == TARGET_CPU_supersparc
228 #define CPP_CPU32_DEFAULT_SPEC "-D__supersparc__ -D__sparc_v8__"
229 #define ASM_CPU32_DEFAULT_SPEC ""
230 #endif
231
232 #if TARGET_CPU_DEFAULT == TARGET_CPU_hypersparc
233 #define CPP_CPU32_DEFAULT_SPEC "-D__hypersparc__ -D__sparc_v8__"
234 #define ASM_CPU32_DEFAULT_SPEC ""
235 #endif
236
237 #if TARGET_CPU_DEFAULT == TARGET_CPU_leon
238 #define CPP_CPU32_DEFAULT_SPEC "-D__leon__ -D__sparc_v8__"
239 #define ASM_CPU32_DEFAULT_SPEC ""
240 #endif
241
242 #endif
243
244 #if !defined(CPP_CPU32_DEFAULT_SPEC) || !defined(CPP_CPU64_DEFAULT_SPEC)
245  #error Unrecognized value in TARGET_CPU_DEFAULT.
246 #endif
247
248 #ifdef SPARC_BI_ARCH
249
250 #define CPP_CPU_DEFAULT_SPEC \
251 (DEFAULT_ARCH32_P ? "\
252 %{m64:" CPP_CPU64_DEFAULT_SPEC "} \
253 %{!m64:" CPP_CPU32_DEFAULT_SPEC "} \
254 " : "\
255 %{m32:" CPP_CPU32_DEFAULT_SPEC "} \
256 %{!m32:" CPP_CPU64_DEFAULT_SPEC "} \
257 ")
258 #define ASM_CPU_DEFAULT_SPEC \
259 (DEFAULT_ARCH32_P ? "\
260 %{m64:" ASM_CPU64_DEFAULT_SPEC "} \
261 %{!m64:" ASM_CPU32_DEFAULT_SPEC "} \
262 " : "\
263 %{m32:" ASM_CPU32_DEFAULT_SPEC "} \
264 %{!m32:" ASM_CPU64_DEFAULT_SPEC "} \
265 ")
266
267 #else /* !SPARC_BI_ARCH */
268
269 #define CPP_CPU_DEFAULT_SPEC (DEFAULT_ARCH32_P ? CPP_CPU32_DEFAULT_SPEC : CPP_CPU64_DEFAULT_SPEC)
270 #define ASM_CPU_DEFAULT_SPEC (DEFAULT_ARCH32_P ? ASM_CPU32_DEFAULT_SPEC : ASM_CPU64_DEFAULT_SPEC)
271
272 #endif /* !SPARC_BI_ARCH */
273
274 /* Define macros to distinguish architectures.  */
275
276 /* Common CPP definitions used by CPP_SPEC amongst the various targets
277    for handling -mcpu=xxx switches.  */
278 #define CPP_CPU_SPEC "\
279 %{mcpu=sparclet:-D__sparclet__} %{mcpu=tsc701:-D__sparclet__} \
280 %{mcpu=sparclite:-D__sparclite__} \
281 %{mcpu=f930:-D__sparclite__} %{mcpu=f934:-D__sparclite__} \
282 %{mcpu=sparclite86x:-D__sparclite86x__} \
283 %{mcpu=v8:-D__sparc_v8__} \
284 %{mcpu=supersparc:-D__supersparc__ -D__sparc_v8__} \
285 %{mcpu=hypersparc:-D__hypersparc__ -D__sparc_v8__} \
286 %{mcpu=leon:-D__leon__ -D__sparc_v8__} \
287 %{mcpu=v9:-D__sparc_v9__} \
288 %{mcpu=ultrasparc:-D__sparc_v9__} \
289 %{mcpu=ultrasparc3:-D__sparc_v9__} \
290 %{mcpu=niagara:-D__sparc_v9__} \
291 %{mcpu=niagara2:-D__sparc_v9__} \
292 %{mcpu=niagara3:-D__sparc_v9__} \
293 %{mcpu=niagara4:-D__sparc_v9__} \
294 %{!mcpu*:%(cpp_cpu_default)} \
295 "
296 #define CPP_ARCH32_SPEC ""
297 #define CPP_ARCH64_SPEC "-D__arch64__"
298
299 #define CPP_ARCH_DEFAULT_SPEC \
300 (DEFAULT_ARCH32_P ? CPP_ARCH32_SPEC : CPP_ARCH64_SPEC)
301
302 #define CPP_ARCH_SPEC "\
303 %{m32:%(cpp_arch32)} \
304 %{m64:%(cpp_arch64)} \
305 %{!m32:%{!m64:%(cpp_arch_default)}} \
306 "
307
308 /* Macros to distinguish the endianness, window model and FP support.  */
309 #define CPP_OTHER_SPEC "\
310 %{mflat:-D_FLAT} \
311 %{msoft-float:-D_SOFT_FLOAT} \
312 "
313
314 /* Macros to distinguish the particular subtarget.  */
315 #define CPP_SUBTARGET_SPEC ""
316
317 #define CPP_SPEC \
318   "%(cpp_cpu) %(cpp_arch) %(cpp_endian) %(cpp_other) %(cpp_subtarget)"
319
320 /* This used to translate -dalign to -malign, but that is no good
321    because it can't turn off the usual meaning of making debugging dumps.  */
322
323 #define CC1_SPEC ""
324
325 /* Override in target specific files.  */
326 #define ASM_CPU_SPEC "\
327 %{mcpu=sparclet:-Asparclet} %{mcpu=tsc701:-Asparclet} \
328 %{mcpu=sparclite:-Asparclite} \
329 %{mcpu=sparclite86x:-Asparclite} \
330 %{mcpu=f930:-Asparclite} %{mcpu=f934:-Asparclite} \
331 %{mcpu=v8:-Av8} \
332 %{mv8plus:-Av8plus} \
333 %{mcpu=v9:-Av9} \
334 %{mcpu=ultrasparc:%{!mv8plus:-Av9a}} \
335 %{mcpu=ultrasparc3:%{!mv8plus:-Av9b}} \
336 %{mcpu=niagara:%{!mv8plus:-Av9b}} \
337 %{mcpu=niagara2:%{!mv8plus:-Av9b}} \
338 %{mcpu=niagara3:%{!mv8plus:-Av9" AS_NIAGARA3_FLAG "}} \
339 %{mcpu=niagara4:%{!mv8plus:-Av9" AS_NIAGARA3_FLAG "}} \
340 %{!mcpu*:%(asm_cpu_default)} \
341 "
342
343 /* Word size selection, among other things.
344    This is what GAS uses.  Add %(asm_arch) to ASM_SPEC to enable.  */
345
346 #define ASM_ARCH32_SPEC "-32"
347 #ifdef HAVE_AS_REGISTER_PSEUDO_OP
348 #define ASM_ARCH64_SPEC "-64 -no-undeclared-regs"
349 #else
350 #define ASM_ARCH64_SPEC "-64"
351 #endif
352 #define ASM_ARCH_DEFAULT_SPEC \
353 (DEFAULT_ARCH32_P ? ASM_ARCH32_SPEC : ASM_ARCH64_SPEC)
354
355 #define ASM_ARCH_SPEC "\
356 %{m32:%(asm_arch32)} \
357 %{m64:%(asm_arch64)} \
358 %{!m32:%{!m64:%(asm_arch_default)}} \
359 "
360
361 #ifdef HAVE_AS_RELAX_OPTION
362 #define ASM_RELAX_SPEC "%{!mno-relax:-relax}"
363 #else
364 #define ASM_RELAX_SPEC ""
365 #endif
366
367 /* Special flags to the Sun-4 assembler when using pipe for input.  */
368
369 #define ASM_SPEC "\
370 %{!pg:%{!p:%{fpic|fPIC|fpie|fPIE:-k}}} %{keep-local-as-symbols:-L} \
371 %(asm_cpu) %(asm_relax)"
372
373 /* This macro defines names of additional specifications to put in the specs
374    that can be used in various specifications like CC1_SPEC.  Its definition
375    is an initializer with a subgrouping for each command option.
376
377    Each subgrouping contains a string constant, that defines the
378    specification name, and a string constant that used by the GCC driver
379    program.
380
381    Do not define this macro if it does not need to do anything.  */
382
383 #define EXTRA_SPECS \
384   { "cpp_cpu",          CPP_CPU_SPEC },         \
385   { "cpp_cpu_default",  CPP_CPU_DEFAULT_SPEC }, \
386   { "cpp_arch32",       CPP_ARCH32_SPEC },      \
387   { "cpp_arch64",       CPP_ARCH64_SPEC },      \
388   { "cpp_arch_default", CPP_ARCH_DEFAULT_SPEC },\
389   { "cpp_arch",         CPP_ARCH_SPEC },        \
390   { "cpp_other",        CPP_OTHER_SPEC },       \
391   { "cpp_subtarget",    CPP_SUBTARGET_SPEC },   \
392   { "asm_cpu",          ASM_CPU_SPEC },         \
393   { "asm_cpu_default",  ASM_CPU_DEFAULT_SPEC }, \
394   { "asm_arch32",       ASM_ARCH32_SPEC },      \
395   { "asm_arch64",       ASM_ARCH64_SPEC },      \
396   { "asm_relax",        ASM_RELAX_SPEC },       \
397   { "asm_arch_default", ASM_ARCH_DEFAULT_SPEC },\
398   { "asm_arch",         ASM_ARCH_SPEC },        \
399   SUBTARGET_EXTRA_SPECS
400
401 #define SUBTARGET_EXTRA_SPECS
402
403 /* Because libgcc can generate references back to libc (via .umul etc.) we have
404    to list libc again after the second libgcc.  */
405 #define LINK_GCC_C_SEQUENCE_SPEC "%G %L %G %L"
406
407 \f
408 #define PTRDIFF_TYPE (TARGET_ARCH64 ? "long int" : "int")
409 #define SIZE_TYPE (TARGET_ARCH64 ? "long unsigned int" : "unsigned int")
410
411 /* ??? This should be 32 bits for v9 but what can we do?  */
412 #define WCHAR_TYPE "short unsigned int"
413 #define WCHAR_TYPE_SIZE 16
414 \f
415 /* Mask of all CPU selection flags.  */
416 #define MASK_ISA \
417 (MASK_V8 + MASK_SPARCLITE + MASK_SPARCLET + MASK_V9 + MASK_DEPRECATED_V8_INSNS)
418
419 /* TARGET_HARD_MUL: Use hardware multiply instructions but not %y.
420    TARGET_HARD_MUL32: Use hardware multiply instructions with rd %y
421    to get high 32 bits.  False in V8+ or V9 because multiply stores
422    a 64-bit result in a register.  */
423
424 #define TARGET_HARD_MUL32                               \
425   ((TARGET_V8 || TARGET_SPARCLITE                       \
426     || TARGET_SPARCLET || TARGET_DEPRECATED_V8_INSNS)   \
427    && ! TARGET_V8PLUS && TARGET_ARCH32)
428
429 #define TARGET_HARD_MUL                                 \
430   (TARGET_V8 || TARGET_SPARCLITE || TARGET_SPARCLET     \
431    || TARGET_DEPRECATED_V8_INSNS || TARGET_V8PLUS)
432
433 /* MASK_APP_REGS must always be the default because that's what
434    FIXED_REGISTERS is set to and -ffixed- is processed before
435    TARGET_CONDITIONAL_REGISTER_USAGE is called (where we process
436    -mno-app-regs).  */
437 #define TARGET_DEFAULT (MASK_APP_REGS + MASK_FPU)
438
439 /* Recast the cpu class to be the cpu attribute.
440    Every file includes us, but not every file includes insn-attr.h.  */
441 #define sparc_cpu_attr ((enum attr_cpu) sparc_cpu)
442
443 /* Support for a compile-time default CPU, et cetera.  The rules are:
444    --with-cpu is ignored if -mcpu is specified.
445    --with-tune is ignored if -mtune is specified.
446    --with-float is ignored if -mhard-float, -msoft-float, -mfpu, or -mno-fpu
447      are specified.  */
448 #define OPTION_DEFAULT_SPECS \
449   {"cpu", "%{!mcpu=*:-mcpu=%(VALUE)}" }, \
450   {"tune", "%{!mtune=*:-mtune=%(VALUE)}" }, \
451   {"float", "%{!msoft-float:%{!mhard-float:%{!mfpu:%{!mno-fpu:-m%(VALUE)-float}}}}" }
452 \f
453 /* target machine storage layout */
454
455 /* Define this if most significant bit is lowest numbered
456    in instructions that operate on numbered bit-fields.  */
457 #define BITS_BIG_ENDIAN 1
458
459 /* Define this if most significant byte of a word is the lowest numbered.  */
460 #define BYTES_BIG_ENDIAN 1
461
462 /* Define this if most significant word of a multiword number is the lowest
463    numbered.  */
464 #define WORDS_BIG_ENDIAN 1
465
466 #define MAX_BITS_PER_WORD       64
467
468 /* Width of a word, in units (bytes).  */
469 #define UNITS_PER_WORD          (TARGET_ARCH64 ? 8 : 4)
470 #ifdef IN_LIBGCC2
471 #define MIN_UNITS_PER_WORD      UNITS_PER_WORD
472 #else
473 #define MIN_UNITS_PER_WORD      4
474 #endif
475
476 /* Now define the sizes of the C data types.  */
477
478 #define SHORT_TYPE_SIZE         16
479 #define INT_TYPE_SIZE           32
480 #define LONG_TYPE_SIZE          (TARGET_ARCH64 ? 64 : 32)
481 #define LONG_LONG_TYPE_SIZE     64
482 #define FLOAT_TYPE_SIZE         32
483 #define DOUBLE_TYPE_SIZE        64
484
485 /* LONG_DOUBLE_TYPE_SIZE is defined per OS even though the
486    SPARC ABI says that it is 128-bit wide.  */
487 /* #define LONG_DOUBLE_TYPE_SIZE        128 */
488
489 /* The widest floating-point format really supported by the hardware.  */
490 #define WIDEST_HARDWARE_FP_SIZE 64
491
492 /* Width in bits of a pointer.  This is the size of ptr_mode.  */
493 #define POINTER_SIZE (TARGET_PTR64 ? 64 : 32)
494
495 /* This is the machine mode used for addresses.  */
496 #define Pmode (TARGET_ARCH64 ? DImode : SImode)
497
498 /* If we have to extend pointers (only when TARGET_ARCH64 and not
499    TARGET_PTR64), we want to do it unsigned.   This macro does nothing
500    if ptr_mode and Pmode are the same.  */
501 #define POINTERS_EXTEND_UNSIGNED 1
502
503 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
504 #define PARM_BOUNDARY (TARGET_ARCH64 ? 64 : 32)
505
506 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
507 /* FIXME, this is wrong when TARGET_ARCH64 and TARGET_STACK_BIAS, because
508    then %sp+2047 is 128-bit aligned so %sp is really only byte-aligned.  */
509 #define STACK_BOUNDARY (TARGET_ARCH64 ? 128 : 64)
510 /* Temporary hack until the FIXME above is fixed.  */
511 #define SPARC_STACK_BOUNDARY_HACK (TARGET_ARCH64 && TARGET_STACK_BIAS)
512
513 /* ALIGN FRAMES on double word boundaries */
514
515 #define SPARC_STACK_ALIGN(LOC) \
516   (TARGET_ARCH64 ? (((LOC)+15) & ~15) : (((LOC)+7) & ~7))
517
518 /* Allocation boundary (in *bits*) for the code of a function.  */
519 #define FUNCTION_BOUNDARY 32
520
521 /* Alignment of field after `int : 0' in a structure.  */
522 #define EMPTY_FIELD_BOUNDARY (TARGET_ARCH64 ? 64 : 32)
523
524 /* Every structure's size must be a multiple of this.  */
525 #define STRUCTURE_SIZE_BOUNDARY 8
526
527 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
528 #define PCC_BITFIELD_TYPE_MATTERS 1
529
530 /* No data type wants to be aligned rounder than this.  */
531 #define BIGGEST_ALIGNMENT (TARGET_ARCH64 ? 128 : 64)
532
533 /* The best alignment to use in cases where we have a choice.  */
534 #define FASTEST_ALIGNMENT 64
535
536 /* Define this macro as an expression for the alignment of a structure
537    (given by STRUCT as a tree node) if the alignment computed in the
538    usual way is COMPUTED and the alignment explicitly specified was
539    SPECIFIED.
540
541    The default is to use SPECIFIED if it is larger; otherwise, use
542    the smaller of COMPUTED and `BIGGEST_ALIGNMENT' */
543 #define ROUND_TYPE_ALIGN(STRUCT, COMPUTED, SPECIFIED)   \
544  (TARGET_FASTER_STRUCTS ?                               \
545   ((TREE_CODE (STRUCT) == RECORD_TYPE                   \
546     || TREE_CODE (STRUCT) == UNION_TYPE                 \
547     || TREE_CODE (STRUCT) == QUAL_UNION_TYPE)           \
548    && TYPE_FIELDS (STRUCT) != 0                         \
549      ? MAX (MAX ((COMPUTED), (SPECIFIED)), BIGGEST_ALIGNMENT) \
550      : MAX ((COMPUTED), (SPECIFIED)))                   \
551    :  MAX ((COMPUTED), (SPECIFIED)))
552
553 /* We need 2 words, so we can save the stack pointer and the return register
554    of the function containing a non-local goto target.  */
555 #define STACK_SAVEAREA_MODE(LEVEL) \
556   ((LEVEL) == SAVE_NONLOCAL ? (TARGET_ARCH64 ? TImode : DImode) : Pmode)
557
558 /* Make strings word-aligned so strcpy from constants will be faster.  */
559 #define CONSTANT_ALIGNMENT(EXP, ALIGN)  \
560   ((TREE_CODE (EXP) == STRING_CST       \
561     && (ALIGN) < FASTEST_ALIGNMENT)     \
562    ? FASTEST_ALIGNMENT : (ALIGN))
563
564 /* Make arrays of chars word-aligned for the same reasons.  */
565 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
566   (TREE_CODE (TYPE) == ARRAY_TYPE               \
567    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
568    && (ALIGN) < FASTEST_ALIGNMENT ? FASTEST_ALIGNMENT : (ALIGN))
569
570 /* Make local arrays of chars word-aligned for the same reasons.  */
571 #define LOCAL_ALIGNMENT(TYPE, ALIGN) DATA_ALIGNMENT (TYPE, ALIGN)
572
573 /* Set this nonzero if move instructions will actually fail to work
574    when given unaligned data.  */
575 #define STRICT_ALIGNMENT 1
576
577 /* Things that must be doubleword aligned cannot go in the text section,
578    because the linker fails to align the text section enough!
579    Put them in the data section.  This macro is only used in this file.  */
580 #define MAX_TEXT_ALIGN 32
581 \f
582 /* Standard register usage.  */
583
584 /* Number of actual hardware registers.
585    The hardware registers are assigned numbers for the compiler
586    from 0 to just below FIRST_PSEUDO_REGISTER.
587    All registers that the compiler knows about must be given numbers,
588    even those that are not normally considered general registers.
589
590    SPARC has 32 integer registers and 32 floating point registers.
591    64-bit SPARC has 32 additional fp regs, but the odd numbered ones are not
592    accessible.  We still account for them to simplify register computations
593    (e.g.: in CLASS_MAX_NREGS).  There are also 4 fp condition code registers, so
594    32+32+32+4 == 100.
595    Register 100 is used as the integer condition code register.
596    Register 101 is used as the soft frame pointer register.  */
597
598 #define FIRST_PSEUDO_REGISTER 103
599
600 #define SPARC_FIRST_INT_REG     0
601 #define SPARC_LAST_INT_REG     31
602 #define SPARC_FIRST_FP_REG     32
603 /* Additional V9 fp regs.  */
604 #define SPARC_FIRST_V9_FP_REG  64
605 #define SPARC_LAST_V9_FP_REG   95
606 /* V9 %fcc[0123].  V8 uses (figuratively) %fcc0.  */
607 #define SPARC_FIRST_V9_FCC_REG 96
608 #define SPARC_LAST_V9_FCC_REG  99
609 /* V8 fcc reg.  */
610 #define SPARC_FCC_REG 96
611 /* Integer CC reg.  We don't distinguish %icc from %xcc.  */
612 #define SPARC_ICC_REG 100
613 #define SPARC_GSR_REG 102
614
615 /* Nonzero if REGNO is an fp reg.  */
616 #define SPARC_FP_REG_P(REGNO) \
617 ((REGNO) >= SPARC_FIRST_FP_REG && (REGNO) <= SPARC_LAST_V9_FP_REG)
618
619 /* Nonzero if REGNO is an int reg.  */
620 #define SPARC_INT_REG_P(REGNO) \
621 (((unsigned) (REGNO)) <= SPARC_LAST_INT_REG)
622
623 /* Argument passing regs.  */
624 #define SPARC_OUTGOING_INT_ARG_FIRST 8
625 #define SPARC_INCOMING_INT_ARG_FIRST (TARGET_FLAT ? 8 : 24)
626 #define SPARC_FP_ARG_FIRST           32
627
628 /* 1 for registers that have pervasive standard uses
629    and are not available for the register allocator.
630
631    On non-v9 systems:
632    g1 is free to use as temporary.
633    g2-g4 are reserved for applications.  Gcc normally uses them as
634    temporaries, but this can be disabled via the -mno-app-regs option.
635    g5 through g7 are reserved for the operating system.
636
637    On v9 systems:
638    g1,g5 are free to use as temporaries, and are free to use between calls
639    if the call is to an external function via the PLT.
640    g4 is free to use as a temporary in the non-embedded case.
641    g4 is reserved in the embedded case.
642    g2-g3 are reserved for applications.  Gcc normally uses them as
643    temporaries, but this can be disabled via the -mno-app-regs option.
644    g6-g7 are reserved for the operating system (or application in
645    embedded case).
646    ??? Register 1 is used as a temporary by the 64 bit sethi pattern, so must
647    currently be a fixed register until this pattern is rewritten.
648    Register 1 is also used when restoring call-preserved registers in large
649    stack frames.
650
651    Registers fixed in arch32 and not arch64 (or vice-versa) are marked in
652    TARGET_CONDITIONAL_REGISTER_USAGE in order to properly handle -ffixed-.
653 */
654
655 #define FIXED_REGISTERS  \
656  {1, 0, 2, 2, 2, 2, 1, 1,       \
657   0, 0, 0, 0, 0, 0, 1, 0,       \
658   0, 0, 0, 0, 0, 0, 0, 0,       \
659   0, 0, 0, 0, 0, 0, 0, 1,       \
660                                 \
661   0, 0, 0, 0, 0, 0, 0, 0,       \
662   0, 0, 0, 0, 0, 0, 0, 0,       \
663   0, 0, 0, 0, 0, 0, 0, 0,       \
664   0, 0, 0, 0, 0, 0, 0, 0,       \
665                                 \
666   0, 0, 0, 0, 0, 0, 0, 0,       \
667   0, 0, 0, 0, 0, 0, 0, 0,       \
668   0, 0, 0, 0, 0, 0, 0, 0,       \
669   0, 0, 0, 0, 0, 0, 0, 0,       \
670                                 \
671   0, 0, 0, 0, 0, 1, 1}
672
673 /* 1 for registers not available across function calls.
674    These must include the FIXED_REGISTERS and also any
675    registers that can be used without being saved.
676    The latter must include the registers where values are returned
677    and the register where structure-value addresses are passed.
678    Aside from that, you can include as many other registers as you like.  */
679
680 #define CALL_USED_REGISTERS  \
681  {1, 1, 1, 1, 1, 1, 1, 1,       \
682   1, 1, 1, 1, 1, 1, 1, 1,       \
683   0, 0, 0, 0, 0, 0, 0, 0,       \
684   0, 0, 0, 0, 0, 0, 0, 1,       \
685                                 \
686   1, 1, 1, 1, 1, 1, 1, 1,       \
687   1, 1, 1, 1, 1, 1, 1, 1,       \
688   1, 1, 1, 1, 1, 1, 1, 1,       \
689   1, 1, 1, 1, 1, 1, 1, 1,       \
690                                 \
691   1, 1, 1, 1, 1, 1, 1, 1,       \
692   1, 1, 1, 1, 1, 1, 1, 1,       \
693   1, 1, 1, 1, 1, 1, 1, 1,       \
694   1, 1, 1, 1, 1, 1, 1, 1,       \
695                                 \
696   1, 1, 1, 1, 1, 1, 1}
697
698 /* Return number of consecutive hard regs needed starting at reg REGNO
699    to hold something of mode MODE.
700    This is ordinarily the length in words of a value of mode MODE
701    but can be less for certain modes in special long registers.
702
703    On SPARC, ordinary registers hold 32 bits worth;
704    this means both integer and floating point registers.
705    On v9, integer regs hold 64 bits worth; floating point regs hold
706    32 bits worth (this includes the new fp regs as even the odd ones are
707    included in the hard register count).  */
708
709 #define HARD_REGNO_NREGS(REGNO, MODE) \
710   ((REGNO) == SPARC_GSR_REG ? 1 :                                       \
711    (TARGET_ARCH64                                                       \
712     ? (SPARC_INT_REG_P (REGNO) || (REGNO) == FRAME_POINTER_REGNUM                       \
713        ? (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD   \
714        : (GET_MODE_SIZE (MODE) + 3) / 4)                                \
715     : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)))
716
717 /* Due to the ARCH64 discrepancy above we must override this next
718    macro too.  */
719 #define REGMODE_NATURAL_SIZE(MODE) \
720   ((TARGET_ARCH64 && FLOAT_MODE_P (MODE)) ? 4 : UNITS_PER_WORD)
721
722 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.
723    See sparc.c for how we initialize this.  */
724 extern const int *hard_regno_mode_classes;
725 extern int sparc_mode_class[];
726
727 /* ??? Because of the funny way we pass parameters we should allow certain
728    ??? types of float/complex values to be in integer registers during
729    ??? RTL generation.  This only matters on arch32.  */
730 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
731   ((hard_regno_mode_classes[REGNO] & sparc_mode_class[MODE]) != 0)
732
733 /* Value is 1 if it is OK to rename a hard register FROM to another hard
734    register TO.  We cannot rename %g1 as it may be used before the save
735    register window instruction in the prologue.  */
736 #define HARD_REGNO_RENAME_OK(FROM, TO) ((FROM) != 1)
737
738 /* Value is 1 if it is a good idea to tie two pseudo registers
739    when one has mode MODE1 and one has mode MODE2.
740    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
741    for any hard reg, then this must be 0 for correct output.
742
743    For V9: SFmode can't be combined with other float modes, because they can't
744    be allocated to the %d registers.  Also, DFmode won't fit in odd %f
745    registers, but SFmode will.  */
746 #define MODES_TIEABLE_P(MODE1, MODE2) \
747   ((MODE1) == (MODE2)                                           \
748    || (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2)         \
749        && (! TARGET_V9                                          \
750            || (GET_MODE_CLASS (MODE1) != MODE_FLOAT             \
751                || (MODE1 != SFmode && MODE2 != SFmode)))))
752
753 /* Specify the registers used for certain standard purposes.
754    The values of these macros are register numbers.  */
755
756 /* Register to use for pushing function arguments.  */
757 #define STACK_POINTER_REGNUM 14
758
759 /* The stack bias (amount by which the hardware register is offset by).  */
760 #define SPARC_STACK_BIAS ((TARGET_ARCH64 && TARGET_STACK_BIAS) ? 2047 : 0)
761
762 /* Actual top-of-stack address is 92/176 greater than the contents of the
763    stack pointer register for !v9/v9.  That is:
764    - !v9: 64 bytes for the in and local registers, 4 bytes for structure return
765      address, and 6*4 bytes for the 6 register parameters.
766    - v9: 128 bytes for the in and local registers + 6*8 bytes for the integer
767      parameter regs.  */
768 #define STACK_POINTER_OFFSET (FIRST_PARM_OFFSET(0) + SPARC_STACK_BIAS)
769
770 /* Base register for access to local variables of the function.  */
771 #define HARD_FRAME_POINTER_REGNUM 30
772
773 /* The soft frame pointer does not have the stack bias applied.  */
774 #define FRAME_POINTER_REGNUM 101
775
776 /* Given the stack bias, the stack pointer isn't actually aligned.  */
777 #define INIT_EXPANDERS                                                   \
778   do {                                                                   \
779     if (crtl->emit.regno_pointer_align && SPARC_STACK_BIAS)      \
780       {                                                                  \
781         REGNO_POINTER_ALIGN (STACK_POINTER_REGNUM) = BITS_PER_UNIT;      \
782         REGNO_POINTER_ALIGN (HARD_FRAME_POINTER_REGNUM) = BITS_PER_UNIT; \
783       }                                                                  \
784   } while (0)
785
786 /* Base register for access to arguments of the function.  */
787 #define ARG_POINTER_REGNUM FRAME_POINTER_REGNUM
788
789 /* Register in which static-chain is passed to a function.  This must
790    not be a register used by the prologue.  */
791 #define STATIC_CHAIN_REGNUM (TARGET_ARCH64 ? 5 : 2)
792
793 /* Register which holds the global offset table, if any.  */
794
795 #define GLOBAL_OFFSET_TABLE_REGNUM 23
796
797 /* Register which holds offset table for position-independent
798    data references.  */
799
800 #define PIC_OFFSET_TABLE_REGNUM \
801   (flag_pic ? GLOBAL_OFFSET_TABLE_REGNUM : INVALID_REGNUM)
802
803 /* Pick a default value we can notice from override_options:
804    !v9: Default is on.
805    v9: Default is off.
806    Originally it was -1, but later on the container of options changed to
807    unsigned byte, so we decided to pick 127 as default value, which does
808    reflect an undefined default value in case of 0/1.  */
809
810 #define DEFAULT_PCC_STRUCT_RETURN 127
811
812 /* Functions which return large structures get the address
813    to place the wanted value at offset 64 from the frame.
814    Must reserve 64 bytes for the in and local registers.
815    v9: Functions which return large structures get the address to place the
816    wanted value from an invisible first argument.  */
817 #define STRUCT_VALUE_OFFSET 64
818 \f
819 /* Define the classes of registers for register constraints in the
820    machine description.  Also define ranges of constants.
821
822    One of the classes must always be named ALL_REGS and include all hard regs.
823    If there is more than one class, another class must be named NO_REGS
824    and contain no registers.
825
826    The name GENERAL_REGS must be the name of a class (or an alias for
827    another name such as ALL_REGS).  This is the class of registers
828    that is allowed by "g" or "r" in a register constraint.
829    Also, registers outside this class are allocated only when
830    instructions express preferences for them.
831
832    The classes must be numbered in nondecreasing order; that is,
833    a larger-numbered class must never be contained completely
834    in a smaller-numbered class.
835
836    For any two classes, it is very desirable that there be another
837    class that represents their union.  */
838
839 /* The SPARC has various kinds of registers: general, floating point,
840    and condition codes [well, it has others as well, but none that we
841    care directly about].
842
843    For v9 we must distinguish between the upper and lower floating point
844    registers because the upper ones can't hold SFmode values.
845    HARD_REGNO_MODE_OK won't help here because reload assumes that register(s)
846    satisfying a group need for a class will also satisfy a single need for
847    that class.  EXTRA_FP_REGS is a bit of a misnomer as it covers all 64 fp
848    regs.
849
850    It is important that one class contains all the general and all the standard
851    fp regs.  Otherwise find_reg() won't properly allocate int regs for moves,
852    because reg_class_record() will bias the selection in favor of fp regs,
853    because reg_class_subunion[GENERAL_REGS][FP_REGS] will yield FP_REGS,
854    because FP_REGS > GENERAL_REGS.
855
856    It is also important that one class contain all the general and all
857    the fp regs.  Otherwise when spilling a DFmode reg, it may be from
858    EXTRA_FP_REGS but find_reloads() may use class
859    GENERAL_OR_FP_REGS. This will cause allocate_reload_reg() to die
860    because the compiler thinks it doesn't have a spill reg when in
861    fact it does.
862
863    v9 also has 4 floating point condition code registers.  Since we don't
864    have a class that is the union of FPCC_REGS with either of the others,
865    it is important that it appear first.  Otherwise the compiler will die
866    trying to compile _fixunsdfsi because fix_truncdfsi2 won't match its
867    constraints.
868
869    It is important that SPARC_ICC_REG have class NO_REGS.  Otherwise combine
870    may try to use it to hold an SImode value.  See register_operand.
871    ??? Should %fcc[0123] be handled similarly?
872 */
873
874 enum reg_class { NO_REGS, FPCC_REGS, I64_REGS, GENERAL_REGS, FP_REGS,
875                  EXTRA_FP_REGS, GENERAL_OR_FP_REGS, GENERAL_OR_EXTRA_FP_REGS,
876                  ALL_REGS, LIM_REG_CLASSES };
877
878 #define N_REG_CLASSES (int) LIM_REG_CLASSES
879
880 /* Give names of register classes as strings for dump file.  */
881
882 #define REG_CLASS_NAMES \
883   { "NO_REGS", "FPCC_REGS", "I64_REGS", "GENERAL_REGS", "FP_REGS",      \
884      "EXTRA_FP_REGS", "GENERAL_OR_FP_REGS", "GENERAL_OR_EXTRA_FP_REGS", \
885      "ALL_REGS" }
886
887 /* Define which registers fit in which classes.
888    This is an initializer for a vector of HARD_REG_SET
889    of length N_REG_CLASSES.  */
890
891 #define REG_CLASS_CONTENTS                              \
892   {{0, 0, 0, 0},        /* NO_REGS */                   \
893    {0, 0, 0, 0xf},      /* FPCC_REGS */                 \
894    {0xffff, 0, 0, 0},   /* I64_REGS */                  \
895    {-1, 0, 0, 0x20},    /* GENERAL_REGS */              \
896    {0, -1, 0, 0},       /* FP_REGS */                   \
897    {0, -1, -1, 0},      /* EXTRA_FP_REGS */             \
898    {-1, -1, 0, 0x20},   /* GENERAL_OR_FP_REGS */        \
899    {-1, -1, -1, 0x20},  /* GENERAL_OR_EXTRA_FP_REGS */  \
900    {-1, -1, -1, 0x7f}}  /* ALL_REGS */
901
902 /* The same information, inverted:
903    Return the class number of the smallest class containing
904    reg number REGNO.  This could be a conditional expression
905    or could index an array.  */
906
907 extern enum reg_class sparc_regno_reg_class[FIRST_PSEUDO_REGISTER];
908
909 #define REGNO_REG_CLASS(REGNO) sparc_regno_reg_class[(REGNO)]
910
911 /* Defines invalid mode changes.  Borrowed from pa64-regs.h.
912
913    SImode loads to floating-point registers are not zero-extended.
914    The definition for LOAD_EXTEND_OP specifies that integer loads
915    narrower than BITS_PER_WORD will be zero-extended.  As a result,
916    we inhibit changes from SImode unless they are to a mode that is
917    identical in size.  */
918
919 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)               \
920   (TARGET_ARCH64                                                \
921    && (FROM) == SImode                                          \
922    && GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)                \
923    ? reg_classes_intersect_p (CLASS, FP_REGS) : 0)
924
925 /* This is the order in which to allocate registers normally.
926
927    We put %f0-%f7 last among the float registers, so as to make it more
928    likely that a pseudo-register which dies in the float return register
929    area will get allocated to the float return register, thus saving a move
930    instruction at the end of the function.
931
932    Similarly for integer return value registers.
933
934    We know in this case that we will not end up with a leaf function.
935
936    The register allocator is given the global and out registers first
937    because these registers are call clobbered and thus less useful to
938    global register allocation.
939
940    Next we list the local and in registers.  They are not call clobbered
941    and thus very useful for global register allocation.  We list the input
942    registers before the locals so that it is more likely the incoming
943    arguments received in those registers can just stay there and not be
944    reloaded.  */
945
946 #define REG_ALLOC_ORDER \
947 { 1, 2, 3, 4, 5, 6, 7,                  /* %g1-%g7 */   \
948   13, 12, 11, 10, 9, 8,                 /* %o5-%o0 */   \
949   15,                                   /* %o7 */       \
950   16, 17, 18, 19, 20, 21, 22, 23,       /* %l0-%l7 */   \
951   29, 28, 27, 26, 25, 24, 31,           /* %i5-%i0,%i7 */\
952   40, 41, 42, 43, 44, 45, 46, 47,       /* %f8-%f15 */  \
953   48, 49, 50, 51, 52, 53, 54, 55,       /* %f16-%f23 */ \
954   56, 57, 58, 59, 60, 61, 62, 63,       /* %f24-%f31 */ \
955   64, 65, 66, 67, 68, 69, 70, 71,       /* %f32-%f39 */ \
956   72, 73, 74, 75, 76, 77, 78, 79,       /* %f40-%f47 */ \
957   80, 81, 82, 83, 84, 85, 86, 87,       /* %f48-%f55 */ \
958   88, 89, 90, 91, 92, 93, 94, 95,       /* %f56-%f63 */ \
959   39, 38, 37, 36, 35, 34, 33, 32,       /* %f7-%f0 */   \
960   96, 97, 98, 99,                       /* %fcc0-3 */   \
961   100, 0, 14, 30, 101, 102 }            /* %icc, %g0, %o6, %i6, %sfp, %gsr */
962
963 /* This is the order in which to allocate registers for
964    leaf functions.  If all registers can fit in the global and
965    output registers, then we have the possibility of having a leaf
966    function.
967
968    The macro actually mentioned the input registers first,
969    because they get renumbered into the output registers once
970    we know really do have a leaf function.
971
972    To be more precise, this register allocation order is used
973    when %o7 is found to not be clobbered right before register
974    allocation.  Normally, the reason %o7 would be clobbered is
975    due to a call which could not be transformed into a sibling
976    call.
977
978    As a consequence, it is possible to use the leaf register
979    allocation order and not end up with a leaf function.  We will
980    not get suboptimal register allocation in that case because by
981    definition of being potentially leaf, there were no function
982    calls.  Therefore, allocation order within the local register
983    window is not critical like it is when we do have function calls.  */
984
985 #define REG_LEAF_ALLOC_ORDER \
986 { 1, 2, 3, 4, 5, 6, 7,                  /* %g1-%g7 */   \
987   29, 28, 27, 26, 25, 24,               /* %i5-%i0 */   \
988   15,                                   /* %o7 */       \
989   13, 12, 11, 10, 9, 8,                 /* %o5-%o0 */   \
990   16, 17, 18, 19, 20, 21, 22, 23,       /* %l0-%l7 */   \
991   40, 41, 42, 43, 44, 45, 46, 47,       /* %f8-%f15 */  \
992   48, 49, 50, 51, 52, 53, 54, 55,       /* %f16-%f23 */ \
993   56, 57, 58, 59, 60, 61, 62, 63,       /* %f24-%f31 */ \
994   64, 65, 66, 67, 68, 69, 70, 71,       /* %f32-%f39 */ \
995   72, 73, 74, 75, 76, 77, 78, 79,       /* %f40-%f47 */ \
996   80, 81, 82, 83, 84, 85, 86, 87,       /* %f48-%f55 */ \
997   88, 89, 90, 91, 92, 93, 94, 95,       /* %f56-%f63 */ \
998   39, 38, 37, 36, 35, 34, 33, 32,       /* %f7-%f0 */   \
999   96, 97, 98, 99,                       /* %fcc0-3 */   \
1000   100, 0, 14, 30, 31, 101, 102 }        /* %icc, %g0, %o6, %i6, %i7, %sfp, %gsr */
1001
1002 #define ADJUST_REG_ALLOC_ORDER order_regs_for_local_alloc ()
1003
1004 extern char sparc_leaf_regs[];
1005 #define LEAF_REGISTERS sparc_leaf_regs
1006
1007 extern char leaf_reg_remap[];
1008 #define LEAF_REG_REMAP(REGNO) (leaf_reg_remap[REGNO])
1009
1010 /* The class value for index registers, and the one for base regs.  */
1011 #define INDEX_REG_CLASS GENERAL_REGS
1012 #define BASE_REG_CLASS GENERAL_REGS
1013
1014 /* Local macro to handle the two v9 classes of FP regs.  */
1015 #define FP_REG_CLASS_P(CLASS) ((CLASS) == FP_REGS || (CLASS) == EXTRA_FP_REGS)
1016
1017 /* Predicates for 10-bit, 11-bit and 13-bit signed constants.  */
1018 #define SPARC_SIMM10_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x200 < 0x400)
1019 #define SPARC_SIMM11_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x400 < 0x800)
1020 #define SPARC_SIMM13_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x1000 < 0x2000)
1021
1022 /* 10- and 11-bit immediates are only used for a few specific insns.
1023    SMALL_INT is used throughout the port so we continue to use it.  */
1024 #define SMALL_INT(X) (SPARC_SIMM13_P (INTVAL (X)))
1025
1026 /* Predicate for constants that can be loaded with a sethi instruction.
1027    This is the general, 64-bit aware, bitwise version that ensures that
1028    only constants whose representation fits in the mask
1029
1030      0x00000000fffffc00
1031
1032    are accepted.  It will reject, for example, negative SImode constants
1033    on 64-bit hosts, so correct handling is to mask the value beforehand
1034    according to the mode of the instruction.  */
1035 #define SPARC_SETHI_P(X) \
1036   (((unsigned HOST_WIDE_INT) (X) \
1037     & ((unsigned HOST_WIDE_INT) 0x3ff - GET_MODE_MASK (SImode) - 1)) == 0)
1038
1039 /* Version of the above predicate for SImode constants and below.  */
1040 #define SPARC_SETHI32_P(X) \
1041   (SPARC_SETHI_P ((unsigned HOST_WIDE_INT) (X) & GET_MODE_MASK (SImode)))
1042
1043 /* On SPARC when not VIS3 it is not possible to directly move data
1044    between GENERAL_REGS and FP_REGS.  */
1045 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE) \
1046   ((FP_REG_CLASS_P (CLASS1) != FP_REG_CLASS_P (CLASS2)) \
1047    && (! TARGET_VIS3 \
1048        || GET_MODE_SIZE (MODE) > 8 \
1049        || GET_MODE_SIZE (MODE) < 4))
1050
1051 /* Get_secondary_mem widens its argument to BITS_PER_WORD which loses on v9
1052    because the movsi and movsf patterns don't handle r/f moves.
1053    For v8 we copy the default definition.  */
1054 #define SECONDARY_MEMORY_NEEDED_MODE(MODE) \
1055   (TARGET_ARCH64                                                \
1056    ? (GET_MODE_BITSIZE (MODE) < 32                              \
1057       ? mode_for_size (32, GET_MODE_CLASS (MODE), 0)            \
1058       : MODE)                                                   \
1059    : (GET_MODE_BITSIZE (MODE) < BITS_PER_WORD                   \
1060       ? mode_for_size (BITS_PER_WORD, GET_MODE_CLASS (MODE), 0) \
1061       : MODE))
1062
1063 /* Return the maximum number of consecutive registers
1064    needed to represent mode MODE in a register of class CLASS.  */
1065 /* On SPARC, this is the size of MODE in words.  */
1066 #define CLASS_MAX_NREGS(CLASS, MODE)    \
1067   (FP_REG_CLASS_P (CLASS) ? (GET_MODE_SIZE (MODE) + 3) / 4 \
1068    : (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
1069 \f
1070 /* Stack layout; function entry, exit and calling.  */
1071
1072 /* Define this if pushing a word on the stack
1073    makes the stack pointer a smaller address.  */
1074 #define STACK_GROWS_DOWNWARD
1075
1076 /* Define this to nonzero if the nominal address of the stack frame
1077    is at the high-address end of the local variables;
1078    that is, each additional local variable allocated
1079    goes at a more negative offset in the frame.  */
1080 #define FRAME_GROWS_DOWNWARD 1
1081
1082 /* Offset within stack frame to start allocating local variables at.
1083    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1084    first local allocated.  Otherwise, it is the offset to the BEGINNING
1085    of the first local allocated.  */
1086 #define STARTING_FRAME_OFFSET 0
1087
1088 /* Offset of first parameter from the argument pointer register value.
1089    !v9: This is 64 for the ins and locals, plus 4 for the struct-return reg
1090    even if this function isn't going to use it.
1091    v9: This is 128 for the ins and locals.  */
1092 #define FIRST_PARM_OFFSET(FNDECL) \
1093   (TARGET_ARCH64 ? 16 * UNITS_PER_WORD : STRUCT_VALUE_OFFSET + UNITS_PER_WORD)
1094
1095 /* Offset from the argument pointer register value to the CFA.
1096    This is different from FIRST_PARM_OFFSET because the register window
1097    comes between the CFA and the arguments.  */
1098 #define ARG_POINTER_CFA_OFFSET(FNDECL)  0
1099
1100 /* When a parameter is passed in a register, stack space is still
1101    allocated for it.
1102    !v9: All 6 possible integer registers have backing store allocated.
1103    v9: Only space for the arguments passed is allocated.  */
1104 /* ??? Ideally, we'd use zero here (as the minimum), but zero has special
1105    meaning to the backend.  Further, we need to be able to detect if a
1106    varargs/unprototyped function is called, as they may want to spill more
1107    registers than we've provided space.  Ugly, ugly.  So for now we retain
1108    all 6 slots even for v9.  */
1109 #define REG_PARM_STACK_SPACE(DECL) (6 * UNITS_PER_WORD)
1110
1111 /* Definitions for register elimination.  */
1112
1113 #define ELIMINABLE_REGS \
1114   {{ FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM}, \
1115    { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM} }
1116
1117 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
1118   do {                                                                  \
1119     if ((TO) == STACK_POINTER_REGNUM)                                   \
1120       (OFFSET) = sparc_compute_frame_size (get_frame_size (),           \
1121                                            current_function_is_leaf);   \
1122     else                                                                \
1123       (OFFSET) = 0;                                                     \
1124     (OFFSET) += SPARC_STACK_BIAS;                                       \
1125   } while (0)
1126
1127 /* Keep the stack pointer constant throughout the function.
1128    This is both an optimization and a necessity: longjmp
1129    doesn't behave itself when the stack pointer moves within
1130    the function!  */
1131 #define ACCUMULATE_OUTGOING_ARGS 1
1132
1133 /* Define this macro if the target machine has "register windows".  This
1134    C expression returns the register number as seen by the called function
1135    corresponding to register number OUT as seen by the calling function.
1136    Return OUT if register number OUT is not an outbound register.  */
1137
1138 #define INCOMING_REGNO(OUT) \
1139  ((TARGET_FLAT || (OUT) < 8 || (OUT) > 15) ? (OUT) : (OUT) + 16)
1140
1141 /* Define this macro if the target machine has "register windows".  This
1142    C expression returns the register number as seen by the calling function
1143    corresponding to register number IN as seen by the called function.
1144    Return IN if register number IN is not an inbound register.  */
1145
1146 #define OUTGOING_REGNO(IN) \
1147  ((TARGET_FLAT || (IN) < 24 || (IN) > 31) ? (IN) : (IN) - 16)
1148
1149 /* Define this macro if the target machine has register windows.  This
1150    C expression returns true if the register is call-saved but is in the
1151    register window.  */
1152
1153 #define LOCAL_REGNO(REGNO) \
1154   (!TARGET_FLAT && (REGNO) >= 16 && (REGNO) <= 31)
1155
1156 /* Define the size of space to allocate for the return value of an
1157    untyped_call.  */
1158
1159 #define APPLY_RESULT_SIZE (TARGET_ARCH64 ? 24 : 16)
1160
1161 /* 1 if N is a possible register number for function argument passing.
1162    On SPARC, these are the "output" registers.  v9 also uses %f0-%f31.  */
1163
1164 #define FUNCTION_ARG_REGNO_P(N) \
1165 (TARGET_ARCH64 \
1166  ? (((N) >= 8 && (N) <= 13) || ((N) >= 32 && (N) <= 63)) \
1167  : ((N) >= 8 && (N) <= 13))
1168 \f
1169 /* Define a data type for recording info about an argument list
1170    during the scan of that argument list.  This data type should
1171    hold all necessary information about the function itself
1172    and about the args processed so far, enough to enable macros
1173    such as FUNCTION_ARG to determine where the next arg should go.
1174
1175    On SPARC (!v9), this is a single integer, which is a number of words
1176    of arguments scanned so far (including the invisible argument,
1177    if any, which holds the structure-value-address).
1178    Thus 7 or more means all following args should go on the stack.
1179
1180    For v9, we also need to know whether a prototype is present.  */
1181
1182 struct sparc_args {
1183   int words;       /* number of words passed so far */
1184   int prototype_p; /* nonzero if a prototype is present */
1185   int libcall_p;   /* nonzero if a library call */
1186 };
1187 #define CUMULATIVE_ARGS struct sparc_args
1188
1189 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1190    for a call to a function whose data type is FNTYPE.
1191    For a library call, FNTYPE is 0.  */
1192
1193 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL, N_NAMED_ARGS) \
1194 init_cumulative_args (& (CUM), (FNTYPE), (LIBNAME), (FNDECL));
1195
1196 /* If defined, a C expression which determines whether, and in which direction,
1197    to pad out an argument with extra space.  The value should be of type
1198    `enum direction': either `upward' to pad above the argument,
1199    `downward' to pad below, or `none' to inhibit padding.  */
1200
1201 #define FUNCTION_ARG_PADDING(MODE, TYPE) \
1202 function_arg_padding ((MODE), (TYPE))
1203
1204 \f
1205 /* Generate the special assembly code needed to tell the assembler whatever
1206    it might need to know about the return value of a function.
1207
1208    For SPARC assemblers, we need to output a .proc pseudo-op which conveys
1209    information to the assembler relating to peephole optimization (done in
1210    the assembler).  */
1211
1212 #define ASM_DECLARE_RESULT(FILE, RESULT) \
1213   fprintf ((FILE), "\t.proc\t0%lo\n", sparc_type_code (TREE_TYPE (RESULT)))
1214
1215 /* Output the special assembly code needed to tell the assembler some
1216    register is used as global register variable.
1217
1218    SPARC 64bit psABI declares registers %g2 and %g3 as application
1219    registers and %g6 and %g7 as OS registers.  Any object using them
1220    should declare (for %g2/%g3 has to, for %g6/%g7 can) that it uses them
1221    and how they are used (scratch or some global variable).
1222    Linker will then refuse to link together objects which use those
1223    registers incompatibly.
1224
1225    Unless the registers are used for scratch, two different global
1226    registers cannot be declared to the same name, so in the unlikely
1227    case of a global register variable occupying more than one register
1228    we prefix the second and following registers with .gnu.part1. etc.  */
1229
1230 extern GTY(()) char sparc_hard_reg_printed[8];
1231
1232 #ifdef HAVE_AS_REGISTER_PSEUDO_OP
1233 #define ASM_DECLARE_REGISTER_GLOBAL(FILE, DECL, REGNO, NAME)            \
1234 do {                                                                    \
1235   if (TARGET_ARCH64)                                                    \
1236     {                                                                   \
1237       int end = HARD_REGNO_NREGS ((REGNO), DECL_MODE (decl)) + (REGNO); \
1238       int reg;                                                          \
1239       for (reg = (REGNO); reg < 8 && reg < end; reg++)                  \
1240         if ((reg & ~1) == 2 || (reg & ~1) == 6)                         \
1241           {                                                             \
1242             if (reg == (REGNO))                                         \
1243               fprintf ((FILE), "\t.register\t%%g%d, %s\n", reg, (NAME)); \
1244             else                                                        \
1245               fprintf ((FILE), "\t.register\t%%g%d, .gnu.part%d.%s\n",  \
1246                        reg, reg - (REGNO), (NAME));                     \
1247             sparc_hard_reg_printed[reg] = 1;                            \
1248           }                                                             \
1249     }                                                                   \
1250 } while (0)
1251 #endif
1252
1253 \f
1254 /* Emit rtl for profiling.  */
1255 #define PROFILE_HOOK(LABEL)   sparc_profile_hook (LABEL)
1256
1257 /* All the work done in PROFILE_HOOK, but still required.  */
1258 #define FUNCTION_PROFILER(FILE, LABELNO) do { } while (0)
1259
1260 /* Set the name of the mcount function for the system.  */
1261 #define MCOUNT_FUNCTION "*mcount"
1262 \f
1263 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1264    the stack pointer does not matter.  The value is tested only in
1265    functions that have frame pointers.  */
1266 #define EXIT_IGNORE_STACK 1
1267
1268 /* Length in units of the trampoline for entering a nested function.  */
1269 #define TRAMPOLINE_SIZE (TARGET_ARCH64 ? 32 : 16)
1270
1271 /* Alignment required for trampolines, in bits.  */
1272 #define TRAMPOLINE_ALIGNMENT 128
1273 \f
1274 /* Generate RTL to flush the register windows so as to make arbitrary frames
1275    available.  */
1276 #define SETUP_FRAME_ADDRESSES()                 \
1277   do {                                          \
1278     if (!TARGET_FLAT)                           \
1279       emit_insn (gen_flush_register_windows ());\
1280   } while (0)
1281
1282 /* Given an rtx for the address of a frame,
1283    return an rtx for the address of the word in the frame
1284    that holds the dynamic chain--the previous frame's address.  */
1285 #define DYNAMIC_CHAIN_ADDRESS(frame)    \
1286   plus_constant (frame, 14 * UNITS_PER_WORD + SPARC_STACK_BIAS)
1287
1288 /* Given an rtx for the frame pointer,
1289    return an rtx for the address of the frame.  */
1290 #define FRAME_ADDR_RTX(frame) plus_constant (frame, SPARC_STACK_BIAS)
1291
1292 /* The return address isn't on the stack, it is in a register, so we can't
1293    access it from the current frame pointer.  We can access it from the
1294    previous frame pointer though by reading a value from the register window
1295    save area.  */
1296 #define RETURN_ADDR_IN_PREVIOUS_FRAME
1297
1298 /* This is the offset of the return address to the true next instruction to be
1299    executed for the current function.  */
1300 #define RETURN_ADDR_OFFSET \
1301   (8 + 4 * (! TARGET_ARCH64 && cfun->returns_struct))
1302
1303 /* The current return address is in %i7.  The return address of anything
1304    farther back is in the register window save area at [%fp+60].  */
1305 /* ??? This ignores the fact that the actual return address is +8 for normal
1306    returns, and +12 for structure returns.  */
1307 #define RETURN_ADDR_REGNUM 31
1308 #define RETURN_ADDR_RTX(count, frame)           \
1309   ((count == -1)                                \
1310    ? gen_rtx_REG (Pmode, RETURN_ADDR_REGNUM)                    \
1311    : gen_rtx_MEM (Pmode,                        \
1312                   memory_address (Pmode, plus_constant (frame, \
1313                                                         15 * UNITS_PER_WORD \
1314                                                         + SPARC_STACK_BIAS))))
1315
1316 /* Before the prologue, the return address is %o7 + 8.  OK, sometimes it's
1317    +12, but always using +8 is close enough for frame unwind purposes.
1318    Actually, just using %o7 is close enough for unwinding, but %o7+8
1319    is something you can return to.  */
1320 #define INCOMING_RETURN_ADDR_REGNUM 15
1321 #define INCOMING_RETURN_ADDR_RTX \
1322   plus_constant (gen_rtx_REG (word_mode, INCOMING_RETURN_ADDR_REGNUM), 8)
1323 #define DWARF_FRAME_RETURN_COLUMN \
1324   DWARF_FRAME_REGNUM (INCOMING_RETURN_ADDR_REGNUM)
1325
1326 /* The offset from the incoming value of %sp to the top of the stack frame
1327    for the current function.  On sparc64, we have to account for the stack
1328    bias if present.  */
1329 #define INCOMING_FRAME_SP_OFFSET SPARC_STACK_BIAS
1330
1331 /* Describe how we implement __builtin_eh_return.  */
1332 #define EH_RETURN_REGNUM 1
1333 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 24 : INVALID_REGNUM)
1334 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, EH_RETURN_REGNUM)
1335
1336 /* Define registers used by the epilogue and return instruction.  */
1337 #define EPILOGUE_USES(REGNO)                                    \
1338   ((REGNO) == RETURN_ADDR_REGNUM                                \
1339    || (TARGET_FLAT                                              \
1340        && epilogue_completed                                    \
1341        && (REGNO) == INCOMING_RETURN_ADDR_REGNUM)               \
1342    || (crtl->calls_eh_return && (REGNO) == EH_RETURN_REGNUM))
1343
1344 /* Select a format to encode pointers in exception handling data.  CODE
1345    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
1346    true if the symbol may be affected by dynamic relocations.
1347
1348    If assembler and linker properly support .uaword %r_disp32(foo),
1349    then use PC relative 32-bit relocations instead of absolute relocs
1350    for shared libraries.  On sparc64, use pc relative 32-bit relocs even
1351    for binaries, to save memory.
1352
1353    binutils 2.12 would emit a R_SPARC_DISP32 dynamic relocation if the
1354    symbol %r_disp32() is against was not local, but .hidden.  In that
1355    case, we have to use DW_EH_PE_absptr for pic personality.  */
1356 #ifdef HAVE_AS_SPARC_UA_PCREL
1357 #ifdef HAVE_AS_SPARC_UA_PCREL_HIDDEN
1358 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)                       \
1359   (flag_pic                                                             \
1360    ? (GLOBAL ? DW_EH_PE_indirect : 0) | DW_EH_PE_pcrel | DW_EH_PE_sdata4\
1361    : ((TARGET_ARCH64 && ! GLOBAL)                                       \
1362       ? (DW_EH_PE_pcrel | DW_EH_PE_sdata4)                              \
1363       : DW_EH_PE_absptr))
1364 #else
1365 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)                       \
1366   (flag_pic                                                             \
1367    ? (GLOBAL ? DW_EH_PE_absptr : (DW_EH_PE_pcrel | DW_EH_PE_sdata4))    \
1368    : ((TARGET_ARCH64 && ! GLOBAL)                                       \
1369       ? (DW_EH_PE_pcrel | DW_EH_PE_sdata4)                              \
1370       : DW_EH_PE_absptr))
1371 #endif
1372
1373 /* Emit a PC-relative relocation.  */
1374 #define ASM_OUTPUT_DWARF_PCREL(FILE, SIZE, LABEL)       \
1375   do {                                                  \
1376     fputs (integer_asm_op (SIZE, FALSE), FILE);         \
1377     fprintf (FILE, "%%r_disp%d(", SIZE * 8);            \
1378     assemble_name (FILE, LABEL);                        \
1379     fputc (')', FILE);                                  \
1380   } while (0)
1381 #endif
1382 \f
1383 /* Addressing modes, and classification of registers for them.  */
1384
1385 /* Macros to check register numbers against specific register classes.  */
1386
1387 /* These assume that REGNO is a hard or pseudo reg number.
1388    They give nonzero only if REGNO is a hard reg of the suitable class
1389    or a pseudo reg currently allocated to a suitable hard reg.
1390    Since they use reg_renumber, they are safe only once reg_renumber
1391    has been allocated, which happens in local-alloc.c.  */
1392
1393 #define REGNO_OK_FOR_INDEX_P(REGNO) \
1394 (SPARC_INT_REG_P (REGNO) || SPARC_INT_REG_P (reg_renumber[REGNO]) \
1395  || (REGNO) == FRAME_POINTER_REGNUM                               \
1396  || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)
1397
1398 #define REGNO_OK_FOR_BASE_P(REGNO)  REGNO_OK_FOR_INDEX_P (REGNO)
1399
1400 #define REGNO_OK_FOR_FP_P(REGNO) \
1401   (((unsigned) (REGNO) - 32 < (TARGET_V9 ? (unsigned)64 : (unsigned)32)) \
1402    || ((unsigned) reg_renumber[REGNO] - 32 < (TARGET_V9 ? (unsigned)64 : (unsigned)32)))
1403
1404 #define REGNO_OK_FOR_CCFP_P(REGNO) \
1405  (TARGET_V9 \
1406   && (((unsigned) (REGNO) - 96 < (unsigned)4) \
1407       || ((unsigned) reg_renumber[REGNO] - 96 < (unsigned)4)))
1408 \f
1409 /* Maximum number of registers that can appear in a valid memory address.  */
1410
1411 #define MAX_REGS_PER_ADDRESS 2
1412
1413 /* Recognize any constant value that is a valid address.
1414    When PIC, we do not accept an address that would require a scratch reg
1415    to load into a register.  */
1416
1417 #define CONSTANT_ADDRESS_P(X) constant_address_p (X)
1418
1419 /* Define this, so that when PIC, reload won't try to reload invalid
1420    addresses which require two reload registers.  */
1421
1422 #define LEGITIMATE_PIC_OPERAND_P(X) legitimate_pic_operand_p (X)
1423 \f
1424 /* Should gcc use [%reg+%lo(xx)+offset] addresses?  */
1425
1426 #ifdef HAVE_AS_OFFSETABLE_LO10
1427 #define USE_AS_OFFSETABLE_LO10 1
1428 #else
1429 #define USE_AS_OFFSETABLE_LO10 0
1430 #endif
1431 \f
1432 /* Try a machine-dependent way of reloading an illegitimate address
1433    operand.  If we find one, push the reload and jump to WIN.  This
1434    macro is used in only one place: `find_reloads_address' in reload.c.  */
1435 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)        \
1436 do {                                                                       \
1437   int win;                                                                 \
1438   (X) = sparc_legitimize_reload_address ((X), (MODE), (OPNUM),             \
1439                                          (int)(TYPE), (IND_LEVELS), &win); \
1440   if (win)                                                                 \
1441     goto WIN;                                                              \
1442 } while (0)
1443 \f
1444 /* Specify the machine mode that this machine uses
1445    for the index in the tablejump instruction.  */
1446 /* If we ever implement any of the full models (such as CM_FULLANY),
1447    this has to be DImode in that case */
1448 #ifdef HAVE_GAS_SUBSECTION_ORDERING
1449 #define CASE_VECTOR_MODE \
1450 (! TARGET_PTR64 ? SImode : flag_pic ? SImode : TARGET_CM_MEDLOW ? SImode : DImode)
1451 #else
1452 /* If assembler does not have working .subsection -1, we use DImode for pic, as otherwise
1453    we have to sign extend which slows things down.  */
1454 #define CASE_VECTOR_MODE \
1455 (! TARGET_PTR64 ? SImode : flag_pic ? DImode : TARGET_CM_MEDLOW ? SImode : DImode)
1456 #endif
1457
1458 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1459 #define DEFAULT_SIGNED_CHAR 1
1460
1461 /* Max number of bytes we can move from memory to memory
1462    in one reasonably fast instruction.  */
1463 #define MOVE_MAX 8
1464
1465 /* If a memory-to-memory move would take MOVE_RATIO or more simple
1466    move-instruction pairs, we will do a movmem or libcall instead.  */
1467
1468 #define MOVE_RATIO(speed) ((speed) ? 8 : 3)
1469
1470 /* Define if operations between registers always perform the operation
1471    on the full register even if a narrower mode is specified.  */
1472 #define WORD_REGISTER_OPERATIONS
1473
1474 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1475    will either zero-extend or sign-extend.  The value of this macro should
1476    be the code that says which one of the two operations is implicitly
1477    done, UNKNOWN if none.  */
1478 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
1479
1480 /* Nonzero if access to memory by bytes is slow and undesirable.
1481    For RISC chips, it means that access to memory by bytes is no
1482    better than access by words when possible, so grab a whole word
1483    and maybe make use of that.  */
1484 #define SLOW_BYTE_ACCESS 1
1485
1486 /* Define this to be nonzero if shift instructions ignore all but the low-order
1487    few bits.  */
1488 #define SHIFT_COUNT_TRUNCATED 1
1489
1490 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1491    is done just by pretending it is already truncated.  */
1492 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1493
1494 /* For SImode, we make sure the top 32-bits of the register are clear and
1495    then we subtract 32 from the lzd instruction result.  */
1496 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) \
1497   ((VALUE) = ((MODE) == SImode ? 32 : 64), 1)
1498
1499 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
1500    return the mode to be used for the comparison.  For floating-point,
1501    CCFP[E]mode is used.  CC_NOOVmode should be used when the first operand
1502    is a PLUS, MINUS, NEG, or ASHIFT.  CCmode should be used when no special
1503    processing is needed.  */
1504 #define SELECT_CC_MODE(OP,X,Y)  select_cc_mode ((OP), (X), (Y))
1505
1506 /* Return nonzero if MODE implies a floating point inequality can be
1507    reversed.  For SPARC this is always true because we have a full
1508    compliment of ordered and unordered comparisons, but until generic
1509    code knows how to reverse it correctly we keep the old definition.  */
1510 #define REVERSIBLE_CC_MODE(MODE) ((MODE) != CCFPEmode && (MODE) != CCFPmode)
1511
1512 /* A function address in a call instruction for indexing purposes.  */
1513 #define FUNCTION_MODE Pmode
1514
1515 /* Define this if addresses of constant functions
1516    shouldn't be put through pseudo regs where they can be cse'd.
1517    Desirable on machines where ordinary constants are expensive
1518    but a CALL with constant address is cheap.  */
1519 #define NO_FUNCTION_CSE
1520
1521 /* The _Q_* comparison libcalls return booleans.  */
1522 #define FLOAT_LIB_COMPARE_RETURNS_BOOL(MODE, COMPARISON) ((MODE) == TFmode)
1523
1524 /* Assume by default that the _Qp_* 64-bit libcalls are implemented such
1525    that the inputs are fully consumed before the output memory is clobbered.  */
1526
1527 #define TARGET_BUGGY_QP_LIB     0
1528
1529 /* Assume by default that we do not have the Solaris-specific conversion
1530    routines nor 64-bit integer multiply and divide routines.  */
1531
1532 #define SUN_CONVERSION_LIBFUNCS         0
1533 #define DITF_CONVERSION_LIBFUNCS        0
1534 #define SUN_INTEGER_MULTIPLY_64         0
1535
1536 /* Provide the cost of a branch.  For pre-v9 processors we use
1537    a value of 3 to take into account the potential annulling of
1538    the delay slot (which ends up being a bubble in the pipeline slot)
1539    plus a cycle to take into consideration the instruction cache
1540    effects.
1541
1542    On v9 and later, which have branch prediction facilities, we set
1543    it to the depth of the pipeline as that is the cost of a
1544    mispredicted branch.
1545
1546    On Niagara, normal branches insert 3 bubbles into the pipe
1547    and annulled branches insert 4 bubbles.
1548
1549    On Niagara-2 and Niagara-3, a not-taken branch costs 1 cycle whereas
1550    a taken branch costs 6 cycles.  */
1551
1552 #define BRANCH_COST(speed_p, predictable_p) \
1553         ((sparc_cpu == PROCESSOR_V9 \
1554           || sparc_cpu == PROCESSOR_ULTRASPARC) \
1555          ? 7 \
1556          : (sparc_cpu == PROCESSOR_ULTRASPARC3 \
1557             ? 9 \
1558          : (sparc_cpu == PROCESSOR_NIAGARA \
1559             ? 4 \
1560          : ((sparc_cpu == PROCESSOR_NIAGARA2 \
1561              || sparc_cpu == PROCESSOR_NIAGARA3) \
1562             ? 5 \
1563          : 3))))
1564 \f
1565 /* Control the assembler format that we output.  */
1566
1567 /* A C string constant describing how to begin a comment in the target
1568    assembler language.  The compiler assumes that the comment will end at
1569    the end of the line.  */
1570
1571 #define ASM_COMMENT_START "!"
1572
1573 /* Output to assembler file text saying following lines
1574    may contain character constants, extra white space, comments, etc.  */
1575
1576 #define ASM_APP_ON ""
1577
1578 /* Output to assembler file text saying following lines
1579    no longer contain unusual constructs.  */
1580
1581 #define ASM_APP_OFF ""
1582
1583 /* How to refer to registers in assembler output.
1584    This sequence is indexed by compiler's hard-register-number (see above).  */
1585
1586 #define REGISTER_NAMES \
1587 {"%g0", "%g1", "%g2", "%g3", "%g4", "%g5", "%g6", "%g7",                \
1588  "%o0", "%o1", "%o2", "%o3", "%o4", "%o5", "%sp", "%o7",                \
1589  "%l0", "%l1", "%l2", "%l3", "%l4", "%l5", "%l6", "%l7",                \
1590  "%i0", "%i1", "%i2", "%i3", "%i4", "%i5", "%fp", "%i7",                \
1591  "%f0", "%f1", "%f2", "%f3", "%f4", "%f5", "%f6", "%f7",                \
1592  "%f8", "%f9", "%f10", "%f11", "%f12", "%f13", "%f14", "%f15",          \
1593  "%f16", "%f17", "%f18", "%f19", "%f20", "%f21", "%f22", "%f23",        \
1594  "%f24", "%f25", "%f26", "%f27", "%f28", "%f29", "%f30", "%f31",        \
1595  "%f32", "%f33", "%f34", "%f35", "%f36", "%f37", "%f38", "%f39",        \
1596  "%f40", "%f41", "%f42", "%f43", "%f44", "%f45", "%f46", "%f47",        \
1597  "%f48", "%f49", "%f50", "%f51", "%f52", "%f53", "%f54", "%f55",        \
1598  "%f56", "%f57", "%f58", "%f59", "%f60", "%f61", "%f62", "%f63",        \
1599  "%fcc0", "%fcc1", "%fcc2", "%fcc3", "%icc", "%sfp", "%gsr" }
1600
1601 /* Define additional names for use in asm clobbers and asm declarations.  */
1602
1603 #define ADDITIONAL_REGISTER_NAMES \
1604 {{"ccr", SPARC_ICC_REG}, {"cc", SPARC_ICC_REG}}
1605
1606 /* On Sun 4, this limit is 2048.  We use 1000 to be safe, since the length
1607    can run past this up to a continuation point.  Once we used 1500, but
1608    a single entry in C++ can run more than 500 bytes, due to the length of
1609    mangled symbol names.  dbxout.c should really be fixed to do
1610    continuations when they are actually needed instead of trying to
1611    guess...  */
1612 #define DBX_CONTIN_LENGTH 1000
1613
1614 /* This is how to output a command to make the user-level label named NAME
1615    defined for reference from other files.  */
1616
1617 /* Globalizing directive for a label.  */
1618 #define GLOBAL_ASM_OP "\t.global "
1619
1620 /* The prefix to add to user-visible assembler symbols.  */
1621
1622 #define USER_LABEL_PREFIX "_"
1623
1624 /* This is how to store into the string LABEL
1625    the symbol_ref name of an internal numbered label where
1626    PREFIX is the class of label and NUM is the number within the class.
1627    This is suitable for output with `assemble_name'.  */
1628
1629 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)   \
1630   sprintf ((LABEL), "*%s%ld", (PREFIX), (long)(NUM))
1631
1632 /* This is how we hook in and defer the case-vector until the end of
1633    the function.  */
1634 #define ASM_OUTPUT_ADDR_VEC(LAB,VEC) \
1635   sparc_defer_case_vector ((LAB),(VEC), 0)
1636
1637 #define ASM_OUTPUT_ADDR_DIFF_VEC(LAB,VEC) \
1638   sparc_defer_case_vector ((LAB),(VEC), 1)
1639
1640 /* This is how to output an element of a case-vector that is absolute.  */
1641
1642 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
1643 do {                                                                    \
1644   char label[30];                                                       \
1645   ASM_GENERATE_INTERNAL_LABEL (label, "L", VALUE);                      \
1646   if (CASE_VECTOR_MODE == SImode)                                       \
1647     fprintf (FILE, "\t.word\t");                                        \
1648   else                                                                  \
1649     fprintf (FILE, "\t.xword\t");                                       \
1650   assemble_name (FILE, label);                                          \
1651   fputc ('\n', FILE);                                                   \
1652 } while (0)
1653
1654 /* This is how to output an element of a case-vector that is relative.
1655    (SPARC uses such vectors only when generating PIC.)  */
1656
1657 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL)                \
1658 do {                                                                    \
1659   char label[30];                                                       \
1660   ASM_GENERATE_INTERNAL_LABEL (label, "L", (VALUE));                    \
1661   if (CASE_VECTOR_MODE == SImode)                                       \
1662     fprintf (FILE, "\t.word\t");                                        \
1663   else                                                                  \
1664     fprintf (FILE, "\t.xword\t");                                       \
1665   assemble_name (FILE, label);                                          \
1666   ASM_GENERATE_INTERNAL_LABEL (label, "L", (REL));                      \
1667   fputc ('-', FILE);                                                    \
1668   assemble_name (FILE, label);                                          \
1669   fputc ('\n', FILE);                                                   \
1670 } while (0)
1671
1672 /* This is what to output before and after case-vector (both
1673    relative and absolute).  If .subsection -1 works, we put case-vectors
1674    at the beginning of the current section.  */
1675
1676 #ifdef HAVE_GAS_SUBSECTION_ORDERING
1677
1678 #define ASM_OUTPUT_ADDR_VEC_START(FILE)                                 \
1679   fprintf(FILE, "\t.subsection\t-1\n")
1680
1681 #define ASM_OUTPUT_ADDR_VEC_END(FILE)                                   \
1682   fprintf(FILE, "\t.previous\n")
1683
1684 #endif
1685
1686 /* This is how to output an assembler line
1687    that says to advance the location counter
1688    to a multiple of 2**LOG bytes.  */
1689
1690 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
1691   if ((LOG) != 0)                       \
1692     fprintf (FILE, "\t.align %d\n", (1<<(LOG)))
1693
1694 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
1695   fprintf (FILE, "\t.skip "HOST_WIDE_INT_PRINT_UNSIGNED"\n", (SIZE))
1696
1697 /* This says how to output an assembler line
1698    to define a global common symbol.  */
1699
1700 #define ASM_OUTPUT_COMMON(FILE, NAME, SIZE, ROUNDED)  \
1701 ( fputs ("\t.common ", (FILE)),         \
1702   assemble_name ((FILE), (NAME)),               \
1703   fprintf ((FILE), ","HOST_WIDE_INT_PRINT_UNSIGNED",\"bss\"\n", (SIZE)))
1704
1705 /* This says how to output an assembler line to define a local common
1706    symbol.  */
1707
1708 #define ASM_OUTPUT_ALIGNED_LOCAL(FILE, NAME, SIZE, ALIGNED)             \
1709 ( fputs ("\t.reserve ", (FILE)),                                        \
1710   assemble_name ((FILE), (NAME)),                                       \
1711   fprintf ((FILE), ","HOST_WIDE_INT_PRINT_UNSIGNED",\"bss\",%u\n",      \
1712            (SIZE), ((ALIGNED) / BITS_PER_UNIT)))
1713
1714 /* A C statement (sans semicolon) to output to the stdio stream
1715    FILE the assembler definition of uninitialized global DECL named
1716    NAME whose size is SIZE bytes and alignment is ALIGN bytes.
1717    Try to use asm_output_aligned_bss to implement this macro.  */
1718
1719 #define ASM_OUTPUT_ALIGNED_BSS(FILE, DECL, NAME, SIZE, ALIGN)   \
1720   do {                                                          \
1721     ASM_OUTPUT_ALIGNED_LOCAL (FILE, NAME, SIZE, ALIGN);         \
1722   } while (0)
1723
1724 #define IDENT_ASM_OP "\t.ident\t"
1725
1726 /* Output #ident as a .ident.  */
1727
1728 #define ASM_OUTPUT_IDENT(FILE, NAME) \
1729   fprintf (FILE, "%s\"%s\"\n", IDENT_ASM_OP, NAME);
1730
1731 /* Prettify the assembly.  */
1732
1733 extern int sparc_indent_opcode;
1734
1735 #define ASM_OUTPUT_OPCODE(FILE, PTR)    \
1736   do {                                  \
1737     if (sparc_indent_opcode)            \
1738       {                                 \
1739         putc (' ', FILE);               \
1740         sparc_indent_opcode = 0;        \
1741       }                                 \
1742   } while (0)
1743
1744 /* TLS support defaulting to original Sun flavor.  GNU extensions
1745    must be activated in separate configuration files.  */
1746 #ifdef HAVE_AS_TLS
1747 #define TARGET_TLS 1
1748 #else
1749 #define TARGET_TLS 0
1750 #endif
1751
1752 #define TARGET_SUN_TLS TARGET_TLS
1753 #define TARGET_GNU_TLS 0
1754
1755 #ifndef HAVE_AS_FMAF_HPC_VIS3
1756 #define AS_NIAGARA3_FLAG "b"
1757 #else
1758 #define AS_NIAGARA3_FLAG "d"
1759 #endif
1760
1761 /* The number of Pmode words for the setjmp buffer.  */
1762 #define JMP_BUF_SIZE 12
1763
1764 /* We use gcc _mcount for profiling.  */
1765 #define NO_PROFILE_COUNTERS 0
1766
1767 /* Debug support */
1768 #define MASK_DEBUG_OPTIONS              0x01    /* debug option handling */
1769 #define MASK_DEBUG_ALL                  MASK_DEBUG_OPTIONS
1770
1771 #define TARGET_DEBUG_OPTIONS            (sparc_debug & MASK_DEBUG_OPTIONS)