Turn CONSTANT_ALIGNMENT into a hook
[platform/upstream/gcc.git] / gcc / config / rs6000 / rs6000.h
1 /* Definitions of target machine for GNU compiler, for IBM RS/6000.
2    Copyright (C) 1992-2017 Free Software Foundation, Inc.
3    Contributed by Richard Kenner (kenner@vlsi1.ultra.nyu.edu)
4
5    This file is part of GCC.
6
7    GCC is free software; you can redistribute it and/or modify it
8    under the terms of the GNU General Public License as published
9    by the Free Software Foundation; either version 3, or (at your
10    option) any later version.
11
12    GCC is distributed in the hope that it will be useful, but WITHOUT
13    ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
14    or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
15    License for more details.
16
17    Under Section 7 of GPL version 3, you are granted additional
18    permissions described in the GCC Runtime Library Exception, version
19    3.1, as published by the Free Software Foundation.
20
21    You should have received a copy of the GNU General Public License and
22    a copy of the GCC Runtime Library Exception along with this program;
23    see the files COPYING3 and COPYING.RUNTIME respectively.  If not, see
24    <http://www.gnu.org/licenses/>.  */
25
26 /* Note that some other tm.h files include this one and then override
27    many of the definitions.  */
28
29 #ifndef RS6000_OPTS_H
30 #include "config/rs6000/rs6000-opts.h"
31 #endif
32
33 /* Definitions for the object file format.  These are set at
34    compile-time.  */
35
36 #define OBJECT_XCOFF 1
37 #define OBJECT_ELF 2
38 #define OBJECT_PEF 3
39 #define OBJECT_MACHO 4
40
41 #define TARGET_ELF (TARGET_OBJECT_FORMAT == OBJECT_ELF)
42 #define TARGET_XCOFF (TARGET_OBJECT_FORMAT == OBJECT_XCOFF)
43 #define TARGET_MACOS (TARGET_OBJECT_FORMAT == OBJECT_PEF)
44 #define TARGET_MACHO (TARGET_OBJECT_FORMAT == OBJECT_MACHO)
45
46 #ifndef TARGET_AIX
47 #define TARGET_AIX 0
48 #endif
49
50 #ifndef TARGET_AIX_OS
51 #define TARGET_AIX_OS 0
52 #endif
53
54 /* Control whether function entry points use a "dot" symbol when
55    ABI_AIX.  */
56 #define DOT_SYMBOLS 1
57
58 /* Default string to use for cpu if not specified.  */
59 #ifndef TARGET_CPU_DEFAULT
60 #define TARGET_CPU_DEFAULT ((char *)0)
61 #endif
62
63 /* If configured for PPC405, support PPC405CR Erratum77.  */
64 #ifdef CONFIG_PPC405CR
65 #define PPC405_ERRATUM77 (rs6000_cpu == PROCESSOR_PPC405)
66 #else
67 #define PPC405_ERRATUM77 0
68 #endif
69
70 #ifndef TARGET_PAIRED_FLOAT
71 #define TARGET_PAIRED_FLOAT 0
72 #endif
73
74 #ifdef HAVE_AS_POPCNTB
75 #define ASM_CPU_POWER5_SPEC "-mpower5"
76 #else
77 #define ASM_CPU_POWER5_SPEC "-mpower4"
78 #endif
79
80 #ifdef HAVE_AS_DFP
81 #define ASM_CPU_POWER6_SPEC "-mpower6 -maltivec"
82 #else
83 #define ASM_CPU_POWER6_SPEC "-mpower4 -maltivec"
84 #endif
85
86 #ifdef HAVE_AS_POPCNTD
87 #define ASM_CPU_POWER7_SPEC "-mpower7"
88 #else
89 #define ASM_CPU_POWER7_SPEC "-mpower4 -maltivec"
90 #endif
91
92 #ifdef HAVE_AS_POWER8
93 #define ASM_CPU_POWER8_SPEC "-mpower8"
94 #else
95 #define ASM_CPU_POWER8_SPEC ASM_CPU_POWER7_SPEC
96 #endif
97
98 #ifdef HAVE_AS_POWER9
99 #define ASM_CPU_POWER9_SPEC "-mpower9"
100 #else
101 #define ASM_CPU_POWER9_SPEC ASM_CPU_POWER8_SPEC
102 #endif
103
104 #ifdef HAVE_AS_DCI
105 #define ASM_CPU_476_SPEC "-m476"
106 #else
107 #define ASM_CPU_476_SPEC "-mpower4"
108 #endif
109
110 /* Common ASM definitions used by ASM_SPEC among the various targets for
111    handling -mcpu=xxx switches.  There is a parallel list in driver-rs6000.c to
112    provide the default assembler options if the user uses -mcpu=native, so if
113    you make changes here, make them also there.  */
114 #define ASM_CPU_SPEC \
115 "%{!mcpu*: \
116   %{mpowerpc64*: -mppc64} \
117   %{!mpowerpc64*: %(asm_default)}} \
118 %{mcpu=native: %(asm_cpu_native)} \
119 %{mcpu=cell: -mcell} \
120 %{mcpu=power3: -mppc64} \
121 %{mcpu=power4: -mpower4} \
122 %{mcpu=power5: %(asm_cpu_power5)} \
123 %{mcpu=power5+: %(asm_cpu_power5)} \
124 %{mcpu=power6: %(asm_cpu_power6) -maltivec} \
125 %{mcpu=power6x: %(asm_cpu_power6) -maltivec} \
126 %{mcpu=power7: %(asm_cpu_power7)} \
127 %{mcpu=power8: %(asm_cpu_power8)} \
128 %{mcpu=power9: %(asm_cpu_power9)} \
129 %{mcpu=a2: -ma2} \
130 %{mcpu=powerpc: -mppc} \
131 %{mcpu=powerpc64le: %(asm_cpu_power8)} \
132 %{mcpu=rs64a: -mppc64} \
133 %{mcpu=401: -mppc} \
134 %{mcpu=403: -m403} \
135 %{mcpu=405: -m405} \
136 %{mcpu=405fp: -m405} \
137 %{mcpu=440: -m440} \
138 %{mcpu=440fp: -m440} \
139 %{mcpu=464: -m440} \
140 %{mcpu=464fp: -m440} \
141 %{mcpu=476: %(asm_cpu_476)} \
142 %{mcpu=476fp: %(asm_cpu_476)} \
143 %{mcpu=505: -mppc} \
144 %{mcpu=601: -m601} \
145 %{mcpu=602: -mppc} \
146 %{mcpu=603: -mppc} \
147 %{mcpu=603e: -mppc} \
148 %{mcpu=ec603e: -mppc} \
149 %{mcpu=604: -mppc} \
150 %{mcpu=604e: -mppc} \
151 %{mcpu=620: -mppc64} \
152 %{mcpu=630: -mppc64} \
153 %{mcpu=740: -mppc} \
154 %{mcpu=750: -mppc} \
155 %{mcpu=G3: -mppc} \
156 %{mcpu=7400: -mppc -maltivec} \
157 %{mcpu=7450: -mppc -maltivec} \
158 %{mcpu=G4: -mppc -maltivec} \
159 %{mcpu=801: -mppc} \
160 %{mcpu=821: -mppc} \
161 %{mcpu=823: -mppc} \
162 %{mcpu=860: -mppc} \
163 %{mcpu=970: -mpower4 -maltivec} \
164 %{mcpu=G5: -mpower4 -maltivec} \
165 %{mcpu=8540: -me500} \
166 %{mcpu=8548: -me500} \
167 %{mcpu=e300c2: -me300} \
168 %{mcpu=e300c3: -me300} \
169 %{mcpu=e500mc: -me500mc} \
170 %{mcpu=e500mc64: -me500mc64} \
171 %{mcpu=e5500: -me5500} \
172 %{mcpu=e6500: -me6500} \
173 %{maltivec: -maltivec} \
174 %{mvsx: -mvsx %{!maltivec: -maltivec} %{!mcpu*: %(asm_cpu_power7)}} \
175 %{mpower8-vector|mcrypto|mdirect-move|mhtm: %{!mcpu*: %(asm_cpu_power8)}} \
176 -many"
177
178 #define CPP_DEFAULT_SPEC ""
179
180 #define ASM_DEFAULT_SPEC ""
181
182 /* This macro defines names of additional specifications to put in the specs
183    that can be used in various specifications like CC1_SPEC.  Its definition
184    is an initializer with a subgrouping for each command option.
185
186    Each subgrouping contains a string constant, that defines the
187    specification name, and a string constant that used by the GCC driver
188    program.
189
190    Do not define this macro if it does not need to do anything.  */
191
192 #define SUBTARGET_EXTRA_SPECS
193
194 #define EXTRA_SPECS                                                     \
195   { "cpp_default",              CPP_DEFAULT_SPEC },                     \
196   { "asm_cpu",                  ASM_CPU_SPEC },                         \
197   { "asm_cpu_native",           ASM_CPU_NATIVE_SPEC },                  \
198   { "asm_default",              ASM_DEFAULT_SPEC },                     \
199   { "cc1_cpu",                  CC1_CPU_SPEC },                         \
200   { "asm_cpu_power5",           ASM_CPU_POWER5_SPEC },                  \
201   { "asm_cpu_power6",           ASM_CPU_POWER6_SPEC },                  \
202   { "asm_cpu_power7",           ASM_CPU_POWER7_SPEC },                  \
203   { "asm_cpu_power8",           ASM_CPU_POWER8_SPEC },                  \
204   { "asm_cpu_power9",           ASM_CPU_POWER9_SPEC },                  \
205   { "asm_cpu_476",              ASM_CPU_476_SPEC },                     \
206   SUBTARGET_EXTRA_SPECS
207
208 /* -mcpu=native handling only makes sense with compiler running on
209    an PowerPC chip.  If changing this condition, also change
210    the condition in driver-rs6000.c.  */
211 #if defined(__powerpc__) || defined(__POWERPC__) || defined(_AIX)
212 /* In driver-rs6000.c.  */
213 extern const char *host_detect_local_cpu (int argc, const char **argv);
214 #define EXTRA_SPEC_FUNCTIONS \
215   { "local_cpu_detect", host_detect_local_cpu },
216 #define HAVE_LOCAL_CPU_DETECT
217 #define ASM_CPU_NATIVE_SPEC "%:local_cpu_detect(asm)"
218
219 #else
220 #define ASM_CPU_NATIVE_SPEC "%(asm_default)"
221 #endif
222
223 #ifndef CC1_CPU_SPEC
224 #ifdef HAVE_LOCAL_CPU_DETECT
225 #define CC1_CPU_SPEC \
226 "%{mcpu=native:%<mcpu=native %:local_cpu_detect(cpu)} \
227  %{mtune=native:%<mtune=native %:local_cpu_detect(tune)}"
228 #else
229 #define CC1_CPU_SPEC ""
230 #endif
231 #endif
232
233 /* Architecture type.  */
234
235 /* Define TARGET_MFCRF if the target assembler does not support the
236    optional field operand for mfcr.  */
237
238 #ifndef HAVE_AS_MFCRF
239 #undef  TARGET_MFCRF
240 #define TARGET_MFCRF 0
241 #endif
242
243 /* Define TARGET_POPCNTB if the target assembler does not support the
244    popcount byte instruction.  */
245
246 #ifndef HAVE_AS_POPCNTB
247 #undef  TARGET_POPCNTB
248 #define TARGET_POPCNTB 0
249 #endif
250
251 /* Define TARGET_FPRND if the target assembler does not support the
252    fp rounding instructions.  */
253
254 #ifndef HAVE_AS_FPRND
255 #undef  TARGET_FPRND
256 #define TARGET_FPRND 0
257 #endif
258
259 /* Define TARGET_CMPB if the target assembler does not support the
260    cmpb instruction.  */
261
262 #ifndef HAVE_AS_CMPB
263 #undef  TARGET_CMPB
264 #define TARGET_CMPB 0
265 #endif
266
267 /* Define TARGET_MFPGPR if the target assembler does not support the
268    mffpr and mftgpr instructions. */
269
270 #ifndef HAVE_AS_MFPGPR
271 #undef  TARGET_MFPGPR
272 #define TARGET_MFPGPR 0
273 #endif
274
275 /* Define TARGET_DFP if the target assembler does not support decimal
276    floating point instructions.  */
277 #ifndef HAVE_AS_DFP
278 #undef  TARGET_DFP
279 #define TARGET_DFP 0
280 #endif
281
282 /* Define TARGET_POPCNTD if the target assembler does not support the
283    popcount word and double word instructions.  */
284
285 #ifndef HAVE_AS_POPCNTD
286 #undef  TARGET_POPCNTD
287 #define TARGET_POPCNTD 0
288 #endif
289
290 /* Define the ISA 2.07 flags as 0 if the target assembler does not support the
291    waitasecond instruction.  Allow -mpower8-fusion, since it does not add new
292    instructions.  */
293
294 #ifndef HAVE_AS_POWER8
295 #undef  TARGET_DIRECT_MOVE
296 #undef  TARGET_CRYPTO
297 #undef  TARGET_HTM
298 #undef  TARGET_P8_VECTOR
299 #define TARGET_DIRECT_MOVE 0
300 #define TARGET_CRYPTO 0
301 #define TARGET_HTM 0
302 #define TARGET_P8_VECTOR 0
303 #endif
304
305 /* Define the ISA 3.0 flags as 0 if the target assembler does not support
306    Power9 instructions.  Allow -mpower9-fusion, since it does not add new
307    instructions.  Allow -misel, since it predates ISA 3.0 and does
308    not require any Power9 features.  */
309
310 #ifndef HAVE_AS_POWER9
311 #undef  TARGET_FLOAT128_HW
312 #undef  TARGET_MODULO
313 #undef  TARGET_P9_VECTOR
314 #undef  TARGET_P9_MINMAX
315 #undef  TARGET_P9_MISC
316 #define TARGET_FLOAT128_HW 0
317 #define TARGET_MODULO 0
318 #define TARGET_P9_VECTOR 0
319 #define TARGET_P9_MINMAX 0
320 #define TARGET_P9_MISC 0
321 #endif
322
323 /* Define TARGET_LWSYNC_INSTRUCTION if the assembler knows about lwsync.  If
324    not, generate the lwsync code as an integer constant.  */
325 #ifdef HAVE_AS_LWSYNC
326 #define TARGET_LWSYNC_INSTRUCTION 1
327 #else
328 #define TARGET_LWSYNC_INSTRUCTION 0
329 #endif
330
331 /* Define TARGET_TLS_MARKERS if the target assembler does not support
332    arg markers for __tls_get_addr calls.  */
333 #ifndef HAVE_AS_TLS_MARKERS
334 #undef  TARGET_TLS_MARKERS
335 #define TARGET_TLS_MARKERS 0
336 #else
337 #define TARGET_TLS_MARKERS tls_markers
338 #endif
339
340 #ifndef TARGET_SECURE_PLT
341 #define TARGET_SECURE_PLT 0
342 #endif
343
344 #ifndef TARGET_CMODEL
345 #define TARGET_CMODEL CMODEL_SMALL
346 #endif
347
348 #define TARGET_32BIT            (! TARGET_64BIT)
349
350 #ifndef HAVE_AS_TLS
351 #define HAVE_AS_TLS 0
352 #endif
353
354 #ifndef TARGET_LINK_STACK
355 #define TARGET_LINK_STACK 0
356 #endif
357
358 #ifndef SET_TARGET_LINK_STACK
359 #define SET_TARGET_LINK_STACK(X) do { } while (0)
360 #endif
361
362 #ifndef TARGET_FLOAT128_ENABLE_TYPE
363 #define TARGET_FLOAT128_ENABLE_TYPE 0
364 #endif
365
366 /* Return 1 for a symbol ref for a thread-local storage symbol.  */
367 #define RS6000_SYMBOL_REF_TLS_P(RTX) \
368   (GET_CODE (RTX) == SYMBOL_REF && SYMBOL_REF_TLS_MODEL (RTX) != 0)
369
370 #ifdef IN_LIBGCC2
371 /* For libgcc2 we make sure this is a compile time constant */
372 #if defined (__64BIT__) || defined (__powerpc64__) || defined (__ppc64__)
373 #undef TARGET_POWERPC64
374 #define TARGET_POWERPC64        1
375 #else
376 #undef TARGET_POWERPC64
377 #define TARGET_POWERPC64        0
378 #endif
379 #else
380     /* The option machinery will define this.  */
381 #endif
382
383 #define TARGET_DEFAULT (MASK_MULTIPLE | MASK_STRING)
384
385 /* FPU operations supported. 
386    Each use of TARGET_SINGLE_FLOAT or TARGET_DOUBLE_FLOAT must 
387    also test TARGET_HARD_FLOAT.  */
388 #define TARGET_SINGLE_FLOAT 1
389 #define TARGET_DOUBLE_FLOAT 1
390 #define TARGET_SINGLE_FPU   0
391 #define TARGET_SIMPLE_FPU   0
392 #define TARGET_XILINX_FPU   0
393
394 /* Recast the processor type to the cpu attribute.  */
395 #define rs6000_cpu_attr ((enum attr_cpu)rs6000_cpu)
396
397 /* Define generic processor types based upon current deployment.  */
398 #define PROCESSOR_COMMON    PROCESSOR_PPC601
399 #define PROCESSOR_POWERPC   PROCESSOR_PPC604
400 #define PROCESSOR_POWERPC64 PROCESSOR_RS64A
401
402 /* Define the default processor.  This is overridden by other tm.h files.  */
403 #define PROCESSOR_DEFAULT   PROCESSOR_PPC603
404 #define PROCESSOR_DEFAULT64 PROCESSOR_RS64A
405
406 /* Specify the dialect of assembler to use.  Only new mnemonics are supported
407    starting with GCC 4.8, i.e. just one dialect, but for backwards
408    compatibility with older inline asm ASSEMBLER_DIALECT needs to be
409    defined.  */
410 #define ASSEMBLER_DIALECT 1
411
412 /* Debug support */
413 #define MASK_DEBUG_STACK        0x01    /* debug stack applications */
414 #define MASK_DEBUG_ARG          0x02    /* debug argument handling */
415 #define MASK_DEBUG_REG          0x04    /* debug register handling */
416 #define MASK_DEBUG_ADDR         0x08    /* debug memory addressing */
417 #define MASK_DEBUG_COST         0x10    /* debug rtx codes */
418 #define MASK_DEBUG_TARGET       0x20    /* debug target attribute/pragma */
419 #define MASK_DEBUG_BUILTIN      0x40    /* debug builtins */
420 #define MASK_DEBUG_ALL          (MASK_DEBUG_STACK \
421                                  | MASK_DEBUG_ARG \
422                                  | MASK_DEBUG_REG \
423                                  | MASK_DEBUG_ADDR \
424                                  | MASK_DEBUG_COST \
425                                  | MASK_DEBUG_TARGET \
426                                  | MASK_DEBUG_BUILTIN)
427
428 #define TARGET_DEBUG_STACK      (rs6000_debug & MASK_DEBUG_STACK)
429 #define TARGET_DEBUG_ARG        (rs6000_debug & MASK_DEBUG_ARG)
430 #define TARGET_DEBUG_REG        (rs6000_debug & MASK_DEBUG_REG)
431 #define TARGET_DEBUG_ADDR       (rs6000_debug & MASK_DEBUG_ADDR)
432 #define TARGET_DEBUG_COST       (rs6000_debug & MASK_DEBUG_COST)
433 #define TARGET_DEBUG_TARGET     (rs6000_debug & MASK_DEBUG_TARGET)
434 #define TARGET_DEBUG_BUILTIN    (rs6000_debug & MASK_DEBUG_BUILTIN)
435
436 /* Helper macros for TFmode.  Quad floating point (TFmode) can be either IBM
437    long double format that uses a pair of doubles, or IEEE 128-bit floating
438    point.  KFmode was added as a way to represent IEEE 128-bit floating point,
439    even if the default for long double is the IBM long double format.
440    Similarly IFmode is the IBM long double format even if the default is IEEE
441    128-bit.  Don't allow IFmode if -msoft-float.  */
442 #define FLOAT128_IEEE_P(MODE)                                           \
443   ((TARGET_IEEEQUAD && ((MODE) == TFmode || (MODE) == TCmode))          \
444    || ((MODE) == KFmode) || ((MODE) == KCmode))
445
446 #define FLOAT128_IBM_P(MODE)                                            \
447   ((!TARGET_IEEEQUAD && ((MODE) == TFmode || (MODE) == TCmode))         \
448    || (TARGET_HARD_FLOAT && ((MODE) == IFmode || (MODE) == ICmode)))
449
450 /* Helper macros to say whether a 128-bit floating point type can go in a
451    single vector register, or whether it needs paired scalar values.  */
452 #define FLOAT128_VECTOR_P(MODE) (TARGET_FLOAT128_TYPE && FLOAT128_IEEE_P (MODE))
453
454 #define FLOAT128_2REG_P(MODE)                                           \
455   (FLOAT128_IBM_P (MODE)                                                \
456    || ((MODE) == TDmode)                                                \
457    || (!TARGET_FLOAT128_TYPE && FLOAT128_IEEE_P (MODE)))
458
459 /* Return true for floating point that does not use a vector register.  */
460 #define SCALAR_FLOAT_MODE_NOT_VECTOR_P(MODE)                            \
461   (SCALAR_FLOAT_MODE_P (MODE) && !FLOAT128_VECTOR_P (MODE))
462
463 /* Describe the vector unit used for arithmetic operations.  */
464 extern enum rs6000_vector rs6000_vector_unit[];
465
466 #define VECTOR_UNIT_NONE_P(MODE)                        \
467   (rs6000_vector_unit[(MODE)] == VECTOR_NONE)
468
469 #define VECTOR_UNIT_VSX_P(MODE)                         \
470   (rs6000_vector_unit[(MODE)] == VECTOR_VSX)
471
472 #define VECTOR_UNIT_P8_VECTOR_P(MODE)                   \
473   (rs6000_vector_unit[(MODE)] == VECTOR_P8_VECTOR)
474
475 #define VECTOR_UNIT_ALTIVEC_P(MODE)                     \
476   (rs6000_vector_unit[(MODE)] == VECTOR_ALTIVEC)
477
478 #define VECTOR_UNIT_VSX_OR_P8_VECTOR_P(MODE)            \
479   (IN_RANGE ((int)rs6000_vector_unit[(MODE)],           \
480              (int)VECTOR_VSX,                           \
481              (int)VECTOR_P8_VECTOR))
482
483 /* VECTOR_UNIT_ALTIVEC_OR_VSX_P is used in places where we are using either
484    altivec (VMX) or VSX vector instructions.  P8 vector support is upwards
485    compatible, so allow it as well, rather than changing all of the uses of the
486    macro.  */
487 #define VECTOR_UNIT_ALTIVEC_OR_VSX_P(MODE)              \
488   (IN_RANGE ((int)rs6000_vector_unit[(MODE)],           \
489              (int)VECTOR_ALTIVEC,                       \
490              (int)VECTOR_P8_VECTOR))
491
492 /* Describe whether to use VSX loads or Altivec loads.  For now, just use the
493    same unit as the vector unit we are using, but we may want to migrate to
494    using VSX style loads even for types handled by altivec.  */
495 extern enum rs6000_vector rs6000_vector_mem[];
496
497 #define VECTOR_MEM_NONE_P(MODE)                         \
498   (rs6000_vector_mem[(MODE)] == VECTOR_NONE)
499
500 #define VECTOR_MEM_VSX_P(MODE)                          \
501   (rs6000_vector_mem[(MODE)] == VECTOR_VSX)
502
503 #define VECTOR_MEM_P8_VECTOR_P(MODE)                    \
504   (rs6000_vector_mem[(MODE)] == VECTOR_VSX)
505
506 #define VECTOR_MEM_ALTIVEC_P(MODE)                      \
507   (rs6000_vector_mem[(MODE)] == VECTOR_ALTIVEC)
508
509 #define VECTOR_MEM_VSX_OR_P8_VECTOR_P(MODE)             \
510   (IN_RANGE ((int)rs6000_vector_mem[(MODE)],            \
511              (int)VECTOR_VSX,                           \
512              (int)VECTOR_P8_VECTOR))
513
514 #define VECTOR_MEM_ALTIVEC_OR_VSX_P(MODE)               \
515   (IN_RANGE ((int)rs6000_vector_mem[(MODE)],            \
516              (int)VECTOR_ALTIVEC,                       \
517              (int)VECTOR_P8_VECTOR))
518
519 /* Return the alignment of a given vector type, which is set based on the
520    vector unit use.  VSX for instance can load 32 or 64 bit aligned words
521    without problems, while Altivec requires 128-bit aligned vectors.  */
522 extern int rs6000_vector_align[];
523
524 #define VECTOR_ALIGN(MODE)                                              \
525   ((rs6000_vector_align[(MODE)] != 0)                                   \
526    ? rs6000_vector_align[(MODE)]                                        \
527    : (int)GET_MODE_BITSIZE ((MODE)))
528
529 /* Determine the element order to use for vector instructions.  By
530    default we use big-endian element order when targeting big-endian,
531    and little-endian element order when targeting little-endian.  For
532    programs being ported from BE Power to LE Power, it can sometimes
533    be useful to use big-endian element order when targeting little-endian.
534    This is set via -maltivec=be, for example.  */
535 #define VECTOR_ELT_ORDER_BIG                                  \
536   (BYTES_BIG_ENDIAN || (rs6000_altivec_element_order == 2))
537
538 /* Element number of the 64-bit value in a 128-bit vector that can be accessed
539    with scalar instructions.  */
540 #define VECTOR_ELEMENT_SCALAR_64BIT     ((BYTES_BIG_ENDIAN) ? 0 : 1)
541
542 /* Element number of the 64-bit value in a 128-bit vector that can be accessed
543    with the ISA 3.0 MFVSRLD instructions.  */
544 #define VECTOR_ELEMENT_MFVSRLD_64BIT    ((BYTES_BIG_ENDIAN) ? 1 : 0)
545
546 /* Alignment options for fields in structures for sub-targets following
547    AIX-like ABI.
548    ALIGN_POWER word-aligns FP doubles (default AIX ABI).
549    ALIGN_NATURAL doubleword-aligns FP doubles (align to object size).
550
551    Override the macro definitions when compiling libobjc to avoid undefined
552    reference to rs6000_alignment_flags due to library's use of GCC alignment
553    macros which use the macros below.  */
554
555 #ifndef IN_TARGET_LIBS
556 #define MASK_ALIGN_POWER   0x00000000
557 #define MASK_ALIGN_NATURAL 0x00000001
558 #define TARGET_ALIGN_NATURAL (rs6000_alignment_flags & MASK_ALIGN_NATURAL)
559 #else
560 #define TARGET_ALIGN_NATURAL 0
561 #endif
562
563 #define TARGET_LONG_DOUBLE_128 (rs6000_long_double_type_size == 128)
564 #define TARGET_IEEEQUAD rs6000_ieeequad
565 #define TARGET_ALTIVEC_ABI rs6000_altivec_abi
566 #define TARGET_LDBRX (TARGET_POPCNTD || rs6000_cpu == PROCESSOR_CELL)
567
568 #define TARGET_ISEL64 (TARGET_ISEL && TARGET_POWERPC64)
569
570 /* ISA 2.01 allowed FCFID to be done in 32-bit, previously it was 64-bit only.
571    Enable 32-bit fcfid's on any of the switches for newer ISA machines or
572    XILINX.  */
573 #define TARGET_FCFID    (TARGET_POWERPC64                               \
574                          || TARGET_PPC_GPOPT    /* 970/power4 */        \
575                          || TARGET_POPCNTB      /* ISA 2.02 */          \
576                          || TARGET_CMPB         /* ISA 2.05 */          \
577                          || TARGET_POPCNTD      /* ISA 2.06 */          \
578                          || TARGET_XILINX_FPU)
579
580 #define TARGET_FCTIDZ   TARGET_FCFID
581 #define TARGET_STFIWX   TARGET_PPC_GFXOPT
582 #define TARGET_LFIWAX   TARGET_CMPB
583 #define TARGET_LFIWZX   TARGET_POPCNTD
584 #define TARGET_FCFIDS   TARGET_POPCNTD
585 #define TARGET_FCFIDU   TARGET_POPCNTD
586 #define TARGET_FCFIDUS  TARGET_POPCNTD
587 #define TARGET_FCTIDUZ  TARGET_POPCNTD
588 #define TARGET_FCTIWUZ  TARGET_POPCNTD
589 #define TARGET_CTZ      TARGET_MODULO
590 #define TARGET_EXTSWSLI (TARGET_MODULO && TARGET_POWERPC64)
591 #define TARGET_MADDLD   (TARGET_MODULO && TARGET_POWERPC64)
592
593 #define TARGET_XSCVDPSPN        (TARGET_DIRECT_MOVE || TARGET_P8_VECTOR)
594 #define TARGET_XSCVSPDPN        (TARGET_DIRECT_MOVE || TARGET_P8_VECTOR)
595 #define TARGET_VADDUQM          (TARGET_P8_VECTOR && TARGET_POWERPC64)
596 #define TARGET_DIRECT_MOVE_128  (TARGET_P9_VECTOR && TARGET_DIRECT_MOVE \
597                                  && TARGET_POWERPC64)
598 #define TARGET_VEXTRACTUB       (TARGET_P9_VECTOR && TARGET_DIRECT_MOVE \
599                                  && TARGET_POWERPC64)
600
601 /* Whether we should avoid (SUBREG:SI (REG:SF) and (SUBREG:SF (REG:SI).  */
602 #define TARGET_NO_SF_SUBREG     TARGET_DIRECT_MOVE_64BIT
603 #define TARGET_ALLOW_SF_SUBREG  (!TARGET_DIRECT_MOVE_64BIT)
604
605 /* This wants to be set for p8 and newer.  On p7, overlapping unaligned
606    loads are slow. */
607 #define TARGET_EFFICIENT_OVERLAPPING_UNALIGNED TARGET_EFFICIENT_UNALIGNED_VSX
608
609 /* Byte/char syncs were added as phased in for ISA 2.06B, but are not present
610    in power7, so conditionalize them on p8 features.  TImode syncs need quad
611    memory support.  */
612 #define TARGET_SYNC_HI_QI       (TARGET_QUAD_MEMORY                     \
613                                  || TARGET_QUAD_MEMORY_ATOMIC           \
614                                  || TARGET_DIRECT_MOVE)
615
616 #define TARGET_SYNC_TI          TARGET_QUAD_MEMORY_ATOMIC
617
618 /* Power7 has both 32-bit load and store integer for the FPRs, so we don't need
619    to allocate the SDmode stack slot to get the value into the proper location
620    in the register.  */
621 #define TARGET_NO_SDMODE_STACK  (TARGET_LFIWZX && TARGET_STFIWX && TARGET_DFP)
622
623 /* ISA 3.0 has new min/max functions that don't need fast math that are being
624    phased in.  Min/max using FSEL or XSMAXDP/XSMINDP do not return the correct
625    answers if the arguments are not in the normal range.  */
626 #define TARGET_MINMAX_SF        (TARGET_SF_FPR && TARGET_PPC_GFXOPT     \
627                                  && (TARGET_P9_MINMAX || !flag_trapping_math))
628
629 #define TARGET_MINMAX_DF        (TARGET_DF_FPR && TARGET_PPC_GFXOPT     \
630                                  && (TARGET_P9_MINMAX || !flag_trapping_math))
631
632 /* In switching from using target_flags to using rs6000_isa_flags, the options
633    machinery creates OPTION_MASK_<xxx> instead of MASK_<xxx>.  For now map
634    OPTION_MASK_<xxx> back into MASK_<xxx>.  */
635 #define MASK_ALTIVEC                    OPTION_MASK_ALTIVEC
636 #define MASK_CMPB                       OPTION_MASK_CMPB
637 #define MASK_CRYPTO                     OPTION_MASK_CRYPTO
638 #define MASK_DFP                        OPTION_MASK_DFP
639 #define MASK_DIRECT_MOVE                OPTION_MASK_DIRECT_MOVE
640 #define MASK_DLMZB                      OPTION_MASK_DLMZB
641 #define MASK_EABI                       OPTION_MASK_EABI
642 #define MASK_FLOAT128_KEYWORD           OPTION_MASK_FLOAT128_KEYWORD
643 #define MASK_FLOAT128_HW                OPTION_MASK_FLOAT128_HW
644 #define MASK_FPRND                      OPTION_MASK_FPRND
645 #define MASK_P8_FUSION                  OPTION_MASK_P8_FUSION
646 #define MASK_HARD_FLOAT                 OPTION_MASK_HARD_FLOAT
647 #define MASK_HTM                        OPTION_MASK_HTM
648 #define MASK_ISEL                       OPTION_MASK_ISEL
649 #define MASK_MFCRF                      OPTION_MASK_MFCRF
650 #define MASK_MFPGPR                     OPTION_MASK_MFPGPR
651 #define MASK_MULHW                      OPTION_MASK_MULHW
652 #define MASK_MULTIPLE                   OPTION_MASK_MULTIPLE
653 #define MASK_NO_UPDATE                  OPTION_MASK_NO_UPDATE
654 #define MASK_P8_VECTOR                  OPTION_MASK_P8_VECTOR
655 #define MASK_P9_VECTOR                  OPTION_MASK_P9_VECTOR
656 #define MASK_P9_MISC                    OPTION_MASK_P9_MISC
657 #define MASK_POPCNTB                    OPTION_MASK_POPCNTB
658 #define MASK_POPCNTD                    OPTION_MASK_POPCNTD
659 #define MASK_PPC_GFXOPT                 OPTION_MASK_PPC_GFXOPT
660 #define MASK_PPC_GPOPT                  OPTION_MASK_PPC_GPOPT
661 #define MASK_RECIP_PRECISION            OPTION_MASK_RECIP_PRECISION
662 #define MASK_SOFT_FLOAT                 OPTION_MASK_SOFT_FLOAT
663 #define MASK_STRICT_ALIGN               OPTION_MASK_STRICT_ALIGN
664 #define MASK_STRING                     OPTION_MASK_STRING
665 #define MASK_UPDATE                     OPTION_MASK_UPDATE
666 #define MASK_VSX                        OPTION_MASK_VSX
667
668 #ifndef IN_LIBGCC2
669 #define MASK_POWERPC64                  OPTION_MASK_POWERPC64
670 #endif
671
672 #ifdef TARGET_64BIT
673 #define MASK_64BIT                      OPTION_MASK_64BIT
674 #endif
675
676 #ifdef TARGET_LITTLE_ENDIAN
677 #define MASK_LITTLE_ENDIAN              OPTION_MASK_LITTLE_ENDIAN
678 #endif
679
680 #ifdef TARGET_REGNAMES
681 #define MASK_REGNAMES                   OPTION_MASK_REGNAMES
682 #endif
683
684 #ifdef TARGET_PROTOTYPE
685 #define MASK_PROTOTYPE                  OPTION_MASK_PROTOTYPE
686 #endif
687
688 #ifdef TARGET_MODULO
689 #define RS6000_BTM_MODULO               OPTION_MASK_MODULO
690 #endif
691
692
693 /* For power systems, we want to enable Altivec and VSX builtins even if the
694    user did not use -maltivec or -mvsx to allow the builtins to be used inside
695    of #pragma GCC target or the target attribute to change the code level for a
696    given system.  The Paired builtins are only enabled if you configure the
697    compiler for those builtins, and those machines don't support altivec or
698    VSX.  */
699
700 #define TARGET_EXTRA_BUILTINS   (!TARGET_PAIRED_FLOAT                    \
701                                  && ((TARGET_POWERPC64                   \
702                                       || TARGET_PPC_GPOPT /* 970/power4 */ \
703                                       || TARGET_POPCNTB   /* ISA 2.02 */ \
704                                       || TARGET_CMPB      /* ISA 2.05 */ \
705                                       || TARGET_POPCNTD   /* ISA 2.06 */ \
706                                       || TARGET_ALTIVEC                  \
707                                       || TARGET_VSX                      \
708                                       || TARGET_HARD_FLOAT)))
709
710 /* E500 cores only support plain "sync", not lwsync.  */
711 #define TARGET_NO_LWSYNC (rs6000_cpu == PROCESSOR_PPC8540 \
712                           || rs6000_cpu == PROCESSOR_PPC8548)
713
714
715 /* Whether SF/DF operations are supported by the normal floating point unit
716    (or the vector/scalar unit).  */
717 #define TARGET_SF_FPR   (TARGET_HARD_FLOAT && TARGET_SINGLE_FLOAT)
718 #define TARGET_DF_FPR   (TARGET_HARD_FLOAT && TARGET_DOUBLE_FLOAT)
719
720 /* Whether SF/DF operations are supported by any hardware.  */
721 #define TARGET_SF_INSN  TARGET_SF_FPR
722 #define TARGET_DF_INSN  TARGET_DF_FPR
723
724 /* Which machine supports the various reciprocal estimate instructions.  */
725 #define TARGET_FRES     (TARGET_HARD_FLOAT && TARGET_PPC_GFXOPT \
726                          && TARGET_SINGLE_FLOAT)
727
728 #define TARGET_FRE      (TARGET_HARD_FLOAT && TARGET_DOUBLE_FLOAT \
729                          && (TARGET_POPCNTB || VECTOR_UNIT_VSX_P (DFmode)))
730
731 #define TARGET_FRSQRTES (TARGET_HARD_FLOAT && TARGET_POPCNTB \
732                          && TARGET_PPC_GFXOPT && TARGET_SINGLE_FLOAT)
733
734 #define TARGET_FRSQRTE  (TARGET_HARD_FLOAT && TARGET_DOUBLE_FLOAT \
735                          && (TARGET_PPC_GFXOPT || VECTOR_UNIT_VSX_P (DFmode)))
736
737 /* Conditions to allow TOC fusion for loading/storing integers.  */
738 #define TARGET_TOC_FUSION_INT   (TARGET_P8_FUSION                       \
739                                  && TARGET_TOC_FUSION                   \
740                                  && (TARGET_CMODEL != CMODEL_SMALL)     \
741                                  && TARGET_POWERPC64)
742
743 /* Conditions to allow TOC fusion for loading/storing floating point.  */
744 #define TARGET_TOC_FUSION_FP    (TARGET_P9_FUSION                       \
745                                  && TARGET_TOC_FUSION                   \
746                                  && (TARGET_CMODEL != CMODEL_SMALL)     \
747                                  && TARGET_POWERPC64                    \
748                                  && TARGET_HARD_FLOAT                   \
749                                  && TARGET_SINGLE_FLOAT                 \
750                                  && TARGET_DOUBLE_FLOAT)
751
752 /* Macro to say whether we can do optimizations where we need to do parts of
753    the calculation in 64-bit GPRs and then is transfered to the vector
754    registers.  Do not allow -maltivec=be for these optimizations, because it
755    adds to the complexity of the code.  */
756 #define TARGET_DIRECT_MOVE_64BIT        (TARGET_DIRECT_MOVE             \
757                                          && TARGET_P8_VECTOR            \
758                                          && TARGET_POWERPC64            \
759                                          && (rs6000_altivec_element_order != 2))
760
761 /* Whether the various reciprocal divide/square root estimate instructions
762    exist, and whether we should automatically generate code for the instruction
763    by default.  */
764 #define RS6000_RECIP_MASK_HAVE_RE       0x1     /* have RE instruction.  */
765 #define RS6000_RECIP_MASK_AUTO_RE       0x2     /* generate RE by default.  */
766 #define RS6000_RECIP_MASK_HAVE_RSQRTE   0x4     /* have RSQRTE instruction.  */
767 #define RS6000_RECIP_MASK_AUTO_RSQRTE   0x8     /* gen. RSQRTE by default.  */
768
769 extern unsigned char rs6000_recip_bits[];
770
771 #define RS6000_RECIP_HAVE_RE_P(MODE) \
772   (rs6000_recip_bits[(int)(MODE)] & RS6000_RECIP_MASK_HAVE_RE)
773
774 #define RS6000_RECIP_AUTO_RE_P(MODE) \
775   (rs6000_recip_bits[(int)(MODE)] & RS6000_RECIP_MASK_AUTO_RE)
776
777 #define RS6000_RECIP_HAVE_RSQRTE_P(MODE) \
778   (rs6000_recip_bits[(int)(MODE)] & RS6000_RECIP_MASK_HAVE_RSQRTE)
779
780 #define RS6000_RECIP_AUTO_RSQRTE_P(MODE) \
781   (rs6000_recip_bits[(int)(MODE)] & RS6000_RECIP_MASK_AUTO_RSQRTE)
782
783 /* The default CPU for TARGET_OPTION_OVERRIDE.  */
784 #define OPTION_TARGET_CPU_DEFAULT TARGET_CPU_DEFAULT
785
786 /* Target pragma.  */
787 #define REGISTER_TARGET_PRAGMAS() do {                          \
788   c_register_pragma (0, "longcall", rs6000_pragma_longcall);    \
789   targetm.target_option.pragma_parse = rs6000_pragma_target_parse; \
790   targetm.resolve_overloaded_builtin = altivec_resolve_overloaded_builtin; \
791   rs6000_target_modify_macros_ptr = rs6000_target_modify_macros; \
792 } while (0)
793
794 /* Target #defines.  */
795 #define TARGET_CPU_CPP_BUILTINS() \
796   rs6000_cpu_cpp_builtins (pfile)
797
798 /* This is used by rs6000_cpu_cpp_builtins to indicate the byte order
799    we're compiling for.  Some configurations may need to override it.  */
800 #define RS6000_CPU_CPP_ENDIAN_BUILTINS()        \
801   do                                            \
802     {                                           \
803       if (BYTES_BIG_ENDIAN)                     \
804         {                                       \
805           builtin_define ("__BIG_ENDIAN__");    \
806           builtin_define ("_BIG_ENDIAN");       \
807           builtin_assert ("machine=bigendian"); \
808         }                                       \
809       else                                      \
810         {                                       \
811           builtin_define ("__LITTLE_ENDIAN__"); \
812           builtin_define ("_LITTLE_ENDIAN");    \
813           builtin_assert ("machine=littleendian"); \
814         }                                       \
815     }                                           \
816   while (0)
817 \f
818 /* Target machine storage layout.  */
819
820 /* Define this macro if it is advisable to hold scalars in registers
821    in a wider mode than that declared by the program.  In such cases,
822    the value is constrained to be within the bounds of the declared
823    type, but kept valid in the wider mode.  The signedness of the
824    extension may differ from that of the type.  */
825
826 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)       \
827   if (GET_MODE_CLASS (MODE) == MODE_INT         \
828       && GET_MODE_SIZE (MODE) < (TARGET_32BIT ? 4 : 8)) \
829     (MODE) = TARGET_32BIT ? SImode : DImode;
830
831 /* Define this if most significant bit is lowest numbered
832    in instructions that operate on numbered bit-fields.  */
833 /* That is true on RS/6000.  */
834 #define BITS_BIG_ENDIAN 1
835
836 /* Define this if most significant byte of a word is the lowest numbered.  */
837 /* That is true on RS/6000.  */
838 #define BYTES_BIG_ENDIAN 1
839
840 /* Define this if most significant word of a multiword number is lowest
841    numbered.
842
843    For RS/6000 we can decide arbitrarily since there are no machine
844    instructions for them.  Might as well be consistent with bits and bytes.  */
845 #define WORDS_BIG_ENDIAN 1
846
847 /* This says that for the IBM long double the larger magnitude double
848    comes first.  It's really a two element double array, and arrays
849    don't index differently between little- and big-endian.  */
850 #define LONG_DOUBLE_LARGE_FIRST 1
851
852 #define MAX_BITS_PER_WORD 64
853
854 /* Width of a word, in units (bytes).  */
855 #define UNITS_PER_WORD (! TARGET_POWERPC64 ? 4 : 8)
856 #ifdef IN_LIBGCC2
857 #define MIN_UNITS_PER_WORD UNITS_PER_WORD
858 #else
859 #define MIN_UNITS_PER_WORD 4
860 #endif
861 #define UNITS_PER_FP_WORD 8
862 #define UNITS_PER_ALTIVEC_WORD 16
863 #define UNITS_PER_VSX_WORD 16
864 #define UNITS_PER_PAIRED_WORD 8
865
866 /* Type used for ptrdiff_t, as a string used in a declaration.  */
867 #define PTRDIFF_TYPE "int"
868
869 /* Type used for size_t, as a string used in a declaration.  */
870 #define SIZE_TYPE "long unsigned int"
871
872 /* Type used for wchar_t, as a string used in a declaration.  */
873 #define WCHAR_TYPE "short unsigned int"
874
875 /* Width of wchar_t in bits.  */
876 #define WCHAR_TYPE_SIZE 16
877
878 /* A C expression for the size in bits of the type `short' on the
879    target machine.  If you don't define this, the default is half a
880    word.  (If this would be less than one storage unit, it is
881    rounded up to one unit.)  */
882 #define SHORT_TYPE_SIZE 16
883
884 /* A C expression for the size in bits of the type `int' on the
885    target machine.  If you don't define this, the default is one
886    word.  */
887 #define INT_TYPE_SIZE 32
888
889 /* A C expression for the size in bits of the type `long' on the
890    target machine.  If you don't define this, the default is one
891    word.  */
892 #define LONG_TYPE_SIZE (TARGET_32BIT ? 32 : 64)
893
894 /* A C expression for the size in bits of the type `long long' on the
895    target machine.  If you don't define this, the default is two
896    words.  */
897 #define LONG_LONG_TYPE_SIZE 64
898
899 /* A C expression for the size in bits of the type `float' on the
900    target machine.  If you don't define this, the default is one
901    word.  */
902 #define FLOAT_TYPE_SIZE 32
903
904 /* A C expression for the size in bits of the type `double' on the
905    target machine.  If you don't define this, the default is two
906    words.  */
907 #define DOUBLE_TYPE_SIZE 64
908
909 /* A C expression for the size in bits of the type `long double' on
910    the target machine.  If you don't define this, the default is two
911    words.  */
912 #define LONG_DOUBLE_TYPE_SIZE rs6000_long_double_type_size
913
914 /* Work around rs6000_long_double_type_size dependency in ada/targtyps.c.  */
915 #define WIDEST_HARDWARE_FP_SIZE 64
916
917 /* Width in bits of a pointer.
918    See also the macro `Pmode' defined below.  */
919 extern unsigned rs6000_pointer_size;
920 #define POINTER_SIZE rs6000_pointer_size
921
922 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
923 #define PARM_BOUNDARY (TARGET_32BIT ? 32 : 64)
924
925 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
926 #define STACK_BOUNDARY  \
927   ((TARGET_32BIT && !TARGET_ALTIVEC && !TARGET_ALTIVEC_ABI && !TARGET_VSX) \
928     ? 64 : 128)
929
930 /* Allocation boundary (in *bits*) for the code of a function.  */
931 #define FUNCTION_BOUNDARY 32
932
933 /* No data type wants to be aligned rounder than this.  */
934 #define BIGGEST_ALIGNMENT 128
935
936 /* Alignment of field after `int : 0' in a structure.  */
937 #define EMPTY_FIELD_BOUNDARY 32
938
939 /* Every structure's size must be a multiple of this.  */
940 #define STRUCTURE_SIZE_BOUNDARY 8
941
942 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
943 #define PCC_BITFIELD_TYPE_MATTERS 1
944
945 enum data_align { align_abi, align_opt, align_both };
946
947 /* A C expression to compute the alignment for a variables in the
948    local store.  TYPE is the data type, and ALIGN is the alignment
949    that the object would ordinarily have.  */
950 #define LOCAL_ALIGNMENT(TYPE, ALIGN)                            \
951   rs6000_data_alignment (TYPE, ALIGN, align_both)
952
953 /* Make arrays of chars word-aligned for the same reasons.  */
954 #define DATA_ALIGNMENT(TYPE, ALIGN) \
955   rs6000_data_alignment (TYPE, ALIGN, align_opt)
956
957 /* Align vectors to 128 bits.  */
958 #define DATA_ABI_ALIGNMENT(TYPE, ALIGN) \
959   rs6000_data_alignment (TYPE, ALIGN, align_abi)
960
961 /* Nonzero if move instructions will actually fail to work
962    when given unaligned data.  */
963 #define STRICT_ALIGNMENT 0
964 \f
965 /* Standard register usage.  */
966
967 /* Number of actual hardware registers.
968    The hardware registers are assigned numbers for the compiler
969    from 0 to just below FIRST_PSEUDO_REGISTER.
970    All registers that the compiler knows about must be given numbers,
971    even those that are not normally considered general registers.
972
973    RS/6000 has 32 fixed-point registers, 32 floating-point registers,
974    a count register, a link register, and 8 condition register fields,
975    which we view here as separate registers.  AltiVec adds 32 vector
976    registers and a VRsave register.
977
978    In addition, the difference between the frame and argument pointers is
979    a function of the number of registers saved, so we need to have a
980    register for AP that will later be eliminated in favor of SP or FP.
981    This is a normal register, but it is fixed.
982
983    We also create a pseudo register for float/int conversions, that will
984    really represent the memory location used.  It is represented here as
985    a register, in order to work around problems in allocating stack storage
986    in inline functions.
987
988    Another pseudo (not included in DWARF_FRAME_REGISTERS) is soft frame
989    pointer, which is eventually eliminated in favor of SP or FP.
990
991    The 3 HTM registers aren't also included in DWARF_FRAME_REGISTERS.  */
992
993 #define FIRST_PSEUDO_REGISTER 115
994
995 /* This must be included for pre gcc 3.0 glibc compatibility.  */
996 #define PRE_GCC3_DWARF_FRAME_REGISTERS 77
997
998 /* The sfp register and 3 HTM registers
999    aren't included in DWARF_FRAME_REGISTERS.  */
1000 #define DWARF_FRAME_REGISTERS (FIRST_PSEUDO_REGISTER - 4)
1001
1002 /* Use standard DWARF numbering for DWARF debugging information.  */
1003 #define DBX_REGISTER_NUMBER(REGNO) rs6000_dbx_register_number ((REGNO), 0)
1004
1005 /* Use gcc hard register numbering for eh_frame.  */
1006 #define DWARF_FRAME_REGNUM(REGNO) (REGNO)
1007
1008 /* Map register numbers held in the call frame info that gcc has
1009    collected using DWARF_FRAME_REGNUM to those that should be output in
1010    .debug_frame and .eh_frame.  */
1011 #define DWARF2_FRAME_REG_OUT(REGNO, FOR_EH) \
1012   rs6000_dbx_register_number ((REGNO), (FOR_EH)? 2 : 1)
1013
1014 /* 1 for registers that have pervasive standard uses
1015    and are not available for the register allocator.
1016
1017    On RS/6000, r1 is used for the stack.  On Darwin, r2 is available
1018    as a local register; for all other OS's r2 is the TOC pointer.
1019
1020    On System V implementations, r13 is fixed and not available for use.  */
1021
1022 #define FIXED_REGISTERS  \
1023   {0, 1, FIXED_R2, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, FIXED_R13, 0, 0, \
1024    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
1025    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
1026    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
1027    0, 0, 0, 1, 0, 0, 0, 0, 0, 0, 0, 0, 1,          \
1028    /* AltiVec registers.  */                       \
1029    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
1030    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
1031    1, 1                                            \
1032    , 1, 1, 1, 1                                    \
1033 }
1034
1035 /* 1 for registers not available across function calls.
1036    These must include the FIXED_REGISTERS and also any
1037    registers that can be used without being saved.
1038    The latter must include the registers where values are returned
1039    and the register where structure-value addresses are passed.
1040    Aside from that, you can include as many other registers as you like.  */
1041
1042 #define CALL_USED_REGISTERS  \
1043   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
1044    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
1045    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
1046    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
1047    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
1048    /* AltiVec registers.  */                       \
1049    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
1050    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
1051    1, 1                                            \
1052    , 1, 1, 1, 1                                    \
1053 }
1054
1055 /* Like `CALL_USED_REGISTERS' except this macro doesn't require that
1056    the entire set of `FIXED_REGISTERS' be included.
1057    (`CALL_USED_REGISTERS' must be a superset of `FIXED_REGISTERS').
1058    This macro is optional.  If not specified, it defaults to the value
1059    of `CALL_USED_REGISTERS'.  */
1060
1061 #define CALL_REALLY_USED_REGISTERS  \
1062   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
1063    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
1064    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
1065    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
1066    0, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
1067    /* AltiVec registers.  */                       \
1068    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
1069    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
1070    0, 0                                            \
1071    , 0, 0, 0, 0                                    \
1072 }
1073
1074 #define TOTAL_ALTIVEC_REGS      (LAST_ALTIVEC_REGNO - FIRST_ALTIVEC_REGNO + 1)
1075
1076 #define FIRST_SAVED_ALTIVEC_REGNO (FIRST_ALTIVEC_REGNO+20)
1077 #define FIRST_SAVED_FP_REGNO      (14+32)
1078 #define FIRST_SAVED_GP_REGNO      (FIXED_R13 ? 14 : 13)
1079
1080 /* List the order in which to allocate registers.  Each register must be
1081    listed once, even those in FIXED_REGISTERS.
1082
1083    We allocate in the following order:
1084         fp0             (not saved or used for anything)
1085         fp13 - fp2      (not saved; incoming fp arg registers)
1086         fp1             (not saved; return value)
1087         fp31 - fp14     (saved; order given to save least number)
1088         cr7, cr5        (not saved or special)
1089         cr6             (not saved, but used for vector operations)
1090         cr1             (not saved, but used for FP operations)
1091         cr0             (not saved, but used for arithmetic operations)
1092         cr4, cr3, cr2   (saved)
1093         r9              (not saved; best for TImode)
1094         r10, r8-r4      (not saved; highest first for less conflict with params)
1095         r3              (not saved; return value register)
1096         r11             (not saved; later alloc to help shrink-wrap)
1097         r0              (not saved; cannot be base reg)
1098         r31 - r13       (saved; order given to save least number)
1099         r12             (not saved; if used for DImode or DFmode would use r13)
1100         ctr             (not saved; when we have the choice ctr is better)
1101         lr              (saved)
1102         r1, r2, ap, ca  (fixed)
1103         v0 - v1         (not saved or used for anything)
1104         v13 - v3        (not saved; incoming vector arg registers)
1105         v2              (not saved; incoming vector arg reg; return value)
1106         v19 - v14       (not saved or used for anything)
1107         v31 - v20       (saved; order given to save least number)
1108         vrsave, vscr    (fixed)
1109         sfp             (fixed)
1110         tfhar           (fixed)
1111         tfiar           (fixed)
1112         texasr          (fixed)
1113 */
1114
1115 #if FIXED_R2 == 1
1116 #define MAYBE_R2_AVAILABLE
1117 #define MAYBE_R2_FIXED 2,
1118 #else
1119 #define MAYBE_R2_AVAILABLE 2,
1120 #define MAYBE_R2_FIXED
1121 #endif
1122
1123 #if FIXED_R13 == 1
1124 #define EARLY_R12 12,
1125 #define LATE_R12
1126 #else
1127 #define EARLY_R12
1128 #define LATE_R12 12,
1129 #endif
1130
1131 #define REG_ALLOC_ORDER                                         \
1132   {32,                                                          \
1133    /* move fr13 (ie 45) later, so if we need TFmode, it does */ \
1134    /* not use fr14 which is a saved register.  */               \
1135    44, 43, 42, 41, 40, 39, 38, 37, 36, 35, 34, 45,              \
1136    33,                                                          \
1137    63, 62, 61, 60, 59, 58, 57, 56, 55, 54, 53, 52, 51,          \
1138    50, 49, 48, 47, 46,                                          \
1139    75, 73, 74, 69, 68, 72, 71, 70,                              \
1140    MAYBE_R2_AVAILABLE                                           \
1141    9, 10, 8, 7, 6, 5, 4,                                        \
1142    3, EARLY_R12 11, 0,                                          \
1143    31, 30, 29, 28, 27, 26, 25, 24, 23, 22, 21, 20, 19,          \
1144    18, 17, 16, 15, 14, 13, LATE_R12                             \
1145    66, 65,                                                      \
1146    1, MAYBE_R2_FIXED 67, 76,                                    \
1147    /* AltiVec registers.  */                                    \
1148    77, 78,                                                      \
1149    90, 89, 88, 87, 86, 85, 84, 83, 82, 81, 80,                  \
1150    79,                                                          \
1151    96, 95, 94, 93, 92, 91,                                      \
1152    108, 107, 106, 105, 104, 103, 102, 101, 100, 99, 98, 97,     \
1153    109, 110,                                                    \
1154    111, 112, 113, 114                                           \
1155 }
1156
1157 /* True if register is floating-point.  */
1158 #define FP_REGNO_P(N) ((N) >= 32 && (N) <= 63)
1159
1160 /* True if register is a condition register.  */
1161 #define CR_REGNO_P(N) ((N) >= CR0_REGNO && (N) <= CR7_REGNO)
1162
1163 /* True if register is a condition register, but not cr0.  */
1164 #define CR_REGNO_NOT_CR0_P(N) ((N) >= CR1_REGNO && (N) <= CR7_REGNO)
1165
1166 /* True if register is an integer register.  */
1167 #define INT_REGNO_P(N) \
1168   ((N) <= 31 || (N) == ARG_POINTER_REGNUM || (N) == FRAME_POINTER_REGNUM)
1169
1170 /* PAIRED SIMD registers are just the FPRs.  */
1171 #define PAIRED_SIMD_REGNO_P(N) ((N) >= 32 && (N) <= 63)
1172
1173 /* True if register is the CA register.  */
1174 #define CA_REGNO_P(N) ((N) == CA_REGNO)
1175
1176 /* True if register is an AltiVec register.  */
1177 #define ALTIVEC_REGNO_P(N) ((N) >= FIRST_ALTIVEC_REGNO && (N) <= LAST_ALTIVEC_REGNO)
1178
1179 /* True if register is a VSX register.  */
1180 #define VSX_REGNO_P(N) (FP_REGNO_P (N) || ALTIVEC_REGNO_P (N))
1181
1182 /* Alternate name for any vector register supporting floating point, no matter
1183    which instruction set(s) are available.  */
1184 #define VFLOAT_REGNO_P(N) \
1185   (ALTIVEC_REGNO_P (N) || (TARGET_VSX && FP_REGNO_P (N)))
1186
1187 /* Alternate name for any vector register supporting integer, no matter which
1188    instruction set(s) are available.  */
1189 #define VINT_REGNO_P(N) ALTIVEC_REGNO_P (N)
1190
1191 /* Alternate name for any vector register supporting logical operations, no
1192    matter which instruction set(s) are available.  Allow GPRs as well as the
1193    vector registers.  */
1194 #define VLOGICAL_REGNO_P(N)                                             \
1195   (INT_REGNO_P (N) || ALTIVEC_REGNO_P (N)                               \
1196    || (TARGET_VSX && FP_REGNO_P (N)))                                   \
1197
1198 /* When setting up caller-save slots (MODE == VOIDmode) ensure we allocate
1199    enough space to account for vectors in FP regs.  However, TFmode/TDmode
1200    should not use VSX instructions to do a caller save. */
1201 #define HARD_REGNO_CALLER_SAVE_MODE(REGNO, NREGS, MODE)                 \
1202   ((NREGS) <= rs6000_hard_regno_nregs[MODE][REGNO]                      \
1203    ? (MODE)                                                             \
1204    : TARGET_VSX                                                         \
1205      && ((MODE) == VOIDmode || ALTIVEC_OR_VSX_VECTOR_MODE (MODE))       \
1206      && FP_REGNO_P (REGNO)                                              \
1207    ? V2DFmode                                                           \
1208    : FLOAT128_IBM_P (MODE) && FP_REGNO_P (REGNO)                        \
1209    ? DFmode                                                             \
1210    : (MODE) == TDmode && FP_REGNO_P (REGNO)                             \
1211    ? DImode                                                             \
1212    : choose_hard_reg_mode ((REGNO), (NREGS), false))
1213
1214 #define VSX_VECTOR_MODE(MODE)           \
1215          ((MODE) == V4SFmode            \
1216           || (MODE) == V2DFmode)        \
1217
1218 /* Note KFmode and possibly TFmode (i.e. IEEE 128-bit floating point) are not
1219    really a vector, but we want to treat it as a vector for moves, and
1220    such.  */
1221
1222 #define ALTIVEC_VECTOR_MODE(MODE)                                       \
1223   ((MODE) == V16QImode                                                  \
1224    || (MODE) == V8HImode                                                \
1225    || (MODE) == V4SFmode                                                \
1226    || (MODE) == V4SImode                                                \
1227    || FLOAT128_VECTOR_P (MODE))
1228
1229 #define ALTIVEC_OR_VSX_VECTOR_MODE(MODE)                                \
1230   (ALTIVEC_VECTOR_MODE (MODE) || VSX_VECTOR_MODE (MODE)                 \
1231    || (MODE) == V2DImode || (MODE) == V1TImode)
1232
1233 #define PAIRED_VECTOR_MODE(MODE)        \
1234          ((MODE) == V2SFmode)            
1235
1236 /* Post-reload, we can't use any new AltiVec registers, as we already
1237    emitted the vrsave mask.  */
1238
1239 #define HARD_REGNO_RENAME_OK(SRC, DST) \
1240   (! ALTIVEC_REGNO_P (DST) || df_regs_ever_live_p (DST))
1241
1242 /* Specify the cost of a branch insn; roughly the number of extra insns that
1243    should be added to avoid a branch.
1244
1245    Set this to 3 on the RS/6000 since that is roughly the average cost of an
1246    unscheduled conditional branch.  */
1247
1248 #define BRANCH_COST(speed_p, predictable_p) 3
1249
1250 /* Override BRANCH_COST heuristic which empirically produces worse
1251    performance for removing short circuiting from the logical ops.  */
1252
1253 #define LOGICAL_OP_NON_SHORT_CIRCUIT 0
1254
1255 /* Specify the registers used for certain standard purposes.
1256    The values of these macros are register numbers.  */
1257
1258 /* RS/6000 pc isn't overloaded on a register that the compiler knows about.  */
1259 /* #define PC_REGNUM  */
1260
1261 /* Register to use for pushing function arguments.  */
1262 #define STACK_POINTER_REGNUM 1
1263
1264 /* Base register for access to local variables of the function.  */
1265 #define HARD_FRAME_POINTER_REGNUM 31
1266
1267 /* Base register for access to local variables of the function.  */
1268 #define FRAME_POINTER_REGNUM 111
1269
1270 /* Base register for access to arguments of the function.  */
1271 #define ARG_POINTER_REGNUM 67
1272
1273 /* Place to put static chain when calling a function that requires it.  */
1274 #define STATIC_CHAIN_REGNUM 11
1275
1276 /* Base register for access to thread local storage variables.  */
1277 #define TLS_REGNUM ((TARGET_64BIT) ? 13 : 2)
1278
1279 \f
1280 /* Define the classes of registers for register constraints in the
1281    machine description.  Also define ranges of constants.
1282
1283    One of the classes must always be named ALL_REGS and include all hard regs.
1284    If there is more than one class, another class must be named NO_REGS
1285    and contain no registers.
1286
1287    The name GENERAL_REGS must be the name of a class (or an alias for
1288    another name such as ALL_REGS).  This is the class of registers
1289    that is allowed by "g" or "r" in a register constraint.
1290    Also, registers outside this class are allocated only when
1291    instructions express preferences for them.
1292
1293    The classes must be numbered in nondecreasing order; that is,
1294    a larger-numbered class must never be contained completely
1295    in a smaller-numbered class.
1296
1297    For any two classes, it is very desirable that there be another
1298    class that represents their union.  */
1299
1300 /* The RS/6000 has three types of registers, fixed-point, floating-point, and
1301    condition registers, plus three special registers, CTR, and the link
1302    register.  AltiVec adds a vector register class.  VSX registers overlap the
1303    FPR registers and the Altivec registers.
1304
1305    However, r0 is special in that it cannot be used as a base register.
1306    So make a class for registers valid as base registers.
1307
1308    Also, cr0 is the only condition code register that can be used in
1309    arithmetic insns, so make a separate class for it.  */
1310
1311 enum reg_class
1312 {
1313   NO_REGS,
1314   BASE_REGS,
1315   GENERAL_REGS,
1316   FLOAT_REGS,
1317   ALTIVEC_REGS,
1318   VSX_REGS,
1319   VRSAVE_REGS,
1320   VSCR_REGS,
1321   SPR_REGS,
1322   NON_SPECIAL_REGS,
1323   LINK_REGS,
1324   CTR_REGS,
1325   LINK_OR_CTR_REGS,
1326   SPECIAL_REGS,
1327   SPEC_OR_GEN_REGS,
1328   CR0_REGS,
1329   CR_REGS,
1330   NON_FLOAT_REGS,
1331   CA_REGS,
1332   ALL_REGS,
1333   LIM_REG_CLASSES
1334 };
1335
1336 #define N_REG_CLASSES (int) LIM_REG_CLASSES
1337
1338 /* Give names of register classes as strings for dump file.  */
1339
1340 #define REG_CLASS_NAMES                                                 \
1341 {                                                                       \
1342   "NO_REGS",                                                            \
1343   "BASE_REGS",                                                          \
1344   "GENERAL_REGS",                                                       \
1345   "FLOAT_REGS",                                                         \
1346   "ALTIVEC_REGS",                                                       \
1347   "VSX_REGS",                                                           \
1348   "VRSAVE_REGS",                                                        \
1349   "VSCR_REGS",                                                          \
1350   "SPR_REGS",                                                           \
1351   "NON_SPECIAL_REGS",                                                   \
1352   "LINK_REGS",                                                          \
1353   "CTR_REGS",                                                           \
1354   "LINK_OR_CTR_REGS",                                                   \
1355   "SPECIAL_REGS",                                                       \
1356   "SPEC_OR_GEN_REGS",                                                   \
1357   "CR0_REGS",                                                           \
1358   "CR_REGS",                                                            \
1359   "NON_FLOAT_REGS",                                                     \
1360   "CA_REGS",                                                            \
1361   "ALL_REGS"                                                            \
1362 }
1363
1364 /* Define which registers fit in which classes.
1365    This is an initializer for a vector of HARD_REG_SET
1366    of length N_REG_CLASSES.  */
1367
1368 #define REG_CLASS_CONTENTS                                              \
1369 {                                                                       \
1370   /* NO_REGS.  */                                                       \
1371   { 0x00000000, 0x00000000, 0x00000000, 0x00000000 },                   \
1372   /* BASE_REGS.  */                                                     \
1373   { 0xfffffffe, 0x00000000, 0x00000008, 0x00008000 },                   \
1374   /* GENERAL_REGS.  */                                                  \
1375   { 0xffffffff, 0x00000000, 0x00000008, 0x00008000 },                   \
1376   /* FLOAT_REGS.  */                                                    \
1377   { 0x00000000, 0xffffffff, 0x00000000, 0x00000000 },                   \
1378   /* ALTIVEC_REGS.  */                                                  \
1379   { 0x00000000, 0x00000000, 0xffffe000, 0x00001fff },                   \
1380   /* VSX_REGS.  */                                                      \
1381   { 0x00000000, 0xffffffff, 0xffffe000, 0x00001fff },                   \
1382   /* VRSAVE_REGS.  */                                                   \
1383   { 0x00000000, 0x00000000, 0x00000000, 0x00002000 },                   \
1384   /* VSCR_REGS.  */                                                     \
1385   { 0x00000000, 0x00000000, 0x00000000, 0x00004000 },                   \
1386   /* SPR_REGS.  */                                                      \
1387   { 0x00000000, 0x00000000, 0x00000000, 0x00010000 },                   \
1388   /* NON_SPECIAL_REGS.  */                                              \
1389   { 0xffffffff, 0xffffffff, 0x00000008, 0x00008000 },                   \
1390   /* LINK_REGS.  */                                                     \
1391   { 0x00000000, 0x00000000, 0x00000002, 0x00000000 },                   \
1392   /* CTR_REGS.  */                                                      \
1393   { 0x00000000, 0x00000000, 0x00000004, 0x00000000 },                   \
1394   /* LINK_OR_CTR_REGS.  */                                              \
1395   { 0x00000000, 0x00000000, 0x00000006, 0x00000000 },                   \
1396   /* SPECIAL_REGS.  */                                                  \
1397   { 0x00000000, 0x00000000, 0x00000006, 0x00002000 },                   \
1398   /* SPEC_OR_GEN_REGS.  */                                              \
1399   { 0xffffffff, 0x00000000, 0x0000000e, 0x0000a000 },                   \
1400   /* CR0_REGS.  */                                                      \
1401   { 0x00000000, 0x00000000, 0x00000010, 0x00000000 },                   \
1402   /* CR_REGS.  */                                                       \
1403   { 0x00000000, 0x00000000, 0x00000ff0, 0x00000000 },                   \
1404   /* NON_FLOAT_REGS.  */                                                \
1405   { 0xffffffff, 0x00000000, 0x00000ffe, 0x00008000 },                   \
1406   /* CA_REGS.  */                                                       \
1407   { 0x00000000, 0x00000000, 0x00001000, 0x00000000 },                   \
1408   /* ALL_REGS.  */                                                      \
1409   { 0xffffffff, 0xffffffff, 0xfffffffe, 0x0001ffff }                    \
1410 }
1411
1412 /* The same information, inverted:
1413    Return the class number of the smallest class containing
1414    reg number REGNO.  This could be a conditional expression
1415    or could index an array.  */
1416
1417 extern enum reg_class rs6000_regno_regclass[FIRST_PSEUDO_REGISTER];
1418
1419 #define REGNO_REG_CLASS(REGNO)                                          \
1420   (gcc_checking_assert (IN_RANGE ((REGNO), 0, FIRST_PSEUDO_REGISTER-1)),\
1421    rs6000_regno_regclass[(REGNO)])
1422
1423 /* Register classes for various constraints that are based on the target
1424    switches.  */
1425 enum r6000_reg_class_enum {
1426   RS6000_CONSTRAINT_d,          /* fpr registers for double values */
1427   RS6000_CONSTRAINT_f,          /* fpr registers for single values */
1428   RS6000_CONSTRAINT_v,          /* Altivec registers */
1429   RS6000_CONSTRAINT_wa,         /* Any VSX register */
1430   RS6000_CONSTRAINT_wb,         /* Altivec register if ISA 3.0 vector. */
1431   RS6000_CONSTRAINT_wd,         /* VSX register for V2DF */
1432   RS6000_CONSTRAINT_we,         /* VSX register if ISA 3.0 vector. */
1433   RS6000_CONSTRAINT_wf,         /* VSX register for V4SF */
1434   RS6000_CONSTRAINT_wg,         /* FPR register for -mmfpgpr */
1435   RS6000_CONSTRAINT_wh,         /* FPR register for direct moves.  */
1436   RS6000_CONSTRAINT_wi,         /* FPR/VSX register to hold DImode */
1437   RS6000_CONSTRAINT_wj,         /* FPR/VSX register for DImode direct moves. */
1438   RS6000_CONSTRAINT_wk,         /* FPR/VSX register for DFmode direct moves. */
1439   RS6000_CONSTRAINT_wl,         /* FPR register for LFIWAX */
1440   RS6000_CONSTRAINT_wm,         /* VSX register for direct move */
1441   RS6000_CONSTRAINT_wo,         /* VSX register for power9 vector.  */
1442   RS6000_CONSTRAINT_wp,         /* VSX reg for IEEE 128-bit fp TFmode. */
1443   RS6000_CONSTRAINT_wq,         /* VSX reg for IEEE 128-bit fp KFmode.  */
1444   RS6000_CONSTRAINT_wr,         /* GPR register if 64-bit  */
1445   RS6000_CONSTRAINT_ws,         /* VSX register for DF */
1446   RS6000_CONSTRAINT_wt,         /* VSX register for TImode */
1447   RS6000_CONSTRAINT_wu,         /* Altivec register for float load/stores.  */
1448   RS6000_CONSTRAINT_wv,         /* Altivec register for double load/stores.  */
1449   RS6000_CONSTRAINT_ww,         /* FP or VSX register for vsx float ops.  */
1450   RS6000_CONSTRAINT_wx,         /* FPR register for STFIWX */
1451   RS6000_CONSTRAINT_wy,         /* VSX register for SF */
1452   RS6000_CONSTRAINT_wz,         /* FPR register for LFIWZX */
1453   RS6000_CONSTRAINT_wA,         /* BASE_REGS if 64-bit.  */
1454   RS6000_CONSTRAINT_wH,         /* Altivec register for 32-bit integers.  */
1455   RS6000_CONSTRAINT_wI,         /* VSX register for 32-bit integers.  */
1456   RS6000_CONSTRAINT_wJ,         /* VSX register for 8/16-bit integers.  */
1457   RS6000_CONSTRAINT_wK,         /* Altivec register for 16/32-bit integers.  */
1458   RS6000_CONSTRAINT_MAX
1459 };
1460
1461 extern enum reg_class rs6000_constraints[RS6000_CONSTRAINT_MAX];
1462
1463 /* The class value for index registers, and the one for base regs.  */
1464 #define INDEX_REG_CLASS GENERAL_REGS
1465 #define BASE_REG_CLASS BASE_REGS
1466
1467 /* Return whether a given register class can hold VSX objects.  */
1468 #define VSX_REG_CLASS_P(CLASS)                  \
1469   ((CLASS) == VSX_REGS || (CLASS) == FLOAT_REGS || (CLASS) == ALTIVEC_REGS)
1470
1471 /* Return whether a given register class targets general purpose registers.  */
1472 #define GPR_REG_CLASS_P(CLASS) ((CLASS) == GENERAL_REGS || (CLASS) == BASE_REGS)
1473
1474 /* Given an rtx X being reloaded into a reg required to be
1475    in class CLASS, return the class of reg to actually use.
1476    In general this is just CLASS; but on some machines
1477    in some cases it is preferable to use a more restrictive class.
1478
1479    On the RS/6000, we have to return NO_REGS when we want to reload a
1480    floating-point CONST_DOUBLE to force it to be copied to memory.
1481
1482    We also don't want to reload integer values into floating-point
1483    registers if we can at all help it.  In fact, this can
1484    cause reload to die, if it tries to generate a reload of CTR
1485    into a FP register and discovers it doesn't have the memory location
1486    required.
1487
1488    ??? Would it be a good idea to have reload do the converse, that is
1489    try to reload floating modes into FP registers if possible?
1490  */
1491
1492 #define PREFERRED_RELOAD_CLASS(X,CLASS)                 \
1493   rs6000_preferred_reload_class_ptr (X, CLASS)
1494
1495 /* Return the register class of a scratch register needed to copy IN into
1496    or out of a register in CLASS in MODE.  If it can be done directly,
1497    NO_REGS is returned.  */
1498
1499 #define SECONDARY_RELOAD_CLASS(CLASS,MODE,IN) \
1500   rs6000_secondary_reload_class_ptr (CLASS, MODE, IN)
1501
1502 /* Return the maximum number of consecutive registers
1503    needed to represent mode MODE in a register of class CLASS.
1504
1505    On RS/6000, this is the size of MODE in words, except in the FP regs, where
1506    a single reg is enough for two words, unless we have VSX, where the FP
1507    registers can hold 128 bits.  */
1508 #define CLASS_MAX_NREGS(CLASS, MODE) rs6000_class_max_nregs[(MODE)][(CLASS)]
1509
1510 /* Stack layout; function entry, exit and calling.  */
1511
1512 /* Define this if pushing a word on the stack
1513    makes the stack pointer a smaller address.  */
1514 #define STACK_GROWS_DOWNWARD 1
1515
1516 /* Offsets recorded in opcodes are a multiple of this alignment factor.  */
1517 #define DWARF_CIE_DATA_ALIGNMENT (-((int) (TARGET_32BIT ? 4 : 8)))
1518
1519 /* Define this to nonzero if the nominal address of the stack frame
1520    is at the high-address end of the local variables;
1521    that is, each additional local variable allocated
1522    goes at a more negative offset in the frame.
1523
1524    On the RS/6000, we grow upwards, from the area after the outgoing
1525    arguments.  */
1526 #define FRAME_GROWS_DOWNWARD (flag_stack_protect != 0                   \
1527                               || (flag_sanitize & SANITIZE_ADDRESS) != 0)
1528
1529 /* Size of the fixed area on the stack */
1530 #define RS6000_SAVE_AREA \
1531   ((DEFAULT_ABI == ABI_V4 ? 8 : DEFAULT_ABI == ABI_ELFv2 ? 16 : 24)     \
1532    << (TARGET_64BIT ? 1 : 0))
1533
1534 /* Stack offset for toc save slot.  */
1535 #define RS6000_TOC_SAVE_SLOT \
1536   ((DEFAULT_ABI == ABI_ELFv2 ? 12 : 20) << (TARGET_64BIT ? 1 : 0))
1537
1538 /* Align an address */
1539 #define RS6000_ALIGN(n,a) ROUND_UP ((n), (a))
1540
1541 /* Offset within stack frame to start allocating local variables at.
1542    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1543    first local allocated.  Otherwise, it is the offset to the BEGINNING
1544    of the first local allocated.
1545
1546    On the RS/6000, the frame pointer is the same as the stack pointer,
1547    except for dynamic allocations.  So we start after the fixed area and
1548    outgoing parameter area.
1549
1550    If the function uses dynamic stack space (CALLS_ALLOCA is set), that
1551    space needs to be aligned to STACK_BOUNDARY, i.e. the sum of the
1552    sizes of the fixed area and the parameter area must be a multiple of
1553    STACK_BOUNDARY.  */
1554
1555 #define STARTING_FRAME_OFFSET                                           \
1556   (FRAME_GROWS_DOWNWARD                                                 \
1557    ? 0                                                                  \
1558    : (cfun->calls_alloca                                                \
1559       ? (RS6000_ALIGN (crtl->outgoing_args_size + RS6000_SAVE_AREA,     \
1560                        (TARGET_ALTIVEC || TARGET_VSX) ? 16 : 8 ))       \
1561       : (RS6000_ALIGN (crtl->outgoing_args_size,                        \
1562                        (TARGET_ALTIVEC || TARGET_VSX) ? 16 : 8)         \
1563          + RS6000_SAVE_AREA)))
1564
1565 /* Offset from the stack pointer register to an item dynamically
1566    allocated on the stack, e.g., by `alloca'.
1567
1568    The default value for this macro is `STACK_POINTER_OFFSET' plus the
1569    length of the outgoing arguments.  The default is correct for most
1570    machines.  See `function.c' for details.
1571
1572    This value must be a multiple of STACK_BOUNDARY (hard coded in
1573    `emit-rtl.c').  */
1574 #define STACK_DYNAMIC_OFFSET(FUNDECL)                                   \
1575   RS6000_ALIGN (crtl->outgoing_args_size + STACK_POINTER_OFFSET,        \
1576                 (TARGET_ALTIVEC || TARGET_VSX) ? 16 : 8)
1577
1578 /* If we generate an insn to push BYTES bytes,
1579    this says how many the stack pointer really advances by.
1580    On RS/6000, don't define this because there are no push insns.  */
1581 /*  #define PUSH_ROUNDING(BYTES) */
1582
1583 /* Offset of first parameter from the argument pointer register value.
1584    On the RS/6000, we define the argument pointer to the start of the fixed
1585    area.  */
1586 #define FIRST_PARM_OFFSET(FNDECL) RS6000_SAVE_AREA
1587
1588 /* Offset from the argument pointer register value to the top of
1589    stack.  This is different from FIRST_PARM_OFFSET because of the
1590    register save area.  */
1591 #define ARG_POINTER_CFA_OFFSET(FNDECL) 0
1592
1593 /* Define this if stack space is still allocated for a parameter passed
1594    in a register.  The value is the number of bytes allocated to this
1595    area.  */
1596 #define REG_PARM_STACK_SPACE(FNDECL) \
1597   rs6000_reg_parm_stack_space ((FNDECL), false)
1598
1599 /* Define this macro if space guaranteed when compiling a function body
1600    is different to space required when making a call, a situation that
1601    can arise with K&R style function definitions.  */
1602 #define INCOMING_REG_PARM_STACK_SPACE(FNDECL) \
1603   rs6000_reg_parm_stack_space ((FNDECL), true)
1604
1605 /* Define this if the above stack space is to be considered part of the
1606    space allocated by the caller.  */
1607 #define OUTGOING_REG_PARM_STACK_SPACE(FNTYPE) 1
1608
1609 /* This is the difference between the logical top of stack and the actual sp.
1610
1611    For the RS/6000, sp points past the fixed area.  */
1612 #define STACK_POINTER_OFFSET RS6000_SAVE_AREA
1613
1614 /* Define this if the maximum size of all the outgoing args is to be
1615    accumulated and pushed during the prologue.  The amount can be
1616    found in the variable crtl->outgoing_args_size.  */
1617 #define ACCUMULATE_OUTGOING_ARGS 1
1618
1619 /* Define how to find the value returned by a library function
1620    assuming the value has mode MODE.  */
1621
1622 #define LIBCALL_VALUE(MODE) rs6000_libcall_value ((MODE))
1623
1624 /* DRAFT_V4_STRUCT_RET defaults off.  */
1625 #define DRAFT_V4_STRUCT_RET 0
1626
1627 /* Let TARGET_RETURN_IN_MEMORY control what happens.  */
1628 #define DEFAULT_PCC_STRUCT_RETURN 0
1629
1630 /* Mode of stack savearea.
1631    FUNCTION is VOIDmode because calling convention maintains SP.
1632    BLOCK needs Pmode for SP.
1633    NONLOCAL needs twice Pmode to maintain both backchain and SP.  */
1634 #define STACK_SAVEAREA_MODE(LEVEL)      \
1635   (LEVEL == SAVE_FUNCTION ? VOIDmode    \
1636   : LEVEL == SAVE_NONLOCAL ? (TARGET_32BIT ? DImode : PTImode) : Pmode)
1637
1638 /* Minimum and maximum general purpose registers used to hold arguments.  */
1639 #define GP_ARG_MIN_REG 3
1640 #define GP_ARG_MAX_REG 10
1641 #define GP_ARG_NUM_REG (GP_ARG_MAX_REG - GP_ARG_MIN_REG + 1)
1642
1643 /* Minimum and maximum floating point registers used to hold arguments.  */
1644 #define FP_ARG_MIN_REG 33
1645 #define FP_ARG_AIX_MAX_REG 45
1646 #define FP_ARG_V4_MAX_REG  40
1647 #define FP_ARG_MAX_REG (DEFAULT_ABI == ABI_V4                           \
1648                         ? FP_ARG_V4_MAX_REG : FP_ARG_AIX_MAX_REG)
1649 #define FP_ARG_NUM_REG (FP_ARG_MAX_REG - FP_ARG_MIN_REG + 1)
1650
1651 /* Minimum and maximum AltiVec registers used to hold arguments.  */
1652 #define ALTIVEC_ARG_MIN_REG (FIRST_ALTIVEC_REGNO + 2)
1653 #define ALTIVEC_ARG_MAX_REG (ALTIVEC_ARG_MIN_REG + 11)
1654 #define ALTIVEC_ARG_NUM_REG (ALTIVEC_ARG_MAX_REG - ALTIVEC_ARG_MIN_REG + 1)
1655
1656 /* Maximum number of registers per ELFv2 homogeneous aggregate argument.  */
1657 #define AGGR_ARG_NUM_REG 8
1658
1659 /* Return registers */
1660 #define GP_ARG_RETURN GP_ARG_MIN_REG
1661 #define FP_ARG_RETURN FP_ARG_MIN_REG
1662 #define ALTIVEC_ARG_RETURN (FIRST_ALTIVEC_REGNO + 2)
1663 #define FP_ARG_MAX_RETURN (DEFAULT_ABI != ABI_ELFv2 ? FP_ARG_RETURN     \
1664                            : (FP_ARG_RETURN + AGGR_ARG_NUM_REG - 1))
1665 #define ALTIVEC_ARG_MAX_RETURN (DEFAULT_ABI != ABI_ELFv2                \
1666                                 ? (ALTIVEC_ARG_RETURN                   \
1667                                    + (TARGET_FLOAT128_TYPE ? 1 : 0))    \
1668                                 : (ALTIVEC_ARG_RETURN + AGGR_ARG_NUM_REG - 1))
1669
1670 /* Flags for the call/call_value rtl operations set up by function_arg */
1671 #define CALL_NORMAL             0x00000000      /* no special processing */
1672 /* Bits in 0x00000001 are unused.  */
1673 #define CALL_V4_CLEAR_FP_ARGS   0x00000002      /* V.4, no FP args passed */
1674 #define CALL_V4_SET_FP_ARGS     0x00000004      /* V.4, FP args were passed */
1675 #define CALL_LONG               0x00000008      /* always call indirect */
1676 #define CALL_LIBCALL            0x00000010      /* libcall */
1677
1678 /* We don't have prologue and epilogue functions to save/restore
1679    everything for most ABIs.  */
1680 #define WORLD_SAVE_P(INFO) 0
1681
1682 /* 1 if N is a possible register number for a function value
1683    as seen by the caller.
1684
1685    On RS/6000, this is r3, fp1, and v2 (for AltiVec).  */
1686 #define FUNCTION_VALUE_REGNO_P(N)                                       \
1687   ((N) == GP_ARG_RETURN                                                 \
1688    || (IN_RANGE ((N), FP_ARG_RETURN, FP_ARG_MAX_RETURN)                 \
1689        && TARGET_HARD_FLOAT)                                            \
1690    || (IN_RANGE ((N), ALTIVEC_ARG_RETURN, ALTIVEC_ARG_MAX_RETURN)       \
1691        && TARGET_ALTIVEC && TARGET_ALTIVEC_ABI))
1692
1693 /* 1 if N is a possible register number for function argument passing.
1694    On RS/6000, these are r3-r10 and fp1-fp13.
1695    On AltiVec, v2 - v13 are used for passing vectors.  */
1696 #define FUNCTION_ARG_REGNO_P(N)                                         \
1697   (IN_RANGE ((N), GP_ARG_MIN_REG, GP_ARG_MAX_REG)                       \
1698    || (IN_RANGE ((N), ALTIVEC_ARG_MIN_REG, ALTIVEC_ARG_MAX_REG)         \
1699        && TARGET_ALTIVEC && TARGET_ALTIVEC_ABI)                         \
1700    || (IN_RANGE ((N), FP_ARG_MIN_REG, FP_ARG_MAX_REG)                   \
1701        && TARGET_HARD_FLOAT))
1702 \f
1703 /* Define a data type for recording info about an argument list
1704    during the scan of that argument list.  This data type should
1705    hold all necessary information about the function itself
1706    and about the args processed so far, enough to enable macros
1707    such as FUNCTION_ARG to determine where the next arg should go.
1708
1709    On the RS/6000, this is a structure.  The first element is the number of
1710    total argument words, the second is used to store the next
1711    floating-point register number, and the third says how many more args we
1712    have prototype types for.
1713
1714    For ABI_V4, we treat these slightly differently -- `sysv_gregno' is
1715    the next available GP register, `fregno' is the next available FP
1716    register, and `words' is the number of words used on the stack.
1717
1718    The varargs/stdarg support requires that this structure's size
1719    be a multiple of sizeof(int).  */
1720
1721 typedef struct rs6000_args
1722 {
1723   int words;                    /* # words used for passing GP registers */
1724   int fregno;                   /* next available FP register */
1725   int vregno;                   /* next available AltiVec register */
1726   int nargs_prototype;          /* # args left in the current prototype */
1727   int prototype;                /* Whether a prototype was defined */
1728   int stdarg;                   /* Whether function is a stdarg function.  */
1729   int call_cookie;              /* Do special things for this call */
1730   int sysv_gregno;              /* next available GP register */
1731   int intoffset;                /* running offset in struct (darwin64) */
1732   int use_stack;                /* any part of struct on stack (darwin64) */
1733   int floats_in_gpr;            /* count of SFmode floats taking up
1734                                    GPR space (darwin64) */
1735   int named;                    /* false for varargs params */
1736   int escapes;                  /* if function visible outside tu */
1737   int libcall;                  /* If this is a compiler generated call.  */
1738 } CUMULATIVE_ARGS;
1739
1740 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1741    for a call to a function whose data type is FNTYPE.
1742    For a library call, FNTYPE is 0.  */
1743
1744 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL, N_NAMED_ARGS) \
1745   init_cumulative_args (&CUM, FNTYPE, LIBNAME, FALSE, FALSE, \
1746                         N_NAMED_ARGS, FNDECL, VOIDmode)
1747
1748 /* Similar, but when scanning the definition of a procedure.  We always
1749    set NARGS_PROTOTYPE large so we never return an EXPR_LIST.  */
1750
1751 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM, FNTYPE, LIBNAME) \
1752   init_cumulative_args (&CUM, FNTYPE, LIBNAME, TRUE, FALSE, \
1753                         1000, current_function_decl, VOIDmode)
1754
1755 /* Like INIT_CUMULATIVE_ARGS' but only used for outgoing libcalls.  */
1756
1757 #define INIT_CUMULATIVE_LIBCALL_ARGS(CUM, MODE, LIBNAME) \
1758   init_cumulative_args (&CUM, NULL_TREE, LIBNAME, FALSE, TRUE, \
1759                         0, NULL_TREE, MODE)
1760
1761 #define PAD_VARARGS_DOWN \
1762   (targetm.calls.function_arg_padding (TYPE_MODE (type), type) == PAD_DOWNWARD)
1763
1764 /* Output assembler code to FILE to increment profiler label # LABELNO
1765    for profiling a function entry.  */
1766
1767 #define FUNCTION_PROFILER(FILE, LABELNO)        \
1768   output_function_profiler ((FILE), (LABELNO));
1769
1770 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1771    the stack pointer does not matter. No definition is equivalent to
1772    always zero.
1773
1774    On the RS/6000, this is nonzero because we can restore the stack from
1775    its backpointer, which we maintain.  */
1776 #define EXIT_IGNORE_STACK       1
1777
1778 /* Define this macro as a C expression that is nonzero for registers
1779    that are used by the epilogue or the return' pattern.  The stack
1780    and frame pointer registers are already be assumed to be used as
1781    needed.  */
1782
1783 #define EPILOGUE_USES(REGNO)                                    \
1784   ((reload_completed && (REGNO) == LR_REGNO)                    \
1785    || (TARGET_ALTIVEC && (REGNO) == VRSAVE_REGNO)               \
1786    || (crtl->calls_eh_return                                    \
1787        && TARGET_AIX                                            \
1788        && (REGNO) == 2))
1789
1790 \f
1791 /* Length in units of the trampoline for entering a nested function.  */
1792
1793 #define TRAMPOLINE_SIZE rs6000_trampoline_size ()
1794 \f
1795 /* Definitions for __builtin_return_address and __builtin_frame_address.
1796    __builtin_return_address (0) should give link register (LR_REGNO), enable
1797    this.  */
1798 /* This should be uncommented, so that the link register is used, but
1799    currently this would result in unmatched insns and spilling fixed
1800    registers so we'll leave it for another day.  When these problems are
1801    taken care of one additional fetch will be necessary in RETURN_ADDR_RTX.
1802    (mrs) */
1803 /* #define RETURN_ADDR_IN_PREVIOUS_FRAME */
1804
1805 /* Number of bytes into the frame return addresses can be found.  See
1806    rs6000_stack_info in rs6000.c for more information on how the different
1807    abi's store the return address.  */
1808 #define RETURN_ADDRESS_OFFSET \
1809   ((DEFAULT_ABI == ABI_V4 ? 4 : 8) << (TARGET_64BIT ? 1 : 0))
1810
1811 /* The current return address is in link register (65).  The return address
1812    of anything farther back is accessed normally at an offset of 8 from the
1813    frame pointer.  */
1814 #define RETURN_ADDR_RTX(COUNT, FRAME)                 \
1815   (rs6000_return_addr (COUNT, FRAME))
1816
1817 \f
1818 /* Definitions for register eliminations.
1819
1820    We have two registers that can be eliminated on the RS/6000.  First, the
1821    frame pointer register can often be eliminated in favor of the stack
1822    pointer register.  Secondly, the argument pointer register can always be
1823    eliminated; it is replaced with either the stack or frame pointer.
1824
1825    In addition, we use the elimination mechanism to see if r30 is needed
1826    Initially we assume that it isn't.  If it is, we spill it.  This is done
1827    by making it an eliminable register.  We replace it with itself so that
1828    if it isn't needed, then existing uses won't be modified.  */
1829
1830 /* This is an array of structures.  Each structure initializes one pair
1831    of eliminable registers.  The "from" register number is given first,
1832    followed by "to".  Eliminations of the same "from" register are listed
1833    in order of preference.  */
1834 #define ELIMINABLE_REGS                                 \
1835 {{ HARD_FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},    \
1836  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},         \
1837  { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},    \
1838  { ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},           \
1839  { ARG_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},      \
1840  { RS6000_PIC_OFFSET_TABLE_REGNUM, RS6000_PIC_OFFSET_TABLE_REGNUM } }
1841
1842 /* Define the offset between two registers, one to be eliminated, and the other
1843    its replacement, at the start of a routine.  */
1844 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1845   ((OFFSET) = rs6000_initial_elimination_offset(FROM, TO))
1846 \f
1847 /* Addressing modes, and classification of registers for them.  */
1848
1849 #define HAVE_PRE_DECREMENT 1
1850 #define HAVE_PRE_INCREMENT 1
1851 #define HAVE_PRE_MODIFY_DISP 1
1852 #define HAVE_PRE_MODIFY_REG 1
1853
1854 /* Macros to check register numbers against specific register classes.  */
1855
1856 /* These assume that REGNO is a hard or pseudo reg number.
1857    They give nonzero only if REGNO is a hard reg of the suitable class
1858    or a pseudo reg currently allocated to a suitable hard reg.
1859    Since they use reg_renumber, they are safe only once reg_renumber
1860    has been allocated, which happens in reginfo.c during register
1861    allocation.  */
1862
1863 #define REGNO_OK_FOR_INDEX_P(REGNO)                             \
1864 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
1865  ? (REGNO) <= 31 || (REGNO) == 67                               \
1866    || (REGNO) == FRAME_POINTER_REGNUM                           \
1867  : (reg_renumber[REGNO] >= 0                                    \
1868     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67  \
1869         || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)))
1870
1871 #define REGNO_OK_FOR_BASE_P(REGNO)                              \
1872 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
1873  ? ((REGNO) > 0 && (REGNO) <= 31) || (REGNO) == 67              \
1874    || (REGNO) == FRAME_POINTER_REGNUM                           \
1875  : (reg_renumber[REGNO] > 0                                     \
1876     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67  \
1877         || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)))
1878
1879 /* Nonzero if X is a hard reg that can be used as an index
1880    or if it is a pseudo reg in the non-strict case.  */
1881 #define INT_REG_OK_FOR_INDEX_P(X, STRICT)                       \
1882   ((!(STRICT) && REGNO (X) >= FIRST_PSEUDO_REGISTER)            \
1883    || REGNO_OK_FOR_INDEX_P (REGNO (X)))
1884
1885 /* Nonzero if X is a hard reg that can be used as a base reg
1886    or if it is a pseudo reg in the non-strict case.  */
1887 #define INT_REG_OK_FOR_BASE_P(X, STRICT)                        \
1888   ((!(STRICT) && REGNO (X) >= FIRST_PSEUDO_REGISTER)            \
1889    || REGNO_OK_FOR_BASE_P (REGNO (X)))
1890
1891 \f
1892 /* Maximum number of registers that can appear in a valid memory address.  */
1893
1894 #define MAX_REGS_PER_ADDRESS 2
1895
1896 /* Recognize any constant value that is a valid address.  */
1897
1898 #define CONSTANT_ADDRESS_P(X)   \
1899   (GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF              \
1900    || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST                \
1901    || GET_CODE (X) == HIGH)
1902
1903 #define EASY_VECTOR_15(n) ((n) >= -16 && (n) <= 15)
1904 #define EASY_VECTOR_15_ADD_SELF(n) (!EASY_VECTOR_15((n))        \
1905                                     && EASY_VECTOR_15((n) >> 1) \
1906                                     && ((n) & 1) == 0)
1907
1908 #define EASY_VECTOR_MSB(n,mode)                                         \
1909   ((((unsigned HOST_WIDE_INT) (n)) & GET_MODE_MASK (mode)) ==           \
1910    ((((unsigned HOST_WIDE_INT)GET_MODE_MASK (mode)) + 1) >> 1))
1911
1912 \f
1913 /* Try a machine-dependent way of reloading an illegitimate address
1914    operand.  If we find one, push the reload and jump to WIN.  This
1915    macro is used in only one place: `find_reloads_address' in reload.c.
1916
1917    Implemented on rs6000 by rs6000_legitimize_reload_address.
1918    Note that (X) is evaluated twice; this is safe in current usage.  */
1919
1920 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)          \
1921 do {                                                                         \
1922   int win;                                                                   \
1923   (X) = rs6000_legitimize_reload_address_ptr ((X), (MODE), (OPNUM),          \
1924                         (int)(TYPE), (IND_LEVELS), &win);                    \
1925   if ( win )                                                                 \
1926     goto WIN;                                                                \
1927 } while (0)
1928
1929 #define FIND_BASE_TERM rs6000_find_base_term
1930 \f
1931 /* The register number of the register used to address a table of
1932    static data addresses in memory.  In some cases this register is
1933    defined by a processor's "application binary interface" (ABI).
1934    When this macro is defined, RTL is generated for this register
1935    once, as with the stack pointer and frame pointer registers.  If
1936    this macro is not defined, it is up to the machine-dependent files
1937    to allocate such a register (if necessary).  */
1938
1939 #define RS6000_PIC_OFFSET_TABLE_REGNUM 30
1940 #define PIC_OFFSET_TABLE_REGNUM \
1941   (TARGET_TOC ? TOC_REGISTER                    \
1942    : flag_pic ? RS6000_PIC_OFFSET_TABLE_REGNUM  \
1943    : INVALID_REGNUM)
1944
1945 #define TOC_REGISTER (TARGET_MINIMAL_TOC ? RS6000_PIC_OFFSET_TABLE_REGNUM : 2)
1946
1947 /* Define this macro if the register defined by
1948    `PIC_OFFSET_TABLE_REGNUM' is clobbered by calls.  Do not define
1949    this macro if `PIC_OFFSET_TABLE_REGNUM' is not defined.  */
1950
1951 /* #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED */
1952
1953 /* A C expression that is nonzero if X is a legitimate immediate
1954    operand on the target machine when generating position independent
1955    code.  You can assume that X satisfies `CONSTANT_P', so you need
1956    not check this.  You can also assume FLAG_PIC is true, so you need
1957    not check it either.  You need not define this macro if all
1958    constants (including `SYMBOL_REF') can be immediate operands when
1959    generating position independent code.  */
1960
1961 /* #define LEGITIMATE_PIC_OPERAND_P (X) */
1962 \f
1963 /* Specify the machine mode that this machine uses
1964    for the index in the tablejump instruction.  */
1965 #define CASE_VECTOR_MODE SImode
1966
1967 /* Define as C expression which evaluates to nonzero if the tablejump
1968    instruction expects the table to contain offsets from the address of the
1969    table.
1970    Do not define this if the table should contain absolute addresses.  */
1971 #define CASE_VECTOR_PC_RELATIVE 1
1972
1973 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1974 #define DEFAULT_SIGNED_CHAR 0
1975
1976 /* An integer expression for the size in bits of the largest integer machine
1977    mode that should actually be used.  */
1978
1979 /* Allow pairs of registers to be used, which is the intent of the default.  */
1980 #define MAX_FIXED_MODE_SIZE GET_MODE_BITSIZE (TARGET_POWERPC64 ? TImode : DImode)
1981
1982 /* Max number of bytes we can move from memory to memory
1983    in one reasonably fast instruction.  */
1984 #define MOVE_MAX (! TARGET_POWERPC64 ? 4 : 8)
1985 #define MAX_MOVE_MAX 8
1986
1987 /* Nonzero if access to memory by bytes is no faster than for words.
1988    Also nonzero if doing byte operations (specifically shifts) in registers
1989    is undesirable.  */
1990 #define SLOW_BYTE_ACCESS 1
1991
1992 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1993    will either zero-extend or sign-extend.  The value of this macro should
1994    be the code that says which one of the two operations is implicitly
1995    done, UNKNOWN if none.  */
1996 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
1997
1998 /* Define if loading short immediate values into registers sign extends.  */
1999 #define SHORT_IMMEDIATES_SIGN_EXTEND 1
2000 \f
2001 /* The cntlzw and cntlzd instructions return 32 and 64 for input of zero.  */
2002 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) \
2003   ((VALUE) = GET_MODE_BITSIZE (MODE), 2)
2004
2005 /* The CTZ patterns that are implemented in terms of CLZ return -1 for input of
2006    zero.  The hardware instructions added in Power9 and the sequences using
2007    popcount return 32 or 64.  */
2008 #define CTZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE)                          \
2009   (TARGET_CTZ || TARGET_POPCNTD                                         \
2010    ? ((VALUE) = GET_MODE_BITSIZE (MODE), 2)                             \
2011    : ((VALUE) = -1, 2))
2012
2013 /* Specify the machine mode that pointers have.
2014    After generation of rtl, the compiler makes no further distinction
2015    between pointers and any other objects of this machine mode.  */
2016 extern scalar_int_mode rs6000_pmode;
2017 #define Pmode rs6000_pmode
2018
2019 /* Supply definition of STACK_SIZE_MODE for allocate_dynamic_stack_space.  */
2020 #define STACK_SIZE_MODE (TARGET_32BIT ? SImode : DImode)
2021
2022 /* Mode of a function address in a call instruction (for indexing purposes).
2023    Doesn't matter on RS/6000.  */
2024 #define FUNCTION_MODE SImode
2025
2026 /* Define this if addresses of constant functions
2027    shouldn't be put through pseudo regs where they can be cse'd.
2028    Desirable on machines where ordinary constants are expensive
2029    but a CALL with constant address is cheap.  */
2030 #define NO_FUNCTION_CSE 1
2031
2032 /* Define this to be nonzero if shift instructions ignore all but the low-order
2033    few bits.
2034
2035    The sle and sre instructions which allow SHIFT_COUNT_TRUNCATED
2036    have been dropped from the PowerPC architecture.  */
2037 #define SHIFT_COUNT_TRUNCATED 0
2038
2039 /* Adjust the length of an INSN.  LENGTH is the currently-computed length and
2040    should be adjusted to reflect any required changes.  This macro is used when
2041    there is some systematic length adjustment required that would be difficult
2042    to express in the length attribute.  */
2043
2044 /* #define ADJUST_INSN_LENGTH(X,LENGTH) */
2045
2046 /* Given a comparison code (EQ, NE, etc.) and the first operand of a
2047    COMPARE, return the mode to be used for the comparison.  For
2048    floating-point, CCFPmode should be used.  CCUNSmode should be used
2049    for unsigned comparisons.  CCEQmode should be used when we are
2050    doing an inequality comparison on the result of a
2051    comparison.  CCmode should be used in all other cases.  */
2052
2053 #define SELECT_CC_MODE(OP,X,Y) \
2054   (SCALAR_FLOAT_MODE_P (GET_MODE (X)) ? CCFPmode        \
2055    : (OP) == GTU || (OP) == LTU || (OP) == GEU || (OP) == LEU ? CCUNSmode \
2056    : (((OP) == EQ || (OP) == NE) && COMPARISON_P (X)                      \
2057       ? CCEQmode : CCmode))
2058
2059 /* Can the condition code MODE be safely reversed?  This is safe in
2060    all cases on this port, because at present it doesn't use the
2061    trapping FP comparisons (fcmpo).  */
2062 #define REVERSIBLE_CC_MODE(MODE) 1
2063
2064 /* Given a condition code and a mode, return the inverse condition.  */
2065 #define REVERSE_CONDITION(CODE, MODE) rs6000_reverse_condition (MODE, CODE)
2066
2067 \f
2068 /* Control the assembler format that we output.  */
2069
2070 /* A C string constant describing how to begin a comment in the target
2071    assembler language.  The compiler assumes that the comment will end at
2072    the end of the line.  */
2073 #define ASM_COMMENT_START " #"
2074
2075 /* Flag to say the TOC is initialized */
2076 extern int toc_initialized;
2077
2078 /* Macro to output a special constant pool entry.  Go to WIN if we output
2079    it.  Otherwise, it is written the usual way.
2080
2081    On the RS/6000, toc entries are handled this way.  */
2082
2083 #define ASM_OUTPUT_SPECIAL_POOL_ENTRY(FILE, X, MODE, ALIGN, LABELNO, WIN) \
2084 { if (ASM_OUTPUT_SPECIAL_POOL_ENTRY_P (X, MODE))                          \
2085     {                                                                     \
2086       output_toc (FILE, X, LABELNO, MODE);                                \
2087       goto WIN;                                                           \
2088     }                                                                     \
2089 }
2090
2091 #ifdef HAVE_GAS_WEAK
2092 #define RS6000_WEAK 1
2093 #else
2094 #define RS6000_WEAK 0
2095 #endif
2096
2097 #if RS6000_WEAK
2098 /* Used in lieu of ASM_WEAKEN_LABEL.  */
2099 #define        ASM_WEAKEN_DECL(FILE, DECL, NAME, VAL) \
2100   rs6000_asm_weaken_decl ((FILE), (DECL), (NAME), (VAL))
2101 #endif
2102
2103 #if HAVE_GAS_WEAKREF
2104 #define ASM_OUTPUT_WEAKREF(FILE, DECL, NAME, VALUE)                     \
2105   do                                                                    \
2106     {                                                                   \
2107       fputs ("\t.weakref\t", (FILE));                                   \
2108       RS6000_OUTPUT_BASENAME ((FILE), (NAME));                          \
2109       fputs (", ", (FILE));                                             \
2110       RS6000_OUTPUT_BASENAME ((FILE), (VALUE));                         \
2111       if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL                   \
2112           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
2113         {                                                               \
2114           fputs ("\n\t.weakref\t.", (FILE));                            \
2115           RS6000_OUTPUT_BASENAME ((FILE), (NAME));                      \
2116           fputs (", .", (FILE));                                        \
2117           RS6000_OUTPUT_BASENAME ((FILE), (VALUE));                     \
2118         }                                                               \
2119       fputc ('\n', (FILE));                                             \
2120     } while (0)
2121 #endif
2122
2123 /* This implements the `alias' attribute.  */
2124 #undef  ASM_OUTPUT_DEF_FROM_DECLS
2125 #define ASM_OUTPUT_DEF_FROM_DECLS(FILE, DECL, TARGET)                   \
2126   do                                                                    \
2127     {                                                                   \
2128       const char *alias = XSTR (XEXP (DECL_RTL (DECL), 0), 0);          \
2129       const char *name = IDENTIFIER_POINTER (TARGET);                   \
2130       if (TREE_CODE (DECL) == FUNCTION_DECL                             \
2131           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
2132         {                                                               \
2133           if (TREE_PUBLIC (DECL))                                       \
2134             {                                                           \
2135               if (!RS6000_WEAK || !DECL_WEAK (DECL))                    \
2136                 {                                                       \
2137                   fputs ("\t.globl\t.", FILE);                          \
2138                   RS6000_OUTPUT_BASENAME (FILE, alias);                 \
2139                   putc ('\n', FILE);                                    \
2140                 }                                                       \
2141             }                                                           \
2142           else if (TARGET_XCOFF)                                        \
2143             {                                                           \
2144               if (!RS6000_WEAK || !DECL_WEAK (DECL))                    \
2145                 {                                                       \
2146                   fputs ("\t.lglobl\t.", FILE);                         \
2147                   RS6000_OUTPUT_BASENAME (FILE, alias);                 \
2148                   putc ('\n', FILE);                                    \
2149                   fputs ("\t.lglobl\t", FILE);                          \
2150                   RS6000_OUTPUT_BASENAME (FILE, alias);                 \
2151                   putc ('\n', FILE);                                    \
2152                 }                                                       \
2153             }                                                           \
2154           fputs ("\t.set\t.", FILE);                                    \
2155           RS6000_OUTPUT_BASENAME (FILE, alias);                         \
2156           fputs (",.", FILE);                                           \
2157           RS6000_OUTPUT_BASENAME (FILE, name);                          \
2158           fputc ('\n', FILE);                                           \
2159         }                                                               \
2160       ASM_OUTPUT_DEF (FILE, alias, name);                               \
2161     }                                                                   \
2162    while (0)
2163
2164 #define TARGET_ASM_FILE_START rs6000_file_start
2165
2166 /* Output to assembler file text saying following lines
2167    may contain character constants, extra white space, comments, etc.  */
2168
2169 #define ASM_APP_ON ""
2170
2171 /* Output to assembler file text saying following lines
2172    no longer contain unusual constructs.  */
2173
2174 #define ASM_APP_OFF ""
2175
2176 /* How to refer to registers in assembler output.
2177    This sequence is indexed by compiler's hard-register-number (see above).  */
2178
2179 extern char rs6000_reg_names[][8];      /* register names (0 vs. %r0).  */
2180
2181 #define REGISTER_NAMES                                                  \
2182 {                                                                       \
2183   &rs6000_reg_names[ 0][0],     /* r0   */                              \
2184   &rs6000_reg_names[ 1][0],     /* r1   */                              \
2185   &rs6000_reg_names[ 2][0],     /* r2   */                              \
2186   &rs6000_reg_names[ 3][0],     /* r3   */                              \
2187   &rs6000_reg_names[ 4][0],     /* r4   */                              \
2188   &rs6000_reg_names[ 5][0],     /* r5   */                              \
2189   &rs6000_reg_names[ 6][0],     /* r6   */                              \
2190   &rs6000_reg_names[ 7][0],     /* r7   */                              \
2191   &rs6000_reg_names[ 8][0],     /* r8   */                              \
2192   &rs6000_reg_names[ 9][0],     /* r9   */                              \
2193   &rs6000_reg_names[10][0],     /* r10  */                              \
2194   &rs6000_reg_names[11][0],     /* r11  */                              \
2195   &rs6000_reg_names[12][0],     /* r12  */                              \
2196   &rs6000_reg_names[13][0],     /* r13  */                              \
2197   &rs6000_reg_names[14][0],     /* r14  */                              \
2198   &rs6000_reg_names[15][0],     /* r15  */                              \
2199   &rs6000_reg_names[16][0],     /* r16  */                              \
2200   &rs6000_reg_names[17][0],     /* r17  */                              \
2201   &rs6000_reg_names[18][0],     /* r18  */                              \
2202   &rs6000_reg_names[19][0],     /* r19  */                              \
2203   &rs6000_reg_names[20][0],     /* r20  */                              \
2204   &rs6000_reg_names[21][0],     /* r21  */                              \
2205   &rs6000_reg_names[22][0],     /* r22  */                              \
2206   &rs6000_reg_names[23][0],     /* r23  */                              \
2207   &rs6000_reg_names[24][0],     /* r24  */                              \
2208   &rs6000_reg_names[25][0],     /* r25  */                              \
2209   &rs6000_reg_names[26][0],     /* r26  */                              \
2210   &rs6000_reg_names[27][0],     /* r27  */                              \
2211   &rs6000_reg_names[28][0],     /* r28  */                              \
2212   &rs6000_reg_names[29][0],     /* r29  */                              \
2213   &rs6000_reg_names[30][0],     /* r30  */                              \
2214   &rs6000_reg_names[31][0],     /* r31  */                              \
2215                                                                         \
2216   &rs6000_reg_names[32][0],     /* fr0  */                              \
2217   &rs6000_reg_names[33][0],     /* fr1  */                              \
2218   &rs6000_reg_names[34][0],     /* fr2  */                              \
2219   &rs6000_reg_names[35][0],     /* fr3  */                              \
2220   &rs6000_reg_names[36][0],     /* fr4  */                              \
2221   &rs6000_reg_names[37][0],     /* fr5  */                              \
2222   &rs6000_reg_names[38][0],     /* fr6  */                              \
2223   &rs6000_reg_names[39][0],     /* fr7  */                              \
2224   &rs6000_reg_names[40][0],     /* fr8  */                              \
2225   &rs6000_reg_names[41][0],     /* fr9  */                              \
2226   &rs6000_reg_names[42][0],     /* fr10 */                              \
2227   &rs6000_reg_names[43][0],     /* fr11 */                              \
2228   &rs6000_reg_names[44][0],     /* fr12 */                              \
2229   &rs6000_reg_names[45][0],     /* fr13 */                              \
2230   &rs6000_reg_names[46][0],     /* fr14 */                              \
2231   &rs6000_reg_names[47][0],     /* fr15 */                              \
2232   &rs6000_reg_names[48][0],     /* fr16 */                              \
2233   &rs6000_reg_names[49][0],     /* fr17 */                              \
2234   &rs6000_reg_names[50][0],     /* fr18 */                              \
2235   &rs6000_reg_names[51][0],     /* fr19 */                              \
2236   &rs6000_reg_names[52][0],     /* fr20 */                              \
2237   &rs6000_reg_names[53][0],     /* fr21 */                              \
2238   &rs6000_reg_names[54][0],     /* fr22 */                              \
2239   &rs6000_reg_names[55][0],     /* fr23 */                              \
2240   &rs6000_reg_names[56][0],     /* fr24 */                              \
2241   &rs6000_reg_names[57][0],     /* fr25 */                              \
2242   &rs6000_reg_names[58][0],     /* fr26 */                              \
2243   &rs6000_reg_names[59][0],     /* fr27 */                              \
2244   &rs6000_reg_names[60][0],     /* fr28 */                              \
2245   &rs6000_reg_names[61][0],     /* fr29 */                              \
2246   &rs6000_reg_names[62][0],     /* fr30 */                              \
2247   &rs6000_reg_names[63][0],     /* fr31 */                              \
2248                                                                         \
2249   &rs6000_reg_names[64][0],     /* was mq  */                           \
2250   &rs6000_reg_names[65][0],     /* lr   */                              \
2251   &rs6000_reg_names[66][0],     /* ctr  */                              \
2252   &rs6000_reg_names[67][0],     /* ap   */                              \
2253                                                                         \
2254   &rs6000_reg_names[68][0],     /* cr0  */                              \
2255   &rs6000_reg_names[69][0],     /* cr1  */                              \
2256   &rs6000_reg_names[70][0],     /* cr2  */                              \
2257   &rs6000_reg_names[71][0],     /* cr3  */                              \
2258   &rs6000_reg_names[72][0],     /* cr4  */                              \
2259   &rs6000_reg_names[73][0],     /* cr5  */                              \
2260   &rs6000_reg_names[74][0],     /* cr6  */                              \
2261   &rs6000_reg_names[75][0],     /* cr7  */                              \
2262                                                                         \
2263   &rs6000_reg_names[76][0],     /* ca  */                               \
2264                                                                         \
2265   &rs6000_reg_names[77][0],     /* v0  */                               \
2266   &rs6000_reg_names[78][0],     /* v1  */                               \
2267   &rs6000_reg_names[79][0],     /* v2  */                               \
2268   &rs6000_reg_names[80][0],     /* v3  */                               \
2269   &rs6000_reg_names[81][0],     /* v4  */                               \
2270   &rs6000_reg_names[82][0],     /* v5  */                               \
2271   &rs6000_reg_names[83][0],     /* v6  */                               \
2272   &rs6000_reg_names[84][0],     /* v7  */                               \
2273   &rs6000_reg_names[85][0],     /* v8  */                               \
2274   &rs6000_reg_names[86][0],     /* v9  */                               \
2275   &rs6000_reg_names[87][0],     /* v10  */                              \
2276   &rs6000_reg_names[88][0],     /* v11  */                              \
2277   &rs6000_reg_names[89][0],     /* v12  */                              \
2278   &rs6000_reg_names[90][0],     /* v13  */                              \
2279   &rs6000_reg_names[91][0],     /* v14  */                              \
2280   &rs6000_reg_names[92][0],     /* v15  */                              \
2281   &rs6000_reg_names[93][0],     /* v16  */                              \
2282   &rs6000_reg_names[94][0],     /* v17  */                              \
2283   &rs6000_reg_names[95][0],     /* v18  */                              \
2284   &rs6000_reg_names[96][0],     /* v19  */                              \
2285   &rs6000_reg_names[97][0],     /* v20  */                              \
2286   &rs6000_reg_names[98][0],     /* v21  */                              \
2287   &rs6000_reg_names[99][0],     /* v22  */                              \
2288   &rs6000_reg_names[100][0],    /* v23  */                              \
2289   &rs6000_reg_names[101][0],    /* v24  */                              \
2290   &rs6000_reg_names[102][0],    /* v25  */                              \
2291   &rs6000_reg_names[103][0],    /* v26  */                              \
2292   &rs6000_reg_names[104][0],    /* v27  */                              \
2293   &rs6000_reg_names[105][0],    /* v28  */                              \
2294   &rs6000_reg_names[106][0],    /* v29  */                              \
2295   &rs6000_reg_names[107][0],    /* v30  */                              \
2296   &rs6000_reg_names[108][0],    /* v31  */                              \
2297   &rs6000_reg_names[109][0],    /* vrsave  */                           \
2298   &rs6000_reg_names[110][0],    /* vscr  */                             \
2299   &rs6000_reg_names[111][0],    /* sfp  */                              \
2300   &rs6000_reg_names[112][0],    /* tfhar  */                            \
2301   &rs6000_reg_names[113][0],    /* tfiar  */                            \
2302   &rs6000_reg_names[114][0],    /* texasr  */                           \
2303 }
2304
2305 /* Table of additional register names to use in user input.  */
2306
2307 #define ADDITIONAL_REGISTER_NAMES \
2308  {{"r0",    0}, {"r1",    1}, {"r2",    2}, {"r3",    3},       \
2309   {"r4",    4}, {"r5",    5}, {"r6",    6}, {"r7",    7},       \
2310   {"r8",    8}, {"r9",    9}, {"r10",  10}, {"r11",  11},       \
2311   {"r12",  12}, {"r13",  13}, {"r14",  14}, {"r15",  15},       \
2312   {"r16",  16}, {"r17",  17}, {"r18",  18}, {"r19",  19},       \
2313   {"r20",  20}, {"r21",  21}, {"r22",  22}, {"r23",  23},       \
2314   {"r24",  24}, {"r25",  25}, {"r26",  26}, {"r27",  27},       \
2315   {"r28",  28}, {"r29",  29}, {"r30",  30}, {"r31",  31},       \
2316   {"fr0",  32}, {"fr1",  33}, {"fr2",  34}, {"fr3",  35},       \
2317   {"fr4",  36}, {"fr5",  37}, {"fr6",  38}, {"fr7",  39},       \
2318   {"fr8",  40}, {"fr9",  41}, {"fr10", 42}, {"fr11", 43},       \
2319   {"fr12", 44}, {"fr13", 45}, {"fr14", 46}, {"fr15", 47},       \
2320   {"fr16", 48}, {"fr17", 49}, {"fr18", 50}, {"fr19", 51},       \
2321   {"fr20", 52}, {"fr21", 53}, {"fr22", 54}, {"fr23", 55},       \
2322   {"fr24", 56}, {"fr25", 57}, {"fr26", 58}, {"fr27", 59},       \
2323   {"fr28", 60}, {"fr29", 61}, {"fr30", 62}, {"fr31", 63},       \
2324   {"v0",   77}, {"v1",   78}, {"v2",   79}, {"v3",   80},       \
2325   {"v4",   81}, {"v5",   82}, {"v6",   83}, {"v7",   84},       \
2326   {"v8",   85}, {"v9",   86}, {"v10",  87}, {"v11",  88},       \
2327   {"v12",  89}, {"v13",  90}, {"v14",  91}, {"v15",  92},       \
2328   {"v16",  93}, {"v17",  94}, {"v18",  95}, {"v19",  96},       \
2329   {"v20",  97}, {"v21",  98}, {"v22",  99}, {"v23",  100},      \
2330   {"v24",  101},{"v25",  102},{"v26",  103},{"v27",  104},      \
2331   {"v28",  105},{"v29",  106},{"v30",  107},{"v31",  108},      \
2332   {"vrsave", 109}, {"vscr", 110},                               \
2333   /* no additional names for: lr, ctr, ap */                    \
2334   {"cr0",  68}, {"cr1",  69}, {"cr2",  70}, {"cr3",  71},       \
2335   {"cr4",  72}, {"cr5",  73}, {"cr6",  74}, {"cr7",  75},       \
2336   {"cc",   68}, {"sp",    1}, {"toc",   2},                     \
2337   /* CA is only part of XER, but we do not model the other parts (yet).  */ \
2338   {"xer",  76},                                                 \
2339   /* VSX registers overlaid on top of FR, Altivec registers */  \
2340   {"vs0",  32}, {"vs1",  33}, {"vs2",  34}, {"vs3",  35},       \
2341   {"vs4",  36}, {"vs5",  37}, {"vs6",  38}, {"vs7",  39},       \
2342   {"vs8",  40}, {"vs9",  41}, {"vs10", 42}, {"vs11", 43},       \
2343   {"vs12", 44}, {"vs13", 45}, {"vs14", 46}, {"vs15", 47},       \
2344   {"vs16", 48}, {"vs17", 49}, {"vs18", 50}, {"vs19", 51},       \
2345   {"vs20", 52}, {"vs21", 53}, {"vs22", 54}, {"vs23", 55},       \
2346   {"vs24", 56}, {"vs25", 57}, {"vs26", 58}, {"vs27", 59},       \
2347   {"vs28", 60}, {"vs29", 61}, {"vs30", 62}, {"vs31", 63},       \
2348   {"vs32", 77}, {"vs33", 78}, {"vs34", 79}, {"vs35", 80},       \
2349   {"vs36", 81}, {"vs37", 82}, {"vs38", 83}, {"vs39", 84},       \
2350   {"vs40", 85}, {"vs41", 86}, {"vs42", 87}, {"vs43", 88},       \
2351   {"vs44", 89}, {"vs45", 90}, {"vs46", 91}, {"vs47", 92},       \
2352   {"vs48", 93}, {"vs49", 94}, {"vs50", 95}, {"vs51", 96},       \
2353   {"vs52", 97}, {"vs53", 98}, {"vs54", 99}, {"vs55", 100},      \
2354   {"vs56", 101},{"vs57", 102},{"vs58", 103},{"vs59", 104},      \
2355   {"vs60", 105},{"vs61", 106},{"vs62", 107},{"vs63", 108},      \
2356   /* Transactional Memory Facility (HTM) Registers.  */         \
2357   {"tfhar",  112}, {"tfiar",  113}, {"texasr",  114},           \
2358 }
2359
2360 /* This is how to output an element of a case-vector that is relative.  */
2361
2362 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2363   do { char buf[100];                                   \
2364        fputs ("\t.long ", FILE);                        \
2365        ASM_GENERATE_INTERNAL_LABEL (buf, "L", VALUE);   \
2366        assemble_name (FILE, buf);                       \
2367        putc ('-', FILE);                                \
2368        ASM_GENERATE_INTERNAL_LABEL (buf, "L", REL);     \
2369        assemble_name (FILE, buf);                       \
2370        putc ('\n', FILE);                               \
2371      } while (0)
2372
2373 /* This is how to output an assembler line
2374    that says to advance the location counter
2375    to a multiple of 2**LOG bytes.  */
2376
2377 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2378   if ((LOG) != 0)                       \
2379     fprintf (FILE, "\t.align %d\n", (LOG))
2380
2381 /* How to align the given loop. */
2382 #define LOOP_ALIGN(LABEL)  rs6000_loop_align(LABEL)
2383
2384 /* Alignment guaranteed by __builtin_malloc.  */
2385 /* FIXME:  128-bit alignment is guaranteed by glibc for TARGET_64BIT.
2386    However, specifying the stronger guarantee currently leads to
2387    a regression in SPEC CPU2006 437.leslie3d.  The stronger
2388    guarantee should be implemented here once that's fixed.  */
2389 #define MALLOC_ABI_ALIGNMENT (64)
2390
2391 /* Pick up the return address upon entry to a procedure. Used for
2392    dwarf2 unwind information.  This also enables the table driven
2393    mechanism.  */
2394
2395 #define INCOMING_RETURN_ADDR_RTX   gen_rtx_REG (Pmode, LR_REGNO)
2396 #define DWARF_FRAME_RETURN_COLUMN  DWARF_FRAME_REGNUM (LR_REGNO)
2397
2398 /* Describe how we implement __builtin_eh_return.  */
2399 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 3 : INVALID_REGNUM)
2400 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 10)
2401
2402 /* Print operand X (an rtx) in assembler syntax to file FILE.
2403    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2404    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2405
2406 #define PRINT_OPERAND(FILE, X, CODE)  print_operand (FILE, X, CODE)
2407
2408 /* Define which CODE values are valid.  */
2409
2410 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)  ((CODE) == '&')
2411
2412 /* Print a memory address as an operand to reference that memory location.  */
2413
2414 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
2415
2416 /* For switching between functions with different target attributes.  */
2417 #define SWITCHABLE_TARGET 1
2418
2419 /* uncomment for disabling the corresponding default options */
2420 /* #define  MACHINE_no_sched_interblock */
2421 /* #define  MACHINE_no_sched_speculative */
2422 /* #define  MACHINE_no_sched_speculative_load */
2423
2424 /* General flags.  */
2425 extern int frame_pointer_needed;
2426
2427 /* Classification of the builtin functions as to which switches enable the
2428    builtin, and what attributes it should have.  We used to use the target
2429    flags macros, but we've run out of bits, so we now map the options into new
2430    settings used here.  */
2431
2432 /* Builtin attributes.  */
2433 #define RS6000_BTC_SPECIAL      0x00000000      /* Special function.  */
2434 #define RS6000_BTC_UNARY        0x00000001      /* normal unary function.  */
2435 #define RS6000_BTC_BINARY       0x00000002      /* normal binary function.  */
2436 #define RS6000_BTC_TERNARY      0x00000003      /* normal ternary function.  */
2437 #define RS6000_BTC_PREDICATE    0x00000004      /* predicate function.  */
2438 #define RS6000_BTC_ABS          0x00000005      /* Altivec/VSX ABS function.  */
2439 #define RS6000_BTC_DST          0x00000007      /* Altivec DST function.  */
2440 #define RS6000_BTC_TYPE_MASK    0x0000000f      /* Mask to isolate types */
2441
2442 #define RS6000_BTC_MISC         0x00000000      /* No special attributes.  */
2443 #define RS6000_BTC_CONST        0x00000100      /* Neither uses, nor
2444                                                    modifies global state.  */
2445 #define RS6000_BTC_PURE         0x00000200      /* reads global
2446                                                    state/mem and does
2447                                                    not modify global state.  */
2448 #define RS6000_BTC_FP           0x00000400      /* depends on rounding mode.  */
2449 #define RS6000_BTC_ATTR_MASK    0x00000700      /* Mask of the attributes.  */
2450
2451 /* Miscellaneous information.  */
2452 #define RS6000_BTC_SPR          0x01000000      /* function references SPRs.  */
2453 #define RS6000_BTC_VOID         0x02000000      /* function has no return value.  */
2454 #define RS6000_BTC_CR           0x04000000      /* function references a CR.  */
2455 #define RS6000_BTC_OVERLOADED   0x08000000      /* function is overloaded.  */
2456 #define RS6000_BTC_MISC_MASK    0x1f000000      /* Mask of the misc info.  */
2457
2458 /* Convenience macros to document the instruction type.  */
2459 #define RS6000_BTC_MEM          RS6000_BTC_MISC /* load/store touches mem.  */
2460 #define RS6000_BTC_SAT          RS6000_BTC_MISC /* saturate sets VSCR.  */
2461
2462 /* Builtin targets.  For now, we reuse the masks for those options that are in
2463    target flags, and pick two random bits for paired and ldbl128, which
2464    aren't in target_flags.  */
2465 #define RS6000_BTM_ALWAYS       0               /* Always enabled.  */
2466 #define RS6000_BTM_ALTIVEC      MASK_ALTIVEC    /* VMX/altivec vectors.  */
2467 #define RS6000_BTM_CMPB         MASK_CMPB       /* ISA 2.05: compare bytes.  */
2468 #define RS6000_BTM_VSX          MASK_VSX        /* VSX (vector/scalar).  */
2469 #define RS6000_BTM_P8_VECTOR    MASK_P8_VECTOR  /* ISA 2.07 vector.  */
2470 #define RS6000_BTM_P9_VECTOR    MASK_P9_VECTOR  /* ISA 3.0 vector.  */
2471 #define RS6000_BTM_P9_MISC      MASK_P9_MISC    /* ISA 3.0 misc. non-vector */
2472 #define RS6000_BTM_CRYPTO       MASK_CRYPTO     /* crypto funcs.  */
2473 #define RS6000_BTM_HTM          MASK_HTM        /* hardware TM funcs.  */
2474 #define RS6000_BTM_PAIRED       MASK_MULHW      /* 750CL paired insns.  */
2475 #define RS6000_BTM_FRE          MASK_POPCNTB    /* FRE instruction.  */
2476 #define RS6000_BTM_FRES         MASK_PPC_GFXOPT /* FRES instruction.  */
2477 #define RS6000_BTM_FRSQRTE      MASK_PPC_GFXOPT /* FRSQRTE instruction.  */
2478 #define RS6000_BTM_FRSQRTES     MASK_POPCNTB    /* FRSQRTES instruction.  */
2479 #define RS6000_BTM_POPCNTD      MASK_POPCNTD    /* Target supports ISA 2.06.  */
2480 #define RS6000_BTM_CELL         MASK_FPRND      /* Target is cell powerpc.  */
2481 #define RS6000_BTM_DFP          MASK_DFP        /* Decimal floating point.  */
2482 #define RS6000_BTM_HARD_FLOAT   MASK_SOFT_FLOAT /* Hardware floating point.  */
2483 #define RS6000_BTM_LDBL128      MASK_MULTIPLE   /* 128-bit long double.  */
2484 #define RS6000_BTM_64BIT        MASK_64BIT      /* 64-bit addressing.  */
2485 #define RS6000_BTM_FLOAT128     MASK_FLOAT128_KEYWORD /* IEEE 128-bit float.  */
2486 #define RS6000_BTM_FLOAT128_HW  MASK_FLOAT128_HW /* IEEE 128-bit float h/w.  */
2487
2488 #define RS6000_BTM_COMMON       (RS6000_BTM_ALTIVEC                     \
2489                                  | RS6000_BTM_VSX                       \
2490                                  | RS6000_BTM_P8_VECTOR                 \
2491                                  | RS6000_BTM_P9_VECTOR                 \
2492                                  | RS6000_BTM_P9_MISC                   \
2493                                  | RS6000_BTM_MODULO                    \
2494                                  | RS6000_BTM_CRYPTO                    \
2495                                  | RS6000_BTM_FRE                       \
2496                                  | RS6000_BTM_FRES                      \
2497                                  | RS6000_BTM_FRSQRTE                   \
2498                                  | RS6000_BTM_FRSQRTES                  \
2499                                  | RS6000_BTM_HTM                       \
2500                                  | RS6000_BTM_POPCNTD                   \
2501                                  | RS6000_BTM_CELL                      \
2502                                  | RS6000_BTM_DFP                       \
2503                                  | RS6000_BTM_HARD_FLOAT                \
2504                                  | RS6000_BTM_LDBL128                   \
2505                                  | RS6000_BTM_FLOAT128                  \
2506                                  | RS6000_BTM_FLOAT128_HW)
2507
2508 /* Define builtin enum index.  */
2509
2510 #undef RS6000_BUILTIN_0
2511 #undef RS6000_BUILTIN_1
2512 #undef RS6000_BUILTIN_2
2513 #undef RS6000_BUILTIN_3
2514 #undef RS6000_BUILTIN_A
2515 #undef RS6000_BUILTIN_D
2516 #undef RS6000_BUILTIN_H
2517 #undef RS6000_BUILTIN_P
2518 #undef RS6000_BUILTIN_Q
2519 #undef RS6000_BUILTIN_X
2520
2521 #define RS6000_BUILTIN_0(ENUM, NAME, MASK, ATTR, ICODE) ENUM,
2522 #define RS6000_BUILTIN_1(ENUM, NAME, MASK, ATTR, ICODE) ENUM,
2523 #define RS6000_BUILTIN_2(ENUM, NAME, MASK, ATTR, ICODE) ENUM,
2524 #define RS6000_BUILTIN_3(ENUM, NAME, MASK, ATTR, ICODE) ENUM,
2525 #define RS6000_BUILTIN_A(ENUM, NAME, MASK, ATTR, ICODE) ENUM,
2526 #define RS6000_BUILTIN_D(ENUM, NAME, MASK, ATTR, ICODE) ENUM,
2527 #define RS6000_BUILTIN_H(ENUM, NAME, MASK, ATTR, ICODE) ENUM,
2528 #define RS6000_BUILTIN_P(ENUM, NAME, MASK, ATTR, ICODE) ENUM,
2529 #define RS6000_BUILTIN_Q(ENUM, NAME, MASK, ATTR, ICODE) ENUM,
2530 #define RS6000_BUILTIN_X(ENUM, NAME, MASK, ATTR, ICODE) ENUM,
2531
2532 enum rs6000_builtins
2533 {
2534 #include "rs6000-builtin.def"
2535
2536   RS6000_BUILTIN_COUNT
2537 };
2538
2539 #undef RS6000_BUILTIN_0
2540 #undef RS6000_BUILTIN_1
2541 #undef RS6000_BUILTIN_2
2542 #undef RS6000_BUILTIN_3
2543 #undef RS6000_BUILTIN_A
2544 #undef RS6000_BUILTIN_D
2545 #undef RS6000_BUILTIN_H
2546 #undef RS6000_BUILTIN_P
2547 #undef RS6000_BUILTIN_Q
2548 #undef RS6000_BUILTIN_X
2549
2550 enum rs6000_builtin_type_index
2551 {
2552   RS6000_BTI_NOT_OPAQUE,
2553   RS6000_BTI_opaque_V2SI,
2554   RS6000_BTI_opaque_V2SF,
2555   RS6000_BTI_opaque_p_V2SI,
2556   RS6000_BTI_opaque_V4SI,
2557   RS6000_BTI_V16QI,
2558   RS6000_BTI_V1TI,
2559   RS6000_BTI_V2SI,
2560   RS6000_BTI_V2SF,
2561   RS6000_BTI_V2DI,
2562   RS6000_BTI_V2DF,
2563   RS6000_BTI_V4HI,
2564   RS6000_BTI_V4SI,
2565   RS6000_BTI_V4SF,
2566   RS6000_BTI_V8HI,
2567   RS6000_BTI_unsigned_V16QI,
2568   RS6000_BTI_unsigned_V1TI,
2569   RS6000_BTI_unsigned_V8HI,
2570   RS6000_BTI_unsigned_V4SI,
2571   RS6000_BTI_unsigned_V2DI,
2572   RS6000_BTI_bool_char,          /* __bool char */
2573   RS6000_BTI_bool_short,         /* __bool short */
2574   RS6000_BTI_bool_int,           /* __bool int */
2575   RS6000_BTI_bool_long,          /* __bool long */
2576   RS6000_BTI_pixel,              /* __pixel */
2577   RS6000_BTI_bool_V16QI,         /* __vector __bool char */
2578   RS6000_BTI_bool_V8HI,          /* __vector __bool short */
2579   RS6000_BTI_bool_V4SI,          /* __vector __bool int */
2580   RS6000_BTI_bool_V2DI,          /* __vector __bool long */
2581   RS6000_BTI_pixel_V8HI,         /* __vector __pixel */
2582   RS6000_BTI_long,               /* long_integer_type_node */
2583   RS6000_BTI_unsigned_long,      /* long_unsigned_type_node */
2584   RS6000_BTI_long_long,          /* long_long_integer_type_node */
2585   RS6000_BTI_unsigned_long_long, /* long_long_unsigned_type_node */
2586   RS6000_BTI_INTQI,              /* intQI_type_node */
2587   RS6000_BTI_UINTQI,             /* unsigned_intQI_type_node */
2588   RS6000_BTI_INTHI,              /* intHI_type_node */
2589   RS6000_BTI_UINTHI,             /* unsigned_intHI_type_node */
2590   RS6000_BTI_INTSI,              /* intSI_type_node */
2591   RS6000_BTI_UINTSI,             /* unsigned_intSI_type_node */
2592   RS6000_BTI_INTDI,              /* intDI_type_node */
2593   RS6000_BTI_UINTDI,             /* unsigned_intDI_type_node */
2594   RS6000_BTI_INTTI,              /* intTI_type_node */
2595   RS6000_BTI_UINTTI,             /* unsigned_intTI_type_node */
2596   RS6000_BTI_float,              /* float_type_node */
2597   RS6000_BTI_double,             /* double_type_node */
2598   RS6000_BTI_long_double,        /* long_double_type_node */
2599   RS6000_BTI_dfloat64,           /* dfloat64_type_node */
2600   RS6000_BTI_dfloat128,          /* dfloat128_type_node */
2601   RS6000_BTI_void,               /* void_type_node */
2602   RS6000_BTI_ieee128_float,      /* ieee 128-bit floating point */
2603   RS6000_BTI_ibm128_float,       /* IBM 128-bit floating point */
2604   RS6000_BTI_const_str,          /* pointer to const char * */
2605   RS6000_BTI_MAX
2606 };
2607
2608
2609 #define opaque_V2SI_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V2SI])
2610 #define opaque_V2SF_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V2SF])
2611 #define opaque_p_V2SI_type_node       (rs6000_builtin_types[RS6000_BTI_opaque_p_V2SI])
2612 #define opaque_V4SI_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V4SI])
2613 #define V16QI_type_node               (rs6000_builtin_types[RS6000_BTI_V16QI])
2614 #define V1TI_type_node                (rs6000_builtin_types[RS6000_BTI_V1TI])
2615 #define V2DI_type_node                (rs6000_builtin_types[RS6000_BTI_V2DI])
2616 #define V2DF_type_node                (rs6000_builtin_types[RS6000_BTI_V2DF])
2617 #define V2SI_type_node                (rs6000_builtin_types[RS6000_BTI_V2SI])
2618 #define V2SF_type_node                (rs6000_builtin_types[RS6000_BTI_V2SF])
2619 #define V4HI_type_node                (rs6000_builtin_types[RS6000_BTI_V4HI])
2620 #define V4SI_type_node                (rs6000_builtin_types[RS6000_BTI_V4SI])
2621 #define V4SF_type_node                (rs6000_builtin_types[RS6000_BTI_V4SF])
2622 #define V8HI_type_node                (rs6000_builtin_types[RS6000_BTI_V8HI])
2623 #define unsigned_V16QI_type_node      (rs6000_builtin_types[RS6000_BTI_unsigned_V16QI])
2624 #define unsigned_V1TI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V1TI])
2625 #define unsigned_V8HI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V8HI])
2626 #define unsigned_V4SI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V4SI])
2627 #define unsigned_V2DI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V2DI])
2628 #define bool_char_type_node           (rs6000_builtin_types[RS6000_BTI_bool_char])
2629 #define bool_short_type_node          (rs6000_builtin_types[RS6000_BTI_bool_short])
2630 #define bool_int_type_node            (rs6000_builtin_types[RS6000_BTI_bool_int])
2631 #define bool_long_type_node           (rs6000_builtin_types[RS6000_BTI_bool_long])
2632 #define pixel_type_node               (rs6000_builtin_types[RS6000_BTI_pixel])
2633 #define bool_V16QI_type_node          (rs6000_builtin_types[RS6000_BTI_bool_V16QI])
2634 #define bool_V8HI_type_node           (rs6000_builtin_types[RS6000_BTI_bool_V8HI])
2635 #define bool_V4SI_type_node           (rs6000_builtin_types[RS6000_BTI_bool_V4SI])
2636 #define bool_V2DI_type_node           (rs6000_builtin_types[RS6000_BTI_bool_V2DI])
2637 #define pixel_V8HI_type_node          (rs6000_builtin_types[RS6000_BTI_pixel_V8HI])
2638
2639 #define long_long_integer_type_internal_node  (rs6000_builtin_types[RS6000_BTI_long_long])
2640 #define long_long_unsigned_type_internal_node (rs6000_builtin_types[RS6000_BTI_unsigned_long_long])
2641 #define long_integer_type_internal_node  (rs6000_builtin_types[RS6000_BTI_long])
2642 #define long_unsigned_type_internal_node (rs6000_builtin_types[RS6000_BTI_unsigned_long])
2643 #define intQI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTQI])
2644 #define uintQI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTQI])
2645 #define intHI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTHI])
2646 #define uintHI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTHI])
2647 #define intSI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTSI])
2648 #define uintSI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTSI])
2649 #define intDI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTDI])
2650 #define uintDI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTDI])
2651 #define intTI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTTI])
2652 #define uintTI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTTI])
2653 #define float_type_internal_node         (rs6000_builtin_types[RS6000_BTI_float])
2654 #define double_type_internal_node        (rs6000_builtin_types[RS6000_BTI_double])
2655 #define long_double_type_internal_node   (rs6000_builtin_types[RS6000_BTI_long_double])
2656 #define dfloat64_type_internal_node      (rs6000_builtin_types[RS6000_BTI_dfloat64])
2657 #define dfloat128_type_internal_node     (rs6000_builtin_types[RS6000_BTI_dfloat128])
2658 #define void_type_internal_node          (rs6000_builtin_types[RS6000_BTI_void])
2659 #define ieee128_float_type_node          (rs6000_builtin_types[RS6000_BTI_ieee128_float])
2660 #define ibm128_float_type_node           (rs6000_builtin_types[RS6000_BTI_ibm128_float])
2661 #define const_str_type_node              (rs6000_builtin_types[RS6000_BTI_const_str])
2662
2663 extern GTY(()) tree rs6000_builtin_types[RS6000_BTI_MAX];
2664 extern GTY(()) tree rs6000_builtin_decls[RS6000_BUILTIN_COUNT];
2665
2666 #define TARGET_SUPPORTS_WIDE_INT 1
2667
2668 #if (GCC_VERSION >= 3000)
2669 #pragma GCC poison TARGET_FLOAT128 OPTION_MASK_FLOAT128 MASK_FLOAT128
2670 #endif