pa.h (MODIFY_TARGET_NAME): Remove.
[platform/upstream/gcc.git] / gcc / config / pa / pa.h
1 /* Definitions of target machine for GNU compiler, for the HP Spectrum.
2    Copyright (C) 1992, 1993, 1994, 1995, 1996, 1997, 1998, 1999, 2000, 2001,
3    2002, 2003, 2004, 2005, 2006, 2007, 2008, 2009, 2010
4    Free Software Foundation, Inc.
5    Contributed by Michael Tiemann (tiemann@cygnus.com) of Cygnus Support
6    and Tim Moore (moore@defmacro.cs.utah.edu) of the Center for
7    Software Science at the University of Utah.
8
9 This file is part of GCC.
10
11 GCC is free software; you can redistribute it and/or modify
12 it under the terms of the GNU General Public License as published by
13 the Free Software Foundation; either version 3, or (at your option)
14 any later version.
15
16 GCC is distributed in the hope that it will be useful,
17 but WITHOUT ANY WARRANTY; without even the implied warranty of
18 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19 GNU General Public License for more details.
20
21 You should have received a copy of the GNU General Public License
22 along with GCC; see the file COPYING3.  If not see
23 <http://www.gnu.org/licenses/>.  */
24
25 /* For long call handling.  */
26 extern unsigned long total_code_bytes;
27
28 /* Which processor to schedule for.  */
29
30 enum processor_type
31 {
32   PROCESSOR_700,
33   PROCESSOR_7100,
34   PROCESSOR_7100LC,
35   PROCESSOR_7200,
36   PROCESSOR_7300,
37   PROCESSOR_8000
38 };
39
40 /* For -mschedule= option.  */
41 extern enum processor_type pa_cpu;
42
43 /* For -munix= option.  */
44 extern int flag_pa_unix;
45
46 #define pa_cpu_attr ((enum attr_cpu)pa_cpu)
47
48 /* Print subsidiary information on the compiler version in use.  */
49
50 #define TARGET_VERSION fputs (" (hppa)", stderr);
51
52 #define TARGET_PA_10 (!TARGET_PA_11 && !TARGET_PA_20)
53
54 /* Generate code for the HPPA 2.0 architecture in 64bit mode.  */
55 #ifndef TARGET_64BIT
56 #define TARGET_64BIT 0
57 #endif
58
59 /* Generate code for ELF32 ABI.  */
60 #ifndef TARGET_ELF32
61 #define TARGET_ELF32 0
62 #endif
63
64 /* Generate code for SOM 32bit ABI.  */
65 #ifndef TARGET_SOM
66 #define TARGET_SOM 0
67 #endif
68
69 /* HP-UX UNIX features.  */
70 #ifndef TARGET_HPUX
71 #define TARGET_HPUX 0
72 #endif
73
74 /* HP-UX 10.10 UNIX 95 features.  */
75 #ifndef TARGET_HPUX_10_10
76 #define TARGET_HPUX_10_10 0
77 #endif
78
79 /* HP-UX 11.* features (11.00, 11.11, 11.23, etc.)  */
80 #ifndef TARGET_HPUX_11
81 #define TARGET_HPUX_11 0
82 #endif
83
84 /* HP-UX 11i multibyte and UNIX 98 extensions.  */
85 #ifndef TARGET_HPUX_11_11
86 #define TARGET_HPUX_11_11 0
87 #endif
88
89 /* The following three defines are potential target switches.  The current
90    defines are optimal given the current capabilities of GAS and GNU ld.  */
91
92 /* Define to a C expression evaluating to true to use long absolute calls.
93    Currently, only the HP assembler and SOM linker support long absolute
94    calls.  They are used only in non-pic code.  */
95 #define TARGET_LONG_ABS_CALL (TARGET_SOM && !TARGET_GAS)
96
97 /* Define to a C expression evaluating to true to use long PIC symbol
98    difference calls.  Long PIC symbol difference calls are only used with
99    the HP assembler and linker.  The HP assembler detects this instruction
100    sequence and treats it as long pc-relative call.  Currently, GAS only
101    allows a difference of two symbols in the same subspace, and it doesn't
102    detect the sequence as a pc-relative call.  */
103 #define TARGET_LONG_PIC_SDIFF_CALL (!TARGET_GAS && TARGET_HPUX)
104
105 /* Define to a C expression evaluating to true to use long PIC
106    pc-relative calls.  Long PIC pc-relative calls are only used with
107    GAS.  Currently, they are usable for calls which bind local to a
108    module but not for external calls.  */
109 #define TARGET_LONG_PIC_PCREL_CALL 0
110
111 /* Define to a C expression evaluating to true to use SOM secondary
112    definition symbols for weak support.  Linker support for secondary
113    definition symbols is buggy prior to HP-UX 11.X.  */
114 #define TARGET_SOM_SDEF 0
115
116 /* Define to a C expression evaluating to true to save the entry value
117    of SP in the current frame marker.  This is normally unnecessary.
118    However, the HP-UX unwind library looks at the SAVE_SP callinfo flag.
119    HP compilers don't use this flag but it is supported by the assembler.
120    We set this flag to indicate that register %r3 has been saved at the
121    start of the frame.  Thus, when the HP unwind library is used, we
122    need to generate additional code to save SP into the frame marker.  */
123 #define TARGET_HPUX_UNWIND_LIBRARY 0
124
125 #ifndef TARGET_DEFAULT
126 #define TARGET_DEFAULT (MASK_GAS | MASK_JUMP_IN_DELAY | MASK_BIG_SWITCH)
127 #endif
128
129 #ifndef TARGET_CPU_DEFAULT
130 #define TARGET_CPU_DEFAULT 0
131 #endif
132
133 #ifndef TARGET_SCHED_DEFAULT
134 #define TARGET_SCHED_DEFAULT PROCESSOR_8000
135 #endif
136
137 /* Support for a compile-time default CPU, et cetera.  The rules are:
138    --with-schedule is ignored if -mschedule is specified.
139    --with-arch is ignored if -march is specified.  */
140 #define OPTION_DEFAULT_SPECS \
141   {"arch", "%{!march=*:-march=%(VALUE)}" }, \
142   {"schedule", "%{!mschedule=*:-mschedule=%(VALUE)}" }
143
144 /* Specify the dialect of assembler to use.  New mnemonics is dialect one
145    and the old mnemonics are dialect zero.  */
146 #define ASSEMBLER_DIALECT (TARGET_PA_20 ? 1 : 0)
147
148 #define OVERRIDE_OPTIONS override_options ()
149
150 /* Override some settings from dbxelf.h.  */
151
152 /* We do not have to be compatible with dbx, so we enable gdb extensions
153    by default.  */
154 #define DEFAULT_GDB_EXTENSIONS 1
155
156 /* This used to be zero (no max length), but big enums and such can
157    cause huge strings which killed gas.
158
159    We also have to avoid lossage in dbxout.c -- it does not compute the
160    string size accurately, so we are real conservative here.  */
161 #undef DBX_CONTIN_LENGTH
162 #define DBX_CONTIN_LENGTH 3000
163
164 /* GDB always assumes the current function's frame begins at the value
165    of the stack pointer upon entry to the current function.  Accessing
166    local variables and parameters passed on the stack is done using the
167    base of the frame + an offset provided by GCC.
168
169    For functions which have frame pointers this method works fine;
170    the (frame pointer) == (stack pointer at function entry) and GCC provides
171    an offset relative to the frame pointer.
172
173    This loses for functions without a frame pointer; GCC provides an offset
174    which is relative to the stack pointer after adjusting for the function's
175    frame size.  GDB would prefer the offset to be relative to the value of
176    the stack pointer at the function's entry.  Yuk!  */
177 #define DEBUGGER_AUTO_OFFSET(X) \
178   ((GET_CODE (X) == PLUS ? INTVAL (XEXP (X, 1)) : 0) \
179     + (frame_pointer_needed ? 0 : compute_frame_size (get_frame_size (), 0)))
180
181 #define DEBUGGER_ARG_OFFSET(OFFSET, X) \
182   ((GET_CODE (X) == PLUS ? OFFSET : 0) \
183     + (frame_pointer_needed ? 0 : compute_frame_size (get_frame_size (), 0)))
184
185 #define TARGET_CPU_CPP_BUILTINS()                               \
186 do {                                                            \
187      builtin_assert("cpu=hppa");                                \
188      builtin_assert("machine=hppa");                            \
189      builtin_define("__hppa");                                  \
190      builtin_define("__hppa__");                                \
191      if (TARGET_PA_20)                                          \
192        builtin_define("_PA_RISC2_0");                           \
193      else if (TARGET_PA_11)                                     \
194        builtin_define("_PA_RISC1_1");                           \
195      else                                                       \
196        builtin_define("_PA_RISC1_0");                           \
197 } while (0)
198
199 /* An old set of OS defines for various BSD-like systems.  */
200 #define TARGET_OS_CPP_BUILTINS()                                \
201   do                                                            \
202     {                                                           \
203         builtin_define_std ("REVARGV");                         \
204         builtin_define_std ("hp800");                           \
205         builtin_define_std ("hp9000");                          \
206         builtin_define_std ("hp9k8");                           \
207         if (!c_dialect_cxx () && !flag_iso)                     \
208           builtin_define ("hppa");                              \
209         builtin_define_std ("spectrum");                        \
210         builtin_define_std ("unix");                            \
211         builtin_assert ("system=bsd");                          \
212         builtin_assert ("system=unix");                         \
213     }                                                           \
214   while (0)
215
216 #define CC1_SPEC "%{pg:} %{p:}"
217
218 #define LINK_SPEC "%{mlinker-opt:-O} %{!shared:-u main} %{shared:-b}"
219
220 /* We don't want -lg.  */
221 #ifndef LIB_SPEC
222 #define LIB_SPEC "%{!p:%{!pg:-lc}}%{p:-lc_p}%{pg:-lc_p}"
223 #endif
224
225 /* Make gcc agree with <machine/ansi.h> */
226
227 #define SIZE_TYPE "unsigned int"
228 #define PTRDIFF_TYPE "int"
229 #define WCHAR_TYPE "unsigned int"
230 #define WCHAR_TYPE_SIZE 32
231
232 /* Show we can debug even without a frame pointer.  */
233 #define CAN_DEBUG_WITHOUT_FP
234 \f
235 /* target machine storage layout */
236 typedef struct GTY(()) machine_function
237 {
238   /* Flag indicating that a .NSUBSPA directive has been output for
239      this function.  */
240   int in_nsubspa;
241 } machine_function;
242
243 /* Define this macro if it is advisable to hold scalars in registers
244    in a wider mode than that declared by the program.  In such cases, 
245    the value is constrained to be within the bounds of the declared
246    type, but kept valid in the wider mode.  The signedness of the
247    extension may differ from that of the type.  */
248
249 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)  \
250   if (GET_MODE_CLASS (MODE) == MODE_INT \
251       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD)         \
252     (MODE) = word_mode;
253
254 /* Define this if most significant bit is lowest numbered
255    in instructions that operate on numbered bit-fields.  */
256 #define BITS_BIG_ENDIAN 1
257
258 /* Define this if most significant byte of a word is the lowest numbered.  */
259 /* That is true on the HP-PA.  */
260 #define BYTES_BIG_ENDIAN 1
261
262 /* Define this if most significant word of a multiword number is lowest
263    numbered.  */
264 #define WORDS_BIG_ENDIAN 1
265
266 #define MAX_BITS_PER_WORD 64
267
268 /* Width of a word, in units (bytes).  */
269 #define UNITS_PER_WORD (TARGET_64BIT ? 8 : 4)
270
271 /* Minimum number of units in a word.  If this is undefined, the default
272    is UNITS_PER_WORD.  Otherwise, it is the constant value that is the
273    smallest value that UNITS_PER_WORD can have at run-time.
274
275    FIXME: This needs to be 4 when TARGET_64BIT is true to suppress the
276    building of various TImode routines in libgcc.  The HP runtime
277    specification doesn't provide the alignment requirements and calling
278    conventions for TImode variables.  */
279 #define MIN_UNITS_PER_WORD 4
280
281 /* The widest floating point format supported by the hardware.  Note that
282    setting this influences some Ada floating point type sizes, currently
283    required for GNAT to operate properly.  */
284 #define WIDEST_HARDWARE_FP_SIZE 64
285
286 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
287 #define PARM_BOUNDARY BITS_PER_WORD
288
289 /* Largest alignment required for any stack parameter, in bits.
290    Don't define this if it is equal to PARM_BOUNDARY */
291 #define MAX_PARM_BOUNDARY BIGGEST_ALIGNMENT
292
293 /* Boundary (in *bits*) on which stack pointer is always aligned;
294    certain optimizations in combine depend on this.
295
296    The HP-UX runtime documents mandate 64-byte and 16-byte alignment for
297    the stack on the 32 and 64-bit ports, respectively.  However, we
298    are only guaranteed that the stack is aligned to BIGGEST_ALIGNMENT
299    in main.  Thus, we treat the former as the preferred alignment.  */
300 #define STACK_BOUNDARY BIGGEST_ALIGNMENT
301 #define PREFERRED_STACK_BOUNDARY (TARGET_64BIT ? 128 : 512)
302
303 /* Allocation boundary (in *bits*) for the code of a function.  */
304 #define FUNCTION_BOUNDARY BITS_PER_WORD
305
306 /* Alignment of field after `int : 0' in a structure.  */
307 #define EMPTY_FIELD_BOUNDARY 32
308
309 /* Every structure's size must be a multiple of this.  */
310 #define STRUCTURE_SIZE_BOUNDARY 8
311
312 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
313 #define PCC_BITFIELD_TYPE_MATTERS 1
314
315 /* No data type wants to be aligned rounder than this.  */
316 #define BIGGEST_ALIGNMENT (2 * BITS_PER_WORD)
317
318 /* Get around hp-ux assembler bug, and make strcpy of constants fast.  */
319 #define CONSTANT_ALIGNMENT(CODE, TYPEALIGN) \
320   ((TYPEALIGN) < 32 ? 32 : (TYPEALIGN))
321
322 /* Make arrays of chars word-aligned for the same reasons.  */
323 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
324   (TREE_CODE (TYPE) == ARRAY_TYPE               \
325    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
326    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
327
328 /* Set this nonzero if move instructions will actually fail to work
329    when given unaligned data.  */
330 #define STRICT_ALIGNMENT 1
331
332 /* Value is 1 if it is a good idea to tie two pseudo registers
333    when one has mode MODE1 and one has mode MODE2.
334    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
335    for any hard reg, then this must be 0 for correct output.  */
336 #define MODES_TIEABLE_P(MODE1, MODE2) \
337   pa_modes_tieable_p (MODE1, MODE2)
338
339 /* Specify the registers used for certain standard purposes.
340    The values of these macros are register numbers.  */
341
342 /* The HP-PA pc isn't overloaded on a register that the compiler knows about.  */
343 /* #define PC_REGNUM  */
344
345 /* Register to use for pushing function arguments.  */
346 #define STACK_POINTER_REGNUM 30
347
348 /* Base register for access to local variables of the function.  */
349 #define FRAME_POINTER_REGNUM 3
350
351 /* Don't allow hard registers to be renamed into r2 unless r2
352    is already live or already being saved (due to eh).  */
353
354 #define HARD_REGNO_RENAME_OK(OLD_REG, NEW_REG) \
355   ((NEW_REG) != 2 || df_regs_ever_live_p (2) || crtl->calls_eh_return)
356
357 /* C statement to store the difference between the frame pointer
358    and the stack pointer values immediately after the function prologue.
359
360    Note, we always pretend that this is a leaf function because if
361    it's not, there's no point in trying to eliminate the
362    frame pointer.  If it is a leaf function, we guessed right!  */
363 #define INITIAL_FRAME_POINTER_OFFSET(VAR) \
364   do {(VAR) = - compute_frame_size (get_frame_size (), 0);} while (0)
365
366 /* Base register for access to arguments of the function.  */
367 #define ARG_POINTER_REGNUM (TARGET_64BIT ? 29 : 3)
368
369 /* Register in which static-chain is passed to a function.  */
370 #define STATIC_CHAIN_REGNUM (TARGET_64BIT ? 31 : 29)
371
372 /* Register used to address the offset table for position-independent
373    data references.  */
374 #define PIC_OFFSET_TABLE_REGNUM \
375   (flag_pic ? (TARGET_64BIT ? 27 : 19) : INVALID_REGNUM)
376
377 #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED 1
378
379 /* Function to return the rtx used to save the pic offset table register
380    across function calls.  */
381 extern struct rtx_def *hppa_pic_save_rtx (void);
382
383 #define DEFAULT_PCC_STRUCT_RETURN 0
384
385 /* Register in which address to store a structure value
386    is passed to a function.  */
387 #define PA_STRUCT_VALUE_REGNUM 28
388
389 /* Describe how we implement __builtin_eh_return.  */
390 #define EH_RETURN_DATA_REGNO(N) \
391   ((N) < 3 ? (N) + 20 : (N) == 3 ? 31 : INVALID_REGNUM)
392 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 29)
393 #define EH_RETURN_HANDLER_RTX pa_eh_return_handler_rtx ()
394
395 /* Offset from the frame pointer register value to the top of stack.  */
396 #define FRAME_POINTER_CFA_OFFSET(FNDECL) 0
397
398 /* A C expression whose value is RTL representing the location of the
399    incoming return address at the beginning of any function, before the
400    prologue.  You only need to define this macro if you want to support
401    call frame debugging information like that provided by DWARF 2.  */
402 #define INCOMING_RETURN_ADDR_RTX (gen_rtx_REG (word_mode, 2))
403 #define DWARF_FRAME_RETURN_COLUMN (DWARF_FRAME_REGNUM (2))
404
405 /* A C expression whose value is an integer giving a DWARF 2 column
406    number that may be used as an alternate return column.  This should
407    be defined only if DWARF_FRAME_RETURN_COLUMN is set to a general
408    register, but an alternate column needs to be used for signal frames.
409
410    Column 0 is not used but unfortunately its register size is set to
411    4 bytes (sizeof CCmode) so it can't be used on 64-bit targets.  */
412 #define DWARF_ALT_FRAME_RETURN_COLUMN FIRST_PSEUDO_REGISTER
413
414 /* This macro chooses the encoding of pointers embedded in the exception
415    handling sections.  If at all possible, this should be defined such
416    that the exception handling section will not require dynamic relocations,
417    and so may be read-only.
418
419    Because the HP assembler auto aligns, it is necessary to use
420    DW_EH_PE_aligned.  It's not possible to make the data read-only
421    on the HP-UX SOM port since the linker requires fixups for label
422    differences in different sections to be word aligned.  However,
423    the SOM linker can do unaligned fixups for absolute pointers.
424    We also need aligned pointers for global and function pointers.
425
426    Although the HP-UX 64-bit ELF linker can handle unaligned pc-relative
427    fixups, the runtime doesn't have a consistent relationship between
428    text and data for dynamically loaded objects.  Thus, it's not possible
429    to use pc-relative encoding for pointers on this target.  It may be
430    possible to use segment relative encodings but GAS doesn't currently
431    have a mechanism to generate these encodings.  For other targets, we
432    use pc-relative encoding for pointers.  If the pointer might require
433    dynamic relocation, we make it indirect.  */
434 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)                       \
435   (TARGET_GAS && !TARGET_HPUX                                           \
436    ? (DW_EH_PE_pcrel                                                    \
437       | ((GLOBAL) || (CODE) == 2 ? DW_EH_PE_indirect : 0)               \
438       | (TARGET_64BIT ? DW_EH_PE_sdata8 : DW_EH_PE_sdata4))             \
439    : (!TARGET_GAS || (GLOBAL) || (CODE) == 2                            \
440       ? DW_EH_PE_aligned : DW_EH_PE_absptr))
441
442 /* Handle special EH pointer encodings.  Absolute, pc-relative, and
443    indirect are handled automatically.  We output pc-relative, and
444    indirect pc-relative ourself since we need some special magic to
445    generate pc-relative relocations, and to handle indirect function
446    pointers.  */
447 #define ASM_MAYBE_OUTPUT_ENCODED_ADDR_RTX(FILE, ENCODING, SIZE, ADDR, DONE) \
448   do {                                                                  \
449     if (((ENCODING) & 0x70) == DW_EH_PE_pcrel)                          \
450       {                                                                 \
451         fputs (integer_asm_op (SIZE, FALSE), FILE);                     \
452         if ((ENCODING) & DW_EH_PE_indirect)                             \
453           output_addr_const (FILE, get_deferred_plabel (ADDR));         \
454         else                                                            \
455           assemble_name (FILE, XSTR ((ADDR), 0));                       \
456         fputs ("+8-$PIC_pcrel$0", FILE);                                \
457         goto DONE;                                                      \
458       }                                                                 \
459     } while (0)
460 \f
461
462 /* The class value for index registers, and the one for base regs.  */
463 #define INDEX_REG_CLASS GENERAL_REGS
464 #define BASE_REG_CLASS GENERAL_REGS
465
466 #define FP_REG_CLASS_P(CLASS) \
467   ((CLASS) == FP_REGS || (CLASS) == FPUPPER_REGS)
468
469 /* True if register is floating-point.  */
470 #define FP_REGNO_P(N) ((N) >= FP_REG_FIRST && (N) <= FP_REG_LAST)
471
472 /* Given an rtx X being reloaded into a reg required to be
473    in class CLASS, return the class of reg to actually use.
474    In general this is just CLASS; but on some machines
475    in some cases it is preferable to use a more restrictive class.  */
476 #define PREFERRED_RELOAD_CLASS(X,CLASS) (CLASS)
477
478 #define MAYBE_FP_REG_CLASS_P(CLASS) \
479   reg_classes_intersect_p ((CLASS), FP_REGS)
480
481 \f
482 /* Stack layout; function entry, exit and calling.  */
483
484 /* Define this if pushing a word on the stack
485    makes the stack pointer a smaller address.  */
486 /* #define STACK_GROWS_DOWNWARD */
487
488 /* Believe it or not.  */
489 #define ARGS_GROW_DOWNWARD
490
491 /* Define this to nonzero if the nominal address of the stack frame
492    is at the high-address end of the local variables;
493    that is, each additional local variable allocated
494    goes at a more negative offset in the frame.  */
495 #define FRAME_GROWS_DOWNWARD 0
496
497 /* Offset within stack frame to start allocating local variables at.
498    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
499    first local allocated.  Otherwise, it is the offset to the BEGINNING
500    of the first local allocated.
501
502    On the 32-bit ports, we reserve one slot for the previous frame
503    pointer and one fill slot.  The fill slot is for compatibility
504    with HP compiled programs.  On the 64-bit ports, we reserve one
505    slot for the previous frame pointer.  */
506 #define STARTING_FRAME_OFFSET 8
507
508 /* Define STACK_ALIGNMENT_NEEDED to zero to disable final alignment
509    of the stack.  The default is to align it to STACK_BOUNDARY.  */
510 #define STACK_ALIGNMENT_NEEDED 0
511
512 /* If we generate an insn to push BYTES bytes,
513    this says how many the stack pointer really advances by.
514    On the HP-PA, don't define this because there are no push insns.  */
515 /*  #define PUSH_ROUNDING(BYTES) */
516
517 /* Offset of first parameter from the argument pointer register value.
518    This value will be negated because the arguments grow down.
519    Also note that on STACK_GROWS_UPWARD machines (such as this one)
520    this is the distance from the frame pointer to the end of the first
521    argument, not it's beginning.  To get the real offset of the first
522    argument, the size of the argument must be added.  */
523
524 #define FIRST_PARM_OFFSET(FNDECL) (TARGET_64BIT ? -64 : -32)
525
526 /* When a parameter is passed in a register, stack space is still
527    allocated for it.  */
528 #define REG_PARM_STACK_SPACE(DECL) (TARGET_64BIT ? 64 : 16)
529
530 /* Define this if the above stack space is to be considered part of the
531    space allocated by the caller.  */
532 #define OUTGOING_REG_PARM_STACK_SPACE(FNTYPE) 1
533
534 /* Keep the stack pointer constant throughout the function.
535    This is both an optimization and a necessity: longjmp
536    doesn't behave itself when the stack pointer moves within
537    the function!  */
538 #define ACCUMULATE_OUTGOING_ARGS 1
539
540 /* The weird HPPA calling conventions require a minimum of 48 bytes on
541    the stack: 16 bytes for register saves, and 32 bytes for magic.
542    This is the difference between the logical top of stack and the
543    actual sp.
544
545    On the 64-bit port, the HP C compiler allocates a 48-byte frame
546    marker, although the runtime documentation only describes a 16
547    byte marker.  For compatibility, we allocate 48 bytes.  */
548 #define STACK_POINTER_OFFSET \
549   (TARGET_64BIT ? -(crtl->outgoing_args_size + 48): -32)
550
551 #define STACK_DYNAMIC_OFFSET(FNDECL)    \
552   (TARGET_64BIT                         \
553    ? (STACK_POINTER_OFFSET)             \
554    : ((STACK_POINTER_OFFSET) - crtl->outgoing_args_size))
555
556 /* Value is 1 if returning from a function call automatically
557    pops the arguments described by the number-of-args field in the call.
558    FUNDECL is the declaration node of the function (as a tree),
559    FUNTYPE is the data type of the function (as a tree),
560    or for a library call it is an identifier node for the subroutine name.  */
561
562 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
563
564 /* Define how to find the value returned by a library function
565    assuming the value has mode MODE.  */
566
567 #define LIBCALL_VALUE(MODE)     \
568   gen_rtx_REG (MODE,                                                    \
569                (! TARGET_SOFT_FLOAT                                     \
570                 && ((MODE) == SFmode || (MODE) == DFmode) ? 32 : 28))
571
572 /* 1 if N is a possible register number for a function value
573    as seen by the caller.  */
574
575 #define FUNCTION_VALUE_REGNO_P(N) \
576   ((N) == 28 || (! TARGET_SOFT_FLOAT && (N) == 32))
577
578 \f
579 /* Define a data type for recording info about an argument list
580    during the scan of that argument list.  This data type should
581    hold all necessary information about the function itself
582    and about the args processed so far, enough to enable macros
583    such as FUNCTION_ARG to determine where the next arg should go.
584
585    On the HP-PA, the WORDS field holds the number of words
586    of arguments scanned so far (including the invisible argument,
587    if any, which holds the structure-value-address).  Thus, 4 or
588    more means all following args should go on the stack.
589    
590    The INCOMING field tracks whether this is an "incoming" or
591    "outgoing" argument.
592    
593    The INDIRECT field indicates whether this is is an indirect
594    call or not.
595    
596    The NARGS_PROTOTYPE field indicates that an argument does not
597    have a prototype when it less than or equal to 0.  */
598
599 struct hppa_args {int words, nargs_prototype, incoming, indirect; };
600
601 #define CUMULATIVE_ARGS struct hppa_args
602
603 /* Initialize a variable CUM of type CUMULATIVE_ARGS
604    for a call to a function whose data type is FNTYPE.
605    For a library call, FNTYPE is 0.  */
606
607 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL, N_NAMED_ARGS) \
608   (CUM).words = 0,                                                      \
609   (CUM).incoming = 0,                                                   \
610   (CUM).indirect = (FNTYPE) && !(FNDECL),                               \
611   (CUM).nargs_prototype = (FNTYPE && TYPE_ARG_TYPES (FNTYPE)            \
612                            ? (list_length (TYPE_ARG_TYPES (FNTYPE)) - 1 \
613                               + (TYPE_MODE (TREE_TYPE (FNTYPE)) == BLKmode \
614                                  || pa_return_in_memory (TREE_TYPE (FNTYPE), 0))) \
615                            : 0)
616
617
618
619 /* Similar, but when scanning the definition of a procedure.  We always
620    set NARGS_PROTOTYPE large so we never return a PARALLEL.  */
621
622 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM,FNTYPE,IGNORE) \
623   (CUM).words = 0,                              \
624   (CUM).incoming = 1,                           \
625   (CUM).indirect = 0,                           \
626   (CUM).nargs_prototype = 1000
627
628 /* Figure out the size in words of the function argument.  The size
629    returned by this macro should always be greater than zero because
630    we pass variable and zero sized objects by reference.  */
631
632 #define FUNCTION_ARG_SIZE(MODE, TYPE)   \
633   ((((MODE) != BLKmode \
634      ? (HOST_WIDE_INT) GET_MODE_SIZE (MODE) \
635      : int_size_in_bytes (TYPE)) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
636
637 /* Update the data in CUM to advance over an argument
638    of mode MODE and data type TYPE.
639    (TYPE is null for libcalls where that information may not be available.)  */
640
641 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)                    \
642 { (CUM).nargs_prototype--;                                              \
643   (CUM).words += FUNCTION_ARG_SIZE(MODE, TYPE)                          \
644     + (((CUM).words & 01) && (TYPE) != 0                                \
645         && FUNCTION_ARG_SIZE(MODE, TYPE) > 1);                          \
646 }
647
648 /* Determine where to put an argument to a function.
649    Value is zero to push the argument on the stack,
650    or a hard register in which to store the argument.
651
652    MODE is the argument's machine mode.
653    TYPE is the data type of the argument (as a tree).
654     This is null for libcalls where that information may
655     not be available.
656    CUM is a variable of type CUMULATIVE_ARGS which gives info about
657     the preceding args and about the function being called.
658    NAMED is nonzero if this argument is a named parameter
659     (otherwise it is an extra parameter matching an ellipsis).
660
661    On the HP-PA the first four words of args are normally in registers
662    and the rest are pushed.  But any arg that won't entirely fit in regs
663    is pushed.
664
665    Arguments passed in registers are either 1 or 2 words long.
666
667    The caller must make a distinction between calls to explicitly named
668    functions and calls through pointers to functions -- the conventions
669    are different!  Calls through pointers to functions only use general
670    registers for the first four argument words.
671
672    Of course all this is different for the portable runtime model
673    HP wants everyone to use for ELF.  Ugh.  Here's a quick description
674    of how it's supposed to work.
675
676    1) callee side remains unchanged.  It expects integer args to be
677    in the integer registers, float args in the float registers and
678    unnamed args in integer registers.
679
680    2) caller side now depends on if the function being called has
681    a prototype in scope (rather than if it's being called indirectly).
682
683       2a) If there is a prototype in scope, then arguments are passed
684       according to their type (ints in integer registers, floats in float
685       registers, unnamed args in integer registers.
686
687       2b) If there is no prototype in scope, then floating point arguments
688       are passed in both integer and float registers.  egad.
689
690   FYI: The portable parameter passing conventions are almost exactly like
691   the standard parameter passing conventions on the RS6000.  That's why
692   you'll see lots of similar code in rs6000.h.  */
693
694 /* If defined, a C expression which determines whether, and in which
695    direction, to pad out an argument with extra space.  */
696 #define FUNCTION_ARG_PADDING(MODE, TYPE) function_arg_padding ((MODE), (TYPE))
697
698 /* Specify padding for the last element of a block move between registers
699    and memory.
700
701    The 64-bit runtime specifies that objects need to be left justified
702    (i.e., the normal justification for a big endian target).  The 32-bit
703    runtime specifies right justification for objects smaller than 64 bits.
704    We use a DImode register in the parallel for 5 to 7 byte structures
705    so that there is only one element.  This allows the object to be
706    correctly padded.  */
707 #define BLOCK_REG_PADDING(MODE, TYPE, FIRST) \
708   function_arg_padding ((MODE), (TYPE))
709
710 /* Do not expect to understand this without reading it several times.  I'm
711    tempted to try and simply it, but I worry about breaking something.  */
712
713 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
714   function_arg (&CUM, MODE, TYPE, NAMED)
715
716 /* If defined, a C expression that gives the alignment boundary, in
717    bits, of an argument with the specified mode and type.  If it is
718    not defined,  `PARM_BOUNDARY' is used for all arguments.  */
719
720 /* Arguments larger than one word are double word aligned.  */
721
722 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE)                               \
723   (((TYPE)                                                              \
724     ? (integer_zerop (TYPE_SIZE (TYPE))                                 \
725        || !TREE_CONSTANT (TYPE_SIZE (TYPE))                             \
726        || int_size_in_bytes (TYPE) <= UNITS_PER_WORD)                   \
727     : GET_MODE_SIZE(MODE) <= UNITS_PER_WORD)                            \
728    ? PARM_BOUNDARY : MAX_PARM_BOUNDARY)
729
730 \f
731 /* On HPPA, we emit profiling code as rtl via PROFILE_HOOK rather than
732    as assembly via FUNCTION_PROFILER.  Just output a local label.
733    We can't use the function label because the GAS SOM target can't
734    handle the difference of a global symbol and a local symbol.  */
735
736 #ifndef FUNC_BEGIN_PROLOG_LABEL
737 #define FUNC_BEGIN_PROLOG_LABEL        "LFBP"
738 #endif
739
740 #define FUNCTION_PROFILER(FILE, LABEL) \
741   (*targetm.asm_out.internal_label) (FILE, FUNC_BEGIN_PROLOG_LABEL, LABEL)
742
743 #define PROFILE_HOOK(label_no) hppa_profile_hook (label_no)
744 void hppa_profile_hook (int label_no);
745
746 /* The profile counter if emitted must come before the prologue.  */
747 #define PROFILE_BEFORE_PROLOGUE 1
748
749 /* We never want final.c to emit profile counters.  When profile
750    counters are required, we have to defer emitting them to the end
751    of the current file.  */
752 #define NO_PROFILE_COUNTERS 1
753
754 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
755    the stack pointer does not matter.  The value is tested only in
756    functions that have frame pointers.
757    No definition is equivalent to always zero.  */
758
759 extern int may_call_alloca;
760
761 #define EXIT_IGNORE_STACK       \
762  (get_frame_size () != 0        \
763   || cfun->calls_alloca || crtl->outgoing_args_size)
764
765 /* Length in units of the trampoline for entering a nested function.  */
766
767 #define TRAMPOLINE_SIZE (TARGET_64BIT ? 72 : 52)
768
769 /* Alignment required by the trampoline.  */
770
771 #define TRAMPOLINE_ALIGNMENT BITS_PER_WORD
772
773 /* Minimum length of a cache line.  A length of 16 will work on all
774    PA-RISC processors.  All PA 1.1 processors have a cache line of
775    32 bytes.  Most but not all PA 2.0 processors have a cache line
776    of 64 bytes.  As cache flushes are expensive and we don't support
777    PA 1.0, we use a minimum length of 32.  */
778
779 #define MIN_CACHELINE_SIZE 32
780
781 \f
782 /* Addressing modes, and classification of registers for them. 
783
784    Using autoincrement addressing modes on PA8000 class machines is
785    not profitable.  */
786
787 #define HAVE_POST_INCREMENT (pa_cpu < PROCESSOR_8000)
788 #define HAVE_POST_DECREMENT (pa_cpu < PROCESSOR_8000)
789
790 #define HAVE_PRE_DECREMENT (pa_cpu < PROCESSOR_8000)
791 #define HAVE_PRE_INCREMENT (pa_cpu < PROCESSOR_8000)
792
793 /* Macros to check register numbers against specific register classes.  */
794
795 /* The following macros assume that X is a hard or pseudo reg number.
796    They give nonzero only if X is a hard reg of the suitable class
797    or a pseudo reg currently allocated to a suitable hard reg.
798    Since they use reg_renumber, they are safe only once reg_renumber
799    has been allocated, which happens in local-alloc.c.  */
800
801 #define REGNO_OK_FOR_INDEX_P(X) \
802   ((X) && ((X) < 32                                                     \
803    || (X >= FIRST_PSEUDO_REGISTER                                       \
804        && reg_renumber                                                  \
805        && (unsigned) reg_renumber[X] < 32)))
806 #define REGNO_OK_FOR_BASE_P(X) \
807   ((X) && ((X) < 32                                                     \
808    || (X >= FIRST_PSEUDO_REGISTER                                       \
809        && reg_renumber                                                  \
810        && (unsigned) reg_renumber[X] < 32)))
811 #define REGNO_OK_FOR_FP_P(X) \
812   (FP_REGNO_P (X)                                                       \
813    || (X >= FIRST_PSEUDO_REGISTER                                       \
814        && reg_renumber                                                  \
815        && FP_REGNO_P (reg_renumber[X])))
816
817 /* Now macros that check whether X is a register and also,
818    strictly, whether it is in a specified class.
819
820    These macros are specific to the HP-PA, and may be used only
821    in code for printing assembler insns and in conditions for
822    define_optimization.  */
823
824 /* 1 if X is an fp register.  */
825
826 #define FP_REG_P(X) (REG_P (X) && REGNO_OK_FOR_FP_P (REGNO (X)))
827 \f
828 /* Maximum number of registers that can appear in a valid memory address.  */
829
830 #define MAX_REGS_PER_ADDRESS 2
831
832 /* Non-TLS symbolic references.  */
833 #define PA_SYMBOL_REF_TLS_P(RTX) \
834   (GET_CODE (RTX) == SYMBOL_REF && SYMBOL_REF_TLS_MODEL (RTX) != 0)
835
836 /* Recognize any constant value that is a valid address except
837    for symbolic addresses.  We get better CSE by rejecting them
838    here and allowing hppa_legitimize_address to break them up.  We
839    use most of the constants accepted by CONSTANT_P, except CONST_DOUBLE.  */
840
841 #define CONSTANT_ADDRESS_P(X) \
842   ((GET_CODE (X) == LABEL_REF                                           \
843    || (GET_CODE (X) == SYMBOL_REF && !SYMBOL_REF_TLS_MODEL (X))         \
844    || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST                \
845    || GET_CODE (X) == HIGH)                                             \
846    && (reload_in_progress || reload_completed || ! symbolic_expression_p (X)))
847
848 /* A C expression that is nonzero if we are using the new HP assembler.  */
849
850 #ifndef NEW_HP_ASSEMBLER
851 #define NEW_HP_ASSEMBLER 0
852 #endif
853
854 /* The macros below define the immediate range for CONST_INTS on
855    the 64-bit port.  Constants in this range can be loaded in three
856    instructions using a ldil/ldo/depdi sequence.  Constants outside
857    this range are forced to the constant pool prior to reload.  */
858
859 #define MAX_LEGIT_64BIT_CONST_INT ((HOST_WIDE_INT) 32 << 31)
860 #define MIN_LEGIT_64BIT_CONST_INT ((HOST_WIDE_INT) -32 << 31)
861 #define LEGITIMATE_64BIT_CONST_INT_P(X) \
862   ((X) >= MIN_LEGIT_64BIT_CONST_INT && (X) < MAX_LEGIT_64BIT_CONST_INT)
863
864 /* A C expression that is nonzero if X is a legitimate constant for an
865    immediate operand.
866
867    We include all constant integers and constant doubles, but not
868    floating-point, except for floating-point zero.  We reject LABEL_REFs
869    if we're not using gas or the new HP assembler. 
870
871    In 64-bit mode, we reject CONST_DOUBLES.  We also reject CONST_INTS
872    that need more than three instructions to load prior to reload.  This
873    limit is somewhat arbitrary.  It takes three instructions to load a
874    CONST_INT from memory but two are memory accesses.  It may be better
875    to increase the allowed range for CONST_INTS.  We may also be able
876    to handle CONST_DOUBLES.  */
877
878 #define LEGITIMATE_CONSTANT_P(X)                                \
879   ((GET_MODE_CLASS (GET_MODE (X)) != MODE_FLOAT                 \
880     || (X) == CONST0_RTX (GET_MODE (X)))                        \
881    && (NEW_HP_ASSEMBLER                                         \
882        || TARGET_GAS                                            \
883        || GET_CODE (X) != LABEL_REF)                            \
884    && (!TARGET_64BIT                                            \
885        || GET_CODE (X) != CONST_DOUBLE)                         \
886    && (!TARGET_64BIT                                            \
887        || HOST_BITS_PER_WIDE_INT <= 32                          \
888        || GET_CODE (X) != CONST_INT                             \
889        || reload_in_progress                                    \
890        || reload_completed                                      \
891        || LEGITIMATE_64BIT_CONST_INT_P (INTVAL (X))             \
892        || cint_ok_for_move (INTVAL (X)))                        \
893    && !function_label_operand (X, VOIDmode))
894
895 /* Target flags set on a symbol_ref.  */
896
897 /* Set by ASM_OUTPUT_SYMBOL_REF when a symbol_ref is output.  */
898 #define SYMBOL_FLAG_REFERENCED (1 << SYMBOL_FLAG_MACH_DEP_SHIFT)
899 #define SYMBOL_REF_REFERENCED_P(RTX) \
900   ((SYMBOL_REF_FLAGS (RTX) & SYMBOL_FLAG_REFERENCED) != 0)
901
902 /* Defines for constraints.md.  */
903
904 /* Return 1 iff OP is a scaled or unscaled index address.  */
905 #define IS_INDEX_ADDR_P(OP) \
906   (GET_CODE (OP) == PLUS                                \
907    && GET_MODE (OP) == Pmode                            \
908    && (GET_CODE (XEXP (OP, 0)) == MULT                  \
909        || GET_CODE (XEXP (OP, 1)) == MULT               \
910        || (REG_P (XEXP (OP, 0))                         \
911            && REG_P (XEXP (OP, 1)))))
912
913 /* Return 1 iff OP is a LO_SUM DLT address.  */
914 #define IS_LO_SUM_DLT_ADDR_P(OP) \
915   (GET_CODE (OP) == LO_SUM                              \
916    && GET_MODE (OP) == Pmode                            \
917    && REG_P (XEXP (OP, 0))                              \
918    && REG_OK_FOR_BASE_P (XEXP (OP, 0))                  \
919    && GET_CODE (XEXP (OP, 1)) == UNSPEC)
920
921 /* Nonzero if 14-bit offsets can be used for all loads and stores.
922    This is not possible when generating PA 1.x code as floating point
923    loads and stores only support 5-bit offsets.  Note that we do not
924    forbid the use of 14-bit offsets in GO_IF_LEGITIMATE_ADDRESS.
925    Instead, we use pa_secondary_reload() to reload integer mode
926    REG+D memory addresses used in floating point loads and stores.
927
928    FIXME: the ELF32 linker clobbers the LSB of the FP register number
929    in PA 2.0 floating-point insns with long displacements.  This is
930    because R_PARISC_DPREL14WR and other relocations like it are not
931    yet supported by GNU ld.  For now, we reject long displacements
932    on this target.  */
933
934 #define INT14_OK_STRICT \
935   (TARGET_SOFT_FLOAT                                                   \
936    || TARGET_DISABLE_FPREGS                                            \
937    || (TARGET_PA_20 && !TARGET_ELF32))
938
939 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
940    and check its validity for a certain class.
941    We have two alternate definitions for each of them.
942    The usual definition accepts all pseudo regs; the other rejects
943    them unless they have been allocated suitable hard regs.
944    The symbol REG_OK_STRICT causes the latter definition to be used.
945
946    Most source files want to accept pseudo regs in the hope that
947    they will get allocated to the class that the insn wants them to be in.
948    Source files for reload pass need to be strict.
949    After reload, it makes no difference, since pseudo regs have
950    been eliminated by then.  */
951
952 #ifndef REG_OK_STRICT
953
954 /* Nonzero if X is a hard reg that can be used as an index
955    or if it is a pseudo reg.  */
956 #define REG_OK_FOR_INDEX_P(X) \
957   (REGNO (X) && (REGNO (X) < 32 || REGNO (X) >= FIRST_PSEUDO_REGISTER))
958
959 /* Nonzero if X is a hard reg that can be used as a base reg
960    or if it is a pseudo reg.  */
961 #define REG_OK_FOR_BASE_P(X) \
962   (REGNO (X) && (REGNO (X) < 32 || REGNO (X) >= FIRST_PSEUDO_REGISTER))
963
964 #else
965
966 /* Nonzero if X is a hard reg that can be used as an index.  */
967 #define REG_OK_FOR_INDEX_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
968
969 /* Nonzero if X is a hard reg that can be used as a base reg.  */
970 #define REG_OK_FOR_BASE_P(X) REGNO_OK_FOR_BASE_P (REGNO (X))
971
972 #endif
973 \f
974 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression that is a
975    valid memory address for an instruction.  The MODE argument is the
976    machine mode for the MEM expression that wants to use this address.
977
978    On HP PA-RISC, the legitimate address forms are REG+SMALLINT,
979    REG+REG, and REG+(REG*SCALE).  The indexed address forms are only
980    available with floating point loads and stores, and integer loads.
981    We get better code by allowing indexed addresses in the initial
982    RTL generation.
983
984    The acceptance of indexed addresses as legitimate implies that we
985    must provide patterns for doing indexed integer stores, or the move
986    expanders must force the address of an indexed store to a register.
987    We have adopted the latter approach.
988    
989    Another function of GO_IF_LEGITIMATE_ADDRESS is to ensure that
990    the base register is a valid pointer for indexed instructions.
991    On targets that have non-equivalent space registers, we have to
992    know at the time of assembler output which register in a REG+REG
993    pair is the base register.  The REG_POINTER flag is sometimes lost
994    in reload and the following passes, so it can't be relied on during
995    code generation.  Thus, we either have to canonicalize the order
996    of the registers in REG+REG indexed addresses, or treat REG+REG
997    addresses separately and provide patterns for both permutations.
998
999    The latter approach requires several hundred additional lines of
1000    code in pa.md.  The downside to canonicalizing is that a PLUS
1001    in the wrong order can't combine to form to make a scaled indexed
1002    memory operand.  As we won't need to canonicalize the operands if
1003    the REG_POINTER lossage can be fixed, it seems better canonicalize.
1004
1005    We initially break out scaled indexed addresses in canonical order
1006    in emit_move_sequence.  LEGITIMIZE_ADDRESS also canonicalizes
1007    scaled indexed addresses during RTL generation.  However, fold_rtx
1008    has its own opinion on how the operands of a PLUS should be ordered.
1009    If one of the operands is equivalent to a constant, it will make
1010    that operand the second operand.  As the base register is likely to
1011    be equivalent to a SYMBOL_REF, we have made it the second operand.
1012
1013    GO_IF_LEGITIMATE_ADDRESS accepts REG+REG as legitimate when the
1014    operands are in the order INDEX+BASE on targets with non-equivalent
1015    space registers, and in any order on targets with equivalent space
1016    registers.  It accepts both MULT+BASE and BASE+MULT for scaled indexing.
1017
1018    We treat a SYMBOL_REF as legitimate if it is part of the current
1019    function's constant-pool, because such addresses can actually be
1020    output as REG+SMALLINT.  */
1021
1022 #define VAL_5_BITS_P(X) ((unsigned HOST_WIDE_INT)(X) + 0x10 < 0x20)
1023 #define INT_5_BITS(X) VAL_5_BITS_P (INTVAL (X))
1024
1025 #define VAL_U5_BITS_P(X) ((unsigned HOST_WIDE_INT)(X) < 0x20)
1026 #define INT_U5_BITS(X) VAL_U5_BITS_P (INTVAL (X))
1027
1028 #define VAL_11_BITS_P(X) ((unsigned HOST_WIDE_INT)(X) + 0x400 < 0x800)
1029 #define INT_11_BITS(X) VAL_11_BITS_P (INTVAL (X))
1030
1031 #define VAL_14_BITS_P(X) ((unsigned HOST_WIDE_INT)(X) + 0x2000 < 0x4000)
1032 #define INT_14_BITS(X) VAL_14_BITS_P (INTVAL (X))
1033
1034 #if HOST_BITS_PER_WIDE_INT > 32
1035 #define VAL_32_BITS_P(X) \
1036   ((unsigned HOST_WIDE_INT)(X) + ((unsigned HOST_WIDE_INT) 1 << 31)    \
1037    < (unsigned HOST_WIDE_INT) 2 << 31)
1038 #else
1039 #define VAL_32_BITS_P(X) 1
1040 #endif
1041 #define INT_32_BITS(X) VAL_32_BITS_P (INTVAL (X))
1042
1043 /* These are the modes that we allow for scaled indexing.  */
1044 #define MODE_OK_FOR_SCALED_INDEXING_P(MODE) \
1045   ((TARGET_64BIT && (MODE) == DImode)                                   \
1046    || (MODE) == SImode                                                  \
1047    || (MODE) == HImode                                                  \
1048    || (MODE) == SFmode                                                  \
1049    || (MODE) == DFmode)
1050
1051 /* These are the modes that we allow for unscaled indexing.  */
1052 #define MODE_OK_FOR_UNSCALED_INDEXING_P(MODE) \
1053   ((TARGET_64BIT && (MODE) == DImode)                                   \
1054    || (MODE) == SImode                                                  \
1055    || (MODE) == HImode                                                  \
1056    || (MODE) == QImode                                                  \
1057    || (MODE) == SFmode                                                  \
1058    || (MODE) == DFmode)
1059
1060 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR) \
1061 {                                                                       \
1062   if ((REG_P (X) && REG_OK_FOR_BASE_P (X))                              \
1063       || ((GET_CODE (X) == PRE_DEC || GET_CODE (X) == POST_DEC          \
1064            || GET_CODE (X) == PRE_INC || GET_CODE (X) == POST_INC)      \
1065           && REG_P (XEXP (X, 0))                                        \
1066           && REG_OK_FOR_BASE_P (XEXP (X, 0))))                          \
1067     goto ADDR;                                                          \
1068   else if (GET_CODE (X) == PLUS)                                        \
1069     {                                                                   \
1070       rtx base = 0, index = 0;                                          \
1071       if (REG_P (XEXP (X, 1))                                           \
1072           && REG_OK_FOR_BASE_P (XEXP (X, 1)))                           \
1073         base = XEXP (X, 1), index = XEXP (X, 0);                        \
1074       else if (REG_P (XEXP (X, 0))                                      \
1075                && REG_OK_FOR_BASE_P (XEXP (X, 0)))                      \
1076         base = XEXP (X, 0), index = XEXP (X, 1);                        \
1077       if (base                                                          \
1078           && GET_CODE (index) == CONST_INT                              \
1079           && ((INT_14_BITS (index)                                      \
1080                && (((MODE) != DImode                                    \
1081                     && (MODE) != SFmode                                 \
1082                     && (MODE) != DFmode)                                \
1083                    /* The base register for DImode loads and stores     \
1084                       with long displacements must be aligned because   \
1085                       the lower three bits in the displacement are      \
1086                       assumed to be zero.  */                           \
1087                    || ((MODE) == DImode                                 \
1088                        && (!TARGET_64BIT                                \
1089                            || (INTVAL (index) % 8) == 0))               \
1090                    /* Similarly, the base register for SFmode/DFmode    \
1091                       loads and stores with long displacements must     \
1092                       be aligned.  */                                   \
1093                    || (((MODE) == SFmode || (MODE) == DFmode)           \
1094                        && INT14_OK_STRICT                               \
1095                        && (INTVAL (index) % GET_MODE_SIZE (MODE)) == 0))) \
1096                || INT_5_BITS (index)))                                  \
1097         goto ADDR;                                                      \
1098       if (!TARGET_DISABLE_INDEXING                                      \
1099           /* Only accept the "canonical" INDEX+BASE operand order       \
1100              on targets with non-equivalent space registers.  */        \
1101           && (TARGET_NO_SPACE_REGS                                      \
1102               ? (base && REG_P (index))                                 \
1103               : (base == XEXP (X, 1) && REG_P (index)                   \
1104                  && (reload_completed                                   \
1105                      || (reload_in_progress && HARD_REGISTER_P (base))  \
1106                      || REG_POINTER (base))                             \
1107                  && (reload_completed                                   \
1108                      || (reload_in_progress && HARD_REGISTER_P (index)) \
1109                      || !REG_POINTER (index))))                         \
1110           && MODE_OK_FOR_UNSCALED_INDEXING_P (MODE)                     \
1111           && REG_OK_FOR_INDEX_P (index)                                 \
1112           && borx_reg_operand (base, Pmode)                             \
1113           && borx_reg_operand (index, Pmode))                           \
1114         goto ADDR;                                                      \
1115       if (!TARGET_DISABLE_INDEXING                                      \
1116           && base                                                       \
1117           && GET_CODE (index) == MULT                                   \
1118           && MODE_OK_FOR_SCALED_INDEXING_P (MODE)                       \
1119           && REG_P (XEXP (index, 0))                                    \
1120           && GET_MODE (XEXP (index, 0)) == Pmode                        \
1121           && REG_OK_FOR_INDEX_P (XEXP (index, 0))                       \
1122           && GET_CODE (XEXP (index, 1)) == CONST_INT                    \
1123           && INTVAL (XEXP (index, 1))                                   \
1124              == (HOST_WIDE_INT) GET_MODE_SIZE (MODE)                    \
1125           && borx_reg_operand (base, Pmode))                            \
1126         goto ADDR;                                                      \
1127     }                                                                   \
1128   else if (GET_CODE (X) == LO_SUM                                       \
1129            && GET_CODE (XEXP (X, 0)) == REG                             \
1130            && REG_OK_FOR_BASE_P (XEXP (X, 0))                           \
1131            && CONSTANT_P (XEXP (X, 1))                                  \
1132            && (TARGET_SOFT_FLOAT                                        \
1133                /* We can allow symbolic LO_SUM addresses for PA2.0.  */ \
1134                || (TARGET_PA_20                                         \
1135                    && !TARGET_ELF32                                     \
1136                    && GET_CODE (XEXP (X, 1)) != CONST_INT)              \
1137                || ((MODE) != SFmode                                     \
1138                    && (MODE) != DFmode)))                               \
1139     goto ADDR;                                                          \
1140   else if (GET_CODE (X) == LO_SUM                                       \
1141            && GET_CODE (XEXP (X, 0)) == SUBREG                          \
1142            && GET_CODE (SUBREG_REG (XEXP (X, 0))) == REG                \
1143            && REG_OK_FOR_BASE_P (SUBREG_REG (XEXP (X, 0)))              \
1144            && CONSTANT_P (XEXP (X, 1))                                  \
1145            && (TARGET_SOFT_FLOAT                                        \
1146                /* We can allow symbolic LO_SUM addresses for PA2.0.  */ \
1147                || (TARGET_PA_20                                         \
1148                    && !TARGET_ELF32                                     \
1149                    && GET_CODE (XEXP (X, 1)) != CONST_INT)              \
1150                || ((MODE) != SFmode                                     \
1151                    && (MODE) != DFmode)))                               \
1152     goto ADDR;                                                          \
1153   else if (GET_CODE (X) == LABEL_REF                                    \
1154            || (GET_CODE (X) == CONST_INT                                \
1155                && INT_5_BITS (X)))                                      \
1156     goto ADDR;                                                          \
1157   /* Needed for -fPIC */                                                \
1158   else if (GET_CODE (X) == LO_SUM                                       \
1159            && GET_CODE (XEXP (X, 0)) == REG                             \
1160            && REG_OK_FOR_BASE_P (XEXP (X, 0))                           \
1161            && GET_CODE (XEXP (X, 1)) == UNSPEC                          \
1162            && (TARGET_SOFT_FLOAT                                        \
1163                || (TARGET_PA_20 && !TARGET_ELF32)                       \
1164                || ((MODE) != SFmode                                     \
1165                    && (MODE) != DFmode)))                               \
1166     goto ADDR;                                                          \
1167 }
1168
1169 /* Look for machine dependent ways to make the invalid address AD a
1170    valid address.
1171
1172    For the PA, transform:
1173
1174         memory(X + <large int>)
1175
1176    into:
1177
1178         if (<large int> & mask) >= 16
1179           Y = (<large int> & ~mask) + mask + 1  Round up.
1180         else
1181           Y = (<large int> & ~mask)             Round down.
1182         Z = X + Y
1183         memory (Z + (<large int> - Y));
1184
1185    This makes reload inheritance and reload_cse work better since Z
1186    can be reused.
1187
1188    There may be more opportunities to improve code with this hook.  */
1189 #define LEGITIMIZE_RELOAD_ADDRESS(AD, MODE, OPNUM, TYPE, IND, WIN)      \
1190 do {                                                                    \
1191   long offset, newoffset, mask;                                         \
1192   rtx new_rtx, temp = NULL_RTX;                                         \
1193                                                                         \
1194   mask = (GET_MODE_CLASS (MODE) == MODE_FLOAT                           \
1195           ? (INT14_OK_STRICT ? 0x3fff : 0x1f) : 0x3fff);                \
1196                                                                         \
1197   if (optimize && GET_CODE (AD) == PLUS)                                \
1198     temp = simplify_binary_operation (PLUS, Pmode,                      \
1199                                       XEXP (AD, 0), XEXP (AD, 1));      \
1200                                                                         \
1201   new_rtx = temp ? temp : AD;                                           \
1202                                                                         \
1203   if (optimize                                                          \
1204       && GET_CODE (new_rtx) == PLUS                                             \
1205       && GET_CODE (XEXP (new_rtx, 0)) == REG                            \
1206       && GET_CODE (XEXP (new_rtx, 1)) == CONST_INT)                             \
1207     {                                                                   \
1208       offset = INTVAL (XEXP ((new_rtx), 1));                            \
1209                                                                         \
1210       /* Choose rounding direction.  Round up if we are >= halfway.  */ \
1211       if ((offset & mask) >= ((mask + 1) / 2))                          \
1212         newoffset = (offset & ~mask) + mask + 1;                        \
1213       else                                                              \
1214         newoffset = offset & ~mask;                                     \
1215                                                                         \
1216       /* Ensure that long displacements are aligned.  */                \
1217       if (mask == 0x3fff                                                \
1218           && (GET_MODE_CLASS (MODE) == MODE_FLOAT                       \
1219               || (TARGET_64BIT && (MODE) == DImode)))                   \
1220         newoffset &= ~(GET_MODE_SIZE (MODE) - 1);                       \
1221                                                                         \
1222       if (newoffset != 0 && VAL_14_BITS_P (newoffset))                  \
1223         {                                                               \
1224           temp = gen_rtx_PLUS (Pmode, XEXP (new_rtx, 0),                        \
1225                                GEN_INT (newoffset));                    \
1226           AD = gen_rtx_PLUS (Pmode, temp, GEN_INT (offset - newoffset));\
1227           push_reload (XEXP (AD, 0), 0, &XEXP (AD, 0), 0,               \
1228                        BASE_REG_CLASS, Pmode, VOIDmode, 0, 0,           \
1229                        (OPNUM), (TYPE));                                \
1230           goto WIN;                                                     \
1231         }                                                               \
1232     }                                                                   \
1233 } while (0)
1234
1235
1236 \f
1237 #define TARGET_ASM_SELECT_SECTION  pa_select_section
1238
1239 /* Return a nonzero value if DECL has a section attribute.  */
1240 #define IN_NAMED_SECTION_P(DECL) \
1241   ((TREE_CODE (DECL) == FUNCTION_DECL || TREE_CODE (DECL) == VAR_DECL) \
1242    && DECL_SECTION_NAME (DECL) != NULL_TREE)
1243
1244 /* Define this macro if references to a symbol must be treated
1245    differently depending on something about the variable or
1246    function named by the symbol (such as what section it is in).
1247
1248    The macro definition, if any, is executed immediately after the
1249    rtl for DECL or other node is created.
1250    The value of the rtl will be a `mem' whose address is a
1251    `symbol_ref'.
1252
1253    The usual thing for this macro to do is to a flag in the
1254    `symbol_ref' (such as `SYMBOL_REF_FLAG') or to store a modified
1255    name string in the `symbol_ref' (if one bit is not enough
1256    information).
1257
1258    On the HP-PA we use this to indicate if a symbol is in text or
1259    data space.  Also, function labels need special treatment.  */
1260
1261 #define TEXT_SPACE_P(DECL)\
1262   (TREE_CODE (DECL) == FUNCTION_DECL                                    \
1263    || (TREE_CODE (DECL) == VAR_DECL                                     \
1264        && TREE_READONLY (DECL) && ! TREE_SIDE_EFFECTS (DECL)            \
1265        && (! DECL_INITIAL (DECL) || ! reloc_needed (DECL_INITIAL (DECL))) \
1266        && !flag_pic)                                                    \
1267    || CONSTANT_CLASS_P (DECL))
1268
1269 #define FUNCTION_NAME_P(NAME)  (*(NAME) == '@')
1270
1271 /* Specify the machine mode that this machine uses for the index in the
1272    tablejump instruction.  For small tables, an element consists of a
1273    ia-relative branch and its delay slot.  When -mbig-switch is specified,
1274    we use a 32-bit absolute address for non-pic code, and a 32-bit offset
1275    for both 32 and 64-bit pic code.  */
1276 #define CASE_VECTOR_MODE (TARGET_BIG_SWITCH ? SImode : DImode)
1277
1278 /* Jump tables must be 32-bit aligned, no matter the size of the element.  */
1279 #define ADDR_VEC_ALIGN(ADDR_VEC) 2
1280
1281 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1282 #define DEFAULT_SIGNED_CHAR 1
1283
1284 /* Max number of bytes we can move from memory to memory
1285    in one reasonably fast instruction.  */
1286 #define MOVE_MAX 8
1287
1288 /* Higher than the default as we prefer to use simple move insns
1289    (better scheduling and delay slot filling) and because our
1290    built-in block move is really a 2X unrolled loop. 
1291
1292    Believe it or not, this has to be big enough to allow for copying all
1293    arguments passed in registers to avoid infinite recursion during argument
1294    setup for a function call.  Why?  Consider how we copy the stack slots
1295    reserved for parameters when they may be trashed by a call.  */
1296 #define MOVE_RATIO(speed) (TARGET_64BIT ? 8 : 4)
1297
1298 /* Define if operations between registers always perform the operation
1299    on the full register even if a narrower mode is specified.  */
1300 #define WORD_REGISTER_OPERATIONS
1301
1302 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1303    will either zero-extend or sign-extend.  The value of this macro should
1304    be the code that says which one of the two operations is implicitly
1305    done, UNKNOWN if none.  */
1306 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
1307
1308 /* Nonzero if access to memory by bytes is slow and undesirable.  */
1309 #define SLOW_BYTE_ACCESS 1
1310
1311 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1312    is done just by pretending it is already truncated.  */
1313 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1314
1315 /* Specify the machine mode that pointers have.
1316    After generation of rtl, the compiler makes no further distinction
1317    between pointers and any other objects of this machine mode.  */
1318 #define Pmode word_mode
1319
1320 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
1321    return the mode to be used for the comparison.  For floating-point, CCFPmode
1322    should be used.  CC_NOOVmode should be used when the first operand is a
1323    PLUS, MINUS, or NEG.  CCmode should be used when no special processing is
1324    needed.  */
1325 #define SELECT_CC_MODE(OP,X,Y) \
1326   (GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT ? CCFPmode : CCmode)    \
1327
1328 /* A function address in a call instruction
1329    is a byte address (for indexing purposes)
1330    so give the MEM rtx a byte's mode.  */
1331 #define FUNCTION_MODE SImode
1332
1333 /* Define this if addresses of constant functions
1334    shouldn't be put through pseudo regs where they can be cse'd.
1335    Desirable on machines where ordinary constants are expensive
1336    but a CALL with constant address is cheap.  */
1337 #define NO_FUNCTION_CSE
1338
1339 /* Define this to be nonzero if shift instructions ignore all but the low-order
1340    few bits.  */
1341 #define SHIFT_COUNT_TRUNCATED 1
1342
1343 /* Compute extra cost of moving data between one register class
1344    and another.
1345
1346    Make moves from SAR so expensive they should never happen.  We used to
1347    have 0xffff here, but that generates overflow in rare cases.
1348
1349    Copies involving a FP register and a non-FP register are relatively
1350    expensive because they must go through memory.
1351
1352    Other copies are reasonably cheap.  */
1353 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2) \
1354  (CLASS1 == SHIFT_REGS ? 0x100                                  \
1355   : FP_REG_CLASS_P (CLASS1) && ! FP_REG_CLASS_P (CLASS2) ? 16   \
1356   : FP_REG_CLASS_P (CLASS2) && ! FP_REG_CLASS_P (CLASS1) ? 16   \
1357   : 2)
1358
1359 /* Adjust the cost of branches.  */
1360 #define BRANCH_COST(speed_p, predictable_p) (pa_cpu == PROCESSOR_8000 ? 2 : 1)
1361
1362 /* Handling the special cases is going to get too complicated for a macro,
1363    just call `pa_adjust_insn_length' to do the real work.  */
1364 #define ADJUST_INSN_LENGTH(INSN, LENGTH)        \
1365   LENGTH += pa_adjust_insn_length (INSN, LENGTH);
1366
1367 /* Millicode insns are actually function calls with some special
1368    constraints on arguments and register usage.
1369
1370    Millicode calls always expect their arguments in the integer argument
1371    registers, and always return their result in %r29 (ret1).  They
1372    are expected to clobber their arguments, %r1, %r29, and the return
1373    pointer which is %r31 on 32-bit and %r2 on 64-bit, and nothing else.
1374
1375    This macro tells reorg that the references to arguments and
1376    millicode calls do not appear to happen until after the millicode call.
1377    This allows reorg to put insns which set the argument registers into the
1378    delay slot of the millicode call -- thus they act more like traditional
1379    CALL_INSNs.
1380
1381    Note we cannot consider side effects of the insn to be delayed because
1382    the branch and link insn will clobber the return pointer.  If we happened
1383    to use the return pointer in the delay slot of the call, then we lose.
1384
1385    get_attr_type will try to recognize the given insn, so make sure to
1386    filter out things it will not accept -- SEQUENCE, USE and CLOBBER insns
1387    in particular.  */
1388 #define INSN_REFERENCES_ARE_DELAYED(X) (insn_refs_are_delayed (X))
1389
1390 \f
1391 /* Control the assembler format that we output.  */
1392
1393 /* A C string constant describing how to begin a comment in the target
1394    assembler language.  The compiler assumes that the comment will end at
1395    the end of the line.  */
1396
1397 #define ASM_COMMENT_START ";"
1398
1399 /* Output to assembler file text saying following lines
1400    may contain character constants, extra white space, comments, etc.  */
1401
1402 #define ASM_APP_ON ""
1403
1404 /* Output to assembler file text saying following lines
1405    no longer contain unusual constructs.  */
1406
1407 #define ASM_APP_OFF ""
1408
1409 /* This is how to output the definition of a user-level label named NAME,
1410    such as the label on a static function or variable NAME.  */
1411
1412 #define ASM_OUTPUT_LABEL(FILE,NAME) \
1413   do {                                                  \
1414     assemble_name ((FILE), (NAME));                     \
1415     if (TARGET_GAS)                                     \
1416       fputs (":\n", (FILE));                            \
1417     else                                                \
1418       fputc ('\n', (FILE));                             \
1419   } while (0)
1420
1421 /* This is how to output a reference to a user-level label named NAME.
1422    `assemble_name' uses this.  */
1423
1424 #define ASM_OUTPUT_LABELREF(FILE,NAME)  \
1425   do {                                  \
1426     const char *xname = (NAME);         \
1427     if (FUNCTION_NAME_P (NAME))         \
1428       xname += 1;                       \
1429     if (xname[0] == '*')                \
1430       xname += 1;                       \
1431     else                                \
1432       fputs (user_label_prefix, FILE);  \
1433     fputs (xname, FILE);                \
1434   } while (0)
1435
1436 /* This how we output the symbol_ref X.  */
1437
1438 #define ASM_OUTPUT_SYMBOL_REF(FILE,X) \
1439   do {                                                 \
1440     SYMBOL_REF_FLAGS (X) |= SYMBOL_FLAG_REFERENCED;    \
1441     assemble_name (FILE, XSTR (X, 0));                 \
1442   } while (0)
1443
1444 /* This is how to store into the string LABEL
1445    the symbol_ref name of an internal numbered label where
1446    PREFIX is the class of label and NUM is the number within the class.
1447    This is suitable for output with `assemble_name'.  */
1448
1449 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)   \
1450   sprintf (LABEL, "*%c$%s%04ld", (PREFIX)[0], (PREFIX) + 1, (long)(NUM))
1451
1452 /* Output the definition of a compiler-generated label named NAME.  */
1453
1454 #define ASM_OUTPUT_INTERNAL_LABEL(FILE,NAME) \
1455   do {                                                  \
1456     assemble_name_raw ((FILE), (NAME));                 \
1457     if (TARGET_GAS)                                     \
1458       fputs (":\n", (FILE));                            \
1459     else                                                \
1460       fputc ('\n', (FILE));                             \
1461   } while (0)
1462
1463 #define TARGET_ASM_GLOBALIZE_LABEL pa_globalize_label
1464
1465 #define ASM_OUTPUT_ASCII(FILE, P, SIZE)  \
1466   output_ascii ((FILE), (P), (SIZE))
1467
1468 /* Jump tables are always placed in the text section.  Technically, it
1469    is possible to put them in the readonly data section when -mbig-switch
1470    is specified.  This has the benefit of getting the table out of .text
1471    and reducing branch lengths as a result.  The downside is that an
1472    additional insn (addil) is needed to access the table when generating
1473    PIC code.  The address difference table also has to use 32-bit
1474    pc-relative relocations.  Currently, GAS does not support these
1475    relocations, although it is easily modified to do this operation.
1476    The table entries need to look like "$L1+(.+8-$L0)-$PIC_pcrel$0"
1477    when using ELF GAS.  A simple difference can be used when using
1478    SOM GAS or the HP assembler.  The final downside is GDB complains
1479    about the nesting of the label for the table when debugging.  */
1480
1481 #define JUMP_TABLES_IN_TEXT_SECTION 1
1482
1483 /* This is how to output an element of a case-vector that is absolute.  */
1484
1485 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
1486   if (TARGET_BIG_SWITCH)                                                \
1487     fprintf (FILE, "\t.word L$%04d\n", VALUE);                          \
1488   else                                                                  \
1489     fprintf (FILE, "\tb L$%04d\n\tnop\n", VALUE)
1490
1491 /* This is how to output an element of a case-vector that is relative. 
1492    Since we always place jump tables in the text section, the difference
1493    is absolute and requires no relocation.  */
1494
1495 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL)  \
1496   if (TARGET_BIG_SWITCH)                                                \
1497     fprintf (FILE, "\t.word L$%04d-L$%04d\n", VALUE, REL);              \
1498   else                                                                  \
1499     fprintf (FILE, "\tb L$%04d\n\tnop\n", VALUE)
1500
1501 /* This is how to output an assembler line that says to advance the
1502    location counter to a multiple of 2**LOG bytes.  */
1503
1504 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
1505     fprintf (FILE, "\t.align %d\n", (1<<(LOG)))
1506
1507 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
1508   fprintf (FILE, "\t.blockz "HOST_WIDE_INT_PRINT_UNSIGNED"\n",          \
1509            (unsigned HOST_WIDE_INT)(SIZE))
1510
1511 /* This says how to output an assembler line to define an uninitialized
1512    global variable with size SIZE (in bytes) and alignment ALIGN (in bits).
1513    This macro exists to properly support languages like C++ which do not
1514    have common data.  */
1515
1516 #define ASM_OUTPUT_ALIGNED_BSS(FILE, DECL, NAME, SIZE, ALIGN)           \
1517   pa_asm_output_aligned_bss (FILE, NAME, SIZE, ALIGN)
1518   
1519 /* This says how to output an assembler line to define a global common symbol
1520    with size SIZE (in bytes) and alignment ALIGN (in bits).  */
1521
1522 #define ASM_OUTPUT_ALIGNED_COMMON(FILE, NAME, SIZE, ALIGN)              \
1523   pa_asm_output_aligned_common (FILE, NAME, SIZE, ALIGN)
1524
1525 /* This says how to output an assembler line to define a local common symbol
1526    with size SIZE (in bytes) and alignment ALIGN (in bits).  This macro
1527    controls how the assembler definitions of uninitialized static variables
1528    are output.  */
1529
1530 #define ASM_OUTPUT_ALIGNED_LOCAL(FILE, NAME, SIZE, ALIGN)               \
1531   pa_asm_output_aligned_local (FILE, NAME, SIZE, ALIGN)
1532   
1533 /* All HP assemblers use "!" to separate logical lines.  */
1534 #define IS_ASM_LOGICAL_LINE_SEPARATOR(C, STR) ((C) == '!')
1535
1536 #define PRINT_OPERAND_PUNCT_VALID_P(CHAR) \
1537   ((CHAR) == '@' || (CHAR) == '#' || (CHAR) == '*' || (CHAR) == '^')
1538
1539 /* Print operand X (an rtx) in assembler syntax to file FILE.
1540    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
1541    For `%' followed by punctuation, CODE is the punctuation and X is null.
1542
1543    On the HP-PA, the CODE can be `r', meaning this is a register-only operand
1544    and an immediate zero should be represented as `r0'.
1545
1546    Several % codes are defined:
1547    O an operation
1548    C compare conditions
1549    N extract conditions
1550    M modifier to handle preincrement addressing for memory refs.
1551    F modifier to handle preincrement addressing for fp memory refs */
1552
1553 #define PRINT_OPERAND(FILE, X, CODE) print_operand (FILE, X, CODE)
1554
1555 \f
1556 /* Print a memory address as an operand to reference that memory location.  */
1557
1558 #define PRINT_OPERAND_ADDRESS(FILE, ADDR)  \
1559 { rtx addr = ADDR;                                                      \
1560   switch (GET_CODE (addr))                                              \
1561     {                                                                   \
1562     case REG:                                                           \
1563       fprintf (FILE, "0(%s)", reg_names [REGNO (addr)]);                \
1564       break;                                                            \
1565     case PLUS:                                                          \
1566       gcc_assert (GET_CODE (XEXP (addr, 1)) == CONST_INT);              \
1567       fprintf (FILE, "%d(%s)", (int)INTVAL (XEXP (addr, 1)),            \
1568                reg_names [REGNO (XEXP (addr, 0))]);                     \
1569       break;                                                            \
1570     case LO_SUM:                                                        \
1571       if (!symbolic_operand (XEXP (addr, 1), VOIDmode))                 \
1572         fputs ("R'", FILE);                                             \
1573       else if (flag_pic == 0)                                           \
1574         fputs ("RR'", FILE);                                            \
1575       else                                                              \
1576         fputs ("RT'", FILE);                                            \
1577       output_global_address (FILE, XEXP (addr, 1), 0);                  \
1578       fputs ("(", FILE);                                                \
1579       output_operand (XEXP (addr, 0), 0);                               \
1580       fputs (")", FILE);                                                \
1581       break;                                                            \
1582     case CONST_INT:                                                     \
1583       fprintf (FILE, HOST_WIDE_INT_PRINT_DEC "(%%r0)", INTVAL (addr));  \
1584       break;                                                            \
1585     default:                                                            \
1586       output_addr_const (FILE, addr);                                   \
1587     }}
1588
1589 \f
1590 /* Find the return address associated with the frame given by
1591    FRAMEADDR.  */
1592 #define RETURN_ADDR_RTX(COUNT, FRAMEADDR)                                \
1593   (return_addr_rtx (COUNT, FRAMEADDR))
1594
1595 /* Used to mask out junk bits from the return address, such as
1596    processor state, interrupt status, condition codes and the like.  */
1597 #define MASK_RETURN_ADDR                                                \
1598   /* The privilege level is in the two low order bits, mask em out      \
1599      of the return address.  */                                         \
1600   (GEN_INT (-4))
1601
1602 /* The number of Pmode words for the setjmp buffer.  */
1603 #define JMP_BUF_SIZE 50
1604
1605 /* We need a libcall to canonicalize function pointers on TARGET_ELF32.  */
1606 #define CANONICALIZE_FUNCPTR_FOR_COMPARE_LIBCALL \
1607   "__canonicalize_funcptr_for_compare"
1608
1609 #ifdef HAVE_AS_TLS
1610 #undef TARGET_HAVE_TLS
1611 #define TARGET_HAVE_TLS true
1612 #endif