4eae700b0777d5065abd7b4ba461806934808874
[platform/upstream/gcc.git] / gcc / config / pa / pa.h
1 /* Definitions of target machine for GNU compiler, for the HP Spectrum.
2    Copyright (C) 1992, 1993, 1994, 1995, 1996, 1997, 1998, 1999, 2000, 2001,
3    2002, 2003, 2004, 2005, 2006, 2007, 2008, 2009, 2010
4    Free Software Foundation, Inc.
5    Contributed by Michael Tiemann (tiemann@cygnus.com) of Cygnus Support
6    and Tim Moore (moore@defmacro.cs.utah.edu) of the Center for
7    Software Science at the University of Utah.
8
9 This file is part of GCC.
10
11 GCC is free software; you can redistribute it and/or modify
12 it under the terms of the GNU General Public License as published by
13 the Free Software Foundation; either version 3, or (at your option)
14 any later version.
15
16 GCC is distributed in the hope that it will be useful,
17 but WITHOUT ANY WARRANTY; without even the implied warranty of
18 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19 GNU General Public License for more details.
20
21 You should have received a copy of the GNU General Public License
22 along with GCC; see the file COPYING3.  If not see
23 <http://www.gnu.org/licenses/>.  */
24
25 /* For long call handling.  */
26 extern unsigned long total_code_bytes;
27
28 /* Which processor to schedule for.  */
29
30 enum processor_type
31 {
32   PROCESSOR_700,
33   PROCESSOR_7100,
34   PROCESSOR_7100LC,
35   PROCESSOR_7200,
36   PROCESSOR_7300,
37   PROCESSOR_8000
38 };
39
40 /* For -mschedule= option.  */
41 extern enum processor_type pa_cpu;
42
43 /* For -munix= option.  */
44 extern int flag_pa_unix;
45
46 #define pa_cpu_attr ((enum attr_cpu)pa_cpu)
47
48 /* Print subsidiary information on the compiler version in use.  */
49
50 #define TARGET_VERSION fputs (" (hppa)", stderr);
51
52 #define TARGET_PA_10 (!TARGET_PA_11 && !TARGET_PA_20)
53
54 /* Generate code for the HPPA 2.0 architecture in 64bit mode.  */
55 #ifndef TARGET_64BIT
56 #define TARGET_64BIT 0
57 #endif
58
59 /* Generate code for ELF32 ABI.  */
60 #ifndef TARGET_ELF32
61 #define TARGET_ELF32 0
62 #endif
63
64 /* Generate code for SOM 32bit ABI.  */
65 #ifndef TARGET_SOM
66 #define TARGET_SOM 0
67 #endif
68
69 /* HP-UX UNIX features.  */
70 #ifndef TARGET_HPUX
71 #define TARGET_HPUX 0
72 #endif
73
74 /* HP-UX 10.10 UNIX 95 features.  */
75 #ifndef TARGET_HPUX_10_10
76 #define TARGET_HPUX_10_10 0
77 #endif
78
79 /* HP-UX 11.* features (11.00, 11.11, 11.23, etc.)  */
80 #ifndef TARGET_HPUX_11
81 #define TARGET_HPUX_11 0
82 #endif
83
84 /* HP-UX 11i multibyte and UNIX 98 extensions.  */
85 #ifndef TARGET_HPUX_11_11
86 #define TARGET_HPUX_11_11 0
87 #endif
88
89 /* The following three defines are potential target switches.  The current
90    defines are optimal given the current capabilities of GAS and GNU ld.  */
91
92 /* Define to a C expression evaluating to true to use long absolute calls.
93    Currently, only the HP assembler and SOM linker support long absolute
94    calls.  They are used only in non-pic code.  */
95 #define TARGET_LONG_ABS_CALL (TARGET_SOM && !TARGET_GAS)
96
97 /* Define to a C expression evaluating to true to use long PIC symbol
98    difference calls.  Long PIC symbol difference calls are only used with
99    the HP assembler and linker.  The HP assembler detects this instruction
100    sequence and treats it as long pc-relative call.  Currently, GAS only
101    allows a difference of two symbols in the same subspace, and it doesn't
102    detect the sequence as a pc-relative call.  */
103 #define TARGET_LONG_PIC_SDIFF_CALL (!TARGET_GAS && TARGET_HPUX)
104
105 /* Define to a C expression evaluating to true to use long PIC
106    pc-relative calls.  Long PIC pc-relative calls are only used with
107    GAS.  Currently, they are usable for calls which bind local to a
108    module but not for external calls.  */
109 #define TARGET_LONG_PIC_PCREL_CALL 0
110
111 /* Define to a C expression evaluating to true to use SOM secondary
112    definition symbols for weak support.  Linker support for secondary
113    definition symbols is buggy prior to HP-UX 11.X.  */
114 #define TARGET_SOM_SDEF 0
115
116 /* Define to a C expression evaluating to true to save the entry value
117    of SP in the current frame marker.  This is normally unnecessary.
118    However, the HP-UX unwind library looks at the SAVE_SP callinfo flag.
119    HP compilers don't use this flag but it is supported by the assembler.
120    We set this flag to indicate that register %r3 has been saved at the
121    start of the frame.  Thus, when the HP unwind library is used, we
122    need to generate additional code to save SP into the frame marker.  */
123 #define TARGET_HPUX_UNWIND_LIBRARY 0
124
125 #ifndef TARGET_DEFAULT
126 #define TARGET_DEFAULT (MASK_GAS | MASK_JUMP_IN_DELAY | MASK_BIG_SWITCH)
127 #endif
128
129 #ifndef TARGET_CPU_DEFAULT
130 #define TARGET_CPU_DEFAULT 0
131 #endif
132
133 #ifndef TARGET_SCHED_DEFAULT
134 #define TARGET_SCHED_DEFAULT PROCESSOR_8000
135 #endif
136
137 /* Support for a compile-time default CPU, et cetera.  The rules are:
138    --with-schedule is ignored if -mschedule is specified.
139    --with-arch is ignored if -march is specified.  */
140 #define OPTION_DEFAULT_SPECS \
141   {"arch", "%{!march=*:-march=%(VALUE)}" }, \
142   {"schedule", "%{!mschedule=*:-mschedule=%(VALUE)}" }
143
144 /* Specify the dialect of assembler to use.  New mnemonics is dialect one
145    and the old mnemonics are dialect zero.  */
146 #define ASSEMBLER_DIALECT (TARGET_PA_20 ? 1 : 0)
147
148 #define OVERRIDE_OPTIONS override_options ()
149
150 /* Override some settings from dbxelf.h.  */
151
152 /* We do not have to be compatible with dbx, so we enable gdb extensions
153    by default.  */
154 #define DEFAULT_GDB_EXTENSIONS 1
155
156 /* This used to be zero (no max length), but big enums and such can
157    cause huge strings which killed gas.
158
159    We also have to avoid lossage in dbxout.c -- it does not compute the
160    string size accurately, so we are real conservative here.  */
161 #undef DBX_CONTIN_LENGTH
162 #define DBX_CONTIN_LENGTH 3000
163
164 /* GDB always assumes the current function's frame begins at the value
165    of the stack pointer upon entry to the current function.  Accessing
166    local variables and parameters passed on the stack is done using the
167    base of the frame + an offset provided by GCC.
168
169    For functions which have frame pointers this method works fine;
170    the (frame pointer) == (stack pointer at function entry) and GCC provides
171    an offset relative to the frame pointer.
172
173    This loses for functions without a frame pointer; GCC provides an offset
174    which is relative to the stack pointer after adjusting for the function's
175    frame size.  GDB would prefer the offset to be relative to the value of
176    the stack pointer at the function's entry.  Yuk!  */
177 #define DEBUGGER_AUTO_OFFSET(X) \
178   ((GET_CODE (X) == PLUS ? INTVAL (XEXP (X, 1)) : 0) \
179     + (frame_pointer_needed ? 0 : compute_frame_size (get_frame_size (), 0)))
180
181 #define DEBUGGER_ARG_OFFSET(OFFSET, X) \
182   ((GET_CODE (X) == PLUS ? OFFSET : 0) \
183     + (frame_pointer_needed ? 0 : compute_frame_size (get_frame_size (), 0)))
184
185 #define TARGET_CPU_CPP_BUILTINS()                               \
186 do {                                                            \
187      builtin_assert("cpu=hppa");                                \
188      builtin_assert("machine=hppa");                            \
189      builtin_define("__hppa");                                  \
190      builtin_define("__hppa__");                                \
191      if (TARGET_PA_20)                                          \
192        builtin_define("_PA_RISC2_0");                           \
193      else if (TARGET_PA_11)                                     \
194        builtin_define("_PA_RISC1_1");                           \
195      else                                                       \
196        builtin_define("_PA_RISC1_0");                           \
197 } while (0)
198
199 /* An old set of OS defines for various BSD-like systems.  */
200 #define TARGET_OS_CPP_BUILTINS()                                \
201   do                                                            \
202     {                                                           \
203         builtin_define_std ("REVARGV");                         \
204         builtin_define_std ("hp800");                           \
205         builtin_define_std ("hp9000");                          \
206         builtin_define_std ("hp9k8");                           \
207         if (!c_dialect_cxx () && !flag_iso)                     \
208           builtin_define ("hppa");                              \
209         builtin_define_std ("spectrum");                        \
210         builtin_define_std ("unix");                            \
211         builtin_assert ("system=bsd");                          \
212         builtin_assert ("system=unix");                         \
213     }                                                           \
214   while (0)
215
216 #define CC1_SPEC "%{pg:} %{p:}"
217
218 #define LINK_SPEC "%{mlinker-opt:-O} %{!shared:-u main} %{shared:-b}"
219
220 /* We don't want -lg.  */
221 #ifndef LIB_SPEC
222 #define LIB_SPEC "%{!p:%{!pg:-lc}}%{p:-lc_p}%{pg:-lc_p}"
223 #endif
224
225 /* Make gcc agree with <machine/ansi.h> */
226
227 #define SIZE_TYPE "unsigned int"
228 #define PTRDIFF_TYPE "int"
229 #define WCHAR_TYPE "unsigned int"
230 #define WCHAR_TYPE_SIZE 32
231
232 /* Show we can debug even without a frame pointer.  */
233 #define CAN_DEBUG_WITHOUT_FP
234 \f
235 /* target machine storage layout */
236 typedef struct GTY(()) machine_function
237 {
238   /* Flag indicating that a .NSUBSPA directive has been output for
239      this function.  */
240   int in_nsubspa;
241 } machine_function;
242
243 /* Define this macro if it is advisable to hold scalars in registers
244    in a wider mode than that declared by the program.  In such cases, 
245    the value is constrained to be within the bounds of the declared
246    type, but kept valid in the wider mode.  The signedness of the
247    extension may differ from that of the type.  */
248
249 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)  \
250   if (GET_MODE_CLASS (MODE) == MODE_INT \
251       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD)         \
252     (MODE) = word_mode;
253
254 /* Define this if most significant bit is lowest numbered
255    in instructions that operate on numbered bit-fields.  */
256 #define BITS_BIG_ENDIAN 1
257
258 /* Define this if most significant byte of a word is the lowest numbered.  */
259 /* That is true on the HP-PA.  */
260 #define BYTES_BIG_ENDIAN 1
261
262 /* Define this if most significant word of a multiword number is lowest
263    numbered.  */
264 #define WORDS_BIG_ENDIAN 1
265
266 #define MAX_BITS_PER_WORD 64
267
268 /* Width of a word, in units (bytes).  */
269 #define UNITS_PER_WORD (TARGET_64BIT ? 8 : 4)
270
271 /* Minimum number of units in a word.  If this is undefined, the default
272    is UNITS_PER_WORD.  Otherwise, it is the constant value that is the
273    smallest value that UNITS_PER_WORD can have at run-time.
274
275    FIXME: This needs to be 4 when TARGET_64BIT is true to suppress the
276    building of various TImode routines in libgcc.  The HP runtime
277    specification doesn't provide the alignment requirements and calling
278    conventions for TImode variables.  */
279 #define MIN_UNITS_PER_WORD 4
280
281 /* The widest floating point format supported by the hardware.  Note that
282    setting this influences some Ada floating point type sizes, currently
283    required for GNAT to operate properly.  */
284 #define WIDEST_HARDWARE_FP_SIZE 64
285
286 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
287 #define PARM_BOUNDARY BITS_PER_WORD
288
289 /* Largest alignment required for any stack parameter, in bits.
290    Don't define this if it is equal to PARM_BOUNDARY */
291 #define MAX_PARM_BOUNDARY BIGGEST_ALIGNMENT
292
293 /* Boundary (in *bits*) on which stack pointer is always aligned;
294    certain optimizations in combine depend on this.
295
296    The HP-UX runtime documents mandate 64-byte and 16-byte alignment for
297    the stack on the 32 and 64-bit ports, respectively.  However, we
298    are only guaranteed that the stack is aligned to BIGGEST_ALIGNMENT
299    in main.  Thus, we treat the former as the preferred alignment.  */
300 #define STACK_BOUNDARY BIGGEST_ALIGNMENT
301 #define PREFERRED_STACK_BOUNDARY (TARGET_64BIT ? 128 : 512)
302
303 /* Allocation boundary (in *bits*) for the code of a function.  */
304 #define FUNCTION_BOUNDARY BITS_PER_WORD
305
306 /* Alignment of field after `int : 0' in a structure.  */
307 #define EMPTY_FIELD_BOUNDARY 32
308
309 /* Every structure's size must be a multiple of this.  */
310 #define STRUCTURE_SIZE_BOUNDARY 8
311
312 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
313 #define PCC_BITFIELD_TYPE_MATTERS 1
314
315 /* No data type wants to be aligned rounder than this.  */
316 #define BIGGEST_ALIGNMENT (2 * BITS_PER_WORD)
317
318 /* Get around hp-ux assembler bug, and make strcpy of constants fast.  */
319 #define CONSTANT_ALIGNMENT(CODE, TYPEALIGN) \
320   ((TYPEALIGN) < 32 ? 32 : (TYPEALIGN))
321
322 /* Make arrays of chars word-aligned for the same reasons.  */
323 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
324   (TREE_CODE (TYPE) == ARRAY_TYPE               \
325    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
326    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
327
328 /* Set this nonzero if move instructions will actually fail to work
329    when given unaligned data.  */
330 #define STRICT_ALIGNMENT 1
331
332 /* Value is 1 if it is a good idea to tie two pseudo registers
333    when one has mode MODE1 and one has mode MODE2.
334    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
335    for any hard reg, then this must be 0 for correct output.  */
336 #define MODES_TIEABLE_P(MODE1, MODE2) \
337   pa_modes_tieable_p (MODE1, MODE2)
338
339 /* Specify the registers used for certain standard purposes.
340    The values of these macros are register numbers.  */
341
342 /* The HP-PA pc isn't overloaded on a register that the compiler knows about.  */
343 /* #define PC_REGNUM  */
344
345 /* Register to use for pushing function arguments.  */
346 #define STACK_POINTER_REGNUM 30
347
348 /* Base register for access to local variables of the function.  */
349 #define FRAME_POINTER_REGNUM 3
350
351 /* Don't allow hard registers to be renamed into r2 unless r2
352    is already live or already being saved (due to eh).  */
353
354 #define HARD_REGNO_RENAME_OK(OLD_REG, NEW_REG) \
355   ((NEW_REG) != 2 || df_regs_ever_live_p (2) || crtl->calls_eh_return)
356
357 /* C statement to store the difference between the frame pointer
358    and the stack pointer values immediately after the function prologue.
359
360    Note, we always pretend that this is a leaf function because if
361    it's not, there's no point in trying to eliminate the
362    frame pointer.  If it is a leaf function, we guessed right!  */
363 #define INITIAL_FRAME_POINTER_OFFSET(VAR) \
364   do {(VAR) = - compute_frame_size (get_frame_size (), 0);} while (0)
365
366 /* Base register for access to arguments of the function.  */
367 #define ARG_POINTER_REGNUM (TARGET_64BIT ? 29 : 3)
368
369 /* Register in which static-chain is passed to a function.  */
370 #define STATIC_CHAIN_REGNUM (TARGET_64BIT ? 31 : 29)
371
372 /* Register used to address the offset table for position-independent
373    data references.  */
374 #define PIC_OFFSET_TABLE_REGNUM \
375   (flag_pic ? (TARGET_64BIT ? 27 : 19) : INVALID_REGNUM)
376
377 #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED 1
378
379 /* Function to return the rtx used to save the pic offset table register
380    across function calls.  */
381 extern struct rtx_def *hppa_pic_save_rtx (void);
382
383 #define DEFAULT_PCC_STRUCT_RETURN 0
384
385 /* Register in which address to store a structure value
386    is passed to a function.  */
387 #define PA_STRUCT_VALUE_REGNUM 28
388
389 /* Describe how we implement __builtin_eh_return.  */
390 #define EH_RETURN_DATA_REGNO(N) \
391   ((N) < 3 ? (N) + 20 : (N) == 3 ? 31 : INVALID_REGNUM)
392 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 29)
393 #define EH_RETURN_HANDLER_RTX pa_eh_return_handler_rtx ()
394
395 /* Offset from the frame pointer register value to the top of stack.  */
396 #define FRAME_POINTER_CFA_OFFSET(FNDECL) 0
397
398 /* A C expression whose value is RTL representing the location of the
399    incoming return address at the beginning of any function, before the
400    prologue.  You only need to define this macro if you want to support
401    call frame debugging information like that provided by DWARF 2.  */
402 #define INCOMING_RETURN_ADDR_RTX (gen_rtx_REG (word_mode, 2))
403 #define DWARF_FRAME_RETURN_COLUMN (DWARF_FRAME_REGNUM (2))
404
405 /* A C expression whose value is an integer giving a DWARF 2 column
406    number that may be used as an alternate return column.  This should
407    be defined only if DWARF_FRAME_RETURN_COLUMN is set to a general
408    register, but an alternate column needs to be used for signal frames.
409
410    Column 0 is not used but unfortunately its register size is set to
411    4 bytes (sizeof CCmode) so it can't be used on 64-bit targets.  */
412 #define DWARF_ALT_FRAME_RETURN_COLUMN FIRST_PSEUDO_REGISTER
413
414 /* This macro chooses the encoding of pointers embedded in the exception
415    handling sections.  If at all possible, this should be defined such
416    that the exception handling section will not require dynamic relocations,
417    and so may be read-only.
418
419    Because the HP assembler auto aligns, it is necessary to use
420    DW_EH_PE_aligned.  It's not possible to make the data read-only
421    on the HP-UX SOM port since the linker requires fixups for label
422    differences in different sections to be word aligned.  However,
423    the SOM linker can do unaligned fixups for absolute pointers.
424    We also need aligned pointers for global and function pointers.
425
426    Although the HP-UX 64-bit ELF linker can handle unaligned pc-relative
427    fixups, the runtime doesn't have a consistent relationship between
428    text and data for dynamically loaded objects.  Thus, it's not possible
429    to use pc-relative encoding for pointers on this target.  It may be
430    possible to use segment relative encodings but GAS doesn't currently
431    have a mechanism to generate these encodings.  For other targets, we
432    use pc-relative encoding for pointers.  If the pointer might require
433    dynamic relocation, we make it indirect.  */
434 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)                       \
435   (TARGET_GAS && !TARGET_HPUX                                           \
436    ? (DW_EH_PE_pcrel                                                    \
437       | ((GLOBAL) || (CODE) == 2 ? DW_EH_PE_indirect : 0)               \
438       | (TARGET_64BIT ? DW_EH_PE_sdata8 : DW_EH_PE_sdata4))             \
439    : (!TARGET_GAS || (GLOBAL) || (CODE) == 2                            \
440       ? DW_EH_PE_aligned : DW_EH_PE_absptr))
441
442 /* Handle special EH pointer encodings.  Absolute, pc-relative, and
443    indirect are handled automatically.  We output pc-relative, and
444    indirect pc-relative ourself since we need some special magic to
445    generate pc-relative relocations, and to handle indirect function
446    pointers.  */
447 #define ASM_MAYBE_OUTPUT_ENCODED_ADDR_RTX(FILE, ENCODING, SIZE, ADDR, DONE) \
448   do {                                                                  \
449     if (((ENCODING) & 0x70) == DW_EH_PE_pcrel)                          \
450       {                                                                 \
451         fputs (integer_asm_op (SIZE, FALSE), FILE);                     \
452         if ((ENCODING) & DW_EH_PE_indirect)                             \
453           output_addr_const (FILE, get_deferred_plabel (ADDR));         \
454         else                                                            \
455           assemble_name (FILE, XSTR ((ADDR), 0));                       \
456         fputs ("+8-$PIC_pcrel$0", FILE);                                \
457         goto DONE;                                                      \
458       }                                                                 \
459     } while (0)
460 \f
461
462 /* The class value for index registers, and the one for base regs.  */
463 #define INDEX_REG_CLASS GENERAL_REGS
464 #define BASE_REG_CLASS GENERAL_REGS
465
466 #define FP_REG_CLASS_P(CLASS) \
467   ((CLASS) == FP_REGS || (CLASS) == FPUPPER_REGS)
468
469 /* True if register is floating-point.  */
470 #define FP_REGNO_P(N) ((N) >= FP_REG_FIRST && (N) <= FP_REG_LAST)
471
472 /* Given an rtx X being reloaded into a reg required to be
473    in class CLASS, return the class of reg to actually use.
474    In general this is just CLASS; but on some machines
475    in some cases it is preferable to use a more restrictive class.  */
476 #define PREFERRED_RELOAD_CLASS(X,CLASS) (CLASS)
477
478 #define MAYBE_FP_REG_CLASS_P(CLASS) \
479   reg_classes_intersect_p ((CLASS), FP_REGS)
480
481 \f
482 /* Stack layout; function entry, exit and calling.  */
483
484 /* Define this if pushing a word on the stack
485    makes the stack pointer a smaller address.  */
486 /* #define STACK_GROWS_DOWNWARD */
487
488 /* Believe it or not.  */
489 #define ARGS_GROW_DOWNWARD
490
491 /* Define this to nonzero if the nominal address of the stack frame
492    is at the high-address end of the local variables;
493    that is, each additional local variable allocated
494    goes at a more negative offset in the frame.  */
495 #define FRAME_GROWS_DOWNWARD 0
496
497 /* Offset within stack frame to start allocating local variables at.
498    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
499    first local allocated.  Otherwise, it is the offset to the BEGINNING
500    of the first local allocated.
501
502    On the 32-bit ports, we reserve one slot for the previous frame
503    pointer and one fill slot.  The fill slot is for compatibility
504    with HP compiled programs.  On the 64-bit ports, we reserve one
505    slot for the previous frame pointer.  */
506 #define STARTING_FRAME_OFFSET 8
507
508 /* Define STACK_ALIGNMENT_NEEDED to zero to disable final alignment
509    of the stack.  The default is to align it to STACK_BOUNDARY.  */
510 #define STACK_ALIGNMENT_NEEDED 0
511
512 /* If we generate an insn to push BYTES bytes,
513    this says how many the stack pointer really advances by.
514    On the HP-PA, don't define this because there are no push insns.  */
515 /*  #define PUSH_ROUNDING(BYTES) */
516
517 /* Offset of first parameter from the argument pointer register value.
518    This value will be negated because the arguments grow down.
519    Also note that on STACK_GROWS_UPWARD machines (such as this one)
520    this is the distance from the frame pointer to the end of the first
521    argument, not it's beginning.  To get the real offset of the first
522    argument, the size of the argument must be added.  */
523
524 #define FIRST_PARM_OFFSET(FNDECL) (TARGET_64BIT ? -64 : -32)
525
526 /* When a parameter is passed in a register, stack space is still
527    allocated for it.  */
528 #define REG_PARM_STACK_SPACE(DECL) (TARGET_64BIT ? 64 : 16)
529
530 /* Define this if the above stack space is to be considered part of the
531    space allocated by the caller.  */
532 #define OUTGOING_REG_PARM_STACK_SPACE(FNTYPE) 1
533
534 /* Keep the stack pointer constant throughout the function.
535    This is both an optimization and a necessity: longjmp
536    doesn't behave itself when the stack pointer moves within
537    the function!  */
538 #define ACCUMULATE_OUTGOING_ARGS 1
539
540 /* The weird HPPA calling conventions require a minimum of 48 bytes on
541    the stack: 16 bytes for register saves, and 32 bytes for magic.
542    This is the difference between the logical top of stack and the
543    actual sp.
544
545    On the 64-bit port, the HP C compiler allocates a 48-byte frame
546    marker, although the runtime documentation only describes a 16
547    byte marker.  For compatibility, we allocate 48 bytes.  */
548 #define STACK_POINTER_OFFSET \
549   (TARGET_64BIT ? -(crtl->outgoing_args_size + 48): -32)
550
551 #define STACK_DYNAMIC_OFFSET(FNDECL)    \
552   (TARGET_64BIT                         \
553    ? (STACK_POINTER_OFFSET)             \
554    : ((STACK_POINTER_OFFSET) - crtl->outgoing_args_size))
555
556 /* Define how to find the value returned by a library function
557    assuming the value has mode MODE.  */
558
559 #define LIBCALL_VALUE(MODE)     \
560   gen_rtx_REG (MODE,                                                    \
561                (! TARGET_SOFT_FLOAT                                     \
562                 && ((MODE) == SFmode || (MODE) == DFmode) ? 32 : 28))
563
564 /* 1 if N is a possible register number for a function value
565    as seen by the caller.  */
566
567 #define FUNCTION_VALUE_REGNO_P(N) \
568   ((N) == 28 || (! TARGET_SOFT_FLOAT && (N) == 32))
569
570 \f
571 /* Define a data type for recording info about an argument list
572    during the scan of that argument list.  This data type should
573    hold all necessary information about the function itself
574    and about the args processed so far, enough to enable macros
575    such as FUNCTION_ARG to determine where the next arg should go.
576
577    On the HP-PA, the WORDS field holds the number of words
578    of arguments scanned so far (including the invisible argument,
579    if any, which holds the structure-value-address).  Thus, 4 or
580    more means all following args should go on the stack.
581    
582    The INCOMING field tracks whether this is an "incoming" or
583    "outgoing" argument.
584    
585    The INDIRECT field indicates whether this is is an indirect
586    call or not.
587    
588    The NARGS_PROTOTYPE field indicates that an argument does not
589    have a prototype when it less than or equal to 0.  */
590
591 struct hppa_args {int words, nargs_prototype, incoming, indirect; };
592
593 #define CUMULATIVE_ARGS struct hppa_args
594
595 /* Initialize a variable CUM of type CUMULATIVE_ARGS
596    for a call to a function whose data type is FNTYPE.
597    For a library call, FNTYPE is 0.  */
598
599 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL, N_NAMED_ARGS) \
600   (CUM).words = 0,                                                      \
601   (CUM).incoming = 0,                                                   \
602   (CUM).indirect = (FNTYPE) && !(FNDECL),                               \
603   (CUM).nargs_prototype = (FNTYPE && TYPE_ARG_TYPES (FNTYPE)            \
604                            ? (list_length (TYPE_ARG_TYPES (FNTYPE)) - 1 \
605                               + (TYPE_MODE (TREE_TYPE (FNTYPE)) == BLKmode \
606                                  || pa_return_in_memory (TREE_TYPE (FNTYPE), 0))) \
607                            : 0)
608
609
610
611 /* Similar, but when scanning the definition of a procedure.  We always
612    set NARGS_PROTOTYPE large so we never return a PARALLEL.  */
613
614 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM,FNTYPE,IGNORE) \
615   (CUM).words = 0,                              \
616   (CUM).incoming = 1,                           \
617   (CUM).indirect = 0,                           \
618   (CUM).nargs_prototype = 1000
619
620 /* Figure out the size in words of the function argument.  The size
621    returned by this macro should always be greater than zero because
622    we pass variable and zero sized objects by reference.  */
623
624 #define FUNCTION_ARG_SIZE(MODE, TYPE)   \
625   ((((MODE) != BLKmode \
626      ? (HOST_WIDE_INT) GET_MODE_SIZE (MODE) \
627      : int_size_in_bytes (TYPE)) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
628
629 /* Update the data in CUM to advance over an argument
630    of mode MODE and data type TYPE.
631    (TYPE is null for libcalls where that information may not be available.)  */
632
633 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)                    \
634 { (CUM).nargs_prototype--;                                              \
635   (CUM).words += FUNCTION_ARG_SIZE(MODE, TYPE)                          \
636     + (((CUM).words & 01) && (TYPE) != 0                                \
637         && FUNCTION_ARG_SIZE(MODE, TYPE) > 1);                          \
638 }
639
640 /* Determine where to put an argument to a function.
641    Value is zero to push the argument on the stack,
642    or a hard register in which to store the argument.
643
644    MODE is the argument's machine mode.
645    TYPE is the data type of the argument (as a tree).
646     This is null for libcalls where that information may
647     not be available.
648    CUM is a variable of type CUMULATIVE_ARGS which gives info about
649     the preceding args and about the function being called.
650    NAMED is nonzero if this argument is a named parameter
651     (otherwise it is an extra parameter matching an ellipsis).
652
653    On the HP-PA the first four words of args are normally in registers
654    and the rest are pushed.  But any arg that won't entirely fit in regs
655    is pushed.
656
657    Arguments passed in registers are either 1 or 2 words long.
658
659    The caller must make a distinction between calls to explicitly named
660    functions and calls through pointers to functions -- the conventions
661    are different!  Calls through pointers to functions only use general
662    registers for the first four argument words.
663
664    Of course all this is different for the portable runtime model
665    HP wants everyone to use for ELF.  Ugh.  Here's a quick description
666    of how it's supposed to work.
667
668    1) callee side remains unchanged.  It expects integer args to be
669    in the integer registers, float args in the float registers and
670    unnamed args in integer registers.
671
672    2) caller side now depends on if the function being called has
673    a prototype in scope (rather than if it's being called indirectly).
674
675       2a) If there is a prototype in scope, then arguments are passed
676       according to their type (ints in integer registers, floats in float
677       registers, unnamed args in integer registers.
678
679       2b) If there is no prototype in scope, then floating point arguments
680       are passed in both integer and float registers.  egad.
681
682   FYI: The portable parameter passing conventions are almost exactly like
683   the standard parameter passing conventions on the RS6000.  That's why
684   you'll see lots of similar code in rs6000.h.  */
685
686 /* If defined, a C expression which determines whether, and in which
687    direction, to pad out an argument with extra space.  */
688 #define FUNCTION_ARG_PADDING(MODE, TYPE) function_arg_padding ((MODE), (TYPE))
689
690 /* Specify padding for the last element of a block move between registers
691    and memory.
692
693    The 64-bit runtime specifies that objects need to be left justified
694    (i.e., the normal justification for a big endian target).  The 32-bit
695    runtime specifies right justification for objects smaller than 64 bits.
696    We use a DImode register in the parallel for 5 to 7 byte structures
697    so that there is only one element.  This allows the object to be
698    correctly padded.  */
699 #define BLOCK_REG_PADDING(MODE, TYPE, FIRST) \
700   function_arg_padding ((MODE), (TYPE))
701
702 /* Do not expect to understand this without reading it several times.  I'm
703    tempted to try and simply it, but I worry about breaking something.  */
704
705 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
706   function_arg (&CUM, MODE, TYPE, NAMED)
707
708 /* If defined, a C expression that gives the alignment boundary, in
709    bits, of an argument with the specified mode and type.  If it is
710    not defined,  `PARM_BOUNDARY' is used for all arguments.  */
711
712 /* Arguments larger than one word are double word aligned.  */
713
714 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE)                               \
715   (((TYPE)                                                              \
716     ? (integer_zerop (TYPE_SIZE (TYPE))                                 \
717        || !TREE_CONSTANT (TYPE_SIZE (TYPE))                             \
718        || int_size_in_bytes (TYPE) <= UNITS_PER_WORD)                   \
719     : GET_MODE_SIZE(MODE) <= UNITS_PER_WORD)                            \
720    ? PARM_BOUNDARY : MAX_PARM_BOUNDARY)
721
722 \f
723 /* On HPPA, we emit profiling code as rtl via PROFILE_HOOK rather than
724    as assembly via FUNCTION_PROFILER.  Just output a local label.
725    We can't use the function label because the GAS SOM target can't
726    handle the difference of a global symbol and a local symbol.  */
727
728 #ifndef FUNC_BEGIN_PROLOG_LABEL
729 #define FUNC_BEGIN_PROLOG_LABEL        "LFBP"
730 #endif
731
732 #define FUNCTION_PROFILER(FILE, LABEL) \
733   (*targetm.asm_out.internal_label) (FILE, FUNC_BEGIN_PROLOG_LABEL, LABEL)
734
735 #define PROFILE_HOOK(label_no) hppa_profile_hook (label_no)
736 void hppa_profile_hook (int label_no);
737
738 /* The profile counter if emitted must come before the prologue.  */
739 #define PROFILE_BEFORE_PROLOGUE 1
740
741 /* We never want final.c to emit profile counters.  When profile
742    counters are required, we have to defer emitting them to the end
743    of the current file.  */
744 #define NO_PROFILE_COUNTERS 1
745
746 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
747    the stack pointer does not matter.  The value is tested only in
748    functions that have frame pointers.
749    No definition is equivalent to always zero.  */
750
751 extern int may_call_alloca;
752
753 #define EXIT_IGNORE_STACK       \
754  (get_frame_size () != 0        \
755   || cfun->calls_alloca || crtl->outgoing_args_size)
756
757 /* Length in units of the trampoline for entering a nested function.  */
758
759 #define TRAMPOLINE_SIZE (TARGET_64BIT ? 72 : 52)
760
761 /* Alignment required by the trampoline.  */
762
763 #define TRAMPOLINE_ALIGNMENT BITS_PER_WORD
764
765 /* Minimum length of a cache line.  A length of 16 will work on all
766    PA-RISC processors.  All PA 1.1 processors have a cache line of
767    32 bytes.  Most but not all PA 2.0 processors have a cache line
768    of 64 bytes.  As cache flushes are expensive and we don't support
769    PA 1.0, we use a minimum length of 32.  */
770
771 #define MIN_CACHELINE_SIZE 32
772
773 \f
774 /* Addressing modes, and classification of registers for them. 
775
776    Using autoincrement addressing modes on PA8000 class machines is
777    not profitable.  */
778
779 #define HAVE_POST_INCREMENT (pa_cpu < PROCESSOR_8000)
780 #define HAVE_POST_DECREMENT (pa_cpu < PROCESSOR_8000)
781
782 #define HAVE_PRE_DECREMENT (pa_cpu < PROCESSOR_8000)
783 #define HAVE_PRE_INCREMENT (pa_cpu < PROCESSOR_8000)
784
785 /* Macros to check register numbers against specific register classes.  */
786
787 /* The following macros assume that X is a hard or pseudo reg number.
788    They give nonzero only if X is a hard reg of the suitable class
789    or a pseudo reg currently allocated to a suitable hard reg.
790    Since they use reg_renumber, they are safe only once reg_renumber
791    has been allocated, which happens in local-alloc.c.  */
792
793 #define REGNO_OK_FOR_INDEX_P(X) \
794   ((X) && ((X) < 32                                                     \
795    || (X >= FIRST_PSEUDO_REGISTER                                       \
796        && reg_renumber                                                  \
797        && (unsigned) reg_renumber[X] < 32)))
798 #define REGNO_OK_FOR_BASE_P(X) \
799   ((X) && ((X) < 32                                                     \
800    || (X >= FIRST_PSEUDO_REGISTER                                       \
801        && reg_renumber                                                  \
802        && (unsigned) reg_renumber[X] < 32)))
803 #define REGNO_OK_FOR_FP_P(X) \
804   (FP_REGNO_P (X)                                                       \
805    || (X >= FIRST_PSEUDO_REGISTER                                       \
806        && reg_renumber                                                  \
807        && FP_REGNO_P (reg_renumber[X])))
808
809 /* Now macros that check whether X is a register and also,
810    strictly, whether it is in a specified class.
811
812    These macros are specific to the HP-PA, and may be used only
813    in code for printing assembler insns and in conditions for
814    define_optimization.  */
815
816 /* 1 if X is an fp register.  */
817
818 #define FP_REG_P(X) (REG_P (X) && REGNO_OK_FOR_FP_P (REGNO (X)))
819 \f
820 /* Maximum number of registers that can appear in a valid memory address.  */
821
822 #define MAX_REGS_PER_ADDRESS 2
823
824 /* Non-TLS symbolic references.  */
825 #define PA_SYMBOL_REF_TLS_P(RTX) \
826   (GET_CODE (RTX) == SYMBOL_REF && SYMBOL_REF_TLS_MODEL (RTX) != 0)
827
828 /* Recognize any constant value that is a valid address except
829    for symbolic addresses.  We get better CSE by rejecting them
830    here and allowing hppa_legitimize_address to break them up.  We
831    use most of the constants accepted by CONSTANT_P, except CONST_DOUBLE.  */
832
833 #define CONSTANT_ADDRESS_P(X) \
834   ((GET_CODE (X) == LABEL_REF                                           \
835    || (GET_CODE (X) == SYMBOL_REF && !SYMBOL_REF_TLS_MODEL (X))         \
836    || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST                \
837    || GET_CODE (X) == HIGH)                                             \
838    && (reload_in_progress || reload_completed || ! symbolic_expression_p (X)))
839
840 /* A C expression that is nonzero if we are using the new HP assembler.  */
841
842 #ifndef NEW_HP_ASSEMBLER
843 #define NEW_HP_ASSEMBLER 0
844 #endif
845
846 /* The macros below define the immediate range for CONST_INTS on
847    the 64-bit port.  Constants in this range can be loaded in three
848    instructions using a ldil/ldo/depdi sequence.  Constants outside
849    this range are forced to the constant pool prior to reload.  */
850
851 #define MAX_LEGIT_64BIT_CONST_INT ((HOST_WIDE_INT) 32 << 31)
852 #define MIN_LEGIT_64BIT_CONST_INT ((HOST_WIDE_INT) -32 << 31)
853 #define LEGITIMATE_64BIT_CONST_INT_P(X) \
854   ((X) >= MIN_LEGIT_64BIT_CONST_INT && (X) < MAX_LEGIT_64BIT_CONST_INT)
855
856 /* A C expression that is nonzero if X is a legitimate constant for an
857    immediate operand.
858
859    We include all constant integers and constant doubles, but not
860    floating-point, except for floating-point zero.  We reject LABEL_REFs
861    if we're not using gas or the new HP assembler. 
862
863    In 64-bit mode, we reject CONST_DOUBLES.  We also reject CONST_INTS
864    that need more than three instructions to load prior to reload.  This
865    limit is somewhat arbitrary.  It takes three instructions to load a
866    CONST_INT from memory but two are memory accesses.  It may be better
867    to increase the allowed range for CONST_INTS.  We may also be able
868    to handle CONST_DOUBLES.  */
869
870 #define LEGITIMATE_CONSTANT_P(X)                                \
871   ((GET_MODE_CLASS (GET_MODE (X)) != MODE_FLOAT                 \
872     || (X) == CONST0_RTX (GET_MODE (X)))                        \
873    && (NEW_HP_ASSEMBLER                                         \
874        || TARGET_GAS                                            \
875        || GET_CODE (X) != LABEL_REF)                            \
876    && (!TARGET_64BIT                                            \
877        || GET_CODE (X) != CONST_DOUBLE)                         \
878    && (!TARGET_64BIT                                            \
879        || HOST_BITS_PER_WIDE_INT <= 32                          \
880        || GET_CODE (X) != CONST_INT                             \
881        || reload_in_progress                                    \
882        || reload_completed                                      \
883        || LEGITIMATE_64BIT_CONST_INT_P (INTVAL (X))             \
884        || cint_ok_for_move (INTVAL (X)))                        \
885    && !function_label_operand (X, VOIDmode))
886
887 /* Target flags set on a symbol_ref.  */
888
889 /* Set by ASM_OUTPUT_SYMBOL_REF when a symbol_ref is output.  */
890 #define SYMBOL_FLAG_REFERENCED (1 << SYMBOL_FLAG_MACH_DEP_SHIFT)
891 #define SYMBOL_REF_REFERENCED_P(RTX) \
892   ((SYMBOL_REF_FLAGS (RTX) & SYMBOL_FLAG_REFERENCED) != 0)
893
894 /* Defines for constraints.md.  */
895
896 /* Return 1 iff OP is a scaled or unscaled index address.  */
897 #define IS_INDEX_ADDR_P(OP) \
898   (GET_CODE (OP) == PLUS                                \
899    && GET_MODE (OP) == Pmode                            \
900    && (GET_CODE (XEXP (OP, 0)) == MULT                  \
901        || GET_CODE (XEXP (OP, 1)) == MULT               \
902        || (REG_P (XEXP (OP, 0))                         \
903            && REG_P (XEXP (OP, 1)))))
904
905 /* Return 1 iff OP is a LO_SUM DLT address.  */
906 #define IS_LO_SUM_DLT_ADDR_P(OP) \
907   (GET_CODE (OP) == LO_SUM                              \
908    && GET_MODE (OP) == Pmode                            \
909    && REG_P (XEXP (OP, 0))                              \
910    && REG_OK_FOR_BASE_P (XEXP (OP, 0))                  \
911    && GET_CODE (XEXP (OP, 1)) == UNSPEC)
912
913 /* Nonzero if 14-bit offsets can be used for all loads and stores.
914    This is not possible when generating PA 1.x code as floating point
915    loads and stores only support 5-bit offsets.  Note that we do not
916    forbid the use of 14-bit offsets in GO_IF_LEGITIMATE_ADDRESS.
917    Instead, we use pa_secondary_reload() to reload integer mode
918    REG+D memory addresses used in floating point loads and stores.
919
920    FIXME: the ELF32 linker clobbers the LSB of the FP register number
921    in PA 2.0 floating-point insns with long displacements.  This is
922    because R_PARISC_DPREL14WR and other relocations like it are not
923    yet supported by GNU ld.  For now, we reject long displacements
924    on this target.  */
925
926 #define INT14_OK_STRICT \
927   (TARGET_SOFT_FLOAT                                                   \
928    || TARGET_DISABLE_FPREGS                                            \
929    || (TARGET_PA_20 && !TARGET_ELF32))
930
931 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
932    and check its validity for a certain class.
933    We have two alternate definitions for each of them.
934    The usual definition accepts all pseudo regs; the other rejects
935    them unless they have been allocated suitable hard regs.
936    The symbol REG_OK_STRICT causes the latter definition to be used.
937
938    Most source files want to accept pseudo regs in the hope that
939    they will get allocated to the class that the insn wants them to be in.
940    Source files for reload pass need to be strict.
941    After reload, it makes no difference, since pseudo regs have
942    been eliminated by then.  */
943
944 #ifndef REG_OK_STRICT
945
946 /* Nonzero if X is a hard reg that can be used as an index
947    or if it is a pseudo reg.  */
948 #define REG_OK_FOR_INDEX_P(X) \
949   (REGNO (X) && (REGNO (X) < 32 || REGNO (X) >= FIRST_PSEUDO_REGISTER))
950
951 /* Nonzero if X is a hard reg that can be used as a base reg
952    or if it is a pseudo reg.  */
953 #define REG_OK_FOR_BASE_P(X) \
954   (REGNO (X) && (REGNO (X) < 32 || REGNO (X) >= FIRST_PSEUDO_REGISTER))
955
956 #else
957
958 /* Nonzero if X is a hard reg that can be used as an index.  */
959 #define REG_OK_FOR_INDEX_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
960
961 /* Nonzero if X is a hard reg that can be used as a base reg.  */
962 #define REG_OK_FOR_BASE_P(X) REGNO_OK_FOR_BASE_P (REGNO (X))
963
964 #endif
965 \f
966 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression that is a
967    valid memory address for an instruction.  The MODE argument is the
968    machine mode for the MEM expression that wants to use this address.
969
970    On HP PA-RISC, the legitimate address forms are REG+SMALLINT,
971    REG+REG, and REG+(REG*SCALE).  The indexed address forms are only
972    available with floating point loads and stores, and integer loads.
973    We get better code by allowing indexed addresses in the initial
974    RTL generation.
975
976    The acceptance of indexed addresses as legitimate implies that we
977    must provide patterns for doing indexed integer stores, or the move
978    expanders must force the address of an indexed store to a register.
979    We have adopted the latter approach.
980    
981    Another function of GO_IF_LEGITIMATE_ADDRESS is to ensure that
982    the base register is a valid pointer for indexed instructions.
983    On targets that have non-equivalent space registers, we have to
984    know at the time of assembler output which register in a REG+REG
985    pair is the base register.  The REG_POINTER flag is sometimes lost
986    in reload and the following passes, so it can't be relied on during
987    code generation.  Thus, we either have to canonicalize the order
988    of the registers in REG+REG indexed addresses, or treat REG+REG
989    addresses separately and provide patterns for both permutations.
990
991    The latter approach requires several hundred additional lines of
992    code in pa.md.  The downside to canonicalizing is that a PLUS
993    in the wrong order can't combine to form to make a scaled indexed
994    memory operand.  As we won't need to canonicalize the operands if
995    the REG_POINTER lossage can be fixed, it seems better canonicalize.
996
997    We initially break out scaled indexed addresses in canonical order
998    in emit_move_sequence.  LEGITIMIZE_ADDRESS also canonicalizes
999    scaled indexed addresses during RTL generation.  However, fold_rtx
1000    has its own opinion on how the operands of a PLUS should be ordered.
1001    If one of the operands is equivalent to a constant, it will make
1002    that operand the second operand.  As the base register is likely to
1003    be equivalent to a SYMBOL_REF, we have made it the second operand.
1004
1005    GO_IF_LEGITIMATE_ADDRESS accepts REG+REG as legitimate when the
1006    operands are in the order INDEX+BASE on targets with non-equivalent
1007    space registers, and in any order on targets with equivalent space
1008    registers.  It accepts both MULT+BASE and BASE+MULT for scaled indexing.
1009
1010    We treat a SYMBOL_REF as legitimate if it is part of the current
1011    function's constant-pool, because such addresses can actually be
1012    output as REG+SMALLINT.  */
1013
1014 #define VAL_5_BITS_P(X) ((unsigned HOST_WIDE_INT)(X) + 0x10 < 0x20)
1015 #define INT_5_BITS(X) VAL_5_BITS_P (INTVAL (X))
1016
1017 #define VAL_U5_BITS_P(X) ((unsigned HOST_WIDE_INT)(X) < 0x20)
1018 #define INT_U5_BITS(X) VAL_U5_BITS_P (INTVAL (X))
1019
1020 #define VAL_11_BITS_P(X) ((unsigned HOST_WIDE_INT)(X) + 0x400 < 0x800)
1021 #define INT_11_BITS(X) VAL_11_BITS_P (INTVAL (X))
1022
1023 #define VAL_14_BITS_P(X) ((unsigned HOST_WIDE_INT)(X) + 0x2000 < 0x4000)
1024 #define INT_14_BITS(X) VAL_14_BITS_P (INTVAL (X))
1025
1026 #if HOST_BITS_PER_WIDE_INT > 32
1027 #define VAL_32_BITS_P(X) \
1028   ((unsigned HOST_WIDE_INT)(X) + ((unsigned HOST_WIDE_INT) 1 << 31)    \
1029    < (unsigned HOST_WIDE_INT) 2 << 31)
1030 #else
1031 #define VAL_32_BITS_P(X) 1
1032 #endif
1033 #define INT_32_BITS(X) VAL_32_BITS_P (INTVAL (X))
1034
1035 /* These are the modes that we allow for scaled indexing.  */
1036 #define MODE_OK_FOR_SCALED_INDEXING_P(MODE) \
1037   ((TARGET_64BIT && (MODE) == DImode)                                   \
1038    || (MODE) == SImode                                                  \
1039    || (MODE) == HImode                                                  \
1040    || (MODE) == SFmode                                                  \
1041    || (MODE) == DFmode)
1042
1043 /* These are the modes that we allow for unscaled indexing.  */
1044 #define MODE_OK_FOR_UNSCALED_INDEXING_P(MODE) \
1045   ((TARGET_64BIT && (MODE) == DImode)                                   \
1046    || (MODE) == SImode                                                  \
1047    || (MODE) == HImode                                                  \
1048    || (MODE) == QImode                                                  \
1049    || (MODE) == SFmode                                                  \
1050    || (MODE) == DFmode)
1051
1052 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR) \
1053 {                                                                       \
1054   if ((REG_P (X) && REG_OK_FOR_BASE_P (X))                              \
1055       || ((GET_CODE (X) == PRE_DEC || GET_CODE (X) == POST_DEC          \
1056            || GET_CODE (X) == PRE_INC || GET_CODE (X) == POST_INC)      \
1057           && REG_P (XEXP (X, 0))                                        \
1058           && REG_OK_FOR_BASE_P (XEXP (X, 0))))                          \
1059     goto ADDR;                                                          \
1060   else if (GET_CODE (X) == PLUS)                                        \
1061     {                                                                   \
1062       rtx base = 0, index = 0;                                          \
1063       if (REG_P (XEXP (X, 1))                                           \
1064           && REG_OK_FOR_BASE_P (XEXP (X, 1)))                           \
1065         base = XEXP (X, 1), index = XEXP (X, 0);                        \
1066       else if (REG_P (XEXP (X, 0))                                      \
1067                && REG_OK_FOR_BASE_P (XEXP (X, 0)))                      \
1068         base = XEXP (X, 0), index = XEXP (X, 1);                        \
1069       if (base                                                          \
1070           && GET_CODE (index) == CONST_INT                              \
1071           && ((INT_14_BITS (index)                                      \
1072                && (((MODE) != DImode                                    \
1073                     && (MODE) != SFmode                                 \
1074                     && (MODE) != DFmode)                                \
1075                    /* The base register for DImode loads and stores     \
1076                       with long displacements must be aligned because   \
1077                       the lower three bits in the displacement are      \
1078                       assumed to be zero.  */                           \
1079                    || ((MODE) == DImode                                 \
1080                        && (!TARGET_64BIT                                \
1081                            || (INTVAL (index) % 8) == 0))               \
1082                    /* Similarly, the base register for SFmode/DFmode    \
1083                       loads and stores with long displacements must     \
1084                       be aligned.  */                                   \
1085                    || (((MODE) == SFmode || (MODE) == DFmode)           \
1086                        && INT14_OK_STRICT                               \
1087                        && (INTVAL (index) % GET_MODE_SIZE (MODE)) == 0))) \
1088                || INT_5_BITS (index)))                                  \
1089         goto ADDR;                                                      \
1090       if (!TARGET_DISABLE_INDEXING                                      \
1091           /* Only accept the "canonical" INDEX+BASE operand order       \
1092              on targets with non-equivalent space registers.  */        \
1093           && (TARGET_NO_SPACE_REGS                                      \
1094               ? (base && REG_P (index))                                 \
1095               : (base == XEXP (X, 1) && REG_P (index)                   \
1096                  && (reload_completed                                   \
1097                      || (reload_in_progress && HARD_REGISTER_P (base))  \
1098                      || REG_POINTER (base))                             \
1099                  && (reload_completed                                   \
1100                      || (reload_in_progress && HARD_REGISTER_P (index)) \
1101                      || !REG_POINTER (index))))                         \
1102           && MODE_OK_FOR_UNSCALED_INDEXING_P (MODE)                     \
1103           && REG_OK_FOR_INDEX_P (index)                                 \
1104           && borx_reg_operand (base, Pmode)                             \
1105           && borx_reg_operand (index, Pmode))                           \
1106         goto ADDR;                                                      \
1107       if (!TARGET_DISABLE_INDEXING                                      \
1108           && base                                                       \
1109           && GET_CODE (index) == MULT                                   \
1110           && MODE_OK_FOR_SCALED_INDEXING_P (MODE)                       \
1111           && REG_P (XEXP (index, 0))                                    \
1112           && GET_MODE (XEXP (index, 0)) == Pmode                        \
1113           && REG_OK_FOR_INDEX_P (XEXP (index, 0))                       \
1114           && GET_CODE (XEXP (index, 1)) == CONST_INT                    \
1115           && INTVAL (XEXP (index, 1))                                   \
1116              == (HOST_WIDE_INT) GET_MODE_SIZE (MODE)                    \
1117           && borx_reg_operand (base, Pmode))                            \
1118         goto ADDR;                                                      \
1119     }                                                                   \
1120   else if (GET_CODE (X) == LO_SUM                                       \
1121            && GET_CODE (XEXP (X, 0)) == REG                             \
1122            && REG_OK_FOR_BASE_P (XEXP (X, 0))                           \
1123            && CONSTANT_P (XEXP (X, 1))                                  \
1124            && (TARGET_SOFT_FLOAT                                        \
1125                /* We can allow symbolic LO_SUM addresses for PA2.0.  */ \
1126                || (TARGET_PA_20                                         \
1127                    && !TARGET_ELF32                                     \
1128                    && GET_CODE (XEXP (X, 1)) != CONST_INT)              \
1129                || ((MODE) != SFmode                                     \
1130                    && (MODE) != DFmode)))                               \
1131     goto ADDR;                                                          \
1132   else if (GET_CODE (X) == LO_SUM                                       \
1133            && GET_CODE (XEXP (X, 0)) == SUBREG                          \
1134            && GET_CODE (SUBREG_REG (XEXP (X, 0))) == REG                \
1135            && REG_OK_FOR_BASE_P (SUBREG_REG (XEXP (X, 0)))              \
1136            && CONSTANT_P (XEXP (X, 1))                                  \
1137            && (TARGET_SOFT_FLOAT                                        \
1138                /* We can allow symbolic LO_SUM addresses for PA2.0.  */ \
1139                || (TARGET_PA_20                                         \
1140                    && !TARGET_ELF32                                     \
1141                    && GET_CODE (XEXP (X, 1)) != CONST_INT)              \
1142                || ((MODE) != SFmode                                     \
1143                    && (MODE) != DFmode)))                               \
1144     goto ADDR;                                                          \
1145   else if (GET_CODE (X) == LABEL_REF                                    \
1146            || (GET_CODE (X) == CONST_INT                                \
1147                && INT_5_BITS (X)))                                      \
1148     goto ADDR;                                                          \
1149   /* Needed for -fPIC */                                                \
1150   else if (GET_CODE (X) == LO_SUM                                       \
1151            && GET_CODE (XEXP (X, 0)) == REG                             \
1152            && REG_OK_FOR_BASE_P (XEXP (X, 0))                           \
1153            && GET_CODE (XEXP (X, 1)) == UNSPEC                          \
1154            && (TARGET_SOFT_FLOAT                                        \
1155                || (TARGET_PA_20 && !TARGET_ELF32)                       \
1156                || ((MODE) != SFmode                                     \
1157                    && (MODE) != DFmode)))                               \
1158     goto ADDR;                                                          \
1159 }
1160
1161 /* Look for machine dependent ways to make the invalid address AD a
1162    valid address.
1163
1164    For the PA, transform:
1165
1166         memory(X + <large int>)
1167
1168    into:
1169
1170         if (<large int> & mask) >= 16
1171           Y = (<large int> & ~mask) + mask + 1  Round up.
1172         else
1173           Y = (<large int> & ~mask)             Round down.
1174         Z = X + Y
1175         memory (Z + (<large int> - Y));
1176
1177    This makes reload inheritance and reload_cse work better since Z
1178    can be reused.
1179
1180    There may be more opportunities to improve code with this hook.  */
1181 #define LEGITIMIZE_RELOAD_ADDRESS(AD, MODE, OPNUM, TYPE, IND, WIN)      \
1182 do {                                                                    \
1183   long offset, newoffset, mask;                                         \
1184   rtx new_rtx, temp = NULL_RTX;                                         \
1185                                                                         \
1186   mask = (GET_MODE_CLASS (MODE) == MODE_FLOAT                           \
1187           ? (INT14_OK_STRICT ? 0x3fff : 0x1f) : 0x3fff);                \
1188                                                                         \
1189   if (optimize && GET_CODE (AD) == PLUS)                                \
1190     temp = simplify_binary_operation (PLUS, Pmode,                      \
1191                                       XEXP (AD, 0), XEXP (AD, 1));      \
1192                                                                         \
1193   new_rtx = temp ? temp : AD;                                           \
1194                                                                         \
1195   if (optimize                                                          \
1196       && GET_CODE (new_rtx) == PLUS                                             \
1197       && GET_CODE (XEXP (new_rtx, 0)) == REG                            \
1198       && GET_CODE (XEXP (new_rtx, 1)) == CONST_INT)                             \
1199     {                                                                   \
1200       offset = INTVAL (XEXP ((new_rtx), 1));                            \
1201                                                                         \
1202       /* Choose rounding direction.  Round up if we are >= halfway.  */ \
1203       if ((offset & mask) >= ((mask + 1) / 2))                          \
1204         newoffset = (offset & ~mask) + mask + 1;                        \
1205       else                                                              \
1206         newoffset = offset & ~mask;                                     \
1207                                                                         \
1208       /* Ensure that long displacements are aligned.  */                \
1209       if (mask == 0x3fff                                                \
1210           && (GET_MODE_CLASS (MODE) == MODE_FLOAT                       \
1211               || (TARGET_64BIT && (MODE) == DImode)))                   \
1212         newoffset &= ~(GET_MODE_SIZE (MODE) - 1);                       \
1213                                                                         \
1214       if (newoffset != 0 && VAL_14_BITS_P (newoffset))                  \
1215         {                                                               \
1216           temp = gen_rtx_PLUS (Pmode, XEXP (new_rtx, 0),                        \
1217                                GEN_INT (newoffset));                    \
1218           AD = gen_rtx_PLUS (Pmode, temp, GEN_INT (offset - newoffset));\
1219           push_reload (XEXP (AD, 0), 0, &XEXP (AD, 0), 0,               \
1220                        BASE_REG_CLASS, Pmode, VOIDmode, 0, 0,           \
1221                        (OPNUM), (TYPE));                                \
1222           goto WIN;                                                     \
1223         }                                                               \
1224     }                                                                   \
1225 } while (0)
1226
1227
1228 \f
1229 #define TARGET_ASM_SELECT_SECTION  pa_select_section
1230
1231 /* Return a nonzero value if DECL has a section attribute.  */
1232 #define IN_NAMED_SECTION_P(DECL) \
1233   ((TREE_CODE (DECL) == FUNCTION_DECL || TREE_CODE (DECL) == VAR_DECL) \
1234    && DECL_SECTION_NAME (DECL) != NULL_TREE)
1235
1236 /* Define this macro if references to a symbol must be treated
1237    differently depending on something about the variable or
1238    function named by the symbol (such as what section it is in).
1239
1240    The macro definition, if any, is executed immediately after the
1241    rtl for DECL or other node is created.
1242    The value of the rtl will be a `mem' whose address is a
1243    `symbol_ref'.
1244
1245    The usual thing for this macro to do is to a flag in the
1246    `symbol_ref' (such as `SYMBOL_REF_FLAG') or to store a modified
1247    name string in the `symbol_ref' (if one bit is not enough
1248    information).
1249
1250    On the HP-PA we use this to indicate if a symbol is in text or
1251    data space.  Also, function labels need special treatment.  */
1252
1253 #define TEXT_SPACE_P(DECL)\
1254   (TREE_CODE (DECL) == FUNCTION_DECL                                    \
1255    || (TREE_CODE (DECL) == VAR_DECL                                     \
1256        && TREE_READONLY (DECL) && ! TREE_SIDE_EFFECTS (DECL)            \
1257        && (! DECL_INITIAL (DECL) || ! reloc_needed (DECL_INITIAL (DECL))) \
1258        && !flag_pic)                                                    \
1259    || CONSTANT_CLASS_P (DECL))
1260
1261 #define FUNCTION_NAME_P(NAME)  (*(NAME) == '@')
1262
1263 /* Specify the machine mode that this machine uses for the index in the
1264    tablejump instruction.  For small tables, an element consists of a
1265    ia-relative branch and its delay slot.  When -mbig-switch is specified,
1266    we use a 32-bit absolute address for non-pic code, and a 32-bit offset
1267    for both 32 and 64-bit pic code.  */
1268 #define CASE_VECTOR_MODE (TARGET_BIG_SWITCH ? SImode : DImode)
1269
1270 /* Jump tables must be 32-bit aligned, no matter the size of the element.  */
1271 #define ADDR_VEC_ALIGN(ADDR_VEC) 2
1272
1273 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1274 #define DEFAULT_SIGNED_CHAR 1
1275
1276 /* Max number of bytes we can move from memory to memory
1277    in one reasonably fast instruction.  */
1278 #define MOVE_MAX 8
1279
1280 /* Higher than the default as we prefer to use simple move insns
1281    (better scheduling and delay slot filling) and because our
1282    built-in block move is really a 2X unrolled loop. 
1283
1284    Believe it or not, this has to be big enough to allow for copying all
1285    arguments passed in registers to avoid infinite recursion during argument
1286    setup for a function call.  Why?  Consider how we copy the stack slots
1287    reserved for parameters when they may be trashed by a call.  */
1288 #define MOVE_RATIO(speed) (TARGET_64BIT ? 8 : 4)
1289
1290 /* Define if operations between registers always perform the operation
1291    on the full register even if a narrower mode is specified.  */
1292 #define WORD_REGISTER_OPERATIONS
1293
1294 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1295    will either zero-extend or sign-extend.  The value of this macro should
1296    be the code that says which one of the two operations is implicitly
1297    done, UNKNOWN if none.  */
1298 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
1299
1300 /* Nonzero if access to memory by bytes is slow and undesirable.  */
1301 #define SLOW_BYTE_ACCESS 1
1302
1303 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1304    is done just by pretending it is already truncated.  */
1305 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1306
1307 /* Specify the machine mode that pointers have.
1308    After generation of rtl, the compiler makes no further distinction
1309    between pointers and any other objects of this machine mode.  */
1310 #define Pmode word_mode
1311
1312 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
1313    return the mode to be used for the comparison.  For floating-point, CCFPmode
1314    should be used.  CC_NOOVmode should be used when the first operand is a
1315    PLUS, MINUS, or NEG.  CCmode should be used when no special processing is
1316    needed.  */
1317 #define SELECT_CC_MODE(OP,X,Y) \
1318   (GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT ? CCFPmode : CCmode)    \
1319
1320 /* A function address in a call instruction
1321    is a byte address (for indexing purposes)
1322    so give the MEM rtx a byte's mode.  */
1323 #define FUNCTION_MODE SImode
1324
1325 /* Define this if addresses of constant functions
1326    shouldn't be put through pseudo regs where they can be cse'd.
1327    Desirable on machines where ordinary constants are expensive
1328    but a CALL with constant address is cheap.  */
1329 #define NO_FUNCTION_CSE
1330
1331 /* Define this to be nonzero if shift instructions ignore all but the low-order
1332    few bits.  */
1333 #define SHIFT_COUNT_TRUNCATED 1
1334
1335 /* Compute extra cost of moving data between one register class
1336    and another.
1337
1338    Make moves from SAR so expensive they should never happen.  We used to
1339    have 0xffff here, but that generates overflow in rare cases.
1340
1341    Copies involving a FP register and a non-FP register are relatively
1342    expensive because they must go through memory.
1343
1344    Other copies are reasonably cheap.  */
1345 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2) \
1346  (CLASS1 == SHIFT_REGS ? 0x100                                  \
1347   : FP_REG_CLASS_P (CLASS1) && ! FP_REG_CLASS_P (CLASS2) ? 16   \
1348   : FP_REG_CLASS_P (CLASS2) && ! FP_REG_CLASS_P (CLASS1) ? 16   \
1349   : 2)
1350
1351 /* Adjust the cost of branches.  */
1352 #define BRANCH_COST(speed_p, predictable_p) (pa_cpu == PROCESSOR_8000 ? 2 : 1)
1353
1354 /* Handling the special cases is going to get too complicated for a macro,
1355    just call `pa_adjust_insn_length' to do the real work.  */
1356 #define ADJUST_INSN_LENGTH(INSN, LENGTH)        \
1357   LENGTH += pa_adjust_insn_length (INSN, LENGTH);
1358
1359 /* Millicode insns are actually function calls with some special
1360    constraints on arguments and register usage.
1361
1362    Millicode calls always expect their arguments in the integer argument
1363    registers, and always return their result in %r29 (ret1).  They
1364    are expected to clobber their arguments, %r1, %r29, and the return
1365    pointer which is %r31 on 32-bit and %r2 on 64-bit, and nothing else.
1366
1367    This macro tells reorg that the references to arguments and
1368    millicode calls do not appear to happen until after the millicode call.
1369    This allows reorg to put insns which set the argument registers into the
1370    delay slot of the millicode call -- thus they act more like traditional
1371    CALL_INSNs.
1372
1373    Note we cannot consider side effects of the insn to be delayed because
1374    the branch and link insn will clobber the return pointer.  If we happened
1375    to use the return pointer in the delay slot of the call, then we lose.
1376
1377    get_attr_type will try to recognize the given insn, so make sure to
1378    filter out things it will not accept -- SEQUENCE, USE and CLOBBER insns
1379    in particular.  */
1380 #define INSN_REFERENCES_ARE_DELAYED(X) (insn_refs_are_delayed (X))
1381
1382 \f
1383 /* Control the assembler format that we output.  */
1384
1385 /* A C string constant describing how to begin a comment in the target
1386    assembler language.  The compiler assumes that the comment will end at
1387    the end of the line.  */
1388
1389 #define ASM_COMMENT_START ";"
1390
1391 /* Output to assembler file text saying following lines
1392    may contain character constants, extra white space, comments, etc.  */
1393
1394 #define ASM_APP_ON ""
1395
1396 /* Output to assembler file text saying following lines
1397    no longer contain unusual constructs.  */
1398
1399 #define ASM_APP_OFF ""
1400
1401 /* This is how to output the definition of a user-level label named NAME,
1402    such as the label on a static function or variable NAME.  */
1403
1404 #define ASM_OUTPUT_LABEL(FILE,NAME) \
1405   do {                                                  \
1406     assemble_name ((FILE), (NAME));                     \
1407     if (TARGET_GAS)                                     \
1408       fputs (":\n", (FILE));                            \
1409     else                                                \
1410       fputc ('\n', (FILE));                             \
1411   } while (0)
1412
1413 /* This is how to output a reference to a user-level label named NAME.
1414    `assemble_name' uses this.  */
1415
1416 #define ASM_OUTPUT_LABELREF(FILE,NAME)  \
1417   do {                                  \
1418     const char *xname = (NAME);         \
1419     if (FUNCTION_NAME_P (NAME))         \
1420       xname += 1;                       \
1421     if (xname[0] == '*')                \
1422       xname += 1;                       \
1423     else                                \
1424       fputs (user_label_prefix, FILE);  \
1425     fputs (xname, FILE);                \
1426   } while (0)
1427
1428 /* This how we output the symbol_ref X.  */
1429
1430 #define ASM_OUTPUT_SYMBOL_REF(FILE,X) \
1431   do {                                                 \
1432     SYMBOL_REF_FLAGS (X) |= SYMBOL_FLAG_REFERENCED;    \
1433     assemble_name (FILE, XSTR (X, 0));                 \
1434   } while (0)
1435
1436 /* This is how to store into the string LABEL
1437    the symbol_ref name of an internal numbered label where
1438    PREFIX is the class of label and NUM is the number within the class.
1439    This is suitable for output with `assemble_name'.  */
1440
1441 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)   \
1442   sprintf (LABEL, "*%c$%s%04ld", (PREFIX)[0], (PREFIX) + 1, (long)(NUM))
1443
1444 /* Output the definition of a compiler-generated label named NAME.  */
1445
1446 #define ASM_OUTPUT_INTERNAL_LABEL(FILE,NAME) \
1447   do {                                                  \
1448     assemble_name_raw ((FILE), (NAME));                 \
1449     if (TARGET_GAS)                                     \
1450       fputs (":\n", (FILE));                            \
1451     else                                                \
1452       fputc ('\n', (FILE));                             \
1453   } while (0)
1454
1455 #define TARGET_ASM_GLOBALIZE_LABEL pa_globalize_label
1456
1457 #define ASM_OUTPUT_ASCII(FILE, P, SIZE)  \
1458   output_ascii ((FILE), (P), (SIZE))
1459
1460 /* Jump tables are always placed in the text section.  Technically, it
1461    is possible to put them in the readonly data section when -mbig-switch
1462    is specified.  This has the benefit of getting the table out of .text
1463    and reducing branch lengths as a result.  The downside is that an
1464    additional insn (addil) is needed to access the table when generating
1465    PIC code.  The address difference table also has to use 32-bit
1466    pc-relative relocations.  Currently, GAS does not support these
1467    relocations, although it is easily modified to do this operation.
1468    The table entries need to look like "$L1+(.+8-$L0)-$PIC_pcrel$0"
1469    when using ELF GAS.  A simple difference can be used when using
1470    SOM GAS or the HP assembler.  The final downside is GDB complains
1471    about the nesting of the label for the table when debugging.  */
1472
1473 #define JUMP_TABLES_IN_TEXT_SECTION 1
1474
1475 /* This is how to output an element of a case-vector that is absolute.  */
1476
1477 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
1478   if (TARGET_BIG_SWITCH)                                                \
1479     fprintf (FILE, "\t.word L$%04d\n", VALUE);                          \
1480   else                                                                  \
1481     fprintf (FILE, "\tb L$%04d\n\tnop\n", VALUE)
1482
1483 /* This is how to output an element of a case-vector that is relative. 
1484    Since we always place jump tables in the text section, the difference
1485    is absolute and requires no relocation.  */
1486
1487 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL)  \
1488   if (TARGET_BIG_SWITCH)                                                \
1489     fprintf (FILE, "\t.word L$%04d-L$%04d\n", VALUE, REL);              \
1490   else                                                                  \
1491     fprintf (FILE, "\tb L$%04d\n\tnop\n", VALUE)
1492
1493 /* This is how to output an assembler line that says to advance the
1494    location counter to a multiple of 2**LOG bytes.  */
1495
1496 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
1497     fprintf (FILE, "\t.align %d\n", (1<<(LOG)))
1498
1499 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
1500   fprintf (FILE, "\t.blockz "HOST_WIDE_INT_PRINT_UNSIGNED"\n",          \
1501            (unsigned HOST_WIDE_INT)(SIZE))
1502
1503 /* This says how to output an assembler line to define an uninitialized
1504    global variable with size SIZE (in bytes) and alignment ALIGN (in bits).
1505    This macro exists to properly support languages like C++ which do not
1506    have common data.  */
1507
1508 #define ASM_OUTPUT_ALIGNED_BSS(FILE, DECL, NAME, SIZE, ALIGN)           \
1509   pa_asm_output_aligned_bss (FILE, NAME, SIZE, ALIGN)
1510   
1511 /* This says how to output an assembler line to define a global common symbol
1512    with size SIZE (in bytes) and alignment ALIGN (in bits).  */
1513
1514 #define ASM_OUTPUT_ALIGNED_COMMON(FILE, NAME, SIZE, ALIGN)              \
1515   pa_asm_output_aligned_common (FILE, NAME, SIZE, ALIGN)
1516
1517 /* This says how to output an assembler line to define a local common symbol
1518    with size SIZE (in bytes) and alignment ALIGN (in bits).  This macro
1519    controls how the assembler definitions of uninitialized static variables
1520    are output.  */
1521
1522 #define ASM_OUTPUT_ALIGNED_LOCAL(FILE, NAME, SIZE, ALIGN)               \
1523   pa_asm_output_aligned_local (FILE, NAME, SIZE, ALIGN)
1524   
1525 /* All HP assemblers use "!" to separate logical lines.  */
1526 #define IS_ASM_LOGICAL_LINE_SEPARATOR(C, STR) ((C) == '!')
1527
1528 #define PRINT_OPERAND_PUNCT_VALID_P(CHAR) \
1529   ((CHAR) == '@' || (CHAR) == '#' || (CHAR) == '*' || (CHAR) == '^')
1530
1531 /* Print operand X (an rtx) in assembler syntax to file FILE.
1532    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
1533    For `%' followed by punctuation, CODE is the punctuation and X is null.
1534
1535    On the HP-PA, the CODE can be `r', meaning this is a register-only operand
1536    and an immediate zero should be represented as `r0'.
1537
1538    Several % codes are defined:
1539    O an operation
1540    C compare conditions
1541    N extract conditions
1542    M modifier to handle preincrement addressing for memory refs.
1543    F modifier to handle preincrement addressing for fp memory refs */
1544
1545 #define PRINT_OPERAND(FILE, X, CODE) print_operand (FILE, X, CODE)
1546
1547 \f
1548 /* Print a memory address as an operand to reference that memory location.  */
1549
1550 #define PRINT_OPERAND_ADDRESS(FILE, ADDR)  \
1551 { rtx addr = ADDR;                                                      \
1552   switch (GET_CODE (addr))                                              \
1553     {                                                                   \
1554     case REG:                                                           \
1555       fprintf (FILE, "0(%s)", reg_names [REGNO (addr)]);                \
1556       break;                                                            \
1557     case PLUS:                                                          \
1558       gcc_assert (GET_CODE (XEXP (addr, 1)) == CONST_INT);              \
1559       fprintf (FILE, "%d(%s)", (int)INTVAL (XEXP (addr, 1)),            \
1560                reg_names [REGNO (XEXP (addr, 0))]);                     \
1561       break;                                                            \
1562     case LO_SUM:                                                        \
1563       if (!symbolic_operand (XEXP (addr, 1), VOIDmode))                 \
1564         fputs ("R'", FILE);                                             \
1565       else if (flag_pic == 0)                                           \
1566         fputs ("RR'", FILE);                                            \
1567       else                                                              \
1568         fputs ("RT'", FILE);                                            \
1569       output_global_address (FILE, XEXP (addr, 1), 0);                  \
1570       fputs ("(", FILE);                                                \
1571       output_operand (XEXP (addr, 0), 0);                               \
1572       fputs (")", FILE);                                                \
1573       break;                                                            \
1574     case CONST_INT:                                                     \
1575       fprintf (FILE, HOST_WIDE_INT_PRINT_DEC "(%%r0)", INTVAL (addr));  \
1576       break;                                                            \
1577     default:                                                            \
1578       output_addr_const (FILE, addr);                                   \
1579     }}
1580
1581 \f
1582 /* Find the return address associated with the frame given by
1583    FRAMEADDR.  */
1584 #define RETURN_ADDR_RTX(COUNT, FRAMEADDR)                                \
1585   (return_addr_rtx (COUNT, FRAMEADDR))
1586
1587 /* Used to mask out junk bits from the return address, such as
1588    processor state, interrupt status, condition codes and the like.  */
1589 #define MASK_RETURN_ADDR                                                \
1590   /* The privilege level is in the two low order bits, mask em out      \
1591      of the return address.  */                                         \
1592   (GEN_INT (-4))
1593
1594 /* The number of Pmode words for the setjmp buffer.  */
1595 #define JMP_BUF_SIZE 50
1596
1597 /* We need a libcall to canonicalize function pointers on TARGET_ELF32.  */
1598 #define CANONICALIZE_FUNCPTR_FOR_COMPARE_LIBCALL \
1599   "__canonicalize_funcptr_for_compare"
1600
1601 #ifdef HAVE_AS_TLS
1602 #undef TARGET_HAVE_TLS
1603 #define TARGET_HAVE_TLS true
1604 #endif