darwin-c.c, [...]: Fix comment typos.
[platform/upstream/gcc.git] / gcc / config / iq2000 / iq2000.h
1 /* Definitions of target machine for GNU compiler.  
2    Vitesse IQ2000 processors
3    Copyright (C) 2003, 2004 Free Software Foundation, Inc.
4
5    This file is part of GCC.
6
7    GCC is free software; you can redistribute it and/or modify it
8    under the terms of the GNU General Public License as published
9    by the Free Software Foundation; either version 2, or (at your
10    option) any later version.
11
12    GCC is distributed in the hope that it will be useful, but WITHOUT
13    ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
14    or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
15    License for more details.
16
17    You should have received a copy of the GNU General Public License
18    along with GCC; see the file COPYING.  If not, write to the Free
19    Software Foundation, 59 Temple Place - Suite 330, Boston, MA
20    02111-1307, USA.  */
21
22 /* Driver configuration.  */
23
24 #undef  SWITCH_TAKES_ARG
25 #define SWITCH_TAKES_ARG(CHAR)                                          \
26   (DEFAULT_SWITCH_TAKES_ARG (CHAR) || (CHAR) == 'G')
27
28 /* The svr4.h LIB_SPEC with -leval and --*group tacked on */
29 #undef  LIB_SPEC
30 #define LIB_SPEC "%{!shared:%{!symbolic:--start-group -lc -leval -lgcc --end-group}}"
31
32 #undef STARTFILE_SPEC
33 #undef ENDFILE_SPEC
34
35 \f
36 /* Run-time target specifications.  */
37
38 #define TARGET_CPU_CPP_BUILTINS()               \
39   do                                            \
40     {                                           \
41       builtin_define ("__iq2000__");            \
42       builtin_assert ("cpu=iq2000");            \
43       builtin_assert ("machine=iq2000");        \
44     }                                           \
45   while (0)
46
47 extern int      target_flags;
48
49 #define MASK_GPOPT         0x00000008   /* Optimize for global pointer.  */
50 #define MASK_EMBEDDED_DATA 0x00008000   /* Reduce RAM usage, not fast code.  */
51 #define MASK_UNINIT_CONST_IN_RODATA \
52                            0x00800000   /* Store uninitialized
53                                            consts in rodata.  */
54
55 /* Macros used in the machine description to test the flags.  */
56
57 #define TARGET_STATS            0
58
59 /* For embedded systems, optimize for reduced RAM space instead of for
60    fastest code.  */
61 #define TARGET_EMBEDDED_DATA    (target_flags & MASK_EMBEDDED_DATA)
62
63 #define TARGET_DEBUG_MODE       (target_flags & 0)
64 #define TARGET_DEBUG_A_MODE     (target_flags & 0)
65 #define TARGET_DEBUG_B_MODE     (target_flags & 0)
66 #define TARGET_DEBUG_C_MODE     (target_flags & 0)
67 #define TARGET_DEBUG_D_MODE     (target_flags & 0)
68
69 #define TARGET_SWITCHES                                                 \
70 {                                                                       \
71   {"no-crt0",          0,                                               \
72      N_("No default crt0.o") },                                         \
73   {"gpopt",               MASK_GPOPT,                                   \
74      N_("Use GP relative sdata/sbss sections")},                        \
75   {"no-gpopt",           -MASK_GPOPT,                                   \
76      N_("Don't use GP relative sdata/sbss sections")},                  \
77   {"embedded-data",       MASK_EMBEDDED_DATA,                           \
78      N_("Use ROM instead of RAM")},                                     \
79   {"no-embedded-data",   -MASK_EMBEDDED_DATA,                           \
80      N_("Don't use ROM instead of RAM")},                               \
81   {"uninit-const-in-rodata", MASK_UNINIT_CONST_IN_RODATA,               \
82      N_("Put uninitialized constants in ROM (needs -membedded-data)")}, \
83   {"no-uninit-const-in-rodata", -MASK_UNINIT_CONST_IN_RODATA,           \
84      N_("Don't put uninitialized constants in ROM")},                   \
85   {"",                    (TARGET_DEFAULT                               \
86                            | TARGET_CPU_DEFAULT),                       \
87      NULL},                                                             \
88 }
89
90 /* Default target_flags if no switches are specified.  */
91
92 #define TARGET_DEFAULT 0
93
94 #ifndef TARGET_CPU_DEFAULT
95 #define TARGET_CPU_DEFAULT 0
96 #endif
97
98 #ifndef IQ2000_ISA_DEFAULT
99 #define IQ2000_ISA_DEFAULT 1
100 #endif
101
102 #define TARGET_OPTIONS                                                  \
103 {                                                                       \
104   SUBTARGET_TARGET_OPTIONS                                              \
105   { "cpu=",     & iq2000_cpu_string,                                    \
106       N_("Specify CPU for scheduling purposes")},                       \
107   { "arch=",    & iq2000_arch_string,                                   \
108       N_("Specify CPU for code generation purposes")},                  \
109 }
110
111 /* This is meant to be redefined in the host dependent files.  */
112 #define SUBTARGET_TARGET_OPTIONS
113
114 #define IQ2000_VERSION "[1.0]"
115
116 #ifndef MACHINE_TYPE
117 #define MACHINE_TYPE "IQ2000"
118 #endif
119
120 #ifndef TARGET_VERSION_INTERNAL
121 #define TARGET_VERSION_INTERNAL(STREAM)                                 \
122   fprintf (STREAM, " %s %s", IQ2000_VERSION, MACHINE_TYPE)
123 #endif
124
125 #ifndef TARGET_VERSION
126 #define TARGET_VERSION TARGET_VERSION_INTERNAL (stderr)
127 #endif
128
129 #define OVERRIDE_OPTIONS override_options ()
130
131 #define CAN_DEBUG_WITHOUT_FP
132 \f
133 /* Storage Layout.  */
134
135 #define BITS_BIG_ENDIAN                 0
136 #define BYTES_BIG_ENDIAN                1 
137 #define WORDS_BIG_ENDIAN                1
138 #define LIBGCC2_WORDS_BIG_ENDIAN        1
139 #define BITS_PER_WORD                   32
140 #define MAX_BITS_PER_WORD               64
141 #define UNITS_PER_WORD                  4
142 #define MIN_UNITS_PER_WORD              4
143 #define POINTER_SIZE                    32
144
145 /* Define this macro if it is advisable to hold scalars in registers
146    in a wider mode than that declared by the program.  In such cases,
147    the value is constrained to be within the bounds of the declared
148    type, but kept valid in the wider mode.  The signedness of the
149    extension may differ from that of the type.
150
151    We promote any value smaller than SImode up to SImode.  */
152
153 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE)     \
154   if (GET_MODE_CLASS (MODE) == MODE_INT         \
155       && GET_MODE_SIZE (MODE) < 4)              \
156     (MODE) = SImode;
157
158 #define PARM_BOUNDARY 32
159
160 #define STACK_BOUNDARY 64
161
162 #define FUNCTION_BOUNDARY 32
163
164 #define BIGGEST_ALIGNMENT 64
165
166 #undef  DATA_ALIGNMENT
167 #define DATA_ALIGNMENT(TYPE, ALIGN)                                     \
168   ((((ALIGN) < BITS_PER_WORD)                                           \
169     && (TREE_CODE (TYPE) == ARRAY_TYPE                                  \
170         || TREE_CODE (TYPE) == UNION_TYPE                               \
171         || TREE_CODE (TYPE) == RECORD_TYPE)) ? BITS_PER_WORD : (ALIGN))
172
173 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                                  \
174   ((TREE_CODE (EXP) == STRING_CST  || TREE_CODE (EXP) == CONSTRUCTOR)   \
175    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
176
177 #define EMPTY_FIELD_BOUNDARY 32
178
179 #define STRUCTURE_SIZE_BOUNDARY 8
180
181 #define STRICT_ALIGNMENT 1
182
183 #define PCC_BITFIELD_TYPE_MATTERS 1
184
185 #define TARGET_FLOAT_FORMAT IEEE_FLOAT_FORMAT
186
187 \f
188 /* Layout of Source Language Data Types.  */
189
190 #define INT_TYPE_SIZE           32
191 #define SHORT_TYPE_SIZE         16
192 #define LONG_TYPE_SIZE          32
193 #define LONG_LONG_TYPE_SIZE     64
194 #define CHAR_TYPE_SIZE          BITS_PER_UNIT
195 #define FLOAT_TYPE_SIZE         32
196 #define DOUBLE_TYPE_SIZE        64
197 #define LONG_DOUBLE_TYPE_SIZE   64
198 #define DEFAULT_SIGNED_CHAR     1
199
200 \f
201 /* Register Basics.  */
202
203 /* On the IQ2000, we have 32 integer registers.  */
204 #define FIRST_PSEUDO_REGISTER 33
205
206 #define FIXED_REGISTERS                                                 \
207 {                                                                       \
208   1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
209   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 0, 1, 1                     \
210 }
211
212 #define CALL_USED_REGISTERS                                             \
213 {                                                                       \
214   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
215   0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 0, 1, 1                     \
216 }
217
218 \f
219 /* Order of allocation of registers.  */
220
221 #define REG_ALLOC_ORDER                                                 \
222 {  0,  1,  2,  3,  4,  5,  6,  7,  8,  9, 10, 11, 12, 13, 14, 15,       \
223   16, 17, 18, 19, 20, 21, 22, 23, 24, 25, 26, 27, 28, 29, 30, 31        \
224 }
225
226 \f
227 /* How Values Fit in Registers.  */
228
229 #define HARD_REGNO_NREGS(REGNO, MODE)   \
230   ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
231
232 #define HARD_REGNO_MODE_OK(REGNO, MODE)                         \
233  ((REGNO_REG_CLASS (REGNO) == GR_REGS)                          \
234   ? ((REGNO) & 1) == 0 || GET_MODE_SIZE (MODE) <= 4             \
235   : ((REGNO) & 1) == 0 || GET_MODE_SIZE (MODE) == 4)
236
237 #define MODES_TIEABLE_P(MODE1, MODE2)                           \
238   ((GET_MODE_CLASS (MODE1) == MODE_FLOAT ||                     \
239     GET_MODE_CLASS (MODE1) == MODE_COMPLEX_FLOAT)               \
240    == (GET_MODE_CLASS (MODE2) == MODE_FLOAT ||                  \
241        GET_MODE_CLASS (MODE2) == MODE_COMPLEX_FLOAT))
242
243 #define AVOID_CCMODE_COPIES
244
245 \f
246 /* Register Classes.  */
247
248 enum reg_class
249 {
250   NO_REGS,                      /* No registers in set.  */
251   GR_REGS,                      /* Integer registers.  */
252   ALL_REGS,                     /* All registers.  */
253   LIM_REG_CLASSES               /* Max value + 1.  */
254 };
255
256 #define GENERAL_REGS GR_REGS
257
258 #define N_REG_CLASSES (int) LIM_REG_CLASSES
259
260 #define REG_CLASS_NAMES                                         \
261 {                                                               \
262   "NO_REGS",                                                    \
263   "GR_REGS",                                                    \
264   "ALL_REGS"                                                    \
265 }
266
267 #define REG_CLASS_CONTENTS                                      \
268 {                                                               \
269   { 0x00000000, 0x00000000 },   /* No registers,  */            \
270   { 0xffffffff, 0x00000000 },   /* Integer registers.  */       \
271   { 0xffffffff, 0x00000001 }    /* All registers.  */           \
272 }
273
274 #define REGNO_REG_CLASS(REGNO) \
275 ((REGNO) <= GP_REG_LAST + 1 ? GR_REGS : NO_REGS)
276
277 #define BASE_REG_CLASS  (GR_REGS)
278
279 #define INDEX_REG_CLASS NO_REGS
280
281 #define REG_CLASS_FROM_LETTER(C) \
282   ((C) == 'd' ? GR_REGS :        \
283    (C) == 'b' ? ALL_REGS :       \
284    (C) == 'y' ? GR_REGS :        \
285    NO_REGS)
286
287 #define REGNO_OK_FOR_INDEX_P(regno)     0
288
289 #define PREFERRED_RELOAD_CLASS(X,CLASS)                         \
290   ((CLASS) != ALL_REGS                                          \
291    ? (CLASS)                                                    \
292    : ((GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT              \
293        || GET_MODE_CLASS (GET_MODE (X)) == MODE_COMPLEX_FLOAT)  \
294       ? (GR_REGS)                                               \
295       : ((GET_MODE_CLASS (GET_MODE (X)) == MODE_INT             \
296           || GET_MODE (X) == VOIDmode)                          \
297          ? (GR_REGS)                                            \
298          : (CLASS))))
299
300 #define SMALL_REGISTER_CLASSES 0
301
302 #define CLASS_MAX_NREGS(CLASS, MODE)    \
303   ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
304
305 /* For IQ2000:
306
307    `I'  is used for the range of constants an arithmetic insn can
308         actually contain (16 bits signed integers).
309
310    `J'  is used for the range which is just zero (i.e., $r0).
311
312    `K'  is used for the range of constants a logical insn can actually
313         contain (16 bit zero-extended integers).
314
315    `L'  is used for the range of constants that be loaded with lui
316         (i.e., the bottom 16 bits are zero).
317
318    `M'  is used for the range of constants that take two words to load
319         (i.e., not matched by `I', `K', and `L').
320
321    `N'  is used for constants 0xffffnnnn or 0xnnnnffff
322
323    `O'  is a 5 bit zero-extended integer.  */
324
325 #define CONST_OK_FOR_LETTER_P(VALUE, C)                                 \
326   ((C) == 'I' ? ((unsigned HOST_WIDE_INT) ((VALUE) + 0x8000) < 0x10000) \
327    : (C) == 'J' ? ((VALUE) == 0)                                        \
328    : (C) == 'K' ? ((unsigned HOST_WIDE_INT) (VALUE) < 0x10000)          \
329    : (C) == 'L' ? (((VALUE) & 0x0000ffff) == 0                          \
330                    && (((VALUE) & ~2147483647) == 0                     \
331                        || ((VALUE) & ~2147483647) == ~2147483647))      \
332    : (C) == 'M' ? ((((VALUE) & ~0x0000ffff) != 0)                       \
333                    && (((VALUE) & ~0x0000ffff) != ~0x0000ffff)          \
334                    && (((VALUE) & 0x0000ffff) != 0                      \
335                        || (((VALUE) & ~2147483647) != 0                 \
336                            && ((VALUE) & ~2147483647) != ~2147483647))) \
337    : (C) == 'N' ? ((((VALUE) & 0xffff) == 0xffff)                       \
338                    || (((VALUE) & 0xffff0000) == 0xffff0000))           \
339    : (C) == 'O' ? ((unsigned HOST_WIDE_INT) ((VALUE) + 0x20) < 0x40)    \
340    : 0)
341
342 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)                          \
343   ((C) == 'G'                                                           \
344    && (VALUE) == CONST0_RTX (GET_MODE (VALUE)))
345
346 /* `R' is for memory references which take 1 word for the instruction.  */
347
348 #define EXTRA_CONSTRAINT(OP,CODE)                                       \
349   (((CODE) == 'R')        ? simple_memory_operand (OP, GET_MODE (OP))   \
350    : FALSE)
351
352 \f
353 /* Basic Stack Layout.  */
354
355 #define STACK_GROWS_DOWNWARD
356
357 /* #define FRAME_GROWS_DOWNWARD */
358
359 #define STARTING_FRAME_OFFSET                                           \
360   (current_function_outgoing_args_size)
361
362 /* Use the default value zero.  */
363 /* #define STACK_POINTER_OFFSET 0 */
364
365 #define FIRST_PARM_OFFSET(FNDECL) 0
366
367 /* The return address for the current frame is in r31 if this is a leaf
368    function.  Otherwise, it is on the stack.  It is at a variable offset
369    from sp/fp/ap, so we define a fake hard register rap which is a
370    pointer to the return address on the stack.  This always gets eliminated
371    during reload to be either the frame pointer or the stack pointer plus
372    an offset.  */
373
374 #define RETURN_ADDR_RTX(count, frame)                                   \
375   (((count) == 0)                                                       \
376    ? (leaf_function_p ()                                                \
377       ? gen_rtx_REG (Pmode, GP_REG_FIRST + 31)                          \
378       : gen_rtx_MEM (Pmode, gen_rtx_REG (Pmode,                         \
379                                          RETURN_ADDRESS_POINTER_REGNUM))) \
380     : (rtx) 0)
381
382 /* Before the prologue, RA lives in r31.  */
383 #define INCOMING_RETURN_ADDR_RTX  gen_rtx_REG (VOIDmode, GP_REG_FIRST + 31)
384
385 \f
386 /* Register That Address the Stack Frame.  */
387
388 #define STACK_POINTER_REGNUM            (GP_REG_FIRST + 29)
389 #define FRAME_POINTER_REGNUM            (GP_REG_FIRST + 1)
390 #define HARD_FRAME_POINTER_REGNUM       (GP_REG_FIRST + 27)
391 #define ARG_POINTER_REGNUM              GP_REG_FIRST
392 #define RETURN_ADDRESS_POINTER_REGNUM   RAP_REG_NUM
393 #define STATIC_CHAIN_REGNUM             (GP_REG_FIRST + 2)
394
395 \f
396 /* Eliminating the Frame Pointer and the Arg Pointer.  */
397
398 #define FRAME_POINTER_REQUIRED 0
399
400 #define ELIMINABLE_REGS                                                 \
401 {{ ARG_POINTER_REGNUM,   STACK_POINTER_REGNUM},                         \
402  { ARG_POINTER_REGNUM,   HARD_FRAME_POINTER_REGNUM},                    \
403  { RETURN_ADDRESS_POINTER_REGNUM, STACK_POINTER_REGNUM},                \
404  { RETURN_ADDRESS_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},           \
405  { RETURN_ADDRESS_POINTER_REGNUM, GP_REG_FIRST + 31},                   \
406  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},                         \
407  { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM}}
408
409
410 /* We can always eliminate to the frame pointer.  We can eliminate to the 
411    stack pointer unless a frame pointer is needed.  */
412
413 #define CAN_ELIMINATE(FROM, TO)                                         \
414   (((FROM) == RETURN_ADDRESS_POINTER_REGNUM && (! leaf_function_p ()    \
415    || (TO == GP_REG_FIRST + 31 && leaf_function_p)))                    \
416   || ((FROM) != RETURN_ADDRESS_POINTER_REGNUM                           \
417    && ((TO) == HARD_FRAME_POINTER_REGNUM                                \
418    || ((TO) == STACK_POINTER_REGNUM && ! frame_pointer_needed))))
419
420 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                     \
421         (OFFSET) = iq2000_initial_elimination_offset ((FROM), (TO))
422 \f
423 /* Passing Function Arguments on the Stack.  */
424
425 /* #define PUSH_ROUNDING(BYTES) 0 */
426
427 #define ACCUMULATE_OUTGOING_ARGS 1
428
429 #define REG_PARM_STACK_SPACE(FNDECL) 0
430
431 #define OUTGOING_REG_PARM_STACK_SPACE
432
433 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
434
435 \f
436 /* Function Arguments in Registers.  */
437
438 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
439   function_arg (& CUM, MODE, TYPE, NAMED)
440
441 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) \
442   function_arg_partial_nregs (& CUM, MODE, TYPE, NAMED)
443
444 #define MAX_ARGS_IN_REGISTERS 8
445
446 typedef struct iq2000_args
447 {
448   int gp_reg_found;             /* Whether a gp register was found yet.  */
449   unsigned int arg_number;      /* Argument number.  */
450   unsigned int arg_words;       /* # total words the arguments take.  */
451   unsigned int fp_arg_words;    /* # words for FP args (IQ2000_EABI only).  */
452   int last_arg_fp;              /* Nonzero if last arg was FP (EABI only).  */
453   int fp_code;                  /* Mode of FP arguments.  */
454   unsigned int num_adjusts;     /* Number of adjustments made.  */
455                                 /* Adjustments made to args pass in regs.  */
456   struct rtx_def * adjust[MAX_ARGS_IN_REGISTERS * 2];
457 } CUMULATIVE_ARGS;
458
459 /* Initialize a variable CUM of type CUMULATIVE_ARGS
460    for a call to a function whose data type is FNTYPE.
461    For a library call, FNTYPE is 0.  */
462 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT, N_NAMED_ARGS) \
463   init_cumulative_args (& CUM, FNTYPE, LIBNAME)                         \
464
465 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)                    \
466   function_arg_advance (& CUM, MODE, TYPE, NAMED)
467
468 #define FUNCTION_ARG_PADDING(MODE, TYPE)                                \
469   (! BYTES_BIG_ENDIAN                                                   \
470    ? upward                                                             \
471    : (((MODE) == BLKmode                                                \
472        ? ((TYPE) && TREE_CODE (TYPE_SIZE (TYPE)) == INTEGER_CST         \
473           && int_size_in_bytes (TYPE) < (PARM_BOUNDARY / BITS_PER_UNIT))\
474        : (GET_MODE_BITSIZE (MODE) < PARM_BOUNDARY                       \
475           && (GET_MODE_CLASS (MODE) == MODE_INT)))                      \
476       ? downward : upward))
477
478 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE)                               \
479   (((TYPE) != 0)                                                        \
480         ? ((TYPE_ALIGN(TYPE) <= PARM_BOUNDARY)                          \
481                 ? PARM_BOUNDARY                                         \
482                 : TYPE_ALIGN(TYPE))                                     \
483         : ((GET_MODE_ALIGNMENT(MODE) <= PARM_BOUNDARY)                  \
484                 ? PARM_BOUNDARY                                         \
485                 : GET_MODE_ALIGNMENT(MODE)))
486
487 #define FUNCTION_ARG_REGNO_P(N)                                         \
488   (((N) >= GP_ARG_FIRST && (N) <= GP_ARG_LAST))                 
489
490 \f
491 /* How Scalar Function Values are Returned.  */
492
493 #define FUNCTION_VALUE(VALTYPE, FUNC)   iq2000_function_value (VALTYPE, FUNC)
494
495 #define LIBCALL_VALUE(MODE)                             \
496   gen_rtx_REG (((GET_MODE_CLASS (MODE) != MODE_INT      \
497                  || GET_MODE_SIZE (MODE) >= 4)          \
498                 ? (MODE)                                \
499                 : SImode),                              \
500                GP_RETURN)
501
502 /* On the IQ2000, R2 and R3 are the only register thus used.  */
503
504 #define FUNCTION_VALUE_REGNO_P(N) ((N) == GP_RETURN)
505
506 \f
507 /* How Large Values are Returned.  */
508
509 #define DEFAULT_PCC_STRUCT_RETURN 0
510 \f
511 /* Function Entry and Exit.  */
512
513 #define EXIT_IGNORE_STACK 1
514
515 \f
516 /* Generating Code for Profiling.  */
517
518 #define FUNCTION_PROFILER(FILE, LABELNO)                                \
519 {                                                                       \
520   fprintf (FILE, "\t.set\tnoreorder\n");                                \
521   fprintf (FILE, "\t.set\tnoat\n");                                     \
522   fprintf (FILE, "\tmove\t%s,%s\t\t# save current return address\n",    \
523            reg_names[GP_REG_FIRST + 1], reg_names[GP_REG_FIRST + 31]);  \
524   fprintf (FILE, "\tjal\t_mcount\n");                                   \
525   fprintf (FILE,                                                        \
526            "\t%s\t%s,%s,%d\t\t# _mcount pops 2 words from  stack\n",    \
527            "subu",                                                      \
528            reg_names[STACK_POINTER_REGNUM],                             \
529            reg_names[STACK_POINTER_REGNUM],                             \
530            Pmode == DImode ? 16 : 8);                                   \
531   fprintf (FILE, "\t.set\treorder\n");                                  \
532   fprintf (FILE, "\t.set\tat\n");                                       \
533 }
534
535 \f
536 /* Implementing the Varargs Macros.  */
537
538 #define EXPAND_BUILTIN_VA_START(valist, nextarg) \
539   iq2000_va_start (valist, nextarg)
540
541 \f
542 /* Trampolines for Nested Functions.  */
543
544 /* A C statement to output, on the stream FILE, assembler code for a
545    block of data that contains the constant parts of a trampoline.
546    This code should not include a label--the label is taken care of
547    automatically.  */
548
549 #define TRAMPOLINE_TEMPLATE(STREAM)                                      \
550 {                                                                        \
551   fprintf (STREAM, "\t.word\t0x03e00821\t\t# move   $1,$31\n");         \
552   fprintf (STREAM, "\t.word\t0x04110001\t\t# bgezal $0,.+8\n");         \
553   fprintf (STREAM, "\t.word\t0x00000000\t\t# nop\n");                   \
554   if (Pmode == DImode)                                                  \
555     {                                                                   \
556       fprintf (STREAM, "\t.word\t0xdfe30014\t\t# ld     $3,20($31)\n"); \
557       fprintf (STREAM, "\t.word\t0xdfe2001c\t\t# ld     $2,28($31)\n"); \
558     }                                                                   \
559   else                                                                  \
560     {                                                                   \
561       fprintf (STREAM, "\t.word\t0x8fe30014\t\t# lw     $3,20($31)\n"); \
562       fprintf (STREAM, "\t.word\t0x8fe20018\t\t# lw     $2,24($31)\n"); \
563     }                                                                   \
564   fprintf (STREAM, "\t.word\t0x0060c821\t\t# move   $25,$3 (abicalls)\n"); \
565   fprintf (STREAM, "\t.word\t0x00600008\t\t# jr     $3\n");             \
566   fprintf (STREAM, "\t.word\t0x0020f821\t\t# move   $31,$1\n");         \
567   fprintf (STREAM, "\t.word\t0x00000000\t\t# <function address>\n"); \
568   fprintf (STREAM, "\t.word\t0x00000000\t\t# <static chain value>\n"); \
569 }
570
571 #define TRAMPOLINE_SIZE (40)
572
573 #define TRAMPOLINE_ALIGNMENT 32
574
575 #define INITIALIZE_TRAMPOLINE(ADDR, FUNC, CHAIN)                            \
576 {                                                                           \
577   rtx addr = ADDR;                                                          \
578     emit_move_insn (gen_rtx_MEM (SImode, plus_constant (addr, 32)), FUNC); \
579     emit_move_insn (gen_rtx_MEM (SImode, plus_constant (addr, 36)), CHAIN);\
580 }
581
582 \f
583 /* Addressing Modes.  */
584
585 #define CONSTANT_ADDRESS_P(X)                                           \
586   (   (GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF          \
587     || GET_CODE (X) == CONST_INT || GET_CODE (X) == HIGH                \
588     || (GET_CODE (X) == CONST)))
589
590 #define MAX_REGS_PER_ADDRESS 1
591
592 #ifdef REG_OK_STRICT
593 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)         \
594   {                                                     \
595     if (iq2000_legitimate_address_p (MODE, X, 1))       \
596       goto ADDR;                                        \
597   }
598 #else
599 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)         \
600   {                                                     \
601     if (iq2000_legitimate_address_p (MODE, X, 0))       \
602       goto ADDR;                                        \
603   }
604 #endif
605
606 #define REG_OK_FOR_INDEX_P(X) 0
607
608
609 /* For the IQ2000, transform:
610
611         memory(X + <large int>)
612    into:
613         Y = <large int> & ~0x7fff;
614         Z = X + Y
615         memory (Z + (<large int> & 0x7fff));
616 */
617
618 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)                             \
619 {                                                                       \
620   rtx xinsn = (X);                                                      \
621                                                                         \
622   if (TARGET_DEBUG_B_MODE)                                              \
623     {                                                                   \
624       GO_PRINTF ("\n========== LEGITIMIZE_ADDRESS\n");                  \
625       GO_DEBUG_RTX (xinsn);                                             \
626     }                                                                   \
627                                                                         \
628   if (iq2000_check_split (X, MODE))             \
629     {                                                                   \
630       X = gen_rtx_LO_SUM (Pmode,                                        \
631                           copy_to_mode_reg (Pmode,                      \
632                                             gen_rtx_HIGH (Pmode, X)),   \
633                           X);                                           \
634       goto WIN;                                                         \
635     }                                                                   \
636                                                                         \
637   if (GET_CODE (xinsn) == PLUS)                                         \
638     {                                                                   \
639       rtx xplus0 = XEXP (xinsn, 0);                                     \
640       rtx xplus1 = XEXP (xinsn, 1);                                     \
641       enum rtx_code code0 = GET_CODE (xplus0);                          \
642       enum rtx_code code1 = GET_CODE (xplus1);                          \
643                                                                         \
644       if (code0 != REG && code1 == REG)                                 \
645         {                                                               \
646           xplus0 = XEXP (xinsn, 1);                                     \
647           xplus1 = XEXP (xinsn, 0);                                     \
648           code0 = GET_CODE (xplus0);                                    \
649           code1 = GET_CODE (xplus1);                                    \
650         }                                                               \
651                                                                         \
652       if (code0 == REG && REG_MODE_OK_FOR_BASE_P (xplus0, MODE)         \
653           && code1 == CONST_INT && !SMALL_INT (xplus1))                 \
654         {                                                               \
655           rtx int_reg = gen_reg_rtx (Pmode);                            \
656           rtx ptr_reg = gen_reg_rtx (Pmode);                            \
657                                                                         \
658           emit_move_insn (int_reg,                                      \
659                           GEN_INT (INTVAL (xplus1) & ~ 0x7fff));        \
660                                                                         \
661           emit_insn (gen_rtx_SET (VOIDmode,                             \
662                                   ptr_reg,                              \
663                                   gen_rtx_PLUS (Pmode, xplus0, int_reg))); \
664                                                                         \
665           X = plus_constant (ptr_reg, INTVAL (xplus1) & 0x7fff);        \
666           goto WIN;                                                     \
667         }                                                               \
668     }                                                                   \
669                                                                         \
670   if (TARGET_DEBUG_B_MODE)                                              \
671     GO_PRINTF ("LEGITIMIZE_ADDRESS could not fix.\n");                  \
672 }
673
674 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL) {}
675
676 #define LEGITIMATE_CONSTANT_P(X) (1)
677
678 \f
679 /* Describing Relative Costs of Operations.  */
680
681 #define REGISTER_MOVE_COST(MODE, FROM, TO)      2
682
683 #define MEMORY_MOVE_COST(MODE,CLASS,TO_P)       \
684   (TO_P ? 2 : 16)
685
686 #define BRANCH_COST 2
687
688 #define SLOW_BYTE_ACCESS 1
689
690 #define NO_FUNCTION_CSE 1
691
692 #define ADJUST_COST(INSN,LINK,DEP_INSN,COST)                            \
693   if (REG_NOTE_KIND (LINK) != 0)                                        \
694     (COST) = 0; /* Anti or output dependence.  */
695
696 \f
697 /* Dividing the output into sections.  */
698
699 #define TEXT_SECTION_ASM_OP     "\t.text"       /* Instructions.  */
700
701 #define DATA_SECTION_ASM_OP     "\t.data"       /* Large data.  */
702
703 \f
704 /* The Overall Framework of an Assembler File.  */
705
706 #define ASM_COMMENT_START " #"
707
708 #define ASM_APP_ON "#APP\n"
709
710 #define ASM_APP_OFF "#NO_APP\n"
711
712 \f
713 /* Output and Generation of Labels.  */
714
715 #undef ASM_GENERATE_INTERNAL_LABEL
716 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)                   \
717   sprintf ((LABEL), "*%s%s%ld", (LOCAL_LABEL_PREFIX), (PREFIX), (long) (NUM))
718
719 #define GLOBAL_ASM_OP "\t.globl\t"
720
721 \f
722 /* Output of Assembler Instructions.  */
723
724 #define REGISTER_NAMES                                                  \
725 {                                                                       \
726  "%0",   "%1",   "%2",   "%3",   "%4",   "%5",   "%6",   "%7",          \
727  "%8",   "%9",   "%10",  "%11",  "%12",  "%13",  "%14",  "%15",         \
728  "%16",  "%17",  "%18",  "%19",  "%20",  "%21",  "%22",  "%23",         \
729  "%24",  "%25",  "%26",  "%27",  "%28",  "%29",  "%30",  "%31",  "%rap" \
730 };
731
732 #define ADDITIONAL_REGISTER_NAMES                                       \
733 {                                                                       \
734   { "%0",        0 + GP_REG_FIRST },                                    \
735   { "%1",        1 + GP_REG_FIRST },                                    \
736   { "%2",        2 + GP_REG_FIRST },                                    \
737   { "%3",        3 + GP_REG_FIRST },                                    \
738   { "%4",        4 + GP_REG_FIRST },                                    \
739   { "%5",        5 + GP_REG_FIRST },                                    \
740   { "%6",        6 + GP_REG_FIRST },                                    \
741   { "%7",        7 + GP_REG_FIRST },                                    \
742   { "%8",        8 + GP_REG_FIRST },                                    \
743   { "%9",        9 + GP_REG_FIRST },                                    \
744   { "%10",      10 + GP_REG_FIRST },                                    \
745   { "%11",      11 + GP_REG_FIRST },                                    \
746   { "%12",      12 + GP_REG_FIRST },                                    \
747   { "%13",      13 + GP_REG_FIRST },                                    \
748   { "%14",      14 + GP_REG_FIRST },                                    \
749   { "%15",      15 + GP_REG_FIRST },                                    \
750   { "%16",      16 + GP_REG_FIRST },                                    \
751   { "%17",      17 + GP_REG_FIRST },                                    \
752   { "%18",      18 + GP_REG_FIRST },                                    \
753   { "%19",      19 + GP_REG_FIRST },                                    \
754   { "%20",      20 + GP_REG_FIRST },                                    \
755   { "%21",      21 + GP_REG_FIRST },                                    \
756   { "%22",      22 + GP_REG_FIRST },                                    \
757   { "%23",      23 + GP_REG_FIRST },                                    \
758   { "%24",      24 + GP_REG_FIRST },                                    \
759   { "%25",      25 + GP_REG_FIRST },                                    \
760   { "%26",      26 + GP_REG_FIRST },                                    \
761   { "%27",      27 + GP_REG_FIRST },                                    \
762   { "%28",      28 + GP_REG_FIRST },                                    \
763   { "%29",      29 + GP_REG_FIRST },                                    \
764   { "%30",      27 + GP_REG_FIRST },                                    \
765   { "%31",      31 + GP_REG_FIRST },                                    \
766   { "%rap",     32 + GP_REG_FIRST },                                    \
767 }
768
769 /* Check if the current insn needs a nop in front of it
770    because of load delays, and also update the delay slot statistics.  */
771
772 #define FINAL_PRESCAN_INSN(INSN, OPVEC, NOPERANDS)                      \
773   final_prescan_insn (INSN, OPVEC, NOPERANDS)
774
775 /* See iq2000.c for the IQ2000 specific codes.  */
776 #define PRINT_OPERAND(FILE, X, CODE) print_operand (FILE, X, CODE)
777
778 #define PRINT_OPERAND_PUNCT_VALID_P(CODE) iq2000_print_operand_punct[CODE]
779
780 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
781
782 #define DBR_OUTPUT_SEQEND(STREAM)                                       \
783 do                                                                      \
784   {                                                                     \
785     fputs ("\n", STREAM);                                               \
786   }                                                                     \
787 while (0)
788
789 #define LOCAL_LABEL_PREFIX      "$"
790
791 #define USER_LABEL_PREFIX       ""
792
793 \f
794 /* Output of dispatch tables.  */
795
796 #define ASM_OUTPUT_ADDR_DIFF_ELT(STREAM, BODY, VALUE, REL)              \
797   do                                                                    \
798     {                                                                   \
799       fprintf (STREAM, "\t%s\t%sL%d\n",                                 \
800                Pmode == DImode ? ".dword" : ".word",                    \
801                LOCAL_LABEL_PREFIX, VALUE);                              \
802     }                                                                   \
803   while (0)
804
805 #define ASM_OUTPUT_ADDR_VEC_ELT(STREAM, VALUE)                          \
806   fprintf (STREAM, "\t%s\t%sL%d\n",                                     \
807            Pmode == DImode ? ".dword" : ".word",                        \
808            LOCAL_LABEL_PREFIX,                                          \
809            VALUE)
810
811 \f
812 /* Assembler Commands for Alignment.  */
813
814 #undef ASM_OUTPUT_SKIP
815 #define ASM_OUTPUT_SKIP(STREAM,SIZE)                                    \
816   fprintf (STREAM, "\t.space\t%u\n", (SIZE))
817
818 #define ASM_OUTPUT_ALIGN(STREAM,LOG)                                    \
819   if ((LOG) != 0)                                                       \
820     fprintf (STREAM, "\t.balign %d\n", 1<<(LOG))
821
822 \f
823 /* Macros Affecting all Debug Formats.  */
824
825 #define DEBUGGER_AUTO_OFFSET(X)  \
826   iq2000_debugger_offset (X, (HOST_WIDE_INT) 0)
827
828 #define DEBUGGER_ARG_OFFSET(OFFSET, X)  \
829   iq2000_debugger_offset (X, (HOST_WIDE_INT) OFFSET)
830
831 #define PREFERRED_DEBUGGING_TYPE DWARF2_DEBUG
832
833 #define DWARF2_DEBUGGING_INFO 1
834
835 \f
836 /* Miscellaneous Parameters.  */
837
838 #define PREDICATE_CODES                                                 \
839   {"uns_arith_operand",         { REG, CONST_INT, SUBREG }},            \
840   {"arith_operand",             { REG, CONST_INT, SUBREG }},            \
841   {"small_int",                 { CONST_INT }},                         \
842   {"large_int",                 { CONST_INT }},                         \
843   {"reg_or_0_operand",          { REG, CONST_INT, CONST_DOUBLE, SUBREG }}, \
844   {"simple_memory_operand",     { MEM, SUBREG }},                       \
845   {"equality_op",               { EQ, NE }},                            \
846   {"cmp_op",                    { EQ, NE, GT, GE, GTU, GEU, LT, LE,     \
847                                   LTU, LEU }},                          \
848   {"pc_or_label_operand",       { PC, LABEL_REF }},                     \
849   {"call_insn_operand",         { CONST_INT, CONST, SYMBOL_REF, REG}},  \
850   {"move_operand",              { CONST_INT, CONST_DOUBLE, CONST,       \
851                                   SYMBOL_REF, LABEL_REF, SUBREG,        \
852                                   REG, MEM}},                           \
853   {"power_of_2_operand",        { CONST_INT }},
854
855 #define CASE_VECTOR_MODE SImode
856
857 #define WORD_REGISTER_OPERATIONS
858
859 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
860
861 #define MOVE_MAX 4
862
863 #define MAX_MOVE_MAX 8
864
865 #define SHIFT_COUNT_TRUNCATED 1
866
867 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
868
869 #define STORE_FLAG_VALUE 1
870
871 #define Pmode SImode
872
873 #define FUNCTION_MODE SImode
874
875 /* Standard GCC variables that we reference.  */
876
877 extern char     call_used_regs[];
878
879 /* IQ2000 external variables defined in iq2000.c.  */
880
881 /* Comparison type.  */
882 enum cmp_type
883 {
884   CMP_SI,                               /* Compare four byte integers.  */
885   CMP_DI,                               /* Compare eight byte integers.  */
886   CMP_SF,                               /* Compare single precision floats.  */
887   CMP_DF,                               /* Compare double precision floats.  */
888   CMP_MAX                               /* Max comparison type.  */
889 };
890
891 /* Types of delay slot.  */
892 enum delay_type
893 {
894   DELAY_NONE,                           /* No delay slot.  */
895   DELAY_LOAD,                           /* Load from memory delay.  */
896   DELAY_FCMP                            /* Delay after doing c.<xx>.{d,s}.  */
897 };
898
899 /* Which processor to schedule for.  */
900
901 enum processor_type
902 {
903   PROCESSOR_DEFAULT,
904   PROCESSOR_IQ2000,
905   PROCESSOR_IQ10
906 };
907
908 /* Recast the cpu class to be the cpu attribute.  */
909 #define iq2000_cpu_attr ((enum attr_cpu) iq2000_tune)
910
911 /* Functions to change what output section we are using.  */
912 extern void             rdata_section (void);
913 extern void             sdata_section (void);
914 extern void             sbss_section  (void);
915
916 #define BITMASK_UPPER16 ((unsigned long) 0xffff << 16)  /* 0xffff0000 */
917 #define BITMASK_LOWER16 ((unsigned long) 0xffff)        /* 0x0000ffff */
918
919 \f
920 #define GENERATE_BRANCHLIKELY  (ISA_HAS_BRANCHLIKELY)
921
922 /* Macros to decide whether certain features are available or not,
923    depending on the instruction set architecture level.  */
924
925 #define BRANCH_LIKELY_P()       GENERATE_BRANCHLIKELY
926
927 /* ISA has branch likely instructions.  */
928 #define ISA_HAS_BRANCHLIKELY    (iq2000_isa == 1)
929
930 \f
931 #undef ASM_SPEC
932 #define ASM_SPEC "%{march=iq2000: -m2000} %{march=iq10: -m10} %{!march=*: -m2000}"
933
934 \f
935 /* The mapping from gcc register number to DWARF 2 CFA column number.
936    This mapping does not allow for tracking register 0, since
937    register 0 is fixed.  */
938 #define DWARF_FRAME_REGNUM(REG)                         \
939   (REG == GP_REG_FIRST + 31 ? DWARF_FRAME_RETURN_COLUMN : REG)
940
941 /* The DWARF 2 CFA column which tracks the return address.  */
942 #define DWARF_FRAME_RETURN_COLUMN ( GP_REG_FIRST + 26)
943
944 /* Describe how we implement __builtin_eh_return.  */
945 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + GP_ARG_FIRST : INVALID_REGNUM)
946
947 /* The EH_RETURN_STACKADJ_RTX macro returns RTL which describes the
948    location used to store the amount to adjust the stack.  This is
949    usually a register that is available from end of the function's body
950    to the end of the epilogue. Thus, this cannot be a register used as a
951    temporary by the epilogue.
952
953    This must be an integer register.  */
954 #define EH_RETURN_STACKADJ_REGNO        3
955 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, EH_RETURN_STACKADJ_REGNO)
956
957 /* The EH_RETURN_HANDLER_RTX macro returns RTL which describes the
958    location used to store the address the processor should jump to
959    catch exception.  This is usually a registers that is available from
960    end of the function's body to the end of the epilogue. Thus, this
961    cannot be a register used as a temporary by the epilogue.
962
963    This must be an address register.  */
964 #define EH_RETURN_HANDLER_REGNO         26
965 #define EH_RETURN_HANDLER_RTX           \
966         gen_rtx_REG (Pmode, EH_RETURN_HANDLER_REGNO)
967
968 /* Offsets recorded in opcodes are a multiple of this alignment factor.  */
969 #define DWARF_CIE_DATA_ALIGNMENT 4
970
971 /* For IQ2000, width of a floating point register.  */
972 #define UNITS_PER_FPREG 4
973
974 /* Force right-alignment for small varargs in 32 bit little_endian mode */
975
976 #define PAD_VARARGS_DOWN !BYTES_BIG_ENDIAN
977
978 /* Internal macros to classify a register number as to whether it's a
979    general purpose register, a floating point register, a
980    multiply/divide register, or a status register.  */
981
982 #define GP_REG_FIRST 0
983 #define GP_REG_LAST  31
984 #define GP_REG_NUM   (GP_REG_LAST - GP_REG_FIRST + 1)
985
986 #define RAP_REG_NUM   32
987 #define AT_REGNUM       (GP_REG_FIRST + 1)
988
989 #define GP_REG_P(REGNO) \
990   ((unsigned int) ((int) (REGNO) - GP_REG_FIRST) < GP_REG_NUM)
991
992 /* IQ2000 registers used in prologue/epilogue code when the stack frame
993    is larger than 32K bytes.  These registers must come from the
994    scratch register set, and not used for passing and returning
995    arguments and any other information used in the calling sequence.  */
996
997 #define IQ2000_TEMP1_REGNUM (GP_REG_FIRST + 12)
998 #define IQ2000_TEMP2_REGNUM (GP_REG_FIRST + 13)
999
1000 /* This macro is used later on in the file.  */
1001 #define GR_REG_CLASS_P(CLASS)                                           \
1002   ((CLASS) == GR_REGS)
1003
1004 #define SMALL_INT(X) ((unsigned HOST_WIDE_INT) (INTVAL (X) + 0x8000) < 0x10000)
1005 #define SMALL_INT_UNSIGNED(X) ((unsigned HOST_WIDE_INT) (INTVAL (X)) < 0x10000)
1006
1007 /* Certain machines have the property that some registers cannot be
1008    copied to some other registers without using memory.  Define this
1009    macro on those machines to be a C expression that is nonzero if
1010    objects of mode MODE in registers of CLASS1 can only be copied to
1011    registers of class CLASS2 by storing a register of CLASS1 into
1012    memory and loading that memory location into a register of CLASS2.
1013
1014    Do not define this macro if its value would always be zero.  */
1015
1016 /* Return the maximum number of consecutive registers
1017    needed to represent mode MODE in a register of class CLASS.  */
1018
1019 #define CLASS_UNITS(mode, size)                                         \
1020   ((GET_MODE_SIZE (mode) + (size) - 1) / (size))
1021
1022 /* If defined, gives a class of registers that cannot be used as the
1023    operand of a SUBREG that changes the mode of the object illegally.  */
1024
1025 #define CLASS_CANNOT_CHANGE_MODE 0
1026
1027 /* Defines illegal mode changes for CLASS_CANNOT_CHANGE_MODE.  */
1028
1029 #define CLASS_CANNOT_CHANGE_MODE_P(FROM,TO) \
1030   (GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO))
1031
1032 /* Make sure 4 words are always allocated on the stack.  */
1033
1034 #ifndef STACK_ARGS_ADJUST
1035 #define STACK_ARGS_ADJUST(SIZE)                                         \
1036   {                                                                     \
1037     if (SIZE.constant < 4 * UNITS_PER_WORD)                             \
1038       SIZE.constant = 4 * UNITS_PER_WORD;                               \
1039   }
1040 #endif
1041
1042 \f
1043 /* Symbolic macros for the registers used to return integer and floating
1044    point values.  */
1045
1046 #define GP_RETURN (GP_REG_FIRST + 2)
1047
1048 /* Symbolic macros for the first/last argument registers.  */
1049
1050 #define GP_ARG_FIRST (GP_REG_FIRST + 4)
1051 #define GP_ARG_LAST  (GP_REG_FIRST + 11)
1052
1053 #define MAX_ARGS_IN_REGISTERS   8
1054
1055 \f
1056 /* Tell prologue and epilogue if register REGNO should be saved / restored.  */
1057
1058 #define MUST_SAVE_REGISTER(regno) \
1059  ((regs_ever_live[regno] && !call_used_regs[regno])                     \
1060   || (regno == HARD_FRAME_POINTER_REGNUM && frame_pointer_needed)       \
1061   || (regno == (GP_REG_FIRST + 31) && regs_ever_live[GP_REG_FIRST + 31]))
1062
1063 /* ALIGN FRAMES on double word boundaries */
1064 #ifndef IQ2000_STACK_ALIGN
1065 #define IQ2000_STACK_ALIGN(LOC) (((LOC) + 7) & ~7)
1066 #endif
1067
1068 \f
1069 /* These assume that REGNO is a hard or pseudo reg number.
1070    They give nonzero only if REGNO is a hard reg of the suitable class
1071    or a pseudo reg currently allocated to a suitable hard reg.
1072    These definitions are NOT overridden anywhere.  */
1073
1074 #define BASE_REG_P(regno, mode)                                 \
1075   (GP_REG_P (regno))
1076
1077 #define GP_REG_OR_PSEUDO_STRICT_P(regno, mode)                              \
1078   BASE_REG_P((regno < FIRST_PSEUDO_REGISTER) ? regno : reg_renumber[regno], \
1079              (mode))
1080
1081 #define GP_REG_OR_PSEUDO_NONSTRICT_P(regno, mode) \
1082   (((regno) >= FIRST_PSEUDO_REGISTER) || (BASE_REG_P ((regno), (mode))))
1083
1084 #define REGNO_MODE_OK_FOR_BASE_P(regno, mode) \
1085   GP_REG_OR_PSEUDO_STRICT_P ((regno), (mode))
1086
1087 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1088    and check its validity for a certain class.
1089    We have two alternate definitions for each of them.
1090    The usual definition accepts all pseudo regs; the other rejects them all.
1091    The symbol REG_OK_STRICT causes the latter definition to be used.
1092
1093    Most source files want to accept pseudo regs in the hope that
1094    they will get allocated to the class that the insn wants them to be in.
1095    Some source files that are used after register allocation
1096    need to be strict.  */
1097
1098 #ifndef REG_OK_STRICT
1099 #define REG_MODE_OK_FOR_BASE_P(X, MODE) \
1100   iq2000_reg_mode_ok_for_base_p (X, MODE, 0)
1101 #else
1102 #define REG_MODE_OK_FOR_BASE_P(X, MODE) \
1103   iq2000_reg_mode_ok_for_base_p (X, MODE, 1)
1104 #endif
1105
1106 #if 1
1107 #define GO_PRINTF(x)    fprintf (stderr, (x))
1108 #define GO_PRINTF2(x,y) fprintf (stderr, (x), (y))
1109 #define GO_DEBUG_RTX(x) debug_rtx (x)
1110
1111 #else
1112 #define GO_PRINTF(x)
1113 #define GO_PRINTF2(x,y)
1114 #define GO_DEBUG_RTX(x)
1115 #endif
1116
1117 /* If defined, modifies the length assigned to instruction INSN as a
1118    function of the context in which it is used.  LENGTH is an lvalue
1119    that contains the initially computed length of the insn and should
1120    be updated with the correct length of the insn.  */
1121 #define ADJUST_INSN_LENGTH(INSN, LENGTH) \
1122   ((LENGTH) = iq2000_adjust_insn_length ((INSN), (LENGTH)))
1123
1124 \f
1125 /* A list of predicates that do special things with modes, and so
1126    should not elicit warnings for VOIDmode match_operand.  */
1127
1128 #define SPECIAL_MODE_PREDICATES \
1129   "pc_or_label_operand",
1130
1131 \f
1132
1133
1134 /* How to tell the debugger about changes of source files.  */
1135
1136 #ifndef SET_FILE_NUMBER
1137 #define SET_FILE_NUMBER() ++ num_source_filenames
1138 #endif
1139
1140 /* This is how to output a note the debugger telling it the line number
1141    to which the following sequence of instructions corresponds.  */
1142
1143 #ifndef LABEL_AFTER_LOC
1144 #define LABEL_AFTER_LOC(STREAM)
1145 #endif
1146
1147 \f
1148 /* Default to -G 8 */
1149 #ifndef IQ2000_DEFAULT_GVALUE
1150 #define IQ2000_DEFAULT_GVALUE 8
1151 #endif
1152
1153 #define SDATA_SECTION_ASM_OP    "\t.sdata"      /* Small data.  */
1154
1155 \f
1156 /* See iq2000_expand_prologue's use of loadgp for when this should be
1157    true.  */
1158
1159 #define DONT_ACCESS_GBLS_AFTER_EPILOGUE 0
1160 \f
1161 /* List of all IQ2000 punctuation characters used by print_operand.  */
1162 extern char iq2000_print_operand_punct[256];
1163
1164 /* The target cpu for optimization and scheduling.  */
1165 extern enum processor_type iq2000_tune;
1166
1167 /* Which instruction set architecture to use.  */
1168 extern int iq2000_isa;
1169
1170 /* Cached operands, and operator to compare for use in set/branch/trap
1171    on condition codes.  */
1172 extern rtx branch_cmp[2];
1173
1174 /* What type of branch to use.  */
1175 extern enum cmp_type branch_type;
1176
1177 /* Strings to hold which cpu and instruction set architecture to use.  */
1178 extern const char * iq2000_cpu_string;    /* For -mcpu=<xxx>.  */
1179 extern const char * iq2000_arch_string;   /* For -march=<xxx>.  */
1180
1181
1182
1183 enum iq2000_builtins
1184 {
1185   IQ2000_BUILTIN_ADO16,
1186   IQ2000_BUILTIN_CFC0,
1187   IQ2000_BUILTIN_CFC1,
1188   IQ2000_BUILTIN_CFC2,
1189   IQ2000_BUILTIN_CFC3,
1190   IQ2000_BUILTIN_CHKHDR,
1191   IQ2000_BUILTIN_CTC0,
1192   IQ2000_BUILTIN_CTC1,
1193   IQ2000_BUILTIN_CTC2,
1194   IQ2000_BUILTIN_CTC3,
1195   IQ2000_BUILTIN_LU,
1196   IQ2000_BUILTIN_LUC32L,
1197   IQ2000_BUILTIN_LUC64,
1198   IQ2000_BUILTIN_LUC64L,
1199   IQ2000_BUILTIN_LUK,
1200   IQ2000_BUILTIN_LULCK,
1201   IQ2000_BUILTIN_LUM32,
1202   IQ2000_BUILTIN_LUM32L,
1203   IQ2000_BUILTIN_LUM64,
1204   IQ2000_BUILTIN_LUM64L,
1205   IQ2000_BUILTIN_LUR,
1206   IQ2000_BUILTIN_LURL,
1207   IQ2000_BUILTIN_MFC0,
1208   IQ2000_BUILTIN_MFC1,
1209   IQ2000_BUILTIN_MFC2,
1210   IQ2000_BUILTIN_MFC3,
1211   IQ2000_BUILTIN_MRGB,
1212   IQ2000_BUILTIN_MTC0,
1213   IQ2000_BUILTIN_MTC1,
1214   IQ2000_BUILTIN_MTC2,
1215   IQ2000_BUILTIN_MTC3,
1216   IQ2000_BUILTIN_PKRL,
1217   IQ2000_BUILTIN_RAM,
1218   IQ2000_BUILTIN_RB,
1219   IQ2000_BUILTIN_RX,
1220   IQ2000_BUILTIN_SRRD,
1221   IQ2000_BUILTIN_SRRDL,
1222   IQ2000_BUILTIN_SRULC,
1223   IQ2000_BUILTIN_SRULCK,
1224   IQ2000_BUILTIN_SRWR,
1225   IQ2000_BUILTIN_SRWRU,
1226   IQ2000_BUILTIN_TRAPQF,
1227   IQ2000_BUILTIN_TRAPQFL,
1228   IQ2000_BUILTIN_TRAPQN,
1229   IQ2000_BUILTIN_TRAPQNE,
1230   IQ2000_BUILTIN_TRAPRE,
1231   IQ2000_BUILTIN_TRAPREL,
1232   IQ2000_BUILTIN_WB,
1233   IQ2000_BUILTIN_WBR,
1234   IQ2000_BUILTIN_WBU,
1235   IQ2000_BUILTIN_WX,
1236   IQ2000_BUILTIN_SYSCALL
1237 };