? gas/testsuite/gas/mips/rol64.d
[external/binutils.git] / gas / testsuite / gas / mips / rol64.d
1 #objdump: -dr --prefix-addresses -mmips:4000
2 #as: -march=r4000 -mtune=r4000
3 #name: MIPS R4000 drol
4
5 # Test the drol and dror macros.
6
7 .*: +file format .*mips.*
8
9 Disassembly of section .text:
10 0+0000 <[^>]*> dnegu    at,a1
11 0+0004 <[^>]*> dsrlv    at,a0,at
12 0+0008 <[^>]*> dsllv    a0,a0,a1
13 0+000c <[^>]*> or       a0,a0,at
14 0+0010 <[^>]*> dnegu    at,a2
15 0+0014 <[^>]*> dsrlv    at,a1,at
16 0+0018 <[^>]*> dsllv    a0,a1,a2
17 0+001c <[^>]*> or       a0,a0,at
18 0+0020 <[^>]*> dsll     at,a0,0x1
19 0+0024 <[^>]*> dsrl32   a0,a0,0x1f
20 0+0028 <[^>]*> or       a0,a0,at
21 0+002c <[^>]*> dsll     at,a1,0x1
22 0+0030 <[^>]*> dsrl32   a0,a1,0x1f
23 0+0034 <[^>]*> or       a0,a0,at
24 0+0038 <[^>]*> dsll     at,a1,0x1f
25 0+003c <[^>]*> dsrl32   a0,a1,0x1
26 0+0040 <[^>]*> or       a0,a0,at
27 0+0044 <[^>]*> dsll32   at,a1,0x0
28 0+0048 <[^>]*> dsrl32   a0,a1,0x0
29 0+004c <[^>]*> or       a0,a0,at
30 0+0050 <[^>]*> dsll32   at,a1,0x1
31 0+0054 <[^>]*> dsrl     a0,a1,0x1f
32 0+0058 <[^>]*> or       a0,a0,at
33 0+005c <[^>]*> dsll32   at,a1,0x1f
34 0+0060 <[^>]*> dsrl     a0,a1,0x1
35 0+0064 <[^>]*> or       a0,a0,at
36 0+0068 <[^>]*> dnegu    at,a1
37 0+006c <[^>]*> dsllv    at,a0,at
38 0+0070 <[^>]*> dsrlv    a0,a0,a1
39 0+0074 <[^>]*> or       a0,a0,at
40 0+0078 <[^>]*> dnegu    at,a2
41 0+007c <[^>]*> dsllv    at,a1,at
42 0+0080 <[^>]*> dsrlv    a0,a1,a2
43 0+0084 <[^>]*> or       a0,a0,at
44 0+0088 <[^>]*> dsrl     at,a0,0x1
45 0+008c <[^>]*> dsll32   a0,a0,0x1f
46 0+0090 <[^>]*> or       a0,a0,at
47 0+0094 <[^>]*> dsrl     at,a1,0x1
48 0+0098 <[^>]*> dsll32   a0,a1,0x1f
49 0+009c <[^>]*> or       a0,a0,at
50 0+00a0 <[^>]*> dsrl     at,a1,0x1f
51 0+00a4 <[^>]*> dsll32   a0,a1,0x1
52 0+00a8 <[^>]*> or       a0,a0,at
53 0+00ac <[^>]*> dsrl32   at,a1,0x0
54 0+00b0 <[^>]*> dsll32   a0,a1,0x0
55 0+00b4 <[^>]*> or       a0,a0,at
56 0+00b8 <[^>]*> dsrl32   at,a1,0x1
57 0+00bc <[^>]*> dsll     a0,a1,0x1f
58 0+00c0 <[^>]*> or       a0,a0,at
59 0+00c4 <[^>]*> dsrl32   at,a1,0x1f
60 0+00c8 <[^>]*> dsll     a0,a1,0x1
61 0+00cc <[^>]*> or       a0,a0,at
62         ...