1 // SPDX-License-Identifier: GPL-2.0+
3 * Copyright (C) 2018, Bin Meng <bmeng.cn@gmail.com>
5 * VirtIO PCI bus transport driver
6 * Ported from Linux drivers/virtio/virtio_pci*.c
12 #include <virtio_types.h>
14 #include <virtio_ring.h>
15 #include <dm/device.h>
16 #include <linux/bug.h>
17 #include <linux/compat.h>
18 #include <linux/delay.h>
19 #include <linux/err.h>
21 #include "virtio_pci.h"
23 #define VIRTIO_PCI_DRV_NAME "virtio-pci.m"
25 /* PCI device ID in the range 0x1040 to 0x107f */
26 #define VIRTIO_PCI_VENDOR_ID 0x1af4
27 #define VIRTIO_PCI_DEVICE_ID00 0x1040
28 #define VIRTIO_PCI_DEVICE_ID01 0x1041
29 #define VIRTIO_PCI_DEVICE_ID02 0x1042
30 #define VIRTIO_PCI_DEVICE_ID03 0x1043
31 #define VIRTIO_PCI_DEVICE_ID04 0x1044
32 #define VIRTIO_PCI_DEVICE_ID05 0x1045
33 #define VIRTIO_PCI_DEVICE_ID06 0x1046
34 #define VIRTIO_PCI_DEVICE_ID07 0x1047
35 #define VIRTIO_PCI_DEVICE_ID08 0x1048
36 #define VIRTIO_PCI_DEVICE_ID09 0x1049
37 #define VIRTIO_PCI_DEVICE_ID0A 0x104a
38 #define VIRTIO_PCI_DEVICE_ID0B 0x104b
39 #define VIRTIO_PCI_DEVICE_ID0C 0x104c
40 #define VIRTIO_PCI_DEVICE_ID0D 0x104d
41 #define VIRTIO_PCI_DEVICE_ID0E 0x104e
42 #define VIRTIO_PCI_DEVICE_ID0F 0x104f
43 #define VIRTIO_PCI_DEVICE_ID10 0x1050
44 #define VIRTIO_PCI_DEVICE_ID11 0x1051
45 #define VIRTIO_PCI_DEVICE_ID12 0x1052
46 #define VIRTIO_PCI_DEVICE_ID13 0x1053
47 #define VIRTIO_PCI_DEVICE_ID14 0x1054
48 #define VIRTIO_PCI_DEVICE_ID15 0x1055
49 #define VIRTIO_PCI_DEVICE_ID16 0x1056
50 #define VIRTIO_PCI_DEVICE_ID17 0x1057
51 #define VIRTIO_PCI_DEVICE_ID18 0x1058
52 #define VIRTIO_PCI_DEVICE_ID19 0x1059
53 #define VIRTIO_PCI_DEVICE_ID1A 0x105a
54 #define VIRTIO_PCI_DEVICE_ID1B 0x105b
55 #define VIRTIO_PCI_DEVICE_ID1C 0x105c
56 #define VIRTIO_PCI_DEVICE_ID1D 0x105d
57 #define VIRTIO_PCI_DEVICE_ID1E 0x105e
58 #define VIRTIO_PCI_DEVICE_ID1F 0x105f
59 #define VIRTIO_PCI_DEVICE_ID20 0x1060
60 #define VIRTIO_PCI_DEVICE_ID21 0x1061
61 #define VIRTIO_PCI_DEVICE_ID22 0x1062
62 #define VIRTIO_PCI_DEVICE_ID23 0x1063
63 #define VIRTIO_PCI_DEVICE_ID24 0x1064
64 #define VIRTIO_PCI_DEVICE_ID25 0x1065
65 #define VIRTIO_PCI_DEVICE_ID26 0x1066
66 #define VIRTIO_PCI_DEVICE_ID27 0x1067
67 #define VIRTIO_PCI_DEVICE_ID28 0x1068
68 #define VIRTIO_PCI_DEVICE_ID29 0x1069
69 #define VIRTIO_PCI_DEVICE_ID2A 0x106a
70 #define VIRTIO_PCI_DEVICE_ID2B 0x106b
71 #define VIRTIO_PCI_DEVICE_ID2C 0x106c
72 #define VIRTIO_PCI_DEVICE_ID2D 0x106d
73 #define VIRTIO_PCI_DEVICE_ID2E 0x106e
74 #define VIRTIO_PCI_DEVICE_ID2F 0x106f
75 #define VIRTIO_PCI_DEVICE_ID30 0x1070
76 #define VIRTIO_PCI_DEVICE_ID31 0x1071
77 #define VIRTIO_PCI_DEVICE_ID32 0x1072
78 #define VIRTIO_PCI_DEVICE_ID33 0x1073
79 #define VIRTIO_PCI_DEVICE_ID34 0x1074
80 #define VIRTIO_PCI_DEVICE_ID35 0x1075
81 #define VIRTIO_PCI_DEVICE_ID36 0x1076
82 #define VIRTIO_PCI_DEVICE_ID37 0x1077
83 #define VIRTIO_PCI_DEVICE_ID38 0x1078
84 #define VIRTIO_PCI_DEVICE_ID39 0x1079
85 #define VIRTIO_PCI_DEVICE_ID3A 0x107a
86 #define VIRTIO_PCI_DEVICE_ID3B 0x107b
87 #define VIRTIO_PCI_DEVICE_ID3C 0x107c
88 #define VIRTIO_PCI_DEVICE_ID3D 0x107d
89 #define VIRTIO_PCI_DEVICE_ID3E 0x107e
90 #define VIRTIO_PCI_DEVICE_ID3F 0x107f
93 * virtio pci transport driver private data
95 * @common: pci transport device common register block base
96 * @notify_base: pci transport device notify register block base
97 * @device: pci transport device device-specific register block base
98 * @device_len: pci transport device device-specific register block length
99 * @notify_offset_multiplier: multiply queue_notify_off by this value
101 struct virtio_pci_priv {
102 struct virtio_pci_common_cfg __iomem *common;
103 void __iomem *notify_base;
104 void __iomem *device;
106 u32 notify_offset_multiplier;
109 static int virtio_pci_get_config(struct udevice *udev, unsigned int offset,
110 void *buf, unsigned int len)
112 struct virtio_pci_priv *priv = dev_get_priv(udev);
117 WARN_ON(offset + len > priv->device_len);
121 b = ioread8(priv->device + offset);
122 memcpy(buf, &b, sizeof(b));
125 w = cpu_to_le16(ioread16(priv->device + offset));
126 memcpy(buf, &w, sizeof(w));
129 l = cpu_to_le32(ioread32(priv->device + offset));
130 memcpy(buf, &l, sizeof(l));
133 l = cpu_to_le32(ioread32(priv->device + offset));
134 memcpy(buf, &l, sizeof(l));
135 l = cpu_to_le32(ioread32(priv->device + offset + sizeof(l)));
136 memcpy(buf + sizeof(l), &l, sizeof(l));
145 static int virtio_pci_set_config(struct udevice *udev, unsigned int offset,
146 const void *buf, unsigned int len)
148 struct virtio_pci_priv *priv = dev_get_priv(udev);
153 WARN_ON(offset + len > priv->device_len);
157 memcpy(&b, buf, sizeof(b));
158 iowrite8(b, priv->device + offset);
161 memcpy(&w, buf, sizeof(w));
162 iowrite16(le16_to_cpu(w), priv->device + offset);
165 memcpy(&l, buf, sizeof(l));
166 iowrite32(le32_to_cpu(l), priv->device + offset);
169 memcpy(&l, buf, sizeof(l));
170 iowrite32(le32_to_cpu(l), priv->device + offset);
171 memcpy(&l, buf + sizeof(l), sizeof(l));
172 iowrite32(le32_to_cpu(l), priv->device + offset + sizeof(l));
181 static int virtio_pci_generation(struct udevice *udev, u32 *counter)
183 struct virtio_pci_priv *priv = dev_get_priv(udev);
185 *counter = ioread8(&priv->common->config_generation);
190 static int virtio_pci_get_status(struct udevice *udev, u8 *status)
192 struct virtio_pci_priv *priv = dev_get_priv(udev);
194 *status = ioread8(&priv->common->device_status);
199 static int virtio_pci_set_status(struct udevice *udev, u8 status)
201 struct virtio_pci_priv *priv = dev_get_priv(udev);
203 /* We should never be setting status to 0 */
204 WARN_ON(status == 0);
206 iowrite8(status, &priv->common->device_status);
211 static int virtio_pci_reset(struct udevice *udev)
213 struct virtio_pci_priv *priv = dev_get_priv(udev);
215 /* 0 status means a reset */
216 iowrite8(0, &priv->common->device_status);
219 * After writing 0 to device_status, the driver MUST wait for a read
220 * of device_status to return 0 before reinitializing the device.
221 * This will flush out the status write, and flush in device writes,
222 * including MSI-X interrupts, if any.
224 while (ioread8(&priv->common->device_status))
230 static int virtio_pci_get_features(struct udevice *udev, u64 *features)
232 struct virtio_pci_priv *priv = dev_get_priv(udev);
234 iowrite32(0, &priv->common->device_feature_select);
235 *features = ioread32(&priv->common->device_feature);
236 iowrite32(1, &priv->common->device_feature_select);
237 *features |= ((u64)ioread32(&priv->common->device_feature) << 32);
242 static int virtio_pci_set_features(struct udevice *udev)
244 struct virtio_pci_priv *priv = dev_get_priv(udev);
245 struct virtio_dev_priv *uc_priv = dev_get_uclass_priv(udev);
247 if (!__virtio_test_bit(udev, VIRTIO_F_VERSION_1)) {
248 debug("virtio: device uses modern interface but does not have VIRTIO_F_VERSION_1\n");
252 iowrite32(0, &priv->common->guest_feature_select);
253 iowrite32((u32)uc_priv->features, &priv->common->guest_feature);
254 iowrite32(1, &priv->common->guest_feature_select);
255 iowrite32(uc_priv->features >> 32, &priv->common->guest_feature);
260 static struct virtqueue *virtio_pci_setup_vq(struct udevice *udev,
263 struct virtio_pci_priv *priv = dev_get_priv(udev);
264 struct virtio_pci_common_cfg __iomem *cfg = priv->common;
265 struct virtqueue *vq;
270 if (index >= ioread16(&cfg->num_queues))
271 return ERR_PTR(-ENOENT);
273 /* Select the queue we're interested in */
274 iowrite16(index, &cfg->queue_select);
276 /* Check if queue is either not available or already active */
277 num = ioread16(&cfg->queue_size);
278 if (!num || ioread16(&cfg->queue_enable))
279 return ERR_PTR(-ENOENT);
281 if (num & (num - 1)) {
282 printf("(%s): bad queue size %u", udev->name, num);
283 return ERR_PTR(-EINVAL);
286 /* Create the vring */
287 vq = vring_create_virtqueue(index, num, VIRTIO_PCI_VRING_ALIGN, udev);
290 goto error_available;
293 /* Activate the queue */
294 iowrite16(virtqueue_get_vring_size(vq), &cfg->queue_size);
296 addr = virtqueue_get_desc_addr(vq);
297 iowrite32((u32)addr, &cfg->queue_desc_lo);
298 iowrite32(addr >> 32, &cfg->queue_desc_hi);
300 addr = virtqueue_get_avail_addr(vq);
301 iowrite32((u32)addr, &cfg->queue_avail_lo);
302 iowrite32(addr >> 32, &cfg->queue_avail_hi);
304 addr = virtqueue_get_used_addr(vq);
305 iowrite32((u32)addr, &cfg->queue_used_lo);
306 iowrite32(addr >> 32, &cfg->queue_used_hi);
308 iowrite16(1, &cfg->queue_enable);
316 static void virtio_pci_del_vq(struct virtqueue *vq)
318 struct virtio_pci_priv *priv = dev_get_priv(vq->vdev);
319 unsigned int index = vq->index;
321 iowrite16(index, &priv->common->queue_select);
323 /* Select and deactivate the queue */
324 iowrite16(0, &priv->common->queue_enable);
326 vring_del_virtqueue(vq);
329 static int virtio_pci_del_vqs(struct udevice *udev)
331 struct virtio_dev_priv *uc_priv = dev_get_uclass_priv(udev);
332 struct virtqueue *vq, *n;
334 list_for_each_entry_safe(vq, n, &uc_priv->vqs, list)
335 virtio_pci_del_vq(vq);
340 static int virtio_pci_find_vqs(struct udevice *udev, unsigned int nvqs,
341 struct virtqueue *vqs[])
345 for (i = 0; i < nvqs; ++i) {
346 vqs[i] = virtio_pci_setup_vq(udev, i);
347 if (IS_ERR(vqs[i])) {
348 virtio_pci_del_vqs(udev);
349 return PTR_ERR(vqs[i]);
356 static int virtio_pci_notify(struct udevice *udev, struct virtqueue *vq)
358 struct virtio_pci_priv *priv = dev_get_priv(udev);
361 /* Select the queue we're interested in */
362 iowrite16(vq->index, &priv->common->queue_select);
364 /* get offset of notification word for this vq */
365 off = ioread16(&priv->common->queue_notify_off);
368 * We write the queue's selector into the notification register
369 * to signal the other end
372 priv->notify_base + off * priv->notify_offset_multiplier);
378 * virtio_pci_find_capability - walk capabilities to find device info
380 * @udev: the transport device
381 * @cfg_type: the VIRTIO_PCI_CAP_* value we seek
383 * @return offset of the configuration structure
385 static int virtio_pci_find_capability(struct udevice *udev, u8 cfg_type)
391 for (pos = dm_pci_find_capability(udev, PCI_CAP_ID_VNDR);
393 pos = dm_pci_find_next_capability(udev, pos, PCI_CAP_ID_VNDR)) {
394 offset = pos + offsetof(struct virtio_pci_cap, cfg_type);
395 dm_pci_read_config8(udev, offset, &type);
396 offset = pos + offsetof(struct virtio_pci_cap, bar);
397 dm_pci_read_config8(udev, offset, &bar);
399 /* Ignore structures with reserved BAR values */
403 if (type == cfg_type)
411 * virtio_pci_map_capability - map base address of the capability
413 * @udev: the transport device
414 * @off: offset of the configuration structure
416 * @return base address of the capability
418 static void __iomem *virtio_pci_map_capability(struct udevice *udev, int off)
428 offset = off + offsetof(struct virtio_pci_cap, bar);
429 dm_pci_read_config8(udev, offset, &bar);
430 offset = off + offsetof(struct virtio_pci_cap, offset);
431 dm_pci_read_config32(udev, offset, &offset);
434 * TODO: adding 64-bit BAR support
436 * Per spec, the BAR is permitted to be either 32-bit or 64-bit.
437 * For simplicity, only read the BAR address as 32-bit.
439 base = dm_pci_read_bar32(udev, bar);
440 p = (void __iomem *)base + offset;
445 static int virtio_pci_bind(struct udevice *udev)
450 /* Create a unique device name */
451 sprintf(name, "%s#%u", VIRTIO_PCI_DRV_NAME, num_devs++);
452 device_set_name(udev, name);
457 static int virtio_pci_probe(struct udevice *udev)
459 struct pci_child_platdata *pplat = dev_get_parent_platdata(udev);
460 struct virtio_dev_priv *uc_priv = dev_get_uclass_priv(udev);
461 struct virtio_pci_priv *priv = dev_get_priv(udev);
464 int common, notify, device;
467 /* We only own devices >= 0x1040 and <= 0x107f: leave the rest. */
468 if (pplat->device < 0x1040 || pplat->device > 0x107f)
471 /* Transitional devices must not have a PCI revision ID of 0 */
472 dm_pci_read_config8(udev, PCI_REVISION_ID, &revision);
474 /* Modern devices: simply use PCI device id, but start from 0x1040. */
475 uc_priv->device = pplat->device - 0x1040;
476 dm_pci_read_config16(udev, PCI_SUBSYSTEM_VENDOR_ID, &subvendor);
477 uc_priv->vendor = subvendor;
479 /* Check for a common config: if not, use legacy mode (bar 0) */
480 common = virtio_pci_find_capability(udev, VIRTIO_PCI_CAP_COMMON_CFG);
482 printf("(%s): leaving for legacy driver\n", udev->name);
486 /* If common is there, notify should be too */
487 notify = virtio_pci_find_capability(udev, VIRTIO_PCI_CAP_NOTIFY_CFG);
489 printf("(%s): missing capabilities %i/%i\n", udev->name,
495 * Device capability is only mandatory for devices that have
496 * device-specific configuration.
498 device = virtio_pci_find_capability(udev, VIRTIO_PCI_CAP_DEVICE_CFG);
500 offset = notify + offsetof(struct virtio_pci_cap, length);
501 dm_pci_read_config32(udev, offset, &priv->device_len);
504 /* Map configuration structures */
505 priv->common = virtio_pci_map_capability(udev, common);
506 priv->notify_base = virtio_pci_map_capability(udev, notify);
507 priv->device = virtio_pci_map_capability(udev, device);
508 debug("(%p): common @ %p, notify base @ %p, device @ %p\n",
509 udev, priv->common, priv->notify_base, priv->device);
511 /* Read notify_off_multiplier from config space */
512 offset = notify + offsetof(struct virtio_pci_notify_cap,
513 notify_off_multiplier);
514 dm_pci_read_config32(udev, offset, &priv->notify_offset_multiplier);
516 debug("(%s): device (%d) vendor (%08x) version (%d)\n", udev->name,
517 uc_priv->device, uc_priv->vendor, revision);
522 static const struct dm_virtio_ops virtio_pci_ops = {
523 .get_config = virtio_pci_get_config,
524 .set_config = virtio_pci_set_config,
525 .generation = virtio_pci_generation,
526 .get_status = virtio_pci_get_status,
527 .set_status = virtio_pci_set_status,
528 .reset = virtio_pci_reset,
529 .get_features = virtio_pci_get_features,
530 .set_features = virtio_pci_set_features,
531 .find_vqs = virtio_pci_find_vqs,
532 .del_vqs = virtio_pci_del_vqs,
533 .notify = virtio_pci_notify,
536 U_BOOT_DRIVER(virtio_pci_modern) = {
537 .name = VIRTIO_PCI_DRV_NAME,
539 .ops = &virtio_pci_ops,
540 .bind = virtio_pci_bind,
541 .probe = virtio_pci_probe,
542 .priv_auto_alloc_size = sizeof(struct virtio_pci_priv),
545 static struct pci_device_id virtio_pci_supported[] = {
546 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID00) },
547 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID01) },
548 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID02) },
549 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID03) },
550 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID04) },
551 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID05) },
552 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID06) },
553 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID07) },
554 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID08) },
555 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID09) },
556 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID0A) },
557 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID0B) },
558 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID0C) },
559 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID0D) },
560 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID0E) },
561 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID0F) },
562 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID10) },
563 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID11) },
564 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID12) },
565 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID13) },
566 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID14) },
567 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID15) },
568 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID16) },
569 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID17) },
570 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID18) },
571 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID19) },
572 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID1A) },
573 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID1B) },
574 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID1C) },
575 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID1D) },
576 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID1E) },
577 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID1F) },
578 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID20) },
579 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID21) },
580 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID22) },
581 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID23) },
582 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID24) },
583 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID25) },
584 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID26) },
585 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID27) },
586 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID28) },
587 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID29) },
588 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID2A) },
589 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID2B) },
590 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID2C) },
591 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID2D) },
592 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID2E) },
593 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID2F) },
594 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID30) },
595 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID31) },
596 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID32) },
597 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID33) },
598 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID34) },
599 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID35) },
600 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID36) },
601 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID37) },
602 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID38) },
603 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID39) },
604 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID3A) },
605 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID3B) },
606 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID3C) },
607 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID3D) },
608 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID3E) },
609 { PCI_DEVICE(VIRTIO_PCI_VENDOR_ID, VIRTIO_PCI_DEVICE_ID3F) },
613 U_BOOT_PCI_DEVICE(virtio_pci_modern, virtio_pci_supported);