Merge branch 'master' of git://git.denx.de/u-boot-usb
[platform/kernel/u-boot.git] / drivers / usb / host / ehci-fsl.c
1 /*
2  * (C) Copyright 2009, 2011 Freescale Semiconductor, Inc.
3  *
4  * (C) Copyright 2008, Excito Elektronik i Sk=E5ne AB
5  *
6  * Author: Tor Krill tor@excito.com
7  *
8  * SPDX-License-Identifier:     GPL-2.0+
9  */
10
11 #include <common.h>
12 #include <pci.h>
13 #include <usb.h>
14 #include <asm/io.h>
15 #include <usb/ehci-fsl.h>
16 #include <hwconfig.h>
17
18 #include "ehci.h"
19
20 /* Check USB PHY clock valid */
21 static int usb_phy_clk_valid(struct usb_ehci *ehci)
22 {
23         if (!((in_be32(&ehci->control) & PHY_CLK_VALID) ||
24                         in_be32(&ehci->prictrl))) {
25                 printf("USB PHY clock invalid!\n");
26                 return 0;
27         } else {
28                 return 1;
29         }
30 }
31
32 /*
33  * Create the appropriate control structures to manage
34  * a new EHCI host controller.
35  *
36  * Excerpts from linux ehci fsl driver.
37  */
38 int ehci_hcd_init(int index, enum usb_init_type init,
39                 struct ehci_hccr **hccr, struct ehci_hcor **hcor)
40 {
41         struct usb_ehci *ehci;
42         const char *phy_type = NULL;
43         size_t len;
44 #ifdef CONFIG_SYS_FSL_USB_INTERNAL_UTMI_PHY
45         char usb_phy[5];
46
47         usb_phy[0] = '\0';
48 #endif
49
50         ehci = (struct usb_ehci *)CONFIG_SYS_FSL_USB_ADDR;
51         *hccr = (struct ehci_hccr *)((uint32_t)&ehci->caplength);
52         *hcor = (struct ehci_hcor *)((uint32_t) *hccr +
53                         HC_LENGTH(ehci_readl(&(*hccr)->cr_capbase)));
54
55         /* Set to Host mode */
56         setbits_le32(&ehci->usbmode, CM_HOST);
57
58         out_be32(&ehci->snoop1, SNOOP_SIZE_2GB);
59         out_be32(&ehci->snoop2, 0x80000000 | SNOOP_SIZE_2GB);
60
61         /* Init phy */
62         if (hwconfig_sub("usb1", "phy_type"))
63                 phy_type = hwconfig_subarg("usb1", "phy_type", &len);
64         else
65                 phy_type = getenv("usb_phy_type");
66
67         if (!phy_type) {
68 #ifdef CONFIG_SYS_FSL_USB_INTERNAL_UTMI_PHY
69                 /* if none specified assume internal UTMI */
70                 strcpy(usb_phy, "utmi");
71                 phy_type = usb_phy;
72 #else
73                 printf("WARNING: USB phy type not defined !!\n");
74                 return -1;
75 #endif
76         }
77
78         if (!strcmp(phy_type, "utmi")) {
79 #if defined(CONFIG_SYS_FSL_USB_INTERNAL_UTMI_PHY)
80                 setbits_be32(&ehci->control, PHY_CLK_SEL_UTMI);
81                 setbits_be32(&ehci->control, UTMI_PHY_EN);
82                 udelay(1000); /* delay required for PHY Clk to appear */
83 #endif
84                 out_le32(&(*hcor)->or_portsc[0], PORT_PTS_UTMI);
85                 setbits_be32(&ehci->control, USB_EN);
86         } else {
87                 setbits_be32(&ehci->control, PHY_CLK_SEL_ULPI);
88                 clrsetbits_be32(&ehci->control, UTMI_PHY_EN, USB_EN);
89                 udelay(1000); /* delay required for PHY Clk to appear */
90                 if (!usb_phy_clk_valid(ehci))
91                         return -EINVAL;
92                 out_le32(&(*hcor)->or_portsc[0], PORT_PTS_ULPI);
93         }
94
95         out_be32(&ehci->prictrl, 0x0000000c);
96         out_be32(&ehci->age_cnt_limit, 0x00000040);
97         out_be32(&ehci->sictrl, 0x00000001);
98
99         in_le32(&ehci->usbmode);
100
101         return 0;
102 }
103
104 /*
105  * Destroy the appropriate control structures corresponding
106  * the the EHCI host controller.
107  */
108 int ehci_hcd_stop(int index)
109 {
110         return 0;
111 }