usb: dwc2: gadget: Expand buffer size of control endpoint
[platform/kernel/linux-rpi.git] / drivers / usb / dwc2 / core.h
1 /* SPDX-License-Identifier: (GPL-2.0+ OR BSD-3-Clause) */
2 /*
3  * core.h - DesignWare HS OTG Controller common declarations
4  *
5  * Copyright (C) 2004-2013 Synopsys, Inc.
6  *
7  * Redistribution and use in source and binary forms, with or without
8  * modification, are permitted provided that the following conditions
9  * are met:
10  * 1. Redistributions of source code must retain the above copyright
11  *    notice, this list of conditions, and the following disclaimer,
12  *    without modification.
13  * 2. Redistributions in binary form must reproduce the above copyright
14  *    notice, this list of conditions and the following disclaimer in the
15  *    documentation and/or other materials provided with the distribution.
16  * 3. The names of the above-listed copyright holders may not be used
17  *    to endorse or promote products derived from this software without
18  *    specific prior written permission.
19  *
20  * ALTERNATIVELY, this software may be distributed under the terms of the
21  * GNU General Public License ("GPL") as published by the Free Software
22  * Foundation; either version 2 of the License, or (at your option) any
23  * later version.
24  *
25  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
26  * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
27  * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
28  * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
29  * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
30  * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
31  * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
32  * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
33  * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
34  * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
35  * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
36  */
37
38 #ifndef __DWC2_CORE_H__
39 #define __DWC2_CORE_H__
40
41 #include <linux/acpi.h>
42 #include <linux/phy/phy.h>
43 #include <linux/regulator/consumer.h>
44 #include <linux/usb/gadget.h>
45 #include <linux/usb/otg.h>
46 #include <linux/usb/phy.h>
47 #include "hw.h"
48
49 /*
50  * Suggested defines for tracers:
51  * - no_printk:    Disable tracing
52  * - pr_info:      Print this info to the console
53  * - trace_printk: Print this info to trace buffer (good for verbose logging)
54  */
55
56 #define DWC2_TRACE_SCHEDULER            no_printk
57 #define DWC2_TRACE_SCHEDULER_VB         no_printk
58
59 /* Detailed scheduler tracing, but won't overwhelm console */
60 #define dwc2_sch_dbg(hsotg, fmt, ...)                                   \
61         DWC2_TRACE_SCHEDULER(pr_fmt("%s: SCH: " fmt),                   \
62                              dev_name(hsotg->dev), ##__VA_ARGS__)
63
64 /* Verbose scheduler tracing */
65 #define dwc2_sch_vdbg(hsotg, fmt, ...)                                  \
66         DWC2_TRACE_SCHEDULER_VB(pr_fmt("%s: SCH: " fmt),                \
67                                 dev_name(hsotg->dev), ##__VA_ARGS__)
68
69 /* Maximum number of Endpoints/HostChannels */
70 #define MAX_EPS_CHANNELS        16
71
72 /* dwc2-hsotg declarations */
73 static const char * const dwc2_hsotg_supply_names[] = {
74         "vusb_d",               /* digital USB supply, 1.2V */
75         "vusb_a",               /* analog USB supply, 1.1V */
76 };
77
78 #define DWC2_NUM_SUPPLIES ARRAY_SIZE(dwc2_hsotg_supply_names)
79
80 /*
81  * EP0_MPS_LIMIT
82  *
83  * Unfortunately there seems to be a limit of the amount of data that can
84  * be transferred by IN transactions on EP0. This is either 127 bytes or 3
85  * packets (which practically means 1 packet and 63 bytes of data) when the
86  * MPS is set to 64.
87  *
88  * This means if we are wanting to move >127 bytes of data, we need to
89  * split the transactions up, but just doing one packet at a time does
90  * not work (this may be an implicit DATA0 PID on first packet of the
91  * transaction) and doing 2 packets is outside the controller's limits.
92  *
93  * If we try to lower the MPS size for EP0, then no transfers work properly
94  * for EP0, and the system will fail basic enumeration. As no cause for this
95  * has currently been found, we cannot support any large IN transfers for
96  * EP0.
97  */
98 #define EP0_MPS_LIMIT   64
99
100 struct dwc2_hsotg;
101 struct dwc2_hsotg_req;
102
103 /**
104  * struct dwc2_hsotg_ep - driver endpoint definition.
105  * @ep: The gadget layer representation of the endpoint.
106  * @name: The driver generated name for the endpoint.
107  * @queue: Queue of requests for this endpoint.
108  * @parent: Reference back to the parent device structure.
109  * @req: The current request that the endpoint is processing. This is
110  *       used to indicate an request has been loaded onto the endpoint
111  *       and has yet to be completed (maybe due to data move, or simply
112  *       awaiting an ack from the core all the data has been completed).
113  * @debugfs: File entry for debugfs file for this endpoint.
114  * @dir_in: Set to true if this endpoint is of the IN direction, which
115  *          means that it is sending data to the Host.
116  * @map_dir: Set to the value of dir_in when the DMA buffer is mapped.
117  * @index: The index for the endpoint registers.
118  * @mc: Multi Count - number of transactions per microframe
119  * @interval: Interval for periodic endpoints, in frames or microframes.
120  * @name: The name array passed to the USB core.
121  * @halted: Set if the endpoint has been halted.
122  * @periodic: Set if this is a periodic ep, such as Interrupt
123  * @isochronous: Set if this is a isochronous ep
124  * @send_zlp: Set if we need to send a zero-length packet.
125  * @wedged: Set if ep is wedged.
126  * @desc_list_dma: The DMA address of descriptor chain currently in use.
127  * @desc_list: Pointer to descriptor DMA chain head currently in use.
128  * @desc_count: Count of entries within the DMA descriptor chain of EP.
129  * @next_desc: index of next free descriptor in the ISOC chain under SW control.
130  * @compl_desc: index of next descriptor to be completed by xFerComplete
131  * @total_data: The total number of data bytes done.
132  * @fifo_size: The size of the FIFO (for periodic IN endpoints)
133  * @fifo_index: For Dedicated FIFO operation, only FIFO0 can be used for EP0.
134  * @fifo_load: The amount of data loaded into the FIFO (periodic IN)
135  * @last_load: The offset of data for the last start of request.
136  * @size_loaded: The last loaded size for DxEPTSIZE for periodic IN
137  * @target_frame: Targeted frame num to setup next ISOC transfer
138  * @frame_overrun: Indicates SOF number overrun in DSTS
139  *
140  * This is the driver's state for each registered endpoint, allowing it
141  * to keep track of transactions that need doing. Each endpoint has a
142  * lock to protect the state, to try and avoid using an overall lock
143  * for the host controller as much as possible.
144  *
145  * For periodic IN endpoints, we have fifo_size and fifo_load to try
146  * and keep track of the amount of data in the periodic FIFO for each
147  * of these as we don't have a status register that tells us how much
148  * is in each of them. (note, this may actually be useless information
149  * as in shared-fifo mode periodic in acts like a single-frame packet
150  * buffer than a fifo)
151  */
152 struct dwc2_hsotg_ep {
153         struct usb_ep           ep;
154         struct list_head        queue;
155         struct dwc2_hsotg       *parent;
156         struct dwc2_hsotg_req    *req;
157         struct dentry           *debugfs;
158
159         unsigned long           total_data;
160         unsigned int            size_loaded;
161         unsigned int            last_load;
162         unsigned int            fifo_load;
163         unsigned short          fifo_size;
164         unsigned short          fifo_index;
165
166         unsigned char           dir_in;
167         unsigned char           map_dir;
168         unsigned char           index;
169         unsigned char           mc;
170         u16                     interval;
171
172         unsigned int            halted:1;
173         unsigned int            periodic:1;
174         unsigned int            isochronous:1;
175         unsigned int            send_zlp:1;
176         unsigned int            wedged:1;
177         unsigned int            target_frame;
178 #define TARGET_FRAME_INITIAL   0xFFFFFFFF
179         bool                    frame_overrun;
180
181         dma_addr_t              desc_list_dma;
182         struct dwc2_dma_desc    *desc_list;
183         u8                      desc_count;
184
185         unsigned int            next_desc;
186         unsigned int            compl_desc;
187
188         char                    name[10];
189 };
190
191 /**
192  * struct dwc2_hsotg_req - data transfer request
193  * @req: The USB gadget request
194  * @queue: The list of requests for the endpoint this is queued for.
195  * @saved_req_buf: variable to save req.buf when bounce buffers are used.
196  */
197 struct dwc2_hsotg_req {
198         struct usb_request      req;
199         struct list_head        queue;
200         void *saved_req_buf;
201 };
202
203 #if IS_ENABLED(CONFIG_USB_DWC2_PERIPHERAL) || \
204         IS_ENABLED(CONFIG_USB_DWC2_DUAL_ROLE)
205 #define call_gadget(_hs, _entry) \
206 do { \
207         if ((_hs)->gadget.speed != USB_SPEED_UNKNOWN && \
208                 (_hs)->driver && (_hs)->driver->_entry) { \
209                 spin_unlock(&_hs->lock); \
210                 (_hs)->driver->_entry(&(_hs)->gadget); \
211                 spin_lock(&_hs->lock); \
212         } \
213 } while (0)
214 #else
215 #define call_gadget(_hs, _entry)        do {} while (0)
216 #endif
217
218 struct dwc2_hsotg;
219 struct dwc2_host_chan;
220
221 /* Device States */
222 enum dwc2_lx_state {
223         DWC2_L0,        /* On state */
224         DWC2_L1,        /* LPM sleep state */
225         DWC2_L2,        /* USB suspend state */
226         DWC2_L3,        /* Off state */
227 };
228
229 /* Gadget ep0 states */
230 enum dwc2_ep0_state {
231         DWC2_EP0_SETUP,
232         DWC2_EP0_DATA_IN,
233         DWC2_EP0_DATA_OUT,
234         DWC2_EP0_STATUS_IN,
235         DWC2_EP0_STATUS_OUT,
236 };
237
238 /**
239  * struct dwc2_core_params - Parameters for configuring the core
240  *
241  * @otg_cap:            Specifies the OTG capabilities.
242  *                       0 - HNP and SRP capable
243  *                       1 - SRP Only capable
244  *                       2 - No HNP/SRP capable (always available)
245  *                      Defaults to best available option (0, 1, then 2)
246  * @host_dma:           Specifies whether to use slave or DMA mode for accessing
247  *                      the data FIFOs. The driver will automatically detect the
248  *                      value for this parameter if none is specified.
249  *                       0 - Slave (always available)
250  *                       1 - DMA (default, if available)
251  * @dma_desc_enable:    When DMA mode is enabled, specifies whether to use
252  *                      address DMA mode or descriptor DMA mode for accessing
253  *                      the data FIFOs. The driver will automatically detect the
254  *                      value for this if none is specified.
255  *                       0 - Address DMA
256  *                       1 - Descriptor DMA (default, if available)
257  * @dma_desc_fs_enable: When DMA mode is enabled, specifies whether to use
258  *                      address DMA mode or descriptor DMA mode for accessing
259  *                      the data FIFOs in Full Speed mode only. The driver
260  *                      will automatically detect the value for this if none is
261  *                      specified.
262  *                       0 - Address DMA
263  *                       1 - Descriptor DMA in FS (default, if available)
264  * @speed:              Specifies the maximum speed of operation in host and
265  *                      device mode. The actual speed depends on the speed of
266  *                      the attached device and the value of phy_type.
267  *                       0 - High Speed
268  *                           (default when phy_type is UTMI+ or ULPI)
269  *                       1 - Full Speed
270  *                           (default when phy_type is Full Speed)
271  * @enable_dynamic_fifo: 0 - Use coreConsultant-specified FIFO size parameters
272  *                       1 - Allow dynamic FIFO sizing (default, if available)
273  * @en_multiple_tx_fifo: Specifies whether dedicated per-endpoint transmit FIFOs
274  *                      are enabled for non-periodic IN endpoints in device
275  *                      mode.
276  * @host_rx_fifo_size:  Number of 4-byte words in the Rx FIFO in host mode when
277  *                      dynamic FIFO sizing is enabled
278  *                       16 to 32768
279  *                      Actual maximum value is autodetected and also
280  *                      the default.
281  * @host_nperio_tx_fifo_size: Number of 4-byte words in the non-periodic Tx FIFO
282  *                      in host mode when dynamic FIFO sizing is enabled
283  *                       16 to 32768
284  *                      Actual maximum value is autodetected and also
285  *                      the default.
286  * @host_perio_tx_fifo_size: Number of 4-byte words in the periodic Tx FIFO in
287  *                      host mode when dynamic FIFO sizing is enabled
288  *                       16 to 32768
289  *                      Actual maximum value is autodetected and also
290  *                      the default.
291  * @max_transfer_size:  The maximum transfer size supported, in bytes
292  *                       2047 to 65,535
293  *                      Actual maximum value is autodetected and also
294  *                      the default.
295  * @max_packet_count:   The maximum number of packets in a transfer
296  *                       15 to 511
297  *                      Actual maximum value is autodetected and also
298  *                      the default.
299  * @host_channels:      The number of host channel registers to use
300  *                       1 to 16
301  *                      Actual maximum value is autodetected and also
302  *                      the default.
303  * @phy_type:           Specifies the type of PHY interface to use. By default,
304  *                      the driver will automatically detect the phy_type.
305  *                       0 - Full Speed Phy
306  *                       1 - UTMI+ Phy
307  *                       2 - ULPI Phy
308  *                      Defaults to best available option (2, 1, then 0)
309  * @phy_utmi_width:     Specifies the UTMI+ Data Width (in bits). This parameter
310  *                      is applicable for a phy_type of UTMI+ or ULPI. (For a
311  *                      ULPI phy_type, this parameter indicates the data width
312  *                      between the MAC and the ULPI Wrapper.) Also, this
313  *                      parameter is applicable only if the OTG_HSPHY_WIDTH cC
314  *                      parameter was set to "8 and 16 bits", meaning that the
315  *                      core has been configured to work at either data path
316  *                      width.
317  *                       8 or 16 (default 16 if available)
318  * @phy_ulpi_ddr:       Specifies whether the ULPI operates at double or single
319  *                      data rate. This parameter is only applicable if phy_type
320  *                      is ULPI.
321  *                       0 - single data rate ULPI interface with 8 bit wide
322  *                           data bus (default)
323  *                       1 - double data rate ULPI interface with 4 bit wide
324  *                           data bus
325  * @phy_ulpi_ext_vbus:  For a ULPI phy, specifies whether to use the internal or
326  *                      external supply to drive the VBus
327  *                       0 - Internal supply (default)
328  *                       1 - External supply
329  * @i2c_enable:         Specifies whether to use the I2Cinterface for a full
330  *                      speed PHY. This parameter is only applicable if phy_type
331  *                      is FS.
332  *                       0 - No (default)
333  *                       1 - Yes
334  * @ipg_isoc_en:        Indicates the IPG supports is enabled or disabled.
335  *                       0 - Disable (default)
336  *                       1 - Enable
337  * @acg_enable:         For enabling Active Clock Gating in the controller
338  *                       0 - No
339  *                       1 - Yes
340  * @ulpi_fs_ls:         Make ULPI phy operate in FS/LS mode only
341  *                       0 - No (default)
342  *                       1 - Yes
343  * @host_support_fs_ls_low_power: Specifies whether low power mode is supported
344  *                      when attached to a Full Speed or Low Speed device in
345  *                      host mode.
346  *                       0 - Don't support low power mode (default)
347  *                       1 - Support low power mode
348  * @host_ls_low_power_phy_clk: Specifies the PHY clock rate in low power mode
349  *                      when connected to a Low Speed device in host
350  *                      mode. This parameter is applicable only if
351  *                      host_support_fs_ls_low_power is enabled.
352  *                       0 - 48 MHz
353  *                           (default when phy_type is UTMI+ or ULPI)
354  *                       1 - 6 MHz
355  *                           (default when phy_type is Full Speed)
356  * @oc_disable:         Flag to disable overcurrent condition.
357  *                      0 - Allow overcurrent condition to get detected
358  *                      1 - Disable overcurrent condtion to get detected
359  * @ts_dline:           Enable Term Select Dline pulsing
360  *                       0 - No (default)
361  *                       1 - Yes
362  * @reload_ctl:         Allow dynamic reloading of HFIR register during runtime
363  *                       0 - No (default for core < 2.92a)
364  *                       1 - Yes (default for core >= 2.92a)
365  * @ahbcfg:             This field allows the default value of the GAHBCFG
366  *                      register to be overridden
367  *                       -1         - GAHBCFG value will be set to 0x06
368  *                                    (INCR, default)
369  *                       all others - GAHBCFG value will be overridden with
370  *                                    this value
371  *                      Not all bits can be controlled like this, the
372  *                      bits defined by GAHBCFG_CTRL_MASK are controlled
373  *                      by the driver and are ignored in this
374  *                      configuration value.
375  * @uframe_sched:       True to enable the microframe scheduler
376  * @external_id_pin_ctl: Specifies whether ID pin is handled externally.
377  *                      Disable CONIDSTSCHNG controller interrupt in such
378  *                      case.
379  *                      0 - No (default)
380  *                      1 - Yes
381  * @power_down:         Specifies whether the controller support power_down.
382  *                      If power_down is enabled, the controller will enter
383  *                      power_down in both peripheral and host mode when
384  *                      needed.
385  *                      0 - No (default)
386  *                      1 - Partial power down
387  *                      2 - Hibernation
388  * @no_clock_gating:    Specifies whether to avoid clock gating feature.
389  *                      0 - No (use clock gating)
390  *                      1 - Yes (avoid it)
391  * @lpm:                Enable LPM support.
392  *                      0 - No
393  *                      1 - Yes
394  * @lpm_clock_gating:           Enable core PHY clock gating.
395  *                      0 - No
396  *                      1 - Yes
397  * @besl:               Enable LPM Errata support.
398  *                      0 - No
399  *                      1 - Yes
400  * @hird_threshold_en:  HIRD or HIRD Threshold enable.
401  *                      0 - No
402  *                      1 - Yes
403  * @hird_threshold:     Value of BESL or HIRD Threshold.
404  * @ref_clk_per:        Indicates in terms of pico seconds the period
405  *                      of ref_clk.
406  *                      62500 - 16MHz
407  *                      58823 - 17MHz
408  *                      52083 - 19.2MHz
409  *                      50000 - 20MHz
410  *                      41666 - 24MHz
411  *                      33333 - 30MHz (default)
412  *                      25000 - 40MHz
413  * @sof_cnt_wkup_alert: Indicates in term of number of SOF's after which
414  *                      the controller should generate an interrupt if the
415  *                      device had been in L1 state until that period.
416  *                      This is used by SW to initiate Remote WakeUp in the
417  *                      controller so as to sync to the uF number from the host.
418  * @activate_stm_fs_transceiver: Activate internal transceiver using GGPIO
419  *                      register.
420  *                      0 - Deactivate the transceiver (default)
421  *                      1 - Activate the transceiver
422  * @activate_stm_id_vb_detection: Activate external ID pin and Vbus level
423  *                      detection using GGPIO register.
424  *                      0 - Deactivate the external level detection (default)
425  *                      1 - Activate the external level detection
426  * @g_dma:              Enables gadget dma usage (default: autodetect).
427  * @g_dma_desc:         Enables gadget descriptor DMA (default: autodetect).
428  * @g_rx_fifo_size:     The periodic rx fifo size for the device, in
429  *                      DWORDS from 16-32768 (default: 2048 if
430  *                      possible, otherwise autodetect).
431  * @g_np_tx_fifo_size:  The non-periodic tx fifo size for the device in
432  *                      DWORDS from 16-32768 (default: 1024 if
433  *                      possible, otherwise autodetect).
434  * @g_tx_fifo_size:     An array of TX fifo sizes in dedicated fifo
435  *                      mode. Each value corresponds to one EP
436  *                      starting from EP1 (max 15 values). Sizes are
437  *                      in DWORDS with possible values from
438  *                      16-32768 (default: 256, 256, 256, 256, 768,
439  *                      768, 768, 768, 0, 0, 0, 0, 0, 0, 0).
440  * @change_speed_quirk: Change speed configuration to DWC2_SPEED_PARAM_FULL
441  *                      while full&low speed device connect. And change speed
442  *                      back to DWC2_SPEED_PARAM_HIGH while device is gone.
443  *                      0 - No (default)
444  *                      1 - Yes
445  * @service_interval:   Enable service interval based scheduling.
446  *                      0 - No
447  *                      1 - Yes
448  *
449  * The following parameters may be specified when starting the module. These
450  * parameters define how the DWC_otg controller should be configured. A
451  * value of -1 (or any other out of range value) for any parameter means
452  * to read the value from hardware (if possible) or use the builtin
453  * default described above.
454  */
455 struct dwc2_core_params {
456         u8 otg_cap;
457 #define DWC2_CAP_PARAM_HNP_SRP_CAPABLE          0
458 #define DWC2_CAP_PARAM_SRP_ONLY_CAPABLE         1
459 #define DWC2_CAP_PARAM_NO_HNP_SRP_CAPABLE       2
460
461         u8 phy_type;
462 #define DWC2_PHY_TYPE_PARAM_FS          0
463 #define DWC2_PHY_TYPE_PARAM_UTMI        1
464 #define DWC2_PHY_TYPE_PARAM_ULPI        2
465
466         u8 speed;
467 #define DWC2_SPEED_PARAM_HIGH   0
468 #define DWC2_SPEED_PARAM_FULL   1
469 #define DWC2_SPEED_PARAM_LOW    2
470
471         u8 phy_utmi_width;
472         bool phy_ulpi_ddr;
473         bool phy_ulpi_ext_vbus;
474         bool enable_dynamic_fifo;
475         bool en_multiple_tx_fifo;
476         bool i2c_enable;
477         bool acg_enable;
478         bool ulpi_fs_ls;
479         bool ts_dline;
480         bool reload_ctl;
481         bool uframe_sched;
482         bool external_id_pin_ctl;
483
484         int power_down;
485 #define DWC2_POWER_DOWN_PARAM_NONE              0
486 #define DWC2_POWER_DOWN_PARAM_PARTIAL           1
487 #define DWC2_POWER_DOWN_PARAM_HIBERNATION       2
488         bool no_clock_gating;
489
490         bool lpm;
491         bool lpm_clock_gating;
492         bool besl;
493         bool hird_threshold_en;
494         bool service_interval;
495         u8 hird_threshold;
496         bool activate_stm_fs_transceiver;
497         bool activate_stm_id_vb_detection;
498         bool ipg_isoc_en;
499         u16 max_packet_count;
500         u32 max_transfer_size;
501         u32 ahbcfg;
502
503         /* GREFCLK parameters */
504         u32 ref_clk_per;
505         u16 sof_cnt_wkup_alert;
506
507         /* Host parameters */
508         bool host_dma;
509         bool dma_desc_enable;
510         bool dma_desc_fs_enable;
511         bool host_support_fs_ls_low_power;
512         bool host_ls_low_power_phy_clk;
513         bool oc_disable;
514
515         u8 host_channels;
516         u16 host_rx_fifo_size;
517         u16 host_nperio_tx_fifo_size;
518         u16 host_perio_tx_fifo_size;
519
520         /* Gadget parameters */
521         bool g_dma;
522         bool g_dma_desc;
523         u32 g_rx_fifo_size;
524         u32 g_np_tx_fifo_size;
525         u32 g_tx_fifo_size[MAX_EPS_CHANNELS];
526 #if IS_ENABLED(CONFIG_EXTCON)
527         bool g_extcon_always_on;
528 #endif
529
530         bool change_speed_quirk;
531 };
532
533 /**
534  * struct dwc2_hw_params - Autodetected parameters.
535  *
536  * These parameters are the various parameters read from hardware
537  * registers during initialization. They typically contain the best
538  * supported or maximum value that can be configured in the
539  * corresponding dwc2_core_params value.
540  *
541  * The values that are not in dwc2_core_params are documented below.
542  *
543  * @op_mode:             Mode of Operation
544  *                       0 - HNP- and SRP-Capable OTG (Host & Device)
545  *                       1 - SRP-Capable OTG (Host & Device)
546  *                       2 - Non-HNP and Non-SRP Capable OTG (Host & Device)
547  *                       3 - SRP-Capable Device
548  *                       4 - Non-OTG Device
549  *                       5 - SRP-Capable Host
550  *                       6 - Non-OTG Host
551  * @arch:                Architecture
552  *                       0 - Slave only
553  *                       1 - External DMA
554  *                       2 - Internal DMA
555  * @ipg_isoc_en:        This feature indicates that the controller supports
556  *                      the worst-case scenario of Rx followed by Rx
557  *                      Interpacket Gap (IPG) (32 bitTimes) as per the utmi
558  *                      specification for any token following ISOC OUT token.
559  *                       0 - Don't support
560  *                       1 - Support
561  * @power_optimized:    Are power optimizations enabled?
562  * @num_dev_ep:         Number of device endpoints available
563  * @num_dev_in_eps:     Number of device IN endpoints available
564  * @num_dev_perio_in_ep: Number of device periodic IN endpoints
565  *                       available
566  * @dev_token_q_depth:  Device Mode IN Token Sequence Learning Queue
567  *                      Depth
568  *                       0 to 30
569  * @host_perio_tx_q_depth:
570  *                      Host Mode Periodic Request Queue Depth
571  *                       2, 4 or 8
572  * @nperio_tx_q_depth:
573  *                      Non-Periodic Request Queue Depth
574  *                       2, 4 or 8
575  * @hs_phy_type:         High-speed PHY interface type
576  *                       0 - High-speed interface not supported
577  *                       1 - UTMI+
578  *                       2 - ULPI
579  *                       3 - UTMI+ and ULPI
580  * @fs_phy_type:         Full-speed PHY interface type
581  *                       0 - Full speed interface not supported
582  *                       1 - Dedicated full speed interface
583  *                       2 - FS pins shared with UTMI+ pins
584  *                       3 - FS pins shared with ULPI pins
585  * @total_fifo_size:    Total internal RAM for FIFOs (bytes)
586  * @hibernation:        Is hibernation enabled?
587  * @utmi_phy_data_width: UTMI+ PHY data width
588  *                       0 - 8 bits
589  *                       1 - 16 bits
590  *                       2 - 8 or 16 bits
591  * @snpsid:             Value from SNPSID register
592  * @dev_ep_dirs:        Direction of device endpoints (GHWCFG1)
593  * @g_tx_fifo_size:     Power-on values of TxFIFO sizes
594  * @dma_desc_enable:    When DMA mode is enabled, specifies whether to use
595  *                      address DMA mode or descriptor DMA mode for accessing
596  *                      the data FIFOs. The driver will automatically detect the
597  *                      value for this if none is specified.
598  *                       0 - Address DMA
599  *                       1 - Descriptor DMA (default, if available)
600  * @enable_dynamic_fifo: 0 - Use coreConsultant-specified FIFO size parameters
601  *                       1 - Allow dynamic FIFO sizing (default, if available)
602  * @en_multiple_tx_fifo: Specifies whether dedicated per-endpoint transmit FIFOs
603  *                      are enabled for non-periodic IN endpoints in device
604  *                      mode.
605  * @host_nperio_tx_fifo_size: Number of 4-byte words in the non-periodic Tx FIFO
606  *                      in host mode when dynamic FIFO sizing is enabled
607  *                       16 to 32768
608  *                      Actual maximum value is autodetected and also
609  *                      the default.
610  * @host_perio_tx_fifo_size: Number of 4-byte words in the periodic Tx FIFO in
611  *                      host mode when dynamic FIFO sizing is enabled
612  *                       16 to 32768
613  *                      Actual maximum value is autodetected and also
614  *                      the default.
615  * @max_transfer_size:  The maximum transfer size supported, in bytes
616  *                       2047 to 65,535
617  *                      Actual maximum value is autodetected and also
618  *                      the default.
619  * @max_packet_count:   The maximum number of packets in a transfer
620  *                       15 to 511
621  *                      Actual maximum value is autodetected and also
622  *                      the default.
623  * @host_channels:      The number of host channel registers to use
624  *                       1 to 16
625  *                      Actual maximum value is autodetected and also
626  *                      the default.
627  * @dev_nperio_tx_fifo_size: Number of 4-byte words in the non-periodic Tx FIFO
628  *                           in device mode when dynamic FIFO sizing is enabled
629  *                           16 to 32768
630  *                           Actual maximum value is autodetected and also
631  *                           the default.
632  * @i2c_enable:         Specifies whether to use the I2Cinterface for a full
633  *                      speed PHY. This parameter is only applicable if phy_type
634  *                      is FS.
635  *                       0 - No (default)
636  *                       1 - Yes
637  * @acg_enable:         For enabling Active Clock Gating in the controller
638  *                       0 - Disable
639  *                       1 - Enable
640  * @lpm_mode:           For enabling Link Power Management in the controller
641  *                       0 - Disable
642  *                       1 - Enable
643  * @rx_fifo_size:       Number of 4-byte words in the  Rx FIFO when dynamic
644  *                      FIFO sizing is enabled 16 to 32768
645  *                      Actual maximum value is autodetected and also
646  *                      the default.
647  * @service_interval_mode: For enabling service interval based scheduling in the
648  *                         controller.
649  *                           0 - Disable
650  *                           1 - Enable
651  */
652 struct dwc2_hw_params {
653         unsigned op_mode:3;
654         unsigned arch:2;
655         unsigned dma_desc_enable:1;
656         unsigned enable_dynamic_fifo:1;
657         unsigned en_multiple_tx_fifo:1;
658         unsigned rx_fifo_size:16;
659         unsigned host_nperio_tx_fifo_size:16;
660         unsigned dev_nperio_tx_fifo_size:16;
661         unsigned host_perio_tx_fifo_size:16;
662         unsigned nperio_tx_q_depth:3;
663         unsigned host_perio_tx_q_depth:3;
664         unsigned dev_token_q_depth:5;
665         unsigned max_transfer_size:26;
666         unsigned max_packet_count:11;
667         unsigned host_channels:5;
668         unsigned hs_phy_type:2;
669         unsigned fs_phy_type:2;
670         unsigned i2c_enable:1;
671         unsigned acg_enable:1;
672         unsigned num_dev_ep:4;
673         unsigned num_dev_in_eps : 4;
674         unsigned num_dev_perio_in_ep:4;
675         unsigned total_fifo_size:16;
676         unsigned power_optimized:1;
677         unsigned hibernation:1;
678         unsigned utmi_phy_data_width:2;
679         unsigned lpm_mode:1;
680         unsigned ipg_isoc_en:1;
681         unsigned service_interval_mode:1;
682         u32 snpsid;
683         u32 dev_ep_dirs;
684         u32 g_tx_fifo_size[MAX_EPS_CHANNELS];
685 };
686
687 /* Size of control and EP0 buffers */
688 #define DWC2_CTRL_BUFF_SIZE 512
689
690 /**
691  * struct dwc2_gregs_backup - Holds global registers state before
692  * entering partial power down
693  * @gotgctl:            Backup of GOTGCTL register
694  * @gintmsk:            Backup of GINTMSK register
695  * @gahbcfg:            Backup of GAHBCFG register
696  * @gusbcfg:            Backup of GUSBCFG register
697  * @grxfsiz:            Backup of GRXFSIZ register
698  * @gnptxfsiz:          Backup of GNPTXFSIZ register
699  * @gi2cctl:            Backup of GI2CCTL register
700  * @glpmcfg:            Backup of GLPMCFG register
701  * @gdfifocfg:          Backup of GDFIFOCFG register
702  * @pcgcctl:            Backup of PCGCCTL register
703  * @pcgcctl1:           Backup of PCGCCTL1 register
704  * @dtxfsiz:            Backup of DTXFSIZ registers for each endpoint
705  * @gpwrdn:             Backup of GPWRDN register
706  * @valid:              True if registers values backuped.
707  */
708 struct dwc2_gregs_backup {
709         u32 gotgctl;
710         u32 gintmsk;
711         u32 gahbcfg;
712         u32 gusbcfg;
713         u32 grxfsiz;
714         u32 gnptxfsiz;
715         u32 gi2cctl;
716         u32 glpmcfg;
717         u32 pcgcctl;
718         u32 pcgcctl1;
719         u32 gdfifocfg;
720         u32 gpwrdn;
721         bool valid;
722 };
723
724 /**
725  * struct dwc2_dregs_backup - Holds device registers state before
726  * entering partial power down
727  * @dcfg:               Backup of DCFG register
728  * @dctl:               Backup of DCTL register
729  * @daintmsk:           Backup of DAINTMSK register
730  * @diepmsk:            Backup of DIEPMSK register
731  * @doepmsk:            Backup of DOEPMSK register
732  * @diepctl:            Backup of DIEPCTL register
733  * @dieptsiz:           Backup of DIEPTSIZ register
734  * @diepdma:            Backup of DIEPDMA register
735  * @doepctl:            Backup of DOEPCTL register
736  * @doeptsiz:           Backup of DOEPTSIZ register
737  * @doepdma:            Backup of DOEPDMA register
738  * @dtxfsiz:            Backup of DTXFSIZ registers for each endpoint
739  * @valid:      True if registers values backuped.
740  */
741 struct dwc2_dregs_backup {
742         u32 dcfg;
743         u32 dctl;
744         u32 daintmsk;
745         u32 diepmsk;
746         u32 doepmsk;
747         u32 diepctl[MAX_EPS_CHANNELS];
748         u32 dieptsiz[MAX_EPS_CHANNELS];
749         u32 diepdma[MAX_EPS_CHANNELS];
750         u32 doepctl[MAX_EPS_CHANNELS];
751         u32 doeptsiz[MAX_EPS_CHANNELS];
752         u32 doepdma[MAX_EPS_CHANNELS];
753         u32 dtxfsiz[MAX_EPS_CHANNELS];
754         bool valid;
755 };
756
757 /**
758  * struct dwc2_hregs_backup - Holds host registers state before
759  * entering partial power down
760  * @hcfg:               Backup of HCFG register
761  * @haintmsk:           Backup of HAINTMSK register
762  * @hcintmsk:           Backup of HCINTMSK register
763  * @hprt0:              Backup of HPTR0 register
764  * @hfir:               Backup of HFIR register
765  * @hptxfsiz:           Backup of HPTXFSIZ register
766  * @valid:      True if registers values backuped.
767  */
768 struct dwc2_hregs_backup {
769         u32 hcfg;
770         u32 haintmsk;
771         u32 hcintmsk[MAX_EPS_CHANNELS];
772         u32 hprt0;
773         u32 hfir;
774         u32 hptxfsiz;
775         bool valid;
776 };
777
778 /*
779  * Constants related to high speed periodic scheduling
780  *
781  * We have a periodic schedule that is DWC2_HS_SCHEDULE_UFRAMES long.  From a
782  * reservation point of view it's assumed that the schedule goes right back to
783  * the beginning after the end of the schedule.
784  *
785  * What does that mean for scheduling things with a long interval?  It means
786  * we'll reserve time for them in every possible microframe that they could
787  * ever be scheduled in.  ...but we'll still only actually schedule them as
788  * often as they were requested.
789  *
790  * We keep our schedule in a "bitmap" structure.  This simplifies having
791  * to keep track of and merge intervals: we just let the bitmap code do most
792  * of the heavy lifting.  In a way scheduling is much like memory allocation.
793  *
794  * We schedule 100us per uframe or 80% of 125us (the maximum amount you're
795  * supposed to schedule for periodic transfers).  That's according to spec.
796  *
797  * Note that though we only schedule 80% of each microframe, the bitmap that we
798  * keep the schedule in is tightly packed (AKA it doesn't have 100us worth of
799  * space for each uFrame).
800  *
801  * Requirements:
802  * - DWC2_HS_SCHEDULE_UFRAMES must even divide 0x4000 (HFNUM_MAX_FRNUM + 1)
803  * - DWC2_HS_SCHEDULE_UFRAMES must be 8 times DWC2_LS_SCHEDULE_FRAMES (probably
804  *   could be any multiple of 8 times DWC2_LS_SCHEDULE_FRAMES, but there might
805  *   be bugs).  The 8 comes from the USB spec: number of microframes per frame.
806  */
807 #define DWC2_US_PER_UFRAME              125
808 #define DWC2_HS_PERIODIC_US_PER_UFRAME  100
809
810 #define DWC2_HS_SCHEDULE_UFRAMES        8
811 #define DWC2_HS_SCHEDULE_US             (DWC2_HS_SCHEDULE_UFRAMES * \
812                                          DWC2_HS_PERIODIC_US_PER_UFRAME)
813
814 /*
815  * Constants related to low speed scheduling
816  *
817  * For high speed we schedule every 1us.  For low speed that's a bit overkill,
818  * so we make up a unit called a "slice" that's worth 25us.  There are 40
819  * slices in a full frame and we can schedule 36 of those (90%) for periodic
820  * transfers.
821  *
822  * Our low speed schedule can be as short as 1 frame or could be longer.  When
823  * we only schedule 1 frame it means that we'll need to reserve a time every
824  * frame even for things that only transfer very rarely, so something that runs
825  * every 2048 frames will get time reserved in every frame.  Our low speed
826  * schedule can be longer and we'll be able to handle more overlap, but that
827  * will come at increased memory cost and increased time to schedule.
828  *
829  * Note: one other advantage of a short low speed schedule is that if we mess
830  * up and miss scheduling we can jump in and use any of the slots that we
831  * happened to reserve.
832  *
833  * With 25 us per slice and 1 frame in the schedule, we only need 4 bytes for
834  * the schedule.  There will be one schedule per TT.
835  *
836  * Requirements:
837  * - DWC2_US_PER_SLICE must evenly divide DWC2_LS_PERIODIC_US_PER_FRAME.
838  */
839 #define DWC2_US_PER_SLICE       25
840 #define DWC2_SLICES_PER_UFRAME  (DWC2_US_PER_UFRAME / DWC2_US_PER_SLICE)
841
842 #define DWC2_ROUND_US_TO_SLICE(us) \
843                                 (DIV_ROUND_UP((us), DWC2_US_PER_SLICE) * \
844                                  DWC2_US_PER_SLICE)
845
846 #define DWC2_LS_PERIODIC_US_PER_FRAME \
847                                 900
848 #define DWC2_LS_PERIODIC_SLICES_PER_FRAME \
849                                 (DWC2_LS_PERIODIC_US_PER_FRAME / \
850                                  DWC2_US_PER_SLICE)
851
852 #define DWC2_LS_SCHEDULE_FRAMES 1
853 #define DWC2_LS_SCHEDULE_SLICES (DWC2_LS_SCHEDULE_FRAMES * \
854                                  DWC2_LS_PERIODIC_SLICES_PER_FRAME)
855
856 /**
857  * struct dwc2_hsotg - Holds the state of the driver, including the non-periodic
858  * and periodic schedules
859  *
860  * These are common for both host and peripheral modes:
861  *
862  * @dev:                The struct device pointer
863  * @regs:               Pointer to controller regs
864  * @hw_params:          Parameters that were autodetected from the
865  *                      hardware registers
866  * @params:     Parameters that define how the core should be configured
867  * @op_state:           The operational State, during transitions (a_host=>
868  *                      a_peripheral and b_device=>b_host) this may not match
869  *                      the core, but allows the software to determine
870  *                      transitions
871  * @dr_mode:            Requested mode of operation, one of following:
872  *                      - USB_DR_MODE_PERIPHERAL
873  *                      - USB_DR_MODE_HOST
874  *                      - USB_DR_MODE_OTG
875  * @role_sw:            usb_role_switch handle
876  * @hcd_enabled:        Host mode sub-driver initialization indicator.
877  * @gadget_enabled:     Peripheral mode sub-driver initialization indicator.
878  * @ll_hw_enabled:      Status of low-level hardware resources.
879  * @hibernated:         True if core is hibernated
880  * @in_ppd:             True if core is partial power down mode.
881  * @bus_suspended:      True if bus is suspended
882  * @reset_phy_on_wake:  Quirk saying that we should assert PHY reset on a
883  *                      remote wakeup.
884  * @phy_off_for_suspend: Status of whether we turned the PHY off at suspend.
885  * @need_phy_for_wake:  Quirk saying that we should keep the PHY on at
886  *                      suspend if we need USB to wake us up.
887  * @frame_number:       Frame number read from the core. For both device
888  *                      and host modes. The value ranges are from 0
889  *                      to HFNUM_MAX_FRNUM.
890  * @phy:                The otg phy transceiver structure for phy control.
891  * @uphy:               The otg phy transceiver structure for old USB phy
892  *                      control.
893  * @plat:               The platform specific configuration data. This can be
894  *                      removed once all SoCs support usb transceiver.
895  * @supplies:           Definition of USB power supplies
896  * @vbus_supply:        Regulator supplying vbus.
897  * @usb33d:             Optional 3.3v regulator used on some stm32 devices to
898  *                      supply ID and VBUS detection hardware.
899  * @lock:               Spinlock that protects all the driver data structures
900  * @priv:               Stores a pointer to the struct usb_hcd
901  * @queuing_high_bandwidth: True if multiple packets of a high-bandwidth
902  *                      transfer are in process of being queued
903  * @srp_success:        Stores status of SRP request in the case of a FS PHY
904  *                      with an I2C interface
905  * @wq_otg:             Workqueue object used for handling of some interrupts
906  * @wf_otg:             Work object for handling Connector ID Status Change
907  *                      interrupt
908  * @wkp_timer:          Timer object for handling Wakeup Detected interrupt
909  * @lx_state:           Lx state of connected device
910  * @gr_backup: Backup of global registers during suspend
911  * @dr_backup: Backup of device registers during suspend
912  * @hr_backup: Backup of host registers during suspend
913  * @needs_byte_swap:            Specifies whether the opposite endianness.
914  *
915  * These are for host mode:
916  *
917  * @flags:              Flags for handling root port state changes
918  * @flags.d32:          Contain all root port flags
919  * @flags.b:            Separate root port flags from each other
920  * @flags.b.port_connect_status_change: True if root port connect status
921  *                      changed
922  * @flags.b.port_connect_status: True if device connected to root port
923  * @flags.b.port_reset_change: True if root port reset status changed
924  * @flags.b.port_enable_change: True if root port enable status changed
925  * @flags.b.port_suspend_change: True if root port suspend status changed
926  * @flags.b.port_over_current_change: True if root port over current state
927  *                       changed.
928  * @flags.b.port_l1_change: True if root port l1 status changed
929  * @flags.b.reserved:   Reserved bits of root port register
930  * @non_periodic_sched_inactive: Inactive QHs in the non-periodic schedule.
931  *                      Transfers associated with these QHs are not currently
932  *                      assigned to a host channel.
933  * @non_periodic_sched_active: Active QHs in the non-periodic schedule.
934  *                      Transfers associated with these QHs are currently
935  *                      assigned to a host channel.
936  * @non_periodic_qh_ptr: Pointer to next QH to process in the active
937  *                      non-periodic schedule
938  * @non_periodic_sched_waiting: Waiting QHs in the non-periodic schedule.
939  *                      Transfers associated with these QHs are not currently
940  *                      assigned to a host channel.
941  * @periodic_sched_inactive: Inactive QHs in the periodic schedule. This is a
942  *                      list of QHs for periodic transfers that are _not_
943  *                      scheduled for the next frame. Each QH in the list has an
944  *                      interval counter that determines when it needs to be
945  *                      scheduled for execution. This scheduling mechanism
946  *                      allows only a simple calculation for periodic bandwidth
947  *                      used (i.e. must assume that all periodic transfers may
948  *                      need to execute in the same frame). However, it greatly
949  *                      simplifies scheduling and should be sufficient for the
950  *                      vast majority of OTG hosts, which need to connect to a
951  *                      small number of peripherals at one time. Items move from
952  *                      this list to periodic_sched_ready when the QH interval
953  *                      counter is 0 at SOF.
954  * @periodic_sched_ready:  List of periodic QHs that are ready for execution in
955  *                      the next frame, but have not yet been assigned to host
956  *                      channels. Items move from this list to
957  *                      periodic_sched_assigned as host channels become
958  *                      available during the current frame.
959  * @periodic_sched_assigned: List of periodic QHs to be executed in the next
960  *                      frame that are assigned to host channels. Items move
961  *                      from this list to periodic_sched_queued as the
962  *                      transactions for the QH are queued to the DWC_otg
963  *                      controller.
964  * @periodic_sched_queued: List of periodic QHs that have been queued for
965  *                      execution. Items move from this list to either
966  *                      periodic_sched_inactive or periodic_sched_ready when the
967  *                      channel associated with the transfer is released. If the
968  *                      interval for the QH is 1, the item moves to
969  *                      periodic_sched_ready because it must be rescheduled for
970  *                      the next frame. Otherwise, the item moves to
971  *                      periodic_sched_inactive.
972  * @split_order:        List keeping track of channels doing splits, in order.
973  * @periodic_usecs:     Total bandwidth claimed so far for periodic transfers.
974  *                      This value is in microseconds per (micro)frame. The
975  *                      assumption is that all periodic transfers may occur in
976  *                      the same (micro)frame.
977  * @hs_periodic_bitmap: Bitmap used by the microframe scheduler any time the
978  *                      host is in high speed mode; low speed schedules are
979  *                      stored elsewhere since we need one per TT.
980  * @periodic_qh_count:  Count of periodic QHs, if using several eps. Used for
981  *                      SOF enable/disable.
982  * @free_hc_list:       Free host channels in the controller. This is a list of
983  *                      struct dwc2_host_chan items.
984  * @periodic_channels:  Number of host channels assigned to periodic transfers.
985  *                      Currently assuming that there is a dedicated host
986  *                      channel for each periodic transaction and at least one
987  *                      host channel is available for non-periodic transactions.
988  * @non_periodic_channels: Number of host channels assigned to non-periodic
989  *                      transfers
990  * @available_host_channels: Number of host channels available for the
991  *                           microframe scheduler to use
992  * @hc_ptr_array:       Array of pointers to the host channel descriptors.
993  *                      Allows accessing a host channel descriptor given the
994  *                      host channel number. This is useful in interrupt
995  *                      handlers.
996  * @status_buf:         Buffer used for data received during the status phase of
997  *                      a control transfer.
998  * @status_buf_dma:     DMA address for status_buf
999  * @start_work:         Delayed work for handling host A-cable connection
1000  * @reset_work:         Delayed work for handling a port reset
1001  * @phy_reset_work:     Work structure for doing a PHY reset
1002  * @otg_port:           OTG port number
1003  * @frame_list:         Frame list
1004  * @frame_list_dma:     Frame list DMA address
1005  * @frame_list_sz:      Frame list size
1006  * @desc_gen_cache:     Kmem cache for generic descriptors
1007  * @desc_hsisoc_cache:  Kmem cache for hs isochronous descriptors
1008  * @unaligned_cache:    Kmem cache for DMA mode to handle non-aligned buf
1009  *
1010  * These are for peripheral mode:
1011  *
1012  * @driver:             USB gadget driver
1013  * @dedicated_fifos:    Set if the hardware has dedicated IN-EP fifos.
1014  * @num_of_eps:         Number of available EPs (excluding EP0)
1015  * @debug_root:         Root directrory for debugfs.
1016  * @ep0_reply:          Request used for ep0 reply.
1017  * @ep0_buff:           Buffer for EP0 reply data, if needed.
1018  * @ctrl_buff:          Buffer for EP0 control requests.
1019  * @ctrl_req:           Request for EP0 control packets.
1020  * @ep0_state:          EP0 control transfers state
1021  * @delayed_status:             true when gadget driver asks for delayed status
1022  * @test_mode:          USB test mode requested by the host
1023  * @remote_wakeup_allowed: True if device is allowed to wake-up host by
1024  *                      remote-wakeup signalling
1025  * @setup_desc_dma:     EP0 setup stage desc chain DMA address
1026  * @setup_desc:         EP0 setup stage desc chain pointer
1027  * @ctrl_in_desc_dma:   EP0 IN data phase desc chain DMA address
1028  * @ctrl_in_desc:       EP0 IN data phase desc chain pointer
1029  * @ctrl_out_desc_dma:  EP0 OUT data phase desc chain DMA address
1030  * @ctrl_out_desc:      EP0 OUT data phase desc chain pointer
1031  * @irq:                Interrupt request line number
1032  * @clk:                Pointer to otg clock
1033  * @reset:              Pointer to dwc2 reset controller
1034  * @reset_ecc:          Pointer to dwc2 optional reset controller in Stratix10.
1035  * @regset:             A pointer to a struct debugfs_regset32, which contains
1036  *                      a pointer to an array of register definitions, the
1037  *                      array size and the base address where the register bank
1038  *                      is to be found.
1039  * @last_frame_num:     Number of last frame. Range from 0 to  32768
1040  * @frame_num_array:    Used only  if CONFIG_USB_DWC2_TRACK_MISSED_SOFS is
1041  *                      defined, for missed SOFs tracking. Array holds that
1042  *                      frame numbers, which not equal to last_frame_num +1
1043  * @last_frame_num_array:   Used only  if CONFIG_USB_DWC2_TRACK_MISSED_SOFS is
1044  *                          defined, for missed SOFs tracking.
1045  *                          If current_frame_number != last_frame_num+1
1046  *                          then last_frame_num added to this array
1047  * @frame_num_idx:      Actual size of frame_num_array and last_frame_num_array
1048  * @dumped_frame_num_array:     1 - if missed SOFs frame numbers dumbed
1049  *                              0 - if missed SOFs frame numbers not dumbed
1050  * @fifo_mem:                   Total internal RAM for FIFOs (bytes)
1051  * @fifo_map:           Each bit intend for concrete fifo. If that bit is set,
1052  *                      then that fifo is used
1053  * @gadget:             Represents a usb gadget device
1054  * @connected:          Used in slave mode. True if device connected with host
1055  * @eps_in:             The IN endpoints being supplied to the gadget framework
1056  * @eps_out:            The OUT endpoints being supplied to the gadget framework
1057  * @new_connection:     Used in host mode. True if there are new connected
1058  *                      device
1059  * @enabled:            Indicates the enabling state of controller
1060  *
1061  */
1062 struct dwc2_hsotg {
1063         struct device *dev;
1064         void __iomem *regs;
1065         /** Params detected from hardware */
1066         struct dwc2_hw_params hw_params;
1067         /** Params to actually use */
1068         struct dwc2_core_params params;
1069         enum usb_otg_state op_state;
1070         enum usb_dr_mode dr_mode;
1071         struct usb_role_switch *role_sw;
1072         unsigned int hcd_enabled:1;
1073         unsigned int gadget_enabled:1;
1074         unsigned int ll_hw_enabled:1;
1075         unsigned int hibernated:1;
1076         unsigned int in_ppd:1;
1077         bool bus_suspended;
1078         unsigned int reset_phy_on_wake:1;
1079         unsigned int need_phy_for_wake:1;
1080         unsigned int phy_off_for_suspend:1;
1081         u16 frame_number;
1082
1083         struct phy *phy;
1084         struct usb_phy *uphy;
1085         struct dwc2_hsotg_plat *plat;
1086         struct regulator_bulk_data supplies[DWC2_NUM_SUPPLIES];
1087         struct regulator *vbus_supply;
1088         struct regulator *usb33d;
1089
1090         spinlock_t lock;
1091         void *priv;
1092         int     irq;
1093         struct clk *clk;
1094         struct reset_control *reset;
1095         struct reset_control *reset_ecc;
1096
1097         unsigned int queuing_high_bandwidth:1;
1098         unsigned int srp_success:1;
1099
1100         struct workqueue_struct *wq_otg;
1101         struct work_struct wf_otg;
1102         struct timer_list wkp_timer;
1103         enum dwc2_lx_state lx_state;
1104         struct dwc2_gregs_backup gr_backup;
1105         struct dwc2_dregs_backup dr_backup;
1106         struct dwc2_hregs_backup hr_backup;
1107
1108         struct dentry *debug_root;
1109         struct debugfs_regset32 *regset;
1110         bool needs_byte_swap;
1111
1112         /* DWC OTG HW Release versions */
1113 #define DWC2_CORE_REV_2_71a     0x4f54271a
1114 #define DWC2_CORE_REV_2_72a     0x4f54272a
1115 #define DWC2_CORE_REV_2_80a     0x4f54280a
1116 #define DWC2_CORE_REV_2_90a     0x4f54290a
1117 #define DWC2_CORE_REV_2_91a     0x4f54291a
1118 #define DWC2_CORE_REV_2_92a     0x4f54292a
1119 #define DWC2_CORE_REV_2_94a     0x4f54294a
1120 #define DWC2_CORE_REV_3_00a     0x4f54300a
1121 #define DWC2_CORE_REV_3_10a     0x4f54310a
1122 #define DWC2_CORE_REV_4_00a     0x4f54400a
1123 #define DWC2_CORE_REV_4_20a     0x4f54420a
1124 #define DWC2_FS_IOT_REV_1_00a   0x5531100a
1125 #define DWC2_HS_IOT_REV_1_00a   0x5532100a
1126 #define DWC2_CORE_REV_MASK      0x0000ffff
1127
1128         /* DWC OTG HW Core ID */
1129 #define DWC2_OTG_ID             0x4f540000
1130 #define DWC2_FS_IOT_ID          0x55310000
1131 #define DWC2_HS_IOT_ID          0x55320000
1132
1133 #if IS_ENABLED(CONFIG_USB_DWC2_HOST) || IS_ENABLED(CONFIG_USB_DWC2_DUAL_ROLE)
1134         union dwc2_hcd_internal_flags {
1135                 u32 d32;
1136                 struct {
1137                         unsigned port_connect_status_change:1;
1138                         unsigned port_connect_status:1;
1139                         unsigned port_reset_change:1;
1140                         unsigned port_enable_change:1;
1141                         unsigned port_suspend_change:1;
1142                         unsigned port_over_current_change:1;
1143                         unsigned port_l1_change:1;
1144                         unsigned reserved:25;
1145                 } b;
1146         } flags;
1147
1148         struct list_head non_periodic_sched_inactive;
1149         struct list_head non_periodic_sched_waiting;
1150         struct list_head non_periodic_sched_active;
1151         struct list_head *non_periodic_qh_ptr;
1152         struct list_head periodic_sched_inactive;
1153         struct list_head periodic_sched_ready;
1154         struct list_head periodic_sched_assigned;
1155         struct list_head periodic_sched_queued;
1156         struct list_head split_order;
1157         u16 periodic_usecs;
1158         unsigned long hs_periodic_bitmap[
1159                 DIV_ROUND_UP(DWC2_HS_SCHEDULE_US, BITS_PER_LONG)];
1160         u16 periodic_qh_count;
1161         bool new_connection;
1162
1163         u16 last_frame_num;
1164
1165 #ifdef CONFIG_USB_DWC2_TRACK_MISSED_SOFS
1166 #define FRAME_NUM_ARRAY_SIZE 1000
1167         u16 *frame_num_array;
1168         u16 *last_frame_num_array;
1169         int frame_num_idx;
1170         int dumped_frame_num_array;
1171 #endif
1172
1173         struct list_head free_hc_list;
1174         int periodic_channels;
1175         int non_periodic_channels;
1176         int available_host_channels;
1177         struct dwc2_host_chan *hc_ptr_array[MAX_EPS_CHANNELS];
1178         u8 *status_buf;
1179         dma_addr_t status_buf_dma;
1180 #define DWC2_HCD_STATUS_BUF_SIZE 64
1181
1182         struct delayed_work start_work;
1183         struct delayed_work reset_work;
1184         struct work_struct phy_reset_work;
1185         u8 otg_port;
1186         u32 *frame_list;
1187         dma_addr_t frame_list_dma;
1188         u32 frame_list_sz;
1189         struct kmem_cache *desc_gen_cache;
1190         struct kmem_cache *desc_hsisoc_cache;
1191         struct kmem_cache *unaligned_cache;
1192 #define DWC2_KMEM_UNALIGNED_BUF_SIZE 1024
1193
1194 #endif /* CONFIG_USB_DWC2_HOST || CONFIG_USB_DWC2_DUAL_ROLE */
1195
1196 #if IS_ENABLED(CONFIG_USB_DWC2_PERIPHERAL) || \
1197         IS_ENABLED(CONFIG_USB_DWC2_DUAL_ROLE)
1198         /* Gadget structures */
1199         struct usb_gadget_driver *driver;
1200         int fifo_mem;
1201         unsigned int dedicated_fifos:1;
1202         unsigned char num_of_eps;
1203         u32 fifo_map;
1204
1205         struct usb_request *ep0_reply;
1206         struct usb_request *ctrl_req;
1207         void *ep0_buff;
1208         void *ctrl_buff;
1209         enum dwc2_ep0_state ep0_state;
1210         unsigned delayed_status : 1;
1211         u8 test_mode;
1212
1213         dma_addr_t setup_desc_dma[2];
1214         struct dwc2_dma_desc *setup_desc[2];
1215         dma_addr_t ctrl_in_desc_dma;
1216         struct dwc2_dma_desc *ctrl_in_desc;
1217         dma_addr_t ctrl_out_desc_dma;
1218         struct dwc2_dma_desc *ctrl_out_desc;
1219
1220         struct usb_gadget gadget;
1221         unsigned int enabled:1;
1222         unsigned int connected:1;
1223         unsigned int remote_wakeup_allowed:1;
1224         struct dwc2_hsotg_ep *eps_in[MAX_EPS_CHANNELS];
1225         struct dwc2_hsotg_ep *eps_out[MAX_EPS_CHANNELS];
1226 #endif /* CONFIG_USB_DWC2_PERIPHERAL || CONFIG_USB_DWC2_DUAL_ROLE */
1227 };
1228
1229 /* Normal architectures just use readl/write */
1230 static inline u32 dwc2_readl(struct dwc2_hsotg *hsotg, u32 offset)
1231 {
1232         u32 val;
1233
1234         val = readl(hsotg->regs + offset);
1235         if (hsotg->needs_byte_swap)
1236                 return swab32(val);
1237         else
1238                 return val;
1239 }
1240
1241 static inline void dwc2_writel(struct dwc2_hsotg *hsotg, u32 value, u32 offset)
1242 {
1243         if (hsotg->needs_byte_swap)
1244                 writel(swab32(value), hsotg->regs + offset);
1245         else
1246                 writel(value, hsotg->regs + offset);
1247
1248 #ifdef DWC2_LOG_WRITES
1249         pr_info("info:: wrote %08x to %p\n", value, hsotg->regs + offset);
1250 #endif
1251 }
1252
1253 static inline void dwc2_readl_rep(struct dwc2_hsotg *hsotg, u32 offset,
1254                                   void *buffer, unsigned int count)
1255 {
1256         if (count) {
1257                 u32 *buf = buffer;
1258
1259                 do {
1260                         u32 x = dwc2_readl(hsotg, offset);
1261                         *buf++ = x;
1262                 } while (--count);
1263         }
1264 }
1265
1266 static inline void dwc2_writel_rep(struct dwc2_hsotg *hsotg, u32 offset,
1267                                    const void *buffer, unsigned int count)
1268 {
1269         if (count) {
1270                 const u32 *buf = buffer;
1271
1272                 do {
1273                         dwc2_writel(hsotg, *buf++, offset);
1274                 } while (--count);
1275         }
1276 }
1277
1278 /* Reasons for halting a host channel */
1279 enum dwc2_halt_status {
1280         DWC2_HC_XFER_NO_HALT_STATUS,
1281         DWC2_HC_XFER_COMPLETE,
1282         DWC2_HC_XFER_URB_COMPLETE,
1283         DWC2_HC_XFER_ACK,
1284         DWC2_HC_XFER_NAK,
1285         DWC2_HC_XFER_NYET,
1286         DWC2_HC_XFER_STALL,
1287         DWC2_HC_XFER_XACT_ERR,
1288         DWC2_HC_XFER_FRAME_OVERRUN,
1289         DWC2_HC_XFER_BABBLE_ERR,
1290         DWC2_HC_XFER_DATA_TOGGLE_ERR,
1291         DWC2_HC_XFER_AHB_ERR,
1292         DWC2_HC_XFER_PERIODIC_INCOMPLETE,
1293         DWC2_HC_XFER_URB_DEQUEUE,
1294 };
1295
1296 /* Core version information */
1297 static inline bool dwc2_is_iot(struct dwc2_hsotg *hsotg)
1298 {
1299         return (hsotg->hw_params.snpsid & 0xfff00000) == 0x55300000;
1300 }
1301
1302 static inline bool dwc2_is_fs_iot(struct dwc2_hsotg *hsotg)
1303 {
1304         return (hsotg->hw_params.snpsid & 0xffff0000) == 0x55310000;
1305 }
1306
1307 static inline bool dwc2_is_hs_iot(struct dwc2_hsotg *hsotg)
1308 {
1309         return (hsotg->hw_params.snpsid & 0xffff0000) == 0x55320000;
1310 }
1311
1312 /*
1313  * The following functions support initialization of the core driver component
1314  * and the DWC_otg controller
1315  */
1316 int dwc2_core_reset(struct dwc2_hsotg *hsotg, bool skip_wait);
1317 int dwc2_enter_partial_power_down(struct dwc2_hsotg *hsotg);
1318 int dwc2_exit_partial_power_down(struct dwc2_hsotg *hsotg, int rem_wakeup,
1319                                  bool restore);
1320 int dwc2_enter_hibernation(struct dwc2_hsotg *hsotg, int is_host);
1321 int dwc2_exit_hibernation(struct dwc2_hsotg *hsotg, int rem_wakeup,
1322                 int reset, int is_host);
1323 void dwc2_init_fs_ls_pclk_sel(struct dwc2_hsotg *hsotg);
1324 int dwc2_phy_init(struct dwc2_hsotg *hsotg, bool select_phy);
1325
1326 void dwc2_force_mode(struct dwc2_hsotg *hsotg, bool host);
1327 void dwc2_force_dr_mode(struct dwc2_hsotg *hsotg);
1328
1329 bool dwc2_is_controller_alive(struct dwc2_hsotg *hsotg);
1330
1331 int dwc2_check_core_version(struct dwc2_hsotg *hsotg);
1332
1333 /*
1334  * Common core Functions.
1335  * The following functions support managing the DWC_otg controller in either
1336  * device or host mode.
1337  */
1338 void dwc2_read_packet(struct dwc2_hsotg *hsotg, u8 *dest, u16 bytes);
1339 void dwc2_flush_tx_fifo(struct dwc2_hsotg *hsotg, const int num);
1340 void dwc2_flush_rx_fifo(struct dwc2_hsotg *hsotg);
1341
1342 void dwc2_enable_global_interrupts(struct dwc2_hsotg *hcd);
1343 void dwc2_disable_global_interrupts(struct dwc2_hsotg *hcd);
1344
1345 void dwc2_hib_restore_common(struct dwc2_hsotg *hsotg, int rem_wakeup,
1346                              int is_host);
1347 int dwc2_backup_global_registers(struct dwc2_hsotg *hsotg);
1348 int dwc2_restore_global_registers(struct dwc2_hsotg *hsotg);
1349
1350 void dwc2_enable_acg(struct dwc2_hsotg *hsotg);
1351
1352 /* This function should be called on every hardware interrupt. */
1353 irqreturn_t dwc2_handle_common_intr(int irq, void *dev);
1354
1355 /* The device ID match table */
1356 extern const struct of_device_id dwc2_of_match_table[];
1357 extern const struct acpi_device_id dwc2_acpi_match[];
1358
1359 int dwc2_lowlevel_hw_enable(struct dwc2_hsotg *hsotg);
1360 int dwc2_lowlevel_hw_disable(struct dwc2_hsotg *hsotg);
1361
1362 /* Common polling functions */
1363 int dwc2_hsotg_wait_bit_set(struct dwc2_hsotg *hs_otg, u32 reg, u32 bit,
1364                             u32 timeout);
1365 int dwc2_hsotg_wait_bit_clear(struct dwc2_hsotg *hs_otg, u32 reg, u32 bit,
1366                               u32 timeout);
1367 /* Parameters */
1368 int dwc2_get_hwparams(struct dwc2_hsotg *hsotg);
1369 int dwc2_init_params(struct dwc2_hsotg *hsotg);
1370
1371 /*
1372  * The following functions check the controller's OTG operation mode
1373  * capability (GHWCFG2.OTG_MODE).
1374  *
1375  * These functions can be used before the internal hsotg->hw_params
1376  * are read in and cached so they always read directly from the
1377  * GHWCFG2 register.
1378  */
1379 unsigned int dwc2_op_mode(struct dwc2_hsotg *hsotg);
1380 bool dwc2_hw_is_otg(struct dwc2_hsotg *hsotg);
1381 bool dwc2_hw_is_host(struct dwc2_hsotg *hsotg);
1382 bool dwc2_hw_is_device(struct dwc2_hsotg *hsotg);
1383
1384 /*
1385  * Returns the mode of operation, host or device
1386  */
1387 static inline int dwc2_is_host_mode(struct dwc2_hsotg *hsotg)
1388 {
1389         return (dwc2_readl(hsotg, GINTSTS) & GINTSTS_CURMODE_HOST) != 0;
1390 }
1391
1392 static inline int dwc2_is_device_mode(struct dwc2_hsotg *hsotg)
1393 {
1394         return (dwc2_readl(hsotg, GINTSTS) & GINTSTS_CURMODE_HOST) == 0;
1395 }
1396
1397 int dwc2_drd_init(struct dwc2_hsotg *hsotg);
1398 void dwc2_drd_suspend(struct dwc2_hsotg *hsotg);
1399 void dwc2_drd_resume(struct dwc2_hsotg *hsotg);
1400 void dwc2_drd_exit(struct dwc2_hsotg *hsotg);
1401
1402 /*
1403  * Dump core registers and SPRAM
1404  */
1405 void dwc2_dump_dev_registers(struct dwc2_hsotg *hsotg);
1406 void dwc2_dump_host_registers(struct dwc2_hsotg *hsotg);
1407 void dwc2_dump_global_registers(struct dwc2_hsotg *hsotg);
1408
1409 /* Gadget defines */
1410 #if IS_ENABLED(CONFIG_USB_DWC2_PERIPHERAL) || \
1411         IS_ENABLED(CONFIG_USB_DWC2_DUAL_ROLE)
1412 int dwc2_hsotg_remove(struct dwc2_hsotg *hsotg);
1413 int dwc2_hsotg_suspend(struct dwc2_hsotg *dwc2);
1414 int dwc2_hsotg_resume(struct dwc2_hsotg *dwc2);
1415 int dwc2_gadget_init(struct dwc2_hsotg *hsotg);
1416 void dwc2_hsotg_core_init_disconnected(struct dwc2_hsotg *dwc2,
1417                                        bool reset);
1418 void dwc2_hsotg_core_disconnect(struct dwc2_hsotg *hsotg);
1419 void dwc2_hsotg_core_connect(struct dwc2_hsotg *hsotg);
1420 void dwc2_hsotg_disconnect(struct dwc2_hsotg *dwc2);
1421 int dwc2_hsotg_set_test_mode(struct dwc2_hsotg *hsotg, int testmode);
1422 #define dwc2_is_device_connected(hsotg) (hsotg->connected)
1423 #define dwc2_is_device_enabled(hsotg) (hsotg->enabled)
1424 int dwc2_backup_device_registers(struct dwc2_hsotg *hsotg);
1425 int dwc2_restore_device_registers(struct dwc2_hsotg *hsotg, int remote_wakeup);
1426 int dwc2_gadget_enter_hibernation(struct dwc2_hsotg *hsotg);
1427 int dwc2_gadget_exit_hibernation(struct dwc2_hsotg *hsotg,
1428                                  int rem_wakeup, int reset);
1429 int dwc2_gadget_enter_partial_power_down(struct dwc2_hsotg *hsotg);
1430 int dwc2_gadget_exit_partial_power_down(struct dwc2_hsotg *hsotg,
1431                                         bool restore);
1432 void dwc2_gadget_enter_clock_gating(struct dwc2_hsotg *hsotg);
1433 void dwc2_gadget_exit_clock_gating(struct dwc2_hsotg *hsotg,
1434                                    int rem_wakeup);
1435 int dwc2_hsotg_tx_fifo_count(struct dwc2_hsotg *hsotg);
1436 int dwc2_hsotg_tx_fifo_total_depth(struct dwc2_hsotg *hsotg);
1437 int dwc2_hsotg_tx_fifo_average_depth(struct dwc2_hsotg *hsotg);
1438 void dwc2_gadget_init_lpm(struct dwc2_hsotg *hsotg);
1439 void dwc2_gadget_program_ref_clk(struct dwc2_hsotg *hsotg);
1440 static inline void dwc2_clear_fifo_map(struct dwc2_hsotg *hsotg)
1441 { hsotg->fifo_map = 0; }
1442 #else
1443 static inline int dwc2_hsotg_remove(struct dwc2_hsotg *dwc2)
1444 { return 0; }
1445 static inline int dwc2_hsotg_suspend(struct dwc2_hsotg *dwc2)
1446 { return 0; }
1447 static inline int dwc2_hsotg_resume(struct dwc2_hsotg *dwc2)
1448 { return 0; }
1449 static inline int dwc2_gadget_init(struct dwc2_hsotg *hsotg)
1450 { return 0; }
1451 static inline void dwc2_hsotg_core_init_disconnected(struct dwc2_hsotg *dwc2,
1452                                                      bool reset) {}
1453 static inline void dwc2_hsotg_core_disconnect(struct dwc2_hsotg *hsotg) {}
1454 static inline void dwc2_hsotg_core_connect(struct dwc2_hsotg *hsotg) {}
1455 static inline void dwc2_hsotg_disconnect(struct dwc2_hsotg *dwc2) {}
1456 static inline int dwc2_hsotg_set_test_mode(struct dwc2_hsotg *hsotg,
1457                                            int testmode)
1458 { return 0; }
1459 #define dwc2_is_device_connected(hsotg) (0)
1460 #define dwc2_is_device_enabled(hsotg) (0)
1461 static inline int dwc2_backup_device_registers(struct dwc2_hsotg *hsotg)
1462 { return 0; }
1463 static inline int dwc2_restore_device_registers(struct dwc2_hsotg *hsotg,
1464                                                 int remote_wakeup)
1465 { return 0; }
1466 static inline int dwc2_gadget_enter_hibernation(struct dwc2_hsotg *hsotg)
1467 { return 0; }
1468 static inline int dwc2_gadget_exit_hibernation(struct dwc2_hsotg *hsotg,
1469                                                int rem_wakeup, int reset)
1470 { return 0; }
1471 static inline int dwc2_gadget_enter_partial_power_down(struct dwc2_hsotg *hsotg)
1472 { return 0; }
1473 static inline int dwc2_gadget_exit_partial_power_down(struct dwc2_hsotg *hsotg,
1474                                                       bool restore)
1475 { return 0; }
1476 static inline void dwc2_gadget_enter_clock_gating(struct dwc2_hsotg *hsotg) {}
1477 static inline void dwc2_gadget_exit_clock_gating(struct dwc2_hsotg *hsotg,
1478                                                  int rem_wakeup) {}
1479 static inline int dwc2_hsotg_tx_fifo_count(struct dwc2_hsotg *hsotg)
1480 { return 0; }
1481 static inline int dwc2_hsotg_tx_fifo_total_depth(struct dwc2_hsotg *hsotg)
1482 { return 0; }
1483 static inline int dwc2_hsotg_tx_fifo_average_depth(struct dwc2_hsotg *hsotg)
1484 { return 0; }
1485 static inline void dwc2_gadget_init_lpm(struct dwc2_hsotg *hsotg) {}
1486 static inline void dwc2_gadget_program_ref_clk(struct dwc2_hsotg *hsotg) {}
1487 static inline void dwc2_clear_fifo_map(struct dwc2_hsotg *hsotg) {}
1488 #endif
1489
1490 #if IS_ENABLED(CONFIG_USB_DWC2_HOST) || IS_ENABLED(CONFIG_USB_DWC2_DUAL_ROLE)
1491 int dwc2_hcd_get_frame_number(struct dwc2_hsotg *hsotg);
1492 int dwc2_hcd_get_future_frame_number(struct dwc2_hsotg *hsotg, int us);
1493 void dwc2_hcd_connect(struct dwc2_hsotg *hsotg);
1494 void dwc2_hcd_disconnect(struct dwc2_hsotg *hsotg, bool force);
1495 void dwc2_hcd_start(struct dwc2_hsotg *hsotg);
1496 int dwc2_core_init(struct dwc2_hsotg *hsotg, bool initial_setup);
1497 int dwc2_port_suspend(struct dwc2_hsotg *hsotg, u16 windex);
1498 int dwc2_port_resume(struct dwc2_hsotg *hsotg);
1499 int dwc2_backup_host_registers(struct dwc2_hsotg *hsotg);
1500 int dwc2_restore_host_registers(struct dwc2_hsotg *hsotg);
1501 int dwc2_host_enter_hibernation(struct dwc2_hsotg *hsotg);
1502 int dwc2_host_exit_hibernation(struct dwc2_hsotg *hsotg,
1503                                int rem_wakeup, int reset);
1504 int dwc2_host_enter_partial_power_down(struct dwc2_hsotg *hsotg);
1505 int dwc2_host_exit_partial_power_down(struct dwc2_hsotg *hsotg,
1506                                       int rem_wakeup, bool restore);
1507 void dwc2_host_enter_clock_gating(struct dwc2_hsotg *hsotg);
1508 void dwc2_host_exit_clock_gating(struct dwc2_hsotg *hsotg, int rem_wakeup);
1509 bool dwc2_host_can_poweroff_phy(struct dwc2_hsotg *dwc2);
1510 static inline void dwc2_host_schedule_phy_reset(struct dwc2_hsotg *hsotg)
1511 { schedule_work(&hsotg->phy_reset_work); }
1512 #else
1513 static inline int dwc2_hcd_get_frame_number(struct dwc2_hsotg *hsotg)
1514 { return 0; }
1515 static inline int dwc2_hcd_get_future_frame_number(struct dwc2_hsotg *hsotg,
1516                                                    int us)
1517 { return 0; }
1518 static inline void dwc2_hcd_connect(struct dwc2_hsotg *hsotg) {}
1519 static inline void dwc2_hcd_disconnect(struct dwc2_hsotg *hsotg, bool force) {}
1520 static inline void dwc2_hcd_start(struct dwc2_hsotg *hsotg) {}
1521 static inline void dwc2_hcd_remove(struct dwc2_hsotg *hsotg) {}
1522 static inline int dwc2_core_init(struct dwc2_hsotg *hsotg, bool initial_setup)
1523 { return 0; }
1524 static inline int dwc2_port_suspend(struct dwc2_hsotg *hsotg, u16 windex)
1525 { return 0; }
1526 static inline int dwc2_port_resume(struct dwc2_hsotg *hsotg)
1527 { return 0; }
1528 static inline int dwc2_hcd_init(struct dwc2_hsotg *hsotg)
1529 { return 0; }
1530 static inline int dwc2_backup_host_registers(struct dwc2_hsotg *hsotg)
1531 { return 0; }
1532 static inline int dwc2_restore_host_registers(struct dwc2_hsotg *hsotg)
1533 { return 0; }
1534 static inline int dwc2_host_enter_hibernation(struct dwc2_hsotg *hsotg)
1535 { return 0; }
1536 static inline int dwc2_host_exit_hibernation(struct dwc2_hsotg *hsotg,
1537                                              int rem_wakeup, int reset)
1538 { return 0; }
1539 static inline int dwc2_host_enter_partial_power_down(struct dwc2_hsotg *hsotg)
1540 { return 0; }
1541 static inline int dwc2_host_exit_partial_power_down(struct dwc2_hsotg *hsotg,
1542                                                     int rem_wakeup, bool restore)
1543 { return 0; }
1544 static inline void dwc2_host_enter_clock_gating(struct dwc2_hsotg *hsotg) {}
1545 static inline void dwc2_host_exit_clock_gating(struct dwc2_hsotg *hsotg,
1546                                                int rem_wakeup) {}
1547 static inline bool dwc2_host_can_poweroff_phy(struct dwc2_hsotg *dwc2)
1548 { return false; }
1549 static inline void dwc2_host_schedule_phy_reset(struct dwc2_hsotg *hsotg) {}
1550
1551 #endif
1552
1553 #endif /* __DWC2_CORE_H__ */