66a5cbaaa18a2a099d5ea0b1146ae46b052db9bc
[platform/kernel/u-boot.git] / drivers / spi / ich.c
1 /*
2  * Copyright (c) 2011-12 The Chromium OS Authors.
3  *
4  * SPDX-License-Identifier:     GPL-2.0+
5  *
6  * This file is derived from the flashrom project.
7  */
8
9 #include <common.h>
10 #include <dm.h>
11 #include <errno.h>
12 #include <malloc.h>
13 #include <spi.h>
14 #include <pci.h>
15 #include <pci_ids.h>
16 #include <asm/io.h>
17
18 #include "ich.h"
19
20 #define SPI_OPCODE_WREN      0x06
21 #define SPI_OPCODE_FAST_READ 0x0b
22
23 struct ich_spi_platdata {
24         pci_dev_t dev;          /* PCI device number */
25         int ich_version;        /* Controller version, 7 or 9 */
26         bool use_sbase;         /* Use SBASE instead of RCB */
27 };
28
29 struct ich_spi_priv {
30         int ichspi_lock;
31         int locked;
32         int opmenu;
33         int menubytes;
34         void *base;             /* Base of register set */
35         int preop;
36         int optype;
37         int addr;
38         int data;
39         unsigned databytes;
40         int status;
41         int control;
42         int bbar;
43         uint32_t *pr;           /* only for ich9 */
44         int speed;              /* pointer to speed control */
45         ulong max_speed;        /* Maximum bus speed in MHz */
46         ulong cur_speed;        /* Current bus speed */
47         struct spi_trans trans; /* current transaction in progress */
48 };
49
50 static u8 ich_readb(struct ich_spi_priv *priv, int reg)
51 {
52         u8 value = readb(priv->base + reg);
53
54         debug("read %2.2x from %4.4x\n", value, reg);
55
56         return value;
57 }
58
59 static u16 ich_readw(struct ich_spi_priv *priv, int reg)
60 {
61         u16 value = readw(priv->base + reg);
62
63         debug("read %4.4x from %4.4x\n", value, reg);
64
65         return value;
66 }
67
68 static u32 ich_readl(struct ich_spi_priv *priv, int reg)
69 {
70         u32 value = readl(priv->base + reg);
71
72         debug("read %8.8x from %4.4x\n", value, reg);
73
74         return value;
75 }
76
77 static void ich_writeb(struct ich_spi_priv *priv, u8 value, int reg)
78 {
79         writeb(value, priv->base + reg);
80         debug("wrote %2.2x to %4.4x\n", value, reg);
81 }
82
83 static void ich_writew(struct ich_spi_priv *priv, u16 value, int reg)
84 {
85         writew(value, priv->base + reg);
86         debug("wrote %4.4x to %4.4x\n", value, reg);
87 }
88
89 static void ich_writel(struct ich_spi_priv *priv, u32 value, int reg)
90 {
91         writel(value, priv->base + reg);
92         debug("wrote %8.8x to %4.4x\n", value, reg);
93 }
94
95 static void write_reg(struct ich_spi_priv *priv, const void *value,
96                       int dest_reg, uint32_t size)
97 {
98         memcpy_toio(priv->base + dest_reg, value, size);
99 }
100
101 static void read_reg(struct ich_spi_priv *priv, int src_reg, void *value,
102                      uint32_t size)
103 {
104         memcpy_fromio(value, priv->base + src_reg, size);
105 }
106
107 static void ich_set_bbar(struct ich_spi_priv *ctlr, uint32_t minaddr)
108 {
109         const uint32_t bbar_mask = 0x00ffff00;
110         uint32_t ichspi_bbar;
111
112         minaddr &= bbar_mask;
113         ichspi_bbar = ich_readl(ctlr, ctlr->bbar) & ~bbar_mask;
114         ichspi_bbar |= minaddr;
115         ich_writel(ctlr, ichspi_bbar, ctlr->bbar);
116 }
117
118 /*
119  * Check if this device ID matches one of supported Intel PCH devices.
120  *
121  * Return the ICH version if there is a match, or zero otherwise.
122  */
123 static int get_ich_version(uint16_t device_id)
124 {
125         if (device_id == PCI_DEVICE_ID_INTEL_TGP_LPC ||
126             device_id == PCI_DEVICE_ID_INTEL_ITC_LPC ||
127             device_id == PCI_DEVICE_ID_INTEL_QRK_ILB)
128                 return 7;
129
130         if ((device_id >= PCI_DEVICE_ID_INTEL_COUGARPOINT_LPC_MIN &&
131              device_id <= PCI_DEVICE_ID_INTEL_COUGARPOINT_LPC_MAX) ||
132             (device_id >= PCI_DEVICE_ID_INTEL_PANTHERPOINT_LPC_MIN &&
133              device_id <= PCI_DEVICE_ID_INTEL_PANTHERPOINT_LPC_MAX) ||
134             device_id == PCI_DEVICE_ID_INTEL_VALLEYVIEW_LPC ||
135             device_id == PCI_DEVICE_ID_INTEL_LYNXPOINT_LPC)
136                 return 9;
137
138         return 0;
139 }
140
141 /* @return 1 if the SPI flash supports the 33MHz speed */
142 static int ich9_can_do_33mhz(pci_dev_t dev)
143 {
144         u32 fdod, speed;
145
146         /* Observe SPI Descriptor Component Section 0 */
147         pci_write_config_dword(dev, 0xb0, 0x1000);
148
149         /* Extract the Write/Erase SPI Frequency from descriptor */
150         pci_read_config_dword(dev, 0xb4, &fdod);
151
152         /* Bits 23:21 have the fast read clock frequency, 0=20MHz, 1=33MHz */
153         speed = (fdod >> 21) & 7;
154
155         return speed == 1;
156 }
157
158 static int ich_find_spi_controller(struct ich_spi_platdata *ich)
159 {
160         int last_bus = pci_last_busno();
161         int bus;
162
163         if (last_bus == -1) {
164                 debug("No PCI busses?\n");
165                 return -ENODEV;
166         }
167
168         for (bus = 0; bus <= last_bus; bus++) {
169                 uint16_t vendor_id, device_id;
170                 uint32_t ids;
171                 pci_dev_t dev;
172
173                 dev = PCI_BDF(bus, 31, 0);
174                 pci_read_config_dword(dev, 0, &ids);
175                 vendor_id = ids;
176                 device_id = ids >> 16;
177
178                 if (vendor_id == PCI_VENDOR_ID_INTEL) {
179                         ich->dev = dev;
180                         ich->ich_version = get_ich_version(device_id);
181                         if (device_id == PCI_DEVICE_ID_INTEL_VALLEYVIEW_LPC)
182                                 ich->use_sbase = true;
183                         return ich->ich_version == 0 ? -ENODEV : 0;
184                 }
185         }
186
187         debug("ICH SPI: No ICH found.\n");
188         return -ENODEV;
189 }
190
191 static int ich_init_controller(struct ich_spi_platdata *plat,
192                                struct ich_spi_priv *ctlr)
193 {
194         uint8_t *rcrb; /* Root Complex Register Block */
195         uint32_t rcba; /* Root Complex Base Address */
196         uint32_t sbase_addr;
197         uint8_t *sbase;
198
199         pci_read_config_dword(plat->dev, 0xf0, &rcba);
200         /* Bits 31-14 are the base address, 13-1 are reserved, 0 is enable. */
201         rcrb = (uint8_t *)(rcba & 0xffffc000);
202
203         /* SBASE is similar */
204         pci_read_config_dword(plat->dev, 0x54, &sbase_addr);
205         sbase = (uint8_t *)(sbase_addr & 0xfffffe00);
206
207         if (plat->ich_version == 7) {
208                 struct ich7_spi_regs *ich7_spi;
209
210                 ich7_spi = (struct ich7_spi_regs *)(rcrb + 0x3020);
211                 ctlr->ichspi_lock = readw(&ich7_spi->spis) & SPIS_LOCK;
212                 ctlr->opmenu = offsetof(struct ich7_spi_regs, opmenu);
213                 ctlr->menubytes = sizeof(ich7_spi->opmenu);
214                 ctlr->optype = offsetof(struct ich7_spi_regs, optype);
215                 ctlr->addr = offsetof(struct ich7_spi_regs, spia);
216                 ctlr->data = offsetof(struct ich7_spi_regs, spid);
217                 ctlr->databytes = sizeof(ich7_spi->spid);
218                 ctlr->status = offsetof(struct ich7_spi_regs, spis);
219                 ctlr->control = offsetof(struct ich7_spi_regs, spic);
220                 ctlr->bbar = offsetof(struct ich7_spi_regs, bbar);
221                 ctlr->preop = offsetof(struct ich7_spi_regs, preop);
222                 ctlr->base = ich7_spi;
223         } else if (plat->ich_version == 9) {
224                 struct ich9_spi_regs *ich9_spi;
225
226                 if (plat->use_sbase)
227                         ich9_spi = (struct ich9_spi_regs *)sbase;
228                 else
229                         ich9_spi = (struct ich9_spi_regs *)(rcrb + 0x3800);
230                 ctlr->ichspi_lock = readw(&ich9_spi->hsfs) & HSFS_FLOCKDN;
231                 ctlr->opmenu = offsetof(struct ich9_spi_regs, opmenu);
232                 ctlr->menubytes = sizeof(ich9_spi->opmenu);
233                 ctlr->optype = offsetof(struct ich9_spi_regs, optype);
234                 ctlr->addr = offsetof(struct ich9_spi_regs, faddr);
235                 ctlr->data = offsetof(struct ich9_spi_regs, fdata);
236                 ctlr->databytes = sizeof(ich9_spi->fdata);
237                 ctlr->status = offsetof(struct ich9_spi_regs, ssfs);
238                 ctlr->control = offsetof(struct ich9_spi_regs, ssfc);
239                 ctlr->speed = ctlr->control + 2;
240                 ctlr->bbar = offsetof(struct ich9_spi_regs, bbar);
241                 ctlr->preop = offsetof(struct ich9_spi_regs, preop);
242                 ctlr->pr = &ich9_spi->pr[0];
243                 ctlr->base = ich9_spi;
244         } else {
245                 debug("ICH SPI: Unrecognised ICH version %d\n",
246                       plat->ich_version);
247                 return -EINVAL;
248         }
249
250         /* Work out the maximum speed we can support */
251         ctlr->max_speed = 20000000;
252         if (plat->ich_version == 9 && ich9_can_do_33mhz(plat->dev))
253                 ctlr->max_speed = 33000000;
254         debug("ICH SPI: Version %d detected at %p, speed %ld\n",
255               plat->ich_version, ctlr->base, ctlr->max_speed);
256
257         ich_set_bbar(ctlr, 0);
258
259         return 0;
260 }
261
262 static inline void spi_use_out(struct spi_trans *trans, unsigned bytes)
263 {
264         trans->out += bytes;
265         trans->bytesout -= bytes;
266 }
267
268 static inline void spi_use_in(struct spi_trans *trans, unsigned bytes)
269 {
270         trans->in += bytes;
271         trans->bytesin -= bytes;
272 }
273
274 static void spi_setup_type(struct spi_trans *trans, int data_bytes)
275 {
276         trans->type = 0xFF;
277
278         /* Try to guess spi type from read/write sizes. */
279         if (trans->bytesin == 0) {
280                 if (trans->bytesout + data_bytes > 4)
281                         /*
282                          * If bytesin = 0 and bytesout > 4, we presume this is
283                          * a write data operation, which is accompanied by an
284                          * address.
285                          */
286                         trans->type = SPI_OPCODE_TYPE_WRITE_WITH_ADDRESS;
287                 else
288                         trans->type = SPI_OPCODE_TYPE_WRITE_NO_ADDRESS;
289                 return;
290         }
291
292         if (trans->bytesout == 1) {     /* and bytesin is > 0 */
293                 trans->type = SPI_OPCODE_TYPE_READ_NO_ADDRESS;
294                 return;
295         }
296
297         if (trans->bytesout == 4)       /* and bytesin is > 0 */
298                 trans->type = SPI_OPCODE_TYPE_READ_WITH_ADDRESS;
299
300         /* Fast read command is called with 5 bytes instead of 4 */
301         if (trans->out[0] == SPI_OPCODE_FAST_READ && trans->bytesout == 5) {
302                 trans->type = SPI_OPCODE_TYPE_READ_WITH_ADDRESS;
303                 --trans->bytesout;
304         }
305 }
306
307 static int spi_setup_opcode(struct ich_spi_priv *ctlr, struct spi_trans *trans)
308 {
309         uint16_t optypes;
310         uint8_t opmenu[ctlr->menubytes];
311
312         trans->opcode = trans->out[0];
313         spi_use_out(trans, 1);
314         if (!ctlr->ichspi_lock) {
315                 /* The lock is off, so just use index 0. */
316                 ich_writeb(ctlr, trans->opcode, ctlr->opmenu);
317                 optypes = ich_readw(ctlr, ctlr->optype);
318                 optypes = (optypes & 0xfffc) | (trans->type & 0x3);
319                 ich_writew(ctlr, optypes, ctlr->optype);
320                 return 0;
321         } else {
322                 /* The lock is on. See if what we need is on the menu. */
323                 uint8_t optype;
324                 uint16_t opcode_index;
325
326                 /* Write Enable is handled as atomic prefix */
327                 if (trans->opcode == SPI_OPCODE_WREN)
328                         return 0;
329
330                 read_reg(ctlr, ctlr->opmenu, opmenu, sizeof(opmenu));
331                 for (opcode_index = 0; opcode_index < ctlr->menubytes;
332                                 opcode_index++) {
333                         if (opmenu[opcode_index] == trans->opcode)
334                                 break;
335                 }
336
337                 if (opcode_index == ctlr->menubytes) {
338                         printf("ICH SPI: Opcode %x not found\n",
339                                trans->opcode);
340                         return -EINVAL;
341                 }
342
343                 optypes = ich_readw(ctlr, ctlr->optype);
344                 optype = (optypes >> (opcode_index * 2)) & 0x3;
345                 if (trans->type == SPI_OPCODE_TYPE_WRITE_NO_ADDRESS &&
346                     optype == SPI_OPCODE_TYPE_WRITE_WITH_ADDRESS &&
347                     trans->bytesout >= 3) {
348                         /* We guessed wrong earlier. Fix it up. */
349                         trans->type = optype;
350                 }
351                 if (optype != trans->type) {
352                         printf("ICH SPI: Transaction doesn't fit type %d\n",
353                                optype);
354                         return -ENOSPC;
355                 }
356                 return opcode_index;
357         }
358 }
359
360 static int spi_setup_offset(struct spi_trans *trans)
361 {
362         /* Separate the SPI address and data. */
363         switch (trans->type) {
364         case SPI_OPCODE_TYPE_READ_NO_ADDRESS:
365         case SPI_OPCODE_TYPE_WRITE_NO_ADDRESS:
366                 return 0;
367         case SPI_OPCODE_TYPE_READ_WITH_ADDRESS:
368         case SPI_OPCODE_TYPE_WRITE_WITH_ADDRESS:
369                 trans->offset = ((uint32_t)trans->out[0] << 16) |
370                                 ((uint32_t)trans->out[1] << 8) |
371                                 ((uint32_t)trans->out[2] << 0);
372                 spi_use_out(trans, 3);
373                 return 1;
374         default:
375                 printf("Unrecognized SPI transaction type %#x\n", trans->type);
376                 return -EPROTO;
377         }
378 }
379
380 /*
381  * Wait for up to 6s til status register bit(s) turn 1 (in case wait_til_set
382  * below is true) or 0. In case the wait was for the bit(s) to set - write
383  * those bits back, which would cause resetting them.
384  *
385  * Return the last read status value on success or -1 on failure.
386  */
387 static int ich_status_poll(struct ich_spi_priv *ctlr, u16 bitmask,
388                            int wait_til_set)
389 {
390         int timeout = 600000; /* This will result in 6s */
391         u16 status = 0;
392
393         while (timeout--) {
394                 status = ich_readw(ctlr, ctlr->status);
395                 if (wait_til_set ^ ((status & bitmask) == 0)) {
396                         if (wait_til_set) {
397                                 ich_writew(ctlr, status & bitmask,
398                                            ctlr->status);
399                         }
400                         return status;
401                 }
402                 udelay(10);
403         }
404
405         printf("ICH SPI: SCIP timeout, read %x, expected %x\n",
406                status, bitmask);
407         return -ETIMEDOUT;
408 }
409
410 static int ich_spi_xfer(struct udevice *dev, unsigned int bitlen,
411                         const void *dout, void *din, unsigned long flags)
412 {
413         struct udevice *bus = dev_get_parent(dev);
414         struct ich_spi_platdata *plat = dev_get_platdata(bus);
415         struct ich_spi_priv *ctlr = dev_get_priv(bus);
416         uint16_t control;
417         int16_t opcode_index;
418         int with_address;
419         int status;
420         int bytes = bitlen / 8;
421         struct spi_trans *trans = &ctlr->trans;
422         unsigned type = flags & (SPI_XFER_BEGIN | SPI_XFER_END);
423         int using_cmd = 0;
424         int ret;
425
426         /* We don't support writing partial bytes */
427         if (bitlen % 8) {
428                 debug("ICH SPI: Accessing partial bytes not supported\n");
429                 return -EPROTONOSUPPORT;
430         }
431
432         /* An empty end transaction can be ignored */
433         if (type == SPI_XFER_END && !dout && !din)
434                 return 0;
435
436         if (type & SPI_XFER_BEGIN)
437                 memset(trans, '\0', sizeof(*trans));
438
439         /* Dp we need to come back later to finish it? */
440         if (dout && type == SPI_XFER_BEGIN) {
441                 if (bytes > ICH_MAX_CMD_LEN) {
442                         debug("ICH SPI: Command length limit exceeded\n");
443                         return -ENOSPC;
444                 }
445                 memcpy(trans->cmd, dout, bytes);
446                 trans->cmd_len = bytes;
447                 debug("ICH SPI: Saved %d bytes\n", bytes);
448                 return 0;
449         }
450
451         /*
452          * We process a 'middle' spi_xfer() call, which has no
453          * SPI_XFER_BEGIN/END, as an independent transaction as if it had
454          * an end. We therefore repeat the command. This is because ICH
455          * seems to have no support for this, or because interest (in digging
456          * out the details and creating a special case in the code) is low.
457          */
458         if (trans->cmd_len) {
459                 trans->out = trans->cmd;
460                 trans->bytesout = trans->cmd_len;
461                 using_cmd = 1;
462                 debug("ICH SPI: Using %d bytes\n", trans->cmd_len);
463         } else {
464                 trans->out = dout;
465                 trans->bytesout = dout ? bytes : 0;
466         }
467
468         trans->in = din;
469         trans->bytesin = din ? bytes : 0;
470
471         /* There has to always at least be an opcode. */
472         if (!trans->bytesout) {
473                 debug("ICH SPI: No opcode for transfer\n");
474                 return -EPROTO;
475         }
476
477         ret = ich_status_poll(ctlr, SPIS_SCIP, 0);
478         if (ret < 0)
479                 return ret;
480
481         if (plat->ich_version == 7)
482                 ich_writew(ctlr, SPIS_CDS | SPIS_FCERR, ctlr->status);
483         else
484                 ich_writeb(ctlr, SPIS_CDS | SPIS_FCERR, ctlr->status);
485
486         spi_setup_type(trans, using_cmd ? bytes : 0);
487         opcode_index = spi_setup_opcode(ctlr, trans);
488         if (opcode_index < 0)
489                 return -EINVAL;
490         with_address = spi_setup_offset(trans);
491         if (with_address < 0)
492                 return -EINVAL;
493
494         if (trans->opcode == SPI_OPCODE_WREN) {
495                 /*
496                  * Treat Write Enable as Atomic Pre-Op if possible
497                  * in order to prevent the Management Engine from
498                  * issuing a transaction between WREN and DATA.
499                  */
500                 if (!ctlr->ichspi_lock)
501                         ich_writew(ctlr, trans->opcode, ctlr->preop);
502                 return 0;
503         }
504
505         if (ctlr->speed && ctlr->max_speed >= 33000000) {
506                 int byte;
507
508                 byte = ich_readb(ctlr, ctlr->speed);
509                 if (ctlr->cur_speed >= 33000000)
510                         byte |= SSFC_SCF_33MHZ;
511                 else
512                         byte &= ~SSFC_SCF_33MHZ;
513                 ich_writeb(ctlr, byte, ctlr->speed);
514         }
515
516         /* See if we have used up the command data */
517         if (using_cmd && dout && bytes) {
518                 trans->out = dout;
519                 trans->bytesout = bytes;
520                 debug("ICH SPI: Moving to data, %d bytes\n", bytes);
521         }
522
523         /* Preset control fields */
524         control = ich_readw(ctlr, ctlr->control);
525         control &= ~SSFC_RESERVED;
526         control = SPIC_SCGO | ((opcode_index & 0x07) << 4);
527
528         /* Issue atomic preop cycle if needed */
529         if (ich_readw(ctlr, ctlr->preop))
530                 control |= SPIC_ACS;
531
532         if (!trans->bytesout && !trans->bytesin) {
533                 /* SPI addresses are 24 bit only */
534                 if (with_address) {
535                         ich_writel(ctlr, trans->offset & 0x00FFFFFF,
536                                    ctlr->addr);
537                 }
538                 /*
539                  * This is a 'no data' command (like Write Enable), its
540                  * bitesout size was 1, decremented to zero while executing
541                  * spi_setup_opcode() above. Tell the chip to send the
542                  * command.
543                  */
544                 ich_writew(ctlr, control, ctlr->control);
545
546                 /* wait for the result */
547                 status = ich_status_poll(ctlr, SPIS_CDS | SPIS_FCERR, 1);
548                 if (status < 0)
549                         return status;
550
551                 if (status & SPIS_FCERR) {
552                         debug("ICH SPI: Command transaction error\n");
553                         return -EIO;
554                 }
555
556                 return 0;
557         }
558
559         /*
560          * Check if this is a write command atempting to transfer more bytes
561          * than the controller can handle. Iterations for writes are not
562          * supported here because each SPI write command needs to be preceded
563          * and followed by other SPI commands, and this sequence is controlled
564          * by the SPI chip driver.
565          */
566         if (trans->bytesout > ctlr->databytes) {
567                 debug("ICH SPI: Too much to write. This should be prevented by the driver's max_write_size?\n");
568                 return -EPROTO;
569         }
570
571         /*
572          * Read or write up to databytes bytes at a time until everything has
573          * been sent.
574          */
575         while (trans->bytesout || trans->bytesin) {
576                 uint32_t data_length;
577
578                 /* SPI addresses are 24 bit only */
579                 ich_writel(ctlr, trans->offset & 0x00FFFFFF, ctlr->addr);
580
581                 if (trans->bytesout)
582                         data_length = min(trans->bytesout, ctlr->databytes);
583                 else
584                         data_length = min(trans->bytesin, ctlr->databytes);
585
586                 /* Program data into FDATA0 to N */
587                 if (trans->bytesout) {
588                         write_reg(ctlr, trans->out, ctlr->data, data_length);
589                         spi_use_out(trans, data_length);
590                         if (with_address)
591                                 trans->offset += data_length;
592                 }
593
594                 /* Add proper control fields' values */
595                 control &= ~((ctlr->databytes - 1) << 8);
596                 control |= SPIC_DS;
597                 control |= (data_length - 1) << 8;
598
599                 /* write it */
600                 ich_writew(ctlr, control, ctlr->control);
601
602                 /* Wait for Cycle Done Status or Flash Cycle Error. */
603                 status = ich_status_poll(ctlr, SPIS_CDS | SPIS_FCERR, 1);
604                 if (status < 0)
605                         return status;
606
607                 if (status & SPIS_FCERR) {
608                         debug("ICH SPI: Data transaction error %x\n", status);
609                         return -EIO;
610                 }
611
612                 if (trans->bytesin) {
613                         read_reg(ctlr, ctlr->data, trans->in, data_length);
614                         spi_use_in(trans, data_length);
615                         if (with_address)
616                                 trans->offset += data_length;
617                 }
618         }
619
620         /* Clear atomic preop now that xfer is done */
621         ich_writew(ctlr, 0, ctlr->preop);
622
623         return 0;
624 }
625
626 /*
627  * This uses the SPI controller from the Intel Cougar Point and Panther Point
628  * PCH to write-protect portions of the SPI flash until reboot. The changes
629  * don't actually take effect until the HSFS[FLOCKDN] bit is set, but that's
630  * done elsewhere.
631  */
632 int spi_write_protect_region(struct udevice *dev, uint32_t lower_limit,
633                              uint32_t length, int hint)
634 {
635         struct udevice *bus = dev->parent;
636         struct ich_spi_priv *ctlr = dev_get_priv(bus);
637         uint32_t tmplong;
638         uint32_t upper_limit;
639
640         if (!ctlr->pr) {
641                 printf("%s: operation not supported on this chipset\n",
642                        __func__);
643                 return -ENOSYS;
644         }
645
646         if (length == 0 ||
647             lower_limit > (0xFFFFFFFFUL - length) + 1 ||
648             hint < 0 || hint > 4) {
649                 printf("%s(0x%x, 0x%x, %d): invalid args\n", __func__,
650                        lower_limit, length, hint);
651                 return -EPERM;
652         }
653
654         upper_limit = lower_limit + length - 1;
655
656         /*
657          * Determine bits to write, as follows:
658          *  31     Write-protection enable (includes erase operation)
659          *  30:29  reserved
660          *  28:16  Upper Limit (FLA address bits 24:12, with 11:0 == 0xfff)
661          *  15     Read-protection enable
662          *  14:13  reserved
663          *  12:0   Lower Limit (FLA address bits 24:12, with 11:0 == 0x000)
664          */
665         tmplong = 0x80000000 |
666                 ((upper_limit & 0x01fff000) << 4) |
667                 ((lower_limit & 0x01fff000) >> 12);
668
669         printf("%s: writing 0x%08x to %p\n", __func__, tmplong,
670                &ctlr->pr[hint]);
671         ctlr->pr[hint] = tmplong;
672
673         return 0;
674 }
675
676 static int ich_spi_probe(struct udevice *bus)
677 {
678         struct ich_spi_platdata *plat = dev_get_platdata(bus);
679         struct ich_spi_priv *priv = dev_get_priv(bus);
680         uint8_t bios_cntl;
681         int ret;
682
683         ret = ich_init_controller(plat, priv);
684         if (ret)
685                 return ret;
686         /*
687          * Disable the BIOS write protect so write commands are allowed.  On
688          * v9, deassert SMM BIOS Write Protect Disable.
689          */
690         if (plat->use_sbase) {
691                 struct ich9_spi_regs *ich9_spi;
692
693                 ich9_spi = priv->base;
694                 bios_cntl = ich_readb(priv, ich9_spi->bcr);
695                 bios_cntl &= ~(1 << 5); /* clear Enable InSMM_STS (EISS) */
696                 bios_cntl |= 1;         /* Write Protect Disable (WPD) */
697                 ich_writeb(priv, bios_cntl, ich9_spi->bcr);
698         } else {
699                 pci_read_config_byte(plat->dev, 0xdc, &bios_cntl);
700                 if (plat->ich_version == 9)
701                         bios_cntl &= ~(1 << 5);
702                 pci_write_config_byte(plat->dev, 0xdc, bios_cntl | 0x1);
703         }
704
705         priv->cur_speed = priv->max_speed;
706
707         return 0;
708 }
709
710 static int ich_spi_ofdata_to_platdata(struct udevice *bus)
711 {
712         struct ich_spi_platdata *plat = dev_get_platdata(bus);
713         int ret;
714
715         ret = ich_find_spi_controller(plat);
716         if (ret)
717                 return ret;
718
719         return 0;
720 }
721
722 static int ich_spi_set_speed(struct udevice *bus, uint speed)
723 {
724         struct ich_spi_priv *priv = dev_get_priv(bus);
725
726         priv->cur_speed = speed;
727
728         return 0;
729 }
730
731 static int ich_spi_set_mode(struct udevice *bus, uint mode)
732 {
733         debug("%s: mode=%d\n", __func__, mode);
734
735         return 0;
736 }
737
738 static int ich_spi_child_pre_probe(struct udevice *dev)
739 {
740         struct udevice *bus = dev_get_parent(dev);
741         struct ich_spi_platdata *plat = dev_get_platdata(bus);
742         struct ich_spi_priv *priv = dev_get_priv(bus);
743         struct spi_slave *slave = dev_get_parentdata(dev);
744
745         /*
746          * Yes this controller can only write a small number of bytes at
747          * once! The limit is typically 64 bytes.
748          */
749         slave->max_write_size = priv->databytes;
750         /*
751          * ICH 7 SPI controller only supports array read command
752          * and byte program command for SST flash
753          */
754         if (plat->ich_version == 7) {
755                 slave->op_mode_rx = SPI_OPM_RX_AS;
756                 slave->op_mode_tx = SPI_OPM_TX_BP;
757         }
758
759         return 0;
760 }
761
762 static const struct dm_spi_ops ich_spi_ops = {
763         .xfer           = ich_spi_xfer,
764         .set_speed      = ich_spi_set_speed,
765         .set_mode       = ich_spi_set_mode,
766         /*
767          * cs_info is not needed, since we require all chip selects to be
768          * in the device tree explicitly
769          */
770 };
771
772 static const struct udevice_id ich_spi_ids[] = {
773         { .compatible = "intel,ich-spi" },
774         { }
775 };
776
777 U_BOOT_DRIVER(ich_spi) = {
778         .name   = "ich_spi",
779         .id     = UCLASS_SPI,
780         .of_match = ich_spi_ids,
781         .ops    = &ich_spi_ops,
782         .ofdata_to_platdata = ich_spi_ofdata_to_platdata,
783         .platdata_auto_alloc_size = sizeof(struct ich_spi_platdata),
784         .priv_auto_alloc_size = sizeof(struct ich_spi_priv),
785         .child_pre_probe = ich_spi_child_pre_probe,
786         .probe  = ich_spi_probe,
787 };