ARM: 9148/1: handle CONFIG_CPU_ENDIAN_BE32 in arch/arm/kernel/head.S
[platform/kernel/linux-rpi.git] / drivers / scsi / ufs / ufshcd.h
1 /* SPDX-License-Identifier: GPL-2.0-or-later */
2 /*
3  * Universal Flash Storage Host controller driver
4  * Copyright (C) 2011-2013 Samsung India Software Operations
5  * Copyright (c) 2013-2016, The Linux Foundation. All rights reserved.
6  *
7  * Authors:
8  *      Santosh Yaraganavi <santosh.sy@samsung.com>
9  *      Vinayak Holikatti <h.vinayak@samsung.com>
10  */
11
12 #ifndef _UFSHCD_H
13 #define _UFSHCD_H
14
15 #include <linux/module.h>
16 #include <linux/kernel.h>
17 #include <linux/init.h>
18 #include <linux/interrupt.h>
19 #include <linux/io.h>
20 #include <linux/delay.h>
21 #include <linux/slab.h>
22 #include <linux/spinlock.h>
23 #include <linux/rwsem.h>
24 #include <linux/workqueue.h>
25 #include <linux/errno.h>
26 #include <linux/types.h>
27 #include <linux/wait.h>
28 #include <linux/bitops.h>
29 #include <linux/pm_runtime.h>
30 #include <linux/clk.h>
31 #include <linux/completion.h>
32 #include <linux/regulator/consumer.h>
33 #include <linux/bitfield.h>
34 #include <linux/devfreq.h>
35 #include <linux/keyslot-manager.h>
36 #include "unipro.h"
37
38 #include <asm/irq.h>
39 #include <asm/byteorder.h>
40 #include <scsi/scsi.h>
41 #include <scsi/scsi_cmnd.h>
42 #include <scsi/scsi_host.h>
43 #include <scsi/scsi_tcq.h>
44 #include <scsi/scsi_dbg.h>
45 #include <scsi/scsi_eh.h>
46
47 #include "ufs.h"
48 #include "ufs_quirks.h"
49 #include "ufshci.h"
50
51 #define UFSHCD "ufshcd"
52 #define UFSHCD_DRIVER_VERSION "0.2"
53
54 struct ufs_hba;
55
56 enum dev_cmd_type {
57         DEV_CMD_TYPE_NOP                = 0x0,
58         DEV_CMD_TYPE_QUERY              = 0x1,
59 };
60
61 enum ufs_event_type {
62         /* uic specific errors */
63         UFS_EVT_PA_ERR = 0,
64         UFS_EVT_DL_ERR,
65         UFS_EVT_NL_ERR,
66         UFS_EVT_TL_ERR,
67         UFS_EVT_DME_ERR,
68
69         /* fatal errors */
70         UFS_EVT_AUTO_HIBERN8_ERR,
71         UFS_EVT_FATAL_ERR,
72         UFS_EVT_LINK_STARTUP_FAIL,
73         UFS_EVT_RESUME_ERR,
74         UFS_EVT_SUSPEND_ERR,
75         UFS_EVT_WL_SUSP_ERR,
76         UFS_EVT_WL_RES_ERR,
77
78         /* abnormal events */
79         UFS_EVT_DEV_RESET,
80         UFS_EVT_HOST_RESET,
81         UFS_EVT_ABORT,
82
83         UFS_EVT_CNT,
84 };
85
86 /**
87  * struct uic_command - UIC command structure
88  * @command: UIC command
89  * @argument1: UIC command argument 1
90  * @argument2: UIC command argument 2
91  * @argument3: UIC command argument 3
92  * @cmd_active: Indicate if UIC command is outstanding
93  * @done: UIC command completion
94  */
95 struct uic_command {
96         u32 command;
97         u32 argument1;
98         u32 argument2;
99         u32 argument3;
100         int cmd_active;
101         struct completion done;
102 };
103
104 /* Used to differentiate the power management options */
105 enum ufs_pm_op {
106         UFS_RUNTIME_PM,
107         UFS_SYSTEM_PM,
108         UFS_SHUTDOWN_PM,
109 };
110
111 /* Host <-> Device UniPro Link state */
112 enum uic_link_state {
113         UIC_LINK_OFF_STATE      = 0, /* Link powered down or disabled */
114         UIC_LINK_ACTIVE_STATE   = 1, /* Link is in Fast/Slow/Sleep state */
115         UIC_LINK_HIBERN8_STATE  = 2, /* Link is in Hibernate state */
116         UIC_LINK_BROKEN_STATE   = 3, /* Link is in broken state */
117 };
118
119 #define ufshcd_is_link_off(hba) ((hba)->uic_link_state == UIC_LINK_OFF_STATE)
120 #define ufshcd_is_link_active(hba) ((hba)->uic_link_state == \
121                                     UIC_LINK_ACTIVE_STATE)
122 #define ufshcd_is_link_hibern8(hba) ((hba)->uic_link_state == \
123                                     UIC_LINK_HIBERN8_STATE)
124 #define ufshcd_is_link_broken(hba) ((hba)->uic_link_state == \
125                                    UIC_LINK_BROKEN_STATE)
126 #define ufshcd_set_link_off(hba) ((hba)->uic_link_state = UIC_LINK_OFF_STATE)
127 #define ufshcd_set_link_active(hba) ((hba)->uic_link_state = \
128                                     UIC_LINK_ACTIVE_STATE)
129 #define ufshcd_set_link_hibern8(hba) ((hba)->uic_link_state = \
130                                     UIC_LINK_HIBERN8_STATE)
131 #define ufshcd_set_link_broken(hba) ((hba)->uic_link_state = \
132                                     UIC_LINK_BROKEN_STATE)
133
134 #define ufshcd_set_ufs_dev_active(h) \
135         ((h)->curr_dev_pwr_mode = UFS_ACTIVE_PWR_MODE)
136 #define ufshcd_set_ufs_dev_sleep(h) \
137         ((h)->curr_dev_pwr_mode = UFS_SLEEP_PWR_MODE)
138 #define ufshcd_set_ufs_dev_poweroff(h) \
139         ((h)->curr_dev_pwr_mode = UFS_POWERDOWN_PWR_MODE)
140 #define ufshcd_set_ufs_dev_deepsleep(h) \
141         ((h)->curr_dev_pwr_mode = UFS_DEEPSLEEP_PWR_MODE)
142 #define ufshcd_is_ufs_dev_active(h) \
143         ((h)->curr_dev_pwr_mode == UFS_ACTIVE_PWR_MODE)
144 #define ufshcd_is_ufs_dev_sleep(h) \
145         ((h)->curr_dev_pwr_mode == UFS_SLEEP_PWR_MODE)
146 #define ufshcd_is_ufs_dev_poweroff(h) \
147         ((h)->curr_dev_pwr_mode == UFS_POWERDOWN_PWR_MODE)
148 #define ufshcd_is_ufs_dev_deepsleep(h) \
149         ((h)->curr_dev_pwr_mode == UFS_DEEPSLEEP_PWR_MODE)
150
151 /*
152  * UFS Power management levels.
153  * Each level is in increasing order of power savings, except DeepSleep
154  * which is lower than PowerDown with power on but not PowerDown with
155  * power off.
156  */
157 enum ufs_pm_level {
158         UFS_PM_LVL_0,
159         UFS_PM_LVL_1,
160         UFS_PM_LVL_2,
161         UFS_PM_LVL_3,
162         UFS_PM_LVL_4,
163         UFS_PM_LVL_5,
164         UFS_PM_LVL_6,
165         UFS_PM_LVL_MAX
166 };
167
168 struct ufs_pm_lvl_states {
169         enum ufs_dev_pwr_mode dev_state;
170         enum uic_link_state link_state;
171 };
172
173 /**
174  * struct ufshcd_lrb - local reference block
175  * @utr_descriptor_ptr: UTRD address of the command
176  * @ucd_req_ptr: UCD address of the command
177  * @ucd_rsp_ptr: Response UPIU address for this command
178  * @ucd_prdt_ptr: PRDT address of the command
179  * @utrd_dma_addr: UTRD dma address for debug
180  * @ucd_prdt_dma_addr: PRDT dma address for debug
181  * @ucd_rsp_dma_addr: UPIU response dma address for debug
182  * @ucd_req_dma_addr: UPIU request dma address for debug
183  * @cmd: pointer to SCSI command
184  * @sense_buffer: pointer to sense buffer address of the SCSI command
185  * @sense_bufflen: Length of the sense buffer
186  * @scsi_status: SCSI status of the command
187  * @command_type: SCSI, UFS, Query.
188  * @task_tag: Task tag of the command
189  * @lun: LUN of the command
190  * @intr_cmd: Interrupt command (doesn't participate in interrupt aggregation)
191  * @issue_time_stamp: time stamp for debug purposes
192  * @compl_time_stamp: time stamp for statistics
193  * @crypto_key_slot: the key slot to use for inline crypto (-1 if none)
194  * @data_unit_num: the data unit number for the first block for inline crypto
195  * @req_abort_skip: skip request abort task flag
196  */
197 struct ufshcd_lrb {
198         struct utp_transfer_req_desc *utr_descriptor_ptr;
199         struct utp_upiu_req *ucd_req_ptr;
200         struct utp_upiu_rsp *ucd_rsp_ptr;
201         struct ufshcd_sg_entry *ucd_prdt_ptr;
202
203         dma_addr_t utrd_dma_addr;
204         dma_addr_t ucd_req_dma_addr;
205         dma_addr_t ucd_rsp_dma_addr;
206         dma_addr_t ucd_prdt_dma_addr;
207
208         struct scsi_cmnd *cmd;
209         u8 *sense_buffer;
210         unsigned int sense_bufflen;
211         int scsi_status;
212
213         int command_type;
214         int task_tag;
215         u8 lun; /* UPIU LUN id field is only 8-bit wide */
216         bool intr_cmd;
217         ktime_t issue_time_stamp;
218         ktime_t compl_time_stamp;
219 #ifdef CONFIG_SCSI_UFS_CRYPTO
220         int crypto_key_slot;
221         u64 data_unit_num;
222 #endif
223
224         bool req_abort_skip;
225 };
226
227 /**
228  * struct ufs_query - holds relevant data structures for query request
229  * @request: request upiu and function
230  * @descriptor: buffer for sending/receiving descriptor
231  * @response: response upiu and response
232  */
233 struct ufs_query {
234         struct ufs_query_req request;
235         u8 *descriptor;
236         struct ufs_query_res response;
237 };
238
239 /**
240  * struct ufs_dev_cmd - all assosiated fields with device management commands
241  * @type: device management command type - Query, NOP OUT
242  * @lock: lock to allow one command at a time
243  * @complete: internal commands completion
244  */
245 struct ufs_dev_cmd {
246         enum dev_cmd_type type;
247         struct mutex lock;
248         struct completion *complete;
249         struct ufs_query query;
250 };
251
252 /**
253  * struct ufs_clk_info - UFS clock related info
254  * @list: list headed by hba->clk_list_head
255  * @clk: clock node
256  * @name: clock name
257  * @max_freq: maximum frequency supported by the clock
258  * @min_freq: min frequency that can be used for clock scaling
259  * @curr_freq: indicates the current frequency that it is set to
260  * @keep_link_active: indicates that the clk should not be disabled if
261                       link is active
262  * @enabled: variable to check against multiple enable/disable
263  */
264 struct ufs_clk_info {
265         struct list_head list;
266         struct clk *clk;
267         const char *name;
268         u32 max_freq;
269         u32 min_freq;
270         u32 curr_freq;
271         bool keep_link_active;
272         bool enabled;
273 };
274
275 enum ufs_notify_change_status {
276         PRE_CHANGE,
277         POST_CHANGE,
278 };
279
280 struct ufs_pa_layer_attr {
281         u32 gear_rx;
282         u32 gear_tx;
283         u32 lane_rx;
284         u32 lane_tx;
285         u32 pwr_rx;
286         u32 pwr_tx;
287         u32 hs_rate;
288 };
289
290 struct ufs_pwr_mode_info {
291         bool is_valid;
292         struct ufs_pa_layer_attr info;
293 };
294
295 /**
296  * struct ufs_hba_variant_ops - variant specific callbacks
297  * @name: variant name
298  * @init: called when the driver is initialized
299  * @exit: called to cleanup everything done in init
300  * @get_ufs_hci_version: called to get UFS HCI version
301  * @clk_scale_notify: notifies that clks are scaled up/down
302  * @setup_clocks: called before touching any of the controller registers
303  * @hce_enable_notify: called before and after HCE enable bit is set to allow
304  *                     variant specific Uni-Pro initialization.
305  * @link_startup_notify: called before and after Link startup is carried out
306  *                       to allow variant specific Uni-Pro initialization.
307  * @pwr_change_notify: called before and after a power mode change
308  *                      is carried out to allow vendor spesific capabilities
309  *                      to be set.
310  * @setup_xfer_req: called before any transfer request is issued
311  *                  to set some things
312  * @setup_task_mgmt: called before any task management request is issued
313  *                  to set some things
314  * @hibern8_notify: called around hibern8 enter/exit
315  * @apply_dev_quirks: called to apply device specific quirks
316  * @suspend: called during host controller PM callback
317  * @resume: called during host controller PM callback
318  * @dbg_register_dump: used to dump controller debug information
319  * @phy_initialization: used to initialize phys
320  * @device_reset: called to issue a reset pulse on the UFS device
321  * @program_key: program or evict an inline encryption key
322  * @event_notify: called to notify important events
323  */
324 struct ufs_hba_variant_ops {
325         const char *name;
326         int     (*init)(struct ufs_hba *);
327         void    (*exit)(struct ufs_hba *);
328         u32     (*get_ufs_hci_version)(struct ufs_hba *);
329         int     (*clk_scale_notify)(struct ufs_hba *, bool,
330                                     enum ufs_notify_change_status);
331         int     (*setup_clocks)(struct ufs_hba *, bool,
332                                 enum ufs_notify_change_status);
333         int     (*hce_enable_notify)(struct ufs_hba *,
334                                      enum ufs_notify_change_status);
335         int     (*link_startup_notify)(struct ufs_hba *,
336                                        enum ufs_notify_change_status);
337         int     (*pwr_change_notify)(struct ufs_hba *,
338                                         enum ufs_notify_change_status status,
339                                         struct ufs_pa_layer_attr *,
340                                         struct ufs_pa_layer_attr *);
341         void    (*setup_xfer_req)(struct ufs_hba *, int, bool);
342         void    (*setup_task_mgmt)(struct ufs_hba *, int, u8);
343         void    (*hibern8_notify)(struct ufs_hba *, enum uic_cmd_dme,
344                                         enum ufs_notify_change_status);
345         int     (*apply_dev_quirks)(struct ufs_hba *hba);
346         void    (*fixup_dev_quirks)(struct ufs_hba *hba);
347         int     (*suspend)(struct ufs_hba *, enum ufs_pm_op);
348         int     (*resume)(struct ufs_hba *, enum ufs_pm_op);
349         void    (*dbg_register_dump)(struct ufs_hba *hba);
350         int     (*phy_initialization)(struct ufs_hba *);
351         int     (*device_reset)(struct ufs_hba *hba);
352         void    (*config_scaling_param)(struct ufs_hba *hba,
353                                         struct devfreq_dev_profile *profile,
354                                         void *data);
355         int     (*program_key)(struct ufs_hba *hba,
356                                const union ufs_crypto_cfg_entry *cfg, int slot);
357         void    (*event_notify)(struct ufs_hba *hba,
358                                 enum ufs_event_type evt, void *data);
359 };
360
361 /* clock gating state  */
362 enum clk_gating_state {
363         CLKS_OFF,
364         CLKS_ON,
365         REQ_CLKS_OFF,
366         REQ_CLKS_ON,
367 };
368
369 /**
370  * struct ufs_clk_gating - UFS clock gating related info
371  * @gate_work: worker to turn off clocks after some delay as specified in
372  * delay_ms
373  * @ungate_work: worker to turn on clocks that will be used in case of
374  * interrupt context
375  * @state: the current clocks state
376  * @delay_ms: gating delay in ms
377  * @is_suspended: clk gating is suspended when set to 1 which can be used
378  * during suspend/resume
379  * @delay_attr: sysfs attribute to control delay_attr
380  * @enable_attr: sysfs attribute to enable/disable clock gating
381  * @is_enabled: Indicates the current status of clock gating
382  * @is_initialized: Indicates whether clock gating is initialized or not
383  * @active_reqs: number of requests that are pending and should be waited for
384  * completion before gating clocks.
385  */
386 struct ufs_clk_gating {
387         struct delayed_work gate_work;
388         struct work_struct ungate_work;
389         enum clk_gating_state state;
390         unsigned long delay_ms;
391         bool is_suspended;
392         struct device_attribute delay_attr;
393         struct device_attribute enable_attr;
394         bool is_enabled;
395         bool is_initialized;
396         int active_reqs;
397         struct workqueue_struct *clk_gating_workq;
398 };
399
400 struct ufs_saved_pwr_info {
401         struct ufs_pa_layer_attr info;
402         bool is_valid;
403 };
404
405 /**
406  * struct ufs_clk_scaling - UFS clock scaling related data
407  * @active_reqs: number of requests that are pending. If this is zero when
408  * devfreq ->target() function is called then schedule "suspend_work" to
409  * suspend devfreq.
410  * @tot_busy_t: Total busy time in current polling window
411  * @window_start_t: Start time (in jiffies) of the current polling window
412  * @busy_start_t: Start time of current busy period
413  * @enable_attr: sysfs attribute to enable/disable clock scaling
414  * @saved_pwr_info: UFS power mode may also be changed during scaling and this
415  * one keeps track of previous power mode.
416  * @workq: workqueue to schedule devfreq suspend/resume work
417  * @suspend_work: worker to suspend devfreq
418  * @resume_work: worker to resume devfreq
419  * @min_gear: lowest HS gear to scale down to
420  * @is_enabled: tracks if scaling is currently enabled or not, controlled by
421                 clkscale_enable sysfs node
422  * @is_allowed: tracks if scaling is currently allowed or not, used to block
423                 clock scaling which is not invoked from devfreq governor
424  * @is_initialized: Indicates whether clock scaling is initialized or not
425  * @is_busy_started: tracks if busy period has started or not
426  * @is_suspended: tracks if devfreq is suspended or not
427  */
428 struct ufs_clk_scaling {
429         int active_reqs;
430         unsigned long tot_busy_t;
431         ktime_t window_start_t;
432         ktime_t busy_start_t;
433         struct device_attribute enable_attr;
434         struct ufs_saved_pwr_info saved_pwr_info;
435         struct workqueue_struct *workq;
436         struct work_struct suspend_work;
437         struct work_struct resume_work;
438         u32 min_gear;
439         bool is_enabled;
440         bool is_allowed;
441         bool is_initialized;
442         bool is_busy_started;
443         bool is_suspended;
444 };
445
446 #define UFS_EVENT_HIST_LENGTH 8
447 /**
448  * struct ufs_event_hist - keeps history of errors
449  * @pos: index to indicate cyclic buffer position
450  * @reg: cyclic buffer for registers value
451  * @tstamp: cyclic buffer for time stamp
452  * @cnt: error counter
453  */
454 struct ufs_event_hist {
455         int pos;
456         u32 val[UFS_EVENT_HIST_LENGTH];
457         ktime_t tstamp[UFS_EVENT_HIST_LENGTH];
458         unsigned long long cnt;
459 };
460
461 /**
462  * struct ufs_stats - keeps usage/err statistics
463  * @last_intr_status: record the last interrupt status.
464  * @last_intr_ts: record the last interrupt timestamp.
465  * @hibern8_exit_cnt: Counter to keep track of number of exits,
466  *              reset this after link-startup.
467  * @last_hibern8_exit_tstamp: Set time after the hibern8 exit.
468  *              Clear after the first successful command completion.
469  */
470 struct ufs_stats {
471         u32 last_intr_status;
472         ktime_t last_intr_ts;
473
474         u32 hibern8_exit_cnt;
475         ktime_t last_hibern8_exit_tstamp;
476         struct ufs_event_hist event[UFS_EVT_CNT];
477 };
478
479 /**
480  * enum ufshcd_state - UFS host controller state
481  * @UFSHCD_STATE_RESET: Link is not operational. Postpone SCSI command
482  *      processing.
483  * @UFSHCD_STATE_OPERATIONAL: The host controller is operational and can process
484  *      SCSI commands.
485  * @UFSHCD_STATE_EH_SCHEDULED_NON_FATAL: The error handler has been scheduled.
486  *      SCSI commands may be submitted to the controller.
487  * @UFSHCD_STATE_EH_SCHEDULED_FATAL: The error handler has been scheduled. Fail
488  *      newly submitted SCSI commands with error code DID_BAD_TARGET.
489  * @UFSHCD_STATE_ERROR: An unrecoverable error occurred, e.g. link recovery
490  *      failed. Fail all SCSI commands with error code DID_ERROR.
491  */
492 enum ufshcd_state {
493         UFSHCD_STATE_RESET,
494         UFSHCD_STATE_OPERATIONAL,
495         UFSHCD_STATE_EH_SCHEDULED_NON_FATAL,
496         UFSHCD_STATE_EH_SCHEDULED_FATAL,
497         UFSHCD_STATE_ERROR,
498 };
499
500 enum ufshcd_quirks {
501         /* Interrupt aggregation support is broken */
502         UFSHCD_QUIRK_BROKEN_INTR_AGGR                   = 1 << 0,
503
504         /*
505          * delay before each dme command is required as the unipro
506          * layer has shown instabilities
507          */
508         UFSHCD_QUIRK_DELAY_BEFORE_DME_CMDS              = 1 << 1,
509
510         /*
511          * If UFS host controller is having issue in processing LCC (Line
512          * Control Command) coming from device then enable this quirk.
513          * When this quirk is enabled, host controller driver should disable
514          * the LCC transmission on UFS device (by clearing TX_LCC_ENABLE
515          * attribute of device to 0).
516          */
517         UFSHCD_QUIRK_BROKEN_LCC                         = 1 << 2,
518
519         /*
520          * The attribute PA_RXHSUNTERMCAP specifies whether or not the
521          * inbound Link supports unterminated line in HS mode. Setting this
522          * attribute to 1 fixes moving to HS gear.
523          */
524         UFSHCD_QUIRK_BROKEN_PA_RXHSUNTERMCAP            = 1 << 3,
525
526         /*
527          * This quirk needs to be enabled if the host controller only allows
528          * accessing the peer dme attributes in AUTO mode (FAST AUTO or
529          * SLOW AUTO).
530          */
531         UFSHCD_QUIRK_DME_PEER_ACCESS_AUTO_MODE          = 1 << 4,
532
533         /*
534          * This quirk needs to be enabled if the host controller doesn't
535          * advertise the correct version in UFS_VER register. If this quirk
536          * is enabled, standard UFS host driver will call the vendor specific
537          * ops (get_ufs_hci_version) to get the correct version.
538          */
539         UFSHCD_QUIRK_BROKEN_UFS_HCI_VERSION             = 1 << 5,
540
541         /*
542          * Clear handling for transfer/task request list is just opposite.
543          */
544         UFSHCI_QUIRK_BROKEN_REQ_LIST_CLR                = 1 << 6,
545
546         /*
547          * This quirk needs to be enabled if host controller doesn't allow
548          * that the interrupt aggregation timer and counter are reset by s/w.
549          */
550         UFSHCI_QUIRK_SKIP_RESET_INTR_AGGR               = 1 << 7,
551
552         /*
553          * This quirks needs to be enabled if host controller cannot be
554          * enabled via HCE register.
555          */
556         UFSHCI_QUIRK_BROKEN_HCE                         = 1 << 8,
557
558         /*
559          * This quirk needs to be enabled if the host controller regards
560          * resolution of the values of PRDTO and PRDTL in UTRD as byte.
561          */
562         UFSHCD_QUIRK_PRDT_BYTE_GRAN                     = 1 << 9,
563
564         /*
565          * This quirk needs to be enabled if the host controller reports
566          * OCS FATAL ERROR with device error through sense data
567          */
568         UFSHCD_QUIRK_BROKEN_OCS_FATAL_ERROR             = 1 << 10,
569
570         /*
571          * This quirk needs to be enabled if the host controller has
572          * auto-hibernate capability but it doesn't work.
573          */
574         UFSHCD_QUIRK_BROKEN_AUTO_HIBERN8                = 1 << 11,
575
576         /*
577          * This quirk needs to disable manual flush for write booster
578          */
579         UFSHCI_QUIRK_SKIP_MANUAL_WB_FLUSH_CTRL          = 1 << 12,
580
581         /*
582          * This quirk needs to disable unipro timeout values
583          * before power mode change
584          */
585         UFSHCD_QUIRK_SKIP_DEF_UNIPRO_TIMEOUT_SETTING = 1 << 13,
586
587         /*
588          * This quirk allows only sg entries aligned with page size.
589          */
590         UFSHCD_QUIRK_ALIGN_SG_WITH_PAGE_SIZE            = 1 << 14,
591 };
592
593 enum ufshcd_caps {
594         /* Allow dynamic clk gating */
595         UFSHCD_CAP_CLK_GATING                           = 1 << 0,
596
597         /* Allow hiberb8 with clk gating */
598         UFSHCD_CAP_HIBERN8_WITH_CLK_GATING              = 1 << 1,
599
600         /* Allow dynamic clk scaling */
601         UFSHCD_CAP_CLK_SCALING                          = 1 << 2,
602
603         /* Allow auto bkops to enabled during runtime suspend */
604         UFSHCD_CAP_AUTO_BKOPS_SUSPEND                   = 1 << 3,
605
606         /*
607          * This capability allows host controller driver to use the UFS HCI's
608          * interrupt aggregation capability.
609          * CAUTION: Enabling this might reduce overall UFS throughput.
610          */
611         UFSHCD_CAP_INTR_AGGR                            = 1 << 4,
612
613         /*
614          * This capability allows the device auto-bkops to be always enabled
615          * except during suspend (both runtime and suspend).
616          * Enabling this capability means that device will always be allowed
617          * to do background operation when it's active but it might degrade
618          * the performance of ongoing read/write operations.
619          */
620         UFSHCD_CAP_KEEP_AUTO_BKOPS_ENABLED_EXCEPT_SUSPEND = 1 << 5,
621
622         /*
623          * This capability allows host controller driver to automatically
624          * enable runtime power management by itself instead of waiting
625          * for userspace to control the power management.
626          */
627         UFSHCD_CAP_RPM_AUTOSUSPEND                      = 1 << 6,
628
629         /*
630          * This capability allows the host controller driver to turn-on
631          * WriteBooster, if the underlying device supports it and is
632          * provisioned to be used. This would increase the write performance.
633          */
634         UFSHCD_CAP_WB_EN                                = 1 << 7,
635
636         /*
637          * This capability allows the host controller driver to use the
638          * inline crypto engine, if it is present
639          */
640         UFSHCD_CAP_CRYPTO                               = 1 << 8,
641
642         /*
643          * This capability allows the controller regulators to be put into
644          * lpm mode aggressively during clock gating.
645          * This would increase power savings.
646          */
647         UFSHCD_CAP_AGGR_POWER_COLLAPSE                  = 1 << 9,
648
649         /*
650          * This capability allows the host controller driver to use DeepSleep,
651          * if it is supported by the UFS device. The host controller driver must
652          * support device hardware reset via the hba->device_reset() callback,
653          * in order to exit DeepSleep state.
654          */
655         UFSHCD_CAP_DEEPSLEEP                            = 1 << 10,
656 };
657
658 struct ufs_hba_variant_params {
659         struct devfreq_dev_profile devfreq_profile;
660         struct devfreq_simple_ondemand_data ondemand_data;
661         u16 hba_enable_delay_us;
662         u32 wb_flush_threshold;
663 };
664
665 #ifdef CONFIG_SCSI_UFS_HPB
666 /**
667  * struct ufshpb_dev_info - UFSHPB device related info
668  * @num_lu: the number of user logical unit to check whether all lu finished
669  *          initialization
670  * @rgn_size: device reported HPB region size
671  * @srgn_size: device reported HPB sub-region size
672  * @slave_conf_cnt: counter to check all lu finished initialization
673  * @hpb_disabled: flag to check if HPB is disabled
674  * @max_hpb_single_cmd: device reported bMAX_DATA_SIZE_FOR_SINGLE_CMD value
675  * @is_legacy: flag to check HPB 1.0
676  * @control_mode: either host or device
677  */
678 struct ufshpb_dev_info {
679         int num_lu;
680         int rgn_size;
681         int srgn_size;
682         atomic_t slave_conf_cnt;
683         bool hpb_disabled;
684         u8 max_hpb_single_cmd;
685         bool is_legacy;
686         u8 control_mode;
687 };
688 #endif
689
690 struct ufs_hba_monitor {
691         unsigned long chunk_size;
692
693         unsigned long nr_sec_rw[2];
694         ktime_t total_busy[2];
695
696         unsigned long nr_req[2];
697         /* latencies*/
698         ktime_t lat_sum[2];
699         ktime_t lat_max[2];
700         ktime_t lat_min[2];
701
702         u32 nr_queued[2];
703         ktime_t busy_start_ts[2];
704
705         ktime_t enabled_ts;
706         bool enabled;
707 };
708
709 /**
710  * struct ufs_hba - per adapter private structure
711  * @mmio_base: UFSHCI base register address
712  * @ucdl_base_addr: UFS Command Descriptor base address
713  * @utrdl_base_addr: UTP Transfer Request Descriptor base address
714  * @utmrdl_base_addr: UTP Task Management Descriptor base address
715  * @ucdl_dma_addr: UFS Command Descriptor DMA address
716  * @utrdl_dma_addr: UTRDL DMA address
717  * @utmrdl_dma_addr: UTMRDL DMA address
718  * @host: Scsi_Host instance of the driver
719  * @dev: device handle
720  * @lrb: local reference block
721  * @cmd_queue: Used to allocate command tags from hba->host->tag_set.
722  * @outstanding_tasks: Bits representing outstanding task requests
723  * @outstanding_lock: Protects @outstanding_reqs.
724  * @outstanding_reqs: Bits representing outstanding transfer requests
725  * @capabilities: UFS Controller Capabilities
726  * @nutrs: Transfer Request Queue depth supported by controller
727  * @nutmrs: Task Management Queue depth supported by controller
728  * @ufs_version: UFS Version to which controller complies
729  * @vops: pointer to variant specific operations
730  * @priv: pointer to variant specific private data
731  * @irq: Irq number of the controller
732  * @active_uic_cmd: handle of active UIC command
733  * @uic_cmd_mutex: mutex for UIC command
734  * @tmf_tag_set: TMF tag set.
735  * @tmf_queue: Used to allocate TMF tags.
736  * @pwr_done: completion for power mode change
737  * @ufshcd_state: UFSHCD state
738  * @eh_flags: Error handling flags
739  * @intr_mask: Interrupt Mask Bits
740  * @ee_ctrl_mask: Exception event control mask
741  * @is_powered: flag to check if HBA is powered
742  * @shutting_down: flag to check if shutdown has been invoked
743  * @host_sem: semaphore used to serialize concurrent contexts
744  * @eeh_work: Worker to handle exception events
745  * @errors: HBA errors
746  * @uic_error: UFS interconnect layer error status
747  * @saved_err: sticky error mask
748  * @saved_uic_err: sticky UIC error mask
749  * @force_reset: flag to force eh_work perform a full reset
750  * @force_pmc: flag to force a power mode change
751  * @silence_err_logs: flag to silence error logs
752  * @dev_cmd: ufs device management command information
753  * @last_dme_cmd_tstamp: time stamp of the last completed DME command
754  * @auto_bkops_enabled: to track whether bkops is enabled in device
755  * @vreg_info: UFS device voltage regulator information
756  * @clk_list_head: UFS host controller clocks list node head
757  * @pwr_info: holds current power mode
758  * @max_pwr_info: keeps the device max valid pwm
759  * @desc_size: descriptor sizes reported by device
760  * @urgent_bkops_lvl: keeps track of urgent bkops level for device
761  * @is_urgent_bkops_lvl_checked: keeps track if the urgent bkops level for
762  *  device is known or not.
763  * @scsi_block_reqs_cnt: reference counting for scsi block requests
764  * @crypto_capabilities: Content of crypto capabilities register (0x100)
765  * @crypto_cap_array: Array of crypto capabilities
766  * @crypto_cfg_register: Start of the crypto cfg array
767  * @ksm: the keyslot manager tied to this hba
768  */
769 struct ufs_hba {
770         void __iomem *mmio_base;
771
772         /* Virtual memory reference */
773         struct utp_transfer_cmd_desc *ucdl_base_addr;
774         struct utp_transfer_req_desc *utrdl_base_addr;
775         struct utp_task_req_desc *utmrdl_base_addr;
776
777         /* DMA memory reference */
778         dma_addr_t ucdl_dma_addr;
779         dma_addr_t utrdl_dma_addr;
780         dma_addr_t utmrdl_dma_addr;
781
782         struct Scsi_Host *host;
783         struct device *dev;
784         struct request_queue *cmd_queue;
785         /*
786          * This field is to keep a reference to "scsi_device" corresponding to
787          * "UFS device" W-LU.
788          */
789         struct scsi_device *sdev_ufs_device;
790         struct scsi_device *sdev_rpmb;
791
792         enum ufs_dev_pwr_mode curr_dev_pwr_mode;
793         enum uic_link_state uic_link_state;
794         /* Desired UFS power management level during runtime PM */
795         enum ufs_pm_level rpm_lvl;
796         /* Desired UFS power management level during system PM */
797         enum ufs_pm_level spm_lvl;
798         struct device_attribute rpm_lvl_attr;
799         struct device_attribute spm_lvl_attr;
800         int pm_op_in_progress;
801
802         /* Auto-Hibernate Idle Timer register value */
803         u32 ahit;
804
805         struct ufshcd_lrb *lrb;
806
807         unsigned long outstanding_tasks;
808         spinlock_t outstanding_lock;
809         unsigned long outstanding_reqs;
810
811         u32 capabilities;
812         int nutrs;
813         int nutmrs;
814         u32 ufs_version;
815         const struct ufs_hba_variant_ops *vops;
816         struct ufs_hba_variant_params *vps;
817         void *priv;
818         unsigned int irq;
819         bool is_irq_enabled;
820         enum ufs_ref_clk_freq dev_ref_clk_freq;
821
822         unsigned int quirks;    /* Deviations from standard UFSHCI spec. */
823
824         /* Device deviations from standard UFS device spec. */
825         unsigned int dev_quirks;
826
827         struct blk_mq_tag_set tmf_tag_set;
828         struct request_queue *tmf_queue;
829
830         struct uic_command *active_uic_cmd;
831         struct mutex uic_cmd_mutex;
832         struct completion *uic_async_done;
833
834         enum ufshcd_state ufshcd_state;
835         u32 eh_flags;
836         u32 intr_mask;
837         u16 ee_ctrl_mask; /* Exception event mask */
838         u16 ee_drv_mask;  /* Exception event mask for driver */
839         u16 ee_usr_mask;  /* Exception event mask for user (via debugfs) */
840         struct mutex ee_ctrl_mutex;
841         bool is_powered;
842         bool shutting_down;
843         struct semaphore host_sem;
844
845         /* Work Queues */
846         struct work_struct eeh_work;
847
848         /* HBA Errors */
849         u32 errors;
850         u32 uic_error;
851         u32 saved_err;
852         u32 saved_uic_err;
853         struct ufs_stats ufs_stats;
854         bool force_reset;
855         bool force_pmc;
856         bool silence_err_logs;
857
858         /* Device management request data */
859         struct ufs_dev_cmd dev_cmd;
860         ktime_t last_dme_cmd_tstamp;
861
862         /* Keeps information of the UFS device connected to this host */
863         struct ufs_dev_info dev_info;
864         bool auto_bkops_enabled;
865         struct ufs_vreg_info vreg_info;
866         struct list_head clk_list_head;
867
868         bool wlun_dev_clr_ua;
869         bool wlun_rpmb_clr_ua;
870
871         /* Number of requests aborts */
872         int req_abort_count;
873
874         /* Number of lanes available (1 or 2) for Rx/Tx */
875         u32 lanes_per_direction;
876         struct ufs_pa_layer_attr pwr_info;
877         struct ufs_pwr_mode_info max_pwr_info;
878
879         struct ufs_clk_gating clk_gating;
880         /* Control to enable/disable host capabilities */
881         u32 caps;
882
883         struct devfreq *devfreq;
884         struct ufs_clk_scaling clk_scaling;
885         bool is_sys_suspended;
886
887         enum bkops_status urgent_bkops_lvl;
888         bool is_urgent_bkops_lvl_checked;
889
890         struct rw_semaphore clk_scaling_lock;
891         unsigned char desc_size[QUERY_DESC_IDN_MAX];
892         atomic_t scsi_block_reqs_cnt;
893
894         struct device           bsg_dev;
895         struct request_queue    *bsg_queue;
896         struct delayed_work rpm_dev_flush_recheck_work;
897
898 #ifdef CONFIG_SCSI_UFS_HPB
899         struct ufshpb_dev_info ufshpb_dev;
900 #endif
901
902         struct ufs_hba_monitor  monitor;
903
904 #ifdef CONFIG_SCSI_UFS_CRYPTO
905         union ufs_crypto_capabilities crypto_capabilities;
906         union ufs_crypto_cap_entry *crypto_cap_array;
907         u32 crypto_cfg_register;
908         struct blk_keyslot_manager ksm;
909 #endif
910 #ifdef CONFIG_DEBUG_FS
911         struct dentry *debugfs_root;
912         struct delayed_work debugfs_ee_work;
913         u32 debugfs_ee_rate_limit_ms;
914 #endif
915         u32 luns_avail;
916         bool complete_put;
917         bool rpmb_complete_put;
918 };
919
920 /* Returns true if clocks can be gated. Otherwise false */
921 static inline bool ufshcd_is_clkgating_allowed(struct ufs_hba *hba)
922 {
923         return hba->caps & UFSHCD_CAP_CLK_GATING;
924 }
925 static inline bool ufshcd_can_hibern8_during_gating(struct ufs_hba *hba)
926 {
927         return hba->caps & UFSHCD_CAP_HIBERN8_WITH_CLK_GATING;
928 }
929 static inline int ufshcd_is_clkscaling_supported(struct ufs_hba *hba)
930 {
931         return hba->caps & UFSHCD_CAP_CLK_SCALING;
932 }
933 static inline bool ufshcd_can_autobkops_during_suspend(struct ufs_hba *hba)
934 {
935         return hba->caps & UFSHCD_CAP_AUTO_BKOPS_SUSPEND;
936 }
937 static inline bool ufshcd_is_rpm_autosuspend_allowed(struct ufs_hba *hba)
938 {
939         return hba->caps & UFSHCD_CAP_RPM_AUTOSUSPEND;
940 }
941
942 static inline bool ufshcd_is_intr_aggr_allowed(struct ufs_hba *hba)
943 {
944         return (hba->caps & UFSHCD_CAP_INTR_AGGR) &&
945                 !(hba->quirks & UFSHCD_QUIRK_BROKEN_INTR_AGGR);
946 }
947
948 static inline bool ufshcd_can_aggressive_pc(struct ufs_hba *hba)
949 {
950         return !!(ufshcd_is_link_hibern8(hba) &&
951                   (hba->caps & UFSHCD_CAP_AGGR_POWER_COLLAPSE));
952 }
953
954 static inline bool ufshcd_is_auto_hibern8_supported(struct ufs_hba *hba)
955 {
956         return (hba->capabilities & MASK_AUTO_HIBERN8_SUPPORT) &&
957                 !(hba->quirks & UFSHCD_QUIRK_BROKEN_AUTO_HIBERN8);
958 }
959
960 static inline bool ufshcd_is_auto_hibern8_enabled(struct ufs_hba *hba)
961 {
962         return FIELD_GET(UFSHCI_AHIBERN8_TIMER_MASK, hba->ahit) ? true : false;
963 }
964
965 static inline bool ufshcd_is_wb_allowed(struct ufs_hba *hba)
966 {
967         return hba->caps & UFSHCD_CAP_WB_EN;
968 }
969
970 static inline bool ufshcd_is_user_access_allowed(struct ufs_hba *hba)
971 {
972         return !hba->shutting_down;
973 }
974
975 #define ufshcd_writel(hba, val, reg)    \
976         writel((val), (hba)->mmio_base + (reg))
977 #define ufshcd_readl(hba, reg)  \
978         readl((hba)->mmio_base + (reg))
979
980 /**
981  * ufshcd_rmwl - read modify write into a register
982  * @hba - per adapter instance
983  * @mask - mask to apply on read value
984  * @val - actual value to write
985  * @reg - register address
986  */
987 static inline void ufshcd_rmwl(struct ufs_hba *hba, u32 mask, u32 val, u32 reg)
988 {
989         u32 tmp;
990
991         tmp = ufshcd_readl(hba, reg);
992         tmp &= ~mask;
993         tmp |= (val & mask);
994         ufshcd_writel(hba, tmp, reg);
995 }
996
997 int ufshcd_alloc_host(struct device *, struct ufs_hba **);
998 void ufshcd_dealloc_host(struct ufs_hba *);
999 int ufshcd_hba_enable(struct ufs_hba *hba);
1000 int ufshcd_init(struct ufs_hba *, void __iomem *, unsigned int);
1001 int ufshcd_link_recovery(struct ufs_hba *hba);
1002 int ufshcd_make_hba_operational(struct ufs_hba *hba);
1003 void ufshcd_remove(struct ufs_hba *);
1004 int ufshcd_uic_hibern8_exit(struct ufs_hba *hba);
1005 void ufshcd_delay_us(unsigned long us, unsigned long tolerance);
1006 int ufshcd_wait_for_register(struct ufs_hba *hba, u32 reg, u32 mask,
1007                                 u32 val, unsigned long interval_us,
1008                                 unsigned long timeout_ms);
1009 void ufshcd_parse_dev_ref_clk_freq(struct ufs_hba *hba, struct clk *refclk);
1010 void ufshcd_update_evt_hist(struct ufs_hba *hba, u32 id, u32 val);
1011 void ufshcd_hba_stop(struct ufs_hba *hba);
1012
1013 static inline void check_upiu_size(void)
1014 {
1015         BUILD_BUG_ON(ALIGNED_UPIU_SIZE <
1016                 GENERAL_UPIU_REQUEST_SIZE + QUERY_DESC_MAX_SIZE);
1017 }
1018
1019 /**
1020  * ufshcd_set_variant - set variant specific data to the hba
1021  * @hba - per adapter instance
1022  * @variant - pointer to variant specific data
1023  */
1024 static inline void ufshcd_set_variant(struct ufs_hba *hba, void *variant)
1025 {
1026         BUG_ON(!hba);
1027         hba->priv = variant;
1028 }
1029
1030 /**
1031  * ufshcd_get_variant - get variant specific data from the hba
1032  * @hba - per adapter instance
1033  */
1034 static inline void *ufshcd_get_variant(struct ufs_hba *hba)
1035 {
1036         BUG_ON(!hba);
1037         return hba->priv;
1038 }
1039 static inline bool ufshcd_keep_autobkops_enabled_except_suspend(
1040                                                         struct ufs_hba *hba)
1041 {
1042         return hba->caps & UFSHCD_CAP_KEEP_AUTO_BKOPS_ENABLED_EXCEPT_SUSPEND;
1043 }
1044
1045 static inline u8 ufshcd_wb_get_query_index(struct ufs_hba *hba)
1046 {
1047         if (hba->dev_info.wb_buffer_type == WB_BUF_MODE_LU_DEDICATED)
1048                 return hba->dev_info.wb_dedicated_lu;
1049         return 0;
1050 }
1051
1052 #ifdef CONFIG_PM
1053 extern int ufshcd_runtime_suspend(struct device *dev);
1054 extern int ufshcd_runtime_resume(struct device *dev);
1055 #endif
1056 #ifdef CONFIG_PM_SLEEP
1057 extern int ufshcd_system_suspend(struct device *dev);
1058 extern int ufshcd_system_resume(struct device *dev);
1059 #endif
1060 extern int ufshcd_shutdown(struct ufs_hba *hba);
1061 extern int ufshcd_dme_configure_adapt(struct ufs_hba *hba,
1062                                       int agreed_gear,
1063                                       int adapt_val);
1064 extern int ufshcd_dme_set_attr(struct ufs_hba *hba, u32 attr_sel,
1065                                u8 attr_set, u32 mib_val, u8 peer);
1066 extern int ufshcd_dme_get_attr(struct ufs_hba *hba, u32 attr_sel,
1067                                u32 *mib_val, u8 peer);
1068 extern int ufshcd_config_pwr_mode(struct ufs_hba *hba,
1069                         struct ufs_pa_layer_attr *desired_pwr_mode);
1070
1071 /* UIC command interfaces for DME primitives */
1072 #define DME_LOCAL       0
1073 #define DME_PEER        1
1074 #define ATTR_SET_NOR    0       /* NORMAL */
1075 #define ATTR_SET_ST     1       /* STATIC */
1076
1077 static inline int ufshcd_dme_set(struct ufs_hba *hba, u32 attr_sel,
1078                                  u32 mib_val)
1079 {
1080         return ufshcd_dme_set_attr(hba, attr_sel, ATTR_SET_NOR,
1081                                    mib_val, DME_LOCAL);
1082 }
1083
1084 static inline int ufshcd_dme_st_set(struct ufs_hba *hba, u32 attr_sel,
1085                                     u32 mib_val)
1086 {
1087         return ufshcd_dme_set_attr(hba, attr_sel, ATTR_SET_ST,
1088                                    mib_val, DME_LOCAL);
1089 }
1090
1091 static inline int ufshcd_dme_peer_set(struct ufs_hba *hba, u32 attr_sel,
1092                                       u32 mib_val)
1093 {
1094         return ufshcd_dme_set_attr(hba, attr_sel, ATTR_SET_NOR,
1095                                    mib_val, DME_PEER);
1096 }
1097
1098 static inline int ufshcd_dme_peer_st_set(struct ufs_hba *hba, u32 attr_sel,
1099                                          u32 mib_val)
1100 {
1101         return ufshcd_dme_set_attr(hba, attr_sel, ATTR_SET_ST,
1102                                    mib_val, DME_PEER);
1103 }
1104
1105 static inline int ufshcd_dme_get(struct ufs_hba *hba,
1106                                  u32 attr_sel, u32 *mib_val)
1107 {
1108         return ufshcd_dme_get_attr(hba, attr_sel, mib_val, DME_LOCAL);
1109 }
1110
1111 static inline int ufshcd_dme_peer_get(struct ufs_hba *hba,
1112                                       u32 attr_sel, u32 *mib_val)
1113 {
1114         return ufshcd_dme_get_attr(hba, attr_sel, mib_val, DME_PEER);
1115 }
1116
1117 static inline bool ufshcd_is_hs_mode(struct ufs_pa_layer_attr *pwr_info)
1118 {
1119         return (pwr_info->pwr_rx == FAST_MODE ||
1120                 pwr_info->pwr_rx == FASTAUTO_MODE) &&
1121                 (pwr_info->pwr_tx == FAST_MODE ||
1122                 pwr_info->pwr_tx == FASTAUTO_MODE);
1123 }
1124
1125 static inline int ufshcd_disable_host_tx_lcc(struct ufs_hba *hba)
1126 {
1127         return ufshcd_dme_set(hba, UIC_ARG_MIB(PA_LOCAL_TX_LCC_ENABLE), 0);
1128 }
1129
1130 /* Expose Query-Request API */
1131 int ufshcd_query_descriptor_retry(struct ufs_hba *hba,
1132                                   enum query_opcode opcode,
1133                                   enum desc_idn idn, u8 index,
1134                                   u8 selector,
1135                                   u8 *desc_buf, int *buf_len);
1136 int ufshcd_read_desc_param(struct ufs_hba *hba,
1137                            enum desc_idn desc_id,
1138                            int desc_index,
1139                            u8 param_offset,
1140                            u8 *param_read_buf,
1141                            u8 param_size);
1142 int ufshcd_query_attr_retry(struct ufs_hba *hba, enum query_opcode opcode,
1143                             enum attr_idn idn, u8 index, u8 selector,
1144                             u32 *attr_val);
1145 int ufshcd_query_attr(struct ufs_hba *hba, enum query_opcode opcode,
1146                       enum attr_idn idn, u8 index, u8 selector, u32 *attr_val);
1147 int ufshcd_query_flag(struct ufs_hba *hba, enum query_opcode opcode,
1148         enum flag_idn idn, u8 index, bool *flag_res);
1149
1150 void ufshcd_auto_hibern8_enable(struct ufs_hba *hba);
1151 void ufshcd_auto_hibern8_update(struct ufs_hba *hba, u32 ahit);
1152 void ufshcd_fixup_dev_quirks(struct ufs_hba *hba, struct ufs_dev_fix *fixups);
1153 #define SD_ASCII_STD true
1154 #define SD_RAW false
1155 int ufshcd_read_string_desc(struct ufs_hba *hba, u8 desc_index,
1156                             u8 **buf, bool ascii);
1157
1158 int ufshcd_hold(struct ufs_hba *hba, bool async);
1159 void ufshcd_release(struct ufs_hba *hba);
1160
1161 void ufshcd_map_desc_id_to_length(struct ufs_hba *hba, enum desc_idn desc_id,
1162                                   int *desc_length);
1163
1164 u32 ufshcd_get_local_unipro_ver(struct ufs_hba *hba);
1165
1166 int ufshcd_send_uic_cmd(struct ufs_hba *hba, struct uic_command *uic_cmd);
1167
1168 int ufshcd_exec_raw_upiu_cmd(struct ufs_hba *hba,
1169                              struct utp_upiu_req *req_upiu,
1170                              struct utp_upiu_req *rsp_upiu,
1171                              int msgcode,
1172                              u8 *desc_buff, int *buff_len,
1173                              enum query_opcode desc_op);
1174
1175 int ufshcd_wb_toggle(struct ufs_hba *hba, bool enable);
1176 int ufshcd_suspend_prepare(struct device *dev);
1177 void ufshcd_resume_complete(struct device *dev);
1178
1179 /* Wrapper functions for safely calling variant operations */
1180 static inline const char *ufshcd_get_var_name(struct ufs_hba *hba)
1181 {
1182         if (hba->vops)
1183                 return hba->vops->name;
1184         return "";
1185 }
1186
1187 static inline int ufshcd_vops_init(struct ufs_hba *hba)
1188 {
1189         if (hba->vops && hba->vops->init)
1190                 return hba->vops->init(hba);
1191
1192         return 0;
1193 }
1194
1195 static inline void ufshcd_vops_exit(struct ufs_hba *hba)
1196 {
1197         if (hba->vops && hba->vops->exit)
1198                 return hba->vops->exit(hba);
1199 }
1200
1201 static inline u32 ufshcd_vops_get_ufs_hci_version(struct ufs_hba *hba)
1202 {
1203         if (hba->vops && hba->vops->get_ufs_hci_version)
1204                 return hba->vops->get_ufs_hci_version(hba);
1205
1206         return ufshcd_readl(hba, REG_UFS_VERSION);
1207 }
1208
1209 static inline int ufshcd_vops_clk_scale_notify(struct ufs_hba *hba,
1210                         bool up, enum ufs_notify_change_status status)
1211 {
1212         if (hba->vops && hba->vops->clk_scale_notify)
1213                 return hba->vops->clk_scale_notify(hba, up, status);
1214         return 0;
1215 }
1216
1217 static inline void ufshcd_vops_event_notify(struct ufs_hba *hba,
1218                                             enum ufs_event_type evt,
1219                                             void *data)
1220 {
1221         if (hba->vops && hba->vops->event_notify)
1222                 hba->vops->event_notify(hba, evt, data);
1223 }
1224
1225 static inline int ufshcd_vops_setup_clocks(struct ufs_hba *hba, bool on,
1226                                         enum ufs_notify_change_status status)
1227 {
1228         if (hba->vops && hba->vops->setup_clocks)
1229                 return hba->vops->setup_clocks(hba, on, status);
1230         return 0;
1231 }
1232
1233 static inline int ufshcd_vops_hce_enable_notify(struct ufs_hba *hba,
1234                                                 bool status)
1235 {
1236         if (hba->vops && hba->vops->hce_enable_notify)
1237                 return hba->vops->hce_enable_notify(hba, status);
1238
1239         return 0;
1240 }
1241 static inline int ufshcd_vops_link_startup_notify(struct ufs_hba *hba,
1242                                                 bool status)
1243 {
1244         if (hba->vops && hba->vops->link_startup_notify)
1245                 return hba->vops->link_startup_notify(hba, status);
1246
1247         return 0;
1248 }
1249
1250 static inline int ufshcd_vops_phy_initialization(struct ufs_hba *hba)
1251 {
1252         if (hba->vops && hba->vops->phy_initialization)
1253                 return hba->vops->phy_initialization(hba);
1254
1255         return 0;
1256 }
1257
1258 static inline int ufshcd_vops_pwr_change_notify(struct ufs_hba *hba,
1259                                   enum ufs_notify_change_status status,
1260                                   struct ufs_pa_layer_attr *dev_max_params,
1261                                   struct ufs_pa_layer_attr *dev_req_params)
1262 {
1263         if (hba->vops && hba->vops->pwr_change_notify)
1264                 return hba->vops->pwr_change_notify(hba, status,
1265                                         dev_max_params, dev_req_params);
1266
1267         return -ENOTSUPP;
1268 }
1269
1270 static inline void ufshcd_vops_setup_task_mgmt(struct ufs_hba *hba,
1271                                         int tag, u8 tm_function)
1272 {
1273         if (hba->vops && hba->vops->setup_task_mgmt)
1274                 return hba->vops->setup_task_mgmt(hba, tag, tm_function);
1275 }
1276
1277 static inline void ufshcd_vops_hibern8_notify(struct ufs_hba *hba,
1278                                         enum uic_cmd_dme cmd,
1279                                         enum ufs_notify_change_status status)
1280 {
1281         if (hba->vops && hba->vops->hibern8_notify)
1282                 return hba->vops->hibern8_notify(hba, cmd, status);
1283 }
1284
1285 static inline int ufshcd_vops_apply_dev_quirks(struct ufs_hba *hba)
1286 {
1287         if (hba->vops && hba->vops->apply_dev_quirks)
1288                 return hba->vops->apply_dev_quirks(hba);
1289         return 0;
1290 }
1291
1292 static inline void ufshcd_vops_fixup_dev_quirks(struct ufs_hba *hba)
1293 {
1294         if (hba->vops && hba->vops->fixup_dev_quirks)
1295                 hba->vops->fixup_dev_quirks(hba);
1296 }
1297
1298 static inline int ufshcd_vops_suspend(struct ufs_hba *hba, enum ufs_pm_op op)
1299 {
1300         if (hba->vops && hba->vops->suspend)
1301                 return hba->vops->suspend(hba, op);
1302
1303         return 0;
1304 }
1305
1306 static inline int ufshcd_vops_resume(struct ufs_hba *hba, enum ufs_pm_op op)
1307 {
1308         if (hba->vops && hba->vops->resume)
1309                 return hba->vops->resume(hba, op);
1310
1311         return 0;
1312 }
1313
1314 static inline void ufshcd_vops_dbg_register_dump(struct ufs_hba *hba)
1315 {
1316         if (hba->vops && hba->vops->dbg_register_dump)
1317                 hba->vops->dbg_register_dump(hba);
1318 }
1319
1320 static inline int ufshcd_vops_device_reset(struct ufs_hba *hba)
1321 {
1322         if (hba->vops && hba->vops->device_reset)
1323                 return hba->vops->device_reset(hba);
1324
1325         return -EOPNOTSUPP;
1326 }
1327
1328 static inline void ufshcd_vops_config_scaling_param(struct ufs_hba *hba,
1329                                                     struct devfreq_dev_profile
1330                                                     *profile, void *data)
1331 {
1332         if (hba->vops && hba->vops->config_scaling_param)
1333                 hba->vops->config_scaling_param(hba, profile, data);
1334 }
1335
1336 extern struct ufs_pm_lvl_states ufs_pm_lvl_states[];
1337
1338 /*
1339  * ufshcd_scsi_to_upiu_lun - maps scsi LUN to UPIU LUN
1340  * @scsi_lun: scsi LUN id
1341  *
1342  * Returns UPIU LUN id
1343  */
1344 static inline u8 ufshcd_scsi_to_upiu_lun(unsigned int scsi_lun)
1345 {
1346         if (scsi_is_wlun(scsi_lun))
1347                 return (scsi_lun & UFS_UPIU_MAX_UNIT_NUM_ID)
1348                         | UFS_UPIU_WLUN_ID;
1349         else
1350                 return scsi_lun & UFS_UPIU_MAX_UNIT_NUM_ID;
1351 }
1352
1353 int ufshcd_dump_regs(struct ufs_hba *hba, size_t offset, size_t len,
1354                      const char *prefix);
1355
1356 int __ufshcd_write_ee_control(struct ufs_hba *hba, u32 ee_ctrl_mask);
1357 int ufshcd_write_ee_control(struct ufs_hba *hba);
1358 int ufshcd_update_ee_control(struct ufs_hba *hba, u16 *mask, u16 *other_mask,
1359                              u16 set, u16 clr);
1360
1361 static inline int ufshcd_update_ee_drv_mask(struct ufs_hba *hba,
1362                                             u16 set, u16 clr)
1363 {
1364         return ufshcd_update_ee_control(hba, &hba->ee_drv_mask,
1365                                         &hba->ee_usr_mask, set, clr);
1366 }
1367
1368 static inline int ufshcd_update_ee_usr_mask(struct ufs_hba *hba,
1369                                             u16 set, u16 clr)
1370 {
1371         return ufshcd_update_ee_control(hba, &hba->ee_usr_mask,
1372                                         &hba->ee_drv_mask, set, clr);
1373 }
1374
1375 static inline int ufshcd_rpm_get_sync(struct ufs_hba *hba)
1376 {
1377         return pm_runtime_get_sync(&hba->sdev_ufs_device->sdev_gendev);
1378 }
1379
1380 static inline int ufshcd_rpm_put_sync(struct ufs_hba *hba)
1381 {
1382         return pm_runtime_put_sync(&hba->sdev_ufs_device->sdev_gendev);
1383 }
1384
1385 static inline int ufshcd_rpm_put(struct ufs_hba *hba)
1386 {
1387         return pm_runtime_put(&hba->sdev_ufs_device->sdev_gendev);
1388 }
1389
1390 static inline int ufshcd_rpmb_rpm_get_sync(struct ufs_hba *hba)
1391 {
1392         return pm_runtime_get_sync(&hba->sdev_rpmb->sdev_gendev);
1393 }
1394
1395 static inline int ufshcd_rpmb_rpm_put(struct ufs_hba *hba)
1396 {
1397         return pm_runtime_put(&hba->sdev_rpmb->sdev_gendev);
1398 }
1399
1400 #endif /* End of Header */