aspeed: AST2600 Pinctrl Driver
[platform/kernel/u-boot.git] / drivers / pinctrl / aspeed / pinctrl_ast2600.c
1 // SPDX-License-Identifier: GPL-2.0
2 /*
3  * Copyright (C) ASPEED Technology Inc.
4  */
5
6 #include <common.h>
7 #include <errno.h>
8 #include <asm/arch/pinctrl.h>
9 #include <asm/arch/scu_ast2600.h>
10 #include <asm/io.h>
11 #include <dm.h>
12 #include <dm/pinctrl.h>
13 #include <linux/bitops.h>
14 #include <linux/err.h>
15
16 /*
17  * This driver works with very simple configuration that has the same name
18  * for group and function. This way it is compatible with the Linux Kernel
19  * driver.
20  */
21 struct aspeed_sig_desc {
22         u32 offset;
23         u32 reg_set;
24         int clr;
25 };
26
27 struct aspeed_group_config {
28         char *group_name;
29         int ndescs;
30         struct aspeed_sig_desc *descs;
31 };
32
33 struct ast2600_pinctrl_priv {
34         struct ast2600_scu *scu;
35 };
36
37 static int ast2600_pinctrl_probe(struct udevice *dev)
38 {
39         struct ast2600_pinctrl_priv *priv = dev_get_priv(dev);
40         struct udevice *clk_dev;
41         int ret = 0;
42
43         /* find SCU base address from clock device */
44         uclass_get_device_by_driver(UCLASS_CLK, DM_DRIVER_GET(aspeed_ast2600_scu), &clk_dev);
45
46         if (ret)
47                 return ret;
48
49         priv->scu = dev_read_addr_ptr(clk_dev);
50         if (IS_ERR(priv->scu))
51                 return PTR_ERR(priv->scu);
52
53         return 0;
54 }
55
56 static struct aspeed_sig_desc i2c1_link[] = {
57         { 0x418, GENMASK(9, 8), 1 },
58         { 0x4B8, GENMASK(9, 8), 0 },
59 };
60
61 static struct aspeed_sig_desc i2c2_link[] = {
62         { 0x418, GENMASK(11, 10), 1 },
63         { 0x4B8, GENMASK(11, 10), 0 },
64 };
65
66 static struct aspeed_sig_desc i2c3_link[] = {
67         { 0x418, GENMASK(13, 12), 1 },
68         { 0x4B8, GENMASK(13, 12), 0 },
69 };
70
71 static struct aspeed_sig_desc i2c4_link[] = {
72         { 0x418, GENMASK(15, 14), 1 },
73         { 0x4B8, GENMASK(15, 14), 0 },
74 };
75
76 static struct aspeed_sig_desc i2c5_link[] = {
77         { 0x418, GENMASK(17, 16), 0 },
78 };
79
80 static struct aspeed_sig_desc i2c6_link[] = {
81         { 0x418, GENMASK(19, 18), 0 },
82 };
83
84 static struct aspeed_sig_desc i2c7_link[] = {
85         { 0x418, GENMASK(21, 20), 0 },
86 };
87
88 static struct aspeed_sig_desc i2c8_link[] = {
89         { 0x418, GENMASK(23, 22), 0 },
90 };
91
92 static struct aspeed_sig_desc i2c9_link[] = {
93         { 0x418, GENMASK(25, 24), 0 },
94 };
95
96 static struct aspeed_sig_desc i2c10_link[] = {
97         { 0x418, GENMASK(27, 26), 0 },
98 };
99
100 static struct aspeed_sig_desc i2c11_link[] = {
101         { 0x410, GENMASK(1, 0), 1 },
102         { 0x4B0, GENMASK(1, 0), 0 },
103 };
104
105 static struct aspeed_sig_desc i2c12_link[] = {
106         { 0x410, GENMASK(3, 2), 1 },
107         { 0x4B0, GENMASK(3, 2), 0 },
108 };
109
110 static struct aspeed_sig_desc i2c13_link[] = {
111         { 0x410, GENMASK(5, 4), 1 },
112         { 0x4B0, GENMASK(5, 4), 0 },
113 };
114
115 static struct aspeed_sig_desc i2c14_link[] = {
116         { 0x410, GENMASK(7, 6), 1 },
117         { 0x4B0, GENMASK(7, 6), 0 },
118 };
119
120 static struct aspeed_sig_desc i2c15_link[] = {
121         { 0x414, GENMASK(29, 28), 1 },
122         { 0x4B4, GENMASK(29, 28), 0 },
123 };
124
125 static struct aspeed_sig_desc i2c16_link[] = {
126         { 0x414, GENMASK(31, 30), 1 },
127         { 0x4B4, GENMASK(31, 30), 0 },
128 };
129
130 static struct aspeed_sig_desc mac1_link[] = {
131         { 0x410, BIT(4), 0 },
132         { 0x470, BIT(4), 1 },
133 };
134
135 static struct aspeed_sig_desc mac2_link[] = {
136         { 0x410, BIT(5), 0 },
137         { 0x470, BIT(5), 1 },
138 };
139
140 static struct aspeed_sig_desc mac3_link[] = {
141         { 0x410, BIT(6), 0 },
142         { 0x470, BIT(6), 1 },
143 };
144
145 static struct aspeed_sig_desc mac4_link[] = {
146         { 0x410, BIT(7), 0 },
147         { 0x470, BIT(7), 1 },
148 };
149
150 static struct aspeed_sig_desc rgmii1[] = {
151         { 0x500, BIT(6),         0 },
152         { 0x400, GENMASK(11, 0), 0 },
153 };
154
155 static struct aspeed_sig_desc rgmii2[] = {
156         { 0x500, BIT(7),          0 },
157         { 0x400, GENMASK(23, 12), 0 },
158 };
159
160 static struct aspeed_sig_desc rgmii3[] = {
161         { 0x510, BIT(0),          0 },
162         { 0x410, GENMASK(27, 16), 0 },
163 };
164
165 static struct aspeed_sig_desc rgmii4[] = {
166         { 0x510, BIT(1),          0 },
167         { 0x410, GENMASK(31, 28), 1 },
168         { 0x4b0, GENMASK(31, 28), 0 },
169         { 0x474, GENMASK(7, 0),   1 },
170         { 0x414, GENMASK(7, 0),   1 },
171         { 0x4b4, GENMASK(7, 0),   0 },
172 };
173
174 static struct aspeed_sig_desc rmii1[] = {
175         { 0x504, BIT(6),         0 },
176         { 0x400, GENMASK(3, 0),  0 },
177         { 0x400, GENMASK(11, 6), 0 },
178 };
179
180 static struct aspeed_sig_desc rmii2[] = {
181         { 0x504, BIT(7),          0 },
182         { 0x400, GENMASK(15, 12), 0 },
183         { 0x400, GENMASK(23, 18), 0 },
184 };
185
186 static struct aspeed_sig_desc rmii3[] = {
187         { 0x514, BIT(0),          0 },
188         { 0x410, GENMASK(27, 22), 0 },
189         { 0x410, GENMASK(19, 16), 0 },
190 };
191
192 static struct aspeed_sig_desc rmii4[] = {
193         { 0x514, BIT(1),          0 },
194         { 0x410, GENMASK(7, 2),   1 },
195         { 0x410, GENMASK(31, 28), 1 },
196         { 0x414, GENMASK(7, 2),   1 },
197         { 0x4B0, GENMASK(31, 28), 0 },
198         { 0x4B4, GENMASK(7, 2),   0 },
199 };
200
201 static struct aspeed_sig_desc rmii1_rclk_oe[] = {
202         { 0x340, BIT(29), 0 },
203 };
204
205 static struct aspeed_sig_desc rmii2_rclk_oe[] = {
206         { 0x340, BIT(30), 0 },
207 };
208
209 static struct aspeed_sig_desc rmii3_rclk_oe[] = {
210         { 0x350, BIT(29), 0 },
211 };
212
213 static struct aspeed_sig_desc rmii4_rclk_oe[] = {
214         { 0x350, BIT(30), 0 },
215 };
216
217 static struct aspeed_sig_desc mdio1_link[] = {
218         { 0x430, BIT(17) | BIT(16), 0 },
219 };
220
221 static struct aspeed_sig_desc mdio2_link[] = {
222         { 0x470, BIT(13) | BIT(12), 1 },
223         { 0x410, BIT(13) | BIT(12), 0 },
224 };
225
226 static struct aspeed_sig_desc mdio3_link[] = {
227         { 0x470, BIT(1) | BIT(0), 1 },
228         { 0x410, BIT(1) | BIT(0), 0 },
229 };
230
231 static struct aspeed_sig_desc mdio4_link[] = {
232         { 0x470, BIT(3) | BIT(2), 1 },
233         { 0x410, BIT(3) | BIT(2), 0 },
234 };
235
236 static struct aspeed_sig_desc sdio2_link[] = {
237         { 0x414, GENMASK(23, 16), 1 },
238         { 0x4B4, GENMASK(23, 16), 0 },
239         { 0x450, BIT(1),          0 },
240 };
241
242 static struct aspeed_sig_desc sdio1_link[] = {
243         { 0x414, GENMASK(15, 8), 0 },
244 };
245
246 /* when sdio1 8bits, sdio2 can't use */
247 static struct aspeed_sig_desc sdio1_8bit_link[] = {
248         { 0x414, GENMASK(15, 8),  0 },
249         { 0x4b4, GENMASK(21, 18), 0 },
250         { 0x450, BIT(3),          0 },
251         { 0x450, BIT(1),          1 },
252 };
253
254 static struct aspeed_sig_desc emmc_link[] = {
255         { 0x400, GENMASK(31, 24), 0 },
256 };
257
258 static struct aspeed_sig_desc emmcg8_link[] = {
259         { 0x400, GENMASK(31, 24), 0 },
260         { 0x404, GENMASK(3, 0),   0 },
261 /* set SCU504 to clear the strap bits in SCU500 */
262         { 0x504, BIT(3),          0 },
263         { 0x504, BIT(5),          0 },
264 };
265
266 static struct aspeed_sig_desc fmcquad_link[] = {
267         { 0x438, GENMASK(5, 4), 0 },
268 };
269
270 static struct aspeed_sig_desc spi1_link[] = {
271         { 0x438, GENMASK(13, 11), 0 },
272 };
273
274 static struct aspeed_sig_desc spi1abr_link[] = {
275         { 0x438, BIT(9), 0 },
276 };
277
278 static struct aspeed_sig_desc spi1cs1_link[] = {
279         { 0x438, BIT(8), 0 },
280 };
281
282 static struct aspeed_sig_desc spi1wp_link[] = {
283         { 0x438, BIT(10), 0 },
284 };
285
286 static struct aspeed_sig_desc spi1quad_link[] = {
287         { 0x438, GENMASK(15, 14), 0 },
288 };
289
290 static struct aspeed_sig_desc spi2_link[] = {
291         { 0x434, GENMASK(29, 27) | BIT(24), 0 },
292 };
293
294 static struct aspeed_sig_desc spi2cs1_link[] = {
295         { 0x434, BIT(25), 0 },
296 };
297
298 static struct aspeed_sig_desc spi2cs2_link[] = {
299         { 0x434, BIT(26), 0 },
300 };
301
302 static struct aspeed_sig_desc spi2quad_link[] = {
303         { 0x434, GENMASK(31, 30), 0 },
304 };
305
306 static struct aspeed_sig_desc fsi1[] = {
307         { 0xd48, GENMASK(21, 20), 0 },
308 };
309
310 static struct aspeed_sig_desc fsi2[] = {
311         { 0xd48, GENMASK(23, 22), 0 },
312 };
313
314 static struct aspeed_sig_desc usb2ad_link[] = {
315         { 0x440, BIT(24), 0 },
316         { 0x440, BIT(25), 1 },
317 };
318
319 static struct aspeed_sig_desc usb2ah_link[] = {
320         { 0x440, BIT(24), 1 },
321         { 0x440, BIT(25), 0 },
322 };
323
324 static struct aspeed_sig_desc usb2bh_link[] = {
325         { 0x440, BIT(28), 1 },
326         { 0x440, BIT(29), 0 },
327 };
328
329 static struct aspeed_sig_desc pcie0rc_link[] = {
330         { 0x40, BIT(21), 0 },
331 };
332
333 static struct aspeed_sig_desc pcie1rc_link[] = {
334         { 0x40, BIT(19), 0 },  /* SSPRST# output enable */
335         { 0x500, BIT(24), 0 }, /* dedicate rc reset */
336 };
337
338 static const struct aspeed_group_config ast2600_groups[] = {
339         { "MAC1LINK", ARRAY_SIZE(mac1_link), mac1_link },
340         { "MAC2LINK", ARRAY_SIZE(mac2_link), mac2_link },
341         { "MAC3LINK", ARRAY_SIZE(mac3_link), mac3_link },
342         { "MAC4LINK", ARRAY_SIZE(mac4_link), mac4_link },
343         { "RGMII1", ARRAY_SIZE(rgmii1), rgmii1 },
344         { "RGMII2", ARRAY_SIZE(rgmii2), rgmii2 },
345         { "RGMII3", ARRAY_SIZE(rgmii3), rgmii3 },
346         { "RGMII4", ARRAY_SIZE(rgmii4), rgmii4 },
347         { "RMII1", ARRAY_SIZE(rmii1), rmii1 },
348         { "RMII2", ARRAY_SIZE(rmii2), rmii2 },
349         { "RMII3", ARRAY_SIZE(rmii3), rmii3 },
350         { "RMII4", ARRAY_SIZE(rmii4), rmii4 },
351         { "RMII1RCLK", ARRAY_SIZE(rmii1_rclk_oe), rmii1_rclk_oe },
352         { "RMII2RCLK", ARRAY_SIZE(rmii2_rclk_oe), rmii2_rclk_oe },
353         { "RMII3RCLK", ARRAY_SIZE(rmii3_rclk_oe), rmii3_rclk_oe },
354         { "RMII4RCLK", ARRAY_SIZE(rmii4_rclk_oe), rmii4_rclk_oe },
355         { "MDIO1", ARRAY_SIZE(mdio1_link), mdio1_link },
356         { "MDIO2", ARRAY_SIZE(mdio2_link), mdio2_link },
357         { "MDIO3", ARRAY_SIZE(mdio3_link), mdio3_link },
358         { "MDIO4", ARRAY_SIZE(mdio4_link), mdio4_link },
359         { "SD1", ARRAY_SIZE(sdio1_link), sdio1_link },
360         { "SD1_8bits", ARRAY_SIZE(sdio1_8bit_link), sdio1_8bit_link },
361         { "SD2", ARRAY_SIZE(sdio2_link), sdio2_link },
362         { "EMMC", ARRAY_SIZE(emmc_link), emmc_link },
363         { "EMMCG8", ARRAY_SIZE(emmcg8_link), emmcg8_link },
364         { "FMCQUAD", ARRAY_SIZE(fmcquad_link), fmcquad_link },
365         { "SPI1", ARRAY_SIZE(spi1_link), spi1_link },
366         { "SPI1ABR", ARRAY_SIZE(spi1abr_link), spi1abr_link },
367         { "SPI1CS1", ARRAY_SIZE(spi1cs1_link), spi1cs1_link },
368         { "SPI1WP", ARRAY_SIZE(spi1wp_link), spi1wp_link },
369         { "SPI1QUAD", ARRAY_SIZE(spi1quad_link), spi1quad_link },
370         { "SPI2", ARRAY_SIZE(spi2_link), spi2_link },
371         { "SPI2CS1", ARRAY_SIZE(spi2cs1_link), spi2cs1_link },
372         { "SPI2CS2", ARRAY_SIZE(spi2cs2_link), spi2cs2_link },
373         { "SPI2QUAD", ARRAY_SIZE(spi2quad_link), spi2quad_link },
374         { "I2C1", ARRAY_SIZE(i2c1_link), i2c1_link },
375         { "I2C2", ARRAY_SIZE(i2c2_link), i2c2_link },
376         { "I2C3", ARRAY_SIZE(i2c3_link), i2c3_link },
377         { "I2C4", ARRAY_SIZE(i2c4_link), i2c4_link },
378         { "I2C5", ARRAY_SIZE(i2c5_link), i2c5_link },
379         { "I2C6", ARRAY_SIZE(i2c6_link), i2c6_link },
380         { "I2C7", ARRAY_SIZE(i2c7_link), i2c7_link },
381         { "I2C8", ARRAY_SIZE(i2c8_link), i2c8_link },
382         { "I2C9", ARRAY_SIZE(i2c9_link), i2c9_link },
383         { "I2C10", ARRAY_SIZE(i2c10_link), i2c10_link },
384         { "I2C11", ARRAY_SIZE(i2c11_link), i2c11_link },
385         { "I2C12", ARRAY_SIZE(i2c12_link), i2c12_link },
386         { "I2C13", ARRAY_SIZE(i2c13_link), i2c13_link },
387         { "I2C14", ARRAY_SIZE(i2c14_link), i2c14_link },
388         { "I2C15", ARRAY_SIZE(i2c15_link), i2c15_link },
389         { "I2C16", ARRAY_SIZE(i2c16_link), i2c16_link },
390         { "FSI1", ARRAY_SIZE(fsi1), fsi1 },
391         { "FSI2", ARRAY_SIZE(fsi2), fsi2 },
392         { "USB2AD", ARRAY_SIZE(usb2ad_link), usb2ad_link },
393         { "USB2AH", ARRAY_SIZE(usb2ah_link), usb2ah_link },
394         { "USB2BH", ARRAY_SIZE(usb2bh_link), usb2bh_link },
395         { "PCIE0RC", ARRAY_SIZE(pcie0rc_link), pcie0rc_link },
396         { "PCIE1RC", ARRAY_SIZE(pcie1rc_link), pcie1rc_link },
397 };
398
399 static int ast2600_pinctrl_get_groups_count(struct udevice *dev)
400 {
401         debug("PINCTRL: get_(functions/groups)_count\n");
402
403         return ARRAY_SIZE(ast2600_groups);
404 }
405
406 static const char *ast2600_pinctrl_get_group_name(struct udevice *dev,
407                                                   unsigned selector)
408 {
409         debug("PINCTRL: get_(function/group)_name %u\n", selector);
410
411         return ast2600_groups[selector].group_name;
412 }
413
414 static int ast2600_pinctrl_group_set(struct udevice *dev, unsigned selector, unsigned func_selector)
415 {
416         struct ast2600_pinctrl_priv *priv = dev_get_priv(dev);
417         const struct aspeed_group_config *config;
418         const struct aspeed_sig_desc *descs;
419         u32 ctrl_reg = (u32)priv->scu;
420         u32 i;
421
422         debug("PINCTRL: group_set <%u, %u>\n", selector, func_selector);
423         if (selector >= ARRAY_SIZE(ast2600_groups))
424                 return -EINVAL;
425
426         config = &ast2600_groups[selector];
427         for (i = 0; i < config->ndescs; i++) {
428                 descs = &config->descs[i];
429                 if (descs->clr)
430                         clrbits_le32((u32)ctrl_reg + descs->offset, descs->reg_set);
431                 else
432                         setbits_le32((u32)ctrl_reg + descs->offset, descs->reg_set);
433         }
434
435         return 0;
436 }
437
438 static struct pinctrl_ops ast2600_pinctrl_ops = {
439         .set_state = pinctrl_generic_set_state,
440         .get_groups_count = ast2600_pinctrl_get_groups_count,
441         .get_group_name = ast2600_pinctrl_get_group_name,
442         .get_functions_count = ast2600_pinctrl_get_groups_count,
443         .get_function_name = ast2600_pinctrl_get_group_name,
444         .pinmux_group_set = ast2600_pinctrl_group_set,
445 };
446
447 static const struct udevice_id ast2600_pinctrl_ids[] = {
448         { .compatible = "aspeed,g6-pinctrl" },
449         { }
450 };
451
452 U_BOOT_DRIVER(pinctrl_aspeed) = {
453         .name = "aspeed_ast2600_pinctrl",
454         .id = UCLASS_PINCTRL,
455         .of_match = ast2600_pinctrl_ids,
456         .priv_auto = sizeof(struct ast2600_pinctrl_priv),
457         .ops = &ast2600_pinctrl_ops,
458         .probe = ast2600_pinctrl_probe,
459 };