Merge branch 'pci/host/dwc'
[platform/kernel/linux-starfive.git] / drivers / pci / pci.c
1 // SPDX-License-Identifier: GPL-2.0
2 /*
3  * PCI Bus Services, see include/linux/pci.h for further explanation.
4  *
5  * Copyright 1993 -- 1997 Drew Eckhardt, Frederic Potter,
6  * David Mosberger-Tang
7  *
8  * Copyright 1997 -- 2000 Martin Mares <mj@ucw.cz>
9  */
10
11 #include <linux/acpi.h>
12 #include <linux/kernel.h>
13 #include <linux/delay.h>
14 #include <linux/dmi.h>
15 #include <linux/init.h>
16 #include <linux/msi.h>
17 #include <linux/of.h>
18 #include <linux/pci.h>
19 #include <linux/pm.h>
20 #include <linux/slab.h>
21 #include <linux/module.h>
22 #include <linux/spinlock.h>
23 #include <linux/string.h>
24 #include <linux/log2.h>
25 #include <linux/logic_pio.h>
26 #include <linux/pm_wakeup.h>
27 #include <linux/interrupt.h>
28 #include <linux/device.h>
29 #include <linux/pm_runtime.h>
30 #include <linux/pci_hotplug.h>
31 #include <linux/vmalloc.h>
32 #include <asm/dma.h>
33 #include <linux/aer.h>
34 #include <linux/bitfield.h>
35 #include "pci.h"
36
37 DEFINE_MUTEX(pci_slot_mutex);
38
39 const char *pci_power_names[] = {
40         "error", "D0", "D1", "D2", "D3hot", "D3cold", "unknown",
41 };
42 EXPORT_SYMBOL_GPL(pci_power_names);
43
44 int isa_dma_bridge_buggy;
45 EXPORT_SYMBOL(isa_dma_bridge_buggy);
46
47 int pci_pci_problems;
48 EXPORT_SYMBOL(pci_pci_problems);
49
50 unsigned int pci_pm_d3hot_delay;
51
52 static void pci_pme_list_scan(struct work_struct *work);
53
54 static LIST_HEAD(pci_pme_list);
55 static DEFINE_MUTEX(pci_pme_list_mutex);
56 static DECLARE_DELAYED_WORK(pci_pme_work, pci_pme_list_scan);
57
58 struct pci_pme_device {
59         struct list_head list;
60         struct pci_dev *dev;
61 };
62
63 #define PME_TIMEOUT 1000 /* How long between PME checks */
64
65 static void pci_dev_d3_sleep(struct pci_dev *dev)
66 {
67         unsigned int delay = dev->d3hot_delay;
68
69         if (delay < pci_pm_d3hot_delay)
70                 delay = pci_pm_d3hot_delay;
71
72         if (delay)
73                 msleep(delay);
74 }
75
76 bool pci_reset_supported(struct pci_dev *dev)
77 {
78         return dev->reset_methods[0] != 0;
79 }
80
81 #ifdef CONFIG_PCI_DOMAINS
82 int pci_domains_supported = 1;
83 #endif
84
85 #define DEFAULT_CARDBUS_IO_SIZE         (256)
86 #define DEFAULT_CARDBUS_MEM_SIZE        (64*1024*1024)
87 /* pci=cbmemsize=nnM,cbiosize=nn can override this */
88 unsigned long pci_cardbus_io_size = DEFAULT_CARDBUS_IO_SIZE;
89 unsigned long pci_cardbus_mem_size = DEFAULT_CARDBUS_MEM_SIZE;
90
91 #define DEFAULT_HOTPLUG_IO_SIZE         (256)
92 #define DEFAULT_HOTPLUG_MMIO_SIZE       (2*1024*1024)
93 #define DEFAULT_HOTPLUG_MMIO_PREF_SIZE  (2*1024*1024)
94 /* hpiosize=nn can override this */
95 unsigned long pci_hotplug_io_size  = DEFAULT_HOTPLUG_IO_SIZE;
96 /*
97  * pci=hpmmiosize=nnM overrides non-prefetchable MMIO size,
98  * pci=hpmmioprefsize=nnM overrides prefetchable MMIO size;
99  * pci=hpmemsize=nnM overrides both
100  */
101 unsigned long pci_hotplug_mmio_size = DEFAULT_HOTPLUG_MMIO_SIZE;
102 unsigned long pci_hotplug_mmio_pref_size = DEFAULT_HOTPLUG_MMIO_PREF_SIZE;
103
104 #define DEFAULT_HOTPLUG_BUS_SIZE        1
105 unsigned long pci_hotplug_bus_size = DEFAULT_HOTPLUG_BUS_SIZE;
106
107
108 /* PCIe MPS/MRRS strategy; can be overridden by kernel command-line param */
109 #ifdef CONFIG_PCIE_BUS_TUNE_OFF
110 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_TUNE_OFF;
111 #elif defined CONFIG_PCIE_BUS_SAFE
112 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_SAFE;
113 #elif defined CONFIG_PCIE_BUS_PERFORMANCE
114 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_PERFORMANCE;
115 #elif defined CONFIG_PCIE_BUS_PEER2PEER
116 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_PEER2PEER;
117 #else
118 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_DEFAULT;
119 #endif
120
121 /*
122  * The default CLS is used if arch didn't set CLS explicitly and not
123  * all pci devices agree on the same value.  Arch can override either
124  * the dfl or actual value as it sees fit.  Don't forget this is
125  * measured in 32-bit words, not bytes.
126  */
127 u8 pci_dfl_cache_line_size = L1_CACHE_BYTES >> 2;
128 u8 pci_cache_line_size;
129
130 /*
131  * If we set up a device for bus mastering, we need to check the latency
132  * timer as certain BIOSes forget to set it properly.
133  */
134 unsigned int pcibios_max_latency = 255;
135
136 /* If set, the PCIe ARI capability will not be used. */
137 static bool pcie_ari_disabled;
138
139 /* If set, the PCIe ATS capability will not be used. */
140 static bool pcie_ats_disabled;
141
142 /* If set, the PCI config space of each device is printed during boot. */
143 bool pci_early_dump;
144
145 bool pci_ats_disabled(void)
146 {
147         return pcie_ats_disabled;
148 }
149 EXPORT_SYMBOL_GPL(pci_ats_disabled);
150
151 /* Disable bridge_d3 for all PCIe ports */
152 static bool pci_bridge_d3_disable;
153 /* Force bridge_d3 for all PCIe ports */
154 static bool pci_bridge_d3_force;
155
156 static int __init pcie_port_pm_setup(char *str)
157 {
158         if (!strcmp(str, "off"))
159                 pci_bridge_d3_disable = true;
160         else if (!strcmp(str, "force"))
161                 pci_bridge_d3_force = true;
162         return 1;
163 }
164 __setup("pcie_port_pm=", pcie_port_pm_setup);
165
166 /* Time to wait after a reset for device to become responsive */
167 #define PCIE_RESET_READY_POLL_MS 60000
168
169 /**
170  * pci_bus_max_busnr - returns maximum PCI bus number of given bus' children
171  * @bus: pointer to PCI bus structure to search
172  *
173  * Given a PCI bus, returns the highest PCI bus number present in the set
174  * including the given PCI bus and its list of child PCI buses.
175  */
176 unsigned char pci_bus_max_busnr(struct pci_bus *bus)
177 {
178         struct pci_bus *tmp;
179         unsigned char max, n;
180
181         max = bus->busn_res.end;
182         list_for_each_entry(tmp, &bus->children, node) {
183                 n = pci_bus_max_busnr(tmp);
184                 if (n > max)
185                         max = n;
186         }
187         return max;
188 }
189 EXPORT_SYMBOL_GPL(pci_bus_max_busnr);
190
191 /**
192  * pci_status_get_and_clear_errors - return and clear error bits in PCI_STATUS
193  * @pdev: the PCI device
194  *
195  * Returns error bits set in PCI_STATUS and clears them.
196  */
197 int pci_status_get_and_clear_errors(struct pci_dev *pdev)
198 {
199         u16 status;
200         int ret;
201
202         ret = pci_read_config_word(pdev, PCI_STATUS, &status);
203         if (ret != PCIBIOS_SUCCESSFUL)
204                 return -EIO;
205
206         status &= PCI_STATUS_ERROR_BITS;
207         if (status)
208                 pci_write_config_word(pdev, PCI_STATUS, status);
209
210         return status;
211 }
212 EXPORT_SYMBOL_GPL(pci_status_get_and_clear_errors);
213
214 #ifdef CONFIG_HAS_IOMEM
215 static void __iomem *__pci_ioremap_resource(struct pci_dev *pdev, int bar,
216                                             bool write_combine)
217 {
218         struct resource *res = &pdev->resource[bar];
219         resource_size_t start = res->start;
220         resource_size_t size = resource_size(res);
221
222         /*
223          * Make sure the BAR is actually a memory resource, not an IO resource
224          */
225         if (res->flags & IORESOURCE_UNSET || !(res->flags & IORESOURCE_MEM)) {
226                 pci_err(pdev, "can't ioremap BAR %d: %pR\n", bar, res);
227                 return NULL;
228         }
229
230         if (write_combine)
231                 return ioremap_wc(start, size);
232
233         return ioremap(start, size);
234 }
235
236 void __iomem *pci_ioremap_bar(struct pci_dev *pdev, int bar)
237 {
238         return __pci_ioremap_resource(pdev, bar, false);
239 }
240 EXPORT_SYMBOL_GPL(pci_ioremap_bar);
241
242 void __iomem *pci_ioremap_wc_bar(struct pci_dev *pdev, int bar)
243 {
244         return __pci_ioremap_resource(pdev, bar, true);
245 }
246 EXPORT_SYMBOL_GPL(pci_ioremap_wc_bar);
247 #endif
248
249 /**
250  * pci_dev_str_match_path - test if a path string matches a device
251  * @dev: the PCI device to test
252  * @path: string to match the device against
253  * @endptr: pointer to the string after the match
254  *
255  * Test if a string (typically from a kernel parameter) formatted as a
256  * path of device/function addresses matches a PCI device. The string must
257  * be of the form:
258  *
259  *   [<domain>:]<bus>:<device>.<func>[/<device>.<func>]*
260  *
261  * A path for a device can be obtained using 'lspci -t'.  Using a path
262  * is more robust against bus renumbering than using only a single bus,
263  * device and function address.
264  *
265  * Returns 1 if the string matches the device, 0 if it does not and
266  * a negative error code if it fails to parse the string.
267  */
268 static int pci_dev_str_match_path(struct pci_dev *dev, const char *path,
269                                   const char **endptr)
270 {
271         int ret;
272         unsigned int seg, bus, slot, func;
273         char *wpath, *p;
274         char end;
275
276         *endptr = strchrnul(path, ';');
277
278         wpath = kmemdup_nul(path, *endptr - path, GFP_ATOMIC);
279         if (!wpath)
280                 return -ENOMEM;
281
282         while (1) {
283                 p = strrchr(wpath, '/');
284                 if (!p)
285                         break;
286                 ret = sscanf(p, "/%x.%x%c", &slot, &func, &end);
287                 if (ret != 2) {
288                         ret = -EINVAL;
289                         goto free_and_exit;
290                 }
291
292                 if (dev->devfn != PCI_DEVFN(slot, func)) {
293                         ret = 0;
294                         goto free_and_exit;
295                 }
296
297                 /*
298                  * Note: we don't need to get a reference to the upstream
299                  * bridge because we hold a reference to the top level
300                  * device which should hold a reference to the bridge,
301                  * and so on.
302                  */
303                 dev = pci_upstream_bridge(dev);
304                 if (!dev) {
305                         ret = 0;
306                         goto free_and_exit;
307                 }
308
309                 *p = 0;
310         }
311
312         ret = sscanf(wpath, "%x:%x:%x.%x%c", &seg, &bus, &slot,
313                      &func, &end);
314         if (ret != 4) {
315                 seg = 0;
316                 ret = sscanf(wpath, "%x:%x.%x%c", &bus, &slot, &func, &end);
317                 if (ret != 3) {
318                         ret = -EINVAL;
319                         goto free_and_exit;
320                 }
321         }
322
323         ret = (seg == pci_domain_nr(dev->bus) &&
324                bus == dev->bus->number &&
325                dev->devfn == PCI_DEVFN(slot, func));
326
327 free_and_exit:
328         kfree(wpath);
329         return ret;
330 }
331
332 /**
333  * pci_dev_str_match - test if a string matches a device
334  * @dev: the PCI device to test
335  * @p: string to match the device against
336  * @endptr: pointer to the string after the match
337  *
338  * Test if a string (typically from a kernel parameter) matches a specified
339  * PCI device. The string may be of one of the following formats:
340  *
341  *   [<domain>:]<bus>:<device>.<func>[/<device>.<func>]*
342  *   pci:<vendor>:<device>[:<subvendor>:<subdevice>]
343  *
344  * The first format specifies a PCI bus/device/function address which
345  * may change if new hardware is inserted, if motherboard firmware changes,
346  * or due to changes caused in kernel parameters. If the domain is
347  * left unspecified, it is taken to be 0.  In order to be robust against
348  * bus renumbering issues, a path of PCI device/function numbers may be used
349  * to address the specific device.  The path for a device can be determined
350  * through the use of 'lspci -t'.
351  *
352  * The second format matches devices using IDs in the configuration
353  * space which may match multiple devices in the system. A value of 0
354  * for any field will match all devices. (Note: this differs from
355  * in-kernel code that uses PCI_ANY_ID which is ~0; this is for
356  * legacy reasons and convenience so users don't have to specify
357  * FFFFFFFFs on the command line.)
358  *
359  * Returns 1 if the string matches the device, 0 if it does not and
360  * a negative error code if the string cannot be parsed.
361  */
362 static int pci_dev_str_match(struct pci_dev *dev, const char *p,
363                              const char **endptr)
364 {
365         int ret;
366         int count;
367         unsigned short vendor, device, subsystem_vendor, subsystem_device;
368
369         if (strncmp(p, "pci:", 4) == 0) {
370                 /* PCI vendor/device (subvendor/subdevice) IDs are specified */
371                 p += 4;
372                 ret = sscanf(p, "%hx:%hx:%hx:%hx%n", &vendor, &device,
373                              &subsystem_vendor, &subsystem_device, &count);
374                 if (ret != 4) {
375                         ret = sscanf(p, "%hx:%hx%n", &vendor, &device, &count);
376                         if (ret != 2)
377                                 return -EINVAL;
378
379                         subsystem_vendor = 0;
380                         subsystem_device = 0;
381                 }
382
383                 p += count;
384
385                 if ((!vendor || vendor == dev->vendor) &&
386                     (!device || device == dev->device) &&
387                     (!subsystem_vendor ||
388                             subsystem_vendor == dev->subsystem_vendor) &&
389                     (!subsystem_device ||
390                             subsystem_device == dev->subsystem_device))
391                         goto found;
392         } else {
393                 /*
394                  * PCI Bus, Device, Function IDs are specified
395                  * (optionally, may include a path of devfns following it)
396                  */
397                 ret = pci_dev_str_match_path(dev, p, &p);
398                 if (ret < 0)
399                         return ret;
400                 else if (ret)
401                         goto found;
402         }
403
404         *endptr = p;
405         return 0;
406
407 found:
408         *endptr = p;
409         return 1;
410 }
411
412 static u8 __pci_find_next_cap_ttl(struct pci_bus *bus, unsigned int devfn,
413                                   u8 pos, int cap, int *ttl)
414 {
415         u8 id;
416         u16 ent;
417
418         pci_bus_read_config_byte(bus, devfn, pos, &pos);
419
420         while ((*ttl)--) {
421                 if (pos < 0x40)
422                         break;
423                 pos &= ~3;
424                 pci_bus_read_config_word(bus, devfn, pos, &ent);
425
426                 id = ent & 0xff;
427                 if (id == 0xff)
428                         break;
429                 if (id == cap)
430                         return pos;
431                 pos = (ent >> 8);
432         }
433         return 0;
434 }
435
436 static u8 __pci_find_next_cap(struct pci_bus *bus, unsigned int devfn,
437                               u8 pos, int cap)
438 {
439         int ttl = PCI_FIND_CAP_TTL;
440
441         return __pci_find_next_cap_ttl(bus, devfn, pos, cap, &ttl);
442 }
443
444 u8 pci_find_next_capability(struct pci_dev *dev, u8 pos, int cap)
445 {
446         return __pci_find_next_cap(dev->bus, dev->devfn,
447                                    pos + PCI_CAP_LIST_NEXT, cap);
448 }
449 EXPORT_SYMBOL_GPL(pci_find_next_capability);
450
451 static u8 __pci_bus_find_cap_start(struct pci_bus *bus,
452                                     unsigned int devfn, u8 hdr_type)
453 {
454         u16 status;
455
456         pci_bus_read_config_word(bus, devfn, PCI_STATUS, &status);
457         if (!(status & PCI_STATUS_CAP_LIST))
458                 return 0;
459
460         switch (hdr_type) {
461         case PCI_HEADER_TYPE_NORMAL:
462         case PCI_HEADER_TYPE_BRIDGE:
463                 return PCI_CAPABILITY_LIST;
464         case PCI_HEADER_TYPE_CARDBUS:
465                 return PCI_CB_CAPABILITY_LIST;
466         }
467
468         return 0;
469 }
470
471 /**
472  * pci_find_capability - query for devices' capabilities
473  * @dev: PCI device to query
474  * @cap: capability code
475  *
476  * Tell if a device supports a given PCI capability.
477  * Returns the address of the requested capability structure within the
478  * device's PCI configuration space or 0 in case the device does not
479  * support it.  Possible values for @cap include:
480  *
481  *  %PCI_CAP_ID_PM           Power Management
482  *  %PCI_CAP_ID_AGP          Accelerated Graphics Port
483  *  %PCI_CAP_ID_VPD          Vital Product Data
484  *  %PCI_CAP_ID_SLOTID       Slot Identification
485  *  %PCI_CAP_ID_MSI          Message Signalled Interrupts
486  *  %PCI_CAP_ID_CHSWP        CompactPCI HotSwap
487  *  %PCI_CAP_ID_PCIX         PCI-X
488  *  %PCI_CAP_ID_EXP          PCI Express
489  */
490 u8 pci_find_capability(struct pci_dev *dev, int cap)
491 {
492         u8 pos;
493
494         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
495         if (pos)
496                 pos = __pci_find_next_cap(dev->bus, dev->devfn, pos, cap);
497
498         return pos;
499 }
500 EXPORT_SYMBOL(pci_find_capability);
501
502 /**
503  * pci_bus_find_capability - query for devices' capabilities
504  * @bus: the PCI bus to query
505  * @devfn: PCI device to query
506  * @cap: capability code
507  *
508  * Like pci_find_capability() but works for PCI devices that do not have a
509  * pci_dev structure set up yet.
510  *
511  * Returns the address of the requested capability structure within the
512  * device's PCI configuration space or 0 in case the device does not
513  * support it.
514  */
515 u8 pci_bus_find_capability(struct pci_bus *bus, unsigned int devfn, int cap)
516 {
517         u8 hdr_type, pos;
518
519         pci_bus_read_config_byte(bus, devfn, PCI_HEADER_TYPE, &hdr_type);
520
521         pos = __pci_bus_find_cap_start(bus, devfn, hdr_type & 0x7f);
522         if (pos)
523                 pos = __pci_find_next_cap(bus, devfn, pos, cap);
524
525         return pos;
526 }
527 EXPORT_SYMBOL(pci_bus_find_capability);
528
529 /**
530  * pci_find_next_ext_capability - Find an extended capability
531  * @dev: PCI device to query
532  * @start: address at which to start looking (0 to start at beginning of list)
533  * @cap: capability code
534  *
535  * Returns the address of the next matching extended capability structure
536  * within the device's PCI configuration space or 0 if the device does
537  * not support it.  Some capabilities can occur several times, e.g., the
538  * vendor-specific capability, and this provides a way to find them all.
539  */
540 u16 pci_find_next_ext_capability(struct pci_dev *dev, u16 start, int cap)
541 {
542         u32 header;
543         int ttl;
544         u16 pos = PCI_CFG_SPACE_SIZE;
545
546         /* minimum 8 bytes per capability */
547         ttl = (PCI_CFG_SPACE_EXP_SIZE - PCI_CFG_SPACE_SIZE) / 8;
548
549         if (dev->cfg_size <= PCI_CFG_SPACE_SIZE)
550                 return 0;
551
552         if (start)
553                 pos = start;
554
555         if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
556                 return 0;
557
558         /*
559          * If we have no capabilities, this is indicated by cap ID,
560          * cap version and next pointer all being 0.
561          */
562         if (header == 0)
563                 return 0;
564
565         while (ttl-- > 0) {
566                 if (PCI_EXT_CAP_ID(header) == cap && pos != start)
567                         return pos;
568
569                 pos = PCI_EXT_CAP_NEXT(header);
570                 if (pos < PCI_CFG_SPACE_SIZE)
571                         break;
572
573                 if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
574                         break;
575         }
576
577         return 0;
578 }
579 EXPORT_SYMBOL_GPL(pci_find_next_ext_capability);
580
581 /**
582  * pci_find_ext_capability - Find an extended capability
583  * @dev: PCI device to query
584  * @cap: capability code
585  *
586  * Returns the address of the requested extended capability structure
587  * within the device's PCI configuration space or 0 if the device does
588  * not support it.  Possible values for @cap include:
589  *
590  *  %PCI_EXT_CAP_ID_ERR         Advanced Error Reporting
591  *  %PCI_EXT_CAP_ID_VC          Virtual Channel
592  *  %PCI_EXT_CAP_ID_DSN         Device Serial Number
593  *  %PCI_EXT_CAP_ID_PWR         Power Budgeting
594  */
595 u16 pci_find_ext_capability(struct pci_dev *dev, int cap)
596 {
597         return pci_find_next_ext_capability(dev, 0, cap);
598 }
599 EXPORT_SYMBOL_GPL(pci_find_ext_capability);
600
601 /**
602  * pci_get_dsn - Read and return the 8-byte Device Serial Number
603  * @dev: PCI device to query
604  *
605  * Looks up the PCI_EXT_CAP_ID_DSN and reads the 8 bytes of the Device Serial
606  * Number.
607  *
608  * Returns the DSN, or zero if the capability does not exist.
609  */
610 u64 pci_get_dsn(struct pci_dev *dev)
611 {
612         u32 dword;
613         u64 dsn;
614         int pos;
615
616         pos = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_DSN);
617         if (!pos)
618                 return 0;
619
620         /*
621          * The Device Serial Number is two dwords offset 4 bytes from the
622          * capability position. The specification says that the first dword is
623          * the lower half, and the second dword is the upper half.
624          */
625         pos += 4;
626         pci_read_config_dword(dev, pos, &dword);
627         dsn = (u64)dword;
628         pci_read_config_dword(dev, pos + 4, &dword);
629         dsn |= ((u64)dword) << 32;
630
631         return dsn;
632 }
633 EXPORT_SYMBOL_GPL(pci_get_dsn);
634
635 static u8 __pci_find_next_ht_cap(struct pci_dev *dev, u8 pos, int ht_cap)
636 {
637         int rc, ttl = PCI_FIND_CAP_TTL;
638         u8 cap, mask;
639
640         if (ht_cap == HT_CAPTYPE_SLAVE || ht_cap == HT_CAPTYPE_HOST)
641                 mask = HT_3BIT_CAP_MASK;
642         else
643                 mask = HT_5BIT_CAP_MASK;
644
645         pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn, pos,
646                                       PCI_CAP_ID_HT, &ttl);
647         while (pos) {
648                 rc = pci_read_config_byte(dev, pos + 3, &cap);
649                 if (rc != PCIBIOS_SUCCESSFUL)
650                         return 0;
651
652                 if ((cap & mask) == ht_cap)
653                         return pos;
654
655                 pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn,
656                                               pos + PCI_CAP_LIST_NEXT,
657                                               PCI_CAP_ID_HT, &ttl);
658         }
659
660         return 0;
661 }
662
663 /**
664  * pci_find_next_ht_capability - query a device's HyperTransport capabilities
665  * @dev: PCI device to query
666  * @pos: Position from which to continue searching
667  * @ht_cap: HyperTransport capability code
668  *
669  * To be used in conjunction with pci_find_ht_capability() to search for
670  * all capabilities matching @ht_cap. @pos should always be a value returned
671  * from pci_find_ht_capability().
672  *
673  * NB. To be 100% safe against broken PCI devices, the caller should take
674  * steps to avoid an infinite loop.
675  */
676 u8 pci_find_next_ht_capability(struct pci_dev *dev, u8 pos, int ht_cap)
677 {
678         return __pci_find_next_ht_cap(dev, pos + PCI_CAP_LIST_NEXT, ht_cap);
679 }
680 EXPORT_SYMBOL_GPL(pci_find_next_ht_capability);
681
682 /**
683  * pci_find_ht_capability - query a device's HyperTransport capabilities
684  * @dev: PCI device to query
685  * @ht_cap: HyperTransport capability code
686  *
687  * Tell if a device supports a given HyperTransport capability.
688  * Returns an address within the device's PCI configuration space
689  * or 0 in case the device does not support the request capability.
690  * The address points to the PCI capability, of type PCI_CAP_ID_HT,
691  * which has a HyperTransport capability matching @ht_cap.
692  */
693 u8 pci_find_ht_capability(struct pci_dev *dev, int ht_cap)
694 {
695         u8 pos;
696
697         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
698         if (pos)
699                 pos = __pci_find_next_ht_cap(dev, pos, ht_cap);
700
701         return pos;
702 }
703 EXPORT_SYMBOL_GPL(pci_find_ht_capability);
704
705 /**
706  * pci_find_vsec_capability - Find a vendor-specific extended capability
707  * @dev: PCI device to query
708  * @vendor: Vendor ID for which capability is defined
709  * @cap: Vendor-specific capability ID
710  *
711  * If @dev has Vendor ID @vendor, search for a VSEC capability with
712  * VSEC ID @cap. If found, return the capability offset in
713  * config space; otherwise return 0.
714  */
715 u16 pci_find_vsec_capability(struct pci_dev *dev, u16 vendor, int cap)
716 {
717         u16 vsec = 0;
718         u32 header;
719
720         if (vendor != dev->vendor)
721                 return 0;
722
723         while ((vsec = pci_find_next_ext_capability(dev, vsec,
724                                                      PCI_EXT_CAP_ID_VNDR))) {
725                 if (pci_read_config_dword(dev, vsec + PCI_VNDR_HEADER,
726                                           &header) == PCIBIOS_SUCCESSFUL &&
727                     PCI_VNDR_HEADER_ID(header) == cap)
728                         return vsec;
729         }
730
731         return 0;
732 }
733 EXPORT_SYMBOL_GPL(pci_find_vsec_capability);
734
735 /**
736  * pci_find_parent_resource - return resource region of parent bus of given
737  *                            region
738  * @dev: PCI device structure contains resources to be searched
739  * @res: child resource record for which parent is sought
740  *
741  * For given resource region of given device, return the resource region of
742  * parent bus the given region is contained in.
743  */
744 struct resource *pci_find_parent_resource(const struct pci_dev *dev,
745                                           struct resource *res)
746 {
747         const struct pci_bus *bus = dev->bus;
748         struct resource *r;
749         int i;
750
751         pci_bus_for_each_resource(bus, r, i) {
752                 if (!r)
753                         continue;
754                 if (resource_contains(r, res)) {
755
756                         /*
757                          * If the window is prefetchable but the BAR is
758                          * not, the allocator made a mistake.
759                          */
760                         if (r->flags & IORESOURCE_PREFETCH &&
761                             !(res->flags & IORESOURCE_PREFETCH))
762                                 return NULL;
763
764                         /*
765                          * If we're below a transparent bridge, there may
766                          * be both a positively-decoded aperture and a
767                          * subtractively-decoded region that contain the BAR.
768                          * We want the positively-decoded one, so this depends
769                          * on pci_bus_for_each_resource() giving us those
770                          * first.
771                          */
772                         return r;
773                 }
774         }
775         return NULL;
776 }
777 EXPORT_SYMBOL(pci_find_parent_resource);
778
779 /**
780  * pci_find_resource - Return matching PCI device resource
781  * @dev: PCI device to query
782  * @res: Resource to look for
783  *
784  * Goes over standard PCI resources (BARs) and checks if the given resource
785  * is partially or fully contained in any of them. In that case the
786  * matching resource is returned, %NULL otherwise.
787  */
788 struct resource *pci_find_resource(struct pci_dev *dev, struct resource *res)
789 {
790         int i;
791
792         for (i = 0; i < PCI_STD_NUM_BARS; i++) {
793                 struct resource *r = &dev->resource[i];
794
795                 if (r->start && resource_contains(r, res))
796                         return r;
797         }
798
799         return NULL;
800 }
801 EXPORT_SYMBOL(pci_find_resource);
802
803 /**
804  * pci_wait_for_pending - wait for @mask bit(s) to clear in status word @pos
805  * @dev: the PCI device to operate on
806  * @pos: config space offset of status word
807  * @mask: mask of bit(s) to care about in status word
808  *
809  * Return 1 when mask bit(s) in status word clear, 0 otherwise.
810  */
811 int pci_wait_for_pending(struct pci_dev *dev, int pos, u16 mask)
812 {
813         int i;
814
815         /* Wait for Transaction Pending bit clean */
816         for (i = 0; i < 4; i++) {
817                 u16 status;
818                 if (i)
819                         msleep((1 << (i - 1)) * 100);
820
821                 pci_read_config_word(dev, pos, &status);
822                 if (!(status & mask))
823                         return 1;
824         }
825
826         return 0;
827 }
828
829 static int pci_acs_enable;
830
831 /**
832  * pci_request_acs - ask for ACS to be enabled if supported
833  */
834 void pci_request_acs(void)
835 {
836         pci_acs_enable = 1;
837 }
838
839 static const char *disable_acs_redir_param;
840
841 /**
842  * pci_disable_acs_redir - disable ACS redirect capabilities
843  * @dev: the PCI device
844  *
845  * For only devices specified in the disable_acs_redir parameter.
846  */
847 static void pci_disable_acs_redir(struct pci_dev *dev)
848 {
849         int ret = 0;
850         const char *p;
851         int pos;
852         u16 ctrl;
853
854         if (!disable_acs_redir_param)
855                 return;
856
857         p = disable_acs_redir_param;
858         while (*p) {
859                 ret = pci_dev_str_match(dev, p, &p);
860                 if (ret < 0) {
861                         pr_info_once("PCI: Can't parse disable_acs_redir parameter: %s\n",
862                                      disable_acs_redir_param);
863
864                         break;
865                 } else if (ret == 1) {
866                         /* Found a match */
867                         break;
868                 }
869
870                 if (*p != ';' && *p != ',') {
871                         /* End of param or invalid format */
872                         break;
873                 }
874                 p++;
875         }
876
877         if (ret != 1)
878                 return;
879
880         if (!pci_dev_specific_disable_acs_redir(dev))
881                 return;
882
883         pos = dev->acs_cap;
884         if (!pos) {
885                 pci_warn(dev, "cannot disable ACS redirect for this hardware as it does not have ACS capabilities\n");
886                 return;
887         }
888
889         pci_read_config_word(dev, pos + PCI_ACS_CTRL, &ctrl);
890
891         /* P2P Request & Completion Redirect */
892         ctrl &= ~(PCI_ACS_RR | PCI_ACS_CR | PCI_ACS_EC);
893
894         pci_write_config_word(dev, pos + PCI_ACS_CTRL, ctrl);
895
896         pci_info(dev, "disabled ACS redirect\n");
897 }
898
899 /**
900  * pci_std_enable_acs - enable ACS on devices using standard ACS capabilities
901  * @dev: the PCI device
902  */
903 static void pci_std_enable_acs(struct pci_dev *dev)
904 {
905         int pos;
906         u16 cap;
907         u16 ctrl;
908
909         pos = dev->acs_cap;
910         if (!pos)
911                 return;
912
913         pci_read_config_word(dev, pos + PCI_ACS_CAP, &cap);
914         pci_read_config_word(dev, pos + PCI_ACS_CTRL, &ctrl);
915
916         /* Source Validation */
917         ctrl |= (cap & PCI_ACS_SV);
918
919         /* P2P Request Redirect */
920         ctrl |= (cap & PCI_ACS_RR);
921
922         /* P2P Completion Redirect */
923         ctrl |= (cap & PCI_ACS_CR);
924
925         /* Upstream Forwarding */
926         ctrl |= (cap & PCI_ACS_UF);
927
928         /* Enable Translation Blocking for external devices and noats */
929         if (pci_ats_disabled() || dev->external_facing || dev->untrusted)
930                 ctrl |= (cap & PCI_ACS_TB);
931
932         pci_write_config_word(dev, pos + PCI_ACS_CTRL, ctrl);
933 }
934
935 /**
936  * pci_enable_acs - enable ACS if hardware support it
937  * @dev: the PCI device
938  */
939 static void pci_enable_acs(struct pci_dev *dev)
940 {
941         if (!pci_acs_enable)
942                 goto disable_acs_redir;
943
944         if (!pci_dev_specific_enable_acs(dev))
945                 goto disable_acs_redir;
946
947         pci_std_enable_acs(dev);
948
949 disable_acs_redir:
950         /*
951          * Note: pci_disable_acs_redir() must be called even if ACS was not
952          * enabled by the kernel because it may have been enabled by
953          * platform firmware.  So if we are told to disable it, we should
954          * always disable it after setting the kernel's default
955          * preferences.
956          */
957         pci_disable_acs_redir(dev);
958 }
959
960 /**
961  * pci_restore_bars - restore a device's BAR values (e.g. after wake-up)
962  * @dev: PCI device to have its BARs restored
963  *
964  * Restore the BAR values for a given device, so as to make it
965  * accessible by its driver.
966  */
967 static void pci_restore_bars(struct pci_dev *dev)
968 {
969         int i;
970
971         for (i = 0; i < PCI_BRIDGE_RESOURCES; i++)
972                 pci_update_resource(dev, i);
973 }
974
975 static const struct pci_platform_pm_ops *pci_platform_pm;
976
977 int pci_set_platform_pm(const struct pci_platform_pm_ops *ops)
978 {
979         if (!ops->is_manageable || !ops->set_state  || !ops->get_state ||
980             !ops->choose_state  || !ops->set_wakeup || !ops->need_resume)
981                 return -EINVAL;
982         pci_platform_pm = ops;
983         return 0;
984 }
985
986 static inline bool platform_pci_power_manageable(struct pci_dev *dev)
987 {
988         return pci_platform_pm ? pci_platform_pm->is_manageable(dev) : false;
989 }
990
991 static inline int platform_pci_set_power_state(struct pci_dev *dev,
992                                                pci_power_t t)
993 {
994         return pci_platform_pm ? pci_platform_pm->set_state(dev, t) : -ENOSYS;
995 }
996
997 static inline pci_power_t platform_pci_get_power_state(struct pci_dev *dev)
998 {
999         return pci_platform_pm ? pci_platform_pm->get_state(dev) : PCI_UNKNOWN;
1000 }
1001
1002 static inline void platform_pci_refresh_power_state(struct pci_dev *dev)
1003 {
1004         if (pci_platform_pm && pci_platform_pm->refresh_state)
1005                 pci_platform_pm->refresh_state(dev);
1006 }
1007
1008 static inline pci_power_t platform_pci_choose_state(struct pci_dev *dev)
1009 {
1010         return pci_platform_pm ?
1011                         pci_platform_pm->choose_state(dev) : PCI_POWER_ERROR;
1012 }
1013
1014 static inline int platform_pci_set_wakeup(struct pci_dev *dev, bool enable)
1015 {
1016         return pci_platform_pm ?
1017                         pci_platform_pm->set_wakeup(dev, enable) : -ENODEV;
1018 }
1019
1020 static inline bool platform_pci_need_resume(struct pci_dev *dev)
1021 {
1022         return pci_platform_pm ? pci_platform_pm->need_resume(dev) : false;
1023 }
1024
1025 static inline bool platform_pci_bridge_d3(struct pci_dev *dev)
1026 {
1027         if (pci_platform_pm && pci_platform_pm->bridge_d3)
1028                 return pci_platform_pm->bridge_d3(dev);
1029         return false;
1030 }
1031
1032 /**
1033  * pci_raw_set_power_state - Use PCI PM registers to set the power state of
1034  *                           given PCI device
1035  * @dev: PCI device to handle.
1036  * @state: PCI power state (D0, D1, D2, D3hot) to put the device into.
1037  *
1038  * RETURN VALUE:
1039  * -EINVAL if the requested state is invalid.
1040  * -EIO if device does not support PCI PM or its PM capabilities register has a
1041  * wrong version, or device doesn't support the requested state.
1042  * 0 if device already is in the requested state.
1043  * 0 if device's power state has been successfully changed.
1044  */
1045 static int pci_raw_set_power_state(struct pci_dev *dev, pci_power_t state)
1046 {
1047         u16 pmcsr;
1048         bool need_restore = false;
1049
1050         /* Check if we're already there */
1051         if (dev->current_state == state)
1052                 return 0;
1053
1054         if (!dev->pm_cap)
1055                 return -EIO;
1056
1057         if (state < PCI_D0 || state > PCI_D3hot)
1058                 return -EINVAL;
1059
1060         /*
1061          * Validate transition: We can enter D0 from any state, but if
1062          * we're already in a low-power state, we can only go deeper.  E.g.,
1063          * we can go from D1 to D3, but we can't go directly from D3 to D1;
1064          * we'd have to go from D3 to D0, then to D1.
1065          */
1066         if (state != PCI_D0 && dev->current_state <= PCI_D3cold
1067             && dev->current_state > state) {
1068                 pci_err(dev, "invalid power transition (from %s to %s)\n",
1069                         pci_power_name(dev->current_state),
1070                         pci_power_name(state));
1071                 return -EINVAL;
1072         }
1073
1074         /* Check if this device supports the desired state */
1075         if ((state == PCI_D1 && !dev->d1_support)
1076            || (state == PCI_D2 && !dev->d2_support))
1077                 return -EIO;
1078
1079         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1080         if (pmcsr == (u16) ~0) {
1081                 pci_err(dev, "can't change power state from %s to %s (config space inaccessible)\n",
1082                         pci_power_name(dev->current_state),
1083                         pci_power_name(state));
1084                 return -EIO;
1085         }
1086
1087         /*
1088          * If we're (effectively) in D3, force entire word to 0.
1089          * This doesn't affect PME_Status, disables PME_En, and
1090          * sets PowerState to 0.
1091          */
1092         switch (dev->current_state) {
1093         case PCI_D0:
1094         case PCI_D1:
1095         case PCI_D2:
1096                 pmcsr &= ~PCI_PM_CTRL_STATE_MASK;
1097                 pmcsr |= state;
1098                 break;
1099         case PCI_D3hot:
1100         case PCI_D3cold:
1101         case PCI_UNKNOWN: /* Boot-up */
1102                 if ((pmcsr & PCI_PM_CTRL_STATE_MASK) == PCI_D3hot
1103                  && !(pmcsr & PCI_PM_CTRL_NO_SOFT_RESET))
1104                         need_restore = true;
1105                 fallthrough;    /* force to D0 */
1106         default:
1107                 pmcsr = 0;
1108                 break;
1109         }
1110
1111         /* Enter specified state */
1112         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
1113
1114         /*
1115          * Mandatory power management transition delays; see PCI PM 1.1
1116          * 5.6.1 table 18
1117          */
1118         if (state == PCI_D3hot || dev->current_state == PCI_D3hot)
1119                 pci_dev_d3_sleep(dev);
1120         else if (state == PCI_D2 || dev->current_state == PCI_D2)
1121                 udelay(PCI_PM_D2_DELAY);
1122
1123         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1124         dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
1125         if (dev->current_state != state)
1126                 pci_info_ratelimited(dev, "refused to change power state from %s to %s\n",
1127                          pci_power_name(dev->current_state),
1128                          pci_power_name(state));
1129
1130         /*
1131          * According to section 5.4.1 of the "PCI BUS POWER MANAGEMENT
1132          * INTERFACE SPECIFICATION, REV. 1.2", a device transitioning
1133          * from D3hot to D0 _may_ perform an internal reset, thereby
1134          * going to "D0 Uninitialized" rather than "D0 Initialized".
1135          * For example, at least some versions of the 3c905B and the
1136          * 3c556B exhibit this behaviour.
1137          *
1138          * At least some laptop BIOSen (e.g. the Thinkpad T21) leave
1139          * devices in a D3hot state at boot.  Consequently, we need to
1140          * restore at least the BARs so that the device will be
1141          * accessible to its driver.
1142          */
1143         if (need_restore)
1144                 pci_restore_bars(dev);
1145
1146         if (dev->bus->self)
1147                 pcie_aspm_pm_state_change(dev->bus->self);
1148
1149         return 0;
1150 }
1151
1152 /**
1153  * pci_update_current_state - Read power state of given device and cache it
1154  * @dev: PCI device to handle.
1155  * @state: State to cache in case the device doesn't have the PM capability
1156  *
1157  * The power state is read from the PMCSR register, which however is
1158  * inaccessible in D3cold.  The platform firmware is therefore queried first
1159  * to detect accessibility of the register.  In case the platform firmware
1160  * reports an incorrect state or the device isn't power manageable by the
1161  * platform at all, we try to detect D3cold by testing accessibility of the
1162  * vendor ID in config space.
1163  */
1164 void pci_update_current_state(struct pci_dev *dev, pci_power_t state)
1165 {
1166         if (platform_pci_get_power_state(dev) == PCI_D3cold ||
1167             !pci_device_is_present(dev)) {
1168                 dev->current_state = PCI_D3cold;
1169         } else if (dev->pm_cap) {
1170                 u16 pmcsr;
1171
1172                 pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1173                 dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
1174         } else {
1175                 dev->current_state = state;
1176         }
1177 }
1178
1179 /**
1180  * pci_refresh_power_state - Refresh the given device's power state data
1181  * @dev: Target PCI device.
1182  *
1183  * Ask the platform to refresh the devices power state information and invoke
1184  * pci_update_current_state() to update its current PCI power state.
1185  */
1186 void pci_refresh_power_state(struct pci_dev *dev)
1187 {
1188         if (platform_pci_power_manageable(dev))
1189                 platform_pci_refresh_power_state(dev);
1190
1191         pci_update_current_state(dev, dev->current_state);
1192 }
1193
1194 /**
1195  * pci_platform_power_transition - Use platform to change device power state
1196  * @dev: PCI device to handle.
1197  * @state: State to put the device into.
1198  */
1199 int pci_platform_power_transition(struct pci_dev *dev, pci_power_t state)
1200 {
1201         int error;
1202
1203         if (platform_pci_power_manageable(dev)) {
1204                 error = platform_pci_set_power_state(dev, state);
1205                 if (!error)
1206                         pci_update_current_state(dev, state);
1207         } else
1208                 error = -ENODEV;
1209
1210         if (error && !dev->pm_cap) /* Fall back to PCI_D0 */
1211                 dev->current_state = PCI_D0;
1212
1213         return error;
1214 }
1215 EXPORT_SYMBOL_GPL(pci_platform_power_transition);
1216
1217 static int pci_resume_one(struct pci_dev *pci_dev, void *ign)
1218 {
1219         pm_request_resume(&pci_dev->dev);
1220         return 0;
1221 }
1222
1223 /**
1224  * pci_resume_bus - Walk given bus and runtime resume devices on it
1225  * @bus: Top bus of the subtree to walk.
1226  */
1227 void pci_resume_bus(struct pci_bus *bus)
1228 {
1229         if (bus)
1230                 pci_walk_bus(bus, pci_resume_one, NULL);
1231 }
1232
1233 static int pci_dev_wait(struct pci_dev *dev, char *reset_type, int timeout)
1234 {
1235         int delay = 1;
1236         u32 id;
1237
1238         /*
1239          * After reset, the device should not silently discard config
1240          * requests, but it may still indicate that it needs more time by
1241          * responding to them with CRS completions.  The Root Port will
1242          * generally synthesize ~0 data to complete the read (except when
1243          * CRS SV is enabled and the read was for the Vendor ID; in that
1244          * case it synthesizes 0x0001 data).
1245          *
1246          * Wait for the device to return a non-CRS completion.  Read the
1247          * Command register instead of Vendor ID so we don't have to
1248          * contend with the CRS SV value.
1249          */
1250         pci_read_config_dword(dev, PCI_COMMAND, &id);
1251         while (id == ~0) {
1252                 if (delay > timeout) {
1253                         pci_warn(dev, "not ready %dms after %s; giving up\n",
1254                                  delay - 1, reset_type);
1255                         return -ENOTTY;
1256                 }
1257
1258                 if (delay > 1000)
1259                         pci_info(dev, "not ready %dms after %s; waiting\n",
1260                                  delay - 1, reset_type);
1261
1262                 msleep(delay);
1263                 delay *= 2;
1264                 pci_read_config_dword(dev, PCI_COMMAND, &id);
1265         }
1266
1267         if (delay > 1000)
1268                 pci_info(dev, "ready %dms after %s\n", delay - 1,
1269                          reset_type);
1270
1271         return 0;
1272 }
1273
1274 /**
1275  * pci_power_up - Put the given device into D0
1276  * @dev: PCI device to power up
1277  */
1278 int pci_power_up(struct pci_dev *dev)
1279 {
1280         pci_platform_power_transition(dev, PCI_D0);
1281
1282         /*
1283          * Mandatory power management transition delays are handled in
1284          * pci_pm_resume_noirq() and pci_pm_runtime_resume() of the
1285          * corresponding bridge.
1286          */
1287         if (dev->runtime_d3cold) {
1288                 /*
1289                  * When powering on a bridge from D3cold, the whole hierarchy
1290                  * may be powered on into D0uninitialized state, resume them to
1291                  * give them a chance to suspend again
1292                  */
1293                 pci_resume_bus(dev->subordinate);
1294         }
1295
1296         return pci_raw_set_power_state(dev, PCI_D0);
1297 }
1298
1299 /**
1300  * __pci_dev_set_current_state - Set current state of a PCI device
1301  * @dev: Device to handle
1302  * @data: pointer to state to be set
1303  */
1304 static int __pci_dev_set_current_state(struct pci_dev *dev, void *data)
1305 {
1306         pci_power_t state = *(pci_power_t *)data;
1307
1308         dev->current_state = state;
1309         return 0;
1310 }
1311
1312 /**
1313  * pci_bus_set_current_state - Walk given bus and set current state of devices
1314  * @bus: Top bus of the subtree to walk.
1315  * @state: state to be set
1316  */
1317 void pci_bus_set_current_state(struct pci_bus *bus, pci_power_t state)
1318 {
1319         if (bus)
1320                 pci_walk_bus(bus, __pci_dev_set_current_state, &state);
1321 }
1322
1323 /**
1324  * pci_set_power_state - Set the power state of a PCI device
1325  * @dev: PCI device to handle.
1326  * @state: PCI power state (D0, D1, D2, D3hot) to put the device into.
1327  *
1328  * Transition a device to a new power state, using the platform firmware and/or
1329  * the device's PCI PM registers.
1330  *
1331  * RETURN VALUE:
1332  * -EINVAL if the requested state is invalid.
1333  * -EIO if device does not support PCI PM or its PM capabilities register has a
1334  * wrong version, or device doesn't support the requested state.
1335  * 0 if the transition is to D1 or D2 but D1 and D2 are not supported.
1336  * 0 if device already is in the requested state.
1337  * 0 if the transition is to D3 but D3 is not supported.
1338  * 0 if device's power state has been successfully changed.
1339  */
1340 int pci_set_power_state(struct pci_dev *dev, pci_power_t state)
1341 {
1342         int error;
1343
1344         /* Bound the state we're entering */
1345         if (state > PCI_D3cold)
1346                 state = PCI_D3cold;
1347         else if (state < PCI_D0)
1348                 state = PCI_D0;
1349         else if ((state == PCI_D1 || state == PCI_D2) && pci_no_d1d2(dev))
1350
1351                 /*
1352                  * If the device or the parent bridge do not support PCI
1353                  * PM, ignore the request if we're doing anything other
1354                  * than putting it into D0 (which would only happen on
1355                  * boot).
1356                  */
1357                 return 0;
1358
1359         /* Check if we're already there */
1360         if (dev->current_state == state)
1361                 return 0;
1362
1363         if (state == PCI_D0)
1364                 return pci_power_up(dev);
1365
1366         /*
1367          * This device is quirked not to be put into D3, so don't put it in
1368          * D3
1369          */
1370         if (state >= PCI_D3hot && (dev->dev_flags & PCI_DEV_FLAGS_NO_D3))
1371                 return 0;
1372
1373         /*
1374          * To put device in D3cold, we put device into D3hot in native
1375          * way, then put device into D3cold with platform ops
1376          */
1377         error = pci_raw_set_power_state(dev, state > PCI_D3hot ?
1378                                         PCI_D3hot : state);
1379
1380         if (pci_platform_power_transition(dev, state))
1381                 return error;
1382
1383         /* Powering off a bridge may power off the whole hierarchy */
1384         if (state == PCI_D3cold)
1385                 pci_bus_set_current_state(dev->subordinate, PCI_D3cold);
1386
1387         return 0;
1388 }
1389 EXPORT_SYMBOL(pci_set_power_state);
1390
1391 /**
1392  * pci_choose_state - Choose the power state of a PCI device
1393  * @dev: PCI device to be suspended
1394  * @state: target sleep state for the whole system. This is the value
1395  *         that is passed to suspend() function.
1396  *
1397  * Returns PCI power state suitable for given device and given system
1398  * message.
1399  */
1400 pci_power_t pci_choose_state(struct pci_dev *dev, pm_message_t state)
1401 {
1402         pci_power_t ret;
1403
1404         if (!dev->pm_cap)
1405                 return PCI_D0;
1406
1407         ret = platform_pci_choose_state(dev);
1408         if (ret != PCI_POWER_ERROR)
1409                 return ret;
1410
1411         switch (state.event) {
1412         case PM_EVENT_ON:
1413                 return PCI_D0;
1414         case PM_EVENT_FREEZE:
1415         case PM_EVENT_PRETHAW:
1416                 /* REVISIT both freeze and pre-thaw "should" use D0 */
1417         case PM_EVENT_SUSPEND:
1418         case PM_EVENT_HIBERNATE:
1419                 return PCI_D3hot;
1420         default:
1421                 pci_info(dev, "unrecognized suspend event %d\n",
1422                          state.event);
1423                 BUG();
1424         }
1425         return PCI_D0;
1426 }
1427 EXPORT_SYMBOL(pci_choose_state);
1428
1429 #define PCI_EXP_SAVE_REGS       7
1430
1431 static struct pci_cap_saved_state *_pci_find_saved_cap(struct pci_dev *pci_dev,
1432                                                        u16 cap, bool extended)
1433 {
1434         struct pci_cap_saved_state *tmp;
1435
1436         hlist_for_each_entry(tmp, &pci_dev->saved_cap_space, next) {
1437                 if (tmp->cap.cap_extended == extended && tmp->cap.cap_nr == cap)
1438                         return tmp;
1439         }
1440         return NULL;
1441 }
1442
1443 struct pci_cap_saved_state *pci_find_saved_cap(struct pci_dev *dev, char cap)
1444 {
1445         return _pci_find_saved_cap(dev, cap, false);
1446 }
1447
1448 struct pci_cap_saved_state *pci_find_saved_ext_cap(struct pci_dev *dev, u16 cap)
1449 {
1450         return _pci_find_saved_cap(dev, cap, true);
1451 }
1452
1453 static int pci_save_pcie_state(struct pci_dev *dev)
1454 {
1455         int i = 0;
1456         struct pci_cap_saved_state *save_state;
1457         u16 *cap;
1458
1459         if (!pci_is_pcie(dev))
1460                 return 0;
1461
1462         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
1463         if (!save_state) {
1464                 pci_err(dev, "buffer not found in %s\n", __func__);
1465                 return -ENOMEM;
1466         }
1467
1468         cap = (u16 *)&save_state->cap.data[0];
1469         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &cap[i++]);
1470         pcie_capability_read_word(dev, PCI_EXP_LNKCTL, &cap[i++]);
1471         pcie_capability_read_word(dev, PCI_EXP_SLTCTL, &cap[i++]);
1472         pcie_capability_read_word(dev, PCI_EXP_RTCTL,  &cap[i++]);
1473         pcie_capability_read_word(dev, PCI_EXP_DEVCTL2, &cap[i++]);
1474         pcie_capability_read_word(dev, PCI_EXP_LNKCTL2, &cap[i++]);
1475         pcie_capability_read_word(dev, PCI_EXP_SLTCTL2, &cap[i++]);
1476
1477         return 0;
1478 }
1479
1480 void pci_bridge_reconfigure_ltr(struct pci_dev *dev)
1481 {
1482 #ifdef CONFIG_PCIEASPM
1483         struct pci_dev *bridge;
1484         u32 ctl;
1485
1486         bridge = pci_upstream_bridge(dev);
1487         if (bridge && bridge->ltr_path) {
1488                 pcie_capability_read_dword(bridge, PCI_EXP_DEVCTL2, &ctl);
1489                 if (!(ctl & PCI_EXP_DEVCTL2_LTR_EN)) {
1490                         pci_dbg(bridge, "re-enabling LTR\n");
1491                         pcie_capability_set_word(bridge, PCI_EXP_DEVCTL2,
1492                                                  PCI_EXP_DEVCTL2_LTR_EN);
1493                 }
1494         }
1495 #endif
1496 }
1497
1498 static void pci_restore_pcie_state(struct pci_dev *dev)
1499 {
1500         int i = 0;
1501         struct pci_cap_saved_state *save_state;
1502         u16 *cap;
1503
1504         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
1505         if (!save_state)
1506                 return;
1507
1508         /*
1509          * Downstream ports reset the LTR enable bit when link goes down.
1510          * Check and re-configure the bit here before restoring device.
1511          * PCIe r5.0, sec 7.5.3.16.
1512          */
1513         pci_bridge_reconfigure_ltr(dev);
1514
1515         cap = (u16 *)&save_state->cap.data[0];
1516         pcie_capability_write_word(dev, PCI_EXP_DEVCTL, cap[i++]);
1517         pcie_capability_write_word(dev, PCI_EXP_LNKCTL, cap[i++]);
1518         pcie_capability_write_word(dev, PCI_EXP_SLTCTL, cap[i++]);
1519         pcie_capability_write_word(dev, PCI_EXP_RTCTL, cap[i++]);
1520         pcie_capability_write_word(dev, PCI_EXP_DEVCTL2, cap[i++]);
1521         pcie_capability_write_word(dev, PCI_EXP_LNKCTL2, cap[i++]);
1522         pcie_capability_write_word(dev, PCI_EXP_SLTCTL2, cap[i++]);
1523 }
1524
1525 static int pci_save_pcix_state(struct pci_dev *dev)
1526 {
1527         int pos;
1528         struct pci_cap_saved_state *save_state;
1529
1530         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
1531         if (!pos)
1532                 return 0;
1533
1534         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
1535         if (!save_state) {
1536                 pci_err(dev, "buffer not found in %s\n", __func__);
1537                 return -ENOMEM;
1538         }
1539
1540         pci_read_config_word(dev, pos + PCI_X_CMD,
1541                              (u16 *)save_state->cap.data);
1542
1543         return 0;
1544 }
1545
1546 static void pci_restore_pcix_state(struct pci_dev *dev)
1547 {
1548         int i = 0, pos;
1549         struct pci_cap_saved_state *save_state;
1550         u16 *cap;
1551
1552         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
1553         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
1554         if (!save_state || !pos)
1555                 return;
1556         cap = (u16 *)&save_state->cap.data[0];
1557
1558         pci_write_config_word(dev, pos + PCI_X_CMD, cap[i++]);
1559 }
1560
1561 static void pci_save_ltr_state(struct pci_dev *dev)
1562 {
1563         int ltr;
1564         struct pci_cap_saved_state *save_state;
1565         u16 *cap;
1566
1567         if (!pci_is_pcie(dev))
1568                 return;
1569
1570         ltr = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_LTR);
1571         if (!ltr)
1572                 return;
1573
1574         save_state = pci_find_saved_ext_cap(dev, PCI_EXT_CAP_ID_LTR);
1575         if (!save_state) {
1576                 pci_err(dev, "no suspend buffer for LTR; ASPM issues possible after resume\n");
1577                 return;
1578         }
1579
1580         cap = (u16 *)&save_state->cap.data[0];
1581         pci_read_config_word(dev, ltr + PCI_LTR_MAX_SNOOP_LAT, cap++);
1582         pci_read_config_word(dev, ltr + PCI_LTR_MAX_NOSNOOP_LAT, cap++);
1583 }
1584
1585 static void pci_restore_ltr_state(struct pci_dev *dev)
1586 {
1587         struct pci_cap_saved_state *save_state;
1588         int ltr;
1589         u16 *cap;
1590
1591         save_state = pci_find_saved_ext_cap(dev, PCI_EXT_CAP_ID_LTR);
1592         ltr = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_LTR);
1593         if (!save_state || !ltr)
1594                 return;
1595
1596         cap = (u16 *)&save_state->cap.data[0];
1597         pci_write_config_word(dev, ltr + PCI_LTR_MAX_SNOOP_LAT, *cap++);
1598         pci_write_config_word(dev, ltr + PCI_LTR_MAX_NOSNOOP_LAT, *cap++);
1599 }
1600
1601 /**
1602  * pci_save_state - save the PCI configuration space of a device before
1603  *                  suspending
1604  * @dev: PCI device that we're dealing with
1605  */
1606 int pci_save_state(struct pci_dev *dev)
1607 {
1608         int i;
1609         /* XXX: 100% dword access ok here? */
1610         for (i = 0; i < 16; i++) {
1611                 pci_read_config_dword(dev, i * 4, &dev->saved_config_space[i]);
1612                 pci_dbg(dev, "saving config space at offset %#x (reading %#x)\n",
1613                         i * 4, dev->saved_config_space[i]);
1614         }
1615         dev->state_saved = true;
1616
1617         i = pci_save_pcie_state(dev);
1618         if (i != 0)
1619                 return i;
1620
1621         i = pci_save_pcix_state(dev);
1622         if (i != 0)
1623                 return i;
1624
1625         pci_save_ltr_state(dev);
1626         pci_save_dpc_state(dev);
1627         pci_save_aer_state(dev);
1628         pci_save_ptm_state(dev);
1629         return pci_save_vc_state(dev);
1630 }
1631 EXPORT_SYMBOL(pci_save_state);
1632
1633 static void pci_restore_config_dword(struct pci_dev *pdev, int offset,
1634                                      u32 saved_val, int retry, bool force)
1635 {
1636         u32 val;
1637
1638         pci_read_config_dword(pdev, offset, &val);
1639         if (!force && val == saved_val)
1640                 return;
1641
1642         for (;;) {
1643                 pci_dbg(pdev, "restoring config space at offset %#x (was %#x, writing %#x)\n",
1644                         offset, val, saved_val);
1645                 pci_write_config_dword(pdev, offset, saved_val);
1646                 if (retry-- <= 0)
1647                         return;
1648
1649                 pci_read_config_dword(pdev, offset, &val);
1650                 if (val == saved_val)
1651                         return;
1652
1653                 mdelay(1);
1654         }
1655 }
1656
1657 static void pci_restore_config_space_range(struct pci_dev *pdev,
1658                                            int start, int end, int retry,
1659                                            bool force)
1660 {
1661         int index;
1662
1663         for (index = end; index >= start; index--)
1664                 pci_restore_config_dword(pdev, 4 * index,
1665                                          pdev->saved_config_space[index],
1666                                          retry, force);
1667 }
1668
1669 static void pci_restore_config_space(struct pci_dev *pdev)
1670 {
1671         if (pdev->hdr_type == PCI_HEADER_TYPE_NORMAL) {
1672                 pci_restore_config_space_range(pdev, 10, 15, 0, false);
1673                 /* Restore BARs before the command register. */
1674                 pci_restore_config_space_range(pdev, 4, 9, 10, false);
1675                 pci_restore_config_space_range(pdev, 0, 3, 0, false);
1676         } else if (pdev->hdr_type == PCI_HEADER_TYPE_BRIDGE) {
1677                 pci_restore_config_space_range(pdev, 12, 15, 0, false);
1678
1679                 /*
1680                  * Force rewriting of prefetch registers to avoid S3 resume
1681                  * issues on Intel PCI bridges that occur when these
1682                  * registers are not explicitly written.
1683                  */
1684                 pci_restore_config_space_range(pdev, 9, 11, 0, true);
1685                 pci_restore_config_space_range(pdev, 0, 8, 0, false);
1686         } else {
1687                 pci_restore_config_space_range(pdev, 0, 15, 0, false);
1688         }
1689 }
1690
1691 static void pci_restore_rebar_state(struct pci_dev *pdev)
1692 {
1693         unsigned int pos, nbars, i;
1694         u32 ctrl;
1695
1696         pos = pci_find_ext_capability(pdev, PCI_EXT_CAP_ID_REBAR);
1697         if (!pos)
1698                 return;
1699
1700         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
1701         nbars = (ctrl & PCI_REBAR_CTRL_NBAR_MASK) >>
1702                     PCI_REBAR_CTRL_NBAR_SHIFT;
1703
1704         for (i = 0; i < nbars; i++, pos += 8) {
1705                 struct resource *res;
1706                 int bar_idx, size;
1707
1708                 pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
1709                 bar_idx = ctrl & PCI_REBAR_CTRL_BAR_IDX;
1710                 res = pdev->resource + bar_idx;
1711                 size = pci_rebar_bytes_to_size(resource_size(res));
1712                 ctrl &= ~PCI_REBAR_CTRL_BAR_SIZE;
1713                 ctrl |= size << PCI_REBAR_CTRL_BAR_SHIFT;
1714                 pci_write_config_dword(pdev, pos + PCI_REBAR_CTRL, ctrl);
1715         }
1716 }
1717
1718 /**
1719  * pci_restore_state - Restore the saved state of a PCI device
1720  * @dev: PCI device that we're dealing with
1721  */
1722 void pci_restore_state(struct pci_dev *dev)
1723 {
1724         if (!dev->state_saved)
1725                 return;
1726
1727         /*
1728          * Restore max latencies (in the LTR capability) before enabling
1729          * LTR itself (in the PCIe capability).
1730          */
1731         pci_restore_ltr_state(dev);
1732
1733         pci_restore_pcie_state(dev);
1734         pci_restore_pasid_state(dev);
1735         pci_restore_pri_state(dev);
1736         pci_restore_ats_state(dev);
1737         pci_restore_vc_state(dev);
1738         pci_restore_rebar_state(dev);
1739         pci_restore_dpc_state(dev);
1740         pci_restore_ptm_state(dev);
1741
1742         pci_aer_clear_status(dev);
1743         pci_restore_aer_state(dev);
1744
1745         pci_restore_config_space(dev);
1746
1747         pci_restore_pcix_state(dev);
1748         pci_restore_msi_state(dev);
1749
1750         /* Restore ACS and IOV configuration state */
1751         pci_enable_acs(dev);
1752         pci_restore_iov_state(dev);
1753
1754         dev->state_saved = false;
1755 }
1756 EXPORT_SYMBOL(pci_restore_state);
1757
1758 struct pci_saved_state {
1759         u32 config_space[16];
1760         struct pci_cap_saved_data cap[];
1761 };
1762
1763 /**
1764  * pci_store_saved_state - Allocate and return an opaque struct containing
1765  *                         the device saved state.
1766  * @dev: PCI device that we're dealing with
1767  *
1768  * Return NULL if no state or error.
1769  */
1770 struct pci_saved_state *pci_store_saved_state(struct pci_dev *dev)
1771 {
1772         struct pci_saved_state *state;
1773         struct pci_cap_saved_state *tmp;
1774         struct pci_cap_saved_data *cap;
1775         size_t size;
1776
1777         if (!dev->state_saved)
1778                 return NULL;
1779
1780         size = sizeof(*state) + sizeof(struct pci_cap_saved_data);
1781
1782         hlist_for_each_entry(tmp, &dev->saved_cap_space, next)
1783                 size += sizeof(struct pci_cap_saved_data) + tmp->cap.size;
1784
1785         state = kzalloc(size, GFP_KERNEL);
1786         if (!state)
1787                 return NULL;
1788
1789         memcpy(state->config_space, dev->saved_config_space,
1790                sizeof(state->config_space));
1791
1792         cap = state->cap;
1793         hlist_for_each_entry(tmp, &dev->saved_cap_space, next) {
1794                 size_t len = sizeof(struct pci_cap_saved_data) + tmp->cap.size;
1795                 memcpy(cap, &tmp->cap, len);
1796                 cap = (struct pci_cap_saved_data *)((u8 *)cap + len);
1797         }
1798         /* Empty cap_save terminates list */
1799
1800         return state;
1801 }
1802 EXPORT_SYMBOL_GPL(pci_store_saved_state);
1803
1804 /**
1805  * pci_load_saved_state - Reload the provided save state into struct pci_dev.
1806  * @dev: PCI device that we're dealing with
1807  * @state: Saved state returned from pci_store_saved_state()
1808  */
1809 int pci_load_saved_state(struct pci_dev *dev,
1810                          struct pci_saved_state *state)
1811 {
1812         struct pci_cap_saved_data *cap;
1813
1814         dev->state_saved = false;
1815
1816         if (!state)
1817                 return 0;
1818
1819         memcpy(dev->saved_config_space, state->config_space,
1820                sizeof(state->config_space));
1821
1822         cap = state->cap;
1823         while (cap->size) {
1824                 struct pci_cap_saved_state *tmp;
1825
1826                 tmp = _pci_find_saved_cap(dev, cap->cap_nr, cap->cap_extended);
1827                 if (!tmp || tmp->cap.size != cap->size)
1828                         return -EINVAL;
1829
1830                 memcpy(tmp->cap.data, cap->data, tmp->cap.size);
1831                 cap = (struct pci_cap_saved_data *)((u8 *)cap +
1832                        sizeof(struct pci_cap_saved_data) + cap->size);
1833         }
1834
1835         dev->state_saved = true;
1836         return 0;
1837 }
1838 EXPORT_SYMBOL_GPL(pci_load_saved_state);
1839
1840 /**
1841  * pci_load_and_free_saved_state - Reload the save state pointed to by state,
1842  *                                 and free the memory allocated for it.
1843  * @dev: PCI device that we're dealing with
1844  * @state: Pointer to saved state returned from pci_store_saved_state()
1845  */
1846 int pci_load_and_free_saved_state(struct pci_dev *dev,
1847                                   struct pci_saved_state **state)
1848 {
1849         int ret = pci_load_saved_state(dev, *state);
1850         kfree(*state);
1851         *state = NULL;
1852         return ret;
1853 }
1854 EXPORT_SYMBOL_GPL(pci_load_and_free_saved_state);
1855
1856 int __weak pcibios_enable_device(struct pci_dev *dev, int bars)
1857 {
1858         return pci_enable_resources(dev, bars);
1859 }
1860
1861 static int do_pci_enable_device(struct pci_dev *dev, int bars)
1862 {
1863         int err;
1864         struct pci_dev *bridge;
1865         u16 cmd;
1866         u8 pin;
1867
1868         err = pci_set_power_state(dev, PCI_D0);
1869         if (err < 0 && err != -EIO)
1870                 return err;
1871
1872         bridge = pci_upstream_bridge(dev);
1873         if (bridge)
1874                 pcie_aspm_powersave_config_link(bridge);
1875
1876         err = pcibios_enable_device(dev, bars);
1877         if (err < 0)
1878                 return err;
1879         pci_fixup_device(pci_fixup_enable, dev);
1880
1881         if (dev->msi_enabled || dev->msix_enabled)
1882                 return 0;
1883
1884         pci_read_config_byte(dev, PCI_INTERRUPT_PIN, &pin);
1885         if (pin) {
1886                 pci_read_config_word(dev, PCI_COMMAND, &cmd);
1887                 if (cmd & PCI_COMMAND_INTX_DISABLE)
1888                         pci_write_config_word(dev, PCI_COMMAND,
1889                                               cmd & ~PCI_COMMAND_INTX_DISABLE);
1890         }
1891
1892         return 0;
1893 }
1894
1895 /**
1896  * pci_reenable_device - Resume abandoned device
1897  * @dev: PCI device to be resumed
1898  *
1899  * NOTE: This function is a backend of pci_default_resume() and is not supposed
1900  * to be called by normal code, write proper resume handler and use it instead.
1901  */
1902 int pci_reenable_device(struct pci_dev *dev)
1903 {
1904         if (pci_is_enabled(dev))
1905                 return do_pci_enable_device(dev, (1 << PCI_NUM_RESOURCES) - 1);
1906         return 0;
1907 }
1908 EXPORT_SYMBOL(pci_reenable_device);
1909
1910 static void pci_enable_bridge(struct pci_dev *dev)
1911 {
1912         struct pci_dev *bridge;
1913         int retval;
1914
1915         bridge = pci_upstream_bridge(dev);
1916         if (bridge)
1917                 pci_enable_bridge(bridge);
1918
1919         if (pci_is_enabled(dev)) {
1920                 if (!dev->is_busmaster)
1921                         pci_set_master(dev);
1922                 return;
1923         }
1924
1925         retval = pci_enable_device(dev);
1926         if (retval)
1927                 pci_err(dev, "Error enabling bridge (%d), continuing\n",
1928                         retval);
1929         pci_set_master(dev);
1930 }
1931
1932 static int pci_enable_device_flags(struct pci_dev *dev, unsigned long flags)
1933 {
1934         struct pci_dev *bridge;
1935         int err;
1936         int i, bars = 0;
1937
1938         /*
1939          * Power state could be unknown at this point, either due to a fresh
1940          * boot or a device removal call.  So get the current power state
1941          * so that things like MSI message writing will behave as expected
1942          * (e.g. if the device really is in D0 at enable time).
1943          */
1944         pci_update_current_state(dev, dev->current_state);
1945
1946         if (atomic_inc_return(&dev->enable_cnt) > 1)
1947                 return 0;               /* already enabled */
1948
1949         bridge = pci_upstream_bridge(dev);
1950         if (bridge)
1951                 pci_enable_bridge(bridge);
1952
1953         /* only skip sriov related */
1954         for (i = 0; i <= PCI_ROM_RESOURCE; i++)
1955                 if (dev->resource[i].flags & flags)
1956                         bars |= (1 << i);
1957         for (i = PCI_BRIDGE_RESOURCES; i < DEVICE_COUNT_RESOURCE; i++)
1958                 if (dev->resource[i].flags & flags)
1959                         bars |= (1 << i);
1960
1961         err = do_pci_enable_device(dev, bars);
1962         if (err < 0)
1963                 atomic_dec(&dev->enable_cnt);
1964         return err;
1965 }
1966
1967 /**
1968  * pci_enable_device_io - Initialize a device for use with IO space
1969  * @dev: PCI device to be initialized
1970  *
1971  * Initialize device before it's used by a driver. Ask low-level code
1972  * to enable I/O resources. Wake up the device if it was suspended.
1973  * Beware, this function can fail.
1974  */
1975 int pci_enable_device_io(struct pci_dev *dev)
1976 {
1977         return pci_enable_device_flags(dev, IORESOURCE_IO);
1978 }
1979 EXPORT_SYMBOL(pci_enable_device_io);
1980
1981 /**
1982  * pci_enable_device_mem - Initialize a device for use with Memory space
1983  * @dev: PCI device to be initialized
1984  *
1985  * Initialize device before it's used by a driver. Ask low-level code
1986  * to enable Memory resources. Wake up the device if it was suspended.
1987  * Beware, this function can fail.
1988  */
1989 int pci_enable_device_mem(struct pci_dev *dev)
1990 {
1991         return pci_enable_device_flags(dev, IORESOURCE_MEM);
1992 }
1993 EXPORT_SYMBOL(pci_enable_device_mem);
1994
1995 /**
1996  * pci_enable_device - Initialize device before it's used by a driver.
1997  * @dev: PCI device to be initialized
1998  *
1999  * Initialize device before it's used by a driver. Ask low-level code
2000  * to enable I/O and memory. Wake up the device if it was suspended.
2001  * Beware, this function can fail.
2002  *
2003  * Note we don't actually enable the device many times if we call
2004  * this function repeatedly (we just increment the count).
2005  */
2006 int pci_enable_device(struct pci_dev *dev)
2007 {
2008         return pci_enable_device_flags(dev, IORESOURCE_MEM | IORESOURCE_IO);
2009 }
2010 EXPORT_SYMBOL(pci_enable_device);
2011
2012 /*
2013  * Managed PCI resources.  This manages device on/off, INTx/MSI/MSI-X
2014  * on/off and BAR regions.  pci_dev itself records MSI/MSI-X status, so
2015  * there's no need to track it separately.  pci_devres is initialized
2016  * when a device is enabled using managed PCI device enable interface.
2017  */
2018 struct pci_devres {
2019         unsigned int enabled:1;
2020         unsigned int pinned:1;
2021         unsigned int orig_intx:1;
2022         unsigned int restore_intx:1;
2023         unsigned int mwi:1;
2024         u32 region_mask;
2025 };
2026
2027 static void pcim_release(struct device *gendev, void *res)
2028 {
2029         struct pci_dev *dev = to_pci_dev(gendev);
2030         struct pci_devres *this = res;
2031         int i;
2032
2033         if (dev->msi_enabled)
2034                 pci_disable_msi(dev);
2035         if (dev->msix_enabled)
2036                 pci_disable_msix(dev);
2037
2038         for (i = 0; i < DEVICE_COUNT_RESOURCE; i++)
2039                 if (this->region_mask & (1 << i))
2040                         pci_release_region(dev, i);
2041
2042         if (this->mwi)
2043                 pci_clear_mwi(dev);
2044
2045         if (this->restore_intx)
2046                 pci_intx(dev, this->orig_intx);
2047
2048         if (this->enabled && !this->pinned)
2049                 pci_disable_device(dev);
2050 }
2051
2052 static struct pci_devres *get_pci_dr(struct pci_dev *pdev)
2053 {
2054         struct pci_devres *dr, *new_dr;
2055
2056         dr = devres_find(&pdev->dev, pcim_release, NULL, NULL);
2057         if (dr)
2058                 return dr;
2059
2060         new_dr = devres_alloc(pcim_release, sizeof(*new_dr), GFP_KERNEL);
2061         if (!new_dr)
2062                 return NULL;
2063         return devres_get(&pdev->dev, new_dr, NULL, NULL);
2064 }
2065
2066 static struct pci_devres *find_pci_dr(struct pci_dev *pdev)
2067 {
2068         if (pci_is_managed(pdev))
2069                 return devres_find(&pdev->dev, pcim_release, NULL, NULL);
2070         return NULL;
2071 }
2072
2073 /**
2074  * pcim_enable_device - Managed pci_enable_device()
2075  * @pdev: PCI device to be initialized
2076  *
2077  * Managed pci_enable_device().
2078  */
2079 int pcim_enable_device(struct pci_dev *pdev)
2080 {
2081         struct pci_devres *dr;
2082         int rc;
2083
2084         dr = get_pci_dr(pdev);
2085         if (unlikely(!dr))
2086                 return -ENOMEM;
2087         if (dr->enabled)
2088                 return 0;
2089
2090         rc = pci_enable_device(pdev);
2091         if (!rc) {
2092                 pdev->is_managed = 1;
2093                 dr->enabled = 1;
2094         }
2095         return rc;
2096 }
2097 EXPORT_SYMBOL(pcim_enable_device);
2098
2099 /**
2100  * pcim_pin_device - Pin managed PCI device
2101  * @pdev: PCI device to pin
2102  *
2103  * Pin managed PCI device @pdev.  Pinned device won't be disabled on
2104  * driver detach.  @pdev must have been enabled with
2105  * pcim_enable_device().
2106  */
2107 void pcim_pin_device(struct pci_dev *pdev)
2108 {
2109         struct pci_devres *dr;
2110
2111         dr = find_pci_dr(pdev);
2112         WARN_ON(!dr || !dr->enabled);
2113         if (dr)
2114                 dr->pinned = 1;
2115 }
2116 EXPORT_SYMBOL(pcim_pin_device);
2117
2118 /*
2119  * pcibios_device_add - provide arch specific hooks when adding device dev
2120  * @dev: the PCI device being added
2121  *
2122  * Permits the platform to provide architecture specific functionality when
2123  * devices are added. This is the default implementation. Architecture
2124  * implementations can override this.
2125  */
2126 int __weak pcibios_device_add(struct pci_dev *dev)
2127 {
2128         return 0;
2129 }
2130
2131 /**
2132  * pcibios_release_device - provide arch specific hooks when releasing
2133  *                          device dev
2134  * @dev: the PCI device being released
2135  *
2136  * Permits the platform to provide architecture specific functionality when
2137  * devices are released. This is the default implementation. Architecture
2138  * implementations can override this.
2139  */
2140 void __weak pcibios_release_device(struct pci_dev *dev) {}
2141
2142 /**
2143  * pcibios_disable_device - disable arch specific PCI resources for device dev
2144  * @dev: the PCI device to disable
2145  *
2146  * Disables architecture specific PCI resources for the device. This
2147  * is the default implementation. Architecture implementations can
2148  * override this.
2149  */
2150 void __weak pcibios_disable_device(struct pci_dev *dev) {}
2151
2152 /**
2153  * pcibios_penalize_isa_irq - penalize an ISA IRQ
2154  * @irq: ISA IRQ to penalize
2155  * @active: IRQ active or not
2156  *
2157  * Permits the platform to provide architecture-specific functionality when
2158  * penalizing ISA IRQs. This is the default implementation. Architecture
2159  * implementations can override this.
2160  */
2161 void __weak pcibios_penalize_isa_irq(int irq, int active) {}
2162
2163 static void do_pci_disable_device(struct pci_dev *dev)
2164 {
2165         u16 pci_command;
2166
2167         pci_read_config_word(dev, PCI_COMMAND, &pci_command);
2168         if (pci_command & PCI_COMMAND_MASTER) {
2169                 pci_command &= ~PCI_COMMAND_MASTER;
2170                 pci_write_config_word(dev, PCI_COMMAND, pci_command);
2171         }
2172
2173         pcibios_disable_device(dev);
2174 }
2175
2176 /**
2177  * pci_disable_enabled_device - Disable device without updating enable_cnt
2178  * @dev: PCI device to disable
2179  *
2180  * NOTE: This function is a backend of PCI power management routines and is
2181  * not supposed to be called drivers.
2182  */
2183 void pci_disable_enabled_device(struct pci_dev *dev)
2184 {
2185         if (pci_is_enabled(dev))
2186                 do_pci_disable_device(dev);
2187 }
2188
2189 /**
2190  * pci_disable_device - Disable PCI device after use
2191  * @dev: PCI device to be disabled
2192  *
2193  * Signal to the system that the PCI device is not in use by the system
2194  * anymore.  This only involves disabling PCI bus-mastering, if active.
2195  *
2196  * Note we don't actually disable the device until all callers of
2197  * pci_enable_device() have called pci_disable_device().
2198  */
2199 void pci_disable_device(struct pci_dev *dev)
2200 {
2201         struct pci_devres *dr;
2202
2203         dr = find_pci_dr(dev);
2204         if (dr)
2205                 dr->enabled = 0;
2206
2207         dev_WARN_ONCE(&dev->dev, atomic_read(&dev->enable_cnt) <= 0,
2208                       "disabling already-disabled device");
2209
2210         if (atomic_dec_return(&dev->enable_cnt) != 0)
2211                 return;
2212
2213         do_pci_disable_device(dev);
2214
2215         dev->is_busmaster = 0;
2216 }
2217 EXPORT_SYMBOL(pci_disable_device);
2218
2219 /**
2220  * pcibios_set_pcie_reset_state - set reset state for device dev
2221  * @dev: the PCIe device reset
2222  * @state: Reset state to enter into
2223  *
2224  * Set the PCIe reset state for the device. This is the default
2225  * implementation. Architecture implementations can override this.
2226  */
2227 int __weak pcibios_set_pcie_reset_state(struct pci_dev *dev,
2228                                         enum pcie_reset_state state)
2229 {
2230         return -EINVAL;
2231 }
2232
2233 /**
2234  * pci_set_pcie_reset_state - set reset state for device dev
2235  * @dev: the PCIe device reset
2236  * @state: Reset state to enter into
2237  *
2238  * Sets the PCI reset state for the device.
2239  */
2240 int pci_set_pcie_reset_state(struct pci_dev *dev, enum pcie_reset_state state)
2241 {
2242         return pcibios_set_pcie_reset_state(dev, state);
2243 }
2244 EXPORT_SYMBOL_GPL(pci_set_pcie_reset_state);
2245
2246 #ifdef CONFIG_PCIEAER
2247 void pcie_clear_device_status(struct pci_dev *dev)
2248 {
2249         u16 sta;
2250
2251         pcie_capability_read_word(dev, PCI_EXP_DEVSTA, &sta);
2252         pcie_capability_write_word(dev, PCI_EXP_DEVSTA, sta);
2253 }
2254 #endif
2255
2256 /**
2257  * pcie_clear_root_pme_status - Clear root port PME interrupt status.
2258  * @dev: PCIe root port or event collector.
2259  */
2260 void pcie_clear_root_pme_status(struct pci_dev *dev)
2261 {
2262         pcie_capability_set_dword(dev, PCI_EXP_RTSTA, PCI_EXP_RTSTA_PME);
2263 }
2264
2265 /**
2266  * pci_check_pme_status - Check if given device has generated PME.
2267  * @dev: Device to check.
2268  *
2269  * Check the PME status of the device and if set, clear it and clear PME enable
2270  * (if set).  Return 'true' if PME status and PME enable were both set or
2271  * 'false' otherwise.
2272  */
2273 bool pci_check_pme_status(struct pci_dev *dev)
2274 {
2275         int pmcsr_pos;
2276         u16 pmcsr;
2277         bool ret = false;
2278
2279         if (!dev->pm_cap)
2280                 return false;
2281
2282         pmcsr_pos = dev->pm_cap + PCI_PM_CTRL;
2283         pci_read_config_word(dev, pmcsr_pos, &pmcsr);
2284         if (!(pmcsr & PCI_PM_CTRL_PME_STATUS))
2285                 return false;
2286
2287         /* Clear PME status. */
2288         pmcsr |= PCI_PM_CTRL_PME_STATUS;
2289         if (pmcsr & PCI_PM_CTRL_PME_ENABLE) {
2290                 /* Disable PME to avoid interrupt flood. */
2291                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
2292                 ret = true;
2293         }
2294
2295         pci_write_config_word(dev, pmcsr_pos, pmcsr);
2296
2297         return ret;
2298 }
2299
2300 /**
2301  * pci_pme_wakeup - Wake up a PCI device if its PME Status bit is set.
2302  * @dev: Device to handle.
2303  * @pme_poll_reset: Whether or not to reset the device's pme_poll flag.
2304  *
2305  * Check if @dev has generated PME and queue a resume request for it in that
2306  * case.
2307  */
2308 static int pci_pme_wakeup(struct pci_dev *dev, void *pme_poll_reset)
2309 {
2310         if (pme_poll_reset && dev->pme_poll)
2311                 dev->pme_poll = false;
2312
2313         if (pci_check_pme_status(dev)) {
2314                 pci_wakeup_event(dev);
2315                 pm_request_resume(&dev->dev);
2316         }
2317         return 0;
2318 }
2319
2320 /**
2321  * pci_pme_wakeup_bus - Walk given bus and wake up devices on it, if necessary.
2322  * @bus: Top bus of the subtree to walk.
2323  */
2324 void pci_pme_wakeup_bus(struct pci_bus *bus)
2325 {
2326         if (bus)
2327                 pci_walk_bus(bus, pci_pme_wakeup, (void *)true);
2328 }
2329
2330
2331 /**
2332  * pci_pme_capable - check the capability of PCI device to generate PME#
2333  * @dev: PCI device to handle.
2334  * @state: PCI state from which device will issue PME#.
2335  */
2336 bool pci_pme_capable(struct pci_dev *dev, pci_power_t state)
2337 {
2338         if (!dev->pm_cap)
2339                 return false;
2340
2341         return !!(dev->pme_support & (1 << state));
2342 }
2343 EXPORT_SYMBOL(pci_pme_capable);
2344
2345 static void pci_pme_list_scan(struct work_struct *work)
2346 {
2347         struct pci_pme_device *pme_dev, *n;
2348
2349         mutex_lock(&pci_pme_list_mutex);
2350         list_for_each_entry_safe(pme_dev, n, &pci_pme_list, list) {
2351                 if (pme_dev->dev->pme_poll) {
2352                         struct pci_dev *bridge;
2353
2354                         bridge = pme_dev->dev->bus->self;
2355                         /*
2356                          * If bridge is in low power state, the
2357                          * configuration space of subordinate devices
2358                          * may be not accessible
2359                          */
2360                         if (bridge && bridge->current_state != PCI_D0)
2361                                 continue;
2362                         /*
2363                          * If the device is in D3cold it should not be
2364                          * polled either.
2365                          */
2366                         if (pme_dev->dev->current_state == PCI_D3cold)
2367                                 continue;
2368
2369                         pci_pme_wakeup(pme_dev->dev, NULL);
2370                 } else {
2371                         list_del(&pme_dev->list);
2372                         kfree(pme_dev);
2373                 }
2374         }
2375         if (!list_empty(&pci_pme_list))
2376                 queue_delayed_work(system_freezable_wq, &pci_pme_work,
2377                                    msecs_to_jiffies(PME_TIMEOUT));
2378         mutex_unlock(&pci_pme_list_mutex);
2379 }
2380
2381 static void __pci_pme_active(struct pci_dev *dev, bool enable)
2382 {
2383         u16 pmcsr;
2384
2385         if (!dev->pme_support)
2386                 return;
2387
2388         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
2389         /* Clear PME_Status by writing 1 to it and enable PME# */
2390         pmcsr |= PCI_PM_CTRL_PME_STATUS | PCI_PM_CTRL_PME_ENABLE;
2391         if (!enable)
2392                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
2393
2394         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
2395 }
2396
2397 /**
2398  * pci_pme_restore - Restore PME configuration after config space restore.
2399  * @dev: PCI device to update.
2400  */
2401 void pci_pme_restore(struct pci_dev *dev)
2402 {
2403         u16 pmcsr;
2404
2405         if (!dev->pme_support)
2406                 return;
2407
2408         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
2409         if (dev->wakeup_prepared) {
2410                 pmcsr |= PCI_PM_CTRL_PME_ENABLE;
2411                 pmcsr &= ~PCI_PM_CTRL_PME_STATUS;
2412         } else {
2413                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
2414                 pmcsr |= PCI_PM_CTRL_PME_STATUS;
2415         }
2416         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
2417 }
2418
2419 /**
2420  * pci_pme_active - enable or disable PCI device's PME# function
2421  * @dev: PCI device to handle.
2422  * @enable: 'true' to enable PME# generation; 'false' to disable it.
2423  *
2424  * The caller must verify that the device is capable of generating PME# before
2425  * calling this function with @enable equal to 'true'.
2426  */
2427 void pci_pme_active(struct pci_dev *dev, bool enable)
2428 {
2429         __pci_pme_active(dev, enable);
2430
2431         /*
2432          * PCI (as opposed to PCIe) PME requires that the device have
2433          * its PME# line hooked up correctly. Not all hardware vendors
2434          * do this, so the PME never gets delivered and the device
2435          * remains asleep. The easiest way around this is to
2436          * periodically walk the list of suspended devices and check
2437          * whether any have their PME flag set. The assumption is that
2438          * we'll wake up often enough anyway that this won't be a huge
2439          * hit, and the power savings from the devices will still be a
2440          * win.
2441          *
2442          * Although PCIe uses in-band PME message instead of PME# line
2443          * to report PME, PME does not work for some PCIe devices in
2444          * reality.  For example, there are devices that set their PME
2445          * status bits, but don't really bother to send a PME message;
2446          * there are PCI Express Root Ports that don't bother to
2447          * trigger interrupts when they receive PME messages from the
2448          * devices below.  So PME poll is used for PCIe devices too.
2449          */
2450
2451         if (dev->pme_poll) {
2452                 struct pci_pme_device *pme_dev;
2453                 if (enable) {
2454                         pme_dev = kmalloc(sizeof(struct pci_pme_device),
2455                                           GFP_KERNEL);
2456                         if (!pme_dev) {
2457                                 pci_warn(dev, "can't enable PME#\n");
2458                                 return;
2459                         }
2460                         pme_dev->dev = dev;
2461                         mutex_lock(&pci_pme_list_mutex);
2462                         list_add(&pme_dev->list, &pci_pme_list);
2463                         if (list_is_singular(&pci_pme_list))
2464                                 queue_delayed_work(system_freezable_wq,
2465                                                    &pci_pme_work,
2466                                                    msecs_to_jiffies(PME_TIMEOUT));
2467                         mutex_unlock(&pci_pme_list_mutex);
2468                 } else {
2469                         mutex_lock(&pci_pme_list_mutex);
2470                         list_for_each_entry(pme_dev, &pci_pme_list, list) {
2471                                 if (pme_dev->dev == dev) {
2472                                         list_del(&pme_dev->list);
2473                                         kfree(pme_dev);
2474                                         break;
2475                                 }
2476                         }
2477                         mutex_unlock(&pci_pme_list_mutex);
2478                 }
2479         }
2480
2481         pci_dbg(dev, "PME# %s\n", enable ? "enabled" : "disabled");
2482 }
2483 EXPORT_SYMBOL(pci_pme_active);
2484
2485 /**
2486  * __pci_enable_wake - enable PCI device as wakeup event source
2487  * @dev: PCI device affected
2488  * @state: PCI state from which device will issue wakeup events
2489  * @enable: True to enable event generation; false to disable
2490  *
2491  * This enables the device as a wakeup event source, or disables it.
2492  * When such events involves platform-specific hooks, those hooks are
2493  * called automatically by this routine.
2494  *
2495  * Devices with legacy power management (no standard PCI PM capabilities)
2496  * always require such platform hooks.
2497  *
2498  * RETURN VALUE:
2499  * 0 is returned on success
2500  * -EINVAL is returned if device is not supposed to wake up the system
2501  * Error code depending on the platform is returned if both the platform and
2502  * the native mechanism fail to enable the generation of wake-up events
2503  */
2504 static int __pci_enable_wake(struct pci_dev *dev, pci_power_t state, bool enable)
2505 {
2506         int ret = 0;
2507
2508         /*
2509          * Bridges that are not power-manageable directly only signal
2510          * wakeup on behalf of subordinate devices which is set up
2511          * elsewhere, so skip them. However, bridges that are
2512          * power-manageable may signal wakeup for themselves (for example,
2513          * on a hotplug event) and they need to be covered here.
2514          */
2515         if (!pci_power_manageable(dev))
2516                 return 0;
2517
2518         /* Don't do the same thing twice in a row for one device. */
2519         if (!!enable == !!dev->wakeup_prepared)
2520                 return 0;
2521
2522         /*
2523          * According to "PCI System Architecture" 4th ed. by Tom Shanley & Don
2524          * Anderson we should be doing PME# wake enable followed by ACPI wake
2525          * enable.  To disable wake-up we call the platform first, for symmetry.
2526          */
2527
2528         if (enable) {
2529                 int error;
2530
2531                 /*
2532                  * Enable PME signaling if the device can signal PME from
2533                  * D3cold regardless of whether or not it can signal PME from
2534                  * the current target state, because that will allow it to
2535                  * signal PME when the hierarchy above it goes into D3cold and
2536                  * the device itself ends up in D3cold as a result of that.
2537                  */
2538                 if (pci_pme_capable(dev, state) || pci_pme_capable(dev, PCI_D3cold))
2539                         pci_pme_active(dev, true);
2540                 else
2541                         ret = 1;
2542                 error = platform_pci_set_wakeup(dev, true);
2543                 if (ret)
2544                         ret = error;
2545                 if (!ret)
2546                         dev->wakeup_prepared = true;
2547         } else {
2548                 platform_pci_set_wakeup(dev, false);
2549                 pci_pme_active(dev, false);
2550                 dev->wakeup_prepared = false;
2551         }
2552
2553         return ret;
2554 }
2555
2556 /**
2557  * pci_enable_wake - change wakeup settings for a PCI device
2558  * @pci_dev: Target device
2559  * @state: PCI state from which device will issue wakeup events
2560  * @enable: Whether or not to enable event generation
2561  *
2562  * If @enable is set, check device_may_wakeup() for the device before calling
2563  * __pci_enable_wake() for it.
2564  */
2565 int pci_enable_wake(struct pci_dev *pci_dev, pci_power_t state, bool enable)
2566 {
2567         if (enable && !device_may_wakeup(&pci_dev->dev))
2568                 return -EINVAL;
2569
2570         return __pci_enable_wake(pci_dev, state, enable);
2571 }
2572 EXPORT_SYMBOL(pci_enable_wake);
2573
2574 /**
2575  * pci_wake_from_d3 - enable/disable device to wake up from D3_hot or D3_cold
2576  * @dev: PCI device to prepare
2577  * @enable: True to enable wake-up event generation; false to disable
2578  *
2579  * Many drivers want the device to wake up the system from D3_hot or D3_cold
2580  * and this function allows them to set that up cleanly - pci_enable_wake()
2581  * should not be called twice in a row to enable wake-up due to PCI PM vs ACPI
2582  * ordering constraints.
2583  *
2584  * This function only returns error code if the device is not allowed to wake
2585  * up the system from sleep or it is not capable of generating PME# from both
2586  * D3_hot and D3_cold and the platform is unable to enable wake-up power for it.
2587  */
2588 int pci_wake_from_d3(struct pci_dev *dev, bool enable)
2589 {
2590         return pci_pme_capable(dev, PCI_D3cold) ?
2591                         pci_enable_wake(dev, PCI_D3cold, enable) :
2592                         pci_enable_wake(dev, PCI_D3hot, enable);
2593 }
2594 EXPORT_SYMBOL(pci_wake_from_d3);
2595
2596 /**
2597  * pci_target_state - find an appropriate low power state for a given PCI dev
2598  * @dev: PCI device
2599  * @wakeup: Whether or not wakeup functionality will be enabled for the device.
2600  *
2601  * Use underlying platform code to find a supported low power state for @dev.
2602  * If the platform can't manage @dev, return the deepest state from which it
2603  * can generate wake events, based on any available PME info.
2604  */
2605 static pci_power_t pci_target_state(struct pci_dev *dev, bool wakeup)
2606 {
2607         pci_power_t target_state = PCI_D3hot;
2608
2609         if (platform_pci_power_manageable(dev)) {
2610                 /*
2611                  * Call the platform to find the target state for the device.
2612                  */
2613                 pci_power_t state = platform_pci_choose_state(dev);
2614
2615                 switch (state) {
2616                 case PCI_POWER_ERROR:
2617                 case PCI_UNKNOWN:
2618                         break;
2619                 case PCI_D1:
2620                 case PCI_D2:
2621                         if (pci_no_d1d2(dev))
2622                                 break;
2623                         fallthrough;
2624                 default:
2625                         target_state = state;
2626                 }
2627
2628                 return target_state;
2629         }
2630
2631         if (!dev->pm_cap)
2632                 target_state = PCI_D0;
2633
2634         /*
2635          * If the device is in D3cold even though it's not power-manageable by
2636          * the platform, it may have been powered down by non-standard means.
2637          * Best to let it slumber.
2638          */
2639         if (dev->current_state == PCI_D3cold)
2640                 target_state = PCI_D3cold;
2641
2642         if (wakeup && dev->pme_support) {
2643                 pci_power_t state = target_state;
2644
2645                 /*
2646                  * Find the deepest state from which the device can generate
2647                  * PME#.
2648                  */
2649                 while (state && !(dev->pme_support & (1 << state)))
2650                         state--;
2651
2652                 if (state)
2653                         return state;
2654                 else if (dev->pme_support & 1)
2655                         return PCI_D0;
2656         }
2657
2658         return target_state;
2659 }
2660
2661 /**
2662  * pci_prepare_to_sleep - prepare PCI device for system-wide transition
2663  *                        into a sleep state
2664  * @dev: Device to handle.
2665  *
2666  * Choose the power state appropriate for the device depending on whether
2667  * it can wake up the system and/or is power manageable by the platform
2668  * (PCI_D3hot is the default) and put the device into that state.
2669  */
2670 int pci_prepare_to_sleep(struct pci_dev *dev)
2671 {
2672         bool wakeup = device_may_wakeup(&dev->dev);
2673         pci_power_t target_state = pci_target_state(dev, wakeup);
2674         int error;
2675
2676         if (target_state == PCI_POWER_ERROR)
2677                 return -EIO;
2678
2679         /*
2680          * There are systems (for example, Intel mobile chips since Coffee
2681          * Lake) where the power drawn while suspended can be significantly
2682          * reduced by disabling PTM on PCIe root ports as this allows the
2683          * port to enter a lower-power PM state and the SoC to reach a
2684          * lower-power idle state as a whole.
2685          */
2686         if (pci_pcie_type(dev) == PCI_EXP_TYPE_ROOT_PORT)
2687                 pci_disable_ptm(dev);
2688
2689         pci_enable_wake(dev, target_state, wakeup);
2690
2691         error = pci_set_power_state(dev, target_state);
2692
2693         if (error) {
2694                 pci_enable_wake(dev, target_state, false);
2695                 pci_restore_ptm_state(dev);
2696         }
2697
2698         return error;
2699 }
2700 EXPORT_SYMBOL(pci_prepare_to_sleep);
2701
2702 /**
2703  * pci_back_from_sleep - turn PCI device on during system-wide transition
2704  *                       into working state
2705  * @dev: Device to handle.
2706  *
2707  * Disable device's system wake-up capability and put it into D0.
2708  */
2709 int pci_back_from_sleep(struct pci_dev *dev)
2710 {
2711         pci_enable_wake(dev, PCI_D0, false);
2712         return pci_set_power_state(dev, PCI_D0);
2713 }
2714 EXPORT_SYMBOL(pci_back_from_sleep);
2715
2716 /**
2717  * pci_finish_runtime_suspend - Carry out PCI-specific part of runtime suspend.
2718  * @dev: PCI device being suspended.
2719  *
2720  * Prepare @dev to generate wake-up events at run time and put it into a low
2721  * power state.
2722  */
2723 int pci_finish_runtime_suspend(struct pci_dev *dev)
2724 {
2725         pci_power_t target_state;
2726         int error;
2727
2728         target_state = pci_target_state(dev, device_can_wakeup(&dev->dev));
2729         if (target_state == PCI_POWER_ERROR)
2730                 return -EIO;
2731
2732         dev->runtime_d3cold = target_state == PCI_D3cold;
2733
2734         /*
2735          * There are systems (for example, Intel mobile chips since Coffee
2736          * Lake) where the power drawn while suspended can be significantly
2737          * reduced by disabling PTM on PCIe root ports as this allows the
2738          * port to enter a lower-power PM state and the SoC to reach a
2739          * lower-power idle state as a whole.
2740          */
2741         if (pci_pcie_type(dev) == PCI_EXP_TYPE_ROOT_PORT)
2742                 pci_disable_ptm(dev);
2743
2744         __pci_enable_wake(dev, target_state, pci_dev_run_wake(dev));
2745
2746         error = pci_set_power_state(dev, target_state);
2747
2748         if (error) {
2749                 pci_enable_wake(dev, target_state, false);
2750                 pci_restore_ptm_state(dev);
2751                 dev->runtime_d3cold = false;
2752         }
2753
2754         return error;
2755 }
2756
2757 /**
2758  * pci_dev_run_wake - Check if device can generate run-time wake-up events.
2759  * @dev: Device to check.
2760  *
2761  * Return true if the device itself is capable of generating wake-up events
2762  * (through the platform or using the native PCIe PME) or if the device supports
2763  * PME and one of its upstream bridges can generate wake-up events.
2764  */
2765 bool pci_dev_run_wake(struct pci_dev *dev)
2766 {
2767         struct pci_bus *bus = dev->bus;
2768
2769         if (!dev->pme_support)
2770                 return false;
2771
2772         /* PME-capable in principle, but not from the target power state */
2773         if (!pci_pme_capable(dev, pci_target_state(dev, true)))
2774                 return false;
2775
2776         if (device_can_wakeup(&dev->dev))
2777                 return true;
2778
2779         while (bus->parent) {
2780                 struct pci_dev *bridge = bus->self;
2781
2782                 if (device_can_wakeup(&bridge->dev))
2783                         return true;
2784
2785                 bus = bus->parent;
2786         }
2787
2788         /* We have reached the root bus. */
2789         if (bus->bridge)
2790                 return device_can_wakeup(bus->bridge);
2791
2792         return false;
2793 }
2794 EXPORT_SYMBOL_GPL(pci_dev_run_wake);
2795
2796 /**
2797  * pci_dev_need_resume - Check if it is necessary to resume the device.
2798  * @pci_dev: Device to check.
2799  *
2800  * Return 'true' if the device is not runtime-suspended or it has to be
2801  * reconfigured due to wakeup settings difference between system and runtime
2802  * suspend, or the current power state of it is not suitable for the upcoming
2803  * (system-wide) transition.
2804  */
2805 bool pci_dev_need_resume(struct pci_dev *pci_dev)
2806 {
2807         struct device *dev = &pci_dev->dev;
2808         pci_power_t target_state;
2809
2810         if (!pm_runtime_suspended(dev) || platform_pci_need_resume(pci_dev))
2811                 return true;
2812
2813         target_state = pci_target_state(pci_dev, device_may_wakeup(dev));
2814
2815         /*
2816          * If the earlier platform check has not triggered, D3cold is just power
2817          * removal on top of D3hot, so no need to resume the device in that
2818          * case.
2819          */
2820         return target_state != pci_dev->current_state &&
2821                 target_state != PCI_D3cold &&
2822                 pci_dev->current_state != PCI_D3hot;
2823 }
2824
2825 /**
2826  * pci_dev_adjust_pme - Adjust PME setting for a suspended device.
2827  * @pci_dev: Device to check.
2828  *
2829  * If the device is suspended and it is not configured for system wakeup,
2830  * disable PME for it to prevent it from waking up the system unnecessarily.
2831  *
2832  * Note that if the device's power state is D3cold and the platform check in
2833  * pci_dev_need_resume() has not triggered, the device's configuration need not
2834  * be changed.
2835  */
2836 void pci_dev_adjust_pme(struct pci_dev *pci_dev)
2837 {
2838         struct device *dev = &pci_dev->dev;
2839
2840         spin_lock_irq(&dev->power.lock);
2841
2842         if (pm_runtime_suspended(dev) && !device_may_wakeup(dev) &&
2843             pci_dev->current_state < PCI_D3cold)
2844                 __pci_pme_active(pci_dev, false);
2845
2846         spin_unlock_irq(&dev->power.lock);
2847 }
2848
2849 /**
2850  * pci_dev_complete_resume - Finalize resume from system sleep for a device.
2851  * @pci_dev: Device to handle.
2852  *
2853  * If the device is runtime suspended and wakeup-capable, enable PME for it as
2854  * it might have been disabled during the prepare phase of system suspend if
2855  * the device was not configured for system wakeup.
2856  */
2857 void pci_dev_complete_resume(struct pci_dev *pci_dev)
2858 {
2859         struct device *dev = &pci_dev->dev;
2860
2861         if (!pci_dev_run_wake(pci_dev))
2862                 return;
2863
2864         spin_lock_irq(&dev->power.lock);
2865
2866         if (pm_runtime_suspended(dev) && pci_dev->current_state < PCI_D3cold)
2867                 __pci_pme_active(pci_dev, true);
2868
2869         spin_unlock_irq(&dev->power.lock);
2870 }
2871
2872 void pci_config_pm_runtime_get(struct pci_dev *pdev)
2873 {
2874         struct device *dev = &pdev->dev;
2875         struct device *parent = dev->parent;
2876
2877         if (parent)
2878                 pm_runtime_get_sync(parent);
2879         pm_runtime_get_noresume(dev);
2880         /*
2881          * pdev->current_state is set to PCI_D3cold during suspending,
2882          * so wait until suspending completes
2883          */
2884         pm_runtime_barrier(dev);
2885         /*
2886          * Only need to resume devices in D3cold, because config
2887          * registers are still accessible for devices suspended but
2888          * not in D3cold.
2889          */
2890         if (pdev->current_state == PCI_D3cold)
2891                 pm_runtime_resume(dev);
2892 }
2893
2894 void pci_config_pm_runtime_put(struct pci_dev *pdev)
2895 {
2896         struct device *dev = &pdev->dev;
2897         struct device *parent = dev->parent;
2898
2899         pm_runtime_put(dev);
2900         if (parent)
2901                 pm_runtime_put_sync(parent);
2902 }
2903
2904 static const struct dmi_system_id bridge_d3_blacklist[] = {
2905 #ifdef CONFIG_X86
2906         {
2907                 /*
2908                  * Gigabyte X299 root port is not marked as hotplug capable
2909                  * which allows Linux to power manage it.  However, this
2910                  * confuses the BIOS SMI handler so don't power manage root
2911                  * ports on that system.
2912                  */
2913                 .ident = "X299 DESIGNARE EX-CF",
2914                 .matches = {
2915                         DMI_MATCH(DMI_BOARD_VENDOR, "Gigabyte Technology Co., Ltd."),
2916                         DMI_MATCH(DMI_BOARD_NAME, "X299 DESIGNARE EX-CF"),
2917                 },
2918         },
2919 #endif
2920         { }
2921 };
2922
2923 /**
2924  * pci_bridge_d3_possible - Is it possible to put the bridge into D3
2925  * @bridge: Bridge to check
2926  *
2927  * This function checks if it is possible to move the bridge to D3.
2928  * Currently we only allow D3 for recent enough PCIe ports and Thunderbolt.
2929  */
2930 bool pci_bridge_d3_possible(struct pci_dev *bridge)
2931 {
2932         if (!pci_is_pcie(bridge))
2933                 return false;
2934
2935         switch (pci_pcie_type(bridge)) {
2936         case PCI_EXP_TYPE_ROOT_PORT:
2937         case PCI_EXP_TYPE_UPSTREAM:
2938         case PCI_EXP_TYPE_DOWNSTREAM:
2939                 if (pci_bridge_d3_disable)
2940                         return false;
2941
2942                 /*
2943                  * Hotplug ports handled by firmware in System Management Mode
2944                  * may not be put into D3 by the OS (Thunderbolt on non-Macs).
2945                  */
2946                 if (bridge->is_hotplug_bridge && !pciehp_is_native(bridge))
2947                         return false;
2948
2949                 if (pci_bridge_d3_force)
2950                         return true;
2951
2952                 /* Even the oldest 2010 Thunderbolt controller supports D3. */
2953                 if (bridge->is_thunderbolt)
2954                         return true;
2955
2956                 /* Platform might know better if the bridge supports D3 */
2957                 if (platform_pci_bridge_d3(bridge))
2958                         return true;
2959
2960                 /*
2961                  * Hotplug ports handled natively by the OS were not validated
2962                  * by vendors for runtime D3 at least until 2018 because there
2963                  * was no OS support.
2964                  */
2965                 if (bridge->is_hotplug_bridge)
2966                         return false;
2967
2968                 if (dmi_check_system(bridge_d3_blacklist))
2969                         return false;
2970
2971                 /*
2972                  * It should be safe to put PCIe ports from 2015 or newer
2973                  * to D3.
2974                  */
2975                 if (dmi_get_bios_year() >= 2015)
2976                         return true;
2977                 break;
2978         }
2979
2980         return false;
2981 }
2982
2983 static int pci_dev_check_d3cold(struct pci_dev *dev, void *data)
2984 {
2985         bool *d3cold_ok = data;
2986
2987         if (/* The device needs to be allowed to go D3cold ... */
2988             dev->no_d3cold || !dev->d3cold_allowed ||
2989
2990             /* ... and if it is wakeup capable to do so from D3cold. */
2991             (device_may_wakeup(&dev->dev) &&
2992              !pci_pme_capable(dev, PCI_D3cold)) ||
2993
2994             /* If it is a bridge it must be allowed to go to D3. */
2995             !pci_power_manageable(dev))
2996
2997                 *d3cold_ok = false;
2998
2999         return !*d3cold_ok;
3000 }
3001
3002 /*
3003  * pci_bridge_d3_update - Update bridge D3 capabilities
3004  * @dev: PCI device which is changed
3005  *
3006  * Update upstream bridge PM capabilities accordingly depending on if the
3007  * device PM configuration was changed or the device is being removed.  The
3008  * change is also propagated upstream.
3009  */
3010 void pci_bridge_d3_update(struct pci_dev *dev)
3011 {
3012         bool remove = !device_is_registered(&dev->dev);
3013         struct pci_dev *bridge;
3014         bool d3cold_ok = true;
3015
3016         bridge = pci_upstream_bridge(dev);
3017         if (!bridge || !pci_bridge_d3_possible(bridge))
3018                 return;
3019
3020         /*
3021          * If D3 is currently allowed for the bridge, removing one of its
3022          * children won't change that.
3023          */
3024         if (remove && bridge->bridge_d3)
3025                 return;
3026
3027         /*
3028          * If D3 is currently allowed for the bridge and a child is added or
3029          * changed, disallowance of D3 can only be caused by that child, so
3030          * we only need to check that single device, not any of its siblings.
3031          *
3032          * If D3 is currently not allowed for the bridge, checking the device
3033          * first may allow us to skip checking its siblings.
3034          */
3035         if (!remove)
3036                 pci_dev_check_d3cold(dev, &d3cold_ok);
3037
3038         /*
3039          * If D3 is currently not allowed for the bridge, this may be caused
3040          * either by the device being changed/removed or any of its siblings,
3041          * so we need to go through all children to find out if one of them
3042          * continues to block D3.
3043          */
3044         if (d3cold_ok && !bridge->bridge_d3)
3045                 pci_walk_bus(bridge->subordinate, pci_dev_check_d3cold,
3046                              &d3cold_ok);
3047
3048         if (bridge->bridge_d3 != d3cold_ok) {
3049                 bridge->bridge_d3 = d3cold_ok;
3050                 /* Propagate change to upstream bridges */
3051                 pci_bridge_d3_update(bridge);
3052         }
3053 }
3054
3055 /**
3056  * pci_d3cold_enable - Enable D3cold for device
3057  * @dev: PCI device to handle
3058  *
3059  * This function can be used in drivers to enable D3cold from the device
3060  * they handle.  It also updates upstream PCI bridge PM capabilities
3061  * accordingly.
3062  */
3063 void pci_d3cold_enable(struct pci_dev *dev)
3064 {
3065         if (dev->no_d3cold) {
3066                 dev->no_d3cold = false;
3067                 pci_bridge_d3_update(dev);
3068         }
3069 }
3070 EXPORT_SYMBOL_GPL(pci_d3cold_enable);
3071
3072 /**
3073  * pci_d3cold_disable - Disable D3cold for device
3074  * @dev: PCI device to handle
3075  *
3076  * This function can be used in drivers to disable D3cold from the device
3077  * they handle.  It also updates upstream PCI bridge PM capabilities
3078  * accordingly.
3079  */
3080 void pci_d3cold_disable(struct pci_dev *dev)
3081 {
3082         if (!dev->no_d3cold) {
3083                 dev->no_d3cold = true;
3084                 pci_bridge_d3_update(dev);
3085         }
3086 }
3087 EXPORT_SYMBOL_GPL(pci_d3cold_disable);
3088
3089 /**
3090  * pci_pm_init - Initialize PM functions of given PCI device
3091  * @dev: PCI device to handle.
3092  */
3093 void pci_pm_init(struct pci_dev *dev)
3094 {
3095         int pm;
3096         u16 status;
3097         u16 pmc;
3098
3099         pm_runtime_forbid(&dev->dev);
3100         pm_runtime_set_active(&dev->dev);
3101         pm_runtime_enable(&dev->dev);
3102         device_enable_async_suspend(&dev->dev);
3103         dev->wakeup_prepared = false;
3104
3105         dev->pm_cap = 0;
3106         dev->pme_support = 0;
3107
3108         /* find PCI PM capability in list */
3109         pm = pci_find_capability(dev, PCI_CAP_ID_PM);
3110         if (!pm)
3111                 return;
3112         /* Check device's ability to generate PME# */
3113         pci_read_config_word(dev, pm + PCI_PM_PMC, &pmc);
3114
3115         if ((pmc & PCI_PM_CAP_VER_MASK) > 3) {
3116                 pci_err(dev, "unsupported PM cap regs version (%u)\n",
3117                         pmc & PCI_PM_CAP_VER_MASK);
3118                 return;
3119         }
3120
3121         dev->pm_cap = pm;
3122         dev->d3hot_delay = PCI_PM_D3HOT_WAIT;
3123         dev->d3cold_delay = PCI_PM_D3COLD_WAIT;
3124         dev->bridge_d3 = pci_bridge_d3_possible(dev);
3125         dev->d3cold_allowed = true;
3126
3127         dev->d1_support = false;
3128         dev->d2_support = false;
3129         if (!pci_no_d1d2(dev)) {
3130                 if (pmc & PCI_PM_CAP_D1)
3131                         dev->d1_support = true;
3132                 if (pmc & PCI_PM_CAP_D2)
3133                         dev->d2_support = true;
3134
3135                 if (dev->d1_support || dev->d2_support)
3136                         pci_info(dev, "supports%s%s\n",
3137                                    dev->d1_support ? " D1" : "",
3138                                    dev->d2_support ? " D2" : "");
3139         }
3140
3141         pmc &= PCI_PM_CAP_PME_MASK;
3142         if (pmc) {
3143                 pci_info(dev, "PME# supported from%s%s%s%s%s\n",
3144                          (pmc & PCI_PM_CAP_PME_D0) ? " D0" : "",
3145                          (pmc & PCI_PM_CAP_PME_D1) ? " D1" : "",
3146                          (pmc & PCI_PM_CAP_PME_D2) ? " D2" : "",
3147                          (pmc & PCI_PM_CAP_PME_D3hot) ? " D3hot" : "",
3148                          (pmc & PCI_PM_CAP_PME_D3cold) ? " D3cold" : "");
3149                 dev->pme_support = pmc >> PCI_PM_CAP_PME_SHIFT;
3150                 dev->pme_poll = true;
3151                 /*
3152                  * Make device's PM flags reflect the wake-up capability, but
3153                  * let the user space enable it to wake up the system as needed.
3154                  */
3155                 device_set_wakeup_capable(&dev->dev, true);
3156                 /* Disable the PME# generation functionality */
3157                 pci_pme_active(dev, false);
3158         }
3159
3160         pci_read_config_word(dev, PCI_STATUS, &status);
3161         if (status & PCI_STATUS_IMM_READY)
3162                 dev->imm_ready = 1;
3163 }
3164
3165 static unsigned long pci_ea_flags(struct pci_dev *dev, u8 prop)
3166 {
3167         unsigned long flags = IORESOURCE_PCI_FIXED | IORESOURCE_PCI_EA_BEI;
3168
3169         switch (prop) {
3170         case PCI_EA_P_MEM:
3171         case PCI_EA_P_VF_MEM:
3172                 flags |= IORESOURCE_MEM;
3173                 break;
3174         case PCI_EA_P_MEM_PREFETCH:
3175         case PCI_EA_P_VF_MEM_PREFETCH:
3176                 flags |= IORESOURCE_MEM | IORESOURCE_PREFETCH;
3177                 break;
3178         case PCI_EA_P_IO:
3179                 flags |= IORESOURCE_IO;
3180                 break;
3181         default:
3182                 return 0;
3183         }
3184
3185         return flags;
3186 }
3187
3188 static struct resource *pci_ea_get_resource(struct pci_dev *dev, u8 bei,
3189                                             u8 prop)
3190 {
3191         if (bei <= PCI_EA_BEI_BAR5 && prop <= PCI_EA_P_IO)
3192                 return &dev->resource[bei];
3193 #ifdef CONFIG_PCI_IOV
3194         else if (bei >= PCI_EA_BEI_VF_BAR0 && bei <= PCI_EA_BEI_VF_BAR5 &&
3195                  (prop == PCI_EA_P_VF_MEM || prop == PCI_EA_P_VF_MEM_PREFETCH))
3196                 return &dev->resource[PCI_IOV_RESOURCES +
3197                                       bei - PCI_EA_BEI_VF_BAR0];
3198 #endif
3199         else if (bei == PCI_EA_BEI_ROM)
3200                 return &dev->resource[PCI_ROM_RESOURCE];
3201         else
3202                 return NULL;
3203 }
3204
3205 /* Read an Enhanced Allocation (EA) entry */
3206 static int pci_ea_read(struct pci_dev *dev, int offset)
3207 {
3208         struct resource *res;
3209         int ent_size, ent_offset = offset;
3210         resource_size_t start, end;
3211         unsigned long flags;
3212         u32 dw0, bei, base, max_offset;
3213         u8 prop;
3214         bool support_64 = (sizeof(resource_size_t) >= 8);
3215
3216         pci_read_config_dword(dev, ent_offset, &dw0);
3217         ent_offset += 4;
3218
3219         /* Entry size field indicates DWORDs after 1st */
3220         ent_size = ((dw0 & PCI_EA_ES) + 1) << 2;
3221
3222         if (!(dw0 & PCI_EA_ENABLE)) /* Entry not enabled */
3223                 goto out;
3224
3225         bei = (dw0 & PCI_EA_BEI) >> 4;
3226         prop = (dw0 & PCI_EA_PP) >> 8;
3227
3228         /*
3229          * If the Property is in the reserved range, try the Secondary
3230          * Property instead.
3231          */
3232         if (prop > PCI_EA_P_BRIDGE_IO && prop < PCI_EA_P_MEM_RESERVED)
3233                 prop = (dw0 & PCI_EA_SP) >> 16;
3234         if (prop > PCI_EA_P_BRIDGE_IO)
3235                 goto out;
3236
3237         res = pci_ea_get_resource(dev, bei, prop);
3238         if (!res) {
3239                 pci_err(dev, "Unsupported EA entry BEI: %u\n", bei);
3240                 goto out;
3241         }
3242
3243         flags = pci_ea_flags(dev, prop);
3244         if (!flags) {
3245                 pci_err(dev, "Unsupported EA properties: %#x\n", prop);
3246                 goto out;
3247         }
3248
3249         /* Read Base */
3250         pci_read_config_dword(dev, ent_offset, &base);
3251         start = (base & PCI_EA_FIELD_MASK);
3252         ent_offset += 4;
3253
3254         /* Read MaxOffset */
3255         pci_read_config_dword(dev, ent_offset, &max_offset);
3256         ent_offset += 4;
3257
3258         /* Read Base MSBs (if 64-bit entry) */
3259         if (base & PCI_EA_IS_64) {
3260                 u32 base_upper;
3261
3262                 pci_read_config_dword(dev, ent_offset, &base_upper);
3263                 ent_offset += 4;
3264
3265                 flags |= IORESOURCE_MEM_64;
3266
3267                 /* entry starts above 32-bit boundary, can't use */
3268                 if (!support_64 && base_upper)
3269                         goto out;
3270
3271                 if (support_64)
3272                         start |= ((u64)base_upper << 32);
3273         }
3274
3275         end = start + (max_offset | 0x03);
3276
3277         /* Read MaxOffset MSBs (if 64-bit entry) */
3278         if (max_offset & PCI_EA_IS_64) {
3279                 u32 max_offset_upper;
3280
3281                 pci_read_config_dword(dev, ent_offset, &max_offset_upper);
3282                 ent_offset += 4;
3283
3284                 flags |= IORESOURCE_MEM_64;
3285
3286                 /* entry too big, can't use */
3287                 if (!support_64 && max_offset_upper)
3288                         goto out;
3289
3290                 if (support_64)
3291                         end += ((u64)max_offset_upper << 32);
3292         }
3293
3294         if (end < start) {
3295                 pci_err(dev, "EA Entry crosses address boundary\n");
3296                 goto out;
3297         }
3298
3299         if (ent_size != ent_offset - offset) {
3300                 pci_err(dev, "EA Entry Size (%d) does not match length read (%d)\n",
3301                         ent_size, ent_offset - offset);
3302                 goto out;
3303         }
3304
3305         res->name = pci_name(dev);
3306         res->start = start;
3307         res->end = end;
3308         res->flags = flags;
3309
3310         if (bei <= PCI_EA_BEI_BAR5)
3311                 pci_info(dev, "BAR %d: %pR (from Enhanced Allocation, properties %#02x)\n",
3312                            bei, res, prop);
3313         else if (bei == PCI_EA_BEI_ROM)
3314                 pci_info(dev, "ROM: %pR (from Enhanced Allocation, properties %#02x)\n",
3315                            res, prop);
3316         else if (bei >= PCI_EA_BEI_VF_BAR0 && bei <= PCI_EA_BEI_VF_BAR5)
3317                 pci_info(dev, "VF BAR %d: %pR (from Enhanced Allocation, properties %#02x)\n",
3318                            bei - PCI_EA_BEI_VF_BAR0, res, prop);
3319         else
3320                 pci_info(dev, "BEI %d res: %pR (from Enhanced Allocation, properties %#02x)\n",
3321                            bei, res, prop);
3322
3323 out:
3324         return offset + ent_size;
3325 }
3326
3327 /* Enhanced Allocation Initialization */
3328 void pci_ea_init(struct pci_dev *dev)
3329 {
3330         int ea;
3331         u8 num_ent;
3332         int offset;
3333         int i;
3334
3335         /* find PCI EA capability in list */
3336         ea = pci_find_capability(dev, PCI_CAP_ID_EA);
3337         if (!ea)
3338                 return;
3339
3340         /* determine the number of entries */
3341         pci_bus_read_config_byte(dev->bus, dev->devfn, ea + PCI_EA_NUM_ENT,
3342                                         &num_ent);
3343         num_ent &= PCI_EA_NUM_ENT_MASK;
3344
3345         offset = ea + PCI_EA_FIRST_ENT;
3346
3347         /* Skip DWORD 2 for type 1 functions */
3348         if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE)
3349                 offset += 4;
3350
3351         /* parse each EA entry */
3352         for (i = 0; i < num_ent; ++i)
3353                 offset = pci_ea_read(dev, offset);
3354 }
3355
3356 static void pci_add_saved_cap(struct pci_dev *pci_dev,
3357         struct pci_cap_saved_state *new_cap)
3358 {
3359         hlist_add_head(&new_cap->next, &pci_dev->saved_cap_space);
3360 }
3361
3362 /**
3363  * _pci_add_cap_save_buffer - allocate buffer for saving given
3364  *                            capability registers
3365  * @dev: the PCI device
3366  * @cap: the capability to allocate the buffer for
3367  * @extended: Standard or Extended capability ID
3368  * @size: requested size of the buffer
3369  */
3370 static int _pci_add_cap_save_buffer(struct pci_dev *dev, u16 cap,
3371                                     bool extended, unsigned int size)
3372 {
3373         int pos;
3374         struct pci_cap_saved_state *save_state;
3375
3376         if (extended)
3377                 pos = pci_find_ext_capability(dev, cap);
3378         else
3379                 pos = pci_find_capability(dev, cap);
3380
3381         if (!pos)
3382                 return 0;
3383
3384         save_state = kzalloc(sizeof(*save_state) + size, GFP_KERNEL);
3385         if (!save_state)
3386                 return -ENOMEM;
3387
3388         save_state->cap.cap_nr = cap;
3389         save_state->cap.cap_extended = extended;
3390         save_state->cap.size = size;
3391         pci_add_saved_cap(dev, save_state);
3392
3393         return 0;
3394 }
3395
3396 int pci_add_cap_save_buffer(struct pci_dev *dev, char cap, unsigned int size)
3397 {
3398         return _pci_add_cap_save_buffer(dev, cap, false, size);
3399 }
3400
3401 int pci_add_ext_cap_save_buffer(struct pci_dev *dev, u16 cap, unsigned int size)
3402 {
3403         return _pci_add_cap_save_buffer(dev, cap, true, size);
3404 }
3405
3406 /**
3407  * pci_allocate_cap_save_buffers - allocate buffers for saving capabilities
3408  * @dev: the PCI device
3409  */
3410 void pci_allocate_cap_save_buffers(struct pci_dev *dev)
3411 {
3412         int error;
3413
3414         error = pci_add_cap_save_buffer(dev, PCI_CAP_ID_EXP,
3415                                         PCI_EXP_SAVE_REGS * sizeof(u16));
3416         if (error)
3417                 pci_err(dev, "unable to preallocate PCI Express save buffer\n");
3418
3419         error = pci_add_cap_save_buffer(dev, PCI_CAP_ID_PCIX, sizeof(u16));
3420         if (error)
3421                 pci_err(dev, "unable to preallocate PCI-X save buffer\n");
3422
3423         error = pci_add_ext_cap_save_buffer(dev, PCI_EXT_CAP_ID_LTR,
3424                                             2 * sizeof(u16));
3425         if (error)
3426                 pci_err(dev, "unable to allocate suspend buffer for LTR\n");
3427
3428         pci_allocate_vc_save_buffers(dev);
3429 }
3430
3431 void pci_free_cap_save_buffers(struct pci_dev *dev)
3432 {
3433         struct pci_cap_saved_state *tmp;
3434         struct hlist_node *n;
3435
3436         hlist_for_each_entry_safe(tmp, n, &dev->saved_cap_space, next)
3437                 kfree(tmp);
3438 }
3439
3440 /**
3441  * pci_configure_ari - enable or disable ARI forwarding
3442  * @dev: the PCI device
3443  *
3444  * If @dev and its upstream bridge both support ARI, enable ARI in the
3445  * bridge.  Otherwise, disable ARI in the bridge.
3446  */
3447 void pci_configure_ari(struct pci_dev *dev)
3448 {
3449         u32 cap;
3450         struct pci_dev *bridge;
3451
3452         if (pcie_ari_disabled || !pci_is_pcie(dev) || dev->devfn)
3453                 return;
3454
3455         bridge = dev->bus->self;
3456         if (!bridge)
3457                 return;
3458
3459         pcie_capability_read_dword(bridge, PCI_EXP_DEVCAP2, &cap);
3460         if (!(cap & PCI_EXP_DEVCAP2_ARI))
3461                 return;
3462
3463         if (pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ARI)) {
3464                 pcie_capability_set_word(bridge, PCI_EXP_DEVCTL2,
3465                                          PCI_EXP_DEVCTL2_ARI);
3466                 bridge->ari_enabled = 1;
3467         } else {
3468                 pcie_capability_clear_word(bridge, PCI_EXP_DEVCTL2,
3469                                            PCI_EXP_DEVCTL2_ARI);
3470                 bridge->ari_enabled = 0;
3471         }
3472 }
3473
3474 static bool pci_acs_flags_enabled(struct pci_dev *pdev, u16 acs_flags)
3475 {
3476         int pos;
3477         u16 cap, ctrl;
3478
3479         pos = pdev->acs_cap;
3480         if (!pos)
3481                 return false;
3482
3483         /*
3484          * Except for egress control, capabilities are either required
3485          * or only required if controllable.  Features missing from the
3486          * capability field can therefore be assumed as hard-wired enabled.
3487          */
3488         pci_read_config_word(pdev, pos + PCI_ACS_CAP, &cap);
3489         acs_flags &= (cap | PCI_ACS_EC);
3490
3491         pci_read_config_word(pdev, pos + PCI_ACS_CTRL, &ctrl);
3492         return (ctrl & acs_flags) == acs_flags;
3493 }
3494
3495 /**
3496  * pci_acs_enabled - test ACS against required flags for a given device
3497  * @pdev: device to test
3498  * @acs_flags: required PCI ACS flags
3499  *
3500  * Return true if the device supports the provided flags.  Automatically
3501  * filters out flags that are not implemented on multifunction devices.
3502  *
3503  * Note that this interface checks the effective ACS capabilities of the
3504  * device rather than the actual capabilities.  For instance, most single
3505  * function endpoints are not required to support ACS because they have no
3506  * opportunity for peer-to-peer access.  We therefore return 'true'
3507  * regardless of whether the device exposes an ACS capability.  This makes
3508  * it much easier for callers of this function to ignore the actual type
3509  * or topology of the device when testing ACS support.
3510  */
3511 bool pci_acs_enabled(struct pci_dev *pdev, u16 acs_flags)
3512 {
3513         int ret;
3514
3515         ret = pci_dev_specific_acs_enabled(pdev, acs_flags);
3516         if (ret >= 0)
3517                 return ret > 0;
3518
3519         /*
3520          * Conventional PCI and PCI-X devices never support ACS, either
3521          * effectively or actually.  The shared bus topology implies that
3522          * any device on the bus can receive or snoop DMA.
3523          */
3524         if (!pci_is_pcie(pdev))
3525                 return false;
3526
3527         switch (pci_pcie_type(pdev)) {
3528         /*
3529          * PCI/X-to-PCIe bridges are not specifically mentioned by the spec,
3530          * but since their primary interface is PCI/X, we conservatively
3531          * handle them as we would a non-PCIe device.
3532          */
3533         case PCI_EXP_TYPE_PCIE_BRIDGE:
3534         /*
3535          * PCIe 3.0, 6.12.1 excludes ACS on these devices.  "ACS is never
3536          * applicable... must never implement an ACS Extended Capability...".
3537          * This seems arbitrary, but we take a conservative interpretation
3538          * of this statement.
3539          */
3540         case PCI_EXP_TYPE_PCI_BRIDGE:
3541         case PCI_EXP_TYPE_RC_EC:
3542                 return false;
3543         /*
3544          * PCIe 3.0, 6.12.1.1 specifies that downstream and root ports should
3545          * implement ACS in order to indicate their peer-to-peer capabilities,
3546          * regardless of whether they are single- or multi-function devices.
3547          */
3548         case PCI_EXP_TYPE_DOWNSTREAM:
3549         case PCI_EXP_TYPE_ROOT_PORT:
3550                 return pci_acs_flags_enabled(pdev, acs_flags);
3551         /*
3552          * PCIe 3.0, 6.12.1.2 specifies ACS capabilities that should be
3553          * implemented by the remaining PCIe types to indicate peer-to-peer
3554          * capabilities, but only when they are part of a multifunction
3555          * device.  The footnote for section 6.12 indicates the specific
3556          * PCIe types included here.
3557          */
3558         case PCI_EXP_TYPE_ENDPOINT:
3559         case PCI_EXP_TYPE_UPSTREAM:
3560         case PCI_EXP_TYPE_LEG_END:
3561         case PCI_EXP_TYPE_RC_END:
3562                 if (!pdev->multifunction)
3563                         break;
3564
3565                 return pci_acs_flags_enabled(pdev, acs_flags);
3566         }
3567
3568         /*
3569          * PCIe 3.0, 6.12.1.3 specifies no ACS capabilities are applicable
3570          * to single function devices with the exception of downstream ports.
3571          */
3572         return true;
3573 }
3574
3575 /**
3576  * pci_acs_path_enabled - test ACS flags from start to end in a hierarchy
3577  * @start: starting downstream device
3578  * @end: ending upstream device or NULL to search to the root bus
3579  * @acs_flags: required flags
3580  *
3581  * Walk up a device tree from start to end testing PCI ACS support.  If
3582  * any step along the way does not support the required flags, return false.
3583  */
3584 bool pci_acs_path_enabled(struct pci_dev *start,
3585                           struct pci_dev *end, u16 acs_flags)
3586 {
3587         struct pci_dev *pdev, *parent = start;
3588
3589         do {
3590                 pdev = parent;
3591
3592                 if (!pci_acs_enabled(pdev, acs_flags))
3593                         return false;
3594
3595                 if (pci_is_root_bus(pdev->bus))
3596                         return (end == NULL);
3597
3598                 parent = pdev->bus->self;
3599         } while (pdev != end);
3600
3601         return true;
3602 }
3603
3604 /**
3605  * pci_acs_init - Initialize ACS if hardware supports it
3606  * @dev: the PCI device
3607  */
3608 void pci_acs_init(struct pci_dev *dev)
3609 {
3610         dev->acs_cap = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ACS);
3611
3612         /*
3613          * Attempt to enable ACS regardless of capability because some Root
3614          * Ports (e.g. those quirked with *_intel_pch_acs_*) do not have
3615          * the standard ACS capability but still support ACS via those
3616          * quirks.
3617          */
3618         pci_enable_acs(dev);
3619 }
3620
3621 /**
3622  * pci_rebar_find_pos - find position of resize ctrl reg for BAR
3623  * @pdev: PCI device
3624  * @bar: BAR to find
3625  *
3626  * Helper to find the position of the ctrl register for a BAR.
3627  * Returns -ENOTSUPP if resizable BARs are not supported at all.
3628  * Returns -ENOENT if no ctrl register for the BAR could be found.
3629  */
3630 static int pci_rebar_find_pos(struct pci_dev *pdev, int bar)
3631 {
3632         unsigned int pos, nbars, i;
3633         u32 ctrl;
3634
3635         pos = pci_find_ext_capability(pdev, PCI_EXT_CAP_ID_REBAR);
3636         if (!pos)
3637                 return -ENOTSUPP;
3638
3639         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3640         nbars = (ctrl & PCI_REBAR_CTRL_NBAR_MASK) >>
3641                     PCI_REBAR_CTRL_NBAR_SHIFT;
3642
3643         for (i = 0; i < nbars; i++, pos += 8) {
3644                 int bar_idx;
3645
3646                 pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3647                 bar_idx = ctrl & PCI_REBAR_CTRL_BAR_IDX;
3648                 if (bar_idx == bar)
3649                         return pos;
3650         }
3651
3652         return -ENOENT;
3653 }
3654
3655 /**
3656  * pci_rebar_get_possible_sizes - get possible sizes for BAR
3657  * @pdev: PCI device
3658  * @bar: BAR to query
3659  *
3660  * Get the possible sizes of a resizable BAR as bitmask defined in the spec
3661  * (bit 0=1MB, bit 19=512GB). Returns 0 if BAR isn't resizable.
3662  */
3663 u32 pci_rebar_get_possible_sizes(struct pci_dev *pdev, int bar)
3664 {
3665         int pos;
3666         u32 cap;
3667
3668         pos = pci_rebar_find_pos(pdev, bar);
3669         if (pos < 0)
3670                 return 0;
3671
3672         pci_read_config_dword(pdev, pos + PCI_REBAR_CAP, &cap);
3673         cap &= PCI_REBAR_CAP_SIZES;
3674
3675         /* Sapphire RX 5600 XT Pulse has an invalid cap dword for BAR 0 */
3676         if (pdev->vendor == PCI_VENDOR_ID_ATI && pdev->device == 0x731f &&
3677             bar == 0 && cap == 0x7000)
3678                 cap = 0x3f000;
3679
3680         return cap >> 4;
3681 }
3682 EXPORT_SYMBOL(pci_rebar_get_possible_sizes);
3683
3684 /**
3685  * pci_rebar_get_current_size - get the current size of a BAR
3686  * @pdev: PCI device
3687  * @bar: BAR to set size to
3688  *
3689  * Read the size of a BAR from the resizable BAR config.
3690  * Returns size if found or negative error code.
3691  */
3692 int pci_rebar_get_current_size(struct pci_dev *pdev, int bar)
3693 {
3694         int pos;
3695         u32 ctrl;
3696
3697         pos = pci_rebar_find_pos(pdev, bar);
3698         if (pos < 0)
3699                 return pos;
3700
3701         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3702         return (ctrl & PCI_REBAR_CTRL_BAR_SIZE) >> PCI_REBAR_CTRL_BAR_SHIFT;
3703 }
3704
3705 /**
3706  * pci_rebar_set_size - set a new size for a BAR
3707  * @pdev: PCI device
3708  * @bar: BAR to set size to
3709  * @size: new size as defined in the spec (0=1MB, 19=512GB)
3710  *
3711  * Set the new size of a BAR as defined in the spec.
3712  * Returns zero if resizing was successful, error code otherwise.
3713  */
3714 int pci_rebar_set_size(struct pci_dev *pdev, int bar, int size)
3715 {
3716         int pos;
3717         u32 ctrl;
3718
3719         pos = pci_rebar_find_pos(pdev, bar);
3720         if (pos < 0)
3721                 return pos;
3722
3723         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3724         ctrl &= ~PCI_REBAR_CTRL_BAR_SIZE;
3725         ctrl |= size << PCI_REBAR_CTRL_BAR_SHIFT;
3726         pci_write_config_dword(pdev, pos + PCI_REBAR_CTRL, ctrl);
3727         return 0;
3728 }
3729
3730 /**
3731  * pci_enable_atomic_ops_to_root - enable AtomicOp requests to root port
3732  * @dev: the PCI device
3733  * @cap_mask: mask of desired AtomicOp sizes, including one or more of:
3734  *      PCI_EXP_DEVCAP2_ATOMIC_COMP32
3735  *      PCI_EXP_DEVCAP2_ATOMIC_COMP64
3736  *      PCI_EXP_DEVCAP2_ATOMIC_COMP128
3737  *
3738  * Return 0 if all upstream bridges support AtomicOp routing, egress
3739  * blocking is disabled on all upstream ports, and the root port supports
3740  * the requested completion capabilities (32-bit, 64-bit and/or 128-bit
3741  * AtomicOp completion), or negative otherwise.
3742  */
3743 int pci_enable_atomic_ops_to_root(struct pci_dev *dev, u32 cap_mask)
3744 {
3745         struct pci_bus *bus = dev->bus;
3746         struct pci_dev *bridge;
3747         u32 cap, ctl2;
3748
3749         /*
3750          * Per PCIe r5.0, sec 9.3.5.10, the AtomicOp Requester Enable bit
3751          * in Device Control 2 is reserved in VFs and the PF value applies
3752          * to all associated VFs.
3753          */
3754         if (dev->is_virtfn)
3755                 return -EINVAL;
3756
3757         if (!pci_is_pcie(dev))
3758                 return -EINVAL;
3759
3760         /*
3761          * Per PCIe r4.0, sec 6.15, endpoints and root ports may be
3762          * AtomicOp requesters.  For now, we only support endpoints as
3763          * requesters and root ports as completers.  No endpoints as
3764          * completers, and no peer-to-peer.
3765          */
3766
3767         switch (pci_pcie_type(dev)) {
3768         case PCI_EXP_TYPE_ENDPOINT:
3769         case PCI_EXP_TYPE_LEG_END:
3770         case PCI_EXP_TYPE_RC_END:
3771                 break;
3772         default:
3773                 return -EINVAL;
3774         }
3775
3776         while (bus->parent) {
3777                 bridge = bus->self;
3778
3779                 pcie_capability_read_dword(bridge, PCI_EXP_DEVCAP2, &cap);
3780
3781                 switch (pci_pcie_type(bridge)) {
3782                 /* Ensure switch ports support AtomicOp routing */
3783                 case PCI_EXP_TYPE_UPSTREAM:
3784                 case PCI_EXP_TYPE_DOWNSTREAM:
3785                         if (!(cap & PCI_EXP_DEVCAP2_ATOMIC_ROUTE))
3786                                 return -EINVAL;
3787                         break;
3788
3789                 /* Ensure root port supports all the sizes we care about */
3790                 case PCI_EXP_TYPE_ROOT_PORT:
3791                         if ((cap & cap_mask) != cap_mask)
3792                                 return -EINVAL;
3793                         break;
3794                 }
3795
3796                 /* Ensure upstream ports don't block AtomicOps on egress */
3797                 if (pci_pcie_type(bridge) == PCI_EXP_TYPE_UPSTREAM) {
3798                         pcie_capability_read_dword(bridge, PCI_EXP_DEVCTL2,
3799                                                    &ctl2);
3800                         if (ctl2 & PCI_EXP_DEVCTL2_ATOMIC_EGRESS_BLOCK)
3801                                 return -EINVAL;
3802                 }
3803
3804                 bus = bus->parent;
3805         }
3806
3807         pcie_capability_set_word(dev, PCI_EXP_DEVCTL2,
3808                                  PCI_EXP_DEVCTL2_ATOMIC_REQ);
3809         return 0;
3810 }
3811 EXPORT_SYMBOL(pci_enable_atomic_ops_to_root);
3812
3813 /**
3814  * pci_swizzle_interrupt_pin - swizzle INTx for device behind bridge
3815  * @dev: the PCI device
3816  * @pin: the INTx pin (1=INTA, 2=INTB, 3=INTC, 4=INTD)
3817  *
3818  * Perform INTx swizzling for a device behind one level of bridge.  This is
3819  * required by section 9.1 of the PCI-to-PCI bridge specification for devices
3820  * behind bridges on add-in cards.  For devices with ARI enabled, the slot
3821  * number is always 0 (see the Implementation Note in section 2.2.8.1 of
3822  * the PCI Express Base Specification, Revision 2.1)
3823  */
3824 u8 pci_swizzle_interrupt_pin(const struct pci_dev *dev, u8 pin)
3825 {
3826         int slot;
3827
3828         if (pci_ari_enabled(dev->bus))
3829                 slot = 0;
3830         else
3831                 slot = PCI_SLOT(dev->devfn);
3832
3833         return (((pin - 1) + slot) % 4) + 1;
3834 }
3835
3836 int pci_get_interrupt_pin(struct pci_dev *dev, struct pci_dev **bridge)
3837 {
3838         u8 pin;
3839
3840         pin = dev->pin;
3841         if (!pin)
3842                 return -1;
3843
3844         while (!pci_is_root_bus(dev->bus)) {
3845                 pin = pci_swizzle_interrupt_pin(dev, pin);
3846                 dev = dev->bus->self;
3847         }
3848         *bridge = dev;
3849         return pin;
3850 }
3851
3852 /**
3853  * pci_common_swizzle - swizzle INTx all the way to root bridge
3854  * @dev: the PCI device
3855  * @pinp: pointer to the INTx pin value (1=INTA, 2=INTB, 3=INTD, 4=INTD)
3856  *
3857  * Perform INTx swizzling for a device.  This traverses through all PCI-to-PCI
3858  * bridges all the way up to a PCI root bus.
3859  */
3860 u8 pci_common_swizzle(struct pci_dev *dev, u8 *pinp)
3861 {
3862         u8 pin = *pinp;
3863
3864         while (!pci_is_root_bus(dev->bus)) {
3865                 pin = pci_swizzle_interrupt_pin(dev, pin);
3866                 dev = dev->bus->self;
3867         }
3868         *pinp = pin;
3869         return PCI_SLOT(dev->devfn);
3870 }
3871 EXPORT_SYMBOL_GPL(pci_common_swizzle);
3872
3873 /**
3874  * pci_release_region - Release a PCI bar
3875  * @pdev: PCI device whose resources were previously reserved by
3876  *        pci_request_region()
3877  * @bar: BAR to release
3878  *
3879  * Releases the PCI I/O and memory resources previously reserved by a
3880  * successful call to pci_request_region().  Call this function only
3881  * after all use of the PCI regions has ceased.
3882  */
3883 void pci_release_region(struct pci_dev *pdev, int bar)
3884 {
3885         struct pci_devres *dr;
3886
3887         if (pci_resource_len(pdev, bar) == 0)
3888                 return;
3889         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO)
3890                 release_region(pci_resource_start(pdev, bar),
3891                                 pci_resource_len(pdev, bar));
3892         else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM)
3893                 release_mem_region(pci_resource_start(pdev, bar),
3894                                 pci_resource_len(pdev, bar));
3895
3896         dr = find_pci_dr(pdev);
3897         if (dr)
3898                 dr->region_mask &= ~(1 << bar);
3899 }
3900 EXPORT_SYMBOL(pci_release_region);
3901
3902 /**
3903  * __pci_request_region - Reserved PCI I/O and memory resource
3904  * @pdev: PCI device whose resources are to be reserved
3905  * @bar: BAR to be reserved
3906  * @res_name: Name to be associated with resource.
3907  * @exclusive: whether the region access is exclusive or not
3908  *
3909  * Mark the PCI region associated with PCI device @pdev BAR @bar as
3910  * being reserved by owner @res_name.  Do not access any
3911  * address inside the PCI regions unless this call returns
3912  * successfully.
3913  *
3914  * If @exclusive is set, then the region is marked so that userspace
3915  * is explicitly not allowed to map the resource via /dev/mem or
3916  * sysfs MMIO access.
3917  *
3918  * Returns 0 on success, or %EBUSY on error.  A warning
3919  * message is also printed on failure.
3920  */
3921 static int __pci_request_region(struct pci_dev *pdev, int bar,
3922                                 const char *res_name, int exclusive)
3923 {
3924         struct pci_devres *dr;
3925
3926         if (pci_resource_len(pdev, bar) == 0)
3927                 return 0;
3928
3929         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO) {
3930                 if (!request_region(pci_resource_start(pdev, bar),
3931                             pci_resource_len(pdev, bar), res_name))
3932                         goto err_out;
3933         } else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM) {
3934                 if (!__request_mem_region(pci_resource_start(pdev, bar),
3935                                         pci_resource_len(pdev, bar), res_name,
3936                                         exclusive))
3937                         goto err_out;
3938         }
3939
3940         dr = find_pci_dr(pdev);
3941         if (dr)
3942                 dr->region_mask |= 1 << bar;
3943
3944         return 0;
3945
3946 err_out:
3947         pci_warn(pdev, "BAR %d: can't reserve %pR\n", bar,
3948                  &pdev->resource[bar]);
3949         return -EBUSY;
3950 }
3951
3952 /**
3953  * pci_request_region - Reserve PCI I/O and memory resource
3954  * @pdev: PCI device whose resources are to be reserved
3955  * @bar: BAR to be reserved
3956  * @res_name: Name to be associated with resource
3957  *
3958  * Mark the PCI region associated with PCI device @pdev BAR @bar as
3959  * being reserved by owner @res_name.  Do not access any
3960  * address inside the PCI regions unless this call returns
3961  * successfully.
3962  *
3963  * Returns 0 on success, or %EBUSY on error.  A warning
3964  * message is also printed on failure.
3965  */
3966 int pci_request_region(struct pci_dev *pdev, int bar, const char *res_name)
3967 {
3968         return __pci_request_region(pdev, bar, res_name, 0);
3969 }
3970 EXPORT_SYMBOL(pci_request_region);
3971
3972 /**
3973  * pci_release_selected_regions - Release selected PCI I/O and memory resources
3974  * @pdev: PCI device whose resources were previously reserved
3975  * @bars: Bitmask of BARs to be released
3976  *
3977  * Release selected PCI I/O and memory resources previously reserved.
3978  * Call this function only after all use of the PCI regions has ceased.
3979  */
3980 void pci_release_selected_regions(struct pci_dev *pdev, int bars)
3981 {
3982         int i;
3983
3984         for (i = 0; i < PCI_STD_NUM_BARS; i++)
3985                 if (bars & (1 << i))
3986                         pci_release_region(pdev, i);
3987 }
3988 EXPORT_SYMBOL(pci_release_selected_regions);
3989
3990 static int __pci_request_selected_regions(struct pci_dev *pdev, int bars,
3991                                           const char *res_name, int excl)
3992 {
3993         int i;
3994
3995         for (i = 0; i < PCI_STD_NUM_BARS; i++)
3996                 if (bars & (1 << i))
3997                         if (__pci_request_region(pdev, i, res_name, excl))
3998                                 goto err_out;
3999         return 0;
4000
4001 err_out:
4002         while (--i >= 0)
4003                 if (bars & (1 << i))
4004                         pci_release_region(pdev, i);
4005
4006         return -EBUSY;
4007 }
4008
4009
4010 /**
4011  * pci_request_selected_regions - Reserve selected PCI I/O and memory resources
4012  * @pdev: PCI device whose resources are to be reserved
4013  * @bars: Bitmask of BARs to be requested
4014  * @res_name: Name to be associated with resource
4015  */
4016 int pci_request_selected_regions(struct pci_dev *pdev, int bars,
4017                                  const char *res_name)
4018 {
4019         return __pci_request_selected_regions(pdev, bars, res_name, 0);
4020 }
4021 EXPORT_SYMBOL(pci_request_selected_regions);
4022
4023 int pci_request_selected_regions_exclusive(struct pci_dev *pdev, int bars,
4024                                            const char *res_name)
4025 {
4026         return __pci_request_selected_regions(pdev, bars, res_name,
4027                         IORESOURCE_EXCLUSIVE);
4028 }
4029 EXPORT_SYMBOL(pci_request_selected_regions_exclusive);
4030
4031 /**
4032  * pci_release_regions - Release reserved PCI I/O and memory resources
4033  * @pdev: PCI device whose resources were previously reserved by
4034  *        pci_request_regions()
4035  *
4036  * Releases all PCI I/O and memory resources previously reserved by a
4037  * successful call to pci_request_regions().  Call this function only
4038  * after all use of the PCI regions has ceased.
4039  */
4040
4041 void pci_release_regions(struct pci_dev *pdev)
4042 {
4043         pci_release_selected_regions(pdev, (1 << PCI_STD_NUM_BARS) - 1);
4044 }
4045 EXPORT_SYMBOL(pci_release_regions);
4046
4047 /**
4048  * pci_request_regions - Reserve PCI I/O and memory resources
4049  * @pdev: PCI device whose resources are to be reserved
4050  * @res_name: Name to be associated with resource.
4051  *
4052  * Mark all PCI regions associated with PCI device @pdev as
4053  * being reserved by owner @res_name.  Do not access any
4054  * address inside the PCI regions unless this call returns
4055  * successfully.
4056  *
4057  * Returns 0 on success, or %EBUSY on error.  A warning
4058  * message is also printed on failure.
4059  */
4060 int pci_request_regions(struct pci_dev *pdev, const char *res_name)
4061 {
4062         return pci_request_selected_regions(pdev,
4063                         ((1 << PCI_STD_NUM_BARS) - 1), res_name);
4064 }
4065 EXPORT_SYMBOL(pci_request_regions);
4066
4067 /**
4068  * pci_request_regions_exclusive - Reserve PCI I/O and memory resources
4069  * @pdev: PCI device whose resources are to be reserved
4070  * @res_name: Name to be associated with resource.
4071  *
4072  * Mark all PCI regions associated with PCI device @pdev as being reserved
4073  * by owner @res_name.  Do not access any address inside the PCI regions
4074  * unless this call returns successfully.
4075  *
4076  * pci_request_regions_exclusive() will mark the region so that /dev/mem
4077  * and the sysfs MMIO access will not be allowed.
4078  *
4079  * Returns 0 on success, or %EBUSY on error.  A warning message is also
4080  * printed on failure.
4081  */
4082 int pci_request_regions_exclusive(struct pci_dev *pdev, const char *res_name)
4083 {
4084         return pci_request_selected_regions_exclusive(pdev,
4085                                 ((1 << PCI_STD_NUM_BARS) - 1), res_name);
4086 }
4087 EXPORT_SYMBOL(pci_request_regions_exclusive);
4088
4089 /*
4090  * Record the PCI IO range (expressed as CPU physical address + size).
4091  * Return a negative value if an error has occurred, zero otherwise
4092  */
4093 int pci_register_io_range(struct fwnode_handle *fwnode, phys_addr_t addr,
4094                         resource_size_t size)
4095 {
4096         int ret = 0;
4097 #ifdef PCI_IOBASE
4098         struct logic_pio_hwaddr *range;
4099
4100         if (!size || addr + size < addr)
4101                 return -EINVAL;
4102
4103         range = kzalloc(sizeof(*range), GFP_ATOMIC);
4104         if (!range)
4105                 return -ENOMEM;
4106
4107         range->fwnode = fwnode;
4108         range->size = size;
4109         range->hw_start = addr;
4110         range->flags = LOGIC_PIO_CPU_MMIO;
4111
4112         ret = logic_pio_register_range(range);
4113         if (ret)
4114                 kfree(range);
4115
4116         /* Ignore duplicates due to deferred probing */
4117         if (ret == -EEXIST)
4118                 ret = 0;
4119 #endif
4120
4121         return ret;
4122 }
4123
4124 phys_addr_t pci_pio_to_address(unsigned long pio)
4125 {
4126         phys_addr_t address = (phys_addr_t)OF_BAD_ADDR;
4127
4128 #ifdef PCI_IOBASE
4129         if (pio >= MMIO_UPPER_LIMIT)
4130                 return address;
4131
4132         address = logic_pio_to_hwaddr(pio);
4133 #endif
4134
4135         return address;
4136 }
4137 EXPORT_SYMBOL_GPL(pci_pio_to_address);
4138
4139 unsigned long __weak pci_address_to_pio(phys_addr_t address)
4140 {
4141 #ifdef PCI_IOBASE
4142         return logic_pio_trans_cpuaddr(address);
4143 #else
4144         if (address > IO_SPACE_LIMIT)
4145                 return (unsigned long)-1;
4146
4147         return (unsigned long) address;
4148 #endif
4149 }
4150
4151 /**
4152  * pci_remap_iospace - Remap the memory mapped I/O space
4153  * @res: Resource describing the I/O space
4154  * @phys_addr: physical address of range to be mapped
4155  *
4156  * Remap the memory mapped I/O space described by the @res and the CPU
4157  * physical address @phys_addr into virtual address space.  Only
4158  * architectures that have memory mapped IO functions defined (and the
4159  * PCI_IOBASE value defined) should call this function.
4160  */
4161 int pci_remap_iospace(const struct resource *res, phys_addr_t phys_addr)
4162 {
4163 #if defined(PCI_IOBASE) && defined(CONFIG_MMU)
4164         unsigned long vaddr = (unsigned long)PCI_IOBASE + res->start;
4165
4166         if (!(res->flags & IORESOURCE_IO))
4167                 return -EINVAL;
4168
4169         if (res->end > IO_SPACE_LIMIT)
4170                 return -EINVAL;
4171
4172         return ioremap_page_range(vaddr, vaddr + resource_size(res), phys_addr,
4173                                   pgprot_device(PAGE_KERNEL));
4174 #else
4175         /*
4176          * This architecture does not have memory mapped I/O space,
4177          * so this function should never be called
4178          */
4179         WARN_ONCE(1, "This architecture does not support memory mapped I/O\n");
4180         return -ENODEV;
4181 #endif
4182 }
4183 EXPORT_SYMBOL(pci_remap_iospace);
4184
4185 /**
4186  * pci_unmap_iospace - Unmap the memory mapped I/O space
4187  * @res: resource to be unmapped
4188  *
4189  * Unmap the CPU virtual address @res from virtual address space.  Only
4190  * architectures that have memory mapped IO functions defined (and the
4191  * PCI_IOBASE value defined) should call this function.
4192  */
4193 void pci_unmap_iospace(struct resource *res)
4194 {
4195 #if defined(PCI_IOBASE) && defined(CONFIG_MMU)
4196         unsigned long vaddr = (unsigned long)PCI_IOBASE + res->start;
4197
4198         vunmap_range(vaddr, vaddr + resource_size(res));
4199 #endif
4200 }
4201 EXPORT_SYMBOL(pci_unmap_iospace);
4202
4203 static void devm_pci_unmap_iospace(struct device *dev, void *ptr)
4204 {
4205         struct resource **res = ptr;
4206
4207         pci_unmap_iospace(*res);
4208 }
4209
4210 /**
4211  * devm_pci_remap_iospace - Managed pci_remap_iospace()
4212  * @dev: Generic device to remap IO address for
4213  * @res: Resource describing the I/O space
4214  * @phys_addr: physical address of range to be mapped
4215  *
4216  * Managed pci_remap_iospace().  Map is automatically unmapped on driver
4217  * detach.
4218  */
4219 int devm_pci_remap_iospace(struct device *dev, const struct resource *res,
4220                            phys_addr_t phys_addr)
4221 {
4222         const struct resource **ptr;
4223         int error;
4224
4225         ptr = devres_alloc(devm_pci_unmap_iospace, sizeof(*ptr), GFP_KERNEL);
4226         if (!ptr)
4227                 return -ENOMEM;
4228
4229         error = pci_remap_iospace(res, phys_addr);
4230         if (error) {
4231                 devres_free(ptr);
4232         } else  {
4233                 *ptr = res;
4234                 devres_add(dev, ptr);
4235         }
4236
4237         return error;
4238 }
4239 EXPORT_SYMBOL(devm_pci_remap_iospace);
4240
4241 /**
4242  * devm_pci_remap_cfgspace - Managed pci_remap_cfgspace()
4243  * @dev: Generic device to remap IO address for
4244  * @offset: Resource address to map
4245  * @size: Size of map
4246  *
4247  * Managed pci_remap_cfgspace().  Map is automatically unmapped on driver
4248  * detach.
4249  */
4250 void __iomem *devm_pci_remap_cfgspace(struct device *dev,
4251                                       resource_size_t offset,
4252                                       resource_size_t size)
4253 {
4254         void __iomem **ptr, *addr;
4255
4256         ptr = devres_alloc(devm_ioremap_release, sizeof(*ptr), GFP_KERNEL);
4257         if (!ptr)
4258                 return NULL;
4259
4260         addr = pci_remap_cfgspace(offset, size);
4261         if (addr) {
4262                 *ptr = addr;
4263                 devres_add(dev, ptr);
4264         } else
4265                 devres_free(ptr);
4266
4267         return addr;
4268 }
4269 EXPORT_SYMBOL(devm_pci_remap_cfgspace);
4270
4271 /**
4272  * devm_pci_remap_cfg_resource - check, request region and ioremap cfg resource
4273  * @dev: generic device to handle the resource for
4274  * @res: configuration space resource to be handled
4275  *
4276  * Checks that a resource is a valid memory region, requests the memory
4277  * region and ioremaps with pci_remap_cfgspace() API that ensures the
4278  * proper PCI configuration space memory attributes are guaranteed.
4279  *
4280  * All operations are managed and will be undone on driver detach.
4281  *
4282  * Returns a pointer to the remapped memory or an ERR_PTR() encoded error code
4283  * on failure. Usage example::
4284  *
4285  *      res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
4286  *      base = devm_pci_remap_cfg_resource(&pdev->dev, res);
4287  *      if (IS_ERR(base))
4288  *              return PTR_ERR(base);
4289  */
4290 void __iomem *devm_pci_remap_cfg_resource(struct device *dev,
4291                                           struct resource *res)
4292 {
4293         resource_size_t size;
4294         const char *name;
4295         void __iomem *dest_ptr;
4296
4297         BUG_ON(!dev);
4298
4299         if (!res || resource_type(res) != IORESOURCE_MEM) {
4300                 dev_err(dev, "invalid resource\n");
4301                 return IOMEM_ERR_PTR(-EINVAL);
4302         }
4303
4304         size = resource_size(res);
4305
4306         if (res->name)
4307                 name = devm_kasprintf(dev, GFP_KERNEL, "%s %s", dev_name(dev),
4308                                       res->name);
4309         else
4310                 name = devm_kstrdup(dev, dev_name(dev), GFP_KERNEL);
4311         if (!name)
4312                 return IOMEM_ERR_PTR(-ENOMEM);
4313
4314         if (!devm_request_mem_region(dev, res->start, size, name)) {
4315                 dev_err(dev, "can't request region for resource %pR\n", res);
4316                 return IOMEM_ERR_PTR(-EBUSY);
4317         }
4318
4319         dest_ptr = devm_pci_remap_cfgspace(dev, res->start, size);
4320         if (!dest_ptr) {
4321                 dev_err(dev, "ioremap failed for resource %pR\n", res);
4322                 devm_release_mem_region(dev, res->start, size);
4323                 dest_ptr = IOMEM_ERR_PTR(-ENOMEM);
4324         }
4325
4326         return dest_ptr;
4327 }
4328 EXPORT_SYMBOL(devm_pci_remap_cfg_resource);
4329
4330 static void __pci_set_master(struct pci_dev *dev, bool enable)
4331 {
4332         u16 old_cmd, cmd;
4333
4334         pci_read_config_word(dev, PCI_COMMAND, &old_cmd);
4335         if (enable)
4336                 cmd = old_cmd | PCI_COMMAND_MASTER;
4337         else
4338                 cmd = old_cmd & ~PCI_COMMAND_MASTER;
4339         if (cmd != old_cmd) {
4340                 pci_dbg(dev, "%s bus mastering\n",
4341                         enable ? "enabling" : "disabling");
4342                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4343         }
4344         dev->is_busmaster = enable;
4345 }
4346
4347 /**
4348  * pcibios_setup - process "pci=" kernel boot arguments
4349  * @str: string used to pass in "pci=" kernel boot arguments
4350  *
4351  * Process kernel boot arguments.  This is the default implementation.
4352  * Architecture specific implementations can override this as necessary.
4353  */
4354 char * __weak __init pcibios_setup(char *str)
4355 {
4356         return str;
4357 }
4358
4359 /**
4360  * pcibios_set_master - enable PCI bus-mastering for device dev
4361  * @dev: the PCI device to enable
4362  *
4363  * Enables PCI bus-mastering for the device.  This is the default
4364  * implementation.  Architecture specific implementations can override
4365  * this if necessary.
4366  */
4367 void __weak pcibios_set_master(struct pci_dev *dev)
4368 {
4369         u8 lat;
4370
4371         /* The latency timer doesn't apply to PCIe (either Type 0 or Type 1) */
4372         if (pci_is_pcie(dev))
4373                 return;
4374
4375         pci_read_config_byte(dev, PCI_LATENCY_TIMER, &lat);
4376         if (lat < 16)
4377                 lat = (64 <= pcibios_max_latency) ? 64 : pcibios_max_latency;
4378         else if (lat > pcibios_max_latency)
4379                 lat = pcibios_max_latency;
4380         else
4381                 return;
4382
4383         pci_write_config_byte(dev, PCI_LATENCY_TIMER, lat);
4384 }
4385
4386 /**
4387  * pci_set_master - enables bus-mastering for device dev
4388  * @dev: the PCI device to enable
4389  *
4390  * Enables bus-mastering on the device and calls pcibios_set_master()
4391  * to do the needed arch specific settings.
4392  */
4393 void pci_set_master(struct pci_dev *dev)
4394 {
4395         __pci_set_master(dev, true);
4396         pcibios_set_master(dev);
4397 }
4398 EXPORT_SYMBOL(pci_set_master);
4399
4400 /**
4401  * pci_clear_master - disables bus-mastering for device dev
4402  * @dev: the PCI device to disable
4403  */
4404 void pci_clear_master(struct pci_dev *dev)
4405 {
4406         __pci_set_master(dev, false);
4407 }
4408 EXPORT_SYMBOL(pci_clear_master);
4409
4410 /**
4411  * pci_set_cacheline_size - ensure the CACHE_LINE_SIZE register is programmed
4412  * @dev: the PCI device for which MWI is to be enabled
4413  *
4414  * Helper function for pci_set_mwi.
4415  * Originally copied from drivers/net/acenic.c.
4416  * Copyright 1998-2001 by Jes Sorensen, <jes@trained-monkey.org>.
4417  *
4418  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4419  */
4420 int pci_set_cacheline_size(struct pci_dev *dev)
4421 {
4422         u8 cacheline_size;
4423
4424         if (!pci_cache_line_size)
4425                 return -EINVAL;
4426
4427         /* Validate current setting: the PCI_CACHE_LINE_SIZE must be
4428            equal to or multiple of the right value. */
4429         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
4430         if (cacheline_size >= pci_cache_line_size &&
4431             (cacheline_size % pci_cache_line_size) == 0)
4432                 return 0;
4433
4434         /* Write the correct value. */
4435         pci_write_config_byte(dev, PCI_CACHE_LINE_SIZE, pci_cache_line_size);
4436         /* Read it back. */
4437         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
4438         if (cacheline_size == pci_cache_line_size)
4439                 return 0;
4440
4441         pci_dbg(dev, "cache line size of %d is not supported\n",
4442                    pci_cache_line_size << 2);
4443
4444         return -EINVAL;
4445 }
4446 EXPORT_SYMBOL_GPL(pci_set_cacheline_size);
4447
4448 /**
4449  * pci_set_mwi - enables memory-write-invalidate PCI transaction
4450  * @dev: the PCI device for which MWI is enabled
4451  *
4452  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
4453  *
4454  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4455  */
4456 int pci_set_mwi(struct pci_dev *dev)
4457 {
4458 #ifdef PCI_DISABLE_MWI
4459         return 0;
4460 #else
4461         int rc;
4462         u16 cmd;
4463
4464         rc = pci_set_cacheline_size(dev);
4465         if (rc)
4466                 return rc;
4467
4468         pci_read_config_word(dev, PCI_COMMAND, &cmd);
4469         if (!(cmd & PCI_COMMAND_INVALIDATE)) {
4470                 pci_dbg(dev, "enabling Mem-Wr-Inval\n");
4471                 cmd |= PCI_COMMAND_INVALIDATE;
4472                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4473         }
4474         return 0;
4475 #endif
4476 }
4477 EXPORT_SYMBOL(pci_set_mwi);
4478
4479 /**
4480  * pcim_set_mwi - a device-managed pci_set_mwi()
4481  * @dev: the PCI device for which MWI is enabled
4482  *
4483  * Managed pci_set_mwi().
4484  *
4485  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4486  */
4487 int pcim_set_mwi(struct pci_dev *dev)
4488 {
4489         struct pci_devres *dr;
4490
4491         dr = find_pci_dr(dev);
4492         if (!dr)
4493                 return -ENOMEM;
4494
4495         dr->mwi = 1;
4496         return pci_set_mwi(dev);
4497 }
4498 EXPORT_SYMBOL(pcim_set_mwi);
4499
4500 /**
4501  * pci_try_set_mwi - enables memory-write-invalidate PCI transaction
4502  * @dev: the PCI device for which MWI is enabled
4503  *
4504  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
4505  * Callers are not required to check the return value.
4506  *
4507  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4508  */
4509 int pci_try_set_mwi(struct pci_dev *dev)
4510 {
4511 #ifdef PCI_DISABLE_MWI
4512         return 0;
4513 #else
4514         return pci_set_mwi(dev);
4515 #endif
4516 }
4517 EXPORT_SYMBOL(pci_try_set_mwi);
4518
4519 /**
4520  * pci_clear_mwi - disables Memory-Write-Invalidate for device dev
4521  * @dev: the PCI device to disable
4522  *
4523  * Disables PCI Memory-Write-Invalidate transaction on the device
4524  */
4525 void pci_clear_mwi(struct pci_dev *dev)
4526 {
4527 #ifndef PCI_DISABLE_MWI
4528         u16 cmd;
4529
4530         pci_read_config_word(dev, PCI_COMMAND, &cmd);
4531         if (cmd & PCI_COMMAND_INVALIDATE) {
4532                 cmd &= ~PCI_COMMAND_INVALIDATE;
4533                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4534         }
4535 #endif
4536 }
4537 EXPORT_SYMBOL(pci_clear_mwi);
4538
4539 /**
4540  * pci_disable_parity - disable parity checking for device
4541  * @dev: the PCI device to operate on
4542  *
4543  * Disable parity checking for device @dev
4544  */
4545 void pci_disable_parity(struct pci_dev *dev)
4546 {
4547         u16 cmd;
4548
4549         pci_read_config_word(dev, PCI_COMMAND, &cmd);
4550         if (cmd & PCI_COMMAND_PARITY) {
4551                 cmd &= ~PCI_COMMAND_PARITY;
4552                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4553         }
4554 }
4555
4556 /**
4557  * pci_intx - enables/disables PCI INTx for device dev
4558  * @pdev: the PCI device to operate on
4559  * @enable: boolean: whether to enable or disable PCI INTx
4560  *
4561  * Enables/disables PCI INTx for device @pdev
4562  */
4563 void pci_intx(struct pci_dev *pdev, int enable)
4564 {
4565         u16 pci_command, new;
4566
4567         pci_read_config_word(pdev, PCI_COMMAND, &pci_command);
4568
4569         if (enable)
4570                 new = pci_command & ~PCI_COMMAND_INTX_DISABLE;
4571         else
4572                 new = pci_command | PCI_COMMAND_INTX_DISABLE;
4573
4574         if (new != pci_command) {
4575                 struct pci_devres *dr;
4576
4577                 pci_write_config_word(pdev, PCI_COMMAND, new);
4578
4579                 dr = find_pci_dr(pdev);
4580                 if (dr && !dr->restore_intx) {
4581                         dr->restore_intx = 1;
4582                         dr->orig_intx = !enable;
4583                 }
4584         }
4585 }
4586 EXPORT_SYMBOL_GPL(pci_intx);
4587
4588 static bool pci_check_and_set_intx_mask(struct pci_dev *dev, bool mask)
4589 {
4590         struct pci_bus *bus = dev->bus;
4591         bool mask_updated = true;
4592         u32 cmd_status_dword;
4593         u16 origcmd, newcmd;
4594         unsigned long flags;
4595         bool irq_pending;
4596
4597         /*
4598          * We do a single dword read to retrieve both command and status.
4599          * Document assumptions that make this possible.
4600          */
4601         BUILD_BUG_ON(PCI_COMMAND % 4);
4602         BUILD_BUG_ON(PCI_COMMAND + 2 != PCI_STATUS);
4603
4604         raw_spin_lock_irqsave(&pci_lock, flags);
4605
4606         bus->ops->read(bus, dev->devfn, PCI_COMMAND, 4, &cmd_status_dword);
4607
4608         irq_pending = (cmd_status_dword >> 16) & PCI_STATUS_INTERRUPT;
4609
4610         /*
4611          * Check interrupt status register to see whether our device
4612          * triggered the interrupt (when masking) or the next IRQ is
4613          * already pending (when unmasking).
4614          */
4615         if (mask != irq_pending) {
4616                 mask_updated = false;
4617                 goto done;
4618         }
4619
4620         origcmd = cmd_status_dword;
4621         newcmd = origcmd & ~PCI_COMMAND_INTX_DISABLE;
4622         if (mask)
4623                 newcmd |= PCI_COMMAND_INTX_DISABLE;
4624         if (newcmd != origcmd)
4625                 bus->ops->write(bus, dev->devfn, PCI_COMMAND, 2, newcmd);
4626
4627 done:
4628         raw_spin_unlock_irqrestore(&pci_lock, flags);
4629
4630         return mask_updated;
4631 }
4632
4633 /**
4634  * pci_check_and_mask_intx - mask INTx on pending interrupt
4635  * @dev: the PCI device to operate on
4636  *
4637  * Check if the device dev has its INTx line asserted, mask it and return
4638  * true in that case. False is returned if no interrupt was pending.
4639  */
4640 bool pci_check_and_mask_intx(struct pci_dev *dev)
4641 {
4642         return pci_check_and_set_intx_mask(dev, true);
4643 }
4644 EXPORT_SYMBOL_GPL(pci_check_and_mask_intx);
4645
4646 /**
4647  * pci_check_and_unmask_intx - unmask INTx if no interrupt is pending
4648  * @dev: the PCI device to operate on
4649  *
4650  * Check if the device dev has its INTx line asserted, unmask it if not and
4651  * return true. False is returned and the mask remains active if there was
4652  * still an interrupt pending.
4653  */
4654 bool pci_check_and_unmask_intx(struct pci_dev *dev)
4655 {
4656         return pci_check_and_set_intx_mask(dev, false);
4657 }
4658 EXPORT_SYMBOL_GPL(pci_check_and_unmask_intx);
4659
4660 /**
4661  * pci_wait_for_pending_transaction - wait for pending transaction
4662  * @dev: the PCI device to operate on
4663  *
4664  * Return 0 if transaction is pending 1 otherwise.
4665  */
4666 int pci_wait_for_pending_transaction(struct pci_dev *dev)
4667 {
4668         if (!pci_is_pcie(dev))
4669                 return 1;
4670
4671         return pci_wait_for_pending(dev, pci_pcie_cap(dev) + PCI_EXP_DEVSTA,
4672                                     PCI_EXP_DEVSTA_TRPND);
4673 }
4674 EXPORT_SYMBOL(pci_wait_for_pending_transaction);
4675
4676 /**
4677  * pcie_flr - initiate a PCIe function level reset
4678  * @dev: device to reset
4679  *
4680  * Initiate a function level reset unconditionally on @dev without
4681  * checking any flags and DEVCAP
4682  */
4683 int pcie_flr(struct pci_dev *dev)
4684 {
4685         if (!pci_wait_for_pending_transaction(dev))
4686                 pci_err(dev, "timed out waiting for pending transaction; performing function level reset anyway\n");
4687
4688         pcie_capability_set_word(dev, PCI_EXP_DEVCTL, PCI_EXP_DEVCTL_BCR_FLR);
4689
4690         if (dev->imm_ready)
4691                 return 0;
4692
4693         /*
4694          * Per PCIe r4.0, sec 6.6.2, a device must complete an FLR within
4695          * 100ms, but may silently discard requests while the FLR is in
4696          * progress.  Wait 100ms before trying to access the device.
4697          */
4698         msleep(100);
4699
4700         return pci_dev_wait(dev, "FLR", PCIE_RESET_READY_POLL_MS);
4701 }
4702 EXPORT_SYMBOL_GPL(pcie_flr);
4703
4704 /**
4705  * pcie_reset_flr - initiate a PCIe function level reset
4706  * @dev: device to reset
4707  * @probe: if true, return 0 if device can be reset this way
4708  *
4709  * Initiate a function level reset on @dev.
4710  */
4711 int pcie_reset_flr(struct pci_dev *dev, bool probe)
4712 {
4713         if (dev->dev_flags & PCI_DEV_FLAGS_NO_FLR_RESET)
4714                 return -ENOTTY;
4715
4716         if (!(dev->devcap & PCI_EXP_DEVCAP_FLR))
4717                 return -ENOTTY;
4718
4719         if (probe)
4720                 return 0;
4721
4722         return pcie_flr(dev);
4723 }
4724 EXPORT_SYMBOL_GPL(pcie_reset_flr);
4725
4726 static int pci_af_flr(struct pci_dev *dev, bool probe)
4727 {
4728         int pos;
4729         u8 cap;
4730
4731         pos = pci_find_capability(dev, PCI_CAP_ID_AF);
4732         if (!pos)
4733                 return -ENOTTY;
4734
4735         if (dev->dev_flags & PCI_DEV_FLAGS_NO_FLR_RESET)
4736                 return -ENOTTY;
4737
4738         pci_read_config_byte(dev, pos + PCI_AF_CAP, &cap);
4739         if (!(cap & PCI_AF_CAP_TP) || !(cap & PCI_AF_CAP_FLR))
4740                 return -ENOTTY;
4741
4742         if (probe)
4743                 return 0;
4744
4745         /*
4746          * Wait for Transaction Pending bit to clear.  A word-aligned test
4747          * is used, so we use the control offset rather than status and shift
4748          * the test bit to match.
4749          */
4750         if (!pci_wait_for_pending(dev, pos + PCI_AF_CTRL,
4751                                  PCI_AF_STATUS_TP << 8))
4752                 pci_err(dev, "timed out waiting for pending transaction; performing AF function level reset anyway\n");
4753
4754         pci_write_config_byte(dev, pos + PCI_AF_CTRL, PCI_AF_CTRL_FLR);
4755
4756         if (dev->imm_ready)
4757                 return 0;
4758
4759         /*
4760          * Per Advanced Capabilities for Conventional PCI ECN, 13 April 2006,
4761          * updated 27 July 2006; a device must complete an FLR within
4762          * 100ms, but may silently discard requests while the FLR is in
4763          * progress.  Wait 100ms before trying to access the device.
4764          */
4765         msleep(100);
4766
4767         return pci_dev_wait(dev, "AF_FLR", PCIE_RESET_READY_POLL_MS);
4768 }
4769
4770 /**
4771  * pci_pm_reset - Put device into PCI_D3 and back into PCI_D0.
4772  * @dev: Device to reset.
4773  * @probe: if true, return 0 if the device can be reset this way.
4774  *
4775  * If @dev supports native PCI PM and its PCI_PM_CTRL_NO_SOFT_RESET flag is
4776  * unset, it will be reinitialized internally when going from PCI_D3hot to
4777  * PCI_D0.  If that's the case and the device is not in a low-power state
4778  * already, force it into PCI_D3hot and back to PCI_D0, causing it to be reset.
4779  *
4780  * NOTE: This causes the caller to sleep for twice the device power transition
4781  * cooldown period, which for the D0->D3hot and D3hot->D0 transitions is 10 ms
4782  * by default (i.e. unless the @dev's d3hot_delay field has a different value).
4783  * Moreover, only devices in D0 can be reset by this function.
4784  */
4785 static int pci_pm_reset(struct pci_dev *dev, bool probe)
4786 {
4787         u16 csr;
4788
4789         if (!dev->pm_cap || dev->dev_flags & PCI_DEV_FLAGS_NO_PM_RESET)
4790                 return -ENOTTY;
4791
4792         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &csr);
4793         if (csr & PCI_PM_CTRL_NO_SOFT_RESET)
4794                 return -ENOTTY;
4795
4796         if (probe)
4797                 return 0;
4798
4799         if (dev->current_state != PCI_D0)
4800                 return -EINVAL;
4801
4802         csr &= ~PCI_PM_CTRL_STATE_MASK;
4803         csr |= PCI_D3hot;
4804         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, csr);
4805         pci_dev_d3_sleep(dev);
4806
4807         csr &= ~PCI_PM_CTRL_STATE_MASK;
4808         csr |= PCI_D0;
4809         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, csr);
4810         pci_dev_d3_sleep(dev);
4811
4812         return pci_dev_wait(dev, "PM D3hot->D0", PCIE_RESET_READY_POLL_MS);
4813 }
4814
4815 /**
4816  * pcie_wait_for_link_delay - Wait until link is active or inactive
4817  * @pdev: Bridge device
4818  * @active: waiting for active or inactive?
4819  * @delay: Delay to wait after link has become active (in ms)
4820  *
4821  * Use this to wait till link becomes active or inactive.
4822  */
4823 static bool pcie_wait_for_link_delay(struct pci_dev *pdev, bool active,
4824                                      int delay)
4825 {
4826         int timeout = 1000;
4827         bool ret;
4828         u16 lnk_status;
4829
4830         /*
4831          * Some controllers might not implement link active reporting. In this
4832          * case, we wait for 1000 ms + any delay requested by the caller.
4833          */
4834         if (!pdev->link_active_reporting) {
4835                 msleep(timeout + delay);
4836                 return true;
4837         }
4838
4839         /*
4840          * PCIe r4.0 sec 6.6.1, a component must enter LTSSM Detect within 20ms,
4841          * after which we should expect an link active if the reset was
4842          * successful. If so, software must wait a minimum 100ms before sending
4843          * configuration requests to devices downstream this port.
4844          *
4845          * If the link fails to activate, either the device was physically
4846          * removed or the link is permanently failed.
4847          */
4848         if (active)
4849                 msleep(20);
4850         for (;;) {
4851                 pcie_capability_read_word(pdev, PCI_EXP_LNKSTA, &lnk_status);
4852                 ret = !!(lnk_status & PCI_EXP_LNKSTA_DLLLA);
4853                 if (ret == active)
4854                         break;
4855                 if (timeout <= 0)
4856                         break;
4857                 msleep(10);
4858                 timeout -= 10;
4859         }
4860         if (active && ret)
4861                 msleep(delay);
4862
4863         return ret == active;
4864 }
4865
4866 /**
4867  * pcie_wait_for_link - Wait until link is active or inactive
4868  * @pdev: Bridge device
4869  * @active: waiting for active or inactive?
4870  *
4871  * Use this to wait till link becomes active or inactive.
4872  */
4873 bool pcie_wait_for_link(struct pci_dev *pdev, bool active)
4874 {
4875         return pcie_wait_for_link_delay(pdev, active, 100);
4876 }
4877
4878 /*
4879  * Find maximum D3cold delay required by all the devices on the bus.  The
4880  * spec says 100 ms, but firmware can lower it and we allow drivers to
4881  * increase it as well.
4882  *
4883  * Called with @pci_bus_sem locked for reading.
4884  */
4885 static int pci_bus_max_d3cold_delay(const struct pci_bus *bus)
4886 {
4887         const struct pci_dev *pdev;
4888         int min_delay = 100;
4889         int max_delay = 0;
4890
4891         list_for_each_entry(pdev, &bus->devices, bus_list) {
4892                 if (pdev->d3cold_delay < min_delay)
4893                         min_delay = pdev->d3cold_delay;
4894                 if (pdev->d3cold_delay > max_delay)
4895                         max_delay = pdev->d3cold_delay;
4896         }
4897
4898         return max(min_delay, max_delay);
4899 }
4900
4901 /**
4902  * pci_bridge_wait_for_secondary_bus - Wait for secondary bus to be accessible
4903  * @dev: PCI bridge
4904  *
4905  * Handle necessary delays before access to the devices on the secondary
4906  * side of the bridge are permitted after D3cold to D0 transition.
4907  *
4908  * For PCIe this means the delays in PCIe 5.0 section 6.6.1. For
4909  * conventional PCI it means Tpvrh + Trhfa specified in PCI 3.0 section
4910  * 4.3.2.
4911  */
4912 void pci_bridge_wait_for_secondary_bus(struct pci_dev *dev)
4913 {
4914         struct pci_dev *child;
4915         int delay;
4916
4917         if (pci_dev_is_disconnected(dev))
4918                 return;
4919
4920         if (!pci_is_bridge(dev) || !dev->bridge_d3)
4921                 return;
4922
4923         down_read(&pci_bus_sem);
4924
4925         /*
4926          * We only deal with devices that are present currently on the bus.
4927          * For any hot-added devices the access delay is handled in pciehp
4928          * board_added(). In case of ACPI hotplug the firmware is expected
4929          * to configure the devices before OS is notified.
4930          */
4931         if (!dev->subordinate || list_empty(&dev->subordinate->devices)) {
4932                 up_read(&pci_bus_sem);
4933                 return;
4934         }
4935
4936         /* Take d3cold_delay requirements into account */
4937         delay = pci_bus_max_d3cold_delay(dev->subordinate);
4938         if (!delay) {
4939                 up_read(&pci_bus_sem);
4940                 return;
4941         }
4942
4943         child = list_first_entry(&dev->subordinate->devices, struct pci_dev,
4944                                  bus_list);
4945         up_read(&pci_bus_sem);
4946
4947         /*
4948          * Conventional PCI and PCI-X we need to wait Tpvrh + Trhfa before
4949          * accessing the device after reset (that is 1000 ms + 100 ms). In
4950          * practice this should not be needed because we don't do power
4951          * management for them (see pci_bridge_d3_possible()).
4952          */
4953         if (!pci_is_pcie(dev)) {
4954                 pci_dbg(dev, "waiting %d ms for secondary bus\n", 1000 + delay);
4955                 msleep(1000 + delay);
4956                 return;
4957         }
4958
4959         /*
4960          * For PCIe downstream and root ports that do not support speeds
4961          * greater than 5 GT/s need to wait minimum 100 ms. For higher
4962          * speeds (gen3) we need to wait first for the data link layer to
4963          * become active.
4964          *
4965          * However, 100 ms is the minimum and the PCIe spec says the
4966          * software must allow at least 1s before it can determine that the
4967          * device that did not respond is a broken device. There is
4968          * evidence that 100 ms is not always enough, for example certain
4969          * Titan Ridge xHCI controller does not always respond to
4970          * configuration requests if we only wait for 100 ms (see
4971          * https://bugzilla.kernel.org/show_bug.cgi?id=203885).
4972          *
4973          * Therefore we wait for 100 ms and check for the device presence.
4974          * If it is still not present give it an additional 100 ms.
4975          */
4976         if (!pcie_downstream_port(dev))
4977                 return;
4978
4979         if (pcie_get_speed_cap(dev) <= PCIE_SPEED_5_0GT) {
4980                 pci_dbg(dev, "waiting %d ms for downstream link\n", delay);
4981                 msleep(delay);
4982         } else {
4983                 pci_dbg(dev, "waiting %d ms for downstream link, after activation\n",
4984                         delay);
4985                 if (!pcie_wait_for_link_delay(dev, true, delay)) {
4986                         /* Did not train, no need to wait any further */
4987                         pci_info(dev, "Data Link Layer Link Active not set in 1000 msec\n");
4988                         return;
4989                 }
4990         }
4991
4992         if (!pci_device_is_present(child)) {
4993                 pci_dbg(child, "waiting additional %d ms to become accessible\n", delay);
4994                 msleep(delay);
4995         }
4996 }
4997
4998 void pci_reset_secondary_bus(struct pci_dev *dev)
4999 {
5000         u16 ctrl;
5001
5002         pci_read_config_word(dev, PCI_BRIDGE_CONTROL, &ctrl);
5003         ctrl |= PCI_BRIDGE_CTL_BUS_RESET;
5004         pci_write_config_word(dev, PCI_BRIDGE_CONTROL, ctrl);
5005
5006         /*
5007          * PCI spec v3.0 7.6.4.2 requires minimum Trst of 1ms.  Double
5008          * this to 2ms to ensure that we meet the minimum requirement.
5009          */
5010         msleep(2);
5011
5012         ctrl &= ~PCI_BRIDGE_CTL_BUS_RESET;
5013         pci_write_config_word(dev, PCI_BRIDGE_CONTROL, ctrl);
5014
5015         /*
5016          * Trhfa for conventional PCI is 2^25 clock cycles.
5017          * Assuming a minimum 33MHz clock this results in a 1s
5018          * delay before we can consider subordinate devices to
5019          * be re-initialized.  PCIe has some ways to shorten this,
5020          * but we don't make use of them yet.
5021          */
5022         ssleep(1);
5023 }
5024
5025 void __weak pcibios_reset_secondary_bus(struct pci_dev *dev)
5026 {
5027         pci_reset_secondary_bus(dev);
5028 }
5029
5030 /**
5031  * pci_bridge_secondary_bus_reset - Reset the secondary bus on a PCI bridge.
5032  * @dev: Bridge device
5033  *
5034  * Use the bridge control register to assert reset on the secondary bus.
5035  * Devices on the secondary bus are left in power-on state.
5036  */
5037 int pci_bridge_secondary_bus_reset(struct pci_dev *dev)
5038 {
5039         pcibios_reset_secondary_bus(dev);
5040
5041         return pci_dev_wait(dev, "bus reset", PCIE_RESET_READY_POLL_MS);
5042 }
5043 EXPORT_SYMBOL_GPL(pci_bridge_secondary_bus_reset);
5044
5045 static int pci_parent_bus_reset(struct pci_dev *dev, bool probe)
5046 {
5047         struct pci_dev *pdev;
5048
5049         if (pci_is_root_bus(dev->bus) || dev->subordinate ||
5050             !dev->bus->self || dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET)
5051                 return -ENOTTY;
5052
5053         list_for_each_entry(pdev, &dev->bus->devices, bus_list)
5054                 if (pdev != dev)
5055                         return -ENOTTY;
5056
5057         if (probe)
5058                 return 0;
5059
5060         return pci_bridge_secondary_bus_reset(dev->bus->self);
5061 }
5062
5063 static int pci_reset_hotplug_slot(struct hotplug_slot *hotplug, bool probe)
5064 {
5065         int rc = -ENOTTY;
5066
5067         if (!hotplug || !try_module_get(hotplug->owner))
5068                 return rc;
5069
5070         if (hotplug->ops->reset_slot)
5071                 rc = hotplug->ops->reset_slot(hotplug, probe);
5072
5073         module_put(hotplug->owner);
5074
5075         return rc;
5076 }
5077
5078 static int pci_dev_reset_slot_function(struct pci_dev *dev, bool probe)
5079 {
5080         if (dev->multifunction || dev->subordinate || !dev->slot ||
5081             dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET)
5082                 return -ENOTTY;
5083
5084         return pci_reset_hotplug_slot(dev->slot->hotplug, probe);
5085 }
5086
5087 static int pci_reset_bus_function(struct pci_dev *dev, bool probe)
5088 {
5089         int rc;
5090
5091         rc = pci_dev_reset_slot_function(dev, probe);
5092         if (rc != -ENOTTY)
5093                 return rc;
5094         return pci_parent_bus_reset(dev, probe);
5095 }
5096
5097 static void pci_dev_lock(struct pci_dev *dev)
5098 {
5099         pci_cfg_access_lock(dev);
5100         /* block PM suspend, driver probe, etc. */
5101         device_lock(&dev->dev);
5102 }
5103
5104 /* Return 1 on successful lock, 0 on contention */
5105 int pci_dev_trylock(struct pci_dev *dev)
5106 {
5107         if (pci_cfg_access_trylock(dev)) {
5108                 if (device_trylock(&dev->dev))
5109                         return 1;
5110                 pci_cfg_access_unlock(dev);
5111         }
5112
5113         return 0;
5114 }
5115 EXPORT_SYMBOL_GPL(pci_dev_trylock);
5116
5117 void pci_dev_unlock(struct pci_dev *dev)
5118 {
5119         device_unlock(&dev->dev);
5120         pci_cfg_access_unlock(dev);
5121 }
5122 EXPORT_SYMBOL_GPL(pci_dev_unlock);
5123
5124 static void pci_dev_save_and_disable(struct pci_dev *dev)
5125 {
5126         struct pci_driver *drv = to_pci_driver(dev->dev.driver);
5127         const struct pci_error_handlers *err_handler =
5128                         drv ? drv->err_handler : NULL;
5129
5130         /*
5131          * drv->err_handler->reset_prepare() is protected against races
5132          * with ->remove() by the device lock, which must be held by the
5133          * caller.
5134          */
5135         if (err_handler && err_handler->reset_prepare)
5136                 err_handler->reset_prepare(dev);
5137
5138         /*
5139          * Wake-up device prior to save.  PM registers default to D0 after
5140          * reset and a simple register restore doesn't reliably return
5141          * to a non-D0 state anyway.
5142          */
5143         pci_set_power_state(dev, PCI_D0);
5144
5145         pci_save_state(dev);
5146         /*
5147          * Disable the device by clearing the Command register, except for
5148          * INTx-disable which is set.  This not only disables MMIO and I/O port
5149          * BARs, but also prevents the device from being Bus Master, preventing
5150          * DMA from the device including MSI/MSI-X interrupts.  For PCI 2.3
5151          * compliant devices, INTx-disable prevents legacy interrupts.
5152          */
5153         pci_write_config_word(dev, PCI_COMMAND, PCI_COMMAND_INTX_DISABLE);
5154 }
5155
5156 static void pci_dev_restore(struct pci_dev *dev)
5157 {
5158         struct pci_driver *drv = to_pci_driver(dev->dev.driver);
5159         const struct pci_error_handlers *err_handler =
5160                         drv ? drv->err_handler : NULL;
5161
5162         pci_restore_state(dev);
5163
5164         /*
5165          * drv->err_handler->reset_done() is protected against races with
5166          * ->remove() by the device lock, which must be held by the caller.
5167          */
5168         if (err_handler && err_handler->reset_done)
5169                 err_handler->reset_done(dev);
5170 }
5171
5172 /* dev->reset_methods[] is a 0-terminated list of indices into this array */
5173 static const struct pci_reset_fn_method pci_reset_fn_methods[] = {
5174         { },
5175         { pci_dev_specific_reset, .name = "device_specific" },
5176         { pci_dev_acpi_reset, .name = "acpi" },
5177         { pcie_reset_flr, .name = "flr" },
5178         { pci_af_flr, .name = "af_flr" },
5179         { pci_pm_reset, .name = "pm" },
5180         { pci_reset_bus_function, .name = "bus" },
5181 };
5182
5183 static ssize_t reset_method_show(struct device *dev,
5184                                  struct device_attribute *attr, char *buf)
5185 {
5186         struct pci_dev *pdev = to_pci_dev(dev);
5187         ssize_t len = 0;
5188         int i, m;
5189
5190         for (i = 0; i < PCI_NUM_RESET_METHODS; i++) {
5191                 m = pdev->reset_methods[i];
5192                 if (!m)
5193                         break;
5194
5195                 len += sysfs_emit_at(buf, len, "%s%s", len ? " " : "",
5196                                      pci_reset_fn_methods[m].name);
5197         }
5198
5199         if (len)
5200                 len += sysfs_emit_at(buf, len, "\n");
5201
5202         return len;
5203 }
5204
5205 static int reset_method_lookup(const char *name)
5206 {
5207         int m;
5208
5209         for (m = 1; m < PCI_NUM_RESET_METHODS; m++) {
5210                 if (sysfs_streq(name, pci_reset_fn_methods[m].name))
5211                         return m;
5212         }
5213
5214         return 0;       /* not found */
5215 }
5216
5217 static ssize_t reset_method_store(struct device *dev,
5218                                   struct device_attribute *attr,
5219                                   const char *buf, size_t count)
5220 {
5221         struct pci_dev *pdev = to_pci_dev(dev);
5222         char *options, *name;
5223         int m, n;
5224         u8 reset_methods[PCI_NUM_RESET_METHODS] = { 0 };
5225
5226         if (sysfs_streq(buf, "")) {
5227                 pdev->reset_methods[0] = 0;
5228                 pci_warn(pdev, "All device reset methods disabled by user");
5229                 return count;
5230         }
5231
5232         if (sysfs_streq(buf, "default")) {
5233                 pci_init_reset_methods(pdev);
5234                 return count;
5235         }
5236
5237         options = kstrndup(buf, count, GFP_KERNEL);
5238         if (!options)
5239                 return -ENOMEM;
5240
5241         n = 0;
5242         while ((name = strsep(&options, " ")) != NULL) {
5243                 if (sysfs_streq(name, ""))
5244                         continue;
5245
5246                 name = strim(name);
5247
5248                 m = reset_method_lookup(name);
5249                 if (!m) {
5250                         pci_err(pdev, "Invalid reset method '%s'", name);
5251                         goto error;
5252                 }
5253
5254                 if (pci_reset_fn_methods[m].reset_fn(pdev, PCI_RESET_PROBE)) {
5255                         pci_err(pdev, "Unsupported reset method '%s'", name);
5256                         goto error;
5257                 }
5258
5259                 if (n == PCI_NUM_RESET_METHODS - 1) {
5260                         pci_err(pdev, "Too many reset methods\n");
5261                         goto error;
5262                 }
5263
5264                 reset_methods[n++] = m;
5265         }
5266
5267         reset_methods[n] = 0;
5268
5269         /* Warn if dev-specific supported but not highest priority */
5270         if (pci_reset_fn_methods[1].reset_fn(pdev, PCI_RESET_PROBE) == 0 &&
5271             reset_methods[0] != 1)
5272                 pci_warn(pdev, "Device-specific reset disabled/de-prioritized by user");
5273         memcpy(pdev->reset_methods, reset_methods, sizeof(pdev->reset_methods));
5274         kfree(options);
5275         return count;
5276
5277 error:
5278         /* Leave previous methods unchanged */
5279         kfree(options);
5280         return -EINVAL;
5281 }
5282 static DEVICE_ATTR_RW(reset_method);
5283
5284 static struct attribute *pci_dev_reset_method_attrs[] = {
5285         &dev_attr_reset_method.attr,
5286         NULL,
5287 };
5288
5289 static umode_t pci_dev_reset_method_attr_is_visible(struct kobject *kobj,
5290                                                     struct attribute *a, int n)
5291 {
5292         struct pci_dev *pdev = to_pci_dev(kobj_to_dev(kobj));
5293
5294         if (!pci_reset_supported(pdev))
5295                 return 0;
5296
5297         return a->mode;
5298 }
5299
5300 const struct attribute_group pci_dev_reset_method_attr_group = {
5301         .attrs = pci_dev_reset_method_attrs,
5302         .is_visible = pci_dev_reset_method_attr_is_visible,
5303 };
5304
5305 /**
5306  * __pci_reset_function_locked - reset a PCI device function while holding
5307  * the @dev mutex lock.
5308  * @dev: PCI device to reset
5309  *
5310  * Some devices allow an individual function to be reset without affecting
5311  * other functions in the same device.  The PCI device must be responsive
5312  * to PCI config space in order to use this function.
5313  *
5314  * The device function is presumed to be unused and the caller is holding
5315  * the device mutex lock when this function is called.
5316  *
5317  * Resetting the device will make the contents of PCI configuration space
5318  * random, so any caller of this must be prepared to reinitialise the
5319  * device including MSI, bus mastering, BARs, decoding IO and memory spaces,
5320  * etc.
5321  *
5322  * Returns 0 if the device function was successfully reset or negative if the
5323  * device doesn't support resetting a single function.
5324  */
5325 int __pci_reset_function_locked(struct pci_dev *dev)
5326 {
5327         int i, m, rc;
5328
5329         might_sleep();
5330
5331         /*
5332          * A reset method returns -ENOTTY if it doesn't support this device and
5333          * we should try the next method.
5334          *
5335          * If it returns 0 (success), we're finished.  If it returns any other
5336          * error, we're also finished: this indicates that further reset
5337          * mechanisms might be broken on the device.
5338          */
5339         for (i = 0; i < PCI_NUM_RESET_METHODS; i++) {
5340                 m = dev->reset_methods[i];
5341                 if (!m)
5342                         return -ENOTTY;
5343
5344                 rc = pci_reset_fn_methods[m].reset_fn(dev, PCI_RESET_DO_RESET);
5345                 if (!rc)
5346                         return 0;
5347                 if (rc != -ENOTTY)
5348                         return rc;
5349         }
5350
5351         return -ENOTTY;
5352 }
5353 EXPORT_SYMBOL_GPL(__pci_reset_function_locked);
5354
5355 /**
5356  * pci_init_reset_methods - check whether device can be safely reset
5357  * and store supported reset mechanisms.
5358  * @dev: PCI device to check for reset mechanisms
5359  *
5360  * Some devices allow an individual function to be reset without affecting
5361  * other functions in the same device.  The PCI device must be in D0-D3hot
5362  * state.
5363  *
5364  * Stores reset mechanisms supported by device in reset_methods byte array
5365  * which is a member of struct pci_dev.
5366  */
5367 void pci_init_reset_methods(struct pci_dev *dev)
5368 {
5369         int m, i, rc;
5370
5371         BUILD_BUG_ON(ARRAY_SIZE(pci_reset_fn_methods) != PCI_NUM_RESET_METHODS);
5372
5373         might_sleep();
5374
5375         i = 0;
5376         for (m = 1; m < PCI_NUM_RESET_METHODS; m++) {
5377                 rc = pci_reset_fn_methods[m].reset_fn(dev, PCI_RESET_PROBE);
5378                 if (!rc)
5379                         dev->reset_methods[i++] = m;
5380                 else if (rc != -ENOTTY)
5381                         break;
5382         }
5383
5384         dev->reset_methods[i] = 0;
5385 }
5386
5387 /**
5388  * pci_reset_function - quiesce and reset a PCI device function
5389  * @dev: PCI device to reset
5390  *
5391  * Some devices allow an individual function to be reset without affecting
5392  * other functions in the same device.  The PCI device must be responsive
5393  * to PCI config space in order to use this function.
5394  *
5395  * This function does not just reset the PCI portion of a device, but
5396  * clears all the state associated with the device.  This function differs
5397  * from __pci_reset_function_locked() in that it saves and restores device state
5398  * over the reset and takes the PCI device lock.
5399  *
5400  * Returns 0 if the device function was successfully reset or negative if the
5401  * device doesn't support resetting a single function.
5402  */
5403 int pci_reset_function(struct pci_dev *dev)
5404 {
5405         int rc;
5406
5407         if (!pci_reset_supported(dev))
5408                 return -ENOTTY;
5409
5410         pci_dev_lock(dev);
5411         pci_dev_save_and_disable(dev);
5412
5413         rc = __pci_reset_function_locked(dev);
5414
5415         pci_dev_restore(dev);
5416         pci_dev_unlock(dev);
5417
5418         return rc;
5419 }
5420 EXPORT_SYMBOL_GPL(pci_reset_function);
5421
5422 /**
5423  * pci_reset_function_locked - quiesce and reset a PCI device function
5424  * @dev: PCI device to reset
5425  *
5426  * Some devices allow an individual function to be reset without affecting
5427  * other functions in the same device.  The PCI device must be responsive
5428  * to PCI config space in order to use this function.
5429  *
5430  * This function does not just reset the PCI portion of a device, but
5431  * clears all the state associated with the device.  This function differs
5432  * from __pci_reset_function_locked() in that it saves and restores device state
5433  * over the reset.  It also differs from pci_reset_function() in that it
5434  * requires the PCI device lock to be held.
5435  *
5436  * Returns 0 if the device function was successfully reset or negative if the
5437  * device doesn't support resetting a single function.
5438  */
5439 int pci_reset_function_locked(struct pci_dev *dev)
5440 {
5441         int rc;
5442
5443         if (!pci_reset_supported(dev))
5444                 return -ENOTTY;
5445
5446         pci_dev_save_and_disable(dev);
5447
5448         rc = __pci_reset_function_locked(dev);
5449
5450         pci_dev_restore(dev);
5451
5452         return rc;
5453 }
5454 EXPORT_SYMBOL_GPL(pci_reset_function_locked);
5455
5456 /**
5457  * pci_try_reset_function - quiesce and reset a PCI device function
5458  * @dev: PCI device to reset
5459  *
5460  * Same as above, except return -EAGAIN if unable to lock device.
5461  */
5462 int pci_try_reset_function(struct pci_dev *dev)
5463 {
5464         int rc;
5465
5466         if (!pci_reset_supported(dev))
5467                 return -ENOTTY;
5468
5469         if (!pci_dev_trylock(dev))
5470                 return -EAGAIN;
5471
5472         pci_dev_save_and_disable(dev);
5473         rc = __pci_reset_function_locked(dev);
5474         pci_dev_restore(dev);
5475         pci_dev_unlock(dev);
5476
5477         return rc;
5478 }
5479 EXPORT_SYMBOL_GPL(pci_try_reset_function);
5480
5481 /* Do any devices on or below this bus prevent a bus reset? */
5482 static bool pci_bus_resetable(struct pci_bus *bus)
5483 {
5484         struct pci_dev *dev;
5485
5486
5487         if (bus->self && (bus->self->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET))
5488                 return false;
5489
5490         list_for_each_entry(dev, &bus->devices, bus_list) {
5491                 if (dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET ||
5492                     (dev->subordinate && !pci_bus_resetable(dev->subordinate)))
5493                         return false;
5494         }
5495
5496         return true;
5497 }
5498
5499 /* Lock devices from the top of the tree down */
5500 static void pci_bus_lock(struct pci_bus *bus)
5501 {
5502         struct pci_dev *dev;
5503
5504         list_for_each_entry(dev, &bus->devices, bus_list) {
5505                 pci_dev_lock(dev);
5506                 if (dev->subordinate)
5507                         pci_bus_lock(dev->subordinate);
5508         }
5509 }
5510
5511 /* Unlock devices from the bottom of the tree up */
5512 static void pci_bus_unlock(struct pci_bus *bus)
5513 {
5514         struct pci_dev *dev;
5515
5516         list_for_each_entry(dev, &bus->devices, bus_list) {
5517                 if (dev->subordinate)
5518                         pci_bus_unlock(dev->subordinate);
5519                 pci_dev_unlock(dev);
5520         }
5521 }
5522
5523 /* Return 1 on successful lock, 0 on contention */
5524 static int pci_bus_trylock(struct pci_bus *bus)
5525 {
5526         struct pci_dev *dev;
5527
5528         list_for_each_entry(dev, &bus->devices, bus_list) {
5529                 if (!pci_dev_trylock(dev))
5530                         goto unlock;
5531                 if (dev->subordinate) {
5532                         if (!pci_bus_trylock(dev->subordinate)) {
5533                                 pci_dev_unlock(dev);
5534                                 goto unlock;
5535                         }
5536                 }
5537         }
5538         return 1;
5539
5540 unlock:
5541         list_for_each_entry_continue_reverse(dev, &bus->devices, bus_list) {
5542                 if (dev->subordinate)
5543                         pci_bus_unlock(dev->subordinate);
5544                 pci_dev_unlock(dev);
5545         }
5546         return 0;
5547 }
5548
5549 /* Do any devices on or below this slot prevent a bus reset? */
5550 static bool pci_slot_resetable(struct pci_slot *slot)
5551 {
5552         struct pci_dev *dev;
5553
5554         if (slot->bus->self &&
5555             (slot->bus->self->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET))
5556                 return false;
5557
5558         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5559                 if (!dev->slot || dev->slot != slot)
5560                         continue;
5561                 if (dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET ||
5562                     (dev->subordinate && !pci_bus_resetable(dev->subordinate)))
5563                         return false;
5564         }
5565
5566         return true;
5567 }
5568
5569 /* Lock devices from the top of the tree down */
5570 static void pci_slot_lock(struct pci_slot *slot)
5571 {
5572         struct pci_dev *dev;
5573
5574         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5575                 if (!dev->slot || dev->slot != slot)
5576                         continue;
5577                 pci_dev_lock(dev);
5578                 if (dev->subordinate)
5579                         pci_bus_lock(dev->subordinate);
5580         }
5581 }
5582
5583 /* Unlock devices from the bottom of the tree up */
5584 static void pci_slot_unlock(struct pci_slot *slot)
5585 {
5586         struct pci_dev *dev;
5587
5588         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5589                 if (!dev->slot || dev->slot != slot)
5590                         continue;
5591                 if (dev->subordinate)
5592                         pci_bus_unlock(dev->subordinate);
5593                 pci_dev_unlock(dev);
5594         }
5595 }
5596
5597 /* Return 1 on successful lock, 0 on contention */
5598 static int pci_slot_trylock(struct pci_slot *slot)
5599 {
5600         struct pci_dev *dev;
5601
5602         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5603                 if (!dev->slot || dev->slot != slot)
5604                         continue;
5605                 if (!pci_dev_trylock(dev))
5606                         goto unlock;
5607                 if (dev->subordinate) {
5608                         if (!pci_bus_trylock(dev->subordinate)) {
5609                                 pci_dev_unlock(dev);
5610                                 goto unlock;
5611                         }
5612                 }
5613         }
5614         return 1;
5615
5616 unlock:
5617         list_for_each_entry_continue_reverse(dev,
5618                                              &slot->bus->devices, bus_list) {
5619                 if (!dev->slot || dev->slot != slot)
5620                         continue;
5621                 if (dev->subordinate)
5622                         pci_bus_unlock(dev->subordinate);
5623                 pci_dev_unlock(dev);
5624         }
5625         return 0;
5626 }
5627
5628 /*
5629  * Save and disable devices from the top of the tree down while holding
5630  * the @dev mutex lock for the entire tree.
5631  */
5632 static void pci_bus_save_and_disable_locked(struct pci_bus *bus)
5633 {
5634         struct pci_dev *dev;
5635
5636         list_for_each_entry(dev, &bus->devices, bus_list) {
5637                 pci_dev_save_and_disable(dev);
5638                 if (dev->subordinate)
5639                         pci_bus_save_and_disable_locked(dev->subordinate);
5640         }
5641 }
5642
5643 /*
5644  * Restore devices from top of the tree down while holding @dev mutex lock
5645  * for the entire tree.  Parent bridges need to be restored before we can
5646  * get to subordinate devices.
5647  */
5648 static void pci_bus_restore_locked(struct pci_bus *bus)
5649 {
5650         struct pci_dev *dev;
5651
5652         list_for_each_entry(dev, &bus->devices, bus_list) {
5653                 pci_dev_restore(dev);
5654                 if (dev->subordinate)
5655                         pci_bus_restore_locked(dev->subordinate);
5656         }
5657 }
5658
5659 /*
5660  * Save and disable devices from the top of the tree down while holding
5661  * the @dev mutex lock for the entire tree.
5662  */
5663 static void pci_slot_save_and_disable_locked(struct pci_slot *slot)
5664 {
5665         struct pci_dev *dev;
5666
5667         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5668                 if (!dev->slot || dev->slot != slot)
5669                         continue;
5670                 pci_dev_save_and_disable(dev);
5671                 if (dev->subordinate)
5672                         pci_bus_save_and_disable_locked(dev->subordinate);
5673         }
5674 }
5675
5676 /*
5677  * Restore devices from top of the tree down while holding @dev mutex lock
5678  * for the entire tree.  Parent bridges need to be restored before we can
5679  * get to subordinate devices.
5680  */
5681 static void pci_slot_restore_locked(struct pci_slot *slot)
5682 {
5683         struct pci_dev *dev;
5684
5685         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5686                 if (!dev->slot || dev->slot != slot)
5687                         continue;
5688                 pci_dev_restore(dev);
5689                 if (dev->subordinate)
5690                         pci_bus_restore_locked(dev->subordinate);
5691         }
5692 }
5693
5694 static int pci_slot_reset(struct pci_slot *slot, bool probe)
5695 {
5696         int rc;
5697
5698         if (!slot || !pci_slot_resetable(slot))
5699                 return -ENOTTY;
5700
5701         if (!probe)
5702                 pci_slot_lock(slot);
5703
5704         might_sleep();
5705
5706         rc = pci_reset_hotplug_slot(slot->hotplug, probe);
5707
5708         if (!probe)
5709                 pci_slot_unlock(slot);
5710
5711         return rc;
5712 }
5713
5714 /**
5715  * pci_probe_reset_slot - probe whether a PCI slot can be reset
5716  * @slot: PCI slot to probe
5717  *
5718  * Return 0 if slot can be reset, negative if a slot reset is not supported.
5719  */
5720 int pci_probe_reset_slot(struct pci_slot *slot)
5721 {
5722         return pci_slot_reset(slot, PCI_RESET_PROBE);
5723 }
5724 EXPORT_SYMBOL_GPL(pci_probe_reset_slot);
5725
5726 /**
5727  * __pci_reset_slot - Try to reset a PCI slot
5728  * @slot: PCI slot to reset
5729  *
5730  * A PCI bus may host multiple slots, each slot may support a reset mechanism
5731  * independent of other slots.  For instance, some slots may support slot power
5732  * control.  In the case of a 1:1 bus to slot architecture, this function may
5733  * wrap the bus reset to avoid spurious slot related events such as hotplug.
5734  * Generally a slot reset should be attempted before a bus reset.  All of the
5735  * function of the slot and any subordinate buses behind the slot are reset
5736  * through this function.  PCI config space of all devices in the slot and
5737  * behind the slot is saved before and restored after reset.
5738  *
5739  * Same as above except return -EAGAIN if the slot cannot be locked
5740  */
5741 static int __pci_reset_slot(struct pci_slot *slot)
5742 {
5743         int rc;
5744
5745         rc = pci_slot_reset(slot, PCI_RESET_PROBE);
5746         if (rc)
5747                 return rc;
5748
5749         if (pci_slot_trylock(slot)) {
5750                 pci_slot_save_and_disable_locked(slot);
5751                 might_sleep();
5752                 rc = pci_reset_hotplug_slot(slot->hotplug, PCI_RESET_DO_RESET);
5753                 pci_slot_restore_locked(slot);
5754                 pci_slot_unlock(slot);
5755         } else
5756                 rc = -EAGAIN;
5757
5758         return rc;
5759 }
5760
5761 static int pci_bus_reset(struct pci_bus *bus, bool probe)
5762 {
5763         int ret;
5764
5765         if (!bus->self || !pci_bus_resetable(bus))
5766                 return -ENOTTY;
5767
5768         if (probe)
5769                 return 0;
5770
5771         pci_bus_lock(bus);
5772
5773         might_sleep();
5774
5775         ret = pci_bridge_secondary_bus_reset(bus->self);
5776
5777         pci_bus_unlock(bus);
5778
5779         return ret;
5780 }
5781
5782 /**
5783  * pci_bus_error_reset - reset the bridge's subordinate bus
5784  * @bridge: The parent device that connects to the bus to reset
5785  *
5786  * This function will first try to reset the slots on this bus if the method is
5787  * available. If slot reset fails or is not available, this will fall back to a
5788  * secondary bus reset.
5789  */
5790 int pci_bus_error_reset(struct pci_dev *bridge)
5791 {
5792         struct pci_bus *bus = bridge->subordinate;
5793         struct pci_slot *slot;
5794
5795         if (!bus)
5796                 return -ENOTTY;
5797
5798         mutex_lock(&pci_slot_mutex);
5799         if (list_empty(&bus->slots))
5800                 goto bus_reset;
5801
5802         list_for_each_entry(slot, &bus->slots, list)
5803                 if (pci_probe_reset_slot(slot))
5804                         goto bus_reset;
5805
5806         list_for_each_entry(slot, &bus->slots, list)
5807                 if (pci_slot_reset(slot, PCI_RESET_DO_RESET))
5808                         goto bus_reset;
5809
5810         mutex_unlock(&pci_slot_mutex);
5811         return 0;
5812 bus_reset:
5813         mutex_unlock(&pci_slot_mutex);
5814         return pci_bus_reset(bridge->subordinate, PCI_RESET_DO_RESET);
5815 }
5816
5817 /**
5818  * pci_probe_reset_bus - probe whether a PCI bus can be reset
5819  * @bus: PCI bus to probe
5820  *
5821  * Return 0 if bus can be reset, negative if a bus reset is not supported.
5822  */
5823 int pci_probe_reset_bus(struct pci_bus *bus)
5824 {
5825         return pci_bus_reset(bus, PCI_RESET_PROBE);
5826 }
5827 EXPORT_SYMBOL_GPL(pci_probe_reset_bus);
5828
5829 /**
5830  * __pci_reset_bus - Try to reset a PCI bus
5831  * @bus: top level PCI bus to reset
5832  *
5833  * Same as above except return -EAGAIN if the bus cannot be locked
5834  */
5835 static int __pci_reset_bus(struct pci_bus *bus)
5836 {
5837         int rc;
5838
5839         rc = pci_bus_reset(bus, PCI_RESET_PROBE);
5840         if (rc)
5841                 return rc;
5842
5843         if (pci_bus_trylock(bus)) {
5844                 pci_bus_save_and_disable_locked(bus);
5845                 might_sleep();
5846                 rc = pci_bridge_secondary_bus_reset(bus->self);
5847                 pci_bus_restore_locked(bus);
5848                 pci_bus_unlock(bus);
5849         } else
5850                 rc = -EAGAIN;
5851
5852         return rc;
5853 }
5854
5855 /**
5856  * pci_reset_bus - Try to reset a PCI bus
5857  * @pdev: top level PCI device to reset via slot/bus
5858  *
5859  * Same as above except return -EAGAIN if the bus cannot be locked
5860  */
5861 int pci_reset_bus(struct pci_dev *pdev)
5862 {
5863         return (!pci_probe_reset_slot(pdev->slot)) ?
5864             __pci_reset_slot(pdev->slot) : __pci_reset_bus(pdev->bus);
5865 }
5866 EXPORT_SYMBOL_GPL(pci_reset_bus);
5867
5868 /**
5869  * pcix_get_max_mmrbc - get PCI-X maximum designed memory read byte count
5870  * @dev: PCI device to query
5871  *
5872  * Returns mmrbc: maximum designed memory read count in bytes or
5873  * appropriate error value.
5874  */
5875 int pcix_get_max_mmrbc(struct pci_dev *dev)
5876 {
5877         int cap;
5878         u32 stat;
5879
5880         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
5881         if (!cap)
5882                 return -EINVAL;
5883
5884         if (pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat))
5885                 return -EINVAL;
5886
5887         return 512 << ((stat & PCI_X_STATUS_MAX_READ) >> 21);
5888 }
5889 EXPORT_SYMBOL(pcix_get_max_mmrbc);
5890
5891 /**
5892  * pcix_get_mmrbc - get PCI-X maximum memory read byte count
5893  * @dev: PCI device to query
5894  *
5895  * Returns mmrbc: maximum memory read count in bytes or appropriate error
5896  * value.
5897  */
5898 int pcix_get_mmrbc(struct pci_dev *dev)
5899 {
5900         int cap;
5901         u16 cmd;
5902
5903         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
5904         if (!cap)
5905                 return -EINVAL;
5906
5907         if (pci_read_config_word(dev, cap + PCI_X_CMD, &cmd))
5908                 return -EINVAL;
5909
5910         return 512 << ((cmd & PCI_X_CMD_MAX_READ) >> 2);
5911 }
5912 EXPORT_SYMBOL(pcix_get_mmrbc);
5913
5914 /**
5915  * pcix_set_mmrbc - set PCI-X maximum memory read byte count
5916  * @dev: PCI device to query
5917  * @mmrbc: maximum memory read count in bytes
5918  *    valid values are 512, 1024, 2048, 4096
5919  *
5920  * If possible sets maximum memory read byte count, some bridges have errata
5921  * that prevent this.
5922  */
5923 int pcix_set_mmrbc(struct pci_dev *dev, int mmrbc)
5924 {
5925         int cap;
5926         u32 stat, v, o;
5927         u16 cmd;
5928
5929         if (mmrbc < 512 || mmrbc > 4096 || !is_power_of_2(mmrbc))
5930                 return -EINVAL;
5931
5932         v = ffs(mmrbc) - 10;
5933
5934         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
5935         if (!cap)
5936                 return -EINVAL;
5937
5938         if (pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat))
5939                 return -EINVAL;
5940
5941         if (v > (stat & PCI_X_STATUS_MAX_READ) >> 21)
5942                 return -E2BIG;
5943
5944         if (pci_read_config_word(dev, cap + PCI_X_CMD, &cmd))
5945                 return -EINVAL;
5946
5947         o = (cmd & PCI_X_CMD_MAX_READ) >> 2;
5948         if (o != v) {
5949                 if (v > o && (dev->bus->bus_flags & PCI_BUS_FLAGS_NO_MMRBC))
5950                         return -EIO;
5951
5952                 cmd &= ~PCI_X_CMD_MAX_READ;
5953                 cmd |= v << 2;
5954                 if (pci_write_config_word(dev, cap + PCI_X_CMD, cmd))
5955                         return -EIO;
5956         }
5957         return 0;
5958 }
5959 EXPORT_SYMBOL(pcix_set_mmrbc);
5960
5961 /**
5962  * pcie_get_readrq - get PCI Express read request size
5963  * @dev: PCI device to query
5964  *
5965  * Returns maximum memory read request in bytes or appropriate error value.
5966  */
5967 int pcie_get_readrq(struct pci_dev *dev)
5968 {
5969         u16 ctl;
5970
5971         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &ctl);
5972
5973         return 128 << ((ctl & PCI_EXP_DEVCTL_READRQ) >> 12);
5974 }
5975 EXPORT_SYMBOL(pcie_get_readrq);
5976
5977 /**
5978  * pcie_set_readrq - set PCI Express maximum memory read request
5979  * @dev: PCI device to query
5980  * @rq: maximum memory read count in bytes
5981  *    valid values are 128, 256, 512, 1024, 2048, 4096
5982  *
5983  * If possible sets maximum memory read request in bytes
5984  */
5985 int pcie_set_readrq(struct pci_dev *dev, int rq)
5986 {
5987         u16 v;
5988         int ret;
5989
5990         if (rq < 128 || rq > 4096 || !is_power_of_2(rq))
5991                 return -EINVAL;
5992
5993         /*
5994          * If using the "performance" PCIe config, we clamp the read rq
5995          * size to the max packet size to keep the host bridge from
5996          * generating requests larger than we can cope with.
5997          */
5998         if (pcie_bus_config == PCIE_BUS_PERFORMANCE) {
5999                 int mps = pcie_get_mps(dev);
6000
6001                 if (mps < rq)
6002                         rq = mps;
6003         }
6004
6005         v = (ffs(rq) - 8) << 12;
6006
6007         ret = pcie_capability_clear_and_set_word(dev, PCI_EXP_DEVCTL,
6008                                                   PCI_EXP_DEVCTL_READRQ, v);
6009
6010         return pcibios_err_to_errno(ret);
6011 }
6012 EXPORT_SYMBOL(pcie_set_readrq);
6013
6014 /**
6015  * pcie_get_mps - get PCI Express maximum payload size
6016  * @dev: PCI device to query
6017  *
6018  * Returns maximum payload size in bytes
6019  */
6020 int pcie_get_mps(struct pci_dev *dev)
6021 {
6022         u16 ctl;
6023
6024         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &ctl);
6025
6026         return 128 << ((ctl & PCI_EXP_DEVCTL_PAYLOAD) >> 5);
6027 }
6028 EXPORT_SYMBOL(pcie_get_mps);
6029
6030 /**
6031  * pcie_set_mps - set PCI Express maximum payload size
6032  * @dev: PCI device to query
6033  * @mps: maximum payload size in bytes
6034  *    valid values are 128, 256, 512, 1024, 2048, 4096
6035  *
6036  * If possible sets maximum payload size
6037  */
6038 int pcie_set_mps(struct pci_dev *dev, int mps)
6039 {
6040         u16 v;
6041         int ret;
6042
6043         if (mps < 128 || mps > 4096 || !is_power_of_2(mps))
6044                 return -EINVAL;
6045
6046         v = ffs(mps) - 8;
6047         if (v > dev->pcie_mpss)
6048                 return -EINVAL;
6049         v <<= 5;
6050
6051         ret = pcie_capability_clear_and_set_word(dev, PCI_EXP_DEVCTL,
6052                                                   PCI_EXP_DEVCTL_PAYLOAD, v);
6053
6054         return pcibios_err_to_errno(ret);
6055 }
6056 EXPORT_SYMBOL(pcie_set_mps);
6057
6058 /**
6059  * pcie_bandwidth_available - determine minimum link settings of a PCIe
6060  *                            device and its bandwidth limitation
6061  * @dev: PCI device to query
6062  * @limiting_dev: storage for device causing the bandwidth limitation
6063  * @speed: storage for speed of limiting device
6064  * @width: storage for width of limiting device
6065  *
6066  * Walk up the PCI device chain and find the point where the minimum
6067  * bandwidth is available.  Return the bandwidth available there and (if
6068  * limiting_dev, speed, and width pointers are supplied) information about
6069  * that point.  The bandwidth returned is in Mb/s, i.e., megabits/second of
6070  * raw bandwidth.
6071  */
6072 u32 pcie_bandwidth_available(struct pci_dev *dev, struct pci_dev **limiting_dev,
6073                              enum pci_bus_speed *speed,
6074                              enum pcie_link_width *width)
6075 {
6076         u16 lnksta;
6077         enum pci_bus_speed next_speed;
6078         enum pcie_link_width next_width;
6079         u32 bw, next_bw;
6080
6081         if (speed)
6082                 *speed = PCI_SPEED_UNKNOWN;
6083         if (width)
6084                 *width = PCIE_LNK_WIDTH_UNKNOWN;
6085
6086         bw = 0;
6087
6088         while (dev) {
6089                 pcie_capability_read_word(dev, PCI_EXP_LNKSTA, &lnksta);
6090
6091                 next_speed = pcie_link_speed[lnksta & PCI_EXP_LNKSTA_CLS];
6092                 next_width = (lnksta & PCI_EXP_LNKSTA_NLW) >>
6093                         PCI_EXP_LNKSTA_NLW_SHIFT;
6094
6095                 next_bw = next_width * PCIE_SPEED2MBS_ENC(next_speed);
6096
6097                 /* Check if current device limits the total bandwidth */
6098                 if (!bw || next_bw <= bw) {
6099                         bw = next_bw;
6100
6101                         if (limiting_dev)
6102                                 *limiting_dev = dev;
6103                         if (speed)
6104                                 *speed = next_speed;
6105                         if (width)
6106                                 *width = next_width;
6107                 }
6108
6109                 dev = pci_upstream_bridge(dev);
6110         }
6111
6112         return bw;
6113 }
6114 EXPORT_SYMBOL(pcie_bandwidth_available);
6115
6116 /**
6117  * pcie_get_speed_cap - query for the PCI device's link speed capability
6118  * @dev: PCI device to query
6119  *
6120  * Query the PCI device speed capability.  Return the maximum link speed
6121  * supported by the device.
6122  */
6123 enum pci_bus_speed pcie_get_speed_cap(struct pci_dev *dev)
6124 {
6125         u32 lnkcap2, lnkcap;
6126
6127         /*
6128          * Link Capabilities 2 was added in PCIe r3.0, sec 7.8.18.  The
6129          * implementation note there recommends using the Supported Link
6130          * Speeds Vector in Link Capabilities 2 when supported.
6131          *
6132          * Without Link Capabilities 2, i.e., prior to PCIe r3.0, software
6133          * should use the Supported Link Speeds field in Link Capabilities,
6134          * where only 2.5 GT/s and 5.0 GT/s speeds were defined.
6135          */
6136         pcie_capability_read_dword(dev, PCI_EXP_LNKCAP2, &lnkcap2);
6137
6138         /* PCIe r3.0-compliant */
6139         if (lnkcap2)
6140                 return PCIE_LNKCAP2_SLS2SPEED(lnkcap2);
6141
6142         pcie_capability_read_dword(dev, PCI_EXP_LNKCAP, &lnkcap);
6143         if ((lnkcap & PCI_EXP_LNKCAP_SLS) == PCI_EXP_LNKCAP_SLS_5_0GB)
6144                 return PCIE_SPEED_5_0GT;
6145         else if ((lnkcap & PCI_EXP_LNKCAP_SLS) == PCI_EXP_LNKCAP_SLS_2_5GB)
6146                 return PCIE_SPEED_2_5GT;
6147
6148         return PCI_SPEED_UNKNOWN;
6149 }
6150 EXPORT_SYMBOL(pcie_get_speed_cap);
6151
6152 /**
6153  * pcie_get_width_cap - query for the PCI device's link width capability
6154  * @dev: PCI device to query
6155  *
6156  * Query the PCI device width capability.  Return the maximum link width
6157  * supported by the device.
6158  */
6159 enum pcie_link_width pcie_get_width_cap(struct pci_dev *dev)
6160 {
6161         u32 lnkcap;
6162
6163         pcie_capability_read_dword(dev, PCI_EXP_LNKCAP, &lnkcap);
6164         if (lnkcap)
6165                 return (lnkcap & PCI_EXP_LNKCAP_MLW) >> 4;
6166
6167         return PCIE_LNK_WIDTH_UNKNOWN;
6168 }
6169 EXPORT_SYMBOL(pcie_get_width_cap);
6170
6171 /**
6172  * pcie_bandwidth_capable - calculate a PCI device's link bandwidth capability
6173  * @dev: PCI device
6174  * @speed: storage for link speed
6175  * @width: storage for link width
6176  *
6177  * Calculate a PCI device's link bandwidth by querying for its link speed
6178  * and width, multiplying them, and applying encoding overhead.  The result
6179  * is in Mb/s, i.e., megabits/second of raw bandwidth.
6180  */
6181 u32 pcie_bandwidth_capable(struct pci_dev *dev, enum pci_bus_speed *speed,
6182                            enum pcie_link_width *width)
6183 {
6184         *speed = pcie_get_speed_cap(dev);
6185         *width = pcie_get_width_cap(dev);
6186
6187         if (*speed == PCI_SPEED_UNKNOWN || *width == PCIE_LNK_WIDTH_UNKNOWN)
6188                 return 0;
6189
6190         return *width * PCIE_SPEED2MBS_ENC(*speed);
6191 }
6192
6193 /**
6194  * __pcie_print_link_status - Report the PCI device's link speed and width
6195  * @dev: PCI device to query
6196  * @verbose: Print info even when enough bandwidth is available
6197  *
6198  * If the available bandwidth at the device is less than the device is
6199  * capable of, report the device's maximum possible bandwidth and the
6200  * upstream link that limits its performance.  If @verbose, always print
6201  * the available bandwidth, even if the device isn't constrained.
6202  */
6203 void __pcie_print_link_status(struct pci_dev *dev, bool verbose)
6204 {
6205         enum pcie_link_width width, width_cap;
6206         enum pci_bus_speed speed, speed_cap;
6207         struct pci_dev *limiting_dev = NULL;
6208         u32 bw_avail, bw_cap;
6209
6210         bw_cap = pcie_bandwidth_capable(dev, &speed_cap, &width_cap);
6211         bw_avail = pcie_bandwidth_available(dev, &limiting_dev, &speed, &width);
6212
6213         if (bw_avail >= bw_cap && verbose)
6214                 pci_info(dev, "%u.%03u Gb/s available PCIe bandwidth (%s x%d link)\n",
6215                          bw_cap / 1000, bw_cap % 1000,
6216                          pci_speed_string(speed_cap), width_cap);
6217         else if (bw_avail < bw_cap)
6218                 pci_info(dev, "%u.%03u Gb/s available PCIe bandwidth, limited by %s x%d link at %s (capable of %u.%03u Gb/s with %s x%d link)\n",
6219                          bw_avail / 1000, bw_avail % 1000,
6220                          pci_speed_string(speed), width,
6221                          limiting_dev ? pci_name(limiting_dev) : "<unknown>",
6222                          bw_cap / 1000, bw_cap % 1000,
6223                          pci_speed_string(speed_cap), width_cap);
6224 }
6225
6226 /**
6227  * pcie_print_link_status - Report the PCI device's link speed and width
6228  * @dev: PCI device to query
6229  *
6230  * Report the available bandwidth at the device.
6231  */
6232 void pcie_print_link_status(struct pci_dev *dev)
6233 {
6234         __pcie_print_link_status(dev, true);
6235 }
6236 EXPORT_SYMBOL(pcie_print_link_status);
6237
6238 /**
6239  * pci_select_bars - Make BAR mask from the type of resource
6240  * @dev: the PCI device for which BAR mask is made
6241  * @flags: resource type mask to be selected
6242  *
6243  * This helper routine makes bar mask from the type of resource.
6244  */
6245 int pci_select_bars(struct pci_dev *dev, unsigned long flags)
6246 {
6247         int i, bars = 0;
6248         for (i = 0; i < PCI_NUM_RESOURCES; i++)
6249                 if (pci_resource_flags(dev, i) & flags)
6250                         bars |= (1 << i);
6251         return bars;
6252 }
6253 EXPORT_SYMBOL(pci_select_bars);
6254
6255 /* Some architectures require additional programming to enable VGA */
6256 static arch_set_vga_state_t arch_set_vga_state;
6257
6258 void __init pci_register_set_vga_state(arch_set_vga_state_t func)
6259 {
6260         arch_set_vga_state = func;      /* NULL disables */
6261 }
6262
6263 static int pci_set_vga_state_arch(struct pci_dev *dev, bool decode,
6264                                   unsigned int command_bits, u32 flags)
6265 {
6266         if (arch_set_vga_state)
6267                 return arch_set_vga_state(dev, decode, command_bits,
6268                                                 flags);
6269         return 0;
6270 }
6271
6272 /**
6273  * pci_set_vga_state - set VGA decode state on device and parents if requested
6274  * @dev: the PCI device
6275  * @decode: true = enable decoding, false = disable decoding
6276  * @command_bits: PCI_COMMAND_IO and/or PCI_COMMAND_MEMORY
6277  * @flags: traverse ancestors and change bridges
6278  * CHANGE_BRIDGE_ONLY / CHANGE_BRIDGE
6279  */
6280 int pci_set_vga_state(struct pci_dev *dev, bool decode,
6281                       unsigned int command_bits, u32 flags)
6282 {
6283         struct pci_bus *bus;
6284         struct pci_dev *bridge;
6285         u16 cmd;
6286         int rc;
6287
6288         WARN_ON((flags & PCI_VGA_STATE_CHANGE_DECODES) && (command_bits & ~(PCI_COMMAND_IO|PCI_COMMAND_MEMORY)));
6289
6290         /* ARCH specific VGA enables */
6291         rc = pci_set_vga_state_arch(dev, decode, command_bits, flags);
6292         if (rc)
6293                 return rc;
6294
6295         if (flags & PCI_VGA_STATE_CHANGE_DECODES) {
6296                 pci_read_config_word(dev, PCI_COMMAND, &cmd);
6297                 if (decode)
6298                         cmd |= command_bits;
6299                 else
6300                         cmd &= ~command_bits;
6301                 pci_write_config_word(dev, PCI_COMMAND, cmd);
6302         }
6303
6304         if (!(flags & PCI_VGA_STATE_CHANGE_BRIDGE))
6305                 return 0;
6306
6307         bus = dev->bus;
6308         while (bus) {
6309                 bridge = bus->self;
6310                 if (bridge) {
6311                         pci_read_config_word(bridge, PCI_BRIDGE_CONTROL,
6312                                              &cmd);
6313                         if (decode)
6314                                 cmd |= PCI_BRIDGE_CTL_VGA;
6315                         else
6316                                 cmd &= ~PCI_BRIDGE_CTL_VGA;
6317                         pci_write_config_word(bridge, PCI_BRIDGE_CONTROL,
6318                                               cmd);
6319                 }
6320                 bus = bus->parent;
6321         }
6322         return 0;
6323 }
6324
6325 #ifdef CONFIG_ACPI
6326 bool pci_pr3_present(struct pci_dev *pdev)
6327 {
6328         struct acpi_device *adev;
6329
6330         if (acpi_disabled)
6331                 return false;
6332
6333         adev = ACPI_COMPANION(&pdev->dev);
6334         if (!adev)
6335                 return false;
6336
6337         return adev->power.flags.power_resources &&
6338                 acpi_has_method(adev->handle, "_PR3");
6339 }
6340 EXPORT_SYMBOL_GPL(pci_pr3_present);
6341 #endif
6342
6343 /**
6344  * pci_add_dma_alias - Add a DMA devfn alias for a device
6345  * @dev: the PCI device for which alias is added
6346  * @devfn_from: alias slot and function
6347  * @nr_devfns: number of subsequent devfns to alias
6348  *
6349  * This helper encodes an 8-bit devfn as a bit number in dma_alias_mask
6350  * which is used to program permissible bus-devfn source addresses for DMA
6351  * requests in an IOMMU.  These aliases factor into IOMMU group creation
6352  * and are useful for devices generating DMA requests beyond or different
6353  * from their logical bus-devfn.  Examples include device quirks where the
6354  * device simply uses the wrong devfn, as well as non-transparent bridges
6355  * where the alias may be a proxy for devices in another domain.
6356  *
6357  * IOMMU group creation is performed during device discovery or addition,
6358  * prior to any potential DMA mapping and therefore prior to driver probing
6359  * (especially for userspace assigned devices where IOMMU group definition
6360  * cannot be left as a userspace activity).  DMA aliases should therefore
6361  * be configured via quirks, such as the PCI fixup header quirk.
6362  */
6363 void pci_add_dma_alias(struct pci_dev *dev, u8 devfn_from,
6364                        unsigned int nr_devfns)
6365 {
6366         int devfn_to;
6367
6368         nr_devfns = min(nr_devfns, (unsigned int)MAX_NR_DEVFNS - devfn_from);
6369         devfn_to = devfn_from + nr_devfns - 1;
6370
6371         if (!dev->dma_alias_mask)
6372                 dev->dma_alias_mask = bitmap_zalloc(MAX_NR_DEVFNS, GFP_KERNEL);
6373         if (!dev->dma_alias_mask) {
6374                 pci_warn(dev, "Unable to allocate DMA alias mask\n");
6375                 return;
6376         }
6377
6378         bitmap_set(dev->dma_alias_mask, devfn_from, nr_devfns);
6379
6380         if (nr_devfns == 1)
6381                 pci_info(dev, "Enabling fixed DMA alias to %02x.%d\n",
6382                                 PCI_SLOT(devfn_from), PCI_FUNC(devfn_from));
6383         else if (nr_devfns > 1)
6384                 pci_info(dev, "Enabling fixed DMA alias for devfn range from %02x.%d to %02x.%d\n",
6385                                 PCI_SLOT(devfn_from), PCI_FUNC(devfn_from),
6386                                 PCI_SLOT(devfn_to), PCI_FUNC(devfn_to));
6387 }
6388
6389 bool pci_devs_are_dma_aliases(struct pci_dev *dev1, struct pci_dev *dev2)
6390 {
6391         return (dev1->dma_alias_mask &&
6392                 test_bit(dev2->devfn, dev1->dma_alias_mask)) ||
6393                (dev2->dma_alias_mask &&
6394                 test_bit(dev1->devfn, dev2->dma_alias_mask)) ||
6395                pci_real_dma_dev(dev1) == dev2 ||
6396                pci_real_dma_dev(dev2) == dev1;
6397 }
6398
6399 bool pci_device_is_present(struct pci_dev *pdev)
6400 {
6401         u32 v;
6402
6403         if (pci_dev_is_disconnected(pdev))
6404                 return false;
6405         return pci_bus_read_dev_vendor_id(pdev->bus, pdev->devfn, &v, 0);
6406 }
6407 EXPORT_SYMBOL_GPL(pci_device_is_present);
6408
6409 void pci_ignore_hotplug(struct pci_dev *dev)
6410 {
6411         struct pci_dev *bridge = dev->bus->self;
6412
6413         dev->ignore_hotplug = 1;
6414         /* Propagate the "ignore hotplug" setting to the parent bridge. */
6415         if (bridge)
6416                 bridge->ignore_hotplug = 1;
6417 }
6418 EXPORT_SYMBOL_GPL(pci_ignore_hotplug);
6419
6420 /**
6421  * pci_real_dma_dev - Get PCI DMA device for PCI device
6422  * @dev: the PCI device that may have a PCI DMA alias
6423  *
6424  * Permits the platform to provide architecture-specific functionality to
6425  * devices needing to alias DMA to another PCI device on another PCI bus. If
6426  * the PCI device is on the same bus, it is recommended to use
6427  * pci_add_dma_alias(). This is the default implementation. Architecture
6428  * implementations can override this.
6429  */
6430 struct pci_dev __weak *pci_real_dma_dev(struct pci_dev *dev)
6431 {
6432         return dev;
6433 }
6434
6435 resource_size_t __weak pcibios_default_alignment(void)
6436 {
6437         return 0;
6438 }
6439
6440 /*
6441  * Arches that don't want to expose struct resource to userland as-is in
6442  * sysfs and /proc can implement their own pci_resource_to_user().
6443  */
6444 void __weak pci_resource_to_user(const struct pci_dev *dev, int bar,
6445                                  const struct resource *rsrc,
6446                                  resource_size_t *start, resource_size_t *end)
6447 {
6448         *start = rsrc->start;
6449         *end = rsrc->end;
6450 }
6451
6452 static char *resource_alignment_param;
6453 static DEFINE_SPINLOCK(resource_alignment_lock);
6454
6455 /**
6456  * pci_specified_resource_alignment - get resource alignment specified by user.
6457  * @dev: the PCI device to get
6458  * @resize: whether or not to change resources' size when reassigning alignment
6459  *
6460  * RETURNS: Resource alignment if it is specified.
6461  *          Zero if it is not specified.
6462  */
6463 static resource_size_t pci_specified_resource_alignment(struct pci_dev *dev,
6464                                                         bool *resize)
6465 {
6466         int align_order, count;
6467         resource_size_t align = pcibios_default_alignment();
6468         const char *p;
6469         int ret;
6470
6471         spin_lock(&resource_alignment_lock);
6472         p = resource_alignment_param;
6473         if (!p || !*p)
6474                 goto out;
6475         if (pci_has_flag(PCI_PROBE_ONLY)) {
6476                 align = 0;
6477                 pr_info_once("PCI: Ignoring requested alignments (PCI_PROBE_ONLY)\n");
6478                 goto out;
6479         }
6480
6481         while (*p) {
6482                 count = 0;
6483                 if (sscanf(p, "%d%n", &align_order, &count) == 1 &&
6484                     p[count] == '@') {
6485                         p += count + 1;
6486                         if (align_order > 63) {
6487                                 pr_err("PCI: Invalid requested alignment (order %d)\n",
6488                                        align_order);
6489                                 align_order = PAGE_SHIFT;
6490                         }
6491                 } else {
6492                         align_order = PAGE_SHIFT;
6493                 }
6494
6495                 ret = pci_dev_str_match(dev, p, &p);
6496                 if (ret == 1) {
6497                         *resize = true;
6498                         align = 1ULL << align_order;
6499                         break;
6500                 } else if (ret < 0) {
6501                         pr_err("PCI: Can't parse resource_alignment parameter: %s\n",
6502                                p);
6503                         break;
6504                 }
6505
6506                 if (*p != ';' && *p != ',') {
6507                         /* End of param or invalid format */
6508                         break;
6509                 }
6510                 p++;
6511         }
6512 out:
6513         spin_unlock(&resource_alignment_lock);
6514         return align;
6515 }
6516
6517 static void pci_request_resource_alignment(struct pci_dev *dev, int bar,
6518                                            resource_size_t align, bool resize)
6519 {
6520         struct resource *r = &dev->resource[bar];
6521         resource_size_t size;
6522
6523         if (!(r->flags & IORESOURCE_MEM))
6524                 return;
6525
6526         if (r->flags & IORESOURCE_PCI_FIXED) {
6527                 pci_info(dev, "BAR%d %pR: ignoring requested alignment %#llx\n",
6528                          bar, r, (unsigned long long)align);
6529                 return;
6530         }
6531
6532         size = resource_size(r);
6533         if (size >= align)
6534                 return;
6535
6536         /*
6537          * Increase the alignment of the resource.  There are two ways we
6538          * can do this:
6539          *
6540          * 1) Increase the size of the resource.  BARs are aligned on their
6541          *    size, so when we reallocate space for this resource, we'll
6542          *    allocate it with the larger alignment.  This also prevents
6543          *    assignment of any other BARs inside the alignment region, so
6544          *    if we're requesting page alignment, this means no other BARs
6545          *    will share the page.
6546          *
6547          *    The disadvantage is that this makes the resource larger than
6548          *    the hardware BAR, which may break drivers that compute things
6549          *    based on the resource size, e.g., to find registers at a
6550          *    fixed offset before the end of the BAR.
6551          *
6552          * 2) Retain the resource size, but use IORESOURCE_STARTALIGN and
6553          *    set r->start to the desired alignment.  By itself this
6554          *    doesn't prevent other BARs being put inside the alignment
6555          *    region, but if we realign *every* resource of every device in
6556          *    the system, none of them will share an alignment region.
6557          *
6558          * When the user has requested alignment for only some devices via
6559          * the "pci=resource_alignment" argument, "resize" is true and we
6560          * use the first method.  Otherwise we assume we're aligning all
6561          * devices and we use the second.
6562          */
6563
6564         pci_info(dev, "BAR%d %pR: requesting alignment to %#llx\n",
6565                  bar, r, (unsigned long long)align);
6566
6567         if (resize) {
6568                 r->start = 0;
6569                 r->end = align - 1;
6570         } else {
6571                 r->flags &= ~IORESOURCE_SIZEALIGN;
6572                 r->flags |= IORESOURCE_STARTALIGN;
6573                 r->start = align;
6574                 r->end = r->start + size - 1;
6575         }
6576         r->flags |= IORESOURCE_UNSET;
6577 }
6578
6579 /*
6580  * This function disables memory decoding and releases memory resources
6581  * of the device specified by kernel's boot parameter 'pci=resource_alignment='.
6582  * It also rounds up size to specified alignment.
6583  * Later on, the kernel will assign page-aligned memory resource back
6584  * to the device.
6585  */
6586 void pci_reassigndev_resource_alignment(struct pci_dev *dev)
6587 {
6588         int i;
6589         struct resource *r;
6590         resource_size_t align;
6591         u16 command;
6592         bool resize = false;
6593
6594         /*
6595          * VF BARs are read-only zero according to SR-IOV spec r1.1, sec
6596          * 3.4.1.11.  Their resources are allocated from the space
6597          * described by the VF BARx register in the PF's SR-IOV capability.
6598          * We can't influence their alignment here.
6599          */
6600         if (dev->is_virtfn)
6601                 return;
6602
6603         /* check if specified PCI is target device to reassign */
6604         align = pci_specified_resource_alignment(dev, &resize);
6605         if (!align)
6606                 return;
6607
6608         if (dev->hdr_type == PCI_HEADER_TYPE_NORMAL &&
6609             (dev->class >> 8) == PCI_CLASS_BRIDGE_HOST) {
6610                 pci_warn(dev, "Can't reassign resources to host bridge\n");
6611                 return;
6612         }
6613
6614         pci_read_config_word(dev, PCI_COMMAND, &command);
6615         command &= ~PCI_COMMAND_MEMORY;
6616         pci_write_config_word(dev, PCI_COMMAND, command);
6617
6618         for (i = 0; i <= PCI_ROM_RESOURCE; i++)
6619                 pci_request_resource_alignment(dev, i, align, resize);
6620
6621         /*
6622          * Need to disable bridge's resource window,
6623          * to enable the kernel to reassign new resource
6624          * window later on.
6625          */
6626         if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE) {
6627                 for (i = PCI_BRIDGE_RESOURCES; i < PCI_NUM_RESOURCES; i++) {
6628                         r = &dev->resource[i];
6629                         if (!(r->flags & IORESOURCE_MEM))
6630                                 continue;
6631                         r->flags |= IORESOURCE_UNSET;
6632                         r->end = resource_size(r) - 1;
6633                         r->start = 0;
6634                 }
6635                 pci_disable_bridge_window(dev);
6636         }
6637 }
6638
6639 static ssize_t resource_alignment_show(struct bus_type *bus, char *buf)
6640 {
6641         size_t count = 0;
6642
6643         spin_lock(&resource_alignment_lock);
6644         if (resource_alignment_param)
6645                 count = sysfs_emit(buf, "%s\n", resource_alignment_param);
6646         spin_unlock(&resource_alignment_lock);
6647
6648         return count;
6649 }
6650
6651 static ssize_t resource_alignment_store(struct bus_type *bus,
6652                                         const char *buf, size_t count)
6653 {
6654         char *param, *old, *end;
6655
6656         if (count >= (PAGE_SIZE - 1))
6657                 return -EINVAL;
6658
6659         param = kstrndup(buf, count, GFP_KERNEL);
6660         if (!param)
6661                 return -ENOMEM;
6662
6663         end = strchr(param, '\n');
6664         if (end)
6665                 *end = '\0';
6666
6667         spin_lock(&resource_alignment_lock);
6668         old = resource_alignment_param;
6669         if (strlen(param)) {
6670                 resource_alignment_param = param;
6671         } else {
6672                 kfree(param);
6673                 resource_alignment_param = NULL;
6674         }
6675         spin_unlock(&resource_alignment_lock);
6676
6677         kfree(old);
6678
6679         return count;
6680 }
6681
6682 static BUS_ATTR_RW(resource_alignment);
6683
6684 static int __init pci_resource_alignment_sysfs_init(void)
6685 {
6686         return bus_create_file(&pci_bus_type,
6687                                         &bus_attr_resource_alignment);
6688 }
6689 late_initcall(pci_resource_alignment_sysfs_init);
6690
6691 static void pci_no_domains(void)
6692 {
6693 #ifdef CONFIG_PCI_DOMAINS
6694         pci_domains_supported = 0;
6695 #endif
6696 }
6697
6698 #ifdef CONFIG_PCI_DOMAINS_GENERIC
6699 static atomic_t __domain_nr = ATOMIC_INIT(-1);
6700
6701 static int pci_get_new_domain_nr(void)
6702 {
6703         return atomic_inc_return(&__domain_nr);
6704 }
6705
6706 static int of_pci_bus_find_domain_nr(struct device *parent)
6707 {
6708         static int use_dt_domains = -1;
6709         int domain = -1;
6710
6711         if (parent)
6712                 domain = of_get_pci_domain_nr(parent->of_node);
6713
6714         /*
6715          * Check DT domain and use_dt_domains values.
6716          *
6717          * If DT domain property is valid (domain >= 0) and
6718          * use_dt_domains != 0, the DT assignment is valid since this means
6719          * we have not previously allocated a domain number by using
6720          * pci_get_new_domain_nr(); we should also update use_dt_domains to
6721          * 1, to indicate that we have just assigned a domain number from
6722          * DT.
6723          *
6724          * If DT domain property value is not valid (ie domain < 0), and we
6725          * have not previously assigned a domain number from DT
6726          * (use_dt_domains != 1) we should assign a domain number by
6727          * using the:
6728          *
6729          * pci_get_new_domain_nr()
6730          *
6731          * API and update the use_dt_domains value to keep track of method we
6732          * are using to assign domain numbers (use_dt_domains = 0).
6733          *
6734          * All other combinations imply we have a platform that is trying
6735          * to mix domain numbers obtained from DT and pci_get_new_domain_nr(),
6736          * which is a recipe for domain mishandling and it is prevented by
6737          * invalidating the domain value (domain = -1) and printing a
6738          * corresponding error.
6739          */
6740         if (domain >= 0 && use_dt_domains) {
6741                 use_dt_domains = 1;
6742         } else if (domain < 0 && use_dt_domains != 1) {
6743                 use_dt_domains = 0;
6744                 domain = pci_get_new_domain_nr();
6745         } else {
6746                 if (parent)
6747                         pr_err("Node %pOF has ", parent->of_node);
6748                 pr_err("Inconsistent \"linux,pci-domain\" property in DT\n");
6749                 domain = -1;
6750         }
6751
6752         return domain;
6753 }
6754
6755 int pci_bus_find_domain_nr(struct pci_bus *bus, struct device *parent)
6756 {
6757         return acpi_disabled ? of_pci_bus_find_domain_nr(parent) :
6758                                acpi_pci_bus_find_domain_nr(bus);
6759 }
6760 #endif
6761
6762 /**
6763  * pci_ext_cfg_avail - can we access extended PCI config space?
6764  *
6765  * Returns 1 if we can access PCI extended config space (offsets
6766  * greater than 0xff). This is the default implementation. Architecture
6767  * implementations can override this.
6768  */
6769 int __weak pci_ext_cfg_avail(void)
6770 {
6771         return 1;
6772 }
6773
6774 void __weak pci_fixup_cardbus(struct pci_bus *bus)
6775 {
6776 }
6777 EXPORT_SYMBOL(pci_fixup_cardbus);
6778
6779 static int __init pci_setup(char *str)
6780 {
6781         while (str) {
6782                 char *k = strchr(str, ',');
6783                 if (k)
6784                         *k++ = 0;
6785                 if (*str && (str = pcibios_setup(str)) && *str) {
6786                         if (!strcmp(str, "nomsi")) {
6787                                 pci_no_msi();
6788                         } else if (!strncmp(str, "noats", 5)) {
6789                                 pr_info("PCIe: ATS is disabled\n");
6790                                 pcie_ats_disabled = true;
6791                         } else if (!strcmp(str, "noaer")) {
6792                                 pci_no_aer();
6793                         } else if (!strcmp(str, "earlydump")) {
6794                                 pci_early_dump = true;
6795                         } else if (!strncmp(str, "realloc=", 8)) {
6796                                 pci_realloc_get_opt(str + 8);
6797                         } else if (!strncmp(str, "realloc", 7)) {
6798                                 pci_realloc_get_opt("on");
6799                         } else if (!strcmp(str, "nodomains")) {
6800                                 pci_no_domains();
6801                         } else if (!strncmp(str, "noari", 5)) {
6802                                 pcie_ari_disabled = true;
6803                         } else if (!strncmp(str, "cbiosize=", 9)) {
6804                                 pci_cardbus_io_size = memparse(str + 9, &str);
6805                         } else if (!strncmp(str, "cbmemsize=", 10)) {
6806                                 pci_cardbus_mem_size = memparse(str + 10, &str);
6807                         } else if (!strncmp(str, "resource_alignment=", 19)) {
6808                                 resource_alignment_param = str + 19;
6809                         } else if (!strncmp(str, "ecrc=", 5)) {
6810                                 pcie_ecrc_get_policy(str + 5);
6811                         } else if (!strncmp(str, "hpiosize=", 9)) {
6812                                 pci_hotplug_io_size = memparse(str + 9, &str);
6813                         } else if (!strncmp(str, "hpmmiosize=", 11)) {
6814                                 pci_hotplug_mmio_size = memparse(str + 11, &str);
6815                         } else if (!strncmp(str, "hpmmioprefsize=", 15)) {
6816                                 pci_hotplug_mmio_pref_size = memparse(str + 15, &str);
6817                         } else if (!strncmp(str, "hpmemsize=", 10)) {
6818                                 pci_hotplug_mmio_size = memparse(str + 10, &str);
6819                                 pci_hotplug_mmio_pref_size = pci_hotplug_mmio_size;
6820                         } else if (!strncmp(str, "hpbussize=", 10)) {
6821                                 pci_hotplug_bus_size =
6822                                         simple_strtoul(str + 10, &str, 0);
6823                                 if (pci_hotplug_bus_size > 0xff)
6824                                         pci_hotplug_bus_size = DEFAULT_HOTPLUG_BUS_SIZE;
6825                         } else if (!strncmp(str, "pcie_bus_tune_off", 17)) {
6826                                 pcie_bus_config = PCIE_BUS_TUNE_OFF;
6827                         } else if (!strncmp(str, "pcie_bus_safe", 13)) {
6828                                 pcie_bus_config = PCIE_BUS_SAFE;
6829                         } else if (!strncmp(str, "pcie_bus_perf", 13)) {
6830                                 pcie_bus_config = PCIE_BUS_PERFORMANCE;
6831                         } else if (!strncmp(str, "pcie_bus_peer2peer", 18)) {
6832                                 pcie_bus_config = PCIE_BUS_PEER2PEER;
6833                         } else if (!strncmp(str, "pcie_scan_all", 13)) {
6834                                 pci_add_flags(PCI_SCAN_ALL_PCIE_DEVS);
6835                         } else if (!strncmp(str, "disable_acs_redir=", 18)) {
6836                                 disable_acs_redir_param = str + 18;
6837                         } else {
6838                                 pr_err("PCI: Unknown option `%s'\n", str);
6839                         }
6840                 }
6841                 str = k;
6842         }
6843         return 0;
6844 }
6845 early_param("pci", pci_setup);
6846
6847 /*
6848  * 'resource_alignment_param' and 'disable_acs_redir_param' are initialized
6849  * in pci_setup(), above, to point to data in the __initdata section which
6850  * will be freed after the init sequence is complete. We can't allocate memory
6851  * in pci_setup() because some architectures do not have any memory allocation
6852  * service available during an early_param() call. So we allocate memory and
6853  * copy the variable here before the init section is freed.
6854  *
6855  */
6856 static int __init pci_realloc_setup_params(void)
6857 {
6858         resource_alignment_param = kstrdup(resource_alignment_param,
6859                                            GFP_KERNEL);
6860         disable_acs_redir_param = kstrdup(disable_acs_redir_param, GFP_KERNEL);
6861
6862         return 0;
6863 }
6864 pure_initcall(pci_realloc_setup_params);