PCI: Remove reset_fn field from pci_dev
[platform/kernel/linux-rpi.git] / drivers / pci / pci.c
1 // SPDX-License-Identifier: GPL-2.0
2 /*
3  * PCI Bus Services, see include/linux/pci.h for further explanation.
4  *
5  * Copyright 1993 -- 1997 Drew Eckhardt, Frederic Potter,
6  * David Mosberger-Tang
7  *
8  * Copyright 1997 -- 2000 Martin Mares <mj@ucw.cz>
9  */
10
11 #include <linux/acpi.h>
12 #include <linux/kernel.h>
13 #include <linux/delay.h>
14 #include <linux/dmi.h>
15 #include <linux/init.h>
16 #include <linux/msi.h>
17 #include <linux/of.h>
18 #include <linux/pci.h>
19 #include <linux/pm.h>
20 #include <linux/slab.h>
21 #include <linux/module.h>
22 #include <linux/spinlock.h>
23 #include <linux/string.h>
24 #include <linux/log2.h>
25 #include <linux/logic_pio.h>
26 #include <linux/pm_wakeup.h>
27 #include <linux/interrupt.h>
28 #include <linux/device.h>
29 #include <linux/pm_runtime.h>
30 #include <linux/pci_hotplug.h>
31 #include <linux/vmalloc.h>
32 #include <asm/dma.h>
33 #include <linux/aer.h>
34 #include <linux/bitfield.h>
35 #include "pci.h"
36
37 DEFINE_MUTEX(pci_slot_mutex);
38
39 const char *pci_power_names[] = {
40         "error", "D0", "D1", "D2", "D3hot", "D3cold", "unknown",
41 };
42 EXPORT_SYMBOL_GPL(pci_power_names);
43
44 int isa_dma_bridge_buggy;
45 EXPORT_SYMBOL(isa_dma_bridge_buggy);
46
47 int pci_pci_problems;
48 EXPORT_SYMBOL(pci_pci_problems);
49
50 unsigned int pci_pm_d3hot_delay;
51
52 static void pci_pme_list_scan(struct work_struct *work);
53
54 static LIST_HEAD(pci_pme_list);
55 static DEFINE_MUTEX(pci_pme_list_mutex);
56 static DECLARE_DELAYED_WORK(pci_pme_work, pci_pme_list_scan);
57
58 struct pci_pme_device {
59         struct list_head list;
60         struct pci_dev *dev;
61 };
62
63 #define PME_TIMEOUT 1000 /* How long between PME checks */
64
65 static void pci_dev_d3_sleep(struct pci_dev *dev)
66 {
67         unsigned int delay = dev->d3hot_delay;
68
69         if (delay < pci_pm_d3hot_delay)
70                 delay = pci_pm_d3hot_delay;
71
72         if (delay)
73                 msleep(delay);
74 }
75
76 bool pci_reset_supported(struct pci_dev *dev)
77 {
78         return dev->reset_methods[0] != 0;
79 }
80
81 #ifdef CONFIG_PCI_DOMAINS
82 int pci_domains_supported = 1;
83 #endif
84
85 #define DEFAULT_CARDBUS_IO_SIZE         (256)
86 #define DEFAULT_CARDBUS_MEM_SIZE        (64*1024*1024)
87 /* pci=cbmemsize=nnM,cbiosize=nn can override this */
88 unsigned long pci_cardbus_io_size = DEFAULT_CARDBUS_IO_SIZE;
89 unsigned long pci_cardbus_mem_size = DEFAULT_CARDBUS_MEM_SIZE;
90
91 #define DEFAULT_HOTPLUG_IO_SIZE         (256)
92 #define DEFAULT_HOTPLUG_MMIO_SIZE       (2*1024*1024)
93 #define DEFAULT_HOTPLUG_MMIO_PREF_SIZE  (2*1024*1024)
94 /* hpiosize=nn can override this */
95 unsigned long pci_hotplug_io_size  = DEFAULT_HOTPLUG_IO_SIZE;
96 /*
97  * pci=hpmmiosize=nnM overrides non-prefetchable MMIO size,
98  * pci=hpmmioprefsize=nnM overrides prefetchable MMIO size;
99  * pci=hpmemsize=nnM overrides both
100  */
101 unsigned long pci_hotplug_mmio_size = DEFAULT_HOTPLUG_MMIO_SIZE;
102 unsigned long pci_hotplug_mmio_pref_size = DEFAULT_HOTPLUG_MMIO_PREF_SIZE;
103
104 #define DEFAULT_HOTPLUG_BUS_SIZE        1
105 unsigned long pci_hotplug_bus_size = DEFAULT_HOTPLUG_BUS_SIZE;
106
107
108 /* PCIe MPS/MRRS strategy; can be overridden by kernel command-line param */
109 #ifdef CONFIG_PCIE_BUS_TUNE_OFF
110 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_TUNE_OFF;
111 #elif defined CONFIG_PCIE_BUS_SAFE
112 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_SAFE;
113 #elif defined CONFIG_PCIE_BUS_PERFORMANCE
114 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_PERFORMANCE;
115 #elif defined CONFIG_PCIE_BUS_PEER2PEER
116 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_PEER2PEER;
117 #else
118 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_DEFAULT;
119 #endif
120
121 /*
122  * The default CLS is used if arch didn't set CLS explicitly and not
123  * all pci devices agree on the same value.  Arch can override either
124  * the dfl or actual value as it sees fit.  Don't forget this is
125  * measured in 32-bit words, not bytes.
126  */
127 u8 pci_dfl_cache_line_size = L1_CACHE_BYTES >> 2;
128 u8 pci_cache_line_size;
129
130 /*
131  * If we set up a device for bus mastering, we need to check the latency
132  * timer as certain BIOSes forget to set it properly.
133  */
134 unsigned int pcibios_max_latency = 255;
135
136 /* If set, the PCIe ARI capability will not be used. */
137 static bool pcie_ari_disabled;
138
139 /* If set, the PCIe ATS capability will not be used. */
140 static bool pcie_ats_disabled;
141
142 /* If set, the PCI config space of each device is printed during boot. */
143 bool pci_early_dump;
144
145 bool pci_ats_disabled(void)
146 {
147         return pcie_ats_disabled;
148 }
149 EXPORT_SYMBOL_GPL(pci_ats_disabled);
150
151 /* Disable bridge_d3 for all PCIe ports */
152 static bool pci_bridge_d3_disable;
153 /* Force bridge_d3 for all PCIe ports */
154 static bool pci_bridge_d3_force;
155
156 static int __init pcie_port_pm_setup(char *str)
157 {
158         if (!strcmp(str, "off"))
159                 pci_bridge_d3_disable = true;
160         else if (!strcmp(str, "force"))
161                 pci_bridge_d3_force = true;
162         return 1;
163 }
164 __setup("pcie_port_pm=", pcie_port_pm_setup);
165
166 /* Time to wait after a reset for device to become responsive */
167 #define PCIE_RESET_READY_POLL_MS 60000
168
169 /**
170  * pci_bus_max_busnr - returns maximum PCI bus number of given bus' children
171  * @bus: pointer to PCI bus structure to search
172  *
173  * Given a PCI bus, returns the highest PCI bus number present in the set
174  * including the given PCI bus and its list of child PCI buses.
175  */
176 unsigned char pci_bus_max_busnr(struct pci_bus *bus)
177 {
178         struct pci_bus *tmp;
179         unsigned char max, n;
180
181         max = bus->busn_res.end;
182         list_for_each_entry(tmp, &bus->children, node) {
183                 n = pci_bus_max_busnr(tmp);
184                 if (n > max)
185                         max = n;
186         }
187         return max;
188 }
189 EXPORT_SYMBOL_GPL(pci_bus_max_busnr);
190
191 /**
192  * pci_status_get_and_clear_errors - return and clear error bits in PCI_STATUS
193  * @pdev: the PCI device
194  *
195  * Returns error bits set in PCI_STATUS and clears them.
196  */
197 int pci_status_get_and_clear_errors(struct pci_dev *pdev)
198 {
199         u16 status;
200         int ret;
201
202         ret = pci_read_config_word(pdev, PCI_STATUS, &status);
203         if (ret != PCIBIOS_SUCCESSFUL)
204                 return -EIO;
205
206         status &= PCI_STATUS_ERROR_BITS;
207         if (status)
208                 pci_write_config_word(pdev, PCI_STATUS, status);
209
210         return status;
211 }
212 EXPORT_SYMBOL_GPL(pci_status_get_and_clear_errors);
213
214 #ifdef CONFIG_HAS_IOMEM
215 void __iomem *pci_ioremap_bar(struct pci_dev *pdev, int bar)
216 {
217         struct resource *res = &pdev->resource[bar];
218
219         /*
220          * Make sure the BAR is actually a memory resource, not an IO resource
221          */
222         if (res->flags & IORESOURCE_UNSET || !(res->flags & IORESOURCE_MEM)) {
223                 pci_warn(pdev, "can't ioremap BAR %d: %pR\n", bar, res);
224                 return NULL;
225         }
226         return ioremap(res->start, resource_size(res));
227 }
228 EXPORT_SYMBOL_GPL(pci_ioremap_bar);
229
230 void __iomem *pci_ioremap_wc_bar(struct pci_dev *pdev, int bar)
231 {
232         /*
233          * Make sure the BAR is actually a memory resource, not an IO resource
234          */
235         if (!(pci_resource_flags(pdev, bar) & IORESOURCE_MEM)) {
236                 WARN_ON(1);
237                 return NULL;
238         }
239         return ioremap_wc(pci_resource_start(pdev, bar),
240                           pci_resource_len(pdev, bar));
241 }
242 EXPORT_SYMBOL_GPL(pci_ioremap_wc_bar);
243 #endif
244
245 /**
246  * pci_dev_str_match_path - test if a path string matches a device
247  * @dev: the PCI device to test
248  * @path: string to match the device against
249  * @endptr: pointer to the string after the match
250  *
251  * Test if a string (typically from a kernel parameter) formatted as a
252  * path of device/function addresses matches a PCI device. The string must
253  * be of the form:
254  *
255  *   [<domain>:]<bus>:<device>.<func>[/<device>.<func>]*
256  *
257  * A path for a device can be obtained using 'lspci -t'.  Using a path
258  * is more robust against bus renumbering than using only a single bus,
259  * device and function address.
260  *
261  * Returns 1 if the string matches the device, 0 if it does not and
262  * a negative error code if it fails to parse the string.
263  */
264 static int pci_dev_str_match_path(struct pci_dev *dev, const char *path,
265                                   const char **endptr)
266 {
267         int ret;
268         int seg, bus, slot, func;
269         char *wpath, *p;
270         char end;
271
272         *endptr = strchrnul(path, ';');
273
274         wpath = kmemdup_nul(path, *endptr - path, GFP_KERNEL);
275         if (!wpath)
276                 return -ENOMEM;
277
278         while (1) {
279                 p = strrchr(wpath, '/');
280                 if (!p)
281                         break;
282                 ret = sscanf(p, "/%x.%x%c", &slot, &func, &end);
283                 if (ret != 2) {
284                         ret = -EINVAL;
285                         goto free_and_exit;
286                 }
287
288                 if (dev->devfn != PCI_DEVFN(slot, func)) {
289                         ret = 0;
290                         goto free_and_exit;
291                 }
292
293                 /*
294                  * Note: we don't need to get a reference to the upstream
295                  * bridge because we hold a reference to the top level
296                  * device which should hold a reference to the bridge,
297                  * and so on.
298                  */
299                 dev = pci_upstream_bridge(dev);
300                 if (!dev) {
301                         ret = 0;
302                         goto free_and_exit;
303                 }
304
305                 *p = 0;
306         }
307
308         ret = sscanf(wpath, "%x:%x:%x.%x%c", &seg, &bus, &slot,
309                      &func, &end);
310         if (ret != 4) {
311                 seg = 0;
312                 ret = sscanf(wpath, "%x:%x.%x%c", &bus, &slot, &func, &end);
313                 if (ret != 3) {
314                         ret = -EINVAL;
315                         goto free_and_exit;
316                 }
317         }
318
319         ret = (seg == pci_domain_nr(dev->bus) &&
320                bus == dev->bus->number &&
321                dev->devfn == PCI_DEVFN(slot, func));
322
323 free_and_exit:
324         kfree(wpath);
325         return ret;
326 }
327
328 /**
329  * pci_dev_str_match - test if a string matches a device
330  * @dev: the PCI device to test
331  * @p: string to match the device against
332  * @endptr: pointer to the string after the match
333  *
334  * Test if a string (typically from a kernel parameter) matches a specified
335  * PCI device. The string may be of one of the following formats:
336  *
337  *   [<domain>:]<bus>:<device>.<func>[/<device>.<func>]*
338  *   pci:<vendor>:<device>[:<subvendor>:<subdevice>]
339  *
340  * The first format specifies a PCI bus/device/function address which
341  * may change if new hardware is inserted, if motherboard firmware changes,
342  * or due to changes caused in kernel parameters. If the domain is
343  * left unspecified, it is taken to be 0.  In order to be robust against
344  * bus renumbering issues, a path of PCI device/function numbers may be used
345  * to address the specific device.  The path for a device can be determined
346  * through the use of 'lspci -t'.
347  *
348  * The second format matches devices using IDs in the configuration
349  * space which may match multiple devices in the system. A value of 0
350  * for any field will match all devices. (Note: this differs from
351  * in-kernel code that uses PCI_ANY_ID which is ~0; this is for
352  * legacy reasons and convenience so users don't have to specify
353  * FFFFFFFFs on the command line.)
354  *
355  * Returns 1 if the string matches the device, 0 if it does not and
356  * a negative error code if the string cannot be parsed.
357  */
358 static int pci_dev_str_match(struct pci_dev *dev, const char *p,
359                              const char **endptr)
360 {
361         int ret;
362         int count;
363         unsigned short vendor, device, subsystem_vendor, subsystem_device;
364
365         if (strncmp(p, "pci:", 4) == 0) {
366                 /* PCI vendor/device (subvendor/subdevice) IDs are specified */
367                 p += 4;
368                 ret = sscanf(p, "%hx:%hx:%hx:%hx%n", &vendor, &device,
369                              &subsystem_vendor, &subsystem_device, &count);
370                 if (ret != 4) {
371                         ret = sscanf(p, "%hx:%hx%n", &vendor, &device, &count);
372                         if (ret != 2)
373                                 return -EINVAL;
374
375                         subsystem_vendor = 0;
376                         subsystem_device = 0;
377                 }
378
379                 p += count;
380
381                 if ((!vendor || vendor == dev->vendor) &&
382                     (!device || device == dev->device) &&
383                     (!subsystem_vendor ||
384                             subsystem_vendor == dev->subsystem_vendor) &&
385                     (!subsystem_device ||
386                             subsystem_device == dev->subsystem_device))
387                         goto found;
388         } else {
389                 /*
390                  * PCI Bus, Device, Function IDs are specified
391                  * (optionally, may include a path of devfns following it)
392                  */
393                 ret = pci_dev_str_match_path(dev, p, &p);
394                 if (ret < 0)
395                         return ret;
396                 else if (ret)
397                         goto found;
398         }
399
400         *endptr = p;
401         return 0;
402
403 found:
404         *endptr = p;
405         return 1;
406 }
407
408 static u8 __pci_find_next_cap_ttl(struct pci_bus *bus, unsigned int devfn,
409                                   u8 pos, int cap, int *ttl)
410 {
411         u8 id;
412         u16 ent;
413
414         pci_bus_read_config_byte(bus, devfn, pos, &pos);
415
416         while ((*ttl)--) {
417                 if (pos < 0x40)
418                         break;
419                 pos &= ~3;
420                 pci_bus_read_config_word(bus, devfn, pos, &ent);
421
422                 id = ent & 0xff;
423                 if (id == 0xff)
424                         break;
425                 if (id == cap)
426                         return pos;
427                 pos = (ent >> 8);
428         }
429         return 0;
430 }
431
432 static u8 __pci_find_next_cap(struct pci_bus *bus, unsigned int devfn,
433                               u8 pos, int cap)
434 {
435         int ttl = PCI_FIND_CAP_TTL;
436
437         return __pci_find_next_cap_ttl(bus, devfn, pos, cap, &ttl);
438 }
439
440 u8 pci_find_next_capability(struct pci_dev *dev, u8 pos, int cap)
441 {
442         return __pci_find_next_cap(dev->bus, dev->devfn,
443                                    pos + PCI_CAP_LIST_NEXT, cap);
444 }
445 EXPORT_SYMBOL_GPL(pci_find_next_capability);
446
447 static u8 __pci_bus_find_cap_start(struct pci_bus *bus,
448                                     unsigned int devfn, u8 hdr_type)
449 {
450         u16 status;
451
452         pci_bus_read_config_word(bus, devfn, PCI_STATUS, &status);
453         if (!(status & PCI_STATUS_CAP_LIST))
454                 return 0;
455
456         switch (hdr_type) {
457         case PCI_HEADER_TYPE_NORMAL:
458         case PCI_HEADER_TYPE_BRIDGE:
459                 return PCI_CAPABILITY_LIST;
460         case PCI_HEADER_TYPE_CARDBUS:
461                 return PCI_CB_CAPABILITY_LIST;
462         }
463
464         return 0;
465 }
466
467 /**
468  * pci_find_capability - query for devices' capabilities
469  * @dev: PCI device to query
470  * @cap: capability code
471  *
472  * Tell if a device supports a given PCI capability.
473  * Returns the address of the requested capability structure within the
474  * device's PCI configuration space or 0 in case the device does not
475  * support it.  Possible values for @cap include:
476  *
477  *  %PCI_CAP_ID_PM           Power Management
478  *  %PCI_CAP_ID_AGP          Accelerated Graphics Port
479  *  %PCI_CAP_ID_VPD          Vital Product Data
480  *  %PCI_CAP_ID_SLOTID       Slot Identification
481  *  %PCI_CAP_ID_MSI          Message Signalled Interrupts
482  *  %PCI_CAP_ID_CHSWP        CompactPCI HotSwap
483  *  %PCI_CAP_ID_PCIX         PCI-X
484  *  %PCI_CAP_ID_EXP          PCI Express
485  */
486 u8 pci_find_capability(struct pci_dev *dev, int cap)
487 {
488         u8 pos;
489
490         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
491         if (pos)
492                 pos = __pci_find_next_cap(dev->bus, dev->devfn, pos, cap);
493
494         return pos;
495 }
496 EXPORT_SYMBOL(pci_find_capability);
497
498 /**
499  * pci_bus_find_capability - query for devices' capabilities
500  * @bus: the PCI bus to query
501  * @devfn: PCI device to query
502  * @cap: capability code
503  *
504  * Like pci_find_capability() but works for PCI devices that do not have a
505  * pci_dev structure set up yet.
506  *
507  * Returns the address of the requested capability structure within the
508  * device's PCI configuration space or 0 in case the device does not
509  * support it.
510  */
511 u8 pci_bus_find_capability(struct pci_bus *bus, unsigned int devfn, int cap)
512 {
513         u8 hdr_type, pos;
514
515         pci_bus_read_config_byte(bus, devfn, PCI_HEADER_TYPE, &hdr_type);
516
517         pos = __pci_bus_find_cap_start(bus, devfn, hdr_type & 0x7f);
518         if (pos)
519                 pos = __pci_find_next_cap(bus, devfn, pos, cap);
520
521         return pos;
522 }
523 EXPORT_SYMBOL(pci_bus_find_capability);
524
525 /**
526  * pci_find_next_ext_capability - Find an extended capability
527  * @dev: PCI device to query
528  * @start: address at which to start looking (0 to start at beginning of list)
529  * @cap: capability code
530  *
531  * Returns the address of the next matching extended capability structure
532  * within the device's PCI configuration space or 0 if the device does
533  * not support it.  Some capabilities can occur several times, e.g., the
534  * vendor-specific capability, and this provides a way to find them all.
535  */
536 u16 pci_find_next_ext_capability(struct pci_dev *dev, u16 start, int cap)
537 {
538         u32 header;
539         int ttl;
540         u16 pos = PCI_CFG_SPACE_SIZE;
541
542         /* minimum 8 bytes per capability */
543         ttl = (PCI_CFG_SPACE_EXP_SIZE - PCI_CFG_SPACE_SIZE) / 8;
544
545         if (dev->cfg_size <= PCI_CFG_SPACE_SIZE)
546                 return 0;
547
548         if (start)
549                 pos = start;
550
551         if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
552                 return 0;
553
554         /*
555          * If we have no capabilities, this is indicated by cap ID,
556          * cap version and next pointer all being 0.
557          */
558         if (header == 0)
559                 return 0;
560
561         while (ttl-- > 0) {
562                 if (PCI_EXT_CAP_ID(header) == cap && pos != start)
563                         return pos;
564
565                 pos = PCI_EXT_CAP_NEXT(header);
566                 if (pos < PCI_CFG_SPACE_SIZE)
567                         break;
568
569                 if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
570                         break;
571         }
572
573         return 0;
574 }
575 EXPORT_SYMBOL_GPL(pci_find_next_ext_capability);
576
577 /**
578  * pci_find_ext_capability - Find an extended capability
579  * @dev: PCI device to query
580  * @cap: capability code
581  *
582  * Returns the address of the requested extended capability structure
583  * within the device's PCI configuration space or 0 if the device does
584  * not support it.  Possible values for @cap include:
585  *
586  *  %PCI_EXT_CAP_ID_ERR         Advanced Error Reporting
587  *  %PCI_EXT_CAP_ID_VC          Virtual Channel
588  *  %PCI_EXT_CAP_ID_DSN         Device Serial Number
589  *  %PCI_EXT_CAP_ID_PWR         Power Budgeting
590  */
591 u16 pci_find_ext_capability(struct pci_dev *dev, int cap)
592 {
593         return pci_find_next_ext_capability(dev, 0, cap);
594 }
595 EXPORT_SYMBOL_GPL(pci_find_ext_capability);
596
597 /**
598  * pci_get_dsn - Read and return the 8-byte Device Serial Number
599  * @dev: PCI device to query
600  *
601  * Looks up the PCI_EXT_CAP_ID_DSN and reads the 8 bytes of the Device Serial
602  * Number.
603  *
604  * Returns the DSN, or zero if the capability does not exist.
605  */
606 u64 pci_get_dsn(struct pci_dev *dev)
607 {
608         u32 dword;
609         u64 dsn;
610         int pos;
611
612         pos = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_DSN);
613         if (!pos)
614                 return 0;
615
616         /*
617          * The Device Serial Number is two dwords offset 4 bytes from the
618          * capability position. The specification says that the first dword is
619          * the lower half, and the second dword is the upper half.
620          */
621         pos += 4;
622         pci_read_config_dword(dev, pos, &dword);
623         dsn = (u64)dword;
624         pci_read_config_dword(dev, pos + 4, &dword);
625         dsn |= ((u64)dword) << 32;
626
627         return dsn;
628 }
629 EXPORT_SYMBOL_GPL(pci_get_dsn);
630
631 static u8 __pci_find_next_ht_cap(struct pci_dev *dev, u8 pos, int ht_cap)
632 {
633         int rc, ttl = PCI_FIND_CAP_TTL;
634         u8 cap, mask;
635
636         if (ht_cap == HT_CAPTYPE_SLAVE || ht_cap == HT_CAPTYPE_HOST)
637                 mask = HT_3BIT_CAP_MASK;
638         else
639                 mask = HT_5BIT_CAP_MASK;
640
641         pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn, pos,
642                                       PCI_CAP_ID_HT, &ttl);
643         while (pos) {
644                 rc = pci_read_config_byte(dev, pos + 3, &cap);
645                 if (rc != PCIBIOS_SUCCESSFUL)
646                         return 0;
647
648                 if ((cap & mask) == ht_cap)
649                         return pos;
650
651                 pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn,
652                                               pos + PCI_CAP_LIST_NEXT,
653                                               PCI_CAP_ID_HT, &ttl);
654         }
655
656         return 0;
657 }
658
659 /**
660  * pci_find_next_ht_capability - query a device's HyperTransport capabilities
661  * @dev: PCI device to query
662  * @pos: Position from which to continue searching
663  * @ht_cap: HyperTransport capability code
664  *
665  * To be used in conjunction with pci_find_ht_capability() to search for
666  * all capabilities matching @ht_cap. @pos should always be a value returned
667  * from pci_find_ht_capability().
668  *
669  * NB. To be 100% safe against broken PCI devices, the caller should take
670  * steps to avoid an infinite loop.
671  */
672 u8 pci_find_next_ht_capability(struct pci_dev *dev, u8 pos, int ht_cap)
673 {
674         return __pci_find_next_ht_cap(dev, pos + PCI_CAP_LIST_NEXT, ht_cap);
675 }
676 EXPORT_SYMBOL_GPL(pci_find_next_ht_capability);
677
678 /**
679  * pci_find_ht_capability - query a device's HyperTransport capabilities
680  * @dev: PCI device to query
681  * @ht_cap: HyperTransport capability code
682  *
683  * Tell if a device supports a given HyperTransport capability.
684  * Returns an address within the device's PCI configuration space
685  * or 0 in case the device does not support the request capability.
686  * The address points to the PCI capability, of type PCI_CAP_ID_HT,
687  * which has a HyperTransport capability matching @ht_cap.
688  */
689 u8 pci_find_ht_capability(struct pci_dev *dev, int ht_cap)
690 {
691         u8 pos;
692
693         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
694         if (pos)
695                 pos = __pci_find_next_ht_cap(dev, pos, ht_cap);
696
697         return pos;
698 }
699 EXPORT_SYMBOL_GPL(pci_find_ht_capability);
700
701 /**
702  * pci_find_vsec_capability - Find a vendor-specific extended capability
703  * @dev: PCI device to query
704  * @vendor: Vendor ID for which capability is defined
705  * @cap: Vendor-specific capability ID
706  *
707  * If @dev has Vendor ID @vendor, search for a VSEC capability with
708  * VSEC ID @cap. If found, return the capability offset in
709  * config space; otherwise return 0.
710  */
711 u16 pci_find_vsec_capability(struct pci_dev *dev, u16 vendor, int cap)
712 {
713         u16 vsec = 0;
714         u32 header;
715
716         if (vendor != dev->vendor)
717                 return 0;
718
719         while ((vsec = pci_find_next_ext_capability(dev, vsec,
720                                                      PCI_EXT_CAP_ID_VNDR))) {
721                 if (pci_read_config_dword(dev, vsec + PCI_VNDR_HEADER,
722                                           &header) == PCIBIOS_SUCCESSFUL &&
723                     PCI_VNDR_HEADER_ID(header) == cap)
724                         return vsec;
725         }
726
727         return 0;
728 }
729 EXPORT_SYMBOL_GPL(pci_find_vsec_capability);
730
731 /**
732  * pci_find_parent_resource - return resource region of parent bus of given
733  *                            region
734  * @dev: PCI device structure contains resources to be searched
735  * @res: child resource record for which parent is sought
736  *
737  * For given resource region of given device, return the resource region of
738  * parent bus the given region is contained in.
739  */
740 struct resource *pci_find_parent_resource(const struct pci_dev *dev,
741                                           struct resource *res)
742 {
743         const struct pci_bus *bus = dev->bus;
744         struct resource *r;
745         int i;
746
747         pci_bus_for_each_resource(bus, r, i) {
748                 if (!r)
749                         continue;
750                 if (resource_contains(r, res)) {
751
752                         /*
753                          * If the window is prefetchable but the BAR is
754                          * not, the allocator made a mistake.
755                          */
756                         if (r->flags & IORESOURCE_PREFETCH &&
757                             !(res->flags & IORESOURCE_PREFETCH))
758                                 return NULL;
759
760                         /*
761                          * If we're below a transparent bridge, there may
762                          * be both a positively-decoded aperture and a
763                          * subtractively-decoded region that contain the BAR.
764                          * We want the positively-decoded one, so this depends
765                          * on pci_bus_for_each_resource() giving us those
766                          * first.
767                          */
768                         return r;
769                 }
770         }
771         return NULL;
772 }
773 EXPORT_SYMBOL(pci_find_parent_resource);
774
775 /**
776  * pci_find_resource - Return matching PCI device resource
777  * @dev: PCI device to query
778  * @res: Resource to look for
779  *
780  * Goes over standard PCI resources (BARs) and checks if the given resource
781  * is partially or fully contained in any of them. In that case the
782  * matching resource is returned, %NULL otherwise.
783  */
784 struct resource *pci_find_resource(struct pci_dev *dev, struct resource *res)
785 {
786         int i;
787
788         for (i = 0; i < PCI_STD_NUM_BARS; i++) {
789                 struct resource *r = &dev->resource[i];
790
791                 if (r->start && resource_contains(r, res))
792                         return r;
793         }
794
795         return NULL;
796 }
797 EXPORT_SYMBOL(pci_find_resource);
798
799 /**
800  * pci_wait_for_pending - wait for @mask bit(s) to clear in status word @pos
801  * @dev: the PCI device to operate on
802  * @pos: config space offset of status word
803  * @mask: mask of bit(s) to care about in status word
804  *
805  * Return 1 when mask bit(s) in status word clear, 0 otherwise.
806  */
807 int pci_wait_for_pending(struct pci_dev *dev, int pos, u16 mask)
808 {
809         int i;
810
811         /* Wait for Transaction Pending bit clean */
812         for (i = 0; i < 4; i++) {
813                 u16 status;
814                 if (i)
815                         msleep((1 << (i - 1)) * 100);
816
817                 pci_read_config_word(dev, pos, &status);
818                 if (!(status & mask))
819                         return 1;
820         }
821
822         return 0;
823 }
824
825 static int pci_acs_enable;
826
827 /**
828  * pci_request_acs - ask for ACS to be enabled if supported
829  */
830 void pci_request_acs(void)
831 {
832         pci_acs_enable = 1;
833 }
834
835 static const char *disable_acs_redir_param;
836
837 /**
838  * pci_disable_acs_redir - disable ACS redirect capabilities
839  * @dev: the PCI device
840  *
841  * For only devices specified in the disable_acs_redir parameter.
842  */
843 static void pci_disable_acs_redir(struct pci_dev *dev)
844 {
845         int ret = 0;
846         const char *p;
847         int pos;
848         u16 ctrl;
849
850         if (!disable_acs_redir_param)
851                 return;
852
853         p = disable_acs_redir_param;
854         while (*p) {
855                 ret = pci_dev_str_match(dev, p, &p);
856                 if (ret < 0) {
857                         pr_info_once("PCI: Can't parse disable_acs_redir parameter: %s\n",
858                                      disable_acs_redir_param);
859
860                         break;
861                 } else if (ret == 1) {
862                         /* Found a match */
863                         break;
864                 }
865
866                 if (*p != ';' && *p != ',') {
867                         /* End of param or invalid format */
868                         break;
869                 }
870                 p++;
871         }
872
873         if (ret != 1)
874                 return;
875
876         if (!pci_dev_specific_disable_acs_redir(dev))
877                 return;
878
879         pos = dev->acs_cap;
880         if (!pos) {
881                 pci_warn(dev, "cannot disable ACS redirect for this hardware as it does not have ACS capabilities\n");
882                 return;
883         }
884
885         pci_read_config_word(dev, pos + PCI_ACS_CTRL, &ctrl);
886
887         /* P2P Request & Completion Redirect */
888         ctrl &= ~(PCI_ACS_RR | PCI_ACS_CR | PCI_ACS_EC);
889
890         pci_write_config_word(dev, pos + PCI_ACS_CTRL, ctrl);
891
892         pci_info(dev, "disabled ACS redirect\n");
893 }
894
895 /**
896  * pci_std_enable_acs - enable ACS on devices using standard ACS capabilities
897  * @dev: the PCI device
898  */
899 static void pci_std_enable_acs(struct pci_dev *dev)
900 {
901         int pos;
902         u16 cap;
903         u16 ctrl;
904
905         pos = dev->acs_cap;
906         if (!pos)
907                 return;
908
909         pci_read_config_word(dev, pos + PCI_ACS_CAP, &cap);
910         pci_read_config_word(dev, pos + PCI_ACS_CTRL, &ctrl);
911
912         /* Source Validation */
913         ctrl |= (cap & PCI_ACS_SV);
914
915         /* P2P Request Redirect */
916         ctrl |= (cap & PCI_ACS_RR);
917
918         /* P2P Completion Redirect */
919         ctrl |= (cap & PCI_ACS_CR);
920
921         /* Upstream Forwarding */
922         ctrl |= (cap & PCI_ACS_UF);
923
924         /* Enable Translation Blocking for external devices */
925         if (dev->external_facing || dev->untrusted)
926                 ctrl |= (cap & PCI_ACS_TB);
927
928         pci_write_config_word(dev, pos + PCI_ACS_CTRL, ctrl);
929 }
930
931 /**
932  * pci_enable_acs - enable ACS if hardware support it
933  * @dev: the PCI device
934  */
935 static void pci_enable_acs(struct pci_dev *dev)
936 {
937         if (!pci_acs_enable)
938                 goto disable_acs_redir;
939
940         if (!pci_dev_specific_enable_acs(dev))
941                 goto disable_acs_redir;
942
943         pci_std_enable_acs(dev);
944
945 disable_acs_redir:
946         /*
947          * Note: pci_disable_acs_redir() must be called even if ACS was not
948          * enabled by the kernel because it may have been enabled by
949          * platform firmware.  So if we are told to disable it, we should
950          * always disable it after setting the kernel's default
951          * preferences.
952          */
953         pci_disable_acs_redir(dev);
954 }
955
956 /**
957  * pci_restore_bars - restore a device's BAR values (e.g. after wake-up)
958  * @dev: PCI device to have its BARs restored
959  *
960  * Restore the BAR values for a given device, so as to make it
961  * accessible by its driver.
962  */
963 static void pci_restore_bars(struct pci_dev *dev)
964 {
965         int i;
966
967         for (i = 0; i < PCI_BRIDGE_RESOURCES; i++)
968                 pci_update_resource(dev, i);
969 }
970
971 static const struct pci_platform_pm_ops *pci_platform_pm;
972
973 int pci_set_platform_pm(const struct pci_platform_pm_ops *ops)
974 {
975         if (!ops->is_manageable || !ops->set_state  || !ops->get_state ||
976             !ops->choose_state  || !ops->set_wakeup || !ops->need_resume)
977                 return -EINVAL;
978         pci_platform_pm = ops;
979         return 0;
980 }
981
982 static inline bool platform_pci_power_manageable(struct pci_dev *dev)
983 {
984         return pci_platform_pm ? pci_platform_pm->is_manageable(dev) : false;
985 }
986
987 static inline int platform_pci_set_power_state(struct pci_dev *dev,
988                                                pci_power_t t)
989 {
990         return pci_platform_pm ? pci_platform_pm->set_state(dev, t) : -ENOSYS;
991 }
992
993 static inline pci_power_t platform_pci_get_power_state(struct pci_dev *dev)
994 {
995         return pci_platform_pm ? pci_platform_pm->get_state(dev) : PCI_UNKNOWN;
996 }
997
998 static inline void platform_pci_refresh_power_state(struct pci_dev *dev)
999 {
1000         if (pci_platform_pm && pci_platform_pm->refresh_state)
1001                 pci_platform_pm->refresh_state(dev);
1002 }
1003
1004 static inline pci_power_t platform_pci_choose_state(struct pci_dev *dev)
1005 {
1006         return pci_platform_pm ?
1007                         pci_platform_pm->choose_state(dev) : PCI_POWER_ERROR;
1008 }
1009
1010 static inline int platform_pci_set_wakeup(struct pci_dev *dev, bool enable)
1011 {
1012         return pci_platform_pm ?
1013                         pci_platform_pm->set_wakeup(dev, enable) : -ENODEV;
1014 }
1015
1016 static inline bool platform_pci_need_resume(struct pci_dev *dev)
1017 {
1018         return pci_platform_pm ? pci_platform_pm->need_resume(dev) : false;
1019 }
1020
1021 static inline bool platform_pci_bridge_d3(struct pci_dev *dev)
1022 {
1023         if (pci_platform_pm && pci_platform_pm->bridge_d3)
1024                 return pci_platform_pm->bridge_d3(dev);
1025         return false;
1026 }
1027
1028 /**
1029  * pci_raw_set_power_state - Use PCI PM registers to set the power state of
1030  *                           given PCI device
1031  * @dev: PCI device to handle.
1032  * @state: PCI power state (D0, D1, D2, D3hot) to put the device into.
1033  *
1034  * RETURN VALUE:
1035  * -EINVAL if the requested state is invalid.
1036  * -EIO if device does not support PCI PM or its PM capabilities register has a
1037  * wrong version, or device doesn't support the requested state.
1038  * 0 if device already is in the requested state.
1039  * 0 if device's power state has been successfully changed.
1040  */
1041 static int pci_raw_set_power_state(struct pci_dev *dev, pci_power_t state)
1042 {
1043         u16 pmcsr;
1044         bool need_restore = false;
1045
1046         /* Check if we're already there */
1047         if (dev->current_state == state)
1048                 return 0;
1049
1050         if (!dev->pm_cap)
1051                 return -EIO;
1052
1053         if (state < PCI_D0 || state > PCI_D3hot)
1054                 return -EINVAL;
1055
1056         /*
1057          * Validate transition: We can enter D0 from any state, but if
1058          * we're already in a low-power state, we can only go deeper.  E.g.,
1059          * we can go from D1 to D3, but we can't go directly from D3 to D1;
1060          * we'd have to go from D3 to D0, then to D1.
1061          */
1062         if (state != PCI_D0 && dev->current_state <= PCI_D3cold
1063             && dev->current_state > state) {
1064                 pci_err(dev, "invalid power transition (from %s to %s)\n",
1065                         pci_power_name(dev->current_state),
1066                         pci_power_name(state));
1067                 return -EINVAL;
1068         }
1069
1070         /* Check if this device supports the desired state */
1071         if ((state == PCI_D1 && !dev->d1_support)
1072            || (state == PCI_D2 && !dev->d2_support))
1073                 return -EIO;
1074
1075         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1076         if (pmcsr == (u16) ~0) {
1077                 pci_err(dev, "can't change power state from %s to %s (config space inaccessible)\n",
1078                         pci_power_name(dev->current_state),
1079                         pci_power_name(state));
1080                 return -EIO;
1081         }
1082
1083         /*
1084          * If we're (effectively) in D3, force entire word to 0.
1085          * This doesn't affect PME_Status, disables PME_En, and
1086          * sets PowerState to 0.
1087          */
1088         switch (dev->current_state) {
1089         case PCI_D0:
1090         case PCI_D1:
1091         case PCI_D2:
1092                 pmcsr &= ~PCI_PM_CTRL_STATE_MASK;
1093                 pmcsr |= state;
1094                 break;
1095         case PCI_D3hot:
1096         case PCI_D3cold:
1097         case PCI_UNKNOWN: /* Boot-up */
1098                 if ((pmcsr & PCI_PM_CTRL_STATE_MASK) == PCI_D3hot
1099                  && !(pmcsr & PCI_PM_CTRL_NO_SOFT_RESET))
1100                         need_restore = true;
1101                 fallthrough;    /* force to D0 */
1102         default:
1103                 pmcsr = 0;
1104                 break;
1105         }
1106
1107         /* Enter specified state */
1108         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
1109
1110         /*
1111          * Mandatory power management transition delays; see PCI PM 1.1
1112          * 5.6.1 table 18
1113          */
1114         if (state == PCI_D3hot || dev->current_state == PCI_D3hot)
1115                 pci_dev_d3_sleep(dev);
1116         else if (state == PCI_D2 || dev->current_state == PCI_D2)
1117                 udelay(PCI_PM_D2_DELAY);
1118
1119         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1120         dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
1121         if (dev->current_state != state)
1122                 pci_info_ratelimited(dev, "refused to change power state from %s to %s\n",
1123                          pci_power_name(dev->current_state),
1124                          pci_power_name(state));
1125
1126         /*
1127          * According to section 5.4.1 of the "PCI BUS POWER MANAGEMENT
1128          * INTERFACE SPECIFICATION, REV. 1.2", a device transitioning
1129          * from D3hot to D0 _may_ perform an internal reset, thereby
1130          * going to "D0 Uninitialized" rather than "D0 Initialized".
1131          * For example, at least some versions of the 3c905B and the
1132          * 3c556B exhibit this behaviour.
1133          *
1134          * At least some laptop BIOSen (e.g. the Thinkpad T21) leave
1135          * devices in a D3hot state at boot.  Consequently, we need to
1136          * restore at least the BARs so that the device will be
1137          * accessible to its driver.
1138          */
1139         if (need_restore)
1140                 pci_restore_bars(dev);
1141
1142         if (dev->bus->self)
1143                 pcie_aspm_pm_state_change(dev->bus->self);
1144
1145         return 0;
1146 }
1147
1148 /**
1149  * pci_update_current_state - Read power state of given device and cache it
1150  * @dev: PCI device to handle.
1151  * @state: State to cache in case the device doesn't have the PM capability
1152  *
1153  * The power state is read from the PMCSR register, which however is
1154  * inaccessible in D3cold.  The platform firmware is therefore queried first
1155  * to detect accessibility of the register.  In case the platform firmware
1156  * reports an incorrect state or the device isn't power manageable by the
1157  * platform at all, we try to detect D3cold by testing accessibility of the
1158  * vendor ID in config space.
1159  */
1160 void pci_update_current_state(struct pci_dev *dev, pci_power_t state)
1161 {
1162         if (platform_pci_get_power_state(dev) == PCI_D3cold ||
1163             !pci_device_is_present(dev)) {
1164                 dev->current_state = PCI_D3cold;
1165         } else if (dev->pm_cap) {
1166                 u16 pmcsr;
1167
1168                 pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1169                 dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
1170         } else {
1171                 dev->current_state = state;
1172         }
1173 }
1174
1175 /**
1176  * pci_refresh_power_state - Refresh the given device's power state data
1177  * @dev: Target PCI device.
1178  *
1179  * Ask the platform to refresh the devices power state information and invoke
1180  * pci_update_current_state() to update its current PCI power state.
1181  */
1182 void pci_refresh_power_state(struct pci_dev *dev)
1183 {
1184         if (platform_pci_power_manageable(dev))
1185                 platform_pci_refresh_power_state(dev);
1186
1187         pci_update_current_state(dev, dev->current_state);
1188 }
1189
1190 /**
1191  * pci_platform_power_transition - Use platform to change device power state
1192  * @dev: PCI device to handle.
1193  * @state: State to put the device into.
1194  */
1195 int pci_platform_power_transition(struct pci_dev *dev, pci_power_t state)
1196 {
1197         int error;
1198
1199         if (platform_pci_power_manageable(dev)) {
1200                 error = platform_pci_set_power_state(dev, state);
1201                 if (!error)
1202                         pci_update_current_state(dev, state);
1203         } else
1204                 error = -ENODEV;
1205
1206         if (error && !dev->pm_cap) /* Fall back to PCI_D0 */
1207                 dev->current_state = PCI_D0;
1208
1209         return error;
1210 }
1211 EXPORT_SYMBOL_GPL(pci_platform_power_transition);
1212
1213 static int pci_resume_one(struct pci_dev *pci_dev, void *ign)
1214 {
1215         pm_request_resume(&pci_dev->dev);
1216         return 0;
1217 }
1218
1219 /**
1220  * pci_resume_bus - Walk given bus and runtime resume devices on it
1221  * @bus: Top bus of the subtree to walk.
1222  */
1223 void pci_resume_bus(struct pci_bus *bus)
1224 {
1225         if (bus)
1226                 pci_walk_bus(bus, pci_resume_one, NULL);
1227 }
1228
1229 static int pci_dev_wait(struct pci_dev *dev, char *reset_type, int timeout)
1230 {
1231         int delay = 1;
1232         u32 id;
1233
1234         /*
1235          * After reset, the device should not silently discard config
1236          * requests, but it may still indicate that it needs more time by
1237          * responding to them with CRS completions.  The Root Port will
1238          * generally synthesize ~0 data to complete the read (except when
1239          * CRS SV is enabled and the read was for the Vendor ID; in that
1240          * case it synthesizes 0x0001 data).
1241          *
1242          * Wait for the device to return a non-CRS completion.  Read the
1243          * Command register instead of Vendor ID so we don't have to
1244          * contend with the CRS SV value.
1245          */
1246         pci_read_config_dword(dev, PCI_COMMAND, &id);
1247         while (id == ~0) {
1248                 if (delay > timeout) {
1249                         pci_warn(dev, "not ready %dms after %s; giving up\n",
1250                                  delay - 1, reset_type);
1251                         return -ENOTTY;
1252                 }
1253
1254                 if (delay > 1000)
1255                         pci_info(dev, "not ready %dms after %s; waiting\n",
1256                                  delay - 1, reset_type);
1257
1258                 msleep(delay);
1259                 delay *= 2;
1260                 pci_read_config_dword(dev, PCI_COMMAND, &id);
1261         }
1262
1263         if (delay > 1000)
1264                 pci_info(dev, "ready %dms after %s\n", delay - 1,
1265                          reset_type);
1266
1267         return 0;
1268 }
1269
1270 /**
1271  * pci_power_up - Put the given device into D0
1272  * @dev: PCI device to power up
1273  */
1274 int pci_power_up(struct pci_dev *dev)
1275 {
1276         pci_platform_power_transition(dev, PCI_D0);
1277
1278         /*
1279          * Mandatory power management transition delays are handled in
1280          * pci_pm_resume_noirq() and pci_pm_runtime_resume() of the
1281          * corresponding bridge.
1282          */
1283         if (dev->runtime_d3cold) {
1284                 /*
1285                  * When powering on a bridge from D3cold, the whole hierarchy
1286                  * may be powered on into D0uninitialized state, resume them to
1287                  * give them a chance to suspend again
1288                  */
1289                 pci_resume_bus(dev->subordinate);
1290         }
1291
1292         return pci_raw_set_power_state(dev, PCI_D0);
1293 }
1294
1295 /**
1296  * __pci_dev_set_current_state - Set current state of a PCI device
1297  * @dev: Device to handle
1298  * @data: pointer to state to be set
1299  */
1300 static int __pci_dev_set_current_state(struct pci_dev *dev, void *data)
1301 {
1302         pci_power_t state = *(pci_power_t *)data;
1303
1304         dev->current_state = state;
1305         return 0;
1306 }
1307
1308 /**
1309  * pci_bus_set_current_state - Walk given bus and set current state of devices
1310  * @bus: Top bus of the subtree to walk.
1311  * @state: state to be set
1312  */
1313 void pci_bus_set_current_state(struct pci_bus *bus, pci_power_t state)
1314 {
1315         if (bus)
1316                 pci_walk_bus(bus, __pci_dev_set_current_state, &state);
1317 }
1318
1319 /**
1320  * pci_set_power_state - Set the power state of a PCI device
1321  * @dev: PCI device to handle.
1322  * @state: PCI power state (D0, D1, D2, D3hot) to put the device into.
1323  *
1324  * Transition a device to a new power state, using the platform firmware and/or
1325  * the device's PCI PM registers.
1326  *
1327  * RETURN VALUE:
1328  * -EINVAL if the requested state is invalid.
1329  * -EIO if device does not support PCI PM or its PM capabilities register has a
1330  * wrong version, or device doesn't support the requested state.
1331  * 0 if the transition is to D1 or D2 but D1 and D2 are not supported.
1332  * 0 if device already is in the requested state.
1333  * 0 if the transition is to D3 but D3 is not supported.
1334  * 0 if device's power state has been successfully changed.
1335  */
1336 int pci_set_power_state(struct pci_dev *dev, pci_power_t state)
1337 {
1338         int error;
1339
1340         /* Bound the state we're entering */
1341         if (state > PCI_D3cold)
1342                 state = PCI_D3cold;
1343         else if (state < PCI_D0)
1344                 state = PCI_D0;
1345         else if ((state == PCI_D1 || state == PCI_D2) && pci_no_d1d2(dev))
1346
1347                 /*
1348                  * If the device or the parent bridge do not support PCI
1349                  * PM, ignore the request if we're doing anything other
1350                  * than putting it into D0 (which would only happen on
1351                  * boot).
1352                  */
1353                 return 0;
1354
1355         /* Check if we're already there */
1356         if (dev->current_state == state)
1357                 return 0;
1358
1359         if (state == PCI_D0)
1360                 return pci_power_up(dev);
1361
1362         /*
1363          * This device is quirked not to be put into D3, so don't put it in
1364          * D3
1365          */
1366         if (state >= PCI_D3hot && (dev->dev_flags & PCI_DEV_FLAGS_NO_D3))
1367                 return 0;
1368
1369         /*
1370          * To put device in D3cold, we put device into D3hot in native
1371          * way, then put device into D3cold with platform ops
1372          */
1373         error = pci_raw_set_power_state(dev, state > PCI_D3hot ?
1374                                         PCI_D3hot : state);
1375
1376         if (pci_platform_power_transition(dev, state))
1377                 return error;
1378
1379         /* Powering off a bridge may power off the whole hierarchy */
1380         if (state == PCI_D3cold)
1381                 pci_bus_set_current_state(dev->subordinate, PCI_D3cold);
1382
1383         return 0;
1384 }
1385 EXPORT_SYMBOL(pci_set_power_state);
1386
1387 /**
1388  * pci_choose_state - Choose the power state of a PCI device
1389  * @dev: PCI device to be suspended
1390  * @state: target sleep state for the whole system. This is the value
1391  *         that is passed to suspend() function.
1392  *
1393  * Returns PCI power state suitable for given device and given system
1394  * message.
1395  */
1396 pci_power_t pci_choose_state(struct pci_dev *dev, pm_message_t state)
1397 {
1398         pci_power_t ret;
1399
1400         if (!dev->pm_cap)
1401                 return PCI_D0;
1402
1403         ret = platform_pci_choose_state(dev);
1404         if (ret != PCI_POWER_ERROR)
1405                 return ret;
1406
1407         switch (state.event) {
1408         case PM_EVENT_ON:
1409                 return PCI_D0;
1410         case PM_EVENT_FREEZE:
1411         case PM_EVENT_PRETHAW:
1412                 /* REVISIT both freeze and pre-thaw "should" use D0 */
1413         case PM_EVENT_SUSPEND:
1414         case PM_EVENT_HIBERNATE:
1415                 return PCI_D3hot;
1416         default:
1417                 pci_info(dev, "unrecognized suspend event %d\n",
1418                          state.event);
1419                 BUG();
1420         }
1421         return PCI_D0;
1422 }
1423 EXPORT_SYMBOL(pci_choose_state);
1424
1425 #define PCI_EXP_SAVE_REGS       7
1426
1427 static struct pci_cap_saved_state *_pci_find_saved_cap(struct pci_dev *pci_dev,
1428                                                        u16 cap, bool extended)
1429 {
1430         struct pci_cap_saved_state *tmp;
1431
1432         hlist_for_each_entry(tmp, &pci_dev->saved_cap_space, next) {
1433                 if (tmp->cap.cap_extended == extended && tmp->cap.cap_nr == cap)
1434                         return tmp;
1435         }
1436         return NULL;
1437 }
1438
1439 struct pci_cap_saved_state *pci_find_saved_cap(struct pci_dev *dev, char cap)
1440 {
1441         return _pci_find_saved_cap(dev, cap, false);
1442 }
1443
1444 struct pci_cap_saved_state *pci_find_saved_ext_cap(struct pci_dev *dev, u16 cap)
1445 {
1446         return _pci_find_saved_cap(dev, cap, true);
1447 }
1448
1449 static int pci_save_pcie_state(struct pci_dev *dev)
1450 {
1451         int i = 0;
1452         struct pci_cap_saved_state *save_state;
1453         u16 *cap;
1454
1455         if (!pci_is_pcie(dev))
1456                 return 0;
1457
1458         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
1459         if (!save_state) {
1460                 pci_err(dev, "buffer not found in %s\n", __func__);
1461                 return -ENOMEM;
1462         }
1463
1464         cap = (u16 *)&save_state->cap.data[0];
1465         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &cap[i++]);
1466         pcie_capability_read_word(dev, PCI_EXP_LNKCTL, &cap[i++]);
1467         pcie_capability_read_word(dev, PCI_EXP_SLTCTL, &cap[i++]);
1468         pcie_capability_read_word(dev, PCI_EXP_RTCTL,  &cap[i++]);
1469         pcie_capability_read_word(dev, PCI_EXP_DEVCTL2, &cap[i++]);
1470         pcie_capability_read_word(dev, PCI_EXP_LNKCTL2, &cap[i++]);
1471         pcie_capability_read_word(dev, PCI_EXP_SLTCTL2, &cap[i++]);
1472
1473         return 0;
1474 }
1475
1476 static void pci_restore_pcie_state(struct pci_dev *dev)
1477 {
1478         int i = 0;
1479         struct pci_cap_saved_state *save_state;
1480         u16 *cap;
1481
1482         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
1483         if (!save_state)
1484                 return;
1485
1486         cap = (u16 *)&save_state->cap.data[0];
1487         pcie_capability_write_word(dev, PCI_EXP_DEVCTL, cap[i++]);
1488         pcie_capability_write_word(dev, PCI_EXP_LNKCTL, cap[i++]);
1489         pcie_capability_write_word(dev, PCI_EXP_SLTCTL, cap[i++]);
1490         pcie_capability_write_word(dev, PCI_EXP_RTCTL, cap[i++]);
1491         pcie_capability_write_word(dev, PCI_EXP_DEVCTL2, cap[i++]);
1492         pcie_capability_write_word(dev, PCI_EXP_LNKCTL2, cap[i++]);
1493         pcie_capability_write_word(dev, PCI_EXP_SLTCTL2, cap[i++]);
1494 }
1495
1496 static int pci_save_pcix_state(struct pci_dev *dev)
1497 {
1498         int pos;
1499         struct pci_cap_saved_state *save_state;
1500
1501         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
1502         if (!pos)
1503                 return 0;
1504
1505         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
1506         if (!save_state) {
1507                 pci_err(dev, "buffer not found in %s\n", __func__);
1508                 return -ENOMEM;
1509         }
1510
1511         pci_read_config_word(dev, pos + PCI_X_CMD,
1512                              (u16 *)save_state->cap.data);
1513
1514         return 0;
1515 }
1516
1517 static void pci_restore_pcix_state(struct pci_dev *dev)
1518 {
1519         int i = 0, pos;
1520         struct pci_cap_saved_state *save_state;
1521         u16 *cap;
1522
1523         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
1524         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
1525         if (!save_state || !pos)
1526                 return;
1527         cap = (u16 *)&save_state->cap.data[0];
1528
1529         pci_write_config_word(dev, pos + PCI_X_CMD, cap[i++]);
1530 }
1531
1532 static void pci_save_ltr_state(struct pci_dev *dev)
1533 {
1534         int ltr;
1535         struct pci_cap_saved_state *save_state;
1536         u16 *cap;
1537
1538         if (!pci_is_pcie(dev))
1539                 return;
1540
1541         ltr = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_LTR);
1542         if (!ltr)
1543                 return;
1544
1545         save_state = pci_find_saved_ext_cap(dev, PCI_EXT_CAP_ID_LTR);
1546         if (!save_state) {
1547                 pci_err(dev, "no suspend buffer for LTR; ASPM issues possible after resume\n");
1548                 return;
1549         }
1550
1551         cap = (u16 *)&save_state->cap.data[0];
1552         pci_read_config_word(dev, ltr + PCI_LTR_MAX_SNOOP_LAT, cap++);
1553         pci_read_config_word(dev, ltr + PCI_LTR_MAX_NOSNOOP_LAT, cap++);
1554 }
1555
1556 static void pci_restore_ltr_state(struct pci_dev *dev)
1557 {
1558         struct pci_cap_saved_state *save_state;
1559         int ltr;
1560         u16 *cap;
1561
1562         save_state = pci_find_saved_ext_cap(dev, PCI_EXT_CAP_ID_LTR);
1563         ltr = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_LTR);
1564         if (!save_state || !ltr)
1565                 return;
1566
1567         cap = (u16 *)&save_state->cap.data[0];
1568         pci_write_config_word(dev, ltr + PCI_LTR_MAX_SNOOP_LAT, *cap++);
1569         pci_write_config_word(dev, ltr + PCI_LTR_MAX_NOSNOOP_LAT, *cap++);
1570 }
1571
1572 /**
1573  * pci_save_state - save the PCI configuration space of a device before
1574  *                  suspending
1575  * @dev: PCI device that we're dealing with
1576  */
1577 int pci_save_state(struct pci_dev *dev)
1578 {
1579         int i;
1580         /* XXX: 100% dword access ok here? */
1581         for (i = 0; i < 16; i++) {
1582                 pci_read_config_dword(dev, i * 4, &dev->saved_config_space[i]);
1583                 pci_dbg(dev, "saving config space at offset %#x (reading %#x)\n",
1584                         i * 4, dev->saved_config_space[i]);
1585         }
1586         dev->state_saved = true;
1587
1588         i = pci_save_pcie_state(dev);
1589         if (i != 0)
1590                 return i;
1591
1592         i = pci_save_pcix_state(dev);
1593         if (i != 0)
1594                 return i;
1595
1596         pci_save_ltr_state(dev);
1597         pci_save_dpc_state(dev);
1598         pci_save_aer_state(dev);
1599         pci_save_ptm_state(dev);
1600         return pci_save_vc_state(dev);
1601 }
1602 EXPORT_SYMBOL(pci_save_state);
1603
1604 static void pci_restore_config_dword(struct pci_dev *pdev, int offset,
1605                                      u32 saved_val, int retry, bool force)
1606 {
1607         u32 val;
1608
1609         pci_read_config_dword(pdev, offset, &val);
1610         if (!force && val == saved_val)
1611                 return;
1612
1613         for (;;) {
1614                 pci_dbg(pdev, "restoring config space at offset %#x (was %#x, writing %#x)\n",
1615                         offset, val, saved_val);
1616                 pci_write_config_dword(pdev, offset, saved_val);
1617                 if (retry-- <= 0)
1618                         return;
1619
1620                 pci_read_config_dword(pdev, offset, &val);
1621                 if (val == saved_val)
1622                         return;
1623
1624                 mdelay(1);
1625         }
1626 }
1627
1628 static void pci_restore_config_space_range(struct pci_dev *pdev,
1629                                            int start, int end, int retry,
1630                                            bool force)
1631 {
1632         int index;
1633
1634         for (index = end; index >= start; index--)
1635                 pci_restore_config_dword(pdev, 4 * index,
1636                                          pdev->saved_config_space[index],
1637                                          retry, force);
1638 }
1639
1640 static void pci_restore_config_space(struct pci_dev *pdev)
1641 {
1642         if (pdev->hdr_type == PCI_HEADER_TYPE_NORMAL) {
1643                 pci_restore_config_space_range(pdev, 10, 15, 0, false);
1644                 /* Restore BARs before the command register. */
1645                 pci_restore_config_space_range(pdev, 4, 9, 10, false);
1646                 pci_restore_config_space_range(pdev, 0, 3, 0, false);
1647         } else if (pdev->hdr_type == PCI_HEADER_TYPE_BRIDGE) {
1648                 pci_restore_config_space_range(pdev, 12, 15, 0, false);
1649
1650                 /*
1651                  * Force rewriting of prefetch registers to avoid S3 resume
1652                  * issues on Intel PCI bridges that occur when these
1653                  * registers are not explicitly written.
1654                  */
1655                 pci_restore_config_space_range(pdev, 9, 11, 0, true);
1656                 pci_restore_config_space_range(pdev, 0, 8, 0, false);
1657         } else {
1658                 pci_restore_config_space_range(pdev, 0, 15, 0, false);
1659         }
1660 }
1661
1662 static void pci_restore_rebar_state(struct pci_dev *pdev)
1663 {
1664         unsigned int pos, nbars, i;
1665         u32 ctrl;
1666
1667         pos = pci_find_ext_capability(pdev, PCI_EXT_CAP_ID_REBAR);
1668         if (!pos)
1669                 return;
1670
1671         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
1672         nbars = (ctrl & PCI_REBAR_CTRL_NBAR_MASK) >>
1673                     PCI_REBAR_CTRL_NBAR_SHIFT;
1674
1675         for (i = 0; i < nbars; i++, pos += 8) {
1676                 struct resource *res;
1677                 int bar_idx, size;
1678
1679                 pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
1680                 bar_idx = ctrl & PCI_REBAR_CTRL_BAR_IDX;
1681                 res = pdev->resource + bar_idx;
1682                 size = pci_rebar_bytes_to_size(resource_size(res));
1683                 ctrl &= ~PCI_REBAR_CTRL_BAR_SIZE;
1684                 ctrl |= size << PCI_REBAR_CTRL_BAR_SHIFT;
1685                 pci_write_config_dword(pdev, pos + PCI_REBAR_CTRL, ctrl);
1686         }
1687 }
1688
1689 /**
1690  * pci_restore_state - Restore the saved state of a PCI device
1691  * @dev: PCI device that we're dealing with
1692  */
1693 void pci_restore_state(struct pci_dev *dev)
1694 {
1695         if (!dev->state_saved)
1696                 return;
1697
1698         /*
1699          * Restore max latencies (in the LTR capability) before enabling
1700          * LTR itself (in the PCIe capability).
1701          */
1702         pci_restore_ltr_state(dev);
1703
1704         pci_restore_pcie_state(dev);
1705         pci_restore_pasid_state(dev);
1706         pci_restore_pri_state(dev);
1707         pci_restore_ats_state(dev);
1708         pci_restore_vc_state(dev);
1709         pci_restore_rebar_state(dev);
1710         pci_restore_dpc_state(dev);
1711         pci_restore_ptm_state(dev);
1712
1713         pci_aer_clear_status(dev);
1714         pci_restore_aer_state(dev);
1715
1716         pci_restore_config_space(dev);
1717
1718         pci_restore_pcix_state(dev);
1719         pci_restore_msi_state(dev);
1720
1721         /* Restore ACS and IOV configuration state */
1722         pci_enable_acs(dev);
1723         pci_restore_iov_state(dev);
1724
1725         dev->state_saved = false;
1726 }
1727 EXPORT_SYMBOL(pci_restore_state);
1728
1729 struct pci_saved_state {
1730         u32 config_space[16];
1731         struct pci_cap_saved_data cap[];
1732 };
1733
1734 /**
1735  * pci_store_saved_state - Allocate and return an opaque struct containing
1736  *                         the device saved state.
1737  * @dev: PCI device that we're dealing with
1738  *
1739  * Return NULL if no state or error.
1740  */
1741 struct pci_saved_state *pci_store_saved_state(struct pci_dev *dev)
1742 {
1743         struct pci_saved_state *state;
1744         struct pci_cap_saved_state *tmp;
1745         struct pci_cap_saved_data *cap;
1746         size_t size;
1747
1748         if (!dev->state_saved)
1749                 return NULL;
1750
1751         size = sizeof(*state) + sizeof(struct pci_cap_saved_data);
1752
1753         hlist_for_each_entry(tmp, &dev->saved_cap_space, next)
1754                 size += sizeof(struct pci_cap_saved_data) + tmp->cap.size;
1755
1756         state = kzalloc(size, GFP_KERNEL);
1757         if (!state)
1758                 return NULL;
1759
1760         memcpy(state->config_space, dev->saved_config_space,
1761                sizeof(state->config_space));
1762
1763         cap = state->cap;
1764         hlist_for_each_entry(tmp, &dev->saved_cap_space, next) {
1765                 size_t len = sizeof(struct pci_cap_saved_data) + tmp->cap.size;
1766                 memcpy(cap, &tmp->cap, len);
1767                 cap = (struct pci_cap_saved_data *)((u8 *)cap + len);
1768         }
1769         /* Empty cap_save terminates list */
1770
1771         return state;
1772 }
1773 EXPORT_SYMBOL_GPL(pci_store_saved_state);
1774
1775 /**
1776  * pci_load_saved_state - Reload the provided save state into struct pci_dev.
1777  * @dev: PCI device that we're dealing with
1778  * @state: Saved state returned from pci_store_saved_state()
1779  */
1780 int pci_load_saved_state(struct pci_dev *dev,
1781                          struct pci_saved_state *state)
1782 {
1783         struct pci_cap_saved_data *cap;
1784
1785         dev->state_saved = false;
1786
1787         if (!state)
1788                 return 0;
1789
1790         memcpy(dev->saved_config_space, state->config_space,
1791                sizeof(state->config_space));
1792
1793         cap = state->cap;
1794         while (cap->size) {
1795                 struct pci_cap_saved_state *tmp;
1796
1797                 tmp = _pci_find_saved_cap(dev, cap->cap_nr, cap->cap_extended);
1798                 if (!tmp || tmp->cap.size != cap->size)
1799                         return -EINVAL;
1800
1801                 memcpy(tmp->cap.data, cap->data, tmp->cap.size);
1802                 cap = (struct pci_cap_saved_data *)((u8 *)cap +
1803                        sizeof(struct pci_cap_saved_data) + cap->size);
1804         }
1805
1806         dev->state_saved = true;
1807         return 0;
1808 }
1809 EXPORT_SYMBOL_GPL(pci_load_saved_state);
1810
1811 /**
1812  * pci_load_and_free_saved_state - Reload the save state pointed to by state,
1813  *                                 and free the memory allocated for it.
1814  * @dev: PCI device that we're dealing with
1815  * @state: Pointer to saved state returned from pci_store_saved_state()
1816  */
1817 int pci_load_and_free_saved_state(struct pci_dev *dev,
1818                                   struct pci_saved_state **state)
1819 {
1820         int ret = pci_load_saved_state(dev, *state);
1821         kfree(*state);
1822         *state = NULL;
1823         return ret;
1824 }
1825 EXPORT_SYMBOL_GPL(pci_load_and_free_saved_state);
1826
1827 int __weak pcibios_enable_device(struct pci_dev *dev, int bars)
1828 {
1829         return pci_enable_resources(dev, bars);
1830 }
1831
1832 static int do_pci_enable_device(struct pci_dev *dev, int bars)
1833 {
1834         int err;
1835         struct pci_dev *bridge;
1836         u16 cmd;
1837         u8 pin;
1838
1839         err = pci_set_power_state(dev, PCI_D0);
1840         if (err < 0 && err != -EIO)
1841                 return err;
1842
1843         bridge = pci_upstream_bridge(dev);
1844         if (bridge)
1845                 pcie_aspm_powersave_config_link(bridge);
1846
1847         err = pcibios_enable_device(dev, bars);
1848         if (err < 0)
1849                 return err;
1850         pci_fixup_device(pci_fixup_enable, dev);
1851
1852         if (dev->msi_enabled || dev->msix_enabled)
1853                 return 0;
1854
1855         pci_read_config_byte(dev, PCI_INTERRUPT_PIN, &pin);
1856         if (pin) {
1857                 pci_read_config_word(dev, PCI_COMMAND, &cmd);
1858                 if (cmd & PCI_COMMAND_INTX_DISABLE)
1859                         pci_write_config_word(dev, PCI_COMMAND,
1860                                               cmd & ~PCI_COMMAND_INTX_DISABLE);
1861         }
1862
1863         return 0;
1864 }
1865
1866 /**
1867  * pci_reenable_device - Resume abandoned device
1868  * @dev: PCI device to be resumed
1869  *
1870  * NOTE: This function is a backend of pci_default_resume() and is not supposed
1871  * to be called by normal code, write proper resume handler and use it instead.
1872  */
1873 int pci_reenable_device(struct pci_dev *dev)
1874 {
1875         if (pci_is_enabled(dev))
1876                 return do_pci_enable_device(dev, (1 << PCI_NUM_RESOURCES) - 1);
1877         return 0;
1878 }
1879 EXPORT_SYMBOL(pci_reenable_device);
1880
1881 static void pci_enable_bridge(struct pci_dev *dev)
1882 {
1883         struct pci_dev *bridge;
1884         int retval;
1885
1886         bridge = pci_upstream_bridge(dev);
1887         if (bridge)
1888                 pci_enable_bridge(bridge);
1889
1890         if (pci_is_enabled(dev)) {
1891                 if (!dev->is_busmaster)
1892                         pci_set_master(dev);
1893                 return;
1894         }
1895
1896         retval = pci_enable_device(dev);
1897         if (retval)
1898                 pci_err(dev, "Error enabling bridge (%d), continuing\n",
1899                         retval);
1900         pci_set_master(dev);
1901 }
1902
1903 static int pci_enable_device_flags(struct pci_dev *dev, unsigned long flags)
1904 {
1905         struct pci_dev *bridge;
1906         int err;
1907         int i, bars = 0;
1908
1909         /*
1910          * Power state could be unknown at this point, either due to a fresh
1911          * boot or a device removal call.  So get the current power state
1912          * so that things like MSI message writing will behave as expected
1913          * (e.g. if the device really is in D0 at enable time).
1914          */
1915         if (dev->pm_cap) {
1916                 u16 pmcsr;
1917                 pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1918                 dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
1919         }
1920
1921         if (atomic_inc_return(&dev->enable_cnt) > 1)
1922                 return 0;               /* already enabled */
1923
1924         bridge = pci_upstream_bridge(dev);
1925         if (bridge)
1926                 pci_enable_bridge(bridge);
1927
1928         /* only skip sriov related */
1929         for (i = 0; i <= PCI_ROM_RESOURCE; i++)
1930                 if (dev->resource[i].flags & flags)
1931                         bars |= (1 << i);
1932         for (i = PCI_BRIDGE_RESOURCES; i < DEVICE_COUNT_RESOURCE; i++)
1933                 if (dev->resource[i].flags & flags)
1934                         bars |= (1 << i);
1935
1936         err = do_pci_enable_device(dev, bars);
1937         if (err < 0)
1938                 atomic_dec(&dev->enable_cnt);
1939         return err;
1940 }
1941
1942 /**
1943  * pci_enable_device_io - Initialize a device for use with IO space
1944  * @dev: PCI device to be initialized
1945  *
1946  * Initialize device before it's used by a driver. Ask low-level code
1947  * to enable I/O resources. Wake up the device if it was suspended.
1948  * Beware, this function can fail.
1949  */
1950 int pci_enable_device_io(struct pci_dev *dev)
1951 {
1952         return pci_enable_device_flags(dev, IORESOURCE_IO);
1953 }
1954 EXPORT_SYMBOL(pci_enable_device_io);
1955
1956 /**
1957  * pci_enable_device_mem - Initialize a device for use with Memory space
1958  * @dev: PCI device to be initialized
1959  *
1960  * Initialize device before it's used by a driver. Ask low-level code
1961  * to enable Memory resources. Wake up the device if it was suspended.
1962  * Beware, this function can fail.
1963  */
1964 int pci_enable_device_mem(struct pci_dev *dev)
1965 {
1966         return pci_enable_device_flags(dev, IORESOURCE_MEM);
1967 }
1968 EXPORT_SYMBOL(pci_enable_device_mem);
1969
1970 /**
1971  * pci_enable_device - Initialize device before it's used by a driver.
1972  * @dev: PCI device to be initialized
1973  *
1974  * Initialize device before it's used by a driver. Ask low-level code
1975  * to enable I/O and memory. Wake up the device if it was suspended.
1976  * Beware, this function can fail.
1977  *
1978  * Note we don't actually enable the device many times if we call
1979  * this function repeatedly (we just increment the count).
1980  */
1981 int pci_enable_device(struct pci_dev *dev)
1982 {
1983         return pci_enable_device_flags(dev, IORESOURCE_MEM | IORESOURCE_IO);
1984 }
1985 EXPORT_SYMBOL(pci_enable_device);
1986
1987 /*
1988  * Managed PCI resources.  This manages device on/off, INTx/MSI/MSI-X
1989  * on/off and BAR regions.  pci_dev itself records MSI/MSI-X status, so
1990  * there's no need to track it separately.  pci_devres is initialized
1991  * when a device is enabled using managed PCI device enable interface.
1992  */
1993 struct pci_devres {
1994         unsigned int enabled:1;
1995         unsigned int pinned:1;
1996         unsigned int orig_intx:1;
1997         unsigned int restore_intx:1;
1998         unsigned int mwi:1;
1999         u32 region_mask;
2000 };
2001
2002 static void pcim_release(struct device *gendev, void *res)
2003 {
2004         struct pci_dev *dev = to_pci_dev(gendev);
2005         struct pci_devres *this = res;
2006         int i;
2007
2008         if (dev->msi_enabled)
2009                 pci_disable_msi(dev);
2010         if (dev->msix_enabled)
2011                 pci_disable_msix(dev);
2012
2013         for (i = 0; i < DEVICE_COUNT_RESOURCE; i++)
2014                 if (this->region_mask & (1 << i))
2015                         pci_release_region(dev, i);
2016
2017         if (this->mwi)
2018                 pci_clear_mwi(dev);
2019
2020         if (this->restore_intx)
2021                 pci_intx(dev, this->orig_intx);
2022
2023         if (this->enabled && !this->pinned)
2024                 pci_disable_device(dev);
2025 }
2026
2027 static struct pci_devres *get_pci_dr(struct pci_dev *pdev)
2028 {
2029         struct pci_devres *dr, *new_dr;
2030
2031         dr = devres_find(&pdev->dev, pcim_release, NULL, NULL);
2032         if (dr)
2033                 return dr;
2034
2035         new_dr = devres_alloc(pcim_release, sizeof(*new_dr), GFP_KERNEL);
2036         if (!new_dr)
2037                 return NULL;
2038         return devres_get(&pdev->dev, new_dr, NULL, NULL);
2039 }
2040
2041 static struct pci_devres *find_pci_dr(struct pci_dev *pdev)
2042 {
2043         if (pci_is_managed(pdev))
2044                 return devres_find(&pdev->dev, pcim_release, NULL, NULL);
2045         return NULL;
2046 }
2047
2048 /**
2049  * pcim_enable_device - Managed pci_enable_device()
2050  * @pdev: PCI device to be initialized
2051  *
2052  * Managed pci_enable_device().
2053  */
2054 int pcim_enable_device(struct pci_dev *pdev)
2055 {
2056         struct pci_devres *dr;
2057         int rc;
2058
2059         dr = get_pci_dr(pdev);
2060         if (unlikely(!dr))
2061                 return -ENOMEM;
2062         if (dr->enabled)
2063                 return 0;
2064
2065         rc = pci_enable_device(pdev);
2066         if (!rc) {
2067                 pdev->is_managed = 1;
2068                 dr->enabled = 1;
2069         }
2070         return rc;
2071 }
2072 EXPORT_SYMBOL(pcim_enable_device);
2073
2074 /**
2075  * pcim_pin_device - Pin managed PCI device
2076  * @pdev: PCI device to pin
2077  *
2078  * Pin managed PCI device @pdev.  Pinned device won't be disabled on
2079  * driver detach.  @pdev must have been enabled with
2080  * pcim_enable_device().
2081  */
2082 void pcim_pin_device(struct pci_dev *pdev)
2083 {
2084         struct pci_devres *dr;
2085
2086         dr = find_pci_dr(pdev);
2087         WARN_ON(!dr || !dr->enabled);
2088         if (dr)
2089                 dr->pinned = 1;
2090 }
2091 EXPORT_SYMBOL(pcim_pin_device);
2092
2093 /*
2094  * pcibios_add_device - provide arch specific hooks when adding device dev
2095  * @dev: the PCI device being added
2096  *
2097  * Permits the platform to provide architecture specific functionality when
2098  * devices are added. This is the default implementation. Architecture
2099  * implementations can override this.
2100  */
2101 int __weak pcibios_add_device(struct pci_dev *dev)
2102 {
2103         return 0;
2104 }
2105
2106 /**
2107  * pcibios_release_device - provide arch specific hooks when releasing
2108  *                          device dev
2109  * @dev: the PCI device being released
2110  *
2111  * Permits the platform to provide architecture specific functionality when
2112  * devices are released. This is the default implementation. Architecture
2113  * implementations can override this.
2114  */
2115 void __weak pcibios_release_device(struct pci_dev *dev) {}
2116
2117 /**
2118  * pcibios_disable_device - disable arch specific PCI resources for device dev
2119  * @dev: the PCI device to disable
2120  *
2121  * Disables architecture specific PCI resources for the device. This
2122  * is the default implementation. Architecture implementations can
2123  * override this.
2124  */
2125 void __weak pcibios_disable_device(struct pci_dev *dev) {}
2126
2127 /**
2128  * pcibios_penalize_isa_irq - penalize an ISA IRQ
2129  * @irq: ISA IRQ to penalize
2130  * @active: IRQ active or not
2131  *
2132  * Permits the platform to provide architecture-specific functionality when
2133  * penalizing ISA IRQs. This is the default implementation. Architecture
2134  * implementations can override this.
2135  */
2136 void __weak pcibios_penalize_isa_irq(int irq, int active) {}
2137
2138 static void do_pci_disable_device(struct pci_dev *dev)
2139 {
2140         u16 pci_command;
2141
2142         pci_read_config_word(dev, PCI_COMMAND, &pci_command);
2143         if (pci_command & PCI_COMMAND_MASTER) {
2144                 pci_command &= ~PCI_COMMAND_MASTER;
2145                 pci_write_config_word(dev, PCI_COMMAND, pci_command);
2146         }
2147
2148         pcibios_disable_device(dev);
2149 }
2150
2151 /**
2152  * pci_disable_enabled_device - Disable device without updating enable_cnt
2153  * @dev: PCI device to disable
2154  *
2155  * NOTE: This function is a backend of PCI power management routines and is
2156  * not supposed to be called drivers.
2157  */
2158 void pci_disable_enabled_device(struct pci_dev *dev)
2159 {
2160         if (pci_is_enabled(dev))
2161                 do_pci_disable_device(dev);
2162 }
2163
2164 /**
2165  * pci_disable_device - Disable PCI device after use
2166  * @dev: PCI device to be disabled
2167  *
2168  * Signal to the system that the PCI device is not in use by the system
2169  * anymore.  This only involves disabling PCI bus-mastering, if active.
2170  *
2171  * Note we don't actually disable the device until all callers of
2172  * pci_enable_device() have called pci_disable_device().
2173  */
2174 void pci_disable_device(struct pci_dev *dev)
2175 {
2176         struct pci_devres *dr;
2177
2178         dr = find_pci_dr(dev);
2179         if (dr)
2180                 dr->enabled = 0;
2181
2182         dev_WARN_ONCE(&dev->dev, atomic_read(&dev->enable_cnt) <= 0,
2183                       "disabling already-disabled device");
2184
2185         if (atomic_dec_return(&dev->enable_cnt) != 0)
2186                 return;
2187
2188         do_pci_disable_device(dev);
2189
2190         dev->is_busmaster = 0;
2191 }
2192 EXPORT_SYMBOL(pci_disable_device);
2193
2194 /**
2195  * pcibios_set_pcie_reset_state - set reset state for device dev
2196  * @dev: the PCIe device reset
2197  * @state: Reset state to enter into
2198  *
2199  * Set the PCIe reset state for the device. This is the default
2200  * implementation. Architecture implementations can override this.
2201  */
2202 int __weak pcibios_set_pcie_reset_state(struct pci_dev *dev,
2203                                         enum pcie_reset_state state)
2204 {
2205         return -EINVAL;
2206 }
2207
2208 /**
2209  * pci_set_pcie_reset_state - set reset state for device dev
2210  * @dev: the PCIe device reset
2211  * @state: Reset state to enter into
2212  *
2213  * Sets the PCI reset state for the device.
2214  */
2215 int pci_set_pcie_reset_state(struct pci_dev *dev, enum pcie_reset_state state)
2216 {
2217         return pcibios_set_pcie_reset_state(dev, state);
2218 }
2219 EXPORT_SYMBOL_GPL(pci_set_pcie_reset_state);
2220
2221 void pcie_clear_device_status(struct pci_dev *dev)
2222 {
2223         u16 sta;
2224
2225         pcie_capability_read_word(dev, PCI_EXP_DEVSTA, &sta);
2226         pcie_capability_write_word(dev, PCI_EXP_DEVSTA, sta);
2227 }
2228
2229 /**
2230  * pcie_clear_root_pme_status - Clear root port PME interrupt status.
2231  * @dev: PCIe root port or event collector.
2232  */
2233 void pcie_clear_root_pme_status(struct pci_dev *dev)
2234 {
2235         pcie_capability_set_dword(dev, PCI_EXP_RTSTA, PCI_EXP_RTSTA_PME);
2236 }
2237
2238 /**
2239  * pci_check_pme_status - Check if given device has generated PME.
2240  * @dev: Device to check.
2241  *
2242  * Check the PME status of the device and if set, clear it and clear PME enable
2243  * (if set).  Return 'true' if PME status and PME enable were both set or
2244  * 'false' otherwise.
2245  */
2246 bool pci_check_pme_status(struct pci_dev *dev)
2247 {
2248         int pmcsr_pos;
2249         u16 pmcsr;
2250         bool ret = false;
2251
2252         if (!dev->pm_cap)
2253                 return false;
2254
2255         pmcsr_pos = dev->pm_cap + PCI_PM_CTRL;
2256         pci_read_config_word(dev, pmcsr_pos, &pmcsr);
2257         if (!(pmcsr & PCI_PM_CTRL_PME_STATUS))
2258                 return false;
2259
2260         /* Clear PME status. */
2261         pmcsr |= PCI_PM_CTRL_PME_STATUS;
2262         if (pmcsr & PCI_PM_CTRL_PME_ENABLE) {
2263                 /* Disable PME to avoid interrupt flood. */
2264                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
2265                 ret = true;
2266         }
2267
2268         pci_write_config_word(dev, pmcsr_pos, pmcsr);
2269
2270         return ret;
2271 }
2272
2273 /**
2274  * pci_pme_wakeup - Wake up a PCI device if its PME Status bit is set.
2275  * @dev: Device to handle.
2276  * @pme_poll_reset: Whether or not to reset the device's pme_poll flag.
2277  *
2278  * Check if @dev has generated PME and queue a resume request for it in that
2279  * case.
2280  */
2281 static int pci_pme_wakeup(struct pci_dev *dev, void *pme_poll_reset)
2282 {
2283         if (pme_poll_reset && dev->pme_poll)
2284                 dev->pme_poll = false;
2285
2286         if (pci_check_pme_status(dev)) {
2287                 pci_wakeup_event(dev);
2288                 pm_request_resume(&dev->dev);
2289         }
2290         return 0;
2291 }
2292
2293 /**
2294  * pci_pme_wakeup_bus - Walk given bus and wake up devices on it, if necessary.
2295  * @bus: Top bus of the subtree to walk.
2296  */
2297 void pci_pme_wakeup_bus(struct pci_bus *bus)
2298 {
2299         if (bus)
2300                 pci_walk_bus(bus, pci_pme_wakeup, (void *)true);
2301 }
2302
2303
2304 /**
2305  * pci_pme_capable - check the capability of PCI device to generate PME#
2306  * @dev: PCI device to handle.
2307  * @state: PCI state from which device will issue PME#.
2308  */
2309 bool pci_pme_capable(struct pci_dev *dev, pci_power_t state)
2310 {
2311         if (!dev->pm_cap)
2312                 return false;
2313
2314         return !!(dev->pme_support & (1 << state));
2315 }
2316 EXPORT_SYMBOL(pci_pme_capable);
2317
2318 static void pci_pme_list_scan(struct work_struct *work)
2319 {
2320         struct pci_pme_device *pme_dev, *n;
2321
2322         mutex_lock(&pci_pme_list_mutex);
2323         list_for_each_entry_safe(pme_dev, n, &pci_pme_list, list) {
2324                 if (pme_dev->dev->pme_poll) {
2325                         struct pci_dev *bridge;
2326
2327                         bridge = pme_dev->dev->bus->self;
2328                         /*
2329                          * If bridge is in low power state, the
2330                          * configuration space of subordinate devices
2331                          * may be not accessible
2332                          */
2333                         if (bridge && bridge->current_state != PCI_D0)
2334                                 continue;
2335                         /*
2336                          * If the device is in D3cold it should not be
2337                          * polled either.
2338                          */
2339                         if (pme_dev->dev->current_state == PCI_D3cold)
2340                                 continue;
2341
2342                         pci_pme_wakeup(pme_dev->dev, NULL);
2343                 } else {
2344                         list_del(&pme_dev->list);
2345                         kfree(pme_dev);
2346                 }
2347         }
2348         if (!list_empty(&pci_pme_list))
2349                 queue_delayed_work(system_freezable_wq, &pci_pme_work,
2350                                    msecs_to_jiffies(PME_TIMEOUT));
2351         mutex_unlock(&pci_pme_list_mutex);
2352 }
2353
2354 static void __pci_pme_active(struct pci_dev *dev, bool enable)
2355 {
2356         u16 pmcsr;
2357
2358         if (!dev->pme_support)
2359                 return;
2360
2361         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
2362         /* Clear PME_Status by writing 1 to it and enable PME# */
2363         pmcsr |= PCI_PM_CTRL_PME_STATUS | PCI_PM_CTRL_PME_ENABLE;
2364         if (!enable)
2365                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
2366
2367         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
2368 }
2369
2370 /**
2371  * pci_pme_restore - Restore PME configuration after config space restore.
2372  * @dev: PCI device to update.
2373  */
2374 void pci_pme_restore(struct pci_dev *dev)
2375 {
2376         u16 pmcsr;
2377
2378         if (!dev->pme_support)
2379                 return;
2380
2381         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
2382         if (dev->wakeup_prepared) {
2383                 pmcsr |= PCI_PM_CTRL_PME_ENABLE;
2384                 pmcsr &= ~PCI_PM_CTRL_PME_STATUS;
2385         } else {
2386                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
2387                 pmcsr |= PCI_PM_CTRL_PME_STATUS;
2388         }
2389         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
2390 }
2391
2392 /**
2393  * pci_pme_active - enable or disable PCI device's PME# function
2394  * @dev: PCI device to handle.
2395  * @enable: 'true' to enable PME# generation; 'false' to disable it.
2396  *
2397  * The caller must verify that the device is capable of generating PME# before
2398  * calling this function with @enable equal to 'true'.
2399  */
2400 void pci_pme_active(struct pci_dev *dev, bool enable)
2401 {
2402         __pci_pme_active(dev, enable);
2403
2404         /*
2405          * PCI (as opposed to PCIe) PME requires that the device have
2406          * its PME# line hooked up correctly. Not all hardware vendors
2407          * do this, so the PME never gets delivered and the device
2408          * remains asleep. The easiest way around this is to
2409          * periodically walk the list of suspended devices and check
2410          * whether any have their PME flag set. The assumption is that
2411          * we'll wake up often enough anyway that this won't be a huge
2412          * hit, and the power savings from the devices will still be a
2413          * win.
2414          *
2415          * Although PCIe uses in-band PME message instead of PME# line
2416          * to report PME, PME does not work for some PCIe devices in
2417          * reality.  For example, there are devices that set their PME
2418          * status bits, but don't really bother to send a PME message;
2419          * there are PCI Express Root Ports that don't bother to
2420          * trigger interrupts when they receive PME messages from the
2421          * devices below.  So PME poll is used for PCIe devices too.
2422          */
2423
2424         if (dev->pme_poll) {
2425                 struct pci_pme_device *pme_dev;
2426                 if (enable) {
2427                         pme_dev = kmalloc(sizeof(struct pci_pme_device),
2428                                           GFP_KERNEL);
2429                         if (!pme_dev) {
2430                                 pci_warn(dev, "can't enable PME#\n");
2431                                 return;
2432                         }
2433                         pme_dev->dev = dev;
2434                         mutex_lock(&pci_pme_list_mutex);
2435                         list_add(&pme_dev->list, &pci_pme_list);
2436                         if (list_is_singular(&pci_pme_list))
2437                                 queue_delayed_work(system_freezable_wq,
2438                                                    &pci_pme_work,
2439                                                    msecs_to_jiffies(PME_TIMEOUT));
2440                         mutex_unlock(&pci_pme_list_mutex);
2441                 } else {
2442                         mutex_lock(&pci_pme_list_mutex);
2443                         list_for_each_entry(pme_dev, &pci_pme_list, list) {
2444                                 if (pme_dev->dev == dev) {
2445                                         list_del(&pme_dev->list);
2446                                         kfree(pme_dev);
2447                                         break;
2448                                 }
2449                         }
2450                         mutex_unlock(&pci_pme_list_mutex);
2451                 }
2452         }
2453
2454         pci_dbg(dev, "PME# %s\n", enable ? "enabled" : "disabled");
2455 }
2456 EXPORT_SYMBOL(pci_pme_active);
2457
2458 /**
2459  * __pci_enable_wake - enable PCI device as wakeup event source
2460  * @dev: PCI device affected
2461  * @state: PCI state from which device will issue wakeup events
2462  * @enable: True to enable event generation; false to disable
2463  *
2464  * This enables the device as a wakeup event source, or disables it.
2465  * When such events involves platform-specific hooks, those hooks are
2466  * called automatically by this routine.
2467  *
2468  * Devices with legacy power management (no standard PCI PM capabilities)
2469  * always require such platform hooks.
2470  *
2471  * RETURN VALUE:
2472  * 0 is returned on success
2473  * -EINVAL is returned if device is not supposed to wake up the system
2474  * Error code depending on the platform is returned if both the platform and
2475  * the native mechanism fail to enable the generation of wake-up events
2476  */
2477 static int __pci_enable_wake(struct pci_dev *dev, pci_power_t state, bool enable)
2478 {
2479         int ret = 0;
2480
2481         /*
2482          * Bridges that are not power-manageable directly only signal
2483          * wakeup on behalf of subordinate devices which is set up
2484          * elsewhere, so skip them. However, bridges that are
2485          * power-manageable may signal wakeup for themselves (for example,
2486          * on a hotplug event) and they need to be covered here.
2487          */
2488         if (!pci_power_manageable(dev))
2489                 return 0;
2490
2491         /* Don't do the same thing twice in a row for one device. */
2492         if (!!enable == !!dev->wakeup_prepared)
2493                 return 0;
2494
2495         /*
2496          * According to "PCI System Architecture" 4th ed. by Tom Shanley & Don
2497          * Anderson we should be doing PME# wake enable followed by ACPI wake
2498          * enable.  To disable wake-up we call the platform first, for symmetry.
2499          */
2500
2501         if (enable) {
2502                 int error;
2503
2504                 if (pci_pme_capable(dev, state))
2505                         pci_pme_active(dev, true);
2506                 else
2507                         ret = 1;
2508                 error = platform_pci_set_wakeup(dev, true);
2509                 if (ret)
2510                         ret = error;
2511                 if (!ret)
2512                         dev->wakeup_prepared = true;
2513         } else {
2514                 platform_pci_set_wakeup(dev, false);
2515                 pci_pme_active(dev, false);
2516                 dev->wakeup_prepared = false;
2517         }
2518
2519         return ret;
2520 }
2521
2522 /**
2523  * pci_enable_wake - change wakeup settings for a PCI device
2524  * @pci_dev: Target device
2525  * @state: PCI state from which device will issue wakeup events
2526  * @enable: Whether or not to enable event generation
2527  *
2528  * If @enable is set, check device_may_wakeup() for the device before calling
2529  * __pci_enable_wake() for it.
2530  */
2531 int pci_enable_wake(struct pci_dev *pci_dev, pci_power_t state, bool enable)
2532 {
2533         if (enable && !device_may_wakeup(&pci_dev->dev))
2534                 return -EINVAL;
2535
2536         return __pci_enable_wake(pci_dev, state, enable);
2537 }
2538 EXPORT_SYMBOL(pci_enable_wake);
2539
2540 /**
2541  * pci_wake_from_d3 - enable/disable device to wake up from D3_hot or D3_cold
2542  * @dev: PCI device to prepare
2543  * @enable: True to enable wake-up event generation; false to disable
2544  *
2545  * Many drivers want the device to wake up the system from D3_hot or D3_cold
2546  * and this function allows them to set that up cleanly - pci_enable_wake()
2547  * should not be called twice in a row to enable wake-up due to PCI PM vs ACPI
2548  * ordering constraints.
2549  *
2550  * This function only returns error code if the device is not allowed to wake
2551  * up the system from sleep or it is not capable of generating PME# from both
2552  * D3_hot and D3_cold and the platform is unable to enable wake-up power for it.
2553  */
2554 int pci_wake_from_d3(struct pci_dev *dev, bool enable)
2555 {
2556         return pci_pme_capable(dev, PCI_D3cold) ?
2557                         pci_enable_wake(dev, PCI_D3cold, enable) :
2558                         pci_enable_wake(dev, PCI_D3hot, enable);
2559 }
2560 EXPORT_SYMBOL(pci_wake_from_d3);
2561
2562 /**
2563  * pci_target_state - find an appropriate low power state for a given PCI dev
2564  * @dev: PCI device
2565  * @wakeup: Whether or not wakeup functionality will be enabled for the device.
2566  *
2567  * Use underlying platform code to find a supported low power state for @dev.
2568  * If the platform can't manage @dev, return the deepest state from which it
2569  * can generate wake events, based on any available PME info.
2570  */
2571 static pci_power_t pci_target_state(struct pci_dev *dev, bool wakeup)
2572 {
2573         pci_power_t target_state = PCI_D3hot;
2574
2575         if (platform_pci_power_manageable(dev)) {
2576                 /*
2577                  * Call the platform to find the target state for the device.
2578                  */
2579                 pci_power_t state = platform_pci_choose_state(dev);
2580
2581                 switch (state) {
2582                 case PCI_POWER_ERROR:
2583                 case PCI_UNKNOWN:
2584                         break;
2585                 case PCI_D1:
2586                 case PCI_D2:
2587                         if (pci_no_d1d2(dev))
2588                                 break;
2589                         fallthrough;
2590                 default:
2591                         target_state = state;
2592                 }
2593
2594                 return target_state;
2595         }
2596
2597         if (!dev->pm_cap)
2598                 target_state = PCI_D0;
2599
2600         /*
2601          * If the device is in D3cold even though it's not power-manageable by
2602          * the platform, it may have been powered down by non-standard means.
2603          * Best to let it slumber.
2604          */
2605         if (dev->current_state == PCI_D3cold)
2606                 target_state = PCI_D3cold;
2607
2608         if (wakeup) {
2609                 /*
2610                  * Find the deepest state from which the device can generate
2611                  * PME#.
2612                  */
2613                 if (dev->pme_support) {
2614                         while (target_state
2615                               && !(dev->pme_support & (1 << target_state)))
2616                                 target_state--;
2617                 }
2618         }
2619
2620         return target_state;
2621 }
2622
2623 /**
2624  * pci_prepare_to_sleep - prepare PCI device for system-wide transition
2625  *                        into a sleep state
2626  * @dev: Device to handle.
2627  *
2628  * Choose the power state appropriate for the device depending on whether
2629  * it can wake up the system and/or is power manageable by the platform
2630  * (PCI_D3hot is the default) and put the device into that state.
2631  */
2632 int pci_prepare_to_sleep(struct pci_dev *dev)
2633 {
2634         bool wakeup = device_may_wakeup(&dev->dev);
2635         pci_power_t target_state = pci_target_state(dev, wakeup);
2636         int error;
2637
2638         if (target_state == PCI_POWER_ERROR)
2639                 return -EIO;
2640
2641         /*
2642          * There are systems (for example, Intel mobile chips since Coffee
2643          * Lake) where the power drawn while suspended can be significantly
2644          * reduced by disabling PTM on PCIe root ports as this allows the
2645          * port to enter a lower-power PM state and the SoC to reach a
2646          * lower-power idle state as a whole.
2647          */
2648         if (pci_pcie_type(dev) == PCI_EXP_TYPE_ROOT_PORT)
2649                 pci_disable_ptm(dev);
2650
2651         pci_enable_wake(dev, target_state, wakeup);
2652
2653         error = pci_set_power_state(dev, target_state);
2654
2655         if (error) {
2656                 pci_enable_wake(dev, target_state, false);
2657                 pci_restore_ptm_state(dev);
2658         }
2659
2660         return error;
2661 }
2662 EXPORT_SYMBOL(pci_prepare_to_sleep);
2663
2664 /**
2665  * pci_back_from_sleep - turn PCI device on during system-wide transition
2666  *                       into working state
2667  * @dev: Device to handle.
2668  *
2669  * Disable device's system wake-up capability and put it into D0.
2670  */
2671 int pci_back_from_sleep(struct pci_dev *dev)
2672 {
2673         pci_enable_wake(dev, PCI_D0, false);
2674         return pci_set_power_state(dev, PCI_D0);
2675 }
2676 EXPORT_SYMBOL(pci_back_from_sleep);
2677
2678 /**
2679  * pci_finish_runtime_suspend - Carry out PCI-specific part of runtime suspend.
2680  * @dev: PCI device being suspended.
2681  *
2682  * Prepare @dev to generate wake-up events at run time and put it into a low
2683  * power state.
2684  */
2685 int pci_finish_runtime_suspend(struct pci_dev *dev)
2686 {
2687         pci_power_t target_state;
2688         int error;
2689
2690         target_state = pci_target_state(dev, device_can_wakeup(&dev->dev));
2691         if (target_state == PCI_POWER_ERROR)
2692                 return -EIO;
2693
2694         dev->runtime_d3cold = target_state == PCI_D3cold;
2695
2696         /*
2697          * There are systems (for example, Intel mobile chips since Coffee
2698          * Lake) where the power drawn while suspended can be significantly
2699          * reduced by disabling PTM on PCIe root ports as this allows the
2700          * port to enter a lower-power PM state and the SoC to reach a
2701          * lower-power idle state as a whole.
2702          */
2703         if (pci_pcie_type(dev) == PCI_EXP_TYPE_ROOT_PORT)
2704                 pci_disable_ptm(dev);
2705
2706         __pci_enable_wake(dev, target_state, pci_dev_run_wake(dev));
2707
2708         error = pci_set_power_state(dev, target_state);
2709
2710         if (error) {
2711                 pci_enable_wake(dev, target_state, false);
2712                 pci_restore_ptm_state(dev);
2713                 dev->runtime_d3cold = false;
2714         }
2715
2716         return error;
2717 }
2718
2719 /**
2720  * pci_dev_run_wake - Check if device can generate run-time wake-up events.
2721  * @dev: Device to check.
2722  *
2723  * Return true if the device itself is capable of generating wake-up events
2724  * (through the platform or using the native PCIe PME) or if the device supports
2725  * PME and one of its upstream bridges can generate wake-up events.
2726  */
2727 bool pci_dev_run_wake(struct pci_dev *dev)
2728 {
2729         struct pci_bus *bus = dev->bus;
2730
2731         if (!dev->pme_support)
2732                 return false;
2733
2734         /* PME-capable in principle, but not from the target power state */
2735         if (!pci_pme_capable(dev, pci_target_state(dev, true)))
2736                 return false;
2737
2738         if (device_can_wakeup(&dev->dev))
2739                 return true;
2740
2741         while (bus->parent) {
2742                 struct pci_dev *bridge = bus->self;
2743
2744                 if (device_can_wakeup(&bridge->dev))
2745                         return true;
2746
2747                 bus = bus->parent;
2748         }
2749
2750         /* We have reached the root bus. */
2751         if (bus->bridge)
2752                 return device_can_wakeup(bus->bridge);
2753
2754         return false;
2755 }
2756 EXPORT_SYMBOL_GPL(pci_dev_run_wake);
2757
2758 /**
2759  * pci_dev_need_resume - Check if it is necessary to resume the device.
2760  * @pci_dev: Device to check.
2761  *
2762  * Return 'true' if the device is not runtime-suspended or it has to be
2763  * reconfigured due to wakeup settings difference between system and runtime
2764  * suspend, or the current power state of it is not suitable for the upcoming
2765  * (system-wide) transition.
2766  */
2767 bool pci_dev_need_resume(struct pci_dev *pci_dev)
2768 {
2769         struct device *dev = &pci_dev->dev;
2770         pci_power_t target_state;
2771
2772         if (!pm_runtime_suspended(dev) || platform_pci_need_resume(pci_dev))
2773                 return true;
2774
2775         target_state = pci_target_state(pci_dev, device_may_wakeup(dev));
2776
2777         /*
2778          * If the earlier platform check has not triggered, D3cold is just power
2779          * removal on top of D3hot, so no need to resume the device in that
2780          * case.
2781          */
2782         return target_state != pci_dev->current_state &&
2783                 target_state != PCI_D3cold &&
2784                 pci_dev->current_state != PCI_D3hot;
2785 }
2786
2787 /**
2788  * pci_dev_adjust_pme - Adjust PME setting for a suspended device.
2789  * @pci_dev: Device to check.
2790  *
2791  * If the device is suspended and it is not configured for system wakeup,
2792  * disable PME for it to prevent it from waking up the system unnecessarily.
2793  *
2794  * Note that if the device's power state is D3cold and the platform check in
2795  * pci_dev_need_resume() has not triggered, the device's configuration need not
2796  * be changed.
2797  */
2798 void pci_dev_adjust_pme(struct pci_dev *pci_dev)
2799 {
2800         struct device *dev = &pci_dev->dev;
2801
2802         spin_lock_irq(&dev->power.lock);
2803
2804         if (pm_runtime_suspended(dev) && !device_may_wakeup(dev) &&
2805             pci_dev->current_state < PCI_D3cold)
2806                 __pci_pme_active(pci_dev, false);
2807
2808         spin_unlock_irq(&dev->power.lock);
2809 }
2810
2811 /**
2812  * pci_dev_complete_resume - Finalize resume from system sleep for a device.
2813  * @pci_dev: Device to handle.
2814  *
2815  * If the device is runtime suspended and wakeup-capable, enable PME for it as
2816  * it might have been disabled during the prepare phase of system suspend if
2817  * the device was not configured for system wakeup.
2818  */
2819 void pci_dev_complete_resume(struct pci_dev *pci_dev)
2820 {
2821         struct device *dev = &pci_dev->dev;
2822
2823         if (!pci_dev_run_wake(pci_dev))
2824                 return;
2825
2826         spin_lock_irq(&dev->power.lock);
2827
2828         if (pm_runtime_suspended(dev) && pci_dev->current_state < PCI_D3cold)
2829                 __pci_pme_active(pci_dev, true);
2830
2831         spin_unlock_irq(&dev->power.lock);
2832 }
2833
2834 void pci_config_pm_runtime_get(struct pci_dev *pdev)
2835 {
2836         struct device *dev = &pdev->dev;
2837         struct device *parent = dev->parent;
2838
2839         if (parent)
2840                 pm_runtime_get_sync(parent);
2841         pm_runtime_get_noresume(dev);
2842         /*
2843          * pdev->current_state is set to PCI_D3cold during suspending,
2844          * so wait until suspending completes
2845          */
2846         pm_runtime_barrier(dev);
2847         /*
2848          * Only need to resume devices in D3cold, because config
2849          * registers are still accessible for devices suspended but
2850          * not in D3cold.
2851          */
2852         if (pdev->current_state == PCI_D3cold)
2853                 pm_runtime_resume(dev);
2854 }
2855
2856 void pci_config_pm_runtime_put(struct pci_dev *pdev)
2857 {
2858         struct device *dev = &pdev->dev;
2859         struct device *parent = dev->parent;
2860
2861         pm_runtime_put(dev);
2862         if (parent)
2863                 pm_runtime_put_sync(parent);
2864 }
2865
2866 static const struct dmi_system_id bridge_d3_blacklist[] = {
2867 #ifdef CONFIG_X86
2868         {
2869                 /*
2870                  * Gigabyte X299 root port is not marked as hotplug capable
2871                  * which allows Linux to power manage it.  However, this
2872                  * confuses the BIOS SMI handler so don't power manage root
2873                  * ports on that system.
2874                  */
2875                 .ident = "X299 DESIGNARE EX-CF",
2876                 .matches = {
2877                         DMI_MATCH(DMI_BOARD_VENDOR, "Gigabyte Technology Co., Ltd."),
2878                         DMI_MATCH(DMI_BOARD_NAME, "X299 DESIGNARE EX-CF"),
2879                 },
2880         },
2881 #endif
2882         { }
2883 };
2884
2885 /**
2886  * pci_bridge_d3_possible - Is it possible to put the bridge into D3
2887  * @bridge: Bridge to check
2888  *
2889  * This function checks if it is possible to move the bridge to D3.
2890  * Currently we only allow D3 for recent enough PCIe ports and Thunderbolt.
2891  */
2892 bool pci_bridge_d3_possible(struct pci_dev *bridge)
2893 {
2894         if (!pci_is_pcie(bridge))
2895                 return false;
2896
2897         switch (pci_pcie_type(bridge)) {
2898         case PCI_EXP_TYPE_ROOT_PORT:
2899         case PCI_EXP_TYPE_UPSTREAM:
2900         case PCI_EXP_TYPE_DOWNSTREAM:
2901                 if (pci_bridge_d3_disable)
2902                         return false;
2903
2904                 /*
2905                  * Hotplug ports handled by firmware in System Management Mode
2906                  * may not be put into D3 by the OS (Thunderbolt on non-Macs).
2907                  */
2908                 if (bridge->is_hotplug_bridge && !pciehp_is_native(bridge))
2909                         return false;
2910
2911                 if (pci_bridge_d3_force)
2912                         return true;
2913
2914                 /* Even the oldest 2010 Thunderbolt controller supports D3. */
2915                 if (bridge->is_thunderbolt)
2916                         return true;
2917
2918                 /* Platform might know better if the bridge supports D3 */
2919                 if (platform_pci_bridge_d3(bridge))
2920                         return true;
2921
2922                 /*
2923                  * Hotplug ports handled natively by the OS were not validated
2924                  * by vendors for runtime D3 at least until 2018 because there
2925                  * was no OS support.
2926                  */
2927                 if (bridge->is_hotplug_bridge)
2928                         return false;
2929
2930                 if (dmi_check_system(bridge_d3_blacklist))
2931                         return false;
2932
2933                 /*
2934                  * It should be safe to put PCIe ports from 2015 or newer
2935                  * to D3.
2936                  */
2937                 if (dmi_get_bios_year() >= 2015)
2938                         return true;
2939                 break;
2940         }
2941
2942         return false;
2943 }
2944
2945 static int pci_dev_check_d3cold(struct pci_dev *dev, void *data)
2946 {
2947         bool *d3cold_ok = data;
2948
2949         if (/* The device needs to be allowed to go D3cold ... */
2950             dev->no_d3cold || !dev->d3cold_allowed ||
2951
2952             /* ... and if it is wakeup capable to do so from D3cold. */
2953             (device_may_wakeup(&dev->dev) &&
2954              !pci_pme_capable(dev, PCI_D3cold)) ||
2955
2956             /* If it is a bridge it must be allowed to go to D3. */
2957             !pci_power_manageable(dev))
2958
2959                 *d3cold_ok = false;
2960
2961         return !*d3cold_ok;
2962 }
2963
2964 /*
2965  * pci_bridge_d3_update - Update bridge D3 capabilities
2966  * @dev: PCI device which is changed
2967  *
2968  * Update upstream bridge PM capabilities accordingly depending on if the
2969  * device PM configuration was changed or the device is being removed.  The
2970  * change is also propagated upstream.
2971  */
2972 void pci_bridge_d3_update(struct pci_dev *dev)
2973 {
2974         bool remove = !device_is_registered(&dev->dev);
2975         struct pci_dev *bridge;
2976         bool d3cold_ok = true;
2977
2978         bridge = pci_upstream_bridge(dev);
2979         if (!bridge || !pci_bridge_d3_possible(bridge))
2980                 return;
2981
2982         /*
2983          * If D3 is currently allowed for the bridge, removing one of its
2984          * children won't change that.
2985          */
2986         if (remove && bridge->bridge_d3)
2987                 return;
2988
2989         /*
2990          * If D3 is currently allowed for the bridge and a child is added or
2991          * changed, disallowance of D3 can only be caused by that child, so
2992          * we only need to check that single device, not any of its siblings.
2993          *
2994          * If D3 is currently not allowed for the bridge, checking the device
2995          * first may allow us to skip checking its siblings.
2996          */
2997         if (!remove)
2998                 pci_dev_check_d3cold(dev, &d3cold_ok);
2999
3000         /*
3001          * If D3 is currently not allowed for the bridge, this may be caused
3002          * either by the device being changed/removed or any of its siblings,
3003          * so we need to go through all children to find out if one of them
3004          * continues to block D3.
3005          */
3006         if (d3cold_ok && !bridge->bridge_d3)
3007                 pci_walk_bus(bridge->subordinate, pci_dev_check_d3cold,
3008                              &d3cold_ok);
3009
3010         if (bridge->bridge_d3 != d3cold_ok) {
3011                 bridge->bridge_d3 = d3cold_ok;
3012                 /* Propagate change to upstream bridges */
3013                 pci_bridge_d3_update(bridge);
3014         }
3015 }
3016
3017 /**
3018  * pci_d3cold_enable - Enable D3cold for device
3019  * @dev: PCI device to handle
3020  *
3021  * This function can be used in drivers to enable D3cold from the device
3022  * they handle.  It also updates upstream PCI bridge PM capabilities
3023  * accordingly.
3024  */
3025 void pci_d3cold_enable(struct pci_dev *dev)
3026 {
3027         if (dev->no_d3cold) {
3028                 dev->no_d3cold = false;
3029                 pci_bridge_d3_update(dev);
3030         }
3031 }
3032 EXPORT_SYMBOL_GPL(pci_d3cold_enable);
3033
3034 /**
3035  * pci_d3cold_disable - Disable D3cold for device
3036  * @dev: PCI device to handle
3037  *
3038  * This function can be used in drivers to disable D3cold from the device
3039  * they handle.  It also updates upstream PCI bridge PM capabilities
3040  * accordingly.
3041  */
3042 void pci_d3cold_disable(struct pci_dev *dev)
3043 {
3044         if (!dev->no_d3cold) {
3045                 dev->no_d3cold = true;
3046                 pci_bridge_d3_update(dev);
3047         }
3048 }
3049 EXPORT_SYMBOL_GPL(pci_d3cold_disable);
3050
3051 /**
3052  * pci_pm_init - Initialize PM functions of given PCI device
3053  * @dev: PCI device to handle.
3054  */
3055 void pci_pm_init(struct pci_dev *dev)
3056 {
3057         int pm;
3058         u16 status;
3059         u16 pmc;
3060
3061         pm_runtime_forbid(&dev->dev);
3062         pm_runtime_set_active(&dev->dev);
3063         pm_runtime_enable(&dev->dev);
3064         device_enable_async_suspend(&dev->dev);
3065         dev->wakeup_prepared = false;
3066
3067         dev->pm_cap = 0;
3068         dev->pme_support = 0;
3069
3070         /* find PCI PM capability in list */
3071         pm = pci_find_capability(dev, PCI_CAP_ID_PM);
3072         if (!pm)
3073                 return;
3074         /* Check device's ability to generate PME# */
3075         pci_read_config_word(dev, pm + PCI_PM_PMC, &pmc);
3076
3077         if ((pmc & PCI_PM_CAP_VER_MASK) > 3) {
3078                 pci_err(dev, "unsupported PM cap regs version (%u)\n",
3079                         pmc & PCI_PM_CAP_VER_MASK);
3080                 return;
3081         }
3082
3083         dev->pm_cap = pm;
3084         dev->d3hot_delay = PCI_PM_D3HOT_WAIT;
3085         dev->d3cold_delay = PCI_PM_D3COLD_WAIT;
3086         dev->bridge_d3 = pci_bridge_d3_possible(dev);
3087         dev->d3cold_allowed = true;
3088
3089         dev->d1_support = false;
3090         dev->d2_support = false;
3091         if (!pci_no_d1d2(dev)) {
3092                 if (pmc & PCI_PM_CAP_D1)
3093                         dev->d1_support = true;
3094                 if (pmc & PCI_PM_CAP_D2)
3095                         dev->d2_support = true;
3096
3097                 if (dev->d1_support || dev->d2_support)
3098                         pci_info(dev, "supports%s%s\n",
3099                                    dev->d1_support ? " D1" : "",
3100                                    dev->d2_support ? " D2" : "");
3101         }
3102
3103         pmc &= PCI_PM_CAP_PME_MASK;
3104         if (pmc) {
3105                 pci_info(dev, "PME# supported from%s%s%s%s%s\n",
3106                          (pmc & PCI_PM_CAP_PME_D0) ? " D0" : "",
3107                          (pmc & PCI_PM_CAP_PME_D1) ? " D1" : "",
3108                          (pmc & PCI_PM_CAP_PME_D2) ? " D2" : "",
3109                          (pmc & PCI_PM_CAP_PME_D3hot) ? " D3hot" : "",
3110                          (pmc & PCI_PM_CAP_PME_D3cold) ? " D3cold" : "");
3111                 dev->pme_support = pmc >> PCI_PM_CAP_PME_SHIFT;
3112                 dev->pme_poll = true;
3113                 /*
3114                  * Make device's PM flags reflect the wake-up capability, but
3115                  * let the user space enable it to wake up the system as needed.
3116                  */
3117                 device_set_wakeup_capable(&dev->dev, true);
3118                 /* Disable the PME# generation functionality */
3119                 pci_pme_active(dev, false);
3120         }
3121
3122         pci_read_config_word(dev, PCI_STATUS, &status);
3123         if (status & PCI_STATUS_IMM_READY)
3124                 dev->imm_ready = 1;
3125 }
3126
3127 static unsigned long pci_ea_flags(struct pci_dev *dev, u8 prop)
3128 {
3129         unsigned long flags = IORESOURCE_PCI_FIXED | IORESOURCE_PCI_EA_BEI;
3130
3131         switch (prop) {
3132         case PCI_EA_P_MEM:
3133         case PCI_EA_P_VF_MEM:
3134                 flags |= IORESOURCE_MEM;
3135                 break;
3136         case PCI_EA_P_MEM_PREFETCH:
3137         case PCI_EA_P_VF_MEM_PREFETCH:
3138                 flags |= IORESOURCE_MEM | IORESOURCE_PREFETCH;
3139                 break;
3140         case PCI_EA_P_IO:
3141                 flags |= IORESOURCE_IO;
3142                 break;
3143         default:
3144                 return 0;
3145         }
3146
3147         return flags;
3148 }
3149
3150 static struct resource *pci_ea_get_resource(struct pci_dev *dev, u8 bei,
3151                                             u8 prop)
3152 {
3153         if (bei <= PCI_EA_BEI_BAR5 && prop <= PCI_EA_P_IO)
3154                 return &dev->resource[bei];
3155 #ifdef CONFIG_PCI_IOV
3156         else if (bei >= PCI_EA_BEI_VF_BAR0 && bei <= PCI_EA_BEI_VF_BAR5 &&
3157                  (prop == PCI_EA_P_VF_MEM || prop == PCI_EA_P_VF_MEM_PREFETCH))
3158                 return &dev->resource[PCI_IOV_RESOURCES +
3159                                       bei - PCI_EA_BEI_VF_BAR0];
3160 #endif
3161         else if (bei == PCI_EA_BEI_ROM)
3162                 return &dev->resource[PCI_ROM_RESOURCE];
3163         else
3164                 return NULL;
3165 }
3166
3167 /* Read an Enhanced Allocation (EA) entry */
3168 static int pci_ea_read(struct pci_dev *dev, int offset)
3169 {
3170         struct resource *res;
3171         int ent_size, ent_offset = offset;
3172         resource_size_t start, end;
3173         unsigned long flags;
3174         u32 dw0, bei, base, max_offset;
3175         u8 prop;
3176         bool support_64 = (sizeof(resource_size_t) >= 8);
3177
3178         pci_read_config_dword(dev, ent_offset, &dw0);
3179         ent_offset += 4;
3180
3181         /* Entry size field indicates DWORDs after 1st */
3182         ent_size = ((dw0 & PCI_EA_ES) + 1) << 2;
3183
3184         if (!(dw0 & PCI_EA_ENABLE)) /* Entry not enabled */
3185                 goto out;
3186
3187         bei = (dw0 & PCI_EA_BEI) >> 4;
3188         prop = (dw0 & PCI_EA_PP) >> 8;
3189
3190         /*
3191          * If the Property is in the reserved range, try the Secondary
3192          * Property instead.
3193          */
3194         if (prop > PCI_EA_P_BRIDGE_IO && prop < PCI_EA_P_MEM_RESERVED)
3195                 prop = (dw0 & PCI_EA_SP) >> 16;
3196         if (prop > PCI_EA_P_BRIDGE_IO)
3197                 goto out;
3198
3199         res = pci_ea_get_resource(dev, bei, prop);
3200         if (!res) {
3201                 pci_err(dev, "Unsupported EA entry BEI: %u\n", bei);
3202                 goto out;
3203         }
3204
3205         flags = pci_ea_flags(dev, prop);
3206         if (!flags) {
3207                 pci_err(dev, "Unsupported EA properties: %#x\n", prop);
3208                 goto out;
3209         }
3210
3211         /* Read Base */
3212         pci_read_config_dword(dev, ent_offset, &base);
3213         start = (base & PCI_EA_FIELD_MASK);
3214         ent_offset += 4;
3215
3216         /* Read MaxOffset */
3217         pci_read_config_dword(dev, ent_offset, &max_offset);
3218         ent_offset += 4;
3219
3220         /* Read Base MSBs (if 64-bit entry) */
3221         if (base & PCI_EA_IS_64) {
3222                 u32 base_upper;
3223
3224                 pci_read_config_dword(dev, ent_offset, &base_upper);
3225                 ent_offset += 4;
3226
3227                 flags |= IORESOURCE_MEM_64;
3228
3229                 /* entry starts above 32-bit boundary, can't use */
3230                 if (!support_64 && base_upper)
3231                         goto out;
3232
3233                 if (support_64)
3234                         start |= ((u64)base_upper << 32);
3235         }
3236
3237         end = start + (max_offset | 0x03);
3238
3239         /* Read MaxOffset MSBs (if 64-bit entry) */
3240         if (max_offset & PCI_EA_IS_64) {
3241                 u32 max_offset_upper;
3242
3243                 pci_read_config_dword(dev, ent_offset, &max_offset_upper);
3244                 ent_offset += 4;
3245
3246                 flags |= IORESOURCE_MEM_64;
3247
3248                 /* entry too big, can't use */
3249                 if (!support_64 && max_offset_upper)
3250                         goto out;
3251
3252                 if (support_64)
3253                         end += ((u64)max_offset_upper << 32);
3254         }
3255
3256         if (end < start) {
3257                 pci_err(dev, "EA Entry crosses address boundary\n");
3258                 goto out;
3259         }
3260
3261         if (ent_size != ent_offset - offset) {
3262                 pci_err(dev, "EA Entry Size (%d) does not match length read (%d)\n",
3263                         ent_size, ent_offset - offset);
3264                 goto out;
3265         }
3266
3267         res->name = pci_name(dev);
3268         res->start = start;
3269         res->end = end;
3270         res->flags = flags;
3271
3272         if (bei <= PCI_EA_BEI_BAR5)
3273                 pci_info(dev, "BAR %d: %pR (from Enhanced Allocation, properties %#02x)\n",
3274                            bei, res, prop);
3275         else if (bei == PCI_EA_BEI_ROM)
3276                 pci_info(dev, "ROM: %pR (from Enhanced Allocation, properties %#02x)\n",
3277                            res, prop);
3278         else if (bei >= PCI_EA_BEI_VF_BAR0 && bei <= PCI_EA_BEI_VF_BAR5)
3279                 pci_info(dev, "VF BAR %d: %pR (from Enhanced Allocation, properties %#02x)\n",
3280                            bei - PCI_EA_BEI_VF_BAR0, res, prop);
3281         else
3282                 pci_info(dev, "BEI %d res: %pR (from Enhanced Allocation, properties %#02x)\n",
3283                            bei, res, prop);
3284
3285 out:
3286         return offset + ent_size;
3287 }
3288
3289 /* Enhanced Allocation Initialization */
3290 void pci_ea_init(struct pci_dev *dev)
3291 {
3292         int ea;
3293         u8 num_ent;
3294         int offset;
3295         int i;
3296
3297         /* find PCI EA capability in list */
3298         ea = pci_find_capability(dev, PCI_CAP_ID_EA);
3299         if (!ea)
3300                 return;
3301
3302         /* determine the number of entries */
3303         pci_bus_read_config_byte(dev->bus, dev->devfn, ea + PCI_EA_NUM_ENT,
3304                                         &num_ent);
3305         num_ent &= PCI_EA_NUM_ENT_MASK;
3306
3307         offset = ea + PCI_EA_FIRST_ENT;
3308
3309         /* Skip DWORD 2 for type 1 functions */
3310         if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE)
3311                 offset += 4;
3312
3313         /* parse each EA entry */
3314         for (i = 0; i < num_ent; ++i)
3315                 offset = pci_ea_read(dev, offset);
3316 }
3317
3318 static void pci_add_saved_cap(struct pci_dev *pci_dev,
3319         struct pci_cap_saved_state *new_cap)
3320 {
3321         hlist_add_head(&new_cap->next, &pci_dev->saved_cap_space);
3322 }
3323
3324 /**
3325  * _pci_add_cap_save_buffer - allocate buffer for saving given
3326  *                            capability registers
3327  * @dev: the PCI device
3328  * @cap: the capability to allocate the buffer for
3329  * @extended: Standard or Extended capability ID
3330  * @size: requested size of the buffer
3331  */
3332 static int _pci_add_cap_save_buffer(struct pci_dev *dev, u16 cap,
3333                                     bool extended, unsigned int size)
3334 {
3335         int pos;
3336         struct pci_cap_saved_state *save_state;
3337
3338         if (extended)
3339                 pos = pci_find_ext_capability(dev, cap);
3340         else
3341                 pos = pci_find_capability(dev, cap);
3342
3343         if (!pos)
3344                 return 0;
3345
3346         save_state = kzalloc(sizeof(*save_state) + size, GFP_KERNEL);
3347         if (!save_state)
3348                 return -ENOMEM;
3349
3350         save_state->cap.cap_nr = cap;
3351         save_state->cap.cap_extended = extended;
3352         save_state->cap.size = size;
3353         pci_add_saved_cap(dev, save_state);
3354
3355         return 0;
3356 }
3357
3358 int pci_add_cap_save_buffer(struct pci_dev *dev, char cap, unsigned int size)
3359 {
3360         return _pci_add_cap_save_buffer(dev, cap, false, size);
3361 }
3362
3363 int pci_add_ext_cap_save_buffer(struct pci_dev *dev, u16 cap, unsigned int size)
3364 {
3365         return _pci_add_cap_save_buffer(dev, cap, true, size);
3366 }
3367
3368 /**
3369  * pci_allocate_cap_save_buffers - allocate buffers for saving capabilities
3370  * @dev: the PCI device
3371  */
3372 void pci_allocate_cap_save_buffers(struct pci_dev *dev)
3373 {
3374         int error;
3375
3376         error = pci_add_cap_save_buffer(dev, PCI_CAP_ID_EXP,
3377                                         PCI_EXP_SAVE_REGS * sizeof(u16));
3378         if (error)
3379                 pci_err(dev, "unable to preallocate PCI Express save buffer\n");
3380
3381         error = pci_add_cap_save_buffer(dev, PCI_CAP_ID_PCIX, sizeof(u16));
3382         if (error)
3383                 pci_err(dev, "unable to preallocate PCI-X save buffer\n");
3384
3385         error = pci_add_ext_cap_save_buffer(dev, PCI_EXT_CAP_ID_LTR,
3386                                             2 * sizeof(u16));
3387         if (error)
3388                 pci_err(dev, "unable to allocate suspend buffer for LTR\n");
3389
3390         pci_allocate_vc_save_buffers(dev);
3391 }
3392
3393 void pci_free_cap_save_buffers(struct pci_dev *dev)
3394 {
3395         struct pci_cap_saved_state *tmp;
3396         struct hlist_node *n;
3397
3398         hlist_for_each_entry_safe(tmp, n, &dev->saved_cap_space, next)
3399                 kfree(tmp);
3400 }
3401
3402 /**
3403  * pci_configure_ari - enable or disable ARI forwarding
3404  * @dev: the PCI device
3405  *
3406  * If @dev and its upstream bridge both support ARI, enable ARI in the
3407  * bridge.  Otherwise, disable ARI in the bridge.
3408  */
3409 void pci_configure_ari(struct pci_dev *dev)
3410 {
3411         u32 cap;
3412         struct pci_dev *bridge;
3413
3414         if (pcie_ari_disabled || !pci_is_pcie(dev) || dev->devfn)
3415                 return;
3416
3417         bridge = dev->bus->self;
3418         if (!bridge)
3419                 return;
3420
3421         pcie_capability_read_dword(bridge, PCI_EXP_DEVCAP2, &cap);
3422         if (!(cap & PCI_EXP_DEVCAP2_ARI))
3423                 return;
3424
3425         if (pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ARI)) {
3426                 pcie_capability_set_word(bridge, PCI_EXP_DEVCTL2,
3427                                          PCI_EXP_DEVCTL2_ARI);
3428                 bridge->ari_enabled = 1;
3429         } else {
3430                 pcie_capability_clear_word(bridge, PCI_EXP_DEVCTL2,
3431                                            PCI_EXP_DEVCTL2_ARI);
3432                 bridge->ari_enabled = 0;
3433         }
3434 }
3435
3436 static bool pci_acs_flags_enabled(struct pci_dev *pdev, u16 acs_flags)
3437 {
3438         int pos;
3439         u16 cap, ctrl;
3440
3441         pos = pdev->acs_cap;
3442         if (!pos)
3443                 return false;
3444
3445         /*
3446          * Except for egress control, capabilities are either required
3447          * or only required if controllable.  Features missing from the
3448          * capability field can therefore be assumed as hard-wired enabled.
3449          */
3450         pci_read_config_word(pdev, pos + PCI_ACS_CAP, &cap);
3451         acs_flags &= (cap | PCI_ACS_EC);
3452
3453         pci_read_config_word(pdev, pos + PCI_ACS_CTRL, &ctrl);
3454         return (ctrl & acs_flags) == acs_flags;
3455 }
3456
3457 /**
3458  * pci_acs_enabled - test ACS against required flags for a given device
3459  * @pdev: device to test
3460  * @acs_flags: required PCI ACS flags
3461  *
3462  * Return true if the device supports the provided flags.  Automatically
3463  * filters out flags that are not implemented on multifunction devices.
3464  *
3465  * Note that this interface checks the effective ACS capabilities of the
3466  * device rather than the actual capabilities.  For instance, most single
3467  * function endpoints are not required to support ACS because they have no
3468  * opportunity for peer-to-peer access.  We therefore return 'true'
3469  * regardless of whether the device exposes an ACS capability.  This makes
3470  * it much easier for callers of this function to ignore the actual type
3471  * or topology of the device when testing ACS support.
3472  */
3473 bool pci_acs_enabled(struct pci_dev *pdev, u16 acs_flags)
3474 {
3475         int ret;
3476
3477         ret = pci_dev_specific_acs_enabled(pdev, acs_flags);
3478         if (ret >= 0)
3479                 return ret > 0;
3480
3481         /*
3482          * Conventional PCI and PCI-X devices never support ACS, either
3483          * effectively or actually.  The shared bus topology implies that
3484          * any device on the bus can receive or snoop DMA.
3485          */
3486         if (!pci_is_pcie(pdev))
3487                 return false;
3488
3489         switch (pci_pcie_type(pdev)) {
3490         /*
3491          * PCI/X-to-PCIe bridges are not specifically mentioned by the spec,
3492          * but since their primary interface is PCI/X, we conservatively
3493          * handle them as we would a non-PCIe device.
3494          */
3495         case PCI_EXP_TYPE_PCIE_BRIDGE:
3496         /*
3497          * PCIe 3.0, 6.12.1 excludes ACS on these devices.  "ACS is never
3498          * applicable... must never implement an ACS Extended Capability...".
3499          * This seems arbitrary, but we take a conservative interpretation
3500          * of this statement.
3501          */
3502         case PCI_EXP_TYPE_PCI_BRIDGE:
3503         case PCI_EXP_TYPE_RC_EC:
3504                 return false;
3505         /*
3506          * PCIe 3.0, 6.12.1.1 specifies that downstream and root ports should
3507          * implement ACS in order to indicate their peer-to-peer capabilities,
3508          * regardless of whether they are single- or multi-function devices.
3509          */
3510         case PCI_EXP_TYPE_DOWNSTREAM:
3511         case PCI_EXP_TYPE_ROOT_PORT:
3512                 return pci_acs_flags_enabled(pdev, acs_flags);
3513         /*
3514          * PCIe 3.0, 6.12.1.2 specifies ACS capabilities that should be
3515          * implemented by the remaining PCIe types to indicate peer-to-peer
3516          * capabilities, but only when they are part of a multifunction
3517          * device.  The footnote for section 6.12 indicates the specific
3518          * PCIe types included here.
3519          */
3520         case PCI_EXP_TYPE_ENDPOINT:
3521         case PCI_EXP_TYPE_UPSTREAM:
3522         case PCI_EXP_TYPE_LEG_END:
3523         case PCI_EXP_TYPE_RC_END:
3524                 if (!pdev->multifunction)
3525                         break;
3526
3527                 return pci_acs_flags_enabled(pdev, acs_flags);
3528         }
3529
3530         /*
3531          * PCIe 3.0, 6.12.1.3 specifies no ACS capabilities are applicable
3532          * to single function devices with the exception of downstream ports.
3533          */
3534         return true;
3535 }
3536
3537 /**
3538  * pci_acs_path_enabled - test ACS flags from start to end in a hierarchy
3539  * @start: starting downstream device
3540  * @end: ending upstream device or NULL to search to the root bus
3541  * @acs_flags: required flags
3542  *
3543  * Walk up a device tree from start to end testing PCI ACS support.  If
3544  * any step along the way does not support the required flags, return false.
3545  */
3546 bool pci_acs_path_enabled(struct pci_dev *start,
3547                           struct pci_dev *end, u16 acs_flags)
3548 {
3549         struct pci_dev *pdev, *parent = start;
3550
3551         do {
3552                 pdev = parent;
3553
3554                 if (!pci_acs_enabled(pdev, acs_flags))
3555                         return false;
3556
3557                 if (pci_is_root_bus(pdev->bus))
3558                         return (end == NULL);
3559
3560                 parent = pdev->bus->self;
3561         } while (pdev != end);
3562
3563         return true;
3564 }
3565
3566 /**
3567  * pci_acs_init - Initialize ACS if hardware supports it
3568  * @dev: the PCI device
3569  */
3570 void pci_acs_init(struct pci_dev *dev)
3571 {
3572         dev->acs_cap = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ACS);
3573
3574         /*
3575          * Attempt to enable ACS regardless of capability because some Root
3576          * Ports (e.g. those quirked with *_intel_pch_acs_*) do not have
3577          * the standard ACS capability but still support ACS via those
3578          * quirks.
3579          */
3580         pci_enable_acs(dev);
3581 }
3582
3583 /**
3584  * pci_rebar_find_pos - find position of resize ctrl reg for BAR
3585  * @pdev: PCI device
3586  * @bar: BAR to find
3587  *
3588  * Helper to find the position of the ctrl register for a BAR.
3589  * Returns -ENOTSUPP if resizable BARs are not supported at all.
3590  * Returns -ENOENT if no ctrl register for the BAR could be found.
3591  */
3592 static int pci_rebar_find_pos(struct pci_dev *pdev, int bar)
3593 {
3594         unsigned int pos, nbars, i;
3595         u32 ctrl;
3596
3597         pos = pci_find_ext_capability(pdev, PCI_EXT_CAP_ID_REBAR);
3598         if (!pos)
3599                 return -ENOTSUPP;
3600
3601         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3602         nbars = (ctrl & PCI_REBAR_CTRL_NBAR_MASK) >>
3603                     PCI_REBAR_CTRL_NBAR_SHIFT;
3604
3605         for (i = 0; i < nbars; i++, pos += 8) {
3606                 int bar_idx;
3607
3608                 pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3609                 bar_idx = ctrl & PCI_REBAR_CTRL_BAR_IDX;
3610                 if (bar_idx == bar)
3611                         return pos;
3612         }
3613
3614         return -ENOENT;
3615 }
3616
3617 /**
3618  * pci_rebar_get_possible_sizes - get possible sizes for BAR
3619  * @pdev: PCI device
3620  * @bar: BAR to query
3621  *
3622  * Get the possible sizes of a resizable BAR as bitmask defined in the spec
3623  * (bit 0=1MB, bit 19=512GB). Returns 0 if BAR isn't resizable.
3624  */
3625 u32 pci_rebar_get_possible_sizes(struct pci_dev *pdev, int bar)
3626 {
3627         int pos;
3628         u32 cap;
3629
3630         pos = pci_rebar_find_pos(pdev, bar);
3631         if (pos < 0)
3632                 return 0;
3633
3634         pci_read_config_dword(pdev, pos + PCI_REBAR_CAP, &cap);
3635         cap &= PCI_REBAR_CAP_SIZES;
3636
3637         /* Sapphire RX 5600 XT Pulse has an invalid cap dword for BAR 0 */
3638         if (pdev->vendor == PCI_VENDOR_ID_ATI && pdev->device == 0x731f &&
3639             bar == 0 && cap == 0x7000)
3640                 cap = 0x3f000;
3641
3642         return cap >> 4;
3643 }
3644 EXPORT_SYMBOL(pci_rebar_get_possible_sizes);
3645
3646 /**
3647  * pci_rebar_get_current_size - get the current size of a BAR
3648  * @pdev: PCI device
3649  * @bar: BAR to set size to
3650  *
3651  * Read the size of a BAR from the resizable BAR config.
3652  * Returns size if found or negative error code.
3653  */
3654 int pci_rebar_get_current_size(struct pci_dev *pdev, int bar)
3655 {
3656         int pos;
3657         u32 ctrl;
3658
3659         pos = pci_rebar_find_pos(pdev, bar);
3660         if (pos < 0)
3661                 return pos;
3662
3663         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3664         return (ctrl & PCI_REBAR_CTRL_BAR_SIZE) >> PCI_REBAR_CTRL_BAR_SHIFT;
3665 }
3666
3667 /**
3668  * pci_rebar_set_size - set a new size for a BAR
3669  * @pdev: PCI device
3670  * @bar: BAR to set size to
3671  * @size: new size as defined in the spec (0=1MB, 19=512GB)
3672  *
3673  * Set the new size of a BAR as defined in the spec.
3674  * Returns zero if resizing was successful, error code otherwise.
3675  */
3676 int pci_rebar_set_size(struct pci_dev *pdev, int bar, int size)
3677 {
3678         int pos;
3679         u32 ctrl;
3680
3681         pos = pci_rebar_find_pos(pdev, bar);
3682         if (pos < 0)
3683                 return pos;
3684
3685         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3686         ctrl &= ~PCI_REBAR_CTRL_BAR_SIZE;
3687         ctrl |= size << PCI_REBAR_CTRL_BAR_SHIFT;
3688         pci_write_config_dword(pdev, pos + PCI_REBAR_CTRL, ctrl);
3689         return 0;
3690 }
3691
3692 /**
3693  * pci_enable_atomic_ops_to_root - enable AtomicOp requests to root port
3694  * @dev: the PCI device
3695  * @cap_mask: mask of desired AtomicOp sizes, including one or more of:
3696  *      PCI_EXP_DEVCAP2_ATOMIC_COMP32
3697  *      PCI_EXP_DEVCAP2_ATOMIC_COMP64
3698  *      PCI_EXP_DEVCAP2_ATOMIC_COMP128
3699  *
3700  * Return 0 if all upstream bridges support AtomicOp routing, egress
3701  * blocking is disabled on all upstream ports, and the root port supports
3702  * the requested completion capabilities (32-bit, 64-bit and/or 128-bit
3703  * AtomicOp completion), or negative otherwise.
3704  */
3705 int pci_enable_atomic_ops_to_root(struct pci_dev *dev, u32 cap_mask)
3706 {
3707         struct pci_bus *bus = dev->bus;
3708         struct pci_dev *bridge;
3709         u32 cap, ctl2;
3710
3711         if (!pci_is_pcie(dev))
3712                 return -EINVAL;
3713
3714         /*
3715          * Per PCIe r4.0, sec 6.15, endpoints and root ports may be
3716          * AtomicOp requesters.  For now, we only support endpoints as
3717          * requesters and root ports as completers.  No endpoints as
3718          * completers, and no peer-to-peer.
3719          */
3720
3721         switch (pci_pcie_type(dev)) {
3722         case PCI_EXP_TYPE_ENDPOINT:
3723         case PCI_EXP_TYPE_LEG_END:
3724         case PCI_EXP_TYPE_RC_END:
3725                 break;
3726         default:
3727                 return -EINVAL;
3728         }
3729
3730         while (bus->parent) {
3731                 bridge = bus->self;
3732
3733                 pcie_capability_read_dword(bridge, PCI_EXP_DEVCAP2, &cap);
3734
3735                 switch (pci_pcie_type(bridge)) {
3736                 /* Ensure switch ports support AtomicOp routing */
3737                 case PCI_EXP_TYPE_UPSTREAM:
3738                 case PCI_EXP_TYPE_DOWNSTREAM:
3739                         if (!(cap & PCI_EXP_DEVCAP2_ATOMIC_ROUTE))
3740                                 return -EINVAL;
3741                         break;
3742
3743                 /* Ensure root port supports all the sizes we care about */
3744                 case PCI_EXP_TYPE_ROOT_PORT:
3745                         if ((cap & cap_mask) != cap_mask)
3746                                 return -EINVAL;
3747                         break;
3748                 }
3749
3750                 /* Ensure upstream ports don't block AtomicOps on egress */
3751                 if (pci_pcie_type(bridge) == PCI_EXP_TYPE_UPSTREAM) {
3752                         pcie_capability_read_dword(bridge, PCI_EXP_DEVCTL2,
3753                                                    &ctl2);
3754                         if (ctl2 & PCI_EXP_DEVCTL2_ATOMIC_EGRESS_BLOCK)
3755                                 return -EINVAL;
3756                 }
3757
3758                 bus = bus->parent;
3759         }
3760
3761         pcie_capability_set_word(dev, PCI_EXP_DEVCTL2,
3762                                  PCI_EXP_DEVCTL2_ATOMIC_REQ);
3763         return 0;
3764 }
3765 EXPORT_SYMBOL(pci_enable_atomic_ops_to_root);
3766
3767 /**
3768  * pci_swizzle_interrupt_pin - swizzle INTx for device behind bridge
3769  * @dev: the PCI device
3770  * @pin: the INTx pin (1=INTA, 2=INTB, 3=INTC, 4=INTD)
3771  *
3772  * Perform INTx swizzling for a device behind one level of bridge.  This is
3773  * required by section 9.1 of the PCI-to-PCI bridge specification for devices
3774  * behind bridges on add-in cards.  For devices with ARI enabled, the slot
3775  * number is always 0 (see the Implementation Note in section 2.2.8.1 of
3776  * the PCI Express Base Specification, Revision 2.1)
3777  */
3778 u8 pci_swizzle_interrupt_pin(const struct pci_dev *dev, u8 pin)
3779 {
3780         int slot;
3781
3782         if (pci_ari_enabled(dev->bus))
3783                 slot = 0;
3784         else
3785                 slot = PCI_SLOT(dev->devfn);
3786
3787         return (((pin - 1) + slot) % 4) + 1;
3788 }
3789
3790 int pci_get_interrupt_pin(struct pci_dev *dev, struct pci_dev **bridge)
3791 {
3792         u8 pin;
3793
3794         pin = dev->pin;
3795         if (!pin)
3796                 return -1;
3797
3798         while (!pci_is_root_bus(dev->bus)) {
3799                 pin = pci_swizzle_interrupt_pin(dev, pin);
3800                 dev = dev->bus->self;
3801         }
3802         *bridge = dev;
3803         return pin;
3804 }
3805
3806 /**
3807  * pci_common_swizzle - swizzle INTx all the way to root bridge
3808  * @dev: the PCI device
3809  * @pinp: pointer to the INTx pin value (1=INTA, 2=INTB, 3=INTD, 4=INTD)
3810  *
3811  * Perform INTx swizzling for a device.  This traverses through all PCI-to-PCI
3812  * bridges all the way up to a PCI root bus.
3813  */
3814 u8 pci_common_swizzle(struct pci_dev *dev, u8 *pinp)
3815 {
3816         u8 pin = *pinp;
3817
3818         while (!pci_is_root_bus(dev->bus)) {
3819                 pin = pci_swizzle_interrupt_pin(dev, pin);
3820                 dev = dev->bus->self;
3821         }
3822         *pinp = pin;
3823         return PCI_SLOT(dev->devfn);
3824 }
3825 EXPORT_SYMBOL_GPL(pci_common_swizzle);
3826
3827 /**
3828  * pci_release_region - Release a PCI bar
3829  * @pdev: PCI device whose resources were previously reserved by
3830  *        pci_request_region()
3831  * @bar: BAR to release
3832  *
3833  * Releases the PCI I/O and memory resources previously reserved by a
3834  * successful call to pci_request_region().  Call this function only
3835  * after all use of the PCI regions has ceased.
3836  */
3837 void pci_release_region(struct pci_dev *pdev, int bar)
3838 {
3839         struct pci_devres *dr;
3840
3841         if (pci_resource_len(pdev, bar) == 0)
3842                 return;
3843         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO)
3844                 release_region(pci_resource_start(pdev, bar),
3845                                 pci_resource_len(pdev, bar));
3846         else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM)
3847                 release_mem_region(pci_resource_start(pdev, bar),
3848                                 pci_resource_len(pdev, bar));
3849
3850         dr = find_pci_dr(pdev);
3851         if (dr)
3852                 dr->region_mask &= ~(1 << bar);
3853 }
3854 EXPORT_SYMBOL(pci_release_region);
3855
3856 /**
3857  * __pci_request_region - Reserved PCI I/O and memory resource
3858  * @pdev: PCI device whose resources are to be reserved
3859  * @bar: BAR to be reserved
3860  * @res_name: Name to be associated with resource.
3861  * @exclusive: whether the region access is exclusive or not
3862  *
3863  * Mark the PCI region associated with PCI device @pdev BAR @bar as
3864  * being reserved by owner @res_name.  Do not access any
3865  * address inside the PCI regions unless this call returns
3866  * successfully.
3867  *
3868  * If @exclusive is set, then the region is marked so that userspace
3869  * is explicitly not allowed to map the resource via /dev/mem or
3870  * sysfs MMIO access.
3871  *
3872  * Returns 0 on success, or %EBUSY on error.  A warning
3873  * message is also printed on failure.
3874  */
3875 static int __pci_request_region(struct pci_dev *pdev, int bar,
3876                                 const char *res_name, int exclusive)
3877 {
3878         struct pci_devres *dr;
3879
3880         if (pci_resource_len(pdev, bar) == 0)
3881                 return 0;
3882
3883         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO) {
3884                 if (!request_region(pci_resource_start(pdev, bar),
3885                             pci_resource_len(pdev, bar), res_name))
3886                         goto err_out;
3887         } else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM) {
3888                 if (!__request_mem_region(pci_resource_start(pdev, bar),
3889                                         pci_resource_len(pdev, bar), res_name,
3890                                         exclusive))
3891                         goto err_out;
3892         }
3893
3894         dr = find_pci_dr(pdev);
3895         if (dr)
3896                 dr->region_mask |= 1 << bar;
3897
3898         return 0;
3899
3900 err_out:
3901         pci_warn(pdev, "BAR %d: can't reserve %pR\n", bar,
3902                  &pdev->resource[bar]);
3903         return -EBUSY;
3904 }
3905
3906 /**
3907  * pci_request_region - Reserve PCI I/O and memory resource
3908  * @pdev: PCI device whose resources are to be reserved
3909  * @bar: BAR to be reserved
3910  * @res_name: Name to be associated with resource
3911  *
3912  * Mark the PCI region associated with PCI device @pdev BAR @bar as
3913  * being reserved by owner @res_name.  Do not access any
3914  * address inside the PCI regions unless this call returns
3915  * successfully.
3916  *
3917  * Returns 0 on success, or %EBUSY on error.  A warning
3918  * message is also printed on failure.
3919  */
3920 int pci_request_region(struct pci_dev *pdev, int bar, const char *res_name)
3921 {
3922         return __pci_request_region(pdev, bar, res_name, 0);
3923 }
3924 EXPORT_SYMBOL(pci_request_region);
3925
3926 /**
3927  * pci_release_selected_regions - Release selected PCI I/O and memory resources
3928  * @pdev: PCI device whose resources were previously reserved
3929  * @bars: Bitmask of BARs to be released
3930  *
3931  * Release selected PCI I/O and memory resources previously reserved.
3932  * Call this function only after all use of the PCI regions has ceased.
3933  */
3934 void pci_release_selected_regions(struct pci_dev *pdev, int bars)
3935 {
3936         int i;
3937
3938         for (i = 0; i < PCI_STD_NUM_BARS; i++)
3939                 if (bars & (1 << i))
3940                         pci_release_region(pdev, i);
3941 }
3942 EXPORT_SYMBOL(pci_release_selected_regions);
3943
3944 static int __pci_request_selected_regions(struct pci_dev *pdev, int bars,
3945                                           const char *res_name, int excl)
3946 {
3947         int i;
3948
3949         for (i = 0; i < PCI_STD_NUM_BARS; i++)
3950                 if (bars & (1 << i))
3951                         if (__pci_request_region(pdev, i, res_name, excl))
3952                                 goto err_out;
3953         return 0;
3954
3955 err_out:
3956         while (--i >= 0)
3957                 if (bars & (1 << i))
3958                         pci_release_region(pdev, i);
3959
3960         return -EBUSY;
3961 }
3962
3963
3964 /**
3965  * pci_request_selected_regions - Reserve selected PCI I/O and memory resources
3966  * @pdev: PCI device whose resources are to be reserved
3967  * @bars: Bitmask of BARs to be requested
3968  * @res_name: Name to be associated with resource
3969  */
3970 int pci_request_selected_regions(struct pci_dev *pdev, int bars,
3971                                  const char *res_name)
3972 {
3973         return __pci_request_selected_regions(pdev, bars, res_name, 0);
3974 }
3975 EXPORT_SYMBOL(pci_request_selected_regions);
3976
3977 int pci_request_selected_regions_exclusive(struct pci_dev *pdev, int bars,
3978                                            const char *res_name)
3979 {
3980         return __pci_request_selected_regions(pdev, bars, res_name,
3981                         IORESOURCE_EXCLUSIVE);
3982 }
3983 EXPORT_SYMBOL(pci_request_selected_regions_exclusive);
3984
3985 /**
3986  * pci_release_regions - Release reserved PCI I/O and memory resources
3987  * @pdev: PCI device whose resources were previously reserved by
3988  *        pci_request_regions()
3989  *
3990  * Releases all PCI I/O and memory resources previously reserved by a
3991  * successful call to pci_request_regions().  Call this function only
3992  * after all use of the PCI regions has ceased.
3993  */
3994
3995 void pci_release_regions(struct pci_dev *pdev)
3996 {
3997         pci_release_selected_regions(pdev, (1 << PCI_STD_NUM_BARS) - 1);
3998 }
3999 EXPORT_SYMBOL(pci_release_regions);
4000
4001 /**
4002  * pci_request_regions - Reserve PCI I/O and memory resources
4003  * @pdev: PCI device whose resources are to be reserved
4004  * @res_name: Name to be associated with resource.
4005  *
4006  * Mark all PCI regions associated with PCI device @pdev as
4007  * being reserved by owner @res_name.  Do not access any
4008  * address inside the PCI regions unless this call returns
4009  * successfully.
4010  *
4011  * Returns 0 on success, or %EBUSY on error.  A warning
4012  * message is also printed on failure.
4013  */
4014 int pci_request_regions(struct pci_dev *pdev, const char *res_name)
4015 {
4016         return pci_request_selected_regions(pdev,
4017                         ((1 << PCI_STD_NUM_BARS) - 1), res_name);
4018 }
4019 EXPORT_SYMBOL(pci_request_regions);
4020
4021 /**
4022  * pci_request_regions_exclusive - Reserve PCI I/O and memory resources
4023  * @pdev: PCI device whose resources are to be reserved
4024  * @res_name: Name to be associated with resource.
4025  *
4026  * Mark all PCI regions associated with PCI device @pdev as being reserved
4027  * by owner @res_name.  Do not access any address inside the PCI regions
4028  * unless this call returns successfully.
4029  *
4030  * pci_request_regions_exclusive() will mark the region so that /dev/mem
4031  * and the sysfs MMIO access will not be allowed.
4032  *
4033  * Returns 0 on success, or %EBUSY on error.  A warning message is also
4034  * printed on failure.
4035  */
4036 int pci_request_regions_exclusive(struct pci_dev *pdev, const char *res_name)
4037 {
4038         return pci_request_selected_regions_exclusive(pdev,
4039                                 ((1 << PCI_STD_NUM_BARS) - 1), res_name);
4040 }
4041 EXPORT_SYMBOL(pci_request_regions_exclusive);
4042
4043 /*
4044  * Record the PCI IO range (expressed as CPU physical address + size).
4045  * Return a negative value if an error has occurred, zero otherwise
4046  */
4047 int pci_register_io_range(struct fwnode_handle *fwnode, phys_addr_t addr,
4048                         resource_size_t size)
4049 {
4050         int ret = 0;
4051 #ifdef PCI_IOBASE
4052         struct logic_pio_hwaddr *range;
4053
4054         if (!size || addr + size < addr)
4055                 return -EINVAL;
4056
4057         range = kzalloc(sizeof(*range), GFP_ATOMIC);
4058         if (!range)
4059                 return -ENOMEM;
4060
4061         range->fwnode = fwnode;
4062         range->size = size;
4063         range->hw_start = addr;
4064         range->flags = LOGIC_PIO_CPU_MMIO;
4065
4066         ret = logic_pio_register_range(range);
4067         if (ret)
4068                 kfree(range);
4069
4070         /* Ignore duplicates due to deferred probing */
4071         if (ret == -EEXIST)
4072                 ret = 0;
4073 #endif
4074
4075         return ret;
4076 }
4077
4078 phys_addr_t pci_pio_to_address(unsigned long pio)
4079 {
4080         phys_addr_t address = (phys_addr_t)OF_BAD_ADDR;
4081
4082 #ifdef PCI_IOBASE
4083         if (pio >= MMIO_UPPER_LIMIT)
4084                 return address;
4085
4086         address = logic_pio_to_hwaddr(pio);
4087 #endif
4088
4089         return address;
4090 }
4091 EXPORT_SYMBOL_GPL(pci_pio_to_address);
4092
4093 unsigned long __weak pci_address_to_pio(phys_addr_t address)
4094 {
4095 #ifdef PCI_IOBASE
4096         return logic_pio_trans_cpuaddr(address);
4097 #else
4098         if (address > IO_SPACE_LIMIT)
4099                 return (unsigned long)-1;
4100
4101         return (unsigned long) address;
4102 #endif
4103 }
4104
4105 /**
4106  * pci_remap_iospace - Remap the memory mapped I/O space
4107  * @res: Resource describing the I/O space
4108  * @phys_addr: physical address of range to be mapped
4109  *
4110  * Remap the memory mapped I/O space described by the @res and the CPU
4111  * physical address @phys_addr into virtual address space.  Only
4112  * architectures that have memory mapped IO functions defined (and the
4113  * PCI_IOBASE value defined) should call this function.
4114  */
4115 int pci_remap_iospace(const struct resource *res, phys_addr_t phys_addr)
4116 {
4117 #if defined(PCI_IOBASE) && defined(CONFIG_MMU)
4118         unsigned long vaddr = (unsigned long)PCI_IOBASE + res->start;
4119
4120         if (!(res->flags & IORESOURCE_IO))
4121                 return -EINVAL;
4122
4123         if (res->end > IO_SPACE_LIMIT)
4124                 return -EINVAL;
4125
4126         return ioremap_page_range(vaddr, vaddr + resource_size(res), phys_addr,
4127                                   pgprot_device(PAGE_KERNEL));
4128 #else
4129         /*
4130          * This architecture does not have memory mapped I/O space,
4131          * so this function should never be called
4132          */
4133         WARN_ONCE(1, "This architecture does not support memory mapped I/O\n");
4134         return -ENODEV;
4135 #endif
4136 }
4137 EXPORT_SYMBOL(pci_remap_iospace);
4138
4139 /**
4140  * pci_unmap_iospace - Unmap the memory mapped I/O space
4141  * @res: resource to be unmapped
4142  *
4143  * Unmap the CPU virtual address @res from virtual address space.  Only
4144  * architectures that have memory mapped IO functions defined (and the
4145  * PCI_IOBASE value defined) should call this function.
4146  */
4147 void pci_unmap_iospace(struct resource *res)
4148 {
4149 #if defined(PCI_IOBASE) && defined(CONFIG_MMU)
4150         unsigned long vaddr = (unsigned long)PCI_IOBASE + res->start;
4151
4152         vunmap_range(vaddr, vaddr + resource_size(res));
4153 #endif
4154 }
4155 EXPORT_SYMBOL(pci_unmap_iospace);
4156
4157 static void devm_pci_unmap_iospace(struct device *dev, void *ptr)
4158 {
4159         struct resource **res = ptr;
4160
4161         pci_unmap_iospace(*res);
4162 }
4163
4164 /**
4165  * devm_pci_remap_iospace - Managed pci_remap_iospace()
4166  * @dev: Generic device to remap IO address for
4167  * @res: Resource describing the I/O space
4168  * @phys_addr: physical address of range to be mapped
4169  *
4170  * Managed pci_remap_iospace().  Map is automatically unmapped on driver
4171  * detach.
4172  */
4173 int devm_pci_remap_iospace(struct device *dev, const struct resource *res,
4174                            phys_addr_t phys_addr)
4175 {
4176         const struct resource **ptr;
4177         int error;
4178
4179         ptr = devres_alloc(devm_pci_unmap_iospace, sizeof(*ptr), GFP_KERNEL);
4180         if (!ptr)
4181                 return -ENOMEM;
4182
4183         error = pci_remap_iospace(res, phys_addr);
4184         if (error) {
4185                 devres_free(ptr);
4186         } else  {
4187                 *ptr = res;
4188                 devres_add(dev, ptr);
4189         }
4190
4191         return error;
4192 }
4193 EXPORT_SYMBOL(devm_pci_remap_iospace);
4194
4195 /**
4196  * devm_pci_remap_cfgspace - Managed pci_remap_cfgspace()
4197  * @dev: Generic device to remap IO address for
4198  * @offset: Resource address to map
4199  * @size: Size of map
4200  *
4201  * Managed pci_remap_cfgspace().  Map is automatically unmapped on driver
4202  * detach.
4203  */
4204 void __iomem *devm_pci_remap_cfgspace(struct device *dev,
4205                                       resource_size_t offset,
4206                                       resource_size_t size)
4207 {
4208         void __iomem **ptr, *addr;
4209
4210         ptr = devres_alloc(devm_ioremap_release, sizeof(*ptr), GFP_KERNEL);
4211         if (!ptr)
4212                 return NULL;
4213
4214         addr = pci_remap_cfgspace(offset, size);
4215         if (addr) {
4216                 *ptr = addr;
4217                 devres_add(dev, ptr);
4218         } else
4219                 devres_free(ptr);
4220
4221         return addr;
4222 }
4223 EXPORT_SYMBOL(devm_pci_remap_cfgspace);
4224
4225 /**
4226  * devm_pci_remap_cfg_resource - check, request region and ioremap cfg resource
4227  * @dev: generic device to handle the resource for
4228  * @res: configuration space resource to be handled
4229  *
4230  * Checks that a resource is a valid memory region, requests the memory
4231  * region and ioremaps with pci_remap_cfgspace() API that ensures the
4232  * proper PCI configuration space memory attributes are guaranteed.
4233  *
4234  * All operations are managed and will be undone on driver detach.
4235  *
4236  * Returns a pointer to the remapped memory or an ERR_PTR() encoded error code
4237  * on failure. Usage example::
4238  *
4239  *      res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
4240  *      base = devm_pci_remap_cfg_resource(&pdev->dev, res);
4241  *      if (IS_ERR(base))
4242  *              return PTR_ERR(base);
4243  */
4244 void __iomem *devm_pci_remap_cfg_resource(struct device *dev,
4245                                           struct resource *res)
4246 {
4247         resource_size_t size;
4248         const char *name;
4249         void __iomem *dest_ptr;
4250
4251         BUG_ON(!dev);
4252
4253         if (!res || resource_type(res) != IORESOURCE_MEM) {
4254                 dev_err(dev, "invalid resource\n");
4255                 return IOMEM_ERR_PTR(-EINVAL);
4256         }
4257
4258         size = resource_size(res);
4259
4260         if (res->name)
4261                 name = devm_kasprintf(dev, GFP_KERNEL, "%s %s", dev_name(dev),
4262                                       res->name);
4263         else
4264                 name = devm_kstrdup(dev, dev_name(dev), GFP_KERNEL);
4265         if (!name)
4266                 return IOMEM_ERR_PTR(-ENOMEM);
4267
4268         if (!devm_request_mem_region(dev, res->start, size, name)) {
4269                 dev_err(dev, "can't request region for resource %pR\n", res);
4270                 return IOMEM_ERR_PTR(-EBUSY);
4271         }
4272
4273         dest_ptr = devm_pci_remap_cfgspace(dev, res->start, size);
4274         if (!dest_ptr) {
4275                 dev_err(dev, "ioremap failed for resource %pR\n", res);
4276                 devm_release_mem_region(dev, res->start, size);
4277                 dest_ptr = IOMEM_ERR_PTR(-ENOMEM);
4278         }
4279
4280         return dest_ptr;
4281 }
4282 EXPORT_SYMBOL(devm_pci_remap_cfg_resource);
4283
4284 static void __pci_set_master(struct pci_dev *dev, bool enable)
4285 {
4286         u16 old_cmd, cmd;
4287
4288         pci_read_config_word(dev, PCI_COMMAND, &old_cmd);
4289         if (enable)
4290                 cmd = old_cmd | PCI_COMMAND_MASTER;
4291         else
4292                 cmd = old_cmd & ~PCI_COMMAND_MASTER;
4293         if (cmd != old_cmd) {
4294                 pci_dbg(dev, "%s bus mastering\n",
4295                         enable ? "enabling" : "disabling");
4296                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4297         }
4298         dev->is_busmaster = enable;
4299 }
4300
4301 /**
4302  * pcibios_setup - process "pci=" kernel boot arguments
4303  * @str: string used to pass in "pci=" kernel boot arguments
4304  *
4305  * Process kernel boot arguments.  This is the default implementation.
4306  * Architecture specific implementations can override this as necessary.
4307  */
4308 char * __weak __init pcibios_setup(char *str)
4309 {
4310         return str;
4311 }
4312
4313 /**
4314  * pcibios_set_master - enable PCI bus-mastering for device dev
4315  * @dev: the PCI device to enable
4316  *
4317  * Enables PCI bus-mastering for the device.  This is the default
4318  * implementation.  Architecture specific implementations can override
4319  * this if necessary.
4320  */
4321 void __weak pcibios_set_master(struct pci_dev *dev)
4322 {
4323         u8 lat;
4324
4325         /* The latency timer doesn't apply to PCIe (either Type 0 or Type 1) */
4326         if (pci_is_pcie(dev))
4327                 return;
4328
4329         pci_read_config_byte(dev, PCI_LATENCY_TIMER, &lat);
4330         if (lat < 16)
4331                 lat = (64 <= pcibios_max_latency) ? 64 : pcibios_max_latency;
4332         else if (lat > pcibios_max_latency)
4333                 lat = pcibios_max_latency;
4334         else
4335                 return;
4336
4337         pci_write_config_byte(dev, PCI_LATENCY_TIMER, lat);
4338 }
4339
4340 /**
4341  * pci_set_master - enables bus-mastering for device dev
4342  * @dev: the PCI device to enable
4343  *
4344  * Enables bus-mastering on the device and calls pcibios_set_master()
4345  * to do the needed arch specific settings.
4346  */
4347 void pci_set_master(struct pci_dev *dev)
4348 {
4349         __pci_set_master(dev, true);
4350         pcibios_set_master(dev);
4351 }
4352 EXPORT_SYMBOL(pci_set_master);
4353
4354 /**
4355  * pci_clear_master - disables bus-mastering for device dev
4356  * @dev: the PCI device to disable
4357  */
4358 void pci_clear_master(struct pci_dev *dev)
4359 {
4360         __pci_set_master(dev, false);
4361 }
4362 EXPORT_SYMBOL(pci_clear_master);
4363
4364 /**
4365  * pci_set_cacheline_size - ensure the CACHE_LINE_SIZE register is programmed
4366  * @dev: the PCI device for which MWI is to be enabled
4367  *
4368  * Helper function for pci_set_mwi.
4369  * Originally copied from drivers/net/acenic.c.
4370  * Copyright 1998-2001 by Jes Sorensen, <jes@trained-monkey.org>.
4371  *
4372  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4373  */
4374 int pci_set_cacheline_size(struct pci_dev *dev)
4375 {
4376         u8 cacheline_size;
4377
4378         if (!pci_cache_line_size)
4379                 return -EINVAL;
4380
4381         /* Validate current setting: the PCI_CACHE_LINE_SIZE must be
4382            equal to or multiple of the right value. */
4383         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
4384         if (cacheline_size >= pci_cache_line_size &&
4385             (cacheline_size % pci_cache_line_size) == 0)
4386                 return 0;
4387
4388         /* Write the correct value. */
4389         pci_write_config_byte(dev, PCI_CACHE_LINE_SIZE, pci_cache_line_size);
4390         /* Read it back. */
4391         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
4392         if (cacheline_size == pci_cache_line_size)
4393                 return 0;
4394
4395         pci_dbg(dev, "cache line size of %d is not supported\n",
4396                    pci_cache_line_size << 2);
4397
4398         return -EINVAL;
4399 }
4400 EXPORT_SYMBOL_GPL(pci_set_cacheline_size);
4401
4402 /**
4403  * pci_set_mwi - enables memory-write-invalidate PCI transaction
4404  * @dev: the PCI device for which MWI is enabled
4405  *
4406  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
4407  *
4408  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4409  */
4410 int pci_set_mwi(struct pci_dev *dev)
4411 {
4412 #ifdef PCI_DISABLE_MWI
4413         return 0;
4414 #else
4415         int rc;
4416         u16 cmd;
4417
4418         rc = pci_set_cacheline_size(dev);
4419         if (rc)
4420                 return rc;
4421
4422         pci_read_config_word(dev, PCI_COMMAND, &cmd);
4423         if (!(cmd & PCI_COMMAND_INVALIDATE)) {
4424                 pci_dbg(dev, "enabling Mem-Wr-Inval\n");
4425                 cmd |= PCI_COMMAND_INVALIDATE;
4426                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4427         }
4428         return 0;
4429 #endif
4430 }
4431 EXPORT_SYMBOL(pci_set_mwi);
4432
4433 /**
4434  * pcim_set_mwi - a device-managed pci_set_mwi()
4435  * @dev: the PCI device for which MWI is enabled
4436  *
4437  * Managed pci_set_mwi().
4438  *
4439  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4440  */
4441 int pcim_set_mwi(struct pci_dev *dev)
4442 {
4443         struct pci_devres *dr;
4444
4445         dr = find_pci_dr(dev);
4446         if (!dr)
4447                 return -ENOMEM;
4448
4449         dr->mwi = 1;
4450         return pci_set_mwi(dev);
4451 }
4452 EXPORT_SYMBOL(pcim_set_mwi);
4453
4454 /**
4455  * pci_try_set_mwi - enables memory-write-invalidate PCI transaction
4456  * @dev: the PCI device for which MWI is enabled
4457  *
4458  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
4459  * Callers are not required to check the return value.
4460  *
4461  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4462  */
4463 int pci_try_set_mwi(struct pci_dev *dev)
4464 {
4465 #ifdef PCI_DISABLE_MWI
4466         return 0;
4467 #else
4468         return pci_set_mwi(dev);
4469 #endif
4470 }
4471 EXPORT_SYMBOL(pci_try_set_mwi);
4472
4473 /**
4474  * pci_clear_mwi - disables Memory-Write-Invalidate for device dev
4475  * @dev: the PCI device to disable
4476  *
4477  * Disables PCI Memory-Write-Invalidate transaction on the device
4478  */
4479 void pci_clear_mwi(struct pci_dev *dev)
4480 {
4481 #ifndef PCI_DISABLE_MWI
4482         u16 cmd;
4483
4484         pci_read_config_word(dev, PCI_COMMAND, &cmd);
4485         if (cmd & PCI_COMMAND_INVALIDATE) {
4486                 cmd &= ~PCI_COMMAND_INVALIDATE;
4487                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4488         }
4489 #endif
4490 }
4491 EXPORT_SYMBOL(pci_clear_mwi);
4492
4493 /**
4494  * pci_disable_parity - disable parity checking for device
4495  * @dev: the PCI device to operate on
4496  *
4497  * Disable parity checking for device @dev
4498  */
4499 void pci_disable_parity(struct pci_dev *dev)
4500 {
4501         u16 cmd;
4502
4503         pci_read_config_word(dev, PCI_COMMAND, &cmd);
4504         if (cmd & PCI_COMMAND_PARITY) {
4505                 cmd &= ~PCI_COMMAND_PARITY;
4506                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4507         }
4508 }
4509
4510 /**
4511  * pci_intx - enables/disables PCI INTx for device dev
4512  * @pdev: the PCI device to operate on
4513  * @enable: boolean: whether to enable or disable PCI INTx
4514  *
4515  * Enables/disables PCI INTx for device @pdev
4516  */
4517 void pci_intx(struct pci_dev *pdev, int enable)
4518 {
4519         u16 pci_command, new;
4520
4521         pci_read_config_word(pdev, PCI_COMMAND, &pci_command);
4522
4523         if (enable)
4524                 new = pci_command & ~PCI_COMMAND_INTX_DISABLE;
4525         else
4526                 new = pci_command | PCI_COMMAND_INTX_DISABLE;
4527
4528         if (new != pci_command) {
4529                 struct pci_devres *dr;
4530
4531                 pci_write_config_word(pdev, PCI_COMMAND, new);
4532
4533                 dr = find_pci_dr(pdev);
4534                 if (dr && !dr->restore_intx) {
4535                         dr->restore_intx = 1;
4536                         dr->orig_intx = !enable;
4537                 }
4538         }
4539 }
4540 EXPORT_SYMBOL_GPL(pci_intx);
4541
4542 static bool pci_check_and_set_intx_mask(struct pci_dev *dev, bool mask)
4543 {
4544         struct pci_bus *bus = dev->bus;
4545         bool mask_updated = true;
4546         u32 cmd_status_dword;
4547         u16 origcmd, newcmd;
4548         unsigned long flags;
4549         bool irq_pending;
4550
4551         /*
4552          * We do a single dword read to retrieve both command and status.
4553          * Document assumptions that make this possible.
4554          */
4555         BUILD_BUG_ON(PCI_COMMAND % 4);
4556         BUILD_BUG_ON(PCI_COMMAND + 2 != PCI_STATUS);
4557
4558         raw_spin_lock_irqsave(&pci_lock, flags);
4559
4560         bus->ops->read(bus, dev->devfn, PCI_COMMAND, 4, &cmd_status_dword);
4561
4562         irq_pending = (cmd_status_dword >> 16) & PCI_STATUS_INTERRUPT;
4563
4564         /*
4565          * Check interrupt status register to see whether our device
4566          * triggered the interrupt (when masking) or the next IRQ is
4567          * already pending (when unmasking).
4568          */
4569         if (mask != irq_pending) {
4570                 mask_updated = false;
4571                 goto done;
4572         }
4573
4574         origcmd = cmd_status_dword;
4575         newcmd = origcmd & ~PCI_COMMAND_INTX_DISABLE;
4576         if (mask)
4577                 newcmd |= PCI_COMMAND_INTX_DISABLE;
4578         if (newcmd != origcmd)
4579                 bus->ops->write(bus, dev->devfn, PCI_COMMAND, 2, newcmd);
4580
4581 done:
4582         raw_spin_unlock_irqrestore(&pci_lock, flags);
4583
4584         return mask_updated;
4585 }
4586
4587 /**
4588  * pci_check_and_mask_intx - mask INTx on pending interrupt
4589  * @dev: the PCI device to operate on
4590  *
4591  * Check if the device dev has its INTx line asserted, mask it and return
4592  * true in that case. False is returned if no interrupt was pending.
4593  */
4594 bool pci_check_and_mask_intx(struct pci_dev *dev)
4595 {
4596         return pci_check_and_set_intx_mask(dev, true);
4597 }
4598 EXPORT_SYMBOL_GPL(pci_check_and_mask_intx);
4599
4600 /**
4601  * pci_check_and_unmask_intx - unmask INTx if no interrupt is pending
4602  * @dev: the PCI device to operate on
4603  *
4604  * Check if the device dev has its INTx line asserted, unmask it if not and
4605  * return true. False is returned and the mask remains active if there was
4606  * still an interrupt pending.
4607  */
4608 bool pci_check_and_unmask_intx(struct pci_dev *dev)
4609 {
4610         return pci_check_and_set_intx_mask(dev, false);
4611 }
4612 EXPORT_SYMBOL_GPL(pci_check_and_unmask_intx);
4613
4614 /**
4615  * pci_wait_for_pending_transaction - wait for pending transaction
4616  * @dev: the PCI device to operate on
4617  *
4618  * Return 0 if transaction is pending 1 otherwise.
4619  */
4620 int pci_wait_for_pending_transaction(struct pci_dev *dev)
4621 {
4622         if (!pci_is_pcie(dev))
4623                 return 1;
4624
4625         return pci_wait_for_pending(dev, pci_pcie_cap(dev) + PCI_EXP_DEVSTA,
4626                                     PCI_EXP_DEVSTA_TRPND);
4627 }
4628 EXPORT_SYMBOL(pci_wait_for_pending_transaction);
4629
4630 /**
4631  * pcie_flr - initiate a PCIe function level reset
4632  * @dev: device to reset
4633  *
4634  * Initiate a function level reset unconditionally on @dev without
4635  * checking any flags and DEVCAP
4636  */
4637 int pcie_flr(struct pci_dev *dev)
4638 {
4639         if (!pci_wait_for_pending_transaction(dev))
4640                 pci_err(dev, "timed out waiting for pending transaction; performing function level reset anyway\n");
4641
4642         pcie_capability_set_word(dev, PCI_EXP_DEVCTL, PCI_EXP_DEVCTL_BCR_FLR);
4643
4644         if (dev->imm_ready)
4645                 return 0;
4646
4647         /*
4648          * Per PCIe r4.0, sec 6.6.2, a device must complete an FLR within
4649          * 100ms, but may silently discard requests while the FLR is in
4650          * progress.  Wait 100ms before trying to access the device.
4651          */
4652         msleep(100);
4653
4654         return pci_dev_wait(dev, "FLR", PCIE_RESET_READY_POLL_MS);
4655 }
4656 EXPORT_SYMBOL_GPL(pcie_flr);
4657
4658 /**
4659  * pcie_reset_flr - initiate a PCIe function level reset
4660  * @dev: device to reset
4661  * @probe: If set, only check if the device can be reset this way.
4662  *
4663  * Initiate a function level reset on @dev.
4664  */
4665 int pcie_reset_flr(struct pci_dev *dev, int probe)
4666 {
4667         if (dev->dev_flags & PCI_DEV_FLAGS_NO_FLR_RESET)
4668                 return -ENOTTY;
4669
4670         if (!(dev->devcap & PCI_EXP_DEVCAP_FLR))
4671                 return -ENOTTY;
4672
4673         if (probe)
4674                 return 0;
4675
4676         return pcie_flr(dev);
4677 }
4678 EXPORT_SYMBOL_GPL(pcie_reset_flr);
4679
4680 static int pci_af_flr(struct pci_dev *dev, int probe)
4681 {
4682         int pos;
4683         u8 cap;
4684
4685         pos = pci_find_capability(dev, PCI_CAP_ID_AF);
4686         if (!pos)
4687                 return -ENOTTY;
4688
4689         if (dev->dev_flags & PCI_DEV_FLAGS_NO_FLR_RESET)
4690                 return -ENOTTY;
4691
4692         pci_read_config_byte(dev, pos + PCI_AF_CAP, &cap);
4693         if (!(cap & PCI_AF_CAP_TP) || !(cap & PCI_AF_CAP_FLR))
4694                 return -ENOTTY;
4695
4696         if (probe)
4697                 return 0;
4698
4699         /*
4700          * Wait for Transaction Pending bit to clear.  A word-aligned test
4701          * is used, so we use the control offset rather than status and shift
4702          * the test bit to match.
4703          */
4704         if (!pci_wait_for_pending(dev, pos + PCI_AF_CTRL,
4705                                  PCI_AF_STATUS_TP << 8))
4706                 pci_err(dev, "timed out waiting for pending transaction; performing AF function level reset anyway\n");
4707
4708         pci_write_config_byte(dev, pos + PCI_AF_CTRL, PCI_AF_CTRL_FLR);
4709
4710         if (dev->imm_ready)
4711                 return 0;
4712
4713         /*
4714          * Per Advanced Capabilities for Conventional PCI ECN, 13 April 2006,
4715          * updated 27 July 2006; a device must complete an FLR within
4716          * 100ms, but may silently discard requests while the FLR is in
4717          * progress.  Wait 100ms before trying to access the device.
4718          */
4719         msleep(100);
4720
4721         return pci_dev_wait(dev, "AF_FLR", PCIE_RESET_READY_POLL_MS);
4722 }
4723
4724 /**
4725  * pci_pm_reset - Put device into PCI_D3 and back into PCI_D0.
4726  * @dev: Device to reset.
4727  * @probe: If set, only check if the device can be reset this way.
4728  *
4729  * If @dev supports native PCI PM and its PCI_PM_CTRL_NO_SOFT_RESET flag is
4730  * unset, it will be reinitialized internally when going from PCI_D3hot to
4731  * PCI_D0.  If that's the case and the device is not in a low-power state
4732  * already, force it into PCI_D3hot and back to PCI_D0, causing it to be reset.
4733  *
4734  * NOTE: This causes the caller to sleep for twice the device power transition
4735  * cooldown period, which for the D0->D3hot and D3hot->D0 transitions is 10 ms
4736  * by default (i.e. unless the @dev's d3hot_delay field has a different value).
4737  * Moreover, only devices in D0 can be reset by this function.
4738  */
4739 static int pci_pm_reset(struct pci_dev *dev, int probe)
4740 {
4741         u16 csr;
4742
4743         if (!dev->pm_cap || dev->dev_flags & PCI_DEV_FLAGS_NO_PM_RESET)
4744                 return -ENOTTY;
4745
4746         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &csr);
4747         if (csr & PCI_PM_CTRL_NO_SOFT_RESET)
4748                 return -ENOTTY;
4749
4750         if (probe)
4751                 return 0;
4752
4753         if (dev->current_state != PCI_D0)
4754                 return -EINVAL;
4755
4756         csr &= ~PCI_PM_CTRL_STATE_MASK;
4757         csr |= PCI_D3hot;
4758         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, csr);
4759         pci_dev_d3_sleep(dev);
4760
4761         csr &= ~PCI_PM_CTRL_STATE_MASK;
4762         csr |= PCI_D0;
4763         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, csr);
4764         pci_dev_d3_sleep(dev);
4765
4766         return pci_dev_wait(dev, "PM D3hot->D0", PCIE_RESET_READY_POLL_MS);
4767 }
4768
4769 /**
4770  * pcie_wait_for_link_delay - Wait until link is active or inactive
4771  * @pdev: Bridge device
4772  * @active: waiting for active or inactive?
4773  * @delay: Delay to wait after link has become active (in ms)
4774  *
4775  * Use this to wait till link becomes active or inactive.
4776  */
4777 static bool pcie_wait_for_link_delay(struct pci_dev *pdev, bool active,
4778                                      int delay)
4779 {
4780         int timeout = 1000;
4781         bool ret;
4782         u16 lnk_status;
4783
4784         /*
4785          * Some controllers might not implement link active reporting. In this
4786          * case, we wait for 1000 ms + any delay requested by the caller.
4787          */
4788         if (!pdev->link_active_reporting) {
4789                 msleep(timeout + delay);
4790                 return true;
4791         }
4792
4793         /*
4794          * PCIe r4.0 sec 6.6.1, a component must enter LTSSM Detect within 20ms,
4795          * after which we should expect an link active if the reset was
4796          * successful. If so, software must wait a minimum 100ms before sending
4797          * configuration requests to devices downstream this port.
4798          *
4799          * If the link fails to activate, either the device was physically
4800          * removed or the link is permanently failed.
4801          */
4802         if (active)
4803                 msleep(20);
4804         for (;;) {
4805                 pcie_capability_read_word(pdev, PCI_EXP_LNKSTA, &lnk_status);
4806                 ret = !!(lnk_status & PCI_EXP_LNKSTA_DLLLA);
4807                 if (ret == active)
4808                         break;
4809                 if (timeout <= 0)
4810                         break;
4811                 msleep(10);
4812                 timeout -= 10;
4813         }
4814         if (active && ret)
4815                 msleep(delay);
4816
4817         return ret == active;
4818 }
4819
4820 /**
4821  * pcie_wait_for_link - Wait until link is active or inactive
4822  * @pdev: Bridge device
4823  * @active: waiting for active or inactive?
4824  *
4825  * Use this to wait till link becomes active or inactive.
4826  */
4827 bool pcie_wait_for_link(struct pci_dev *pdev, bool active)
4828 {
4829         return pcie_wait_for_link_delay(pdev, active, 100);
4830 }
4831
4832 /*
4833  * Find maximum D3cold delay required by all the devices on the bus.  The
4834  * spec says 100 ms, but firmware can lower it and we allow drivers to
4835  * increase it as well.
4836  *
4837  * Called with @pci_bus_sem locked for reading.
4838  */
4839 static int pci_bus_max_d3cold_delay(const struct pci_bus *bus)
4840 {
4841         const struct pci_dev *pdev;
4842         int min_delay = 100;
4843         int max_delay = 0;
4844
4845         list_for_each_entry(pdev, &bus->devices, bus_list) {
4846                 if (pdev->d3cold_delay < min_delay)
4847                         min_delay = pdev->d3cold_delay;
4848                 if (pdev->d3cold_delay > max_delay)
4849                         max_delay = pdev->d3cold_delay;
4850         }
4851
4852         return max(min_delay, max_delay);
4853 }
4854
4855 /**
4856  * pci_bridge_wait_for_secondary_bus - Wait for secondary bus to be accessible
4857  * @dev: PCI bridge
4858  *
4859  * Handle necessary delays before access to the devices on the secondary
4860  * side of the bridge are permitted after D3cold to D0 transition.
4861  *
4862  * For PCIe this means the delays in PCIe 5.0 section 6.6.1. For
4863  * conventional PCI it means Tpvrh + Trhfa specified in PCI 3.0 section
4864  * 4.3.2.
4865  */
4866 void pci_bridge_wait_for_secondary_bus(struct pci_dev *dev)
4867 {
4868         struct pci_dev *child;
4869         int delay;
4870
4871         if (pci_dev_is_disconnected(dev))
4872                 return;
4873
4874         if (!pci_is_bridge(dev) || !dev->bridge_d3)
4875                 return;
4876
4877         down_read(&pci_bus_sem);
4878
4879         /*
4880          * We only deal with devices that are present currently on the bus.
4881          * For any hot-added devices the access delay is handled in pciehp
4882          * board_added(). In case of ACPI hotplug the firmware is expected
4883          * to configure the devices before OS is notified.
4884          */
4885         if (!dev->subordinate || list_empty(&dev->subordinate->devices)) {
4886                 up_read(&pci_bus_sem);
4887                 return;
4888         }
4889
4890         /* Take d3cold_delay requirements into account */
4891         delay = pci_bus_max_d3cold_delay(dev->subordinate);
4892         if (!delay) {
4893                 up_read(&pci_bus_sem);
4894                 return;
4895         }
4896
4897         child = list_first_entry(&dev->subordinate->devices, struct pci_dev,
4898                                  bus_list);
4899         up_read(&pci_bus_sem);
4900
4901         /*
4902          * Conventional PCI and PCI-X we need to wait Tpvrh + Trhfa before
4903          * accessing the device after reset (that is 1000 ms + 100 ms). In
4904          * practice this should not be needed because we don't do power
4905          * management for them (see pci_bridge_d3_possible()).
4906          */
4907         if (!pci_is_pcie(dev)) {
4908                 pci_dbg(dev, "waiting %d ms for secondary bus\n", 1000 + delay);
4909                 msleep(1000 + delay);
4910                 return;
4911         }
4912
4913         /*
4914          * For PCIe downstream and root ports that do not support speeds
4915          * greater than 5 GT/s need to wait minimum 100 ms. For higher
4916          * speeds (gen3) we need to wait first for the data link layer to
4917          * become active.
4918          *
4919          * However, 100 ms is the minimum and the PCIe spec says the
4920          * software must allow at least 1s before it can determine that the
4921          * device that did not respond is a broken device. There is
4922          * evidence that 100 ms is not always enough, for example certain
4923          * Titan Ridge xHCI controller does not always respond to
4924          * configuration requests if we only wait for 100 ms (see
4925          * https://bugzilla.kernel.org/show_bug.cgi?id=203885).
4926          *
4927          * Therefore we wait for 100 ms and check for the device presence.
4928          * If it is still not present give it an additional 100 ms.
4929          */
4930         if (!pcie_downstream_port(dev))
4931                 return;
4932
4933         if (pcie_get_speed_cap(dev) <= PCIE_SPEED_5_0GT) {
4934                 pci_dbg(dev, "waiting %d ms for downstream link\n", delay);
4935                 msleep(delay);
4936         } else {
4937                 pci_dbg(dev, "waiting %d ms for downstream link, after activation\n",
4938                         delay);
4939                 if (!pcie_wait_for_link_delay(dev, true, delay)) {
4940                         /* Did not train, no need to wait any further */
4941                         pci_info(dev, "Data Link Layer Link Active not set in 1000 msec\n");
4942                         return;
4943                 }
4944         }
4945
4946         if (!pci_device_is_present(child)) {
4947                 pci_dbg(child, "waiting additional %d ms to become accessible\n", delay);
4948                 msleep(delay);
4949         }
4950 }
4951
4952 void pci_reset_secondary_bus(struct pci_dev *dev)
4953 {
4954         u16 ctrl;
4955
4956         pci_read_config_word(dev, PCI_BRIDGE_CONTROL, &ctrl);
4957         ctrl |= PCI_BRIDGE_CTL_BUS_RESET;
4958         pci_write_config_word(dev, PCI_BRIDGE_CONTROL, ctrl);
4959
4960         /*
4961          * PCI spec v3.0 7.6.4.2 requires minimum Trst of 1ms.  Double
4962          * this to 2ms to ensure that we meet the minimum requirement.
4963          */
4964         msleep(2);
4965
4966         ctrl &= ~PCI_BRIDGE_CTL_BUS_RESET;
4967         pci_write_config_word(dev, PCI_BRIDGE_CONTROL, ctrl);
4968
4969         /*
4970          * Trhfa for conventional PCI is 2^25 clock cycles.
4971          * Assuming a minimum 33MHz clock this results in a 1s
4972          * delay before we can consider subordinate devices to
4973          * be re-initialized.  PCIe has some ways to shorten this,
4974          * but we don't make use of them yet.
4975          */
4976         ssleep(1);
4977 }
4978
4979 void __weak pcibios_reset_secondary_bus(struct pci_dev *dev)
4980 {
4981         pci_reset_secondary_bus(dev);
4982 }
4983
4984 /**
4985  * pci_bridge_secondary_bus_reset - Reset the secondary bus on a PCI bridge.
4986  * @dev: Bridge device
4987  *
4988  * Use the bridge control register to assert reset on the secondary bus.
4989  * Devices on the secondary bus are left in power-on state.
4990  */
4991 int pci_bridge_secondary_bus_reset(struct pci_dev *dev)
4992 {
4993         pcibios_reset_secondary_bus(dev);
4994
4995         return pci_dev_wait(dev, "bus reset", PCIE_RESET_READY_POLL_MS);
4996 }
4997 EXPORT_SYMBOL_GPL(pci_bridge_secondary_bus_reset);
4998
4999 static int pci_parent_bus_reset(struct pci_dev *dev, int probe)
5000 {
5001         struct pci_dev *pdev;
5002
5003         if (pci_is_root_bus(dev->bus) || dev->subordinate ||
5004             !dev->bus->self || dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET)
5005                 return -ENOTTY;
5006
5007         list_for_each_entry(pdev, &dev->bus->devices, bus_list)
5008                 if (pdev != dev)
5009                         return -ENOTTY;
5010
5011         if (probe)
5012                 return 0;
5013
5014         return pci_bridge_secondary_bus_reset(dev->bus->self);
5015 }
5016
5017 static int pci_reset_hotplug_slot(struct hotplug_slot *hotplug, int probe)
5018 {
5019         int rc = -ENOTTY;
5020
5021         if (!hotplug || !try_module_get(hotplug->owner))
5022                 return rc;
5023
5024         if (hotplug->ops->reset_slot)
5025                 rc = hotplug->ops->reset_slot(hotplug, probe);
5026
5027         module_put(hotplug->owner);
5028
5029         return rc;
5030 }
5031
5032 static int pci_dev_reset_slot_function(struct pci_dev *dev, int probe)
5033 {
5034         if (dev->multifunction || dev->subordinate || !dev->slot ||
5035             dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET)
5036                 return -ENOTTY;
5037
5038         return pci_reset_hotplug_slot(dev->slot->hotplug, probe);
5039 }
5040
5041 static int pci_reset_bus_function(struct pci_dev *dev, int probe)
5042 {
5043         int rc;
5044
5045         rc = pci_dev_reset_slot_function(dev, probe);
5046         if (rc != -ENOTTY)
5047                 return rc;
5048         return pci_parent_bus_reset(dev, probe);
5049 }
5050
5051 static void pci_dev_lock(struct pci_dev *dev)
5052 {
5053         pci_cfg_access_lock(dev);
5054         /* block PM suspend, driver probe, etc. */
5055         device_lock(&dev->dev);
5056 }
5057
5058 /* Return 1 on successful lock, 0 on contention */
5059 int pci_dev_trylock(struct pci_dev *dev)
5060 {
5061         if (pci_cfg_access_trylock(dev)) {
5062                 if (device_trylock(&dev->dev))
5063                         return 1;
5064                 pci_cfg_access_unlock(dev);
5065         }
5066
5067         return 0;
5068 }
5069 EXPORT_SYMBOL_GPL(pci_dev_trylock);
5070
5071 void pci_dev_unlock(struct pci_dev *dev)
5072 {
5073         device_unlock(&dev->dev);
5074         pci_cfg_access_unlock(dev);
5075 }
5076 EXPORT_SYMBOL_GPL(pci_dev_unlock);
5077
5078 static void pci_dev_save_and_disable(struct pci_dev *dev)
5079 {
5080         const struct pci_error_handlers *err_handler =
5081                         dev->driver ? dev->driver->err_handler : NULL;
5082
5083         /*
5084          * dev->driver->err_handler->reset_prepare() is protected against
5085          * races with ->remove() by the device lock, which must be held by
5086          * the caller.
5087          */
5088         if (err_handler && err_handler->reset_prepare)
5089                 err_handler->reset_prepare(dev);
5090
5091         /*
5092          * Wake-up device prior to save.  PM registers default to D0 after
5093          * reset and a simple register restore doesn't reliably return
5094          * to a non-D0 state anyway.
5095          */
5096         pci_set_power_state(dev, PCI_D0);
5097
5098         pci_save_state(dev);
5099         /*
5100          * Disable the device by clearing the Command register, except for
5101          * INTx-disable which is set.  This not only disables MMIO and I/O port
5102          * BARs, but also prevents the device from being Bus Master, preventing
5103          * DMA from the device including MSI/MSI-X interrupts.  For PCI 2.3
5104          * compliant devices, INTx-disable prevents legacy interrupts.
5105          */
5106         pci_write_config_word(dev, PCI_COMMAND, PCI_COMMAND_INTX_DISABLE);
5107 }
5108
5109 static void pci_dev_restore(struct pci_dev *dev)
5110 {
5111         const struct pci_error_handlers *err_handler =
5112                         dev->driver ? dev->driver->err_handler : NULL;
5113
5114         pci_restore_state(dev);
5115
5116         /*
5117          * dev->driver->err_handler->reset_done() is protected against
5118          * races with ->remove() by the device lock, which must be held by
5119          * the caller.
5120          */
5121         if (err_handler && err_handler->reset_done)
5122                 err_handler->reset_done(dev);
5123 }
5124
5125 /* dev->reset_methods[] is a 0-terminated list of indices into this array */
5126 static const struct pci_reset_fn_method pci_reset_fn_methods[] = {
5127         { },
5128         { pci_dev_specific_reset, .name = "device_specific" },
5129         { pcie_reset_flr, .name = "flr" },
5130         { pci_af_flr, .name = "af_flr" },
5131         { pci_pm_reset, .name = "pm" },
5132         { pci_reset_bus_function, .name = "bus" },
5133 };
5134
5135 /**
5136  * __pci_reset_function_locked - reset a PCI device function while holding
5137  * the @dev mutex lock.
5138  * @dev: PCI device to reset
5139  *
5140  * Some devices allow an individual function to be reset without affecting
5141  * other functions in the same device.  The PCI device must be responsive
5142  * to PCI config space in order to use this function.
5143  *
5144  * The device function is presumed to be unused and the caller is holding
5145  * the device mutex lock when this function is called.
5146  *
5147  * Resetting the device will make the contents of PCI configuration space
5148  * random, so any caller of this must be prepared to reinitialise the
5149  * device including MSI, bus mastering, BARs, decoding IO and memory spaces,
5150  * etc.
5151  *
5152  * Returns 0 if the device function was successfully reset or negative if the
5153  * device doesn't support resetting a single function.
5154  */
5155 int __pci_reset_function_locked(struct pci_dev *dev)
5156 {
5157         int i, m, rc = -ENOTTY;
5158
5159         might_sleep();
5160
5161         /*
5162          * A reset method returns -ENOTTY if it doesn't support this device and
5163          * we should try the next method.
5164          *
5165          * If it returns 0 (success), we're finished.  If it returns any other
5166          * error, we're also finished: this indicates that further reset
5167          * mechanisms might be broken on the device.
5168          */
5169         for (i = 0; i < PCI_NUM_RESET_METHODS; i++) {
5170                 m = dev->reset_methods[i];
5171                 if (!m)
5172                         return -ENOTTY;
5173
5174                 rc = pci_reset_fn_methods[m].reset_fn(dev, 0);
5175                 if (!rc)
5176                         return 0;
5177                 if (rc != -ENOTTY)
5178                         return rc;
5179         }
5180
5181         return -ENOTTY;
5182 }
5183 EXPORT_SYMBOL_GPL(__pci_reset_function_locked);
5184
5185 /**
5186  * pci_init_reset_methods - check whether device can be safely reset
5187  * and store supported reset mechanisms.
5188  * @dev: PCI device to check for reset mechanisms
5189  *
5190  * Some devices allow an individual function to be reset without affecting
5191  * other functions in the same device.  The PCI device must be in D0-D3hot
5192  * state.
5193  *
5194  * Stores reset mechanisms supported by device in reset_methods byte array
5195  * which is a member of struct pci_dev.
5196  */
5197 void pci_init_reset_methods(struct pci_dev *dev)
5198 {
5199         int m, i, rc;
5200
5201         BUILD_BUG_ON(ARRAY_SIZE(pci_reset_fn_methods) != PCI_NUM_RESET_METHODS);
5202
5203         might_sleep();
5204
5205         i = 0;
5206         for (m = 1; m < PCI_NUM_RESET_METHODS; m++) {
5207                 rc = pci_reset_fn_methods[m].reset_fn(dev, 1);
5208                 if (!rc)
5209                         dev->reset_methods[i++] = m;
5210                 else if (rc != -ENOTTY)
5211                         break;
5212         }
5213
5214         dev->reset_methods[i] = 0;
5215 }
5216
5217 /**
5218  * pci_reset_function - quiesce and reset a PCI device function
5219  * @dev: PCI device to reset
5220  *
5221  * Some devices allow an individual function to be reset without affecting
5222  * other functions in the same device.  The PCI device must be responsive
5223  * to PCI config space in order to use this function.
5224  *
5225  * This function does not just reset the PCI portion of a device, but
5226  * clears all the state associated with the device.  This function differs
5227  * from __pci_reset_function_locked() in that it saves and restores device state
5228  * over the reset and takes the PCI device lock.
5229  *
5230  * Returns 0 if the device function was successfully reset or negative if the
5231  * device doesn't support resetting a single function.
5232  */
5233 int pci_reset_function(struct pci_dev *dev)
5234 {
5235         int rc;
5236
5237         if (!pci_reset_supported(dev))
5238                 return -ENOTTY;
5239
5240         pci_dev_lock(dev);
5241         pci_dev_save_and_disable(dev);
5242
5243         rc = __pci_reset_function_locked(dev);
5244
5245         pci_dev_restore(dev);
5246         pci_dev_unlock(dev);
5247
5248         return rc;
5249 }
5250 EXPORT_SYMBOL_GPL(pci_reset_function);
5251
5252 /**
5253  * pci_reset_function_locked - quiesce and reset a PCI device function
5254  * @dev: PCI device to reset
5255  *
5256  * Some devices allow an individual function to be reset without affecting
5257  * other functions in the same device.  The PCI device must be responsive
5258  * to PCI config space in order to use this function.
5259  *
5260  * This function does not just reset the PCI portion of a device, but
5261  * clears all the state associated with the device.  This function differs
5262  * from __pci_reset_function_locked() in that it saves and restores device state
5263  * over the reset.  It also differs from pci_reset_function() in that it
5264  * requires the PCI device lock to be held.
5265  *
5266  * Returns 0 if the device function was successfully reset or negative if the
5267  * device doesn't support resetting a single function.
5268  */
5269 int pci_reset_function_locked(struct pci_dev *dev)
5270 {
5271         int rc;
5272
5273         if (!pci_reset_supported(dev))
5274                 return -ENOTTY;
5275
5276         pci_dev_save_and_disable(dev);
5277
5278         rc = __pci_reset_function_locked(dev);
5279
5280         pci_dev_restore(dev);
5281
5282         return rc;
5283 }
5284 EXPORT_SYMBOL_GPL(pci_reset_function_locked);
5285
5286 /**
5287  * pci_try_reset_function - quiesce and reset a PCI device function
5288  * @dev: PCI device to reset
5289  *
5290  * Same as above, except return -EAGAIN if unable to lock device.
5291  */
5292 int pci_try_reset_function(struct pci_dev *dev)
5293 {
5294         int rc;
5295
5296         if (!pci_reset_supported(dev))
5297                 return -ENOTTY;
5298
5299         if (!pci_dev_trylock(dev))
5300                 return -EAGAIN;
5301
5302         pci_dev_save_and_disable(dev);
5303         rc = __pci_reset_function_locked(dev);
5304         pci_dev_restore(dev);
5305         pci_dev_unlock(dev);
5306
5307         return rc;
5308 }
5309 EXPORT_SYMBOL_GPL(pci_try_reset_function);
5310
5311 /* Do any devices on or below this bus prevent a bus reset? */
5312 static bool pci_bus_resetable(struct pci_bus *bus)
5313 {
5314         struct pci_dev *dev;
5315
5316
5317         if (bus->self && (bus->self->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET))
5318                 return false;
5319
5320         list_for_each_entry(dev, &bus->devices, bus_list) {
5321                 if (dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET ||
5322                     (dev->subordinate && !pci_bus_resetable(dev->subordinate)))
5323                         return false;
5324         }
5325
5326         return true;
5327 }
5328
5329 /* Lock devices from the top of the tree down */
5330 static void pci_bus_lock(struct pci_bus *bus)
5331 {
5332         struct pci_dev *dev;
5333
5334         list_for_each_entry(dev, &bus->devices, bus_list) {
5335                 pci_dev_lock(dev);
5336                 if (dev->subordinate)
5337                         pci_bus_lock(dev->subordinate);
5338         }
5339 }
5340
5341 /* Unlock devices from the bottom of the tree up */
5342 static void pci_bus_unlock(struct pci_bus *bus)
5343 {
5344         struct pci_dev *dev;
5345
5346         list_for_each_entry(dev, &bus->devices, bus_list) {
5347                 if (dev->subordinate)
5348                         pci_bus_unlock(dev->subordinate);
5349                 pci_dev_unlock(dev);
5350         }
5351 }
5352
5353 /* Return 1 on successful lock, 0 on contention */
5354 static int pci_bus_trylock(struct pci_bus *bus)
5355 {
5356         struct pci_dev *dev;
5357
5358         list_for_each_entry(dev, &bus->devices, bus_list) {
5359                 if (!pci_dev_trylock(dev))
5360                         goto unlock;
5361                 if (dev->subordinate) {
5362                         if (!pci_bus_trylock(dev->subordinate)) {
5363                                 pci_dev_unlock(dev);
5364                                 goto unlock;
5365                         }
5366                 }
5367         }
5368         return 1;
5369
5370 unlock:
5371         list_for_each_entry_continue_reverse(dev, &bus->devices, bus_list) {
5372                 if (dev->subordinate)
5373                         pci_bus_unlock(dev->subordinate);
5374                 pci_dev_unlock(dev);
5375         }
5376         return 0;
5377 }
5378
5379 /* Do any devices on or below this slot prevent a bus reset? */
5380 static bool pci_slot_resetable(struct pci_slot *slot)
5381 {
5382         struct pci_dev *dev;
5383
5384         if (slot->bus->self &&
5385             (slot->bus->self->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET))
5386                 return false;
5387
5388         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5389                 if (!dev->slot || dev->slot != slot)
5390                         continue;
5391                 if (dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET ||
5392                     (dev->subordinate && !pci_bus_resetable(dev->subordinate)))
5393                         return false;
5394         }
5395
5396         return true;
5397 }
5398
5399 /* Lock devices from the top of the tree down */
5400 static void pci_slot_lock(struct pci_slot *slot)
5401 {
5402         struct pci_dev *dev;
5403
5404         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5405                 if (!dev->slot || dev->slot != slot)
5406                         continue;
5407                 pci_dev_lock(dev);
5408                 if (dev->subordinate)
5409                         pci_bus_lock(dev->subordinate);
5410         }
5411 }
5412
5413 /* Unlock devices from the bottom of the tree up */
5414 static void pci_slot_unlock(struct pci_slot *slot)
5415 {
5416         struct pci_dev *dev;
5417
5418         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5419                 if (!dev->slot || dev->slot != slot)
5420                         continue;
5421                 if (dev->subordinate)
5422                         pci_bus_unlock(dev->subordinate);
5423                 pci_dev_unlock(dev);
5424         }
5425 }
5426
5427 /* Return 1 on successful lock, 0 on contention */
5428 static int pci_slot_trylock(struct pci_slot *slot)
5429 {
5430         struct pci_dev *dev;
5431
5432         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5433                 if (!dev->slot || dev->slot != slot)
5434                         continue;
5435                 if (!pci_dev_trylock(dev))
5436                         goto unlock;
5437                 if (dev->subordinate) {
5438                         if (!pci_bus_trylock(dev->subordinate)) {
5439                                 pci_dev_unlock(dev);
5440                                 goto unlock;
5441                         }
5442                 }
5443         }
5444         return 1;
5445
5446 unlock:
5447         list_for_each_entry_continue_reverse(dev,
5448                                              &slot->bus->devices, bus_list) {
5449                 if (!dev->slot || dev->slot != slot)
5450                         continue;
5451                 if (dev->subordinate)
5452                         pci_bus_unlock(dev->subordinate);
5453                 pci_dev_unlock(dev);
5454         }
5455         return 0;
5456 }
5457
5458 /*
5459  * Save and disable devices from the top of the tree down while holding
5460  * the @dev mutex lock for the entire tree.
5461  */
5462 static void pci_bus_save_and_disable_locked(struct pci_bus *bus)
5463 {
5464         struct pci_dev *dev;
5465
5466         list_for_each_entry(dev, &bus->devices, bus_list) {
5467                 pci_dev_save_and_disable(dev);
5468                 if (dev->subordinate)
5469                         pci_bus_save_and_disable_locked(dev->subordinate);
5470         }
5471 }
5472
5473 /*
5474  * Restore devices from top of the tree down while holding @dev mutex lock
5475  * for the entire tree.  Parent bridges need to be restored before we can
5476  * get to subordinate devices.
5477  */
5478 static void pci_bus_restore_locked(struct pci_bus *bus)
5479 {
5480         struct pci_dev *dev;
5481
5482         list_for_each_entry(dev, &bus->devices, bus_list) {
5483                 pci_dev_restore(dev);
5484                 if (dev->subordinate)
5485                         pci_bus_restore_locked(dev->subordinate);
5486         }
5487 }
5488
5489 /*
5490  * Save and disable devices from the top of the tree down while holding
5491  * the @dev mutex lock for the entire tree.
5492  */
5493 static void pci_slot_save_and_disable_locked(struct pci_slot *slot)
5494 {
5495         struct pci_dev *dev;
5496
5497         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5498                 if (!dev->slot || dev->slot != slot)
5499                         continue;
5500                 pci_dev_save_and_disable(dev);
5501                 if (dev->subordinate)
5502                         pci_bus_save_and_disable_locked(dev->subordinate);
5503         }
5504 }
5505
5506 /*
5507  * Restore devices from top of the tree down while holding @dev mutex lock
5508  * for the entire tree.  Parent bridges need to be restored before we can
5509  * get to subordinate devices.
5510  */
5511 static void pci_slot_restore_locked(struct pci_slot *slot)
5512 {
5513         struct pci_dev *dev;
5514
5515         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5516                 if (!dev->slot || dev->slot != slot)
5517                         continue;
5518                 pci_dev_restore(dev);
5519                 if (dev->subordinate)
5520                         pci_bus_restore_locked(dev->subordinate);
5521         }
5522 }
5523
5524 static int pci_slot_reset(struct pci_slot *slot, int probe)
5525 {
5526         int rc;
5527
5528         if (!slot || !pci_slot_resetable(slot))
5529                 return -ENOTTY;
5530
5531         if (!probe)
5532                 pci_slot_lock(slot);
5533
5534         might_sleep();
5535
5536         rc = pci_reset_hotplug_slot(slot->hotplug, probe);
5537
5538         if (!probe)
5539                 pci_slot_unlock(slot);
5540
5541         return rc;
5542 }
5543
5544 /**
5545  * pci_probe_reset_slot - probe whether a PCI slot can be reset
5546  * @slot: PCI slot to probe
5547  *
5548  * Return 0 if slot can be reset, negative if a slot reset is not supported.
5549  */
5550 int pci_probe_reset_slot(struct pci_slot *slot)
5551 {
5552         return pci_slot_reset(slot, 1);
5553 }
5554 EXPORT_SYMBOL_GPL(pci_probe_reset_slot);
5555
5556 /**
5557  * __pci_reset_slot - Try to reset a PCI slot
5558  * @slot: PCI slot to reset
5559  *
5560  * A PCI bus may host multiple slots, each slot may support a reset mechanism
5561  * independent of other slots.  For instance, some slots may support slot power
5562  * control.  In the case of a 1:1 bus to slot architecture, this function may
5563  * wrap the bus reset to avoid spurious slot related events such as hotplug.
5564  * Generally a slot reset should be attempted before a bus reset.  All of the
5565  * function of the slot and any subordinate buses behind the slot are reset
5566  * through this function.  PCI config space of all devices in the slot and
5567  * behind the slot is saved before and restored after reset.
5568  *
5569  * Same as above except return -EAGAIN if the slot cannot be locked
5570  */
5571 static int __pci_reset_slot(struct pci_slot *slot)
5572 {
5573         int rc;
5574
5575         rc = pci_slot_reset(slot, 1);
5576         if (rc)
5577                 return rc;
5578
5579         if (pci_slot_trylock(slot)) {
5580                 pci_slot_save_and_disable_locked(slot);
5581                 might_sleep();
5582                 rc = pci_reset_hotplug_slot(slot->hotplug, 0);
5583                 pci_slot_restore_locked(slot);
5584                 pci_slot_unlock(slot);
5585         } else
5586                 rc = -EAGAIN;
5587
5588         return rc;
5589 }
5590
5591 static int pci_bus_reset(struct pci_bus *bus, int probe)
5592 {
5593         int ret;
5594
5595         if (!bus->self || !pci_bus_resetable(bus))
5596                 return -ENOTTY;
5597
5598         if (probe)
5599                 return 0;
5600
5601         pci_bus_lock(bus);
5602
5603         might_sleep();
5604
5605         ret = pci_bridge_secondary_bus_reset(bus->self);
5606
5607         pci_bus_unlock(bus);
5608
5609         return ret;
5610 }
5611
5612 /**
5613  * pci_bus_error_reset - reset the bridge's subordinate bus
5614  * @bridge: The parent device that connects to the bus to reset
5615  *
5616  * This function will first try to reset the slots on this bus if the method is
5617  * available. If slot reset fails or is not available, this will fall back to a
5618  * secondary bus reset.
5619  */
5620 int pci_bus_error_reset(struct pci_dev *bridge)
5621 {
5622         struct pci_bus *bus = bridge->subordinate;
5623         struct pci_slot *slot;
5624
5625         if (!bus)
5626                 return -ENOTTY;
5627
5628         mutex_lock(&pci_slot_mutex);
5629         if (list_empty(&bus->slots))
5630                 goto bus_reset;
5631
5632         list_for_each_entry(slot, &bus->slots, list)
5633                 if (pci_probe_reset_slot(slot))
5634                         goto bus_reset;
5635
5636         list_for_each_entry(slot, &bus->slots, list)
5637                 if (pci_slot_reset(slot, 0))
5638                         goto bus_reset;
5639
5640         mutex_unlock(&pci_slot_mutex);
5641         return 0;
5642 bus_reset:
5643         mutex_unlock(&pci_slot_mutex);
5644         return pci_bus_reset(bridge->subordinate, 0);
5645 }
5646
5647 /**
5648  * pci_probe_reset_bus - probe whether a PCI bus can be reset
5649  * @bus: PCI bus to probe
5650  *
5651  * Return 0 if bus can be reset, negative if a bus reset is not supported.
5652  */
5653 int pci_probe_reset_bus(struct pci_bus *bus)
5654 {
5655         return pci_bus_reset(bus, 1);
5656 }
5657 EXPORT_SYMBOL_GPL(pci_probe_reset_bus);
5658
5659 /**
5660  * __pci_reset_bus - Try to reset a PCI bus
5661  * @bus: top level PCI bus to reset
5662  *
5663  * Same as above except return -EAGAIN if the bus cannot be locked
5664  */
5665 static int __pci_reset_bus(struct pci_bus *bus)
5666 {
5667         int rc;
5668
5669         rc = pci_bus_reset(bus, 1);
5670         if (rc)
5671                 return rc;
5672
5673         if (pci_bus_trylock(bus)) {
5674                 pci_bus_save_and_disable_locked(bus);
5675                 might_sleep();
5676                 rc = pci_bridge_secondary_bus_reset(bus->self);
5677                 pci_bus_restore_locked(bus);
5678                 pci_bus_unlock(bus);
5679         } else
5680                 rc = -EAGAIN;
5681
5682         return rc;
5683 }
5684
5685 /**
5686  * pci_reset_bus - Try to reset a PCI bus
5687  * @pdev: top level PCI device to reset via slot/bus
5688  *
5689  * Same as above except return -EAGAIN if the bus cannot be locked
5690  */
5691 int pci_reset_bus(struct pci_dev *pdev)
5692 {
5693         return (!pci_probe_reset_slot(pdev->slot)) ?
5694             __pci_reset_slot(pdev->slot) : __pci_reset_bus(pdev->bus);
5695 }
5696 EXPORT_SYMBOL_GPL(pci_reset_bus);
5697
5698 /**
5699  * pcix_get_max_mmrbc - get PCI-X maximum designed memory read byte count
5700  * @dev: PCI device to query
5701  *
5702  * Returns mmrbc: maximum designed memory read count in bytes or
5703  * appropriate error value.
5704  */
5705 int pcix_get_max_mmrbc(struct pci_dev *dev)
5706 {
5707         int cap;
5708         u32 stat;
5709
5710         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
5711         if (!cap)
5712                 return -EINVAL;
5713
5714         if (pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat))
5715                 return -EINVAL;
5716
5717         return 512 << ((stat & PCI_X_STATUS_MAX_READ) >> 21);
5718 }
5719 EXPORT_SYMBOL(pcix_get_max_mmrbc);
5720
5721 /**
5722  * pcix_get_mmrbc - get PCI-X maximum memory read byte count
5723  * @dev: PCI device to query
5724  *
5725  * Returns mmrbc: maximum memory read count in bytes or appropriate error
5726  * value.
5727  */
5728 int pcix_get_mmrbc(struct pci_dev *dev)
5729 {
5730         int cap;
5731         u16 cmd;
5732
5733         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
5734         if (!cap)
5735                 return -EINVAL;
5736
5737         if (pci_read_config_word(dev, cap + PCI_X_CMD, &cmd))
5738                 return -EINVAL;
5739
5740         return 512 << ((cmd & PCI_X_CMD_MAX_READ) >> 2);
5741 }
5742 EXPORT_SYMBOL(pcix_get_mmrbc);
5743
5744 /**
5745  * pcix_set_mmrbc - set PCI-X maximum memory read byte count
5746  * @dev: PCI device to query
5747  * @mmrbc: maximum memory read count in bytes
5748  *    valid values are 512, 1024, 2048, 4096
5749  *
5750  * If possible sets maximum memory read byte count, some bridges have errata
5751  * that prevent this.
5752  */
5753 int pcix_set_mmrbc(struct pci_dev *dev, int mmrbc)
5754 {
5755         int cap;
5756         u32 stat, v, o;
5757         u16 cmd;
5758
5759         if (mmrbc < 512 || mmrbc > 4096 || !is_power_of_2(mmrbc))
5760                 return -EINVAL;
5761
5762         v = ffs(mmrbc) - 10;
5763
5764         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
5765         if (!cap)
5766                 return -EINVAL;
5767
5768         if (pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat))
5769                 return -EINVAL;
5770
5771         if (v > (stat & PCI_X_STATUS_MAX_READ) >> 21)
5772                 return -E2BIG;
5773
5774         if (pci_read_config_word(dev, cap + PCI_X_CMD, &cmd))
5775                 return -EINVAL;
5776
5777         o = (cmd & PCI_X_CMD_MAX_READ) >> 2;
5778         if (o != v) {
5779                 if (v > o && (dev->bus->bus_flags & PCI_BUS_FLAGS_NO_MMRBC))
5780                         return -EIO;
5781
5782                 cmd &= ~PCI_X_CMD_MAX_READ;
5783                 cmd |= v << 2;
5784                 if (pci_write_config_word(dev, cap + PCI_X_CMD, cmd))
5785                         return -EIO;
5786         }
5787         return 0;
5788 }
5789 EXPORT_SYMBOL(pcix_set_mmrbc);
5790
5791 /**
5792  * pcie_get_readrq - get PCI Express read request size
5793  * @dev: PCI device to query
5794  *
5795  * Returns maximum memory read request in bytes or appropriate error value.
5796  */
5797 int pcie_get_readrq(struct pci_dev *dev)
5798 {
5799         u16 ctl;
5800
5801         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &ctl);
5802
5803         return 128 << ((ctl & PCI_EXP_DEVCTL_READRQ) >> 12);
5804 }
5805 EXPORT_SYMBOL(pcie_get_readrq);
5806
5807 /**
5808  * pcie_set_readrq - set PCI Express maximum memory read request
5809  * @dev: PCI device to query
5810  * @rq: maximum memory read count in bytes
5811  *    valid values are 128, 256, 512, 1024, 2048, 4096
5812  *
5813  * If possible sets maximum memory read request in bytes
5814  */
5815 int pcie_set_readrq(struct pci_dev *dev, int rq)
5816 {
5817         u16 v;
5818         int ret;
5819
5820         if (rq < 128 || rq > 4096 || !is_power_of_2(rq))
5821                 return -EINVAL;
5822
5823         /*
5824          * If using the "performance" PCIe config, we clamp the read rq
5825          * size to the max packet size to keep the host bridge from
5826          * generating requests larger than we can cope with.
5827          */
5828         if (pcie_bus_config == PCIE_BUS_PERFORMANCE) {
5829                 int mps = pcie_get_mps(dev);
5830
5831                 if (mps < rq)
5832                         rq = mps;
5833         }
5834
5835         v = (ffs(rq) - 8) << 12;
5836
5837         ret = pcie_capability_clear_and_set_word(dev, PCI_EXP_DEVCTL,
5838                                                   PCI_EXP_DEVCTL_READRQ, v);
5839
5840         return pcibios_err_to_errno(ret);
5841 }
5842 EXPORT_SYMBOL(pcie_set_readrq);
5843
5844 /**
5845  * pcie_get_mps - get PCI Express maximum payload size
5846  * @dev: PCI device to query
5847  *
5848  * Returns maximum payload size in bytes
5849  */
5850 int pcie_get_mps(struct pci_dev *dev)
5851 {
5852         u16 ctl;
5853
5854         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &ctl);
5855
5856         return 128 << ((ctl & PCI_EXP_DEVCTL_PAYLOAD) >> 5);
5857 }
5858 EXPORT_SYMBOL(pcie_get_mps);
5859
5860 /**
5861  * pcie_set_mps - set PCI Express maximum payload size
5862  * @dev: PCI device to query
5863  * @mps: maximum payload size in bytes
5864  *    valid values are 128, 256, 512, 1024, 2048, 4096
5865  *
5866  * If possible sets maximum payload size
5867  */
5868 int pcie_set_mps(struct pci_dev *dev, int mps)
5869 {
5870         u16 v;
5871         int ret;
5872
5873         if (mps < 128 || mps > 4096 || !is_power_of_2(mps))
5874                 return -EINVAL;
5875
5876         v = ffs(mps) - 8;
5877         if (v > dev->pcie_mpss)
5878                 return -EINVAL;
5879         v <<= 5;
5880
5881         ret = pcie_capability_clear_and_set_word(dev, PCI_EXP_DEVCTL,
5882                                                   PCI_EXP_DEVCTL_PAYLOAD, v);
5883
5884         return pcibios_err_to_errno(ret);
5885 }
5886 EXPORT_SYMBOL(pcie_set_mps);
5887
5888 /**
5889  * pcie_bandwidth_available - determine minimum link settings of a PCIe
5890  *                            device and its bandwidth limitation
5891  * @dev: PCI device to query
5892  * @limiting_dev: storage for device causing the bandwidth limitation
5893  * @speed: storage for speed of limiting device
5894  * @width: storage for width of limiting device
5895  *
5896  * Walk up the PCI device chain and find the point where the minimum
5897  * bandwidth is available.  Return the bandwidth available there and (if
5898  * limiting_dev, speed, and width pointers are supplied) information about
5899  * that point.  The bandwidth returned is in Mb/s, i.e., megabits/second of
5900  * raw bandwidth.
5901  */
5902 u32 pcie_bandwidth_available(struct pci_dev *dev, struct pci_dev **limiting_dev,
5903                              enum pci_bus_speed *speed,
5904                              enum pcie_link_width *width)
5905 {
5906         u16 lnksta;
5907         enum pci_bus_speed next_speed;
5908         enum pcie_link_width next_width;
5909         u32 bw, next_bw;
5910
5911         if (speed)
5912                 *speed = PCI_SPEED_UNKNOWN;
5913         if (width)
5914                 *width = PCIE_LNK_WIDTH_UNKNOWN;
5915
5916         bw = 0;
5917
5918         while (dev) {
5919                 pcie_capability_read_word(dev, PCI_EXP_LNKSTA, &lnksta);
5920
5921                 next_speed = pcie_link_speed[lnksta & PCI_EXP_LNKSTA_CLS];
5922                 next_width = (lnksta & PCI_EXP_LNKSTA_NLW) >>
5923                         PCI_EXP_LNKSTA_NLW_SHIFT;
5924
5925                 next_bw = next_width * PCIE_SPEED2MBS_ENC(next_speed);
5926
5927                 /* Check if current device limits the total bandwidth */
5928                 if (!bw || next_bw <= bw) {
5929                         bw = next_bw;
5930
5931                         if (limiting_dev)
5932                                 *limiting_dev = dev;
5933                         if (speed)
5934                                 *speed = next_speed;
5935                         if (width)
5936                                 *width = next_width;
5937                 }
5938
5939                 dev = pci_upstream_bridge(dev);
5940         }
5941
5942         return bw;
5943 }
5944 EXPORT_SYMBOL(pcie_bandwidth_available);
5945
5946 /**
5947  * pcie_get_speed_cap - query for the PCI device's link speed capability
5948  * @dev: PCI device to query
5949  *
5950  * Query the PCI device speed capability.  Return the maximum link speed
5951  * supported by the device.
5952  */
5953 enum pci_bus_speed pcie_get_speed_cap(struct pci_dev *dev)
5954 {
5955         u32 lnkcap2, lnkcap;
5956
5957         /*
5958          * Link Capabilities 2 was added in PCIe r3.0, sec 7.8.18.  The
5959          * implementation note there recommends using the Supported Link
5960          * Speeds Vector in Link Capabilities 2 when supported.
5961          *
5962          * Without Link Capabilities 2, i.e., prior to PCIe r3.0, software
5963          * should use the Supported Link Speeds field in Link Capabilities,
5964          * where only 2.5 GT/s and 5.0 GT/s speeds were defined.
5965          */
5966         pcie_capability_read_dword(dev, PCI_EXP_LNKCAP2, &lnkcap2);
5967
5968         /* PCIe r3.0-compliant */
5969         if (lnkcap2)
5970                 return PCIE_LNKCAP2_SLS2SPEED(lnkcap2);
5971
5972         pcie_capability_read_dword(dev, PCI_EXP_LNKCAP, &lnkcap);
5973         if ((lnkcap & PCI_EXP_LNKCAP_SLS) == PCI_EXP_LNKCAP_SLS_5_0GB)
5974                 return PCIE_SPEED_5_0GT;
5975         else if ((lnkcap & PCI_EXP_LNKCAP_SLS) == PCI_EXP_LNKCAP_SLS_2_5GB)
5976                 return PCIE_SPEED_2_5GT;
5977
5978         return PCI_SPEED_UNKNOWN;
5979 }
5980 EXPORT_SYMBOL(pcie_get_speed_cap);
5981
5982 /**
5983  * pcie_get_width_cap - query for the PCI device's link width capability
5984  * @dev: PCI device to query
5985  *
5986  * Query the PCI device width capability.  Return the maximum link width
5987  * supported by the device.
5988  */
5989 enum pcie_link_width pcie_get_width_cap(struct pci_dev *dev)
5990 {
5991         u32 lnkcap;
5992
5993         pcie_capability_read_dword(dev, PCI_EXP_LNKCAP, &lnkcap);
5994         if (lnkcap)
5995                 return (lnkcap & PCI_EXP_LNKCAP_MLW) >> 4;
5996
5997         return PCIE_LNK_WIDTH_UNKNOWN;
5998 }
5999 EXPORT_SYMBOL(pcie_get_width_cap);
6000
6001 /**
6002  * pcie_bandwidth_capable - calculate a PCI device's link bandwidth capability
6003  * @dev: PCI device
6004  * @speed: storage for link speed
6005  * @width: storage for link width
6006  *
6007  * Calculate a PCI device's link bandwidth by querying for its link speed
6008  * and width, multiplying them, and applying encoding overhead.  The result
6009  * is in Mb/s, i.e., megabits/second of raw bandwidth.
6010  */
6011 u32 pcie_bandwidth_capable(struct pci_dev *dev, enum pci_bus_speed *speed,
6012                            enum pcie_link_width *width)
6013 {
6014         *speed = pcie_get_speed_cap(dev);
6015         *width = pcie_get_width_cap(dev);
6016
6017         if (*speed == PCI_SPEED_UNKNOWN || *width == PCIE_LNK_WIDTH_UNKNOWN)
6018                 return 0;
6019
6020         return *width * PCIE_SPEED2MBS_ENC(*speed);
6021 }
6022
6023 /**
6024  * __pcie_print_link_status - Report the PCI device's link speed and width
6025  * @dev: PCI device to query
6026  * @verbose: Print info even when enough bandwidth is available
6027  *
6028  * If the available bandwidth at the device is less than the device is
6029  * capable of, report the device's maximum possible bandwidth and the
6030  * upstream link that limits its performance.  If @verbose, always print
6031  * the available bandwidth, even if the device isn't constrained.
6032  */
6033 void __pcie_print_link_status(struct pci_dev *dev, bool verbose)
6034 {
6035         enum pcie_link_width width, width_cap;
6036         enum pci_bus_speed speed, speed_cap;
6037         struct pci_dev *limiting_dev = NULL;
6038         u32 bw_avail, bw_cap;
6039
6040         bw_cap = pcie_bandwidth_capable(dev, &speed_cap, &width_cap);
6041         bw_avail = pcie_bandwidth_available(dev, &limiting_dev, &speed, &width);
6042
6043         if (bw_avail >= bw_cap && verbose)
6044                 pci_info(dev, "%u.%03u Gb/s available PCIe bandwidth (%s x%d link)\n",
6045                          bw_cap / 1000, bw_cap % 1000,
6046                          pci_speed_string(speed_cap), width_cap);
6047         else if (bw_avail < bw_cap)
6048                 pci_info(dev, "%u.%03u Gb/s available PCIe bandwidth, limited by %s x%d link at %s (capable of %u.%03u Gb/s with %s x%d link)\n",
6049                          bw_avail / 1000, bw_avail % 1000,
6050                          pci_speed_string(speed), width,
6051                          limiting_dev ? pci_name(limiting_dev) : "<unknown>",
6052                          bw_cap / 1000, bw_cap % 1000,
6053                          pci_speed_string(speed_cap), width_cap);
6054 }
6055
6056 /**
6057  * pcie_print_link_status - Report the PCI device's link speed and width
6058  * @dev: PCI device to query
6059  *
6060  * Report the available bandwidth at the device.
6061  */
6062 void pcie_print_link_status(struct pci_dev *dev)
6063 {
6064         __pcie_print_link_status(dev, true);
6065 }
6066 EXPORT_SYMBOL(pcie_print_link_status);
6067
6068 /**
6069  * pci_select_bars - Make BAR mask from the type of resource
6070  * @dev: the PCI device for which BAR mask is made
6071  * @flags: resource type mask to be selected
6072  *
6073  * This helper routine makes bar mask from the type of resource.
6074  */
6075 int pci_select_bars(struct pci_dev *dev, unsigned long flags)
6076 {
6077         int i, bars = 0;
6078         for (i = 0; i < PCI_NUM_RESOURCES; i++)
6079                 if (pci_resource_flags(dev, i) & flags)
6080                         bars |= (1 << i);
6081         return bars;
6082 }
6083 EXPORT_SYMBOL(pci_select_bars);
6084
6085 /* Some architectures require additional programming to enable VGA */
6086 static arch_set_vga_state_t arch_set_vga_state;
6087
6088 void __init pci_register_set_vga_state(arch_set_vga_state_t func)
6089 {
6090         arch_set_vga_state = func;      /* NULL disables */
6091 }
6092
6093 static int pci_set_vga_state_arch(struct pci_dev *dev, bool decode,
6094                                   unsigned int command_bits, u32 flags)
6095 {
6096         if (arch_set_vga_state)
6097                 return arch_set_vga_state(dev, decode, command_bits,
6098                                                 flags);
6099         return 0;
6100 }
6101
6102 /**
6103  * pci_set_vga_state - set VGA decode state on device and parents if requested
6104  * @dev: the PCI device
6105  * @decode: true = enable decoding, false = disable decoding
6106  * @command_bits: PCI_COMMAND_IO and/or PCI_COMMAND_MEMORY
6107  * @flags: traverse ancestors and change bridges
6108  * CHANGE_BRIDGE_ONLY / CHANGE_BRIDGE
6109  */
6110 int pci_set_vga_state(struct pci_dev *dev, bool decode,
6111                       unsigned int command_bits, u32 flags)
6112 {
6113         struct pci_bus *bus;
6114         struct pci_dev *bridge;
6115         u16 cmd;
6116         int rc;
6117
6118         WARN_ON((flags & PCI_VGA_STATE_CHANGE_DECODES) && (command_bits & ~(PCI_COMMAND_IO|PCI_COMMAND_MEMORY)));
6119
6120         /* ARCH specific VGA enables */
6121         rc = pci_set_vga_state_arch(dev, decode, command_bits, flags);
6122         if (rc)
6123                 return rc;
6124
6125         if (flags & PCI_VGA_STATE_CHANGE_DECODES) {
6126                 pci_read_config_word(dev, PCI_COMMAND, &cmd);
6127                 if (decode)
6128                         cmd |= command_bits;
6129                 else
6130                         cmd &= ~command_bits;
6131                 pci_write_config_word(dev, PCI_COMMAND, cmd);
6132         }
6133
6134         if (!(flags & PCI_VGA_STATE_CHANGE_BRIDGE))
6135                 return 0;
6136
6137         bus = dev->bus;
6138         while (bus) {
6139                 bridge = bus->self;
6140                 if (bridge) {
6141                         pci_read_config_word(bridge, PCI_BRIDGE_CONTROL,
6142                                              &cmd);
6143                         if (decode)
6144                                 cmd |= PCI_BRIDGE_CTL_VGA;
6145                         else
6146                                 cmd &= ~PCI_BRIDGE_CTL_VGA;
6147                         pci_write_config_word(bridge, PCI_BRIDGE_CONTROL,
6148                                               cmd);
6149                 }
6150                 bus = bus->parent;
6151         }
6152         return 0;
6153 }
6154
6155 #ifdef CONFIG_ACPI
6156 bool pci_pr3_present(struct pci_dev *pdev)
6157 {
6158         struct acpi_device *adev;
6159
6160         if (acpi_disabled)
6161                 return false;
6162
6163         adev = ACPI_COMPANION(&pdev->dev);
6164         if (!adev)
6165                 return false;
6166
6167         return adev->power.flags.power_resources &&
6168                 acpi_has_method(adev->handle, "_PR3");
6169 }
6170 EXPORT_SYMBOL_GPL(pci_pr3_present);
6171 #endif
6172
6173 /**
6174  * pci_add_dma_alias - Add a DMA devfn alias for a device
6175  * @dev: the PCI device for which alias is added
6176  * @devfn_from: alias slot and function
6177  * @nr_devfns: number of subsequent devfns to alias
6178  *
6179  * This helper encodes an 8-bit devfn as a bit number in dma_alias_mask
6180  * which is used to program permissible bus-devfn source addresses for DMA
6181  * requests in an IOMMU.  These aliases factor into IOMMU group creation
6182  * and are useful for devices generating DMA requests beyond or different
6183  * from their logical bus-devfn.  Examples include device quirks where the
6184  * device simply uses the wrong devfn, as well as non-transparent bridges
6185  * where the alias may be a proxy for devices in another domain.
6186  *
6187  * IOMMU group creation is performed during device discovery or addition,
6188  * prior to any potential DMA mapping and therefore prior to driver probing
6189  * (especially for userspace assigned devices where IOMMU group definition
6190  * cannot be left as a userspace activity).  DMA aliases should therefore
6191  * be configured via quirks, such as the PCI fixup header quirk.
6192  */
6193 void pci_add_dma_alias(struct pci_dev *dev, u8 devfn_from, unsigned nr_devfns)
6194 {
6195         int devfn_to;
6196
6197         nr_devfns = min(nr_devfns, (unsigned) MAX_NR_DEVFNS - devfn_from);
6198         devfn_to = devfn_from + nr_devfns - 1;
6199
6200         if (!dev->dma_alias_mask)
6201                 dev->dma_alias_mask = bitmap_zalloc(MAX_NR_DEVFNS, GFP_KERNEL);
6202         if (!dev->dma_alias_mask) {
6203                 pci_warn(dev, "Unable to allocate DMA alias mask\n");
6204                 return;
6205         }
6206
6207         bitmap_set(dev->dma_alias_mask, devfn_from, nr_devfns);
6208
6209         if (nr_devfns == 1)
6210                 pci_info(dev, "Enabling fixed DMA alias to %02x.%d\n",
6211                                 PCI_SLOT(devfn_from), PCI_FUNC(devfn_from));
6212         else if (nr_devfns > 1)
6213                 pci_info(dev, "Enabling fixed DMA alias for devfn range from %02x.%d to %02x.%d\n",
6214                                 PCI_SLOT(devfn_from), PCI_FUNC(devfn_from),
6215                                 PCI_SLOT(devfn_to), PCI_FUNC(devfn_to));
6216 }
6217
6218 bool pci_devs_are_dma_aliases(struct pci_dev *dev1, struct pci_dev *dev2)
6219 {
6220         return (dev1->dma_alias_mask &&
6221                 test_bit(dev2->devfn, dev1->dma_alias_mask)) ||
6222                (dev2->dma_alias_mask &&
6223                 test_bit(dev1->devfn, dev2->dma_alias_mask)) ||
6224                pci_real_dma_dev(dev1) == dev2 ||
6225                pci_real_dma_dev(dev2) == dev1;
6226 }
6227
6228 bool pci_device_is_present(struct pci_dev *pdev)
6229 {
6230         u32 v;
6231
6232         if (pci_dev_is_disconnected(pdev))
6233                 return false;
6234         return pci_bus_read_dev_vendor_id(pdev->bus, pdev->devfn, &v, 0);
6235 }
6236 EXPORT_SYMBOL_GPL(pci_device_is_present);
6237
6238 void pci_ignore_hotplug(struct pci_dev *dev)
6239 {
6240         struct pci_dev *bridge = dev->bus->self;
6241
6242         dev->ignore_hotplug = 1;
6243         /* Propagate the "ignore hotplug" setting to the parent bridge. */
6244         if (bridge)
6245                 bridge->ignore_hotplug = 1;
6246 }
6247 EXPORT_SYMBOL_GPL(pci_ignore_hotplug);
6248
6249 /**
6250  * pci_real_dma_dev - Get PCI DMA device for PCI device
6251  * @dev: the PCI device that may have a PCI DMA alias
6252  *
6253  * Permits the platform to provide architecture-specific functionality to
6254  * devices needing to alias DMA to another PCI device on another PCI bus. If
6255  * the PCI device is on the same bus, it is recommended to use
6256  * pci_add_dma_alias(). This is the default implementation. Architecture
6257  * implementations can override this.
6258  */
6259 struct pci_dev __weak *pci_real_dma_dev(struct pci_dev *dev)
6260 {
6261         return dev;
6262 }
6263
6264 resource_size_t __weak pcibios_default_alignment(void)
6265 {
6266         return 0;
6267 }
6268
6269 /*
6270  * Arches that don't want to expose struct resource to userland as-is in
6271  * sysfs and /proc can implement their own pci_resource_to_user().
6272  */
6273 void __weak pci_resource_to_user(const struct pci_dev *dev, int bar,
6274                                  const struct resource *rsrc,
6275                                  resource_size_t *start, resource_size_t *end)
6276 {
6277         *start = rsrc->start;
6278         *end = rsrc->end;
6279 }
6280
6281 static char *resource_alignment_param;
6282 static DEFINE_SPINLOCK(resource_alignment_lock);
6283
6284 /**
6285  * pci_specified_resource_alignment - get resource alignment specified by user.
6286  * @dev: the PCI device to get
6287  * @resize: whether or not to change resources' size when reassigning alignment
6288  *
6289  * RETURNS: Resource alignment if it is specified.
6290  *          Zero if it is not specified.
6291  */
6292 static resource_size_t pci_specified_resource_alignment(struct pci_dev *dev,
6293                                                         bool *resize)
6294 {
6295         int align_order, count;
6296         resource_size_t align = pcibios_default_alignment();
6297         const char *p;
6298         int ret;
6299
6300         spin_lock(&resource_alignment_lock);
6301         p = resource_alignment_param;
6302         if (!p || !*p)
6303                 goto out;
6304         if (pci_has_flag(PCI_PROBE_ONLY)) {
6305                 align = 0;
6306                 pr_info_once("PCI: Ignoring requested alignments (PCI_PROBE_ONLY)\n");
6307                 goto out;
6308         }
6309
6310         while (*p) {
6311                 count = 0;
6312                 if (sscanf(p, "%d%n", &align_order, &count) == 1 &&
6313                     p[count] == '@') {
6314                         p += count + 1;
6315                         if (align_order > 63) {
6316                                 pr_err("PCI: Invalid requested alignment (order %d)\n",
6317                                        align_order);
6318                                 align_order = PAGE_SHIFT;
6319                         }
6320                 } else {
6321                         align_order = PAGE_SHIFT;
6322                 }
6323
6324                 ret = pci_dev_str_match(dev, p, &p);
6325                 if (ret == 1) {
6326                         *resize = true;
6327                         align = 1ULL << align_order;
6328                         break;
6329                 } else if (ret < 0) {
6330                         pr_err("PCI: Can't parse resource_alignment parameter: %s\n",
6331                                p);
6332                         break;
6333                 }
6334
6335                 if (*p != ';' && *p != ',') {
6336                         /* End of param or invalid format */
6337                         break;
6338                 }
6339                 p++;
6340         }
6341 out:
6342         spin_unlock(&resource_alignment_lock);
6343         return align;
6344 }
6345
6346 static void pci_request_resource_alignment(struct pci_dev *dev, int bar,
6347                                            resource_size_t align, bool resize)
6348 {
6349         struct resource *r = &dev->resource[bar];
6350         resource_size_t size;
6351
6352         if (!(r->flags & IORESOURCE_MEM))
6353                 return;
6354
6355         if (r->flags & IORESOURCE_PCI_FIXED) {
6356                 pci_info(dev, "BAR%d %pR: ignoring requested alignment %#llx\n",
6357                          bar, r, (unsigned long long)align);
6358                 return;
6359         }
6360
6361         size = resource_size(r);
6362         if (size >= align)
6363                 return;
6364
6365         /*
6366          * Increase the alignment of the resource.  There are two ways we
6367          * can do this:
6368          *
6369          * 1) Increase the size of the resource.  BARs are aligned on their
6370          *    size, so when we reallocate space for this resource, we'll
6371          *    allocate it with the larger alignment.  This also prevents
6372          *    assignment of any other BARs inside the alignment region, so
6373          *    if we're requesting page alignment, this means no other BARs
6374          *    will share the page.
6375          *
6376          *    The disadvantage is that this makes the resource larger than
6377          *    the hardware BAR, which may break drivers that compute things
6378          *    based on the resource size, e.g., to find registers at a
6379          *    fixed offset before the end of the BAR.
6380          *
6381          * 2) Retain the resource size, but use IORESOURCE_STARTALIGN and
6382          *    set r->start to the desired alignment.  By itself this
6383          *    doesn't prevent other BARs being put inside the alignment
6384          *    region, but if we realign *every* resource of every device in
6385          *    the system, none of them will share an alignment region.
6386          *
6387          * When the user has requested alignment for only some devices via
6388          * the "pci=resource_alignment" argument, "resize" is true and we
6389          * use the first method.  Otherwise we assume we're aligning all
6390          * devices and we use the second.
6391          */
6392
6393         pci_info(dev, "BAR%d %pR: requesting alignment to %#llx\n",
6394                  bar, r, (unsigned long long)align);
6395
6396         if (resize) {
6397                 r->start = 0;
6398                 r->end = align - 1;
6399         } else {
6400                 r->flags &= ~IORESOURCE_SIZEALIGN;
6401                 r->flags |= IORESOURCE_STARTALIGN;
6402                 r->start = align;
6403                 r->end = r->start + size - 1;
6404         }
6405         r->flags |= IORESOURCE_UNSET;
6406 }
6407
6408 /*
6409  * This function disables memory decoding and releases memory resources
6410  * of the device specified by kernel's boot parameter 'pci=resource_alignment='.
6411  * It also rounds up size to specified alignment.
6412  * Later on, the kernel will assign page-aligned memory resource back
6413  * to the device.
6414  */
6415 void pci_reassigndev_resource_alignment(struct pci_dev *dev)
6416 {
6417         int i;
6418         struct resource *r;
6419         resource_size_t align;
6420         u16 command;
6421         bool resize = false;
6422
6423         /*
6424          * VF BARs are read-only zero according to SR-IOV spec r1.1, sec
6425          * 3.4.1.11.  Their resources are allocated from the space
6426          * described by the VF BARx register in the PF's SR-IOV capability.
6427          * We can't influence their alignment here.
6428          */
6429         if (dev->is_virtfn)
6430                 return;
6431
6432         /* check if specified PCI is target device to reassign */
6433         align = pci_specified_resource_alignment(dev, &resize);
6434         if (!align)
6435                 return;
6436
6437         if (dev->hdr_type == PCI_HEADER_TYPE_NORMAL &&
6438             (dev->class >> 8) == PCI_CLASS_BRIDGE_HOST) {
6439                 pci_warn(dev, "Can't reassign resources to host bridge\n");
6440                 return;
6441         }
6442
6443         pci_read_config_word(dev, PCI_COMMAND, &command);
6444         command &= ~PCI_COMMAND_MEMORY;
6445         pci_write_config_word(dev, PCI_COMMAND, command);
6446
6447         for (i = 0; i <= PCI_ROM_RESOURCE; i++)
6448                 pci_request_resource_alignment(dev, i, align, resize);
6449
6450         /*
6451          * Need to disable bridge's resource window,
6452          * to enable the kernel to reassign new resource
6453          * window later on.
6454          */
6455         if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE) {
6456                 for (i = PCI_BRIDGE_RESOURCES; i < PCI_NUM_RESOURCES; i++) {
6457                         r = &dev->resource[i];
6458                         if (!(r->flags & IORESOURCE_MEM))
6459                                 continue;
6460                         r->flags |= IORESOURCE_UNSET;
6461                         r->end = resource_size(r) - 1;
6462                         r->start = 0;
6463                 }
6464                 pci_disable_bridge_window(dev);
6465         }
6466 }
6467
6468 static ssize_t resource_alignment_show(struct bus_type *bus, char *buf)
6469 {
6470         size_t count = 0;
6471
6472         spin_lock(&resource_alignment_lock);
6473         if (resource_alignment_param)
6474                 count = sysfs_emit(buf, "%s\n", resource_alignment_param);
6475         spin_unlock(&resource_alignment_lock);
6476
6477         return count;
6478 }
6479
6480 static ssize_t resource_alignment_store(struct bus_type *bus,
6481                                         const char *buf, size_t count)
6482 {
6483         char *param, *old, *end;
6484
6485         if (count >= (PAGE_SIZE - 1))
6486                 return -EINVAL;
6487
6488         param = kstrndup(buf, count, GFP_KERNEL);
6489         if (!param)
6490                 return -ENOMEM;
6491
6492         end = strchr(param, '\n');
6493         if (end)
6494                 *end = '\0';
6495
6496         spin_lock(&resource_alignment_lock);
6497         old = resource_alignment_param;
6498         if (strlen(param)) {
6499                 resource_alignment_param = param;
6500         } else {
6501                 kfree(param);
6502                 resource_alignment_param = NULL;
6503         }
6504         spin_unlock(&resource_alignment_lock);
6505
6506         kfree(old);
6507
6508         return count;
6509 }
6510
6511 static BUS_ATTR_RW(resource_alignment);
6512
6513 static int __init pci_resource_alignment_sysfs_init(void)
6514 {
6515         return bus_create_file(&pci_bus_type,
6516                                         &bus_attr_resource_alignment);
6517 }
6518 late_initcall(pci_resource_alignment_sysfs_init);
6519
6520 static void pci_no_domains(void)
6521 {
6522 #ifdef CONFIG_PCI_DOMAINS
6523         pci_domains_supported = 0;
6524 #endif
6525 }
6526
6527 #ifdef CONFIG_PCI_DOMAINS_GENERIC
6528 static atomic_t __domain_nr = ATOMIC_INIT(-1);
6529
6530 static int pci_get_new_domain_nr(void)
6531 {
6532         return atomic_inc_return(&__domain_nr);
6533 }
6534
6535 static int of_pci_bus_find_domain_nr(struct device *parent)
6536 {
6537         static int use_dt_domains = -1;
6538         int domain = -1;
6539
6540         if (parent)
6541                 domain = of_get_pci_domain_nr(parent->of_node);
6542
6543         /*
6544          * Check DT domain and use_dt_domains values.
6545          *
6546          * If DT domain property is valid (domain >= 0) and
6547          * use_dt_domains != 0, the DT assignment is valid since this means
6548          * we have not previously allocated a domain number by using
6549          * pci_get_new_domain_nr(); we should also update use_dt_domains to
6550          * 1, to indicate that we have just assigned a domain number from
6551          * DT.
6552          *
6553          * If DT domain property value is not valid (ie domain < 0), and we
6554          * have not previously assigned a domain number from DT
6555          * (use_dt_domains != 1) we should assign a domain number by
6556          * using the:
6557          *
6558          * pci_get_new_domain_nr()
6559          *
6560          * API and update the use_dt_domains value to keep track of method we
6561          * are using to assign domain numbers (use_dt_domains = 0).
6562          *
6563          * All other combinations imply we have a platform that is trying
6564          * to mix domain numbers obtained from DT and pci_get_new_domain_nr(),
6565          * which is a recipe for domain mishandling and it is prevented by
6566          * invalidating the domain value (domain = -1) and printing a
6567          * corresponding error.
6568          */
6569         if (domain >= 0 && use_dt_domains) {
6570                 use_dt_domains = 1;
6571         } else if (domain < 0 && use_dt_domains != 1) {
6572                 use_dt_domains = 0;
6573                 domain = pci_get_new_domain_nr();
6574         } else {
6575                 if (parent)
6576                         pr_err("Node %pOF has ", parent->of_node);
6577                 pr_err("Inconsistent \"linux,pci-domain\" property in DT\n");
6578                 domain = -1;
6579         }
6580
6581         return domain;
6582 }
6583
6584 int pci_bus_find_domain_nr(struct pci_bus *bus, struct device *parent)
6585 {
6586         return acpi_disabled ? of_pci_bus_find_domain_nr(parent) :
6587                                acpi_pci_bus_find_domain_nr(bus);
6588 }
6589 #endif
6590
6591 /**
6592  * pci_ext_cfg_avail - can we access extended PCI config space?
6593  *
6594  * Returns 1 if we can access PCI extended config space (offsets
6595  * greater than 0xff). This is the default implementation. Architecture
6596  * implementations can override this.
6597  */
6598 int __weak pci_ext_cfg_avail(void)
6599 {
6600         return 1;
6601 }
6602
6603 void __weak pci_fixup_cardbus(struct pci_bus *bus)
6604 {
6605 }
6606 EXPORT_SYMBOL(pci_fixup_cardbus);
6607
6608 static int __init pci_setup(char *str)
6609 {
6610         while (str) {
6611                 char *k = strchr(str, ',');
6612                 if (k)
6613                         *k++ = 0;
6614                 if (*str && (str = pcibios_setup(str)) && *str) {
6615                         if (!strcmp(str, "nomsi")) {
6616                                 pci_no_msi();
6617                         } else if (!strncmp(str, "noats", 5)) {
6618                                 pr_info("PCIe: ATS is disabled\n");
6619                                 pcie_ats_disabled = true;
6620                         } else if (!strcmp(str, "noaer")) {
6621                                 pci_no_aer();
6622                         } else if (!strcmp(str, "earlydump")) {
6623                                 pci_early_dump = true;
6624                         } else if (!strncmp(str, "realloc=", 8)) {
6625                                 pci_realloc_get_opt(str + 8);
6626                         } else if (!strncmp(str, "realloc", 7)) {
6627                                 pci_realloc_get_opt("on");
6628                         } else if (!strcmp(str, "nodomains")) {
6629                                 pci_no_domains();
6630                         } else if (!strncmp(str, "noari", 5)) {
6631                                 pcie_ari_disabled = true;
6632                         } else if (!strncmp(str, "cbiosize=", 9)) {
6633                                 pci_cardbus_io_size = memparse(str + 9, &str);
6634                         } else if (!strncmp(str, "cbmemsize=", 10)) {
6635                                 pci_cardbus_mem_size = memparse(str + 10, &str);
6636                         } else if (!strncmp(str, "resource_alignment=", 19)) {
6637                                 resource_alignment_param = str + 19;
6638                         } else if (!strncmp(str, "ecrc=", 5)) {
6639                                 pcie_ecrc_get_policy(str + 5);
6640                         } else if (!strncmp(str, "hpiosize=", 9)) {
6641                                 pci_hotplug_io_size = memparse(str + 9, &str);
6642                         } else if (!strncmp(str, "hpmmiosize=", 11)) {
6643                                 pci_hotplug_mmio_size = memparse(str + 11, &str);
6644                         } else if (!strncmp(str, "hpmmioprefsize=", 15)) {
6645                                 pci_hotplug_mmio_pref_size = memparse(str + 15, &str);
6646                         } else if (!strncmp(str, "hpmemsize=", 10)) {
6647                                 pci_hotplug_mmio_size = memparse(str + 10, &str);
6648                                 pci_hotplug_mmio_pref_size = pci_hotplug_mmio_size;
6649                         } else if (!strncmp(str, "hpbussize=", 10)) {
6650                                 pci_hotplug_bus_size =
6651                                         simple_strtoul(str + 10, &str, 0);
6652                                 if (pci_hotplug_bus_size > 0xff)
6653                                         pci_hotplug_bus_size = DEFAULT_HOTPLUG_BUS_SIZE;
6654                         } else if (!strncmp(str, "pcie_bus_tune_off", 17)) {
6655                                 pcie_bus_config = PCIE_BUS_TUNE_OFF;
6656                         } else if (!strncmp(str, "pcie_bus_safe", 13)) {
6657                                 pcie_bus_config = PCIE_BUS_SAFE;
6658                         } else if (!strncmp(str, "pcie_bus_perf", 13)) {
6659                                 pcie_bus_config = PCIE_BUS_PERFORMANCE;
6660                         } else if (!strncmp(str, "pcie_bus_peer2peer", 18)) {
6661                                 pcie_bus_config = PCIE_BUS_PEER2PEER;
6662                         } else if (!strncmp(str, "pcie_scan_all", 13)) {
6663                                 pci_add_flags(PCI_SCAN_ALL_PCIE_DEVS);
6664                         } else if (!strncmp(str, "disable_acs_redir=", 18)) {
6665                                 disable_acs_redir_param = str + 18;
6666                         } else {
6667                                 pr_err("PCI: Unknown option `%s'\n", str);
6668                         }
6669                 }
6670                 str = k;
6671         }
6672         return 0;
6673 }
6674 early_param("pci", pci_setup);
6675
6676 /*
6677  * 'resource_alignment_param' and 'disable_acs_redir_param' are initialized
6678  * in pci_setup(), above, to point to data in the __initdata section which
6679  * will be freed after the init sequence is complete. We can't allocate memory
6680  * in pci_setup() because some architectures do not have any memory allocation
6681  * service available during an early_param() call. So we allocate memory and
6682  * copy the variable here before the init section is freed.
6683  *
6684  */
6685 static int __init pci_realloc_setup_params(void)
6686 {
6687         resource_alignment_param = kstrdup(resource_alignment_param,
6688                                            GFP_KERNEL);
6689         disable_acs_redir_param = kstrdup(disable_acs_redir_param, GFP_KERNEL);
6690
6691         return 0;
6692 }
6693 pure_initcall(pci_realloc_setup_params);