PCI: Export pci_dev_lock()
[platform/kernel/linux-starfive.git] / drivers / pci / pci.c
1 // SPDX-License-Identifier: GPL-2.0
2 /*
3  * PCI Bus Services, see include/linux/pci.h for further explanation.
4  *
5  * Copyright 1993 -- 1997 Drew Eckhardt, Frederic Potter,
6  * David Mosberger-Tang
7  *
8  * Copyright 1997 -- 2000 Martin Mares <mj@ucw.cz>
9  */
10
11 #include <linux/acpi.h>
12 #include <linux/kernel.h>
13 #include <linux/delay.h>
14 #include <linux/dmi.h>
15 #include <linux/init.h>
16 #include <linux/msi.h>
17 #include <linux/of.h>
18 #include <linux/pci.h>
19 #include <linux/pm.h>
20 #include <linux/slab.h>
21 #include <linux/module.h>
22 #include <linux/spinlock.h>
23 #include <linux/string.h>
24 #include <linux/log2.h>
25 #include <linux/logic_pio.h>
26 #include <linux/pm_wakeup.h>
27 #include <linux/interrupt.h>
28 #include <linux/device.h>
29 #include <linux/pm_runtime.h>
30 #include <linux/pci_hotplug.h>
31 #include <linux/vmalloc.h>
32 #include <asm/dma.h>
33 #include <linux/aer.h>
34 #include <linux/bitfield.h>
35 #include "pci.h"
36
37 DEFINE_MUTEX(pci_slot_mutex);
38
39 const char *pci_power_names[] = {
40         "error", "D0", "D1", "D2", "D3hot", "D3cold", "unknown",
41 };
42 EXPORT_SYMBOL_GPL(pci_power_names);
43
44 int isa_dma_bridge_buggy;
45 EXPORT_SYMBOL(isa_dma_bridge_buggy);
46
47 int pci_pci_problems;
48 EXPORT_SYMBOL(pci_pci_problems);
49
50 unsigned int pci_pm_d3hot_delay;
51
52 static void pci_pme_list_scan(struct work_struct *work);
53
54 static LIST_HEAD(pci_pme_list);
55 static DEFINE_MUTEX(pci_pme_list_mutex);
56 static DECLARE_DELAYED_WORK(pci_pme_work, pci_pme_list_scan);
57
58 struct pci_pme_device {
59         struct list_head list;
60         struct pci_dev *dev;
61 };
62
63 #define PME_TIMEOUT 1000 /* How long between PME checks */
64
65 static void pci_dev_d3_sleep(struct pci_dev *dev)
66 {
67         unsigned int delay = dev->d3hot_delay;
68
69         if (delay < pci_pm_d3hot_delay)
70                 delay = pci_pm_d3hot_delay;
71
72         if (delay)
73                 msleep(delay);
74 }
75
76 bool pci_reset_supported(struct pci_dev *dev)
77 {
78         return dev->reset_methods[0] != 0;
79 }
80
81 #ifdef CONFIG_PCI_DOMAINS
82 int pci_domains_supported = 1;
83 #endif
84
85 #define DEFAULT_CARDBUS_IO_SIZE         (256)
86 #define DEFAULT_CARDBUS_MEM_SIZE        (64*1024*1024)
87 /* pci=cbmemsize=nnM,cbiosize=nn can override this */
88 unsigned long pci_cardbus_io_size = DEFAULT_CARDBUS_IO_SIZE;
89 unsigned long pci_cardbus_mem_size = DEFAULT_CARDBUS_MEM_SIZE;
90
91 #define DEFAULT_HOTPLUG_IO_SIZE         (256)
92 #define DEFAULT_HOTPLUG_MMIO_SIZE       (2*1024*1024)
93 #define DEFAULT_HOTPLUG_MMIO_PREF_SIZE  (2*1024*1024)
94 /* hpiosize=nn can override this */
95 unsigned long pci_hotplug_io_size  = DEFAULT_HOTPLUG_IO_SIZE;
96 /*
97  * pci=hpmmiosize=nnM overrides non-prefetchable MMIO size,
98  * pci=hpmmioprefsize=nnM overrides prefetchable MMIO size;
99  * pci=hpmemsize=nnM overrides both
100  */
101 unsigned long pci_hotplug_mmio_size = DEFAULT_HOTPLUG_MMIO_SIZE;
102 unsigned long pci_hotplug_mmio_pref_size = DEFAULT_HOTPLUG_MMIO_PREF_SIZE;
103
104 #define DEFAULT_HOTPLUG_BUS_SIZE        1
105 unsigned long pci_hotplug_bus_size = DEFAULT_HOTPLUG_BUS_SIZE;
106
107
108 /* PCIe MPS/MRRS strategy; can be overridden by kernel command-line param */
109 #ifdef CONFIG_PCIE_BUS_TUNE_OFF
110 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_TUNE_OFF;
111 #elif defined CONFIG_PCIE_BUS_SAFE
112 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_SAFE;
113 #elif defined CONFIG_PCIE_BUS_PERFORMANCE
114 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_PERFORMANCE;
115 #elif defined CONFIG_PCIE_BUS_PEER2PEER
116 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_PEER2PEER;
117 #else
118 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_DEFAULT;
119 #endif
120
121 /*
122  * The default CLS is used if arch didn't set CLS explicitly and not
123  * all pci devices agree on the same value.  Arch can override either
124  * the dfl or actual value as it sees fit.  Don't forget this is
125  * measured in 32-bit words, not bytes.
126  */
127 u8 pci_dfl_cache_line_size = L1_CACHE_BYTES >> 2;
128 u8 pci_cache_line_size;
129
130 /*
131  * If we set up a device for bus mastering, we need to check the latency
132  * timer as certain BIOSes forget to set it properly.
133  */
134 unsigned int pcibios_max_latency = 255;
135
136 /* If set, the PCIe ARI capability will not be used. */
137 static bool pcie_ari_disabled;
138
139 /* If set, the PCIe ATS capability will not be used. */
140 static bool pcie_ats_disabled;
141
142 /* If set, the PCI config space of each device is printed during boot. */
143 bool pci_early_dump;
144
145 bool pci_ats_disabled(void)
146 {
147         return pcie_ats_disabled;
148 }
149 EXPORT_SYMBOL_GPL(pci_ats_disabled);
150
151 /* Disable bridge_d3 for all PCIe ports */
152 static bool pci_bridge_d3_disable;
153 /* Force bridge_d3 for all PCIe ports */
154 static bool pci_bridge_d3_force;
155
156 static int __init pcie_port_pm_setup(char *str)
157 {
158         if (!strcmp(str, "off"))
159                 pci_bridge_d3_disable = true;
160         else if (!strcmp(str, "force"))
161                 pci_bridge_d3_force = true;
162         return 1;
163 }
164 __setup("pcie_port_pm=", pcie_port_pm_setup);
165
166 /* Time to wait after a reset for device to become responsive */
167 #define PCIE_RESET_READY_POLL_MS 60000
168
169 /**
170  * pci_bus_max_busnr - returns maximum PCI bus number of given bus' children
171  * @bus: pointer to PCI bus structure to search
172  *
173  * Given a PCI bus, returns the highest PCI bus number present in the set
174  * including the given PCI bus and its list of child PCI buses.
175  */
176 unsigned char pci_bus_max_busnr(struct pci_bus *bus)
177 {
178         struct pci_bus *tmp;
179         unsigned char max, n;
180
181         max = bus->busn_res.end;
182         list_for_each_entry(tmp, &bus->children, node) {
183                 n = pci_bus_max_busnr(tmp);
184                 if (n > max)
185                         max = n;
186         }
187         return max;
188 }
189 EXPORT_SYMBOL_GPL(pci_bus_max_busnr);
190
191 /**
192  * pci_status_get_and_clear_errors - return and clear error bits in PCI_STATUS
193  * @pdev: the PCI device
194  *
195  * Returns error bits set in PCI_STATUS and clears them.
196  */
197 int pci_status_get_and_clear_errors(struct pci_dev *pdev)
198 {
199         u16 status;
200         int ret;
201
202         ret = pci_read_config_word(pdev, PCI_STATUS, &status);
203         if (ret != PCIBIOS_SUCCESSFUL)
204                 return -EIO;
205
206         status &= PCI_STATUS_ERROR_BITS;
207         if (status)
208                 pci_write_config_word(pdev, PCI_STATUS, status);
209
210         return status;
211 }
212 EXPORT_SYMBOL_GPL(pci_status_get_and_clear_errors);
213
214 #ifdef CONFIG_HAS_IOMEM
215 static void __iomem *__pci_ioremap_resource(struct pci_dev *pdev, int bar,
216                                             bool write_combine)
217 {
218         struct resource *res = &pdev->resource[bar];
219         resource_size_t start = res->start;
220         resource_size_t size = resource_size(res);
221
222         /*
223          * Make sure the BAR is actually a memory resource, not an IO resource
224          */
225         if (res->flags & IORESOURCE_UNSET || !(res->flags & IORESOURCE_MEM)) {
226                 pci_err(pdev, "can't ioremap BAR %d: %pR\n", bar, res);
227                 return NULL;
228         }
229
230         if (write_combine)
231                 return ioremap_wc(start, size);
232
233         return ioremap(start, size);
234 }
235
236 void __iomem *pci_ioremap_bar(struct pci_dev *pdev, int bar)
237 {
238         return __pci_ioremap_resource(pdev, bar, false);
239 }
240 EXPORT_SYMBOL_GPL(pci_ioremap_bar);
241
242 void __iomem *pci_ioremap_wc_bar(struct pci_dev *pdev, int bar)
243 {
244         return __pci_ioremap_resource(pdev, bar, true);
245 }
246 EXPORT_SYMBOL_GPL(pci_ioremap_wc_bar);
247 #endif
248
249 /**
250  * pci_dev_str_match_path - test if a path string matches a device
251  * @dev: the PCI device to test
252  * @path: string to match the device against
253  * @endptr: pointer to the string after the match
254  *
255  * Test if a string (typically from a kernel parameter) formatted as a
256  * path of device/function addresses matches a PCI device. The string must
257  * be of the form:
258  *
259  *   [<domain>:]<bus>:<device>.<func>[/<device>.<func>]*
260  *
261  * A path for a device can be obtained using 'lspci -t'.  Using a path
262  * is more robust against bus renumbering than using only a single bus,
263  * device and function address.
264  *
265  * Returns 1 if the string matches the device, 0 if it does not and
266  * a negative error code if it fails to parse the string.
267  */
268 static int pci_dev_str_match_path(struct pci_dev *dev, const char *path,
269                                   const char **endptr)
270 {
271         int ret;
272         unsigned int seg, bus, slot, func;
273         char *wpath, *p;
274         char end;
275
276         *endptr = strchrnul(path, ';');
277
278         wpath = kmemdup_nul(path, *endptr - path, GFP_ATOMIC);
279         if (!wpath)
280                 return -ENOMEM;
281
282         while (1) {
283                 p = strrchr(wpath, '/');
284                 if (!p)
285                         break;
286                 ret = sscanf(p, "/%x.%x%c", &slot, &func, &end);
287                 if (ret != 2) {
288                         ret = -EINVAL;
289                         goto free_and_exit;
290                 }
291
292                 if (dev->devfn != PCI_DEVFN(slot, func)) {
293                         ret = 0;
294                         goto free_and_exit;
295                 }
296
297                 /*
298                  * Note: we don't need to get a reference to the upstream
299                  * bridge because we hold a reference to the top level
300                  * device which should hold a reference to the bridge,
301                  * and so on.
302                  */
303                 dev = pci_upstream_bridge(dev);
304                 if (!dev) {
305                         ret = 0;
306                         goto free_and_exit;
307                 }
308
309                 *p = 0;
310         }
311
312         ret = sscanf(wpath, "%x:%x:%x.%x%c", &seg, &bus, &slot,
313                      &func, &end);
314         if (ret != 4) {
315                 seg = 0;
316                 ret = sscanf(wpath, "%x:%x.%x%c", &bus, &slot, &func, &end);
317                 if (ret != 3) {
318                         ret = -EINVAL;
319                         goto free_and_exit;
320                 }
321         }
322
323         ret = (seg == pci_domain_nr(dev->bus) &&
324                bus == dev->bus->number &&
325                dev->devfn == PCI_DEVFN(slot, func));
326
327 free_and_exit:
328         kfree(wpath);
329         return ret;
330 }
331
332 /**
333  * pci_dev_str_match - test if a string matches a device
334  * @dev: the PCI device to test
335  * @p: string to match the device against
336  * @endptr: pointer to the string after the match
337  *
338  * Test if a string (typically from a kernel parameter) matches a specified
339  * PCI device. The string may be of one of the following formats:
340  *
341  *   [<domain>:]<bus>:<device>.<func>[/<device>.<func>]*
342  *   pci:<vendor>:<device>[:<subvendor>:<subdevice>]
343  *
344  * The first format specifies a PCI bus/device/function address which
345  * may change if new hardware is inserted, if motherboard firmware changes,
346  * or due to changes caused in kernel parameters. If the domain is
347  * left unspecified, it is taken to be 0.  In order to be robust against
348  * bus renumbering issues, a path of PCI device/function numbers may be used
349  * to address the specific device.  The path for a device can be determined
350  * through the use of 'lspci -t'.
351  *
352  * The second format matches devices using IDs in the configuration
353  * space which may match multiple devices in the system. A value of 0
354  * for any field will match all devices. (Note: this differs from
355  * in-kernel code that uses PCI_ANY_ID which is ~0; this is for
356  * legacy reasons and convenience so users don't have to specify
357  * FFFFFFFFs on the command line.)
358  *
359  * Returns 1 if the string matches the device, 0 if it does not and
360  * a negative error code if the string cannot be parsed.
361  */
362 static int pci_dev_str_match(struct pci_dev *dev, const char *p,
363                              const char **endptr)
364 {
365         int ret;
366         int count;
367         unsigned short vendor, device, subsystem_vendor, subsystem_device;
368
369         if (strncmp(p, "pci:", 4) == 0) {
370                 /* PCI vendor/device (subvendor/subdevice) IDs are specified */
371                 p += 4;
372                 ret = sscanf(p, "%hx:%hx:%hx:%hx%n", &vendor, &device,
373                              &subsystem_vendor, &subsystem_device, &count);
374                 if (ret != 4) {
375                         ret = sscanf(p, "%hx:%hx%n", &vendor, &device, &count);
376                         if (ret != 2)
377                                 return -EINVAL;
378
379                         subsystem_vendor = 0;
380                         subsystem_device = 0;
381                 }
382
383                 p += count;
384
385                 if ((!vendor || vendor == dev->vendor) &&
386                     (!device || device == dev->device) &&
387                     (!subsystem_vendor ||
388                             subsystem_vendor == dev->subsystem_vendor) &&
389                     (!subsystem_device ||
390                             subsystem_device == dev->subsystem_device))
391                         goto found;
392         } else {
393                 /*
394                  * PCI Bus, Device, Function IDs are specified
395                  * (optionally, may include a path of devfns following it)
396                  */
397                 ret = pci_dev_str_match_path(dev, p, &p);
398                 if (ret < 0)
399                         return ret;
400                 else if (ret)
401                         goto found;
402         }
403
404         *endptr = p;
405         return 0;
406
407 found:
408         *endptr = p;
409         return 1;
410 }
411
412 static u8 __pci_find_next_cap_ttl(struct pci_bus *bus, unsigned int devfn,
413                                   u8 pos, int cap, int *ttl)
414 {
415         u8 id;
416         u16 ent;
417
418         pci_bus_read_config_byte(bus, devfn, pos, &pos);
419
420         while ((*ttl)--) {
421                 if (pos < 0x40)
422                         break;
423                 pos &= ~3;
424                 pci_bus_read_config_word(bus, devfn, pos, &ent);
425
426                 id = ent & 0xff;
427                 if (id == 0xff)
428                         break;
429                 if (id == cap)
430                         return pos;
431                 pos = (ent >> 8);
432         }
433         return 0;
434 }
435
436 static u8 __pci_find_next_cap(struct pci_bus *bus, unsigned int devfn,
437                               u8 pos, int cap)
438 {
439         int ttl = PCI_FIND_CAP_TTL;
440
441         return __pci_find_next_cap_ttl(bus, devfn, pos, cap, &ttl);
442 }
443
444 u8 pci_find_next_capability(struct pci_dev *dev, u8 pos, int cap)
445 {
446         return __pci_find_next_cap(dev->bus, dev->devfn,
447                                    pos + PCI_CAP_LIST_NEXT, cap);
448 }
449 EXPORT_SYMBOL_GPL(pci_find_next_capability);
450
451 static u8 __pci_bus_find_cap_start(struct pci_bus *bus,
452                                     unsigned int devfn, u8 hdr_type)
453 {
454         u16 status;
455
456         pci_bus_read_config_word(bus, devfn, PCI_STATUS, &status);
457         if (!(status & PCI_STATUS_CAP_LIST))
458                 return 0;
459
460         switch (hdr_type) {
461         case PCI_HEADER_TYPE_NORMAL:
462         case PCI_HEADER_TYPE_BRIDGE:
463                 return PCI_CAPABILITY_LIST;
464         case PCI_HEADER_TYPE_CARDBUS:
465                 return PCI_CB_CAPABILITY_LIST;
466         }
467
468         return 0;
469 }
470
471 /**
472  * pci_find_capability - query for devices' capabilities
473  * @dev: PCI device to query
474  * @cap: capability code
475  *
476  * Tell if a device supports a given PCI capability.
477  * Returns the address of the requested capability structure within the
478  * device's PCI configuration space or 0 in case the device does not
479  * support it.  Possible values for @cap include:
480  *
481  *  %PCI_CAP_ID_PM           Power Management
482  *  %PCI_CAP_ID_AGP          Accelerated Graphics Port
483  *  %PCI_CAP_ID_VPD          Vital Product Data
484  *  %PCI_CAP_ID_SLOTID       Slot Identification
485  *  %PCI_CAP_ID_MSI          Message Signalled Interrupts
486  *  %PCI_CAP_ID_CHSWP        CompactPCI HotSwap
487  *  %PCI_CAP_ID_PCIX         PCI-X
488  *  %PCI_CAP_ID_EXP          PCI Express
489  */
490 u8 pci_find_capability(struct pci_dev *dev, int cap)
491 {
492         u8 pos;
493
494         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
495         if (pos)
496                 pos = __pci_find_next_cap(dev->bus, dev->devfn, pos, cap);
497
498         return pos;
499 }
500 EXPORT_SYMBOL(pci_find_capability);
501
502 /**
503  * pci_bus_find_capability - query for devices' capabilities
504  * @bus: the PCI bus to query
505  * @devfn: PCI device to query
506  * @cap: capability code
507  *
508  * Like pci_find_capability() but works for PCI devices that do not have a
509  * pci_dev structure set up yet.
510  *
511  * Returns the address of the requested capability structure within the
512  * device's PCI configuration space or 0 in case the device does not
513  * support it.
514  */
515 u8 pci_bus_find_capability(struct pci_bus *bus, unsigned int devfn, int cap)
516 {
517         u8 hdr_type, pos;
518
519         pci_bus_read_config_byte(bus, devfn, PCI_HEADER_TYPE, &hdr_type);
520
521         pos = __pci_bus_find_cap_start(bus, devfn, hdr_type & 0x7f);
522         if (pos)
523                 pos = __pci_find_next_cap(bus, devfn, pos, cap);
524
525         return pos;
526 }
527 EXPORT_SYMBOL(pci_bus_find_capability);
528
529 /**
530  * pci_find_next_ext_capability - Find an extended capability
531  * @dev: PCI device to query
532  * @start: address at which to start looking (0 to start at beginning of list)
533  * @cap: capability code
534  *
535  * Returns the address of the next matching extended capability structure
536  * within the device's PCI configuration space or 0 if the device does
537  * not support it.  Some capabilities can occur several times, e.g., the
538  * vendor-specific capability, and this provides a way to find them all.
539  */
540 u16 pci_find_next_ext_capability(struct pci_dev *dev, u16 start, int cap)
541 {
542         u32 header;
543         int ttl;
544         u16 pos = PCI_CFG_SPACE_SIZE;
545
546         /* minimum 8 bytes per capability */
547         ttl = (PCI_CFG_SPACE_EXP_SIZE - PCI_CFG_SPACE_SIZE) / 8;
548
549         if (dev->cfg_size <= PCI_CFG_SPACE_SIZE)
550                 return 0;
551
552         if (start)
553                 pos = start;
554
555         if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
556                 return 0;
557
558         /*
559          * If we have no capabilities, this is indicated by cap ID,
560          * cap version and next pointer all being 0.
561          */
562         if (header == 0)
563                 return 0;
564
565         while (ttl-- > 0) {
566                 if (PCI_EXT_CAP_ID(header) == cap && pos != start)
567                         return pos;
568
569                 pos = PCI_EXT_CAP_NEXT(header);
570                 if (pos < PCI_CFG_SPACE_SIZE)
571                         break;
572
573                 if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
574                         break;
575         }
576
577         return 0;
578 }
579 EXPORT_SYMBOL_GPL(pci_find_next_ext_capability);
580
581 /**
582  * pci_find_ext_capability - Find an extended capability
583  * @dev: PCI device to query
584  * @cap: capability code
585  *
586  * Returns the address of the requested extended capability structure
587  * within the device's PCI configuration space or 0 if the device does
588  * not support it.  Possible values for @cap include:
589  *
590  *  %PCI_EXT_CAP_ID_ERR         Advanced Error Reporting
591  *  %PCI_EXT_CAP_ID_VC          Virtual Channel
592  *  %PCI_EXT_CAP_ID_DSN         Device Serial Number
593  *  %PCI_EXT_CAP_ID_PWR         Power Budgeting
594  */
595 u16 pci_find_ext_capability(struct pci_dev *dev, int cap)
596 {
597         return pci_find_next_ext_capability(dev, 0, cap);
598 }
599 EXPORT_SYMBOL_GPL(pci_find_ext_capability);
600
601 /**
602  * pci_get_dsn - Read and return the 8-byte Device Serial Number
603  * @dev: PCI device to query
604  *
605  * Looks up the PCI_EXT_CAP_ID_DSN and reads the 8 bytes of the Device Serial
606  * Number.
607  *
608  * Returns the DSN, or zero if the capability does not exist.
609  */
610 u64 pci_get_dsn(struct pci_dev *dev)
611 {
612         u32 dword;
613         u64 dsn;
614         int pos;
615
616         pos = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_DSN);
617         if (!pos)
618                 return 0;
619
620         /*
621          * The Device Serial Number is two dwords offset 4 bytes from the
622          * capability position. The specification says that the first dword is
623          * the lower half, and the second dword is the upper half.
624          */
625         pos += 4;
626         pci_read_config_dword(dev, pos, &dword);
627         dsn = (u64)dword;
628         pci_read_config_dword(dev, pos + 4, &dword);
629         dsn |= ((u64)dword) << 32;
630
631         return dsn;
632 }
633 EXPORT_SYMBOL_GPL(pci_get_dsn);
634
635 static u8 __pci_find_next_ht_cap(struct pci_dev *dev, u8 pos, int ht_cap)
636 {
637         int rc, ttl = PCI_FIND_CAP_TTL;
638         u8 cap, mask;
639
640         if (ht_cap == HT_CAPTYPE_SLAVE || ht_cap == HT_CAPTYPE_HOST)
641                 mask = HT_3BIT_CAP_MASK;
642         else
643                 mask = HT_5BIT_CAP_MASK;
644
645         pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn, pos,
646                                       PCI_CAP_ID_HT, &ttl);
647         while (pos) {
648                 rc = pci_read_config_byte(dev, pos + 3, &cap);
649                 if (rc != PCIBIOS_SUCCESSFUL)
650                         return 0;
651
652                 if ((cap & mask) == ht_cap)
653                         return pos;
654
655                 pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn,
656                                               pos + PCI_CAP_LIST_NEXT,
657                                               PCI_CAP_ID_HT, &ttl);
658         }
659
660         return 0;
661 }
662
663 /**
664  * pci_find_next_ht_capability - query a device's HyperTransport capabilities
665  * @dev: PCI device to query
666  * @pos: Position from which to continue searching
667  * @ht_cap: HyperTransport capability code
668  *
669  * To be used in conjunction with pci_find_ht_capability() to search for
670  * all capabilities matching @ht_cap. @pos should always be a value returned
671  * from pci_find_ht_capability().
672  *
673  * NB. To be 100% safe against broken PCI devices, the caller should take
674  * steps to avoid an infinite loop.
675  */
676 u8 pci_find_next_ht_capability(struct pci_dev *dev, u8 pos, int ht_cap)
677 {
678         return __pci_find_next_ht_cap(dev, pos + PCI_CAP_LIST_NEXT, ht_cap);
679 }
680 EXPORT_SYMBOL_GPL(pci_find_next_ht_capability);
681
682 /**
683  * pci_find_ht_capability - query a device's HyperTransport capabilities
684  * @dev: PCI device to query
685  * @ht_cap: HyperTransport capability code
686  *
687  * Tell if a device supports a given HyperTransport capability.
688  * Returns an address within the device's PCI configuration space
689  * or 0 in case the device does not support the request capability.
690  * The address points to the PCI capability, of type PCI_CAP_ID_HT,
691  * which has a HyperTransport capability matching @ht_cap.
692  */
693 u8 pci_find_ht_capability(struct pci_dev *dev, int ht_cap)
694 {
695         u8 pos;
696
697         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
698         if (pos)
699                 pos = __pci_find_next_ht_cap(dev, pos, ht_cap);
700
701         return pos;
702 }
703 EXPORT_SYMBOL_GPL(pci_find_ht_capability);
704
705 /**
706  * pci_find_vsec_capability - Find a vendor-specific extended capability
707  * @dev: PCI device to query
708  * @vendor: Vendor ID for which capability is defined
709  * @cap: Vendor-specific capability ID
710  *
711  * If @dev has Vendor ID @vendor, search for a VSEC capability with
712  * VSEC ID @cap. If found, return the capability offset in
713  * config space; otherwise return 0.
714  */
715 u16 pci_find_vsec_capability(struct pci_dev *dev, u16 vendor, int cap)
716 {
717         u16 vsec = 0;
718         u32 header;
719
720         if (vendor != dev->vendor)
721                 return 0;
722
723         while ((vsec = pci_find_next_ext_capability(dev, vsec,
724                                                      PCI_EXT_CAP_ID_VNDR))) {
725                 if (pci_read_config_dword(dev, vsec + PCI_VNDR_HEADER,
726                                           &header) == PCIBIOS_SUCCESSFUL &&
727                     PCI_VNDR_HEADER_ID(header) == cap)
728                         return vsec;
729         }
730
731         return 0;
732 }
733 EXPORT_SYMBOL_GPL(pci_find_vsec_capability);
734
735 /**
736  * pci_find_parent_resource - return resource region of parent bus of given
737  *                            region
738  * @dev: PCI device structure contains resources to be searched
739  * @res: child resource record for which parent is sought
740  *
741  * For given resource region of given device, return the resource region of
742  * parent bus the given region is contained in.
743  */
744 struct resource *pci_find_parent_resource(const struct pci_dev *dev,
745                                           struct resource *res)
746 {
747         const struct pci_bus *bus = dev->bus;
748         struct resource *r;
749         int i;
750
751         pci_bus_for_each_resource(bus, r, i) {
752                 if (!r)
753                         continue;
754                 if (resource_contains(r, res)) {
755
756                         /*
757                          * If the window is prefetchable but the BAR is
758                          * not, the allocator made a mistake.
759                          */
760                         if (r->flags & IORESOURCE_PREFETCH &&
761                             !(res->flags & IORESOURCE_PREFETCH))
762                                 return NULL;
763
764                         /*
765                          * If we're below a transparent bridge, there may
766                          * be both a positively-decoded aperture and a
767                          * subtractively-decoded region that contain the BAR.
768                          * We want the positively-decoded one, so this depends
769                          * on pci_bus_for_each_resource() giving us those
770                          * first.
771                          */
772                         return r;
773                 }
774         }
775         return NULL;
776 }
777 EXPORT_SYMBOL(pci_find_parent_resource);
778
779 /**
780  * pci_find_resource - Return matching PCI device resource
781  * @dev: PCI device to query
782  * @res: Resource to look for
783  *
784  * Goes over standard PCI resources (BARs) and checks if the given resource
785  * is partially or fully contained in any of them. In that case the
786  * matching resource is returned, %NULL otherwise.
787  */
788 struct resource *pci_find_resource(struct pci_dev *dev, struct resource *res)
789 {
790         int i;
791
792         for (i = 0; i < PCI_STD_NUM_BARS; i++) {
793                 struct resource *r = &dev->resource[i];
794
795                 if (r->start && resource_contains(r, res))
796                         return r;
797         }
798
799         return NULL;
800 }
801 EXPORT_SYMBOL(pci_find_resource);
802
803 /**
804  * pci_wait_for_pending - wait for @mask bit(s) to clear in status word @pos
805  * @dev: the PCI device to operate on
806  * @pos: config space offset of status word
807  * @mask: mask of bit(s) to care about in status word
808  *
809  * Return 1 when mask bit(s) in status word clear, 0 otherwise.
810  */
811 int pci_wait_for_pending(struct pci_dev *dev, int pos, u16 mask)
812 {
813         int i;
814
815         /* Wait for Transaction Pending bit clean */
816         for (i = 0; i < 4; i++) {
817                 u16 status;
818                 if (i)
819                         msleep((1 << (i - 1)) * 100);
820
821                 pci_read_config_word(dev, pos, &status);
822                 if (!(status & mask))
823                         return 1;
824         }
825
826         return 0;
827 }
828
829 static int pci_acs_enable;
830
831 /**
832  * pci_request_acs - ask for ACS to be enabled if supported
833  */
834 void pci_request_acs(void)
835 {
836         pci_acs_enable = 1;
837 }
838
839 static const char *disable_acs_redir_param;
840
841 /**
842  * pci_disable_acs_redir - disable ACS redirect capabilities
843  * @dev: the PCI device
844  *
845  * For only devices specified in the disable_acs_redir parameter.
846  */
847 static void pci_disable_acs_redir(struct pci_dev *dev)
848 {
849         int ret = 0;
850         const char *p;
851         int pos;
852         u16 ctrl;
853
854         if (!disable_acs_redir_param)
855                 return;
856
857         p = disable_acs_redir_param;
858         while (*p) {
859                 ret = pci_dev_str_match(dev, p, &p);
860                 if (ret < 0) {
861                         pr_info_once("PCI: Can't parse disable_acs_redir parameter: %s\n",
862                                      disable_acs_redir_param);
863
864                         break;
865                 } else if (ret == 1) {
866                         /* Found a match */
867                         break;
868                 }
869
870                 if (*p != ';' && *p != ',') {
871                         /* End of param or invalid format */
872                         break;
873                 }
874                 p++;
875         }
876
877         if (ret != 1)
878                 return;
879
880         if (!pci_dev_specific_disable_acs_redir(dev))
881                 return;
882
883         pos = dev->acs_cap;
884         if (!pos) {
885                 pci_warn(dev, "cannot disable ACS redirect for this hardware as it does not have ACS capabilities\n");
886                 return;
887         }
888
889         pci_read_config_word(dev, pos + PCI_ACS_CTRL, &ctrl);
890
891         /* P2P Request & Completion Redirect */
892         ctrl &= ~(PCI_ACS_RR | PCI_ACS_CR | PCI_ACS_EC);
893
894         pci_write_config_word(dev, pos + PCI_ACS_CTRL, ctrl);
895
896         pci_info(dev, "disabled ACS redirect\n");
897 }
898
899 /**
900  * pci_std_enable_acs - enable ACS on devices using standard ACS capabilities
901  * @dev: the PCI device
902  */
903 static void pci_std_enable_acs(struct pci_dev *dev)
904 {
905         int pos;
906         u16 cap;
907         u16 ctrl;
908
909         pos = dev->acs_cap;
910         if (!pos)
911                 return;
912
913         pci_read_config_word(dev, pos + PCI_ACS_CAP, &cap);
914         pci_read_config_word(dev, pos + PCI_ACS_CTRL, &ctrl);
915
916         /* Source Validation */
917         ctrl |= (cap & PCI_ACS_SV);
918
919         /* P2P Request Redirect */
920         ctrl |= (cap & PCI_ACS_RR);
921
922         /* P2P Completion Redirect */
923         ctrl |= (cap & PCI_ACS_CR);
924
925         /* Upstream Forwarding */
926         ctrl |= (cap & PCI_ACS_UF);
927
928         /* Enable Translation Blocking for external devices and noats */
929         if (pci_ats_disabled() || dev->external_facing || dev->untrusted)
930                 ctrl |= (cap & PCI_ACS_TB);
931
932         pci_write_config_word(dev, pos + PCI_ACS_CTRL, ctrl);
933 }
934
935 /**
936  * pci_enable_acs - enable ACS if hardware support it
937  * @dev: the PCI device
938  */
939 static void pci_enable_acs(struct pci_dev *dev)
940 {
941         if (!pci_acs_enable)
942                 goto disable_acs_redir;
943
944         if (!pci_dev_specific_enable_acs(dev))
945                 goto disable_acs_redir;
946
947         pci_std_enable_acs(dev);
948
949 disable_acs_redir:
950         /*
951          * Note: pci_disable_acs_redir() must be called even if ACS was not
952          * enabled by the kernel because it may have been enabled by
953          * platform firmware.  So if we are told to disable it, we should
954          * always disable it after setting the kernel's default
955          * preferences.
956          */
957         pci_disable_acs_redir(dev);
958 }
959
960 /**
961  * pci_restore_bars - restore a device's BAR values (e.g. after wake-up)
962  * @dev: PCI device to have its BARs restored
963  *
964  * Restore the BAR values for a given device, so as to make it
965  * accessible by its driver.
966  */
967 static void pci_restore_bars(struct pci_dev *dev)
968 {
969         int i;
970
971         for (i = 0; i < PCI_BRIDGE_RESOURCES; i++)
972                 pci_update_resource(dev, i);
973 }
974
975 static inline bool platform_pci_power_manageable(struct pci_dev *dev)
976 {
977         if (pci_use_mid_pm())
978                 return true;
979
980         return acpi_pci_power_manageable(dev);
981 }
982
983 static inline int platform_pci_set_power_state(struct pci_dev *dev,
984                                                pci_power_t t)
985 {
986         if (pci_use_mid_pm())
987                 return mid_pci_set_power_state(dev, t);
988
989         return acpi_pci_set_power_state(dev, t);
990 }
991
992 static inline pci_power_t platform_pci_get_power_state(struct pci_dev *dev)
993 {
994         if (pci_use_mid_pm())
995                 return mid_pci_get_power_state(dev);
996
997         return acpi_pci_get_power_state(dev);
998 }
999
1000 static inline void platform_pci_refresh_power_state(struct pci_dev *dev)
1001 {
1002         if (!pci_use_mid_pm())
1003                 acpi_pci_refresh_power_state(dev);
1004 }
1005
1006 static inline pci_power_t platform_pci_choose_state(struct pci_dev *dev)
1007 {
1008         if (pci_use_mid_pm())
1009                 return PCI_POWER_ERROR;
1010
1011         return acpi_pci_choose_state(dev);
1012 }
1013
1014 static inline int platform_pci_set_wakeup(struct pci_dev *dev, bool enable)
1015 {
1016         if (pci_use_mid_pm())
1017                 return PCI_POWER_ERROR;
1018
1019         return acpi_pci_wakeup(dev, enable);
1020 }
1021
1022 static inline bool platform_pci_need_resume(struct pci_dev *dev)
1023 {
1024         if (pci_use_mid_pm())
1025                 return false;
1026
1027         return acpi_pci_need_resume(dev);
1028 }
1029
1030 static inline bool platform_pci_bridge_d3(struct pci_dev *dev)
1031 {
1032         if (pci_use_mid_pm())
1033                 return false;
1034
1035         return acpi_pci_bridge_d3(dev);
1036 }
1037
1038 /**
1039  * pci_raw_set_power_state - Use PCI PM registers to set the power state of
1040  *                           given PCI device
1041  * @dev: PCI device to handle.
1042  * @state: PCI power state (D0, D1, D2, D3hot) to put the device into.
1043  *
1044  * RETURN VALUE:
1045  * -EINVAL if the requested state is invalid.
1046  * -EIO if device does not support PCI PM or its PM capabilities register has a
1047  * wrong version, or device doesn't support the requested state.
1048  * 0 if device already is in the requested state.
1049  * 0 if device's power state has been successfully changed.
1050  */
1051 static int pci_raw_set_power_state(struct pci_dev *dev, pci_power_t state)
1052 {
1053         u16 pmcsr;
1054         bool need_restore = false;
1055
1056         /* Check if we're already there */
1057         if (dev->current_state == state)
1058                 return 0;
1059
1060         if (!dev->pm_cap)
1061                 return -EIO;
1062
1063         if (state < PCI_D0 || state > PCI_D3hot)
1064                 return -EINVAL;
1065
1066         /*
1067          * Validate transition: We can enter D0 from any state, but if
1068          * we're already in a low-power state, we can only go deeper.  E.g.,
1069          * we can go from D1 to D3, but we can't go directly from D3 to D1;
1070          * we'd have to go from D3 to D0, then to D1.
1071          */
1072         if (state != PCI_D0 && dev->current_state <= PCI_D3cold
1073             && dev->current_state > state) {
1074                 pci_err(dev, "invalid power transition (from %s to %s)\n",
1075                         pci_power_name(dev->current_state),
1076                         pci_power_name(state));
1077                 return -EINVAL;
1078         }
1079
1080         /* Check if this device supports the desired state */
1081         if ((state == PCI_D1 && !dev->d1_support)
1082            || (state == PCI_D2 && !dev->d2_support))
1083                 return -EIO;
1084
1085         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1086         if (pmcsr == (u16) ~0) {
1087                 pci_err(dev, "can't change power state from %s to %s (config space inaccessible)\n",
1088                         pci_power_name(dev->current_state),
1089                         pci_power_name(state));
1090                 return -EIO;
1091         }
1092
1093         /*
1094          * If we're (effectively) in D3, force entire word to 0.
1095          * This doesn't affect PME_Status, disables PME_En, and
1096          * sets PowerState to 0.
1097          */
1098         switch (dev->current_state) {
1099         case PCI_D0:
1100         case PCI_D1:
1101         case PCI_D2:
1102                 pmcsr &= ~PCI_PM_CTRL_STATE_MASK;
1103                 pmcsr |= state;
1104                 break;
1105         case PCI_D3hot:
1106         case PCI_D3cold:
1107         case PCI_UNKNOWN: /* Boot-up */
1108                 if ((pmcsr & PCI_PM_CTRL_STATE_MASK) == PCI_D3hot
1109                  && !(pmcsr & PCI_PM_CTRL_NO_SOFT_RESET))
1110                         need_restore = true;
1111                 fallthrough;    /* force to D0 */
1112         default:
1113                 pmcsr = 0;
1114                 break;
1115         }
1116
1117         /* Enter specified state */
1118         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
1119
1120         /*
1121          * Mandatory power management transition delays; see PCI PM 1.1
1122          * 5.6.1 table 18
1123          */
1124         if (state == PCI_D3hot || dev->current_state == PCI_D3hot)
1125                 pci_dev_d3_sleep(dev);
1126         else if (state == PCI_D2 || dev->current_state == PCI_D2)
1127                 udelay(PCI_PM_D2_DELAY);
1128
1129         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1130         dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
1131         if (dev->current_state != state)
1132                 pci_info_ratelimited(dev, "refused to change power state from %s to %s\n",
1133                          pci_power_name(dev->current_state),
1134                          pci_power_name(state));
1135
1136         /*
1137          * According to section 5.4.1 of the "PCI BUS POWER MANAGEMENT
1138          * INTERFACE SPECIFICATION, REV. 1.2", a device transitioning
1139          * from D3hot to D0 _may_ perform an internal reset, thereby
1140          * going to "D0 Uninitialized" rather than "D0 Initialized".
1141          * For example, at least some versions of the 3c905B and the
1142          * 3c556B exhibit this behaviour.
1143          *
1144          * At least some laptop BIOSen (e.g. the Thinkpad T21) leave
1145          * devices in a D3hot state at boot.  Consequently, we need to
1146          * restore at least the BARs so that the device will be
1147          * accessible to its driver.
1148          */
1149         if (need_restore)
1150                 pci_restore_bars(dev);
1151
1152         if (dev->bus->self)
1153                 pcie_aspm_pm_state_change(dev->bus->self);
1154
1155         return 0;
1156 }
1157
1158 /**
1159  * pci_update_current_state - Read power state of given device and cache it
1160  * @dev: PCI device to handle.
1161  * @state: State to cache in case the device doesn't have the PM capability
1162  *
1163  * The power state is read from the PMCSR register, which however is
1164  * inaccessible in D3cold.  The platform firmware is therefore queried first
1165  * to detect accessibility of the register.  In case the platform firmware
1166  * reports an incorrect state or the device isn't power manageable by the
1167  * platform at all, we try to detect D3cold by testing accessibility of the
1168  * vendor ID in config space.
1169  */
1170 void pci_update_current_state(struct pci_dev *dev, pci_power_t state)
1171 {
1172         if (platform_pci_get_power_state(dev) == PCI_D3cold ||
1173             !pci_device_is_present(dev)) {
1174                 dev->current_state = PCI_D3cold;
1175         } else if (dev->pm_cap) {
1176                 u16 pmcsr;
1177
1178                 pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1179                 dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
1180         } else {
1181                 dev->current_state = state;
1182         }
1183 }
1184
1185 /**
1186  * pci_refresh_power_state - Refresh the given device's power state data
1187  * @dev: Target PCI device.
1188  *
1189  * Ask the platform to refresh the devices power state information and invoke
1190  * pci_update_current_state() to update its current PCI power state.
1191  */
1192 void pci_refresh_power_state(struct pci_dev *dev)
1193 {
1194         platform_pci_refresh_power_state(dev);
1195         pci_update_current_state(dev, dev->current_state);
1196 }
1197
1198 /**
1199  * pci_platform_power_transition - Use platform to change device power state
1200  * @dev: PCI device to handle.
1201  * @state: State to put the device into.
1202  */
1203 int pci_platform_power_transition(struct pci_dev *dev, pci_power_t state)
1204 {
1205         int error;
1206
1207         error = platform_pci_set_power_state(dev, state);
1208         if (!error)
1209                 pci_update_current_state(dev, state);
1210         else if (!dev->pm_cap) /* Fall back to PCI_D0 */
1211                 dev->current_state = PCI_D0;
1212
1213         return error;
1214 }
1215 EXPORT_SYMBOL_GPL(pci_platform_power_transition);
1216
1217 static int pci_resume_one(struct pci_dev *pci_dev, void *ign)
1218 {
1219         pm_request_resume(&pci_dev->dev);
1220         return 0;
1221 }
1222
1223 /**
1224  * pci_resume_bus - Walk given bus and runtime resume devices on it
1225  * @bus: Top bus of the subtree to walk.
1226  */
1227 void pci_resume_bus(struct pci_bus *bus)
1228 {
1229         if (bus)
1230                 pci_walk_bus(bus, pci_resume_one, NULL);
1231 }
1232
1233 static int pci_dev_wait(struct pci_dev *dev, char *reset_type, int timeout)
1234 {
1235         int delay = 1;
1236         u32 id;
1237
1238         /*
1239          * After reset, the device should not silently discard config
1240          * requests, but it may still indicate that it needs more time by
1241          * responding to them with CRS completions.  The Root Port will
1242          * generally synthesize ~0 data to complete the read (except when
1243          * CRS SV is enabled and the read was for the Vendor ID; in that
1244          * case it synthesizes 0x0001 data).
1245          *
1246          * Wait for the device to return a non-CRS completion.  Read the
1247          * Command register instead of Vendor ID so we don't have to
1248          * contend with the CRS SV value.
1249          */
1250         pci_read_config_dword(dev, PCI_COMMAND, &id);
1251         while (id == ~0) {
1252                 if (delay > timeout) {
1253                         pci_warn(dev, "not ready %dms after %s; giving up\n",
1254                                  delay - 1, reset_type);
1255                         return -ENOTTY;
1256                 }
1257
1258                 if (delay > 1000)
1259                         pci_info(dev, "not ready %dms after %s; waiting\n",
1260                                  delay - 1, reset_type);
1261
1262                 msleep(delay);
1263                 delay *= 2;
1264                 pci_read_config_dword(dev, PCI_COMMAND, &id);
1265         }
1266
1267         if (delay > 1000)
1268                 pci_info(dev, "ready %dms after %s\n", delay - 1,
1269                          reset_type);
1270
1271         return 0;
1272 }
1273
1274 /**
1275  * pci_power_up - Put the given device into D0
1276  * @dev: PCI device to power up
1277  */
1278 int pci_power_up(struct pci_dev *dev)
1279 {
1280         pci_platform_power_transition(dev, PCI_D0);
1281
1282         /*
1283          * Mandatory power management transition delays are handled in
1284          * pci_pm_resume_noirq() and pci_pm_runtime_resume() of the
1285          * corresponding bridge.
1286          */
1287         if (dev->runtime_d3cold) {
1288                 /*
1289                  * When powering on a bridge from D3cold, the whole hierarchy
1290                  * may be powered on into D0uninitialized state, resume them to
1291                  * give them a chance to suspend again
1292                  */
1293                 pci_resume_bus(dev->subordinate);
1294         }
1295
1296         return pci_raw_set_power_state(dev, PCI_D0);
1297 }
1298
1299 /**
1300  * __pci_dev_set_current_state - Set current state of a PCI device
1301  * @dev: Device to handle
1302  * @data: pointer to state to be set
1303  */
1304 static int __pci_dev_set_current_state(struct pci_dev *dev, void *data)
1305 {
1306         pci_power_t state = *(pci_power_t *)data;
1307
1308         dev->current_state = state;
1309         return 0;
1310 }
1311
1312 /**
1313  * pci_bus_set_current_state - Walk given bus and set current state of devices
1314  * @bus: Top bus of the subtree to walk.
1315  * @state: state to be set
1316  */
1317 void pci_bus_set_current_state(struct pci_bus *bus, pci_power_t state)
1318 {
1319         if (bus)
1320                 pci_walk_bus(bus, __pci_dev_set_current_state, &state);
1321 }
1322
1323 /**
1324  * pci_set_power_state - Set the power state of a PCI device
1325  * @dev: PCI device to handle.
1326  * @state: PCI power state (D0, D1, D2, D3hot) to put the device into.
1327  *
1328  * Transition a device to a new power state, using the platform firmware and/or
1329  * the device's PCI PM registers.
1330  *
1331  * RETURN VALUE:
1332  * -EINVAL if the requested state is invalid.
1333  * -EIO if device does not support PCI PM or its PM capabilities register has a
1334  * wrong version, or device doesn't support the requested state.
1335  * 0 if the transition is to D1 or D2 but D1 and D2 are not supported.
1336  * 0 if device already is in the requested state.
1337  * 0 if the transition is to D3 but D3 is not supported.
1338  * 0 if device's power state has been successfully changed.
1339  */
1340 int pci_set_power_state(struct pci_dev *dev, pci_power_t state)
1341 {
1342         int error;
1343
1344         /* Bound the state we're entering */
1345         if (state > PCI_D3cold)
1346                 state = PCI_D3cold;
1347         else if (state < PCI_D0)
1348                 state = PCI_D0;
1349         else if ((state == PCI_D1 || state == PCI_D2) && pci_no_d1d2(dev))
1350
1351                 /*
1352                  * If the device or the parent bridge do not support PCI
1353                  * PM, ignore the request if we're doing anything other
1354                  * than putting it into D0 (which would only happen on
1355                  * boot).
1356                  */
1357                 return 0;
1358
1359         /* Check if we're already there */
1360         if (dev->current_state == state)
1361                 return 0;
1362
1363         if (state == PCI_D0)
1364                 return pci_power_up(dev);
1365
1366         /*
1367          * This device is quirked not to be put into D3, so don't put it in
1368          * D3
1369          */
1370         if (state >= PCI_D3hot && (dev->dev_flags & PCI_DEV_FLAGS_NO_D3))
1371                 return 0;
1372
1373         /*
1374          * To put device in D3cold, we put device into D3hot in native
1375          * way, then put device into D3cold with platform ops
1376          */
1377         error = pci_raw_set_power_state(dev, state > PCI_D3hot ?
1378                                         PCI_D3hot : state);
1379
1380         if (pci_platform_power_transition(dev, state))
1381                 return error;
1382
1383         /* Powering off a bridge may power off the whole hierarchy */
1384         if (state == PCI_D3cold)
1385                 pci_bus_set_current_state(dev->subordinate, PCI_D3cold);
1386
1387         return 0;
1388 }
1389 EXPORT_SYMBOL(pci_set_power_state);
1390
1391 #define PCI_EXP_SAVE_REGS       7
1392
1393 static struct pci_cap_saved_state *_pci_find_saved_cap(struct pci_dev *pci_dev,
1394                                                        u16 cap, bool extended)
1395 {
1396         struct pci_cap_saved_state *tmp;
1397
1398         hlist_for_each_entry(tmp, &pci_dev->saved_cap_space, next) {
1399                 if (tmp->cap.cap_extended == extended && tmp->cap.cap_nr == cap)
1400                         return tmp;
1401         }
1402         return NULL;
1403 }
1404
1405 struct pci_cap_saved_state *pci_find_saved_cap(struct pci_dev *dev, char cap)
1406 {
1407         return _pci_find_saved_cap(dev, cap, false);
1408 }
1409
1410 struct pci_cap_saved_state *pci_find_saved_ext_cap(struct pci_dev *dev, u16 cap)
1411 {
1412         return _pci_find_saved_cap(dev, cap, true);
1413 }
1414
1415 static int pci_save_pcie_state(struct pci_dev *dev)
1416 {
1417         int i = 0;
1418         struct pci_cap_saved_state *save_state;
1419         u16 *cap;
1420
1421         if (!pci_is_pcie(dev))
1422                 return 0;
1423
1424         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
1425         if (!save_state) {
1426                 pci_err(dev, "buffer not found in %s\n", __func__);
1427                 return -ENOMEM;
1428         }
1429
1430         cap = (u16 *)&save_state->cap.data[0];
1431         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &cap[i++]);
1432         pcie_capability_read_word(dev, PCI_EXP_LNKCTL, &cap[i++]);
1433         pcie_capability_read_word(dev, PCI_EXP_SLTCTL, &cap[i++]);
1434         pcie_capability_read_word(dev, PCI_EXP_RTCTL,  &cap[i++]);
1435         pcie_capability_read_word(dev, PCI_EXP_DEVCTL2, &cap[i++]);
1436         pcie_capability_read_word(dev, PCI_EXP_LNKCTL2, &cap[i++]);
1437         pcie_capability_read_word(dev, PCI_EXP_SLTCTL2, &cap[i++]);
1438
1439         return 0;
1440 }
1441
1442 void pci_bridge_reconfigure_ltr(struct pci_dev *dev)
1443 {
1444 #ifdef CONFIG_PCIEASPM
1445         struct pci_dev *bridge;
1446         u32 ctl;
1447
1448         bridge = pci_upstream_bridge(dev);
1449         if (bridge && bridge->ltr_path) {
1450                 pcie_capability_read_dword(bridge, PCI_EXP_DEVCTL2, &ctl);
1451                 if (!(ctl & PCI_EXP_DEVCTL2_LTR_EN)) {
1452                         pci_dbg(bridge, "re-enabling LTR\n");
1453                         pcie_capability_set_word(bridge, PCI_EXP_DEVCTL2,
1454                                                  PCI_EXP_DEVCTL2_LTR_EN);
1455                 }
1456         }
1457 #endif
1458 }
1459
1460 static void pci_restore_pcie_state(struct pci_dev *dev)
1461 {
1462         int i = 0;
1463         struct pci_cap_saved_state *save_state;
1464         u16 *cap;
1465
1466         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
1467         if (!save_state)
1468                 return;
1469
1470         /*
1471          * Downstream ports reset the LTR enable bit when link goes down.
1472          * Check and re-configure the bit here before restoring device.
1473          * PCIe r5.0, sec 7.5.3.16.
1474          */
1475         pci_bridge_reconfigure_ltr(dev);
1476
1477         cap = (u16 *)&save_state->cap.data[0];
1478         pcie_capability_write_word(dev, PCI_EXP_DEVCTL, cap[i++]);
1479         pcie_capability_write_word(dev, PCI_EXP_LNKCTL, cap[i++]);
1480         pcie_capability_write_word(dev, PCI_EXP_SLTCTL, cap[i++]);
1481         pcie_capability_write_word(dev, PCI_EXP_RTCTL, cap[i++]);
1482         pcie_capability_write_word(dev, PCI_EXP_DEVCTL2, cap[i++]);
1483         pcie_capability_write_word(dev, PCI_EXP_LNKCTL2, cap[i++]);
1484         pcie_capability_write_word(dev, PCI_EXP_SLTCTL2, cap[i++]);
1485 }
1486
1487 static int pci_save_pcix_state(struct pci_dev *dev)
1488 {
1489         int pos;
1490         struct pci_cap_saved_state *save_state;
1491
1492         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
1493         if (!pos)
1494                 return 0;
1495
1496         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
1497         if (!save_state) {
1498                 pci_err(dev, "buffer not found in %s\n", __func__);
1499                 return -ENOMEM;
1500         }
1501
1502         pci_read_config_word(dev, pos + PCI_X_CMD,
1503                              (u16 *)save_state->cap.data);
1504
1505         return 0;
1506 }
1507
1508 static void pci_restore_pcix_state(struct pci_dev *dev)
1509 {
1510         int i = 0, pos;
1511         struct pci_cap_saved_state *save_state;
1512         u16 *cap;
1513
1514         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
1515         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
1516         if (!save_state || !pos)
1517                 return;
1518         cap = (u16 *)&save_state->cap.data[0];
1519
1520         pci_write_config_word(dev, pos + PCI_X_CMD, cap[i++]);
1521 }
1522
1523 static void pci_save_ltr_state(struct pci_dev *dev)
1524 {
1525         int ltr;
1526         struct pci_cap_saved_state *save_state;
1527         u16 *cap;
1528
1529         if (!pci_is_pcie(dev))
1530                 return;
1531
1532         ltr = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_LTR);
1533         if (!ltr)
1534                 return;
1535
1536         save_state = pci_find_saved_ext_cap(dev, PCI_EXT_CAP_ID_LTR);
1537         if (!save_state) {
1538                 pci_err(dev, "no suspend buffer for LTR; ASPM issues possible after resume\n");
1539                 return;
1540         }
1541
1542         cap = (u16 *)&save_state->cap.data[0];
1543         pci_read_config_word(dev, ltr + PCI_LTR_MAX_SNOOP_LAT, cap++);
1544         pci_read_config_word(dev, ltr + PCI_LTR_MAX_NOSNOOP_LAT, cap++);
1545 }
1546
1547 static void pci_restore_ltr_state(struct pci_dev *dev)
1548 {
1549         struct pci_cap_saved_state *save_state;
1550         int ltr;
1551         u16 *cap;
1552
1553         save_state = pci_find_saved_ext_cap(dev, PCI_EXT_CAP_ID_LTR);
1554         ltr = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_LTR);
1555         if (!save_state || !ltr)
1556                 return;
1557
1558         cap = (u16 *)&save_state->cap.data[0];
1559         pci_write_config_word(dev, ltr + PCI_LTR_MAX_SNOOP_LAT, *cap++);
1560         pci_write_config_word(dev, ltr + PCI_LTR_MAX_NOSNOOP_LAT, *cap++);
1561 }
1562
1563 /**
1564  * pci_save_state - save the PCI configuration space of a device before
1565  *                  suspending
1566  * @dev: PCI device that we're dealing with
1567  */
1568 int pci_save_state(struct pci_dev *dev)
1569 {
1570         int i;
1571         /* XXX: 100% dword access ok here? */
1572         for (i = 0; i < 16; i++) {
1573                 pci_read_config_dword(dev, i * 4, &dev->saved_config_space[i]);
1574                 pci_dbg(dev, "saving config space at offset %#x (reading %#x)\n",
1575                         i * 4, dev->saved_config_space[i]);
1576         }
1577         dev->state_saved = true;
1578
1579         i = pci_save_pcie_state(dev);
1580         if (i != 0)
1581                 return i;
1582
1583         i = pci_save_pcix_state(dev);
1584         if (i != 0)
1585                 return i;
1586
1587         pci_save_ltr_state(dev);
1588         pci_save_dpc_state(dev);
1589         pci_save_aer_state(dev);
1590         pci_save_ptm_state(dev);
1591         return pci_save_vc_state(dev);
1592 }
1593 EXPORT_SYMBOL(pci_save_state);
1594
1595 static void pci_restore_config_dword(struct pci_dev *pdev, int offset,
1596                                      u32 saved_val, int retry, bool force)
1597 {
1598         u32 val;
1599
1600         pci_read_config_dword(pdev, offset, &val);
1601         if (!force && val == saved_val)
1602                 return;
1603
1604         for (;;) {
1605                 pci_dbg(pdev, "restoring config space at offset %#x (was %#x, writing %#x)\n",
1606                         offset, val, saved_val);
1607                 pci_write_config_dword(pdev, offset, saved_val);
1608                 if (retry-- <= 0)
1609                         return;
1610
1611                 pci_read_config_dword(pdev, offset, &val);
1612                 if (val == saved_val)
1613                         return;
1614
1615                 mdelay(1);
1616         }
1617 }
1618
1619 static void pci_restore_config_space_range(struct pci_dev *pdev,
1620                                            int start, int end, int retry,
1621                                            bool force)
1622 {
1623         int index;
1624
1625         for (index = end; index >= start; index--)
1626                 pci_restore_config_dword(pdev, 4 * index,
1627                                          pdev->saved_config_space[index],
1628                                          retry, force);
1629 }
1630
1631 static void pci_restore_config_space(struct pci_dev *pdev)
1632 {
1633         if (pdev->hdr_type == PCI_HEADER_TYPE_NORMAL) {
1634                 pci_restore_config_space_range(pdev, 10, 15, 0, false);
1635                 /* Restore BARs before the command register. */
1636                 pci_restore_config_space_range(pdev, 4, 9, 10, false);
1637                 pci_restore_config_space_range(pdev, 0, 3, 0, false);
1638         } else if (pdev->hdr_type == PCI_HEADER_TYPE_BRIDGE) {
1639                 pci_restore_config_space_range(pdev, 12, 15, 0, false);
1640
1641                 /*
1642                  * Force rewriting of prefetch registers to avoid S3 resume
1643                  * issues on Intel PCI bridges that occur when these
1644                  * registers are not explicitly written.
1645                  */
1646                 pci_restore_config_space_range(pdev, 9, 11, 0, true);
1647                 pci_restore_config_space_range(pdev, 0, 8, 0, false);
1648         } else {
1649                 pci_restore_config_space_range(pdev, 0, 15, 0, false);
1650         }
1651 }
1652
1653 static void pci_restore_rebar_state(struct pci_dev *pdev)
1654 {
1655         unsigned int pos, nbars, i;
1656         u32 ctrl;
1657
1658         pos = pci_find_ext_capability(pdev, PCI_EXT_CAP_ID_REBAR);
1659         if (!pos)
1660                 return;
1661
1662         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
1663         nbars = (ctrl & PCI_REBAR_CTRL_NBAR_MASK) >>
1664                     PCI_REBAR_CTRL_NBAR_SHIFT;
1665
1666         for (i = 0; i < nbars; i++, pos += 8) {
1667                 struct resource *res;
1668                 int bar_idx, size;
1669
1670                 pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
1671                 bar_idx = ctrl & PCI_REBAR_CTRL_BAR_IDX;
1672                 res = pdev->resource + bar_idx;
1673                 size = pci_rebar_bytes_to_size(resource_size(res));
1674                 ctrl &= ~PCI_REBAR_CTRL_BAR_SIZE;
1675                 ctrl |= size << PCI_REBAR_CTRL_BAR_SHIFT;
1676                 pci_write_config_dword(pdev, pos + PCI_REBAR_CTRL, ctrl);
1677         }
1678 }
1679
1680 /**
1681  * pci_restore_state - Restore the saved state of a PCI device
1682  * @dev: PCI device that we're dealing with
1683  */
1684 void pci_restore_state(struct pci_dev *dev)
1685 {
1686         if (!dev->state_saved)
1687                 return;
1688
1689         /*
1690          * Restore max latencies (in the LTR capability) before enabling
1691          * LTR itself (in the PCIe capability).
1692          */
1693         pci_restore_ltr_state(dev);
1694
1695         pci_restore_pcie_state(dev);
1696         pci_restore_pasid_state(dev);
1697         pci_restore_pri_state(dev);
1698         pci_restore_ats_state(dev);
1699         pci_restore_vc_state(dev);
1700         pci_restore_rebar_state(dev);
1701         pci_restore_dpc_state(dev);
1702         pci_restore_ptm_state(dev);
1703
1704         pci_aer_clear_status(dev);
1705         pci_restore_aer_state(dev);
1706
1707         pci_restore_config_space(dev);
1708
1709         pci_restore_pcix_state(dev);
1710         pci_restore_msi_state(dev);
1711
1712         /* Restore ACS and IOV configuration state */
1713         pci_enable_acs(dev);
1714         pci_restore_iov_state(dev);
1715
1716         dev->state_saved = false;
1717 }
1718 EXPORT_SYMBOL(pci_restore_state);
1719
1720 struct pci_saved_state {
1721         u32 config_space[16];
1722         struct pci_cap_saved_data cap[];
1723 };
1724
1725 /**
1726  * pci_store_saved_state - Allocate and return an opaque struct containing
1727  *                         the device saved state.
1728  * @dev: PCI device that we're dealing with
1729  *
1730  * Return NULL if no state or error.
1731  */
1732 struct pci_saved_state *pci_store_saved_state(struct pci_dev *dev)
1733 {
1734         struct pci_saved_state *state;
1735         struct pci_cap_saved_state *tmp;
1736         struct pci_cap_saved_data *cap;
1737         size_t size;
1738
1739         if (!dev->state_saved)
1740                 return NULL;
1741
1742         size = sizeof(*state) + sizeof(struct pci_cap_saved_data);
1743
1744         hlist_for_each_entry(tmp, &dev->saved_cap_space, next)
1745                 size += sizeof(struct pci_cap_saved_data) + tmp->cap.size;
1746
1747         state = kzalloc(size, GFP_KERNEL);
1748         if (!state)
1749                 return NULL;
1750
1751         memcpy(state->config_space, dev->saved_config_space,
1752                sizeof(state->config_space));
1753
1754         cap = state->cap;
1755         hlist_for_each_entry(tmp, &dev->saved_cap_space, next) {
1756                 size_t len = sizeof(struct pci_cap_saved_data) + tmp->cap.size;
1757                 memcpy(cap, &tmp->cap, len);
1758                 cap = (struct pci_cap_saved_data *)((u8 *)cap + len);
1759         }
1760         /* Empty cap_save terminates list */
1761
1762         return state;
1763 }
1764 EXPORT_SYMBOL_GPL(pci_store_saved_state);
1765
1766 /**
1767  * pci_load_saved_state - Reload the provided save state into struct pci_dev.
1768  * @dev: PCI device that we're dealing with
1769  * @state: Saved state returned from pci_store_saved_state()
1770  */
1771 int pci_load_saved_state(struct pci_dev *dev,
1772                          struct pci_saved_state *state)
1773 {
1774         struct pci_cap_saved_data *cap;
1775
1776         dev->state_saved = false;
1777
1778         if (!state)
1779                 return 0;
1780
1781         memcpy(dev->saved_config_space, state->config_space,
1782                sizeof(state->config_space));
1783
1784         cap = state->cap;
1785         while (cap->size) {
1786                 struct pci_cap_saved_state *tmp;
1787
1788                 tmp = _pci_find_saved_cap(dev, cap->cap_nr, cap->cap_extended);
1789                 if (!tmp || tmp->cap.size != cap->size)
1790                         return -EINVAL;
1791
1792                 memcpy(tmp->cap.data, cap->data, tmp->cap.size);
1793                 cap = (struct pci_cap_saved_data *)((u8 *)cap +
1794                        sizeof(struct pci_cap_saved_data) + cap->size);
1795         }
1796
1797         dev->state_saved = true;
1798         return 0;
1799 }
1800 EXPORT_SYMBOL_GPL(pci_load_saved_state);
1801
1802 /**
1803  * pci_load_and_free_saved_state - Reload the save state pointed to by state,
1804  *                                 and free the memory allocated for it.
1805  * @dev: PCI device that we're dealing with
1806  * @state: Pointer to saved state returned from pci_store_saved_state()
1807  */
1808 int pci_load_and_free_saved_state(struct pci_dev *dev,
1809                                   struct pci_saved_state **state)
1810 {
1811         int ret = pci_load_saved_state(dev, *state);
1812         kfree(*state);
1813         *state = NULL;
1814         return ret;
1815 }
1816 EXPORT_SYMBOL_GPL(pci_load_and_free_saved_state);
1817
1818 int __weak pcibios_enable_device(struct pci_dev *dev, int bars)
1819 {
1820         return pci_enable_resources(dev, bars);
1821 }
1822
1823 static int do_pci_enable_device(struct pci_dev *dev, int bars)
1824 {
1825         int err;
1826         struct pci_dev *bridge;
1827         u16 cmd;
1828         u8 pin;
1829
1830         err = pci_set_power_state(dev, PCI_D0);
1831         if (err < 0 && err != -EIO)
1832                 return err;
1833
1834         bridge = pci_upstream_bridge(dev);
1835         if (bridge)
1836                 pcie_aspm_powersave_config_link(bridge);
1837
1838         err = pcibios_enable_device(dev, bars);
1839         if (err < 0)
1840                 return err;
1841         pci_fixup_device(pci_fixup_enable, dev);
1842
1843         if (dev->msi_enabled || dev->msix_enabled)
1844                 return 0;
1845
1846         pci_read_config_byte(dev, PCI_INTERRUPT_PIN, &pin);
1847         if (pin) {
1848                 pci_read_config_word(dev, PCI_COMMAND, &cmd);
1849                 if (cmd & PCI_COMMAND_INTX_DISABLE)
1850                         pci_write_config_word(dev, PCI_COMMAND,
1851                                               cmd & ~PCI_COMMAND_INTX_DISABLE);
1852         }
1853
1854         return 0;
1855 }
1856
1857 /**
1858  * pci_reenable_device - Resume abandoned device
1859  * @dev: PCI device to be resumed
1860  *
1861  * NOTE: This function is a backend of pci_default_resume() and is not supposed
1862  * to be called by normal code, write proper resume handler and use it instead.
1863  */
1864 int pci_reenable_device(struct pci_dev *dev)
1865 {
1866         if (pci_is_enabled(dev))
1867                 return do_pci_enable_device(dev, (1 << PCI_NUM_RESOURCES) - 1);
1868         return 0;
1869 }
1870 EXPORT_SYMBOL(pci_reenable_device);
1871
1872 static void pci_enable_bridge(struct pci_dev *dev)
1873 {
1874         struct pci_dev *bridge;
1875         int retval;
1876
1877         bridge = pci_upstream_bridge(dev);
1878         if (bridge)
1879                 pci_enable_bridge(bridge);
1880
1881         if (pci_is_enabled(dev)) {
1882                 if (!dev->is_busmaster)
1883                         pci_set_master(dev);
1884                 return;
1885         }
1886
1887         retval = pci_enable_device(dev);
1888         if (retval)
1889                 pci_err(dev, "Error enabling bridge (%d), continuing\n",
1890                         retval);
1891         pci_set_master(dev);
1892 }
1893
1894 static int pci_enable_device_flags(struct pci_dev *dev, unsigned long flags)
1895 {
1896         struct pci_dev *bridge;
1897         int err;
1898         int i, bars = 0;
1899
1900         /*
1901          * Power state could be unknown at this point, either due to a fresh
1902          * boot or a device removal call.  So get the current power state
1903          * so that things like MSI message writing will behave as expected
1904          * (e.g. if the device really is in D0 at enable time).
1905          */
1906         pci_update_current_state(dev, dev->current_state);
1907
1908         if (atomic_inc_return(&dev->enable_cnt) > 1)
1909                 return 0;               /* already enabled */
1910
1911         bridge = pci_upstream_bridge(dev);
1912         if (bridge)
1913                 pci_enable_bridge(bridge);
1914
1915         /* only skip sriov related */
1916         for (i = 0; i <= PCI_ROM_RESOURCE; i++)
1917                 if (dev->resource[i].flags & flags)
1918                         bars |= (1 << i);
1919         for (i = PCI_BRIDGE_RESOURCES; i < DEVICE_COUNT_RESOURCE; i++)
1920                 if (dev->resource[i].flags & flags)
1921                         bars |= (1 << i);
1922
1923         err = do_pci_enable_device(dev, bars);
1924         if (err < 0)
1925                 atomic_dec(&dev->enable_cnt);
1926         return err;
1927 }
1928
1929 /**
1930  * pci_enable_device_io - Initialize a device for use with IO space
1931  * @dev: PCI device to be initialized
1932  *
1933  * Initialize device before it's used by a driver. Ask low-level code
1934  * to enable I/O resources. Wake up the device if it was suspended.
1935  * Beware, this function can fail.
1936  */
1937 int pci_enable_device_io(struct pci_dev *dev)
1938 {
1939         return pci_enable_device_flags(dev, IORESOURCE_IO);
1940 }
1941 EXPORT_SYMBOL(pci_enable_device_io);
1942
1943 /**
1944  * pci_enable_device_mem - Initialize a device for use with Memory space
1945  * @dev: PCI device to be initialized
1946  *
1947  * Initialize device before it's used by a driver. Ask low-level code
1948  * to enable Memory resources. Wake up the device if it was suspended.
1949  * Beware, this function can fail.
1950  */
1951 int pci_enable_device_mem(struct pci_dev *dev)
1952 {
1953         return pci_enable_device_flags(dev, IORESOURCE_MEM);
1954 }
1955 EXPORT_SYMBOL(pci_enable_device_mem);
1956
1957 /**
1958  * pci_enable_device - Initialize device before it's used by a driver.
1959  * @dev: PCI device to be initialized
1960  *
1961  * Initialize device before it's used by a driver. Ask low-level code
1962  * to enable I/O and memory. Wake up the device if it was suspended.
1963  * Beware, this function can fail.
1964  *
1965  * Note we don't actually enable the device many times if we call
1966  * this function repeatedly (we just increment the count).
1967  */
1968 int pci_enable_device(struct pci_dev *dev)
1969 {
1970         return pci_enable_device_flags(dev, IORESOURCE_MEM | IORESOURCE_IO);
1971 }
1972 EXPORT_SYMBOL(pci_enable_device);
1973
1974 /*
1975  * Managed PCI resources.  This manages device on/off, INTx/MSI/MSI-X
1976  * on/off and BAR regions.  pci_dev itself records MSI/MSI-X status, so
1977  * there's no need to track it separately.  pci_devres is initialized
1978  * when a device is enabled using managed PCI device enable interface.
1979  */
1980 struct pci_devres {
1981         unsigned int enabled:1;
1982         unsigned int pinned:1;
1983         unsigned int orig_intx:1;
1984         unsigned int restore_intx:1;
1985         unsigned int mwi:1;
1986         u32 region_mask;
1987 };
1988
1989 static void pcim_release(struct device *gendev, void *res)
1990 {
1991         struct pci_dev *dev = to_pci_dev(gendev);
1992         struct pci_devres *this = res;
1993         int i;
1994
1995         if (dev->msi_enabled)
1996                 pci_disable_msi(dev);
1997         if (dev->msix_enabled)
1998                 pci_disable_msix(dev);
1999
2000         for (i = 0; i < DEVICE_COUNT_RESOURCE; i++)
2001                 if (this->region_mask & (1 << i))
2002                         pci_release_region(dev, i);
2003
2004         if (this->mwi)
2005                 pci_clear_mwi(dev);
2006
2007         if (this->restore_intx)
2008                 pci_intx(dev, this->orig_intx);
2009
2010         if (this->enabled && !this->pinned)
2011                 pci_disable_device(dev);
2012 }
2013
2014 static struct pci_devres *get_pci_dr(struct pci_dev *pdev)
2015 {
2016         struct pci_devres *dr, *new_dr;
2017
2018         dr = devres_find(&pdev->dev, pcim_release, NULL, NULL);
2019         if (dr)
2020                 return dr;
2021
2022         new_dr = devres_alloc(pcim_release, sizeof(*new_dr), GFP_KERNEL);
2023         if (!new_dr)
2024                 return NULL;
2025         return devres_get(&pdev->dev, new_dr, NULL, NULL);
2026 }
2027
2028 static struct pci_devres *find_pci_dr(struct pci_dev *pdev)
2029 {
2030         if (pci_is_managed(pdev))
2031                 return devres_find(&pdev->dev, pcim_release, NULL, NULL);
2032         return NULL;
2033 }
2034
2035 /**
2036  * pcim_enable_device - Managed pci_enable_device()
2037  * @pdev: PCI device to be initialized
2038  *
2039  * Managed pci_enable_device().
2040  */
2041 int pcim_enable_device(struct pci_dev *pdev)
2042 {
2043         struct pci_devres *dr;
2044         int rc;
2045
2046         dr = get_pci_dr(pdev);
2047         if (unlikely(!dr))
2048                 return -ENOMEM;
2049         if (dr->enabled)
2050                 return 0;
2051
2052         rc = pci_enable_device(pdev);
2053         if (!rc) {
2054                 pdev->is_managed = 1;
2055                 dr->enabled = 1;
2056         }
2057         return rc;
2058 }
2059 EXPORT_SYMBOL(pcim_enable_device);
2060
2061 /**
2062  * pcim_pin_device - Pin managed PCI device
2063  * @pdev: PCI device to pin
2064  *
2065  * Pin managed PCI device @pdev.  Pinned device won't be disabled on
2066  * driver detach.  @pdev must have been enabled with
2067  * pcim_enable_device().
2068  */
2069 void pcim_pin_device(struct pci_dev *pdev)
2070 {
2071         struct pci_devres *dr;
2072
2073         dr = find_pci_dr(pdev);
2074         WARN_ON(!dr || !dr->enabled);
2075         if (dr)
2076                 dr->pinned = 1;
2077 }
2078 EXPORT_SYMBOL(pcim_pin_device);
2079
2080 /*
2081  * pcibios_device_add - provide arch specific hooks when adding device dev
2082  * @dev: the PCI device being added
2083  *
2084  * Permits the platform to provide architecture specific functionality when
2085  * devices are added. This is the default implementation. Architecture
2086  * implementations can override this.
2087  */
2088 int __weak pcibios_device_add(struct pci_dev *dev)
2089 {
2090         return 0;
2091 }
2092
2093 /**
2094  * pcibios_release_device - provide arch specific hooks when releasing
2095  *                          device dev
2096  * @dev: the PCI device being released
2097  *
2098  * Permits the platform to provide architecture specific functionality when
2099  * devices are released. This is the default implementation. Architecture
2100  * implementations can override this.
2101  */
2102 void __weak pcibios_release_device(struct pci_dev *dev) {}
2103
2104 /**
2105  * pcibios_disable_device - disable arch specific PCI resources for device dev
2106  * @dev: the PCI device to disable
2107  *
2108  * Disables architecture specific PCI resources for the device. This
2109  * is the default implementation. Architecture implementations can
2110  * override this.
2111  */
2112 void __weak pcibios_disable_device(struct pci_dev *dev) {}
2113
2114 /**
2115  * pcibios_penalize_isa_irq - penalize an ISA IRQ
2116  * @irq: ISA IRQ to penalize
2117  * @active: IRQ active or not
2118  *
2119  * Permits the platform to provide architecture-specific functionality when
2120  * penalizing ISA IRQs. This is the default implementation. Architecture
2121  * implementations can override this.
2122  */
2123 void __weak pcibios_penalize_isa_irq(int irq, int active) {}
2124
2125 static void do_pci_disable_device(struct pci_dev *dev)
2126 {
2127         u16 pci_command;
2128
2129         pci_read_config_word(dev, PCI_COMMAND, &pci_command);
2130         if (pci_command & PCI_COMMAND_MASTER) {
2131                 pci_command &= ~PCI_COMMAND_MASTER;
2132                 pci_write_config_word(dev, PCI_COMMAND, pci_command);
2133         }
2134
2135         pcibios_disable_device(dev);
2136 }
2137
2138 /**
2139  * pci_disable_enabled_device - Disable device without updating enable_cnt
2140  * @dev: PCI device to disable
2141  *
2142  * NOTE: This function is a backend of PCI power management routines and is
2143  * not supposed to be called drivers.
2144  */
2145 void pci_disable_enabled_device(struct pci_dev *dev)
2146 {
2147         if (pci_is_enabled(dev))
2148                 do_pci_disable_device(dev);
2149 }
2150
2151 /**
2152  * pci_disable_device - Disable PCI device after use
2153  * @dev: PCI device to be disabled
2154  *
2155  * Signal to the system that the PCI device is not in use by the system
2156  * anymore.  This only involves disabling PCI bus-mastering, if active.
2157  *
2158  * Note we don't actually disable the device until all callers of
2159  * pci_enable_device() have called pci_disable_device().
2160  */
2161 void pci_disable_device(struct pci_dev *dev)
2162 {
2163         struct pci_devres *dr;
2164
2165         dr = find_pci_dr(dev);
2166         if (dr)
2167                 dr->enabled = 0;
2168
2169         dev_WARN_ONCE(&dev->dev, atomic_read(&dev->enable_cnt) <= 0,
2170                       "disabling already-disabled device");
2171
2172         if (atomic_dec_return(&dev->enable_cnt) != 0)
2173                 return;
2174
2175         do_pci_disable_device(dev);
2176
2177         dev->is_busmaster = 0;
2178 }
2179 EXPORT_SYMBOL(pci_disable_device);
2180
2181 /**
2182  * pcibios_set_pcie_reset_state - set reset state for device dev
2183  * @dev: the PCIe device reset
2184  * @state: Reset state to enter into
2185  *
2186  * Set the PCIe reset state for the device. This is the default
2187  * implementation. Architecture implementations can override this.
2188  */
2189 int __weak pcibios_set_pcie_reset_state(struct pci_dev *dev,
2190                                         enum pcie_reset_state state)
2191 {
2192         return -EINVAL;
2193 }
2194
2195 /**
2196  * pci_set_pcie_reset_state - set reset state for device dev
2197  * @dev: the PCIe device reset
2198  * @state: Reset state to enter into
2199  *
2200  * Sets the PCI reset state for the device.
2201  */
2202 int pci_set_pcie_reset_state(struct pci_dev *dev, enum pcie_reset_state state)
2203 {
2204         return pcibios_set_pcie_reset_state(dev, state);
2205 }
2206 EXPORT_SYMBOL_GPL(pci_set_pcie_reset_state);
2207
2208 #ifdef CONFIG_PCIEAER
2209 void pcie_clear_device_status(struct pci_dev *dev)
2210 {
2211         u16 sta;
2212
2213         pcie_capability_read_word(dev, PCI_EXP_DEVSTA, &sta);
2214         pcie_capability_write_word(dev, PCI_EXP_DEVSTA, sta);
2215 }
2216 #endif
2217
2218 /**
2219  * pcie_clear_root_pme_status - Clear root port PME interrupt status.
2220  * @dev: PCIe root port or event collector.
2221  */
2222 void pcie_clear_root_pme_status(struct pci_dev *dev)
2223 {
2224         pcie_capability_set_dword(dev, PCI_EXP_RTSTA, PCI_EXP_RTSTA_PME);
2225 }
2226
2227 /**
2228  * pci_check_pme_status - Check if given device has generated PME.
2229  * @dev: Device to check.
2230  *
2231  * Check the PME status of the device and if set, clear it and clear PME enable
2232  * (if set).  Return 'true' if PME status and PME enable were both set or
2233  * 'false' otherwise.
2234  */
2235 bool pci_check_pme_status(struct pci_dev *dev)
2236 {
2237         int pmcsr_pos;
2238         u16 pmcsr;
2239         bool ret = false;
2240
2241         if (!dev->pm_cap)
2242                 return false;
2243
2244         pmcsr_pos = dev->pm_cap + PCI_PM_CTRL;
2245         pci_read_config_word(dev, pmcsr_pos, &pmcsr);
2246         if (!(pmcsr & PCI_PM_CTRL_PME_STATUS))
2247                 return false;
2248
2249         /* Clear PME status. */
2250         pmcsr |= PCI_PM_CTRL_PME_STATUS;
2251         if (pmcsr & PCI_PM_CTRL_PME_ENABLE) {
2252                 /* Disable PME to avoid interrupt flood. */
2253                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
2254                 ret = true;
2255         }
2256
2257         pci_write_config_word(dev, pmcsr_pos, pmcsr);
2258
2259         return ret;
2260 }
2261
2262 /**
2263  * pci_pme_wakeup - Wake up a PCI device if its PME Status bit is set.
2264  * @dev: Device to handle.
2265  * @pme_poll_reset: Whether or not to reset the device's pme_poll flag.
2266  *
2267  * Check if @dev has generated PME and queue a resume request for it in that
2268  * case.
2269  */
2270 static int pci_pme_wakeup(struct pci_dev *dev, void *pme_poll_reset)
2271 {
2272         if (pme_poll_reset && dev->pme_poll)
2273                 dev->pme_poll = false;
2274
2275         if (pci_check_pme_status(dev)) {
2276                 pci_wakeup_event(dev);
2277                 pm_request_resume(&dev->dev);
2278         }
2279         return 0;
2280 }
2281
2282 /**
2283  * pci_pme_wakeup_bus - Walk given bus and wake up devices on it, if necessary.
2284  * @bus: Top bus of the subtree to walk.
2285  */
2286 void pci_pme_wakeup_bus(struct pci_bus *bus)
2287 {
2288         if (bus)
2289                 pci_walk_bus(bus, pci_pme_wakeup, (void *)true);
2290 }
2291
2292
2293 /**
2294  * pci_pme_capable - check the capability of PCI device to generate PME#
2295  * @dev: PCI device to handle.
2296  * @state: PCI state from which device will issue PME#.
2297  */
2298 bool pci_pme_capable(struct pci_dev *dev, pci_power_t state)
2299 {
2300         if (!dev->pm_cap)
2301                 return false;
2302
2303         return !!(dev->pme_support & (1 << state));
2304 }
2305 EXPORT_SYMBOL(pci_pme_capable);
2306
2307 static void pci_pme_list_scan(struct work_struct *work)
2308 {
2309         struct pci_pme_device *pme_dev, *n;
2310
2311         mutex_lock(&pci_pme_list_mutex);
2312         list_for_each_entry_safe(pme_dev, n, &pci_pme_list, list) {
2313                 if (pme_dev->dev->pme_poll) {
2314                         struct pci_dev *bridge;
2315
2316                         bridge = pme_dev->dev->bus->self;
2317                         /*
2318                          * If bridge is in low power state, the
2319                          * configuration space of subordinate devices
2320                          * may be not accessible
2321                          */
2322                         if (bridge && bridge->current_state != PCI_D0)
2323                                 continue;
2324                         /*
2325                          * If the device is in D3cold it should not be
2326                          * polled either.
2327                          */
2328                         if (pme_dev->dev->current_state == PCI_D3cold)
2329                                 continue;
2330
2331                         pci_pme_wakeup(pme_dev->dev, NULL);
2332                 } else {
2333                         list_del(&pme_dev->list);
2334                         kfree(pme_dev);
2335                 }
2336         }
2337         if (!list_empty(&pci_pme_list))
2338                 queue_delayed_work(system_freezable_wq, &pci_pme_work,
2339                                    msecs_to_jiffies(PME_TIMEOUT));
2340         mutex_unlock(&pci_pme_list_mutex);
2341 }
2342
2343 static void __pci_pme_active(struct pci_dev *dev, bool enable)
2344 {
2345         u16 pmcsr;
2346
2347         if (!dev->pme_support)
2348                 return;
2349
2350         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
2351         /* Clear PME_Status by writing 1 to it and enable PME# */
2352         pmcsr |= PCI_PM_CTRL_PME_STATUS | PCI_PM_CTRL_PME_ENABLE;
2353         if (!enable)
2354                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
2355
2356         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
2357 }
2358
2359 /**
2360  * pci_pme_restore - Restore PME configuration after config space restore.
2361  * @dev: PCI device to update.
2362  */
2363 void pci_pme_restore(struct pci_dev *dev)
2364 {
2365         u16 pmcsr;
2366
2367         if (!dev->pme_support)
2368                 return;
2369
2370         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
2371         if (dev->wakeup_prepared) {
2372                 pmcsr |= PCI_PM_CTRL_PME_ENABLE;
2373                 pmcsr &= ~PCI_PM_CTRL_PME_STATUS;
2374         } else {
2375                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
2376                 pmcsr |= PCI_PM_CTRL_PME_STATUS;
2377         }
2378         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
2379 }
2380
2381 /**
2382  * pci_pme_active - enable or disable PCI device's PME# function
2383  * @dev: PCI device to handle.
2384  * @enable: 'true' to enable PME# generation; 'false' to disable it.
2385  *
2386  * The caller must verify that the device is capable of generating PME# before
2387  * calling this function with @enable equal to 'true'.
2388  */
2389 void pci_pme_active(struct pci_dev *dev, bool enable)
2390 {
2391         __pci_pme_active(dev, enable);
2392
2393         /*
2394          * PCI (as opposed to PCIe) PME requires that the device have
2395          * its PME# line hooked up correctly. Not all hardware vendors
2396          * do this, so the PME never gets delivered and the device
2397          * remains asleep. The easiest way around this is to
2398          * periodically walk the list of suspended devices and check
2399          * whether any have their PME flag set. The assumption is that
2400          * we'll wake up often enough anyway that this won't be a huge
2401          * hit, and the power savings from the devices will still be a
2402          * win.
2403          *
2404          * Although PCIe uses in-band PME message instead of PME# line
2405          * to report PME, PME does not work for some PCIe devices in
2406          * reality.  For example, there are devices that set their PME
2407          * status bits, but don't really bother to send a PME message;
2408          * there are PCI Express Root Ports that don't bother to
2409          * trigger interrupts when they receive PME messages from the
2410          * devices below.  So PME poll is used for PCIe devices too.
2411          */
2412
2413         if (dev->pme_poll) {
2414                 struct pci_pme_device *pme_dev;
2415                 if (enable) {
2416                         pme_dev = kmalloc(sizeof(struct pci_pme_device),
2417                                           GFP_KERNEL);
2418                         if (!pme_dev) {
2419                                 pci_warn(dev, "can't enable PME#\n");
2420                                 return;
2421                         }
2422                         pme_dev->dev = dev;
2423                         mutex_lock(&pci_pme_list_mutex);
2424                         list_add(&pme_dev->list, &pci_pme_list);
2425                         if (list_is_singular(&pci_pme_list))
2426                                 queue_delayed_work(system_freezable_wq,
2427                                                    &pci_pme_work,
2428                                                    msecs_to_jiffies(PME_TIMEOUT));
2429                         mutex_unlock(&pci_pme_list_mutex);
2430                 } else {
2431                         mutex_lock(&pci_pme_list_mutex);
2432                         list_for_each_entry(pme_dev, &pci_pme_list, list) {
2433                                 if (pme_dev->dev == dev) {
2434                                         list_del(&pme_dev->list);
2435                                         kfree(pme_dev);
2436                                         break;
2437                                 }
2438                         }
2439                         mutex_unlock(&pci_pme_list_mutex);
2440                 }
2441         }
2442
2443         pci_dbg(dev, "PME# %s\n", enable ? "enabled" : "disabled");
2444 }
2445 EXPORT_SYMBOL(pci_pme_active);
2446
2447 /**
2448  * __pci_enable_wake - enable PCI device as wakeup event source
2449  * @dev: PCI device affected
2450  * @state: PCI state from which device will issue wakeup events
2451  * @enable: True to enable event generation; false to disable
2452  *
2453  * This enables the device as a wakeup event source, or disables it.
2454  * When such events involves platform-specific hooks, those hooks are
2455  * called automatically by this routine.
2456  *
2457  * Devices with legacy power management (no standard PCI PM capabilities)
2458  * always require such platform hooks.
2459  *
2460  * RETURN VALUE:
2461  * 0 is returned on success
2462  * -EINVAL is returned if device is not supposed to wake up the system
2463  * Error code depending on the platform is returned if both the platform and
2464  * the native mechanism fail to enable the generation of wake-up events
2465  */
2466 static int __pci_enable_wake(struct pci_dev *dev, pci_power_t state, bool enable)
2467 {
2468         int ret = 0;
2469
2470         /*
2471          * Bridges that are not power-manageable directly only signal
2472          * wakeup on behalf of subordinate devices which is set up
2473          * elsewhere, so skip them. However, bridges that are
2474          * power-manageable may signal wakeup for themselves (for example,
2475          * on a hotplug event) and they need to be covered here.
2476          */
2477         if (!pci_power_manageable(dev))
2478                 return 0;
2479
2480         /* Don't do the same thing twice in a row for one device. */
2481         if (!!enable == !!dev->wakeup_prepared)
2482                 return 0;
2483
2484         /*
2485          * According to "PCI System Architecture" 4th ed. by Tom Shanley & Don
2486          * Anderson we should be doing PME# wake enable followed by ACPI wake
2487          * enable.  To disable wake-up we call the platform first, for symmetry.
2488          */
2489
2490         if (enable) {
2491                 int error;
2492
2493                 /*
2494                  * Enable PME signaling if the device can signal PME from
2495                  * D3cold regardless of whether or not it can signal PME from
2496                  * the current target state, because that will allow it to
2497                  * signal PME when the hierarchy above it goes into D3cold and
2498                  * the device itself ends up in D3cold as a result of that.
2499                  */
2500                 if (pci_pme_capable(dev, state) || pci_pme_capable(dev, PCI_D3cold))
2501                         pci_pme_active(dev, true);
2502                 else
2503                         ret = 1;
2504                 error = platform_pci_set_wakeup(dev, true);
2505                 if (ret)
2506                         ret = error;
2507                 if (!ret)
2508                         dev->wakeup_prepared = true;
2509         } else {
2510                 platform_pci_set_wakeup(dev, false);
2511                 pci_pme_active(dev, false);
2512                 dev->wakeup_prepared = false;
2513         }
2514
2515         return ret;
2516 }
2517
2518 /**
2519  * pci_enable_wake - change wakeup settings for a PCI device
2520  * @pci_dev: Target device
2521  * @state: PCI state from which device will issue wakeup events
2522  * @enable: Whether or not to enable event generation
2523  *
2524  * If @enable is set, check device_may_wakeup() for the device before calling
2525  * __pci_enable_wake() for it.
2526  */
2527 int pci_enable_wake(struct pci_dev *pci_dev, pci_power_t state, bool enable)
2528 {
2529         if (enable && !device_may_wakeup(&pci_dev->dev))
2530                 return -EINVAL;
2531
2532         return __pci_enable_wake(pci_dev, state, enable);
2533 }
2534 EXPORT_SYMBOL(pci_enable_wake);
2535
2536 /**
2537  * pci_wake_from_d3 - enable/disable device to wake up from D3_hot or D3_cold
2538  * @dev: PCI device to prepare
2539  * @enable: True to enable wake-up event generation; false to disable
2540  *
2541  * Many drivers want the device to wake up the system from D3_hot or D3_cold
2542  * and this function allows them to set that up cleanly - pci_enable_wake()
2543  * should not be called twice in a row to enable wake-up due to PCI PM vs ACPI
2544  * ordering constraints.
2545  *
2546  * This function only returns error code if the device is not allowed to wake
2547  * up the system from sleep or it is not capable of generating PME# from both
2548  * D3_hot and D3_cold and the platform is unable to enable wake-up power for it.
2549  */
2550 int pci_wake_from_d3(struct pci_dev *dev, bool enable)
2551 {
2552         return pci_pme_capable(dev, PCI_D3cold) ?
2553                         pci_enable_wake(dev, PCI_D3cold, enable) :
2554                         pci_enable_wake(dev, PCI_D3hot, enable);
2555 }
2556 EXPORT_SYMBOL(pci_wake_from_d3);
2557
2558 /**
2559  * pci_target_state - find an appropriate low power state for a given PCI dev
2560  * @dev: PCI device
2561  * @wakeup: Whether or not wakeup functionality will be enabled for the device.
2562  *
2563  * Use underlying platform code to find a supported low power state for @dev.
2564  * If the platform can't manage @dev, return the deepest state from which it
2565  * can generate wake events, based on any available PME info.
2566  */
2567 static pci_power_t pci_target_state(struct pci_dev *dev, bool wakeup)
2568 {
2569         if (platform_pci_power_manageable(dev)) {
2570                 /*
2571                  * Call the platform to find the target state for the device.
2572                  */
2573                 pci_power_t state = platform_pci_choose_state(dev);
2574
2575                 switch (state) {
2576                 case PCI_POWER_ERROR:
2577                 case PCI_UNKNOWN:
2578                         return PCI_D3hot;
2579
2580                 case PCI_D1:
2581                 case PCI_D2:
2582                         if (pci_no_d1d2(dev))
2583                                 return PCI_D3hot;
2584                 }
2585
2586                 return state;
2587         }
2588
2589         /*
2590          * If the device is in D3cold even though it's not power-manageable by
2591          * the platform, it may have been powered down by non-standard means.
2592          * Best to let it slumber.
2593          */
2594         if (dev->current_state == PCI_D3cold)
2595                 return PCI_D3cold;
2596         else if (!dev->pm_cap)
2597                 return PCI_D0;
2598
2599         if (wakeup && dev->pme_support) {
2600                 pci_power_t state = PCI_D3hot;
2601
2602                 /*
2603                  * Find the deepest state from which the device can generate
2604                  * PME#.
2605                  */
2606                 while (state && !(dev->pme_support & (1 << state)))
2607                         state--;
2608
2609                 if (state)
2610                         return state;
2611                 else if (dev->pme_support & 1)
2612                         return PCI_D0;
2613         }
2614
2615         return PCI_D3hot;
2616 }
2617
2618 /**
2619  * pci_prepare_to_sleep - prepare PCI device for system-wide transition
2620  *                        into a sleep state
2621  * @dev: Device to handle.
2622  *
2623  * Choose the power state appropriate for the device depending on whether
2624  * it can wake up the system and/or is power manageable by the platform
2625  * (PCI_D3hot is the default) and put the device into that state.
2626  */
2627 int pci_prepare_to_sleep(struct pci_dev *dev)
2628 {
2629         bool wakeup = device_may_wakeup(&dev->dev);
2630         pci_power_t target_state = pci_target_state(dev, wakeup);
2631         int error;
2632
2633         if (target_state == PCI_POWER_ERROR)
2634                 return -EIO;
2635
2636         /*
2637          * There are systems (for example, Intel mobile chips since Coffee
2638          * Lake) where the power drawn while suspended can be significantly
2639          * reduced by disabling PTM on PCIe root ports as this allows the
2640          * port to enter a lower-power PM state and the SoC to reach a
2641          * lower-power idle state as a whole.
2642          */
2643         if (pci_pcie_type(dev) == PCI_EXP_TYPE_ROOT_PORT)
2644                 pci_disable_ptm(dev);
2645
2646         pci_enable_wake(dev, target_state, wakeup);
2647
2648         error = pci_set_power_state(dev, target_state);
2649
2650         if (error) {
2651                 pci_enable_wake(dev, target_state, false);
2652                 pci_restore_ptm_state(dev);
2653         }
2654
2655         return error;
2656 }
2657 EXPORT_SYMBOL(pci_prepare_to_sleep);
2658
2659 /**
2660  * pci_back_from_sleep - turn PCI device on during system-wide transition
2661  *                       into working state
2662  * @dev: Device to handle.
2663  *
2664  * Disable device's system wake-up capability and put it into D0.
2665  */
2666 int pci_back_from_sleep(struct pci_dev *dev)
2667 {
2668         int ret = pci_set_power_state(dev, PCI_D0);
2669
2670         if (ret)
2671                 return ret;
2672
2673         pci_enable_wake(dev, PCI_D0, false);
2674         return 0;
2675 }
2676 EXPORT_SYMBOL(pci_back_from_sleep);
2677
2678 /**
2679  * pci_finish_runtime_suspend - Carry out PCI-specific part of runtime suspend.
2680  * @dev: PCI device being suspended.
2681  *
2682  * Prepare @dev to generate wake-up events at run time and put it into a low
2683  * power state.
2684  */
2685 int pci_finish_runtime_suspend(struct pci_dev *dev)
2686 {
2687         pci_power_t target_state;
2688         int error;
2689
2690         target_state = pci_target_state(dev, device_can_wakeup(&dev->dev));
2691         if (target_state == PCI_POWER_ERROR)
2692                 return -EIO;
2693
2694         dev->runtime_d3cold = target_state == PCI_D3cold;
2695
2696         /*
2697          * There are systems (for example, Intel mobile chips since Coffee
2698          * Lake) where the power drawn while suspended can be significantly
2699          * reduced by disabling PTM on PCIe root ports as this allows the
2700          * port to enter a lower-power PM state and the SoC to reach a
2701          * lower-power idle state as a whole.
2702          */
2703         if (pci_pcie_type(dev) == PCI_EXP_TYPE_ROOT_PORT)
2704                 pci_disable_ptm(dev);
2705
2706         __pci_enable_wake(dev, target_state, pci_dev_run_wake(dev));
2707
2708         error = pci_set_power_state(dev, target_state);
2709
2710         if (error) {
2711                 pci_enable_wake(dev, target_state, false);
2712                 pci_restore_ptm_state(dev);
2713                 dev->runtime_d3cold = false;
2714         }
2715
2716         return error;
2717 }
2718
2719 /**
2720  * pci_dev_run_wake - Check if device can generate run-time wake-up events.
2721  * @dev: Device to check.
2722  *
2723  * Return true if the device itself is capable of generating wake-up events
2724  * (through the platform or using the native PCIe PME) or if the device supports
2725  * PME and one of its upstream bridges can generate wake-up events.
2726  */
2727 bool pci_dev_run_wake(struct pci_dev *dev)
2728 {
2729         struct pci_bus *bus = dev->bus;
2730
2731         if (!dev->pme_support)
2732                 return false;
2733
2734         /* PME-capable in principle, but not from the target power state */
2735         if (!pci_pme_capable(dev, pci_target_state(dev, true)))
2736                 return false;
2737
2738         if (device_can_wakeup(&dev->dev))
2739                 return true;
2740
2741         while (bus->parent) {
2742                 struct pci_dev *bridge = bus->self;
2743
2744                 if (device_can_wakeup(&bridge->dev))
2745                         return true;
2746
2747                 bus = bus->parent;
2748         }
2749
2750         /* We have reached the root bus. */
2751         if (bus->bridge)
2752                 return device_can_wakeup(bus->bridge);
2753
2754         return false;
2755 }
2756 EXPORT_SYMBOL_GPL(pci_dev_run_wake);
2757
2758 /**
2759  * pci_dev_need_resume - Check if it is necessary to resume the device.
2760  * @pci_dev: Device to check.
2761  *
2762  * Return 'true' if the device is not runtime-suspended or it has to be
2763  * reconfigured due to wakeup settings difference between system and runtime
2764  * suspend, or the current power state of it is not suitable for the upcoming
2765  * (system-wide) transition.
2766  */
2767 bool pci_dev_need_resume(struct pci_dev *pci_dev)
2768 {
2769         struct device *dev = &pci_dev->dev;
2770         pci_power_t target_state;
2771
2772         if (!pm_runtime_suspended(dev) || platform_pci_need_resume(pci_dev))
2773                 return true;
2774
2775         target_state = pci_target_state(pci_dev, device_may_wakeup(dev));
2776
2777         /*
2778          * If the earlier platform check has not triggered, D3cold is just power
2779          * removal on top of D3hot, so no need to resume the device in that
2780          * case.
2781          */
2782         return target_state != pci_dev->current_state &&
2783                 target_state != PCI_D3cold &&
2784                 pci_dev->current_state != PCI_D3hot;
2785 }
2786
2787 /**
2788  * pci_dev_adjust_pme - Adjust PME setting for a suspended device.
2789  * @pci_dev: Device to check.
2790  *
2791  * If the device is suspended and it is not configured for system wakeup,
2792  * disable PME for it to prevent it from waking up the system unnecessarily.
2793  *
2794  * Note that if the device's power state is D3cold and the platform check in
2795  * pci_dev_need_resume() has not triggered, the device's configuration need not
2796  * be changed.
2797  */
2798 void pci_dev_adjust_pme(struct pci_dev *pci_dev)
2799 {
2800         struct device *dev = &pci_dev->dev;
2801
2802         spin_lock_irq(&dev->power.lock);
2803
2804         if (pm_runtime_suspended(dev) && !device_may_wakeup(dev) &&
2805             pci_dev->current_state < PCI_D3cold)
2806                 __pci_pme_active(pci_dev, false);
2807
2808         spin_unlock_irq(&dev->power.lock);
2809 }
2810
2811 /**
2812  * pci_dev_complete_resume - Finalize resume from system sleep for a device.
2813  * @pci_dev: Device to handle.
2814  *
2815  * If the device is runtime suspended and wakeup-capable, enable PME for it as
2816  * it might have been disabled during the prepare phase of system suspend if
2817  * the device was not configured for system wakeup.
2818  */
2819 void pci_dev_complete_resume(struct pci_dev *pci_dev)
2820 {
2821         struct device *dev = &pci_dev->dev;
2822
2823         if (!pci_dev_run_wake(pci_dev))
2824                 return;
2825
2826         spin_lock_irq(&dev->power.lock);
2827
2828         if (pm_runtime_suspended(dev) && pci_dev->current_state < PCI_D3cold)
2829                 __pci_pme_active(pci_dev, true);
2830
2831         spin_unlock_irq(&dev->power.lock);
2832 }
2833
2834 /**
2835  * pci_choose_state - Choose the power state of a PCI device.
2836  * @dev: Target PCI device.
2837  * @state: Target state for the whole system.
2838  *
2839  * Returns PCI power state suitable for @dev and @state.
2840  */
2841 pci_power_t pci_choose_state(struct pci_dev *dev, pm_message_t state)
2842 {
2843         if (state.event == PM_EVENT_ON)
2844                 return PCI_D0;
2845
2846         return pci_target_state(dev, false);
2847 }
2848 EXPORT_SYMBOL(pci_choose_state);
2849
2850 void pci_config_pm_runtime_get(struct pci_dev *pdev)
2851 {
2852         struct device *dev = &pdev->dev;
2853         struct device *parent = dev->parent;
2854
2855         if (parent)
2856                 pm_runtime_get_sync(parent);
2857         pm_runtime_get_noresume(dev);
2858         /*
2859          * pdev->current_state is set to PCI_D3cold during suspending,
2860          * so wait until suspending completes
2861          */
2862         pm_runtime_barrier(dev);
2863         /*
2864          * Only need to resume devices in D3cold, because config
2865          * registers are still accessible for devices suspended but
2866          * not in D3cold.
2867          */
2868         if (pdev->current_state == PCI_D3cold)
2869                 pm_runtime_resume(dev);
2870 }
2871
2872 void pci_config_pm_runtime_put(struct pci_dev *pdev)
2873 {
2874         struct device *dev = &pdev->dev;
2875         struct device *parent = dev->parent;
2876
2877         pm_runtime_put(dev);
2878         if (parent)
2879                 pm_runtime_put_sync(parent);
2880 }
2881
2882 static const struct dmi_system_id bridge_d3_blacklist[] = {
2883 #ifdef CONFIG_X86
2884         {
2885                 /*
2886                  * Gigabyte X299 root port is not marked as hotplug capable
2887                  * which allows Linux to power manage it.  However, this
2888                  * confuses the BIOS SMI handler so don't power manage root
2889                  * ports on that system.
2890                  */
2891                 .ident = "X299 DESIGNARE EX-CF",
2892                 .matches = {
2893                         DMI_MATCH(DMI_BOARD_VENDOR, "Gigabyte Technology Co., Ltd."),
2894                         DMI_MATCH(DMI_BOARD_NAME, "X299 DESIGNARE EX-CF"),
2895                 },
2896         },
2897 #endif
2898         { }
2899 };
2900
2901 /**
2902  * pci_bridge_d3_possible - Is it possible to put the bridge into D3
2903  * @bridge: Bridge to check
2904  *
2905  * This function checks if it is possible to move the bridge to D3.
2906  * Currently we only allow D3 for recent enough PCIe ports and Thunderbolt.
2907  */
2908 bool pci_bridge_d3_possible(struct pci_dev *bridge)
2909 {
2910         if (!pci_is_pcie(bridge))
2911                 return false;
2912
2913         switch (pci_pcie_type(bridge)) {
2914         case PCI_EXP_TYPE_ROOT_PORT:
2915         case PCI_EXP_TYPE_UPSTREAM:
2916         case PCI_EXP_TYPE_DOWNSTREAM:
2917                 if (pci_bridge_d3_disable)
2918                         return false;
2919
2920                 /*
2921                  * Hotplug ports handled by firmware in System Management Mode
2922                  * may not be put into D3 by the OS (Thunderbolt on non-Macs).
2923                  */
2924                 if (bridge->is_hotplug_bridge && !pciehp_is_native(bridge))
2925                         return false;
2926
2927                 if (pci_bridge_d3_force)
2928                         return true;
2929
2930                 /* Even the oldest 2010 Thunderbolt controller supports D3. */
2931                 if (bridge->is_thunderbolt)
2932                         return true;
2933
2934                 /* Platform might know better if the bridge supports D3 */
2935                 if (platform_pci_bridge_d3(bridge))
2936                         return true;
2937
2938                 /*
2939                  * Hotplug ports handled natively by the OS were not validated
2940                  * by vendors for runtime D3 at least until 2018 because there
2941                  * was no OS support.
2942                  */
2943                 if (bridge->is_hotplug_bridge)
2944                         return false;
2945
2946                 if (dmi_check_system(bridge_d3_blacklist))
2947                         return false;
2948
2949                 /*
2950                  * It should be safe to put PCIe ports from 2015 or newer
2951                  * to D3.
2952                  */
2953                 if (dmi_get_bios_year() >= 2015)
2954                         return true;
2955                 break;
2956         }
2957
2958         return false;
2959 }
2960
2961 static int pci_dev_check_d3cold(struct pci_dev *dev, void *data)
2962 {
2963         bool *d3cold_ok = data;
2964
2965         if (/* The device needs to be allowed to go D3cold ... */
2966             dev->no_d3cold || !dev->d3cold_allowed ||
2967
2968             /* ... and if it is wakeup capable to do so from D3cold. */
2969             (device_may_wakeup(&dev->dev) &&
2970              !pci_pme_capable(dev, PCI_D3cold)) ||
2971
2972             /* If it is a bridge it must be allowed to go to D3. */
2973             !pci_power_manageable(dev))
2974
2975                 *d3cold_ok = false;
2976
2977         return !*d3cold_ok;
2978 }
2979
2980 /*
2981  * pci_bridge_d3_update - Update bridge D3 capabilities
2982  * @dev: PCI device which is changed
2983  *
2984  * Update upstream bridge PM capabilities accordingly depending on if the
2985  * device PM configuration was changed or the device is being removed.  The
2986  * change is also propagated upstream.
2987  */
2988 void pci_bridge_d3_update(struct pci_dev *dev)
2989 {
2990         bool remove = !device_is_registered(&dev->dev);
2991         struct pci_dev *bridge;
2992         bool d3cold_ok = true;
2993
2994         bridge = pci_upstream_bridge(dev);
2995         if (!bridge || !pci_bridge_d3_possible(bridge))
2996                 return;
2997
2998         /*
2999          * If D3 is currently allowed for the bridge, removing one of its
3000          * children won't change that.
3001          */
3002         if (remove && bridge->bridge_d3)
3003                 return;
3004
3005         /*
3006          * If D3 is currently allowed for the bridge and a child is added or
3007          * changed, disallowance of D3 can only be caused by that child, so
3008          * we only need to check that single device, not any of its siblings.
3009          *
3010          * If D3 is currently not allowed for the bridge, checking the device
3011          * first may allow us to skip checking its siblings.
3012          */
3013         if (!remove)
3014                 pci_dev_check_d3cold(dev, &d3cold_ok);
3015
3016         /*
3017          * If D3 is currently not allowed for the bridge, this may be caused
3018          * either by the device being changed/removed or any of its siblings,
3019          * so we need to go through all children to find out if one of them
3020          * continues to block D3.
3021          */
3022         if (d3cold_ok && !bridge->bridge_d3)
3023                 pci_walk_bus(bridge->subordinate, pci_dev_check_d3cold,
3024                              &d3cold_ok);
3025
3026         if (bridge->bridge_d3 != d3cold_ok) {
3027                 bridge->bridge_d3 = d3cold_ok;
3028                 /* Propagate change to upstream bridges */
3029                 pci_bridge_d3_update(bridge);
3030         }
3031 }
3032
3033 /**
3034  * pci_d3cold_enable - Enable D3cold for device
3035  * @dev: PCI device to handle
3036  *
3037  * This function can be used in drivers to enable D3cold from the device
3038  * they handle.  It also updates upstream PCI bridge PM capabilities
3039  * accordingly.
3040  */
3041 void pci_d3cold_enable(struct pci_dev *dev)
3042 {
3043         if (dev->no_d3cold) {
3044                 dev->no_d3cold = false;
3045                 pci_bridge_d3_update(dev);
3046         }
3047 }
3048 EXPORT_SYMBOL_GPL(pci_d3cold_enable);
3049
3050 /**
3051  * pci_d3cold_disable - Disable D3cold for device
3052  * @dev: PCI device to handle
3053  *
3054  * This function can be used in drivers to disable D3cold from the device
3055  * they handle.  It also updates upstream PCI bridge PM capabilities
3056  * accordingly.
3057  */
3058 void pci_d3cold_disable(struct pci_dev *dev)
3059 {
3060         if (!dev->no_d3cold) {
3061                 dev->no_d3cold = true;
3062                 pci_bridge_d3_update(dev);
3063         }
3064 }
3065 EXPORT_SYMBOL_GPL(pci_d3cold_disable);
3066
3067 /**
3068  * pci_pm_init - Initialize PM functions of given PCI device
3069  * @dev: PCI device to handle.
3070  */
3071 void pci_pm_init(struct pci_dev *dev)
3072 {
3073         int pm;
3074         u16 status;
3075         u16 pmc;
3076
3077         pm_runtime_forbid(&dev->dev);
3078         pm_runtime_set_active(&dev->dev);
3079         pm_runtime_enable(&dev->dev);
3080         device_enable_async_suspend(&dev->dev);
3081         dev->wakeup_prepared = false;
3082
3083         dev->pm_cap = 0;
3084         dev->pme_support = 0;
3085
3086         /* find PCI PM capability in list */
3087         pm = pci_find_capability(dev, PCI_CAP_ID_PM);
3088         if (!pm)
3089                 return;
3090         /* Check device's ability to generate PME# */
3091         pci_read_config_word(dev, pm + PCI_PM_PMC, &pmc);
3092
3093         if ((pmc & PCI_PM_CAP_VER_MASK) > 3) {
3094                 pci_err(dev, "unsupported PM cap regs version (%u)\n",
3095                         pmc & PCI_PM_CAP_VER_MASK);
3096                 return;
3097         }
3098
3099         dev->pm_cap = pm;
3100         dev->d3hot_delay = PCI_PM_D3HOT_WAIT;
3101         dev->d3cold_delay = PCI_PM_D3COLD_WAIT;
3102         dev->bridge_d3 = pci_bridge_d3_possible(dev);
3103         dev->d3cold_allowed = true;
3104
3105         dev->d1_support = false;
3106         dev->d2_support = false;
3107         if (!pci_no_d1d2(dev)) {
3108                 if (pmc & PCI_PM_CAP_D1)
3109                         dev->d1_support = true;
3110                 if (pmc & PCI_PM_CAP_D2)
3111                         dev->d2_support = true;
3112
3113                 if (dev->d1_support || dev->d2_support)
3114                         pci_info(dev, "supports%s%s\n",
3115                                    dev->d1_support ? " D1" : "",
3116                                    dev->d2_support ? " D2" : "");
3117         }
3118
3119         pmc &= PCI_PM_CAP_PME_MASK;
3120         if (pmc) {
3121                 pci_info(dev, "PME# supported from%s%s%s%s%s\n",
3122                          (pmc & PCI_PM_CAP_PME_D0) ? " D0" : "",
3123                          (pmc & PCI_PM_CAP_PME_D1) ? " D1" : "",
3124                          (pmc & PCI_PM_CAP_PME_D2) ? " D2" : "",
3125                          (pmc & PCI_PM_CAP_PME_D3hot) ? " D3hot" : "",
3126                          (pmc & PCI_PM_CAP_PME_D3cold) ? " D3cold" : "");
3127                 dev->pme_support = pmc >> PCI_PM_CAP_PME_SHIFT;
3128                 dev->pme_poll = true;
3129                 /*
3130                  * Make device's PM flags reflect the wake-up capability, but
3131                  * let the user space enable it to wake up the system as needed.
3132                  */
3133                 device_set_wakeup_capable(&dev->dev, true);
3134                 /* Disable the PME# generation functionality */
3135                 pci_pme_active(dev, false);
3136         }
3137
3138         pci_read_config_word(dev, PCI_STATUS, &status);
3139         if (status & PCI_STATUS_IMM_READY)
3140                 dev->imm_ready = 1;
3141 }
3142
3143 static unsigned long pci_ea_flags(struct pci_dev *dev, u8 prop)
3144 {
3145         unsigned long flags = IORESOURCE_PCI_FIXED | IORESOURCE_PCI_EA_BEI;
3146
3147         switch (prop) {
3148         case PCI_EA_P_MEM:
3149         case PCI_EA_P_VF_MEM:
3150                 flags |= IORESOURCE_MEM;
3151                 break;
3152         case PCI_EA_P_MEM_PREFETCH:
3153         case PCI_EA_P_VF_MEM_PREFETCH:
3154                 flags |= IORESOURCE_MEM | IORESOURCE_PREFETCH;
3155                 break;
3156         case PCI_EA_P_IO:
3157                 flags |= IORESOURCE_IO;
3158                 break;
3159         default:
3160                 return 0;
3161         }
3162
3163         return flags;
3164 }
3165
3166 static struct resource *pci_ea_get_resource(struct pci_dev *dev, u8 bei,
3167                                             u8 prop)
3168 {
3169         if (bei <= PCI_EA_BEI_BAR5 && prop <= PCI_EA_P_IO)
3170                 return &dev->resource[bei];
3171 #ifdef CONFIG_PCI_IOV
3172         else if (bei >= PCI_EA_BEI_VF_BAR0 && bei <= PCI_EA_BEI_VF_BAR5 &&
3173                  (prop == PCI_EA_P_VF_MEM || prop == PCI_EA_P_VF_MEM_PREFETCH))
3174                 return &dev->resource[PCI_IOV_RESOURCES +
3175                                       bei - PCI_EA_BEI_VF_BAR0];
3176 #endif
3177         else if (bei == PCI_EA_BEI_ROM)
3178                 return &dev->resource[PCI_ROM_RESOURCE];
3179         else
3180                 return NULL;
3181 }
3182
3183 /* Read an Enhanced Allocation (EA) entry */
3184 static int pci_ea_read(struct pci_dev *dev, int offset)
3185 {
3186         struct resource *res;
3187         int ent_size, ent_offset = offset;
3188         resource_size_t start, end;
3189         unsigned long flags;
3190         u32 dw0, bei, base, max_offset;
3191         u8 prop;
3192         bool support_64 = (sizeof(resource_size_t) >= 8);
3193
3194         pci_read_config_dword(dev, ent_offset, &dw0);
3195         ent_offset += 4;
3196
3197         /* Entry size field indicates DWORDs after 1st */
3198         ent_size = ((dw0 & PCI_EA_ES) + 1) << 2;
3199
3200         if (!(dw0 & PCI_EA_ENABLE)) /* Entry not enabled */
3201                 goto out;
3202
3203         bei = (dw0 & PCI_EA_BEI) >> 4;
3204         prop = (dw0 & PCI_EA_PP) >> 8;
3205
3206         /*
3207          * If the Property is in the reserved range, try the Secondary
3208          * Property instead.
3209          */
3210         if (prop > PCI_EA_P_BRIDGE_IO && prop < PCI_EA_P_MEM_RESERVED)
3211                 prop = (dw0 & PCI_EA_SP) >> 16;
3212         if (prop > PCI_EA_P_BRIDGE_IO)
3213                 goto out;
3214
3215         res = pci_ea_get_resource(dev, bei, prop);
3216         if (!res) {
3217                 pci_err(dev, "Unsupported EA entry BEI: %u\n", bei);
3218                 goto out;
3219         }
3220
3221         flags = pci_ea_flags(dev, prop);
3222         if (!flags) {
3223                 pci_err(dev, "Unsupported EA properties: %#x\n", prop);
3224                 goto out;
3225         }
3226
3227         /* Read Base */
3228         pci_read_config_dword(dev, ent_offset, &base);
3229         start = (base & PCI_EA_FIELD_MASK);
3230         ent_offset += 4;
3231
3232         /* Read MaxOffset */
3233         pci_read_config_dword(dev, ent_offset, &max_offset);
3234         ent_offset += 4;
3235
3236         /* Read Base MSBs (if 64-bit entry) */
3237         if (base & PCI_EA_IS_64) {
3238                 u32 base_upper;
3239
3240                 pci_read_config_dword(dev, ent_offset, &base_upper);
3241                 ent_offset += 4;
3242
3243                 flags |= IORESOURCE_MEM_64;
3244
3245                 /* entry starts above 32-bit boundary, can't use */
3246                 if (!support_64 && base_upper)
3247                         goto out;
3248
3249                 if (support_64)
3250                         start |= ((u64)base_upper << 32);
3251         }
3252
3253         end = start + (max_offset | 0x03);
3254
3255         /* Read MaxOffset MSBs (if 64-bit entry) */
3256         if (max_offset & PCI_EA_IS_64) {
3257                 u32 max_offset_upper;
3258
3259                 pci_read_config_dword(dev, ent_offset, &max_offset_upper);
3260                 ent_offset += 4;
3261
3262                 flags |= IORESOURCE_MEM_64;
3263
3264                 /* entry too big, can't use */
3265                 if (!support_64 && max_offset_upper)
3266                         goto out;
3267
3268                 if (support_64)
3269                         end += ((u64)max_offset_upper << 32);
3270         }
3271
3272         if (end < start) {
3273                 pci_err(dev, "EA Entry crosses address boundary\n");
3274                 goto out;
3275         }
3276
3277         if (ent_size != ent_offset - offset) {
3278                 pci_err(dev, "EA Entry Size (%d) does not match length read (%d)\n",
3279                         ent_size, ent_offset - offset);
3280                 goto out;
3281         }
3282
3283         res->name = pci_name(dev);
3284         res->start = start;
3285         res->end = end;
3286         res->flags = flags;
3287
3288         if (bei <= PCI_EA_BEI_BAR5)
3289                 pci_info(dev, "BAR %d: %pR (from Enhanced Allocation, properties %#02x)\n",
3290                            bei, res, prop);
3291         else if (bei == PCI_EA_BEI_ROM)
3292                 pci_info(dev, "ROM: %pR (from Enhanced Allocation, properties %#02x)\n",
3293                            res, prop);
3294         else if (bei >= PCI_EA_BEI_VF_BAR0 && bei <= PCI_EA_BEI_VF_BAR5)
3295                 pci_info(dev, "VF BAR %d: %pR (from Enhanced Allocation, properties %#02x)\n",
3296                            bei - PCI_EA_BEI_VF_BAR0, res, prop);
3297         else
3298                 pci_info(dev, "BEI %d res: %pR (from Enhanced Allocation, properties %#02x)\n",
3299                            bei, res, prop);
3300
3301 out:
3302         return offset + ent_size;
3303 }
3304
3305 /* Enhanced Allocation Initialization */
3306 void pci_ea_init(struct pci_dev *dev)
3307 {
3308         int ea;
3309         u8 num_ent;
3310         int offset;
3311         int i;
3312
3313         /* find PCI EA capability in list */
3314         ea = pci_find_capability(dev, PCI_CAP_ID_EA);
3315         if (!ea)
3316                 return;
3317
3318         /* determine the number of entries */
3319         pci_bus_read_config_byte(dev->bus, dev->devfn, ea + PCI_EA_NUM_ENT,
3320                                         &num_ent);
3321         num_ent &= PCI_EA_NUM_ENT_MASK;
3322
3323         offset = ea + PCI_EA_FIRST_ENT;
3324
3325         /* Skip DWORD 2 for type 1 functions */
3326         if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE)
3327                 offset += 4;
3328
3329         /* parse each EA entry */
3330         for (i = 0; i < num_ent; ++i)
3331                 offset = pci_ea_read(dev, offset);
3332 }
3333
3334 static void pci_add_saved_cap(struct pci_dev *pci_dev,
3335         struct pci_cap_saved_state *new_cap)
3336 {
3337         hlist_add_head(&new_cap->next, &pci_dev->saved_cap_space);
3338 }
3339
3340 /**
3341  * _pci_add_cap_save_buffer - allocate buffer for saving given
3342  *                            capability registers
3343  * @dev: the PCI device
3344  * @cap: the capability to allocate the buffer for
3345  * @extended: Standard or Extended capability ID
3346  * @size: requested size of the buffer
3347  */
3348 static int _pci_add_cap_save_buffer(struct pci_dev *dev, u16 cap,
3349                                     bool extended, unsigned int size)
3350 {
3351         int pos;
3352         struct pci_cap_saved_state *save_state;
3353
3354         if (extended)
3355                 pos = pci_find_ext_capability(dev, cap);
3356         else
3357                 pos = pci_find_capability(dev, cap);
3358
3359         if (!pos)
3360                 return 0;
3361
3362         save_state = kzalloc(sizeof(*save_state) + size, GFP_KERNEL);
3363         if (!save_state)
3364                 return -ENOMEM;
3365
3366         save_state->cap.cap_nr = cap;
3367         save_state->cap.cap_extended = extended;
3368         save_state->cap.size = size;
3369         pci_add_saved_cap(dev, save_state);
3370
3371         return 0;
3372 }
3373
3374 int pci_add_cap_save_buffer(struct pci_dev *dev, char cap, unsigned int size)
3375 {
3376         return _pci_add_cap_save_buffer(dev, cap, false, size);
3377 }
3378
3379 int pci_add_ext_cap_save_buffer(struct pci_dev *dev, u16 cap, unsigned int size)
3380 {
3381         return _pci_add_cap_save_buffer(dev, cap, true, size);
3382 }
3383
3384 /**
3385  * pci_allocate_cap_save_buffers - allocate buffers for saving capabilities
3386  * @dev: the PCI device
3387  */
3388 void pci_allocate_cap_save_buffers(struct pci_dev *dev)
3389 {
3390         int error;
3391
3392         error = pci_add_cap_save_buffer(dev, PCI_CAP_ID_EXP,
3393                                         PCI_EXP_SAVE_REGS * sizeof(u16));
3394         if (error)
3395                 pci_err(dev, "unable to preallocate PCI Express save buffer\n");
3396
3397         error = pci_add_cap_save_buffer(dev, PCI_CAP_ID_PCIX, sizeof(u16));
3398         if (error)
3399                 pci_err(dev, "unable to preallocate PCI-X save buffer\n");
3400
3401         error = pci_add_ext_cap_save_buffer(dev, PCI_EXT_CAP_ID_LTR,
3402                                             2 * sizeof(u16));
3403         if (error)
3404                 pci_err(dev, "unable to allocate suspend buffer for LTR\n");
3405
3406         pci_allocate_vc_save_buffers(dev);
3407 }
3408
3409 void pci_free_cap_save_buffers(struct pci_dev *dev)
3410 {
3411         struct pci_cap_saved_state *tmp;
3412         struct hlist_node *n;
3413
3414         hlist_for_each_entry_safe(tmp, n, &dev->saved_cap_space, next)
3415                 kfree(tmp);
3416 }
3417
3418 /**
3419  * pci_configure_ari - enable or disable ARI forwarding
3420  * @dev: the PCI device
3421  *
3422  * If @dev and its upstream bridge both support ARI, enable ARI in the
3423  * bridge.  Otherwise, disable ARI in the bridge.
3424  */
3425 void pci_configure_ari(struct pci_dev *dev)
3426 {
3427         u32 cap;
3428         struct pci_dev *bridge;
3429
3430         if (pcie_ari_disabled || !pci_is_pcie(dev) || dev->devfn)
3431                 return;
3432
3433         bridge = dev->bus->self;
3434         if (!bridge)
3435                 return;
3436
3437         pcie_capability_read_dword(bridge, PCI_EXP_DEVCAP2, &cap);
3438         if (!(cap & PCI_EXP_DEVCAP2_ARI))
3439                 return;
3440
3441         if (pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ARI)) {
3442                 pcie_capability_set_word(bridge, PCI_EXP_DEVCTL2,
3443                                          PCI_EXP_DEVCTL2_ARI);
3444                 bridge->ari_enabled = 1;
3445         } else {
3446                 pcie_capability_clear_word(bridge, PCI_EXP_DEVCTL2,
3447                                            PCI_EXP_DEVCTL2_ARI);
3448                 bridge->ari_enabled = 0;
3449         }
3450 }
3451
3452 static bool pci_acs_flags_enabled(struct pci_dev *pdev, u16 acs_flags)
3453 {
3454         int pos;
3455         u16 cap, ctrl;
3456
3457         pos = pdev->acs_cap;
3458         if (!pos)
3459                 return false;
3460
3461         /*
3462          * Except for egress control, capabilities are either required
3463          * or only required if controllable.  Features missing from the
3464          * capability field can therefore be assumed as hard-wired enabled.
3465          */
3466         pci_read_config_word(pdev, pos + PCI_ACS_CAP, &cap);
3467         acs_flags &= (cap | PCI_ACS_EC);
3468
3469         pci_read_config_word(pdev, pos + PCI_ACS_CTRL, &ctrl);
3470         return (ctrl & acs_flags) == acs_flags;
3471 }
3472
3473 /**
3474  * pci_acs_enabled - test ACS against required flags for a given device
3475  * @pdev: device to test
3476  * @acs_flags: required PCI ACS flags
3477  *
3478  * Return true if the device supports the provided flags.  Automatically
3479  * filters out flags that are not implemented on multifunction devices.
3480  *
3481  * Note that this interface checks the effective ACS capabilities of the
3482  * device rather than the actual capabilities.  For instance, most single
3483  * function endpoints are not required to support ACS because they have no
3484  * opportunity for peer-to-peer access.  We therefore return 'true'
3485  * regardless of whether the device exposes an ACS capability.  This makes
3486  * it much easier for callers of this function to ignore the actual type
3487  * or topology of the device when testing ACS support.
3488  */
3489 bool pci_acs_enabled(struct pci_dev *pdev, u16 acs_flags)
3490 {
3491         int ret;
3492
3493         ret = pci_dev_specific_acs_enabled(pdev, acs_flags);
3494         if (ret >= 0)
3495                 return ret > 0;
3496
3497         /*
3498          * Conventional PCI and PCI-X devices never support ACS, either
3499          * effectively or actually.  The shared bus topology implies that
3500          * any device on the bus can receive or snoop DMA.
3501          */
3502         if (!pci_is_pcie(pdev))
3503                 return false;
3504
3505         switch (pci_pcie_type(pdev)) {
3506         /*
3507          * PCI/X-to-PCIe bridges are not specifically mentioned by the spec,
3508          * but since their primary interface is PCI/X, we conservatively
3509          * handle them as we would a non-PCIe device.
3510          */
3511         case PCI_EXP_TYPE_PCIE_BRIDGE:
3512         /*
3513          * PCIe 3.0, 6.12.1 excludes ACS on these devices.  "ACS is never
3514          * applicable... must never implement an ACS Extended Capability...".
3515          * This seems arbitrary, but we take a conservative interpretation
3516          * of this statement.
3517          */
3518         case PCI_EXP_TYPE_PCI_BRIDGE:
3519         case PCI_EXP_TYPE_RC_EC:
3520                 return false;
3521         /*
3522          * PCIe 3.0, 6.12.1.1 specifies that downstream and root ports should
3523          * implement ACS in order to indicate their peer-to-peer capabilities,
3524          * regardless of whether they are single- or multi-function devices.
3525          */
3526         case PCI_EXP_TYPE_DOWNSTREAM:
3527         case PCI_EXP_TYPE_ROOT_PORT:
3528                 return pci_acs_flags_enabled(pdev, acs_flags);
3529         /*
3530          * PCIe 3.0, 6.12.1.2 specifies ACS capabilities that should be
3531          * implemented by the remaining PCIe types to indicate peer-to-peer
3532          * capabilities, but only when they are part of a multifunction
3533          * device.  The footnote for section 6.12 indicates the specific
3534          * PCIe types included here.
3535          */
3536         case PCI_EXP_TYPE_ENDPOINT:
3537         case PCI_EXP_TYPE_UPSTREAM:
3538         case PCI_EXP_TYPE_LEG_END:
3539         case PCI_EXP_TYPE_RC_END:
3540                 if (!pdev->multifunction)
3541                         break;
3542
3543                 return pci_acs_flags_enabled(pdev, acs_flags);
3544         }
3545
3546         /*
3547          * PCIe 3.0, 6.12.1.3 specifies no ACS capabilities are applicable
3548          * to single function devices with the exception of downstream ports.
3549          */
3550         return true;
3551 }
3552
3553 /**
3554  * pci_acs_path_enabled - test ACS flags from start to end in a hierarchy
3555  * @start: starting downstream device
3556  * @end: ending upstream device or NULL to search to the root bus
3557  * @acs_flags: required flags
3558  *
3559  * Walk up a device tree from start to end testing PCI ACS support.  If
3560  * any step along the way does not support the required flags, return false.
3561  */
3562 bool pci_acs_path_enabled(struct pci_dev *start,
3563                           struct pci_dev *end, u16 acs_flags)
3564 {
3565         struct pci_dev *pdev, *parent = start;
3566
3567         do {
3568                 pdev = parent;
3569
3570                 if (!pci_acs_enabled(pdev, acs_flags))
3571                         return false;
3572
3573                 if (pci_is_root_bus(pdev->bus))
3574                         return (end == NULL);
3575
3576                 parent = pdev->bus->self;
3577         } while (pdev != end);
3578
3579         return true;
3580 }
3581
3582 /**
3583  * pci_acs_init - Initialize ACS if hardware supports it
3584  * @dev: the PCI device
3585  */
3586 void pci_acs_init(struct pci_dev *dev)
3587 {
3588         dev->acs_cap = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ACS);
3589
3590         /*
3591          * Attempt to enable ACS regardless of capability because some Root
3592          * Ports (e.g. those quirked with *_intel_pch_acs_*) do not have
3593          * the standard ACS capability but still support ACS via those
3594          * quirks.
3595          */
3596         pci_enable_acs(dev);
3597 }
3598
3599 /**
3600  * pci_rebar_find_pos - find position of resize ctrl reg for BAR
3601  * @pdev: PCI device
3602  * @bar: BAR to find
3603  *
3604  * Helper to find the position of the ctrl register for a BAR.
3605  * Returns -ENOTSUPP if resizable BARs are not supported at all.
3606  * Returns -ENOENT if no ctrl register for the BAR could be found.
3607  */
3608 static int pci_rebar_find_pos(struct pci_dev *pdev, int bar)
3609 {
3610         unsigned int pos, nbars, i;
3611         u32 ctrl;
3612
3613         pos = pci_find_ext_capability(pdev, PCI_EXT_CAP_ID_REBAR);
3614         if (!pos)
3615                 return -ENOTSUPP;
3616
3617         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3618         nbars = (ctrl & PCI_REBAR_CTRL_NBAR_MASK) >>
3619                     PCI_REBAR_CTRL_NBAR_SHIFT;
3620
3621         for (i = 0; i < nbars; i++, pos += 8) {
3622                 int bar_idx;
3623
3624                 pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3625                 bar_idx = ctrl & PCI_REBAR_CTRL_BAR_IDX;
3626                 if (bar_idx == bar)
3627                         return pos;
3628         }
3629
3630         return -ENOENT;
3631 }
3632
3633 /**
3634  * pci_rebar_get_possible_sizes - get possible sizes for BAR
3635  * @pdev: PCI device
3636  * @bar: BAR to query
3637  *
3638  * Get the possible sizes of a resizable BAR as bitmask defined in the spec
3639  * (bit 0=1MB, bit 19=512GB). Returns 0 if BAR isn't resizable.
3640  */
3641 u32 pci_rebar_get_possible_sizes(struct pci_dev *pdev, int bar)
3642 {
3643         int pos;
3644         u32 cap;
3645
3646         pos = pci_rebar_find_pos(pdev, bar);
3647         if (pos < 0)
3648                 return 0;
3649
3650         pci_read_config_dword(pdev, pos + PCI_REBAR_CAP, &cap);
3651         cap &= PCI_REBAR_CAP_SIZES;
3652
3653         /* Sapphire RX 5600 XT Pulse has an invalid cap dword for BAR 0 */
3654         if (pdev->vendor == PCI_VENDOR_ID_ATI && pdev->device == 0x731f &&
3655             bar == 0 && cap == 0x7000)
3656                 cap = 0x3f000;
3657
3658         return cap >> 4;
3659 }
3660 EXPORT_SYMBOL(pci_rebar_get_possible_sizes);
3661
3662 /**
3663  * pci_rebar_get_current_size - get the current size of a BAR
3664  * @pdev: PCI device
3665  * @bar: BAR to set size to
3666  *
3667  * Read the size of a BAR from the resizable BAR config.
3668  * Returns size if found or negative error code.
3669  */
3670 int pci_rebar_get_current_size(struct pci_dev *pdev, int bar)
3671 {
3672         int pos;
3673         u32 ctrl;
3674
3675         pos = pci_rebar_find_pos(pdev, bar);
3676         if (pos < 0)
3677                 return pos;
3678
3679         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3680         return (ctrl & PCI_REBAR_CTRL_BAR_SIZE) >> PCI_REBAR_CTRL_BAR_SHIFT;
3681 }
3682
3683 /**
3684  * pci_rebar_set_size - set a new size for a BAR
3685  * @pdev: PCI device
3686  * @bar: BAR to set size to
3687  * @size: new size as defined in the spec (0=1MB, 19=512GB)
3688  *
3689  * Set the new size of a BAR as defined in the spec.
3690  * Returns zero if resizing was successful, error code otherwise.
3691  */
3692 int pci_rebar_set_size(struct pci_dev *pdev, int bar, int size)
3693 {
3694         int pos;
3695         u32 ctrl;
3696
3697         pos = pci_rebar_find_pos(pdev, bar);
3698         if (pos < 0)
3699                 return pos;
3700
3701         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3702         ctrl &= ~PCI_REBAR_CTRL_BAR_SIZE;
3703         ctrl |= size << PCI_REBAR_CTRL_BAR_SHIFT;
3704         pci_write_config_dword(pdev, pos + PCI_REBAR_CTRL, ctrl);
3705         return 0;
3706 }
3707
3708 /**
3709  * pci_enable_atomic_ops_to_root - enable AtomicOp requests to root port
3710  * @dev: the PCI device
3711  * @cap_mask: mask of desired AtomicOp sizes, including one or more of:
3712  *      PCI_EXP_DEVCAP2_ATOMIC_COMP32
3713  *      PCI_EXP_DEVCAP2_ATOMIC_COMP64
3714  *      PCI_EXP_DEVCAP2_ATOMIC_COMP128
3715  *
3716  * Return 0 if all upstream bridges support AtomicOp routing, egress
3717  * blocking is disabled on all upstream ports, and the root port supports
3718  * the requested completion capabilities (32-bit, 64-bit and/or 128-bit
3719  * AtomicOp completion), or negative otherwise.
3720  */
3721 int pci_enable_atomic_ops_to_root(struct pci_dev *dev, u32 cap_mask)
3722 {
3723         struct pci_bus *bus = dev->bus;
3724         struct pci_dev *bridge;
3725         u32 cap, ctl2;
3726
3727         /*
3728          * Per PCIe r5.0, sec 9.3.5.10, the AtomicOp Requester Enable bit
3729          * in Device Control 2 is reserved in VFs and the PF value applies
3730          * to all associated VFs.
3731          */
3732         if (dev->is_virtfn)
3733                 return -EINVAL;
3734
3735         if (!pci_is_pcie(dev))
3736                 return -EINVAL;
3737
3738         /*
3739          * Per PCIe r4.0, sec 6.15, endpoints and root ports may be
3740          * AtomicOp requesters.  For now, we only support endpoints as
3741          * requesters and root ports as completers.  No endpoints as
3742          * completers, and no peer-to-peer.
3743          */
3744
3745         switch (pci_pcie_type(dev)) {
3746         case PCI_EXP_TYPE_ENDPOINT:
3747         case PCI_EXP_TYPE_LEG_END:
3748         case PCI_EXP_TYPE_RC_END:
3749                 break;
3750         default:
3751                 return -EINVAL;
3752         }
3753
3754         while (bus->parent) {
3755                 bridge = bus->self;
3756
3757                 pcie_capability_read_dword(bridge, PCI_EXP_DEVCAP2, &cap);
3758
3759                 switch (pci_pcie_type(bridge)) {
3760                 /* Ensure switch ports support AtomicOp routing */
3761                 case PCI_EXP_TYPE_UPSTREAM:
3762                 case PCI_EXP_TYPE_DOWNSTREAM:
3763                         if (!(cap & PCI_EXP_DEVCAP2_ATOMIC_ROUTE))
3764                                 return -EINVAL;
3765                         break;
3766
3767                 /* Ensure root port supports all the sizes we care about */
3768                 case PCI_EXP_TYPE_ROOT_PORT:
3769                         if ((cap & cap_mask) != cap_mask)
3770                                 return -EINVAL;
3771                         break;
3772                 }
3773
3774                 /* Ensure upstream ports don't block AtomicOps on egress */
3775                 if (pci_pcie_type(bridge) == PCI_EXP_TYPE_UPSTREAM) {
3776                         pcie_capability_read_dword(bridge, PCI_EXP_DEVCTL2,
3777                                                    &ctl2);
3778                         if (ctl2 & PCI_EXP_DEVCTL2_ATOMIC_EGRESS_BLOCK)
3779                                 return -EINVAL;
3780                 }
3781
3782                 bus = bus->parent;
3783         }
3784
3785         pcie_capability_set_word(dev, PCI_EXP_DEVCTL2,
3786                                  PCI_EXP_DEVCTL2_ATOMIC_REQ);
3787         return 0;
3788 }
3789 EXPORT_SYMBOL(pci_enable_atomic_ops_to_root);
3790
3791 /**
3792  * pci_swizzle_interrupt_pin - swizzle INTx for device behind bridge
3793  * @dev: the PCI device
3794  * @pin: the INTx pin (1=INTA, 2=INTB, 3=INTC, 4=INTD)
3795  *
3796  * Perform INTx swizzling for a device behind one level of bridge.  This is
3797  * required by section 9.1 of the PCI-to-PCI bridge specification for devices
3798  * behind bridges on add-in cards.  For devices with ARI enabled, the slot
3799  * number is always 0 (see the Implementation Note in section 2.2.8.1 of
3800  * the PCI Express Base Specification, Revision 2.1)
3801  */
3802 u8 pci_swizzle_interrupt_pin(const struct pci_dev *dev, u8 pin)
3803 {
3804         int slot;
3805
3806         if (pci_ari_enabled(dev->bus))
3807                 slot = 0;
3808         else
3809                 slot = PCI_SLOT(dev->devfn);
3810
3811         return (((pin - 1) + slot) % 4) + 1;
3812 }
3813
3814 int pci_get_interrupt_pin(struct pci_dev *dev, struct pci_dev **bridge)
3815 {
3816         u8 pin;
3817
3818         pin = dev->pin;
3819         if (!pin)
3820                 return -1;
3821
3822         while (!pci_is_root_bus(dev->bus)) {
3823                 pin = pci_swizzle_interrupt_pin(dev, pin);
3824                 dev = dev->bus->self;
3825         }
3826         *bridge = dev;
3827         return pin;
3828 }
3829
3830 /**
3831  * pci_common_swizzle - swizzle INTx all the way to root bridge
3832  * @dev: the PCI device
3833  * @pinp: pointer to the INTx pin value (1=INTA, 2=INTB, 3=INTD, 4=INTD)
3834  *
3835  * Perform INTx swizzling for a device.  This traverses through all PCI-to-PCI
3836  * bridges all the way up to a PCI root bus.
3837  */
3838 u8 pci_common_swizzle(struct pci_dev *dev, u8 *pinp)
3839 {
3840         u8 pin = *pinp;
3841
3842         while (!pci_is_root_bus(dev->bus)) {
3843                 pin = pci_swizzle_interrupt_pin(dev, pin);
3844                 dev = dev->bus->self;
3845         }
3846         *pinp = pin;
3847         return PCI_SLOT(dev->devfn);
3848 }
3849 EXPORT_SYMBOL_GPL(pci_common_swizzle);
3850
3851 /**
3852  * pci_release_region - Release a PCI bar
3853  * @pdev: PCI device whose resources were previously reserved by
3854  *        pci_request_region()
3855  * @bar: BAR to release
3856  *
3857  * Releases the PCI I/O and memory resources previously reserved by a
3858  * successful call to pci_request_region().  Call this function only
3859  * after all use of the PCI regions has ceased.
3860  */
3861 void pci_release_region(struct pci_dev *pdev, int bar)
3862 {
3863         struct pci_devres *dr;
3864
3865         if (pci_resource_len(pdev, bar) == 0)
3866                 return;
3867         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO)
3868                 release_region(pci_resource_start(pdev, bar),
3869                                 pci_resource_len(pdev, bar));
3870         else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM)
3871                 release_mem_region(pci_resource_start(pdev, bar),
3872                                 pci_resource_len(pdev, bar));
3873
3874         dr = find_pci_dr(pdev);
3875         if (dr)
3876                 dr->region_mask &= ~(1 << bar);
3877 }
3878 EXPORT_SYMBOL(pci_release_region);
3879
3880 /**
3881  * __pci_request_region - Reserved PCI I/O and memory resource
3882  * @pdev: PCI device whose resources are to be reserved
3883  * @bar: BAR to be reserved
3884  * @res_name: Name to be associated with resource.
3885  * @exclusive: whether the region access is exclusive or not
3886  *
3887  * Mark the PCI region associated with PCI device @pdev BAR @bar as
3888  * being reserved by owner @res_name.  Do not access any
3889  * address inside the PCI regions unless this call returns
3890  * successfully.
3891  *
3892  * If @exclusive is set, then the region is marked so that userspace
3893  * is explicitly not allowed to map the resource via /dev/mem or
3894  * sysfs MMIO access.
3895  *
3896  * Returns 0 on success, or %EBUSY on error.  A warning
3897  * message is also printed on failure.
3898  */
3899 static int __pci_request_region(struct pci_dev *pdev, int bar,
3900                                 const char *res_name, int exclusive)
3901 {
3902         struct pci_devres *dr;
3903
3904         if (pci_resource_len(pdev, bar) == 0)
3905                 return 0;
3906
3907         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO) {
3908                 if (!request_region(pci_resource_start(pdev, bar),
3909                             pci_resource_len(pdev, bar), res_name))
3910                         goto err_out;
3911         } else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM) {
3912                 if (!__request_mem_region(pci_resource_start(pdev, bar),
3913                                         pci_resource_len(pdev, bar), res_name,
3914                                         exclusive))
3915                         goto err_out;
3916         }
3917
3918         dr = find_pci_dr(pdev);
3919         if (dr)
3920                 dr->region_mask |= 1 << bar;
3921
3922         return 0;
3923
3924 err_out:
3925         pci_warn(pdev, "BAR %d: can't reserve %pR\n", bar,
3926                  &pdev->resource[bar]);
3927         return -EBUSY;
3928 }
3929
3930 /**
3931  * pci_request_region - Reserve PCI I/O and memory resource
3932  * @pdev: PCI device whose resources are to be reserved
3933  * @bar: BAR to be reserved
3934  * @res_name: Name to be associated with resource
3935  *
3936  * Mark the PCI region associated with PCI device @pdev BAR @bar as
3937  * being reserved by owner @res_name.  Do not access any
3938  * address inside the PCI regions unless this call returns
3939  * successfully.
3940  *
3941  * Returns 0 on success, or %EBUSY on error.  A warning
3942  * message is also printed on failure.
3943  */
3944 int pci_request_region(struct pci_dev *pdev, int bar, const char *res_name)
3945 {
3946         return __pci_request_region(pdev, bar, res_name, 0);
3947 }
3948 EXPORT_SYMBOL(pci_request_region);
3949
3950 /**
3951  * pci_release_selected_regions - Release selected PCI I/O and memory resources
3952  * @pdev: PCI device whose resources were previously reserved
3953  * @bars: Bitmask of BARs to be released
3954  *
3955  * Release selected PCI I/O and memory resources previously reserved.
3956  * Call this function only after all use of the PCI regions has ceased.
3957  */
3958 void pci_release_selected_regions(struct pci_dev *pdev, int bars)
3959 {
3960         int i;
3961
3962         for (i = 0; i < PCI_STD_NUM_BARS; i++)
3963                 if (bars & (1 << i))
3964                         pci_release_region(pdev, i);
3965 }
3966 EXPORT_SYMBOL(pci_release_selected_regions);
3967
3968 static int __pci_request_selected_regions(struct pci_dev *pdev, int bars,
3969                                           const char *res_name, int excl)
3970 {
3971         int i;
3972
3973         for (i = 0; i < PCI_STD_NUM_BARS; i++)
3974                 if (bars & (1 << i))
3975                         if (__pci_request_region(pdev, i, res_name, excl))
3976                                 goto err_out;
3977         return 0;
3978
3979 err_out:
3980         while (--i >= 0)
3981                 if (bars & (1 << i))
3982                         pci_release_region(pdev, i);
3983
3984         return -EBUSY;
3985 }
3986
3987
3988 /**
3989  * pci_request_selected_regions - Reserve selected PCI I/O and memory resources
3990  * @pdev: PCI device whose resources are to be reserved
3991  * @bars: Bitmask of BARs to be requested
3992  * @res_name: Name to be associated with resource
3993  */
3994 int pci_request_selected_regions(struct pci_dev *pdev, int bars,
3995                                  const char *res_name)
3996 {
3997         return __pci_request_selected_regions(pdev, bars, res_name, 0);
3998 }
3999 EXPORT_SYMBOL(pci_request_selected_regions);
4000
4001 int pci_request_selected_regions_exclusive(struct pci_dev *pdev, int bars,
4002                                            const char *res_name)
4003 {
4004         return __pci_request_selected_regions(pdev, bars, res_name,
4005                         IORESOURCE_EXCLUSIVE);
4006 }
4007 EXPORT_SYMBOL(pci_request_selected_regions_exclusive);
4008
4009 /**
4010  * pci_release_regions - Release reserved PCI I/O and memory resources
4011  * @pdev: PCI device whose resources were previously reserved by
4012  *        pci_request_regions()
4013  *
4014  * Releases all PCI I/O and memory resources previously reserved by a
4015  * successful call to pci_request_regions().  Call this function only
4016  * after all use of the PCI regions has ceased.
4017  */
4018
4019 void pci_release_regions(struct pci_dev *pdev)
4020 {
4021         pci_release_selected_regions(pdev, (1 << PCI_STD_NUM_BARS) - 1);
4022 }
4023 EXPORT_SYMBOL(pci_release_regions);
4024
4025 /**
4026  * pci_request_regions - Reserve PCI I/O and memory resources
4027  * @pdev: PCI device whose resources are to be reserved
4028  * @res_name: Name to be associated with resource.
4029  *
4030  * Mark all PCI regions associated with PCI device @pdev as
4031  * being reserved by owner @res_name.  Do not access any
4032  * address inside the PCI regions unless this call returns
4033  * successfully.
4034  *
4035  * Returns 0 on success, or %EBUSY on error.  A warning
4036  * message is also printed on failure.
4037  */
4038 int pci_request_regions(struct pci_dev *pdev, const char *res_name)
4039 {
4040         return pci_request_selected_regions(pdev,
4041                         ((1 << PCI_STD_NUM_BARS) - 1), res_name);
4042 }
4043 EXPORT_SYMBOL(pci_request_regions);
4044
4045 /**
4046  * pci_request_regions_exclusive - Reserve PCI I/O and memory resources
4047  * @pdev: PCI device whose resources are to be reserved
4048  * @res_name: Name to be associated with resource.
4049  *
4050  * Mark all PCI regions associated with PCI device @pdev as being reserved
4051  * by owner @res_name.  Do not access any address inside the PCI regions
4052  * unless this call returns successfully.
4053  *
4054  * pci_request_regions_exclusive() will mark the region so that /dev/mem
4055  * and the sysfs MMIO access will not be allowed.
4056  *
4057  * Returns 0 on success, or %EBUSY on error.  A warning message is also
4058  * printed on failure.
4059  */
4060 int pci_request_regions_exclusive(struct pci_dev *pdev, const char *res_name)
4061 {
4062         return pci_request_selected_regions_exclusive(pdev,
4063                                 ((1 << PCI_STD_NUM_BARS) - 1), res_name);
4064 }
4065 EXPORT_SYMBOL(pci_request_regions_exclusive);
4066
4067 /*
4068  * Record the PCI IO range (expressed as CPU physical address + size).
4069  * Return a negative value if an error has occurred, zero otherwise
4070  */
4071 int pci_register_io_range(struct fwnode_handle *fwnode, phys_addr_t addr,
4072                         resource_size_t size)
4073 {
4074         int ret = 0;
4075 #ifdef PCI_IOBASE
4076         struct logic_pio_hwaddr *range;
4077
4078         if (!size || addr + size < addr)
4079                 return -EINVAL;
4080
4081         range = kzalloc(sizeof(*range), GFP_ATOMIC);
4082         if (!range)
4083                 return -ENOMEM;
4084
4085         range->fwnode = fwnode;
4086         range->size = size;
4087         range->hw_start = addr;
4088         range->flags = LOGIC_PIO_CPU_MMIO;
4089
4090         ret = logic_pio_register_range(range);
4091         if (ret)
4092                 kfree(range);
4093
4094         /* Ignore duplicates due to deferred probing */
4095         if (ret == -EEXIST)
4096                 ret = 0;
4097 #endif
4098
4099         return ret;
4100 }
4101
4102 phys_addr_t pci_pio_to_address(unsigned long pio)
4103 {
4104         phys_addr_t address = (phys_addr_t)OF_BAD_ADDR;
4105
4106 #ifdef PCI_IOBASE
4107         if (pio >= MMIO_UPPER_LIMIT)
4108                 return address;
4109
4110         address = logic_pio_to_hwaddr(pio);
4111 #endif
4112
4113         return address;
4114 }
4115 EXPORT_SYMBOL_GPL(pci_pio_to_address);
4116
4117 unsigned long __weak pci_address_to_pio(phys_addr_t address)
4118 {
4119 #ifdef PCI_IOBASE
4120         return logic_pio_trans_cpuaddr(address);
4121 #else
4122         if (address > IO_SPACE_LIMIT)
4123                 return (unsigned long)-1;
4124
4125         return (unsigned long) address;
4126 #endif
4127 }
4128
4129 /**
4130  * pci_remap_iospace - Remap the memory mapped I/O space
4131  * @res: Resource describing the I/O space
4132  * @phys_addr: physical address of range to be mapped
4133  *
4134  * Remap the memory mapped I/O space described by the @res and the CPU
4135  * physical address @phys_addr into virtual address space.  Only
4136  * architectures that have memory mapped IO functions defined (and the
4137  * PCI_IOBASE value defined) should call this function.
4138  */
4139 #ifndef pci_remap_iospace
4140 int pci_remap_iospace(const struct resource *res, phys_addr_t phys_addr)
4141 {
4142 #if defined(PCI_IOBASE) && defined(CONFIG_MMU)
4143         unsigned long vaddr = (unsigned long)PCI_IOBASE + res->start;
4144
4145         if (!(res->flags & IORESOURCE_IO))
4146                 return -EINVAL;
4147
4148         if (res->end > IO_SPACE_LIMIT)
4149                 return -EINVAL;
4150
4151         return ioremap_page_range(vaddr, vaddr + resource_size(res), phys_addr,
4152                                   pgprot_device(PAGE_KERNEL));
4153 #else
4154         /*
4155          * This architecture does not have memory mapped I/O space,
4156          * so this function should never be called
4157          */
4158         WARN_ONCE(1, "This architecture does not support memory mapped I/O\n");
4159         return -ENODEV;
4160 #endif
4161 }
4162 EXPORT_SYMBOL(pci_remap_iospace);
4163 #endif
4164
4165 /**
4166  * pci_unmap_iospace - Unmap the memory mapped I/O space
4167  * @res: resource to be unmapped
4168  *
4169  * Unmap the CPU virtual address @res from virtual address space.  Only
4170  * architectures that have memory mapped IO functions defined (and the
4171  * PCI_IOBASE value defined) should call this function.
4172  */
4173 void pci_unmap_iospace(struct resource *res)
4174 {
4175 #if defined(PCI_IOBASE) && defined(CONFIG_MMU)
4176         unsigned long vaddr = (unsigned long)PCI_IOBASE + res->start;
4177
4178         vunmap_range(vaddr, vaddr + resource_size(res));
4179 #endif
4180 }
4181 EXPORT_SYMBOL(pci_unmap_iospace);
4182
4183 static void devm_pci_unmap_iospace(struct device *dev, void *ptr)
4184 {
4185         struct resource **res = ptr;
4186
4187         pci_unmap_iospace(*res);
4188 }
4189
4190 /**
4191  * devm_pci_remap_iospace - Managed pci_remap_iospace()
4192  * @dev: Generic device to remap IO address for
4193  * @res: Resource describing the I/O space
4194  * @phys_addr: physical address of range to be mapped
4195  *
4196  * Managed pci_remap_iospace().  Map is automatically unmapped on driver
4197  * detach.
4198  */
4199 int devm_pci_remap_iospace(struct device *dev, const struct resource *res,
4200                            phys_addr_t phys_addr)
4201 {
4202         const struct resource **ptr;
4203         int error;
4204
4205         ptr = devres_alloc(devm_pci_unmap_iospace, sizeof(*ptr), GFP_KERNEL);
4206         if (!ptr)
4207                 return -ENOMEM;
4208
4209         error = pci_remap_iospace(res, phys_addr);
4210         if (error) {
4211                 devres_free(ptr);
4212         } else  {
4213                 *ptr = res;
4214                 devres_add(dev, ptr);
4215         }
4216
4217         return error;
4218 }
4219 EXPORT_SYMBOL(devm_pci_remap_iospace);
4220
4221 /**
4222  * devm_pci_remap_cfgspace - Managed pci_remap_cfgspace()
4223  * @dev: Generic device to remap IO address for
4224  * @offset: Resource address to map
4225  * @size: Size of map
4226  *
4227  * Managed pci_remap_cfgspace().  Map is automatically unmapped on driver
4228  * detach.
4229  */
4230 void __iomem *devm_pci_remap_cfgspace(struct device *dev,
4231                                       resource_size_t offset,
4232                                       resource_size_t size)
4233 {
4234         void __iomem **ptr, *addr;
4235
4236         ptr = devres_alloc(devm_ioremap_release, sizeof(*ptr), GFP_KERNEL);
4237         if (!ptr)
4238                 return NULL;
4239
4240         addr = pci_remap_cfgspace(offset, size);
4241         if (addr) {
4242                 *ptr = addr;
4243                 devres_add(dev, ptr);
4244         } else
4245                 devres_free(ptr);
4246
4247         return addr;
4248 }
4249 EXPORT_SYMBOL(devm_pci_remap_cfgspace);
4250
4251 /**
4252  * devm_pci_remap_cfg_resource - check, request region and ioremap cfg resource
4253  * @dev: generic device to handle the resource for
4254  * @res: configuration space resource to be handled
4255  *
4256  * Checks that a resource is a valid memory region, requests the memory
4257  * region and ioremaps with pci_remap_cfgspace() API that ensures the
4258  * proper PCI configuration space memory attributes are guaranteed.
4259  *
4260  * All operations are managed and will be undone on driver detach.
4261  *
4262  * Returns a pointer to the remapped memory or an ERR_PTR() encoded error code
4263  * on failure. Usage example::
4264  *
4265  *      res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
4266  *      base = devm_pci_remap_cfg_resource(&pdev->dev, res);
4267  *      if (IS_ERR(base))
4268  *              return PTR_ERR(base);
4269  */
4270 void __iomem *devm_pci_remap_cfg_resource(struct device *dev,
4271                                           struct resource *res)
4272 {
4273         resource_size_t size;
4274         const char *name;
4275         void __iomem *dest_ptr;
4276
4277         BUG_ON(!dev);
4278
4279         if (!res || resource_type(res) != IORESOURCE_MEM) {
4280                 dev_err(dev, "invalid resource\n");
4281                 return IOMEM_ERR_PTR(-EINVAL);
4282         }
4283
4284         size = resource_size(res);
4285
4286         if (res->name)
4287                 name = devm_kasprintf(dev, GFP_KERNEL, "%s %s", dev_name(dev),
4288                                       res->name);
4289         else
4290                 name = devm_kstrdup(dev, dev_name(dev), GFP_KERNEL);
4291         if (!name)
4292                 return IOMEM_ERR_PTR(-ENOMEM);
4293
4294         if (!devm_request_mem_region(dev, res->start, size, name)) {
4295                 dev_err(dev, "can't request region for resource %pR\n", res);
4296                 return IOMEM_ERR_PTR(-EBUSY);
4297         }
4298
4299         dest_ptr = devm_pci_remap_cfgspace(dev, res->start, size);
4300         if (!dest_ptr) {
4301                 dev_err(dev, "ioremap failed for resource %pR\n", res);
4302                 devm_release_mem_region(dev, res->start, size);
4303                 dest_ptr = IOMEM_ERR_PTR(-ENOMEM);
4304         }
4305
4306         return dest_ptr;
4307 }
4308 EXPORT_SYMBOL(devm_pci_remap_cfg_resource);
4309
4310 static void __pci_set_master(struct pci_dev *dev, bool enable)
4311 {
4312         u16 old_cmd, cmd;
4313
4314         pci_read_config_word(dev, PCI_COMMAND, &old_cmd);
4315         if (enable)
4316                 cmd = old_cmd | PCI_COMMAND_MASTER;
4317         else
4318                 cmd = old_cmd & ~PCI_COMMAND_MASTER;
4319         if (cmd != old_cmd) {
4320                 pci_dbg(dev, "%s bus mastering\n",
4321                         enable ? "enabling" : "disabling");
4322                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4323         }
4324         dev->is_busmaster = enable;
4325 }
4326
4327 /**
4328  * pcibios_setup - process "pci=" kernel boot arguments
4329  * @str: string used to pass in "pci=" kernel boot arguments
4330  *
4331  * Process kernel boot arguments.  This is the default implementation.
4332  * Architecture specific implementations can override this as necessary.
4333  */
4334 char * __weak __init pcibios_setup(char *str)
4335 {
4336         return str;
4337 }
4338
4339 /**
4340  * pcibios_set_master - enable PCI bus-mastering for device dev
4341  * @dev: the PCI device to enable
4342  *
4343  * Enables PCI bus-mastering for the device.  This is the default
4344  * implementation.  Architecture specific implementations can override
4345  * this if necessary.
4346  */
4347 void __weak pcibios_set_master(struct pci_dev *dev)
4348 {
4349         u8 lat;
4350
4351         /* The latency timer doesn't apply to PCIe (either Type 0 or Type 1) */
4352         if (pci_is_pcie(dev))
4353                 return;
4354
4355         pci_read_config_byte(dev, PCI_LATENCY_TIMER, &lat);
4356         if (lat < 16)
4357                 lat = (64 <= pcibios_max_latency) ? 64 : pcibios_max_latency;
4358         else if (lat > pcibios_max_latency)
4359                 lat = pcibios_max_latency;
4360         else
4361                 return;
4362
4363         pci_write_config_byte(dev, PCI_LATENCY_TIMER, lat);
4364 }
4365
4366 /**
4367  * pci_set_master - enables bus-mastering for device dev
4368  * @dev: the PCI device to enable
4369  *
4370  * Enables bus-mastering on the device and calls pcibios_set_master()
4371  * to do the needed arch specific settings.
4372  */
4373 void pci_set_master(struct pci_dev *dev)
4374 {
4375         __pci_set_master(dev, true);
4376         pcibios_set_master(dev);
4377 }
4378 EXPORT_SYMBOL(pci_set_master);
4379
4380 /**
4381  * pci_clear_master - disables bus-mastering for device dev
4382  * @dev: the PCI device to disable
4383  */
4384 void pci_clear_master(struct pci_dev *dev)
4385 {
4386         __pci_set_master(dev, false);
4387 }
4388 EXPORT_SYMBOL(pci_clear_master);
4389
4390 /**
4391  * pci_set_cacheline_size - ensure the CACHE_LINE_SIZE register is programmed
4392  * @dev: the PCI device for which MWI is to be enabled
4393  *
4394  * Helper function for pci_set_mwi.
4395  * Originally copied from drivers/net/acenic.c.
4396  * Copyright 1998-2001 by Jes Sorensen, <jes@trained-monkey.org>.
4397  *
4398  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4399  */
4400 int pci_set_cacheline_size(struct pci_dev *dev)
4401 {
4402         u8 cacheline_size;
4403
4404         if (!pci_cache_line_size)
4405                 return -EINVAL;
4406
4407         /* Validate current setting: the PCI_CACHE_LINE_SIZE must be
4408            equal to or multiple of the right value. */
4409         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
4410         if (cacheline_size >= pci_cache_line_size &&
4411             (cacheline_size % pci_cache_line_size) == 0)
4412                 return 0;
4413
4414         /* Write the correct value. */
4415         pci_write_config_byte(dev, PCI_CACHE_LINE_SIZE, pci_cache_line_size);
4416         /* Read it back. */
4417         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
4418         if (cacheline_size == pci_cache_line_size)
4419                 return 0;
4420
4421         pci_dbg(dev, "cache line size of %d is not supported\n",
4422                    pci_cache_line_size << 2);
4423
4424         return -EINVAL;
4425 }
4426 EXPORT_SYMBOL_GPL(pci_set_cacheline_size);
4427
4428 /**
4429  * pci_set_mwi - enables memory-write-invalidate PCI transaction
4430  * @dev: the PCI device for which MWI is enabled
4431  *
4432  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
4433  *
4434  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4435  */
4436 int pci_set_mwi(struct pci_dev *dev)
4437 {
4438 #ifdef PCI_DISABLE_MWI
4439         return 0;
4440 #else
4441         int rc;
4442         u16 cmd;
4443
4444         rc = pci_set_cacheline_size(dev);
4445         if (rc)
4446                 return rc;
4447
4448         pci_read_config_word(dev, PCI_COMMAND, &cmd);
4449         if (!(cmd & PCI_COMMAND_INVALIDATE)) {
4450                 pci_dbg(dev, "enabling Mem-Wr-Inval\n");
4451                 cmd |= PCI_COMMAND_INVALIDATE;
4452                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4453         }
4454         return 0;
4455 #endif
4456 }
4457 EXPORT_SYMBOL(pci_set_mwi);
4458
4459 /**
4460  * pcim_set_mwi - a device-managed pci_set_mwi()
4461  * @dev: the PCI device for which MWI is enabled
4462  *
4463  * Managed pci_set_mwi().
4464  *
4465  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4466  */
4467 int pcim_set_mwi(struct pci_dev *dev)
4468 {
4469         struct pci_devres *dr;
4470
4471         dr = find_pci_dr(dev);
4472         if (!dr)
4473                 return -ENOMEM;
4474
4475         dr->mwi = 1;
4476         return pci_set_mwi(dev);
4477 }
4478 EXPORT_SYMBOL(pcim_set_mwi);
4479
4480 /**
4481  * pci_try_set_mwi - enables memory-write-invalidate PCI transaction
4482  * @dev: the PCI device for which MWI is enabled
4483  *
4484  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
4485  * Callers are not required to check the return value.
4486  *
4487  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4488  */
4489 int pci_try_set_mwi(struct pci_dev *dev)
4490 {
4491 #ifdef PCI_DISABLE_MWI
4492         return 0;
4493 #else
4494         return pci_set_mwi(dev);
4495 #endif
4496 }
4497 EXPORT_SYMBOL(pci_try_set_mwi);
4498
4499 /**
4500  * pci_clear_mwi - disables Memory-Write-Invalidate for device dev
4501  * @dev: the PCI device to disable
4502  *
4503  * Disables PCI Memory-Write-Invalidate transaction on the device
4504  */
4505 void pci_clear_mwi(struct pci_dev *dev)
4506 {
4507 #ifndef PCI_DISABLE_MWI
4508         u16 cmd;
4509
4510         pci_read_config_word(dev, PCI_COMMAND, &cmd);
4511         if (cmd & PCI_COMMAND_INVALIDATE) {
4512                 cmd &= ~PCI_COMMAND_INVALIDATE;
4513                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4514         }
4515 #endif
4516 }
4517 EXPORT_SYMBOL(pci_clear_mwi);
4518
4519 /**
4520  * pci_disable_parity - disable parity checking for device
4521  * @dev: the PCI device to operate on
4522  *
4523  * Disable parity checking for device @dev
4524  */
4525 void pci_disable_parity(struct pci_dev *dev)
4526 {
4527         u16 cmd;
4528
4529         pci_read_config_word(dev, PCI_COMMAND, &cmd);
4530         if (cmd & PCI_COMMAND_PARITY) {
4531                 cmd &= ~PCI_COMMAND_PARITY;
4532                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4533         }
4534 }
4535
4536 /**
4537  * pci_intx - enables/disables PCI INTx for device dev
4538  * @pdev: the PCI device to operate on
4539  * @enable: boolean: whether to enable or disable PCI INTx
4540  *
4541  * Enables/disables PCI INTx for device @pdev
4542  */
4543 void pci_intx(struct pci_dev *pdev, int enable)
4544 {
4545         u16 pci_command, new;
4546
4547         pci_read_config_word(pdev, PCI_COMMAND, &pci_command);
4548
4549         if (enable)
4550                 new = pci_command & ~PCI_COMMAND_INTX_DISABLE;
4551         else
4552                 new = pci_command | PCI_COMMAND_INTX_DISABLE;
4553
4554         if (new != pci_command) {
4555                 struct pci_devres *dr;
4556
4557                 pci_write_config_word(pdev, PCI_COMMAND, new);
4558
4559                 dr = find_pci_dr(pdev);
4560                 if (dr && !dr->restore_intx) {
4561                         dr->restore_intx = 1;
4562                         dr->orig_intx = !enable;
4563                 }
4564         }
4565 }
4566 EXPORT_SYMBOL_GPL(pci_intx);
4567
4568 static bool pci_check_and_set_intx_mask(struct pci_dev *dev, bool mask)
4569 {
4570         struct pci_bus *bus = dev->bus;
4571         bool mask_updated = true;
4572         u32 cmd_status_dword;
4573         u16 origcmd, newcmd;
4574         unsigned long flags;
4575         bool irq_pending;
4576
4577         /*
4578          * We do a single dword read to retrieve both command and status.
4579          * Document assumptions that make this possible.
4580          */
4581         BUILD_BUG_ON(PCI_COMMAND % 4);
4582         BUILD_BUG_ON(PCI_COMMAND + 2 != PCI_STATUS);
4583
4584         raw_spin_lock_irqsave(&pci_lock, flags);
4585
4586         bus->ops->read(bus, dev->devfn, PCI_COMMAND, 4, &cmd_status_dword);
4587
4588         irq_pending = (cmd_status_dword >> 16) & PCI_STATUS_INTERRUPT;
4589
4590         /*
4591          * Check interrupt status register to see whether our device
4592          * triggered the interrupt (when masking) or the next IRQ is
4593          * already pending (when unmasking).
4594          */
4595         if (mask != irq_pending) {
4596                 mask_updated = false;
4597                 goto done;
4598         }
4599
4600         origcmd = cmd_status_dword;
4601         newcmd = origcmd & ~PCI_COMMAND_INTX_DISABLE;
4602         if (mask)
4603                 newcmd |= PCI_COMMAND_INTX_DISABLE;
4604         if (newcmd != origcmd)
4605                 bus->ops->write(bus, dev->devfn, PCI_COMMAND, 2, newcmd);
4606
4607 done:
4608         raw_spin_unlock_irqrestore(&pci_lock, flags);
4609
4610         return mask_updated;
4611 }
4612
4613 /**
4614  * pci_check_and_mask_intx - mask INTx on pending interrupt
4615  * @dev: the PCI device to operate on
4616  *
4617  * Check if the device dev has its INTx line asserted, mask it and return
4618  * true in that case. False is returned if no interrupt was pending.
4619  */
4620 bool pci_check_and_mask_intx(struct pci_dev *dev)
4621 {
4622         return pci_check_and_set_intx_mask(dev, true);
4623 }
4624 EXPORT_SYMBOL_GPL(pci_check_and_mask_intx);
4625
4626 /**
4627  * pci_check_and_unmask_intx - unmask INTx if no interrupt is pending
4628  * @dev: the PCI device to operate on
4629  *
4630  * Check if the device dev has its INTx line asserted, unmask it if not and
4631  * return true. False is returned and the mask remains active if there was
4632  * still an interrupt pending.
4633  */
4634 bool pci_check_and_unmask_intx(struct pci_dev *dev)
4635 {
4636         return pci_check_and_set_intx_mask(dev, false);
4637 }
4638 EXPORT_SYMBOL_GPL(pci_check_and_unmask_intx);
4639
4640 /**
4641  * pci_wait_for_pending_transaction - wait for pending transaction
4642  * @dev: the PCI device to operate on
4643  *
4644  * Return 0 if transaction is pending 1 otherwise.
4645  */
4646 int pci_wait_for_pending_transaction(struct pci_dev *dev)
4647 {
4648         if (!pci_is_pcie(dev))
4649                 return 1;
4650
4651         return pci_wait_for_pending(dev, pci_pcie_cap(dev) + PCI_EXP_DEVSTA,
4652                                     PCI_EXP_DEVSTA_TRPND);
4653 }
4654 EXPORT_SYMBOL(pci_wait_for_pending_transaction);
4655
4656 /**
4657  * pcie_flr - initiate a PCIe function level reset
4658  * @dev: device to reset
4659  *
4660  * Initiate a function level reset unconditionally on @dev without
4661  * checking any flags and DEVCAP
4662  */
4663 int pcie_flr(struct pci_dev *dev)
4664 {
4665         if (!pci_wait_for_pending_transaction(dev))
4666                 pci_err(dev, "timed out waiting for pending transaction; performing function level reset anyway\n");
4667
4668         pcie_capability_set_word(dev, PCI_EXP_DEVCTL, PCI_EXP_DEVCTL_BCR_FLR);
4669
4670         if (dev->imm_ready)
4671                 return 0;
4672
4673         /*
4674          * Per PCIe r4.0, sec 6.6.2, a device must complete an FLR within
4675          * 100ms, but may silently discard requests while the FLR is in
4676          * progress.  Wait 100ms before trying to access the device.
4677          */
4678         msleep(100);
4679
4680         return pci_dev_wait(dev, "FLR", PCIE_RESET_READY_POLL_MS);
4681 }
4682 EXPORT_SYMBOL_GPL(pcie_flr);
4683
4684 /**
4685  * pcie_reset_flr - initiate a PCIe function level reset
4686  * @dev: device to reset
4687  * @probe: if true, return 0 if device can be reset this way
4688  *
4689  * Initiate a function level reset on @dev.
4690  */
4691 int pcie_reset_flr(struct pci_dev *dev, bool probe)
4692 {
4693         if (dev->dev_flags & PCI_DEV_FLAGS_NO_FLR_RESET)
4694                 return -ENOTTY;
4695
4696         if (!(dev->devcap & PCI_EXP_DEVCAP_FLR))
4697                 return -ENOTTY;
4698
4699         if (probe)
4700                 return 0;
4701
4702         return pcie_flr(dev);
4703 }
4704 EXPORT_SYMBOL_GPL(pcie_reset_flr);
4705
4706 static int pci_af_flr(struct pci_dev *dev, bool probe)
4707 {
4708         int pos;
4709         u8 cap;
4710
4711         pos = pci_find_capability(dev, PCI_CAP_ID_AF);
4712         if (!pos)
4713                 return -ENOTTY;
4714
4715         if (dev->dev_flags & PCI_DEV_FLAGS_NO_FLR_RESET)
4716                 return -ENOTTY;
4717
4718         pci_read_config_byte(dev, pos + PCI_AF_CAP, &cap);
4719         if (!(cap & PCI_AF_CAP_TP) || !(cap & PCI_AF_CAP_FLR))
4720                 return -ENOTTY;
4721
4722         if (probe)
4723                 return 0;
4724
4725         /*
4726          * Wait for Transaction Pending bit to clear.  A word-aligned test
4727          * is used, so we use the control offset rather than status and shift
4728          * the test bit to match.
4729          */
4730         if (!pci_wait_for_pending(dev, pos + PCI_AF_CTRL,
4731                                  PCI_AF_STATUS_TP << 8))
4732                 pci_err(dev, "timed out waiting for pending transaction; performing AF function level reset anyway\n");
4733
4734         pci_write_config_byte(dev, pos + PCI_AF_CTRL, PCI_AF_CTRL_FLR);
4735
4736         if (dev->imm_ready)
4737                 return 0;
4738
4739         /*
4740          * Per Advanced Capabilities for Conventional PCI ECN, 13 April 2006,
4741          * updated 27 July 2006; a device must complete an FLR within
4742          * 100ms, but may silently discard requests while the FLR is in
4743          * progress.  Wait 100ms before trying to access the device.
4744          */
4745         msleep(100);
4746
4747         return pci_dev_wait(dev, "AF_FLR", PCIE_RESET_READY_POLL_MS);
4748 }
4749
4750 /**
4751  * pci_pm_reset - Put device into PCI_D3 and back into PCI_D0.
4752  * @dev: Device to reset.
4753  * @probe: if true, return 0 if the device can be reset this way.
4754  *
4755  * If @dev supports native PCI PM and its PCI_PM_CTRL_NO_SOFT_RESET flag is
4756  * unset, it will be reinitialized internally when going from PCI_D3hot to
4757  * PCI_D0.  If that's the case and the device is not in a low-power state
4758  * already, force it into PCI_D3hot and back to PCI_D0, causing it to be reset.
4759  *
4760  * NOTE: This causes the caller to sleep for twice the device power transition
4761  * cooldown period, which for the D0->D3hot and D3hot->D0 transitions is 10 ms
4762  * by default (i.e. unless the @dev's d3hot_delay field has a different value).
4763  * Moreover, only devices in D0 can be reset by this function.
4764  */
4765 static int pci_pm_reset(struct pci_dev *dev, bool probe)
4766 {
4767         u16 csr;
4768
4769         if (!dev->pm_cap || dev->dev_flags & PCI_DEV_FLAGS_NO_PM_RESET)
4770                 return -ENOTTY;
4771
4772         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &csr);
4773         if (csr & PCI_PM_CTRL_NO_SOFT_RESET)
4774                 return -ENOTTY;
4775
4776         if (probe)
4777                 return 0;
4778
4779         if (dev->current_state != PCI_D0)
4780                 return -EINVAL;
4781
4782         csr &= ~PCI_PM_CTRL_STATE_MASK;
4783         csr |= PCI_D3hot;
4784         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, csr);
4785         pci_dev_d3_sleep(dev);
4786
4787         csr &= ~PCI_PM_CTRL_STATE_MASK;
4788         csr |= PCI_D0;
4789         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, csr);
4790         pci_dev_d3_sleep(dev);
4791
4792         return pci_dev_wait(dev, "PM D3hot->D0", PCIE_RESET_READY_POLL_MS);
4793 }
4794
4795 /**
4796  * pcie_wait_for_link_delay - Wait until link is active or inactive
4797  * @pdev: Bridge device
4798  * @active: waiting for active or inactive?
4799  * @delay: Delay to wait after link has become active (in ms)
4800  *
4801  * Use this to wait till link becomes active or inactive.
4802  */
4803 static bool pcie_wait_for_link_delay(struct pci_dev *pdev, bool active,
4804                                      int delay)
4805 {
4806         int timeout = 1000;
4807         bool ret;
4808         u16 lnk_status;
4809
4810         /*
4811          * Some controllers might not implement link active reporting. In this
4812          * case, we wait for 1000 ms + any delay requested by the caller.
4813          */
4814         if (!pdev->link_active_reporting) {
4815                 msleep(timeout + delay);
4816                 return true;
4817         }
4818
4819         /*
4820          * PCIe r4.0 sec 6.6.1, a component must enter LTSSM Detect within 20ms,
4821          * after which we should expect an link active if the reset was
4822          * successful. If so, software must wait a minimum 100ms before sending
4823          * configuration requests to devices downstream this port.
4824          *
4825          * If the link fails to activate, either the device was physically
4826          * removed or the link is permanently failed.
4827          */
4828         if (active)
4829                 msleep(20);
4830         for (;;) {
4831                 pcie_capability_read_word(pdev, PCI_EXP_LNKSTA, &lnk_status);
4832                 ret = !!(lnk_status & PCI_EXP_LNKSTA_DLLLA);
4833                 if (ret == active)
4834                         break;
4835                 if (timeout <= 0)
4836                         break;
4837                 msleep(10);
4838                 timeout -= 10;
4839         }
4840         if (active && ret)
4841                 msleep(delay);
4842
4843         return ret == active;
4844 }
4845
4846 /**
4847  * pcie_wait_for_link - Wait until link is active or inactive
4848  * @pdev: Bridge device
4849  * @active: waiting for active or inactive?
4850  *
4851  * Use this to wait till link becomes active or inactive.
4852  */
4853 bool pcie_wait_for_link(struct pci_dev *pdev, bool active)
4854 {
4855         return pcie_wait_for_link_delay(pdev, active, 100);
4856 }
4857
4858 /*
4859  * Find maximum D3cold delay required by all the devices on the bus.  The
4860  * spec says 100 ms, but firmware can lower it and we allow drivers to
4861  * increase it as well.
4862  *
4863  * Called with @pci_bus_sem locked for reading.
4864  */
4865 static int pci_bus_max_d3cold_delay(const struct pci_bus *bus)
4866 {
4867         const struct pci_dev *pdev;
4868         int min_delay = 100;
4869         int max_delay = 0;
4870
4871         list_for_each_entry(pdev, &bus->devices, bus_list) {
4872                 if (pdev->d3cold_delay < min_delay)
4873                         min_delay = pdev->d3cold_delay;
4874                 if (pdev->d3cold_delay > max_delay)
4875                         max_delay = pdev->d3cold_delay;
4876         }
4877
4878         return max(min_delay, max_delay);
4879 }
4880
4881 /**
4882  * pci_bridge_wait_for_secondary_bus - Wait for secondary bus to be accessible
4883  * @dev: PCI bridge
4884  *
4885  * Handle necessary delays before access to the devices on the secondary
4886  * side of the bridge are permitted after D3cold to D0 transition.
4887  *
4888  * For PCIe this means the delays in PCIe 5.0 section 6.6.1. For
4889  * conventional PCI it means Tpvrh + Trhfa specified in PCI 3.0 section
4890  * 4.3.2.
4891  */
4892 void pci_bridge_wait_for_secondary_bus(struct pci_dev *dev)
4893 {
4894         struct pci_dev *child;
4895         int delay;
4896
4897         if (pci_dev_is_disconnected(dev))
4898                 return;
4899
4900         if (!pci_is_bridge(dev) || !dev->bridge_d3)
4901                 return;
4902
4903         down_read(&pci_bus_sem);
4904
4905         /*
4906          * We only deal with devices that are present currently on the bus.
4907          * For any hot-added devices the access delay is handled in pciehp
4908          * board_added(). In case of ACPI hotplug the firmware is expected
4909          * to configure the devices before OS is notified.
4910          */
4911         if (!dev->subordinate || list_empty(&dev->subordinate->devices)) {
4912                 up_read(&pci_bus_sem);
4913                 return;
4914         }
4915
4916         /* Take d3cold_delay requirements into account */
4917         delay = pci_bus_max_d3cold_delay(dev->subordinate);
4918         if (!delay) {
4919                 up_read(&pci_bus_sem);
4920                 return;
4921         }
4922
4923         child = list_first_entry(&dev->subordinate->devices, struct pci_dev,
4924                                  bus_list);
4925         up_read(&pci_bus_sem);
4926
4927         /*
4928          * Conventional PCI and PCI-X we need to wait Tpvrh + Trhfa before
4929          * accessing the device after reset (that is 1000 ms + 100 ms). In
4930          * practice this should not be needed because we don't do power
4931          * management for them (see pci_bridge_d3_possible()).
4932          */
4933         if (!pci_is_pcie(dev)) {
4934                 pci_dbg(dev, "waiting %d ms for secondary bus\n", 1000 + delay);
4935                 msleep(1000 + delay);
4936                 return;
4937         }
4938
4939         /*
4940          * For PCIe downstream and root ports that do not support speeds
4941          * greater than 5 GT/s need to wait minimum 100 ms. For higher
4942          * speeds (gen3) we need to wait first for the data link layer to
4943          * become active.
4944          *
4945          * However, 100 ms is the minimum and the PCIe spec says the
4946          * software must allow at least 1s before it can determine that the
4947          * device that did not respond is a broken device. There is
4948          * evidence that 100 ms is not always enough, for example certain
4949          * Titan Ridge xHCI controller does not always respond to
4950          * configuration requests if we only wait for 100 ms (see
4951          * https://bugzilla.kernel.org/show_bug.cgi?id=203885).
4952          *
4953          * Therefore we wait for 100 ms and check for the device presence.
4954          * If it is still not present give it an additional 100 ms.
4955          */
4956         if (!pcie_downstream_port(dev))
4957                 return;
4958
4959         if (pcie_get_speed_cap(dev) <= PCIE_SPEED_5_0GT) {
4960                 pci_dbg(dev, "waiting %d ms for downstream link\n", delay);
4961                 msleep(delay);
4962         } else {
4963                 pci_dbg(dev, "waiting %d ms for downstream link, after activation\n",
4964                         delay);
4965                 if (!pcie_wait_for_link_delay(dev, true, delay)) {
4966                         /* Did not train, no need to wait any further */
4967                         pci_info(dev, "Data Link Layer Link Active not set in 1000 msec\n");
4968                         return;
4969                 }
4970         }
4971
4972         if (!pci_device_is_present(child)) {
4973                 pci_dbg(child, "waiting additional %d ms to become accessible\n", delay);
4974                 msleep(delay);
4975         }
4976 }
4977
4978 void pci_reset_secondary_bus(struct pci_dev *dev)
4979 {
4980         u16 ctrl;
4981
4982         pci_read_config_word(dev, PCI_BRIDGE_CONTROL, &ctrl);
4983         ctrl |= PCI_BRIDGE_CTL_BUS_RESET;
4984         pci_write_config_word(dev, PCI_BRIDGE_CONTROL, ctrl);
4985
4986         /*
4987          * PCI spec v3.0 7.6.4.2 requires minimum Trst of 1ms.  Double
4988          * this to 2ms to ensure that we meet the minimum requirement.
4989          */
4990         msleep(2);
4991
4992         ctrl &= ~PCI_BRIDGE_CTL_BUS_RESET;
4993         pci_write_config_word(dev, PCI_BRIDGE_CONTROL, ctrl);
4994
4995         /*
4996          * Trhfa for conventional PCI is 2^25 clock cycles.
4997          * Assuming a minimum 33MHz clock this results in a 1s
4998          * delay before we can consider subordinate devices to
4999          * be re-initialized.  PCIe has some ways to shorten this,
5000          * but we don't make use of them yet.
5001          */
5002         ssleep(1);
5003 }
5004
5005 void __weak pcibios_reset_secondary_bus(struct pci_dev *dev)
5006 {
5007         pci_reset_secondary_bus(dev);
5008 }
5009
5010 /**
5011  * pci_bridge_secondary_bus_reset - Reset the secondary bus on a PCI bridge.
5012  * @dev: Bridge device
5013  *
5014  * Use the bridge control register to assert reset on the secondary bus.
5015  * Devices on the secondary bus are left in power-on state.
5016  */
5017 int pci_bridge_secondary_bus_reset(struct pci_dev *dev)
5018 {
5019         pcibios_reset_secondary_bus(dev);
5020
5021         return pci_dev_wait(dev, "bus reset", PCIE_RESET_READY_POLL_MS);
5022 }
5023 EXPORT_SYMBOL_GPL(pci_bridge_secondary_bus_reset);
5024
5025 static int pci_parent_bus_reset(struct pci_dev *dev, bool probe)
5026 {
5027         struct pci_dev *pdev;
5028
5029         if (pci_is_root_bus(dev->bus) || dev->subordinate ||
5030             !dev->bus->self || dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET)
5031                 return -ENOTTY;
5032
5033         list_for_each_entry(pdev, &dev->bus->devices, bus_list)
5034                 if (pdev != dev)
5035                         return -ENOTTY;
5036
5037         if (probe)
5038                 return 0;
5039
5040         return pci_bridge_secondary_bus_reset(dev->bus->self);
5041 }
5042
5043 static int pci_reset_hotplug_slot(struct hotplug_slot *hotplug, bool probe)
5044 {
5045         int rc = -ENOTTY;
5046
5047         if (!hotplug || !try_module_get(hotplug->owner))
5048                 return rc;
5049
5050         if (hotplug->ops->reset_slot)
5051                 rc = hotplug->ops->reset_slot(hotplug, probe);
5052
5053         module_put(hotplug->owner);
5054
5055         return rc;
5056 }
5057
5058 static int pci_dev_reset_slot_function(struct pci_dev *dev, bool probe)
5059 {
5060         if (dev->multifunction || dev->subordinate || !dev->slot ||
5061             dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET)
5062                 return -ENOTTY;
5063
5064         return pci_reset_hotplug_slot(dev->slot->hotplug, probe);
5065 }
5066
5067 static int pci_reset_bus_function(struct pci_dev *dev, bool probe)
5068 {
5069         int rc;
5070
5071         rc = pci_dev_reset_slot_function(dev, probe);
5072         if (rc != -ENOTTY)
5073                 return rc;
5074         return pci_parent_bus_reset(dev, probe);
5075 }
5076
5077 void pci_dev_lock(struct pci_dev *dev)
5078 {
5079         pci_cfg_access_lock(dev);
5080         /* block PM suspend, driver probe, etc. */
5081         device_lock(&dev->dev);
5082 }
5083 EXPORT_SYMBOL_GPL(pci_dev_lock);
5084
5085 /* Return 1 on successful lock, 0 on contention */
5086 int pci_dev_trylock(struct pci_dev *dev)
5087 {
5088         if (pci_cfg_access_trylock(dev)) {
5089                 if (device_trylock(&dev->dev))
5090                         return 1;
5091                 pci_cfg_access_unlock(dev);
5092         }
5093
5094         return 0;
5095 }
5096 EXPORT_SYMBOL_GPL(pci_dev_trylock);
5097
5098 void pci_dev_unlock(struct pci_dev *dev)
5099 {
5100         device_unlock(&dev->dev);
5101         pci_cfg_access_unlock(dev);
5102 }
5103 EXPORT_SYMBOL_GPL(pci_dev_unlock);
5104
5105 static void pci_dev_save_and_disable(struct pci_dev *dev)
5106 {
5107         struct pci_driver *drv = to_pci_driver(dev->dev.driver);
5108         const struct pci_error_handlers *err_handler =
5109                         drv ? drv->err_handler : NULL;
5110
5111         /*
5112          * drv->err_handler->reset_prepare() is protected against races
5113          * with ->remove() by the device lock, which must be held by the
5114          * caller.
5115          */
5116         if (err_handler && err_handler->reset_prepare)
5117                 err_handler->reset_prepare(dev);
5118
5119         /*
5120          * Wake-up device prior to save.  PM registers default to D0 after
5121          * reset and a simple register restore doesn't reliably return
5122          * to a non-D0 state anyway.
5123          */
5124         pci_set_power_state(dev, PCI_D0);
5125
5126         pci_save_state(dev);
5127         /*
5128          * Disable the device by clearing the Command register, except for
5129          * INTx-disable which is set.  This not only disables MMIO and I/O port
5130          * BARs, but also prevents the device from being Bus Master, preventing
5131          * DMA from the device including MSI/MSI-X interrupts.  For PCI 2.3
5132          * compliant devices, INTx-disable prevents legacy interrupts.
5133          */
5134         pci_write_config_word(dev, PCI_COMMAND, PCI_COMMAND_INTX_DISABLE);
5135 }
5136
5137 static void pci_dev_restore(struct pci_dev *dev)
5138 {
5139         struct pci_driver *drv = to_pci_driver(dev->dev.driver);
5140         const struct pci_error_handlers *err_handler =
5141                         drv ? drv->err_handler : NULL;
5142
5143         pci_restore_state(dev);
5144
5145         /*
5146          * drv->err_handler->reset_done() is protected against races with
5147          * ->remove() by the device lock, which must be held by the caller.
5148          */
5149         if (err_handler && err_handler->reset_done)
5150                 err_handler->reset_done(dev);
5151 }
5152
5153 /* dev->reset_methods[] is a 0-terminated list of indices into this array */
5154 static const struct pci_reset_fn_method pci_reset_fn_methods[] = {
5155         { },
5156         { pci_dev_specific_reset, .name = "device_specific" },
5157         { pci_dev_acpi_reset, .name = "acpi" },
5158         { pcie_reset_flr, .name = "flr" },
5159         { pci_af_flr, .name = "af_flr" },
5160         { pci_pm_reset, .name = "pm" },
5161         { pci_reset_bus_function, .name = "bus" },
5162 };
5163
5164 static ssize_t reset_method_show(struct device *dev,
5165                                  struct device_attribute *attr, char *buf)
5166 {
5167         struct pci_dev *pdev = to_pci_dev(dev);
5168         ssize_t len = 0;
5169         int i, m;
5170
5171         for (i = 0; i < PCI_NUM_RESET_METHODS; i++) {
5172                 m = pdev->reset_methods[i];
5173                 if (!m)
5174                         break;
5175
5176                 len += sysfs_emit_at(buf, len, "%s%s", len ? " " : "",
5177                                      pci_reset_fn_methods[m].name);
5178         }
5179
5180         if (len)
5181                 len += sysfs_emit_at(buf, len, "\n");
5182
5183         return len;
5184 }
5185
5186 static int reset_method_lookup(const char *name)
5187 {
5188         int m;
5189
5190         for (m = 1; m < PCI_NUM_RESET_METHODS; m++) {
5191                 if (sysfs_streq(name, pci_reset_fn_methods[m].name))
5192                         return m;
5193         }
5194
5195         return 0;       /* not found */
5196 }
5197
5198 static ssize_t reset_method_store(struct device *dev,
5199                                   struct device_attribute *attr,
5200                                   const char *buf, size_t count)
5201 {
5202         struct pci_dev *pdev = to_pci_dev(dev);
5203         char *options, *name;
5204         int m, n;
5205         u8 reset_methods[PCI_NUM_RESET_METHODS] = { 0 };
5206
5207         if (sysfs_streq(buf, "")) {
5208                 pdev->reset_methods[0] = 0;
5209                 pci_warn(pdev, "All device reset methods disabled by user");
5210                 return count;
5211         }
5212
5213         if (sysfs_streq(buf, "default")) {
5214                 pci_init_reset_methods(pdev);
5215                 return count;
5216         }
5217
5218         options = kstrndup(buf, count, GFP_KERNEL);
5219         if (!options)
5220                 return -ENOMEM;
5221
5222         n = 0;
5223         while ((name = strsep(&options, " ")) != NULL) {
5224                 if (sysfs_streq(name, ""))
5225                         continue;
5226
5227                 name = strim(name);
5228
5229                 m = reset_method_lookup(name);
5230                 if (!m) {
5231                         pci_err(pdev, "Invalid reset method '%s'", name);
5232                         goto error;
5233                 }
5234
5235                 if (pci_reset_fn_methods[m].reset_fn(pdev, PCI_RESET_PROBE)) {
5236                         pci_err(pdev, "Unsupported reset method '%s'", name);
5237                         goto error;
5238                 }
5239
5240                 if (n == PCI_NUM_RESET_METHODS - 1) {
5241                         pci_err(pdev, "Too many reset methods\n");
5242                         goto error;
5243                 }
5244
5245                 reset_methods[n++] = m;
5246         }
5247
5248         reset_methods[n] = 0;
5249
5250         /* Warn if dev-specific supported but not highest priority */
5251         if (pci_reset_fn_methods[1].reset_fn(pdev, PCI_RESET_PROBE) == 0 &&
5252             reset_methods[0] != 1)
5253                 pci_warn(pdev, "Device-specific reset disabled/de-prioritized by user");
5254         memcpy(pdev->reset_methods, reset_methods, sizeof(pdev->reset_methods));
5255         kfree(options);
5256         return count;
5257
5258 error:
5259         /* Leave previous methods unchanged */
5260         kfree(options);
5261         return -EINVAL;
5262 }
5263 static DEVICE_ATTR_RW(reset_method);
5264
5265 static struct attribute *pci_dev_reset_method_attrs[] = {
5266         &dev_attr_reset_method.attr,
5267         NULL,
5268 };
5269
5270 static umode_t pci_dev_reset_method_attr_is_visible(struct kobject *kobj,
5271                                                     struct attribute *a, int n)
5272 {
5273         struct pci_dev *pdev = to_pci_dev(kobj_to_dev(kobj));
5274
5275         if (!pci_reset_supported(pdev))
5276                 return 0;
5277
5278         return a->mode;
5279 }
5280
5281 const struct attribute_group pci_dev_reset_method_attr_group = {
5282         .attrs = pci_dev_reset_method_attrs,
5283         .is_visible = pci_dev_reset_method_attr_is_visible,
5284 };
5285
5286 /**
5287  * __pci_reset_function_locked - reset a PCI device function while holding
5288  * the @dev mutex lock.
5289  * @dev: PCI device to reset
5290  *
5291  * Some devices allow an individual function to be reset without affecting
5292  * other functions in the same device.  The PCI device must be responsive
5293  * to PCI config space in order to use this function.
5294  *
5295  * The device function is presumed to be unused and the caller is holding
5296  * the device mutex lock when this function is called.
5297  *
5298  * Resetting the device will make the contents of PCI configuration space
5299  * random, so any caller of this must be prepared to reinitialise the
5300  * device including MSI, bus mastering, BARs, decoding IO and memory spaces,
5301  * etc.
5302  *
5303  * Returns 0 if the device function was successfully reset or negative if the
5304  * device doesn't support resetting a single function.
5305  */
5306 int __pci_reset_function_locked(struct pci_dev *dev)
5307 {
5308         int i, m, rc;
5309
5310         might_sleep();
5311
5312         /*
5313          * A reset method returns -ENOTTY if it doesn't support this device and
5314          * we should try the next method.
5315          *
5316          * If it returns 0 (success), we're finished.  If it returns any other
5317          * error, we're also finished: this indicates that further reset
5318          * mechanisms might be broken on the device.
5319          */
5320         for (i = 0; i < PCI_NUM_RESET_METHODS; i++) {
5321                 m = dev->reset_methods[i];
5322                 if (!m)
5323                         return -ENOTTY;
5324
5325                 rc = pci_reset_fn_methods[m].reset_fn(dev, PCI_RESET_DO_RESET);
5326                 if (!rc)
5327                         return 0;
5328                 if (rc != -ENOTTY)
5329                         return rc;
5330         }
5331
5332         return -ENOTTY;
5333 }
5334 EXPORT_SYMBOL_GPL(__pci_reset_function_locked);
5335
5336 /**
5337  * pci_init_reset_methods - check whether device can be safely reset
5338  * and store supported reset mechanisms.
5339  * @dev: PCI device to check for reset mechanisms
5340  *
5341  * Some devices allow an individual function to be reset without affecting
5342  * other functions in the same device.  The PCI device must be in D0-D3hot
5343  * state.
5344  *
5345  * Stores reset mechanisms supported by device in reset_methods byte array
5346  * which is a member of struct pci_dev.
5347  */
5348 void pci_init_reset_methods(struct pci_dev *dev)
5349 {
5350         int m, i, rc;
5351
5352         BUILD_BUG_ON(ARRAY_SIZE(pci_reset_fn_methods) != PCI_NUM_RESET_METHODS);
5353
5354         might_sleep();
5355
5356         i = 0;
5357         for (m = 1; m < PCI_NUM_RESET_METHODS; m++) {
5358                 rc = pci_reset_fn_methods[m].reset_fn(dev, PCI_RESET_PROBE);
5359                 if (!rc)
5360                         dev->reset_methods[i++] = m;
5361                 else if (rc != -ENOTTY)
5362                         break;
5363         }
5364
5365         dev->reset_methods[i] = 0;
5366 }
5367
5368 /**
5369  * pci_reset_function - quiesce and reset a PCI device function
5370  * @dev: PCI device to reset
5371  *
5372  * Some devices allow an individual function to be reset without affecting
5373  * other functions in the same device.  The PCI device must be responsive
5374  * to PCI config space in order to use this function.
5375  *
5376  * This function does not just reset the PCI portion of a device, but
5377  * clears all the state associated with the device.  This function differs
5378  * from __pci_reset_function_locked() in that it saves and restores device state
5379  * over the reset and takes the PCI device lock.
5380  *
5381  * Returns 0 if the device function was successfully reset or negative if the
5382  * device doesn't support resetting a single function.
5383  */
5384 int pci_reset_function(struct pci_dev *dev)
5385 {
5386         int rc;
5387
5388         if (!pci_reset_supported(dev))
5389                 return -ENOTTY;
5390
5391         pci_dev_lock(dev);
5392         pci_dev_save_and_disable(dev);
5393
5394         rc = __pci_reset_function_locked(dev);
5395
5396         pci_dev_restore(dev);
5397         pci_dev_unlock(dev);
5398
5399         return rc;
5400 }
5401 EXPORT_SYMBOL_GPL(pci_reset_function);
5402
5403 /**
5404  * pci_reset_function_locked - quiesce and reset a PCI device function
5405  * @dev: PCI device to reset
5406  *
5407  * Some devices allow an individual function to be reset without affecting
5408  * other functions in the same device.  The PCI device must be responsive
5409  * to PCI config space in order to use this function.
5410  *
5411  * This function does not just reset the PCI portion of a device, but
5412  * clears all the state associated with the device.  This function differs
5413  * from __pci_reset_function_locked() in that it saves and restores device state
5414  * over the reset.  It also differs from pci_reset_function() in that it
5415  * requires the PCI device lock to be held.
5416  *
5417  * Returns 0 if the device function was successfully reset or negative if the
5418  * device doesn't support resetting a single function.
5419  */
5420 int pci_reset_function_locked(struct pci_dev *dev)
5421 {
5422         int rc;
5423
5424         if (!pci_reset_supported(dev))
5425                 return -ENOTTY;
5426
5427         pci_dev_save_and_disable(dev);
5428
5429         rc = __pci_reset_function_locked(dev);
5430
5431         pci_dev_restore(dev);
5432
5433         return rc;
5434 }
5435 EXPORT_SYMBOL_GPL(pci_reset_function_locked);
5436
5437 /**
5438  * pci_try_reset_function - quiesce and reset a PCI device function
5439  * @dev: PCI device to reset
5440  *
5441  * Same as above, except return -EAGAIN if unable to lock device.
5442  */
5443 int pci_try_reset_function(struct pci_dev *dev)
5444 {
5445         int rc;
5446
5447         if (!pci_reset_supported(dev))
5448                 return -ENOTTY;
5449
5450         if (!pci_dev_trylock(dev))
5451                 return -EAGAIN;
5452
5453         pci_dev_save_and_disable(dev);
5454         rc = __pci_reset_function_locked(dev);
5455         pci_dev_restore(dev);
5456         pci_dev_unlock(dev);
5457
5458         return rc;
5459 }
5460 EXPORT_SYMBOL_GPL(pci_try_reset_function);
5461
5462 /* Do any devices on or below this bus prevent a bus reset? */
5463 static bool pci_bus_resetable(struct pci_bus *bus)
5464 {
5465         struct pci_dev *dev;
5466
5467
5468         if (bus->self && (bus->self->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET))
5469                 return false;
5470
5471         list_for_each_entry(dev, &bus->devices, bus_list) {
5472                 if (dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET ||
5473                     (dev->subordinate && !pci_bus_resetable(dev->subordinate)))
5474                         return false;
5475         }
5476
5477         return true;
5478 }
5479
5480 /* Lock devices from the top of the tree down */
5481 static void pci_bus_lock(struct pci_bus *bus)
5482 {
5483         struct pci_dev *dev;
5484
5485         list_for_each_entry(dev, &bus->devices, bus_list) {
5486                 pci_dev_lock(dev);
5487                 if (dev->subordinate)
5488                         pci_bus_lock(dev->subordinate);
5489         }
5490 }
5491
5492 /* Unlock devices from the bottom of the tree up */
5493 static void pci_bus_unlock(struct pci_bus *bus)
5494 {
5495         struct pci_dev *dev;
5496
5497         list_for_each_entry(dev, &bus->devices, bus_list) {
5498                 if (dev->subordinate)
5499                         pci_bus_unlock(dev->subordinate);
5500                 pci_dev_unlock(dev);
5501         }
5502 }
5503
5504 /* Return 1 on successful lock, 0 on contention */
5505 static int pci_bus_trylock(struct pci_bus *bus)
5506 {
5507         struct pci_dev *dev;
5508
5509         list_for_each_entry(dev, &bus->devices, bus_list) {
5510                 if (!pci_dev_trylock(dev))
5511                         goto unlock;
5512                 if (dev->subordinate) {
5513                         if (!pci_bus_trylock(dev->subordinate)) {
5514                                 pci_dev_unlock(dev);
5515                                 goto unlock;
5516                         }
5517                 }
5518         }
5519         return 1;
5520
5521 unlock:
5522         list_for_each_entry_continue_reverse(dev, &bus->devices, bus_list) {
5523                 if (dev->subordinate)
5524                         pci_bus_unlock(dev->subordinate);
5525                 pci_dev_unlock(dev);
5526         }
5527         return 0;
5528 }
5529
5530 /* Do any devices on or below this slot prevent a bus reset? */
5531 static bool pci_slot_resetable(struct pci_slot *slot)
5532 {
5533         struct pci_dev *dev;
5534
5535         if (slot->bus->self &&
5536             (slot->bus->self->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET))
5537                 return false;
5538
5539         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5540                 if (!dev->slot || dev->slot != slot)
5541                         continue;
5542                 if (dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET ||
5543                     (dev->subordinate && !pci_bus_resetable(dev->subordinate)))
5544                         return false;
5545         }
5546
5547         return true;
5548 }
5549
5550 /* Lock devices from the top of the tree down */
5551 static void pci_slot_lock(struct pci_slot *slot)
5552 {
5553         struct pci_dev *dev;
5554
5555         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5556                 if (!dev->slot || dev->slot != slot)
5557                         continue;
5558                 pci_dev_lock(dev);
5559                 if (dev->subordinate)
5560                         pci_bus_lock(dev->subordinate);
5561         }
5562 }
5563
5564 /* Unlock devices from the bottom of the tree up */
5565 static void pci_slot_unlock(struct pci_slot *slot)
5566 {
5567         struct pci_dev *dev;
5568
5569         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5570                 if (!dev->slot || dev->slot != slot)
5571                         continue;
5572                 if (dev->subordinate)
5573                         pci_bus_unlock(dev->subordinate);
5574                 pci_dev_unlock(dev);
5575         }
5576 }
5577
5578 /* Return 1 on successful lock, 0 on contention */
5579 static int pci_slot_trylock(struct pci_slot *slot)
5580 {
5581         struct pci_dev *dev;
5582
5583         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5584                 if (!dev->slot || dev->slot != slot)
5585                         continue;
5586                 if (!pci_dev_trylock(dev))
5587                         goto unlock;
5588                 if (dev->subordinate) {
5589                         if (!pci_bus_trylock(dev->subordinate)) {
5590                                 pci_dev_unlock(dev);
5591                                 goto unlock;
5592                         }
5593                 }
5594         }
5595         return 1;
5596
5597 unlock:
5598         list_for_each_entry_continue_reverse(dev,
5599                                              &slot->bus->devices, bus_list) {
5600                 if (!dev->slot || dev->slot != slot)
5601                         continue;
5602                 if (dev->subordinate)
5603                         pci_bus_unlock(dev->subordinate);
5604                 pci_dev_unlock(dev);
5605         }
5606         return 0;
5607 }
5608
5609 /*
5610  * Save and disable devices from the top of the tree down while holding
5611  * the @dev mutex lock for the entire tree.
5612  */
5613 static void pci_bus_save_and_disable_locked(struct pci_bus *bus)
5614 {
5615         struct pci_dev *dev;
5616
5617         list_for_each_entry(dev, &bus->devices, bus_list) {
5618                 pci_dev_save_and_disable(dev);
5619                 if (dev->subordinate)
5620                         pci_bus_save_and_disable_locked(dev->subordinate);
5621         }
5622 }
5623
5624 /*
5625  * Restore devices from top of the tree down while holding @dev mutex lock
5626  * for the entire tree.  Parent bridges need to be restored before we can
5627  * get to subordinate devices.
5628  */
5629 static void pci_bus_restore_locked(struct pci_bus *bus)
5630 {
5631         struct pci_dev *dev;
5632
5633         list_for_each_entry(dev, &bus->devices, bus_list) {
5634                 pci_dev_restore(dev);
5635                 if (dev->subordinate)
5636                         pci_bus_restore_locked(dev->subordinate);
5637         }
5638 }
5639
5640 /*
5641  * Save and disable devices from the top of the tree down while holding
5642  * the @dev mutex lock for the entire tree.
5643  */
5644 static void pci_slot_save_and_disable_locked(struct pci_slot *slot)
5645 {
5646         struct pci_dev *dev;
5647
5648         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5649                 if (!dev->slot || dev->slot != slot)
5650                         continue;
5651                 pci_dev_save_and_disable(dev);
5652                 if (dev->subordinate)
5653                         pci_bus_save_and_disable_locked(dev->subordinate);
5654         }
5655 }
5656
5657 /*
5658  * Restore devices from top of the tree down while holding @dev mutex lock
5659  * for the entire tree.  Parent bridges need to be restored before we can
5660  * get to subordinate devices.
5661  */
5662 static void pci_slot_restore_locked(struct pci_slot *slot)
5663 {
5664         struct pci_dev *dev;
5665
5666         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5667                 if (!dev->slot || dev->slot != slot)
5668                         continue;
5669                 pci_dev_restore(dev);
5670                 if (dev->subordinate)
5671                         pci_bus_restore_locked(dev->subordinate);
5672         }
5673 }
5674
5675 static int pci_slot_reset(struct pci_slot *slot, bool probe)
5676 {
5677         int rc;
5678
5679         if (!slot || !pci_slot_resetable(slot))
5680                 return -ENOTTY;
5681
5682         if (!probe)
5683                 pci_slot_lock(slot);
5684
5685         might_sleep();
5686
5687         rc = pci_reset_hotplug_slot(slot->hotplug, probe);
5688
5689         if (!probe)
5690                 pci_slot_unlock(slot);
5691
5692         return rc;
5693 }
5694
5695 /**
5696  * pci_probe_reset_slot - probe whether a PCI slot can be reset
5697  * @slot: PCI slot to probe
5698  *
5699  * Return 0 if slot can be reset, negative if a slot reset is not supported.
5700  */
5701 int pci_probe_reset_slot(struct pci_slot *slot)
5702 {
5703         return pci_slot_reset(slot, PCI_RESET_PROBE);
5704 }
5705 EXPORT_SYMBOL_GPL(pci_probe_reset_slot);
5706
5707 /**
5708  * __pci_reset_slot - Try to reset a PCI slot
5709  * @slot: PCI slot to reset
5710  *
5711  * A PCI bus may host multiple slots, each slot may support a reset mechanism
5712  * independent of other slots.  For instance, some slots may support slot power
5713  * control.  In the case of a 1:1 bus to slot architecture, this function may
5714  * wrap the bus reset to avoid spurious slot related events such as hotplug.
5715  * Generally a slot reset should be attempted before a bus reset.  All of the
5716  * function of the slot and any subordinate buses behind the slot are reset
5717  * through this function.  PCI config space of all devices in the slot and
5718  * behind the slot is saved before and restored after reset.
5719  *
5720  * Same as above except return -EAGAIN if the slot cannot be locked
5721  */
5722 static int __pci_reset_slot(struct pci_slot *slot)
5723 {
5724         int rc;
5725
5726         rc = pci_slot_reset(slot, PCI_RESET_PROBE);
5727         if (rc)
5728                 return rc;
5729
5730         if (pci_slot_trylock(slot)) {
5731                 pci_slot_save_and_disable_locked(slot);
5732                 might_sleep();
5733                 rc = pci_reset_hotplug_slot(slot->hotplug, PCI_RESET_DO_RESET);
5734                 pci_slot_restore_locked(slot);
5735                 pci_slot_unlock(slot);
5736         } else
5737                 rc = -EAGAIN;
5738
5739         return rc;
5740 }
5741
5742 static int pci_bus_reset(struct pci_bus *bus, bool probe)
5743 {
5744         int ret;
5745
5746         if (!bus->self || !pci_bus_resetable(bus))
5747                 return -ENOTTY;
5748
5749         if (probe)
5750                 return 0;
5751
5752         pci_bus_lock(bus);
5753
5754         might_sleep();
5755
5756         ret = pci_bridge_secondary_bus_reset(bus->self);
5757
5758         pci_bus_unlock(bus);
5759
5760         return ret;
5761 }
5762
5763 /**
5764  * pci_bus_error_reset - reset the bridge's subordinate bus
5765  * @bridge: The parent device that connects to the bus to reset
5766  *
5767  * This function will first try to reset the slots on this bus if the method is
5768  * available. If slot reset fails or is not available, this will fall back to a
5769  * secondary bus reset.
5770  */
5771 int pci_bus_error_reset(struct pci_dev *bridge)
5772 {
5773         struct pci_bus *bus = bridge->subordinate;
5774         struct pci_slot *slot;
5775
5776         if (!bus)
5777                 return -ENOTTY;
5778
5779         mutex_lock(&pci_slot_mutex);
5780         if (list_empty(&bus->slots))
5781                 goto bus_reset;
5782
5783         list_for_each_entry(slot, &bus->slots, list)
5784                 if (pci_probe_reset_slot(slot))
5785                         goto bus_reset;
5786
5787         list_for_each_entry(slot, &bus->slots, list)
5788                 if (pci_slot_reset(slot, PCI_RESET_DO_RESET))
5789                         goto bus_reset;
5790
5791         mutex_unlock(&pci_slot_mutex);
5792         return 0;
5793 bus_reset:
5794         mutex_unlock(&pci_slot_mutex);
5795         return pci_bus_reset(bridge->subordinate, PCI_RESET_DO_RESET);
5796 }
5797
5798 /**
5799  * pci_probe_reset_bus - probe whether a PCI bus can be reset
5800  * @bus: PCI bus to probe
5801  *
5802  * Return 0 if bus can be reset, negative if a bus reset is not supported.
5803  */
5804 int pci_probe_reset_bus(struct pci_bus *bus)
5805 {
5806         return pci_bus_reset(bus, PCI_RESET_PROBE);
5807 }
5808 EXPORT_SYMBOL_GPL(pci_probe_reset_bus);
5809
5810 /**
5811  * __pci_reset_bus - Try to reset a PCI bus
5812  * @bus: top level PCI bus to reset
5813  *
5814  * Same as above except return -EAGAIN if the bus cannot be locked
5815  */
5816 static int __pci_reset_bus(struct pci_bus *bus)
5817 {
5818         int rc;
5819
5820         rc = pci_bus_reset(bus, PCI_RESET_PROBE);
5821         if (rc)
5822                 return rc;
5823
5824         if (pci_bus_trylock(bus)) {
5825                 pci_bus_save_and_disable_locked(bus);
5826                 might_sleep();
5827                 rc = pci_bridge_secondary_bus_reset(bus->self);
5828                 pci_bus_restore_locked(bus);
5829                 pci_bus_unlock(bus);
5830         } else
5831                 rc = -EAGAIN;
5832
5833         return rc;
5834 }
5835
5836 /**
5837  * pci_reset_bus - Try to reset a PCI bus
5838  * @pdev: top level PCI device to reset via slot/bus
5839  *
5840  * Same as above except return -EAGAIN if the bus cannot be locked
5841  */
5842 int pci_reset_bus(struct pci_dev *pdev)
5843 {
5844         return (!pci_probe_reset_slot(pdev->slot)) ?
5845             __pci_reset_slot(pdev->slot) : __pci_reset_bus(pdev->bus);
5846 }
5847 EXPORT_SYMBOL_GPL(pci_reset_bus);
5848
5849 /**
5850  * pcix_get_max_mmrbc - get PCI-X maximum designed memory read byte count
5851  * @dev: PCI device to query
5852  *
5853  * Returns mmrbc: maximum designed memory read count in bytes or
5854  * appropriate error value.
5855  */
5856 int pcix_get_max_mmrbc(struct pci_dev *dev)
5857 {
5858         int cap;
5859         u32 stat;
5860
5861         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
5862         if (!cap)
5863                 return -EINVAL;
5864
5865         if (pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat))
5866                 return -EINVAL;
5867
5868         return 512 << ((stat & PCI_X_STATUS_MAX_READ) >> 21);
5869 }
5870 EXPORT_SYMBOL(pcix_get_max_mmrbc);
5871
5872 /**
5873  * pcix_get_mmrbc - get PCI-X maximum memory read byte count
5874  * @dev: PCI device to query
5875  *
5876  * Returns mmrbc: maximum memory read count in bytes or appropriate error
5877  * value.
5878  */
5879 int pcix_get_mmrbc(struct pci_dev *dev)
5880 {
5881         int cap;
5882         u16 cmd;
5883
5884         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
5885         if (!cap)
5886                 return -EINVAL;
5887
5888         if (pci_read_config_word(dev, cap + PCI_X_CMD, &cmd))
5889                 return -EINVAL;
5890
5891         return 512 << ((cmd & PCI_X_CMD_MAX_READ) >> 2);
5892 }
5893 EXPORT_SYMBOL(pcix_get_mmrbc);
5894
5895 /**
5896  * pcix_set_mmrbc - set PCI-X maximum memory read byte count
5897  * @dev: PCI device to query
5898  * @mmrbc: maximum memory read count in bytes
5899  *    valid values are 512, 1024, 2048, 4096
5900  *
5901  * If possible sets maximum memory read byte count, some bridges have errata
5902  * that prevent this.
5903  */
5904 int pcix_set_mmrbc(struct pci_dev *dev, int mmrbc)
5905 {
5906         int cap;
5907         u32 stat, v, o;
5908         u16 cmd;
5909
5910         if (mmrbc < 512 || mmrbc > 4096 || !is_power_of_2(mmrbc))
5911                 return -EINVAL;
5912
5913         v = ffs(mmrbc) - 10;
5914
5915         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
5916         if (!cap)
5917                 return -EINVAL;
5918
5919         if (pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat))
5920                 return -EINVAL;
5921
5922         if (v > (stat & PCI_X_STATUS_MAX_READ) >> 21)
5923                 return -E2BIG;
5924
5925         if (pci_read_config_word(dev, cap + PCI_X_CMD, &cmd))
5926                 return -EINVAL;
5927
5928         o = (cmd & PCI_X_CMD_MAX_READ) >> 2;
5929         if (o != v) {
5930                 if (v > o && (dev->bus->bus_flags & PCI_BUS_FLAGS_NO_MMRBC))
5931                         return -EIO;
5932
5933                 cmd &= ~PCI_X_CMD_MAX_READ;
5934                 cmd |= v << 2;
5935                 if (pci_write_config_word(dev, cap + PCI_X_CMD, cmd))
5936                         return -EIO;
5937         }
5938         return 0;
5939 }
5940 EXPORT_SYMBOL(pcix_set_mmrbc);
5941
5942 /**
5943  * pcie_get_readrq - get PCI Express read request size
5944  * @dev: PCI device to query
5945  *
5946  * Returns maximum memory read request in bytes or appropriate error value.
5947  */
5948 int pcie_get_readrq(struct pci_dev *dev)
5949 {
5950         u16 ctl;
5951
5952         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &ctl);
5953
5954         return 128 << ((ctl & PCI_EXP_DEVCTL_READRQ) >> 12);
5955 }
5956 EXPORT_SYMBOL(pcie_get_readrq);
5957
5958 /**
5959  * pcie_set_readrq - set PCI Express maximum memory read request
5960  * @dev: PCI device to query
5961  * @rq: maximum memory read count in bytes
5962  *    valid values are 128, 256, 512, 1024, 2048, 4096
5963  *
5964  * If possible sets maximum memory read request in bytes
5965  */
5966 int pcie_set_readrq(struct pci_dev *dev, int rq)
5967 {
5968         u16 v;
5969         int ret;
5970
5971         if (rq < 128 || rq > 4096 || !is_power_of_2(rq))
5972                 return -EINVAL;
5973
5974         /*
5975          * If using the "performance" PCIe config, we clamp the read rq
5976          * size to the max packet size to keep the host bridge from
5977          * generating requests larger than we can cope with.
5978          */
5979         if (pcie_bus_config == PCIE_BUS_PERFORMANCE) {
5980                 int mps = pcie_get_mps(dev);
5981
5982                 if (mps < rq)
5983                         rq = mps;
5984         }
5985
5986         v = (ffs(rq) - 8) << 12;
5987
5988         ret = pcie_capability_clear_and_set_word(dev, PCI_EXP_DEVCTL,
5989                                                   PCI_EXP_DEVCTL_READRQ, v);
5990
5991         return pcibios_err_to_errno(ret);
5992 }
5993 EXPORT_SYMBOL(pcie_set_readrq);
5994
5995 /**
5996  * pcie_get_mps - get PCI Express maximum payload size
5997  * @dev: PCI device to query
5998  *
5999  * Returns maximum payload size in bytes
6000  */
6001 int pcie_get_mps(struct pci_dev *dev)
6002 {
6003         u16 ctl;
6004
6005         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &ctl);
6006
6007         return 128 << ((ctl & PCI_EXP_DEVCTL_PAYLOAD) >> 5);
6008 }
6009 EXPORT_SYMBOL(pcie_get_mps);
6010
6011 /**
6012  * pcie_set_mps - set PCI Express maximum payload size
6013  * @dev: PCI device to query
6014  * @mps: maximum payload size in bytes
6015  *    valid values are 128, 256, 512, 1024, 2048, 4096
6016  *
6017  * If possible sets maximum payload size
6018  */
6019 int pcie_set_mps(struct pci_dev *dev, int mps)
6020 {
6021         u16 v;
6022         int ret;
6023
6024         if (mps < 128 || mps > 4096 || !is_power_of_2(mps))
6025                 return -EINVAL;
6026
6027         v = ffs(mps) - 8;
6028         if (v > dev->pcie_mpss)
6029                 return -EINVAL;
6030         v <<= 5;
6031
6032         ret = pcie_capability_clear_and_set_word(dev, PCI_EXP_DEVCTL,
6033                                                   PCI_EXP_DEVCTL_PAYLOAD, v);
6034
6035         return pcibios_err_to_errno(ret);
6036 }
6037 EXPORT_SYMBOL(pcie_set_mps);
6038
6039 /**
6040  * pcie_bandwidth_available - determine minimum link settings of a PCIe
6041  *                            device and its bandwidth limitation
6042  * @dev: PCI device to query
6043  * @limiting_dev: storage for device causing the bandwidth limitation
6044  * @speed: storage for speed of limiting device
6045  * @width: storage for width of limiting device
6046  *
6047  * Walk up the PCI device chain and find the point where the minimum
6048  * bandwidth is available.  Return the bandwidth available there and (if
6049  * limiting_dev, speed, and width pointers are supplied) information about
6050  * that point.  The bandwidth returned is in Mb/s, i.e., megabits/second of
6051  * raw bandwidth.
6052  */
6053 u32 pcie_bandwidth_available(struct pci_dev *dev, struct pci_dev **limiting_dev,
6054                              enum pci_bus_speed *speed,
6055                              enum pcie_link_width *width)
6056 {
6057         u16 lnksta;
6058         enum pci_bus_speed next_speed;
6059         enum pcie_link_width next_width;
6060         u32 bw, next_bw;
6061
6062         if (speed)
6063                 *speed = PCI_SPEED_UNKNOWN;
6064         if (width)
6065                 *width = PCIE_LNK_WIDTH_UNKNOWN;
6066
6067         bw = 0;
6068
6069         while (dev) {
6070                 pcie_capability_read_word(dev, PCI_EXP_LNKSTA, &lnksta);
6071
6072                 next_speed = pcie_link_speed[lnksta & PCI_EXP_LNKSTA_CLS];
6073                 next_width = (lnksta & PCI_EXP_LNKSTA_NLW) >>
6074                         PCI_EXP_LNKSTA_NLW_SHIFT;
6075
6076                 next_bw = next_width * PCIE_SPEED2MBS_ENC(next_speed);
6077
6078                 /* Check if current device limits the total bandwidth */
6079                 if (!bw || next_bw <= bw) {
6080                         bw = next_bw;
6081
6082                         if (limiting_dev)
6083                                 *limiting_dev = dev;
6084                         if (speed)
6085                                 *speed = next_speed;
6086                         if (width)
6087                                 *width = next_width;
6088                 }
6089
6090                 dev = pci_upstream_bridge(dev);
6091         }
6092
6093         return bw;
6094 }
6095 EXPORT_SYMBOL(pcie_bandwidth_available);
6096
6097 /**
6098  * pcie_get_speed_cap - query for the PCI device's link speed capability
6099  * @dev: PCI device to query
6100  *
6101  * Query the PCI device speed capability.  Return the maximum link speed
6102  * supported by the device.
6103  */
6104 enum pci_bus_speed pcie_get_speed_cap(struct pci_dev *dev)
6105 {
6106         u32 lnkcap2, lnkcap;
6107
6108         /*
6109          * Link Capabilities 2 was added in PCIe r3.0, sec 7.8.18.  The
6110          * implementation note there recommends using the Supported Link
6111          * Speeds Vector in Link Capabilities 2 when supported.
6112          *
6113          * Without Link Capabilities 2, i.e., prior to PCIe r3.0, software
6114          * should use the Supported Link Speeds field in Link Capabilities,
6115          * where only 2.5 GT/s and 5.0 GT/s speeds were defined.
6116          */
6117         pcie_capability_read_dword(dev, PCI_EXP_LNKCAP2, &lnkcap2);
6118
6119         /* PCIe r3.0-compliant */
6120         if (lnkcap2)
6121                 return PCIE_LNKCAP2_SLS2SPEED(lnkcap2);
6122
6123         pcie_capability_read_dword(dev, PCI_EXP_LNKCAP, &lnkcap);
6124         if ((lnkcap & PCI_EXP_LNKCAP_SLS) == PCI_EXP_LNKCAP_SLS_5_0GB)
6125                 return PCIE_SPEED_5_0GT;
6126         else if ((lnkcap & PCI_EXP_LNKCAP_SLS) == PCI_EXP_LNKCAP_SLS_2_5GB)
6127                 return PCIE_SPEED_2_5GT;
6128
6129         return PCI_SPEED_UNKNOWN;
6130 }
6131 EXPORT_SYMBOL(pcie_get_speed_cap);
6132
6133 /**
6134  * pcie_get_width_cap - query for the PCI device's link width capability
6135  * @dev: PCI device to query
6136  *
6137  * Query the PCI device width capability.  Return the maximum link width
6138  * supported by the device.
6139  */
6140 enum pcie_link_width pcie_get_width_cap(struct pci_dev *dev)
6141 {
6142         u32 lnkcap;
6143
6144         pcie_capability_read_dword(dev, PCI_EXP_LNKCAP, &lnkcap);
6145         if (lnkcap)
6146                 return (lnkcap & PCI_EXP_LNKCAP_MLW) >> 4;
6147
6148         return PCIE_LNK_WIDTH_UNKNOWN;
6149 }
6150 EXPORT_SYMBOL(pcie_get_width_cap);
6151
6152 /**
6153  * pcie_bandwidth_capable - calculate a PCI device's link bandwidth capability
6154  * @dev: PCI device
6155  * @speed: storage for link speed
6156  * @width: storage for link width
6157  *
6158  * Calculate a PCI device's link bandwidth by querying for its link speed
6159  * and width, multiplying them, and applying encoding overhead.  The result
6160  * is in Mb/s, i.e., megabits/second of raw bandwidth.
6161  */
6162 u32 pcie_bandwidth_capable(struct pci_dev *dev, enum pci_bus_speed *speed,
6163                            enum pcie_link_width *width)
6164 {
6165         *speed = pcie_get_speed_cap(dev);
6166         *width = pcie_get_width_cap(dev);
6167
6168         if (*speed == PCI_SPEED_UNKNOWN || *width == PCIE_LNK_WIDTH_UNKNOWN)
6169                 return 0;
6170
6171         return *width * PCIE_SPEED2MBS_ENC(*speed);
6172 }
6173
6174 /**
6175  * __pcie_print_link_status - Report the PCI device's link speed and width
6176  * @dev: PCI device to query
6177  * @verbose: Print info even when enough bandwidth is available
6178  *
6179  * If the available bandwidth at the device is less than the device is
6180  * capable of, report the device's maximum possible bandwidth and the
6181  * upstream link that limits its performance.  If @verbose, always print
6182  * the available bandwidth, even if the device isn't constrained.
6183  */
6184 void __pcie_print_link_status(struct pci_dev *dev, bool verbose)
6185 {
6186         enum pcie_link_width width, width_cap;
6187         enum pci_bus_speed speed, speed_cap;
6188         struct pci_dev *limiting_dev = NULL;
6189         u32 bw_avail, bw_cap;
6190
6191         bw_cap = pcie_bandwidth_capable(dev, &speed_cap, &width_cap);
6192         bw_avail = pcie_bandwidth_available(dev, &limiting_dev, &speed, &width);
6193
6194         if (bw_avail >= bw_cap && verbose)
6195                 pci_info(dev, "%u.%03u Gb/s available PCIe bandwidth (%s x%d link)\n",
6196                          bw_cap / 1000, bw_cap % 1000,
6197                          pci_speed_string(speed_cap), width_cap);
6198         else if (bw_avail < bw_cap)
6199                 pci_info(dev, "%u.%03u Gb/s available PCIe bandwidth, limited by %s x%d link at %s (capable of %u.%03u Gb/s with %s x%d link)\n",
6200                          bw_avail / 1000, bw_avail % 1000,
6201                          pci_speed_string(speed), width,
6202                          limiting_dev ? pci_name(limiting_dev) : "<unknown>",
6203                          bw_cap / 1000, bw_cap % 1000,
6204                          pci_speed_string(speed_cap), width_cap);
6205 }
6206
6207 /**
6208  * pcie_print_link_status - Report the PCI device's link speed and width
6209  * @dev: PCI device to query
6210  *
6211  * Report the available bandwidth at the device.
6212  */
6213 void pcie_print_link_status(struct pci_dev *dev)
6214 {
6215         __pcie_print_link_status(dev, true);
6216 }
6217 EXPORT_SYMBOL(pcie_print_link_status);
6218
6219 /**
6220  * pci_select_bars - Make BAR mask from the type of resource
6221  * @dev: the PCI device for which BAR mask is made
6222  * @flags: resource type mask to be selected
6223  *
6224  * This helper routine makes bar mask from the type of resource.
6225  */
6226 int pci_select_bars(struct pci_dev *dev, unsigned long flags)
6227 {
6228         int i, bars = 0;
6229         for (i = 0; i < PCI_NUM_RESOURCES; i++)
6230                 if (pci_resource_flags(dev, i) & flags)
6231                         bars |= (1 << i);
6232         return bars;
6233 }
6234 EXPORT_SYMBOL(pci_select_bars);
6235
6236 /* Some architectures require additional programming to enable VGA */
6237 static arch_set_vga_state_t arch_set_vga_state;
6238
6239 void __init pci_register_set_vga_state(arch_set_vga_state_t func)
6240 {
6241         arch_set_vga_state = func;      /* NULL disables */
6242 }
6243
6244 static int pci_set_vga_state_arch(struct pci_dev *dev, bool decode,
6245                                   unsigned int command_bits, u32 flags)
6246 {
6247         if (arch_set_vga_state)
6248                 return arch_set_vga_state(dev, decode, command_bits,
6249                                                 flags);
6250         return 0;
6251 }
6252
6253 /**
6254  * pci_set_vga_state - set VGA decode state on device and parents if requested
6255  * @dev: the PCI device
6256  * @decode: true = enable decoding, false = disable decoding
6257  * @command_bits: PCI_COMMAND_IO and/or PCI_COMMAND_MEMORY
6258  * @flags: traverse ancestors and change bridges
6259  * CHANGE_BRIDGE_ONLY / CHANGE_BRIDGE
6260  */
6261 int pci_set_vga_state(struct pci_dev *dev, bool decode,
6262                       unsigned int command_bits, u32 flags)
6263 {
6264         struct pci_bus *bus;
6265         struct pci_dev *bridge;
6266         u16 cmd;
6267         int rc;
6268
6269         WARN_ON((flags & PCI_VGA_STATE_CHANGE_DECODES) && (command_bits & ~(PCI_COMMAND_IO|PCI_COMMAND_MEMORY)));
6270
6271         /* ARCH specific VGA enables */
6272         rc = pci_set_vga_state_arch(dev, decode, command_bits, flags);
6273         if (rc)
6274                 return rc;
6275
6276         if (flags & PCI_VGA_STATE_CHANGE_DECODES) {
6277                 pci_read_config_word(dev, PCI_COMMAND, &cmd);
6278                 if (decode)
6279                         cmd |= command_bits;
6280                 else
6281                         cmd &= ~command_bits;
6282                 pci_write_config_word(dev, PCI_COMMAND, cmd);
6283         }
6284
6285         if (!(flags & PCI_VGA_STATE_CHANGE_BRIDGE))
6286                 return 0;
6287
6288         bus = dev->bus;
6289         while (bus) {
6290                 bridge = bus->self;
6291                 if (bridge) {
6292                         pci_read_config_word(bridge, PCI_BRIDGE_CONTROL,
6293                                              &cmd);
6294                         if (decode)
6295                                 cmd |= PCI_BRIDGE_CTL_VGA;
6296                         else
6297                                 cmd &= ~PCI_BRIDGE_CTL_VGA;
6298                         pci_write_config_word(bridge, PCI_BRIDGE_CONTROL,
6299                                               cmd);
6300                 }
6301                 bus = bus->parent;
6302         }
6303         return 0;
6304 }
6305
6306 #ifdef CONFIG_ACPI
6307 bool pci_pr3_present(struct pci_dev *pdev)
6308 {
6309         struct acpi_device *adev;
6310
6311         if (acpi_disabled)
6312                 return false;
6313
6314         adev = ACPI_COMPANION(&pdev->dev);
6315         if (!adev)
6316                 return false;
6317
6318         return adev->power.flags.power_resources &&
6319                 acpi_has_method(adev->handle, "_PR3");
6320 }
6321 EXPORT_SYMBOL_GPL(pci_pr3_present);
6322 #endif
6323
6324 /**
6325  * pci_add_dma_alias - Add a DMA devfn alias for a device
6326  * @dev: the PCI device for which alias is added
6327  * @devfn_from: alias slot and function
6328  * @nr_devfns: number of subsequent devfns to alias
6329  *
6330  * This helper encodes an 8-bit devfn as a bit number in dma_alias_mask
6331  * which is used to program permissible bus-devfn source addresses for DMA
6332  * requests in an IOMMU.  These aliases factor into IOMMU group creation
6333  * and are useful for devices generating DMA requests beyond or different
6334  * from their logical bus-devfn.  Examples include device quirks where the
6335  * device simply uses the wrong devfn, as well as non-transparent bridges
6336  * where the alias may be a proxy for devices in another domain.
6337  *
6338  * IOMMU group creation is performed during device discovery or addition,
6339  * prior to any potential DMA mapping and therefore prior to driver probing
6340  * (especially for userspace assigned devices where IOMMU group definition
6341  * cannot be left as a userspace activity).  DMA aliases should therefore
6342  * be configured via quirks, such as the PCI fixup header quirk.
6343  */
6344 void pci_add_dma_alias(struct pci_dev *dev, u8 devfn_from,
6345                        unsigned int nr_devfns)
6346 {
6347         int devfn_to;
6348
6349         nr_devfns = min(nr_devfns, (unsigned int)MAX_NR_DEVFNS - devfn_from);
6350         devfn_to = devfn_from + nr_devfns - 1;
6351
6352         if (!dev->dma_alias_mask)
6353                 dev->dma_alias_mask = bitmap_zalloc(MAX_NR_DEVFNS, GFP_KERNEL);
6354         if (!dev->dma_alias_mask) {
6355                 pci_warn(dev, "Unable to allocate DMA alias mask\n");
6356                 return;
6357         }
6358
6359         bitmap_set(dev->dma_alias_mask, devfn_from, nr_devfns);
6360
6361         if (nr_devfns == 1)
6362                 pci_info(dev, "Enabling fixed DMA alias to %02x.%d\n",
6363                                 PCI_SLOT(devfn_from), PCI_FUNC(devfn_from));
6364         else if (nr_devfns > 1)
6365                 pci_info(dev, "Enabling fixed DMA alias for devfn range from %02x.%d to %02x.%d\n",
6366                                 PCI_SLOT(devfn_from), PCI_FUNC(devfn_from),
6367                                 PCI_SLOT(devfn_to), PCI_FUNC(devfn_to));
6368 }
6369
6370 bool pci_devs_are_dma_aliases(struct pci_dev *dev1, struct pci_dev *dev2)
6371 {
6372         return (dev1->dma_alias_mask &&
6373                 test_bit(dev2->devfn, dev1->dma_alias_mask)) ||
6374                (dev2->dma_alias_mask &&
6375                 test_bit(dev1->devfn, dev2->dma_alias_mask)) ||
6376                pci_real_dma_dev(dev1) == dev2 ||
6377                pci_real_dma_dev(dev2) == dev1;
6378 }
6379
6380 bool pci_device_is_present(struct pci_dev *pdev)
6381 {
6382         u32 v;
6383
6384         if (pci_dev_is_disconnected(pdev))
6385                 return false;
6386         return pci_bus_read_dev_vendor_id(pdev->bus, pdev->devfn, &v, 0);
6387 }
6388 EXPORT_SYMBOL_GPL(pci_device_is_present);
6389
6390 void pci_ignore_hotplug(struct pci_dev *dev)
6391 {
6392         struct pci_dev *bridge = dev->bus->self;
6393
6394         dev->ignore_hotplug = 1;
6395         /* Propagate the "ignore hotplug" setting to the parent bridge. */
6396         if (bridge)
6397                 bridge->ignore_hotplug = 1;
6398 }
6399 EXPORT_SYMBOL_GPL(pci_ignore_hotplug);
6400
6401 /**
6402  * pci_real_dma_dev - Get PCI DMA device for PCI device
6403  * @dev: the PCI device that may have a PCI DMA alias
6404  *
6405  * Permits the platform to provide architecture-specific functionality to
6406  * devices needing to alias DMA to another PCI device on another PCI bus. If
6407  * the PCI device is on the same bus, it is recommended to use
6408  * pci_add_dma_alias(). This is the default implementation. Architecture
6409  * implementations can override this.
6410  */
6411 struct pci_dev __weak *pci_real_dma_dev(struct pci_dev *dev)
6412 {
6413         return dev;
6414 }
6415
6416 resource_size_t __weak pcibios_default_alignment(void)
6417 {
6418         return 0;
6419 }
6420
6421 /*
6422  * Arches that don't want to expose struct resource to userland as-is in
6423  * sysfs and /proc can implement their own pci_resource_to_user().
6424  */
6425 void __weak pci_resource_to_user(const struct pci_dev *dev, int bar,
6426                                  const struct resource *rsrc,
6427                                  resource_size_t *start, resource_size_t *end)
6428 {
6429         *start = rsrc->start;
6430         *end = rsrc->end;
6431 }
6432
6433 static char *resource_alignment_param;
6434 static DEFINE_SPINLOCK(resource_alignment_lock);
6435
6436 /**
6437  * pci_specified_resource_alignment - get resource alignment specified by user.
6438  * @dev: the PCI device to get
6439  * @resize: whether or not to change resources' size when reassigning alignment
6440  *
6441  * RETURNS: Resource alignment if it is specified.
6442  *          Zero if it is not specified.
6443  */
6444 static resource_size_t pci_specified_resource_alignment(struct pci_dev *dev,
6445                                                         bool *resize)
6446 {
6447         int align_order, count;
6448         resource_size_t align = pcibios_default_alignment();
6449         const char *p;
6450         int ret;
6451
6452         spin_lock(&resource_alignment_lock);
6453         p = resource_alignment_param;
6454         if (!p || !*p)
6455                 goto out;
6456         if (pci_has_flag(PCI_PROBE_ONLY)) {
6457                 align = 0;
6458                 pr_info_once("PCI: Ignoring requested alignments (PCI_PROBE_ONLY)\n");
6459                 goto out;
6460         }
6461
6462         while (*p) {
6463                 count = 0;
6464                 if (sscanf(p, "%d%n", &align_order, &count) == 1 &&
6465                     p[count] == '@') {
6466                         p += count + 1;
6467                         if (align_order > 63) {
6468                                 pr_err("PCI: Invalid requested alignment (order %d)\n",
6469                                        align_order);
6470                                 align_order = PAGE_SHIFT;
6471                         }
6472                 } else {
6473                         align_order = PAGE_SHIFT;
6474                 }
6475
6476                 ret = pci_dev_str_match(dev, p, &p);
6477                 if (ret == 1) {
6478                         *resize = true;
6479                         align = 1ULL << align_order;
6480                         break;
6481                 } else if (ret < 0) {
6482                         pr_err("PCI: Can't parse resource_alignment parameter: %s\n",
6483                                p);
6484                         break;
6485                 }
6486
6487                 if (*p != ';' && *p != ',') {
6488                         /* End of param or invalid format */
6489                         break;
6490                 }
6491                 p++;
6492         }
6493 out:
6494         spin_unlock(&resource_alignment_lock);
6495         return align;
6496 }
6497
6498 static void pci_request_resource_alignment(struct pci_dev *dev, int bar,
6499                                            resource_size_t align, bool resize)
6500 {
6501         struct resource *r = &dev->resource[bar];
6502         resource_size_t size;
6503
6504         if (!(r->flags & IORESOURCE_MEM))
6505                 return;
6506
6507         if (r->flags & IORESOURCE_PCI_FIXED) {
6508                 pci_info(dev, "BAR%d %pR: ignoring requested alignment %#llx\n",
6509                          bar, r, (unsigned long long)align);
6510                 return;
6511         }
6512
6513         size = resource_size(r);
6514         if (size >= align)
6515                 return;
6516
6517         /*
6518          * Increase the alignment of the resource.  There are two ways we
6519          * can do this:
6520          *
6521          * 1) Increase the size of the resource.  BARs are aligned on their
6522          *    size, so when we reallocate space for this resource, we'll
6523          *    allocate it with the larger alignment.  This also prevents
6524          *    assignment of any other BARs inside the alignment region, so
6525          *    if we're requesting page alignment, this means no other BARs
6526          *    will share the page.
6527          *
6528          *    The disadvantage is that this makes the resource larger than
6529          *    the hardware BAR, which may break drivers that compute things
6530          *    based on the resource size, e.g., to find registers at a
6531          *    fixed offset before the end of the BAR.
6532          *
6533          * 2) Retain the resource size, but use IORESOURCE_STARTALIGN and
6534          *    set r->start to the desired alignment.  By itself this
6535          *    doesn't prevent other BARs being put inside the alignment
6536          *    region, but if we realign *every* resource of every device in
6537          *    the system, none of them will share an alignment region.
6538          *
6539          * When the user has requested alignment for only some devices via
6540          * the "pci=resource_alignment" argument, "resize" is true and we
6541          * use the first method.  Otherwise we assume we're aligning all
6542          * devices and we use the second.
6543          */
6544
6545         pci_info(dev, "BAR%d %pR: requesting alignment to %#llx\n",
6546                  bar, r, (unsigned long long)align);
6547
6548         if (resize) {
6549                 r->start = 0;
6550                 r->end = align - 1;
6551         } else {
6552                 r->flags &= ~IORESOURCE_SIZEALIGN;
6553                 r->flags |= IORESOURCE_STARTALIGN;
6554                 r->start = align;
6555                 r->end = r->start + size - 1;
6556         }
6557         r->flags |= IORESOURCE_UNSET;
6558 }
6559
6560 /*
6561  * This function disables memory decoding and releases memory resources
6562  * of the device specified by kernel's boot parameter 'pci=resource_alignment='.
6563  * It also rounds up size to specified alignment.
6564  * Later on, the kernel will assign page-aligned memory resource back
6565  * to the device.
6566  */
6567 void pci_reassigndev_resource_alignment(struct pci_dev *dev)
6568 {
6569         int i;
6570         struct resource *r;
6571         resource_size_t align;
6572         u16 command;
6573         bool resize = false;
6574
6575         /*
6576          * VF BARs are read-only zero according to SR-IOV spec r1.1, sec
6577          * 3.4.1.11.  Their resources are allocated from the space
6578          * described by the VF BARx register in the PF's SR-IOV capability.
6579          * We can't influence their alignment here.
6580          */
6581         if (dev->is_virtfn)
6582                 return;
6583
6584         /* check if specified PCI is target device to reassign */
6585         align = pci_specified_resource_alignment(dev, &resize);
6586         if (!align)
6587                 return;
6588
6589         if (dev->hdr_type == PCI_HEADER_TYPE_NORMAL &&
6590             (dev->class >> 8) == PCI_CLASS_BRIDGE_HOST) {
6591                 pci_warn(dev, "Can't reassign resources to host bridge\n");
6592                 return;
6593         }
6594
6595         pci_read_config_word(dev, PCI_COMMAND, &command);
6596         command &= ~PCI_COMMAND_MEMORY;
6597         pci_write_config_word(dev, PCI_COMMAND, command);
6598
6599         for (i = 0; i <= PCI_ROM_RESOURCE; i++)
6600                 pci_request_resource_alignment(dev, i, align, resize);
6601
6602         /*
6603          * Need to disable bridge's resource window,
6604          * to enable the kernel to reassign new resource
6605          * window later on.
6606          */
6607         if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE) {
6608                 for (i = PCI_BRIDGE_RESOURCES; i < PCI_NUM_RESOURCES; i++) {
6609                         r = &dev->resource[i];
6610                         if (!(r->flags & IORESOURCE_MEM))
6611                                 continue;
6612                         r->flags |= IORESOURCE_UNSET;
6613                         r->end = resource_size(r) - 1;
6614                         r->start = 0;
6615                 }
6616                 pci_disable_bridge_window(dev);
6617         }
6618 }
6619
6620 static ssize_t resource_alignment_show(struct bus_type *bus, char *buf)
6621 {
6622         size_t count = 0;
6623
6624         spin_lock(&resource_alignment_lock);
6625         if (resource_alignment_param)
6626                 count = sysfs_emit(buf, "%s\n", resource_alignment_param);
6627         spin_unlock(&resource_alignment_lock);
6628
6629         return count;
6630 }
6631
6632 static ssize_t resource_alignment_store(struct bus_type *bus,
6633                                         const char *buf, size_t count)
6634 {
6635         char *param, *old, *end;
6636
6637         if (count >= (PAGE_SIZE - 1))
6638                 return -EINVAL;
6639
6640         param = kstrndup(buf, count, GFP_KERNEL);
6641         if (!param)
6642                 return -ENOMEM;
6643
6644         end = strchr(param, '\n');
6645         if (end)
6646                 *end = '\0';
6647
6648         spin_lock(&resource_alignment_lock);
6649         old = resource_alignment_param;
6650         if (strlen(param)) {
6651                 resource_alignment_param = param;
6652         } else {
6653                 kfree(param);
6654                 resource_alignment_param = NULL;
6655         }
6656         spin_unlock(&resource_alignment_lock);
6657
6658         kfree(old);
6659
6660         return count;
6661 }
6662
6663 static BUS_ATTR_RW(resource_alignment);
6664
6665 static int __init pci_resource_alignment_sysfs_init(void)
6666 {
6667         return bus_create_file(&pci_bus_type,
6668                                         &bus_attr_resource_alignment);
6669 }
6670 late_initcall(pci_resource_alignment_sysfs_init);
6671
6672 static void pci_no_domains(void)
6673 {
6674 #ifdef CONFIG_PCI_DOMAINS
6675         pci_domains_supported = 0;
6676 #endif
6677 }
6678
6679 #ifdef CONFIG_PCI_DOMAINS_GENERIC
6680 static atomic_t __domain_nr = ATOMIC_INIT(-1);
6681
6682 static int pci_get_new_domain_nr(void)
6683 {
6684         return atomic_inc_return(&__domain_nr);
6685 }
6686
6687 static int of_pci_bus_find_domain_nr(struct device *parent)
6688 {
6689         static int use_dt_domains = -1;
6690         int domain = -1;
6691
6692         if (parent)
6693                 domain = of_get_pci_domain_nr(parent->of_node);
6694
6695         /*
6696          * Check DT domain and use_dt_domains values.
6697          *
6698          * If DT domain property is valid (domain >= 0) and
6699          * use_dt_domains != 0, the DT assignment is valid since this means
6700          * we have not previously allocated a domain number by using
6701          * pci_get_new_domain_nr(); we should also update use_dt_domains to
6702          * 1, to indicate that we have just assigned a domain number from
6703          * DT.
6704          *
6705          * If DT domain property value is not valid (ie domain < 0), and we
6706          * have not previously assigned a domain number from DT
6707          * (use_dt_domains != 1) we should assign a domain number by
6708          * using the:
6709          *
6710          * pci_get_new_domain_nr()
6711          *
6712          * API and update the use_dt_domains value to keep track of method we
6713          * are using to assign domain numbers (use_dt_domains = 0).
6714          *
6715          * All other combinations imply we have a platform that is trying
6716          * to mix domain numbers obtained from DT and pci_get_new_domain_nr(),
6717          * which is a recipe for domain mishandling and it is prevented by
6718          * invalidating the domain value (domain = -1) and printing a
6719          * corresponding error.
6720          */
6721         if (domain >= 0 && use_dt_domains) {
6722                 use_dt_domains = 1;
6723         } else if (domain < 0 && use_dt_domains != 1) {
6724                 use_dt_domains = 0;
6725                 domain = pci_get_new_domain_nr();
6726         } else {
6727                 if (parent)
6728                         pr_err("Node %pOF has ", parent->of_node);
6729                 pr_err("Inconsistent \"linux,pci-domain\" property in DT\n");
6730                 domain = -1;
6731         }
6732
6733         return domain;
6734 }
6735
6736 int pci_bus_find_domain_nr(struct pci_bus *bus, struct device *parent)
6737 {
6738         return acpi_disabled ? of_pci_bus_find_domain_nr(parent) :
6739                                acpi_pci_bus_find_domain_nr(bus);
6740 }
6741 #endif
6742
6743 /**
6744  * pci_ext_cfg_avail - can we access extended PCI config space?
6745  *
6746  * Returns 1 if we can access PCI extended config space (offsets
6747  * greater than 0xff). This is the default implementation. Architecture
6748  * implementations can override this.
6749  */
6750 int __weak pci_ext_cfg_avail(void)
6751 {
6752         return 1;
6753 }
6754
6755 void __weak pci_fixup_cardbus(struct pci_bus *bus)
6756 {
6757 }
6758 EXPORT_SYMBOL(pci_fixup_cardbus);
6759
6760 static int __init pci_setup(char *str)
6761 {
6762         while (str) {
6763                 char *k = strchr(str, ',');
6764                 if (k)
6765                         *k++ = 0;
6766                 if (*str && (str = pcibios_setup(str)) && *str) {
6767                         if (!strcmp(str, "nomsi")) {
6768                                 pci_no_msi();
6769                         } else if (!strncmp(str, "noats", 5)) {
6770                                 pr_info("PCIe: ATS is disabled\n");
6771                                 pcie_ats_disabled = true;
6772                         } else if (!strcmp(str, "noaer")) {
6773                                 pci_no_aer();
6774                         } else if (!strcmp(str, "earlydump")) {
6775                                 pci_early_dump = true;
6776                         } else if (!strncmp(str, "realloc=", 8)) {
6777                                 pci_realloc_get_opt(str + 8);
6778                         } else if (!strncmp(str, "realloc", 7)) {
6779                                 pci_realloc_get_opt("on");
6780                         } else if (!strcmp(str, "nodomains")) {
6781                                 pci_no_domains();
6782                         } else if (!strncmp(str, "noari", 5)) {
6783                                 pcie_ari_disabled = true;
6784                         } else if (!strncmp(str, "cbiosize=", 9)) {
6785                                 pci_cardbus_io_size = memparse(str + 9, &str);
6786                         } else if (!strncmp(str, "cbmemsize=", 10)) {
6787                                 pci_cardbus_mem_size = memparse(str + 10, &str);
6788                         } else if (!strncmp(str, "resource_alignment=", 19)) {
6789                                 resource_alignment_param = str + 19;
6790                         } else if (!strncmp(str, "ecrc=", 5)) {
6791                                 pcie_ecrc_get_policy(str + 5);
6792                         } else if (!strncmp(str, "hpiosize=", 9)) {
6793                                 pci_hotplug_io_size = memparse(str + 9, &str);
6794                         } else if (!strncmp(str, "hpmmiosize=", 11)) {
6795                                 pci_hotplug_mmio_size = memparse(str + 11, &str);
6796                         } else if (!strncmp(str, "hpmmioprefsize=", 15)) {
6797                                 pci_hotplug_mmio_pref_size = memparse(str + 15, &str);
6798                         } else if (!strncmp(str, "hpmemsize=", 10)) {
6799                                 pci_hotplug_mmio_size = memparse(str + 10, &str);
6800                                 pci_hotplug_mmio_pref_size = pci_hotplug_mmio_size;
6801                         } else if (!strncmp(str, "hpbussize=", 10)) {
6802                                 pci_hotplug_bus_size =
6803                                         simple_strtoul(str + 10, &str, 0);
6804                                 if (pci_hotplug_bus_size > 0xff)
6805                                         pci_hotplug_bus_size = DEFAULT_HOTPLUG_BUS_SIZE;
6806                         } else if (!strncmp(str, "pcie_bus_tune_off", 17)) {
6807                                 pcie_bus_config = PCIE_BUS_TUNE_OFF;
6808                         } else if (!strncmp(str, "pcie_bus_safe", 13)) {
6809                                 pcie_bus_config = PCIE_BUS_SAFE;
6810                         } else if (!strncmp(str, "pcie_bus_perf", 13)) {
6811                                 pcie_bus_config = PCIE_BUS_PERFORMANCE;
6812                         } else if (!strncmp(str, "pcie_bus_peer2peer", 18)) {
6813                                 pcie_bus_config = PCIE_BUS_PEER2PEER;
6814                         } else if (!strncmp(str, "pcie_scan_all", 13)) {
6815                                 pci_add_flags(PCI_SCAN_ALL_PCIE_DEVS);
6816                         } else if (!strncmp(str, "disable_acs_redir=", 18)) {
6817                                 disable_acs_redir_param = str + 18;
6818                         } else {
6819                                 pr_err("PCI: Unknown option `%s'\n", str);
6820                         }
6821                 }
6822                 str = k;
6823         }
6824         return 0;
6825 }
6826 early_param("pci", pci_setup);
6827
6828 /*
6829  * 'resource_alignment_param' and 'disable_acs_redir_param' are initialized
6830  * in pci_setup(), above, to point to data in the __initdata section which
6831  * will be freed after the init sequence is complete. We can't allocate memory
6832  * in pci_setup() because some architectures do not have any memory allocation
6833  * service available during an early_param() call. So we allocate memory and
6834  * copy the variable here before the init section is freed.
6835  *
6836  */
6837 static int __init pci_realloc_setup_params(void)
6838 {
6839         resource_alignment_param = kstrdup(resource_alignment_param,
6840                                            GFP_KERNEL);
6841         disable_acs_redir_param = kstrdup(disable_acs_redir_param, GFP_KERNEL);
6842
6843         return 0;
6844 }
6845 pure_initcall(pci_realloc_setup_params);