Merge tag 'u-boot-atmel-fixes-2021.01-b' of https://gitlab.denx.de/u-boot/custodians...
[platform/kernel/u-boot.git] / drivers / net / phy / Kconfig
1
2 config BITBANGMII
3         bool "Bit-banged ethernet MII management channel support"
4
5 config MV88E6352_SWITCH
6         bool "Marvell 88E6352 switch support"
7
8 menuconfig PHYLIB
9         bool "Ethernet PHY (physical media interface) support"
10         depends on NET
11         help
12           Enable Ethernet PHY (physical media interface) support.
13
14 if PHYLIB
15
16 config PHY_ADDR_ENABLE
17         bool "Limit phy address"
18         default y if ARCH_SUNXI
19         help
20           Select this if you want to control which phy address is used
21
22 if PHY_ADDR_ENABLE
23 config PHY_ADDR
24         int "PHY address"
25         default 1 if ARCH_SUNXI
26         default 0
27         help
28           The address of PHY on MII bus. Usually in range of 0 to 31.
29 endif
30
31 config B53_SWITCH
32         bool "Broadcom BCM53xx (RoboSwitch) Ethernet switch PHY support."
33         help
34           Enable support for Broadcom BCM53xx (RoboSwitch) Ethernet switches.
35           This currently supports BCM53125 and similar models.
36
37 if B53_SWITCH
38
39 config B53_CPU_PORT
40         int "CPU port"
41         default 8
42
43 config B53_PHY_PORTS
44         hex "Bitmask of PHY ports"
45
46 endif # B53_SWITCH
47
48 config MV88E61XX_SWITCH
49         bool "Marvell MV88E61xx Ethernet switch PHY support."
50
51 if MV88E61XX_SWITCH
52
53 config MV88E61XX_CPU_PORT
54         int "CPU Port"
55
56 config MV88E61XX_PHY_PORTS
57         hex "Bitmask of PHY Ports"
58
59 config MV88E61XX_FIXED_PORTS
60         hex "Bitmask of PHYless serdes Ports"
61
62 endif # MV88E61XX_SWITCH
63
64 config PHYLIB_10G
65         bool "Generic 10G PHY support"
66
67 menuconfig PHY_AQUANTIA
68         bool "Aquantia Ethernet PHYs support"
69         select PHY_GIGE
70         select PHYLIB_10G
71
72 config PHY_AQUANTIA_UPLOAD_FW
73         bool "Aquantia firmware loading support"
74         default n
75         depends on PHY_AQUANTIA
76         help
77                 Aquantia PHYs use firmware which can be either loaded automatically
78                 from storage directly attached to the phy or loaded by the boot loader
79                 via MDIO commands.  The firmware is loaded from a file, specified by
80                 the PHY_AQUANTIA_FW_PART and PHY_AQUANTIA_FW_NAME options.
81
82 config PHY_AQUANTIA_FW_PART
83         string "Aquantia firmware partition"
84         depends on PHY_AQUANTIA_UPLOAD_FW
85         help
86                 Partition containing the firmware file.
87
88 config PHY_AQUANTIA_FW_NAME
89         string "Aquantia firmware filename"
90         depends on PHY_AQUANTIA_UPLOAD_FW
91         help
92                 Firmware filename.
93
94 config PHY_ATHEROS
95         bool "Atheros Ethernet PHYs support"
96
97 config PHY_BROADCOM
98         bool "Broadcom Ethernet PHYs support"
99
100 config PHY_CORTINA
101         bool "Cortina Ethernet PHYs support"
102
103 config SYS_CORTINA_NO_FW_UPLOAD
104         bool "Cortina firmware loading support"
105         default n
106         depends on PHY_CORTINA
107         help
108                 Cortina phy has provision to store phy firmware in attached dedicated
109                 EEPROM. And boards designed with such EEPROM does not require firmware
110                 upload.
111
112 choice
113         prompt "Location of the Cortina firmware"
114         default SYS_CORTINA_FW_IN_NOR
115         depends on PHY_CORTINA
116
117 config SYS_CORTINA_FW_IN_MMC
118         bool "Cortina firmware in MMC"
119
120 config SYS_CORTINA_FW_IN_NAND
121         bool "Cortina firmware in NAND flash"
122
123 config SYS_CORTINA_FW_IN_NOR
124         bool "Cortina firmware in NOR flash"
125
126 config SYS_CORTINA_FW_IN_REMOTE
127         bool "Cortina firmware in remote device"
128
129 config SYS_CORTINA_FW_IN_SPIFLASH
130         bool "Cortina firmware in SPI flash"
131
132 endchoice
133
134 config PHY_DAVICOM
135         bool "Davicom Ethernet PHYs support"
136
137 config PHY_ET1011C
138         bool "LSI TruePHY ET1011C support"
139
140 config PHY_LXT
141         bool "LXT971 Ethernet PHY support"
142
143 config PHY_MARVELL
144         bool "Marvell Ethernet PHYs support"
145
146 config PHY_MESON_GXL
147         bool "Amlogic Meson GXL Internal PHY support"
148
149 config PHY_MICREL
150         bool "Micrel Ethernet PHYs support"
151         help
152           Enable support for the GbE PHYs manufactured by Micrel (now
153           a part of Microchip). This includes drivers for the KSZ804, KSZ8031,
154           KSZ8051, KSZ8081, KSZ8895, KSZ886x and KSZ8721 (if "Micrel KSZ8xxx
155           family support" is selected) and the KSZ9021 and KSZ9031 (if "Micrel
156           KSZ90x1 family support" is selected).
157
158 if PHY_MICREL
159
160 config PHY_MICREL_KSZ9021
161         bool
162         select PHY_MICREL_KSZ90X1
163
164 config PHY_MICREL_KSZ9031
165         bool
166         select PHY_MICREL_KSZ90X1
167
168 config PHY_MICREL_KSZ90X1
169         bool "Micrel KSZ90x1 family support"
170         select PHY_GIGE
171         help
172           Enable support for the Micrel KSZ9021 and KSZ9031 GbE PHYs. If
173           enabled, the extended register read/write for KSZ90x1 PHYs
174           is supported through the 'mdio' command and any RGMII signal
175           delays configured in the device tree will be applied to the
176           PHY during initialization.
177
178 config PHY_MICREL_KSZ8XXX
179         bool "Micrel KSZ8xxx family support"
180         help
181           Enable support for the 8000 series 10/100 PHYs manufactured by Micrel
182           (now a part of Microchip). This includes drivers for the KSZ804,
183           KSZ8031, KSZ8051, KSZ8081, KSZ8895, KSZ886x, and KSZ8721.
184
185 endif # PHY_MICREL
186
187 config PHY_MSCC
188         bool "Microsemi Corp Ethernet PHYs support"
189
190 config PHY_NATSEMI
191         bool "National Semiconductor Ethernet PHYs support"
192
193 config PHY_REALTEK
194         bool "Realtek Ethernet PHYs support"
195
196 config RTL8211E_PINE64_GIGABIT_FIX
197         bool "Fix gigabit throughput on some Pine64+ models"
198         depends on PHY_REALTEK
199         help
200           Configure the Realtek RTL8211E found on some Pine64+ models differently to
201           fix throughput on Gigabit links, turning off all internal delays in the
202           process. The settings that this touches are not documented in the CONFREG
203           section of the RTL8211E datasheet, but come from Realtek by way of the
204           Pine64 engineering team.
205
206 config RTL8211X_PHY_FORCE_MASTER
207         bool "Ethernet PHY RTL8211x: force 1000BASE-T master mode"
208         depends on PHY_REALTEK
209         help
210           Force master mode for 1000BASE-T on RTl8211x PHYs (except for RTL8211F).
211           This can work around link stability and data corruption issues on gigabit
212           links which can occur in slave mode on certain PHYs, e.g. on the
213           RTL8211C(L).
214
215           Please note that two directly connected devices (i.e. via crossover cable)
216           will not be able to establish a link between each other if they both force
217           master mode. Multiple devices forcing master mode when connected by a
218           network switch do not pose a problem as the switch configures its affected
219           ports into slave mode.
220
221           This option only affects gigabit links. If you must establish a direct
222           connection between two devices which both force master mode, try forcing
223           the link speed to 100MBit/s.
224
225           If unsure, say N.
226
227 config RTL8211F_PHY_FORCE_EEE_RXC_ON
228         bool "Ethernet PHY RTL8211F: do not stop receiving the xMII clock during LPI"
229         depends on PHY_REALTEK
230         default n
231         help
232           The IEEE 802.3az-2010 (EEE) standard provides a protocol to coordinate
233           transitions to/from a lower power consumption level (Low Power Idle
234           mode) based on link utilization. When no packets are being
235           transmitted, the system goes to Low Power Idle mode to save power.
236
237           Under particular circumstances this setting can cause issues where
238           the PHY is unable to transmit or receive any packet when in LPI mode.
239           The problem is caused when the PHY is configured to stop receiving
240           the xMII clock while it is signaling LPI. For some PHYs the bit
241           configuring this behavior is set by the Linux kernel, causing the
242           issue in U-Boot on reboot if the PHY retains the register value.
243
244           Default n, which means that the PHY state is not changed. To work
245           around the issues, change this setting to y.
246
247 config RTL8201F_PHY_S700_RMII_TIMINGS
248         bool "Ethernet PHY RTL8201F: adjust RMII Tx Interface timings"
249         depends on PHY_REALTEK
250         help
251           This provides an option to configure specific timing requirements (needed
252           for proper PHY operations) for the PHY module present on ACTION SEMI S700
253           based cubieboard7. Exact timing requiremnets seems to be SoC specific
254           (and it's undocumented) that comes from vendor code itself.
255
256 config PHY_SMSC
257         bool  "Microchip(SMSC) Ethernet PHYs support"
258
259 config PHY_TERANETICS
260         bool "Teranetics Ethernet PHYs support"
261
262 config PHY_TI
263         bool "Texas Instruments Ethernet PHYs support"
264         ---help---
265           Adds PHY registration support for TI PHYs.
266
267 config PHY_TI_DP83867
268         select PHY_TI
269         bool "Texas Instruments Ethernet DP83867 PHY support"
270         ---help---
271           Adds support for the TI DP83867 1Gbit PHY.
272
273 config PHY_TI_GENERIC
274         select PHY_TI
275         bool "Texas Instruments Generic Ethernet PHYs support"
276         ---help---
277           Adds support for Generic TI PHYs that don't need special handling but
278           the PHY name is associated with a PHY ID.
279
280 config PHY_VITESSE
281         bool "Vitesse Ethernet PHYs support"
282
283 config PHY_XILINX
284         bool "Xilinx Ethernet PHYs support"
285
286 config PHY_XILINX_GMII2RGMII
287         bool "Xilinx GMII to RGMII Ethernet PHYs support"
288         help
289           This adds support for Xilinx GMII to RGMII IP core. This IP acts
290           as bridge between MAC connected over GMII and external phy that
291           is connected over RGMII interface.
292
293 config PHY_FIXED
294         bool "Fixed-Link PHY"
295         depends on DM_ETH
296         help
297           Fixed PHY is used for having a 'fixed-link' to another MAC with a direct
298           connection (MII, RGMII, ...).
299           There is nothing like autoneogation and so
300           on, the link is always up with fixed speed and fixed duplex-setting.
301           More information: doc/device-tree-bindings/net/fixed-link.txt
302
303 config PHY_NCSI
304         bool "NC-SI based PHY"
305         depends on DM_ETH
306
307 endif #PHYLIB