91b2aedcf52bc754adbd3e8280d27ec2985d4bf2
[platform/kernel/linux-rpi.git] / drivers / net / ethernet / mellanox / mlx5 / core / eswitch.h
1 /*
2  * Copyright (c) 2015, Mellanox Technologies, Ltd.  All rights reserved.
3  *
4  * This software is available to you under a choice of one of two
5  * licenses.  You may choose to be licensed under the terms of the GNU
6  * General Public License (GPL) Version 2, available from the file
7  * COPYING in the main directory of this source tree, or the
8  * OpenIB.org BSD license below:
9  *
10  *     Redistribution and use in source and binary forms, with or
11  *     without modification, are permitted provided that the following
12  *     conditions are met:
13  *
14  *      - Redistributions of source code must retain the above
15  *        copyright notice, this list of conditions and the following
16  *        disclaimer.
17  *
18  *      - Redistributions in binary form must reproduce the above
19  *        copyright notice, this list of conditions and the following
20  *        disclaimer in the documentation and/or other materials
21  *        provided with the distribution.
22  *
23  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
24  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
25  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
26  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
27  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
28  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
29  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
30  * SOFTWARE.
31  */
32
33 #ifndef __MLX5_ESWITCH_H__
34 #define __MLX5_ESWITCH_H__
35
36 #include <linux/if_ether.h>
37 #include <linux/if_link.h>
38 #include <linux/atomic.h>
39 #include <net/devlink.h>
40 #include <linux/mlx5/device.h>
41 #include <linux/mlx5/eswitch.h>
42 #include <linux/mlx5/vport.h>
43 #include <linux/mlx5/fs.h>
44 #include "lib/mpfs.h"
45 #include "en/tc_ct.h"
46
47 #define FDB_TC_MAX_CHAIN 3
48 #define FDB_FT_CHAIN (FDB_TC_MAX_CHAIN + 1)
49 #define FDB_TC_SLOW_PATH_CHAIN (FDB_FT_CHAIN + 1)
50
51 /* The index of the last real chain (FT) + 1 as chain zero is valid as well */
52 #define FDB_NUM_CHAINS (FDB_FT_CHAIN + 1)
53
54 #define FDB_TC_MAX_PRIO 16
55 #define FDB_TC_LEVELS_PER_PRIO 2
56
57 #ifdef CONFIG_MLX5_ESWITCH
58
59 #define ESW_OFFLOADS_DEFAULT_NUM_GROUPS 15
60
61 #define MLX5_MAX_UC_PER_VPORT(dev) \
62         (1 << MLX5_CAP_GEN(dev, log_max_current_uc_list))
63
64 #define MLX5_MAX_MC_PER_VPORT(dev) \
65         (1 << MLX5_CAP_GEN(dev, log_max_current_mc_list))
66
67 #define MLX5_MIN_BW_SHARE 1
68
69 #define MLX5_RATE_TO_BW_SHARE(rate, divider, limit) \
70         min_t(u32, max_t(u32, (rate) / (divider), MLX5_MIN_BW_SHARE), limit)
71
72 #define mlx5_esw_has_fwd_fdb(dev) \
73         MLX5_CAP_ESW_FLOWTABLE(dev, fdb_multi_path_to_table)
74
75 struct vport_ingress {
76         struct mlx5_flow_table *acl;
77         struct mlx5_flow_handle *allow_rule;
78         struct {
79                 struct mlx5_flow_group *allow_spoofchk_only_grp;
80                 struct mlx5_flow_group *allow_untagged_spoofchk_grp;
81                 struct mlx5_flow_group *allow_untagged_only_grp;
82                 struct mlx5_flow_group *drop_grp;
83                 struct mlx5_flow_handle *drop_rule;
84                 struct mlx5_fc *drop_counter;
85         } legacy;
86         struct {
87                 /* Optional group to add an FTE to do internal priority
88                  * tagging on ingress packets.
89                  */
90                 struct mlx5_flow_group *metadata_prio_tag_grp;
91                 /* Group to add default match-all FTE entry to tag ingress
92                  * packet with metadata.
93                  */
94                 struct mlx5_flow_group *metadata_allmatch_grp;
95                 struct mlx5_modify_hdr *modify_metadata;
96                 struct mlx5_flow_handle *modify_metadata_rule;
97         } offloads;
98 };
99
100 struct vport_egress {
101         struct mlx5_flow_table *acl;
102         struct mlx5_flow_group *allowed_vlans_grp;
103         struct mlx5_flow_group *drop_grp;
104         struct mlx5_flow_handle  *allowed_vlan;
105         struct {
106                 struct mlx5_flow_handle *drop_rule;
107                 struct mlx5_fc *drop_counter;
108         } legacy;
109 };
110
111 struct mlx5_vport_drop_stats {
112         u64 rx_dropped;
113         u64 tx_dropped;
114 };
115
116 struct mlx5_vport_info {
117         u8                      mac[ETH_ALEN];
118         u16                     vlan;
119         u8                      qos;
120         u64                     node_guid;
121         int                     link_state;
122         u32                     min_rate;
123         u32                     max_rate;
124         bool                    spoofchk;
125         bool                    trusted;
126 };
127
128 /* Vport context events */
129 enum mlx5_eswitch_vport_event {
130         MLX5_VPORT_UC_ADDR_CHANGE = BIT(0),
131         MLX5_VPORT_MC_ADDR_CHANGE = BIT(1),
132         MLX5_VPORT_PROMISC_CHANGE = BIT(3),
133 };
134
135 struct mlx5_vport {
136         struct mlx5_core_dev    *dev;
137         int                     vport;
138         struct hlist_head       uc_list[MLX5_L2_ADDR_HASH_SIZE];
139         struct hlist_head       mc_list[MLX5_L2_ADDR_HASH_SIZE];
140         struct mlx5_flow_handle *promisc_rule;
141         struct mlx5_flow_handle *allmulti_rule;
142         struct work_struct      vport_change_handler;
143
144         struct vport_ingress    ingress;
145         struct vport_egress     egress;
146
147         struct mlx5_vport_info  info;
148
149         struct {
150                 bool            enabled;
151                 u32             esw_tsar_ix;
152                 u32             bw_share;
153         } qos;
154
155         bool                    enabled;
156         enum mlx5_eswitch_vport_event enabled_events;
157 };
158
159 enum offloads_fdb_flags {
160         ESW_FDB_CHAINS_AND_PRIOS_SUPPORTED = BIT(0),
161 };
162
163 struct mlx5_esw_chains_priv;
164
165 struct mlx5_eswitch_fdb {
166         union {
167                 struct legacy_fdb {
168                         struct mlx5_flow_table *fdb;
169                         struct mlx5_flow_group *addr_grp;
170                         struct mlx5_flow_group *allmulti_grp;
171                         struct mlx5_flow_group *promisc_grp;
172                         struct mlx5_flow_table *vepa_fdb;
173                         struct mlx5_flow_handle *vepa_uplink_rule;
174                         struct mlx5_flow_handle *vepa_star_rule;
175                 } legacy;
176
177                 struct offloads_fdb {
178                         struct mlx5_flow_namespace *ns;
179                         struct mlx5_flow_table *slow_fdb;
180                         struct mlx5_flow_group *send_to_vport_grp;
181                         struct mlx5_flow_group *peer_miss_grp;
182                         struct mlx5_flow_handle **peer_miss_rules;
183                         struct mlx5_flow_group *miss_grp;
184                         struct mlx5_flow_handle *miss_rule_uni;
185                         struct mlx5_flow_handle *miss_rule_multi;
186                         int vlan_push_pop_refcount;
187
188                         struct mlx5_esw_chains_priv *esw_chains_priv;
189                         struct {
190                                 DECLARE_HASHTABLE(table, 8);
191                                 /* Protects vports.table */
192                                 struct mutex lock;
193                         } vports;
194
195                 } offloads;
196         };
197         u32 flags;
198 };
199
200 struct mlx5_esw_offload {
201         struct mlx5_flow_table *ft_offloads_restore;
202         struct mlx5_flow_group *restore_group;
203         struct mlx5_modify_hdr *restore_copy_hdr_id;
204
205         struct mlx5_flow_table *ft_offloads;
206         struct mlx5_flow_group *vport_rx_group;
207         struct mlx5_eswitch_rep *vport_reps;
208         struct list_head peer_flows;
209         struct mutex peer_mutex;
210         struct mutex encap_tbl_lock; /* protects encap_tbl */
211         DECLARE_HASHTABLE(encap_tbl, 8);
212         struct mod_hdr_tbl mod_hdr;
213         DECLARE_HASHTABLE(termtbl_tbl, 8);
214         struct mutex termtbl_mutex; /* protects termtbl hash */
215         const struct mlx5_eswitch_rep_ops *rep_ops[NUM_REP_TYPES];
216         u8 inline_mode;
217         atomic64_t num_flows;
218         enum devlink_eswitch_encap_mode encap;
219 };
220
221 /* E-Switch MC FDB table hash node */
222 struct esw_mc_addr { /* SRIOV only */
223         struct l2addr_node     node;
224         struct mlx5_flow_handle *uplink_rule; /* Forward to uplink rule */
225         u32                    refcnt;
226 };
227
228 struct mlx5_host_work {
229         struct work_struct      work;
230         struct mlx5_eswitch     *esw;
231 };
232
233 struct mlx5_esw_functions {
234         struct mlx5_nb          nb;
235         u16                     num_vfs;
236 };
237
238 enum {
239         MLX5_ESWITCH_VPORT_MATCH_METADATA = BIT(0),
240         MLX5_ESWITCH_REG_C1_LOOPBACK_ENABLED = BIT(1),
241 };
242
243 struct mlx5_eswitch {
244         struct mlx5_core_dev    *dev;
245         struct mlx5_nb          nb;
246         struct mlx5_eswitch_fdb fdb_table;
247         /* legacy data structures */
248         struct hlist_head       mc_table[MLX5_L2_ADDR_HASH_SIZE];
249         struct esw_mc_addr mc_promisc;
250         /* end of legacy */
251         struct workqueue_struct *work_queue;
252         struct mlx5_vport       *vports;
253         u32 flags;
254         int                     total_vports;
255         int                     enabled_vports;
256         /* Synchronize between vport change events
257          * and async SRIOV admin state changes
258          */
259         struct mutex            state_lock;
260
261         struct {
262                 bool            enabled;
263                 u32             root_tsar_id;
264         } qos;
265
266         struct mlx5_esw_offload offloads;
267         int                     mode;
268         int                     nvports;
269         u16                     manager_vport;
270         u16                     first_host_vport;
271         struct mlx5_esw_functions esw_funcs;
272         struct {
273                 u32             large_group_num;
274         }  params;
275 };
276
277 void esw_offloads_disable(struct mlx5_eswitch *esw);
278 int esw_offloads_enable(struct mlx5_eswitch *esw);
279 void esw_offloads_cleanup_reps(struct mlx5_eswitch *esw);
280 int esw_offloads_init_reps(struct mlx5_eswitch *esw);
281 void esw_vport_cleanup_ingress_rules(struct mlx5_eswitch *esw,
282                                      struct mlx5_vport *vport);
283 int esw_vport_create_ingress_acl_table(struct mlx5_eswitch *esw,
284                                        struct mlx5_vport *vport,
285                                        int table_size);
286 void esw_vport_destroy_ingress_acl_table(struct mlx5_vport *vport);
287 void esw_vport_cleanup_egress_rules(struct mlx5_eswitch *esw,
288                                     struct mlx5_vport *vport);
289 int esw_vport_enable_egress_acl(struct mlx5_eswitch *esw,
290                                 struct mlx5_vport *vport);
291 void esw_vport_disable_egress_acl(struct mlx5_eswitch *esw,
292                                   struct mlx5_vport *vport);
293 int mlx5_esw_modify_vport_rate(struct mlx5_eswitch *esw, u16 vport_num,
294                                u32 rate_mbps);
295
296 /* E-Switch API */
297 int mlx5_eswitch_init(struct mlx5_core_dev *dev);
298 void mlx5_eswitch_cleanup(struct mlx5_eswitch *esw);
299 int mlx5_eswitch_enable(struct mlx5_eswitch *esw, int mode);
300 void mlx5_eswitch_disable(struct mlx5_eswitch *esw, bool clear_vf);
301 int mlx5_eswitch_set_vport_mac(struct mlx5_eswitch *esw,
302                                u16 vport, u8 mac[ETH_ALEN]);
303 int mlx5_eswitch_set_vport_state(struct mlx5_eswitch *esw,
304                                  u16 vport, int link_state);
305 int mlx5_eswitch_set_vport_vlan(struct mlx5_eswitch *esw,
306                                 u16 vport, u16 vlan, u8 qos);
307 int mlx5_eswitch_set_vport_spoofchk(struct mlx5_eswitch *esw,
308                                     u16 vport, bool spoofchk);
309 int mlx5_eswitch_set_vport_trust(struct mlx5_eswitch *esw,
310                                  u16 vport_num, bool setting);
311 int mlx5_eswitch_set_vport_rate(struct mlx5_eswitch *esw, u16 vport,
312                                 u32 max_rate, u32 min_rate);
313 int mlx5_eswitch_set_vepa(struct mlx5_eswitch *esw, u8 setting);
314 int mlx5_eswitch_get_vepa(struct mlx5_eswitch *esw, u8 *setting);
315 int mlx5_eswitch_get_vport_config(struct mlx5_eswitch *esw,
316                                   u16 vport, struct ifla_vf_info *ivi);
317 int mlx5_eswitch_get_vport_stats(struct mlx5_eswitch *esw,
318                                  u16 vport,
319                                  struct ifla_vf_stats *vf_stats);
320 void mlx5_eswitch_del_send_to_vport_rule(struct mlx5_flow_handle *rule);
321
322 int mlx5_eswitch_modify_esw_vport_context(struct mlx5_core_dev *dev, u16 vport,
323                                           bool other_vport,
324                                           void *in, int inlen);
325 int mlx5_eswitch_query_esw_vport_context(struct mlx5_core_dev *dev, u16 vport,
326                                          bool other_vport,
327                                          void *out, int outlen);
328
329 struct mlx5_flow_spec;
330 struct mlx5_esw_flow_attr;
331 struct mlx5_termtbl_handle;
332
333 bool
334 mlx5_eswitch_termtbl_required(struct mlx5_eswitch *esw,
335                               struct mlx5_flow_act *flow_act,
336                               struct mlx5_flow_spec *spec);
337
338 struct mlx5_flow_handle *
339 mlx5_eswitch_add_termtbl_rule(struct mlx5_eswitch *esw,
340                               struct mlx5_flow_table *ft,
341                               struct mlx5_flow_spec *spec,
342                               struct mlx5_esw_flow_attr *attr,
343                               struct mlx5_flow_act *flow_act,
344                               struct mlx5_flow_destination *dest,
345                               int num_dest);
346
347 void
348 mlx5_eswitch_termtbl_put(struct mlx5_eswitch *esw,
349                          struct mlx5_termtbl_handle *tt);
350
351 struct mlx5_flow_handle *
352 mlx5_eswitch_add_offloaded_rule(struct mlx5_eswitch *esw,
353                                 struct mlx5_flow_spec *spec,
354                                 struct mlx5_esw_flow_attr *attr);
355 struct mlx5_flow_handle *
356 mlx5_eswitch_add_fwd_rule(struct mlx5_eswitch *esw,
357                           struct mlx5_flow_spec *spec,
358                           struct mlx5_esw_flow_attr *attr);
359 void
360 mlx5_eswitch_del_offloaded_rule(struct mlx5_eswitch *esw,
361                                 struct mlx5_flow_handle *rule,
362                                 struct mlx5_esw_flow_attr *attr);
363 void
364 mlx5_eswitch_del_fwd_rule(struct mlx5_eswitch *esw,
365                           struct mlx5_flow_handle *rule,
366                           struct mlx5_esw_flow_attr *attr);
367
368 struct mlx5_flow_handle *
369 mlx5_eswitch_create_vport_rx_rule(struct mlx5_eswitch *esw, u16 vport,
370                                   struct mlx5_flow_destination *dest);
371
372 enum {
373         SET_VLAN_STRIP  = BIT(0),
374         SET_VLAN_INSERT = BIT(1)
375 };
376
377 enum mlx5_flow_match_level {
378         MLX5_MATCH_NONE = MLX5_INLINE_MODE_NONE,
379         MLX5_MATCH_L2   = MLX5_INLINE_MODE_L2,
380         MLX5_MATCH_L3   = MLX5_INLINE_MODE_IP,
381         MLX5_MATCH_L4   = MLX5_INLINE_MODE_TCP_UDP,
382 };
383
384 /* current maximum for flow based vport multicasting */
385 #define MLX5_MAX_FLOW_FWD_VPORTS 2
386
387 enum {
388         MLX5_ESW_DEST_ENCAP         = BIT(0),
389         MLX5_ESW_DEST_ENCAP_VALID   = BIT(1),
390 };
391
392 enum {
393         MLX5_ESW_ATTR_FLAG_VLAN_HANDLED  = BIT(0),
394         MLX5_ESW_ATTR_FLAG_SLOW_PATH     = BIT(1),
395         MLX5_ESW_ATTR_FLAG_NO_IN_PORT    = BIT(2),
396 };
397
398 struct mlx5_esw_flow_attr {
399         struct mlx5_eswitch_rep *in_rep;
400         struct mlx5_core_dev    *in_mdev;
401         struct mlx5_core_dev    *counter_dev;
402
403         int split_count;
404         int out_count;
405
406         int     action;
407         __be16  vlan_proto[MLX5_FS_VLAN_DEPTH];
408         u16     vlan_vid[MLX5_FS_VLAN_DEPTH];
409         u8      vlan_prio[MLX5_FS_VLAN_DEPTH];
410         u8      total_vlan;
411         struct {
412                 u32 flags;
413                 struct mlx5_eswitch_rep *rep;
414                 struct mlx5_pkt_reformat *pkt_reformat;
415                 struct mlx5_core_dev *mdev;
416                 struct mlx5_termtbl_handle *termtbl;
417         } dests[MLX5_MAX_FLOW_FWD_VPORTS];
418         struct  mlx5_modify_hdr *modify_hdr;
419         u8      inner_match_level;
420         u8      outer_match_level;
421         struct mlx5_fc *counter;
422         u32     chain;
423         u16     prio;
424         u32     dest_chain;
425         u32     flags;
426         struct mlx5_flow_table *fdb;
427         struct mlx5_flow_table *dest_ft;
428         struct mlx5_ct_attr ct_attr;
429         struct mlx5e_tc_flow_parse_attr *parse_attr;
430 };
431
432 int mlx5_devlink_eswitch_mode_set(struct devlink *devlink, u16 mode,
433                                   struct netlink_ext_ack *extack);
434 int mlx5_devlink_eswitch_mode_get(struct devlink *devlink, u16 *mode);
435 int mlx5_devlink_eswitch_inline_mode_set(struct devlink *devlink, u8 mode,
436                                          struct netlink_ext_ack *extack);
437 int mlx5_devlink_eswitch_inline_mode_get(struct devlink *devlink, u8 *mode);
438 int mlx5_devlink_eswitch_encap_mode_set(struct devlink *devlink,
439                                         enum devlink_eswitch_encap_mode encap,
440                                         struct netlink_ext_ack *extack);
441 int mlx5_devlink_eswitch_encap_mode_get(struct devlink *devlink,
442                                         enum devlink_eswitch_encap_mode *encap);
443 void *mlx5_eswitch_get_uplink_priv(struct mlx5_eswitch *esw, u8 rep_type);
444
445 int mlx5_eswitch_add_vlan_action(struct mlx5_eswitch *esw,
446                                  struct mlx5_esw_flow_attr *attr);
447 int mlx5_eswitch_del_vlan_action(struct mlx5_eswitch *esw,
448                                  struct mlx5_esw_flow_attr *attr);
449 int __mlx5_eswitch_set_vport_vlan(struct mlx5_eswitch *esw,
450                                   u16 vport, u16 vlan, u8 qos, u8 set_flags);
451
452 int mlx5_esw_create_vport_egress_acl_vlan(struct mlx5_eswitch *esw,
453                                           struct mlx5_vport *vport,
454                                           u16 vlan_id, u32 flow_action);
455
456 static inline bool mlx5_eswitch_vlan_actions_supported(struct mlx5_core_dev *dev,
457                                                        u8 vlan_depth)
458 {
459         bool ret = MLX5_CAP_ESW_FLOWTABLE_FDB(dev, pop_vlan) &&
460                    MLX5_CAP_ESW_FLOWTABLE_FDB(dev, push_vlan);
461
462         if (vlan_depth == 1)
463                 return ret;
464
465         return  ret && MLX5_CAP_ESW_FLOWTABLE_FDB(dev, pop_vlan_2) &&
466                 MLX5_CAP_ESW_FLOWTABLE_FDB(dev, push_vlan_2);
467 }
468
469 bool mlx5_esw_lag_prereq(struct mlx5_core_dev *dev0,
470                          struct mlx5_core_dev *dev1);
471 bool mlx5_esw_multipath_prereq(struct mlx5_core_dev *dev0,
472                                struct mlx5_core_dev *dev1);
473
474 const u32 *mlx5_esw_query_functions(struct mlx5_core_dev *dev);
475
476 #define MLX5_DEBUG_ESWITCH_MASK BIT(3)
477
478 #define esw_info(__dev, format, ...)                    \
479         dev_info((__dev)->device, "E-Switch: " format, ##__VA_ARGS__)
480
481 #define esw_warn(__dev, format, ...)                    \
482         dev_warn((__dev)->device, "E-Switch: " format, ##__VA_ARGS__)
483
484 #define esw_debug(dev, format, ...)                             \
485         mlx5_core_dbg_mask(dev, MLX5_DEBUG_ESWITCH_MASK, format, ##__VA_ARGS__)
486
487 /* The returned number is valid only when the dev is eswitch manager. */
488 static inline u16 mlx5_eswitch_manager_vport(struct mlx5_core_dev *dev)
489 {
490         return mlx5_core_is_ecpf_esw_manager(dev) ?
491                 MLX5_VPORT_ECPF : MLX5_VPORT_PF;
492 }
493
494 static inline bool
495 mlx5_esw_is_manager_vport(const struct mlx5_eswitch *esw, u16 vport_num)
496 {
497         return esw->manager_vport == vport_num;
498 }
499
500 static inline u16 mlx5_eswitch_first_host_vport_num(struct mlx5_core_dev *dev)
501 {
502         return mlx5_core_is_ecpf_esw_manager(dev) ?
503                 MLX5_VPORT_PF : MLX5_VPORT_FIRST_VF;
504 }
505
506 static inline bool mlx5_eswitch_is_funcs_handler(struct mlx5_core_dev *dev)
507 {
508         /* Ideally device should have the functions changed supported
509          * capability regardless of it being ECPF or PF wherever such
510          * event should be processed such as on eswitch manager device.
511          * However, some ECPF based device might not have this capability
512          * set. Hence OR for ECPF check to cover such device.
513          */
514         return MLX5_CAP_ESW(dev, esw_functions_changed) ||
515                mlx5_core_is_ecpf_esw_manager(dev);
516 }
517
518 static inline int mlx5_eswitch_uplink_idx(struct mlx5_eswitch *esw)
519 {
520         /* Uplink always locate at the last element of the array.*/
521         return esw->total_vports - 1;
522 }
523
524 static inline int mlx5_eswitch_ecpf_idx(struct mlx5_eswitch *esw)
525 {
526         return esw->total_vports - 2;
527 }
528
529 static inline int mlx5_eswitch_vport_num_to_index(struct mlx5_eswitch *esw,
530                                                   u16 vport_num)
531 {
532         if (vport_num == MLX5_VPORT_ECPF) {
533                 if (!mlx5_ecpf_vport_exists(esw->dev))
534                         esw_warn(esw->dev, "ECPF vport doesn't exist!\n");
535                 return mlx5_eswitch_ecpf_idx(esw);
536         }
537
538         if (vport_num == MLX5_VPORT_UPLINK)
539                 return mlx5_eswitch_uplink_idx(esw);
540
541         return vport_num;
542 }
543
544 static inline u16 mlx5_eswitch_index_to_vport_num(struct mlx5_eswitch *esw,
545                                                   int index)
546 {
547         if (index == mlx5_eswitch_ecpf_idx(esw) &&
548             mlx5_ecpf_vport_exists(esw->dev))
549                 return MLX5_VPORT_ECPF;
550
551         if (index == mlx5_eswitch_uplink_idx(esw))
552                 return MLX5_VPORT_UPLINK;
553
554         return index;
555 }
556
557 /* TODO: This mlx5e_tc function shouldn't be called by eswitch */
558 void mlx5e_tc_clean_fdb_peer_flows(struct mlx5_eswitch *esw);
559
560 /* The vport getter/iterator are only valid after esw->total_vports
561  * and vport->vport are initialized in mlx5_eswitch_init.
562  */
563 #define mlx5_esw_for_all_vports(esw, i, vport)          \
564         for ((i) = MLX5_VPORT_PF;                       \
565              (vport) = &(esw)->vports[i],               \
566              (i) < (esw)->total_vports; (i)++)
567
568 #define mlx5_esw_for_all_vports_reverse(esw, i, vport)  \
569         for ((i) = (esw)->total_vports - 1;             \
570              (vport) = &(esw)->vports[i],               \
571              (i) >= MLX5_VPORT_PF; (i)--)
572
573 #define mlx5_esw_for_each_vf_vport(esw, i, vport, nvfs) \
574         for ((i) = MLX5_VPORT_FIRST_VF;                 \
575              (vport) = &(esw)->vports[(i)],             \
576              (i) <= (nvfs); (i)++)
577
578 #define mlx5_esw_for_each_vf_vport_reverse(esw, i, vport, nvfs) \
579         for ((i) = (nvfs);                                      \
580              (vport) = &(esw)->vports[(i)],                     \
581              (i) >= MLX5_VPORT_FIRST_VF; (i)--)
582
583 /* The rep getter/iterator are only valid after esw->total_vports
584  * and vport->vport are initialized in mlx5_eswitch_init.
585  */
586 #define mlx5_esw_for_all_reps(esw, i, rep)                      \
587         for ((i) = MLX5_VPORT_PF;                               \
588              (rep) = &(esw)->offloads.vport_reps[i],            \
589              (i) < (esw)->total_vports; (i)++)
590
591 #define mlx5_esw_for_each_vf_rep(esw, i, rep, nvfs)             \
592         for ((i) = MLX5_VPORT_FIRST_VF;                         \
593              (rep) = &(esw)->offloads.vport_reps[i],            \
594              (i) <= (nvfs); (i)++)
595
596 #define mlx5_esw_for_each_vf_rep_reverse(esw, i, rep, nvfs)     \
597         for ((i) = (nvfs);                                      \
598              (rep) = &(esw)->offloads.vport_reps[i],            \
599              (i) >= MLX5_VPORT_FIRST_VF; (i)--)
600
601 #define mlx5_esw_for_each_vf_vport_num(esw, vport, nvfs)        \
602         for ((vport) = MLX5_VPORT_FIRST_VF; (vport) <= (nvfs); (vport)++)
603
604 #define mlx5_esw_for_each_vf_vport_num_reverse(esw, vport, nvfs)        \
605         for ((vport) = (nvfs); (vport) >= MLX5_VPORT_FIRST_VF; (vport)--)
606
607 /* Includes host PF (vport 0) if it's not esw manager. */
608 #define mlx5_esw_for_each_host_func_rep(esw, i, rep, nvfs)      \
609         for ((i) = (esw)->first_host_vport;                     \
610              (rep) = &(esw)->offloads.vport_reps[i],            \
611              (i) <= (nvfs); (i)++)
612
613 #define mlx5_esw_for_each_host_func_rep_reverse(esw, i, rep, nvfs)      \
614         for ((i) = (nvfs);                                              \
615              (rep) = &(esw)->offloads.vport_reps[i],                    \
616              (i) >= (esw)->first_host_vport; (i)--)
617
618 #define mlx5_esw_for_each_host_func_vport(esw, vport, nvfs)     \
619         for ((vport) = (esw)->first_host_vport;                 \
620              (vport) <= (nvfs); (vport)++)
621
622 #define mlx5_esw_for_each_host_func_vport_reverse(esw, vport, nvfs)     \
623         for ((vport) = (nvfs);                                          \
624              (vport) >= (esw)->first_host_vport; (vport)--)
625
626 struct mlx5_vport *__must_check
627 mlx5_eswitch_get_vport(struct mlx5_eswitch *esw, u16 vport_num);
628
629 bool mlx5_eswitch_is_vf_vport(const struct mlx5_eswitch *esw, u16 vport_num);
630
631 void mlx5_eswitch_update_num_of_vfs(struct mlx5_eswitch *esw, const int num_vfs);
632 int mlx5_esw_funcs_changed_handler(struct notifier_block *nb, unsigned long type, void *data);
633
634 int
635 mlx5_eswitch_enable_pf_vf_vports(struct mlx5_eswitch *esw,
636                                  enum mlx5_eswitch_vport_event enabled_events);
637 void mlx5_eswitch_disable_pf_vf_vports(struct mlx5_eswitch *esw);
638
639 int
640 esw_vport_create_offloads_acl_tables(struct mlx5_eswitch *esw,
641                                      struct mlx5_vport *vport);
642 void
643 esw_vport_destroy_offloads_acl_tables(struct mlx5_eswitch *esw,
644                                       struct mlx5_vport *vport);
645
646 int mlx5_esw_vport_tbl_get(struct mlx5_eswitch *esw);
647 void mlx5_esw_vport_tbl_put(struct mlx5_eswitch *esw);
648
649 struct mlx5_flow_handle *
650 esw_add_restore_rule(struct mlx5_eswitch *esw, u32 tag);
651 u32
652 esw_get_max_restore_tag(struct mlx5_eswitch *esw);
653
654 int esw_offloads_load_rep(struct mlx5_eswitch *esw, u16 vport_num);
655 void esw_offloads_unload_rep(struct mlx5_eswitch *esw, u16 vport_num);
656
657 int mlx5_eswitch_load_vport(struct mlx5_eswitch *esw, u16 vport_num,
658                             enum mlx5_eswitch_vport_event enabled_events);
659 void mlx5_eswitch_unload_vport(struct mlx5_eswitch *esw, u16 vport_num);
660
661 int mlx5_eswitch_load_vf_vports(struct mlx5_eswitch *esw, u16 num_vfs,
662                                 enum mlx5_eswitch_vport_event enabled_events);
663 void mlx5_eswitch_unload_vf_vports(struct mlx5_eswitch *esw, u16 num_vfs);
664
665 #else  /* CONFIG_MLX5_ESWITCH */
666 /* eswitch API stubs */
667 static inline int  mlx5_eswitch_init(struct mlx5_core_dev *dev) { return 0; }
668 static inline void mlx5_eswitch_cleanup(struct mlx5_eswitch *esw) {}
669 static inline int  mlx5_eswitch_enable(struct mlx5_eswitch *esw, int mode) { return 0; }
670 static inline void mlx5_eswitch_disable(struct mlx5_eswitch *esw, bool clear_vf) {}
671 static inline bool mlx5_esw_lag_prereq(struct mlx5_core_dev *dev0, struct mlx5_core_dev *dev1) { return true; }
672 static inline bool mlx5_eswitch_is_funcs_handler(struct mlx5_core_dev *dev) { return false; }
673 static inline const u32 *mlx5_esw_query_functions(struct mlx5_core_dev *dev)
674 {
675         return ERR_PTR(-EOPNOTSUPP);
676 }
677
678 static inline void mlx5_eswitch_update_num_of_vfs(struct mlx5_eswitch *esw, const int num_vfs) {}
679
680 static struct mlx5_flow_handle *
681 esw_add_restore_rule(struct mlx5_eswitch *esw, u32 tag)
682 {
683         return ERR_PTR(-EOPNOTSUPP);
684 }
685
686 #endif /* CONFIG_MLX5_ESWITCH */
687
688 #endif /* __MLX5_ESWITCH_H__ */