763add09559c38b7c97ca84c3e1325684a305b0e
[platform/kernel/linux-starfive.git] / drivers / net / ethernet / intel / ice / ice.h
1 /* SPDX-License-Identifier: GPL-2.0 */
2 /* Copyright (c) 2018, Intel Corporation. */
3
4 #ifndef _ICE_H_
5 #define _ICE_H_
6
7 #include <linux/types.h>
8 #include <linux/errno.h>
9 #include <linux/kernel.h>
10 #include <linux/module.h>
11 #include <linux/firmware.h>
12 #include <linux/netdevice.h>
13 #include <linux/compiler.h>
14 #include <linux/etherdevice.h>
15 #include <linux/skbuff.h>
16 #include <linux/cpumask.h>
17 #include <linux/rtnetlink.h>
18 #include <linux/if_vlan.h>
19 #include <linux/dma-mapping.h>
20 #include <linux/pci.h>
21 #include <linux/workqueue.h>
22 #include <linux/wait.h>
23 #include <linux/aer.h>
24 #include <linux/interrupt.h>
25 #include <linux/ethtool.h>
26 #include <linux/timer.h>
27 #include <linux/delay.h>
28 #include <linux/bitmap.h>
29 #include <linux/log2.h>
30 #include <linux/ip.h>
31 #include <linux/sctp.h>
32 #include <linux/ipv6.h>
33 #include <linux/pkt_sched.h>
34 #include <linux/if_bridge.h>
35 #include <linux/ctype.h>
36 #include <linux/bpf.h>
37 #include <linux/btf.h>
38 #include <linux/auxiliary_bus.h>
39 #include <linux/avf/virtchnl.h>
40 #include <linux/cpu_rmap.h>
41 #include <linux/dim.h>
42 #include <net/pkt_cls.h>
43 #include <net/tc_act/tc_mirred.h>
44 #include <net/tc_act/tc_gact.h>
45 #include <net/ip.h>
46 #include <net/devlink.h>
47 #include <net/ipv6.h>
48 #include <net/xdp_sock.h>
49 #include <net/xdp_sock_drv.h>
50 #include <net/geneve.h>
51 #include <net/gre.h>
52 #include <net/udp_tunnel.h>
53 #include <net/vxlan.h>
54 #if IS_ENABLED(CONFIG_DCB)
55 #include <scsi/iscsi_proto.h>
56 #endif /* CONFIG_DCB */
57 #include "ice_devids.h"
58 #include "ice_type.h"
59 #include "ice_txrx.h"
60 #include "ice_dcb.h"
61 #include "ice_switch.h"
62 #include "ice_common.h"
63 #include "ice_flow.h"
64 #include "ice_sched.h"
65 #include "ice_idc_int.h"
66 #include "ice_virtchnl_pf.h"
67 #include "ice_sriov.h"
68 #include "ice_ptp.h"
69 #include "ice_fdir.h"
70 #include "ice_xsk.h"
71 #include "ice_arfs.h"
72 #include "ice_repr.h"
73 #include "ice_eswitch.h"
74 #include "ice_lag.h"
75
76 #define ICE_BAR0                0
77 #define ICE_REQ_DESC_MULTIPLE   32
78 #define ICE_MIN_NUM_DESC        64
79 #define ICE_MAX_NUM_DESC        8160
80 #define ICE_DFLT_MIN_RX_DESC    512
81 #define ICE_DFLT_NUM_TX_DESC    256
82 #define ICE_DFLT_NUM_RX_DESC    2048
83
84 #define ICE_DFLT_TRAFFIC_CLASS  BIT(0)
85 #define ICE_INT_NAME_STR_LEN    (IFNAMSIZ + 16)
86 #define ICE_AQ_LEN              192
87 #define ICE_MBXSQ_LEN           64
88 #define ICE_SBQ_LEN             64
89 #define ICE_MIN_LAN_TXRX_MSIX   1
90 #define ICE_MIN_LAN_OICR_MSIX   1
91 #define ICE_MIN_MSIX            (ICE_MIN_LAN_TXRX_MSIX + ICE_MIN_LAN_OICR_MSIX)
92 #define ICE_FDIR_MSIX           2
93 #define ICE_RDMA_NUM_AEQ_MSIX   4
94 #define ICE_MIN_RDMA_MSIX       2
95 #define ICE_ESWITCH_MSIX        1
96 #define ICE_NO_VSI              0xffff
97 #define ICE_VSI_MAP_CONTIG      0
98 #define ICE_VSI_MAP_SCATTER     1
99 #define ICE_MAX_SCATTER_TXQS    16
100 #define ICE_MAX_SCATTER_RXQS    16
101 #define ICE_Q_WAIT_RETRY_LIMIT  10
102 #define ICE_Q_WAIT_MAX_RETRY    (5 * ICE_Q_WAIT_RETRY_LIMIT)
103 #define ICE_MAX_LG_RSS_QS       256
104 #define ICE_RES_VALID_BIT       0x8000
105 #define ICE_RES_MISC_VEC_ID     (ICE_RES_VALID_BIT - 1)
106 #define ICE_RES_RDMA_VEC_ID     (ICE_RES_MISC_VEC_ID - 1)
107 /* All VF control VSIs share the same IRQ, so assign a unique ID for them */
108 #define ICE_RES_VF_CTRL_VEC_ID  (ICE_RES_RDMA_VEC_ID - 1)
109 #define ICE_INVAL_Q_INDEX       0xffff
110 #define ICE_INVAL_VFID          256
111
112 #define ICE_MAX_RXQS_PER_TC             256     /* Used when setting VSI context per TC Rx queues */
113
114 #define ICE_CHNL_START_TC               1
115 #define ICE_CHNL_MAX_TC                 16
116
117 #define ICE_MAX_RESET_WAIT              20
118
119 #define ICE_VSIQF_HKEY_ARRAY_SIZE       ((VSIQF_HKEY_MAX_INDEX + 1) *   4)
120
121 #define ICE_DFLT_NETIF_M (NETIF_MSG_DRV | NETIF_MSG_PROBE | NETIF_MSG_LINK)
122
123 #define ICE_MAX_MTU     (ICE_AQ_SET_MAC_FRAME_SIZE_MAX - ICE_ETH_PKT_HDR_PAD)
124
125 #define ICE_UP_TABLE_TRANSLATE(val, i) \
126                 (((val) << ICE_AQ_VSI_UP_TABLE_UP##i##_S) & \
127                   ICE_AQ_VSI_UP_TABLE_UP##i##_M)
128
129 #define ICE_TX_DESC(R, i) (&(((struct ice_tx_desc *)((R)->desc))[i]))
130 #define ICE_RX_DESC(R, i) (&(((union ice_32b_rx_flex_desc *)((R)->desc))[i]))
131 #define ICE_TX_CTX_DESC(R, i) (&(((struct ice_tx_ctx_desc *)((R)->desc))[i]))
132 #define ICE_TX_FDIRDESC(R, i) (&(((struct ice_fltr_desc *)((R)->desc))[i]))
133
134 /* Minimum BW limit is 500 Kbps for any scheduler node */
135 #define ICE_MIN_BW_LIMIT                500
136 /* User can specify BW in either Kbit/Mbit/Gbit and OS converts it in bytes.
137  * use it to convert user specified BW limit into Kbps
138  */
139 #define ICE_BW_KBPS_DIVISOR             125
140
141 /* Macro for each VSI in a PF */
142 #define ice_for_each_vsi(pf, i) \
143         for ((i) = 0; (i) < (pf)->num_alloc_vsi; (i)++)
144
145 /* Macros for each Tx/Xdp/Rx ring in a VSI */
146 #define ice_for_each_txq(vsi, i) \
147         for ((i) = 0; (i) < (vsi)->num_txq; (i)++)
148
149 #define ice_for_each_xdp_txq(vsi, i) \
150         for ((i) = 0; (i) < (vsi)->num_xdp_txq; (i)++)
151
152 #define ice_for_each_rxq(vsi, i) \
153         for ((i) = 0; (i) < (vsi)->num_rxq; (i)++)
154
155 /* Macros for each allocated Tx/Rx ring whether used or not in a VSI */
156 #define ice_for_each_alloc_txq(vsi, i) \
157         for ((i) = 0; (i) < (vsi)->alloc_txq; (i)++)
158
159 #define ice_for_each_alloc_rxq(vsi, i) \
160         for ((i) = 0; (i) < (vsi)->alloc_rxq; (i)++)
161
162 #define ice_for_each_q_vector(vsi, i) \
163         for ((i) = 0; (i) < (vsi)->num_q_vectors; (i)++)
164
165 #define ice_for_each_chnl_tc(i) \
166         for ((i) = ICE_CHNL_START_TC; (i) < ICE_CHNL_MAX_TC; (i)++)
167
168 #define ICE_UCAST_PROMISC_BITS (ICE_PROMISC_UCAST_TX | ICE_PROMISC_MCAST_TX | \
169                                 ICE_PROMISC_UCAST_RX | ICE_PROMISC_MCAST_RX)
170
171 #define ICE_UCAST_VLAN_PROMISC_BITS (ICE_PROMISC_UCAST_TX | \
172                                      ICE_PROMISC_MCAST_TX | \
173                                      ICE_PROMISC_UCAST_RX | \
174                                      ICE_PROMISC_MCAST_RX | \
175                                      ICE_PROMISC_VLAN_TX  | \
176                                      ICE_PROMISC_VLAN_RX)
177
178 #define ICE_MCAST_PROMISC_BITS (ICE_PROMISC_MCAST_TX | ICE_PROMISC_MCAST_RX)
179
180 #define ICE_MCAST_VLAN_PROMISC_BITS (ICE_PROMISC_MCAST_TX | \
181                                      ICE_PROMISC_MCAST_RX | \
182                                      ICE_PROMISC_VLAN_TX  | \
183                                      ICE_PROMISC_VLAN_RX)
184
185 #define ice_pf_to_dev(pf) (&((pf)->pdev->dev))
186
187 enum ice_feature {
188         ICE_F_DSCP,
189         ICE_F_SMA_CTRL,
190         ICE_F_MAX
191 };
192
193 DECLARE_STATIC_KEY_FALSE(ice_xdp_locking_key);
194
195 struct ice_channel {
196         struct list_head list;
197         u8 type;
198         u16 sw_id;
199         u16 base_q;
200         u16 num_rxq;
201         u16 num_txq;
202         u16 vsi_num;
203         u8 ena_tc;
204         struct ice_aqc_vsi_props info;
205         u64 max_tx_rate;
206         u64 min_tx_rate;
207         struct ice_vsi *ch_vsi;
208 };
209
210 struct ice_txq_meta {
211         u32 q_teid;     /* Tx-scheduler element identifier */
212         u16 q_id;       /* Entry in VSI's txq_map bitmap */
213         u16 q_handle;   /* Relative index of Tx queue within TC */
214         u16 vsi_idx;    /* VSI index that Tx queue belongs to */
215         u8 tc;          /* TC number that Tx queue belongs to */
216 };
217
218 struct ice_tc_info {
219         u16 qoffset;
220         u16 qcount_tx;
221         u16 qcount_rx;
222         u8 netdev_tc;
223 };
224
225 struct ice_tc_cfg {
226         u8 numtc; /* Total number of enabled TCs */
227         u16 ena_tc; /* Tx map */
228         struct ice_tc_info tc_info[ICE_MAX_TRAFFIC_CLASS];
229 };
230
231 struct ice_res_tracker {
232         u16 num_entries;
233         u16 end;
234         u16 list[];
235 };
236
237 struct ice_qs_cfg {
238         struct mutex *qs_mutex;  /* will be assigned to &pf->avail_q_mutex */
239         unsigned long *pf_map;
240         unsigned long pf_map_size;
241         unsigned int q_count;
242         unsigned int scatter_count;
243         u16 *vsi_map;
244         u16 vsi_map_offset;
245         u8 mapping_mode;
246 };
247
248 struct ice_sw {
249         struct ice_pf *pf;
250         u16 sw_id;              /* switch ID for this switch */
251         u16 bridge_mode;        /* VEB/VEPA/Port Virtualizer */
252         struct ice_vsi *dflt_vsi;       /* default VSI for this switch */
253         u8 dflt_vsi_ena:1;      /* true if above dflt_vsi is enabled */
254 };
255
256 enum ice_pf_state {
257         ICE_TESTING,
258         ICE_DOWN,
259         ICE_NEEDS_RESTART,
260         ICE_PREPARED_FOR_RESET, /* set by driver when prepared */
261         ICE_RESET_OICR_RECV,            /* set by driver after rcv reset OICR */
262         ICE_PFR_REQ,            /* set by driver */
263         ICE_CORER_REQ,          /* set by driver */
264         ICE_GLOBR_REQ,          /* set by driver */
265         ICE_CORER_RECV,         /* set by OICR handler */
266         ICE_GLOBR_RECV,         /* set by OICR handler */
267         ICE_EMPR_RECV,          /* set by OICR handler */
268         ICE_SUSPENDED,          /* set on module remove path */
269         ICE_RESET_FAILED,               /* set by reset/rebuild */
270         /* When checking for the PF to be in a nominal operating state, the
271          * bits that are grouped at the beginning of the list need to be
272          * checked. Bits occurring before ICE_STATE_NOMINAL_CHECK_BITS will
273          * be checked. If you need to add a bit into consideration for nominal
274          * operating state, it must be added before
275          * ICE_STATE_NOMINAL_CHECK_BITS. Do not move this entry's position
276          * without appropriate consideration.
277          */
278         ICE_STATE_NOMINAL_CHECK_BITS,
279         ICE_ADMINQ_EVENT_PENDING,
280         ICE_MAILBOXQ_EVENT_PENDING,
281         ICE_SIDEBANDQ_EVENT_PENDING,
282         ICE_MDD_EVENT_PENDING,
283         ICE_VFLR_EVENT_PENDING,
284         ICE_FLTR_OVERFLOW_PROMISC,
285         ICE_VF_DIS,
286         ICE_VF_DEINIT_IN_PROGRESS,
287         ICE_CFG_BUSY,
288         ICE_SERVICE_SCHED,
289         ICE_SERVICE_DIS,
290         ICE_FD_FLUSH_REQ,
291         ICE_OICR_INTR_DIS,              /* Global OICR interrupt disabled */
292         ICE_MDD_VF_PRINT_PENDING,       /* set when MDD event handle */
293         ICE_VF_RESETS_DISABLED, /* disable resets during ice_remove */
294         ICE_LINK_DEFAULT_OVERRIDE_PENDING,
295         ICE_PHY_INIT_COMPLETE,
296         ICE_FD_VF_FLUSH_CTX,            /* set at FD Rx IRQ or timeout */
297         ICE_STATE_NBITS         /* must be last */
298 };
299
300 enum ice_vsi_state {
301         ICE_VSI_DOWN,
302         ICE_VSI_NEEDS_RESTART,
303         ICE_VSI_NETDEV_ALLOCD,
304         ICE_VSI_NETDEV_REGISTERED,
305         ICE_VSI_UMAC_FLTR_CHANGED,
306         ICE_VSI_MMAC_FLTR_CHANGED,
307         ICE_VSI_VLAN_FLTR_CHANGED,
308         ICE_VSI_PROMISC_CHANGED,
309         ICE_VSI_STATE_NBITS             /* must be last */
310 };
311
312 /* struct that defines a VSI, associated with a dev */
313 struct ice_vsi {
314         struct net_device *netdev;
315         struct ice_sw *vsw;              /* switch this VSI is on */
316         struct ice_pf *back;             /* back pointer to PF */
317         struct ice_port_info *port_info; /* back pointer to port_info */
318         struct ice_rx_ring **rx_rings;   /* Rx ring array */
319         struct ice_tx_ring **tx_rings;   /* Tx ring array */
320         struct ice_q_vector **q_vectors; /* q_vector array */
321
322         irqreturn_t (*irq_handler)(int irq, void *data);
323
324         u64 tx_linearize;
325         DECLARE_BITMAP(state, ICE_VSI_STATE_NBITS);
326         unsigned int current_netdev_flags;
327         u32 tx_restart;
328         u32 tx_busy;
329         u32 rx_buf_failed;
330         u32 rx_page_failed;
331         u16 num_q_vectors;
332         u16 base_vector;                /* IRQ base for OS reserved vectors */
333         enum ice_vsi_type type;
334         u16 vsi_num;                    /* HW (absolute) index of this VSI */
335         u16 idx;                        /* software index in pf->vsi[] */
336
337         s16 vf_id;                      /* VF ID for SR-IOV VSIs */
338
339         u16 ethtype;                    /* Ethernet protocol for pause frame */
340         u16 num_gfltr;
341         u16 num_bfltr;
342
343         /* RSS config */
344         u16 rss_table_size;     /* HW RSS table size */
345         u16 rss_size;           /* Allocated RSS queues */
346         u8 *rss_hkey_user;      /* User configured hash keys */
347         u8 *rss_lut_user;       /* User configured lookup table entries */
348         u8 rss_lut_type;        /* used to configure Get/Set RSS LUT AQ call */
349
350         /* aRFS members only allocated for the PF VSI */
351 #define ICE_MAX_ARFS_LIST       1024
352 #define ICE_ARFS_LST_MASK       (ICE_MAX_ARFS_LIST - 1)
353         struct hlist_head *arfs_fltr_list;
354         struct ice_arfs_active_fltr_cntrs *arfs_fltr_cntrs;
355         spinlock_t arfs_lock;   /* protects aRFS hash table and filter state */
356         atomic_t *arfs_last_fltr_id;
357
358         u16 max_frame;
359         u16 rx_buf_len;
360
361         struct ice_aqc_vsi_props info;   /* VSI properties */
362
363         /* VSI stats */
364         struct rtnl_link_stats64 net_stats;
365         struct ice_eth_stats eth_stats;
366         struct ice_eth_stats eth_stats_prev;
367
368         struct list_head tmp_sync_list;         /* MAC filters to be synced */
369         struct list_head tmp_unsync_list;       /* MAC filters to be unsynced */
370
371         u8 irqs_ready:1;
372         u8 current_isup:1;               /* Sync 'link up' logging */
373         u8 stat_offsets_loaded:1;
374         u16 num_vlan;
375
376         /* queue information */
377         u8 tx_mapping_mode;              /* ICE_MAP_MODE_[CONTIG|SCATTER] */
378         u8 rx_mapping_mode;              /* ICE_MAP_MODE_[CONTIG|SCATTER] */
379         u16 *txq_map;                    /* index in pf->avail_txqs */
380         u16 *rxq_map;                    /* index in pf->avail_rxqs */
381         u16 alloc_txq;                   /* Allocated Tx queues */
382         u16 num_txq;                     /* Used Tx queues */
383         u16 alloc_rxq;                   /* Allocated Rx queues */
384         u16 num_rxq;                     /* Used Rx queues */
385         u16 req_txq;                     /* User requested Tx queues */
386         u16 req_rxq;                     /* User requested Rx queues */
387         u16 num_rx_desc;
388         u16 num_tx_desc;
389         u16 qset_handle[ICE_MAX_TRAFFIC_CLASS];
390         struct ice_tc_cfg tc_cfg;
391         struct bpf_prog *xdp_prog;
392         struct ice_tx_ring **xdp_rings;  /* XDP ring array */
393         unsigned long *af_xdp_zc_qps;    /* tracks AF_XDP ZC enabled qps */
394         u16 num_xdp_txq;                 /* Used XDP queues */
395         u8 xdp_mapping_mode;             /* ICE_MAP_MODE_[CONTIG|SCATTER] */
396
397         struct net_device **target_netdevs;
398
399         struct tc_mqprio_qopt_offload mqprio_qopt; /* queue parameters */
400
401         /* Channel Specific Fields */
402         struct ice_vsi *tc_map_vsi[ICE_CHNL_MAX_TC];
403         u16 cnt_q_avail;
404         u16 next_base_q;        /* next queue to be used for channel setup */
405         struct list_head ch_list;
406         u16 num_chnl_rxq;
407         u16 num_chnl_txq;
408         u16 ch_rss_size;
409         u16 num_chnl_fltr;
410         /* store away rss size info before configuring ADQ channels so that,
411          * it can be used after tc-qdisc delete, to get back RSS setting as
412          * they were before
413          */
414         u16 orig_rss_size;
415         /* this keeps tracks of all enabled TC with and without DCB
416          * and inclusive of ADQ, vsi->mqprio_opt keeps track of queue
417          * information
418          */
419         u8 all_numtc;
420         u16 all_enatc;
421
422         /* store away TC info, to be used for rebuild logic */
423         u8 old_numtc;
424         u16 old_ena_tc;
425
426         struct ice_channel *ch;
427
428         /* setup back reference, to which aggregator node this VSI
429          * corresponds to
430          */
431         struct ice_agg_node *agg_node;
432 } ____cacheline_internodealigned_in_smp;
433
434 /* struct that defines an interrupt vector */
435 struct ice_q_vector {
436         struct ice_vsi *vsi;
437
438         u16 v_idx;                      /* index in the vsi->q_vector array. */
439         u16 reg_idx;
440         u8 num_ring_rx;                 /* total number of Rx rings in vector */
441         u8 num_ring_tx;                 /* total number of Tx rings in vector */
442         u8 wb_on_itr:1;                 /* if true, WB on ITR is enabled */
443         /* in usecs, need to use ice_intrl_to_usecs_reg() before writing this
444          * value to the device
445          */
446         u8 intrl;
447
448         struct napi_struct napi;
449
450         struct ice_ring_container rx;
451         struct ice_ring_container tx;
452
453         cpumask_t affinity_mask;
454         struct irq_affinity_notify affinity_notify;
455
456         struct ice_channel *ch;
457
458         char name[ICE_INT_NAME_STR_LEN];
459
460         u16 total_events;       /* net_dim(): number of interrupts processed */
461 } ____cacheline_internodealigned_in_smp;
462
463 enum ice_pf_flags {
464         ICE_FLAG_FLTR_SYNC,
465         ICE_FLAG_RDMA_ENA,
466         ICE_FLAG_RSS_ENA,
467         ICE_FLAG_SRIOV_ENA,
468         ICE_FLAG_SRIOV_CAPABLE,
469         ICE_FLAG_DCB_CAPABLE,
470         ICE_FLAG_DCB_ENA,
471         ICE_FLAG_FD_ENA,
472         ICE_FLAG_PTP_SUPPORTED,         /* PTP is supported by NVM */
473         ICE_FLAG_PTP,                   /* PTP is enabled by software */
474         ICE_FLAG_AUX_ENA,
475         ICE_FLAG_ADV_FEATURES,
476         ICE_FLAG_TC_MQPRIO,             /* support for Multi queue TC */
477         ICE_FLAG_CLS_FLOWER,
478         ICE_FLAG_LINK_DOWN_ON_CLOSE_ENA,
479         ICE_FLAG_TOTAL_PORT_SHUTDOWN_ENA,
480         ICE_FLAG_NO_MEDIA,
481         ICE_FLAG_FW_LLDP_AGENT,
482         ICE_FLAG_MOD_POWER_UNSUPPORTED,
483         ICE_FLAG_ETHTOOL_CTXT,          /* set when ethtool holds RTNL lock */
484         ICE_FLAG_LEGACY_RX,
485         ICE_FLAG_VF_TRUE_PROMISC_ENA,
486         ICE_FLAG_MDD_AUTO_RESET_VF,
487         ICE_FLAG_LINK_LENIENT_MODE_ENA,
488         ICE_PF_FLAGS_NBITS              /* must be last */
489 };
490
491 struct ice_switchdev_info {
492         struct ice_vsi *control_vsi;
493         struct ice_vsi *uplink_vsi;
494         bool is_running;
495 };
496
497 struct ice_agg_node {
498         u32 agg_id;
499 #define ICE_MAX_VSIS_IN_AGG_NODE        64
500         u32 num_vsis;
501         u8 valid;
502 };
503
504 struct ice_pf {
505         struct pci_dev *pdev;
506
507         struct devlink_region *nvm_region;
508         struct devlink_region *devcaps_region;
509
510         /* devlink port data */
511         struct devlink_port devlink_port;
512
513         /* OS reserved IRQ details */
514         struct msix_entry *msix_entries;
515         struct ice_res_tracker *irq_tracker;
516         /* First MSIX vector used by SR-IOV VFs. Calculated by subtracting the
517          * number of MSIX vectors needed for all SR-IOV VFs from the number of
518          * MSIX vectors allowed on this PF.
519          */
520         u16 sriov_base_vector;
521
522         u16 ctrl_vsi_idx;               /* control VSI index in pf->vsi array */
523
524         struct ice_vsi **vsi;           /* VSIs created by the driver */
525         struct ice_sw *first_sw;        /* first switch created by firmware */
526         u16 eswitch_mode;               /* current mode of eswitch */
527         /* Virtchnl/SR-IOV config info */
528         struct ice_vf *vf;
529         u16 num_alloc_vfs;              /* actual number of VFs allocated */
530         u16 num_vfs_supported;          /* num VFs supported for this PF */
531         u16 num_qps_per_vf;
532         u16 num_msix_per_vf;
533         /* used to ratelimit the MDD event logging */
534         unsigned long last_printed_mdd_jiffies;
535         DECLARE_BITMAP(malvfs, ICE_MAX_VF_COUNT);
536         DECLARE_BITMAP(features, ICE_F_MAX);
537         DECLARE_BITMAP(state, ICE_STATE_NBITS);
538         DECLARE_BITMAP(flags, ICE_PF_FLAGS_NBITS);
539         unsigned long *avail_txqs;      /* bitmap to track PF Tx queue usage */
540         unsigned long *avail_rxqs;      /* bitmap to track PF Rx queue usage */
541         unsigned long serv_tmr_period;
542         unsigned long serv_tmr_prev;
543         struct timer_list serv_tmr;
544         struct work_struct serv_task;
545         struct mutex avail_q_mutex;     /* protects access to avail_[rx|tx]qs */
546         struct mutex sw_mutex;          /* lock for protecting VSI alloc flow */
547         struct mutex tc_mutex;          /* lock to protect TC changes */
548         u32 msg_enable;
549         struct ice_ptp ptp;
550         u16 num_rdma_msix;              /* Total MSIX vectors for RDMA driver */
551         u16 rdma_base_vector;
552
553         /* spinlock to protect the AdminQ wait list */
554         spinlock_t aq_wait_lock;
555         struct hlist_head aq_wait_list;
556         wait_queue_head_t aq_wait_queue;
557
558         wait_queue_head_t reset_wait_queue;
559
560         u32 hw_csum_rx_error;
561         u16 oicr_idx;           /* Other interrupt cause MSIX vector index */
562         u16 num_avail_sw_msix;  /* remaining MSIX SW vectors left unclaimed */
563         u16 max_pf_txqs;        /* Total Tx queues PF wide */
564         u16 max_pf_rxqs;        /* Total Rx queues PF wide */
565         u16 num_lan_msix;       /* Total MSIX vectors for base driver */
566         u16 num_lan_tx;         /* num LAN Tx queues setup */
567         u16 num_lan_rx;         /* num LAN Rx queues setup */
568         u16 next_vsi;           /* Next free slot in pf->vsi[] - 0-based! */
569         u16 num_alloc_vsi;
570         u16 corer_count;        /* Core reset count */
571         u16 globr_count;        /* Global reset count */
572         u16 empr_count;         /* EMP reset count */
573         u16 pfr_count;          /* PF reset count */
574
575         u8 wol_ena : 1;         /* software state of WoL */
576         u32 wakeup_reason;      /* last wakeup reason */
577         struct ice_hw_port_stats stats;
578         struct ice_hw_port_stats stats_prev;
579         struct ice_hw hw;
580         u8 stat_prev_loaded:1; /* has previous stats been loaded */
581         u16 dcbx_cap;
582         u32 tx_timeout_count;
583         unsigned long tx_timeout_last_recovery;
584         u32 tx_timeout_recovery_level;
585         char int_name[ICE_INT_NAME_STR_LEN];
586         struct auxiliary_device *adev;
587         int aux_idx;
588         u32 sw_int_count;
589         /* count of tc_flower filters specific to channel (aka where filter
590          * action is "hw_tc <tc_num>")
591          */
592         u16 num_dmac_chnl_fltrs;
593         struct hlist_head tc_flower_fltr_list;
594
595         __le64 nvm_phy_type_lo; /* NVM PHY type low */
596         __le64 nvm_phy_type_hi; /* NVM PHY type high */
597         struct ice_link_default_override_tlv link_dflt_override;
598         struct ice_lag *lag; /* Link Aggregation information */
599
600         struct ice_switchdev_info switchdev;
601
602 #define ICE_INVALID_AGG_NODE_ID         0
603 #define ICE_PF_AGG_NODE_ID_START        1
604 #define ICE_MAX_PF_AGG_NODES            32
605         struct ice_agg_node pf_agg_node[ICE_MAX_PF_AGG_NODES];
606 #define ICE_VF_AGG_NODE_ID_START        65
607 #define ICE_MAX_VF_AGG_NODES            32
608         struct ice_agg_node vf_agg_node[ICE_MAX_VF_AGG_NODES];
609 };
610
611 struct ice_netdev_priv {
612         struct ice_vsi *vsi;
613         struct ice_repr *repr;
614         /* indirect block callbacks on registered higher level devices
615          * (e.g. tunnel devices)
616          *
617          * tc_indr_block_cb_priv_list is used to look up indirect callback
618          * private data
619          */
620         struct list_head tc_indr_block_priv_list;
621 };
622
623 /**
624  * ice_vector_ch_enabled
625  * @qv: pointer to q_vector, can be NULL
626  *
627  * This function returns true if vector is channel enabled otherwise false
628  */
629 static inline bool ice_vector_ch_enabled(struct ice_q_vector *qv)
630 {
631         return !!qv->ch; /* Enable it to run with TC */
632 }
633
634 /**
635  * ice_irq_dynamic_ena - Enable default interrupt generation settings
636  * @hw: pointer to HW struct
637  * @vsi: pointer to VSI struct, can be NULL
638  * @q_vector: pointer to q_vector, can be NULL
639  */
640 static inline void
641 ice_irq_dynamic_ena(struct ice_hw *hw, struct ice_vsi *vsi,
642                     struct ice_q_vector *q_vector)
643 {
644         u32 vector = (vsi && q_vector) ? q_vector->reg_idx :
645                                 ((struct ice_pf *)hw->back)->oicr_idx;
646         int itr = ICE_ITR_NONE;
647         u32 val;
648
649         /* clear the PBA here, as this function is meant to clean out all
650          * previous interrupts and enable the interrupt
651          */
652         val = GLINT_DYN_CTL_INTENA_M | GLINT_DYN_CTL_CLEARPBA_M |
653               (itr << GLINT_DYN_CTL_ITR_INDX_S);
654         if (vsi)
655                 if (test_bit(ICE_VSI_DOWN, vsi->state))
656                         return;
657         wr32(hw, GLINT_DYN_CTL(vector), val);
658 }
659
660 /**
661  * ice_netdev_to_pf - Retrieve the PF struct associated with a netdev
662  * @netdev: pointer to the netdev struct
663  */
664 static inline struct ice_pf *ice_netdev_to_pf(struct net_device *netdev)
665 {
666         struct ice_netdev_priv *np = netdev_priv(netdev);
667
668         return np->vsi->back;
669 }
670
671 static inline bool ice_is_xdp_ena_vsi(struct ice_vsi *vsi)
672 {
673         return !!vsi->xdp_prog;
674 }
675
676 static inline void ice_set_ring_xdp(struct ice_tx_ring *ring)
677 {
678         ring->flags |= ICE_TX_FLAGS_RING_XDP;
679 }
680
681 /**
682  * ice_xsk_pool - get XSK buffer pool bound to a ring
683  * @ring: Rx ring to use
684  *
685  * Returns a pointer to xdp_umem structure if there is a buffer pool present,
686  * NULL otherwise.
687  */
688 static inline struct xsk_buff_pool *ice_xsk_pool(struct ice_rx_ring *ring)
689 {
690         struct ice_vsi *vsi = ring->vsi;
691         u16 qid = ring->q_index;
692
693         if (!ice_is_xdp_ena_vsi(vsi) || !test_bit(qid, vsi->af_xdp_zc_qps))
694                 return NULL;
695
696         return xsk_get_pool_from_qid(vsi->netdev, qid);
697 }
698
699 /**
700  * ice_tx_xsk_pool - get XSK buffer pool bound to a ring
701  * @ring: Tx ring to use
702  *
703  * Returns a pointer to xdp_umem structure if there is a buffer pool present,
704  * NULL otherwise. Tx equivalent of ice_xsk_pool.
705  */
706 static inline struct xsk_buff_pool *ice_tx_xsk_pool(struct ice_tx_ring *ring)
707 {
708         struct ice_vsi *vsi = ring->vsi;
709         u16 qid;
710
711         qid = ring->q_index - vsi->num_xdp_txq;
712
713         if (!ice_is_xdp_ena_vsi(vsi) || !test_bit(qid, vsi->af_xdp_zc_qps))
714                 return NULL;
715
716         return xsk_get_pool_from_qid(vsi->netdev, qid);
717 }
718
719 /**
720  * ice_get_main_vsi - Get the PF VSI
721  * @pf: PF instance
722  *
723  * returns pf->vsi[0], which by definition is the PF VSI
724  */
725 static inline struct ice_vsi *ice_get_main_vsi(struct ice_pf *pf)
726 {
727         if (pf->vsi)
728                 return pf->vsi[0];
729
730         return NULL;
731 }
732
733 /**
734  * ice_get_netdev_priv_vsi - return VSI associated with netdev priv.
735  * @np: private netdev structure
736  */
737 static inline struct ice_vsi *ice_get_netdev_priv_vsi(struct ice_netdev_priv *np)
738 {
739         /* In case of port representor return source port VSI. */
740         if (np->repr)
741                 return np->repr->src_vsi;
742         else
743                 return np->vsi;
744 }
745
746 /**
747  * ice_get_ctrl_vsi - Get the control VSI
748  * @pf: PF instance
749  */
750 static inline struct ice_vsi *ice_get_ctrl_vsi(struct ice_pf *pf)
751 {
752         /* if pf->ctrl_vsi_idx is ICE_NO_VSI, control VSI was not set up */
753         if (!pf->vsi || pf->ctrl_vsi_idx == ICE_NO_VSI)
754                 return NULL;
755
756         return pf->vsi[pf->ctrl_vsi_idx];
757 }
758
759 /**
760  * ice_is_switchdev_running - check if switchdev is configured
761  * @pf: pointer to PF structure
762  *
763  * Returns true if eswitch mode is set to DEVLINK_ESWITCH_MODE_SWITCHDEV
764  * and switchdev is configured, false otherwise.
765  */
766 static inline bool ice_is_switchdev_running(struct ice_pf *pf)
767 {
768         return pf->switchdev.is_running;
769 }
770
771 /**
772  * ice_set_sriov_cap - enable SRIOV in PF flags
773  * @pf: PF struct
774  */
775 static inline void ice_set_sriov_cap(struct ice_pf *pf)
776 {
777         if (pf->hw.func_caps.common_cap.sr_iov_1_1)
778                 set_bit(ICE_FLAG_SRIOV_CAPABLE, pf->flags);
779 }
780
781 /**
782  * ice_clear_sriov_cap - disable SRIOV in PF flags
783  * @pf: PF struct
784  */
785 static inline void ice_clear_sriov_cap(struct ice_pf *pf)
786 {
787         clear_bit(ICE_FLAG_SRIOV_CAPABLE, pf->flags);
788 }
789
790 #define ICE_FD_STAT_CTR_BLOCK_COUNT     256
791 #define ICE_FD_STAT_PF_IDX(base_idx) \
792                         ((base_idx) * ICE_FD_STAT_CTR_BLOCK_COUNT)
793 #define ICE_FD_SB_STAT_IDX(base_idx) ICE_FD_STAT_PF_IDX(base_idx)
794
795 /**
796  * ice_is_adq_active - any active ADQs
797  * @pf: pointer to PF
798  *
799  * This function returns true if there are any ADQs configured (which is
800  * determined by looking at VSI type (which should be VSI_PF), numtc, and
801  * TC_MQPRIO flag) otherwise return false
802  */
803 static inline bool ice_is_adq_active(struct ice_pf *pf)
804 {
805         struct ice_vsi *vsi;
806
807         vsi = ice_get_main_vsi(pf);
808         if (!vsi)
809                 return false;
810
811         /* is ADQ configured */
812         if (vsi->tc_cfg.numtc > ICE_CHNL_START_TC &&
813             test_bit(ICE_FLAG_TC_MQPRIO, pf->flags))
814                 return true;
815
816         return false;
817 }
818
819 bool netif_is_ice(struct net_device *dev);
820 int ice_vsi_setup_tx_rings(struct ice_vsi *vsi);
821 int ice_vsi_setup_rx_rings(struct ice_vsi *vsi);
822 int ice_vsi_open_ctrl(struct ice_vsi *vsi);
823 int ice_vsi_open(struct ice_vsi *vsi);
824 void ice_set_ethtool_ops(struct net_device *netdev);
825 void ice_set_ethtool_repr_ops(struct net_device *netdev);
826 void ice_set_ethtool_safe_mode_ops(struct net_device *netdev);
827 u16 ice_get_avail_txq_count(struct ice_pf *pf);
828 u16 ice_get_avail_rxq_count(struct ice_pf *pf);
829 int ice_vsi_recfg_qs(struct ice_vsi *vsi, int new_rx, int new_tx);
830 void ice_update_vsi_stats(struct ice_vsi *vsi);
831 void ice_update_pf_stats(struct ice_pf *pf);
832 int ice_up(struct ice_vsi *vsi);
833 int ice_down(struct ice_vsi *vsi);
834 int ice_vsi_cfg(struct ice_vsi *vsi);
835 struct ice_vsi *ice_lb_vsi_setup(struct ice_pf *pf, struct ice_port_info *pi);
836 int ice_vsi_determine_xdp_res(struct ice_vsi *vsi);
837 int ice_prepare_xdp_rings(struct ice_vsi *vsi, struct bpf_prog *prog);
838 int ice_destroy_xdp_rings(struct ice_vsi *vsi);
839 int
840 ice_xdp_xmit(struct net_device *dev, int n, struct xdp_frame **frames,
841              u32 flags);
842 int ice_set_rss_lut(struct ice_vsi *vsi, u8 *lut, u16 lut_size);
843 int ice_get_rss_lut(struct ice_vsi *vsi, u8 *lut, u16 lut_size);
844 int ice_set_rss_key(struct ice_vsi *vsi, u8 *seed);
845 int ice_get_rss_key(struct ice_vsi *vsi, u8 *seed);
846 void ice_fill_rss_lut(u8 *lut, u16 rss_table_size, u16 rss_size);
847 int ice_schedule_reset(struct ice_pf *pf, enum ice_reset_req reset);
848 void ice_print_link_msg(struct ice_vsi *vsi, bool isup);
849 int ice_plug_aux_dev(struct ice_pf *pf);
850 void ice_unplug_aux_dev(struct ice_pf *pf);
851 int ice_init_rdma(struct ice_pf *pf);
852 const char *ice_stat_str(enum ice_status stat_err);
853 const char *ice_aq_str(enum ice_aq_err aq_err);
854 bool ice_is_wol_supported(struct ice_hw *hw);
855 int
856 ice_fdir_write_fltr(struct ice_pf *pf, struct ice_fdir_fltr *input, bool add,
857                     bool is_tun);
858 void ice_vsi_manage_fdir(struct ice_vsi *vsi, bool ena);
859 int ice_add_fdir_ethtool(struct ice_vsi *vsi, struct ethtool_rxnfc *cmd);
860 int ice_del_fdir_ethtool(struct ice_vsi *vsi, struct ethtool_rxnfc *cmd);
861 int ice_get_ethtool_fdir_entry(struct ice_hw *hw, struct ethtool_rxnfc *cmd);
862 int
863 ice_get_fdir_fltr_ids(struct ice_hw *hw, struct ethtool_rxnfc *cmd,
864                       u32 *rule_locs);
865 void ice_fdir_release_flows(struct ice_hw *hw);
866 void ice_fdir_replay_flows(struct ice_hw *hw);
867 void ice_fdir_replay_fltrs(struct ice_pf *pf);
868 int ice_fdir_create_dflt_rules(struct ice_pf *pf);
869 int ice_aq_wait_for_event(struct ice_pf *pf, u16 opcode, unsigned long timeout,
870                           struct ice_rq_event_info *event);
871 int ice_open(struct net_device *netdev);
872 int ice_open_internal(struct net_device *netdev);
873 int ice_stop(struct net_device *netdev);
874 void ice_service_task_schedule(struct ice_pf *pf);
875
876 /**
877  * ice_set_rdma_cap - enable RDMA support
878  * @pf: PF struct
879  */
880 static inline void ice_set_rdma_cap(struct ice_pf *pf)
881 {
882         if (pf->hw.func_caps.common_cap.rdma && pf->num_rdma_msix) {
883                 set_bit(ICE_FLAG_RDMA_ENA, pf->flags);
884                 set_bit(ICE_FLAG_AUX_ENA, pf->flags);
885                 ice_plug_aux_dev(pf);
886         }
887 }
888
889 /**
890  * ice_clear_rdma_cap - disable RDMA support
891  * @pf: PF struct
892  */
893 static inline void ice_clear_rdma_cap(struct ice_pf *pf)
894 {
895         ice_unplug_aux_dev(pf);
896         clear_bit(ICE_FLAG_RDMA_ENA, pf->flags);
897         clear_bit(ICE_FLAG_AUX_ENA, pf->flags);
898 }
899 #endif /* _ICE_H_ */