e100: Support RXFCS feature flag.
[profile/ivi/kernel-adaptation-intel-automotive.git] / drivers / net / ethernet / intel / e100.c
1 /*******************************************************************************
2
3   Intel PRO/100 Linux driver
4   Copyright(c) 1999 - 2006 Intel Corporation.
5
6   This program is free software; you can redistribute it and/or modify it
7   under the terms and conditions of the GNU General Public License,
8   version 2, as published by the Free Software Foundation.
9
10   This program is distributed in the hope it will be useful, but WITHOUT
11   ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
12   FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
13   more details.
14
15   You should have received a copy of the GNU General Public License along with
16   this program; if not, write to the Free Software Foundation, Inc.,
17   51 Franklin St - Fifth Floor, Boston, MA 02110-1301 USA.
18
19   The full GNU General Public License is included in this distribution in
20   the file called "COPYING".
21
22   Contact Information:
23   Linux NICS <linux.nics@intel.com>
24   e1000-devel Mailing List <e1000-devel@lists.sourceforge.net>
25   Intel Corporation, 5200 N.E. Elam Young Parkway, Hillsboro, OR 97124-6497
26
27 *******************************************************************************/
28
29 /*
30  *      e100.c: Intel(R) PRO/100 ethernet driver
31  *
32  *      (Re)written 2003 by scott.feldman@intel.com.  Based loosely on
33  *      original e100 driver, but better described as a munging of
34  *      e100, e1000, eepro100, tg3, 8139cp, and other drivers.
35  *
36  *      References:
37  *              Intel 8255x 10/100 Mbps Ethernet Controller Family,
38  *              Open Source Software Developers Manual,
39  *              http://sourceforge.net/projects/e1000
40  *
41  *
42  *                            Theory of Operation
43  *
44  *      I.   General
45  *
46  *      The driver supports Intel(R) 10/100 Mbps PCI Fast Ethernet
47  *      controller family, which includes the 82557, 82558, 82559, 82550,
48  *      82551, and 82562 devices.  82558 and greater controllers
49  *      integrate the Intel 82555 PHY.  The controllers are used in
50  *      server and client network interface cards, as well as in
51  *      LAN-On-Motherboard (LOM), CardBus, MiniPCI, and ICHx
52  *      configurations.  8255x supports a 32-bit linear addressing
53  *      mode and operates at 33Mhz PCI clock rate.
54  *
55  *      II.  Driver Operation
56  *
57  *      Memory-mapped mode is used exclusively to access the device's
58  *      shared-memory structure, the Control/Status Registers (CSR). All
59  *      setup, configuration, and control of the device, including queuing
60  *      of Tx, Rx, and configuration commands is through the CSR.
61  *      cmd_lock serializes accesses to the CSR command register.  cb_lock
62  *      protects the shared Command Block List (CBL).
63  *
64  *      8255x is highly MII-compliant and all access to the PHY go
65  *      through the Management Data Interface (MDI).  Consequently, the
66  *      driver leverages the mii.c library shared with other MII-compliant
67  *      devices.
68  *
69  *      Big- and Little-Endian byte order as well as 32- and 64-bit
70  *      archs are supported.  Weak-ordered memory and non-cache-coherent
71  *      archs are supported.
72  *
73  *      III. Transmit
74  *
75  *      A Tx skb is mapped and hangs off of a TCB.  TCBs are linked
76  *      together in a fixed-size ring (CBL) thus forming the flexible mode
77  *      memory structure.  A TCB marked with the suspend-bit indicates
78  *      the end of the ring.  The last TCB processed suspends the
79  *      controller, and the controller can be restarted by issue a CU
80  *      resume command to continue from the suspend point, or a CU start
81  *      command to start at a given position in the ring.
82  *
83  *      Non-Tx commands (config, multicast setup, etc) are linked
84  *      into the CBL ring along with Tx commands.  The common structure
85  *      used for both Tx and non-Tx commands is the Command Block (CB).
86  *
87  *      cb_to_use is the next CB to use for queuing a command; cb_to_clean
88  *      is the next CB to check for completion; cb_to_send is the first
89  *      CB to start on in case of a previous failure to resume.  CB clean
90  *      up happens in interrupt context in response to a CU interrupt.
91  *      cbs_avail keeps track of number of free CB resources available.
92  *
93  *      Hardware padding of short packets to minimum packet size is
94  *      enabled.  82557 pads with 7Eh, while the later controllers pad
95  *      with 00h.
96  *
97  *      IV.  Receive
98  *
99  *      The Receive Frame Area (RFA) comprises a ring of Receive Frame
100  *      Descriptors (RFD) + data buffer, thus forming the simplified mode
101  *      memory structure.  Rx skbs are allocated to contain both the RFD
102  *      and the data buffer, but the RFD is pulled off before the skb is
103  *      indicated.  The data buffer is aligned such that encapsulated
104  *      protocol headers are u32-aligned.  Since the RFD is part of the
105  *      mapped shared memory, and completion status is contained within
106  *      the RFD, the RFD must be dma_sync'ed to maintain a consistent
107  *      view from software and hardware.
108  *
109  *      In order to keep updates to the RFD link field from colliding with
110  *      hardware writes to mark packets complete, we use the feature that
111  *      hardware will not write to a size 0 descriptor and mark the previous
112  *      packet as end-of-list (EL).   After updating the link, we remove EL
113  *      and only then restore the size such that hardware may use the
114  *      previous-to-end RFD.
115  *
116  *      Under typical operation, the  receive unit (RU) is start once,
117  *      and the controller happily fills RFDs as frames arrive.  If
118  *      replacement RFDs cannot be allocated, or the RU goes non-active,
119  *      the RU must be restarted.  Frame arrival generates an interrupt,
120  *      and Rx indication and re-allocation happen in the same context,
121  *      therefore no locking is required.  A software-generated interrupt
122  *      is generated from the watchdog to recover from a failed allocation
123  *      scenario where all Rx resources have been indicated and none re-
124  *      placed.
125  *
126  *      V.   Miscellaneous
127  *
128  *      VLAN offloading of tagging, stripping and filtering is not
129  *      supported, but driver will accommodate the extra 4-byte VLAN tag
130  *      for processing by upper layers.  Tx/Rx Checksum offloading is not
131  *      supported.  Tx Scatter/Gather is not supported.  Jumbo Frames is
132  *      not supported (hardware limitation).
133  *
134  *      MagicPacket(tm) WoL support is enabled/disabled via ethtool.
135  *
136  *      Thanks to JC (jchapman@katalix.com) for helping with
137  *      testing/troubleshooting the development driver.
138  *
139  *      TODO:
140  *      o several entry points race with dev->close
141  *      o check for tx-no-resources/stop Q races with tx clean/wake Q
142  *
143  *      FIXES:
144  * 2005/12/02 - Michael O'Donnell <Michael.ODonnell at stratus dot com>
145  *      - Stratus87247: protect MDI control register manipulations
146  * 2009/06/01 - Andreas Mohr <andi at lisas dot de>
147  *      - add clean lowlevel I/O emulation for cards with MII-lacking PHYs
148  */
149
150 #define pr_fmt(fmt) KBUILD_MODNAME ": " fmt
151
152 #include <linux/hardirq.h>
153 #include <linux/interrupt.h>
154 #include <linux/module.h>
155 #include <linux/moduleparam.h>
156 #include <linux/kernel.h>
157 #include <linux/types.h>
158 #include <linux/sched.h>
159 #include <linux/slab.h>
160 #include <linux/delay.h>
161 #include <linux/init.h>
162 #include <linux/pci.h>
163 #include <linux/dma-mapping.h>
164 #include <linux/dmapool.h>
165 #include <linux/netdevice.h>
166 #include <linux/etherdevice.h>
167 #include <linux/mii.h>
168 #include <linux/if_vlan.h>
169 #include <linux/skbuff.h>
170 #include <linux/ethtool.h>
171 #include <linux/string.h>
172 #include <linux/firmware.h>
173 #include <linux/rtnetlink.h>
174 #include <asm/unaligned.h>
175
176
177 #define DRV_NAME                "e100"
178 #define DRV_EXT                 "-NAPI"
179 #define DRV_VERSION             "3.5.24-k2"DRV_EXT
180 #define DRV_DESCRIPTION         "Intel(R) PRO/100 Network Driver"
181 #define DRV_COPYRIGHT           "Copyright(c) 1999-2006 Intel Corporation"
182
183 #define E100_WATCHDOG_PERIOD    (2 * HZ)
184 #define E100_NAPI_WEIGHT        16
185
186 #define FIRMWARE_D101M          "e100/d101m_ucode.bin"
187 #define FIRMWARE_D101S          "e100/d101s_ucode.bin"
188 #define FIRMWARE_D102E          "e100/d102e_ucode.bin"
189
190 MODULE_DESCRIPTION(DRV_DESCRIPTION);
191 MODULE_AUTHOR(DRV_COPYRIGHT);
192 MODULE_LICENSE("GPL");
193 MODULE_VERSION(DRV_VERSION);
194 MODULE_FIRMWARE(FIRMWARE_D101M);
195 MODULE_FIRMWARE(FIRMWARE_D101S);
196 MODULE_FIRMWARE(FIRMWARE_D102E);
197
198 static int debug = 3;
199 static int eeprom_bad_csum_allow = 0;
200 static int use_io = 0;
201 module_param(debug, int, 0);
202 module_param(eeprom_bad_csum_allow, int, 0);
203 module_param(use_io, int, 0);
204 MODULE_PARM_DESC(debug, "Debug level (0=none,...,16=all)");
205 MODULE_PARM_DESC(eeprom_bad_csum_allow, "Allow bad eeprom checksums");
206 MODULE_PARM_DESC(use_io, "Force use of i/o access mode");
207
208 #define INTEL_8255X_ETHERNET_DEVICE(device_id, ich) {\
209         PCI_VENDOR_ID_INTEL, device_id, PCI_ANY_ID, PCI_ANY_ID, \
210         PCI_CLASS_NETWORK_ETHERNET << 8, 0xFFFF00, ich }
211 static DEFINE_PCI_DEVICE_TABLE(e100_id_table) = {
212         INTEL_8255X_ETHERNET_DEVICE(0x1029, 0),
213         INTEL_8255X_ETHERNET_DEVICE(0x1030, 0),
214         INTEL_8255X_ETHERNET_DEVICE(0x1031, 3),
215         INTEL_8255X_ETHERNET_DEVICE(0x1032, 3),
216         INTEL_8255X_ETHERNET_DEVICE(0x1033, 3),
217         INTEL_8255X_ETHERNET_DEVICE(0x1034, 3),
218         INTEL_8255X_ETHERNET_DEVICE(0x1038, 3),
219         INTEL_8255X_ETHERNET_DEVICE(0x1039, 4),
220         INTEL_8255X_ETHERNET_DEVICE(0x103A, 4),
221         INTEL_8255X_ETHERNET_DEVICE(0x103B, 4),
222         INTEL_8255X_ETHERNET_DEVICE(0x103C, 4),
223         INTEL_8255X_ETHERNET_DEVICE(0x103D, 4),
224         INTEL_8255X_ETHERNET_DEVICE(0x103E, 4),
225         INTEL_8255X_ETHERNET_DEVICE(0x1050, 5),
226         INTEL_8255X_ETHERNET_DEVICE(0x1051, 5),
227         INTEL_8255X_ETHERNET_DEVICE(0x1052, 5),
228         INTEL_8255X_ETHERNET_DEVICE(0x1053, 5),
229         INTEL_8255X_ETHERNET_DEVICE(0x1054, 5),
230         INTEL_8255X_ETHERNET_DEVICE(0x1055, 5),
231         INTEL_8255X_ETHERNET_DEVICE(0x1056, 5),
232         INTEL_8255X_ETHERNET_DEVICE(0x1057, 5),
233         INTEL_8255X_ETHERNET_DEVICE(0x1059, 0),
234         INTEL_8255X_ETHERNET_DEVICE(0x1064, 6),
235         INTEL_8255X_ETHERNET_DEVICE(0x1065, 6),
236         INTEL_8255X_ETHERNET_DEVICE(0x1066, 6),
237         INTEL_8255X_ETHERNET_DEVICE(0x1067, 6),
238         INTEL_8255X_ETHERNET_DEVICE(0x1068, 6),
239         INTEL_8255X_ETHERNET_DEVICE(0x1069, 6),
240         INTEL_8255X_ETHERNET_DEVICE(0x106A, 6),
241         INTEL_8255X_ETHERNET_DEVICE(0x106B, 6),
242         INTEL_8255X_ETHERNET_DEVICE(0x1091, 7),
243         INTEL_8255X_ETHERNET_DEVICE(0x1092, 7),
244         INTEL_8255X_ETHERNET_DEVICE(0x1093, 7),
245         INTEL_8255X_ETHERNET_DEVICE(0x1094, 7),
246         INTEL_8255X_ETHERNET_DEVICE(0x1095, 7),
247         INTEL_8255X_ETHERNET_DEVICE(0x10fe, 7),
248         INTEL_8255X_ETHERNET_DEVICE(0x1209, 0),
249         INTEL_8255X_ETHERNET_DEVICE(0x1229, 0),
250         INTEL_8255X_ETHERNET_DEVICE(0x2449, 2),
251         INTEL_8255X_ETHERNET_DEVICE(0x2459, 2),
252         INTEL_8255X_ETHERNET_DEVICE(0x245D, 2),
253         INTEL_8255X_ETHERNET_DEVICE(0x27DC, 7),
254         { 0, }
255 };
256 MODULE_DEVICE_TABLE(pci, e100_id_table);
257
258 enum mac {
259         mac_82557_D100_A  = 0,
260         mac_82557_D100_B  = 1,
261         mac_82557_D100_C  = 2,
262         mac_82558_D101_A4 = 4,
263         mac_82558_D101_B0 = 5,
264         mac_82559_D101M   = 8,
265         mac_82559_D101S   = 9,
266         mac_82550_D102    = 12,
267         mac_82550_D102_C  = 13,
268         mac_82551_E       = 14,
269         mac_82551_F       = 15,
270         mac_82551_10      = 16,
271         mac_unknown       = 0xFF,
272 };
273
274 enum phy {
275         phy_100a     = 0x000003E0,
276         phy_100c     = 0x035002A8,
277         phy_82555_tx = 0x015002A8,
278         phy_nsc_tx   = 0x5C002000,
279         phy_82562_et = 0x033002A8,
280         phy_82562_em = 0x032002A8,
281         phy_82562_ek = 0x031002A8,
282         phy_82562_eh = 0x017002A8,
283         phy_82552_v  = 0xd061004d,
284         phy_unknown  = 0xFFFFFFFF,
285 };
286
287 /* CSR (Control/Status Registers) */
288 struct csr {
289         struct {
290                 u8 status;
291                 u8 stat_ack;
292                 u8 cmd_lo;
293                 u8 cmd_hi;
294                 u32 gen_ptr;
295         } scb;
296         u32 port;
297         u16 flash_ctrl;
298         u8 eeprom_ctrl_lo;
299         u8 eeprom_ctrl_hi;
300         u32 mdi_ctrl;
301         u32 rx_dma_count;
302 };
303
304 enum scb_status {
305         rus_no_res       = 0x08,
306         rus_ready        = 0x10,
307         rus_mask         = 0x3C,
308 };
309
310 enum ru_state  {
311         RU_SUSPENDED = 0,
312         RU_RUNNING       = 1,
313         RU_UNINITIALIZED = -1,
314 };
315
316 enum scb_stat_ack {
317         stat_ack_not_ours    = 0x00,
318         stat_ack_sw_gen      = 0x04,
319         stat_ack_rnr         = 0x10,
320         stat_ack_cu_idle     = 0x20,
321         stat_ack_frame_rx    = 0x40,
322         stat_ack_cu_cmd_done = 0x80,
323         stat_ack_not_present = 0xFF,
324         stat_ack_rx = (stat_ack_sw_gen | stat_ack_rnr | stat_ack_frame_rx),
325         stat_ack_tx = (stat_ack_cu_idle | stat_ack_cu_cmd_done),
326 };
327
328 enum scb_cmd_hi {
329         irq_mask_none = 0x00,
330         irq_mask_all  = 0x01,
331         irq_sw_gen    = 0x02,
332 };
333
334 enum scb_cmd_lo {
335         cuc_nop        = 0x00,
336         ruc_start      = 0x01,
337         ruc_load_base  = 0x06,
338         cuc_start      = 0x10,
339         cuc_resume     = 0x20,
340         cuc_dump_addr  = 0x40,
341         cuc_dump_stats = 0x50,
342         cuc_load_base  = 0x60,
343         cuc_dump_reset = 0x70,
344 };
345
346 enum cuc_dump {
347         cuc_dump_complete       = 0x0000A005,
348         cuc_dump_reset_complete = 0x0000A007,
349 };
350
351 enum port {
352         software_reset  = 0x0000,
353         selftest        = 0x0001,
354         selective_reset = 0x0002,
355 };
356
357 enum eeprom_ctrl_lo {
358         eesk = 0x01,
359         eecs = 0x02,
360         eedi = 0x04,
361         eedo = 0x08,
362 };
363
364 enum mdi_ctrl {
365         mdi_write = 0x04000000,
366         mdi_read  = 0x08000000,
367         mdi_ready = 0x10000000,
368 };
369
370 enum eeprom_op {
371         op_write = 0x05,
372         op_read  = 0x06,
373         op_ewds  = 0x10,
374         op_ewen  = 0x13,
375 };
376
377 enum eeprom_offsets {
378         eeprom_cnfg_mdix  = 0x03,
379         eeprom_phy_iface  = 0x06,
380         eeprom_id         = 0x0A,
381         eeprom_config_asf = 0x0D,
382         eeprom_smbus_addr = 0x90,
383 };
384
385 enum eeprom_cnfg_mdix {
386         eeprom_mdix_enabled = 0x0080,
387 };
388
389 enum eeprom_phy_iface {
390         NoSuchPhy = 0,
391         I82553AB,
392         I82553C,
393         I82503,
394         DP83840,
395         S80C240,
396         S80C24,
397         I82555,
398         DP83840A = 10,
399 };
400
401 enum eeprom_id {
402         eeprom_id_wol = 0x0020,
403 };
404
405 enum eeprom_config_asf {
406         eeprom_asf = 0x8000,
407         eeprom_gcl = 0x4000,
408 };
409
410 enum cb_status {
411         cb_complete = 0x8000,
412         cb_ok       = 0x2000,
413 };
414
415 enum cb_command {
416         cb_nop    = 0x0000,
417         cb_iaaddr = 0x0001,
418         cb_config = 0x0002,
419         cb_multi  = 0x0003,
420         cb_tx     = 0x0004,
421         cb_ucode  = 0x0005,
422         cb_dump   = 0x0006,
423         cb_tx_sf  = 0x0008,
424         cb_cid    = 0x1f00,
425         cb_i      = 0x2000,
426         cb_s      = 0x4000,
427         cb_el     = 0x8000,
428 };
429
430 struct rfd {
431         __le16 status;
432         __le16 command;
433         __le32 link;
434         __le32 rbd;
435         __le16 actual_size;
436         __le16 size;
437 };
438
439 struct rx {
440         struct rx *next, *prev;
441         struct sk_buff *skb;
442         dma_addr_t dma_addr;
443 };
444
445 #if defined(__BIG_ENDIAN_BITFIELD)
446 #define X(a,b)  b,a
447 #else
448 #define X(a,b)  a,b
449 #endif
450 struct config {
451 /*0*/   u8 X(byte_count:6, pad0:2);
452 /*1*/   u8 X(X(rx_fifo_limit:4, tx_fifo_limit:3), pad1:1);
453 /*2*/   u8 adaptive_ifs;
454 /*3*/   u8 X(X(X(X(mwi_enable:1, type_enable:1), read_align_enable:1),
455            term_write_cache_line:1), pad3:4);
456 /*4*/   u8 X(rx_dma_max_count:7, pad4:1);
457 /*5*/   u8 X(tx_dma_max_count:7, dma_max_count_enable:1);
458 /*6*/   u8 X(X(X(X(X(X(X(late_scb_update:1, direct_rx_dma:1),
459            tno_intr:1), cna_intr:1), standard_tcb:1), standard_stat_counter:1),
460            rx_discard_overruns:1), rx_save_bad_frames:1);
461 /*7*/   u8 X(X(X(X(X(rx_discard_short_frames:1, tx_underrun_retry:2),
462            pad7:2), rx_extended_rfd:1), tx_two_frames_in_fifo:1),
463            tx_dynamic_tbd:1);
464 /*8*/   u8 X(X(mii_mode:1, pad8:6), csma_disabled:1);
465 /*9*/   u8 X(X(X(X(X(rx_tcpudp_checksum:1, pad9:3), vlan_arp_tco:1),
466            link_status_wake:1), arp_wake:1), mcmatch_wake:1);
467 /*10*/  u8 X(X(X(pad10:3, no_source_addr_insertion:1), preamble_length:2),
468            loopback:2);
469 /*11*/  u8 X(linear_priority:3, pad11:5);
470 /*12*/  u8 X(X(linear_priority_mode:1, pad12:3), ifs:4);
471 /*13*/  u8 ip_addr_lo;
472 /*14*/  u8 ip_addr_hi;
473 /*15*/  u8 X(X(X(X(X(X(X(promiscuous_mode:1, broadcast_disabled:1),
474            wait_after_win:1), pad15_1:1), ignore_ul_bit:1), crc_16_bit:1),
475            pad15_2:1), crs_or_cdt:1);
476 /*16*/  u8 fc_delay_lo;
477 /*17*/  u8 fc_delay_hi;
478 /*18*/  u8 X(X(X(X(X(rx_stripping:1, tx_padding:1), rx_crc_transfer:1),
479            rx_long_ok:1), fc_priority_threshold:3), pad18:1);
480 /*19*/  u8 X(X(X(X(X(X(X(addr_wake:1, magic_packet_disable:1),
481            fc_disable:1), fc_restop:1), fc_restart:1), fc_reject:1),
482            full_duplex_force:1), full_duplex_pin:1);
483 /*20*/  u8 X(X(X(pad20_1:5, fc_priority_location:1), multi_ia:1), pad20_2:1);
484 /*21*/  u8 X(X(pad21_1:3, multicast_all:1), pad21_2:4);
485 /*22*/  u8 X(X(rx_d102_mode:1, rx_vlan_drop:1), pad22:6);
486         u8 pad_d102[9];
487 };
488
489 #define E100_MAX_MULTICAST_ADDRS        64
490 struct multi {
491         __le16 count;
492         u8 addr[E100_MAX_MULTICAST_ADDRS * ETH_ALEN + 2/*pad*/];
493 };
494
495 /* Important: keep total struct u32-aligned */
496 #define UCODE_SIZE                      134
497 struct cb {
498         __le16 status;
499         __le16 command;
500         __le32 link;
501         union {
502                 u8 iaaddr[ETH_ALEN];
503                 __le32 ucode[UCODE_SIZE];
504                 struct config config;
505                 struct multi multi;
506                 struct {
507                         u32 tbd_array;
508                         u16 tcb_byte_count;
509                         u8 threshold;
510                         u8 tbd_count;
511                         struct {
512                                 __le32 buf_addr;
513                                 __le16 size;
514                                 u16 eol;
515                         } tbd;
516                 } tcb;
517                 __le32 dump_buffer_addr;
518         } u;
519         struct cb *next, *prev;
520         dma_addr_t dma_addr;
521         struct sk_buff *skb;
522 };
523
524 enum loopback {
525         lb_none = 0, lb_mac = 1, lb_phy = 3,
526 };
527
528 struct stats {
529         __le32 tx_good_frames, tx_max_collisions, tx_late_collisions,
530                 tx_underruns, tx_lost_crs, tx_deferred, tx_single_collisions,
531                 tx_multiple_collisions, tx_total_collisions;
532         __le32 rx_good_frames, rx_crc_errors, rx_alignment_errors,
533                 rx_resource_errors, rx_overrun_errors, rx_cdt_errors,
534                 rx_short_frame_errors;
535         __le32 fc_xmt_pause, fc_rcv_pause, fc_rcv_unsupported;
536         __le16 xmt_tco_frames, rcv_tco_frames;
537         __le32 complete;
538 };
539
540 struct mem {
541         struct {
542                 u32 signature;
543                 u32 result;
544         } selftest;
545         struct stats stats;
546         u8 dump_buf[596];
547 };
548
549 struct param_range {
550         u32 min;
551         u32 max;
552         u32 count;
553 };
554
555 struct params {
556         struct param_range rfds;
557         struct param_range cbs;
558 };
559
560 struct nic {
561         /* Begin: frequently used values: keep adjacent for cache effect */
562         u32 msg_enable                          ____cacheline_aligned;
563         struct net_device *netdev;
564         struct pci_dev *pdev;
565         u16 (*mdio_ctrl)(struct nic *nic, u32 addr, u32 dir, u32 reg, u16 data);
566
567         struct rx *rxs                          ____cacheline_aligned;
568         struct rx *rx_to_use;
569         struct rx *rx_to_clean;
570         struct rfd blank_rfd;
571         enum ru_state ru_running;
572
573         spinlock_t cb_lock                      ____cacheline_aligned;
574         spinlock_t cmd_lock;
575         struct csr __iomem *csr;
576         enum scb_cmd_lo cuc_cmd;
577         unsigned int cbs_avail;
578         struct napi_struct napi;
579         struct cb *cbs;
580         struct cb *cb_to_use;
581         struct cb *cb_to_send;
582         struct cb *cb_to_clean;
583         __le16 tx_command;
584         /* End: frequently used values: keep adjacent for cache effect */
585
586         enum {
587                 ich                = (1 << 0),
588                 promiscuous        = (1 << 1),
589                 multicast_all      = (1 << 2),
590                 wol_magic          = (1 << 3),
591                 ich_10h_workaround = (1 << 4),
592         } flags                                 ____cacheline_aligned;
593
594         enum mac mac;
595         enum phy phy;
596         struct params params;
597         struct timer_list watchdog;
598         struct mii_if_info mii;
599         struct work_struct tx_timeout_task;
600         enum loopback loopback;
601
602         struct mem *mem;
603         dma_addr_t dma_addr;
604
605         struct pci_pool *cbs_pool;
606         dma_addr_t cbs_dma_addr;
607         u8 adaptive_ifs;
608         u8 tx_threshold;
609         u32 tx_frames;
610         u32 tx_collisions;
611         u32 tx_deferred;
612         u32 tx_single_collisions;
613         u32 tx_multiple_collisions;
614         u32 tx_fc_pause;
615         u32 tx_tco_frames;
616
617         u32 rx_fc_pause;
618         u32 rx_fc_unsupported;
619         u32 rx_tco_frames;
620         u32 rx_over_length_errors;
621
622         u16 eeprom_wc;
623         __le16 eeprom[256];
624         spinlock_t mdio_lock;
625         const struct firmware *fw;
626 };
627
628 static inline void e100_write_flush(struct nic *nic)
629 {
630         /* Flush previous PCI writes through intermediate bridges
631          * by doing a benign read */
632         (void)ioread8(&nic->csr->scb.status);
633 }
634
635 static void e100_enable_irq(struct nic *nic)
636 {
637         unsigned long flags;
638
639         spin_lock_irqsave(&nic->cmd_lock, flags);
640         iowrite8(irq_mask_none, &nic->csr->scb.cmd_hi);
641         e100_write_flush(nic);
642         spin_unlock_irqrestore(&nic->cmd_lock, flags);
643 }
644
645 static void e100_disable_irq(struct nic *nic)
646 {
647         unsigned long flags;
648
649         spin_lock_irqsave(&nic->cmd_lock, flags);
650         iowrite8(irq_mask_all, &nic->csr->scb.cmd_hi);
651         e100_write_flush(nic);
652         spin_unlock_irqrestore(&nic->cmd_lock, flags);
653 }
654
655 static void e100_hw_reset(struct nic *nic)
656 {
657         /* Put CU and RU into idle with a selective reset to get
658          * device off of PCI bus */
659         iowrite32(selective_reset, &nic->csr->port);
660         e100_write_flush(nic); udelay(20);
661
662         /* Now fully reset device */
663         iowrite32(software_reset, &nic->csr->port);
664         e100_write_flush(nic); udelay(20);
665
666         /* Mask off our interrupt line - it's unmasked after reset */
667         e100_disable_irq(nic);
668 }
669
670 static int e100_self_test(struct nic *nic)
671 {
672         u32 dma_addr = nic->dma_addr + offsetof(struct mem, selftest);
673
674         /* Passing the self-test is a pretty good indication
675          * that the device can DMA to/from host memory */
676
677         nic->mem->selftest.signature = 0;
678         nic->mem->selftest.result = 0xFFFFFFFF;
679
680         iowrite32(selftest | dma_addr, &nic->csr->port);
681         e100_write_flush(nic);
682         /* Wait 10 msec for self-test to complete */
683         msleep(10);
684
685         /* Interrupts are enabled after self-test */
686         e100_disable_irq(nic);
687
688         /* Check results of self-test */
689         if (nic->mem->selftest.result != 0) {
690                 netif_err(nic, hw, nic->netdev,
691                           "Self-test failed: result=0x%08X\n",
692                           nic->mem->selftest.result);
693                 return -ETIMEDOUT;
694         }
695         if (nic->mem->selftest.signature == 0) {
696                 netif_err(nic, hw, nic->netdev, "Self-test failed: timed out\n");
697                 return -ETIMEDOUT;
698         }
699
700         return 0;
701 }
702
703 static void e100_eeprom_write(struct nic *nic, u16 addr_len, u16 addr, __le16 data)
704 {
705         u32 cmd_addr_data[3];
706         u8 ctrl;
707         int i, j;
708
709         /* Three cmds: write/erase enable, write data, write/erase disable */
710         cmd_addr_data[0] = op_ewen << (addr_len - 2);
711         cmd_addr_data[1] = (((op_write << addr_len) | addr) << 16) |
712                 le16_to_cpu(data);
713         cmd_addr_data[2] = op_ewds << (addr_len - 2);
714
715         /* Bit-bang cmds to write word to eeprom */
716         for (j = 0; j < 3; j++) {
717
718                 /* Chip select */
719                 iowrite8(eecs | eesk, &nic->csr->eeprom_ctrl_lo);
720                 e100_write_flush(nic); udelay(4);
721
722                 for (i = 31; i >= 0; i--) {
723                         ctrl = (cmd_addr_data[j] & (1 << i)) ?
724                                 eecs | eedi : eecs;
725                         iowrite8(ctrl, &nic->csr->eeprom_ctrl_lo);
726                         e100_write_flush(nic); udelay(4);
727
728                         iowrite8(ctrl | eesk, &nic->csr->eeprom_ctrl_lo);
729                         e100_write_flush(nic); udelay(4);
730                 }
731                 /* Wait 10 msec for cmd to complete */
732                 msleep(10);
733
734                 /* Chip deselect */
735                 iowrite8(0, &nic->csr->eeprom_ctrl_lo);
736                 e100_write_flush(nic); udelay(4);
737         }
738 };
739
740 /* General technique stolen from the eepro100 driver - very clever */
741 static __le16 e100_eeprom_read(struct nic *nic, u16 *addr_len, u16 addr)
742 {
743         u32 cmd_addr_data;
744         u16 data = 0;
745         u8 ctrl;
746         int i;
747
748         cmd_addr_data = ((op_read << *addr_len) | addr) << 16;
749
750         /* Chip select */
751         iowrite8(eecs | eesk, &nic->csr->eeprom_ctrl_lo);
752         e100_write_flush(nic); udelay(4);
753
754         /* Bit-bang to read word from eeprom */
755         for (i = 31; i >= 0; i--) {
756                 ctrl = (cmd_addr_data & (1 << i)) ? eecs | eedi : eecs;
757                 iowrite8(ctrl, &nic->csr->eeprom_ctrl_lo);
758                 e100_write_flush(nic); udelay(4);
759
760                 iowrite8(ctrl | eesk, &nic->csr->eeprom_ctrl_lo);
761                 e100_write_flush(nic); udelay(4);
762
763                 /* Eeprom drives a dummy zero to EEDO after receiving
764                  * complete address.  Use this to adjust addr_len. */
765                 ctrl = ioread8(&nic->csr->eeprom_ctrl_lo);
766                 if (!(ctrl & eedo) && i > 16) {
767                         *addr_len -= (i - 16);
768                         i = 17;
769                 }
770
771                 data = (data << 1) | (ctrl & eedo ? 1 : 0);
772         }
773
774         /* Chip deselect */
775         iowrite8(0, &nic->csr->eeprom_ctrl_lo);
776         e100_write_flush(nic); udelay(4);
777
778         return cpu_to_le16(data);
779 };
780
781 /* Load entire EEPROM image into driver cache and validate checksum */
782 static int e100_eeprom_load(struct nic *nic)
783 {
784         u16 addr, addr_len = 8, checksum = 0;
785
786         /* Try reading with an 8-bit addr len to discover actual addr len */
787         e100_eeprom_read(nic, &addr_len, 0);
788         nic->eeprom_wc = 1 << addr_len;
789
790         for (addr = 0; addr < nic->eeprom_wc; addr++) {
791                 nic->eeprom[addr] = e100_eeprom_read(nic, &addr_len, addr);
792                 if (addr < nic->eeprom_wc - 1)
793                         checksum += le16_to_cpu(nic->eeprom[addr]);
794         }
795
796         /* The checksum, stored in the last word, is calculated such that
797          * the sum of words should be 0xBABA */
798         if (cpu_to_le16(0xBABA - checksum) != nic->eeprom[nic->eeprom_wc - 1]) {
799                 netif_err(nic, probe, nic->netdev, "EEPROM corrupted\n");
800                 if (!eeprom_bad_csum_allow)
801                         return -EAGAIN;
802         }
803
804         return 0;
805 }
806
807 /* Save (portion of) driver EEPROM cache to device and update checksum */
808 static int e100_eeprom_save(struct nic *nic, u16 start, u16 count)
809 {
810         u16 addr, addr_len = 8, checksum = 0;
811
812         /* Try reading with an 8-bit addr len to discover actual addr len */
813         e100_eeprom_read(nic, &addr_len, 0);
814         nic->eeprom_wc = 1 << addr_len;
815
816         if (start + count >= nic->eeprom_wc)
817                 return -EINVAL;
818
819         for (addr = start; addr < start + count; addr++)
820                 e100_eeprom_write(nic, addr_len, addr, nic->eeprom[addr]);
821
822         /* The checksum, stored in the last word, is calculated such that
823          * the sum of words should be 0xBABA */
824         for (addr = 0; addr < nic->eeprom_wc - 1; addr++)
825                 checksum += le16_to_cpu(nic->eeprom[addr]);
826         nic->eeprom[nic->eeprom_wc - 1] = cpu_to_le16(0xBABA - checksum);
827         e100_eeprom_write(nic, addr_len, nic->eeprom_wc - 1,
828                 nic->eeprom[nic->eeprom_wc - 1]);
829
830         return 0;
831 }
832
833 #define E100_WAIT_SCB_TIMEOUT 20000 /* we might have to wait 100ms!!! */
834 #define E100_WAIT_SCB_FAST 20       /* delay like the old code */
835 static int e100_exec_cmd(struct nic *nic, u8 cmd, dma_addr_t dma_addr)
836 {
837         unsigned long flags;
838         unsigned int i;
839         int err = 0;
840
841         spin_lock_irqsave(&nic->cmd_lock, flags);
842
843         /* Previous command is accepted when SCB clears */
844         for (i = 0; i < E100_WAIT_SCB_TIMEOUT; i++) {
845                 if (likely(!ioread8(&nic->csr->scb.cmd_lo)))
846                         break;
847                 cpu_relax();
848                 if (unlikely(i > E100_WAIT_SCB_FAST))
849                         udelay(5);
850         }
851         if (unlikely(i == E100_WAIT_SCB_TIMEOUT)) {
852                 err = -EAGAIN;
853                 goto err_unlock;
854         }
855
856         if (unlikely(cmd != cuc_resume))
857                 iowrite32(dma_addr, &nic->csr->scb.gen_ptr);
858         iowrite8(cmd, &nic->csr->scb.cmd_lo);
859
860 err_unlock:
861         spin_unlock_irqrestore(&nic->cmd_lock, flags);
862
863         return err;
864 }
865
866 static int e100_exec_cb(struct nic *nic, struct sk_buff *skb,
867         void (*cb_prepare)(struct nic *, struct cb *, struct sk_buff *))
868 {
869         struct cb *cb;
870         unsigned long flags;
871         int err = 0;
872
873         spin_lock_irqsave(&nic->cb_lock, flags);
874
875         if (unlikely(!nic->cbs_avail)) {
876                 err = -ENOMEM;
877                 goto err_unlock;
878         }
879
880         cb = nic->cb_to_use;
881         nic->cb_to_use = cb->next;
882         nic->cbs_avail--;
883         cb->skb = skb;
884
885         if (unlikely(!nic->cbs_avail))
886                 err = -ENOSPC;
887
888         cb_prepare(nic, cb, skb);
889
890         /* Order is important otherwise we'll be in a race with h/w:
891          * set S-bit in current first, then clear S-bit in previous. */
892         cb->command |= cpu_to_le16(cb_s);
893         wmb();
894         cb->prev->command &= cpu_to_le16(~cb_s);
895
896         while (nic->cb_to_send != nic->cb_to_use) {
897                 if (unlikely(e100_exec_cmd(nic, nic->cuc_cmd,
898                         nic->cb_to_send->dma_addr))) {
899                         /* Ok, here's where things get sticky.  It's
900                          * possible that we can't schedule the command
901                          * because the controller is too busy, so
902                          * let's just queue the command and try again
903                          * when another command is scheduled. */
904                         if (err == -ENOSPC) {
905                                 //request a reset
906                                 schedule_work(&nic->tx_timeout_task);
907                         }
908                         break;
909                 } else {
910                         nic->cuc_cmd = cuc_resume;
911                         nic->cb_to_send = nic->cb_to_send->next;
912                 }
913         }
914
915 err_unlock:
916         spin_unlock_irqrestore(&nic->cb_lock, flags);
917
918         return err;
919 }
920
921 static int mdio_read(struct net_device *netdev, int addr, int reg)
922 {
923         struct nic *nic = netdev_priv(netdev);
924         return nic->mdio_ctrl(nic, addr, mdi_read, reg, 0);
925 }
926
927 static void mdio_write(struct net_device *netdev, int addr, int reg, int data)
928 {
929         struct nic *nic = netdev_priv(netdev);
930
931         nic->mdio_ctrl(nic, addr, mdi_write, reg, data);
932 }
933
934 /* the standard mdio_ctrl() function for usual MII-compliant hardware */
935 static u16 mdio_ctrl_hw(struct nic *nic, u32 addr, u32 dir, u32 reg, u16 data)
936 {
937         u32 data_out = 0;
938         unsigned int i;
939         unsigned long flags;
940
941
942         /*
943          * Stratus87247: we shouldn't be writing the MDI control
944          * register until the Ready bit shows True.  Also, since
945          * manipulation of the MDI control registers is a multi-step
946          * procedure it should be done under lock.
947          */
948         spin_lock_irqsave(&nic->mdio_lock, flags);
949         for (i = 100; i; --i) {
950                 if (ioread32(&nic->csr->mdi_ctrl) & mdi_ready)
951                         break;
952                 udelay(20);
953         }
954         if (unlikely(!i)) {
955                 netdev_err(nic->netdev, "e100.mdio_ctrl won't go Ready\n");
956                 spin_unlock_irqrestore(&nic->mdio_lock, flags);
957                 return 0;               /* No way to indicate timeout error */
958         }
959         iowrite32((reg << 16) | (addr << 21) | dir | data, &nic->csr->mdi_ctrl);
960
961         for (i = 0; i < 100; i++) {
962                 udelay(20);
963                 if ((data_out = ioread32(&nic->csr->mdi_ctrl)) & mdi_ready)
964                         break;
965         }
966         spin_unlock_irqrestore(&nic->mdio_lock, flags);
967         netif_printk(nic, hw, KERN_DEBUG, nic->netdev,
968                      "%s:addr=%d, reg=%d, data_in=0x%04X, data_out=0x%04X\n",
969                      dir == mdi_read ? "READ" : "WRITE",
970                      addr, reg, data, data_out);
971         return (u16)data_out;
972 }
973
974 /* slightly tweaked mdio_ctrl() function for phy_82552_v specifics */
975 static u16 mdio_ctrl_phy_82552_v(struct nic *nic,
976                                  u32 addr,
977                                  u32 dir,
978                                  u32 reg,
979                                  u16 data)
980 {
981         if ((reg == MII_BMCR) && (dir == mdi_write)) {
982                 if (data & (BMCR_ANRESTART | BMCR_ANENABLE)) {
983                         u16 advert = mdio_read(nic->netdev, nic->mii.phy_id,
984                                                         MII_ADVERTISE);
985
986                         /*
987                          * Workaround Si issue where sometimes the part will not
988                          * autoneg to 100Mbps even when advertised.
989                          */
990                         if (advert & ADVERTISE_100FULL)
991                                 data |= BMCR_SPEED100 | BMCR_FULLDPLX;
992                         else if (advert & ADVERTISE_100HALF)
993                                 data |= BMCR_SPEED100;
994                 }
995         }
996         return mdio_ctrl_hw(nic, addr, dir, reg, data);
997 }
998
999 /* Fully software-emulated mdio_ctrl() function for cards without
1000  * MII-compliant PHYs.
1001  * For now, this is mainly geared towards 80c24 support; in case of further
1002  * requirements for other types (i82503, ...?) either extend this mechanism
1003  * or split it, whichever is cleaner.
1004  */
1005 static u16 mdio_ctrl_phy_mii_emulated(struct nic *nic,
1006                                       u32 addr,
1007                                       u32 dir,
1008                                       u32 reg,
1009                                       u16 data)
1010 {
1011         /* might need to allocate a netdev_priv'ed register array eventually
1012          * to be able to record state changes, but for now
1013          * some fully hardcoded register handling ought to be ok I guess. */
1014
1015         if (dir == mdi_read) {
1016                 switch (reg) {
1017                 case MII_BMCR:
1018                         /* Auto-negotiation, right? */
1019                         return  BMCR_ANENABLE |
1020                                 BMCR_FULLDPLX;
1021                 case MII_BMSR:
1022                         return  BMSR_LSTATUS /* for mii_link_ok() */ |
1023                                 BMSR_ANEGCAPABLE |
1024                                 BMSR_10FULL;
1025                 case MII_ADVERTISE:
1026                         /* 80c24 is a "combo card" PHY, right? */
1027                         return  ADVERTISE_10HALF |
1028                                 ADVERTISE_10FULL;
1029                 default:
1030                         netif_printk(nic, hw, KERN_DEBUG, nic->netdev,
1031                                      "%s:addr=%d, reg=%d, data=0x%04X: unimplemented emulation!\n",
1032                                      dir == mdi_read ? "READ" : "WRITE",
1033                                      addr, reg, data);
1034                         return 0xFFFF;
1035                 }
1036         } else {
1037                 switch (reg) {
1038                 default:
1039                         netif_printk(nic, hw, KERN_DEBUG, nic->netdev,
1040                                      "%s:addr=%d, reg=%d, data=0x%04X: unimplemented emulation!\n",
1041                                      dir == mdi_read ? "READ" : "WRITE",
1042                                      addr, reg, data);
1043                         return 0xFFFF;
1044                 }
1045         }
1046 }
1047 static inline int e100_phy_supports_mii(struct nic *nic)
1048 {
1049         /* for now, just check it by comparing whether we
1050            are using MII software emulation.
1051         */
1052         return (nic->mdio_ctrl != mdio_ctrl_phy_mii_emulated);
1053 }
1054
1055 static void e100_get_defaults(struct nic *nic)
1056 {
1057         struct param_range rfds = { .min = 16, .max = 256, .count = 256 };
1058         struct param_range cbs  = { .min = 64, .max = 256, .count = 128 };
1059
1060         /* MAC type is encoded as rev ID; exception: ICH is treated as 82559 */
1061         nic->mac = (nic->flags & ich) ? mac_82559_D101M : nic->pdev->revision;
1062         if (nic->mac == mac_unknown)
1063                 nic->mac = mac_82557_D100_A;
1064
1065         nic->params.rfds = rfds;
1066         nic->params.cbs = cbs;
1067
1068         /* Quadwords to DMA into FIFO before starting frame transmit */
1069         nic->tx_threshold = 0xE0;
1070
1071         /* no interrupt for every tx completion, delay = 256us if not 557 */
1072         nic->tx_command = cpu_to_le16(cb_tx | cb_tx_sf |
1073                 ((nic->mac >= mac_82558_D101_A4) ? cb_cid : cb_i));
1074
1075         /* Template for a freshly allocated RFD */
1076         nic->blank_rfd.command = 0;
1077         nic->blank_rfd.rbd = cpu_to_le32(0xFFFFFFFF);
1078         nic->blank_rfd.size = cpu_to_le16(VLAN_ETH_FRAME_LEN + ETH_FCS_LEN);
1079
1080         /* MII setup */
1081         nic->mii.phy_id_mask = 0x1F;
1082         nic->mii.reg_num_mask = 0x1F;
1083         nic->mii.dev = nic->netdev;
1084         nic->mii.mdio_read = mdio_read;
1085         nic->mii.mdio_write = mdio_write;
1086 }
1087
1088 static void e100_configure(struct nic *nic, struct cb *cb, struct sk_buff *skb)
1089 {
1090         struct config *config = &cb->u.config;
1091         u8 *c = (u8 *)config;
1092         struct net_device *netdev = nic->netdev;
1093
1094         cb->command = cpu_to_le16(cb_config);
1095
1096         memset(config, 0, sizeof(struct config));
1097
1098         config->byte_count = 0x16;              /* bytes in this struct */
1099         config->rx_fifo_limit = 0x8;            /* bytes in FIFO before DMA */
1100         config->direct_rx_dma = 0x1;            /* reserved */
1101         config->standard_tcb = 0x1;             /* 1=standard, 0=extended */
1102         config->standard_stat_counter = 0x1;    /* 1=standard, 0=extended */
1103         config->rx_discard_short_frames = 0x1;  /* 1=discard, 0=pass */
1104         config->tx_underrun_retry = 0x3;        /* # of underrun retries */
1105         if (e100_phy_supports_mii(nic))
1106                 config->mii_mode = 1;           /* 1=MII mode, 0=i82503 mode */
1107         config->pad10 = 0x6;
1108         config->no_source_addr_insertion = 0x1; /* 1=no, 0=yes */
1109         config->preamble_length = 0x2;          /* 0=1, 1=3, 2=7, 3=15 bytes */
1110         config->ifs = 0x6;                      /* x16 = inter frame spacing */
1111         config->ip_addr_hi = 0xF2;              /* ARP IP filter - not used */
1112         config->pad15_1 = 0x1;
1113         config->pad15_2 = 0x1;
1114         config->crs_or_cdt = 0x0;               /* 0=CRS only, 1=CRS or CDT */
1115         config->fc_delay_hi = 0x40;             /* time delay for fc frame */
1116         config->tx_padding = 0x1;               /* 1=pad short frames */
1117         config->fc_priority_threshold = 0x7;    /* 7=priority fc disabled */
1118         config->pad18 = 0x1;
1119         config->full_duplex_pin = 0x1;          /* 1=examine FDX# pin */
1120         config->pad20_1 = 0x1F;
1121         config->fc_priority_location = 0x1;     /* 1=byte#31, 0=byte#19 */
1122         config->pad21_1 = 0x5;
1123
1124         config->adaptive_ifs = nic->adaptive_ifs;
1125         config->loopback = nic->loopback;
1126
1127         if (nic->mii.force_media && nic->mii.full_duplex)
1128                 config->full_duplex_force = 0x1;        /* 1=force, 0=auto */
1129
1130         if (nic->flags & promiscuous || nic->loopback) {
1131                 config->rx_save_bad_frames = 0x1;       /* 1=save, 0=discard */
1132                 config->rx_discard_short_frames = 0x0;  /* 1=discard, 0=save */
1133                 config->promiscuous_mode = 0x1;         /* 1=on, 0=off */
1134         }
1135
1136         if (unlikely(netdev->features & NETIF_F_RXFCS))
1137                 config->rx_crc_transfer = 0x1;  /* 1=save, 0=discard */
1138
1139         if (nic->flags & multicast_all)
1140                 config->multicast_all = 0x1;            /* 1=accept, 0=no */
1141
1142         /* disable WoL when up */
1143         if (netif_running(nic->netdev) || !(nic->flags & wol_magic))
1144                 config->magic_packet_disable = 0x1;     /* 1=off, 0=on */
1145
1146         if (nic->mac >= mac_82558_D101_A4) {
1147                 config->fc_disable = 0x1;       /* 1=Tx fc off, 0=Tx fc on */
1148                 config->mwi_enable = 0x1;       /* 1=enable, 0=disable */
1149                 config->standard_tcb = 0x0;     /* 1=standard, 0=extended */
1150                 config->rx_long_ok = 0x1;       /* 1=VLANs ok, 0=standard */
1151                 if (nic->mac >= mac_82559_D101M) {
1152                         config->tno_intr = 0x1;         /* TCO stats enable */
1153                         /* Enable TCO in extended config */
1154                         if (nic->mac >= mac_82551_10) {
1155                                 config->byte_count = 0x20; /* extended bytes */
1156                                 config->rx_d102_mode = 0x1; /* GMRC for TCO */
1157                         }
1158                 } else {
1159                         config->standard_stat_counter = 0x0;
1160                 }
1161         }
1162
1163         netif_printk(nic, hw, KERN_DEBUG, nic->netdev,
1164                      "[00-07]=%02X:%02X:%02X:%02X:%02X:%02X:%02X:%02X\n",
1165                      c[0], c[1], c[2], c[3], c[4], c[5], c[6], c[7]);
1166         netif_printk(nic, hw, KERN_DEBUG, nic->netdev,
1167                      "[08-15]=%02X:%02X:%02X:%02X:%02X:%02X:%02X:%02X\n",
1168                      c[8], c[9], c[10], c[11], c[12], c[13], c[14], c[15]);
1169         netif_printk(nic, hw, KERN_DEBUG, nic->netdev,
1170                      "[16-23]=%02X:%02X:%02X:%02X:%02X:%02X:%02X:%02X\n",
1171                      c[16], c[17], c[18], c[19], c[20], c[21], c[22], c[23]);
1172 }
1173
1174 /*************************************************************************
1175 *  CPUSaver parameters
1176 *
1177 *  All CPUSaver parameters are 16-bit literals that are part of a
1178 *  "move immediate value" instruction.  By changing the value of
1179 *  the literal in the instruction before the code is loaded, the
1180 *  driver can change the algorithm.
1181 *
1182 *  INTDELAY - This loads the dead-man timer with its initial value.
1183 *    When this timer expires the interrupt is asserted, and the
1184 *    timer is reset each time a new packet is received.  (see
1185 *    BUNDLEMAX below to set the limit on number of chained packets)
1186 *    The current default is 0x600 or 1536.  Experiments show that
1187 *    the value should probably stay within the 0x200 - 0x1000.
1188 *
1189 *  BUNDLEMAX -
1190 *    This sets the maximum number of frames that will be bundled.  In
1191 *    some situations, such as the TCP windowing algorithm, it may be
1192 *    better to limit the growth of the bundle size than let it go as
1193 *    high as it can, because that could cause too much added latency.
1194 *    The default is six, because this is the number of packets in the
1195 *    default TCP window size.  A value of 1 would make CPUSaver indicate
1196 *    an interrupt for every frame received.  If you do not want to put
1197 *    a limit on the bundle size, set this value to xFFFF.
1198 *
1199 *  BUNDLESMALL -
1200 *    This contains a bit-mask describing the minimum size frame that
1201 *    will be bundled.  The default masks the lower 7 bits, which means
1202 *    that any frame less than 128 bytes in length will not be bundled,
1203 *    but will instead immediately generate an interrupt.  This does
1204 *    not affect the current bundle in any way.  Any frame that is 128
1205 *    bytes or large will be bundled normally.  This feature is meant
1206 *    to provide immediate indication of ACK frames in a TCP environment.
1207 *    Customers were seeing poor performance when a machine with CPUSaver
1208 *    enabled was sending but not receiving.  The delay introduced when
1209 *    the ACKs were received was enough to reduce total throughput, because
1210 *    the sender would sit idle until the ACK was finally seen.
1211 *
1212 *    The current default is 0xFF80, which masks out the lower 7 bits.
1213 *    This means that any frame which is x7F (127) bytes or smaller
1214 *    will cause an immediate interrupt.  Because this value must be a
1215 *    bit mask, there are only a few valid values that can be used.  To
1216 *    turn this feature off, the driver can write the value xFFFF to the
1217 *    lower word of this instruction (in the same way that the other
1218 *    parameters are used).  Likewise, a value of 0xF800 (2047) would
1219 *    cause an interrupt to be generated for every frame, because all
1220 *    standard Ethernet frames are <= 2047 bytes in length.
1221 *************************************************************************/
1222
1223 /* if you wish to disable the ucode functionality, while maintaining the
1224  * workarounds it provides, set the following defines to:
1225  * BUNDLESMALL 0
1226  * BUNDLEMAX 1
1227  * INTDELAY 1
1228  */
1229 #define BUNDLESMALL 1
1230 #define BUNDLEMAX (u16)6
1231 #define INTDELAY (u16)1536 /* 0x600 */
1232
1233 /* Initialize firmware */
1234 static const struct firmware *e100_request_firmware(struct nic *nic)
1235 {
1236         const char *fw_name;
1237         const struct firmware *fw = nic->fw;
1238         u8 timer, bundle, min_size;
1239         int err = 0;
1240
1241         /* do not load u-code for ICH devices */
1242         if (nic->flags & ich)
1243                 return NULL;
1244
1245         /* Search for ucode match against h/w revision */
1246         if (nic->mac == mac_82559_D101M)
1247                 fw_name = FIRMWARE_D101M;
1248         else if (nic->mac == mac_82559_D101S)
1249                 fw_name = FIRMWARE_D101S;
1250         else if (nic->mac == mac_82551_F || nic->mac == mac_82551_10)
1251                 fw_name = FIRMWARE_D102E;
1252         else /* No ucode on other devices */
1253                 return NULL;
1254
1255         /* If the firmware has not previously been loaded, request a pointer
1256          * to it. If it was previously loaded, we are reinitializing the
1257          * adapter, possibly in a resume from hibernate, in which case
1258          * request_firmware() cannot be used.
1259          */
1260         if (!fw)
1261                 err = request_firmware(&fw, fw_name, &nic->pdev->dev);
1262
1263         if (err) {
1264                 netif_err(nic, probe, nic->netdev,
1265                           "Failed to load firmware \"%s\": %d\n",
1266                           fw_name, err);
1267                 return ERR_PTR(err);
1268         }
1269
1270         /* Firmware should be precisely UCODE_SIZE (words) plus three bytes
1271            indicating the offsets for BUNDLESMALL, BUNDLEMAX, INTDELAY */
1272         if (fw->size != UCODE_SIZE * 4 + 3) {
1273                 netif_err(nic, probe, nic->netdev,
1274                           "Firmware \"%s\" has wrong size %zu\n",
1275                           fw_name, fw->size);
1276                 release_firmware(fw);
1277                 return ERR_PTR(-EINVAL);
1278         }
1279
1280         /* Read timer, bundle and min_size from end of firmware blob */
1281         timer = fw->data[UCODE_SIZE * 4];
1282         bundle = fw->data[UCODE_SIZE * 4 + 1];
1283         min_size = fw->data[UCODE_SIZE * 4 + 2];
1284
1285         if (timer >= UCODE_SIZE || bundle >= UCODE_SIZE ||
1286             min_size >= UCODE_SIZE) {
1287                 netif_err(nic, probe, nic->netdev,
1288                           "\"%s\" has bogus offset values (0x%x,0x%x,0x%x)\n",
1289                           fw_name, timer, bundle, min_size);
1290                 release_firmware(fw);
1291                 return ERR_PTR(-EINVAL);
1292         }
1293
1294         /* OK, firmware is validated and ready to use. Save a pointer
1295          * to it in the nic */
1296         nic->fw = fw;
1297         return fw;
1298 }
1299
1300 static void e100_setup_ucode(struct nic *nic, struct cb *cb,
1301                              struct sk_buff *skb)
1302 {
1303         const struct firmware *fw = (void *)skb;
1304         u8 timer, bundle, min_size;
1305
1306         /* It's not a real skb; we just abused the fact that e100_exec_cb
1307            will pass it through to here... */
1308         cb->skb = NULL;
1309
1310         /* firmware is stored as little endian already */
1311         memcpy(cb->u.ucode, fw->data, UCODE_SIZE * 4);
1312
1313         /* Read timer, bundle and min_size from end of firmware blob */
1314         timer = fw->data[UCODE_SIZE * 4];
1315         bundle = fw->data[UCODE_SIZE * 4 + 1];
1316         min_size = fw->data[UCODE_SIZE * 4 + 2];
1317
1318         /* Insert user-tunable settings in cb->u.ucode */
1319         cb->u.ucode[timer] &= cpu_to_le32(0xFFFF0000);
1320         cb->u.ucode[timer] |= cpu_to_le32(INTDELAY);
1321         cb->u.ucode[bundle] &= cpu_to_le32(0xFFFF0000);
1322         cb->u.ucode[bundle] |= cpu_to_le32(BUNDLEMAX);
1323         cb->u.ucode[min_size] &= cpu_to_le32(0xFFFF0000);
1324         cb->u.ucode[min_size] |= cpu_to_le32((BUNDLESMALL) ? 0xFFFF : 0xFF80);
1325
1326         cb->command = cpu_to_le16(cb_ucode | cb_el);
1327 }
1328
1329 static inline int e100_load_ucode_wait(struct nic *nic)
1330 {
1331         const struct firmware *fw;
1332         int err = 0, counter = 50;
1333         struct cb *cb = nic->cb_to_clean;
1334
1335         fw = e100_request_firmware(nic);
1336         /* If it's NULL, then no ucode is required */
1337         if (!fw || IS_ERR(fw))
1338                 return PTR_ERR(fw);
1339
1340         if ((err = e100_exec_cb(nic, (void *)fw, e100_setup_ucode)))
1341                 netif_err(nic, probe, nic->netdev,
1342                           "ucode cmd failed with error %d\n", err);
1343
1344         /* must restart cuc */
1345         nic->cuc_cmd = cuc_start;
1346
1347         /* wait for completion */
1348         e100_write_flush(nic);
1349         udelay(10);
1350
1351         /* wait for possibly (ouch) 500ms */
1352         while (!(cb->status & cpu_to_le16(cb_complete))) {
1353                 msleep(10);
1354                 if (!--counter) break;
1355         }
1356
1357         /* ack any interrupts, something could have been set */
1358         iowrite8(~0, &nic->csr->scb.stat_ack);
1359
1360         /* if the command failed, or is not OK, notify and return */
1361         if (!counter || !(cb->status & cpu_to_le16(cb_ok))) {
1362                 netif_err(nic, probe, nic->netdev, "ucode load failed\n");
1363                 err = -EPERM;
1364         }
1365
1366         return err;
1367 }
1368
1369 static void e100_setup_iaaddr(struct nic *nic, struct cb *cb,
1370         struct sk_buff *skb)
1371 {
1372         cb->command = cpu_to_le16(cb_iaaddr);
1373         memcpy(cb->u.iaaddr, nic->netdev->dev_addr, ETH_ALEN);
1374 }
1375
1376 static void e100_dump(struct nic *nic, struct cb *cb, struct sk_buff *skb)
1377 {
1378         cb->command = cpu_to_le16(cb_dump);
1379         cb->u.dump_buffer_addr = cpu_to_le32(nic->dma_addr +
1380                 offsetof(struct mem, dump_buf));
1381 }
1382
1383 static int e100_phy_check_without_mii(struct nic *nic)
1384 {
1385         u8 phy_type;
1386         int without_mii;
1387
1388         phy_type = (nic->eeprom[eeprom_phy_iface] >> 8) & 0x0f;
1389
1390         switch (phy_type) {
1391         case NoSuchPhy: /* Non-MII PHY; UNTESTED! */
1392         case I82503: /* Non-MII PHY; UNTESTED! */
1393         case S80C24: /* Non-MII PHY; tested and working */
1394                 /* paragraph from the FreeBSD driver, "FXP_PHY_80C24":
1395                  * The Seeq 80c24 AutoDUPLEX(tm) Ethernet Interface Adapter
1396                  * doesn't have a programming interface of any sort.  The
1397                  * media is sensed automatically based on how the link partner
1398                  * is configured.  This is, in essence, manual configuration.
1399                  */
1400                 netif_info(nic, probe, nic->netdev,
1401                            "found MII-less i82503 or 80c24 or other PHY\n");
1402
1403                 nic->mdio_ctrl = mdio_ctrl_phy_mii_emulated;
1404                 nic->mii.phy_id = 0; /* is this ok for an MII-less PHY? */
1405
1406                 /* these might be needed for certain MII-less cards...
1407                  * nic->flags |= ich;
1408                  * nic->flags |= ich_10h_workaround; */
1409
1410                 without_mii = 1;
1411                 break;
1412         default:
1413                 without_mii = 0;
1414                 break;
1415         }
1416         return without_mii;
1417 }
1418
1419 #define NCONFIG_AUTO_SWITCH     0x0080
1420 #define MII_NSC_CONG            MII_RESV1
1421 #define NSC_CONG_ENABLE         0x0100
1422 #define NSC_CONG_TXREADY        0x0400
1423 #define ADVERTISE_FC_SUPPORTED  0x0400
1424 static int e100_phy_init(struct nic *nic)
1425 {
1426         struct net_device *netdev = nic->netdev;
1427         u32 addr;
1428         u16 bmcr, stat, id_lo, id_hi, cong;
1429
1430         /* Discover phy addr by searching addrs in order {1,0,2,..., 31} */
1431         for (addr = 0; addr < 32; addr++) {
1432                 nic->mii.phy_id = (addr == 0) ? 1 : (addr == 1) ? 0 : addr;
1433                 bmcr = mdio_read(netdev, nic->mii.phy_id, MII_BMCR);
1434                 stat = mdio_read(netdev, nic->mii.phy_id, MII_BMSR);
1435                 stat = mdio_read(netdev, nic->mii.phy_id, MII_BMSR);
1436                 if (!((bmcr == 0xFFFF) || ((stat == 0) && (bmcr == 0))))
1437                         break;
1438         }
1439         if (addr == 32) {
1440                 /* uhoh, no PHY detected: check whether we seem to be some
1441                  * weird, rare variant which is *known* to not have any MII.
1442                  * But do this AFTER MII checking only, since this does
1443                  * lookup of EEPROM values which may easily be unreliable. */
1444                 if (e100_phy_check_without_mii(nic))
1445                         return 0; /* simply return and hope for the best */
1446                 else {
1447                         /* for unknown cases log a fatal error */
1448                         netif_err(nic, hw, nic->netdev,
1449                                   "Failed to locate any known PHY, aborting\n");
1450                         return -EAGAIN;
1451                 }
1452         } else
1453                 netif_printk(nic, hw, KERN_DEBUG, nic->netdev,
1454                              "phy_addr = %d\n", nic->mii.phy_id);
1455
1456         /* Get phy ID */
1457         id_lo = mdio_read(netdev, nic->mii.phy_id, MII_PHYSID1);
1458         id_hi = mdio_read(netdev, nic->mii.phy_id, MII_PHYSID2);
1459         nic->phy = (u32)id_hi << 16 | (u32)id_lo;
1460         netif_printk(nic, hw, KERN_DEBUG, nic->netdev,
1461                      "phy ID = 0x%08X\n", nic->phy);
1462
1463         /* Select the phy and isolate the rest */
1464         for (addr = 0; addr < 32; addr++) {
1465                 if (addr != nic->mii.phy_id) {
1466                         mdio_write(netdev, addr, MII_BMCR, BMCR_ISOLATE);
1467                 } else if (nic->phy != phy_82552_v) {
1468                         bmcr = mdio_read(netdev, addr, MII_BMCR);
1469                         mdio_write(netdev, addr, MII_BMCR,
1470                                 bmcr & ~BMCR_ISOLATE);
1471                 }
1472         }
1473         /*
1474          * Workaround for 82552:
1475          * Clear the ISOLATE bit on selected phy_id last (mirrored on all
1476          * other phy_id's) using bmcr value from addr discovery loop above.
1477          */
1478         if (nic->phy == phy_82552_v)
1479                 mdio_write(netdev, nic->mii.phy_id, MII_BMCR,
1480                         bmcr & ~BMCR_ISOLATE);
1481
1482         /* Handle National tx phys */
1483 #define NCS_PHY_MODEL_MASK      0xFFF0FFFF
1484         if ((nic->phy & NCS_PHY_MODEL_MASK) == phy_nsc_tx) {
1485                 /* Disable congestion control */
1486                 cong = mdio_read(netdev, nic->mii.phy_id, MII_NSC_CONG);
1487                 cong |= NSC_CONG_TXREADY;
1488                 cong &= ~NSC_CONG_ENABLE;
1489                 mdio_write(netdev, nic->mii.phy_id, MII_NSC_CONG, cong);
1490         }
1491
1492         if (nic->phy == phy_82552_v) {
1493                 u16 advert = mdio_read(netdev, nic->mii.phy_id, MII_ADVERTISE);
1494
1495                 /* assign special tweaked mdio_ctrl() function */
1496                 nic->mdio_ctrl = mdio_ctrl_phy_82552_v;
1497
1498                 /* Workaround Si not advertising flow-control during autoneg */
1499                 advert |= ADVERTISE_PAUSE_CAP | ADVERTISE_PAUSE_ASYM;
1500                 mdio_write(netdev, nic->mii.phy_id, MII_ADVERTISE, advert);
1501
1502                 /* Reset for the above changes to take effect */
1503                 bmcr = mdio_read(netdev, nic->mii.phy_id, MII_BMCR);
1504                 bmcr |= BMCR_RESET;
1505                 mdio_write(netdev, nic->mii.phy_id, MII_BMCR, bmcr);
1506         } else if ((nic->mac >= mac_82550_D102) || ((nic->flags & ich) &&
1507            (mdio_read(netdev, nic->mii.phy_id, MII_TPISTATUS) & 0x8000) &&
1508                 !(nic->eeprom[eeprom_cnfg_mdix] & eeprom_mdix_enabled))) {
1509                 /* enable/disable MDI/MDI-X auto-switching. */
1510                 mdio_write(netdev, nic->mii.phy_id, MII_NCONFIG,
1511                                 nic->mii.force_media ? 0 : NCONFIG_AUTO_SWITCH);
1512         }
1513
1514         return 0;
1515 }
1516
1517 static int e100_hw_init(struct nic *nic)
1518 {
1519         int err = 0;
1520
1521         e100_hw_reset(nic);
1522
1523         netif_err(nic, hw, nic->netdev, "e100_hw_init\n");
1524         if (!in_interrupt() && (err = e100_self_test(nic)))
1525                 return err;
1526
1527         if ((err = e100_phy_init(nic)))
1528                 return err;
1529         if ((err = e100_exec_cmd(nic, cuc_load_base, 0)))
1530                 return err;
1531         if ((err = e100_exec_cmd(nic, ruc_load_base, 0)))
1532                 return err;
1533         if ((err = e100_load_ucode_wait(nic)))
1534                 return err;
1535         if ((err = e100_exec_cb(nic, NULL, e100_configure)))
1536                 return err;
1537         if ((err = e100_exec_cb(nic, NULL, e100_setup_iaaddr)))
1538                 return err;
1539         if ((err = e100_exec_cmd(nic, cuc_dump_addr,
1540                 nic->dma_addr + offsetof(struct mem, stats))))
1541                 return err;
1542         if ((err = e100_exec_cmd(nic, cuc_dump_reset, 0)))
1543                 return err;
1544
1545         e100_disable_irq(nic);
1546
1547         return 0;
1548 }
1549
1550 static void e100_multi(struct nic *nic, struct cb *cb, struct sk_buff *skb)
1551 {
1552         struct net_device *netdev = nic->netdev;
1553         struct netdev_hw_addr *ha;
1554         u16 i, count = min(netdev_mc_count(netdev), E100_MAX_MULTICAST_ADDRS);
1555
1556         cb->command = cpu_to_le16(cb_multi);
1557         cb->u.multi.count = cpu_to_le16(count * ETH_ALEN);
1558         i = 0;
1559         netdev_for_each_mc_addr(ha, netdev) {
1560                 if (i == count)
1561                         break;
1562                 memcpy(&cb->u.multi.addr[i++ * ETH_ALEN], &ha->addr,
1563                         ETH_ALEN);
1564         }
1565 }
1566
1567 static void e100_set_multicast_list(struct net_device *netdev)
1568 {
1569         struct nic *nic = netdev_priv(netdev);
1570
1571         netif_printk(nic, hw, KERN_DEBUG, nic->netdev,
1572                      "mc_count=%d, flags=0x%04X\n",
1573                      netdev_mc_count(netdev), netdev->flags);
1574
1575         if (netdev->flags & IFF_PROMISC)
1576                 nic->flags |= promiscuous;
1577         else
1578                 nic->flags &= ~promiscuous;
1579
1580         if (netdev->flags & IFF_ALLMULTI ||
1581                 netdev_mc_count(netdev) > E100_MAX_MULTICAST_ADDRS)
1582                 nic->flags |= multicast_all;
1583         else
1584                 nic->flags &= ~multicast_all;
1585
1586         e100_exec_cb(nic, NULL, e100_configure);
1587         e100_exec_cb(nic, NULL, e100_multi);
1588 }
1589
1590 static void e100_update_stats(struct nic *nic)
1591 {
1592         struct net_device *dev = nic->netdev;
1593         struct net_device_stats *ns = &dev->stats;
1594         struct stats *s = &nic->mem->stats;
1595         __le32 *complete = (nic->mac < mac_82558_D101_A4) ? &s->fc_xmt_pause :
1596                 (nic->mac < mac_82559_D101M) ? (__le32 *)&s->xmt_tco_frames :
1597                 &s->complete;
1598
1599         /* Device's stats reporting may take several microseconds to
1600          * complete, so we're always waiting for results of the
1601          * previous command. */
1602
1603         if (*complete == cpu_to_le32(cuc_dump_reset_complete)) {
1604                 *complete = 0;
1605                 nic->tx_frames = le32_to_cpu(s->tx_good_frames);
1606                 nic->tx_collisions = le32_to_cpu(s->tx_total_collisions);
1607                 ns->tx_aborted_errors += le32_to_cpu(s->tx_max_collisions);
1608                 ns->tx_window_errors += le32_to_cpu(s->tx_late_collisions);
1609                 ns->tx_carrier_errors += le32_to_cpu(s->tx_lost_crs);
1610                 ns->tx_fifo_errors += le32_to_cpu(s->tx_underruns);
1611                 ns->collisions += nic->tx_collisions;
1612                 ns->tx_errors += le32_to_cpu(s->tx_max_collisions) +
1613                         le32_to_cpu(s->tx_lost_crs);
1614                 ns->rx_length_errors += le32_to_cpu(s->rx_short_frame_errors) +
1615                         nic->rx_over_length_errors;
1616                 ns->rx_crc_errors += le32_to_cpu(s->rx_crc_errors);
1617                 ns->rx_frame_errors += le32_to_cpu(s->rx_alignment_errors);
1618                 ns->rx_over_errors += le32_to_cpu(s->rx_overrun_errors);
1619                 ns->rx_fifo_errors += le32_to_cpu(s->rx_overrun_errors);
1620                 ns->rx_missed_errors += le32_to_cpu(s->rx_resource_errors);
1621                 ns->rx_errors += le32_to_cpu(s->rx_crc_errors) +
1622                         le32_to_cpu(s->rx_alignment_errors) +
1623                         le32_to_cpu(s->rx_short_frame_errors) +
1624                         le32_to_cpu(s->rx_cdt_errors);
1625                 nic->tx_deferred += le32_to_cpu(s->tx_deferred);
1626                 nic->tx_single_collisions +=
1627                         le32_to_cpu(s->tx_single_collisions);
1628                 nic->tx_multiple_collisions +=
1629                         le32_to_cpu(s->tx_multiple_collisions);
1630                 if (nic->mac >= mac_82558_D101_A4) {
1631                         nic->tx_fc_pause += le32_to_cpu(s->fc_xmt_pause);
1632                         nic->rx_fc_pause += le32_to_cpu(s->fc_rcv_pause);
1633                         nic->rx_fc_unsupported +=
1634                                 le32_to_cpu(s->fc_rcv_unsupported);
1635                         if (nic->mac >= mac_82559_D101M) {
1636                                 nic->tx_tco_frames +=
1637                                         le16_to_cpu(s->xmt_tco_frames);
1638                                 nic->rx_tco_frames +=
1639                                         le16_to_cpu(s->rcv_tco_frames);
1640                         }
1641                 }
1642         }
1643
1644
1645         if (e100_exec_cmd(nic, cuc_dump_reset, 0))
1646                 netif_printk(nic, tx_err, KERN_DEBUG, nic->netdev,
1647                              "exec cuc_dump_reset failed\n");
1648 }
1649
1650 static void e100_adjust_adaptive_ifs(struct nic *nic, int speed, int duplex)
1651 {
1652         /* Adjust inter-frame-spacing (IFS) between two transmits if
1653          * we're getting collisions on a half-duplex connection. */
1654
1655         if (duplex == DUPLEX_HALF) {
1656                 u32 prev = nic->adaptive_ifs;
1657                 u32 min_frames = (speed == SPEED_100) ? 1000 : 100;
1658
1659                 if ((nic->tx_frames / 32 < nic->tx_collisions) &&
1660                    (nic->tx_frames > min_frames)) {
1661                         if (nic->adaptive_ifs < 60)
1662                                 nic->adaptive_ifs += 5;
1663                 } else if (nic->tx_frames < min_frames) {
1664                         if (nic->adaptive_ifs >= 5)
1665                                 nic->adaptive_ifs -= 5;
1666                 }
1667                 if (nic->adaptive_ifs != prev)
1668                         e100_exec_cb(nic, NULL, e100_configure);
1669         }
1670 }
1671
1672 static void e100_watchdog(unsigned long data)
1673 {
1674         struct nic *nic = (struct nic *)data;
1675         struct ethtool_cmd cmd = { .cmd = ETHTOOL_GSET };
1676         u32 speed;
1677
1678         netif_printk(nic, timer, KERN_DEBUG, nic->netdev,
1679                      "right now = %ld\n", jiffies);
1680
1681         /* mii library handles link maintenance tasks */
1682
1683         mii_ethtool_gset(&nic->mii, &cmd);
1684         speed = ethtool_cmd_speed(&cmd);
1685
1686         if (mii_link_ok(&nic->mii) && !netif_carrier_ok(nic->netdev)) {
1687                 netdev_info(nic->netdev, "NIC Link is Up %u Mbps %s Duplex\n",
1688                             speed == SPEED_100 ? 100 : 10,
1689                             cmd.duplex == DUPLEX_FULL ? "Full" : "Half");
1690         } else if (!mii_link_ok(&nic->mii) && netif_carrier_ok(nic->netdev)) {
1691                 netdev_info(nic->netdev, "NIC Link is Down\n");
1692         }
1693
1694         mii_check_link(&nic->mii);
1695
1696         /* Software generated interrupt to recover from (rare) Rx
1697          * allocation failure.
1698          * Unfortunately have to use a spinlock to not re-enable interrupts
1699          * accidentally, due to hardware that shares a register between the
1700          * interrupt mask bit and the SW Interrupt generation bit */
1701         spin_lock_irq(&nic->cmd_lock);
1702         iowrite8(ioread8(&nic->csr->scb.cmd_hi) | irq_sw_gen,&nic->csr->scb.cmd_hi);
1703         e100_write_flush(nic);
1704         spin_unlock_irq(&nic->cmd_lock);
1705
1706         e100_update_stats(nic);
1707         e100_adjust_adaptive_ifs(nic, speed, cmd.duplex);
1708
1709         if (nic->mac <= mac_82557_D100_C)
1710                 /* Issue a multicast command to workaround a 557 lock up */
1711                 e100_set_multicast_list(nic->netdev);
1712
1713         if (nic->flags & ich && speed == SPEED_10 && cmd.duplex == DUPLEX_HALF)
1714                 /* Need SW workaround for ICH[x] 10Mbps/half duplex Tx hang. */
1715                 nic->flags |= ich_10h_workaround;
1716         else
1717                 nic->flags &= ~ich_10h_workaround;
1718
1719         mod_timer(&nic->watchdog,
1720                   round_jiffies(jiffies + E100_WATCHDOG_PERIOD));
1721 }
1722
1723 static void e100_xmit_prepare(struct nic *nic, struct cb *cb,
1724         struct sk_buff *skb)
1725 {
1726         cb->command = nic->tx_command;
1727         /* interrupt every 16 packets regardless of delay */
1728         if ((nic->cbs_avail & ~15) == nic->cbs_avail)
1729                 cb->command |= cpu_to_le16(cb_i);
1730         cb->u.tcb.tbd_array = cb->dma_addr + offsetof(struct cb, u.tcb.tbd);
1731         cb->u.tcb.tcb_byte_count = 0;
1732         cb->u.tcb.threshold = nic->tx_threshold;
1733         cb->u.tcb.tbd_count = 1;
1734         cb->u.tcb.tbd.buf_addr = cpu_to_le32(pci_map_single(nic->pdev,
1735                 skb->data, skb->len, PCI_DMA_TODEVICE));
1736         /* check for mapping failure? */
1737         cb->u.tcb.tbd.size = cpu_to_le16(skb->len);
1738 }
1739
1740 static netdev_tx_t e100_xmit_frame(struct sk_buff *skb,
1741                                    struct net_device *netdev)
1742 {
1743         struct nic *nic = netdev_priv(netdev);
1744         int err;
1745
1746         if (nic->flags & ich_10h_workaround) {
1747                 /* SW workaround for ICH[x] 10Mbps/half duplex Tx hang.
1748                    Issue a NOP command followed by a 1us delay before
1749                    issuing the Tx command. */
1750                 if (e100_exec_cmd(nic, cuc_nop, 0))
1751                         netif_printk(nic, tx_err, KERN_DEBUG, nic->netdev,
1752                                      "exec cuc_nop failed\n");
1753                 udelay(1);
1754         }
1755
1756         err = e100_exec_cb(nic, skb, e100_xmit_prepare);
1757
1758         switch (err) {
1759         case -ENOSPC:
1760                 /* We queued the skb, but now we're out of space. */
1761                 netif_printk(nic, tx_err, KERN_DEBUG, nic->netdev,
1762                              "No space for CB\n");
1763                 netif_stop_queue(netdev);
1764                 break;
1765         case -ENOMEM:
1766                 /* This is a hard error - log it. */
1767                 netif_printk(nic, tx_err, KERN_DEBUG, nic->netdev,
1768                              "Out of Tx resources, returning skb\n");
1769                 netif_stop_queue(netdev);
1770                 return NETDEV_TX_BUSY;
1771         }
1772
1773         return NETDEV_TX_OK;
1774 }
1775
1776 static int e100_tx_clean(struct nic *nic)
1777 {
1778         struct net_device *dev = nic->netdev;
1779         struct cb *cb;
1780         int tx_cleaned = 0;
1781
1782         spin_lock(&nic->cb_lock);
1783
1784         /* Clean CBs marked complete */
1785         for (cb = nic->cb_to_clean;
1786             cb->status & cpu_to_le16(cb_complete);
1787             cb = nic->cb_to_clean = cb->next) {
1788                 rmb(); /* read skb after status */
1789                 netif_printk(nic, tx_done, KERN_DEBUG, nic->netdev,
1790                              "cb[%d]->status = 0x%04X\n",
1791                              (int)(((void*)cb - (void*)nic->cbs)/sizeof(struct cb)),
1792                              cb->status);
1793
1794                 if (likely(cb->skb != NULL)) {
1795                         dev->stats.tx_packets++;
1796                         dev->stats.tx_bytes += cb->skb->len;
1797
1798                         pci_unmap_single(nic->pdev,
1799                                 le32_to_cpu(cb->u.tcb.tbd.buf_addr),
1800                                 le16_to_cpu(cb->u.tcb.tbd.size),
1801                                 PCI_DMA_TODEVICE);
1802                         dev_kfree_skb_any(cb->skb);
1803                         cb->skb = NULL;
1804                         tx_cleaned = 1;
1805                 }
1806                 cb->status = 0;
1807                 nic->cbs_avail++;
1808         }
1809
1810         spin_unlock(&nic->cb_lock);
1811
1812         /* Recover from running out of Tx resources in xmit_frame */
1813         if (unlikely(tx_cleaned && netif_queue_stopped(nic->netdev)))
1814                 netif_wake_queue(nic->netdev);
1815
1816         return tx_cleaned;
1817 }
1818
1819 static void e100_clean_cbs(struct nic *nic)
1820 {
1821         if (nic->cbs) {
1822                 while (nic->cbs_avail != nic->params.cbs.count) {
1823                         struct cb *cb = nic->cb_to_clean;
1824                         if (cb->skb) {
1825                                 pci_unmap_single(nic->pdev,
1826                                         le32_to_cpu(cb->u.tcb.tbd.buf_addr),
1827                                         le16_to_cpu(cb->u.tcb.tbd.size),
1828                                         PCI_DMA_TODEVICE);
1829                                 dev_kfree_skb(cb->skb);
1830                         }
1831                         nic->cb_to_clean = nic->cb_to_clean->next;
1832                         nic->cbs_avail++;
1833                 }
1834                 pci_pool_free(nic->cbs_pool, nic->cbs, nic->cbs_dma_addr);
1835                 nic->cbs = NULL;
1836                 nic->cbs_avail = 0;
1837         }
1838         nic->cuc_cmd = cuc_start;
1839         nic->cb_to_use = nic->cb_to_send = nic->cb_to_clean =
1840                 nic->cbs;
1841 }
1842
1843 static int e100_alloc_cbs(struct nic *nic)
1844 {
1845         struct cb *cb;
1846         unsigned int i, count = nic->params.cbs.count;
1847
1848         nic->cuc_cmd = cuc_start;
1849         nic->cb_to_use = nic->cb_to_send = nic->cb_to_clean = NULL;
1850         nic->cbs_avail = 0;
1851
1852         nic->cbs = pci_pool_alloc(nic->cbs_pool, GFP_KERNEL,
1853                                   &nic->cbs_dma_addr);
1854         if (!nic->cbs)
1855                 return -ENOMEM;
1856         memset(nic->cbs, 0, count * sizeof(struct cb));
1857
1858         for (cb = nic->cbs, i = 0; i < count; cb++, i++) {
1859                 cb->next = (i + 1 < count) ? cb + 1 : nic->cbs;
1860                 cb->prev = (i == 0) ? nic->cbs + count - 1 : cb - 1;
1861
1862                 cb->dma_addr = nic->cbs_dma_addr + i * sizeof(struct cb);
1863                 cb->link = cpu_to_le32(nic->cbs_dma_addr +
1864                         ((i+1) % count) * sizeof(struct cb));
1865         }
1866
1867         nic->cb_to_use = nic->cb_to_send = nic->cb_to_clean = nic->cbs;
1868         nic->cbs_avail = count;
1869
1870         return 0;
1871 }
1872
1873 static inline void e100_start_receiver(struct nic *nic, struct rx *rx)
1874 {
1875         if (!nic->rxs) return;
1876         if (RU_SUSPENDED != nic->ru_running) return;
1877
1878         /* handle init time starts */
1879         if (!rx) rx = nic->rxs;
1880
1881         /* (Re)start RU if suspended or idle and RFA is non-NULL */
1882         if (rx->skb) {
1883                 e100_exec_cmd(nic, ruc_start, rx->dma_addr);
1884                 nic->ru_running = RU_RUNNING;
1885         }
1886 }
1887
1888 #define RFD_BUF_LEN (sizeof(struct rfd) + VLAN_ETH_FRAME_LEN + ETH_FCS_LEN)
1889 static int e100_rx_alloc_skb(struct nic *nic, struct rx *rx)
1890 {
1891         if (!(rx->skb = netdev_alloc_skb_ip_align(nic->netdev, RFD_BUF_LEN)))
1892                 return -ENOMEM;
1893
1894         /* Init, and map the RFD. */
1895         skb_copy_to_linear_data(rx->skb, &nic->blank_rfd, sizeof(struct rfd));
1896         rx->dma_addr = pci_map_single(nic->pdev, rx->skb->data,
1897                 RFD_BUF_LEN, PCI_DMA_BIDIRECTIONAL);
1898
1899         if (pci_dma_mapping_error(nic->pdev, rx->dma_addr)) {
1900                 dev_kfree_skb_any(rx->skb);
1901                 rx->skb = NULL;
1902                 rx->dma_addr = 0;
1903                 return -ENOMEM;
1904         }
1905
1906         /* Link the RFD to end of RFA by linking previous RFD to
1907          * this one.  We are safe to touch the previous RFD because
1908          * it is protected by the before last buffer's el bit being set */
1909         if (rx->prev->skb) {
1910                 struct rfd *prev_rfd = (struct rfd *)rx->prev->skb->data;
1911                 put_unaligned_le32(rx->dma_addr, &prev_rfd->link);
1912                 pci_dma_sync_single_for_device(nic->pdev, rx->prev->dma_addr,
1913                         sizeof(struct rfd), PCI_DMA_BIDIRECTIONAL);
1914         }
1915
1916         return 0;
1917 }
1918
1919 static int e100_rx_indicate(struct nic *nic, struct rx *rx,
1920         unsigned int *work_done, unsigned int work_to_do)
1921 {
1922         struct net_device *dev = nic->netdev;
1923         struct sk_buff *skb = rx->skb;
1924         struct rfd *rfd = (struct rfd *)skb->data;
1925         u16 rfd_status, actual_size;
1926         u16 fcs_pad = 0;
1927
1928         if (unlikely(work_done && *work_done >= work_to_do))
1929                 return -EAGAIN;
1930
1931         /* Need to sync before taking a peek at cb_complete bit */
1932         pci_dma_sync_single_for_cpu(nic->pdev, rx->dma_addr,
1933                 sizeof(struct rfd), PCI_DMA_BIDIRECTIONAL);
1934         rfd_status = le16_to_cpu(rfd->status);
1935
1936         netif_printk(nic, rx_status, KERN_DEBUG, nic->netdev,
1937                      "status=0x%04X\n", rfd_status);
1938         rmb(); /* read size after status bit */
1939
1940         /* If data isn't ready, nothing to indicate */
1941         if (unlikely(!(rfd_status & cb_complete))) {
1942                 /* If the next buffer has the el bit, but we think the receiver
1943                  * is still running, check to see if it really stopped while
1944                  * we had interrupts off.
1945                  * This allows for a fast restart without re-enabling
1946                  * interrupts */
1947                 if ((le16_to_cpu(rfd->command) & cb_el) &&
1948                     (RU_RUNNING == nic->ru_running))
1949
1950                         if (ioread8(&nic->csr->scb.status) & rus_no_res)
1951                                 nic->ru_running = RU_SUSPENDED;
1952                 pci_dma_sync_single_for_device(nic->pdev, rx->dma_addr,
1953                                                sizeof(struct rfd),
1954                                                PCI_DMA_FROMDEVICE);
1955                 return -ENODATA;
1956         }
1957
1958         /* Get actual data size */
1959         if (unlikely(dev->features & NETIF_F_RXFCS))
1960                 fcs_pad = 4;
1961         actual_size = le16_to_cpu(rfd->actual_size) & 0x3FFF;
1962         if (unlikely(actual_size > RFD_BUF_LEN - sizeof(struct rfd)))
1963                 actual_size = RFD_BUF_LEN - sizeof(struct rfd);
1964
1965         /* Get data */
1966         pci_unmap_single(nic->pdev, rx->dma_addr,
1967                 RFD_BUF_LEN, PCI_DMA_BIDIRECTIONAL);
1968
1969         /* If this buffer has the el bit, but we think the receiver
1970          * is still running, check to see if it really stopped while
1971          * we had interrupts off.
1972          * This allows for a fast restart without re-enabling interrupts.
1973          * This can happen when the RU sees the size change but also sees
1974          * the el bit set. */
1975         if ((le16_to_cpu(rfd->command) & cb_el) &&
1976             (RU_RUNNING == nic->ru_running)) {
1977
1978             if (ioread8(&nic->csr->scb.status) & rus_no_res)
1979                 nic->ru_running = RU_SUSPENDED;
1980         }
1981
1982         /* Pull off the RFD and put the actual data (minus eth hdr) */
1983         skb_reserve(skb, sizeof(struct rfd));
1984         skb_put(skb, actual_size);
1985         skb->protocol = eth_type_trans(skb, nic->netdev);
1986
1987         if (unlikely(!(rfd_status & cb_ok))) {
1988                 /* Don't indicate if hardware indicates errors */
1989                 dev_kfree_skb_any(skb);
1990         } else if (actual_size > ETH_DATA_LEN + VLAN_ETH_HLEN + fcs_pad) {
1991                 /* Don't indicate oversized frames */
1992                 nic->rx_over_length_errors++;
1993                 dev_kfree_skb_any(skb);
1994         } else {
1995                 dev->stats.rx_packets++;
1996                 dev->stats.rx_bytes += (actual_size - fcs_pad);
1997                 netif_receive_skb(skb);
1998                 if (work_done)
1999                         (*work_done)++;
2000         }
2001
2002         rx->skb = NULL;
2003
2004         return 0;
2005 }
2006
2007 static void e100_rx_clean(struct nic *nic, unsigned int *work_done,
2008         unsigned int work_to_do)
2009 {
2010         struct rx *rx;
2011         int restart_required = 0, err = 0;
2012         struct rx *old_before_last_rx, *new_before_last_rx;
2013         struct rfd *old_before_last_rfd, *new_before_last_rfd;
2014
2015         /* Indicate newly arrived packets */
2016         for (rx = nic->rx_to_clean; rx->skb; rx = nic->rx_to_clean = rx->next) {
2017                 err = e100_rx_indicate(nic, rx, work_done, work_to_do);
2018                 /* Hit quota or no more to clean */
2019                 if (-EAGAIN == err || -ENODATA == err)
2020                         break;
2021         }
2022
2023
2024         /* On EAGAIN, hit quota so have more work to do, restart once
2025          * cleanup is complete.
2026          * Else, are we already rnr? then pay attention!!! this ensures that
2027          * the state machine progression never allows a start with a
2028          * partially cleaned list, avoiding a race between hardware
2029          * and rx_to_clean when in NAPI mode */
2030         if (-EAGAIN != err && RU_SUSPENDED == nic->ru_running)
2031                 restart_required = 1;
2032
2033         old_before_last_rx = nic->rx_to_use->prev->prev;
2034         old_before_last_rfd = (struct rfd *)old_before_last_rx->skb->data;
2035
2036         /* Alloc new skbs to refill list */
2037         for (rx = nic->rx_to_use; !rx->skb; rx = nic->rx_to_use = rx->next) {
2038                 if (unlikely(e100_rx_alloc_skb(nic, rx)))
2039                         break; /* Better luck next time (see watchdog) */
2040         }
2041
2042         new_before_last_rx = nic->rx_to_use->prev->prev;
2043         if (new_before_last_rx != old_before_last_rx) {
2044                 /* Set the el-bit on the buffer that is before the last buffer.
2045                  * This lets us update the next pointer on the last buffer
2046                  * without worrying about hardware touching it.
2047                  * We set the size to 0 to prevent hardware from touching this
2048                  * buffer.
2049                  * When the hardware hits the before last buffer with el-bit
2050                  * and size of 0, it will RNR interrupt, the RUS will go into
2051                  * the No Resources state.  It will not complete nor write to
2052                  * this buffer. */
2053                 new_before_last_rfd =
2054                         (struct rfd *)new_before_last_rx->skb->data;
2055                 new_before_last_rfd->size = 0;
2056                 new_before_last_rfd->command |= cpu_to_le16(cb_el);
2057                 pci_dma_sync_single_for_device(nic->pdev,
2058                         new_before_last_rx->dma_addr, sizeof(struct rfd),
2059                         PCI_DMA_BIDIRECTIONAL);
2060
2061                 /* Now that we have a new stopping point, we can clear the old
2062                  * stopping point.  We must sync twice to get the proper
2063                  * ordering on the hardware side of things. */
2064                 old_before_last_rfd->command &= ~cpu_to_le16(cb_el);
2065                 pci_dma_sync_single_for_device(nic->pdev,
2066                         old_before_last_rx->dma_addr, sizeof(struct rfd),
2067                         PCI_DMA_BIDIRECTIONAL);
2068                 old_before_last_rfd->size = cpu_to_le16(VLAN_ETH_FRAME_LEN
2069                                                         + ETH_FCS_LEN);
2070                 pci_dma_sync_single_for_device(nic->pdev,
2071                         old_before_last_rx->dma_addr, sizeof(struct rfd),
2072                         PCI_DMA_BIDIRECTIONAL);
2073         }
2074
2075         if (restart_required) {
2076                 // ack the rnr?
2077                 iowrite8(stat_ack_rnr, &nic->csr->scb.stat_ack);
2078                 e100_start_receiver(nic, nic->rx_to_clean);
2079                 if (work_done)
2080                         (*work_done)++;
2081         }
2082 }
2083
2084 static void e100_rx_clean_list(struct nic *nic)
2085 {
2086         struct rx *rx;
2087         unsigned int i, count = nic->params.rfds.count;
2088
2089         nic->ru_running = RU_UNINITIALIZED;
2090
2091         if (nic->rxs) {
2092                 for (rx = nic->rxs, i = 0; i < count; rx++, i++) {
2093                         if (rx->skb) {
2094                                 pci_unmap_single(nic->pdev, rx->dma_addr,
2095                                         RFD_BUF_LEN, PCI_DMA_BIDIRECTIONAL);
2096                                 dev_kfree_skb(rx->skb);
2097                         }
2098                 }
2099                 kfree(nic->rxs);
2100                 nic->rxs = NULL;
2101         }
2102
2103         nic->rx_to_use = nic->rx_to_clean = NULL;
2104 }
2105
2106 static int e100_rx_alloc_list(struct nic *nic)
2107 {
2108         struct rx *rx;
2109         unsigned int i, count = nic->params.rfds.count;
2110         struct rfd *before_last;
2111
2112         nic->rx_to_use = nic->rx_to_clean = NULL;
2113         nic->ru_running = RU_UNINITIALIZED;
2114
2115         if (!(nic->rxs = kcalloc(count, sizeof(struct rx), GFP_ATOMIC)))
2116                 return -ENOMEM;
2117
2118         for (rx = nic->rxs, i = 0; i < count; rx++, i++) {
2119                 rx->next = (i + 1 < count) ? rx + 1 : nic->rxs;
2120                 rx->prev = (i == 0) ? nic->rxs + count - 1 : rx - 1;
2121                 if (e100_rx_alloc_skb(nic, rx)) {
2122                         e100_rx_clean_list(nic);
2123                         return -ENOMEM;
2124                 }
2125         }
2126         /* Set the el-bit on the buffer that is before the last buffer.
2127          * This lets us update the next pointer on the last buffer without
2128          * worrying about hardware touching it.
2129          * We set the size to 0 to prevent hardware from touching this buffer.
2130          * When the hardware hits the before last buffer with el-bit and size
2131          * of 0, it will RNR interrupt, the RU will go into the No Resources
2132          * state.  It will not complete nor write to this buffer. */
2133         rx = nic->rxs->prev->prev;
2134         before_last = (struct rfd *)rx->skb->data;
2135         before_last->command |= cpu_to_le16(cb_el);
2136         before_last->size = 0;
2137         pci_dma_sync_single_for_device(nic->pdev, rx->dma_addr,
2138                 sizeof(struct rfd), PCI_DMA_BIDIRECTIONAL);
2139
2140         nic->rx_to_use = nic->rx_to_clean = nic->rxs;
2141         nic->ru_running = RU_SUSPENDED;
2142
2143         return 0;
2144 }
2145
2146 static irqreturn_t e100_intr(int irq, void *dev_id)
2147 {
2148         struct net_device *netdev = dev_id;
2149         struct nic *nic = netdev_priv(netdev);
2150         u8 stat_ack = ioread8(&nic->csr->scb.stat_ack);
2151
2152         netif_printk(nic, intr, KERN_DEBUG, nic->netdev,
2153                      "stat_ack = 0x%02X\n", stat_ack);
2154
2155         if (stat_ack == stat_ack_not_ours ||    /* Not our interrupt */
2156            stat_ack == stat_ack_not_present)    /* Hardware is ejected */
2157                 return IRQ_NONE;
2158
2159         /* Ack interrupt(s) */
2160         iowrite8(stat_ack, &nic->csr->scb.stat_ack);
2161
2162         /* We hit Receive No Resource (RNR); restart RU after cleaning */
2163         if (stat_ack & stat_ack_rnr)
2164                 nic->ru_running = RU_SUSPENDED;
2165
2166         if (likely(napi_schedule_prep(&nic->napi))) {
2167                 e100_disable_irq(nic);
2168                 __napi_schedule(&nic->napi);
2169         }
2170
2171         return IRQ_HANDLED;
2172 }
2173
2174 static int e100_poll(struct napi_struct *napi, int budget)
2175 {
2176         struct nic *nic = container_of(napi, struct nic, napi);
2177         unsigned int work_done = 0;
2178
2179         e100_rx_clean(nic, &work_done, budget);
2180         e100_tx_clean(nic);
2181
2182         /* If budget not fully consumed, exit the polling mode */
2183         if (work_done < budget) {
2184                 napi_complete(napi);
2185                 e100_enable_irq(nic);
2186         }
2187
2188         return work_done;
2189 }
2190
2191 #ifdef CONFIG_NET_POLL_CONTROLLER
2192 static void e100_netpoll(struct net_device *netdev)
2193 {
2194         struct nic *nic = netdev_priv(netdev);
2195
2196         e100_disable_irq(nic);
2197         e100_intr(nic->pdev->irq, netdev);
2198         e100_tx_clean(nic);
2199         e100_enable_irq(nic);
2200 }
2201 #endif
2202
2203 static int e100_set_mac_address(struct net_device *netdev, void *p)
2204 {
2205         struct nic *nic = netdev_priv(netdev);
2206         struct sockaddr *addr = p;
2207
2208         if (!is_valid_ether_addr(addr->sa_data))
2209                 return -EADDRNOTAVAIL;
2210
2211         memcpy(netdev->dev_addr, addr->sa_data, netdev->addr_len);
2212         e100_exec_cb(nic, NULL, e100_setup_iaaddr);
2213
2214         return 0;
2215 }
2216
2217 static int e100_change_mtu(struct net_device *netdev, int new_mtu)
2218 {
2219         if (new_mtu < ETH_ZLEN || new_mtu > ETH_DATA_LEN)
2220                 return -EINVAL;
2221         netdev->mtu = new_mtu;
2222         return 0;
2223 }
2224
2225 static int e100_asf(struct nic *nic)
2226 {
2227         /* ASF can be enabled from eeprom */
2228         return (nic->pdev->device >= 0x1050) && (nic->pdev->device <= 0x1057) &&
2229            (nic->eeprom[eeprom_config_asf] & eeprom_asf) &&
2230            !(nic->eeprom[eeprom_config_asf] & eeprom_gcl) &&
2231            ((nic->eeprom[eeprom_smbus_addr] & 0xFF) != 0xFE);
2232 }
2233
2234 static int e100_up(struct nic *nic)
2235 {
2236         int err;
2237
2238         if ((err = e100_rx_alloc_list(nic)))
2239                 return err;
2240         if ((err = e100_alloc_cbs(nic)))
2241                 goto err_rx_clean_list;
2242         if ((err = e100_hw_init(nic)))
2243                 goto err_clean_cbs;
2244         e100_set_multicast_list(nic->netdev);
2245         e100_start_receiver(nic, NULL);
2246         mod_timer(&nic->watchdog, jiffies);
2247         if ((err = request_irq(nic->pdev->irq, e100_intr, IRQF_SHARED,
2248                 nic->netdev->name, nic->netdev)))
2249                 goto err_no_irq;
2250         netif_wake_queue(nic->netdev);
2251         napi_enable(&nic->napi);
2252         /* enable ints _after_ enabling poll, preventing a race between
2253          * disable ints+schedule */
2254         e100_enable_irq(nic);
2255         return 0;
2256
2257 err_no_irq:
2258         del_timer_sync(&nic->watchdog);
2259 err_clean_cbs:
2260         e100_clean_cbs(nic);
2261 err_rx_clean_list:
2262         e100_rx_clean_list(nic);
2263         return err;
2264 }
2265
2266 static void e100_down(struct nic *nic)
2267 {
2268         /* wait here for poll to complete */
2269         napi_disable(&nic->napi);
2270         netif_stop_queue(nic->netdev);
2271         e100_hw_reset(nic);
2272         free_irq(nic->pdev->irq, nic->netdev);
2273         del_timer_sync(&nic->watchdog);
2274         netif_carrier_off(nic->netdev);
2275         e100_clean_cbs(nic);
2276         e100_rx_clean_list(nic);
2277 }
2278
2279 static void e100_tx_timeout(struct net_device *netdev)
2280 {
2281         struct nic *nic = netdev_priv(netdev);
2282
2283         /* Reset outside of interrupt context, to avoid request_irq
2284          * in interrupt context */
2285         schedule_work(&nic->tx_timeout_task);
2286 }
2287
2288 static void e100_tx_timeout_task(struct work_struct *work)
2289 {
2290         struct nic *nic = container_of(work, struct nic, tx_timeout_task);
2291         struct net_device *netdev = nic->netdev;
2292
2293         netif_printk(nic, tx_err, KERN_DEBUG, nic->netdev,
2294                      "scb.status=0x%02X\n", ioread8(&nic->csr->scb.status));
2295
2296         rtnl_lock();
2297         if (netif_running(netdev)) {
2298                 e100_down(netdev_priv(netdev));
2299                 e100_up(netdev_priv(netdev));
2300         }
2301         rtnl_unlock();
2302 }
2303
2304 static int e100_loopback_test(struct nic *nic, enum loopback loopback_mode)
2305 {
2306         int err;
2307         struct sk_buff *skb;
2308
2309         /* Use driver resources to perform internal MAC or PHY
2310          * loopback test.  A single packet is prepared and transmitted
2311          * in loopback mode, and the test passes if the received
2312          * packet compares byte-for-byte to the transmitted packet. */
2313
2314         if ((err = e100_rx_alloc_list(nic)))
2315                 return err;
2316         if ((err = e100_alloc_cbs(nic)))
2317                 goto err_clean_rx;
2318
2319         /* ICH PHY loopback is broken so do MAC loopback instead */
2320         if (nic->flags & ich && loopback_mode == lb_phy)
2321                 loopback_mode = lb_mac;
2322
2323         nic->loopback = loopback_mode;
2324         if ((err = e100_hw_init(nic)))
2325                 goto err_loopback_none;
2326
2327         if (loopback_mode == lb_phy)
2328                 mdio_write(nic->netdev, nic->mii.phy_id, MII_BMCR,
2329                         BMCR_LOOPBACK);
2330
2331         e100_start_receiver(nic, NULL);
2332
2333         if (!(skb = netdev_alloc_skb(nic->netdev, ETH_DATA_LEN))) {
2334                 err = -ENOMEM;
2335                 goto err_loopback_none;
2336         }
2337         skb_put(skb, ETH_DATA_LEN);
2338         memset(skb->data, 0xFF, ETH_DATA_LEN);
2339         e100_xmit_frame(skb, nic->netdev);
2340
2341         msleep(10);
2342
2343         pci_dma_sync_single_for_cpu(nic->pdev, nic->rx_to_clean->dma_addr,
2344                         RFD_BUF_LEN, PCI_DMA_BIDIRECTIONAL);
2345
2346         if (memcmp(nic->rx_to_clean->skb->data + sizeof(struct rfd),
2347            skb->data, ETH_DATA_LEN))
2348                 err = -EAGAIN;
2349
2350 err_loopback_none:
2351         mdio_write(nic->netdev, nic->mii.phy_id, MII_BMCR, 0);
2352         nic->loopback = lb_none;
2353         e100_clean_cbs(nic);
2354         e100_hw_reset(nic);
2355 err_clean_rx:
2356         e100_rx_clean_list(nic);
2357         return err;
2358 }
2359
2360 #define MII_LED_CONTROL 0x1B
2361 #define E100_82552_LED_OVERRIDE 0x19
2362 #define E100_82552_LED_ON       0x000F /* LEDTX and LED_RX both on */
2363 #define E100_82552_LED_OFF      0x000A /* LEDTX and LED_RX both off */
2364
2365 static int e100_get_settings(struct net_device *netdev, struct ethtool_cmd *cmd)
2366 {
2367         struct nic *nic = netdev_priv(netdev);
2368         return mii_ethtool_gset(&nic->mii, cmd);
2369 }
2370
2371 static int e100_set_settings(struct net_device *netdev, struct ethtool_cmd *cmd)
2372 {
2373         struct nic *nic = netdev_priv(netdev);
2374         int err;
2375
2376         mdio_write(netdev, nic->mii.phy_id, MII_BMCR, BMCR_RESET);
2377         err = mii_ethtool_sset(&nic->mii, cmd);
2378         e100_exec_cb(nic, NULL, e100_configure);
2379
2380         return err;
2381 }
2382
2383 static void e100_get_drvinfo(struct net_device *netdev,
2384         struct ethtool_drvinfo *info)
2385 {
2386         struct nic *nic = netdev_priv(netdev);
2387         strlcpy(info->driver, DRV_NAME, sizeof(info->driver));
2388         strlcpy(info->version, DRV_VERSION, sizeof(info->version));
2389         strlcpy(info->bus_info, pci_name(nic->pdev),
2390                 sizeof(info->bus_info));
2391 }
2392
2393 #define E100_PHY_REGS 0x1C
2394 static int e100_get_regs_len(struct net_device *netdev)
2395 {
2396         struct nic *nic = netdev_priv(netdev);
2397         return 1 + E100_PHY_REGS + sizeof(nic->mem->dump_buf);
2398 }
2399
2400 static void e100_get_regs(struct net_device *netdev,
2401         struct ethtool_regs *regs, void *p)
2402 {
2403         struct nic *nic = netdev_priv(netdev);
2404         u32 *buff = p;
2405         int i;
2406
2407         regs->version = (1 << 24) | nic->pdev->revision;
2408         buff[0] = ioread8(&nic->csr->scb.cmd_hi) << 24 |
2409                 ioread8(&nic->csr->scb.cmd_lo) << 16 |
2410                 ioread16(&nic->csr->scb.status);
2411         for (i = E100_PHY_REGS; i >= 0; i--)
2412                 buff[1 + E100_PHY_REGS - i] =
2413                         mdio_read(netdev, nic->mii.phy_id, i);
2414         memset(nic->mem->dump_buf, 0, sizeof(nic->mem->dump_buf));
2415         e100_exec_cb(nic, NULL, e100_dump);
2416         msleep(10);
2417         memcpy(&buff[2 + E100_PHY_REGS], nic->mem->dump_buf,
2418                 sizeof(nic->mem->dump_buf));
2419 }
2420
2421 static void e100_get_wol(struct net_device *netdev, struct ethtool_wolinfo *wol)
2422 {
2423         struct nic *nic = netdev_priv(netdev);
2424         wol->supported = (nic->mac >= mac_82558_D101_A4) ?  WAKE_MAGIC : 0;
2425         wol->wolopts = (nic->flags & wol_magic) ? WAKE_MAGIC : 0;
2426 }
2427
2428 static int e100_set_wol(struct net_device *netdev, struct ethtool_wolinfo *wol)
2429 {
2430         struct nic *nic = netdev_priv(netdev);
2431
2432         if ((wol->wolopts && wol->wolopts != WAKE_MAGIC) ||
2433             !device_can_wakeup(&nic->pdev->dev))
2434                 return -EOPNOTSUPP;
2435
2436         if (wol->wolopts)
2437                 nic->flags |= wol_magic;
2438         else
2439                 nic->flags &= ~wol_magic;
2440
2441         device_set_wakeup_enable(&nic->pdev->dev, wol->wolopts);
2442
2443         e100_exec_cb(nic, NULL, e100_configure);
2444
2445         return 0;
2446 }
2447
2448 static u32 e100_get_msglevel(struct net_device *netdev)
2449 {
2450         struct nic *nic = netdev_priv(netdev);
2451         return nic->msg_enable;
2452 }
2453
2454 static void e100_set_msglevel(struct net_device *netdev, u32 value)
2455 {
2456         struct nic *nic = netdev_priv(netdev);
2457         nic->msg_enable = value;
2458 }
2459
2460 static int e100_nway_reset(struct net_device *netdev)
2461 {
2462         struct nic *nic = netdev_priv(netdev);
2463         return mii_nway_restart(&nic->mii);
2464 }
2465
2466 static u32 e100_get_link(struct net_device *netdev)
2467 {
2468         struct nic *nic = netdev_priv(netdev);
2469         return mii_link_ok(&nic->mii);
2470 }
2471
2472 static int e100_get_eeprom_len(struct net_device *netdev)
2473 {
2474         struct nic *nic = netdev_priv(netdev);
2475         return nic->eeprom_wc << 1;
2476 }
2477
2478 #define E100_EEPROM_MAGIC       0x1234
2479 static int e100_get_eeprom(struct net_device *netdev,
2480         struct ethtool_eeprom *eeprom, u8 *bytes)
2481 {
2482         struct nic *nic = netdev_priv(netdev);
2483
2484         eeprom->magic = E100_EEPROM_MAGIC;
2485         memcpy(bytes, &((u8 *)nic->eeprom)[eeprom->offset], eeprom->len);
2486
2487         return 0;
2488 }
2489
2490 static int e100_set_eeprom(struct net_device *netdev,
2491         struct ethtool_eeprom *eeprom, u8 *bytes)
2492 {
2493         struct nic *nic = netdev_priv(netdev);
2494
2495         if (eeprom->magic != E100_EEPROM_MAGIC)
2496                 return -EINVAL;
2497
2498         memcpy(&((u8 *)nic->eeprom)[eeprom->offset], bytes, eeprom->len);
2499
2500         return e100_eeprom_save(nic, eeprom->offset >> 1,
2501                 (eeprom->len >> 1) + 1);
2502 }
2503
2504 static void e100_get_ringparam(struct net_device *netdev,
2505         struct ethtool_ringparam *ring)
2506 {
2507         struct nic *nic = netdev_priv(netdev);
2508         struct param_range *rfds = &nic->params.rfds;
2509         struct param_range *cbs = &nic->params.cbs;
2510
2511         ring->rx_max_pending = rfds->max;
2512         ring->tx_max_pending = cbs->max;
2513         ring->rx_pending = rfds->count;
2514         ring->tx_pending = cbs->count;
2515 }
2516
2517 static int e100_set_ringparam(struct net_device *netdev,
2518         struct ethtool_ringparam *ring)
2519 {
2520         struct nic *nic = netdev_priv(netdev);
2521         struct param_range *rfds = &nic->params.rfds;
2522         struct param_range *cbs = &nic->params.cbs;
2523
2524         if ((ring->rx_mini_pending) || (ring->rx_jumbo_pending))
2525                 return -EINVAL;
2526
2527         if (netif_running(netdev))
2528                 e100_down(nic);
2529         rfds->count = max(ring->rx_pending, rfds->min);
2530         rfds->count = min(rfds->count, rfds->max);
2531         cbs->count = max(ring->tx_pending, cbs->min);
2532         cbs->count = min(cbs->count, cbs->max);
2533         netif_info(nic, drv, nic->netdev, "Ring Param settings: rx: %d, tx %d\n",
2534                    rfds->count, cbs->count);
2535         if (netif_running(netdev))
2536                 e100_up(nic);
2537
2538         return 0;
2539 }
2540
2541 static const char e100_gstrings_test[][ETH_GSTRING_LEN] = {
2542         "Link test     (on/offline)",
2543         "Eeprom test   (on/offline)",
2544         "Self test        (offline)",
2545         "Mac loopback     (offline)",
2546         "Phy loopback     (offline)",
2547 };
2548 #define E100_TEST_LEN   ARRAY_SIZE(e100_gstrings_test)
2549
2550 static void e100_diag_test(struct net_device *netdev,
2551         struct ethtool_test *test, u64 *data)
2552 {
2553         struct ethtool_cmd cmd;
2554         struct nic *nic = netdev_priv(netdev);
2555         int i, err;
2556
2557         memset(data, 0, E100_TEST_LEN * sizeof(u64));
2558         data[0] = !mii_link_ok(&nic->mii);
2559         data[1] = e100_eeprom_load(nic);
2560         if (test->flags & ETH_TEST_FL_OFFLINE) {
2561
2562                 /* save speed, duplex & autoneg settings */
2563                 err = mii_ethtool_gset(&nic->mii, &cmd);
2564
2565                 if (netif_running(netdev))
2566                         e100_down(nic);
2567                 data[2] = e100_self_test(nic);
2568                 data[3] = e100_loopback_test(nic, lb_mac);
2569                 data[4] = e100_loopback_test(nic, lb_phy);
2570
2571                 /* restore speed, duplex & autoneg settings */
2572                 err = mii_ethtool_sset(&nic->mii, &cmd);
2573
2574                 if (netif_running(netdev))
2575                         e100_up(nic);
2576         }
2577         for (i = 0; i < E100_TEST_LEN; i++)
2578                 test->flags |= data[i] ? ETH_TEST_FL_FAILED : 0;
2579
2580         msleep_interruptible(4 * 1000);
2581 }
2582
2583 static int e100_set_phys_id(struct net_device *netdev,
2584                             enum ethtool_phys_id_state state)
2585 {
2586         struct nic *nic = netdev_priv(netdev);
2587         enum led_state {
2588                 led_on     = 0x01,
2589                 led_off    = 0x04,
2590                 led_on_559 = 0x05,
2591                 led_on_557 = 0x07,
2592         };
2593         u16 led_reg = (nic->phy == phy_82552_v) ? E100_82552_LED_OVERRIDE :
2594                 MII_LED_CONTROL;
2595         u16 leds = 0;
2596
2597         switch (state) {
2598         case ETHTOOL_ID_ACTIVE:
2599                 return 2;
2600
2601         case ETHTOOL_ID_ON:
2602                 leds = (nic->phy == phy_82552_v) ? E100_82552_LED_ON :
2603                        (nic->mac < mac_82559_D101M) ? led_on_557 : led_on_559;
2604                 break;
2605
2606         case ETHTOOL_ID_OFF:
2607                 leds = (nic->phy == phy_82552_v) ? E100_82552_LED_OFF : led_off;
2608                 break;
2609
2610         case ETHTOOL_ID_INACTIVE:
2611                 break;
2612         }
2613
2614         mdio_write(netdev, nic->mii.phy_id, led_reg, leds);
2615         return 0;
2616 }
2617
2618 static const char e100_gstrings_stats[][ETH_GSTRING_LEN] = {
2619         "rx_packets", "tx_packets", "rx_bytes", "tx_bytes", "rx_errors",
2620         "tx_errors", "rx_dropped", "tx_dropped", "multicast", "collisions",
2621         "rx_length_errors", "rx_over_errors", "rx_crc_errors",
2622         "rx_frame_errors", "rx_fifo_errors", "rx_missed_errors",
2623         "tx_aborted_errors", "tx_carrier_errors", "tx_fifo_errors",
2624         "tx_heartbeat_errors", "tx_window_errors",
2625         /* device-specific stats */
2626         "tx_deferred", "tx_single_collisions", "tx_multi_collisions",
2627         "tx_flow_control_pause", "rx_flow_control_pause",
2628         "rx_flow_control_unsupported", "tx_tco_packets", "rx_tco_packets",
2629 };
2630 #define E100_NET_STATS_LEN      21
2631 #define E100_STATS_LEN  ARRAY_SIZE(e100_gstrings_stats)
2632
2633 static int e100_get_sset_count(struct net_device *netdev, int sset)
2634 {
2635         switch (sset) {
2636         case ETH_SS_TEST:
2637                 return E100_TEST_LEN;
2638         case ETH_SS_STATS:
2639                 return E100_STATS_LEN;
2640         default:
2641                 return -EOPNOTSUPP;
2642         }
2643 }
2644
2645 static void e100_get_ethtool_stats(struct net_device *netdev,
2646         struct ethtool_stats *stats, u64 *data)
2647 {
2648         struct nic *nic = netdev_priv(netdev);
2649         int i;
2650
2651         for (i = 0; i < E100_NET_STATS_LEN; i++)
2652                 data[i] = ((unsigned long *)&netdev->stats)[i];
2653
2654         data[i++] = nic->tx_deferred;
2655         data[i++] = nic->tx_single_collisions;
2656         data[i++] = nic->tx_multiple_collisions;
2657         data[i++] = nic->tx_fc_pause;
2658         data[i++] = nic->rx_fc_pause;
2659         data[i++] = nic->rx_fc_unsupported;
2660         data[i++] = nic->tx_tco_frames;
2661         data[i++] = nic->rx_tco_frames;
2662 }
2663
2664 static void e100_get_strings(struct net_device *netdev, u32 stringset, u8 *data)
2665 {
2666         switch (stringset) {
2667         case ETH_SS_TEST:
2668                 memcpy(data, *e100_gstrings_test, sizeof(e100_gstrings_test));
2669                 break;
2670         case ETH_SS_STATS:
2671                 memcpy(data, *e100_gstrings_stats, sizeof(e100_gstrings_stats));
2672                 break;
2673         }
2674 }
2675
2676 static const struct ethtool_ops e100_ethtool_ops = {
2677         .get_settings           = e100_get_settings,
2678         .set_settings           = e100_set_settings,
2679         .get_drvinfo            = e100_get_drvinfo,
2680         .get_regs_len           = e100_get_regs_len,
2681         .get_regs               = e100_get_regs,
2682         .get_wol                = e100_get_wol,
2683         .set_wol                = e100_set_wol,
2684         .get_msglevel           = e100_get_msglevel,
2685         .set_msglevel           = e100_set_msglevel,
2686         .nway_reset             = e100_nway_reset,
2687         .get_link               = e100_get_link,
2688         .get_eeprom_len         = e100_get_eeprom_len,
2689         .get_eeprom             = e100_get_eeprom,
2690         .set_eeprom             = e100_set_eeprom,
2691         .get_ringparam          = e100_get_ringparam,
2692         .set_ringparam          = e100_set_ringparam,
2693         .self_test              = e100_diag_test,
2694         .get_strings            = e100_get_strings,
2695         .set_phys_id            = e100_set_phys_id,
2696         .get_ethtool_stats      = e100_get_ethtool_stats,
2697         .get_sset_count         = e100_get_sset_count,
2698 };
2699
2700 static int e100_do_ioctl(struct net_device *netdev, struct ifreq *ifr, int cmd)
2701 {
2702         struct nic *nic = netdev_priv(netdev);
2703
2704         return generic_mii_ioctl(&nic->mii, if_mii(ifr), cmd, NULL);
2705 }
2706
2707 static int e100_alloc(struct nic *nic)
2708 {
2709         nic->mem = pci_alloc_consistent(nic->pdev, sizeof(struct mem),
2710                 &nic->dma_addr);
2711         return nic->mem ? 0 : -ENOMEM;
2712 }
2713
2714 static void e100_free(struct nic *nic)
2715 {
2716         if (nic->mem) {
2717                 pci_free_consistent(nic->pdev, sizeof(struct mem),
2718                         nic->mem, nic->dma_addr);
2719                 nic->mem = NULL;
2720         }
2721 }
2722
2723 static int e100_open(struct net_device *netdev)
2724 {
2725         struct nic *nic = netdev_priv(netdev);
2726         int err = 0;
2727
2728         netif_carrier_off(netdev);
2729         if ((err = e100_up(nic)))
2730                 netif_err(nic, ifup, nic->netdev, "Cannot open interface, aborting\n");
2731         return err;
2732 }
2733
2734 static int e100_close(struct net_device *netdev)
2735 {
2736         e100_down(netdev_priv(netdev));
2737         return 0;
2738 }
2739
2740 static int e100_set_features(struct net_device *netdev,
2741                              netdev_features_t features)
2742 {
2743         struct nic *nic = netdev_priv(netdev);
2744         netdev_features_t changed = features ^ netdev->features;
2745
2746         if (!(changed & (NETIF_F_RXFCS)))
2747                 return 0;
2748
2749         netdev->features = features;
2750         e100_exec_cb(nic, NULL, e100_configure);
2751         return 0;
2752 }
2753
2754 static const struct net_device_ops e100_netdev_ops = {
2755         .ndo_open               = e100_open,
2756         .ndo_stop               = e100_close,
2757         .ndo_start_xmit         = e100_xmit_frame,
2758         .ndo_validate_addr      = eth_validate_addr,
2759         .ndo_set_rx_mode        = e100_set_multicast_list,
2760         .ndo_set_mac_address    = e100_set_mac_address,
2761         .ndo_change_mtu         = e100_change_mtu,
2762         .ndo_do_ioctl           = e100_do_ioctl,
2763         .ndo_tx_timeout         = e100_tx_timeout,
2764 #ifdef CONFIG_NET_POLL_CONTROLLER
2765         .ndo_poll_controller    = e100_netpoll,
2766 #endif
2767         .ndo_set_features       = e100_set_features,
2768 };
2769
2770 static int __devinit e100_probe(struct pci_dev *pdev,
2771         const struct pci_device_id *ent)
2772 {
2773         struct net_device *netdev;
2774         struct nic *nic;
2775         int err;
2776
2777         if (!(netdev = alloc_etherdev(sizeof(struct nic))))
2778                 return -ENOMEM;
2779
2780         netdev->hw_features |= NETIF_F_RXFCS;
2781
2782         netdev->netdev_ops = &e100_netdev_ops;
2783         SET_ETHTOOL_OPS(netdev, &e100_ethtool_ops);
2784         netdev->watchdog_timeo = E100_WATCHDOG_PERIOD;
2785         strncpy(netdev->name, pci_name(pdev), sizeof(netdev->name) - 1);
2786
2787         nic = netdev_priv(netdev);
2788         netif_napi_add(netdev, &nic->napi, e100_poll, E100_NAPI_WEIGHT);
2789         nic->netdev = netdev;
2790         nic->pdev = pdev;
2791         nic->msg_enable = (1 << debug) - 1;
2792         nic->mdio_ctrl = mdio_ctrl_hw;
2793         pci_set_drvdata(pdev, netdev);
2794
2795         if ((err = pci_enable_device(pdev))) {
2796                 netif_err(nic, probe, nic->netdev, "Cannot enable PCI device, aborting\n");
2797                 goto err_out_free_dev;
2798         }
2799
2800         if (!(pci_resource_flags(pdev, 0) & IORESOURCE_MEM)) {
2801                 netif_err(nic, probe, nic->netdev, "Cannot find proper PCI device base address, aborting\n");
2802                 err = -ENODEV;
2803                 goto err_out_disable_pdev;
2804         }
2805
2806         if ((err = pci_request_regions(pdev, DRV_NAME))) {
2807                 netif_err(nic, probe, nic->netdev, "Cannot obtain PCI resources, aborting\n");
2808                 goto err_out_disable_pdev;
2809         }
2810
2811         if ((err = pci_set_dma_mask(pdev, DMA_BIT_MASK(32)))) {
2812                 netif_err(nic, probe, nic->netdev, "No usable DMA configuration, aborting\n");
2813                 goto err_out_free_res;
2814         }
2815
2816         SET_NETDEV_DEV(netdev, &pdev->dev);
2817
2818         if (use_io)
2819                 netif_info(nic, probe, nic->netdev, "using i/o access mode\n");
2820
2821         nic->csr = pci_iomap(pdev, (use_io ? 1 : 0), sizeof(struct csr));
2822         if (!nic->csr) {
2823                 netif_err(nic, probe, nic->netdev, "Cannot map device registers, aborting\n");
2824                 err = -ENOMEM;
2825                 goto err_out_free_res;
2826         }
2827
2828         if (ent->driver_data)
2829                 nic->flags |= ich;
2830         else
2831                 nic->flags &= ~ich;
2832
2833         e100_get_defaults(nic);
2834
2835         /* D100 MAC doesn't allow rx of vlan packets with normal MTU */
2836         if (nic->mac < mac_82558_D101_A4)
2837                 netdev->features |= NETIF_F_VLAN_CHALLENGED;
2838
2839         /* locks must be initialized before calling hw_reset */
2840         spin_lock_init(&nic->cb_lock);
2841         spin_lock_init(&nic->cmd_lock);
2842         spin_lock_init(&nic->mdio_lock);
2843
2844         /* Reset the device before pci_set_master() in case device is in some
2845          * funky state and has an interrupt pending - hint: we don't have the
2846          * interrupt handler registered yet. */
2847         e100_hw_reset(nic);
2848
2849         pci_set_master(pdev);
2850
2851         init_timer(&nic->watchdog);
2852         nic->watchdog.function = e100_watchdog;
2853         nic->watchdog.data = (unsigned long)nic;
2854
2855         INIT_WORK(&nic->tx_timeout_task, e100_tx_timeout_task);
2856
2857         if ((err = e100_alloc(nic))) {
2858                 netif_err(nic, probe, nic->netdev, "Cannot alloc driver memory, aborting\n");
2859                 goto err_out_iounmap;
2860         }
2861
2862         if ((err = e100_eeprom_load(nic)))
2863                 goto err_out_free;
2864
2865         e100_phy_init(nic);
2866
2867         memcpy(netdev->dev_addr, nic->eeprom, ETH_ALEN);
2868         memcpy(netdev->perm_addr, nic->eeprom, ETH_ALEN);
2869         if (!is_valid_ether_addr(netdev->perm_addr)) {
2870                 if (!eeprom_bad_csum_allow) {
2871                         netif_err(nic, probe, nic->netdev, "Invalid MAC address from EEPROM, aborting\n");
2872                         err = -EAGAIN;
2873                         goto err_out_free;
2874                 } else {
2875                         netif_err(nic, probe, nic->netdev, "Invalid MAC address from EEPROM, you MUST configure one.\n");
2876                 }
2877         }
2878
2879         /* Wol magic packet can be enabled from eeprom */
2880         if ((nic->mac >= mac_82558_D101_A4) &&
2881            (nic->eeprom[eeprom_id] & eeprom_id_wol)) {
2882                 nic->flags |= wol_magic;
2883                 device_set_wakeup_enable(&pdev->dev, true);
2884         }
2885
2886         /* ack any pending wake events, disable PME */
2887         pci_pme_active(pdev, false);
2888
2889         strcpy(netdev->name, "eth%d");
2890         if ((err = register_netdev(netdev))) {
2891                 netif_err(nic, probe, nic->netdev, "Cannot register net device, aborting\n");
2892                 goto err_out_free;
2893         }
2894         nic->cbs_pool = pci_pool_create(netdev->name,
2895                            nic->pdev,
2896                            nic->params.cbs.max * sizeof(struct cb),
2897                            sizeof(u32),
2898                            0);
2899         netif_info(nic, probe, nic->netdev,
2900                    "addr 0x%llx, irq %d, MAC addr %pM\n",
2901                    (unsigned long long)pci_resource_start(pdev, use_io ? 1 : 0),
2902                    pdev->irq, netdev->dev_addr);
2903
2904         return 0;
2905
2906 err_out_free:
2907         e100_free(nic);
2908 err_out_iounmap:
2909         pci_iounmap(pdev, nic->csr);
2910 err_out_free_res:
2911         pci_release_regions(pdev);
2912 err_out_disable_pdev:
2913         pci_disable_device(pdev);
2914 err_out_free_dev:
2915         pci_set_drvdata(pdev, NULL);
2916         free_netdev(netdev);
2917         return err;
2918 }
2919
2920 static void __devexit e100_remove(struct pci_dev *pdev)
2921 {
2922         struct net_device *netdev = pci_get_drvdata(pdev);
2923
2924         if (netdev) {
2925                 struct nic *nic = netdev_priv(netdev);
2926                 unregister_netdev(netdev);
2927                 e100_free(nic);
2928                 pci_iounmap(pdev, nic->csr);
2929                 pci_pool_destroy(nic->cbs_pool);
2930                 free_netdev(netdev);
2931                 pci_release_regions(pdev);
2932                 pci_disable_device(pdev);
2933                 pci_set_drvdata(pdev, NULL);
2934         }
2935 }
2936
2937 #define E100_82552_SMARTSPEED   0x14   /* SmartSpeed Ctrl register */
2938 #define E100_82552_REV_ANEG     0x0200 /* Reverse auto-negotiation */
2939 #define E100_82552_ANEG_NOW     0x0400 /* Auto-negotiate now */
2940 static void __e100_shutdown(struct pci_dev *pdev, bool *enable_wake)
2941 {
2942         struct net_device *netdev = pci_get_drvdata(pdev);
2943         struct nic *nic = netdev_priv(netdev);
2944
2945         if (netif_running(netdev))
2946                 e100_down(nic);
2947         netif_device_detach(netdev);
2948
2949         pci_save_state(pdev);
2950
2951         if ((nic->flags & wol_magic) | e100_asf(nic)) {
2952                 /* enable reverse auto-negotiation */
2953                 if (nic->phy == phy_82552_v) {
2954                         u16 smartspeed = mdio_read(netdev, nic->mii.phy_id,
2955                                                    E100_82552_SMARTSPEED);
2956
2957                         mdio_write(netdev, nic->mii.phy_id,
2958                                    E100_82552_SMARTSPEED, smartspeed |
2959                                    E100_82552_REV_ANEG | E100_82552_ANEG_NOW);
2960                 }
2961                 *enable_wake = true;
2962         } else {
2963                 *enable_wake = false;
2964         }
2965
2966         pci_disable_device(pdev);
2967 }
2968
2969 static int __e100_power_off(struct pci_dev *pdev, bool wake)
2970 {
2971         if (wake)
2972                 return pci_prepare_to_sleep(pdev);
2973
2974         pci_wake_from_d3(pdev, false);
2975         pci_set_power_state(pdev, PCI_D3hot);
2976
2977         return 0;
2978 }
2979
2980 #ifdef CONFIG_PM
2981 static int e100_suspend(struct pci_dev *pdev, pm_message_t state)
2982 {
2983         bool wake;
2984         __e100_shutdown(pdev, &wake);
2985         return __e100_power_off(pdev, wake);
2986 }
2987
2988 static int e100_resume(struct pci_dev *pdev)
2989 {
2990         struct net_device *netdev = pci_get_drvdata(pdev);
2991         struct nic *nic = netdev_priv(netdev);
2992
2993         pci_set_power_state(pdev, PCI_D0);
2994         pci_restore_state(pdev);
2995         /* ack any pending wake events, disable PME */
2996         pci_enable_wake(pdev, 0, 0);
2997
2998         /* disable reverse auto-negotiation */
2999         if (nic->phy == phy_82552_v) {
3000                 u16 smartspeed = mdio_read(netdev, nic->mii.phy_id,
3001                                            E100_82552_SMARTSPEED);
3002
3003                 mdio_write(netdev, nic->mii.phy_id,
3004                            E100_82552_SMARTSPEED,
3005                            smartspeed & ~(E100_82552_REV_ANEG));
3006         }
3007
3008         netif_device_attach(netdev);
3009         if (netif_running(netdev))
3010                 e100_up(nic);
3011
3012         return 0;
3013 }
3014 #endif /* CONFIG_PM */
3015
3016 static void e100_shutdown(struct pci_dev *pdev)
3017 {
3018         bool wake;
3019         __e100_shutdown(pdev, &wake);
3020         if (system_state == SYSTEM_POWER_OFF)
3021                 __e100_power_off(pdev, wake);
3022 }
3023
3024 /* ------------------ PCI Error Recovery infrastructure  -------------- */
3025 /**
3026  * e100_io_error_detected - called when PCI error is detected.
3027  * @pdev: Pointer to PCI device
3028  * @state: The current pci connection state
3029  */
3030 static pci_ers_result_t e100_io_error_detected(struct pci_dev *pdev, pci_channel_state_t state)
3031 {
3032         struct net_device *netdev = pci_get_drvdata(pdev);
3033         struct nic *nic = netdev_priv(netdev);
3034
3035         netif_device_detach(netdev);
3036
3037         if (state == pci_channel_io_perm_failure)
3038                 return PCI_ERS_RESULT_DISCONNECT;
3039
3040         if (netif_running(netdev))
3041                 e100_down(nic);
3042         pci_disable_device(pdev);
3043
3044         /* Request a slot reset. */
3045         return PCI_ERS_RESULT_NEED_RESET;
3046 }
3047
3048 /**
3049  * e100_io_slot_reset - called after the pci bus has been reset.
3050  * @pdev: Pointer to PCI device
3051  *
3052  * Restart the card from scratch.
3053  */
3054 static pci_ers_result_t e100_io_slot_reset(struct pci_dev *pdev)
3055 {
3056         struct net_device *netdev = pci_get_drvdata(pdev);
3057         struct nic *nic = netdev_priv(netdev);
3058
3059         if (pci_enable_device(pdev)) {
3060                 pr_err("Cannot re-enable PCI device after reset\n");
3061                 return PCI_ERS_RESULT_DISCONNECT;
3062         }
3063         pci_set_master(pdev);
3064
3065         /* Only one device per card can do a reset */
3066         if (0 != PCI_FUNC(pdev->devfn))
3067                 return PCI_ERS_RESULT_RECOVERED;
3068         e100_hw_reset(nic);
3069         e100_phy_init(nic);
3070
3071         return PCI_ERS_RESULT_RECOVERED;
3072 }
3073
3074 /**
3075  * e100_io_resume - resume normal operations
3076  * @pdev: Pointer to PCI device
3077  *
3078  * Resume normal operations after an error recovery
3079  * sequence has been completed.
3080  */
3081 static void e100_io_resume(struct pci_dev *pdev)
3082 {
3083         struct net_device *netdev = pci_get_drvdata(pdev);
3084         struct nic *nic = netdev_priv(netdev);
3085
3086         /* ack any pending wake events, disable PME */
3087         pci_enable_wake(pdev, 0, 0);
3088
3089         netif_device_attach(netdev);
3090         if (netif_running(netdev)) {
3091                 e100_open(netdev);
3092                 mod_timer(&nic->watchdog, jiffies);
3093         }
3094 }
3095
3096 static struct pci_error_handlers e100_err_handler = {
3097         .error_detected = e100_io_error_detected,
3098         .slot_reset = e100_io_slot_reset,
3099         .resume = e100_io_resume,
3100 };
3101
3102 static struct pci_driver e100_driver = {
3103         .name =         DRV_NAME,
3104         .id_table =     e100_id_table,
3105         .probe =        e100_probe,
3106         .remove =       __devexit_p(e100_remove),
3107 #ifdef CONFIG_PM
3108         /* Power Management hooks */
3109         .suspend =      e100_suspend,
3110         .resume =       e100_resume,
3111 #endif
3112         .shutdown =     e100_shutdown,
3113         .err_handler = &e100_err_handler,
3114 };
3115
3116 static int __init e100_init_module(void)
3117 {
3118         if (((1 << debug) - 1) & NETIF_MSG_DRV) {
3119                 pr_info("%s, %s\n", DRV_DESCRIPTION, DRV_VERSION);
3120                 pr_info("%s\n", DRV_COPYRIGHT);
3121         }
3122         return pci_register_driver(&e100_driver);
3123 }
3124
3125 static void __exit e100_cleanup_module(void)
3126 {
3127         pci_unregister_driver(&e100_driver);
3128 }
3129
3130 module_init(e100_init_module);
3131 module_exit(e100_cleanup_module);