drm/radeon: don't reset sdma on CIK init
[platform/adaptation/renesas_rcar/renesas_kernel.git] / drivers / gpu / drm / radeon / cik_sdma.c
1 /*
2  * Copyright 2013 Advanced Micro Devices, Inc.
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the "Software"),
6  * to deal in the Software without restriction, including without limitation
7  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
8  * and/or sell copies of the Software, and to permit persons to whom the
9  * Software is furnished to do so, subject to the following conditions:
10  *
11  * The above copyright notice and this permission notice shall be included in
12  * all copies or substantial portions of the Software.
13  *
14  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
15  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
16  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
17  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
18  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
19  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
20  * OTHER DEALINGS IN THE SOFTWARE.
21  *
22  * Authors: Alex Deucher
23  */
24 #include <linux/firmware.h>
25 #include <drm/drmP.h>
26 #include "radeon.h"
27 #include "radeon_asic.h"
28 #include "radeon_trace.h"
29 #include "cikd.h"
30
31 /* sdma */
32 #define CIK_SDMA_UCODE_SIZE 1050
33 #define CIK_SDMA_UCODE_VERSION 64
34
35 u32 cik_gpu_check_soft_reset(struct radeon_device *rdev);
36
37 /*
38  * sDMA - System DMA
39  * Starting with CIK, the GPU has new asynchronous
40  * DMA engines.  These engines are used for compute
41  * and gfx.  There are two DMA engines (SDMA0, SDMA1)
42  * and each one supports 1 ring buffer used for gfx
43  * and 2 queues used for compute.
44  *
45  * The programming model is very similar to the CP
46  * (ring buffer, IBs, etc.), but sDMA has it's own
47  * packet format that is different from the PM4 format
48  * used by the CP. sDMA supports copying data, writing
49  * embedded data, solid fills, and a number of other
50  * things.  It also has support for tiling/detiling of
51  * buffers.
52  */
53
54 /**
55  * cik_sdma_get_rptr - get the current read pointer
56  *
57  * @rdev: radeon_device pointer
58  * @ring: radeon ring pointer
59  *
60  * Get the current rptr from the hardware (CIK+).
61  */
62 uint32_t cik_sdma_get_rptr(struct radeon_device *rdev,
63                            struct radeon_ring *ring)
64 {
65         u32 rptr, reg;
66
67         if (rdev->wb.enabled) {
68                 rptr = rdev->wb.wb[ring->rptr_offs/4];
69         } else {
70                 if (ring->idx == R600_RING_TYPE_DMA_INDEX)
71                         reg = SDMA0_GFX_RB_RPTR + SDMA0_REGISTER_OFFSET;
72                 else
73                         reg = SDMA0_GFX_RB_RPTR + SDMA1_REGISTER_OFFSET;
74
75                 rptr = RREG32(reg);
76         }
77
78         return (rptr & 0x3fffc) >> 2;
79 }
80
81 /**
82  * cik_sdma_get_wptr - get the current write pointer
83  *
84  * @rdev: radeon_device pointer
85  * @ring: radeon ring pointer
86  *
87  * Get the current wptr from the hardware (CIK+).
88  */
89 uint32_t cik_sdma_get_wptr(struct radeon_device *rdev,
90                            struct radeon_ring *ring)
91 {
92         u32 reg;
93
94         if (ring->idx == R600_RING_TYPE_DMA_INDEX)
95                 reg = SDMA0_GFX_RB_WPTR + SDMA0_REGISTER_OFFSET;
96         else
97                 reg = SDMA0_GFX_RB_WPTR + SDMA1_REGISTER_OFFSET;
98
99         return (RREG32(reg) & 0x3fffc) >> 2;
100 }
101
102 /**
103  * cik_sdma_set_wptr - commit the write pointer
104  *
105  * @rdev: radeon_device pointer
106  * @ring: radeon ring pointer
107  *
108  * Write the wptr back to the hardware (CIK+).
109  */
110 void cik_sdma_set_wptr(struct radeon_device *rdev,
111                        struct radeon_ring *ring)
112 {
113         u32 reg;
114
115         if (ring->idx == R600_RING_TYPE_DMA_INDEX)
116                 reg = SDMA0_GFX_RB_WPTR + SDMA0_REGISTER_OFFSET;
117         else
118                 reg = SDMA0_GFX_RB_WPTR + SDMA1_REGISTER_OFFSET;
119
120         WREG32(reg, (ring->wptr << 2) & 0x3fffc);
121 }
122
123 /**
124  * cik_sdma_ring_ib_execute - Schedule an IB on the DMA engine
125  *
126  * @rdev: radeon_device pointer
127  * @ib: IB object to schedule
128  *
129  * Schedule an IB in the DMA ring (CIK).
130  */
131 void cik_sdma_ring_ib_execute(struct radeon_device *rdev,
132                               struct radeon_ib *ib)
133 {
134         struct radeon_ring *ring = &rdev->ring[ib->ring];
135         u32 extra_bits = (ib->vm ? ib->vm->id : 0) & 0xf;
136
137         if (rdev->wb.enabled) {
138                 u32 next_rptr = ring->wptr + 5;
139                 while ((next_rptr & 7) != 4)
140                         next_rptr++;
141                 next_rptr += 4;
142                 radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_WRITE, SDMA_WRITE_SUB_OPCODE_LINEAR, 0));
143                 radeon_ring_write(ring, ring->next_rptr_gpu_addr & 0xfffffffc);
144                 radeon_ring_write(ring, upper_32_bits(ring->next_rptr_gpu_addr) & 0xffffffff);
145                 radeon_ring_write(ring, 1); /* number of DWs to follow */
146                 radeon_ring_write(ring, next_rptr);
147         }
148
149         /* IB packet must end on a 8 DW boundary */
150         while ((ring->wptr & 7) != 4)
151                 radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_NOP, 0, 0));
152         radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_INDIRECT_BUFFER, 0, extra_bits));
153         radeon_ring_write(ring, ib->gpu_addr & 0xffffffe0); /* base must be 32 byte aligned */
154         radeon_ring_write(ring, upper_32_bits(ib->gpu_addr) & 0xffffffff);
155         radeon_ring_write(ring, ib->length_dw);
156
157 }
158
159 /**
160  * cik_sdma_hdp_flush_ring_emit - emit an hdp flush on the DMA ring
161  *
162  * @rdev: radeon_device pointer
163  * @ridx: radeon ring index
164  *
165  * Emit an hdp flush packet on the requested DMA ring.
166  */
167 static void cik_sdma_hdp_flush_ring_emit(struct radeon_device *rdev,
168                                          int ridx)
169 {
170         struct radeon_ring *ring = &rdev->ring[ridx];
171         u32 extra_bits = (SDMA_POLL_REG_MEM_EXTRA_OP(1) |
172                           SDMA_POLL_REG_MEM_EXTRA_FUNC(3)); /* == */
173         u32 ref_and_mask;
174
175         if (ridx == R600_RING_TYPE_DMA_INDEX)
176                 ref_and_mask = SDMA0;
177         else
178                 ref_and_mask = SDMA1;
179
180         radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_POLL_REG_MEM, 0, extra_bits));
181         radeon_ring_write(ring, GPU_HDP_FLUSH_DONE);
182         radeon_ring_write(ring, GPU_HDP_FLUSH_REQ);
183         radeon_ring_write(ring, ref_and_mask); /* reference */
184         radeon_ring_write(ring, ref_and_mask); /* mask */
185         radeon_ring_write(ring, (0xfff << 16) | 10); /* retry count, poll interval */
186 }
187
188 /**
189  * cik_sdma_fence_ring_emit - emit a fence on the DMA ring
190  *
191  * @rdev: radeon_device pointer
192  * @fence: radeon fence object
193  *
194  * Add a DMA fence packet to the ring to write
195  * the fence seq number and DMA trap packet to generate
196  * an interrupt if needed (CIK).
197  */
198 void cik_sdma_fence_ring_emit(struct radeon_device *rdev,
199                               struct radeon_fence *fence)
200 {
201         struct radeon_ring *ring = &rdev->ring[fence->ring];
202         u64 addr = rdev->fence_drv[fence->ring].gpu_addr;
203
204         /* write the fence */
205         radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_FENCE, 0, 0));
206         radeon_ring_write(ring, addr & 0xffffffff);
207         radeon_ring_write(ring, upper_32_bits(addr) & 0xffffffff);
208         radeon_ring_write(ring, fence->seq);
209         /* generate an interrupt */
210         radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_TRAP, 0, 0));
211         /* flush HDP */
212         cik_sdma_hdp_flush_ring_emit(rdev, fence->ring);
213 }
214
215 /**
216  * cik_sdma_semaphore_ring_emit - emit a semaphore on the dma ring
217  *
218  * @rdev: radeon_device pointer
219  * @ring: radeon_ring structure holding ring information
220  * @semaphore: radeon semaphore object
221  * @emit_wait: wait or signal semaphore
222  *
223  * Add a DMA semaphore packet to the ring wait on or signal
224  * other rings (CIK).
225  */
226 bool cik_sdma_semaphore_ring_emit(struct radeon_device *rdev,
227                                   struct radeon_ring *ring,
228                                   struct radeon_semaphore *semaphore,
229                                   bool emit_wait)
230 {
231         u64 addr = semaphore->gpu_addr;
232         u32 extra_bits = emit_wait ? 0 : SDMA_SEMAPHORE_EXTRA_S;
233
234         radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_SEMAPHORE, 0, extra_bits));
235         radeon_ring_write(ring, addr & 0xfffffff8);
236         radeon_ring_write(ring, upper_32_bits(addr) & 0xffffffff);
237
238         return true;
239 }
240
241 /**
242  * cik_sdma_gfx_stop - stop the gfx async dma engines
243  *
244  * @rdev: radeon_device pointer
245  *
246  * Stop the gfx async dma ring buffers (CIK).
247  */
248 static void cik_sdma_gfx_stop(struct radeon_device *rdev)
249 {
250         u32 rb_cntl, reg_offset;
251         int i;
252
253         if ((rdev->asic->copy.copy_ring_index == R600_RING_TYPE_DMA_INDEX) ||
254             (rdev->asic->copy.copy_ring_index == CAYMAN_RING_TYPE_DMA1_INDEX))
255                 radeon_ttm_set_active_vram_size(rdev, rdev->mc.visible_vram_size);
256
257         for (i = 0; i < 2; i++) {
258                 if (i == 0)
259                         reg_offset = SDMA0_REGISTER_OFFSET;
260                 else
261                         reg_offset = SDMA1_REGISTER_OFFSET;
262                 rb_cntl = RREG32(SDMA0_GFX_RB_CNTL + reg_offset);
263                 rb_cntl &= ~SDMA_RB_ENABLE;
264                 WREG32(SDMA0_GFX_RB_CNTL + reg_offset, rb_cntl);
265                 WREG32(SDMA0_GFX_IB_CNTL + reg_offset, 0);
266         }
267         rdev->ring[R600_RING_TYPE_DMA_INDEX].ready = false;
268         rdev->ring[CAYMAN_RING_TYPE_DMA1_INDEX].ready = false;
269 }
270
271 /**
272  * cik_sdma_rlc_stop - stop the compute async dma engines
273  *
274  * @rdev: radeon_device pointer
275  *
276  * Stop the compute async dma queues (CIK).
277  */
278 static void cik_sdma_rlc_stop(struct radeon_device *rdev)
279 {
280         /* XXX todo */
281 }
282
283 /**
284  * cik_sdma_enable - stop the async dma engines
285  *
286  * @rdev: radeon_device pointer
287  * @enable: enable/disable the DMA MEs.
288  *
289  * Halt or unhalt the async dma engines (CIK).
290  */
291 void cik_sdma_enable(struct radeon_device *rdev, bool enable)
292 {
293         u32 me_cntl, reg_offset;
294         int i;
295
296         if (enable == false) {
297                 cik_sdma_gfx_stop(rdev);
298                 cik_sdma_rlc_stop(rdev);
299         }
300
301         for (i = 0; i < 2; i++) {
302                 if (i == 0)
303                         reg_offset = SDMA0_REGISTER_OFFSET;
304                 else
305                         reg_offset = SDMA1_REGISTER_OFFSET;
306                 me_cntl = RREG32(SDMA0_ME_CNTL + reg_offset);
307                 if (enable)
308                         me_cntl &= ~SDMA_HALT;
309                 else
310                         me_cntl |= SDMA_HALT;
311                 WREG32(SDMA0_ME_CNTL + reg_offset, me_cntl);
312         }
313 }
314
315 /**
316  * cik_sdma_gfx_resume - setup and start the async dma engines
317  *
318  * @rdev: radeon_device pointer
319  *
320  * Set up the gfx DMA ring buffers and enable them (CIK).
321  * Returns 0 for success, error for failure.
322  */
323 static int cik_sdma_gfx_resume(struct radeon_device *rdev)
324 {
325         struct radeon_ring *ring;
326         u32 rb_cntl, ib_cntl;
327         u32 rb_bufsz;
328         u32 reg_offset, wb_offset;
329         int i, r;
330
331         for (i = 0; i < 2; i++) {
332                 if (i == 0) {
333                         ring = &rdev->ring[R600_RING_TYPE_DMA_INDEX];
334                         reg_offset = SDMA0_REGISTER_OFFSET;
335                         wb_offset = R600_WB_DMA_RPTR_OFFSET;
336                 } else {
337                         ring = &rdev->ring[CAYMAN_RING_TYPE_DMA1_INDEX];
338                         reg_offset = SDMA1_REGISTER_OFFSET;
339                         wb_offset = CAYMAN_WB_DMA1_RPTR_OFFSET;
340                 }
341
342                 WREG32(SDMA0_SEM_INCOMPLETE_TIMER_CNTL + reg_offset, 0);
343                 WREG32(SDMA0_SEM_WAIT_FAIL_TIMER_CNTL + reg_offset, 0);
344
345                 /* Set ring buffer size in dwords */
346                 rb_bufsz = order_base_2(ring->ring_size / 4);
347                 rb_cntl = rb_bufsz << 1;
348 #ifdef __BIG_ENDIAN
349                 rb_cntl |= SDMA_RB_SWAP_ENABLE | SDMA_RPTR_WRITEBACK_SWAP_ENABLE;
350 #endif
351                 WREG32(SDMA0_GFX_RB_CNTL + reg_offset, rb_cntl);
352
353                 /* Initialize the ring buffer's read and write pointers */
354                 WREG32(SDMA0_GFX_RB_RPTR + reg_offset, 0);
355                 WREG32(SDMA0_GFX_RB_WPTR + reg_offset, 0);
356
357                 /* set the wb address whether it's enabled or not */
358                 WREG32(SDMA0_GFX_RB_RPTR_ADDR_HI + reg_offset,
359                        upper_32_bits(rdev->wb.gpu_addr + wb_offset) & 0xFFFFFFFF);
360                 WREG32(SDMA0_GFX_RB_RPTR_ADDR_LO + reg_offset,
361                        ((rdev->wb.gpu_addr + wb_offset) & 0xFFFFFFFC));
362
363                 if (rdev->wb.enabled)
364                         rb_cntl |= SDMA_RPTR_WRITEBACK_ENABLE;
365
366                 WREG32(SDMA0_GFX_RB_BASE + reg_offset, ring->gpu_addr >> 8);
367                 WREG32(SDMA0_GFX_RB_BASE_HI + reg_offset, ring->gpu_addr >> 40);
368
369                 ring->wptr = 0;
370                 WREG32(SDMA0_GFX_RB_WPTR + reg_offset, ring->wptr << 2);
371
372                 ring->rptr = RREG32(SDMA0_GFX_RB_RPTR + reg_offset) >> 2;
373
374                 /* enable DMA RB */
375                 WREG32(SDMA0_GFX_RB_CNTL + reg_offset, rb_cntl | SDMA_RB_ENABLE);
376
377                 ib_cntl = SDMA_IB_ENABLE;
378 #ifdef __BIG_ENDIAN
379                 ib_cntl |= SDMA_IB_SWAP_ENABLE;
380 #endif
381                 /* enable DMA IBs */
382                 WREG32(SDMA0_GFX_IB_CNTL + reg_offset, ib_cntl);
383
384                 ring->ready = true;
385
386                 r = radeon_ring_test(rdev, ring->idx, ring);
387                 if (r) {
388                         ring->ready = false;
389                         return r;
390                 }
391         }
392
393         if ((rdev->asic->copy.copy_ring_index == R600_RING_TYPE_DMA_INDEX) ||
394             (rdev->asic->copy.copy_ring_index == CAYMAN_RING_TYPE_DMA1_INDEX))
395                 radeon_ttm_set_active_vram_size(rdev, rdev->mc.real_vram_size);
396
397         return 0;
398 }
399
400 /**
401  * cik_sdma_rlc_resume - setup and start the async dma engines
402  *
403  * @rdev: radeon_device pointer
404  *
405  * Set up the compute DMA queues and enable them (CIK).
406  * Returns 0 for success, error for failure.
407  */
408 static int cik_sdma_rlc_resume(struct radeon_device *rdev)
409 {
410         /* XXX todo */
411         return 0;
412 }
413
414 /**
415  * cik_sdma_load_microcode - load the sDMA ME ucode
416  *
417  * @rdev: radeon_device pointer
418  *
419  * Loads the sDMA0/1 ucode.
420  * Returns 0 for success, -EINVAL if the ucode is not available.
421  */
422 static int cik_sdma_load_microcode(struct radeon_device *rdev)
423 {
424         const __be32 *fw_data;
425         int i;
426
427         if (!rdev->sdma_fw)
428                 return -EINVAL;
429
430         /* halt the MEs */
431         cik_sdma_enable(rdev, false);
432
433         /* sdma0 */
434         fw_data = (const __be32 *)rdev->sdma_fw->data;
435         WREG32(SDMA0_UCODE_ADDR + SDMA0_REGISTER_OFFSET, 0);
436         for (i = 0; i < CIK_SDMA_UCODE_SIZE; i++)
437                 WREG32(SDMA0_UCODE_DATA + SDMA0_REGISTER_OFFSET, be32_to_cpup(fw_data++));
438         WREG32(SDMA0_UCODE_DATA + SDMA0_REGISTER_OFFSET, CIK_SDMA_UCODE_VERSION);
439
440         /* sdma1 */
441         fw_data = (const __be32 *)rdev->sdma_fw->data;
442         WREG32(SDMA0_UCODE_ADDR + SDMA1_REGISTER_OFFSET, 0);
443         for (i = 0; i < CIK_SDMA_UCODE_SIZE; i++)
444                 WREG32(SDMA0_UCODE_DATA + SDMA1_REGISTER_OFFSET, be32_to_cpup(fw_data++));
445         WREG32(SDMA0_UCODE_DATA + SDMA1_REGISTER_OFFSET, CIK_SDMA_UCODE_VERSION);
446
447         WREG32(SDMA0_UCODE_ADDR + SDMA0_REGISTER_OFFSET, 0);
448         WREG32(SDMA0_UCODE_ADDR + SDMA1_REGISTER_OFFSET, 0);
449         return 0;
450 }
451
452 /**
453  * cik_sdma_resume - setup and start the async dma engines
454  *
455  * @rdev: radeon_device pointer
456  *
457  * Set up the DMA engines and enable them (CIK).
458  * Returns 0 for success, error for failure.
459  */
460 int cik_sdma_resume(struct radeon_device *rdev)
461 {
462         int r;
463
464         r = cik_sdma_load_microcode(rdev);
465         if (r)
466                 return r;
467
468         /* unhalt the MEs */
469         cik_sdma_enable(rdev, true);
470
471         /* start the gfx rings and rlc compute queues */
472         r = cik_sdma_gfx_resume(rdev);
473         if (r)
474                 return r;
475         r = cik_sdma_rlc_resume(rdev);
476         if (r)
477                 return r;
478
479         return 0;
480 }
481
482 /**
483  * cik_sdma_fini - tear down the async dma engines
484  *
485  * @rdev: radeon_device pointer
486  *
487  * Stop the async dma engines and free the rings (CIK).
488  */
489 void cik_sdma_fini(struct radeon_device *rdev)
490 {
491         /* halt the MEs */
492         cik_sdma_enable(rdev, false);
493         radeon_ring_fini(rdev, &rdev->ring[R600_RING_TYPE_DMA_INDEX]);
494         radeon_ring_fini(rdev, &rdev->ring[CAYMAN_RING_TYPE_DMA1_INDEX]);
495         /* XXX - compute dma queue tear down */
496 }
497
498 /**
499  * cik_copy_dma - copy pages using the DMA engine
500  *
501  * @rdev: radeon_device pointer
502  * @src_offset: src GPU address
503  * @dst_offset: dst GPU address
504  * @num_gpu_pages: number of GPU pages to xfer
505  * @fence: radeon fence object
506  *
507  * Copy GPU paging using the DMA engine (CIK).
508  * Used by the radeon ttm implementation to move pages if
509  * registered as the asic copy callback.
510  */
511 int cik_copy_dma(struct radeon_device *rdev,
512                  uint64_t src_offset, uint64_t dst_offset,
513                  unsigned num_gpu_pages,
514                  struct radeon_fence **fence)
515 {
516         struct radeon_semaphore *sem = NULL;
517         int ring_index = rdev->asic->copy.dma_ring_index;
518         struct radeon_ring *ring = &rdev->ring[ring_index];
519         u32 size_in_bytes, cur_size_in_bytes;
520         int i, num_loops;
521         int r = 0;
522
523         r = radeon_semaphore_create(rdev, &sem);
524         if (r) {
525                 DRM_ERROR("radeon: moving bo (%d).\n", r);
526                 return r;
527         }
528
529         size_in_bytes = (num_gpu_pages << RADEON_GPU_PAGE_SHIFT);
530         num_loops = DIV_ROUND_UP(size_in_bytes, 0x1fffff);
531         r = radeon_ring_lock(rdev, ring, num_loops * 7 + 14);
532         if (r) {
533                 DRM_ERROR("radeon: moving bo (%d).\n", r);
534                 radeon_semaphore_free(rdev, &sem, NULL);
535                 return r;
536         }
537
538         radeon_semaphore_sync_to(sem, *fence);
539         radeon_semaphore_sync_rings(rdev, sem, ring->idx);
540
541         for (i = 0; i < num_loops; i++) {
542                 cur_size_in_bytes = size_in_bytes;
543                 if (cur_size_in_bytes > 0x1fffff)
544                         cur_size_in_bytes = 0x1fffff;
545                 size_in_bytes -= cur_size_in_bytes;
546                 radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_COPY, SDMA_COPY_SUB_OPCODE_LINEAR, 0));
547                 radeon_ring_write(ring, cur_size_in_bytes);
548                 radeon_ring_write(ring, 0); /* src/dst endian swap */
549                 radeon_ring_write(ring, src_offset & 0xffffffff);
550                 radeon_ring_write(ring, upper_32_bits(src_offset) & 0xffffffff);
551                 radeon_ring_write(ring, dst_offset & 0xffffffff);
552                 radeon_ring_write(ring, upper_32_bits(dst_offset) & 0xffffffff);
553                 src_offset += cur_size_in_bytes;
554                 dst_offset += cur_size_in_bytes;
555         }
556
557         r = radeon_fence_emit(rdev, fence, ring->idx);
558         if (r) {
559                 radeon_ring_unlock_undo(rdev, ring);
560                 return r;
561         }
562
563         radeon_ring_unlock_commit(rdev, ring);
564         radeon_semaphore_free(rdev, &sem, *fence);
565
566         return r;
567 }
568
569 /**
570  * cik_sdma_ring_test - simple async dma engine test
571  *
572  * @rdev: radeon_device pointer
573  * @ring: radeon_ring structure holding ring information
574  *
575  * Test the DMA engine by writing using it to write an
576  * value to memory. (CIK).
577  * Returns 0 for success, error for failure.
578  */
579 int cik_sdma_ring_test(struct radeon_device *rdev,
580                        struct radeon_ring *ring)
581 {
582         unsigned i;
583         int r;
584         void __iomem *ptr = (void *)rdev->vram_scratch.ptr;
585         u32 tmp;
586
587         if (!ptr) {
588                 DRM_ERROR("invalid vram scratch pointer\n");
589                 return -EINVAL;
590         }
591
592         tmp = 0xCAFEDEAD;
593         writel(tmp, ptr);
594
595         r = radeon_ring_lock(rdev, ring, 5);
596         if (r) {
597                 DRM_ERROR("radeon: dma failed to lock ring %d (%d).\n", ring->idx, r);
598                 return r;
599         }
600         radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_WRITE, SDMA_WRITE_SUB_OPCODE_LINEAR, 0));
601         radeon_ring_write(ring, rdev->vram_scratch.gpu_addr & 0xfffffffc);
602         radeon_ring_write(ring, upper_32_bits(rdev->vram_scratch.gpu_addr) & 0xffffffff);
603         radeon_ring_write(ring, 1); /* number of DWs to follow */
604         radeon_ring_write(ring, 0xDEADBEEF);
605         radeon_ring_unlock_commit(rdev, ring);
606
607         for (i = 0; i < rdev->usec_timeout; i++) {
608                 tmp = readl(ptr);
609                 if (tmp == 0xDEADBEEF)
610                         break;
611                 DRM_UDELAY(1);
612         }
613
614         if (i < rdev->usec_timeout) {
615                 DRM_INFO("ring test on %d succeeded in %d usecs\n", ring->idx, i);
616         } else {
617                 DRM_ERROR("radeon: ring %d test failed (0x%08X)\n",
618                           ring->idx, tmp);
619                 r = -EINVAL;
620         }
621         return r;
622 }
623
624 /**
625  * cik_sdma_ib_test - test an IB on the DMA engine
626  *
627  * @rdev: radeon_device pointer
628  * @ring: radeon_ring structure holding ring information
629  *
630  * Test a simple IB in the DMA ring (CIK).
631  * Returns 0 on success, error on failure.
632  */
633 int cik_sdma_ib_test(struct radeon_device *rdev, struct radeon_ring *ring)
634 {
635         struct radeon_ib ib;
636         unsigned i;
637         int r;
638         void __iomem *ptr = (void *)rdev->vram_scratch.ptr;
639         u32 tmp = 0;
640
641         if (!ptr) {
642                 DRM_ERROR("invalid vram scratch pointer\n");
643                 return -EINVAL;
644         }
645
646         tmp = 0xCAFEDEAD;
647         writel(tmp, ptr);
648
649         r = radeon_ib_get(rdev, ring->idx, &ib, NULL, 256);
650         if (r) {
651                 DRM_ERROR("radeon: failed to get ib (%d).\n", r);
652                 return r;
653         }
654
655         ib.ptr[0] = SDMA_PACKET(SDMA_OPCODE_WRITE, SDMA_WRITE_SUB_OPCODE_LINEAR, 0);
656         ib.ptr[1] = rdev->vram_scratch.gpu_addr & 0xfffffffc;
657         ib.ptr[2] = upper_32_bits(rdev->vram_scratch.gpu_addr) & 0xffffffff;
658         ib.ptr[3] = 1;
659         ib.ptr[4] = 0xDEADBEEF;
660         ib.length_dw = 5;
661
662         r = radeon_ib_schedule(rdev, &ib, NULL);
663         if (r) {
664                 radeon_ib_free(rdev, &ib);
665                 DRM_ERROR("radeon: failed to schedule ib (%d).\n", r);
666                 return r;
667         }
668         r = radeon_fence_wait(ib.fence, false);
669         if (r) {
670                 DRM_ERROR("radeon: fence wait failed (%d).\n", r);
671                 return r;
672         }
673         for (i = 0; i < rdev->usec_timeout; i++) {
674                 tmp = readl(ptr);
675                 if (tmp == 0xDEADBEEF)
676                         break;
677                 DRM_UDELAY(1);
678         }
679         if (i < rdev->usec_timeout) {
680                 DRM_INFO("ib test on ring %d succeeded in %u usecs\n", ib.fence->ring, i);
681         } else {
682                 DRM_ERROR("radeon: ib test failed (0x%08X)\n", tmp);
683                 r = -EINVAL;
684         }
685         radeon_ib_free(rdev, &ib);
686         return r;
687 }
688
689 /**
690  * cik_sdma_is_lockup - Check if the DMA engine is locked up
691  *
692  * @rdev: radeon_device pointer
693  * @ring: radeon_ring structure holding ring information
694  *
695  * Check if the async DMA engine is locked up (CIK).
696  * Returns true if the engine appears to be locked up, false if not.
697  */
698 bool cik_sdma_is_lockup(struct radeon_device *rdev, struct radeon_ring *ring)
699 {
700         u32 reset_mask = cik_gpu_check_soft_reset(rdev);
701         u32 mask;
702
703         if (ring->idx == R600_RING_TYPE_DMA_INDEX)
704                 mask = RADEON_RESET_DMA;
705         else
706                 mask = RADEON_RESET_DMA1;
707
708         if (!(reset_mask & mask)) {
709                 radeon_ring_lockup_update(ring);
710                 return false;
711         }
712         /* force ring activities */
713         radeon_ring_force_activity(rdev, ring);
714         return radeon_ring_test_lockup(rdev, ring);
715 }
716
717 /**
718  * cik_sdma_vm_set_page - update the page tables using sDMA
719  *
720  * @rdev: radeon_device pointer
721  * @ib: indirect buffer to fill with commands
722  * @pe: addr of the page entry
723  * @addr: dst addr to write into pe
724  * @count: number of page entries to update
725  * @incr: increase next addr by incr bytes
726  * @flags: access flags
727  *
728  * Update the page tables using sDMA (CIK).
729  */
730 void cik_sdma_vm_set_page(struct radeon_device *rdev,
731                           struct radeon_ib *ib,
732                           uint64_t pe,
733                           uint64_t addr, unsigned count,
734                           uint32_t incr, uint32_t flags)
735 {
736         uint64_t value;
737         unsigned ndw;
738
739         trace_radeon_vm_set_page(pe, addr, count, incr, flags);
740
741         if (flags & R600_PTE_SYSTEM) {
742                 while (count) {
743                         ndw = count * 2;
744                         if (ndw > 0xFFFFE)
745                                 ndw = 0xFFFFE;
746
747                         /* for non-physically contiguous pages (system) */
748                         ib->ptr[ib->length_dw++] = SDMA_PACKET(SDMA_OPCODE_WRITE, SDMA_WRITE_SUB_OPCODE_LINEAR, 0);
749                         ib->ptr[ib->length_dw++] = pe;
750                         ib->ptr[ib->length_dw++] = upper_32_bits(pe);
751                         ib->ptr[ib->length_dw++] = ndw;
752                         for (; ndw > 0; ndw -= 2, --count, pe += 8) {
753                                 value = radeon_vm_map_gart(rdev, addr);
754                                 value &= 0xFFFFFFFFFFFFF000ULL;
755                                 addr += incr;
756                                 value |= flags;
757                                 ib->ptr[ib->length_dw++] = value;
758                                 ib->ptr[ib->length_dw++] = upper_32_bits(value);
759                         }
760                 }
761         } else {
762                 while (count) {
763                         ndw = count;
764                         if (ndw > 0x7FFFF)
765                                 ndw = 0x7FFFF;
766
767                         if (flags & R600_PTE_VALID)
768                                 value = addr;
769                         else
770                                 value = 0;
771                         /* for physically contiguous pages (vram) */
772                         ib->ptr[ib->length_dw++] = SDMA_PACKET(SDMA_OPCODE_GENERATE_PTE_PDE, 0, 0);
773                         ib->ptr[ib->length_dw++] = pe; /* dst addr */
774                         ib->ptr[ib->length_dw++] = upper_32_bits(pe);
775                         ib->ptr[ib->length_dw++] = flags; /* mask */
776                         ib->ptr[ib->length_dw++] = 0;
777                         ib->ptr[ib->length_dw++] = value; /* value */
778                         ib->ptr[ib->length_dw++] = upper_32_bits(value);
779                         ib->ptr[ib->length_dw++] = incr; /* increment size */
780                         ib->ptr[ib->length_dw++] = 0;
781                         ib->ptr[ib->length_dw++] = ndw; /* number of entries */
782                         pe += ndw * 8;
783                         addr += ndw * incr;
784                         count -= ndw;
785                 }
786         }
787         while (ib->length_dw & 0x7)
788                 ib->ptr[ib->length_dw++] = SDMA_PACKET(SDMA_OPCODE_NOP, 0, 0);
789 }
790
791 /**
792  * cik_dma_vm_flush - cik vm flush using sDMA
793  *
794  * @rdev: radeon_device pointer
795  *
796  * Update the page table base and flush the VM TLB
797  * using sDMA (CIK).
798  */
799 void cik_dma_vm_flush(struct radeon_device *rdev, int ridx, struct radeon_vm *vm)
800 {
801         struct radeon_ring *ring = &rdev->ring[ridx];
802
803         if (vm == NULL)
804                 return;
805
806         radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_SRBM_WRITE, 0, 0xf000));
807         if (vm->id < 8) {
808                 radeon_ring_write(ring, (VM_CONTEXT0_PAGE_TABLE_BASE_ADDR + (vm->id << 2)) >> 2);
809         } else {
810                 radeon_ring_write(ring, (VM_CONTEXT8_PAGE_TABLE_BASE_ADDR + ((vm->id - 8) << 2)) >> 2);
811         }
812         radeon_ring_write(ring, vm->pd_gpu_addr >> 12);
813
814         /* update SH_MEM_* regs */
815         radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_SRBM_WRITE, 0, 0xf000));
816         radeon_ring_write(ring, SRBM_GFX_CNTL >> 2);
817         radeon_ring_write(ring, VMID(vm->id));
818
819         radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_SRBM_WRITE, 0, 0xf000));
820         radeon_ring_write(ring, SH_MEM_BASES >> 2);
821         radeon_ring_write(ring, 0);
822
823         radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_SRBM_WRITE, 0, 0xf000));
824         radeon_ring_write(ring, SH_MEM_CONFIG >> 2);
825         radeon_ring_write(ring, 0);
826
827         radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_SRBM_WRITE, 0, 0xf000));
828         radeon_ring_write(ring, SH_MEM_APE1_BASE >> 2);
829         radeon_ring_write(ring, 1);
830
831         radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_SRBM_WRITE, 0, 0xf000));
832         radeon_ring_write(ring, SH_MEM_APE1_LIMIT >> 2);
833         radeon_ring_write(ring, 0);
834
835         radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_SRBM_WRITE, 0, 0xf000));
836         radeon_ring_write(ring, SRBM_GFX_CNTL >> 2);
837         radeon_ring_write(ring, VMID(0));
838
839         /* flush HDP */
840         cik_sdma_hdp_flush_ring_emit(rdev, ridx);
841
842         /* flush TLB */
843         radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_SRBM_WRITE, 0, 0xf000));
844         radeon_ring_write(ring, VM_INVALIDATE_REQUEST >> 2);
845         radeon_ring_write(ring, 1 << vm->id);
846 }
847