Merge tag 'drm-intel-next-2022-05-20' of git://anongit.freedesktop.org/drm/drm-intel...
[platform/kernel/linux-starfive.git] / drivers / gpu / drm / i915 / i915_reg.h
1 /* Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
2  * All Rights Reserved.
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the
6  * "Software"), to deal in the Software without restriction, including
7  * without limitation the rights to use, copy, modify, merge, publish,
8  * distribute, sub license, and/or sell copies of the Software, and to
9  * permit persons to whom the Software is furnished to do so, subject to
10  * the following conditions:
11  *
12  * The above copyright notice and this permission notice (including the
13  * next paragraph) shall be included in all copies or substantial portions
14  * of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
17  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
18  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
19  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
20  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
21  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
22  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
23  */
24
25 #ifndef _I915_REG_H_
26 #define _I915_REG_H_
27
28 #include "i915_reg_defs.h"
29
30 /**
31  * DOC: The i915 register macro definition style guide
32  *
33  * Follow the style described here for new macros, and while changing existing
34  * macros. Do **not** mass change existing definitions just to update the style.
35  *
36  * File Layout
37  * ~~~~~~~~~~~
38  *
39  * Keep helper macros near the top. For example, _PIPE() and friends.
40  *
41  * Prefix macros that generally should not be used outside of this file with
42  * underscore '_'. For example, _PIPE() and friends, single instances of
43  * registers that are defined solely for the use by function-like macros.
44  *
45  * Avoid using the underscore prefixed macros outside of this file. There are
46  * exceptions, but keep them to a minimum.
47  *
48  * There are two basic types of register definitions: Single registers and
49  * register groups. Register groups are registers which have two or more
50  * instances, for example one per pipe, port, transcoder, etc. Register groups
51  * should be defined using function-like macros.
52  *
53  * For single registers, define the register offset first, followed by register
54  * contents.
55  *
56  * For register groups, define the register instance offsets first, prefixed
57  * with underscore, followed by a function-like macro choosing the right
58  * instance based on the parameter, followed by register contents.
59  *
60  * Define the register contents (i.e. bit and bit field macros) from most
61  * significant to least significant bit. Indent the register content macros
62  * using two extra spaces between ``#define`` and the macro name.
63  *
64  * Define bit fields using ``REG_GENMASK(h, l)``. Define bit field contents
65  * using ``REG_FIELD_PREP(mask, value)``. This will define the values already
66  * shifted in place, so they can be directly OR'd together. For convenience,
67  * function-like macros may be used to define bit fields, but do note that the
68  * macros may be needed to read as well as write the register contents.
69  *
70  * Define bits using ``REG_BIT(N)``. Do **not** add ``_BIT`` suffix to the name.
71  *
72  * Group the register and its contents together without blank lines, separate
73  * from other registers and their contents with one blank line.
74  *
75  * Indent macro values from macro names using TABs. Align values vertically. Use
76  * braces in macro values as needed to avoid unintended precedence after macro
77  * substitution. Use spaces in macro values according to kernel coding
78  * style. Use lower case in hexadecimal values.
79  *
80  * Naming
81  * ~~~~~~
82  *
83  * Try to name registers according to the specs. If the register name changes in
84  * the specs from platform to another, stick to the original name.
85  *
86  * Try to re-use existing register macro definitions. Only add new macros for
87  * new register offsets, or when the register contents have changed enough to
88  * warrant a full redefinition.
89  *
90  * When a register macro changes for a new platform, prefix the new macro using
91  * the platform acronym or generation. For example, ``SKL_`` or ``GEN8_``. The
92  * prefix signifies the start platform/generation using the register.
93  *
94  * When a bit (field) macro changes or gets added for a new platform, while
95  * retaining the existing register macro, add a platform acronym or generation
96  * suffix to the name. For example, ``_SKL`` or ``_GEN8``.
97  *
98  * Examples
99  * ~~~~~~~~
100  *
101  * (Note that the values in the example are indented using spaces instead of
102  * TABs to avoid misalignment in generated documentation. Use TABs in the
103  * definitions.)::
104  *
105  *  #define _FOO_A                      0xf000
106  *  #define _FOO_B                      0xf001
107  *  #define FOO(pipe)                   _MMIO_PIPE(pipe, _FOO_A, _FOO_B)
108  *  #define   FOO_ENABLE                REG_BIT(31)
109  *  #define   FOO_MODE_MASK             REG_GENMASK(19, 16)
110  *  #define   FOO_MODE_BAR              REG_FIELD_PREP(FOO_MODE_MASK, 0)
111  *  #define   FOO_MODE_BAZ              REG_FIELD_PREP(FOO_MODE_MASK, 1)
112  *  #define   FOO_MODE_QUX_SNB          REG_FIELD_PREP(FOO_MODE_MASK, 2)
113  *
114  *  #define BAR                         _MMIO(0xb000)
115  *  #define GEN8_BAR                    _MMIO(0xb888)
116  */
117
118 #define DISPLAY_MMIO_BASE(dev_priv)     (INTEL_INFO(dev_priv)->display_mmio_offset)
119
120 /*
121  * Given the first two numbers __a and __b of arbitrarily many evenly spaced
122  * numbers, pick the 0-based __index'th value.
123  *
124  * Always prefer this over _PICK() if the numbers are evenly spaced.
125  */
126 #define _PICK_EVEN(__index, __a, __b) ((__a) + (__index) * ((__b) - (__a)))
127
128 /*
129  * Given the arbitrary numbers in varargs, pick the 0-based __index'th number.
130  *
131  * Always prefer _PICK_EVEN() over this if the numbers are evenly spaced.
132  */
133 #define _PICK(__index, ...) (((const u32 []){ __VA_ARGS__ })[__index])
134
135 /*
136  * Named helper wrappers around _PICK_EVEN() and _PICK().
137  */
138 #define _PIPE(pipe, a, b)               _PICK_EVEN(pipe, a, b)
139 #define _PLANE(plane, a, b)             _PICK_EVEN(plane, a, b)
140 #define _TRANS(tran, a, b)              _PICK_EVEN(tran, a, b)
141 #define _PORT(port, a, b)               _PICK_EVEN(port, a, b)
142 #define _PLL(pll, a, b)                 _PICK_EVEN(pll, a, b)
143 #define _PHY(phy, a, b)                 _PICK_EVEN(phy, a, b)
144
145 #define _MMIO_PIPE(pipe, a, b)          _MMIO(_PIPE(pipe, a, b))
146 #define _MMIO_PLANE(plane, a, b)        _MMIO(_PLANE(plane, a, b))
147 #define _MMIO_TRANS(tran, a, b)         _MMIO(_TRANS(tran, a, b))
148 #define _MMIO_PORT(port, a, b)          _MMIO(_PORT(port, a, b))
149 #define _MMIO_PLL(pll, a, b)            _MMIO(_PLL(pll, a, b))
150 #define _MMIO_PHY(phy, a, b)            _MMIO(_PHY(phy, a, b))
151
152 #define _PHY3(phy, ...)                 _PICK(phy, __VA_ARGS__)
153
154 #define _MMIO_PIPE3(pipe, a, b, c)      _MMIO(_PICK(pipe, a, b, c))
155 #define _MMIO_PORT3(pipe, a, b, c)      _MMIO(_PICK(pipe, a, b, c))
156 #define _MMIO_PHY3(phy, a, b, c)        _MMIO(_PHY3(phy, a, b, c))
157 #define _MMIO_PLL3(pll, ...)            _MMIO(_PICK(pll, __VA_ARGS__))
158
159
160 /*
161  * Device info offset array based helpers for groups of registers with unevenly
162  * spaced base offsets.
163  */
164 #define _MMIO_PIPE2(pipe, reg)          _MMIO(INTEL_INFO(dev_priv)->pipe_offsets[pipe] - \
165                                               INTEL_INFO(dev_priv)->pipe_offsets[PIPE_A] + (reg) + \
166                                               DISPLAY_MMIO_BASE(dev_priv))
167 #define _TRANS2(tran, reg)              (INTEL_INFO(dev_priv)->trans_offsets[(tran)] - \
168                                          INTEL_INFO(dev_priv)->trans_offsets[TRANSCODER_A] + (reg) + \
169                                          DISPLAY_MMIO_BASE(dev_priv))
170 #define _MMIO_TRANS2(tran, reg)         _MMIO(_TRANS2(tran, reg))
171 #define _CURSOR2(pipe, reg)             _MMIO(INTEL_INFO(dev_priv)->cursor_offsets[(pipe)] - \
172                                               INTEL_INFO(dev_priv)->cursor_offsets[PIPE_A] + (reg) + \
173                                               DISPLAY_MMIO_BASE(dev_priv))
174
175 #define __MASKED_FIELD(mask, value) ((mask) << 16 | (value))
176 #define _MASKED_FIELD(mask, value) ({                                      \
177         if (__builtin_constant_p(mask))                                    \
178                 BUILD_BUG_ON_MSG(((mask) & 0xffff0000), "Incorrect mask"); \
179         if (__builtin_constant_p(value))                                   \
180                 BUILD_BUG_ON_MSG((value) & 0xffff0000, "Incorrect value"); \
181         if (__builtin_constant_p(mask) && __builtin_constant_p(value))     \
182                 BUILD_BUG_ON_MSG((value) & ~(mask),                        \
183                                  "Incorrect value for mask");              \
184         __MASKED_FIELD(mask, value); })
185 #define _MASKED_BIT_ENABLE(a)   ({ typeof(a) _a = (a); _MASKED_FIELD(_a, _a); })
186 #define _MASKED_BIT_DISABLE(a)  (_MASKED_FIELD((a), 0))
187
188 #define GU_CNTL                         _MMIO(0x101010)
189 #define   LMEM_INIT                     REG_BIT(7)
190
191 #define GEN6_STOLEN_RESERVED            _MMIO(0x1082C0)
192 #define GEN6_STOLEN_RESERVED_ADDR_MASK  (0xFFF << 20)
193 #define GEN7_STOLEN_RESERVED_ADDR_MASK  (0x3FFF << 18)
194 #define GEN6_STOLEN_RESERVED_SIZE_MASK  (3 << 4)
195 #define GEN6_STOLEN_RESERVED_1M         (0 << 4)
196 #define GEN6_STOLEN_RESERVED_512K       (1 << 4)
197 #define GEN6_STOLEN_RESERVED_256K       (2 << 4)
198 #define GEN6_STOLEN_RESERVED_128K       (3 << 4)
199 #define GEN7_STOLEN_RESERVED_SIZE_MASK  (1 << 5)
200 #define GEN7_STOLEN_RESERVED_1M         (0 << 5)
201 #define GEN7_STOLEN_RESERVED_256K       (1 << 5)
202 #define GEN8_STOLEN_RESERVED_SIZE_MASK  (3 << 7)
203 #define GEN8_STOLEN_RESERVED_1M         (0 << 7)
204 #define GEN8_STOLEN_RESERVED_2M         (1 << 7)
205 #define GEN8_STOLEN_RESERVED_4M         (2 << 7)
206 #define GEN8_STOLEN_RESERVED_8M         (3 << 7)
207 #define GEN6_STOLEN_RESERVED_ENABLE     (1 << 0)
208 #define GEN11_STOLEN_RESERVED_ADDR_MASK (0xFFFFFFFFFFFULL << 20)
209
210 #define _VGA_MSR_WRITE _MMIO(0x3c2)
211
212 #define _GEN7_PIPEA_DE_LOAD_SL  0x70068
213 #define _GEN7_PIPEB_DE_LOAD_SL  0x71068
214 #define GEN7_PIPE_DE_LOAD_SL(pipe) _MMIO_PIPE(pipe, _GEN7_PIPEA_DE_LOAD_SL, _GEN7_PIPEB_DE_LOAD_SL)
215
216 /*
217  * Reset registers
218  */
219 #define DEBUG_RESET_I830                _MMIO(0x6070)
220 #define  DEBUG_RESET_FULL               (1 << 7)
221 #define  DEBUG_RESET_RENDER             (1 << 8)
222 #define  DEBUG_RESET_DISPLAY            (1 << 9)
223
224 /*
225  * IOSF sideband
226  */
227 #define VLV_IOSF_DOORBELL_REQ                   _MMIO(VLV_DISPLAY_BASE + 0x2100)
228 #define   IOSF_DEVFN_SHIFT                      24
229 #define   IOSF_OPCODE_SHIFT                     16
230 #define   IOSF_PORT_SHIFT                       8
231 #define   IOSF_BYTE_ENABLES_SHIFT               4
232 #define   IOSF_BAR_SHIFT                        1
233 #define   IOSF_SB_BUSY                          (1 << 0)
234 #define   IOSF_PORT_BUNIT                       0x03
235 #define   IOSF_PORT_PUNIT                       0x04
236 #define   IOSF_PORT_NC                          0x11
237 #define   IOSF_PORT_DPIO                        0x12
238 #define   IOSF_PORT_GPIO_NC                     0x13
239 #define   IOSF_PORT_CCK                         0x14
240 #define   IOSF_PORT_DPIO_2                      0x1a
241 #define   IOSF_PORT_FLISDSI                     0x1b
242 #define   IOSF_PORT_GPIO_SC                     0x48
243 #define   IOSF_PORT_GPIO_SUS                    0xa8
244 #define   IOSF_PORT_CCU                         0xa9
245 #define   CHV_IOSF_PORT_GPIO_N                  0x13
246 #define   CHV_IOSF_PORT_GPIO_SE                 0x48
247 #define   CHV_IOSF_PORT_GPIO_E                  0xa8
248 #define   CHV_IOSF_PORT_GPIO_SW                 0xb2
249 #define VLV_IOSF_DATA                           _MMIO(VLV_DISPLAY_BASE + 0x2104)
250 #define VLV_IOSF_ADDR                           _MMIO(VLV_DISPLAY_BASE + 0x2108)
251
252 /* DPIO registers */
253 #define DPIO_DEVFN                      0
254
255 #define DPIO_CTL                        _MMIO(VLV_DISPLAY_BASE + 0x2110)
256 #define  DPIO_MODSEL1                   (1 << 3) /* if ref clk b == 27 */
257 #define  DPIO_MODSEL0                   (1 << 2) /* if ref clk a == 27 */
258 #define  DPIO_SFR_BYPASS                (1 << 1)
259 #define  DPIO_CMNRST                    (1 << 0)
260
261 #define DPIO_PHY(pipe)                  ((pipe) >> 1)
262
263 /*
264  * Per pipe/PLL DPIO regs
265  */
266 #define _VLV_PLL_DW3_CH0                0x800c
267 #define   DPIO_POST_DIV_SHIFT           (28) /* 3 bits */
268 #define   DPIO_POST_DIV_DAC             0
269 #define   DPIO_POST_DIV_HDMIDP          1 /* DAC 225-400M rate */
270 #define   DPIO_POST_DIV_LVDS1           2
271 #define   DPIO_POST_DIV_LVDS2           3
272 #define   DPIO_K_SHIFT                  (24) /* 4 bits */
273 #define   DPIO_P1_SHIFT                 (21) /* 3 bits */
274 #define   DPIO_P2_SHIFT                 (16) /* 5 bits */
275 #define   DPIO_N_SHIFT                  (12) /* 4 bits */
276 #define   DPIO_ENABLE_CALIBRATION       (1 << 11)
277 #define   DPIO_M1DIV_SHIFT              (8) /* 3 bits */
278 #define   DPIO_M2DIV_MASK               0xff
279 #define _VLV_PLL_DW3_CH1                0x802c
280 #define VLV_PLL_DW3(ch) _PIPE(ch, _VLV_PLL_DW3_CH0, _VLV_PLL_DW3_CH1)
281
282 #define _VLV_PLL_DW5_CH0                0x8014
283 #define   DPIO_REFSEL_OVERRIDE          27
284 #define   DPIO_PLL_MODESEL_SHIFT        24 /* 3 bits */
285 #define   DPIO_BIAS_CURRENT_CTL_SHIFT   21 /* 3 bits, always 0x7 */
286 #define   DPIO_PLL_REFCLK_SEL_SHIFT     16 /* 2 bits */
287 #define   DPIO_PLL_REFCLK_SEL_MASK      3
288 #define   DPIO_DRIVER_CTL_SHIFT         12 /* always set to 0x8 */
289 #define   DPIO_CLK_BIAS_CTL_SHIFT       8 /* always set to 0x5 */
290 #define _VLV_PLL_DW5_CH1                0x8034
291 #define VLV_PLL_DW5(ch) _PIPE(ch, _VLV_PLL_DW5_CH0, _VLV_PLL_DW5_CH1)
292
293 #define _VLV_PLL_DW7_CH0                0x801c
294 #define _VLV_PLL_DW7_CH1                0x803c
295 #define VLV_PLL_DW7(ch) _PIPE(ch, _VLV_PLL_DW7_CH0, _VLV_PLL_DW7_CH1)
296
297 #define _VLV_PLL_DW8_CH0                0x8040
298 #define _VLV_PLL_DW8_CH1                0x8060
299 #define VLV_PLL_DW8(ch) _PIPE(ch, _VLV_PLL_DW8_CH0, _VLV_PLL_DW8_CH1)
300
301 #define VLV_PLL_DW9_BCAST               0xc044
302 #define _VLV_PLL_DW9_CH0                0x8044
303 #define _VLV_PLL_DW9_CH1                0x8064
304 #define VLV_PLL_DW9(ch) _PIPE(ch, _VLV_PLL_DW9_CH0, _VLV_PLL_DW9_CH1)
305
306 #define _VLV_PLL_DW10_CH0               0x8048
307 #define _VLV_PLL_DW10_CH1               0x8068
308 #define VLV_PLL_DW10(ch) _PIPE(ch, _VLV_PLL_DW10_CH0, _VLV_PLL_DW10_CH1)
309
310 #define _VLV_PLL_DW11_CH0               0x804c
311 #define _VLV_PLL_DW11_CH1               0x806c
312 #define VLV_PLL_DW11(ch) _PIPE(ch, _VLV_PLL_DW11_CH0, _VLV_PLL_DW11_CH1)
313
314 /* Spec for ref block start counts at DW10 */
315 #define VLV_REF_DW13                    0x80ac
316
317 #define VLV_CMN_DW0                     0x8100
318
319 /*
320  * Per DDI channel DPIO regs
321  */
322
323 #define _VLV_PCS_DW0_CH0                0x8200
324 #define _VLV_PCS_DW0_CH1                0x8400
325 #define   DPIO_PCS_TX_LANE2_RESET       (1 << 16)
326 #define   DPIO_PCS_TX_LANE1_RESET       (1 << 7)
327 #define   DPIO_LEFT_TXFIFO_RST_MASTER2  (1 << 4)
328 #define   DPIO_RIGHT_TXFIFO_RST_MASTER2 (1 << 3)
329 #define VLV_PCS_DW0(ch) _PORT(ch, _VLV_PCS_DW0_CH0, _VLV_PCS_DW0_CH1)
330
331 #define _VLV_PCS01_DW0_CH0              0x200
332 #define _VLV_PCS23_DW0_CH0              0x400
333 #define _VLV_PCS01_DW0_CH1              0x2600
334 #define _VLV_PCS23_DW0_CH1              0x2800
335 #define VLV_PCS01_DW0(ch) _PORT(ch, _VLV_PCS01_DW0_CH0, _VLV_PCS01_DW0_CH1)
336 #define VLV_PCS23_DW0(ch) _PORT(ch, _VLV_PCS23_DW0_CH0, _VLV_PCS23_DW0_CH1)
337
338 #define _VLV_PCS_DW1_CH0                0x8204
339 #define _VLV_PCS_DW1_CH1                0x8404
340 #define   CHV_PCS_REQ_SOFTRESET_EN      (1 << 23)
341 #define   DPIO_PCS_CLK_CRI_RXEB_EIOS_EN (1 << 22)
342 #define   DPIO_PCS_CLK_CRI_RXDIGFILTSG_EN (1 << 21)
343 #define   DPIO_PCS_CLK_DATAWIDTH_SHIFT  (6)
344 #define   DPIO_PCS_CLK_SOFT_RESET       (1 << 5)
345 #define VLV_PCS_DW1(ch) _PORT(ch, _VLV_PCS_DW1_CH0, _VLV_PCS_DW1_CH1)
346
347 #define _VLV_PCS01_DW1_CH0              0x204
348 #define _VLV_PCS23_DW1_CH0              0x404
349 #define _VLV_PCS01_DW1_CH1              0x2604
350 #define _VLV_PCS23_DW1_CH1              0x2804
351 #define VLV_PCS01_DW1(ch) _PORT(ch, _VLV_PCS01_DW1_CH0, _VLV_PCS01_DW1_CH1)
352 #define VLV_PCS23_DW1(ch) _PORT(ch, _VLV_PCS23_DW1_CH0, _VLV_PCS23_DW1_CH1)
353
354 #define _VLV_PCS_DW8_CH0                0x8220
355 #define _VLV_PCS_DW8_CH1                0x8420
356 #define   CHV_PCS_USEDCLKCHANNEL_OVRRIDE        (1 << 20)
357 #define   CHV_PCS_USEDCLKCHANNEL                (1 << 21)
358 #define VLV_PCS_DW8(ch) _PORT(ch, _VLV_PCS_DW8_CH0, _VLV_PCS_DW8_CH1)
359
360 #define _VLV_PCS01_DW8_CH0              0x0220
361 #define _VLV_PCS23_DW8_CH0              0x0420
362 #define _VLV_PCS01_DW8_CH1              0x2620
363 #define _VLV_PCS23_DW8_CH1              0x2820
364 #define VLV_PCS01_DW8(port) _PORT(port, _VLV_PCS01_DW8_CH0, _VLV_PCS01_DW8_CH1)
365 #define VLV_PCS23_DW8(port) _PORT(port, _VLV_PCS23_DW8_CH0, _VLV_PCS23_DW8_CH1)
366
367 #define _VLV_PCS_DW9_CH0                0x8224
368 #define _VLV_PCS_DW9_CH1                0x8424
369 #define   DPIO_PCS_TX2MARGIN_MASK       (0x7 << 13)
370 #define   DPIO_PCS_TX2MARGIN_000        (0 << 13)
371 #define   DPIO_PCS_TX2MARGIN_101        (1 << 13)
372 #define   DPIO_PCS_TX1MARGIN_MASK       (0x7 << 10)
373 #define   DPIO_PCS_TX1MARGIN_000        (0 << 10)
374 #define   DPIO_PCS_TX1MARGIN_101        (1 << 10)
375 #define VLV_PCS_DW9(ch) _PORT(ch, _VLV_PCS_DW9_CH0, _VLV_PCS_DW9_CH1)
376
377 #define _VLV_PCS01_DW9_CH0              0x224
378 #define _VLV_PCS23_DW9_CH0              0x424
379 #define _VLV_PCS01_DW9_CH1              0x2624
380 #define _VLV_PCS23_DW9_CH1              0x2824
381 #define VLV_PCS01_DW9(ch) _PORT(ch, _VLV_PCS01_DW9_CH0, _VLV_PCS01_DW9_CH1)
382 #define VLV_PCS23_DW9(ch) _PORT(ch, _VLV_PCS23_DW9_CH0, _VLV_PCS23_DW9_CH1)
383
384 #define _CHV_PCS_DW10_CH0               0x8228
385 #define _CHV_PCS_DW10_CH1               0x8428
386 #define   DPIO_PCS_SWING_CALC_TX0_TX2   (1 << 30)
387 #define   DPIO_PCS_SWING_CALC_TX1_TX3   (1 << 31)
388 #define   DPIO_PCS_TX2DEEMP_MASK        (0xf << 24)
389 #define   DPIO_PCS_TX2DEEMP_9P5         (0 << 24)
390 #define   DPIO_PCS_TX2DEEMP_6P0         (2 << 24)
391 #define   DPIO_PCS_TX1DEEMP_MASK        (0xf << 16)
392 #define   DPIO_PCS_TX1DEEMP_9P5         (0 << 16)
393 #define   DPIO_PCS_TX1DEEMP_6P0         (2 << 16)
394 #define CHV_PCS_DW10(ch) _PORT(ch, _CHV_PCS_DW10_CH0, _CHV_PCS_DW10_CH1)
395
396 #define _VLV_PCS01_DW10_CH0             0x0228
397 #define _VLV_PCS23_DW10_CH0             0x0428
398 #define _VLV_PCS01_DW10_CH1             0x2628
399 #define _VLV_PCS23_DW10_CH1             0x2828
400 #define VLV_PCS01_DW10(port) _PORT(port, _VLV_PCS01_DW10_CH0, _VLV_PCS01_DW10_CH1)
401 #define VLV_PCS23_DW10(port) _PORT(port, _VLV_PCS23_DW10_CH0, _VLV_PCS23_DW10_CH1)
402
403 #define _VLV_PCS_DW11_CH0               0x822c
404 #define _VLV_PCS_DW11_CH1               0x842c
405 #define   DPIO_TX2_STAGGER_MASK(x)      ((x) << 24)
406 #define   DPIO_LANEDESKEW_STRAP_OVRD    (1 << 3)
407 #define   DPIO_LEFT_TXFIFO_RST_MASTER   (1 << 1)
408 #define   DPIO_RIGHT_TXFIFO_RST_MASTER  (1 << 0)
409 #define VLV_PCS_DW11(ch) _PORT(ch, _VLV_PCS_DW11_CH0, _VLV_PCS_DW11_CH1)
410
411 #define _VLV_PCS01_DW11_CH0             0x022c
412 #define _VLV_PCS23_DW11_CH0             0x042c
413 #define _VLV_PCS01_DW11_CH1             0x262c
414 #define _VLV_PCS23_DW11_CH1             0x282c
415 #define VLV_PCS01_DW11(ch) _PORT(ch, _VLV_PCS01_DW11_CH0, _VLV_PCS01_DW11_CH1)
416 #define VLV_PCS23_DW11(ch) _PORT(ch, _VLV_PCS23_DW11_CH0, _VLV_PCS23_DW11_CH1)
417
418 #define _VLV_PCS01_DW12_CH0             0x0230
419 #define _VLV_PCS23_DW12_CH0             0x0430
420 #define _VLV_PCS01_DW12_CH1             0x2630
421 #define _VLV_PCS23_DW12_CH1             0x2830
422 #define VLV_PCS01_DW12(ch) _PORT(ch, _VLV_PCS01_DW12_CH0, _VLV_PCS01_DW12_CH1)
423 #define VLV_PCS23_DW12(ch) _PORT(ch, _VLV_PCS23_DW12_CH0, _VLV_PCS23_DW12_CH1)
424
425 #define _VLV_PCS_DW12_CH0               0x8230
426 #define _VLV_PCS_DW12_CH1               0x8430
427 #define   DPIO_TX2_STAGGER_MULT(x)      ((x) << 20)
428 #define   DPIO_TX1_STAGGER_MULT(x)      ((x) << 16)
429 #define   DPIO_TX1_STAGGER_MASK(x)      ((x) << 8)
430 #define   DPIO_LANESTAGGER_STRAP_OVRD   (1 << 6)
431 #define   DPIO_LANESTAGGER_STRAP(x)     ((x) << 0)
432 #define VLV_PCS_DW12(ch) _PORT(ch, _VLV_PCS_DW12_CH0, _VLV_PCS_DW12_CH1)
433
434 #define _VLV_PCS_DW14_CH0               0x8238
435 #define _VLV_PCS_DW14_CH1               0x8438
436 #define VLV_PCS_DW14(ch) _PORT(ch, _VLV_PCS_DW14_CH0, _VLV_PCS_DW14_CH1)
437
438 #define _VLV_PCS_DW23_CH0               0x825c
439 #define _VLV_PCS_DW23_CH1               0x845c
440 #define VLV_PCS_DW23(ch) _PORT(ch, _VLV_PCS_DW23_CH0, _VLV_PCS_DW23_CH1)
441
442 #define _VLV_TX_DW2_CH0                 0x8288
443 #define _VLV_TX_DW2_CH1                 0x8488
444 #define   DPIO_SWING_MARGIN000_SHIFT    16
445 #define   DPIO_SWING_MARGIN000_MASK     (0xff << DPIO_SWING_MARGIN000_SHIFT)
446 #define   DPIO_UNIQ_TRANS_SCALE_SHIFT   8
447 #define VLV_TX_DW2(ch) _PORT(ch, _VLV_TX_DW2_CH0, _VLV_TX_DW2_CH1)
448
449 #define _VLV_TX_DW3_CH0                 0x828c
450 #define _VLV_TX_DW3_CH1                 0x848c
451 /* The following bit for CHV phy */
452 #define   DPIO_TX_UNIQ_TRANS_SCALE_EN   (1 << 27)
453 #define   DPIO_SWING_MARGIN101_SHIFT    16
454 #define   DPIO_SWING_MARGIN101_MASK     (0xff << DPIO_SWING_MARGIN101_SHIFT)
455 #define VLV_TX_DW3(ch) _PORT(ch, _VLV_TX_DW3_CH0, _VLV_TX_DW3_CH1)
456
457 #define _VLV_TX_DW4_CH0                 0x8290
458 #define _VLV_TX_DW4_CH1                 0x8490
459 #define   DPIO_SWING_DEEMPH9P5_SHIFT    24
460 #define   DPIO_SWING_DEEMPH9P5_MASK     (0xff << DPIO_SWING_DEEMPH9P5_SHIFT)
461 #define   DPIO_SWING_DEEMPH6P0_SHIFT    16
462 #define   DPIO_SWING_DEEMPH6P0_MASK     (0xff << DPIO_SWING_DEEMPH6P0_SHIFT)
463 #define VLV_TX_DW4(ch) _PORT(ch, _VLV_TX_DW4_CH0, _VLV_TX_DW4_CH1)
464
465 #define _VLV_TX3_DW4_CH0                0x690
466 #define _VLV_TX3_DW4_CH1                0x2a90
467 #define VLV_TX3_DW4(ch) _PORT(ch, _VLV_TX3_DW4_CH0, _VLV_TX3_DW4_CH1)
468
469 #define _VLV_TX_DW5_CH0                 0x8294
470 #define _VLV_TX_DW5_CH1                 0x8494
471 #define   DPIO_TX_OCALINIT_EN           (1 << 31)
472 #define VLV_TX_DW5(ch) _PORT(ch, _VLV_TX_DW5_CH0, _VLV_TX_DW5_CH1)
473
474 #define _VLV_TX_DW11_CH0                0x82ac
475 #define _VLV_TX_DW11_CH1                0x84ac
476 #define VLV_TX_DW11(ch) _PORT(ch, _VLV_TX_DW11_CH0, _VLV_TX_DW11_CH1)
477
478 #define _VLV_TX_DW14_CH0                0x82b8
479 #define _VLV_TX_DW14_CH1                0x84b8
480 #define VLV_TX_DW14(ch) _PORT(ch, _VLV_TX_DW14_CH0, _VLV_TX_DW14_CH1)
481
482 /* CHV dpPhy registers */
483 #define _CHV_PLL_DW0_CH0                0x8000
484 #define _CHV_PLL_DW0_CH1                0x8180
485 #define CHV_PLL_DW0(ch) _PIPE(ch, _CHV_PLL_DW0_CH0, _CHV_PLL_DW0_CH1)
486
487 #define _CHV_PLL_DW1_CH0                0x8004
488 #define _CHV_PLL_DW1_CH1                0x8184
489 #define   DPIO_CHV_N_DIV_SHIFT          8
490 #define   DPIO_CHV_M1_DIV_BY_2          (0 << 0)
491 #define CHV_PLL_DW1(ch) _PIPE(ch, _CHV_PLL_DW1_CH0, _CHV_PLL_DW1_CH1)
492
493 #define _CHV_PLL_DW2_CH0                0x8008
494 #define _CHV_PLL_DW2_CH1                0x8188
495 #define CHV_PLL_DW2(ch) _PIPE(ch, _CHV_PLL_DW2_CH0, _CHV_PLL_DW2_CH1)
496
497 #define _CHV_PLL_DW3_CH0                0x800c
498 #define _CHV_PLL_DW3_CH1                0x818c
499 #define  DPIO_CHV_FRAC_DIV_EN           (1 << 16)
500 #define  DPIO_CHV_FIRST_MOD             (0 << 8)
501 #define  DPIO_CHV_SECOND_MOD            (1 << 8)
502 #define  DPIO_CHV_FEEDFWD_GAIN_SHIFT    0
503 #define  DPIO_CHV_FEEDFWD_GAIN_MASK             (0xF << 0)
504 #define CHV_PLL_DW3(ch) _PIPE(ch, _CHV_PLL_DW3_CH0, _CHV_PLL_DW3_CH1)
505
506 #define _CHV_PLL_DW6_CH0                0x8018
507 #define _CHV_PLL_DW6_CH1                0x8198
508 #define   DPIO_CHV_GAIN_CTRL_SHIFT      16
509 #define   DPIO_CHV_INT_COEFF_SHIFT      8
510 #define   DPIO_CHV_PROP_COEFF_SHIFT     0
511 #define CHV_PLL_DW6(ch) _PIPE(ch, _CHV_PLL_DW6_CH0, _CHV_PLL_DW6_CH1)
512
513 #define _CHV_PLL_DW8_CH0                0x8020
514 #define _CHV_PLL_DW8_CH1                0x81A0
515 #define   DPIO_CHV_TDC_TARGET_CNT_SHIFT 0
516 #define   DPIO_CHV_TDC_TARGET_CNT_MASK  (0x3FF << 0)
517 #define CHV_PLL_DW8(ch) _PIPE(ch, _CHV_PLL_DW8_CH0, _CHV_PLL_DW8_CH1)
518
519 #define _CHV_PLL_DW9_CH0                0x8024
520 #define _CHV_PLL_DW9_CH1                0x81A4
521 #define  DPIO_CHV_INT_LOCK_THRESHOLD_SHIFT              1 /* 3 bits */
522 #define  DPIO_CHV_INT_LOCK_THRESHOLD_MASK               (7 << 1)
523 #define  DPIO_CHV_INT_LOCK_THRESHOLD_SEL_COARSE 1 /* 1: coarse & 0 : fine  */
524 #define CHV_PLL_DW9(ch) _PIPE(ch, _CHV_PLL_DW9_CH0, _CHV_PLL_DW9_CH1)
525
526 #define _CHV_CMN_DW0_CH0               0x8100
527 #define   DPIO_ALLDL_POWERDOWN_SHIFT_CH0        19
528 #define   DPIO_ANYDL_POWERDOWN_SHIFT_CH0        18
529 #define   DPIO_ALLDL_POWERDOWN                  (1 << 1)
530 #define   DPIO_ANYDL_POWERDOWN                  (1 << 0)
531
532 #define _CHV_CMN_DW5_CH0               0x8114
533 #define   CHV_BUFRIGHTENA1_DISABLE      (0 << 20)
534 #define   CHV_BUFRIGHTENA1_NORMAL       (1 << 20)
535 #define   CHV_BUFRIGHTENA1_FORCE        (3 << 20)
536 #define   CHV_BUFRIGHTENA1_MASK         (3 << 20)
537 #define   CHV_BUFLEFTENA1_DISABLE       (0 << 22)
538 #define   CHV_BUFLEFTENA1_NORMAL        (1 << 22)
539 #define   CHV_BUFLEFTENA1_FORCE         (3 << 22)
540 #define   CHV_BUFLEFTENA1_MASK          (3 << 22)
541
542 #define _CHV_CMN_DW13_CH0               0x8134
543 #define _CHV_CMN_DW0_CH1                0x8080
544 #define   DPIO_CHV_S1_DIV_SHIFT         21
545 #define   DPIO_CHV_P1_DIV_SHIFT         13 /* 3 bits */
546 #define   DPIO_CHV_P2_DIV_SHIFT         8  /* 5 bits */
547 #define   DPIO_CHV_K_DIV_SHIFT          4
548 #define   DPIO_PLL_FREQLOCK             (1 << 1)
549 #define   DPIO_PLL_LOCK                 (1 << 0)
550 #define CHV_CMN_DW13(ch) _PIPE(ch, _CHV_CMN_DW13_CH0, _CHV_CMN_DW0_CH1)
551
552 #define _CHV_CMN_DW14_CH0               0x8138
553 #define _CHV_CMN_DW1_CH1                0x8084
554 #define   DPIO_AFC_RECAL                (1 << 14)
555 #define   DPIO_DCLKP_EN                 (1 << 13)
556 #define   CHV_BUFLEFTENA2_DISABLE       (0 << 17) /* CL2 DW1 only */
557 #define   CHV_BUFLEFTENA2_NORMAL        (1 << 17) /* CL2 DW1 only */
558 #define   CHV_BUFLEFTENA2_FORCE         (3 << 17) /* CL2 DW1 only */
559 #define   CHV_BUFLEFTENA2_MASK          (3 << 17) /* CL2 DW1 only */
560 #define   CHV_BUFRIGHTENA2_DISABLE      (0 << 19) /* CL2 DW1 only */
561 #define   CHV_BUFRIGHTENA2_NORMAL       (1 << 19) /* CL2 DW1 only */
562 #define   CHV_BUFRIGHTENA2_FORCE        (3 << 19) /* CL2 DW1 only */
563 #define   CHV_BUFRIGHTENA2_MASK         (3 << 19) /* CL2 DW1 only */
564 #define CHV_CMN_DW14(ch) _PIPE(ch, _CHV_CMN_DW14_CH0, _CHV_CMN_DW1_CH1)
565
566 #define _CHV_CMN_DW19_CH0               0x814c
567 #define _CHV_CMN_DW6_CH1                0x8098
568 #define   DPIO_ALLDL_POWERDOWN_SHIFT_CH1        30 /* CL2 DW6 only */
569 #define   DPIO_ANYDL_POWERDOWN_SHIFT_CH1        29 /* CL2 DW6 only */
570 #define   DPIO_DYNPWRDOWNEN_CH1         (1 << 28) /* CL2 DW6 only */
571 #define   CHV_CMN_USEDCLKCHANNEL        (1 << 13)
572
573 #define CHV_CMN_DW19(ch) _PIPE(ch, _CHV_CMN_DW19_CH0, _CHV_CMN_DW6_CH1)
574
575 #define CHV_CMN_DW28                    0x8170
576 #define   DPIO_CL1POWERDOWNEN           (1 << 23)
577 #define   DPIO_DYNPWRDOWNEN_CH0         (1 << 22)
578 #define   DPIO_SUS_CLK_CONFIG_ON                (0 << 0)
579 #define   DPIO_SUS_CLK_CONFIG_CLKREQ            (1 << 0)
580 #define   DPIO_SUS_CLK_CONFIG_GATE              (2 << 0)
581 #define   DPIO_SUS_CLK_CONFIG_GATE_CLKREQ       (3 << 0)
582
583 #define CHV_CMN_DW30                    0x8178
584 #define   DPIO_CL2_LDOFUSE_PWRENB       (1 << 6)
585 #define   DPIO_LRC_BYPASS               (1 << 3)
586
587 #define _TXLANE(ch, lane, offset) ((ch ? 0x2400 : 0) + \
588                                         (lane) * 0x200 + (offset))
589
590 #define CHV_TX_DW0(ch, lane) _TXLANE(ch, lane, 0x80)
591 #define CHV_TX_DW1(ch, lane) _TXLANE(ch, lane, 0x84)
592 #define CHV_TX_DW2(ch, lane) _TXLANE(ch, lane, 0x88)
593 #define CHV_TX_DW3(ch, lane) _TXLANE(ch, lane, 0x8c)
594 #define CHV_TX_DW4(ch, lane) _TXLANE(ch, lane, 0x90)
595 #define CHV_TX_DW5(ch, lane) _TXLANE(ch, lane, 0x94)
596 #define CHV_TX_DW6(ch, lane) _TXLANE(ch, lane, 0x98)
597 #define CHV_TX_DW7(ch, lane) _TXLANE(ch, lane, 0x9c)
598 #define CHV_TX_DW8(ch, lane) _TXLANE(ch, lane, 0xa0)
599 #define CHV_TX_DW9(ch, lane) _TXLANE(ch, lane, 0xa4)
600 #define CHV_TX_DW10(ch, lane) _TXLANE(ch, lane, 0xa8)
601 #define CHV_TX_DW11(ch, lane) _TXLANE(ch, lane, 0xac)
602 #define   DPIO_FRC_LATENCY_SHFIT        8
603 #define CHV_TX_DW14(ch, lane) _TXLANE(ch, lane, 0xb8)
604 #define   DPIO_UPAR_SHIFT               30
605
606 /* BXT PHY registers */
607 #define _BXT_PHY0_BASE                  0x6C000
608 #define _BXT_PHY1_BASE                  0x162000
609 #define _BXT_PHY2_BASE                  0x163000
610 #define BXT_PHY_BASE(phy)               _PHY3((phy), _BXT_PHY0_BASE, \
611                                                      _BXT_PHY1_BASE, \
612                                                      _BXT_PHY2_BASE)
613
614 #define _BXT_PHY(phy, reg)                                              \
615         _MMIO(BXT_PHY_BASE(phy) - _BXT_PHY0_BASE + (reg))
616
617 #define _BXT_PHY_CH(phy, ch, reg_ch0, reg_ch1)          \
618         (BXT_PHY_BASE(phy) + _PIPE((ch), (reg_ch0) - _BXT_PHY0_BASE,    \
619                                          (reg_ch1) - _BXT_PHY0_BASE))
620 #define _MMIO_BXT_PHY_CH(phy, ch, reg_ch0, reg_ch1)             \
621         _MMIO(_BXT_PHY_CH(phy, ch, reg_ch0, reg_ch1))
622
623 #define BXT_P_CR_GT_DISP_PWRON          _MMIO(0x138090)
624 #define  MIPIO_RST_CTRL                         (1 << 2)
625
626 #define _BXT_PHY_CTL_DDI_A              0x64C00
627 #define _BXT_PHY_CTL_DDI_B              0x64C10
628 #define _BXT_PHY_CTL_DDI_C              0x64C20
629 #define   BXT_PHY_CMNLANE_POWERDOWN_ACK (1 << 10)
630 #define   BXT_PHY_LANE_POWERDOWN_ACK    (1 << 9)
631 #define   BXT_PHY_LANE_ENABLED          (1 << 8)
632 #define BXT_PHY_CTL(port)               _MMIO_PORT(port, _BXT_PHY_CTL_DDI_A, \
633                                                          _BXT_PHY_CTL_DDI_B)
634
635 #define _PHY_CTL_FAMILY_EDP             0x64C80
636 #define _PHY_CTL_FAMILY_DDI             0x64C90
637 #define _PHY_CTL_FAMILY_DDI_C           0x64CA0
638 #define   COMMON_RESET_DIS              (1 << 31)
639 #define BXT_PHY_CTL_FAMILY(phy)         _MMIO_PHY3((phy), _PHY_CTL_FAMILY_DDI, \
640                                                           _PHY_CTL_FAMILY_EDP, \
641                                                           _PHY_CTL_FAMILY_DDI_C)
642
643 /* BXT PHY PLL registers */
644 #define _PORT_PLL_A                     0x46074
645 #define _PORT_PLL_B                     0x46078
646 #define _PORT_PLL_C                     0x4607c
647 #define   PORT_PLL_ENABLE               REG_BIT(31)
648 #define   PORT_PLL_LOCK                 REG_BIT(30)
649 #define   PORT_PLL_REF_SEL              REG_BIT(27)
650 #define   PORT_PLL_POWER_ENABLE         REG_BIT(26)
651 #define   PORT_PLL_POWER_STATE          REG_BIT(25)
652 #define BXT_PORT_PLL_ENABLE(port)       _MMIO_PORT(port, _PORT_PLL_A, _PORT_PLL_B)
653
654 #define _PORT_PLL_EBB_0_A               0x162034
655 #define _PORT_PLL_EBB_0_B               0x6C034
656 #define _PORT_PLL_EBB_0_C               0x6C340
657 #define   PORT_PLL_P1_MASK              REG_GENMASK(15, 13)
658 #define   PORT_PLL_P1(p1)               REG_FIELD_PREP(PORT_PLL_P1_MASK, (p1))
659 #define   PORT_PLL_P2_MASK              REG_GENMASK(12, 8)
660 #define   PORT_PLL_P2(p2)               REG_FIELD_PREP(PORT_PLL_P2_MASK, (p2))
661 #define BXT_PORT_PLL_EBB_0(phy, ch)     _MMIO_BXT_PHY_CH(phy, ch, \
662                                                          _PORT_PLL_EBB_0_B, \
663                                                          _PORT_PLL_EBB_0_C)
664
665 #define _PORT_PLL_EBB_4_A               0x162038
666 #define _PORT_PLL_EBB_4_B               0x6C038
667 #define _PORT_PLL_EBB_4_C               0x6C344
668 #define   PORT_PLL_RECALIBRATE          REG_BIT(14)
669 #define   PORT_PLL_10BIT_CLK_ENABLE     REG_BIT(13)
670 #define BXT_PORT_PLL_EBB_4(phy, ch)     _MMIO_BXT_PHY_CH(phy, ch, \
671                                                          _PORT_PLL_EBB_4_B, \
672                                                          _PORT_PLL_EBB_4_C)
673
674 #define _PORT_PLL_0_A                   0x162100
675 #define _PORT_PLL_0_B                   0x6C100
676 #define _PORT_PLL_0_C                   0x6C380
677 /* PORT_PLL_0_A */
678 #define   PORT_PLL_M2_INT_MASK          REG_GENMASK(7, 0)
679 #define   PORT_PLL_M2_INT(m2_int)       REG_FIELD_PREP(PORT_PLL_M2_INT_MASK, (m2_int))
680 /* PORT_PLL_1_A */
681 #define   PORT_PLL_N_MASK               REG_GENMASK(11, 8)
682 #define   PORT_PLL_N(n)                 REG_FIELD_PREP(PORT_PLL_N_MASK, (n))
683 /* PORT_PLL_2_A */
684 #define   PORT_PLL_M2_FRAC_MASK         REG_GENMASK(21, 0)
685 #define   PORT_PLL_M2_FRAC(m2_frac)     REG_FIELD_PREP(PORT_PLL_M2_FRAC_MASK, (m2_frac))
686 /* PORT_PLL_3_A */
687 #define   PORT_PLL_M2_FRAC_ENABLE       REG_BIT(16)
688 /* PORT_PLL_6_A */
689 #define   PORT_PLL_GAIN_CTL_MASK        REG_GENMASK(18, 16)
690 #define   PORT_PLL_GAIN_CTL(x)          REG_FIELD_PREP(PORT_PLL_GAIN_CTL_MASK, (x))
691 #define   PORT_PLL_INT_COEFF_MASK       REG_GENMASK(12, 8)
692 #define   PORT_PLL_INT_COEFF(x)         REG_FIELD_PREP(PORT_PLL_INT_COEFF_MASK, (x))
693 #define   PORT_PLL_PROP_COEFF_MASK      REG_GENMASK(3, 0)
694 #define   PORT_PLL_PROP_COEFF(x)        REG_FIELD_PREP(PORT_PLL_PROP_COEFF_MASK, (x))
695 /* PORT_PLL_8_A */
696 #define   PORT_PLL_TARGET_CNT_MASK      REG_GENMASK(9, 0)
697 #define   PORT_PLL_TARGET_CNT(x)        REG_FIELD_PREP(PORT_PLL_TARGET_CNT_MASK, (x))
698 /* PORT_PLL_9_A */
699 #define  PORT_PLL_LOCK_THRESHOLD_MASK   REG_GENMASK(3, 1)
700 #define  PORT_PLL_LOCK_THRESHOLD(x)     REG_FIELD_PREP(PORT_PLL_LOCK_THRESHOLD_MASK, (x))
701 /* PORT_PLL_10_A */
702 #define  PORT_PLL_DCO_AMP_OVR_EN_H      REG_BIT(27)
703 #define  PORT_PLL_DCO_AMP_MASK          REG_GENMASK(13, 10)
704 #define  PORT_PLL_DCO_AMP(x)            REG_FIELD_PREP(PORT_PLL_DCO_AMP_MASK, (x))
705 #define _PORT_PLL_BASE(phy, ch)         _BXT_PHY_CH(phy, ch, \
706                                                     _PORT_PLL_0_B, \
707                                                     _PORT_PLL_0_C)
708 #define BXT_PORT_PLL(phy, ch, idx)      _MMIO(_PORT_PLL_BASE(phy, ch) + \
709                                               (idx) * 4)
710
711 /* BXT PHY common lane registers */
712 #define _PORT_CL1CM_DW0_A               0x162000
713 #define _PORT_CL1CM_DW0_BC              0x6C000
714 #define   PHY_POWER_GOOD                (1 << 16)
715 #define   PHY_RESERVED                  (1 << 7)
716 #define BXT_PORT_CL1CM_DW0(phy)         _BXT_PHY((phy), _PORT_CL1CM_DW0_BC)
717
718 #define _PORT_CL1CM_DW9_A               0x162024
719 #define _PORT_CL1CM_DW9_BC              0x6C024
720 #define   IREF0RC_OFFSET_SHIFT          8
721 #define   IREF0RC_OFFSET_MASK           (0xFF << IREF0RC_OFFSET_SHIFT)
722 #define BXT_PORT_CL1CM_DW9(phy)         _BXT_PHY((phy), _PORT_CL1CM_DW9_BC)
723
724 #define _PORT_CL1CM_DW10_A              0x162028
725 #define _PORT_CL1CM_DW10_BC             0x6C028
726 #define   IREF1RC_OFFSET_SHIFT          8
727 #define   IREF1RC_OFFSET_MASK           (0xFF << IREF1RC_OFFSET_SHIFT)
728 #define BXT_PORT_CL1CM_DW10(phy)        _BXT_PHY((phy), _PORT_CL1CM_DW10_BC)
729
730 #define _PORT_CL1CM_DW28_A              0x162070
731 #define _PORT_CL1CM_DW28_BC             0x6C070
732 #define   OCL1_POWER_DOWN_EN            (1 << 23)
733 #define   DW28_OLDO_DYN_PWR_DOWN_EN     (1 << 22)
734 #define   SUS_CLK_CONFIG                0x3
735 #define BXT_PORT_CL1CM_DW28(phy)        _BXT_PHY((phy), _PORT_CL1CM_DW28_BC)
736
737 #define _PORT_CL1CM_DW30_A              0x162078
738 #define _PORT_CL1CM_DW30_BC             0x6C078
739 #define   OCL2_LDOFUSE_PWR_DIS          (1 << 6)
740 #define BXT_PORT_CL1CM_DW30(phy)        _BXT_PHY((phy), _PORT_CL1CM_DW30_BC)
741
742 /* The spec defines this only for BXT PHY0, but lets assume that this
743  * would exist for PHY1 too if it had a second channel.
744  */
745 #define _PORT_CL2CM_DW6_A               0x162358
746 #define _PORT_CL2CM_DW6_BC              0x6C358
747 #define BXT_PORT_CL2CM_DW6(phy)         _BXT_PHY((phy), _PORT_CL2CM_DW6_BC)
748 #define   DW6_OLDO_DYN_PWR_DOWN_EN      (1 << 28)
749
750 /* BXT PHY Ref registers */
751 #define _PORT_REF_DW3_A                 0x16218C
752 #define _PORT_REF_DW3_BC                0x6C18C
753 #define   GRC_DONE                      (1 << 22)
754 #define BXT_PORT_REF_DW3(phy)           _BXT_PHY((phy), _PORT_REF_DW3_BC)
755
756 #define _PORT_REF_DW6_A                 0x162198
757 #define _PORT_REF_DW6_BC                0x6C198
758 #define   GRC_CODE_SHIFT                24
759 #define   GRC_CODE_MASK                 (0xFF << GRC_CODE_SHIFT)
760 #define   GRC_CODE_FAST_SHIFT           16
761 #define   GRC_CODE_FAST_MASK            (0xFF << GRC_CODE_FAST_SHIFT)
762 #define   GRC_CODE_SLOW_SHIFT           8
763 #define   GRC_CODE_SLOW_MASK            (0xFF << GRC_CODE_SLOW_SHIFT)
764 #define   GRC_CODE_NOM_MASK             0xFF
765 #define BXT_PORT_REF_DW6(phy)           _BXT_PHY((phy), _PORT_REF_DW6_BC)
766
767 #define _PORT_REF_DW8_A                 0x1621A0
768 #define _PORT_REF_DW8_BC                0x6C1A0
769 #define   GRC_DIS                       (1 << 15)
770 #define   GRC_RDY_OVRD                  (1 << 1)
771 #define BXT_PORT_REF_DW8(phy)           _BXT_PHY((phy), _PORT_REF_DW8_BC)
772
773 /* BXT PHY PCS registers */
774 #define _PORT_PCS_DW10_LN01_A           0x162428
775 #define _PORT_PCS_DW10_LN01_B           0x6C428
776 #define _PORT_PCS_DW10_LN01_C           0x6C828
777 #define _PORT_PCS_DW10_GRP_A            0x162C28
778 #define _PORT_PCS_DW10_GRP_B            0x6CC28
779 #define _PORT_PCS_DW10_GRP_C            0x6CE28
780 #define BXT_PORT_PCS_DW10_LN01(phy, ch) _MMIO_BXT_PHY_CH(phy, ch, \
781                                                          _PORT_PCS_DW10_LN01_B, \
782                                                          _PORT_PCS_DW10_LN01_C)
783 #define BXT_PORT_PCS_DW10_GRP(phy, ch)  _MMIO_BXT_PHY_CH(phy, ch, \
784                                                          _PORT_PCS_DW10_GRP_B, \
785                                                          _PORT_PCS_DW10_GRP_C)
786
787 #define   TX2_SWING_CALC_INIT           (1 << 31)
788 #define   TX1_SWING_CALC_INIT           (1 << 30)
789
790 #define _PORT_PCS_DW12_LN01_A           0x162430
791 #define _PORT_PCS_DW12_LN01_B           0x6C430
792 #define _PORT_PCS_DW12_LN01_C           0x6C830
793 #define _PORT_PCS_DW12_LN23_A           0x162630
794 #define _PORT_PCS_DW12_LN23_B           0x6C630
795 #define _PORT_PCS_DW12_LN23_C           0x6CA30
796 #define _PORT_PCS_DW12_GRP_A            0x162c30
797 #define _PORT_PCS_DW12_GRP_B            0x6CC30
798 #define _PORT_PCS_DW12_GRP_C            0x6CE30
799 #define   LANESTAGGER_STRAP_OVRD        (1 << 6)
800 #define   LANE_STAGGER_MASK             0x1F
801 #define BXT_PORT_PCS_DW12_LN01(phy, ch) _MMIO_BXT_PHY_CH(phy, ch, \
802                                                          _PORT_PCS_DW12_LN01_B, \
803                                                          _PORT_PCS_DW12_LN01_C)
804 #define BXT_PORT_PCS_DW12_LN23(phy, ch) _MMIO_BXT_PHY_CH(phy, ch, \
805                                                          _PORT_PCS_DW12_LN23_B, \
806                                                          _PORT_PCS_DW12_LN23_C)
807 #define BXT_PORT_PCS_DW12_GRP(phy, ch)  _MMIO_BXT_PHY_CH(phy, ch, \
808                                                          _PORT_PCS_DW12_GRP_B, \
809                                                          _PORT_PCS_DW12_GRP_C)
810
811 /* BXT PHY TX registers */
812 #define _BXT_LANE_OFFSET(lane)           (((lane) >> 1) * 0x200 +       \
813                                           ((lane) & 1) * 0x80)
814
815 #define _PORT_TX_DW2_LN0_A              0x162508
816 #define _PORT_TX_DW2_LN0_B              0x6C508
817 #define _PORT_TX_DW2_LN0_C              0x6C908
818 #define _PORT_TX_DW2_GRP_A              0x162D08
819 #define _PORT_TX_DW2_GRP_B              0x6CD08
820 #define _PORT_TX_DW2_GRP_C              0x6CF08
821 #define BXT_PORT_TX_DW2_LN0(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
822                                                          _PORT_TX_DW2_LN0_B, \
823                                                          _PORT_TX_DW2_LN0_C)
824 #define BXT_PORT_TX_DW2_GRP(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
825                                                          _PORT_TX_DW2_GRP_B, \
826                                                          _PORT_TX_DW2_GRP_C)
827 #define   MARGIN_000_SHIFT              16
828 #define   MARGIN_000                    (0xFF << MARGIN_000_SHIFT)
829 #define   UNIQ_TRANS_SCALE_SHIFT        8
830 #define   UNIQ_TRANS_SCALE              (0xFF << UNIQ_TRANS_SCALE_SHIFT)
831
832 #define _PORT_TX_DW3_LN0_A              0x16250C
833 #define _PORT_TX_DW3_LN0_B              0x6C50C
834 #define _PORT_TX_DW3_LN0_C              0x6C90C
835 #define _PORT_TX_DW3_GRP_A              0x162D0C
836 #define _PORT_TX_DW3_GRP_B              0x6CD0C
837 #define _PORT_TX_DW3_GRP_C              0x6CF0C
838 #define BXT_PORT_TX_DW3_LN0(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
839                                                          _PORT_TX_DW3_LN0_B, \
840                                                          _PORT_TX_DW3_LN0_C)
841 #define BXT_PORT_TX_DW3_GRP(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
842                                                          _PORT_TX_DW3_GRP_B, \
843                                                          _PORT_TX_DW3_GRP_C)
844 #define   SCALE_DCOMP_METHOD            (1 << 26)
845 #define   UNIQUE_TRANGE_EN_METHOD       (1 << 27)
846
847 #define _PORT_TX_DW4_LN0_A              0x162510
848 #define _PORT_TX_DW4_LN0_B              0x6C510
849 #define _PORT_TX_DW4_LN0_C              0x6C910
850 #define _PORT_TX_DW4_GRP_A              0x162D10
851 #define _PORT_TX_DW4_GRP_B              0x6CD10
852 #define _PORT_TX_DW4_GRP_C              0x6CF10
853 #define BXT_PORT_TX_DW4_LN0(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
854                                                          _PORT_TX_DW4_LN0_B, \
855                                                          _PORT_TX_DW4_LN0_C)
856 #define BXT_PORT_TX_DW4_GRP(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
857                                                          _PORT_TX_DW4_GRP_B, \
858                                                          _PORT_TX_DW4_GRP_C)
859 #define   DEEMPH_SHIFT                  24
860 #define   DE_EMPHASIS                   (0xFF << DEEMPH_SHIFT)
861
862 #define _PORT_TX_DW5_LN0_A              0x162514
863 #define _PORT_TX_DW5_LN0_B              0x6C514
864 #define _PORT_TX_DW5_LN0_C              0x6C914
865 #define _PORT_TX_DW5_GRP_A              0x162D14
866 #define _PORT_TX_DW5_GRP_B              0x6CD14
867 #define _PORT_TX_DW5_GRP_C              0x6CF14
868 #define BXT_PORT_TX_DW5_LN0(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
869                                                          _PORT_TX_DW5_LN0_B, \
870                                                          _PORT_TX_DW5_LN0_C)
871 #define BXT_PORT_TX_DW5_GRP(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
872                                                          _PORT_TX_DW5_GRP_B, \
873                                                          _PORT_TX_DW5_GRP_C)
874 #define   DCC_DELAY_RANGE_1             (1 << 9)
875 #define   DCC_DELAY_RANGE_2             (1 << 8)
876
877 #define _PORT_TX_DW14_LN0_A             0x162538
878 #define _PORT_TX_DW14_LN0_B             0x6C538
879 #define _PORT_TX_DW14_LN0_C             0x6C938
880 #define   LATENCY_OPTIM_SHIFT           30
881 #define   LATENCY_OPTIM                 (1 << LATENCY_OPTIM_SHIFT)
882 #define BXT_PORT_TX_DW14_LN(phy, ch, lane)                              \
883         _MMIO(_BXT_PHY_CH(phy, ch, _PORT_TX_DW14_LN0_B,                 \
884                                    _PORT_TX_DW14_LN0_C) +               \
885               _BXT_LANE_OFFSET(lane))
886
887 /* UAIMI scratch pad register 1 */
888 #define UAIMI_SPR1                      _MMIO(0x4F074)
889 /* SKL VccIO mask */
890 #define SKL_VCCIO_MASK                  0x1
891 /* SKL balance leg register */
892 #define DISPIO_CR_TX_BMU_CR0            _MMIO(0x6C00C)
893 /* I_boost values */
894 #define BALANCE_LEG_SHIFT(port)         (8 + 3 * (port))
895 #define BALANCE_LEG_MASK(port)          (7 << (8 + 3 * (port)))
896 /* Balance leg disable bits */
897 #define BALANCE_LEG_DISABLE_SHIFT       23
898 #define BALANCE_LEG_DISABLE(port)       (1 << (23 + (port)))
899
900 /*
901  * Fence registers
902  * [0-7]  @ 0x2000 gen2,gen3
903  * [8-15] @ 0x3000 945,g33,pnv
904  *
905  * [0-15] @ 0x3000 gen4,gen5
906  *
907  * [0-15] @ 0x100000 gen6,vlv,chv
908  * [0-31] @ 0x100000 gen7+
909  */
910 #define FENCE_REG(i)                    _MMIO(0x2000 + (((i) & 8) << 9) + ((i) & 7) * 4)
911 #define   I830_FENCE_START_MASK         0x07f80000
912 #define   I830_FENCE_TILING_Y_SHIFT     12
913 #define   I830_FENCE_SIZE_BITS(size)    ((ffs((size) >> 19) - 1) << 8)
914 #define   I830_FENCE_PITCH_SHIFT        4
915 #define   I830_FENCE_REG_VALID          (1 << 0)
916 #define   I915_FENCE_MAX_PITCH_VAL      4
917 #define   I830_FENCE_MAX_PITCH_VAL      6
918 #define   I830_FENCE_MAX_SIZE_VAL       (1 << 8)
919
920 #define   I915_FENCE_START_MASK         0x0ff00000
921 #define   I915_FENCE_SIZE_BITS(size)    ((ffs((size) >> 20) - 1) << 8)
922
923 #define FENCE_REG_965_LO(i)             _MMIO(0x03000 + (i) * 8)
924 #define FENCE_REG_965_HI(i)             _MMIO(0x03000 + (i) * 8 + 4)
925 #define   I965_FENCE_PITCH_SHIFT        2
926 #define   I965_FENCE_TILING_Y_SHIFT     1
927 #define   I965_FENCE_REG_VALID          (1 << 0)
928 #define   I965_FENCE_MAX_PITCH_VAL      0x0400
929
930 #define FENCE_REG_GEN6_LO(i)            _MMIO(0x100000 + (i) * 8)
931 #define FENCE_REG_GEN6_HI(i)            _MMIO(0x100000 + (i) * 8 + 4)
932 #define   GEN6_FENCE_PITCH_SHIFT        32
933 #define   GEN7_FENCE_MAX_PITCH_VAL      0x0800
934
935
936 /* control register for cpu gtt access */
937 #define TILECTL                         _MMIO(0x101000)
938 #define   TILECTL_SWZCTL                        (1 << 0)
939 #define   TILECTL_TLBPF                 (1 << 1)
940 #define   TILECTL_TLB_PREFETCH_DIS      (1 << 2)
941 #define   TILECTL_BACKSNOOP_DIS         (1 << 3)
942
943 /*
944  * Instruction and interrupt control regs
945  */
946 #define PGTBL_CTL       _MMIO(0x02020)
947 #define   PGTBL_ADDRESS_LO_MASK 0xfffff000 /* bits [31:12] */
948 #define   PGTBL_ADDRESS_HI_MASK 0x000000f0 /* bits [35:32] (gen4) */
949 #define PGTBL_ER        _MMIO(0x02024)
950 #define PRB0_BASE       (0x2030 - 0x30)
951 #define PRB1_BASE       (0x2040 - 0x30) /* 830,gen3 */
952 #define PRB2_BASE       (0x2050 - 0x30) /* gen3 */
953 #define SRB0_BASE       (0x2100 - 0x30) /* gen2 */
954 #define SRB1_BASE       (0x2110 - 0x30) /* gen2 */
955 #define SRB2_BASE       (0x2120 - 0x30) /* 830 */
956 #define SRB3_BASE       (0x2130 - 0x30) /* 830 */
957 #define RENDER_RING_BASE        0x02000
958 #define BSD_RING_BASE           0x04000
959 #define GEN6_BSD_RING_BASE      0x12000
960 #define GEN8_BSD2_RING_BASE     0x1c000
961 #define GEN11_BSD_RING_BASE     0x1c0000
962 #define GEN11_BSD2_RING_BASE    0x1c4000
963 #define GEN11_BSD3_RING_BASE    0x1d0000
964 #define GEN11_BSD4_RING_BASE    0x1d4000
965 #define XEHP_BSD5_RING_BASE     0x1e0000
966 #define XEHP_BSD6_RING_BASE     0x1e4000
967 #define XEHP_BSD7_RING_BASE     0x1f0000
968 #define XEHP_BSD8_RING_BASE     0x1f4000
969 #define VEBOX_RING_BASE         0x1a000
970 #define GEN11_VEBOX_RING_BASE           0x1c8000
971 #define GEN11_VEBOX2_RING_BASE          0x1d8000
972 #define XEHP_VEBOX3_RING_BASE           0x1e8000
973 #define XEHP_VEBOX4_RING_BASE           0x1f8000
974 #define GEN12_COMPUTE0_RING_BASE        0x1a000
975 #define GEN12_COMPUTE1_RING_BASE        0x1c000
976 #define GEN12_COMPUTE2_RING_BASE        0x1e000
977 #define GEN12_COMPUTE3_RING_BASE        0x26000
978 #define BLT_RING_BASE           0x22000
979 #define XEHPC_BCS1_RING_BASE    0x3e0000
980 #define XEHPC_BCS2_RING_BASE    0x3e2000
981 #define XEHPC_BCS3_RING_BASE    0x3e4000
982 #define XEHPC_BCS4_RING_BASE    0x3e6000
983 #define XEHPC_BCS5_RING_BASE    0x3e8000
984 #define XEHPC_BCS6_RING_BASE    0x3ea000
985 #define XEHPC_BCS7_RING_BASE    0x3ec000
986 #define XEHPC_BCS8_RING_BASE    0x3ee000
987 #define DG1_GSC_HECI1_BASE      0x00258000
988 #define DG1_GSC_HECI2_BASE      0x00259000
989 #define DG2_GSC_HECI1_BASE      0x00373000
990 #define DG2_GSC_HECI2_BASE      0x00374000
991
992
993
994 #define HSW_GTT_CACHE_EN        _MMIO(0x4024)
995 #define   GTT_CACHE_EN_ALL      0xF0007FFF
996 #define GEN7_WR_WATERMARK       _MMIO(0x4028)
997 #define GEN7_GFX_PRIO_CTRL      _MMIO(0x402C)
998 #define ARB_MODE                _MMIO(0x4030)
999 #define   ARB_MODE_SWIZZLE_SNB  (1 << 4)
1000 #define   ARB_MODE_SWIZZLE_IVB  (1 << 5)
1001 #define GEN7_GFX_PEND_TLB0      _MMIO(0x4034)
1002 #define GEN7_GFX_PEND_TLB1      _MMIO(0x4038)
1003 /* L3, CVS, ZTLB, RCC, CASC LRA min, max values */
1004 #define GEN7_LRA_LIMITS(i)      _MMIO(0x403C + (i) * 4)
1005 #define GEN7_LRA_LIMITS_REG_NUM 13
1006 #define GEN7_MEDIA_MAX_REQ_COUNT        _MMIO(0x4070)
1007 #define GEN7_GFX_MAX_REQ_COUNT          _MMIO(0x4074)
1008
1009 #define GEN7_ERR_INT    _MMIO(0x44040)
1010 #define   ERR_INT_POISON                (1 << 31)
1011 #define   ERR_INT_MMIO_UNCLAIMED        (1 << 13)
1012 #define   ERR_INT_PIPE_CRC_DONE_C       (1 << 8)
1013 #define   ERR_INT_FIFO_UNDERRUN_C       (1 << 6)
1014 #define   ERR_INT_PIPE_CRC_DONE_B       (1 << 5)
1015 #define   ERR_INT_FIFO_UNDERRUN_B       (1 << 3)
1016 #define   ERR_INT_PIPE_CRC_DONE_A       (1 << 2)
1017 #define   ERR_INT_PIPE_CRC_DONE(pipe)   (1 << (2 + (pipe) * 3))
1018 #define   ERR_INT_FIFO_UNDERRUN_A       (1 << 0)
1019 #define   ERR_INT_FIFO_UNDERRUN(pipe)   (1 << ((pipe) * 3))
1020
1021 #define FPGA_DBG                _MMIO(0x42300)
1022 #define   FPGA_DBG_RM_NOCLAIM   REG_BIT(31)
1023
1024 #define CLAIM_ER                _MMIO(VLV_DISPLAY_BASE + 0x2028)
1025 #define   CLAIM_ER_CLR          REG_BIT(31)
1026 #define   CLAIM_ER_OVERFLOW     REG_BIT(16)
1027 #define   CLAIM_ER_CTR_MASK     REG_GENMASK(15, 0)
1028
1029 #define DERRMR          _MMIO(0x44050)
1030 /* Note that HBLANK events are reserved on bdw+ */
1031 #define   DERRMR_PIPEA_SCANLINE         (1 << 0)
1032 #define   DERRMR_PIPEA_PRI_FLIP_DONE    (1 << 1)
1033 #define   DERRMR_PIPEA_SPR_FLIP_DONE    (1 << 2)
1034 #define   DERRMR_PIPEA_VBLANK           (1 << 3)
1035 #define   DERRMR_PIPEA_HBLANK           (1 << 5)
1036 #define   DERRMR_PIPEB_SCANLINE         (1 << 8)
1037 #define   DERRMR_PIPEB_PRI_FLIP_DONE    (1 << 9)
1038 #define   DERRMR_PIPEB_SPR_FLIP_DONE    (1 << 10)
1039 #define   DERRMR_PIPEB_VBLANK           (1 << 11)
1040 #define   DERRMR_PIPEB_HBLANK           (1 << 13)
1041 /* Note that PIPEC is not a simple translation of PIPEA/PIPEB */
1042 #define   DERRMR_PIPEC_SCANLINE         (1 << 14)
1043 #define   DERRMR_PIPEC_PRI_FLIP_DONE    (1 << 15)
1044 #define   DERRMR_PIPEC_SPR_FLIP_DONE    (1 << 20)
1045 #define   DERRMR_PIPEC_VBLANK           (1 << 21)
1046 #define   DERRMR_PIPEC_HBLANK           (1 << 22)
1047
1048 #define VLV_GU_CTL0     _MMIO(VLV_DISPLAY_BASE + 0x2030)
1049 #define VLV_GU_CTL1     _MMIO(VLV_DISPLAY_BASE + 0x2034)
1050 #define SCPD0           _MMIO(0x209c) /* 915+ only */
1051 #define  SCPD_FBC_IGNORE_3D                     (1 << 6)
1052 #define  CSTATE_RENDER_CLOCK_GATE_DISABLE       (1 << 5)
1053 #define GEN2_IER        _MMIO(0x20a0)
1054 #define GEN2_IIR        _MMIO(0x20a4)
1055 #define GEN2_IMR        _MMIO(0x20a8)
1056 #define GEN2_ISR        _MMIO(0x20ac)
1057 #define VLV_GUNIT_CLOCK_GATE    _MMIO(VLV_DISPLAY_BASE + 0x2060)
1058 #define   GINT_DIS              (1 << 22)
1059 #define   GCFG_DIS              (1 << 8)
1060 #define VLV_GUNIT_CLOCK_GATE2   _MMIO(VLV_DISPLAY_BASE + 0x2064)
1061 #define VLV_IIR_RW      _MMIO(VLV_DISPLAY_BASE + 0x2084)
1062 #define VLV_IER         _MMIO(VLV_DISPLAY_BASE + 0x20a0)
1063 #define VLV_IIR         _MMIO(VLV_DISPLAY_BASE + 0x20a4)
1064 #define VLV_IMR         _MMIO(VLV_DISPLAY_BASE + 0x20a8)
1065 #define VLV_ISR         _MMIO(VLV_DISPLAY_BASE + 0x20ac)
1066 #define VLV_PCBR        _MMIO(VLV_DISPLAY_BASE + 0x2120)
1067 #define VLV_PCBR_ADDR_SHIFT     12
1068
1069 #define   DISPLAY_PLANE_FLIP_PENDING(plane) (1 << (11 - (plane))) /* A and B only */
1070 #define EIR             _MMIO(0x20b0)
1071 #define EMR             _MMIO(0x20b4)
1072 #define ESR             _MMIO(0x20b8)
1073 #define   GM45_ERROR_PAGE_TABLE                         (1 << 5)
1074 #define   GM45_ERROR_MEM_PRIV                           (1 << 4)
1075 #define   I915_ERROR_PAGE_TABLE                         (1 << 4)
1076 #define   GM45_ERROR_CP_PRIV                            (1 << 3)
1077 #define   I915_ERROR_MEMORY_REFRESH                     (1 << 1)
1078 #define   I915_ERROR_INSTRUCTION                        (1 << 0)
1079 #define INSTPM          _MMIO(0x20c0)
1080 #define   INSTPM_SELF_EN (1 << 12) /* 915GM only */
1081 #define   INSTPM_AGPBUSY_INT_EN (1 << 11) /* gen3: when disabled, pending interrupts
1082                                         will not assert AGPBUSY# and will only
1083                                         be delivered when out of C3. */
1084 #define   INSTPM_FORCE_ORDERING                         (1 << 7) /* GEN6+ */
1085 #define   INSTPM_TLB_INVALIDATE (1 << 9)
1086 #define   INSTPM_SYNC_FLUSH     (1 << 5)
1087 #define MEM_MODE        _MMIO(0x20cc)
1088 #define   MEM_DISPLAY_B_TRICKLE_FEED_DISABLE (1 << 3) /* 830 only */
1089 #define   MEM_DISPLAY_A_TRICKLE_FEED_DISABLE (1 << 2) /* 830/845 only */
1090 #define   MEM_DISPLAY_TRICKLE_FEED_DISABLE (1 << 2) /* 85x only */
1091 #define FW_BLC          _MMIO(0x20d8)
1092 #define FW_BLC2         _MMIO(0x20dc)
1093 #define FW_BLC_SELF     _MMIO(0x20e0) /* 915+ only */
1094 #define   FW_BLC_SELF_EN_MASK      (1 << 31)
1095 #define   FW_BLC_SELF_FIFO_MASK    (1 << 16) /* 945 only */
1096 #define   FW_BLC_SELF_EN           (1 << 15) /* 945 only */
1097 #define MM_BURST_LENGTH     0x00700000
1098 #define MM_FIFO_WATERMARK   0x0001F000
1099 #define LM_BURST_LENGTH     0x00000700
1100 #define LM_FIFO_WATERMARK   0x0000001F
1101 #define MI_ARB_STATE    _MMIO(0x20e4) /* 915+ only */
1102
1103 #define _MBUS_ABOX0_CTL                 0x45038
1104 #define _MBUS_ABOX1_CTL                 0x45048
1105 #define _MBUS_ABOX2_CTL                 0x4504C
1106 #define MBUS_ABOX_CTL(x)                _MMIO(_PICK(x, _MBUS_ABOX0_CTL, \
1107                                                     _MBUS_ABOX1_CTL, \
1108                                                     _MBUS_ABOX2_CTL))
1109 #define MBUS_ABOX_BW_CREDIT_MASK        (3 << 20)
1110 #define MBUS_ABOX_BW_CREDIT(x)          ((x) << 20)
1111 #define MBUS_ABOX_B_CREDIT_MASK         (0xF << 16)
1112 #define MBUS_ABOX_B_CREDIT(x)           ((x) << 16)
1113 #define MBUS_ABOX_BT_CREDIT_POOL2_MASK  (0x1F << 8)
1114 #define MBUS_ABOX_BT_CREDIT_POOL2(x)    ((x) << 8)
1115 #define MBUS_ABOX_BT_CREDIT_POOL1_MASK  (0x1F << 0)
1116 #define MBUS_ABOX_BT_CREDIT_POOL1(x)    ((x) << 0)
1117
1118 #define _PIPEA_MBUS_DBOX_CTL                    0x7003C
1119 #define _PIPEB_MBUS_DBOX_CTL                    0x7103C
1120 #define PIPE_MBUS_DBOX_CTL(pipe)                _MMIO_PIPE(pipe, _PIPEA_MBUS_DBOX_CTL, \
1121                                                            _PIPEB_MBUS_DBOX_CTL)
1122 #define MBUS_DBOX_B2B_TRANSACTIONS_MAX_MASK     REG_GENMASK(24, 20) /* tgl+ */
1123 #define MBUS_DBOX_B2B_TRANSACTIONS_MAX(x)       REG_FIELD_PREP(MBUS_DBOX_B2B_TRANSACTIONS_MAX_MASK, x)
1124 #define MBUS_DBOX_B2B_TRANSACTIONS_DELAY_MASK   REG_GENMASK(19, 17) /* tgl+ */
1125 #define MBUS_DBOX_B2B_TRANSACTIONS_DELAY(x)     REG_FIELD_PREP(MBUS_DBOX_B2B_TRANSACTIONS_DELAY_MASK, x)
1126 #define MBUS_DBOX_REGULATE_B2B_TRANSACTIONS_EN  REG_BIT(16) /* tgl+ */
1127 #define MBUS_DBOX_BW_CREDIT_MASK                REG_GENMASK(15, 14)
1128 #define MBUS_DBOX_BW_CREDIT(x)                  REG_FIELD_PREP(MBUS_DBOX_BW_CREDIT_MASK, x)
1129 #define MBUS_DBOX_B_CREDIT_MASK                 REG_GENMASK(12, 8)
1130 #define MBUS_DBOX_B_CREDIT(x)                   REG_FIELD_PREP(MBUS_DBOX_B_CREDIT_MASK, x)
1131 #define MBUS_DBOX_A_CREDIT_MASK                 REG_GENMASK(3, 0)
1132 #define MBUS_DBOX_A_CREDIT(x)                   REG_FIELD_PREP(MBUS_DBOX_A_CREDIT_MASK, x)
1133
1134 #define MBUS_UBOX_CTL                   _MMIO(0x4503C)
1135 #define MBUS_BBOX_CTL_S1                _MMIO(0x45040)
1136 #define MBUS_BBOX_CTL_S2                _MMIO(0x45044)
1137
1138 #define MBUS_CTL                        _MMIO(0x4438C)
1139 #define MBUS_JOIN                       REG_BIT(31)
1140 #define MBUS_HASHING_MODE_MASK          REG_BIT(30)
1141 #define MBUS_HASHING_MODE_2x2           REG_FIELD_PREP(MBUS_HASHING_MODE_MASK, 0)
1142 #define MBUS_HASHING_MODE_1x4           REG_FIELD_PREP(MBUS_HASHING_MODE_MASK, 1)
1143 #define MBUS_JOIN_PIPE_SELECT_MASK      REG_GENMASK(28, 26)
1144 #define MBUS_JOIN_PIPE_SELECT(pipe)     REG_FIELD_PREP(MBUS_JOIN_PIPE_SELECT_MASK, pipe)
1145 #define MBUS_JOIN_PIPE_SELECT_NONE      MBUS_JOIN_PIPE_SELECT(7)
1146
1147 #define HDPORT_STATE                    _MMIO(0x45050)
1148 #define   HDPORT_DPLL_USED_MASK         REG_GENMASK(15, 12)
1149 #define   HDPORT_DDI_USED(phy)          REG_BIT(2 * (phy) + 1)
1150 #define   HDPORT_ENABLED                REG_BIT(0)
1151
1152 /* Make render/texture TLB fetches lower priorty than associated data
1153  *   fetches. This is not turned on by default
1154  */
1155 #define   MI_ARB_RENDER_TLB_LOW_PRIORITY        (1 << 15)
1156
1157 /* Isoch request wait on GTT enable (Display A/B/C streams).
1158  * Make isoch requests stall on the TLB update. May cause
1159  * display underruns (test mode only)
1160  */
1161 #define   MI_ARB_ISOCH_WAIT_GTT                 (1 << 14)
1162
1163 /* Block grant count for isoch requests when block count is
1164  * set to a finite value.
1165  */
1166 #define   MI_ARB_BLOCK_GRANT_MASK               (3 << 12)
1167 #define   MI_ARB_BLOCK_GRANT_8                  (0 << 12)       /* for 3 display planes */
1168 #define   MI_ARB_BLOCK_GRANT_4                  (1 << 12)       /* for 2 display planes */
1169 #define   MI_ARB_BLOCK_GRANT_2                  (2 << 12)       /* for 1 display plane */
1170 #define   MI_ARB_BLOCK_GRANT_0                  (3 << 12)       /* don't use */
1171
1172 /* Enable render writes to complete in C2/C3/C4 power states.
1173  * If this isn't enabled, render writes are prevented in low
1174  * power states. That seems bad to me.
1175  */
1176 #define   MI_ARB_C3_LP_WRITE_ENABLE             (1 << 11)
1177
1178 /* This acknowledges an async flip immediately instead
1179  * of waiting for 2TLB fetches.
1180  */
1181 #define   MI_ARB_ASYNC_FLIP_ACK_IMMEDIATE       (1 << 10)
1182
1183 /* Enables non-sequential data reads through arbiter
1184  */
1185 #define   MI_ARB_DUAL_DATA_PHASE_DISABLE        (1 << 9)
1186
1187 /* Disable FSB snooping of cacheable write cycles from binner/render
1188  * command stream
1189  */
1190 #define   MI_ARB_CACHE_SNOOP_DISABLE            (1 << 8)
1191
1192 /* Arbiter time slice for non-isoch streams */
1193 #define   MI_ARB_TIME_SLICE_MASK                (7 << 5)
1194 #define   MI_ARB_TIME_SLICE_1                   (0 << 5)
1195 #define   MI_ARB_TIME_SLICE_2                   (1 << 5)
1196 #define   MI_ARB_TIME_SLICE_4                   (2 << 5)
1197 #define   MI_ARB_TIME_SLICE_6                   (3 << 5)
1198 #define   MI_ARB_TIME_SLICE_8                   (4 << 5)
1199 #define   MI_ARB_TIME_SLICE_10                  (5 << 5)
1200 #define   MI_ARB_TIME_SLICE_14                  (6 << 5)
1201 #define   MI_ARB_TIME_SLICE_16                  (7 << 5)
1202
1203 /* Low priority grace period page size */
1204 #define   MI_ARB_LOW_PRIORITY_GRACE_4KB         (0 << 4)        /* default */
1205 #define   MI_ARB_LOW_PRIORITY_GRACE_8KB         (1 << 4)
1206
1207 /* Disable display A/B trickle feed */
1208 #define   MI_ARB_DISPLAY_TRICKLE_FEED_DISABLE   (1 << 2)
1209
1210 /* Set display plane priority */
1211 #define   MI_ARB_DISPLAY_PRIORITY_A_B           (0 << 0)        /* display A > display B */
1212 #define   MI_ARB_DISPLAY_PRIORITY_B_A           (1 << 0)        /* display B > display A */
1213
1214 #define MI_STATE        _MMIO(0x20e4) /* gen2 only */
1215 #define   MI_AGPBUSY_INT_EN                     (1 << 1) /* 85x only */
1216 #define   MI_AGPBUSY_830_MODE                   (1 << 0) /* 85x only */
1217
1218 /* On modern GEN architectures interrupt control consists of two sets
1219  * of registers. The first set pertains to the ring generating the
1220  * interrupt. The second control is for the functional block generating the
1221  * interrupt. These are PM, GT, DE, etc.
1222  *
1223  * Luckily *knocks on wood* all the ring interrupt bits match up with the
1224  * GT interrupt bits, so we don't need to duplicate the defines.
1225  *
1226  * These defines should cover us well from SNB->HSW with minor exceptions
1227  * it can also work on ILK.
1228  */
1229 #define GT_BLT_FLUSHDW_NOTIFY_INTERRUPT         (1 << 26)
1230 #define GT_BLT_CS_ERROR_INTERRUPT               (1 << 25)
1231 #define GT_BLT_USER_INTERRUPT                   (1 << 22)
1232 #define GT_BSD_CS_ERROR_INTERRUPT               (1 << 15)
1233 #define GT_BSD_USER_INTERRUPT                   (1 << 12)
1234 #define GT_RENDER_L3_PARITY_ERROR_INTERRUPT_S1  (1 << 11) /* hsw+; rsvd on snb, ivb, vlv */
1235 #define GT_WAIT_SEMAPHORE_INTERRUPT             REG_BIT(11) /* bdw+ */
1236 #define GT_CONTEXT_SWITCH_INTERRUPT             (1 <<  8)
1237 #define GT_RENDER_L3_PARITY_ERROR_INTERRUPT     (1 <<  5) /* !snb */
1238 #define GT_RENDER_PIPECTL_NOTIFY_INTERRUPT      (1 <<  4)
1239 #define GT_CS_MASTER_ERROR_INTERRUPT            REG_BIT(3)
1240 #define GT_RENDER_SYNC_STATUS_INTERRUPT         (1 <<  2)
1241 #define GT_RENDER_DEBUG_INTERRUPT               (1 <<  1)
1242 #define GT_RENDER_USER_INTERRUPT                (1 <<  0)
1243
1244 #define PM_VEBOX_CS_ERROR_INTERRUPT             (1 << 12) /* hsw+ */
1245 #define PM_VEBOX_USER_INTERRUPT                 (1 << 10) /* hsw+ */
1246
1247 #define GT_PARITY_ERROR(dev_priv) \
1248         (GT_RENDER_L3_PARITY_ERROR_INTERRUPT | \
1249          (IS_HASWELL(dev_priv) ? GT_RENDER_L3_PARITY_ERROR_INTERRUPT_S1 : 0))
1250
1251 /* These are all the "old" interrupts */
1252 #define ILK_BSD_USER_INTERRUPT                          (1 << 5)
1253
1254 #define I915_PM_INTERRUPT                               (1 << 31)
1255 #define I915_ISP_INTERRUPT                              (1 << 22)
1256 #define I915_LPE_PIPE_B_INTERRUPT                       (1 << 21)
1257 #define I915_LPE_PIPE_A_INTERRUPT                       (1 << 20)
1258 #define I915_MIPIC_INTERRUPT                            (1 << 19)
1259 #define I915_MIPIA_INTERRUPT                            (1 << 18)
1260 #define I915_PIPE_CONTROL_NOTIFY_INTERRUPT              (1 << 18)
1261 #define I915_DISPLAY_PORT_INTERRUPT                     (1 << 17)
1262 #define I915_DISPLAY_PIPE_C_HBLANK_INTERRUPT            (1 << 16)
1263 #define I915_MASTER_ERROR_INTERRUPT                     (1 << 15)
1264 #define I915_DISPLAY_PIPE_B_HBLANK_INTERRUPT            (1 << 14)
1265 #define I915_GMCH_THERMAL_SENSOR_EVENT_INTERRUPT        (1 << 14) /* p-state */
1266 #define I915_DISPLAY_PIPE_A_HBLANK_INTERRUPT            (1 << 13)
1267 #define I915_HWB_OOM_INTERRUPT                          (1 << 13)
1268 #define I915_LPE_PIPE_C_INTERRUPT                       (1 << 12)
1269 #define I915_SYNC_STATUS_INTERRUPT                      (1 << 12)
1270 #define I915_MISC_INTERRUPT                             (1 << 11)
1271 #define I915_DISPLAY_PLANE_A_FLIP_PENDING_INTERRUPT     (1 << 11)
1272 #define I915_DISPLAY_PIPE_C_VBLANK_INTERRUPT            (1 << 10)
1273 #define I915_DISPLAY_PLANE_B_FLIP_PENDING_INTERRUPT     (1 << 10)
1274 #define I915_DISPLAY_PIPE_C_EVENT_INTERRUPT             (1 << 9)
1275 #define I915_OVERLAY_PLANE_FLIP_PENDING_INTERRUPT       (1 << 9)
1276 #define I915_DISPLAY_PIPE_C_DPBM_INTERRUPT              (1 << 8)
1277 #define I915_DISPLAY_PLANE_C_FLIP_PENDING_INTERRUPT     (1 << 8)
1278 #define I915_DISPLAY_PIPE_A_VBLANK_INTERRUPT            (1 << 7)
1279 #define I915_DISPLAY_PIPE_A_EVENT_INTERRUPT             (1 << 6)
1280 #define I915_DISPLAY_PIPE_B_VBLANK_INTERRUPT            (1 << 5)
1281 #define I915_DISPLAY_PIPE_B_EVENT_INTERRUPT             (1 << 4)
1282 #define I915_DISPLAY_PIPE_A_DPBM_INTERRUPT              (1 << 3)
1283 #define I915_DISPLAY_PIPE_B_DPBM_INTERRUPT              (1 << 2)
1284 #define I915_DEBUG_INTERRUPT                            (1 << 2)
1285 #define I915_WINVALID_INTERRUPT                         (1 << 1)
1286 #define I915_USER_INTERRUPT                             (1 << 1)
1287 #define I915_ASLE_INTERRUPT                             (1 << 0)
1288 #define I915_BSD_USER_INTERRUPT                         (1 << 25)
1289
1290 #define I915_HDMI_LPE_AUDIO_BASE        (VLV_DISPLAY_BASE + 0x65000)
1291 #define I915_HDMI_LPE_AUDIO_SIZE        0x1000
1292
1293 /* DisplayPort Audio w/ LPE */
1294 #define VLV_AUD_CHICKEN_BIT_REG         _MMIO(VLV_DISPLAY_BASE + 0x62F38)
1295 #define VLV_CHICKEN_BIT_DBG_ENABLE      (1 << 0)
1296
1297 #define _VLV_AUD_PORT_EN_B_DBG          (VLV_DISPLAY_BASE + 0x62F20)
1298 #define _VLV_AUD_PORT_EN_C_DBG          (VLV_DISPLAY_BASE + 0x62F30)
1299 #define _VLV_AUD_PORT_EN_D_DBG          (VLV_DISPLAY_BASE + 0x62F34)
1300 #define VLV_AUD_PORT_EN_DBG(port)       _MMIO_PORT3((port) - PORT_B,       \
1301                                                     _VLV_AUD_PORT_EN_B_DBG, \
1302                                                     _VLV_AUD_PORT_EN_C_DBG, \
1303                                                     _VLV_AUD_PORT_EN_D_DBG)
1304 #define VLV_AMP_MUTE                    (1 << 1)
1305
1306 #define GEN6_BSD_RNCID                  _MMIO(0x12198)
1307
1308 #define GEN7_FF_THREAD_MODE             _MMIO(0x20a0)
1309 #define   GEN7_FF_SCHED_MASK            0x0077070
1310 #define   GEN8_FF_DS_REF_CNT_FFME       (1 << 19)
1311 #define   GEN12_FF_TESSELATION_DOP_GATE_DISABLE BIT(19)
1312 #define   GEN7_FF_TS_SCHED_HS1          (0x5 << 16)
1313 #define   GEN7_FF_TS_SCHED_HS0          (0x3 << 16)
1314 #define   GEN7_FF_TS_SCHED_LOAD_BALANCE (0x1 << 16)
1315 #define   GEN7_FF_TS_SCHED_HW           (0x0 << 16) /* Default */
1316 #define   GEN7_FF_VS_REF_CNT_FFME       (1 << 15)
1317 #define   GEN7_FF_VS_SCHED_HS1          (0x5 << 12)
1318 #define   GEN7_FF_VS_SCHED_HS0          (0x3 << 12)
1319 #define   GEN7_FF_VS_SCHED_LOAD_BALANCE (0x1 << 12) /* Default */
1320 #define   GEN7_FF_VS_SCHED_HW           (0x0 << 12)
1321 #define   GEN7_FF_DS_SCHED_HS1          (0x5 << 4)
1322 #define   GEN7_FF_DS_SCHED_HS0          (0x3 << 4)
1323 #define   GEN7_FF_DS_SCHED_LOAD_BALANCE (0x1 << 4)  /* Default */
1324 #define   GEN7_FF_DS_SCHED_HW           (0x0 << 4)
1325
1326 /*
1327  * Framebuffer compression (915+ only)
1328  */
1329
1330 #define FBC_CFB_BASE            _MMIO(0x3200) /* 4k page aligned */
1331 #define FBC_LL_BASE             _MMIO(0x3204) /* 4k page aligned */
1332 #define FBC_CONTROL             _MMIO(0x3208)
1333 #define   FBC_CTL_EN                    REG_BIT(31)
1334 #define   FBC_CTL_PERIODIC              REG_BIT(30)
1335 #define   FBC_CTL_INTERVAL_MASK         REG_GENMASK(29, 16)
1336 #define   FBC_CTL_INTERVAL(x)           REG_FIELD_PREP(FBC_CTL_INTERVAL_MASK, (x))
1337 #define   FBC_CTL_STOP_ON_MOD           REG_BIT(15)
1338 #define   FBC_CTL_UNCOMPRESSIBLE        REG_BIT(14) /* i915+ */
1339 #define   FBC_CTL_C3_IDLE               REG_BIT(13) /* i945gm only */
1340 #define   FBC_CTL_STRIDE_MASK           REG_GENMASK(12, 5)
1341 #define   FBC_CTL_STRIDE(x)             REG_FIELD_PREP(FBC_CTL_STRIDE_MASK, (x))
1342 #define   FBC_CTL_FENCENO_MASK          REG_GENMASK(3, 0)
1343 #define   FBC_CTL_FENCENO(x)            REG_FIELD_PREP(FBC_CTL_FENCENO_MASK, (x))
1344 #define FBC_COMMAND             _MMIO(0x320c)
1345 #define   FBC_CMD_COMPRESS              REG_BIT(0)
1346 #define FBC_STATUS              _MMIO(0x3210)
1347 #define   FBC_STAT_COMPRESSING          REG_BIT(31)
1348 #define   FBC_STAT_COMPRESSED           REG_BIT(30)
1349 #define   FBC_STAT_MODIFIED             REG_BIT(29)
1350 #define   FBC_STAT_CURRENT_LINE_MASK    REG_GENMASK(10, 0)
1351 #define FBC_CONTROL2            _MMIO(0x3214) /* i965gm only */
1352 #define   FBC_CTL_FENCE_DBL             REG_BIT(4)
1353 #define   FBC_CTL_IDLE_MASK             REG_GENMASK(3, 2)
1354 #define   FBC_CTL_IDLE_IMM              REG_FIELD_PREP(FBC_CTL_IDLE_MASK, 0)
1355 #define   FBC_CTL_IDLE_FULL             REG_FIELD_PREP(FBC_CTL_IDLE_MASK, 1)
1356 #define   FBC_CTL_IDLE_LINE             REG_FIELD_PREP(FBC_CTL_IDLE_MASK, 2)
1357 #define   FBC_CTL_IDLE_DEBUG            REG_FIELD_PREP(FBC_CTL_IDLE_MASK, 3)
1358 #define   FBC_CTL_CPU_FENCE_EN          REG_BIT(1)
1359 #define   FBC_CTL_PLANE_MASK            REG_GENMASK(1, 0)
1360 #define   FBC_CTL_PLANE(i9xx_plane)     REG_FIELD_PREP(FBC_CTL_PLANE_MASK, (i9xx_plane))
1361 #define FBC_FENCE_OFF           _MMIO(0x3218)  /* i965gm only, BSpec typo has 321Bh */
1362 #define FBC_MOD_NUM             _MMIO(0x3220)  /* i965gm only */
1363 #define   FBC_MOD_NUM_MASK              REG_GENMASK(31, 1)
1364 #define   FBC_MOD_NUM_VALID             REG_BIT(0)
1365 #define FBC_TAG(i)              _MMIO(0x3300 + (i) * 4) /* 49 reisters */
1366 #define   FBC_TAG_MASK                  REG_GENMASK(1, 0) /* 16 tags per register */
1367 #define   FBC_TAG_MODIFIED              REG_FIELD_PREP(FBC_TAG_MASK, 0)
1368 #define   FBC_TAG_UNCOMPRESSED          REG_FIELD_PREP(FBC_TAG_MASK, 1)
1369 #define   FBC_TAG_UNCOMPRESSIBLE        REG_FIELD_PREP(FBC_TAG_MASK, 2)
1370 #define   FBC_TAG_COMPRESSED            REG_FIELD_PREP(FBC_TAG_MASK, 3)
1371
1372 #define FBC_LL_SIZE             (1536)
1373
1374 /* Framebuffer compression for GM45+ */
1375 #define DPFC_CB_BASE                    _MMIO(0x3200)
1376 #define ILK_DPFC_CB_BASE(fbc_id)        _MMIO_PIPE((fbc_id), 0x43200, 0x43240)
1377 #define DPFC_CONTROL                    _MMIO(0x3208)
1378 #define ILK_DPFC_CONTROL(fbc_id)        _MMIO_PIPE((fbc_id), 0x43208, 0x43248)
1379 #define   DPFC_CTL_EN                           REG_BIT(31)
1380 #define   DPFC_CTL_PLANE_MASK_G4X               REG_BIT(30) /* g4x-snb */
1381 #define   DPFC_CTL_PLANE_G4X(i9xx_plane)        REG_FIELD_PREP(DPFC_CTL_PLANE_MASK_G4X, (i9xx_plane))
1382 #define   DPFC_CTL_FENCE_EN_G4X                 REG_BIT(29) /* g4x-snb */
1383 #define   DPFC_CTL_PLANE_MASK_IVB               REG_GENMASK(30, 29) /* ivb only */
1384 #define   DPFC_CTL_PLANE_IVB(i9xx_plane)        REG_FIELD_PREP(DPFC_CTL_PLANE_MASK_IVB, (i9xx_plane))
1385 #define   DPFC_CTL_FENCE_EN_IVB                 REG_BIT(28) /* ivb+ */
1386 #define   DPFC_CTL_PERSISTENT_MODE              REG_BIT(25) /* g4x-snb */
1387 #define   DPFC_CTL_FALSE_COLOR                  REG_BIT(10) /* ivb+ */
1388 #define   DPFC_CTL_SR_EN                        REG_BIT(10) /* g4x only */
1389 #define   DPFC_CTL_SR_EXIT_DIS                  REG_BIT(9) /* g4x only */
1390 #define   DPFC_CTL_LIMIT_MASK                   REG_GENMASK(7, 6)
1391 #define   DPFC_CTL_LIMIT_1X                     REG_FIELD_PREP(DPFC_CTL_LIMIT_MASK, 0)
1392 #define   DPFC_CTL_LIMIT_2X                     REG_FIELD_PREP(DPFC_CTL_LIMIT_MASK, 1)
1393 #define   DPFC_CTL_LIMIT_4X                     REG_FIELD_PREP(DPFC_CTL_LIMIT_MASK, 2)
1394 #define   DPFC_CTL_FENCENO_MASK                 REG_GENMASK(3, 0)
1395 #define   DPFC_CTL_FENCENO(fence)               REG_FIELD_PREP(DPFC_CTL_FENCENO_MASK, (fence))
1396 #define DPFC_RECOMP_CTL                 _MMIO(0x320c)
1397 #define ILK_DPFC_RECOMP_CTL(fbc_id)     _MMIO_PIPE((fbc_id), 0x4320c, 0x4324c)
1398 #define   DPFC_RECOMP_STALL_EN                  REG_BIT(27)
1399 #define   DPFC_RECOMP_STALL_WM_MASK             REG_GENMASK(26, 16)
1400 #define   DPFC_RECOMP_TIMER_COUNT_MASK          REG_GENMASK(5, 0)
1401 #define DPFC_STATUS                     _MMIO(0x3210)
1402 #define ILK_DPFC_STATUS(fbc_id)         _MMIO_PIPE((fbc_id), 0x43210, 0x43250)
1403 #define   DPFC_INVAL_SEG_MASK                   REG_GENMASK(26, 16)
1404 #define   DPFC_COMP_SEG_MASK                    REG_GENMASK(10, 0)
1405 #define DPFC_STATUS2                    _MMIO(0x3214)
1406 #define ILK_DPFC_STATUS2(fbc_id)        _MMIO_PIPE((fbc_id), 0x43214, 0x43254)
1407 #define   DPFC_COMP_SEG_MASK_IVB                REG_GENMASK(11, 0)
1408 #define DPFC_FENCE_YOFF                 _MMIO(0x3218)
1409 #define ILK_DPFC_FENCE_YOFF(fbc_id)     _MMIO_PIPE((fbc_id), 0x43218, 0x43258)
1410 #define DPFC_CHICKEN                    _MMIO(0x3224)
1411 #define ILK_DPFC_CHICKEN(fbc_id)        _MMIO_PIPE((fbc_id), 0x43224, 0x43264)
1412 #define   DPFC_HT_MODIFY                        REG_BIT(31) /* pre-ivb */
1413 #define   DPFC_NUKE_ON_ANY_MODIFICATION         REG_BIT(23) /* bdw+ */
1414 #define   DPFC_CHICKEN_COMP_DUMMY_PIXEL         REG_BIT(14) /* glk+ */
1415 #define   DPFC_CHICKEN_FORCE_SLB_INVALIDATION   REG_BIT(13) /* icl+ */
1416 #define   DPFC_DISABLE_DUMMY0                   REG_BIT(8) /* ivb+ */
1417
1418 #define GLK_FBC_STRIDE(fbc_id)  _MMIO_PIPE((fbc_id), 0x43228, 0x43268)
1419 #define   FBC_STRIDE_OVERRIDE   REG_BIT(15)
1420 #define   FBC_STRIDE_MASK       REG_GENMASK(14, 0)
1421 #define   FBC_STRIDE(x)         REG_FIELD_PREP(FBC_STRIDE_MASK, (x))
1422
1423 #define ILK_FBC_RT_BASE         _MMIO(0x2128)
1424 #define   ILK_FBC_RT_VALID      REG_BIT(0)
1425 #define   SNB_FBC_FRONT_BUFFER  REG_BIT(1)
1426
1427 #define ILK_DISPLAY_CHICKEN1    _MMIO(0x42000)
1428 #define   ILK_FBCQ_DIS          (1 << 22)
1429 #define   ILK_PABSTRETCH_DIS    REG_BIT(21)
1430 #define   ILK_SABSTRETCH_DIS    REG_BIT(20)
1431 #define   IVB_PRI_STRETCH_MAX_MASK      REG_GENMASK(21, 20)
1432 #define   IVB_PRI_STRETCH_MAX_X8        REG_FIELD_PREP(IVB_PRI_STRETCH_MAX_MASK, 0)
1433 #define   IVB_PRI_STRETCH_MAX_X4        REG_FIELD_PREP(IVB_PRI_STRETCH_MAX_MASK, 1)
1434 #define   IVB_PRI_STRETCH_MAX_X2        REG_FIELD_PREP(IVB_PRI_STRETCH_MAX_MASK, 2)
1435 #define   IVB_PRI_STRETCH_MAX_X1        REG_FIELD_PREP(IVB_PRI_STRETCH_MAX_MASK, 3)
1436 #define   IVB_SPR_STRETCH_MAX_MASK      REG_GENMASK(19, 18)
1437 #define   IVB_SPR_STRETCH_MAX_X8        REG_FIELD_PREP(IVB_SPR_STRETCH_MAX_MASK, 0)
1438 #define   IVB_SPR_STRETCH_MAX_X4        REG_FIELD_PREP(IVB_SPR_STRETCH_MAX_MASK, 1)
1439 #define   IVB_SPR_STRETCH_MAX_X2        REG_FIELD_PREP(IVB_SPR_STRETCH_MAX_MASK, 2)
1440 #define   IVB_SPR_STRETCH_MAX_X1        REG_FIELD_PREP(IVB_SPR_STRETCH_MAX_MASK, 3)
1441
1442
1443 /*
1444  * Framebuffer compression for Sandybridge
1445  *
1446  * The following two registers are of type GTTMMADR
1447  */
1448 #define SNB_DPFC_CTL_SA         _MMIO(0x100100)
1449 #define   SNB_DPFC_FENCE_EN             REG_BIT(29)
1450 #define   SNB_DPFC_FENCENO_MASK         REG_GENMASK(4, 0)
1451 #define   SNB_DPFC_FENCENO(fence)       REG_FIELD_PREP(SNB_DPFC_FENCENO_MASK, (fence))
1452 #define SNB_DPFC_CPU_FENCE_OFFSET       _MMIO(0x100104)
1453
1454 /* Framebuffer compression for Ivybridge */
1455 #define IVB_FBC_RT_BASE                 _MMIO(0x7020)
1456 #define IVB_FBC_RT_BASE_UPPER           _MMIO(0x7024)
1457
1458 #define IPS_CTL         _MMIO(0x43408)
1459 #define   IPS_ENABLE    (1 << 31)
1460
1461 #define MSG_FBC_REND_STATE(fbc_id)      _MMIO_PIPE((fbc_id), 0x50380, 0x50384)
1462 #define   FBC_REND_NUKE                 REG_BIT(2)
1463 #define   FBC_REND_CACHE_CLEAN          REG_BIT(1)
1464
1465 /*
1466  * GPIO regs
1467  */
1468 #define GPIO(gpio)              _MMIO(dev_priv->gpio_mmio_base + 0x5010 + \
1469                                       4 * (gpio))
1470
1471 # define GPIO_CLOCK_DIR_MASK            (1 << 0)
1472 # define GPIO_CLOCK_DIR_IN              (0 << 1)
1473 # define GPIO_CLOCK_DIR_OUT             (1 << 1)
1474 # define GPIO_CLOCK_VAL_MASK            (1 << 2)
1475 # define GPIO_CLOCK_VAL_OUT             (1 << 3)
1476 # define GPIO_CLOCK_VAL_IN              (1 << 4)
1477 # define GPIO_CLOCK_PULLUP_DISABLE      (1 << 5)
1478 # define GPIO_DATA_DIR_MASK             (1 << 8)
1479 # define GPIO_DATA_DIR_IN               (0 << 9)
1480 # define GPIO_DATA_DIR_OUT              (1 << 9)
1481 # define GPIO_DATA_VAL_MASK             (1 << 10)
1482 # define GPIO_DATA_VAL_OUT              (1 << 11)
1483 # define GPIO_DATA_VAL_IN               (1 << 12)
1484 # define GPIO_DATA_PULLUP_DISABLE       (1 << 13)
1485
1486 #define GMBUS0                  _MMIO(dev_priv->gpio_mmio_base + 0x5100) /* clock/port select */
1487 #define   GMBUS_AKSV_SELECT     (1 << 11)
1488 #define   GMBUS_RATE_100KHZ     (0 << 8)
1489 #define   GMBUS_RATE_50KHZ      (1 << 8)
1490 #define   GMBUS_RATE_400KHZ     (2 << 8) /* reserved on Pineview */
1491 #define   GMBUS_RATE_1MHZ       (3 << 8) /* reserved on Pineview */
1492 #define   GMBUS_HOLD_EXT        (1 << 7) /* 300ns hold time, rsvd on Pineview */
1493 #define   GMBUS_BYTE_CNT_OVERRIDE (1 << 6)
1494
1495 #define GMBUS1                  _MMIO(dev_priv->gpio_mmio_base + 0x5104) /* command/status */
1496 #define   GMBUS_SW_CLR_INT      (1 << 31)
1497 #define   GMBUS_SW_RDY          (1 << 30)
1498 #define   GMBUS_ENT             (1 << 29) /* enable timeout */
1499 #define   GMBUS_CYCLE_NONE      (0 << 25)
1500 #define   GMBUS_CYCLE_WAIT      (1 << 25)
1501 #define   GMBUS_CYCLE_INDEX     (2 << 25)
1502 #define   GMBUS_CYCLE_STOP      (4 << 25)
1503 #define   GMBUS_BYTE_COUNT_SHIFT 16
1504 #define   GMBUS_BYTE_COUNT_MAX   256U
1505 #define   GEN9_GMBUS_BYTE_COUNT_MAX 511U
1506 #define   GMBUS_SLAVE_INDEX_SHIFT 8
1507 #define   GMBUS_SLAVE_ADDR_SHIFT 1
1508 #define   GMBUS_SLAVE_READ      (1 << 0)
1509 #define   GMBUS_SLAVE_WRITE     (0 << 0)
1510 #define GMBUS2                  _MMIO(dev_priv->gpio_mmio_base + 0x5108) /* status */
1511 #define   GMBUS_INUSE           (1 << 15)
1512 #define   GMBUS_HW_WAIT_PHASE   (1 << 14)
1513 #define   GMBUS_STALL_TIMEOUT   (1 << 13)
1514 #define   GMBUS_INT             (1 << 12)
1515 #define   GMBUS_HW_RDY          (1 << 11)
1516 #define   GMBUS_SATOER          (1 << 10)
1517 #define   GMBUS_ACTIVE          (1 << 9)
1518 #define GMBUS3                  _MMIO(dev_priv->gpio_mmio_base + 0x510c) /* data buffer bytes 3-0 */
1519 #define GMBUS4                  _MMIO(dev_priv->gpio_mmio_base + 0x5110) /* interrupt mask (Pineview+) */
1520 #define   GMBUS_SLAVE_TIMEOUT_EN (1 << 4)
1521 #define   GMBUS_NAK_EN          (1 << 3)
1522 #define   GMBUS_IDLE_EN         (1 << 2)
1523 #define   GMBUS_HW_WAIT_EN      (1 << 1)
1524 #define   GMBUS_HW_RDY_EN       (1 << 0)
1525 #define GMBUS5                  _MMIO(dev_priv->gpio_mmio_base + 0x5120) /* byte index */
1526 #define   GMBUS_2BYTE_INDEX_EN  (1 << 31)
1527
1528 /*
1529  * Clock control & power management
1530  */
1531 #define _DPLL_A (DISPLAY_MMIO_BASE(dev_priv) + 0x6014)
1532 #define _DPLL_B (DISPLAY_MMIO_BASE(dev_priv) + 0x6018)
1533 #define _CHV_DPLL_C (DISPLAY_MMIO_BASE(dev_priv) + 0x6030)
1534 #define DPLL(pipe) _MMIO_PIPE3((pipe), _DPLL_A, _DPLL_B, _CHV_DPLL_C)
1535
1536 #define VGA0    _MMIO(0x6000)
1537 #define VGA1    _MMIO(0x6004)
1538 #define VGA_PD  _MMIO(0x6010)
1539 #define   VGA0_PD_P2_DIV_4      (1 << 7)
1540 #define   VGA0_PD_P1_DIV_2      (1 << 5)
1541 #define   VGA0_PD_P1_SHIFT      0
1542 #define   VGA0_PD_P1_MASK       (0x1f << 0)
1543 #define   VGA1_PD_P2_DIV_4      (1 << 15)
1544 #define   VGA1_PD_P1_DIV_2      (1 << 13)
1545 #define   VGA1_PD_P1_SHIFT      8
1546 #define   VGA1_PD_P1_MASK       (0x1f << 8)
1547 #define   DPLL_VCO_ENABLE               (1 << 31)
1548 #define   DPLL_SDVO_HIGH_SPEED          (1 << 30)
1549 #define   DPLL_DVO_2X_MODE              (1 << 30)
1550 #define   DPLL_EXT_BUFFER_ENABLE_VLV    (1 << 30)
1551 #define   DPLL_SYNCLOCK_ENABLE          (1 << 29)
1552 #define   DPLL_REF_CLK_ENABLE_VLV       (1 << 29)
1553 #define   DPLL_VGA_MODE_DIS             (1 << 28)
1554 #define   DPLLB_MODE_DAC_SERIAL         (1 << 26) /* i915 */
1555 #define   DPLLB_MODE_LVDS               (2 << 26) /* i915 */
1556 #define   DPLL_MODE_MASK                (3 << 26)
1557 #define   DPLL_DAC_SERIAL_P2_CLOCK_DIV_10 (0 << 24) /* i915 */
1558 #define   DPLL_DAC_SERIAL_P2_CLOCK_DIV_5 (1 << 24) /* i915 */
1559 #define   DPLLB_LVDS_P2_CLOCK_DIV_14    (0 << 24) /* i915 */
1560 #define   DPLLB_LVDS_P2_CLOCK_DIV_7     (1 << 24) /* i915 */
1561 #define   DPLL_P2_CLOCK_DIV_MASK        0x03000000 /* i915 */
1562 #define   DPLL_FPA01_P1_POST_DIV_MASK   0x00ff0000 /* i915 */
1563 #define   DPLL_FPA01_P1_POST_DIV_MASK_PINEVIEW  0x00ff8000 /* Pineview */
1564 #define   DPLL_LOCK_VLV                 (1 << 15)
1565 #define   DPLL_INTEGRATED_CRI_CLK_VLV   (1 << 14)
1566 #define   DPLL_INTEGRATED_REF_CLK_VLV   (1 << 13)
1567 #define   DPLL_SSC_REF_CLK_CHV          (1 << 13)
1568 #define   DPLL_PORTC_READY_MASK         (0xf << 4)
1569 #define   DPLL_PORTB_READY_MASK         (0xf)
1570
1571 #define   DPLL_FPA01_P1_POST_DIV_MASK_I830      0x001f0000
1572
1573 /* Additional CHV pll/phy registers */
1574 #define DPIO_PHY_STATUS                 _MMIO(VLV_DISPLAY_BASE + 0x6240)
1575 #define   DPLL_PORTD_READY_MASK         (0xf)
1576 #define DISPLAY_PHY_CONTROL _MMIO(VLV_DISPLAY_BASE + 0x60100)
1577 #define   PHY_CH_POWER_DOWN_OVRD_EN(phy, ch)    (1 << (2 * (phy) + (ch) + 27))
1578 #define   PHY_LDO_DELAY_0NS                     0x0
1579 #define   PHY_LDO_DELAY_200NS                   0x1
1580 #define   PHY_LDO_DELAY_600NS                   0x2
1581 #define   PHY_LDO_SEQ_DELAY(delay, phy)         ((delay) << (2 * (phy) + 23))
1582 #define   PHY_CH_POWER_DOWN_OVRD(mask, phy, ch) ((mask) << (8 * (phy) + 4 * (ch) + 11))
1583 #define   PHY_CH_SU_PSR                         0x1
1584 #define   PHY_CH_DEEP_PSR                       0x7
1585 #define   PHY_CH_POWER_MODE(mode, phy, ch)      ((mode) << (6 * (phy) + 3 * (ch) + 2))
1586 #define   PHY_COM_LANE_RESET_DEASSERT(phy)      (1 << (phy))
1587 #define DISPLAY_PHY_STATUS _MMIO(VLV_DISPLAY_BASE + 0x60104)
1588 #define   PHY_POWERGOOD(phy)    (((phy) == DPIO_PHY0) ? (1 << 31) : (1 << 30))
1589 #define   PHY_STATUS_CMN_LDO(phy, ch)                   (1 << (6 - (6 * (phy) + 3 * (ch))))
1590 #define   PHY_STATUS_SPLINE_LDO(phy, ch, spline)        (1 << (8 - (6 * (phy) + 3 * (ch) + (spline))))
1591
1592 /*
1593  * The i830 generation, in LVDS mode, defines P1 as the bit number set within
1594  * this field (only one bit may be set).
1595  */
1596 #define   DPLL_FPA01_P1_POST_DIV_MASK_I830_LVDS 0x003f0000
1597 #define   DPLL_FPA01_P1_POST_DIV_SHIFT  16
1598 #define   DPLL_FPA01_P1_POST_DIV_SHIFT_PINEVIEW 15
1599 /* i830, required in DVO non-gang */
1600 #define   PLL_P2_DIVIDE_BY_4            (1 << 23)
1601 #define   PLL_P1_DIVIDE_BY_TWO          (1 << 21) /* i830 */
1602 #define   PLL_REF_INPUT_DREFCLK         (0 << 13)
1603 #define   PLL_REF_INPUT_TVCLKINA        (1 << 13) /* i830 */
1604 #define   PLL_REF_INPUT_TVCLKINBC       (2 << 13) /* SDVO TVCLKIN */
1605 #define   PLLB_REF_INPUT_SPREADSPECTRUMIN (3 << 13)
1606 #define   PLL_REF_INPUT_MASK            (3 << 13)
1607 #define   PLL_LOAD_PULSE_PHASE_SHIFT            9
1608 /* Ironlake */
1609 # define PLL_REF_SDVO_HDMI_MULTIPLIER_SHIFT     9
1610 # define PLL_REF_SDVO_HDMI_MULTIPLIER_MASK      (7 << 9)
1611 # define PLL_REF_SDVO_HDMI_MULTIPLIER(x)        (((x) - 1) << 9)
1612 # define DPLL_FPA1_P1_POST_DIV_SHIFT            0
1613 # define DPLL_FPA1_P1_POST_DIV_MASK             0xff
1614
1615 /*
1616  * Parallel to Serial Load Pulse phase selection.
1617  * Selects the phase for the 10X DPLL clock for the PCIe
1618  * digital display port. The range is 4 to 13; 10 or more
1619  * is just a flip delay. The default is 6
1620  */
1621 #define   PLL_LOAD_PULSE_PHASE_MASK             (0xf << PLL_LOAD_PULSE_PHASE_SHIFT)
1622 #define   DISPLAY_RATE_SELECT_FPA1              (1 << 8)
1623 /*
1624  * SDVO multiplier for 945G/GM. Not used on 965.
1625  */
1626 #define   SDVO_MULTIPLIER_MASK                  0x000000ff
1627 #define   SDVO_MULTIPLIER_SHIFT_HIRES           4
1628 #define   SDVO_MULTIPLIER_SHIFT_VGA             0
1629
1630 #define _DPLL_A_MD (DISPLAY_MMIO_BASE(dev_priv) + 0x601c)
1631 #define _DPLL_B_MD (DISPLAY_MMIO_BASE(dev_priv) + 0x6020)
1632 #define _CHV_DPLL_C_MD (DISPLAY_MMIO_BASE(dev_priv) + 0x603c)
1633 #define DPLL_MD(pipe) _MMIO_PIPE3((pipe), _DPLL_A_MD, _DPLL_B_MD, _CHV_DPLL_C_MD)
1634
1635 /*
1636  * UDI pixel divider, controlling how many pixels are stuffed into a packet.
1637  *
1638  * Value is pixels minus 1.  Must be set to 1 pixel for SDVO.
1639  */
1640 #define   DPLL_MD_UDI_DIVIDER_MASK              0x3f000000
1641 #define   DPLL_MD_UDI_DIVIDER_SHIFT             24
1642 /* UDI pixel divider for VGA, same as DPLL_MD_UDI_DIVIDER_MASK. */
1643 #define   DPLL_MD_VGA_UDI_DIVIDER_MASK          0x003f0000
1644 #define   DPLL_MD_VGA_UDI_DIVIDER_SHIFT         16
1645 /*
1646  * SDVO/UDI pixel multiplier.
1647  *
1648  * SDVO requires that the bus clock rate be between 1 and 2 Ghz, and the bus
1649  * clock rate is 10 times the DPLL clock.  At low resolution/refresh rate
1650  * modes, the bus rate would be below the limits, so SDVO allows for stuffing
1651  * dummy bytes in the datastream at an increased clock rate, with both sides of
1652  * the link knowing how many bytes are fill.
1653  *
1654  * So, for a mode with a dotclock of 65Mhz, we would want to double the clock
1655  * rate to 130Mhz to get a bus rate of 1.30Ghz.  The DPLL clock rate would be
1656  * set to 130Mhz, and the SDVO multiplier set to 2x in this register and
1657  * through an SDVO command.
1658  *
1659  * This register field has values of multiplication factor minus 1, with
1660  * a maximum multiplier of 5 for SDVO.
1661  */
1662 #define   DPLL_MD_UDI_MULTIPLIER_MASK           0x00003f00
1663 #define   DPLL_MD_UDI_MULTIPLIER_SHIFT          8
1664 /*
1665  * SDVO/UDI pixel multiplier for VGA, same as DPLL_MD_UDI_MULTIPLIER_MASK.
1666  * This best be set to the default value (3) or the CRT won't work. No,
1667  * I don't entirely understand what this does...
1668  */
1669 #define   DPLL_MD_VGA_UDI_MULTIPLIER_MASK       0x0000003f
1670 #define   DPLL_MD_VGA_UDI_MULTIPLIER_SHIFT      0
1671
1672 #define RAWCLK_FREQ_VLV         _MMIO(VLV_DISPLAY_BASE + 0x6024)
1673
1674 #define _FPA0   0x6040
1675 #define _FPA1   0x6044
1676 #define _FPB0   0x6048
1677 #define _FPB1   0x604c
1678 #define FP0(pipe) _MMIO_PIPE(pipe, _FPA0, _FPB0)
1679 #define FP1(pipe) _MMIO_PIPE(pipe, _FPA1, _FPB1)
1680 #define   FP_N_DIV_MASK         0x003f0000
1681 #define   FP_N_PINEVIEW_DIV_MASK        0x00ff0000
1682 #define   FP_N_DIV_SHIFT                16
1683 #define   FP_M1_DIV_MASK        0x00003f00
1684 #define   FP_M1_DIV_SHIFT                8
1685 #define   FP_M2_DIV_MASK        0x0000003f
1686 #define   FP_M2_PINEVIEW_DIV_MASK       0x000000ff
1687 #define   FP_M2_DIV_SHIFT                0
1688 #define DPLL_TEST       _MMIO(0x606c)
1689 #define   DPLLB_TEST_SDVO_DIV_1         (0 << 22)
1690 #define   DPLLB_TEST_SDVO_DIV_2         (1 << 22)
1691 #define   DPLLB_TEST_SDVO_DIV_4         (2 << 22)
1692 #define   DPLLB_TEST_SDVO_DIV_MASK      (3 << 22)
1693 #define   DPLLB_TEST_N_BYPASS           (1 << 19)
1694 #define   DPLLB_TEST_M_BYPASS           (1 << 18)
1695 #define   DPLLB_INPUT_BUFFER_ENABLE     (1 << 16)
1696 #define   DPLLA_TEST_N_BYPASS           (1 << 3)
1697 #define   DPLLA_TEST_M_BYPASS           (1 << 2)
1698 #define   DPLLA_INPUT_BUFFER_ENABLE     (1 << 0)
1699 #define D_STATE         _MMIO(0x6104)
1700 #define  DSTATE_GFX_RESET_I830                  (1 << 6)
1701 #define  DSTATE_PLL_D3_OFF                      (1 << 3)
1702 #define  DSTATE_GFX_CLOCK_GATING                (1 << 1)
1703 #define  DSTATE_DOT_CLOCK_GATING                (1 << 0)
1704 #define DSPCLK_GATE_D   _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x6200)
1705 # define DPUNIT_B_CLOCK_GATE_DISABLE            (1 << 30) /* 965 */
1706 # define VSUNIT_CLOCK_GATE_DISABLE              (1 << 29) /* 965 */
1707 # define VRHUNIT_CLOCK_GATE_DISABLE             (1 << 28) /* 965 */
1708 # define VRDUNIT_CLOCK_GATE_DISABLE             (1 << 27) /* 965 */
1709 # define AUDUNIT_CLOCK_GATE_DISABLE             (1 << 26) /* 965 */
1710 # define DPUNIT_A_CLOCK_GATE_DISABLE            (1 << 25) /* 965 */
1711 # define DPCUNIT_CLOCK_GATE_DISABLE             (1 << 24) /* 965 */
1712 # define PNV_GMBUSUNIT_CLOCK_GATE_DISABLE       (1 << 24) /* pnv */
1713 # define TVRUNIT_CLOCK_GATE_DISABLE             (1 << 23) /* 915-945 */
1714 # define TVCUNIT_CLOCK_GATE_DISABLE             (1 << 22) /* 915-945 */
1715 # define TVFUNIT_CLOCK_GATE_DISABLE             (1 << 21) /* 915-945 */
1716 # define TVEUNIT_CLOCK_GATE_DISABLE             (1 << 20) /* 915-945 */
1717 # define DVSUNIT_CLOCK_GATE_DISABLE             (1 << 19) /* 915-945 */
1718 # define DSSUNIT_CLOCK_GATE_DISABLE             (1 << 18) /* 915-945 */
1719 # define DDBUNIT_CLOCK_GATE_DISABLE             (1 << 17) /* 915-945 */
1720 # define DPRUNIT_CLOCK_GATE_DISABLE             (1 << 16) /* 915-945 */
1721 # define DPFUNIT_CLOCK_GATE_DISABLE             (1 << 15) /* 915-945 */
1722 # define DPBMUNIT_CLOCK_GATE_DISABLE            (1 << 14) /* 915-945 */
1723 # define DPLSUNIT_CLOCK_GATE_DISABLE            (1 << 13) /* 915-945 */
1724 # define DPLUNIT_CLOCK_GATE_DISABLE             (1 << 12) /* 915-945 */
1725 # define DPOUNIT_CLOCK_GATE_DISABLE             (1 << 11)
1726 # define DPBUNIT_CLOCK_GATE_DISABLE             (1 << 10)
1727 # define DCUNIT_CLOCK_GATE_DISABLE              (1 << 9)
1728 # define DPUNIT_CLOCK_GATE_DISABLE              (1 << 8)
1729 # define VRUNIT_CLOCK_GATE_DISABLE              (1 << 7) /* 915+: reserved */
1730 # define OVHUNIT_CLOCK_GATE_DISABLE             (1 << 6) /* 830-865 */
1731 # define DPIOUNIT_CLOCK_GATE_DISABLE            (1 << 6) /* 915-945 */
1732 # define OVFUNIT_CLOCK_GATE_DISABLE             (1 << 5)
1733 # define OVBUNIT_CLOCK_GATE_DISABLE             (1 << 4)
1734 /*
1735  * This bit must be set on the 830 to prevent hangs when turning off the
1736  * overlay scaler.
1737  */
1738 # define OVRUNIT_CLOCK_GATE_DISABLE             (1 << 3)
1739 # define OVCUNIT_CLOCK_GATE_DISABLE             (1 << 2)
1740 # define OVUUNIT_CLOCK_GATE_DISABLE             (1 << 1)
1741 # define ZVUNIT_CLOCK_GATE_DISABLE              (1 << 0) /* 830 */
1742 # define OVLUNIT_CLOCK_GATE_DISABLE             (1 << 0) /* 845,865 */
1743
1744 #define RENCLK_GATE_D1          _MMIO(0x6204)
1745 # define BLITTER_CLOCK_GATE_DISABLE             (1 << 13) /* 945GM only */
1746 # define MPEG_CLOCK_GATE_DISABLE                (1 << 12) /* 945GM only */
1747 # define PC_FE_CLOCK_GATE_DISABLE               (1 << 11)
1748 # define PC_BE_CLOCK_GATE_DISABLE               (1 << 10)
1749 # define WINDOWER_CLOCK_GATE_DISABLE            (1 << 9)
1750 # define INTERPOLATOR_CLOCK_GATE_DISABLE        (1 << 8)
1751 # define COLOR_CALCULATOR_CLOCK_GATE_DISABLE    (1 << 7)
1752 # define MOTION_COMP_CLOCK_GATE_DISABLE         (1 << 6)
1753 # define MAG_CLOCK_GATE_DISABLE                 (1 << 5)
1754 /* This bit must be unset on 855,865 */
1755 # define MECI_CLOCK_GATE_DISABLE                (1 << 4)
1756 # define DCMP_CLOCK_GATE_DISABLE                (1 << 3)
1757 # define MEC_CLOCK_GATE_DISABLE                 (1 << 2)
1758 # define MECO_CLOCK_GATE_DISABLE                (1 << 1)
1759 /* This bit must be set on 855,865. */
1760 # define SV_CLOCK_GATE_DISABLE                  (1 << 0)
1761 # define I915_MPEG_CLOCK_GATE_DISABLE           (1 << 16)
1762 # define I915_VLD_IP_PR_CLOCK_GATE_DISABLE      (1 << 15)
1763 # define I915_MOTION_COMP_CLOCK_GATE_DISABLE    (1 << 14)
1764 # define I915_BD_BF_CLOCK_GATE_DISABLE          (1 << 13)
1765 # define I915_SF_SE_CLOCK_GATE_DISABLE          (1 << 12)
1766 # define I915_WM_CLOCK_GATE_DISABLE             (1 << 11)
1767 # define I915_IZ_CLOCK_GATE_DISABLE             (1 << 10)
1768 # define I915_PI_CLOCK_GATE_DISABLE             (1 << 9)
1769 # define I915_DI_CLOCK_GATE_DISABLE             (1 << 8)
1770 # define I915_SH_SV_CLOCK_GATE_DISABLE          (1 << 7)
1771 # define I915_PL_DG_QC_FT_CLOCK_GATE_DISABLE    (1 << 6)
1772 # define I915_SC_CLOCK_GATE_DISABLE             (1 << 5)
1773 # define I915_FL_CLOCK_GATE_DISABLE             (1 << 4)
1774 # define I915_DM_CLOCK_GATE_DISABLE             (1 << 3)
1775 # define I915_PS_CLOCK_GATE_DISABLE             (1 << 2)
1776 # define I915_CC_CLOCK_GATE_DISABLE             (1 << 1)
1777 # define I915_BY_CLOCK_GATE_DISABLE             (1 << 0)
1778
1779 # define I965_RCZ_CLOCK_GATE_DISABLE            (1 << 30)
1780 /* This bit must always be set on 965G/965GM */
1781 # define I965_RCC_CLOCK_GATE_DISABLE            (1 << 29)
1782 # define I965_RCPB_CLOCK_GATE_DISABLE           (1 << 28)
1783 # define I965_DAP_CLOCK_GATE_DISABLE            (1 << 27)
1784 # define I965_ROC_CLOCK_GATE_DISABLE            (1 << 26)
1785 # define I965_GW_CLOCK_GATE_DISABLE             (1 << 25)
1786 # define I965_TD_CLOCK_GATE_DISABLE             (1 << 24)
1787 /* This bit must always be set on 965G */
1788 # define I965_ISC_CLOCK_GATE_DISABLE            (1 << 23)
1789 # define I965_IC_CLOCK_GATE_DISABLE             (1 << 22)
1790 # define I965_EU_CLOCK_GATE_DISABLE             (1 << 21)
1791 # define I965_IF_CLOCK_GATE_DISABLE             (1 << 20)
1792 # define I965_TC_CLOCK_GATE_DISABLE             (1 << 19)
1793 # define I965_SO_CLOCK_GATE_DISABLE             (1 << 17)
1794 # define I965_FBC_CLOCK_GATE_DISABLE            (1 << 16)
1795 # define I965_MARI_CLOCK_GATE_DISABLE           (1 << 15)
1796 # define I965_MASF_CLOCK_GATE_DISABLE           (1 << 14)
1797 # define I965_MAWB_CLOCK_GATE_DISABLE           (1 << 13)
1798 # define I965_EM_CLOCK_GATE_DISABLE             (1 << 12)
1799 # define I965_UC_CLOCK_GATE_DISABLE             (1 << 11)
1800 # define I965_SI_CLOCK_GATE_DISABLE             (1 << 6)
1801 # define I965_MT_CLOCK_GATE_DISABLE             (1 << 5)
1802 # define I965_PL_CLOCK_GATE_DISABLE             (1 << 4)
1803 # define I965_DG_CLOCK_GATE_DISABLE             (1 << 3)
1804 # define I965_QC_CLOCK_GATE_DISABLE             (1 << 2)
1805 # define I965_FT_CLOCK_GATE_DISABLE             (1 << 1)
1806 # define I965_DM_CLOCK_GATE_DISABLE             (1 << 0)
1807
1808 #define RENCLK_GATE_D2          _MMIO(0x6208)
1809 #define VF_UNIT_CLOCK_GATE_DISABLE              (1 << 9)
1810 #define GS_UNIT_CLOCK_GATE_DISABLE              (1 << 7)
1811 #define CL_UNIT_CLOCK_GATE_DISABLE              (1 << 6)
1812
1813 #define VDECCLK_GATE_D          _MMIO(0x620C)           /* g4x only */
1814 #define  VCP_UNIT_CLOCK_GATE_DISABLE            (1 << 4)
1815
1816 #define RAMCLK_GATE_D           _MMIO(0x6210)           /* CRL only */
1817 #define DEUC                    _MMIO(0x6214)          /* CRL only */
1818
1819 #define FW_BLC_SELF_VLV         _MMIO(VLV_DISPLAY_BASE + 0x6500)
1820 #define  FW_CSPWRDWNEN          (1 << 15)
1821
1822 #define MI_ARB_VLV              _MMIO(VLV_DISPLAY_BASE + 0x6504)
1823
1824 #define CZCLK_CDCLK_FREQ_RATIO  _MMIO(VLV_DISPLAY_BASE + 0x6508)
1825 #define   CDCLK_FREQ_SHIFT      4
1826 #define   CDCLK_FREQ_MASK       (0x1f << CDCLK_FREQ_SHIFT)
1827 #define   CZCLK_FREQ_MASK       0xf
1828
1829 #define GCI_CONTROL             _MMIO(VLV_DISPLAY_BASE + 0x650C)
1830 #define   PFI_CREDIT_63         (9 << 28)               /* chv only */
1831 #define   PFI_CREDIT_31         (8 << 28)               /* chv only */
1832 #define   PFI_CREDIT(x)         (((x) - 8) << 28)       /* 8-15 */
1833 #define   PFI_CREDIT_RESEND     (1 << 27)
1834 #define   VGA_FAST_MODE_DISABLE (1 << 14)
1835
1836 #define GMBUSFREQ_VLV           _MMIO(VLV_DISPLAY_BASE + 0x6510)
1837
1838 /*
1839  * Palette regs
1840  */
1841 #define _PALETTE_A              0xa000
1842 #define _PALETTE_B              0xa800
1843 #define _CHV_PALETTE_C          0xc000
1844 #define PALETTE_RED_MASK        REG_GENMASK(23, 16)
1845 #define PALETTE_GREEN_MASK      REG_GENMASK(15, 8)
1846 #define PALETTE_BLUE_MASK       REG_GENMASK(7, 0)
1847 #define PALETTE(pipe, i)        _MMIO(DISPLAY_MMIO_BASE(dev_priv) + \
1848                                       _PICK((pipe), _PALETTE_A,         \
1849                                             _PALETTE_B, _CHV_PALETTE_C) + \
1850                                       (i) * 4)
1851
1852 #define PEG_BAND_GAP_DATA       _MMIO(0x14d68)
1853
1854 #define BXT_RP_STATE_CAP        _MMIO(0x138170)
1855 #define GEN9_RP_STATE_LIMITS    _MMIO(0x138148)
1856 #define XEHPSDV_RP_STATE_CAP    _MMIO(0x250014)
1857 #define PVC_RP_STATE_CAP        _MMIO(0x281014)
1858
1859 #define GT0_PERF_LIMIT_REASONS          _MMIO(0x1381a8)
1860 #define   GT0_PERF_LIMIT_REASONS_MASK   0xde3
1861 #define   PROCHOT_MASK                  REG_BIT(1)
1862 #define   THERMAL_LIMIT_MASK            REG_BIT(2)
1863 #define   RATL_MASK                     REG_BIT(6)
1864 #define   VR_THERMALERT_MASK            REG_BIT(7)
1865 #define   VR_TDC_MASK                   REG_BIT(8)
1866 #define   POWER_LIMIT_4_MASK            REG_BIT(9)
1867 #define   POWER_LIMIT_1_MASK            REG_BIT(11)
1868 #define   POWER_LIMIT_2_MASK            REG_BIT(12)
1869
1870 #define CHV_CLK_CTL1                    _MMIO(0x101100)
1871 #define VLV_CLK_CTL2                    _MMIO(0x101104)
1872 #define   CLK_CTL2_CZCOUNT_30NS_SHIFT   28
1873
1874 /*
1875  * Overlay regs
1876  */
1877
1878 #define OVADD                   _MMIO(0x30000)
1879 #define DOVSTA                  _MMIO(0x30008)
1880 #define OC_BUF                  (0x3 << 20)
1881 #define OGAMC5                  _MMIO(0x30010)
1882 #define OGAMC4                  _MMIO(0x30014)
1883 #define OGAMC3                  _MMIO(0x30018)
1884 #define OGAMC2                  _MMIO(0x3001c)
1885 #define OGAMC1                  _MMIO(0x30020)
1886 #define OGAMC0                  _MMIO(0x30024)
1887
1888 /*
1889  * GEN9 clock gating regs
1890  */
1891 #define GEN9_CLKGATE_DIS_0              _MMIO(0x46530)
1892 #define   DARBF_GATING_DIS              (1 << 27)
1893 #define   PWM2_GATING_DIS               (1 << 14)
1894 #define   PWM1_GATING_DIS               (1 << 13)
1895
1896 #define GEN9_CLKGATE_DIS_3              _MMIO(0x46538)
1897 #define   TGL_VRH_GATING_DIS            REG_BIT(31)
1898 #define   DPT_GATING_DIS                REG_BIT(22)
1899
1900 #define GEN9_CLKGATE_DIS_4              _MMIO(0x4653C)
1901 #define   BXT_GMBUS_GATING_DIS          (1 << 14)
1902
1903 #define GEN9_CLKGATE_DIS_5              _MMIO(0x46540)
1904 #define   DPCE_GATING_DIS               REG_BIT(17)
1905
1906 #define _CLKGATE_DIS_PSL_A              0x46520
1907 #define _CLKGATE_DIS_PSL_B              0x46524
1908 #define _CLKGATE_DIS_PSL_C              0x46528
1909 #define   DUPS1_GATING_DIS              (1 << 15)
1910 #define   DUPS2_GATING_DIS              (1 << 19)
1911 #define   DUPS3_GATING_DIS              (1 << 23)
1912 #define   CURSOR_GATING_DIS             REG_BIT(28)
1913 #define   DPF_GATING_DIS                (1 << 10)
1914 #define   DPF_RAM_GATING_DIS            (1 << 9)
1915 #define   DPFR_GATING_DIS               (1 << 8)
1916
1917 #define CLKGATE_DIS_PSL(pipe) \
1918         _MMIO_PIPE(pipe, _CLKGATE_DIS_PSL_A, _CLKGATE_DIS_PSL_B)
1919
1920 /*
1921  * Display engine regs
1922  */
1923
1924 /* Pipe A CRC regs */
1925 #define _PIPE_CRC_CTL_A                 0x60050
1926 #define   PIPE_CRC_ENABLE               REG_BIT(31)
1927 /* skl+ source selection */
1928 #define   PIPE_CRC_SOURCE_MASK_SKL      REG_GENMASK(30, 28)
1929 #define   PIPE_CRC_SOURCE_PLANE_1_SKL   REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_SKL, 0)
1930 #define   PIPE_CRC_SOURCE_PLANE_2_SKL   REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_SKL, 2)
1931 #define   PIPE_CRC_SOURCE_DMUX_SKL      REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_SKL, 4)
1932 #define   PIPE_CRC_SOURCE_PLANE_3_SKL   REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_SKL, 6)
1933 #define   PIPE_CRC_SOURCE_PLANE_4_SKL   REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_SKL, 7)
1934 #define   PIPE_CRC_SOURCE_PLANE_5_SKL   REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_SKL, 5)
1935 #define   PIPE_CRC_SOURCE_PLANE_6_SKL   REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_SKL, 3)
1936 #define   PIPE_CRC_SOURCE_PLANE_7_SKL   REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_SKL, 1)
1937 /* ivb+ source selection */
1938 #define   PIPE_CRC_SOURCE_MASK_IVB      REG_GENMASK(30, 29)
1939 #define   PIPE_CRC_SOURCE_PRIMARY_IVB   REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_IVB, 0)
1940 #define   PIPE_CRC_SOURCE_SPRITE_IVB    REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_IVB, 1)
1941 #define   PIPE_CRC_SOURCE_PF_IVB        REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_IVB, 2)
1942 /* ilk+ source selection */
1943 #define   PIPE_CRC_SOURCE_MASK_ILK      REG_GENMASK(30, 28)
1944 #define   PIPE_CRC_SOURCE_PRIMARY_ILK   REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_ILK, 0)
1945 #define   PIPE_CRC_SOURCE_SPRITE_ILK    REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_ILK, 1)
1946 #define   PIPE_CRC_SOURCE_PIPE_ILK      REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_ILK, 2)
1947 /* embedded DP port on the north display block */
1948 #define   PIPE_CRC_SOURCE_PORT_A_ILK    REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_ILK, 4)
1949 #define   PIPE_CRC_SOURCE_FDI_ILK       REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_ILK, 5)
1950 /* vlv source selection */
1951 #define   PIPE_CRC_SOURCE_MASK_VLV      REG_GENMASK(30, 27)
1952 #define   PIPE_CRC_SOURCE_PIPE_VLV      REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_VLV, 0)
1953 #define   PIPE_CRC_SOURCE_HDMIB_VLV     REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_VLV, 1)
1954 #define   PIPE_CRC_SOURCE_HDMIC_VLV     REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_VLV, 2)
1955 /* with DP port the pipe source is invalid */
1956 #define   PIPE_CRC_SOURCE_DP_D_VLV      REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_VLV, 3)
1957 #define   PIPE_CRC_SOURCE_DP_B_VLV      REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_VLV, 6)
1958 #define   PIPE_CRC_SOURCE_DP_C_VLV      REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_VLV, 7)
1959 /* gen3+ source selection */
1960 #define   PIPE_CRC_SOURCE_MASK_I9XX     REG_GENMASK(30, 28)
1961 #define   PIPE_CRC_SOURCE_PIPE_I9XX     REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_I9XX, 0)
1962 #define   PIPE_CRC_SOURCE_SDVOB_I9XX    REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_I9XX, 1)
1963 #define   PIPE_CRC_SOURCE_SDVOC_I9XX    REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_I9XX, 2)
1964 /* with DP/TV port the pipe source is invalid */
1965 #define   PIPE_CRC_SOURCE_DP_D_G4X      REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_I9XX, 3)
1966 #define   PIPE_CRC_SOURCE_TV_PRE        REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_I9XX, 4)
1967 #define   PIPE_CRC_SOURCE_TV_POST       REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_I9XX, 5)
1968 #define   PIPE_CRC_SOURCE_DP_B_G4X      REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_I9XX, 6)
1969 #define   PIPE_CRC_SOURCE_DP_C_G4X      REG_FIELD_PREP(PIPE_CRC_SOURCE_MASK_I9XX, 7)
1970 /* gen2 doesn't have source selection bits */
1971 #define   PIPE_CRC_INCLUDE_BORDER_I8XX  REG_BIT(30)
1972
1973 #define _PIPE_CRC_RES_1_A_IVB           0x60064
1974 #define _PIPE_CRC_RES_2_A_IVB           0x60068
1975 #define _PIPE_CRC_RES_3_A_IVB           0x6006c
1976 #define _PIPE_CRC_RES_4_A_IVB           0x60070
1977 #define _PIPE_CRC_RES_5_A_IVB           0x60074
1978
1979 #define _PIPE_CRC_RES_RED_A             0x60060
1980 #define _PIPE_CRC_RES_GREEN_A           0x60064
1981 #define _PIPE_CRC_RES_BLUE_A            0x60068
1982 #define _PIPE_CRC_RES_RES1_A_I915       0x6006c
1983 #define _PIPE_CRC_RES_RES2_A_G4X        0x60080
1984
1985 /* Pipe B CRC regs */
1986 #define _PIPE_CRC_RES_1_B_IVB           0x61064
1987 #define _PIPE_CRC_RES_2_B_IVB           0x61068
1988 #define _PIPE_CRC_RES_3_B_IVB           0x6106c
1989 #define _PIPE_CRC_RES_4_B_IVB           0x61070
1990 #define _PIPE_CRC_RES_5_B_IVB           0x61074
1991
1992 #define PIPE_CRC_CTL(pipe)              _MMIO_TRANS2(pipe, _PIPE_CRC_CTL_A)
1993 #define PIPE_CRC_RES_1_IVB(pipe)        _MMIO_TRANS2(pipe, _PIPE_CRC_RES_1_A_IVB)
1994 #define PIPE_CRC_RES_2_IVB(pipe)        _MMIO_TRANS2(pipe, _PIPE_CRC_RES_2_A_IVB)
1995 #define PIPE_CRC_RES_3_IVB(pipe)        _MMIO_TRANS2(pipe, _PIPE_CRC_RES_3_A_IVB)
1996 #define PIPE_CRC_RES_4_IVB(pipe)        _MMIO_TRANS2(pipe, _PIPE_CRC_RES_4_A_IVB)
1997 #define PIPE_CRC_RES_5_IVB(pipe)        _MMIO_TRANS2(pipe, _PIPE_CRC_RES_5_A_IVB)
1998
1999 #define PIPE_CRC_RES_RED(pipe)          _MMIO_TRANS2(pipe, _PIPE_CRC_RES_RED_A)
2000 #define PIPE_CRC_RES_GREEN(pipe)        _MMIO_TRANS2(pipe, _PIPE_CRC_RES_GREEN_A)
2001 #define PIPE_CRC_RES_BLUE(pipe)         _MMIO_TRANS2(pipe, _PIPE_CRC_RES_BLUE_A)
2002 #define PIPE_CRC_RES_RES1_I915(pipe)    _MMIO_TRANS2(pipe, _PIPE_CRC_RES_RES1_A_I915)
2003 #define PIPE_CRC_RES_RES2_G4X(pipe)     _MMIO_TRANS2(pipe, _PIPE_CRC_RES_RES2_A_G4X)
2004
2005 /* Pipe A timing regs */
2006 #define _HTOTAL_A       0x60000
2007 #define _HBLANK_A       0x60004
2008 #define _HSYNC_A        0x60008
2009 #define _VTOTAL_A       0x6000c
2010 #define _VBLANK_A       0x60010
2011 #define _VSYNC_A        0x60014
2012 #define _EXITLINE_A     0x60018
2013 #define _PIPEASRC       0x6001c
2014 #define   PIPESRC_WIDTH_MASK    REG_GENMASK(31, 16)
2015 #define   PIPESRC_WIDTH(w)      REG_FIELD_PREP(PIPESRC_WIDTH_MASK, (w))
2016 #define   PIPESRC_HEIGHT_MASK   REG_GENMASK(15, 0)
2017 #define   PIPESRC_HEIGHT(h)     REG_FIELD_PREP(PIPESRC_HEIGHT_MASK, (h))
2018 #define _BCLRPAT_A      0x60020
2019 #define _VSYNCSHIFT_A   0x60028
2020 #define _PIPE_MULT_A    0x6002c
2021
2022 /* Pipe B timing regs */
2023 #define _HTOTAL_B       0x61000
2024 #define _HBLANK_B       0x61004
2025 #define _HSYNC_B        0x61008
2026 #define _VTOTAL_B       0x6100c
2027 #define _VBLANK_B       0x61010
2028 #define _VSYNC_B        0x61014
2029 #define _PIPEBSRC       0x6101c
2030 #define _BCLRPAT_B      0x61020
2031 #define _VSYNCSHIFT_B   0x61028
2032 #define _PIPE_MULT_B    0x6102c
2033
2034 /* DSI 0 timing regs */
2035 #define _HTOTAL_DSI0            0x6b000
2036 #define _HSYNC_DSI0             0x6b008
2037 #define _VTOTAL_DSI0            0x6b00c
2038 #define _VSYNC_DSI0             0x6b014
2039 #define _VSYNCSHIFT_DSI0        0x6b028
2040
2041 /* DSI 1 timing regs */
2042 #define _HTOTAL_DSI1            0x6b800
2043 #define _HSYNC_DSI1             0x6b808
2044 #define _VTOTAL_DSI1            0x6b80c
2045 #define _VSYNC_DSI1             0x6b814
2046 #define _VSYNCSHIFT_DSI1        0x6b828
2047
2048 #define TRANSCODER_A_OFFSET 0x60000
2049 #define TRANSCODER_B_OFFSET 0x61000
2050 #define TRANSCODER_C_OFFSET 0x62000
2051 #define CHV_TRANSCODER_C_OFFSET 0x63000
2052 #define TRANSCODER_D_OFFSET 0x63000
2053 #define TRANSCODER_EDP_OFFSET 0x6f000
2054 #define TRANSCODER_DSI0_OFFSET  0x6b000
2055 #define TRANSCODER_DSI1_OFFSET  0x6b800
2056
2057 #define HTOTAL(trans)           _MMIO_TRANS2(trans, _HTOTAL_A)
2058 #define HBLANK(trans)           _MMIO_TRANS2(trans, _HBLANK_A)
2059 #define HSYNC(trans)            _MMIO_TRANS2(trans, _HSYNC_A)
2060 #define VTOTAL(trans)           _MMIO_TRANS2(trans, _VTOTAL_A)
2061 #define VBLANK(trans)           _MMIO_TRANS2(trans, _VBLANK_A)
2062 #define VSYNC(trans)            _MMIO_TRANS2(trans, _VSYNC_A)
2063 #define BCLRPAT(trans)          _MMIO_TRANS2(trans, _BCLRPAT_A)
2064 #define VSYNCSHIFT(trans)       _MMIO_TRANS2(trans, _VSYNCSHIFT_A)
2065 #define PIPESRC(trans)          _MMIO_TRANS2(trans, _PIPEASRC)
2066 #define PIPE_MULT(trans)        _MMIO_TRANS2(trans, _PIPE_MULT_A)
2067
2068 #define EXITLINE(trans)         _MMIO_TRANS2(trans, _EXITLINE_A)
2069 #define   EXITLINE_ENABLE       REG_BIT(31)
2070 #define   EXITLINE_MASK         REG_GENMASK(12, 0)
2071 #define   EXITLINE_SHIFT        0
2072
2073 /* VRR registers */
2074 #define _TRANS_VRR_CTL_A                0x60420
2075 #define _TRANS_VRR_CTL_B                0x61420
2076 #define _TRANS_VRR_CTL_C                0x62420
2077 #define _TRANS_VRR_CTL_D                0x63420
2078 #define TRANS_VRR_CTL(trans)                    _MMIO_TRANS2(trans, _TRANS_VRR_CTL_A)
2079 #define   VRR_CTL_VRR_ENABLE                    REG_BIT(31)
2080 #define   VRR_CTL_IGN_MAX_SHIFT                 REG_BIT(30)
2081 #define   VRR_CTL_FLIP_LINE_EN                  REG_BIT(29)
2082 #define   VRR_CTL_PIPELINE_FULL_MASK            REG_GENMASK(10, 3)
2083 #define   VRR_CTL_PIPELINE_FULL(x)              REG_FIELD_PREP(VRR_CTL_PIPELINE_FULL_MASK, (x))
2084 #define   VRR_CTL_PIPELINE_FULL_OVERRIDE        REG_BIT(0)
2085 #define   XELPD_VRR_CTL_VRR_GUARDBAND_MASK      REG_GENMASK(15, 0)
2086 #define   XELPD_VRR_CTL_VRR_GUARDBAND(x)        REG_FIELD_PREP(XELPD_VRR_CTL_VRR_GUARDBAND_MASK, (x))
2087
2088 #define _TRANS_VRR_VMAX_A               0x60424
2089 #define _TRANS_VRR_VMAX_B               0x61424
2090 #define _TRANS_VRR_VMAX_C               0x62424
2091 #define _TRANS_VRR_VMAX_D               0x63424
2092 #define TRANS_VRR_VMAX(trans)           _MMIO_TRANS2(trans, _TRANS_VRR_VMAX_A)
2093 #define   VRR_VMAX_MASK                 REG_GENMASK(19, 0)
2094
2095 #define _TRANS_VRR_VMIN_A               0x60434
2096 #define _TRANS_VRR_VMIN_B               0x61434
2097 #define _TRANS_VRR_VMIN_C               0x62434
2098 #define _TRANS_VRR_VMIN_D               0x63434
2099 #define TRANS_VRR_VMIN(trans)           _MMIO_TRANS2(trans, _TRANS_VRR_VMIN_A)
2100 #define   VRR_VMIN_MASK                 REG_GENMASK(15, 0)
2101
2102 #define _TRANS_VRR_VMAXSHIFT_A          0x60428
2103 #define _TRANS_VRR_VMAXSHIFT_B          0x61428
2104 #define _TRANS_VRR_VMAXSHIFT_C          0x62428
2105 #define _TRANS_VRR_VMAXSHIFT_D          0x63428
2106 #define TRANS_VRR_VMAXSHIFT(trans)      _MMIO_TRANS2(trans, \
2107                                         _TRANS_VRR_VMAXSHIFT_A)
2108 #define   VRR_VMAXSHIFT_DEC_MASK        REG_GENMASK(29, 16)
2109 #define   VRR_VMAXSHIFT_DEC             REG_BIT(16)
2110 #define   VRR_VMAXSHIFT_INC_MASK        REG_GENMASK(12, 0)
2111
2112 #define _TRANS_VRR_STATUS_A             0x6042C
2113 #define _TRANS_VRR_STATUS_B             0x6142C
2114 #define _TRANS_VRR_STATUS_C             0x6242C
2115 #define _TRANS_VRR_STATUS_D             0x6342C
2116 #define TRANS_VRR_STATUS(trans)         _MMIO_TRANS2(trans, _TRANS_VRR_STATUS_A)
2117 #define   VRR_STATUS_VMAX_REACHED       REG_BIT(31)
2118 #define   VRR_STATUS_NOFLIP_TILL_BNDR   REG_BIT(30)
2119 #define   VRR_STATUS_FLIP_BEF_BNDR      REG_BIT(29)
2120 #define   VRR_STATUS_NO_FLIP_FRAME      REG_BIT(28)
2121 #define   VRR_STATUS_VRR_EN_LIVE        REG_BIT(27)
2122 #define   VRR_STATUS_FLIPS_SERVICED     REG_BIT(26)
2123 #define   VRR_STATUS_VBLANK_MASK        REG_GENMASK(22, 20)
2124 #define   STATUS_FSM_IDLE               REG_FIELD_PREP(VRR_STATUS_VBLANK_MASK, 0)
2125 #define   STATUS_FSM_WAIT_TILL_FDB      REG_FIELD_PREP(VRR_STATUS_VBLANK_MASK, 1)
2126 #define   STATUS_FSM_WAIT_TILL_FS       REG_FIELD_PREP(VRR_STATUS_VBLANK_MASK, 2)
2127 #define   STATUS_FSM_WAIT_TILL_FLIP     REG_FIELD_PREP(VRR_STATUS_VBLANK_MASK, 3)
2128 #define   STATUS_FSM_PIPELINE_FILL      REG_FIELD_PREP(VRR_STATUS_VBLANK_MASK, 4)
2129 #define   STATUS_FSM_ACTIVE             REG_FIELD_PREP(VRR_STATUS_VBLANK_MASK, 5)
2130 #define   STATUS_FSM_LEGACY_VBLANK      REG_FIELD_PREP(VRR_STATUS_VBLANK_MASK, 6)
2131
2132 #define _TRANS_VRR_VTOTAL_PREV_A        0x60480
2133 #define _TRANS_VRR_VTOTAL_PREV_B        0x61480
2134 #define _TRANS_VRR_VTOTAL_PREV_C        0x62480
2135 #define _TRANS_VRR_VTOTAL_PREV_D        0x63480
2136 #define TRANS_VRR_VTOTAL_PREV(trans)    _MMIO_TRANS2(trans, \
2137                                         _TRANS_VRR_VTOTAL_PREV_A)
2138 #define   VRR_VTOTAL_FLIP_BEFR_BNDR     REG_BIT(31)
2139 #define   VRR_VTOTAL_FLIP_AFTER_BNDR    REG_BIT(30)
2140 #define   VRR_VTOTAL_FLIP_AFTER_DBLBUF  REG_BIT(29)
2141 #define   VRR_VTOTAL_PREV_FRAME_MASK    REG_GENMASK(19, 0)
2142
2143 #define _TRANS_VRR_FLIPLINE_A           0x60438
2144 #define _TRANS_VRR_FLIPLINE_B           0x61438
2145 #define _TRANS_VRR_FLIPLINE_C           0x62438
2146 #define _TRANS_VRR_FLIPLINE_D           0x63438
2147 #define TRANS_VRR_FLIPLINE(trans)       _MMIO_TRANS2(trans, \
2148                                         _TRANS_VRR_FLIPLINE_A)
2149 #define   VRR_FLIPLINE_MASK             REG_GENMASK(19, 0)
2150
2151 #define _TRANS_VRR_STATUS2_A            0x6043C
2152 #define _TRANS_VRR_STATUS2_B            0x6143C
2153 #define _TRANS_VRR_STATUS2_C            0x6243C
2154 #define _TRANS_VRR_STATUS2_D            0x6343C
2155 #define TRANS_VRR_STATUS2(trans)        _MMIO_TRANS2(trans, _TRANS_VRR_STATUS2_A)
2156 #define   VRR_STATUS2_VERT_LN_CNT_MASK  REG_GENMASK(19, 0)
2157
2158 #define _TRANS_PUSH_A                   0x60A70
2159 #define _TRANS_PUSH_B                   0x61A70
2160 #define _TRANS_PUSH_C                   0x62A70
2161 #define _TRANS_PUSH_D                   0x63A70
2162 #define TRANS_PUSH(trans)               _MMIO_TRANS2(trans, _TRANS_PUSH_A)
2163 #define   TRANS_PUSH_EN                 REG_BIT(31)
2164 #define   TRANS_PUSH_SEND               REG_BIT(30)
2165
2166 /*
2167  * HSW+ eDP PSR registers
2168  *
2169  * HSW PSR registers are relative to DDIA(_DDI_BUF_CTL_A + 0x800) with just one
2170  * instance of it
2171  */
2172 #define _SRD_CTL_A                              0x60800
2173 #define _SRD_CTL_EDP                            0x6f800
2174 #define EDP_PSR_CTL(tran)                       _MMIO(_TRANS2(tran, _SRD_CTL_A))
2175 #define   EDP_PSR_ENABLE                        (1 << 31)
2176 #define   BDW_PSR_SINGLE_FRAME                  (1 << 30)
2177 #define   EDP_PSR_RESTORE_PSR_ACTIVE_CTX_MASK   (1 << 29) /* SW can't modify */
2178 #define   EDP_PSR_LINK_STANDBY                  (1 << 27)
2179 #define   EDP_PSR_MIN_LINK_ENTRY_TIME_MASK      (3 << 25)
2180 #define   EDP_PSR_MIN_LINK_ENTRY_TIME_8_LINES   (0 << 25)
2181 #define   EDP_PSR_MIN_LINK_ENTRY_TIME_4_LINES   (1 << 25)
2182 #define   EDP_PSR_MIN_LINK_ENTRY_TIME_2_LINES   (2 << 25)
2183 #define   EDP_PSR_MIN_LINK_ENTRY_TIME_0_LINES   (3 << 25)
2184 #define   EDP_PSR_MAX_SLEEP_TIME_SHIFT          20
2185 #define   EDP_PSR_SKIP_AUX_EXIT                 (1 << 12)
2186 #define   EDP_PSR_TP1_TP2_SEL                   (0 << 11)
2187 #define   EDP_PSR_TP1_TP3_SEL                   (1 << 11)
2188 #define   EDP_PSR_CRC_ENABLE                    (1 << 10) /* BDW+ */
2189 #define   EDP_PSR_TP2_TP3_TIME_500us            (0 << 8)
2190 #define   EDP_PSR_TP2_TP3_TIME_100us            (1 << 8)
2191 #define   EDP_PSR_TP2_TP3_TIME_2500us           (2 << 8)
2192 #define   EDP_PSR_TP2_TP3_TIME_0us              (3 << 8)
2193 #define   EDP_PSR_TP4_TIME_0US                  (3 << 6) /* ICL+ */
2194 #define   EDP_PSR_TP1_TIME_500us                (0 << 4)
2195 #define   EDP_PSR_TP1_TIME_100us                (1 << 4)
2196 #define   EDP_PSR_TP1_TIME_2500us               (2 << 4)
2197 #define   EDP_PSR_TP1_TIME_0us                  (3 << 4)
2198 #define   EDP_PSR_IDLE_FRAME_SHIFT              0
2199
2200 /*
2201  * Until TGL, IMR/IIR are fixed at 0x648xx. On TGL+ those registers are relative
2202  * to transcoder and bits defined for each one as if using no shift (i.e. as if
2203  * it was for TRANSCODER_EDP)
2204  */
2205 #define EDP_PSR_IMR                             _MMIO(0x64834)
2206 #define EDP_PSR_IIR                             _MMIO(0x64838)
2207 #define _PSR_IMR_A                              0x60814
2208 #define _PSR_IIR_A                              0x60818
2209 #define TRANS_PSR_IMR(tran)                     _MMIO_TRANS2(tran, _PSR_IMR_A)
2210 #define TRANS_PSR_IIR(tran)                     _MMIO_TRANS2(tran, _PSR_IIR_A)
2211 #define   _EDP_PSR_TRANS_SHIFT(trans)           ((trans) == TRANSCODER_EDP ? \
2212                                                  0 : ((trans) - TRANSCODER_A + 1) * 8)
2213 #define   EDP_PSR_TRANS_MASK(trans)             (0x7 << _EDP_PSR_TRANS_SHIFT(trans))
2214 #define   EDP_PSR_ERROR(trans)                  (0x4 << _EDP_PSR_TRANS_SHIFT(trans))
2215 #define   EDP_PSR_POST_EXIT(trans)              (0x2 << _EDP_PSR_TRANS_SHIFT(trans))
2216 #define   EDP_PSR_PRE_ENTRY(trans)              (0x1 << _EDP_PSR_TRANS_SHIFT(trans))
2217
2218 #define _SRD_AUX_DATA_A                         0x60814
2219 #define _SRD_AUX_DATA_EDP                       0x6f814
2220 #define EDP_PSR_AUX_DATA(tran, i)               _MMIO(_TRANS2(tran, _SRD_AUX_DATA_A) + (i) + 4) /* 5 registers */
2221
2222 #define _SRD_STATUS_A                           0x60840
2223 #define _SRD_STATUS_EDP                         0x6f840
2224 #define EDP_PSR_STATUS(tran)                    _MMIO(_TRANS2(tran, _SRD_STATUS_A))
2225 #define   EDP_PSR_STATUS_STATE_MASK             (7 << 29)
2226 #define   EDP_PSR_STATUS_STATE_SHIFT            29
2227 #define   EDP_PSR_STATUS_STATE_IDLE             (0 << 29)
2228 #define   EDP_PSR_STATUS_STATE_SRDONACK         (1 << 29)
2229 #define   EDP_PSR_STATUS_STATE_SRDENT           (2 << 29)
2230 #define   EDP_PSR_STATUS_STATE_BUFOFF           (3 << 29)
2231 #define   EDP_PSR_STATUS_STATE_BUFON            (4 << 29)
2232 #define   EDP_PSR_STATUS_STATE_AUXACK           (5 << 29)
2233 #define   EDP_PSR_STATUS_STATE_SRDOFFACK        (6 << 29)
2234 #define   EDP_PSR_STATUS_LINK_MASK              (3 << 26)
2235 #define   EDP_PSR_STATUS_LINK_FULL_OFF          (0 << 26)
2236 #define   EDP_PSR_STATUS_LINK_FULL_ON           (1 << 26)
2237 #define   EDP_PSR_STATUS_LINK_STANDBY           (2 << 26)
2238 #define   EDP_PSR_STATUS_MAX_SLEEP_TIMER_SHIFT  20
2239 #define   EDP_PSR_STATUS_MAX_SLEEP_TIMER_MASK   0x1f
2240 #define   EDP_PSR_STATUS_COUNT_SHIFT            16
2241 #define   EDP_PSR_STATUS_COUNT_MASK             0xf
2242 #define   EDP_PSR_STATUS_AUX_ERROR              (1 << 15)
2243 #define   EDP_PSR_STATUS_AUX_SENDING            (1 << 12)
2244 #define   EDP_PSR_STATUS_SENDING_IDLE           (1 << 9)
2245 #define   EDP_PSR_STATUS_SENDING_TP2_TP3        (1 << 8)
2246 #define   EDP_PSR_STATUS_SENDING_TP1            (1 << 4)
2247 #define   EDP_PSR_STATUS_IDLE_MASK              0xf
2248
2249 #define _SRD_PERF_CNT_A                 0x60844
2250 #define _SRD_PERF_CNT_EDP               0x6f844
2251 #define EDP_PSR_PERF_CNT(tran)          _MMIO(_TRANS2(tran, _SRD_PERF_CNT_A))
2252 #define   EDP_PSR_PERF_CNT_MASK         0xffffff
2253
2254 /* PSR_MASK on SKL+ */
2255 #define _SRD_DEBUG_A                            0x60860
2256 #define _SRD_DEBUG_EDP                          0x6f860
2257 #define EDP_PSR_DEBUG(tran)                     _MMIO(_TRANS2(tran, _SRD_DEBUG_A))
2258 #define   EDP_PSR_DEBUG_MASK_MAX_SLEEP         (1 << 28)
2259 #define   EDP_PSR_DEBUG_MASK_LPSP              (1 << 27)
2260 #define   EDP_PSR_DEBUG_MASK_MEMUP             (1 << 26)
2261 #define   EDP_PSR_DEBUG_MASK_HPD               (1 << 25)
2262 #define   EDP_PSR_DEBUG_MASK_DISP_REG_WRITE    (1 << 16) /* Reserved in ICL+ */
2263 #define   EDP_PSR_DEBUG_EXIT_ON_PIXEL_UNDERRUN (1 << 15) /* SKL+ */
2264
2265 #define _PSR2_CTL_A                             0x60900
2266 #define _PSR2_CTL_EDP                           0x6f900
2267 #define EDP_PSR2_CTL(tran)                      _MMIO_TRANS2(tran, _PSR2_CTL_A)
2268 #define   EDP_PSR2_ENABLE                       (1 << 31)
2269 #define   EDP_SU_TRACK_ENABLE                   (1 << 30) /* up to adl-p */
2270 #define   TGL_EDP_PSR2_BLOCK_COUNT_NUM_2        (0 << 28)
2271 #define   TGL_EDP_PSR2_BLOCK_COUNT_NUM_3        (1 << 28)
2272 #define   EDP_Y_COORDINATE_ENABLE               REG_BIT(25) /* display 10, 11 and 12 */
2273 #define   EDP_PSR2_SU_SDP_SCANLINE              REG_BIT(25) /* display 13+ */
2274 #define   EDP_MAX_SU_DISABLE_TIME(t)            ((t) << 20)
2275 #define   EDP_MAX_SU_DISABLE_TIME_MASK          (0x1f << 20)
2276 #define   EDP_PSR2_IO_BUFFER_WAKE_MAX_LINES     8
2277 #define   EDP_PSR2_IO_BUFFER_WAKE(lines)        ((EDP_PSR2_IO_BUFFER_WAKE_MAX_LINES - (lines)) << 13)
2278 #define   EDP_PSR2_IO_BUFFER_WAKE_MASK          (3 << 13)
2279 #define   TGL_EDP_PSR2_IO_BUFFER_WAKE_MIN_LINES 5
2280 #define   TGL_EDP_PSR2_IO_BUFFER_WAKE_SHIFT     13
2281 #define   TGL_EDP_PSR2_IO_BUFFER_WAKE(lines)    (((lines) - TGL_EDP_PSR2_IO_BUFFER_WAKE_MIN_LINES) << TGL_EDP_PSR2_IO_BUFFER_WAKE_SHIFT)
2282 #define   TGL_EDP_PSR2_IO_BUFFER_WAKE_MASK      (7 << 13)
2283 #define   EDP_PSR2_FAST_WAKE_MAX_LINES          8
2284 #define   EDP_PSR2_FAST_WAKE(lines)             ((EDP_PSR2_FAST_WAKE_MAX_LINES - (lines)) << 11)
2285 #define   EDP_PSR2_FAST_WAKE_MASK               (3 << 11)
2286 #define   TGL_EDP_PSR2_FAST_WAKE_MIN_LINES      5
2287 #define   TGL_EDP_PSR2_FAST_WAKE_MIN_SHIFT      10
2288 #define   TGL_EDP_PSR2_FAST_WAKE(lines)         (((lines) - TGL_EDP_PSR2_FAST_WAKE_MIN_LINES) << TGL_EDP_PSR2_FAST_WAKE_MIN_SHIFT)
2289 #define   TGL_EDP_PSR2_FAST_WAKE_MASK           (7 << 10)
2290 #define   EDP_PSR2_TP2_TIME_500us               (0 << 8)
2291 #define   EDP_PSR2_TP2_TIME_100us               (1 << 8)
2292 #define   EDP_PSR2_TP2_TIME_2500us              (2 << 8)
2293 #define   EDP_PSR2_TP2_TIME_50us                (3 << 8)
2294 #define   EDP_PSR2_TP2_TIME_MASK                (3 << 8)
2295 #define   EDP_PSR2_FRAME_BEFORE_SU_SHIFT        4
2296 #define   EDP_PSR2_FRAME_BEFORE_SU_MASK         (0xf << 4)
2297 #define   EDP_PSR2_FRAME_BEFORE_SU(a)           ((a) << 4)
2298 #define   EDP_PSR2_IDLE_FRAME_MASK              0xf
2299 #define   EDP_PSR2_IDLE_FRAME_SHIFT             0
2300
2301 #define _PSR_EVENT_TRANS_A                      0x60848
2302 #define _PSR_EVENT_TRANS_B                      0x61848
2303 #define _PSR_EVENT_TRANS_C                      0x62848
2304 #define _PSR_EVENT_TRANS_D                      0x63848
2305 #define _PSR_EVENT_TRANS_EDP                    0x6f848
2306 #define PSR_EVENT(tran)                         _MMIO_TRANS2(tran, _PSR_EVENT_TRANS_A)
2307 #define  PSR_EVENT_PSR2_WD_TIMER_EXPIRE         (1 << 17)
2308 #define  PSR_EVENT_PSR2_DISABLED                (1 << 16)
2309 #define  PSR_EVENT_SU_DIRTY_FIFO_UNDERRUN       (1 << 15)
2310 #define  PSR_EVENT_SU_CRC_FIFO_UNDERRUN         (1 << 14)
2311 #define  PSR_EVENT_GRAPHICS_RESET               (1 << 12)
2312 #define  PSR_EVENT_PCH_INTERRUPT                (1 << 11)
2313 #define  PSR_EVENT_MEMORY_UP                    (1 << 10)
2314 #define  PSR_EVENT_FRONT_BUFFER_MODIFY          (1 << 9)
2315 #define  PSR_EVENT_WD_TIMER_EXPIRE              (1 << 8)
2316 #define  PSR_EVENT_PIPE_REGISTERS_UPDATE        (1 << 6)
2317 #define  PSR_EVENT_REGISTER_UPDATE              (1 << 5) /* Reserved in ICL+ */
2318 #define  PSR_EVENT_HDCP_ENABLE                  (1 << 4)
2319 #define  PSR_EVENT_KVMR_SESSION_ENABLE          (1 << 3)
2320 #define  PSR_EVENT_VBI_ENABLE                   (1 << 2)
2321 #define  PSR_EVENT_LPSP_MODE_EXIT               (1 << 1)
2322 #define  PSR_EVENT_PSR_DISABLE                  (1 << 0)
2323
2324 #define _PSR2_STATUS_A                          0x60940
2325 #define _PSR2_STATUS_EDP                        0x6f940
2326 #define EDP_PSR2_STATUS(tran)                   _MMIO_TRANS2(tran, _PSR2_STATUS_A)
2327 #define EDP_PSR2_STATUS_STATE_MASK              REG_GENMASK(31, 28)
2328 #define EDP_PSR2_STATUS_STATE_DEEP_SLEEP        REG_FIELD_PREP(EDP_PSR2_STATUS_STATE_MASK, 0x8)
2329
2330 #define _PSR2_SU_STATUS_A               0x60914
2331 #define _PSR2_SU_STATUS_EDP             0x6f914
2332 #define _PSR2_SU_STATUS(tran, index)    _MMIO(_TRANS2(tran, _PSR2_SU_STATUS_A) + (index) * 4)
2333 #define PSR2_SU_STATUS(tran, frame)     (_PSR2_SU_STATUS(tran, (frame) / 3))
2334 #define PSR2_SU_STATUS_SHIFT(frame)     (((frame) % 3) * 10)
2335 #define PSR2_SU_STATUS_MASK(frame)      (0x3ff << PSR2_SU_STATUS_SHIFT(frame))
2336 #define PSR2_SU_STATUS_FRAMES           8
2337
2338 #define _PSR2_MAN_TRK_CTL_A                                     0x60910
2339 #define _PSR2_MAN_TRK_CTL_EDP                                   0x6f910
2340 #define PSR2_MAN_TRK_CTL(tran)                                  _MMIO_TRANS2(tran, _PSR2_MAN_TRK_CTL_A)
2341 #define  PSR2_MAN_TRK_CTL_ENABLE                                REG_BIT(31)
2342 #define  PSR2_MAN_TRK_CTL_SU_REGION_START_ADDR_MASK             REG_GENMASK(30, 21)
2343 #define  PSR2_MAN_TRK_CTL_SU_REGION_START_ADDR(val)             REG_FIELD_PREP(PSR2_MAN_TRK_CTL_SU_REGION_START_ADDR_MASK, val)
2344 #define  PSR2_MAN_TRK_CTL_SU_REGION_END_ADDR_MASK               REG_GENMASK(20, 11)
2345 #define  PSR2_MAN_TRK_CTL_SU_REGION_END_ADDR(val)               REG_FIELD_PREP(PSR2_MAN_TRK_CTL_SU_REGION_END_ADDR_MASK, val)
2346 #define  PSR2_MAN_TRK_CTL_SF_SINGLE_FULL_FRAME                  REG_BIT(3)
2347 #define  PSR2_MAN_TRK_CTL_SF_CONTINUOS_FULL_FRAME               REG_BIT(2)
2348 #define  PSR2_MAN_TRK_CTL_SF_PARTIAL_FRAME_UPDATE               REG_BIT(1)
2349 #define  ADLP_PSR2_MAN_TRK_CTL_SU_REGION_START_ADDR_MASK        REG_GENMASK(28, 16)
2350 #define  ADLP_PSR2_MAN_TRK_CTL_SU_REGION_START_ADDR(val)        REG_FIELD_PREP(ADLP_PSR2_MAN_TRK_CTL_SU_REGION_START_ADDR_MASK, val)
2351 #define  ADLP_PSR2_MAN_TRK_CTL_SU_REGION_END_ADDR_MASK          REG_GENMASK(12, 0)
2352 #define  ADLP_PSR2_MAN_TRK_CTL_SU_REGION_END_ADDR(val)          REG_FIELD_PREP(ADLP_PSR2_MAN_TRK_CTL_SU_REGION_END_ADDR_MASK, val)
2353 #define  ADLP_PSR2_MAN_TRK_CTL_SF_PARTIAL_FRAME_UPDATE          REG_BIT(31)
2354 #define  ADLP_PSR2_MAN_TRK_CTL_SF_SINGLE_FULL_FRAME             REG_BIT(14)
2355 #define  ADLP_PSR2_MAN_TRK_CTL_SF_CONTINUOS_FULL_FRAME          REG_BIT(13)
2356
2357 /* Icelake DSC Rate Control Range Parameter Registers */
2358 #define DSCA_RC_RANGE_PARAMETERS_0              _MMIO(0x6B240)
2359 #define DSCA_RC_RANGE_PARAMETERS_0_UDW          _MMIO(0x6B240 + 4)
2360 #define DSCC_RC_RANGE_PARAMETERS_0              _MMIO(0x6BA40)
2361 #define DSCC_RC_RANGE_PARAMETERS_0_UDW          _MMIO(0x6BA40 + 4)
2362 #define _ICL_DSC0_RC_RANGE_PARAMETERS_0_PB      (0x78208)
2363 #define _ICL_DSC0_RC_RANGE_PARAMETERS_0_UDW_PB  (0x78208 + 4)
2364 #define _ICL_DSC1_RC_RANGE_PARAMETERS_0_PB      (0x78308)
2365 #define _ICL_DSC1_RC_RANGE_PARAMETERS_0_UDW_PB  (0x78308 + 4)
2366 #define _ICL_DSC0_RC_RANGE_PARAMETERS_0_PC      (0x78408)
2367 #define _ICL_DSC0_RC_RANGE_PARAMETERS_0_UDW_PC  (0x78408 + 4)
2368 #define _ICL_DSC1_RC_RANGE_PARAMETERS_0_PC      (0x78508)
2369 #define _ICL_DSC1_RC_RANGE_PARAMETERS_0_UDW_PC  (0x78508 + 4)
2370 #define ICL_DSC0_RC_RANGE_PARAMETERS_0(pipe)            _MMIO_PIPE((pipe) - PIPE_B, \
2371                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_0_PB, \
2372                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_0_PC)
2373 #define ICL_DSC0_RC_RANGE_PARAMETERS_0_UDW(pipe)        _MMIO_PIPE((pipe) - PIPE_B, \
2374                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_0_UDW_PB, \
2375                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_0_UDW_PC)
2376 #define ICL_DSC1_RC_RANGE_PARAMETERS_0(pipe)            _MMIO_PIPE((pipe) - PIPE_B, \
2377                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_0_PB, \
2378                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_0_PC)
2379 #define ICL_DSC1_RC_RANGE_PARAMETERS_0_UDW(pipe)        _MMIO_PIPE((pipe) - PIPE_B, \
2380                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_0_UDW_PB, \
2381                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_0_UDW_PC)
2382 #define RC_BPG_OFFSET_SHIFT                     10
2383 #define RC_MAX_QP_SHIFT                         5
2384 #define RC_MIN_QP_SHIFT                         0
2385
2386 #define DSCA_RC_RANGE_PARAMETERS_1              _MMIO(0x6B248)
2387 #define DSCA_RC_RANGE_PARAMETERS_1_UDW          _MMIO(0x6B248 + 4)
2388 #define DSCC_RC_RANGE_PARAMETERS_1              _MMIO(0x6BA48)
2389 #define DSCC_RC_RANGE_PARAMETERS_1_UDW          _MMIO(0x6BA48 + 4)
2390 #define _ICL_DSC0_RC_RANGE_PARAMETERS_1_PB      (0x78210)
2391 #define _ICL_DSC0_RC_RANGE_PARAMETERS_1_UDW_PB  (0x78210 + 4)
2392 #define _ICL_DSC1_RC_RANGE_PARAMETERS_1_PB      (0x78310)
2393 #define _ICL_DSC1_RC_RANGE_PARAMETERS_1_UDW_PB  (0x78310 + 4)
2394 #define _ICL_DSC0_RC_RANGE_PARAMETERS_1_PC      (0x78410)
2395 #define _ICL_DSC0_RC_RANGE_PARAMETERS_1_UDW_PC  (0x78410 + 4)
2396 #define _ICL_DSC1_RC_RANGE_PARAMETERS_1_PC      (0x78510)
2397 #define _ICL_DSC1_RC_RANGE_PARAMETERS_1_UDW_PC  (0x78510 + 4)
2398 #define ICL_DSC0_RC_RANGE_PARAMETERS_1(pipe)            _MMIO_PIPE((pipe) - PIPE_B, \
2399                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_1_PB, \
2400                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_1_PC)
2401 #define ICL_DSC0_RC_RANGE_PARAMETERS_1_UDW(pipe)        _MMIO_PIPE((pipe) - PIPE_B, \
2402                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_1_UDW_PB, \
2403                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_1_UDW_PC)
2404 #define ICL_DSC1_RC_RANGE_PARAMETERS_1(pipe)            _MMIO_PIPE((pipe) - PIPE_B, \
2405                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_1_PB, \
2406                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_1_PC)
2407 #define ICL_DSC1_RC_RANGE_PARAMETERS_1_UDW(pipe)        _MMIO_PIPE((pipe) - PIPE_B, \
2408                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_1_UDW_PB, \
2409                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_1_UDW_PC)
2410
2411 #define DSCA_RC_RANGE_PARAMETERS_2              _MMIO(0x6B250)
2412 #define DSCA_RC_RANGE_PARAMETERS_2_UDW          _MMIO(0x6B250 + 4)
2413 #define DSCC_RC_RANGE_PARAMETERS_2              _MMIO(0x6BA50)
2414 #define DSCC_RC_RANGE_PARAMETERS_2_UDW          _MMIO(0x6BA50 + 4)
2415 #define _ICL_DSC0_RC_RANGE_PARAMETERS_2_PB      (0x78218)
2416 #define _ICL_DSC0_RC_RANGE_PARAMETERS_2_UDW_PB  (0x78218 + 4)
2417 #define _ICL_DSC1_RC_RANGE_PARAMETERS_2_PB      (0x78318)
2418 #define _ICL_DSC1_RC_RANGE_PARAMETERS_2_UDW_PB  (0x78318 + 4)
2419 #define _ICL_DSC0_RC_RANGE_PARAMETERS_2_PC      (0x78418)
2420 #define _ICL_DSC0_RC_RANGE_PARAMETERS_2_UDW_PC  (0x78418 + 4)
2421 #define _ICL_DSC1_RC_RANGE_PARAMETERS_2_PC      (0x78518)
2422 #define _ICL_DSC1_RC_RANGE_PARAMETERS_2_UDW_PC  (0x78518 + 4)
2423 #define ICL_DSC0_RC_RANGE_PARAMETERS_2(pipe)            _MMIO_PIPE((pipe) - PIPE_B, \
2424                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_2_PB, \
2425                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_2_PC)
2426 #define ICL_DSC0_RC_RANGE_PARAMETERS_2_UDW(pipe)        _MMIO_PIPE((pipe) - PIPE_B, \
2427                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_2_UDW_PB, \
2428                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_2_UDW_PC)
2429 #define ICL_DSC1_RC_RANGE_PARAMETERS_2(pipe)            _MMIO_PIPE((pipe) - PIPE_B, \
2430                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_2_PB, \
2431                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_2_PC)
2432 #define ICL_DSC1_RC_RANGE_PARAMETERS_2_UDW(pipe)        _MMIO_PIPE((pipe) - PIPE_B, \
2433                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_2_UDW_PB, \
2434                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_2_UDW_PC)
2435
2436 #define DSCA_RC_RANGE_PARAMETERS_3              _MMIO(0x6B258)
2437 #define DSCA_RC_RANGE_PARAMETERS_3_UDW          _MMIO(0x6B258 + 4)
2438 #define DSCC_RC_RANGE_PARAMETERS_3              _MMIO(0x6BA58)
2439 #define DSCC_RC_RANGE_PARAMETERS_3_UDW          _MMIO(0x6BA58 + 4)
2440 #define _ICL_DSC0_RC_RANGE_PARAMETERS_3_PB      (0x78220)
2441 #define _ICL_DSC0_RC_RANGE_PARAMETERS_3_UDW_PB  (0x78220 + 4)
2442 #define _ICL_DSC1_RC_RANGE_PARAMETERS_3_PB      (0x78320)
2443 #define _ICL_DSC1_RC_RANGE_PARAMETERS_3_UDW_PB  (0x78320 + 4)
2444 #define _ICL_DSC0_RC_RANGE_PARAMETERS_3_PC      (0x78420)
2445 #define _ICL_DSC0_RC_RANGE_PARAMETERS_3_UDW_PC  (0x78420 + 4)
2446 #define _ICL_DSC1_RC_RANGE_PARAMETERS_3_PC      (0x78520)
2447 #define _ICL_DSC1_RC_RANGE_PARAMETERS_3_UDW_PC  (0x78520 + 4)
2448 #define ICL_DSC0_RC_RANGE_PARAMETERS_3(pipe)            _MMIO_PIPE((pipe) - PIPE_B, \
2449                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_3_PB, \
2450                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_3_PC)
2451 #define ICL_DSC0_RC_RANGE_PARAMETERS_3_UDW(pipe)        _MMIO_PIPE((pipe) - PIPE_B, \
2452                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_3_UDW_PB, \
2453                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_3_UDW_PC)
2454 #define ICL_DSC1_RC_RANGE_PARAMETERS_3(pipe)            _MMIO_PIPE((pipe) - PIPE_B, \
2455                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_3_PB, \
2456                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_3_PC)
2457 #define ICL_DSC1_RC_RANGE_PARAMETERS_3_UDW(pipe)        _MMIO_PIPE((pipe) - PIPE_B, \
2458                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_3_UDW_PB, \
2459                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_3_UDW_PC)
2460
2461 /* VGA port control */
2462 #define ADPA                    _MMIO(0x61100)
2463 #define PCH_ADPA                _MMIO(0xe1100)
2464 #define VLV_ADPA                _MMIO(VLV_DISPLAY_BASE + 0x61100)
2465
2466 #define   ADPA_DAC_ENABLE       (1 << 31)
2467 #define   ADPA_DAC_DISABLE      0
2468 #define   ADPA_PIPE_SEL_SHIFT           30
2469 #define   ADPA_PIPE_SEL_MASK            (1 << 30)
2470 #define   ADPA_PIPE_SEL(pipe)           ((pipe) << 30)
2471 #define   ADPA_PIPE_SEL_SHIFT_CPT       29
2472 #define   ADPA_PIPE_SEL_MASK_CPT        (3 << 29)
2473 #define   ADPA_PIPE_SEL_CPT(pipe)       ((pipe) << 29)
2474 #define   ADPA_CRT_HOTPLUG_MASK  0x03ff0000 /* bit 25-16 */
2475 #define   ADPA_CRT_HOTPLUG_MONITOR_NONE  (0 << 24)
2476 #define   ADPA_CRT_HOTPLUG_MONITOR_MASK  (3 << 24)
2477 #define   ADPA_CRT_HOTPLUG_MONITOR_COLOR (3 << 24)
2478 #define   ADPA_CRT_HOTPLUG_MONITOR_MONO  (2 << 24)
2479 #define   ADPA_CRT_HOTPLUG_ENABLE        (1 << 23)
2480 #define   ADPA_CRT_HOTPLUG_PERIOD_64     (0 << 22)
2481 #define   ADPA_CRT_HOTPLUG_PERIOD_128    (1 << 22)
2482 #define   ADPA_CRT_HOTPLUG_WARMUP_5MS    (0 << 21)
2483 #define   ADPA_CRT_HOTPLUG_WARMUP_10MS   (1 << 21)
2484 #define   ADPA_CRT_HOTPLUG_SAMPLE_2S     (0 << 20)
2485 #define   ADPA_CRT_HOTPLUG_SAMPLE_4S     (1 << 20)
2486 #define   ADPA_CRT_HOTPLUG_VOLTAGE_40    (0 << 18)
2487 #define   ADPA_CRT_HOTPLUG_VOLTAGE_50    (1 << 18)
2488 #define   ADPA_CRT_HOTPLUG_VOLTAGE_60    (2 << 18)
2489 #define   ADPA_CRT_HOTPLUG_VOLTAGE_70    (3 << 18)
2490 #define   ADPA_CRT_HOTPLUG_VOLREF_325MV  (0 << 17)
2491 #define   ADPA_CRT_HOTPLUG_VOLREF_475MV  (1 << 17)
2492 #define   ADPA_CRT_HOTPLUG_FORCE_TRIGGER (1 << 16)
2493 #define   ADPA_USE_VGA_HVPOLARITY (1 << 15)
2494 #define   ADPA_SETS_HVPOLARITY  0
2495 #define   ADPA_VSYNC_CNTL_DISABLE (1 << 10)
2496 #define   ADPA_VSYNC_CNTL_ENABLE 0
2497 #define   ADPA_HSYNC_CNTL_DISABLE (1 << 11)
2498 #define   ADPA_HSYNC_CNTL_ENABLE 0
2499 #define   ADPA_VSYNC_ACTIVE_HIGH (1 << 4)
2500 #define   ADPA_VSYNC_ACTIVE_LOW 0
2501 #define   ADPA_HSYNC_ACTIVE_HIGH (1 << 3)
2502 #define   ADPA_HSYNC_ACTIVE_LOW 0
2503 #define   ADPA_DPMS_MASK        (~(3 << 10))
2504 #define   ADPA_DPMS_ON          (0 << 10)
2505 #define   ADPA_DPMS_SUSPEND     (1 << 10)
2506 #define   ADPA_DPMS_STANDBY     (2 << 10)
2507 #define   ADPA_DPMS_OFF         (3 << 10)
2508
2509
2510 /* Hotplug control (945+ only) */
2511 #define PORT_HOTPLUG_EN         _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x61110)
2512 #define   PORTB_HOTPLUG_INT_EN                  (1 << 29)
2513 #define   PORTC_HOTPLUG_INT_EN                  (1 << 28)
2514 #define   PORTD_HOTPLUG_INT_EN                  (1 << 27)
2515 #define   SDVOB_HOTPLUG_INT_EN                  (1 << 26)
2516 #define   SDVOC_HOTPLUG_INT_EN                  (1 << 25)
2517 #define   TV_HOTPLUG_INT_EN                     (1 << 18)
2518 #define   CRT_HOTPLUG_INT_EN                    (1 << 9)
2519 #define HOTPLUG_INT_EN_MASK                     (PORTB_HOTPLUG_INT_EN | \
2520                                                  PORTC_HOTPLUG_INT_EN | \
2521                                                  PORTD_HOTPLUG_INT_EN | \
2522                                                  SDVOC_HOTPLUG_INT_EN | \
2523                                                  SDVOB_HOTPLUG_INT_EN | \
2524                                                  CRT_HOTPLUG_INT_EN)
2525 #define   CRT_HOTPLUG_FORCE_DETECT              (1 << 3)
2526 #define CRT_HOTPLUG_ACTIVATION_PERIOD_32        (0 << 8)
2527 /* must use period 64 on GM45 according to docs */
2528 #define CRT_HOTPLUG_ACTIVATION_PERIOD_64        (1 << 8)
2529 #define CRT_HOTPLUG_DAC_ON_TIME_2M              (0 << 7)
2530 #define CRT_HOTPLUG_DAC_ON_TIME_4M              (1 << 7)
2531 #define CRT_HOTPLUG_VOLTAGE_COMPARE_40          (0 << 5)
2532 #define CRT_HOTPLUG_VOLTAGE_COMPARE_50          (1 << 5)
2533 #define CRT_HOTPLUG_VOLTAGE_COMPARE_60          (2 << 5)
2534 #define CRT_HOTPLUG_VOLTAGE_COMPARE_70          (3 << 5)
2535 #define CRT_HOTPLUG_VOLTAGE_COMPARE_MASK        (3 << 5)
2536 #define CRT_HOTPLUG_DETECT_DELAY_1G             (0 << 4)
2537 #define CRT_HOTPLUG_DETECT_DELAY_2G             (1 << 4)
2538 #define CRT_HOTPLUG_DETECT_VOLTAGE_325MV        (0 << 2)
2539 #define CRT_HOTPLUG_DETECT_VOLTAGE_475MV        (1 << 2)
2540
2541 #define PORT_HOTPLUG_STAT       _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x61114)
2542 /*
2543  * HDMI/DP bits are g4x+
2544  *
2545  * WARNING: Bspec for hpd status bits on gen4 seems to be completely confused.
2546  * Please check the detailed lore in the commit message for for experimental
2547  * evidence.
2548  */
2549 /* Bspec says GM45 should match G4X/VLV/CHV, but reality disagrees */
2550 #define   PORTD_HOTPLUG_LIVE_STATUS_GM45        (1 << 29)
2551 #define   PORTC_HOTPLUG_LIVE_STATUS_GM45        (1 << 28)
2552 #define   PORTB_HOTPLUG_LIVE_STATUS_GM45        (1 << 27)
2553 /* G4X/VLV/CHV DP/HDMI bits again match Bspec */
2554 #define   PORTD_HOTPLUG_LIVE_STATUS_G4X         (1 << 27)
2555 #define   PORTC_HOTPLUG_LIVE_STATUS_G4X         (1 << 28)
2556 #define   PORTB_HOTPLUG_LIVE_STATUS_G4X         (1 << 29)
2557 #define   PORTD_HOTPLUG_INT_STATUS              (3 << 21)
2558 #define   PORTD_HOTPLUG_INT_LONG_PULSE          (2 << 21)
2559 #define   PORTD_HOTPLUG_INT_SHORT_PULSE         (1 << 21)
2560 #define   PORTC_HOTPLUG_INT_STATUS              (3 << 19)
2561 #define   PORTC_HOTPLUG_INT_LONG_PULSE          (2 << 19)
2562 #define   PORTC_HOTPLUG_INT_SHORT_PULSE         (1 << 19)
2563 #define   PORTB_HOTPLUG_INT_STATUS              (3 << 17)
2564 #define   PORTB_HOTPLUG_INT_LONG_PULSE          (2 << 17)
2565 #define   PORTB_HOTPLUG_INT_SHORT_PLUSE         (1 << 17)
2566 /* CRT/TV common between gen3+ */
2567 #define   CRT_HOTPLUG_INT_STATUS                (1 << 11)
2568 #define   TV_HOTPLUG_INT_STATUS                 (1 << 10)
2569 #define   CRT_HOTPLUG_MONITOR_MASK              (3 << 8)
2570 #define   CRT_HOTPLUG_MONITOR_COLOR             (3 << 8)
2571 #define   CRT_HOTPLUG_MONITOR_MONO              (2 << 8)
2572 #define   CRT_HOTPLUG_MONITOR_NONE              (0 << 8)
2573 #define   DP_AUX_CHANNEL_D_INT_STATUS_G4X       (1 << 6)
2574 #define   DP_AUX_CHANNEL_C_INT_STATUS_G4X       (1 << 5)
2575 #define   DP_AUX_CHANNEL_B_INT_STATUS_G4X       (1 << 4)
2576 #define   DP_AUX_CHANNEL_MASK_INT_STATUS_G4X    (7 << 4)
2577
2578 /* SDVO is different across gen3/4 */
2579 #define   SDVOC_HOTPLUG_INT_STATUS_G4X          (1 << 3)
2580 #define   SDVOB_HOTPLUG_INT_STATUS_G4X          (1 << 2)
2581 /*
2582  * Bspec seems to be seriously misleaded about the SDVO hpd bits on i965g/gm,
2583  * since reality corrobates that they're the same as on gen3. But keep these
2584  * bits here (and the comment!) to help any other lost wanderers back onto the
2585  * right tracks.
2586  */
2587 #define   SDVOC_HOTPLUG_INT_STATUS_I965         (3 << 4)
2588 #define   SDVOB_HOTPLUG_INT_STATUS_I965         (3 << 2)
2589 #define   SDVOC_HOTPLUG_INT_STATUS_I915         (1 << 7)
2590 #define   SDVOB_HOTPLUG_INT_STATUS_I915         (1 << 6)
2591 #define   HOTPLUG_INT_STATUS_G4X                (CRT_HOTPLUG_INT_STATUS | \
2592                                                  SDVOB_HOTPLUG_INT_STATUS_G4X | \
2593                                                  SDVOC_HOTPLUG_INT_STATUS_G4X | \
2594                                                  PORTB_HOTPLUG_INT_STATUS | \
2595                                                  PORTC_HOTPLUG_INT_STATUS | \
2596                                                  PORTD_HOTPLUG_INT_STATUS)
2597
2598 #define HOTPLUG_INT_STATUS_I915                 (CRT_HOTPLUG_INT_STATUS | \
2599                                                  SDVOB_HOTPLUG_INT_STATUS_I915 | \
2600                                                  SDVOC_HOTPLUG_INT_STATUS_I915 | \
2601                                                  PORTB_HOTPLUG_INT_STATUS | \
2602                                                  PORTC_HOTPLUG_INT_STATUS | \
2603                                                  PORTD_HOTPLUG_INT_STATUS)
2604
2605 /* SDVO and HDMI port control.
2606  * The same register may be used for SDVO or HDMI */
2607 #define _GEN3_SDVOB     0x61140
2608 #define _GEN3_SDVOC     0x61160
2609 #define GEN3_SDVOB      _MMIO(_GEN3_SDVOB)
2610 #define GEN3_SDVOC      _MMIO(_GEN3_SDVOC)
2611 #define GEN4_HDMIB      GEN3_SDVOB
2612 #define GEN4_HDMIC      GEN3_SDVOC
2613 #define VLV_HDMIB       _MMIO(VLV_DISPLAY_BASE + 0x61140)
2614 #define VLV_HDMIC       _MMIO(VLV_DISPLAY_BASE + 0x61160)
2615 #define CHV_HDMID       _MMIO(VLV_DISPLAY_BASE + 0x6116C)
2616 #define PCH_SDVOB       _MMIO(0xe1140)
2617 #define PCH_HDMIB       PCH_SDVOB
2618 #define PCH_HDMIC       _MMIO(0xe1150)
2619 #define PCH_HDMID       _MMIO(0xe1160)
2620
2621 #define PORT_DFT_I9XX                           _MMIO(0x61150)
2622 #define   DC_BALANCE_RESET                      (1 << 25)
2623 #define PORT_DFT2_G4X           _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x61154)
2624 #define   DC_BALANCE_RESET_VLV                  (1 << 31)
2625 #define   PIPE_SCRAMBLE_RESET_MASK              ((1 << 14) | (0x3 << 0))
2626 #define   PIPE_C_SCRAMBLE_RESET                 REG_BIT(14) /* chv */
2627 #define   PIPE_B_SCRAMBLE_RESET                 REG_BIT(1)
2628 #define   PIPE_A_SCRAMBLE_RESET                 REG_BIT(0)
2629
2630 /* Gen 3 SDVO bits: */
2631 #define   SDVO_ENABLE                           (1 << 31)
2632 #define   SDVO_PIPE_SEL_SHIFT                   30
2633 #define   SDVO_PIPE_SEL_MASK                    (1 << 30)
2634 #define   SDVO_PIPE_SEL(pipe)                   ((pipe) << 30)
2635 #define   SDVO_STALL_SELECT                     (1 << 29)
2636 #define   SDVO_INTERRUPT_ENABLE                 (1 << 26)
2637 /*
2638  * 915G/GM SDVO pixel multiplier.
2639  * Programmed value is multiplier - 1, up to 5x.
2640  * \sa DPLL_MD_UDI_MULTIPLIER_MASK
2641  */
2642 #define   SDVO_PORT_MULTIPLY_MASK               (7 << 23)
2643 #define   SDVO_PORT_MULTIPLY_SHIFT              23
2644 #define   SDVO_PHASE_SELECT_MASK                (15 << 19)
2645 #define   SDVO_PHASE_SELECT_DEFAULT             (6 << 19)
2646 #define   SDVO_CLOCK_OUTPUT_INVERT              (1 << 18)
2647 #define   SDVOC_GANG_MODE                       (1 << 16) /* Port C only */
2648 #define   SDVO_BORDER_ENABLE                    (1 << 7) /* SDVO only */
2649 #define   SDVOB_PCIE_CONCURRENCY                (1 << 3) /* Port B only */
2650 #define   SDVO_DETECTED                         (1 << 2)
2651 /* Bits to be preserved when writing */
2652 #define   SDVOB_PRESERVE_MASK ((1 << 17) | (1 << 16) | (1 << 14) | \
2653                                SDVO_INTERRUPT_ENABLE)
2654 #define   SDVOC_PRESERVE_MASK ((1 << 17) | SDVO_INTERRUPT_ENABLE)
2655
2656 /* Gen 4 SDVO/HDMI bits: */
2657 #define   SDVO_COLOR_FORMAT_8bpc                (0 << 26)
2658 #define   SDVO_COLOR_FORMAT_MASK                (7 << 26)
2659 #define   SDVO_ENCODING_SDVO                    (0 << 10)
2660 #define   SDVO_ENCODING_HDMI                    (2 << 10)
2661 #define   HDMI_MODE_SELECT_HDMI                 (1 << 9) /* HDMI only */
2662 #define   HDMI_MODE_SELECT_DVI                  (0 << 9) /* HDMI only */
2663 #define   HDMI_COLOR_RANGE_16_235               (1 << 8) /* HDMI only */
2664 #define   HDMI_AUDIO_ENABLE                     (1 << 6) /* HDMI only */
2665 /* VSYNC/HSYNC bits new with 965, default is to be set */
2666 #define   SDVO_VSYNC_ACTIVE_HIGH                (1 << 4)
2667 #define   SDVO_HSYNC_ACTIVE_HIGH                (1 << 3)
2668
2669 /* Gen 5 (IBX) SDVO/HDMI bits: */
2670 #define   HDMI_COLOR_FORMAT_12bpc               (3 << 26) /* HDMI only */
2671 #define   SDVOB_HOTPLUG_ENABLE                  (1 << 23) /* SDVO only */
2672
2673 /* Gen 6 (CPT) SDVO/HDMI bits: */
2674 #define   SDVO_PIPE_SEL_SHIFT_CPT               29
2675 #define   SDVO_PIPE_SEL_MASK_CPT                (3 << 29)
2676 #define   SDVO_PIPE_SEL_CPT(pipe)               ((pipe) << 29)
2677
2678 /* CHV SDVO/HDMI bits: */
2679 #define   SDVO_PIPE_SEL_SHIFT_CHV               24
2680 #define   SDVO_PIPE_SEL_MASK_CHV                (3 << 24)
2681 #define   SDVO_PIPE_SEL_CHV(pipe)               ((pipe) << 24)
2682
2683
2684 /* DVO port control */
2685 #define _DVOA                   0x61120
2686 #define DVOA                    _MMIO(_DVOA)
2687 #define _DVOB                   0x61140
2688 #define DVOB                    _MMIO(_DVOB)
2689 #define _DVOC                   0x61160
2690 #define DVOC                    _MMIO(_DVOC)
2691 #define   DVO_ENABLE                    (1 << 31)
2692 #define   DVO_PIPE_SEL_SHIFT            30
2693 #define   DVO_PIPE_SEL_MASK             (1 << 30)
2694 #define   DVO_PIPE_SEL(pipe)            ((pipe) << 30)
2695 #define   DVO_PIPE_STALL_UNUSED         (0 << 28)
2696 #define   DVO_PIPE_STALL                (1 << 28)
2697 #define   DVO_PIPE_STALL_TV             (2 << 28)
2698 #define   DVO_PIPE_STALL_MASK           (3 << 28)
2699 #define   DVO_USE_VGA_SYNC              (1 << 15)
2700 #define   DVO_DATA_ORDER_I740           (0 << 14)
2701 #define   DVO_DATA_ORDER_FP             (1 << 14)
2702 #define   DVO_VSYNC_DISABLE             (1 << 11)
2703 #define   DVO_HSYNC_DISABLE             (1 << 10)
2704 #define   DVO_VSYNC_TRISTATE            (1 << 9)
2705 #define   DVO_HSYNC_TRISTATE            (1 << 8)
2706 #define   DVO_BORDER_ENABLE             (1 << 7)
2707 #define   DVO_DATA_ORDER_GBRG           (1 << 6)
2708 #define   DVO_DATA_ORDER_RGGB           (0 << 6)
2709 #define   DVO_DATA_ORDER_GBRG_ERRATA    (0 << 6)
2710 #define   DVO_DATA_ORDER_RGGB_ERRATA    (1 << 6)
2711 #define   DVO_VSYNC_ACTIVE_HIGH         (1 << 4)
2712 #define   DVO_HSYNC_ACTIVE_HIGH         (1 << 3)
2713 #define   DVO_BLANK_ACTIVE_HIGH         (1 << 2)
2714 #define   DVO_OUTPUT_CSTATE_PIXELS      (1 << 1)        /* SDG only */
2715 #define   DVO_OUTPUT_SOURCE_SIZE_PIXELS (1 << 0)        /* SDG only */
2716 #define   DVO_PRESERVE_MASK             (0x7 << 24)
2717 #define DVOA_SRCDIM             _MMIO(0x61124)
2718 #define DVOB_SRCDIM             _MMIO(0x61144)
2719 #define DVOC_SRCDIM             _MMIO(0x61164)
2720 #define   DVO_SRCDIM_HORIZONTAL_SHIFT   12
2721 #define   DVO_SRCDIM_VERTICAL_SHIFT     0
2722
2723 /* LVDS port control */
2724 #define LVDS                    _MMIO(0x61180)
2725 /*
2726  * Enables the LVDS port.  This bit must be set before DPLLs are enabled, as
2727  * the DPLL semantics change when the LVDS is assigned to that pipe.
2728  */
2729 #define   LVDS_PORT_EN                  (1 << 31)
2730 /* Selects pipe B for LVDS data.  Must be set on pre-965. */
2731 #define   LVDS_PIPE_SEL_SHIFT           30
2732 #define   LVDS_PIPE_SEL_MASK            (1 << 30)
2733 #define   LVDS_PIPE_SEL(pipe)           ((pipe) << 30)
2734 #define   LVDS_PIPE_SEL_SHIFT_CPT       29
2735 #define   LVDS_PIPE_SEL_MASK_CPT        (3 << 29)
2736 #define   LVDS_PIPE_SEL_CPT(pipe)       ((pipe) << 29)
2737 /* LVDS dithering flag on 965/g4x platform */
2738 #define   LVDS_ENABLE_DITHER            (1 << 25)
2739 /* LVDS sync polarity flags. Set to invert (i.e. negative) */
2740 #define   LVDS_VSYNC_POLARITY           (1 << 21)
2741 #define   LVDS_HSYNC_POLARITY           (1 << 20)
2742
2743 /* Enable border for unscaled (or aspect-scaled) display */
2744 #define   LVDS_BORDER_ENABLE            (1 << 15)
2745 /*
2746  * Enables the A0-A2 data pairs and CLKA, containing 18 bits of color data per
2747  * pixel.
2748  */
2749 #define   LVDS_A0A2_CLKA_POWER_MASK     (3 << 8)
2750 #define   LVDS_A0A2_CLKA_POWER_DOWN     (0 << 8)
2751 #define   LVDS_A0A2_CLKA_POWER_UP       (3 << 8)
2752 /*
2753  * Controls the A3 data pair, which contains the additional LSBs for 24 bit
2754  * mode.  Only enabled if LVDS_A0A2_CLKA_POWER_UP also indicates it should be
2755  * on.
2756  */
2757 #define   LVDS_A3_POWER_MASK            (3 << 6)
2758 #define   LVDS_A3_POWER_DOWN            (0 << 6)
2759 #define   LVDS_A3_POWER_UP              (3 << 6)
2760 /*
2761  * Controls the CLKB pair.  This should only be set when LVDS_B0B3_POWER_UP
2762  * is set.
2763  */
2764 #define   LVDS_CLKB_POWER_MASK          (3 << 4)
2765 #define   LVDS_CLKB_POWER_DOWN          (0 << 4)
2766 #define   LVDS_CLKB_POWER_UP            (3 << 4)
2767 /*
2768  * Controls the B0-B3 data pairs.  This must be set to match the DPLL p2
2769  * setting for whether we are in dual-channel mode.  The B3 pair will
2770  * additionally only be powered up when LVDS_A3_POWER_UP is set.
2771  */
2772 #define   LVDS_B0B3_POWER_MASK          (3 << 2)
2773 #define   LVDS_B0B3_POWER_DOWN          (0 << 2)
2774 #define   LVDS_B0B3_POWER_UP            (3 << 2)
2775
2776 /* Video Data Island Packet control */
2777 #define VIDEO_DIP_DATA          _MMIO(0x61178)
2778 /* Read the description of VIDEO_DIP_DATA (before Haswell) or VIDEO_DIP_ECC
2779  * (Haswell and newer) to see which VIDEO_DIP_DATA byte corresponds to each byte
2780  * of the infoframe structure specified by CEA-861. */
2781 #define   VIDEO_DIP_DATA_SIZE   32
2782 #define   VIDEO_DIP_GMP_DATA_SIZE       36
2783 #define   VIDEO_DIP_VSC_DATA_SIZE       36
2784 #define   VIDEO_DIP_PPS_DATA_SIZE       132
2785 #define VIDEO_DIP_CTL           _MMIO(0x61170)
2786 /* Pre HSW: */
2787 #define   VIDEO_DIP_ENABLE              (1 << 31)
2788 #define   VIDEO_DIP_PORT(port)          ((port) << 29)
2789 #define   VIDEO_DIP_PORT_MASK           (3 << 29)
2790 #define   VIDEO_DIP_ENABLE_GCP          (1 << 25) /* ilk+ */
2791 #define   VIDEO_DIP_ENABLE_AVI          (1 << 21)
2792 #define   VIDEO_DIP_ENABLE_VENDOR       (2 << 21)
2793 #define   VIDEO_DIP_ENABLE_GAMUT        (4 << 21) /* ilk+ */
2794 #define   VIDEO_DIP_ENABLE_SPD          (8 << 21)
2795 #define   VIDEO_DIP_SELECT_AVI          (0 << 19)
2796 #define   VIDEO_DIP_SELECT_VENDOR       (1 << 19)
2797 #define   VIDEO_DIP_SELECT_GAMUT        (2 << 19)
2798 #define   VIDEO_DIP_SELECT_SPD          (3 << 19)
2799 #define   VIDEO_DIP_SELECT_MASK         (3 << 19)
2800 #define   VIDEO_DIP_FREQ_ONCE           (0 << 16)
2801 #define   VIDEO_DIP_FREQ_VSYNC          (1 << 16)
2802 #define   VIDEO_DIP_FREQ_2VSYNC         (2 << 16)
2803 #define   VIDEO_DIP_FREQ_MASK           (3 << 16)
2804 /* HSW and later: */
2805 #define   VIDEO_DIP_ENABLE_DRM_GLK      (1 << 28)
2806 #define   PSR_VSC_BIT_7_SET             (1 << 27)
2807 #define   VSC_SELECT_MASK               (0x3 << 25)
2808 #define   VSC_SELECT_SHIFT              25
2809 #define   VSC_DIP_HW_HEA_DATA           (0 << 25)
2810 #define   VSC_DIP_HW_HEA_SW_DATA        (1 << 25)
2811 #define   VSC_DIP_HW_DATA_SW_HEA        (2 << 25)
2812 #define   VSC_DIP_SW_HEA_DATA           (3 << 25)
2813 #define   VDIP_ENABLE_PPS               (1 << 24)
2814 #define   VIDEO_DIP_ENABLE_VSC_HSW      (1 << 20)
2815 #define   VIDEO_DIP_ENABLE_GCP_HSW      (1 << 16)
2816 #define   VIDEO_DIP_ENABLE_AVI_HSW      (1 << 12)
2817 #define   VIDEO_DIP_ENABLE_VS_HSW       (1 << 8)
2818 #define   VIDEO_DIP_ENABLE_GMP_HSW      (1 << 4)
2819 #define   VIDEO_DIP_ENABLE_SPD_HSW      (1 << 0)
2820
2821 /* Panel power sequencing */
2822 #define PPS_BASE                        0x61200
2823 #define VLV_PPS_BASE                    (VLV_DISPLAY_BASE + PPS_BASE)
2824 #define PCH_PPS_BASE                    0xC7200
2825
2826 #define _MMIO_PPS(pps_idx, reg)         _MMIO(dev_priv->pps_mmio_base - \
2827                                               PPS_BASE + (reg) +        \
2828                                               (pps_idx) * 0x100)
2829
2830 #define _PP_STATUS                      0x61200
2831 #define PP_STATUS(pps_idx)              _MMIO_PPS(pps_idx, _PP_STATUS)
2832 #define   PP_ON                         REG_BIT(31)
2833 /*
2834  * Indicates that all dependencies of the panel are on:
2835  *
2836  * - PLL enabled
2837  * - pipe enabled
2838  * - LVDS/DVOB/DVOC on
2839  */
2840 #define   PP_READY                      REG_BIT(30)
2841 #define   PP_SEQUENCE_MASK              REG_GENMASK(29, 28)
2842 #define   PP_SEQUENCE_NONE              REG_FIELD_PREP(PP_SEQUENCE_MASK, 0)
2843 #define   PP_SEQUENCE_POWER_UP          REG_FIELD_PREP(PP_SEQUENCE_MASK, 1)
2844 #define   PP_SEQUENCE_POWER_DOWN        REG_FIELD_PREP(PP_SEQUENCE_MASK, 2)
2845 #define   PP_CYCLE_DELAY_ACTIVE         REG_BIT(27)
2846 #define   PP_SEQUENCE_STATE_MASK        REG_GENMASK(3, 0)
2847 #define   PP_SEQUENCE_STATE_OFF_IDLE    REG_FIELD_PREP(PP_SEQUENCE_STATE_MASK, 0x0)
2848 #define   PP_SEQUENCE_STATE_OFF_S0_1    REG_FIELD_PREP(PP_SEQUENCE_STATE_MASK, 0x1)
2849 #define   PP_SEQUENCE_STATE_OFF_S0_2    REG_FIELD_PREP(PP_SEQUENCE_STATE_MASK, 0x2)
2850 #define   PP_SEQUENCE_STATE_OFF_S0_3    REG_FIELD_PREP(PP_SEQUENCE_STATE_MASK, 0x3)
2851 #define   PP_SEQUENCE_STATE_ON_IDLE     REG_FIELD_PREP(PP_SEQUENCE_STATE_MASK, 0x8)
2852 #define   PP_SEQUENCE_STATE_ON_S1_1     REG_FIELD_PREP(PP_SEQUENCE_STATE_MASK, 0x9)
2853 #define   PP_SEQUENCE_STATE_ON_S1_2     REG_FIELD_PREP(PP_SEQUENCE_STATE_MASK, 0xa)
2854 #define   PP_SEQUENCE_STATE_ON_S1_3     REG_FIELD_PREP(PP_SEQUENCE_STATE_MASK, 0xb)
2855 #define   PP_SEQUENCE_STATE_RESET       REG_FIELD_PREP(PP_SEQUENCE_STATE_MASK, 0xf)
2856
2857 #define _PP_CONTROL                     0x61204
2858 #define PP_CONTROL(pps_idx)             _MMIO_PPS(pps_idx, _PP_CONTROL)
2859 #define  PANEL_UNLOCK_MASK              REG_GENMASK(31, 16)
2860 #define  PANEL_UNLOCK_REGS              REG_FIELD_PREP(PANEL_UNLOCK_MASK, 0xabcd)
2861 #define  BXT_POWER_CYCLE_DELAY_MASK     REG_GENMASK(8, 4)
2862 #define  EDP_FORCE_VDD                  REG_BIT(3)
2863 #define  EDP_BLC_ENABLE                 REG_BIT(2)
2864 #define  PANEL_POWER_RESET              REG_BIT(1)
2865 #define  PANEL_POWER_ON                 REG_BIT(0)
2866
2867 #define _PP_ON_DELAYS                   0x61208
2868 #define PP_ON_DELAYS(pps_idx)           _MMIO_PPS(pps_idx, _PP_ON_DELAYS)
2869 #define  PANEL_PORT_SELECT_MASK         REG_GENMASK(31, 30)
2870 #define  PANEL_PORT_SELECT_LVDS         REG_FIELD_PREP(PANEL_PORT_SELECT_MASK, 0)
2871 #define  PANEL_PORT_SELECT_DPA          REG_FIELD_PREP(PANEL_PORT_SELECT_MASK, 1)
2872 #define  PANEL_PORT_SELECT_DPC          REG_FIELD_PREP(PANEL_PORT_SELECT_MASK, 2)
2873 #define  PANEL_PORT_SELECT_DPD          REG_FIELD_PREP(PANEL_PORT_SELECT_MASK, 3)
2874 #define  PANEL_PORT_SELECT_VLV(port)    REG_FIELD_PREP(PANEL_PORT_SELECT_MASK, port)
2875 #define  PANEL_POWER_UP_DELAY_MASK      REG_GENMASK(28, 16)
2876 #define  PANEL_LIGHT_ON_DELAY_MASK      REG_GENMASK(12, 0)
2877
2878 #define _PP_OFF_DELAYS                  0x6120C
2879 #define PP_OFF_DELAYS(pps_idx)          _MMIO_PPS(pps_idx, _PP_OFF_DELAYS)
2880 #define  PANEL_POWER_DOWN_DELAY_MASK    REG_GENMASK(28, 16)
2881 #define  PANEL_LIGHT_OFF_DELAY_MASK     REG_GENMASK(12, 0)
2882
2883 #define _PP_DIVISOR                     0x61210
2884 #define PP_DIVISOR(pps_idx)             _MMIO_PPS(pps_idx, _PP_DIVISOR)
2885 #define  PP_REFERENCE_DIVIDER_MASK      REG_GENMASK(31, 8)
2886 #define  PANEL_POWER_CYCLE_DELAY_MASK   REG_GENMASK(4, 0)
2887
2888 /* Panel fitting */
2889 #define PFIT_CONTROL    _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x61230)
2890 #define   PFIT_ENABLE           (1 << 31)
2891 #define   PFIT_PIPE_MASK        (3 << 29)
2892 #define   PFIT_PIPE_SHIFT       29
2893 #define   PFIT_PIPE(pipe)       ((pipe) << 29)
2894 #define   VERT_INTERP_DISABLE   (0 << 10)
2895 #define   VERT_INTERP_BILINEAR  (1 << 10)
2896 #define   VERT_INTERP_MASK      (3 << 10)
2897 #define   VERT_AUTO_SCALE       (1 << 9)
2898 #define   HORIZ_INTERP_DISABLE  (0 << 6)
2899 #define   HORIZ_INTERP_BILINEAR (1 << 6)
2900 #define   HORIZ_INTERP_MASK     (3 << 6)
2901 #define   HORIZ_AUTO_SCALE      (1 << 5)
2902 #define   PANEL_8TO6_DITHER_ENABLE (1 << 3)
2903 #define   PFIT_FILTER_FUZZY     (0 << 24)
2904 #define   PFIT_SCALING_AUTO     (0 << 26)
2905 #define   PFIT_SCALING_PROGRAMMED (1 << 26)
2906 #define   PFIT_SCALING_PILLAR   (2 << 26)
2907 #define   PFIT_SCALING_LETTER   (3 << 26)
2908 #define PFIT_PGM_RATIOS _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x61234)
2909 /* Pre-965 */
2910 #define         PFIT_VERT_SCALE_SHIFT           20
2911 #define         PFIT_VERT_SCALE_MASK            0xfff00000
2912 #define         PFIT_HORIZ_SCALE_SHIFT          4
2913 #define         PFIT_HORIZ_SCALE_MASK           0x0000fff0
2914 /* 965+ */
2915 #define         PFIT_VERT_SCALE_SHIFT_965       16
2916 #define         PFIT_VERT_SCALE_MASK_965        0x1fff0000
2917 #define         PFIT_HORIZ_SCALE_SHIFT_965      0
2918 #define         PFIT_HORIZ_SCALE_MASK_965       0x00001fff
2919
2920 #define PFIT_AUTO_RATIOS _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x61238)
2921
2922 #define _VLV_BLC_PWM_CTL2_A (DISPLAY_MMIO_BASE(dev_priv) + 0x61250)
2923 #define _VLV_BLC_PWM_CTL2_B (DISPLAY_MMIO_BASE(dev_priv) + 0x61350)
2924 #define VLV_BLC_PWM_CTL2(pipe) _MMIO_PIPE(pipe, _VLV_BLC_PWM_CTL2_A, \
2925                                          _VLV_BLC_PWM_CTL2_B)
2926
2927 #define _VLV_BLC_PWM_CTL_A (DISPLAY_MMIO_BASE(dev_priv) + 0x61254)
2928 #define _VLV_BLC_PWM_CTL_B (DISPLAY_MMIO_BASE(dev_priv) + 0x61354)
2929 #define VLV_BLC_PWM_CTL(pipe) _MMIO_PIPE(pipe, _VLV_BLC_PWM_CTL_A, \
2930                                         _VLV_BLC_PWM_CTL_B)
2931
2932 #define _VLV_BLC_HIST_CTL_A (DISPLAY_MMIO_BASE(dev_priv) + 0x61260)
2933 #define _VLV_BLC_HIST_CTL_B (DISPLAY_MMIO_BASE(dev_priv) + 0x61360)
2934 #define VLV_BLC_HIST_CTL(pipe) _MMIO_PIPE(pipe, _VLV_BLC_HIST_CTL_A, \
2935                                          _VLV_BLC_HIST_CTL_B)
2936
2937 /* Backlight control */
2938 #define BLC_PWM_CTL2    _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x61250) /* 965+ only */
2939 #define   BLM_PWM_ENABLE                (1 << 31)
2940 #define   BLM_COMBINATION_MODE          (1 << 30) /* gen4 only */
2941 #define   BLM_PIPE_SELECT               (1 << 29)
2942 #define   BLM_PIPE_SELECT_IVB           (3 << 29)
2943 #define   BLM_PIPE_A                    (0 << 29)
2944 #define   BLM_PIPE_B                    (1 << 29)
2945 #define   BLM_PIPE_C                    (2 << 29) /* ivb + */
2946 #define   BLM_TRANSCODER_A              BLM_PIPE_A /* hsw */
2947 #define   BLM_TRANSCODER_B              BLM_PIPE_B
2948 #define   BLM_TRANSCODER_C              BLM_PIPE_C
2949 #define   BLM_TRANSCODER_EDP            (3 << 29)
2950 #define   BLM_PIPE(pipe)                ((pipe) << 29)
2951 #define   BLM_POLARITY_I965             (1 << 28) /* gen4 only */
2952 #define   BLM_PHASE_IN_INTERUPT_STATUS  (1 << 26)
2953 #define   BLM_PHASE_IN_ENABLE           (1 << 25)
2954 #define   BLM_PHASE_IN_INTERUPT_ENABL   (1 << 24)
2955 #define   BLM_PHASE_IN_TIME_BASE_SHIFT  (16)
2956 #define   BLM_PHASE_IN_TIME_BASE_MASK   (0xff << 16)
2957 #define   BLM_PHASE_IN_COUNT_SHIFT      (8)
2958 #define   BLM_PHASE_IN_COUNT_MASK       (0xff << 8)
2959 #define   BLM_PHASE_IN_INCR_SHIFT       (0)
2960 #define   BLM_PHASE_IN_INCR_MASK        (0xff << 0)
2961 #define BLC_PWM_CTL     _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x61254)
2962 /*
2963  * This is the most significant 15 bits of the number of backlight cycles in a
2964  * complete cycle of the modulated backlight control.
2965  *
2966  * The actual value is this field multiplied by two.
2967  */
2968 #define   BACKLIGHT_MODULATION_FREQ_SHIFT       (17)
2969 #define   BACKLIGHT_MODULATION_FREQ_MASK        (0x7fff << 17)
2970 #define   BLM_LEGACY_MODE                       (1 << 16) /* gen2 only */
2971 /*
2972  * This is the number of cycles out of the backlight modulation cycle for which
2973  * the backlight is on.
2974  *
2975  * This field must be no greater than the number of cycles in the complete
2976  * backlight modulation cycle.
2977  */
2978 #define   BACKLIGHT_DUTY_CYCLE_SHIFT            (0)
2979 #define   BACKLIGHT_DUTY_CYCLE_MASK             (0xffff)
2980 #define   BACKLIGHT_DUTY_CYCLE_MASK_PNV         (0xfffe)
2981 #define   BLM_POLARITY_PNV                      (1 << 0) /* pnv only */
2982
2983 #define BLC_HIST_CTL    _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x61260)
2984 #define  BLM_HISTOGRAM_ENABLE                   (1 << 31)
2985
2986 /* New registers for PCH-split platforms. Safe where new bits show up, the
2987  * register layout machtes with gen4 BLC_PWM_CTL[12]. */
2988 #define BLC_PWM_CPU_CTL2        _MMIO(0x48250)
2989 #define BLC_PWM_CPU_CTL         _MMIO(0x48254)
2990
2991 #define HSW_BLC_PWM2_CTL        _MMIO(0x48350)
2992
2993 /* PCH CTL1 is totally different, all but the below bits are reserved. CTL2 is
2994  * like the normal CTL from gen4 and earlier. Hooray for confusing naming. */
2995 #define BLC_PWM_PCH_CTL1        _MMIO(0xc8250)
2996 #define   BLM_PCH_PWM_ENABLE                    (1 << 31)
2997 #define   BLM_PCH_OVERRIDE_ENABLE               (1 << 30)
2998 #define   BLM_PCH_POLARITY                      (1 << 29)
2999 #define BLC_PWM_PCH_CTL2        _MMIO(0xc8254)
3000
3001 #define UTIL_PIN_CTL                    _MMIO(0x48400)
3002 #define   UTIL_PIN_ENABLE               (1 << 31)
3003 #define   UTIL_PIN_PIPE_MASK            (3 << 29)
3004 #define   UTIL_PIN_PIPE(x)              ((x) << 29)
3005 #define   UTIL_PIN_MODE_MASK            (0xf << 24)
3006 #define   UTIL_PIN_MODE_DATA            (0 << 24)
3007 #define   UTIL_PIN_MODE_PWM             (1 << 24)
3008 #define   UTIL_PIN_MODE_VBLANK          (4 << 24)
3009 #define   UTIL_PIN_MODE_VSYNC           (5 << 24)
3010 #define   UTIL_PIN_MODE_EYE_LEVEL       (8 << 24)
3011 #define   UTIL_PIN_OUTPUT_DATA          (1 << 23)
3012 #define   UTIL_PIN_POLARITY             (1 << 22)
3013 #define   UTIL_PIN_DIRECTION_INPUT      (1 << 19)
3014 #define   UTIL_PIN_INPUT_DATA           (1 << 16)
3015
3016 /* BXT backlight register definition. */
3017 #define _BXT_BLC_PWM_CTL1                       0xC8250
3018 #define   BXT_BLC_PWM_ENABLE                    (1 << 31)
3019 #define   BXT_BLC_PWM_POLARITY                  (1 << 29)
3020 #define _BXT_BLC_PWM_FREQ1                      0xC8254
3021 #define _BXT_BLC_PWM_DUTY1                      0xC8258
3022
3023 #define _BXT_BLC_PWM_CTL2                       0xC8350
3024 #define _BXT_BLC_PWM_FREQ2                      0xC8354
3025 #define _BXT_BLC_PWM_DUTY2                      0xC8358
3026
3027 #define BXT_BLC_PWM_CTL(controller)    _MMIO_PIPE(controller,           \
3028                                         _BXT_BLC_PWM_CTL1, _BXT_BLC_PWM_CTL2)
3029 #define BXT_BLC_PWM_FREQ(controller)   _MMIO_PIPE(controller, \
3030                                         _BXT_BLC_PWM_FREQ1, _BXT_BLC_PWM_FREQ2)
3031 #define BXT_BLC_PWM_DUTY(controller)   _MMIO_PIPE(controller, \
3032                                         _BXT_BLC_PWM_DUTY1, _BXT_BLC_PWM_DUTY2)
3033
3034 #define PCH_GTC_CTL             _MMIO(0xe7000)
3035 #define   PCH_GTC_ENABLE        (1 << 31)
3036
3037 /* TV port control */
3038 #define TV_CTL                  _MMIO(0x68000)
3039 /* Enables the TV encoder */
3040 # define TV_ENC_ENABLE                  (1 << 31)
3041 /* Sources the TV encoder input from pipe B instead of A. */
3042 # define TV_ENC_PIPE_SEL_SHIFT          30
3043 # define TV_ENC_PIPE_SEL_MASK           (1 << 30)
3044 # define TV_ENC_PIPE_SEL(pipe)          ((pipe) << 30)
3045 /* Outputs composite video (DAC A only) */
3046 # define TV_ENC_OUTPUT_COMPOSITE        (0 << 28)
3047 /* Outputs SVideo video (DAC B/C) */
3048 # define TV_ENC_OUTPUT_SVIDEO           (1 << 28)
3049 /* Outputs Component video (DAC A/B/C) */
3050 # define TV_ENC_OUTPUT_COMPONENT        (2 << 28)
3051 /* Outputs Composite and SVideo (DAC A/B/C) */
3052 # define TV_ENC_OUTPUT_SVIDEO_COMPOSITE (3 << 28)
3053 # define TV_TRILEVEL_SYNC               (1 << 21)
3054 /* Enables slow sync generation (945GM only) */
3055 # define TV_SLOW_SYNC                   (1 << 20)
3056 /* Selects 4x oversampling for 480i and 576p */
3057 # define TV_OVERSAMPLE_4X               (0 << 18)
3058 /* Selects 2x oversampling for 720p and 1080i */
3059 # define TV_OVERSAMPLE_2X               (1 << 18)
3060 /* Selects no oversampling for 1080p */
3061 # define TV_OVERSAMPLE_NONE             (2 << 18)
3062 /* Selects 8x oversampling */
3063 # define TV_OVERSAMPLE_8X               (3 << 18)
3064 # define TV_OVERSAMPLE_MASK             (3 << 18)
3065 /* Selects progressive mode rather than interlaced */
3066 # define TV_PROGRESSIVE                 (1 << 17)
3067 /* Sets the colorburst to PAL mode.  Required for non-M PAL modes. */
3068 # define TV_PAL_BURST                   (1 << 16)
3069 /* Field for setting delay of Y compared to C */
3070 # define TV_YC_SKEW_MASK                (7 << 12)
3071 /* Enables a fix for 480p/576p standard definition modes on the 915GM only */
3072 # define TV_ENC_SDP_FIX                 (1 << 11)
3073 /*
3074  * Enables a fix for the 915GM only.
3075  *
3076  * Not sure what it does.
3077  */
3078 # define TV_ENC_C0_FIX                  (1 << 10)
3079 /* Bits that must be preserved by software */
3080 # define TV_CTL_SAVE                    ((1 << 11) | (3 << 9) | (7 << 6) | 0xf)
3081 # define TV_FUSE_STATE_MASK             (3 << 4)
3082 /* Read-only state that reports all features enabled */
3083 # define TV_FUSE_STATE_ENABLED          (0 << 4)
3084 /* Read-only state that reports that Macrovision is disabled in hardware*/
3085 # define TV_FUSE_STATE_NO_MACROVISION   (1 << 4)
3086 /* Read-only state that reports that TV-out is disabled in hardware. */
3087 # define TV_FUSE_STATE_DISABLED         (2 << 4)
3088 /* Normal operation */
3089 # define TV_TEST_MODE_NORMAL            (0 << 0)
3090 /* Encoder test pattern 1 - combo pattern */
3091 # define TV_TEST_MODE_PATTERN_1         (1 << 0)
3092 /* Encoder test pattern 2 - full screen vertical 75% color bars */
3093 # define TV_TEST_MODE_PATTERN_2         (2 << 0)
3094 /* Encoder test pattern 3 - full screen horizontal 75% color bars */
3095 # define TV_TEST_MODE_PATTERN_3         (3 << 0)
3096 /* Encoder test pattern 4 - random noise */
3097 # define TV_TEST_MODE_PATTERN_4         (4 << 0)
3098 /* Encoder test pattern 5 - linear color ramps */
3099 # define TV_TEST_MODE_PATTERN_5         (5 << 0)
3100 /*
3101  * This test mode forces the DACs to 50% of full output.
3102  *
3103  * This is used for load detection in combination with TVDAC_SENSE_MASK
3104  */
3105 # define TV_TEST_MODE_MONITOR_DETECT    (7 << 0)
3106 # define TV_TEST_MODE_MASK              (7 << 0)
3107
3108 #define TV_DAC                  _MMIO(0x68004)
3109 # define TV_DAC_SAVE            0x00ffff00
3110 /*
3111  * Reports that DAC state change logic has reported change (RO).
3112  *
3113  * This gets cleared when TV_DAC_STATE_EN is cleared
3114 */
3115 # define TVDAC_STATE_CHG                (1 << 31)
3116 # define TVDAC_SENSE_MASK               (7 << 28)
3117 /* Reports that DAC A voltage is above the detect threshold */
3118 # define TVDAC_A_SENSE                  (1 << 30)
3119 /* Reports that DAC B voltage is above the detect threshold */
3120 # define TVDAC_B_SENSE                  (1 << 29)
3121 /* Reports that DAC C voltage is above the detect threshold */
3122 # define TVDAC_C_SENSE                  (1 << 28)
3123 /*
3124  * Enables DAC state detection logic, for load-based TV detection.
3125  *
3126  * The PLL of the chosen pipe (in TV_CTL) must be running, and the encoder set
3127  * to off, for load detection to work.
3128  */
3129 # define TVDAC_STATE_CHG_EN             (1 << 27)
3130 /* Sets the DAC A sense value to high */
3131 # define TVDAC_A_SENSE_CTL              (1 << 26)
3132 /* Sets the DAC B sense value to high */
3133 # define TVDAC_B_SENSE_CTL              (1 << 25)
3134 /* Sets the DAC C sense value to high */
3135 # define TVDAC_C_SENSE_CTL              (1 << 24)
3136 /* Overrides the ENC_ENABLE and DAC voltage levels */
3137 # define DAC_CTL_OVERRIDE               (1 << 7)
3138 /* Sets the slew rate.  Must be preserved in software */
3139 # define ENC_TVDAC_SLEW_FAST            (1 << 6)
3140 # define DAC_A_1_3_V                    (0 << 4)
3141 # define DAC_A_1_1_V                    (1 << 4)
3142 # define DAC_A_0_7_V                    (2 << 4)
3143 # define DAC_A_MASK                     (3 << 4)
3144 # define DAC_B_1_3_V                    (0 << 2)
3145 # define DAC_B_1_1_V                    (1 << 2)
3146 # define DAC_B_0_7_V                    (2 << 2)
3147 # define DAC_B_MASK                     (3 << 2)
3148 # define DAC_C_1_3_V                    (0 << 0)
3149 # define DAC_C_1_1_V                    (1 << 0)
3150 # define DAC_C_0_7_V                    (2 << 0)
3151 # define DAC_C_MASK                     (3 << 0)
3152
3153 /*
3154  * CSC coefficients are stored in a floating point format with 9 bits of
3155  * mantissa and 2 or 3 bits of exponent.  The exponent is represented as 2**-n,
3156  * where 2-bit exponents are unsigned n, and 3-bit exponents are signed n with
3157  * -1 (0x3) being the only legal negative value.
3158  */
3159 #define TV_CSC_Y                _MMIO(0x68010)
3160 # define TV_RY_MASK                     0x07ff0000
3161 # define TV_RY_SHIFT                    16
3162 # define TV_GY_MASK                     0x00000fff
3163 # define TV_GY_SHIFT                    0
3164
3165 #define TV_CSC_Y2               _MMIO(0x68014)
3166 # define TV_BY_MASK                     0x07ff0000
3167 # define TV_BY_SHIFT                    16
3168 /*
3169  * Y attenuation for component video.
3170  *
3171  * Stored in 1.9 fixed point.
3172  */
3173 # define TV_AY_MASK                     0x000003ff
3174 # define TV_AY_SHIFT                    0
3175
3176 #define TV_CSC_U                _MMIO(0x68018)
3177 # define TV_RU_MASK                     0x07ff0000
3178 # define TV_RU_SHIFT                    16
3179 # define TV_GU_MASK                     0x000007ff
3180 # define TV_GU_SHIFT                    0
3181
3182 #define TV_CSC_U2               _MMIO(0x6801c)
3183 # define TV_BU_MASK                     0x07ff0000
3184 # define TV_BU_SHIFT                    16
3185 /*
3186  * U attenuation for component video.
3187  *
3188  * Stored in 1.9 fixed point.
3189  */
3190 # define TV_AU_MASK                     0x000003ff
3191 # define TV_AU_SHIFT                    0
3192
3193 #define TV_CSC_V                _MMIO(0x68020)
3194 # define TV_RV_MASK                     0x0fff0000
3195 # define TV_RV_SHIFT                    16
3196 # define TV_GV_MASK                     0x000007ff
3197 # define TV_GV_SHIFT                    0
3198
3199 #define TV_CSC_V2               _MMIO(0x68024)
3200 # define TV_BV_MASK                     0x07ff0000
3201 # define TV_BV_SHIFT                    16
3202 /*
3203  * V attenuation for component video.
3204  *
3205  * Stored in 1.9 fixed point.
3206  */
3207 # define TV_AV_MASK                     0x000007ff
3208 # define TV_AV_SHIFT                    0
3209
3210 #define TV_CLR_KNOBS            _MMIO(0x68028)
3211 /* 2s-complement brightness adjustment */
3212 # define TV_BRIGHTNESS_MASK             0xff000000
3213 # define TV_BRIGHTNESS_SHIFT            24
3214 /* Contrast adjustment, as a 2.6 unsigned floating point number */
3215 # define TV_CONTRAST_MASK               0x00ff0000
3216 # define TV_CONTRAST_SHIFT              16
3217 /* Saturation adjustment, as a 2.6 unsigned floating point number */
3218 # define TV_SATURATION_MASK             0x0000ff00
3219 # define TV_SATURATION_SHIFT            8
3220 /* Hue adjustment, as an integer phase angle in degrees */
3221 # define TV_HUE_MASK                    0x000000ff
3222 # define TV_HUE_SHIFT                   0
3223
3224 #define TV_CLR_LEVEL            _MMIO(0x6802c)
3225 /* Controls the DAC level for black */
3226 # define TV_BLACK_LEVEL_MASK            0x01ff0000
3227 # define TV_BLACK_LEVEL_SHIFT           16
3228 /* Controls the DAC level for blanking */
3229 # define TV_BLANK_LEVEL_MASK            0x000001ff
3230 # define TV_BLANK_LEVEL_SHIFT           0
3231
3232 #define TV_H_CTL_1              _MMIO(0x68030)
3233 /* Number of pixels in the hsync. */
3234 # define TV_HSYNC_END_MASK              0x1fff0000
3235 # define TV_HSYNC_END_SHIFT             16
3236 /* Total number of pixels minus one in the line (display and blanking). */
3237 # define TV_HTOTAL_MASK                 0x00001fff
3238 # define TV_HTOTAL_SHIFT                0
3239
3240 #define TV_H_CTL_2              _MMIO(0x68034)
3241 /* Enables the colorburst (needed for non-component color) */
3242 # define TV_BURST_ENA                   (1 << 31)
3243 /* Offset of the colorburst from the start of hsync, in pixels minus one. */
3244 # define TV_HBURST_START_SHIFT          16
3245 # define TV_HBURST_START_MASK           0x1fff0000
3246 /* Length of the colorburst */
3247 # define TV_HBURST_LEN_SHIFT            0
3248 # define TV_HBURST_LEN_MASK             0x0001fff
3249
3250 #define TV_H_CTL_3              _MMIO(0x68038)
3251 /* End of hblank, measured in pixels minus one from start of hsync */
3252 # define TV_HBLANK_END_SHIFT            16
3253 # define TV_HBLANK_END_MASK             0x1fff0000
3254 /* Start of hblank, measured in pixels minus one from start of hsync */
3255 # define TV_HBLANK_START_SHIFT          0
3256 # define TV_HBLANK_START_MASK           0x0001fff
3257
3258 #define TV_V_CTL_1              _MMIO(0x6803c)
3259 /* XXX */
3260 # define TV_NBR_END_SHIFT               16
3261 # define TV_NBR_END_MASK                0x07ff0000
3262 /* XXX */
3263 # define TV_VI_END_F1_SHIFT             8
3264 # define TV_VI_END_F1_MASK              0x00003f00
3265 /* XXX */
3266 # define TV_VI_END_F2_SHIFT             0
3267 # define TV_VI_END_F2_MASK              0x0000003f
3268
3269 #define TV_V_CTL_2              _MMIO(0x68040)
3270 /* Length of vsync, in half lines */
3271 # define TV_VSYNC_LEN_MASK              0x07ff0000
3272 # define TV_VSYNC_LEN_SHIFT             16
3273 /* Offset of the start of vsync in field 1, measured in one less than the
3274  * number of half lines.
3275  */
3276 # define TV_VSYNC_START_F1_MASK         0x00007f00
3277 # define TV_VSYNC_START_F1_SHIFT        8
3278 /*
3279  * Offset of the start of vsync in field 2, measured in one less than the
3280  * number of half lines.
3281  */
3282 # define TV_VSYNC_START_F2_MASK         0x0000007f
3283 # define TV_VSYNC_START_F2_SHIFT        0
3284
3285 #define TV_V_CTL_3              _MMIO(0x68044)
3286 /* Enables generation of the equalization signal */
3287 # define TV_EQUAL_ENA                   (1 << 31)
3288 /* Length of vsync, in half lines */
3289 # define TV_VEQ_LEN_MASK                0x007f0000
3290 # define TV_VEQ_LEN_SHIFT               16
3291 /* Offset of the start of equalization in field 1, measured in one less than
3292  * the number of half lines.
3293  */
3294 # define TV_VEQ_START_F1_MASK           0x0007f00
3295 # define TV_VEQ_START_F1_SHIFT          8
3296 /*
3297  * Offset of the start of equalization in field 2, measured in one less than
3298  * the number of half lines.
3299  */
3300 # define TV_VEQ_START_F2_MASK           0x000007f
3301 # define TV_VEQ_START_F2_SHIFT          0
3302
3303 #define TV_V_CTL_4              _MMIO(0x68048)
3304 /*
3305  * Offset to start of vertical colorburst, measured in one less than the
3306  * number of lines from vertical start.
3307  */
3308 # define TV_VBURST_START_F1_MASK        0x003f0000
3309 # define TV_VBURST_START_F1_SHIFT       16
3310 /*
3311  * Offset to the end of vertical colorburst, measured in one less than the
3312  * number of lines from the start of NBR.
3313  */
3314 # define TV_VBURST_END_F1_MASK          0x000000ff
3315 # define TV_VBURST_END_F1_SHIFT         0
3316
3317 #define TV_V_CTL_5              _MMIO(0x6804c)
3318 /*
3319  * Offset to start of vertical colorburst, measured in one less than the
3320  * number of lines from vertical start.
3321  */
3322 # define TV_VBURST_START_F2_MASK        0x003f0000
3323 # define TV_VBURST_START_F2_SHIFT       16
3324 /*
3325  * Offset to the end of vertical colorburst, measured in one less than the
3326  * number of lines from the start of NBR.
3327  */
3328 # define TV_VBURST_END_F2_MASK          0x000000ff
3329 # define TV_VBURST_END_F2_SHIFT         0
3330
3331 #define TV_V_CTL_6              _MMIO(0x68050)
3332 /*
3333  * Offset to start of vertical colorburst, measured in one less than the
3334  * number of lines from vertical start.
3335  */
3336 # define TV_VBURST_START_F3_MASK        0x003f0000
3337 # define TV_VBURST_START_F3_SHIFT       16
3338 /*
3339  * Offset to the end of vertical colorburst, measured in one less than the
3340  * number of lines from the start of NBR.
3341  */
3342 # define TV_VBURST_END_F3_MASK          0x000000ff
3343 # define TV_VBURST_END_F3_SHIFT         0
3344
3345 #define TV_V_CTL_7              _MMIO(0x68054)
3346 /*
3347  * Offset to start of vertical colorburst, measured in one less than the
3348  * number of lines from vertical start.
3349  */
3350 # define TV_VBURST_START_F4_MASK        0x003f0000
3351 # define TV_VBURST_START_F4_SHIFT       16
3352 /*
3353  * Offset to the end of vertical colorburst, measured in one less than the
3354  * number of lines from the start of NBR.
3355  */
3356 # define TV_VBURST_END_F4_MASK          0x000000ff
3357 # define TV_VBURST_END_F4_SHIFT         0
3358
3359 #define TV_SC_CTL_1             _MMIO(0x68060)
3360 /* Turns on the first subcarrier phase generation DDA */
3361 # define TV_SC_DDA1_EN                  (1 << 31)
3362 /* Turns on the first subcarrier phase generation DDA */
3363 # define TV_SC_DDA2_EN                  (1 << 30)
3364 /* Turns on the first subcarrier phase generation DDA */
3365 # define TV_SC_DDA3_EN                  (1 << 29)
3366 /* Sets the subcarrier DDA to reset frequency every other field */
3367 # define TV_SC_RESET_EVERY_2            (0 << 24)
3368 /* Sets the subcarrier DDA to reset frequency every fourth field */
3369 # define TV_SC_RESET_EVERY_4            (1 << 24)
3370 /* Sets the subcarrier DDA to reset frequency every eighth field */
3371 # define TV_SC_RESET_EVERY_8            (2 << 24)
3372 /* Sets the subcarrier DDA to never reset the frequency */
3373 # define TV_SC_RESET_NEVER              (3 << 24)
3374 /* Sets the peak amplitude of the colorburst.*/
3375 # define TV_BURST_LEVEL_MASK            0x00ff0000
3376 # define TV_BURST_LEVEL_SHIFT           16
3377 /* Sets the increment of the first subcarrier phase generation DDA */
3378 # define TV_SCDDA1_INC_MASK             0x00000fff
3379 # define TV_SCDDA1_INC_SHIFT            0
3380
3381 #define TV_SC_CTL_2             _MMIO(0x68064)
3382 /* Sets the rollover for the second subcarrier phase generation DDA */
3383 # define TV_SCDDA2_SIZE_MASK            0x7fff0000
3384 # define TV_SCDDA2_SIZE_SHIFT           16
3385 /* Sets the increent of the second subcarrier phase generation DDA */
3386 # define TV_SCDDA2_INC_MASK             0x00007fff
3387 # define TV_SCDDA2_INC_SHIFT            0
3388
3389 #define TV_SC_CTL_3             _MMIO(0x68068)
3390 /* Sets the rollover for the third subcarrier phase generation DDA */
3391 # define TV_SCDDA3_SIZE_MASK            0x7fff0000
3392 # define TV_SCDDA3_SIZE_SHIFT           16
3393 /* Sets the increent of the third subcarrier phase generation DDA */
3394 # define TV_SCDDA3_INC_MASK             0x00007fff
3395 # define TV_SCDDA3_INC_SHIFT            0
3396
3397 #define TV_WIN_POS              _MMIO(0x68070)
3398 /* X coordinate of the display from the start of horizontal active */
3399 # define TV_XPOS_MASK                   0x1fff0000
3400 # define TV_XPOS_SHIFT                  16
3401 /* Y coordinate of the display from the start of vertical active (NBR) */
3402 # define TV_YPOS_MASK                   0x00000fff
3403 # define TV_YPOS_SHIFT                  0
3404
3405 #define TV_WIN_SIZE             _MMIO(0x68074)
3406 /* Horizontal size of the display window, measured in pixels*/
3407 # define TV_XSIZE_MASK                  0x1fff0000
3408 # define TV_XSIZE_SHIFT                 16
3409 /*
3410  * Vertical size of the display window, measured in pixels.
3411  *
3412  * Must be even for interlaced modes.
3413  */
3414 # define TV_YSIZE_MASK                  0x00000fff
3415 # define TV_YSIZE_SHIFT                 0
3416
3417 #define TV_FILTER_CTL_1         _MMIO(0x68080)
3418 /*
3419  * Enables automatic scaling calculation.
3420  *
3421  * If set, the rest of the registers are ignored, and the calculated values can
3422  * be read back from the register.
3423  */
3424 # define TV_AUTO_SCALE                  (1 << 31)
3425 /*
3426  * Disables the vertical filter.
3427  *
3428  * This is required on modes more than 1024 pixels wide */
3429 # define TV_V_FILTER_BYPASS             (1 << 29)
3430 /* Enables adaptive vertical filtering */
3431 # define TV_VADAPT                      (1 << 28)
3432 # define TV_VADAPT_MODE_MASK            (3 << 26)
3433 /* Selects the least adaptive vertical filtering mode */
3434 # define TV_VADAPT_MODE_LEAST           (0 << 26)
3435 /* Selects the moderately adaptive vertical filtering mode */
3436 # define TV_VADAPT_MODE_MODERATE        (1 << 26)
3437 /* Selects the most adaptive vertical filtering mode */
3438 # define TV_VADAPT_MODE_MOST            (3 << 26)
3439 /*
3440  * Sets the horizontal scaling factor.
3441  *
3442  * This should be the fractional part of the horizontal scaling factor divided
3443  * by the oversampling rate.  TV_HSCALE should be less than 1, and set to:
3444  *
3445  * (src width - 1) / ((oversample * dest width) - 1)
3446  */
3447 # define TV_HSCALE_FRAC_MASK            0x00003fff
3448 # define TV_HSCALE_FRAC_SHIFT           0
3449
3450 #define TV_FILTER_CTL_2         _MMIO(0x68084)
3451 /*
3452  * Sets the integer part of the 3.15 fixed-point vertical scaling factor.
3453  *
3454  * TV_VSCALE should be (src height - 1) / ((interlace * dest height) - 1)
3455  */
3456 # define TV_VSCALE_INT_MASK             0x00038000
3457 # define TV_VSCALE_INT_SHIFT            15
3458 /*
3459  * Sets the fractional part of the 3.15 fixed-point vertical scaling factor.
3460  *
3461  * \sa TV_VSCALE_INT_MASK
3462  */
3463 # define TV_VSCALE_FRAC_MASK            0x00007fff
3464 # define TV_VSCALE_FRAC_SHIFT           0
3465
3466 #define TV_FILTER_CTL_3         _MMIO(0x68088)
3467 /*
3468  * Sets the integer part of the 3.15 fixed-point vertical scaling factor.
3469  *
3470  * TV_VSCALE should be (src height - 1) / (1/4 * (dest height - 1))
3471  *
3472  * For progressive modes, TV_VSCALE_IP_INT should be set to zeroes.
3473  */
3474 # define TV_VSCALE_IP_INT_MASK          0x00038000
3475 # define TV_VSCALE_IP_INT_SHIFT         15
3476 /*
3477  * Sets the fractional part of the 3.15 fixed-point vertical scaling factor.
3478  *
3479  * For progressive modes, TV_VSCALE_IP_INT should be set to zeroes.
3480  *
3481  * \sa TV_VSCALE_IP_INT_MASK
3482  */
3483 # define TV_VSCALE_IP_FRAC_MASK         0x00007fff
3484 # define TV_VSCALE_IP_FRAC_SHIFT                0
3485
3486 #define TV_CC_CONTROL           _MMIO(0x68090)
3487 # define TV_CC_ENABLE                   (1 << 31)
3488 /*
3489  * Specifies which field to send the CC data in.
3490  *
3491  * CC data is usually sent in field 0.
3492  */
3493 # define TV_CC_FID_MASK                 (1 << 27)
3494 # define TV_CC_FID_SHIFT                27
3495 /* Sets the horizontal position of the CC data.  Usually 135. */
3496 # define TV_CC_HOFF_MASK                0x03ff0000
3497 # define TV_CC_HOFF_SHIFT               16
3498 /* Sets the vertical position of the CC data.  Usually 21 */
3499 # define TV_CC_LINE_MASK                0x0000003f
3500 # define TV_CC_LINE_SHIFT               0
3501
3502 #define TV_CC_DATA              _MMIO(0x68094)
3503 # define TV_CC_RDY                      (1 << 31)
3504 /* Second word of CC data to be transmitted. */
3505 # define TV_CC_DATA_2_MASK              0x007f0000
3506 # define TV_CC_DATA_2_SHIFT             16
3507 /* First word of CC data to be transmitted. */
3508 # define TV_CC_DATA_1_MASK              0x0000007f
3509 # define TV_CC_DATA_1_SHIFT             0
3510
3511 #define TV_H_LUMA(i)            _MMIO(0x68100 + (i) * 4) /* 60 registers */
3512 #define TV_H_CHROMA(i)          _MMIO(0x68200 + (i) * 4) /* 60 registers */
3513 #define TV_V_LUMA(i)            _MMIO(0x68300 + (i) * 4) /* 43 registers */
3514 #define TV_V_CHROMA(i)          _MMIO(0x68400 + (i) * 4) /* 43 registers */
3515
3516 /* Display Port */
3517 #define DP_A                    _MMIO(0x64000) /* eDP */
3518 #define DP_B                    _MMIO(0x64100)
3519 #define DP_C                    _MMIO(0x64200)
3520 #define DP_D                    _MMIO(0x64300)
3521
3522 #define VLV_DP_B                _MMIO(VLV_DISPLAY_BASE + 0x64100)
3523 #define VLV_DP_C                _MMIO(VLV_DISPLAY_BASE + 0x64200)
3524 #define CHV_DP_D                _MMIO(VLV_DISPLAY_BASE + 0x64300)
3525
3526 #define   DP_PORT_EN                    (1 << 31)
3527 #define   DP_PIPE_SEL_SHIFT             30
3528 #define   DP_PIPE_SEL_MASK              (1 << 30)
3529 #define   DP_PIPE_SEL(pipe)             ((pipe) << 30)
3530 #define   DP_PIPE_SEL_SHIFT_IVB         29
3531 #define   DP_PIPE_SEL_MASK_IVB          (3 << 29)
3532 #define   DP_PIPE_SEL_IVB(pipe)         ((pipe) << 29)
3533 #define   DP_PIPE_SEL_SHIFT_CHV         16
3534 #define   DP_PIPE_SEL_MASK_CHV          (3 << 16)
3535 #define   DP_PIPE_SEL_CHV(pipe)         ((pipe) << 16)
3536
3537 /* Link training mode - select a suitable mode for each stage */
3538 #define   DP_LINK_TRAIN_PAT_1           (0 << 28)
3539 #define   DP_LINK_TRAIN_PAT_2           (1 << 28)
3540 #define   DP_LINK_TRAIN_PAT_IDLE        (2 << 28)
3541 #define   DP_LINK_TRAIN_OFF             (3 << 28)
3542 #define   DP_LINK_TRAIN_MASK            (3 << 28)
3543 #define   DP_LINK_TRAIN_SHIFT           28
3544
3545 /* CPT Link training mode */
3546 #define   DP_LINK_TRAIN_PAT_1_CPT       (0 << 8)
3547 #define   DP_LINK_TRAIN_PAT_2_CPT       (1 << 8)
3548 #define   DP_LINK_TRAIN_PAT_IDLE_CPT    (2 << 8)
3549 #define   DP_LINK_TRAIN_OFF_CPT         (3 << 8)
3550 #define   DP_LINK_TRAIN_MASK_CPT        (7 << 8)
3551 #define   DP_LINK_TRAIN_SHIFT_CPT       8
3552
3553 /* Signal voltages. These are mostly controlled by the other end */
3554 #define   DP_VOLTAGE_0_4                (0 << 25)
3555 #define   DP_VOLTAGE_0_6                (1 << 25)
3556 #define   DP_VOLTAGE_0_8                (2 << 25)
3557 #define   DP_VOLTAGE_1_2                (3 << 25)
3558 #define   DP_VOLTAGE_MASK               (7 << 25)
3559 #define   DP_VOLTAGE_SHIFT              25
3560
3561 /* Signal pre-emphasis levels, like voltages, the other end tells us what
3562  * they want
3563  */
3564 #define   DP_PRE_EMPHASIS_0             (0 << 22)
3565 #define   DP_PRE_EMPHASIS_3_5           (1 << 22)
3566 #define   DP_PRE_EMPHASIS_6             (2 << 22)
3567 #define   DP_PRE_EMPHASIS_9_5           (3 << 22)
3568 #define   DP_PRE_EMPHASIS_MASK          (7 << 22)
3569 #define   DP_PRE_EMPHASIS_SHIFT         22
3570
3571 /* How many wires to use. I guess 3 was too hard */
3572 #define   DP_PORT_WIDTH(width)          (((width) - 1) << 19)
3573 #define   DP_PORT_WIDTH_MASK            (7 << 19)
3574 #define   DP_PORT_WIDTH_SHIFT           19
3575
3576 /* Mystic DPCD version 1.1 special mode */
3577 #define   DP_ENHANCED_FRAMING           (1 << 18)
3578
3579 /* eDP */
3580 #define   DP_PLL_FREQ_270MHZ            (0 << 16)
3581 #define   DP_PLL_FREQ_162MHZ            (1 << 16)
3582 #define   DP_PLL_FREQ_MASK              (3 << 16)
3583
3584 /* locked once port is enabled */
3585 #define   DP_PORT_REVERSAL              (1 << 15)
3586
3587 /* eDP */
3588 #define   DP_PLL_ENABLE                 (1 << 14)
3589
3590 /* sends the clock on lane 15 of the PEG for debug */
3591 #define   DP_CLOCK_OUTPUT_ENABLE        (1 << 13)
3592
3593 #define   DP_SCRAMBLING_DISABLE         (1 << 12)
3594 #define   DP_SCRAMBLING_DISABLE_IRONLAKE        (1 << 7)
3595
3596 /* limit RGB values to avoid confusing TVs */
3597 #define   DP_COLOR_RANGE_16_235         (1 << 8)
3598
3599 /* Turn on the audio link */
3600 #define   DP_AUDIO_OUTPUT_ENABLE        (1 << 6)
3601
3602 /* vs and hs sync polarity */
3603 #define   DP_SYNC_VS_HIGH               (1 << 4)
3604 #define   DP_SYNC_HS_HIGH               (1 << 3)
3605
3606 /* A fantasy */
3607 #define   DP_DETECTED                   (1 << 2)
3608
3609 /* The aux channel provides a way to talk to the
3610  * signal sink for DDC etc. Max packet size supported
3611  * is 20 bytes in each direction, hence the 5 fixed
3612  * data registers
3613  */
3614 #define _DPA_AUX_CH_CTL         (DISPLAY_MMIO_BASE(dev_priv) + 0x64010)
3615 #define _DPA_AUX_CH_DATA1       (DISPLAY_MMIO_BASE(dev_priv) + 0x64014)
3616
3617 #define _DPB_AUX_CH_CTL         (DISPLAY_MMIO_BASE(dev_priv) + 0x64110)
3618 #define _DPB_AUX_CH_DATA1       (DISPLAY_MMIO_BASE(dev_priv) + 0x64114)
3619
3620 #define DP_AUX_CH_CTL(aux_ch)   _MMIO_PORT(aux_ch, _DPA_AUX_CH_CTL, _DPB_AUX_CH_CTL)
3621 #define DP_AUX_CH_DATA(aux_ch, i)       _MMIO(_PORT(aux_ch, _DPA_AUX_CH_DATA1, _DPB_AUX_CH_DATA1) + (i) * 4) /* 5 registers */
3622
3623 #define   DP_AUX_CH_CTL_SEND_BUSY           (1 << 31)
3624 #define   DP_AUX_CH_CTL_DONE                (1 << 30)
3625 #define   DP_AUX_CH_CTL_INTERRUPT           (1 << 29)
3626 #define   DP_AUX_CH_CTL_TIME_OUT_ERROR      (1 << 28)
3627 #define   DP_AUX_CH_CTL_TIME_OUT_400us      (0 << 26)
3628 #define   DP_AUX_CH_CTL_TIME_OUT_600us      (1 << 26)
3629 #define   DP_AUX_CH_CTL_TIME_OUT_800us      (2 << 26)
3630 #define   DP_AUX_CH_CTL_TIME_OUT_MAX        (3 << 26) /* Varies per platform */
3631 #define   DP_AUX_CH_CTL_TIME_OUT_MASK       (3 << 26)
3632 #define   DP_AUX_CH_CTL_RECEIVE_ERROR       (1 << 25)
3633 #define   DP_AUX_CH_CTL_MESSAGE_SIZE_MASK    (0x1f << 20)
3634 #define   DP_AUX_CH_CTL_MESSAGE_SIZE_SHIFT   20
3635 #define   DP_AUX_CH_CTL_PRECHARGE_2US_MASK   (0xf << 16)
3636 #define   DP_AUX_CH_CTL_PRECHARGE_2US_SHIFT  16
3637 #define   DP_AUX_CH_CTL_AUX_AKSV_SELECT     (1 << 15)
3638 #define   DP_AUX_CH_CTL_MANCHESTER_TEST     (1 << 14)
3639 #define   DP_AUX_CH_CTL_SYNC_TEST           (1 << 13)
3640 #define   DP_AUX_CH_CTL_DEGLITCH_TEST       (1 << 12)
3641 #define   DP_AUX_CH_CTL_PRECHARGE_TEST      (1 << 11)
3642 #define   DP_AUX_CH_CTL_BIT_CLOCK_2X_MASK    (0x7ff)
3643 #define   DP_AUX_CH_CTL_BIT_CLOCK_2X_SHIFT   0
3644 #define   DP_AUX_CH_CTL_PSR_DATA_AUX_REG_SKL    (1 << 14)
3645 #define   DP_AUX_CH_CTL_FS_DATA_AUX_REG_SKL     (1 << 13)
3646 #define   DP_AUX_CH_CTL_GTC_DATA_AUX_REG_SKL    (1 << 12)
3647 #define   DP_AUX_CH_CTL_TBT_IO                  (1 << 11)
3648 #define   DP_AUX_CH_CTL_FW_SYNC_PULSE_SKL_MASK (0x1f << 5)
3649 #define   DP_AUX_CH_CTL_FW_SYNC_PULSE_SKL(c) (((c) - 1) << 5)
3650 #define   DP_AUX_CH_CTL_SYNC_PULSE_SKL(c)   ((c) - 1)
3651
3652 /*
3653  * Computing GMCH M and N values for the Display Port link
3654  *
3655  * GMCH M/N = dot clock * bytes per pixel / ls_clk * # of lanes
3656  *
3657  * ls_clk (we assume) is the DP link clock (1.62 or 2.7 GHz)
3658  *
3659  * The GMCH value is used internally
3660  *
3661  * bytes_per_pixel is the number of bytes coming out of the plane,
3662  * which is after the LUTs, so we want the bytes for our color format.
3663  * For our current usage, this is always 3, one byte for R, G and B.
3664  */
3665 #define _PIPEA_DATA_M_G4X       0x70050
3666 #define _PIPEB_DATA_M_G4X       0x71050
3667
3668 /* Transfer unit size for display port - 1, default is 0x3f (for TU size 64) */
3669 #define  TU_SIZE_MASK           REG_GENMASK(30, 25)
3670 #define  TU_SIZE(x)             REG_FIELD_PREP(TU_SIZE_MASK, (x) - 1) /* default size 64 */
3671
3672 #define  DATA_LINK_M_N_MASK     REG_GENMASK(23, 0)
3673 #define  DATA_LINK_N_MAX        (0x800000)
3674
3675 #define _PIPEA_DATA_N_G4X       0x70054
3676 #define _PIPEB_DATA_N_G4X       0x71054
3677
3678 /*
3679  * Computing Link M and N values for the Display Port link
3680  *
3681  * Link M / N = pixel_clock / ls_clk
3682  *
3683  * (the DP spec calls pixel_clock the 'strm_clk')
3684  *
3685  * The Link value is transmitted in the Main Stream
3686  * Attributes and VB-ID.
3687  */
3688
3689 #define _PIPEA_LINK_M_G4X       0x70060
3690 #define _PIPEB_LINK_M_G4X       0x71060
3691 #define _PIPEA_LINK_N_G4X       0x70064
3692 #define _PIPEB_LINK_N_G4X       0x71064
3693
3694 #define PIPE_DATA_M_G4X(pipe) _MMIO_PIPE(pipe, _PIPEA_DATA_M_G4X, _PIPEB_DATA_M_G4X)
3695 #define PIPE_DATA_N_G4X(pipe) _MMIO_PIPE(pipe, _PIPEA_DATA_N_G4X, _PIPEB_DATA_N_G4X)
3696 #define PIPE_LINK_M_G4X(pipe) _MMIO_PIPE(pipe, _PIPEA_LINK_M_G4X, _PIPEB_LINK_M_G4X)
3697 #define PIPE_LINK_N_G4X(pipe) _MMIO_PIPE(pipe, _PIPEA_LINK_N_G4X, _PIPEB_LINK_N_G4X)
3698
3699 /* Display & cursor control */
3700
3701 /* Pipe A */
3702 #define _PIPEADSL               0x70000
3703 #define   PIPEDSL_CURR_FIELD    REG_BIT(31) /* ctg+ */
3704 #define   PIPEDSL_LINE_MASK     REG_GENMASK(19, 0)
3705 #define _PIPEACONF              0x70008
3706 #define   PIPECONF_ENABLE                       REG_BIT(31)
3707 #define   PIPECONF_DOUBLE_WIDE                  REG_BIT(30) /* pre-i965 */
3708 #define   PIPECONF_STATE_ENABLE                 REG_BIT(30) /* i965+ */
3709 #define   PIPECONF_DSI_PLL_LOCKED               REG_BIT(29) /* vlv & pipe A only */
3710 #define   PIPECONF_FRAME_START_DELAY_MASK       REG_GENMASK(28, 27) /* pre-hsw */
3711 #define   PIPECONF_FRAME_START_DELAY(x)         REG_FIELD_PREP(PIPECONF_FRAME_START_DELAY_MASK, (x)) /* pre-hsw: 0-3 */
3712 #define   PIPECONF_PIPE_LOCKED                  REG_BIT(25)
3713 #define   PIPECONF_FORCE_BORDER                 REG_BIT(25)
3714 #define   PIPECONF_GAMMA_MODE_MASK_I9XX         REG_BIT(24) /* gmch */
3715 #define   PIPECONF_GAMMA_MODE_MASK_ILK          REG_GENMASK(25, 24) /* ilk-ivb */
3716 #define   PIPECONF_GAMMA_MODE_8BIT              REG_FIELD_PREP(PIPECONF_GAMMA_MODE_MASK, 0)
3717 #define   PIPECONF_GAMMA_MODE_10BIT             REG_FIELD_PREP(PIPECONF_GAMMA_MODE_MASK, 1)
3718 #define   PIPECONF_GAMMA_MODE_12BIT             REG_FIELD_PREP(PIPECONF_GAMMA_MODE_MASK_ILK, 2) /* ilk-ivb */
3719 #define   PIPECONF_GAMMA_MODE_SPLIT             REG_FIELD_PREP(PIPECONF_GAMMA_MODE_MASK_ILK, 3) /* ivb */
3720 #define   PIPECONF_GAMMA_MODE(x)                REG_FIELD_PREP(PIPECONF_GAMMA_MODE_MASK_ILK, (x)) /* pass in GAMMA_MODE_MODE_* */
3721 #define   PIPECONF_INTERLACE_MASK               REG_GENMASK(23, 21) /* gen3+ */
3722 #define   PIPECONF_INTERLACE_PROGRESSIVE        REG_FIELD_PREP(PIPECONF_INTERLACE_MASK, 0)
3723 #define   PIPECONF_INTERLACE_W_SYNC_SHIFT_PANEL REG_FIELD_PREP(PIPECONF_INTERLACE_MASK, 4) /* gen4 only */
3724 #define   PIPECONF_INTERLACE_W_SYNC_SHIFT       REG_FIELD_PREP(PIPECONF_INTERLACE_MASK, 5) /* gen4 only */
3725 #define   PIPECONF_INTERLACE_W_FIELD_INDICATION REG_FIELD_PREP(PIPECONF_INTERLACE_MASK, 6)
3726 #define   PIPECONF_INTERLACE_FIELD_0_ONLY       REG_FIELD_PREP(PIPECONF_INTERLACE_MASK, 7) /* gen3 only */
3727 /*
3728  * ilk+: PF/D=progressive fetch/display, IF/D=interlaced fetch/display,
3729  * DBL=power saving pixel doubling, PF-ID* requires panel fitter
3730  */
3731 #define   PIPECONF_INTERLACE_MASK_ILK           REG_GENMASK(23, 21) /* ilk+ */
3732 #define   PIPECONF_INTERLACE_MASK_HSW           REG_GENMASK(22, 21) /* hsw+ */
3733 #define   PIPECONF_INTERLACE_PF_PD_ILK          REG_FIELD_PREP(PIPECONF_INTERLACE_MASK_ILK, 0)
3734 #define   PIPECONF_INTERLACE_PF_ID_ILK          REG_FIELD_PREP(PIPECONF_INTERLACE_MASK_ILK, 1)
3735 #define   PIPECONF_INTERLACE_IF_ID_ILK          REG_FIELD_PREP(PIPECONF_INTERLACE_MASK_ILK, 3)
3736 #define   PIPECONF_INTERLACE_IF_ID_DBL_ILK      REG_FIELD_PREP(PIPECONF_INTERLACE_MASK_ILK, 4) /* ilk/snb only */
3737 #define   PIPECONF_INTERLACE_PF_ID_DBL_ILK      REG_FIELD_PREP(PIPECONF_INTERLACE_MASK_ILK, 5) /* ilk/snb only */
3738 #define   PIPECONF_REFRESH_RATE_ALT_ILK         REG_BIT(20)
3739 #define   PIPECONF_MSA_TIMING_DELAY_MASK        REG_GENMASK(19, 18) /* ilk/snb/ivb */
3740 #define   PIPECONF_MSA_TIMING_DELAY(x)          REG_FIELD_PREP(PIPECONF_MSA_TIMING_DELAY_MASK, (x))
3741 #define   PIPECONF_CXSR_DOWNCLOCK               REG_BIT(16)
3742 #define   PIPECONF_REFRESH_RATE_ALT_VLV         REG_BIT(14)
3743 #define   PIPECONF_COLOR_RANGE_SELECT           REG_BIT(13)
3744 #define   PIPECONF_OUTPUT_COLORSPACE_MASK       REG_GENMASK(12, 11) /* ilk-ivb */
3745 #define   PIPECONF_OUTPUT_COLORSPACE_RGB        REG_FIELD_PREP(PIPECONF_OUTPUT_COLORSPACE_MASK, 0) /* ilk-ivb */
3746 #define   PIPECONF_OUTPUT_COLORSPACE_YUV601     REG_FIELD_PREP(PIPECONF_OUTPUT_COLORSPACE_MASK, 1) /* ilk-ivb */
3747 #define   PIPECONF_OUTPUT_COLORSPACE_YUV709     REG_FIELD_PREP(PIPECONF_OUTPUT_COLORSPACE_MASK, 2) /* ilk-ivb */
3748 #define   PIPECONF_OUTPUT_COLORSPACE_YUV_HSW    REG_BIT(11) /* hsw only */
3749 #define   PIPECONF_BPC_MASK                     REG_GENMASK(7, 5) /* ctg-ivb */
3750 #define   PIPECONF_BPC_8                        REG_FIELD_PREP(PIPECONF_BPC_MASK, 0)
3751 #define   PIPECONF_BPC_10                       REG_FIELD_PREP(PIPECONF_BPC_MASK, 1)
3752 #define   PIPECONF_BPC_6                        REG_FIELD_PREP(PIPECONF_BPC_MASK, 2)
3753 #define   PIPECONF_BPC_12                       REG_FIELD_PREP(PIPECONF_BPC_MASK, 3)
3754 #define   PIPECONF_DITHER_EN                    REG_BIT(4)
3755 #define   PIPECONF_DITHER_TYPE_MASK             REG_GENMASK(3, 2)
3756 #define   PIPECONF_DITHER_TYPE_SP               REG_FIELD_PREP(PIPECONF_DITHER_TYPE_MASK, 0)
3757 #define   PIPECONF_DITHER_TYPE_ST1              REG_FIELD_PREP(PIPECONF_DITHER_TYPE_MASK, 1)
3758 #define   PIPECONF_DITHER_TYPE_ST2              REG_FIELD_PREP(PIPECONF_DITHER_TYPE_MASK, 2)
3759 #define   PIPECONF_DITHER_TYPE_TEMP             REG_FIELD_PREP(PIPECONF_DITHER_TYPE_MASK, 3)
3760 #define _PIPEASTAT              0x70024
3761 #define   PIPE_FIFO_UNDERRUN_STATUS             (1UL << 31)
3762 #define   SPRITE1_FLIP_DONE_INT_EN_VLV          (1UL << 30)
3763 #define   PIPE_CRC_ERROR_ENABLE                 (1UL << 29)
3764 #define   PIPE_CRC_DONE_ENABLE                  (1UL << 28)
3765 #define   PERF_COUNTER2_INTERRUPT_EN            (1UL << 27)
3766 #define   PIPE_GMBUS_EVENT_ENABLE               (1UL << 27)
3767 #define   PLANE_FLIP_DONE_INT_EN_VLV            (1UL << 26)
3768 #define   PIPE_HOTPLUG_INTERRUPT_ENABLE         (1UL << 26)
3769 #define   PIPE_VSYNC_INTERRUPT_ENABLE           (1UL << 25)
3770 #define   PIPE_DISPLAY_LINE_COMPARE_ENABLE      (1UL << 24)
3771 #define   PIPE_DPST_EVENT_ENABLE                (1UL << 23)
3772 #define   SPRITE0_FLIP_DONE_INT_EN_VLV          (1UL << 22)
3773 #define   PIPE_LEGACY_BLC_EVENT_ENABLE          (1UL << 22)
3774 #define   PIPE_ODD_FIELD_INTERRUPT_ENABLE       (1UL << 21)
3775 #define   PIPE_EVEN_FIELD_INTERRUPT_ENABLE      (1UL << 20)
3776 #define   PIPE_B_PSR_INTERRUPT_ENABLE_VLV       (1UL << 19)
3777 #define   PERF_COUNTER_INTERRUPT_EN             (1UL << 19)
3778 #define   PIPE_HOTPLUG_TV_INTERRUPT_ENABLE      (1UL << 18) /* pre-965 */
3779 #define   PIPE_START_VBLANK_INTERRUPT_ENABLE    (1UL << 18) /* 965 or later */
3780 #define   PIPE_FRAMESTART_INTERRUPT_ENABLE      (1UL << 17)
3781 #define   PIPE_VBLANK_INTERRUPT_ENABLE          (1UL << 17)
3782 #define   PIPEA_HBLANK_INT_EN_VLV               (1UL << 16)
3783 #define   PIPE_OVERLAY_UPDATED_ENABLE           (1UL << 16)
3784 #define   SPRITE1_FLIP_DONE_INT_STATUS_VLV      (1UL << 15)
3785 #define   SPRITE0_FLIP_DONE_INT_STATUS_VLV      (1UL << 14)
3786 #define   PIPE_CRC_ERROR_INTERRUPT_STATUS       (1UL << 13)
3787 #define   PIPE_CRC_DONE_INTERRUPT_STATUS        (1UL << 12)
3788 #define   PERF_COUNTER2_INTERRUPT_STATUS        (1UL << 11)
3789 #define   PIPE_GMBUS_INTERRUPT_STATUS           (1UL << 11)
3790 #define   PLANE_FLIP_DONE_INT_STATUS_VLV        (1UL << 10)
3791 #define   PIPE_HOTPLUG_INTERRUPT_STATUS         (1UL << 10)
3792 #define   PIPE_VSYNC_INTERRUPT_STATUS           (1UL << 9)
3793 #define   PIPE_DISPLAY_LINE_COMPARE_STATUS      (1UL << 8)
3794 #define   PIPE_DPST_EVENT_STATUS                (1UL << 7)
3795 #define   PIPE_A_PSR_STATUS_VLV                 (1UL << 6)
3796 #define   PIPE_LEGACY_BLC_EVENT_STATUS          (1UL << 6)
3797 #define   PIPE_ODD_FIELD_INTERRUPT_STATUS       (1UL << 5)
3798 #define   PIPE_EVEN_FIELD_INTERRUPT_STATUS      (1UL << 4)
3799 #define   PIPE_B_PSR_STATUS_VLV                 (1UL << 3)
3800 #define   PERF_COUNTER_INTERRUPT_STATUS         (1UL << 3)
3801 #define   PIPE_HOTPLUG_TV_INTERRUPT_STATUS      (1UL << 2) /* pre-965 */
3802 #define   PIPE_START_VBLANK_INTERRUPT_STATUS    (1UL << 2) /* 965 or later */
3803 #define   PIPE_FRAMESTART_INTERRUPT_STATUS      (1UL << 1)
3804 #define   PIPE_VBLANK_INTERRUPT_STATUS          (1UL << 1)
3805 #define   PIPE_HBLANK_INT_STATUS                (1UL << 0)
3806 #define   PIPE_OVERLAY_UPDATED_STATUS           (1UL << 0)
3807
3808 #define PIPESTAT_INT_ENABLE_MASK                0x7fff0000
3809 #define PIPESTAT_INT_STATUS_MASK                0x0000ffff
3810
3811 #define PIPE_A_OFFSET           0x70000
3812 #define PIPE_B_OFFSET           0x71000
3813 #define PIPE_C_OFFSET           0x72000
3814 #define PIPE_D_OFFSET           0x73000
3815 #define CHV_PIPE_C_OFFSET       0x74000
3816 /*
3817  * There's actually no pipe EDP. Some pipe registers have
3818  * simply shifted from the pipe to the transcoder, while
3819  * keeping their original offset. Thus we need PIPE_EDP_OFFSET
3820  * to access such registers in transcoder EDP.
3821  */
3822 #define PIPE_EDP_OFFSET 0x7f000
3823
3824 /* ICL DSI 0 and 1 */
3825 #define PIPE_DSI0_OFFSET        0x7b000
3826 #define PIPE_DSI1_OFFSET        0x7b800
3827
3828 #define PIPECONF(pipe)          _MMIO_PIPE2(pipe, _PIPEACONF)
3829 #define PIPEDSL(pipe)           _MMIO_PIPE2(pipe, _PIPEADSL)
3830 #define PIPEFRAME(pipe)         _MMIO_PIPE2(pipe, _PIPEAFRAMEHIGH)
3831 #define PIPEFRAMEPIXEL(pipe)    _MMIO_PIPE2(pipe, _PIPEAFRAMEPIXEL)
3832 #define PIPESTAT(pipe)          _MMIO_PIPE2(pipe, _PIPEASTAT)
3833
3834 #define  _PIPEAGCMAX           0x70010
3835 #define  _PIPEBGCMAX           0x71010
3836 #define PIPEGCMAX(pipe, i)     _MMIO_PIPE2(pipe, _PIPEAGCMAX + (i) * 4)
3837
3838 #define _PIPE_ARB_CTL_A                 0x70028 /* icl+ */
3839 #define PIPE_ARB_CTL(pipe)              _MMIO_PIPE2(pipe, _PIPE_ARB_CTL_A)
3840 #define   PIPE_ARB_USE_PROG_SLOTS       REG_BIT(13)
3841
3842 #define _PIPE_MISC_A                    0x70030
3843 #define _PIPE_MISC_B                    0x71030
3844 #define   PIPEMISC_YUV420_ENABLE                REG_BIT(27) /* glk+ */
3845 #define   PIPEMISC_YUV420_MODE_FULL_BLEND       REG_BIT(26) /* glk+ */
3846 #define   PIPEMISC_HDR_MODE_PRECISION           REG_BIT(23) /* icl+ */
3847 #define   PIPEMISC_OUTPUT_COLORSPACE_YUV        REG_BIT(11)
3848 #define   PIPEMISC_PIXEL_ROUNDING_TRUNC         REG_BIT(8) /* tgl+ */
3849 /*
3850  * For Display < 13, Bits 5-7 of PIPE MISC represent DITHER BPC with
3851  * valid values of: 6, 8, 10 BPC.
3852  * ADLP+, the bits 5-7 represent PORT OUTPUT BPC with valid values of:
3853  * 6, 8, 10, 12 BPC.
3854  */
3855 #define   PIPEMISC_BPC_MASK                     REG_GENMASK(7, 5)
3856 #define   PIPEMISC_BPC_8                        REG_FIELD_PREP(PIPEMISC_BPC_MASK, 0)
3857 #define   PIPEMISC_BPC_10                       REG_FIELD_PREP(PIPEMISC_BPC_MASK, 1)
3858 #define   PIPEMISC_BPC_6                        REG_FIELD_PREP(PIPEMISC_BPC_MASK, 2)
3859 #define   PIPEMISC_BPC_12_ADLP                  REG_FIELD_PREP(PIPEMISC_BPC_MASK, 4) /* adlp+ */
3860 #define   PIPEMISC_DITHER_ENABLE                REG_BIT(4)
3861 #define   PIPEMISC_DITHER_TYPE_MASK             REG_GENMASK(3, 2)
3862 #define   PIPEMISC_DITHER_TYPE_SP               REG_FIELD_PREP(PIPEMISC_DITHER_TYPE_MASK, 0)
3863 #define   PIPEMISC_DITHER_TYPE_ST1              REG_FIELD_PREP(PIPEMISC_DITHER_TYPE_MASK, 1)
3864 #define   PIPEMISC_DITHER_TYPE_ST2              REG_FIELD_PREP(PIPEMISC_DITHER_TYPE_MASK, 2)
3865 #define   PIPEMISC_DITHER_TYPE_TEMP             REG_FIELD_PREP(PIPEMISC_DITHER_TYPE_MASK, 3)
3866 #define PIPEMISC(pipe)                  _MMIO_PIPE2(pipe, _PIPE_MISC_A)
3867
3868 #define _PIPE_MISC2_A                                   0x7002C
3869 #define _PIPE_MISC2_B                                   0x7102C
3870 #define   PIPE_MISC2_BUBBLE_COUNTER_MASK        REG_GENMASK(31, 24)
3871 #define   PIPE_MISC2_BUBBLE_COUNTER_SCALER_EN   REG_FIELD_PREP(PIPE_MISC2_BUBBLE_COUNTER_MASK, 80)
3872 #define   PIPE_MISC2_BUBBLE_COUNTER_SCALER_DIS  REG_FIELD_PREP(PIPE_MISC2_BUBBLE_COUNTER_MASK, 20)
3873 #define PIPE_MISC2(pipe)                                        _MMIO_PIPE2(pipe, _PIPE_MISC2_A)
3874
3875 /* Skylake+ pipe bottom (background) color */
3876 #define _SKL_BOTTOM_COLOR_A             0x70034
3877 #define   SKL_BOTTOM_COLOR_GAMMA_ENABLE         REG_BIT(31)
3878 #define   SKL_BOTTOM_COLOR_CSC_ENABLE           REG_BIT(30)
3879 #define SKL_BOTTOM_COLOR(pipe)          _MMIO_PIPE2(pipe, _SKL_BOTTOM_COLOR_A)
3880
3881 #define _ICL_PIPE_A_STATUS                      0x70058
3882 #define ICL_PIPESTATUS(pipe)                    _MMIO_PIPE2(pipe, _ICL_PIPE_A_STATUS)
3883 #define   PIPE_STATUS_UNDERRUN                          REG_BIT(31)
3884 #define   PIPE_STATUS_SOFT_UNDERRUN_XELPD               REG_BIT(28)
3885 #define   PIPE_STATUS_HARD_UNDERRUN_XELPD               REG_BIT(27)
3886 #define   PIPE_STATUS_PORT_UNDERRUN_XELPD               REG_BIT(26)
3887
3888 #define VLV_DPFLIPSTAT                          _MMIO(VLV_DISPLAY_BASE + 0x70028)
3889 #define   PIPEB_LINE_COMPARE_INT_EN                     REG_BIT(29)
3890 #define   PIPEB_HLINE_INT_EN                    REG_BIT(28)
3891 #define   PIPEB_VBLANK_INT_EN                   REG_BIT(27)
3892 #define   SPRITED_FLIP_DONE_INT_EN                      REG_BIT(26)
3893 #define   SPRITEC_FLIP_DONE_INT_EN                      REG_BIT(25)
3894 #define   PLANEB_FLIP_DONE_INT_EN                       REG_BIT(24)
3895 #define   PIPE_PSR_INT_EN                       REG_BIT(22)
3896 #define   PIPEA_LINE_COMPARE_INT_EN                     REG_BIT(21)
3897 #define   PIPEA_HLINE_INT_EN                    REG_BIT(20)
3898 #define   PIPEA_VBLANK_INT_EN                   REG_BIT(19)
3899 #define   SPRITEB_FLIP_DONE_INT_EN                      REG_BIT(18)
3900 #define   SPRITEA_FLIP_DONE_INT_EN                      REG_BIT(17)
3901 #define   PLANEA_FLIPDONE_INT_EN                        REG_BIT(16)
3902 #define   PIPEC_LINE_COMPARE_INT_EN                     REG_BIT(13)
3903 #define   PIPEC_HLINE_INT_EN                    REG_BIT(12)
3904 #define   PIPEC_VBLANK_INT_EN                   REG_BIT(11)
3905 #define   SPRITEF_FLIPDONE_INT_EN                       REG_BIT(10)
3906 #define   SPRITEE_FLIPDONE_INT_EN                       REG_BIT(9)
3907 #define   PLANEC_FLIPDONE_INT_EN                        REG_BIT(8)
3908
3909 #define DPINVGTT                                _MMIO(VLV_DISPLAY_BASE + 0x7002c) /* VLV/CHV only */
3910 #define   DPINVGTT_EN_MASK_CHV                          REG_GENMASK(27, 16)
3911 #define   DPINVGTT_EN_MASK_VLV                          REG_GENMASK(23, 16)
3912 #define   SPRITEF_INVALID_GTT_INT_EN                    REG_BIT(27)
3913 #define   SPRITEE_INVALID_GTT_INT_EN                    REG_BIT(26)
3914 #define   PLANEC_INVALID_GTT_INT_EN                     REG_BIT(25)
3915 #define   CURSORC_INVALID_GTT_INT_EN                    REG_BIT(24)
3916 #define   CURSORB_INVALID_GTT_INT_EN                    REG_BIT(23)
3917 #define   CURSORA_INVALID_GTT_INT_EN                    REG_BIT(22)
3918 #define   SPRITED_INVALID_GTT_INT_EN                    REG_BIT(21)
3919 #define   SPRITEC_INVALID_GTT_INT_EN                    REG_BIT(20)
3920 #define   PLANEB_INVALID_GTT_INT_EN                     REG_BIT(19)
3921 #define   SPRITEB_INVALID_GTT_INT_EN                    REG_BIT(18)
3922 #define   SPRITEA_INVALID_GTT_INT_EN                    REG_BIT(17)
3923 #define   PLANEA_INVALID_GTT_INT_EN                     REG_BIT(16)
3924 #define   DPINVGTT_STATUS_MASK_CHV                      REG_GENMASK(11, 0)
3925 #define   DPINVGTT_STATUS_MASK_VLV                      REG_GENMASK(7, 0)
3926 #define   SPRITEF_INVALID_GTT_STATUS                    REG_BIT(11)
3927 #define   SPRITEE_INVALID_GTT_STATUS                    REG_BIT(10)
3928 #define   PLANEC_INVALID_GTT_STATUS                     REG_BIT(9)
3929 #define   CURSORC_INVALID_GTT_STATUS                    REG_BIT(8)
3930 #define   CURSORB_INVALID_GTT_STATUS                    REG_BIT(7)
3931 #define   CURSORA_INVALID_GTT_STATUS                    REG_BIT(6)
3932 #define   SPRITED_INVALID_GTT_STATUS                    REG_BIT(5)
3933 #define   SPRITEC_INVALID_GTT_STATUS                    REG_BIT(4)
3934 #define   PLANEB_INVALID_GTT_STATUS                     REG_BIT(3)
3935 #define   SPRITEB_INVALID_GTT_STATUS                    REG_BIT(2)
3936 #define   SPRITEA_INVALID_GTT_STATUS                    REG_BIT(1)
3937 #define   PLANEA_INVALID_GTT_STATUS                     REG_BIT(0)
3938
3939 #define DSPARB                  _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x70030)
3940 #define   DSPARB_CSTART_MASK    (0x7f << 7)
3941 #define   DSPARB_CSTART_SHIFT   7
3942 #define   DSPARB_BSTART_MASK    (0x7f)
3943 #define   DSPARB_BSTART_SHIFT   0
3944 #define   DSPARB_BEND_SHIFT     9 /* on 855 */
3945 #define   DSPARB_AEND_SHIFT     0
3946 #define   DSPARB_SPRITEA_SHIFT_VLV      0
3947 #define   DSPARB_SPRITEA_MASK_VLV       (0xff << 0)
3948 #define   DSPARB_SPRITEB_SHIFT_VLV      8
3949 #define   DSPARB_SPRITEB_MASK_VLV       (0xff << 8)
3950 #define   DSPARB_SPRITEC_SHIFT_VLV      16
3951 #define   DSPARB_SPRITEC_MASK_VLV       (0xff << 16)
3952 #define   DSPARB_SPRITED_SHIFT_VLV      24
3953 #define   DSPARB_SPRITED_MASK_VLV       (0xff << 24)
3954 #define DSPARB2                         _MMIO(VLV_DISPLAY_BASE + 0x70060) /* vlv/chv */
3955 #define   DSPARB_SPRITEA_HI_SHIFT_VLV   0
3956 #define   DSPARB_SPRITEA_HI_MASK_VLV    (0x1 << 0)
3957 #define   DSPARB_SPRITEB_HI_SHIFT_VLV   4
3958 #define   DSPARB_SPRITEB_HI_MASK_VLV    (0x1 << 4)
3959 #define   DSPARB_SPRITEC_HI_SHIFT_VLV   8
3960 #define   DSPARB_SPRITEC_HI_MASK_VLV    (0x1 << 8)
3961 #define   DSPARB_SPRITED_HI_SHIFT_VLV   12
3962 #define   DSPARB_SPRITED_HI_MASK_VLV    (0x1 << 12)
3963 #define   DSPARB_SPRITEE_HI_SHIFT_VLV   16
3964 #define   DSPARB_SPRITEE_HI_MASK_VLV    (0x1 << 16)
3965 #define   DSPARB_SPRITEF_HI_SHIFT_VLV   20
3966 #define   DSPARB_SPRITEF_HI_MASK_VLV    (0x1 << 20)
3967 #define DSPARB3                         _MMIO(VLV_DISPLAY_BASE + 0x7006c) /* chv */
3968 #define   DSPARB_SPRITEE_SHIFT_VLV      0
3969 #define   DSPARB_SPRITEE_MASK_VLV       (0xff << 0)
3970 #define   DSPARB_SPRITEF_SHIFT_VLV      8
3971 #define   DSPARB_SPRITEF_MASK_VLV       (0xff << 8)
3972
3973 /* pnv/gen4/g4x/vlv/chv */
3974 #define DSPFW1          _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x70034)
3975 #define   DSPFW_SR_SHIFT                23
3976 #define   DSPFW_SR_MASK                 (0x1ff << 23)
3977 #define   DSPFW_CURSORB_SHIFT           16
3978 #define   DSPFW_CURSORB_MASK            (0x3f << 16)
3979 #define   DSPFW_PLANEB_SHIFT            8
3980 #define   DSPFW_PLANEB_MASK             (0x7f << 8)
3981 #define   DSPFW_PLANEB_MASK_VLV         (0xff << 8) /* vlv/chv */
3982 #define   DSPFW_PLANEA_SHIFT            0
3983 #define   DSPFW_PLANEA_MASK             (0x7f << 0)
3984 #define   DSPFW_PLANEA_MASK_VLV         (0xff << 0) /* vlv/chv */
3985 #define DSPFW2          _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x70038)
3986 #define   DSPFW_FBC_SR_EN               (1 << 31)         /* g4x */
3987 #define   DSPFW_FBC_SR_SHIFT            28
3988 #define   DSPFW_FBC_SR_MASK             (0x7 << 28) /* g4x */
3989 #define   DSPFW_FBC_HPLL_SR_SHIFT       24
3990 #define   DSPFW_FBC_HPLL_SR_MASK        (0xf << 24) /* g4x */
3991 #define   DSPFW_SPRITEB_SHIFT           (16)
3992 #define   DSPFW_SPRITEB_MASK            (0x7f << 16) /* g4x */
3993 #define   DSPFW_SPRITEB_MASK_VLV        (0xff << 16) /* vlv/chv */
3994 #define   DSPFW_CURSORA_SHIFT           8
3995 #define   DSPFW_CURSORA_MASK            (0x3f << 8)
3996 #define   DSPFW_PLANEC_OLD_SHIFT        0
3997 #define   DSPFW_PLANEC_OLD_MASK         (0x7f << 0) /* pre-gen4 sprite C */
3998 #define   DSPFW_SPRITEA_SHIFT           0
3999 #define   DSPFW_SPRITEA_MASK            (0x7f << 0) /* g4x */
4000 #define   DSPFW_SPRITEA_MASK_VLV        (0xff << 0) /* vlv/chv */
4001 #define DSPFW3          _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x7003c)
4002 #define   DSPFW_HPLL_SR_EN              (1 << 31)
4003 #define   PINEVIEW_SELF_REFRESH_EN      (1 << 30)
4004 #define   DSPFW_CURSOR_SR_SHIFT         24
4005 #define   DSPFW_CURSOR_SR_MASK          (0x3f << 24)
4006 #define   DSPFW_HPLL_CURSOR_SHIFT       16
4007 #define   DSPFW_HPLL_CURSOR_MASK        (0x3f << 16)
4008 #define   DSPFW_HPLL_SR_SHIFT           0
4009 #define   DSPFW_HPLL_SR_MASK            (0x1ff << 0)
4010
4011 /* vlv/chv */
4012 #define DSPFW4          _MMIO(VLV_DISPLAY_BASE + 0x70070)
4013 #define   DSPFW_SPRITEB_WM1_SHIFT       16
4014 #define   DSPFW_SPRITEB_WM1_MASK        (0xff << 16)
4015 #define   DSPFW_CURSORA_WM1_SHIFT       8
4016 #define   DSPFW_CURSORA_WM1_MASK        (0x3f << 8)
4017 #define   DSPFW_SPRITEA_WM1_SHIFT       0
4018 #define   DSPFW_SPRITEA_WM1_MASK        (0xff << 0)
4019 #define DSPFW5          _MMIO(VLV_DISPLAY_BASE + 0x70074)
4020 #define   DSPFW_PLANEB_WM1_SHIFT        24
4021 #define   DSPFW_PLANEB_WM1_MASK         (0xff << 24)
4022 #define   DSPFW_PLANEA_WM1_SHIFT        16
4023 #define   DSPFW_PLANEA_WM1_MASK         (0xff << 16)
4024 #define   DSPFW_CURSORB_WM1_SHIFT       8
4025 #define   DSPFW_CURSORB_WM1_MASK        (0x3f << 8)
4026 #define   DSPFW_CURSOR_SR_WM1_SHIFT     0
4027 #define   DSPFW_CURSOR_SR_WM1_MASK      (0x3f << 0)
4028 #define DSPFW6          _MMIO(VLV_DISPLAY_BASE + 0x70078)
4029 #define   DSPFW_SR_WM1_SHIFT            0
4030 #define   DSPFW_SR_WM1_MASK             (0x1ff << 0)
4031 #define DSPFW7          _MMIO(VLV_DISPLAY_BASE + 0x7007c)
4032 #define DSPFW7_CHV      _MMIO(VLV_DISPLAY_BASE + 0x700b4) /* wtf #1? */
4033 #define   DSPFW_SPRITED_WM1_SHIFT       24
4034 #define   DSPFW_SPRITED_WM1_MASK        (0xff << 24)
4035 #define   DSPFW_SPRITED_SHIFT           16
4036 #define   DSPFW_SPRITED_MASK_VLV        (0xff << 16)
4037 #define   DSPFW_SPRITEC_WM1_SHIFT       8
4038 #define   DSPFW_SPRITEC_WM1_MASK        (0xff << 8)
4039 #define   DSPFW_SPRITEC_SHIFT           0
4040 #define   DSPFW_SPRITEC_MASK_VLV        (0xff << 0)
4041 #define DSPFW8_CHV      _MMIO(VLV_DISPLAY_BASE + 0x700b8)
4042 #define   DSPFW_SPRITEF_WM1_SHIFT       24
4043 #define   DSPFW_SPRITEF_WM1_MASK        (0xff << 24)
4044 #define   DSPFW_SPRITEF_SHIFT           16
4045 #define   DSPFW_SPRITEF_MASK_VLV        (0xff << 16)
4046 #define   DSPFW_SPRITEE_WM1_SHIFT       8
4047 #define   DSPFW_SPRITEE_WM1_MASK        (0xff << 8)
4048 #define   DSPFW_SPRITEE_SHIFT           0
4049 #define   DSPFW_SPRITEE_MASK_VLV        (0xff << 0)
4050 #define DSPFW9_CHV      _MMIO(VLV_DISPLAY_BASE + 0x7007c) /* wtf #2? */
4051 #define   DSPFW_PLANEC_WM1_SHIFT        24
4052 #define   DSPFW_PLANEC_WM1_MASK         (0xff << 24)
4053 #define   DSPFW_PLANEC_SHIFT            16
4054 #define   DSPFW_PLANEC_MASK_VLV         (0xff << 16)
4055 #define   DSPFW_CURSORC_WM1_SHIFT       8
4056 #define   DSPFW_CURSORC_WM1_MASK        (0x3f << 16)
4057 #define   DSPFW_CURSORC_SHIFT           0
4058 #define   DSPFW_CURSORC_MASK            (0x3f << 0)
4059
4060 /* vlv/chv high order bits */
4061 #define DSPHOWM         _MMIO(VLV_DISPLAY_BASE + 0x70064)
4062 #define   DSPFW_SR_HI_SHIFT             24
4063 #define   DSPFW_SR_HI_MASK              (3 << 24) /* 2 bits for chv, 1 for vlv */
4064 #define   DSPFW_SPRITEF_HI_SHIFT        23
4065 #define   DSPFW_SPRITEF_HI_MASK         (1 << 23)
4066 #define   DSPFW_SPRITEE_HI_SHIFT        22
4067 #define   DSPFW_SPRITEE_HI_MASK         (1 << 22)
4068 #define   DSPFW_PLANEC_HI_SHIFT         21
4069 #define   DSPFW_PLANEC_HI_MASK          (1 << 21)
4070 #define   DSPFW_SPRITED_HI_SHIFT        20
4071 #define   DSPFW_SPRITED_HI_MASK         (1 << 20)
4072 #define   DSPFW_SPRITEC_HI_SHIFT        16
4073 #define   DSPFW_SPRITEC_HI_MASK         (1 << 16)
4074 #define   DSPFW_PLANEB_HI_SHIFT         12
4075 #define   DSPFW_PLANEB_HI_MASK          (1 << 12)
4076 #define   DSPFW_SPRITEB_HI_SHIFT        8
4077 #define   DSPFW_SPRITEB_HI_MASK         (1 << 8)
4078 #define   DSPFW_SPRITEA_HI_SHIFT        4
4079 #define   DSPFW_SPRITEA_HI_MASK         (1 << 4)
4080 #define   DSPFW_PLANEA_HI_SHIFT         0
4081 #define   DSPFW_PLANEA_HI_MASK          (1 << 0)
4082 #define DSPHOWM1        _MMIO(VLV_DISPLAY_BASE + 0x70068)
4083 #define   DSPFW_SR_WM1_HI_SHIFT         24
4084 #define   DSPFW_SR_WM1_HI_MASK          (3 << 24) /* 2 bits for chv, 1 for vlv */
4085 #define   DSPFW_SPRITEF_WM1_HI_SHIFT    23
4086 #define   DSPFW_SPRITEF_WM1_HI_MASK     (1 << 23)
4087 #define   DSPFW_SPRITEE_WM1_HI_SHIFT    22
4088 #define   DSPFW_SPRITEE_WM1_HI_MASK     (1 << 22)
4089 #define   DSPFW_PLANEC_WM1_HI_SHIFT     21
4090 #define   DSPFW_PLANEC_WM1_HI_MASK      (1 << 21)
4091 #define   DSPFW_SPRITED_WM1_HI_SHIFT    20
4092 #define   DSPFW_SPRITED_WM1_HI_MASK     (1 << 20)
4093 #define   DSPFW_SPRITEC_WM1_HI_SHIFT    16
4094 #define   DSPFW_SPRITEC_WM1_HI_MASK     (1 << 16)
4095 #define   DSPFW_PLANEB_WM1_HI_SHIFT     12
4096 #define   DSPFW_PLANEB_WM1_HI_MASK      (1 << 12)
4097 #define   DSPFW_SPRITEB_WM1_HI_SHIFT    8
4098 #define   DSPFW_SPRITEB_WM1_HI_MASK     (1 << 8)
4099 #define   DSPFW_SPRITEA_WM1_HI_SHIFT    4
4100 #define   DSPFW_SPRITEA_WM1_HI_MASK     (1 << 4)
4101 #define   DSPFW_PLANEA_WM1_HI_SHIFT     0
4102 #define   DSPFW_PLANEA_WM1_HI_MASK      (1 << 0)
4103
4104 /* drain latency register values*/
4105 #define VLV_DDL(pipe)                   _MMIO(VLV_DISPLAY_BASE + 0x70050 + 4 * (pipe))
4106 #define DDL_CURSOR_SHIFT                24
4107 #define DDL_SPRITE_SHIFT(sprite)        (8 + 8 * (sprite))
4108 #define DDL_PLANE_SHIFT                 0
4109 #define DDL_PRECISION_HIGH              (1 << 7)
4110 #define DDL_PRECISION_LOW               (0 << 7)
4111 #define DRAIN_LATENCY_MASK              0x7f
4112
4113 #define CBR1_VLV                        _MMIO(VLV_DISPLAY_BASE + 0x70400)
4114 #define  CBR_PND_DEADLINE_DISABLE       (1 << 31)
4115 #define  CBR_PWM_CLOCK_MUX_SELECT       (1 << 30)
4116
4117 #define CBR4_VLV                        _MMIO(VLV_DISPLAY_BASE + 0x70450)
4118 #define  CBR_DPLLBMD_PIPE(pipe)         (1 << (7 + (pipe) * 11)) /* pipes B and C */
4119
4120 /* FIFO watermark sizes etc */
4121 #define G4X_FIFO_LINE_SIZE      64
4122 #define I915_FIFO_LINE_SIZE     64
4123 #define I830_FIFO_LINE_SIZE     32
4124
4125 #define VALLEYVIEW_FIFO_SIZE    255
4126 #define G4X_FIFO_SIZE           127
4127 #define I965_FIFO_SIZE          512
4128 #define I945_FIFO_SIZE          127
4129 #define I915_FIFO_SIZE          95
4130 #define I855GM_FIFO_SIZE        127 /* In cachelines */
4131 #define I830_FIFO_SIZE          95
4132
4133 #define VALLEYVIEW_MAX_WM       0xff
4134 #define G4X_MAX_WM              0x3f
4135 #define I915_MAX_WM             0x3f
4136
4137 #define PINEVIEW_DISPLAY_FIFO   512 /* in 64byte unit */
4138 #define PINEVIEW_FIFO_LINE_SIZE 64
4139 #define PINEVIEW_MAX_WM         0x1ff
4140 #define PINEVIEW_DFT_WM         0x3f
4141 #define PINEVIEW_DFT_HPLLOFF_WM 0
4142 #define PINEVIEW_GUARD_WM               10
4143 #define PINEVIEW_CURSOR_FIFO            64
4144 #define PINEVIEW_CURSOR_MAX_WM  0x3f
4145 #define PINEVIEW_CURSOR_DFT_WM  0
4146 #define PINEVIEW_CURSOR_GUARD_WM        5
4147
4148 #define VALLEYVIEW_CURSOR_MAX_WM 64
4149 #define I965_CURSOR_FIFO        64
4150 #define I965_CURSOR_MAX_WM      32
4151 #define I965_CURSOR_DFT_WM      8
4152
4153 /* Watermark register definitions for SKL */
4154 #define _CUR_WM_A_0             0x70140
4155 #define _CUR_WM_B_0             0x71140
4156 #define _CUR_WM_SAGV_A          0x70158
4157 #define _CUR_WM_SAGV_B          0x71158
4158 #define _CUR_WM_SAGV_TRANS_A    0x7015C
4159 #define _CUR_WM_SAGV_TRANS_B    0x7115C
4160 #define _CUR_WM_TRANS_A         0x70168
4161 #define _CUR_WM_TRANS_B         0x71168
4162 #define _PLANE_WM_1_A_0         0x70240
4163 #define _PLANE_WM_1_B_0         0x71240
4164 #define _PLANE_WM_2_A_0         0x70340
4165 #define _PLANE_WM_2_B_0         0x71340
4166 #define _PLANE_WM_SAGV_1_A      0x70258
4167 #define _PLANE_WM_SAGV_1_B      0x71258
4168 #define _PLANE_WM_SAGV_2_A      0x70358
4169 #define _PLANE_WM_SAGV_2_B      0x71358
4170 #define _PLANE_WM_SAGV_TRANS_1_A        0x7025C
4171 #define _PLANE_WM_SAGV_TRANS_1_B        0x7125C
4172 #define _PLANE_WM_SAGV_TRANS_2_A        0x7035C
4173 #define _PLANE_WM_SAGV_TRANS_2_B        0x7135C
4174 #define _PLANE_WM_TRANS_1_A     0x70268
4175 #define _PLANE_WM_TRANS_1_B     0x71268
4176 #define _PLANE_WM_TRANS_2_A     0x70368
4177 #define _PLANE_WM_TRANS_2_B     0x71368
4178 #define   PLANE_WM_EN           (1 << 31)
4179 #define   PLANE_WM_IGNORE_LINES (1 << 30)
4180 #define   PLANE_WM_LINES_MASK   REG_GENMASK(26, 14)
4181 #define   PLANE_WM_BLOCKS_MASK  REG_GENMASK(11, 0)
4182
4183 #define _CUR_WM_0(pipe) _PIPE(pipe, _CUR_WM_A_0, _CUR_WM_B_0)
4184 #define CUR_WM(pipe, level) _MMIO(_CUR_WM_0(pipe) + ((4) * (level)))
4185 #define CUR_WM_SAGV(pipe) _MMIO_PIPE(pipe, _CUR_WM_SAGV_A, _CUR_WM_SAGV_B)
4186 #define CUR_WM_SAGV_TRANS(pipe) _MMIO_PIPE(pipe, _CUR_WM_SAGV_TRANS_A, _CUR_WM_SAGV_TRANS_B)
4187 #define CUR_WM_TRANS(pipe) _MMIO_PIPE(pipe, _CUR_WM_TRANS_A, _CUR_WM_TRANS_B)
4188 #define _PLANE_WM_1(pipe) _PIPE(pipe, _PLANE_WM_1_A_0, _PLANE_WM_1_B_0)
4189 #define _PLANE_WM_2(pipe) _PIPE(pipe, _PLANE_WM_2_A_0, _PLANE_WM_2_B_0)
4190 #define _PLANE_WM_BASE(pipe, plane) \
4191         _PLANE(plane, _PLANE_WM_1(pipe), _PLANE_WM_2(pipe))
4192 #define PLANE_WM(pipe, plane, level) \
4193         _MMIO(_PLANE_WM_BASE(pipe, plane) + ((4) * (level)))
4194 #define _PLANE_WM_SAGV_1(pipe) \
4195         _PIPE(pipe, _PLANE_WM_SAGV_1_A, _PLANE_WM_SAGV_1_B)
4196 #define _PLANE_WM_SAGV_2(pipe) \
4197         _PIPE(pipe, _PLANE_WM_SAGV_2_A, _PLANE_WM_SAGV_2_B)
4198 #define PLANE_WM_SAGV(pipe, plane) \
4199         _MMIO(_PLANE(plane, _PLANE_WM_SAGV_1(pipe), _PLANE_WM_SAGV_2(pipe)))
4200 #define _PLANE_WM_SAGV_TRANS_1(pipe) \
4201         _PIPE(pipe, _PLANE_WM_SAGV_TRANS_1_A, _PLANE_WM_SAGV_TRANS_1_B)
4202 #define _PLANE_WM_SAGV_TRANS_2(pipe) \
4203         _PIPE(pipe, _PLANE_WM_SAGV_TRANS_2_A, _PLANE_WM_SAGV_TRANS_2_B)
4204 #define PLANE_WM_SAGV_TRANS(pipe, plane) \
4205         _MMIO(_PLANE(plane, _PLANE_WM_SAGV_TRANS_1(pipe), _PLANE_WM_SAGV_TRANS_2(pipe)))
4206 #define _PLANE_WM_TRANS_1(pipe) \
4207         _PIPE(pipe, _PLANE_WM_TRANS_1_A, _PLANE_WM_TRANS_1_B)
4208 #define _PLANE_WM_TRANS_2(pipe) \
4209         _PIPE(pipe, _PLANE_WM_TRANS_2_A, _PLANE_WM_TRANS_2_B)
4210 #define PLANE_WM_TRANS(pipe, plane) \
4211         _MMIO(_PLANE(plane, _PLANE_WM_TRANS_1(pipe), _PLANE_WM_TRANS_2(pipe)))
4212
4213 /* define the Watermark register on Ironlake */
4214 #define _WM0_PIPEA_ILK          0x45100
4215 #define _WM0_PIPEB_ILK          0x45104
4216 #define _WM0_PIPEC_IVB          0x45200
4217 #define WM0_PIPE_ILK(pipe)      _MMIO_PIPE3((pipe), _WM0_PIPEA_ILK, \
4218                                             _WM0_PIPEB_ILK, _WM0_PIPEC_IVB)
4219 #define  WM0_PIPE_PRIMARY_MASK  REG_GENMASK(31, 16)
4220 #define  WM0_PIPE_SPRITE_MASK   REG_GENMASK(15, 8)
4221 #define  WM0_PIPE_CURSOR_MASK   REG_GENMASK(7, 0)
4222 #define  WM0_PIPE_PRIMARY(x)    REG_FIELD_PREP(WM0_PIPE_PRIMARY_MASK, (x))
4223 #define  WM0_PIPE_SPRITE(x)     REG_FIELD_PREP(WM0_PIPE_SPRITE_MASK, (x))
4224 #define  WM0_PIPE_CURSOR(x)     REG_FIELD_PREP(WM0_PIPE_CURSOR_MASK, (x))
4225 #define WM1_LP_ILK              _MMIO(0x45108)
4226 #define WM2_LP_ILK              _MMIO(0x4510c)
4227 #define WM3_LP_ILK              _MMIO(0x45110)
4228 #define  WM_LP_ENABLE           REG_BIT(31)
4229 #define  WM_LP_LATENCY_MASK     REG_GENMASK(30, 24)
4230 #define  WM_LP_FBC_MASK_BDW     REG_GENMASK(23, 19)
4231 #define  WM_LP_FBC_MASK_ILK     REG_GENMASK(23, 20)
4232 #define  WM_LP_PRIMARY_MASK     REG_GENMASK(18, 8)
4233 #define  WM_LP_CURSOR_MASK      REG_GENMASK(7, 0)
4234 #define  WM_LP_LATENCY(x)       REG_FIELD_PREP(WM_LP_LATENCY_MASK, (x))
4235 #define  WM_LP_FBC_BDW(x)       REG_FIELD_PREP(WM_LP_FBC_MASK_BDW, (x))
4236 #define  WM_LP_FBC_ILK(x)       REG_FIELD_PREP(WM_LP_FBC_MASK_ILK, (x))
4237 #define  WM_LP_PRIMARY(x)       REG_FIELD_PREP(WM_LP_PRIMARY_MASK, (x))
4238 #define  WM_LP_CURSOR(x)        REG_FIELD_PREP(WM_LP_CURSOR_MASK, (x))
4239 #define WM1S_LP_ILK             _MMIO(0x45120)
4240 #define WM2S_LP_IVB             _MMIO(0x45124)
4241 #define WM3S_LP_IVB             _MMIO(0x45128)
4242 #define  WM_LP_SPRITE_ENABLE    REG_BIT(31) /* ilk/snb WM1S only */
4243 #define  WM_LP_SPRITE_MASK      REG_GENMASK(10, 0)
4244 #define  WM_LP_SPRITE(x)        REG_FIELD_PREP(WM_LP_SPRITE_MASK, (x))
4245
4246 /*
4247  * The two pipe frame counter registers are not synchronized, so
4248  * reading a stable value is somewhat tricky. The following code
4249  * should work:
4250  *
4251  *  do {
4252  *    high1 = ((INREG(PIPEAFRAMEHIGH) & PIPE_FRAME_HIGH_MASK) >>
4253  *             PIPE_FRAME_HIGH_SHIFT;
4254  *    low1 =  ((INREG(PIPEAFRAMEPIXEL) & PIPE_FRAME_LOW_MASK) >>
4255  *             PIPE_FRAME_LOW_SHIFT);
4256  *    high2 = ((INREG(PIPEAFRAMEHIGH) & PIPE_FRAME_HIGH_MASK) >>
4257  *             PIPE_FRAME_HIGH_SHIFT);
4258  *  } while (high1 != high2);
4259  *  frame = (high1 << 8) | low1;
4260  */
4261 #define _PIPEAFRAMEHIGH          0x70040
4262 #define   PIPE_FRAME_HIGH_MASK    0x0000ffff
4263 #define   PIPE_FRAME_HIGH_SHIFT   0
4264 #define _PIPEAFRAMEPIXEL         0x70044
4265 #define   PIPE_FRAME_LOW_MASK     0xff000000
4266 #define   PIPE_FRAME_LOW_SHIFT    24
4267 #define   PIPE_PIXEL_MASK         0x00ffffff
4268 #define   PIPE_PIXEL_SHIFT        0
4269 /* GM45+ just has to be different */
4270 #define _PIPEA_FRMCOUNT_G4X     0x70040
4271 #define _PIPEA_FLIPCOUNT_G4X    0x70044
4272 #define PIPE_FRMCOUNT_G4X(pipe) _MMIO_PIPE2(pipe, _PIPEA_FRMCOUNT_G4X)
4273 #define PIPE_FLIPCOUNT_G4X(pipe) _MMIO_PIPE2(pipe, _PIPEA_FLIPCOUNT_G4X)
4274
4275 /* Cursor A & B regs */
4276 #define _CURACNTR               0x70080
4277 /* Old style CUR*CNTR flags (desktop 8xx) */
4278 #define   CURSOR_ENABLE                 REG_BIT(31)
4279 #define   CURSOR_PIPE_GAMMA_ENABLE      REG_BIT(30)
4280 #define   CURSOR_STRIDE_MASK    REG_GENMASK(29, 28)
4281 #define   CURSOR_STRIDE(stride) REG_FIELD_PREP(CURSOR_STRIDE_MASK, ffs(stride) - 9) /* 256,512,1k,2k */
4282 #define   CURSOR_FORMAT_MASK    REG_GENMASK(26, 24)
4283 #define   CURSOR_FORMAT_2C      REG_FIELD_PREP(CURSOR_FORMAT_MASK, 0)
4284 #define   CURSOR_FORMAT_3C      REG_FIELD_PREP(CURSOR_FORMAT_MASK, 1)
4285 #define   CURSOR_FORMAT_4C      REG_FIELD_PREP(CURSOR_FORMAT_MASK, 2)
4286 #define   CURSOR_FORMAT_ARGB    REG_FIELD_PREP(CURSOR_FORMAT_MASK, 4)
4287 #define   CURSOR_FORMAT_XRGB    REG_FIELD_PREP(CURSOR_FORMAT_MASK, 5)
4288 /* New style CUR*CNTR flags */
4289 #define   MCURSOR_ARB_SLOTS_MASK        REG_GENMASK(30, 28) /* icl+ */
4290 #define   MCURSOR_ARB_SLOTS(x)          REG_FIELD_PREP(MCURSOR_ARB_SLOTS_MASK, (x)) /* icl+ */
4291 #define   MCURSOR_PIPE_SEL_MASK         REG_GENMASK(29, 28)
4292 #define   MCURSOR_PIPE_SEL(pipe)        REG_FIELD_PREP(MCURSOR_PIPE_SEL_MASK, (pipe))
4293 #define   MCURSOR_PIPE_GAMMA_ENABLE     REG_BIT(26)
4294 #define   MCURSOR_PIPE_CSC_ENABLE       REG_BIT(24) /* ilk+ */
4295 #define   MCURSOR_ROTATE_180            REG_BIT(15)
4296 #define   MCURSOR_TRICKLE_FEED_DISABLE  REG_BIT(14)
4297 #define   MCURSOR_MODE_MASK             0x27
4298 #define   MCURSOR_MODE_DISABLE          0x00
4299 #define   MCURSOR_MODE_128_32B_AX       0x02
4300 #define   MCURSOR_MODE_256_32B_AX       0x03
4301 #define   MCURSOR_MODE_64_32B_AX        0x07
4302 #define   MCURSOR_MODE_128_ARGB_AX      (0x20 | MCURSOR_MODE_128_32B_AX)
4303 #define   MCURSOR_MODE_256_ARGB_AX      (0x20 | MCURSOR_MODE_256_32B_AX)
4304 #define   MCURSOR_MODE_64_ARGB_AX       (0x20 | MCURSOR_MODE_64_32B_AX)
4305 #define _CURABASE               0x70084
4306 #define _CURAPOS                0x70088
4307 #define   CURSOR_POS_Y_SIGN             REG_BIT(31)
4308 #define   CURSOR_POS_Y_MASK             REG_GENMASK(30, 16)
4309 #define   CURSOR_POS_Y(y)               REG_FIELD_PREP(CURSOR_POS_Y_MASK, (y))
4310 #define   CURSOR_POS_X_SIGN             REG_BIT(15)
4311 #define   CURSOR_POS_X_MASK             REG_GENMASK(14, 0)
4312 #define   CURSOR_POS_X(x)               REG_FIELD_PREP(CURSOR_POS_X_MASK, (x))
4313 #define _CURASIZE               0x700a0 /* 845/865 */
4314 #define   CURSOR_HEIGHT_MASK            REG_GENMASK(21, 12)
4315 #define   CURSOR_HEIGHT(h)              REG_FIELD_PREP(CURSOR_HEIGHT_MASK, (h))
4316 #define   CURSOR_WIDTH_MASK             REG_GENMASK(9, 0)
4317 #define   CURSOR_WIDTH(w)               REG_FIELD_PREP(CURSOR_WIDTH_MASK, (w))
4318 #define _CUR_FBC_CTL_A          0x700a0 /* ivb+ */
4319 #define   CUR_FBC_EN                    REG_BIT(31)
4320 #define   CUR_FBC_HEIGHT_MASK           REG_GENMASK(7, 0)
4321 #define   CUR_FBC_HEIGHT(h)             REG_FIELD_PREP(CUR_FBC_HEIGHT_MASK, (h))
4322 #define _CURASURFLIVE           0x700ac /* g4x+ */
4323 #define _CURBCNTR               0x700c0
4324 #define _CURBBASE               0x700c4
4325 #define _CURBPOS                0x700c8
4326
4327 #define _CURBCNTR_IVB           0x71080
4328 #define _CURBBASE_IVB           0x71084
4329 #define _CURBPOS_IVB            0x71088
4330
4331 #define CURCNTR(pipe) _CURSOR2(pipe, _CURACNTR)
4332 #define CURBASE(pipe) _CURSOR2(pipe, _CURABASE)
4333 #define CURPOS(pipe) _CURSOR2(pipe, _CURAPOS)
4334 #define CURSIZE(pipe) _CURSOR2(pipe, _CURASIZE)
4335 #define CUR_FBC_CTL(pipe) _CURSOR2(pipe, _CUR_FBC_CTL_A)
4336 #define CURSURFLIVE(pipe) _CURSOR2(pipe, _CURASURFLIVE)
4337
4338 #define CURSOR_A_OFFSET 0x70080
4339 #define CURSOR_B_OFFSET 0x700c0
4340 #define CHV_CURSOR_C_OFFSET 0x700e0
4341 #define IVB_CURSOR_B_OFFSET 0x71080
4342 #define IVB_CURSOR_C_OFFSET 0x72080
4343 #define TGL_CURSOR_D_OFFSET 0x73080
4344
4345 /* Display A control */
4346 #define _DSPAADDR_VLV                           0x7017C /* vlv/chv */
4347 #define _DSPACNTR                               0x70180
4348 #define   DISP_ENABLE                   REG_BIT(31)
4349 #define   DISP_PIPE_GAMMA_ENABLE        REG_BIT(30)
4350 #define   DISP_FORMAT_MASK              REG_GENMASK(29, 26)
4351 #define   DISP_FORMAT_8BPP              REG_FIELD_PREP(DISP_FORMAT_MASK, 2)
4352 #define   DISP_FORMAT_BGRA555           REG_FIELD_PREP(DISP_FORMAT_MASK, 3)
4353 #define   DISP_FORMAT_BGRX555           REG_FIELD_PREP(DISP_FORMAT_MASK, 4)
4354 #define   DISP_FORMAT_BGRX565           REG_FIELD_PREP(DISP_FORMAT_MASK, 5)
4355 #define   DISP_FORMAT_BGRX888           REG_FIELD_PREP(DISP_FORMAT_MASK, 6)
4356 #define   DISP_FORMAT_BGRA888           REG_FIELD_PREP(DISP_FORMAT_MASK, 7)
4357 #define   DISP_FORMAT_RGBX101010        REG_FIELD_PREP(DISP_FORMAT_MASK, 8)
4358 #define   DISP_FORMAT_RGBA101010        REG_FIELD_PREP(DISP_FORMAT_MASK, 9)
4359 #define   DISP_FORMAT_BGRX101010        REG_FIELD_PREP(DISP_FORMAT_MASK, 10)
4360 #define   DISP_FORMAT_BGRA101010        REG_FIELD_PREP(DISP_FORMAT_MASK, 11)
4361 #define   DISP_FORMAT_RGBX161616        REG_FIELD_PREP(DISP_FORMAT_MASK, 12)
4362 #define   DISP_FORMAT_RGBX888           REG_FIELD_PREP(DISP_FORMAT_MASK, 14)
4363 #define   DISP_FORMAT_RGBA888           REG_FIELD_PREP(DISP_FORMAT_MASK, 15)
4364 #define   DISP_STEREO_ENABLE            REG_BIT(25)
4365 #define   DISP_PIPE_CSC_ENABLE          REG_BIT(24) /* ilk+ */
4366 #define   DISP_PIPE_SEL_MASK            REG_GENMASK(25, 24)
4367 #define   DISP_PIPE_SEL(pipe)           REG_FIELD_PREP(DISP_PIPE_SEL_MASK, (pipe))
4368 #define   DISP_SRC_KEY_ENABLE           REG_BIT(22)
4369 #define   DISP_LINE_DOUBLE              REG_BIT(20)
4370 #define   DISP_STEREO_POLARITY_SECOND   REG_BIT(18)
4371 #define   DISP_ALPHA_PREMULTIPLY        REG_BIT(16) /* CHV pipe B */
4372 #define   DISP_ROTATE_180               REG_BIT(15)
4373 #define   DISP_TRICKLE_FEED_DISABLE     REG_BIT(14) /* g4x+ */
4374 #define   DISP_TILED                    REG_BIT(10)
4375 #define   DISP_ASYNC_FLIP               REG_BIT(9) /* g4x+ */
4376 #define   DISP_MIRROR                   REG_BIT(8) /* CHV pipe B */
4377 #define _DSPAADDR                               0x70184
4378 #define _DSPASTRIDE                             0x70188
4379 #define _DSPAPOS                                0x7018C /* reserved */
4380 #define   DISP_POS_Y_MASK               REG_GENMASK(31, 16)
4381 #define   DISP_POS_Y(y)                 REG_FIELD_PREP(DISP_POS_Y_MASK, (y))
4382 #define   DISP_POS_X_MASK               REG_GENMASK(15, 0)
4383 #define   DISP_POS_X(x)                 REG_FIELD_PREP(DISP_POS_X_MASK, (x))
4384 #define _DSPASIZE                               0x70190
4385 #define   DISP_HEIGHT_MASK              REG_GENMASK(31, 16)
4386 #define   DISP_HEIGHT(h)                REG_FIELD_PREP(DISP_HEIGHT_MASK, (h))
4387 #define   DISP_WIDTH_MASK               REG_GENMASK(15, 0)
4388 #define   DISP_WIDTH(w)                 REG_FIELD_PREP(DISP_WIDTH_MASK, (w))
4389 #define _DSPASURF                               0x7019C /* 965+ only */
4390 #define   DISP_ADDR_MASK                REG_GENMASK(31, 12)
4391 #define _DSPATILEOFF                            0x701A4 /* 965+ only */
4392 #define   DISP_OFFSET_Y_MASK            REG_GENMASK(31, 16)
4393 #define   DISP_OFFSET_Y(y)              REG_FIELD_PREP(DISP_OFFSET_Y_MASK, (y))
4394 #define   DISP_OFFSET_X_MASK            REG_GENMASK(15, 0)
4395 #define   DISP_OFFSET_X(x)              REG_FIELD_PREP(DISP_OFFSET_X_MASK, (x))
4396 #define _DSPAOFFSET                             0x701A4 /* HSW */
4397 #define _DSPASURFLIVE                           0x701AC
4398 #define _DSPAGAMC                               0x701E0
4399
4400 #define DSPADDR_VLV(plane)      _MMIO_PIPE2(plane, _DSPAADDR_VLV)
4401 #define DSPCNTR(plane)          _MMIO_PIPE2(plane, _DSPACNTR)
4402 #define DSPADDR(plane)          _MMIO_PIPE2(plane, _DSPAADDR)
4403 #define DSPSTRIDE(plane)        _MMIO_PIPE2(plane, _DSPASTRIDE)
4404 #define DSPPOS(plane)           _MMIO_PIPE2(plane, _DSPAPOS)
4405 #define DSPSIZE(plane)          _MMIO_PIPE2(plane, _DSPASIZE)
4406 #define DSPSURF(plane)          _MMIO_PIPE2(plane, _DSPASURF)
4407 #define DSPTILEOFF(plane)       _MMIO_PIPE2(plane, _DSPATILEOFF)
4408 #define DSPLINOFF(plane)        DSPADDR(plane)
4409 #define DSPOFFSET(plane)        _MMIO_PIPE2(plane, _DSPAOFFSET)
4410 #define DSPSURFLIVE(plane)      _MMIO_PIPE2(plane, _DSPASURFLIVE)
4411 #define DSPGAMC(plane, i)       _MMIO(_PIPE2(plane, _DSPAGAMC) + (5 - (i)) * 4) /* plane C only, 6 x u0.8 */
4412
4413 /* CHV pipe B blender and primary plane */
4414 #define _CHV_BLEND_A            0x60a00
4415 #define   CHV_BLEND_MASK        REG_GENMASK(31, 30)
4416 #define   CHV_BLEND_LEGACY      REG_FIELD_PREP(CHV_BLEND_MASK, 0)
4417 #define   CHV_BLEND_ANDROID     REG_FIELD_PREP(CHV_BLEND_MASK, 1)
4418 #define   CHV_BLEND_MPO         REG_FIELD_PREP(CHV_BLEND_MASK, 2)
4419 #define _CHV_CANVAS_A           0x60a04
4420 #define   CHV_CANVAS_RED_MASK   REG_GENMASK(29, 20)
4421 #define   CHV_CANVAS_GREEN_MASK REG_GENMASK(19, 10)
4422 #define   CHV_CANVAS_BLUE_MASK  REG_GENMASK(9, 0)
4423 #define _PRIMPOS_A              0x60a08
4424 #define   PRIM_POS_Y_MASK       REG_GENMASK(31, 16)
4425 #define   PRIM_POS_Y(y)         REG_FIELD_PREP(PRIM_POS_Y_MASK, (y))
4426 #define   PRIM_POS_X_MASK       REG_GENMASK(15, 0)
4427 #define   PRIM_POS_X(x)         REG_FIELD_PREP(PRIM_POS_X_MASK, (x))
4428 #define _PRIMSIZE_A             0x60a0c
4429 #define   PRIM_HEIGHT_MASK      REG_GENMASK(31, 16)
4430 #define   PRIM_HEIGHT(h)        REG_FIELD_PREP(PRIM_HEIGHT_MASK, (h))
4431 #define   PRIM_WIDTH_MASK       REG_GENMASK(15, 0)
4432 #define   PRIM_WIDTH(w)         REG_FIELD_PREP(PRIM_WIDTH_MASK, (w))
4433 #define _PRIMCNSTALPHA_A        0x60a10
4434 #define   PRIM_CONST_ALPHA_ENABLE       REG_BIT(31)
4435 #define   PRIM_CONST_ALPHA_MASK         REG_GENMASK(7, 0)
4436 #define   PRIM_CONST_ALPHA(alpha)       REG_FIELD_PREP(PRIM_CONST_ALPHA_MASK, (alpha))
4437
4438 #define CHV_BLEND(pipe)         _MMIO_TRANS2(pipe, _CHV_BLEND_A)
4439 #define CHV_CANVAS(pipe)        _MMIO_TRANS2(pipe, _CHV_CANVAS_A)
4440 #define PRIMPOS(plane)          _MMIO_TRANS2(plane, _PRIMPOS_A)
4441 #define PRIMSIZE(plane)         _MMIO_TRANS2(plane, _PRIMSIZE_A)
4442 #define PRIMCNSTALPHA(plane)    _MMIO_TRANS2(plane, _PRIMCNSTALPHA_A)
4443
4444 /* Display/Sprite base address macros */
4445 #define DISP_BASEADDR_MASK      (0xfffff000)
4446 #define I915_LO_DISPBASE(val)   ((val) & ~DISP_BASEADDR_MASK)
4447 #define I915_HI_DISPBASE(val)   ((val) & DISP_BASEADDR_MASK)
4448
4449 /*
4450  * VBIOS flags
4451  * gen2:
4452  * [00:06] alm,mgm
4453  * [10:16] all
4454  * [30:32] alm,mgm
4455  * gen3+:
4456  * [00:0f] all
4457  * [10:1f] all
4458  * [30:32] all
4459  */
4460 #define SWF0(i) _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x70410 + (i) * 4)
4461 #define SWF1(i) _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x71410 + (i) * 4)
4462 #define SWF3(i) _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x72414 + (i) * 4)
4463 #define SWF_ILK(i)      _MMIO(0x4F000 + (i) * 4)
4464
4465 /* Pipe B */
4466 #define _PIPEBDSL               (DISPLAY_MMIO_BASE(dev_priv) + 0x71000)
4467 #define _PIPEBCONF              (DISPLAY_MMIO_BASE(dev_priv) + 0x71008)
4468 #define _PIPEBSTAT              (DISPLAY_MMIO_BASE(dev_priv) + 0x71024)
4469 #define _PIPEBFRAMEHIGH         0x71040
4470 #define _PIPEBFRAMEPIXEL        0x71044
4471 #define _PIPEB_FRMCOUNT_G4X     (DISPLAY_MMIO_BASE(dev_priv) + 0x71040)
4472 #define _PIPEB_FLIPCOUNT_G4X    (DISPLAY_MMIO_BASE(dev_priv) + 0x71044)
4473
4474
4475 /* Display B control */
4476 #define _DSPBCNTR               (DISPLAY_MMIO_BASE(dev_priv) + 0x71180)
4477 #define   DISP_ALPHA_TRANS_ENABLE       REG_BIT(15)
4478 #define   DISP_SPRITE_ABOVE_OVERLAY     REG_BIT(0)
4479 #define _DSPBADDR               (DISPLAY_MMIO_BASE(dev_priv) + 0x71184)
4480 #define _DSPBSTRIDE             (DISPLAY_MMIO_BASE(dev_priv) + 0x71188)
4481 #define _DSPBPOS                (DISPLAY_MMIO_BASE(dev_priv) + 0x7118C)
4482 #define _DSPBSIZE               (DISPLAY_MMIO_BASE(dev_priv) + 0x71190)
4483 #define _DSPBSURF               (DISPLAY_MMIO_BASE(dev_priv) + 0x7119C)
4484 #define _DSPBTILEOFF            (DISPLAY_MMIO_BASE(dev_priv) + 0x711A4)
4485 #define _DSPBOFFSET             (DISPLAY_MMIO_BASE(dev_priv) + 0x711A4)
4486 #define _DSPBSURFLIVE           (DISPLAY_MMIO_BASE(dev_priv) + 0x711AC)
4487
4488 /* ICL DSI 0 and 1 */
4489 #define _PIPEDSI0CONF           0x7b008
4490 #define _PIPEDSI1CONF           0x7b808
4491
4492 /* Sprite A control */
4493 #define _DVSACNTR               0x72180
4494 #define   DVS_ENABLE                    REG_BIT(31)
4495 #define   DVS_PIPE_GAMMA_ENABLE         REG_BIT(30)
4496 #define   DVS_YUV_RANGE_CORRECTION_DISABLE      REG_BIT(27)
4497 #define   DVS_FORMAT_MASK               REG_GENMASK(26, 25)
4498 #define   DVS_FORMAT_YUV422             REG_FIELD_PREP(DVS_FORMAT_MASK, 0)
4499 #define   DVS_FORMAT_RGBX101010         REG_FIELD_PREP(DVS_FORMAT_MASK, 1)
4500 #define   DVS_FORMAT_RGBX888            REG_FIELD_PREP(DVS_FORMAT_MASK, 2)
4501 #define   DVS_FORMAT_RGBX161616         REG_FIELD_PREP(DVS_FORMAT_MASK, 3)
4502 #define   DVS_PIPE_CSC_ENABLE           REG_BIT(24)
4503 #define   DVS_SOURCE_KEY                REG_BIT(22)
4504 #define   DVS_RGB_ORDER_XBGR            REG_BIT(20)
4505 #define   DVS_YUV_FORMAT_BT709          REG_BIT(18)
4506 #define   DVS_YUV_ORDER_MASK            REG_GENMASK(17, 16)
4507 #define   DVS_YUV_ORDER_YUYV            REG_FIELD_PREP(DVS_YUV_ORDER_MASK, 0)
4508 #define   DVS_YUV_ORDER_UYVY            REG_FIELD_PREP(DVS_YUV_ORDER_MASK, 1)
4509 #define   DVS_YUV_ORDER_YVYU            REG_FIELD_PREP(DVS_YUV_ORDER_MASK, 2)
4510 #define   DVS_YUV_ORDER_VYUY            REG_FIELD_PREP(DVS_YUV_ORDER_MASK, 3)
4511 #define   DVS_ROTATE_180                REG_BIT(15)
4512 #define   DVS_TRICKLE_FEED_DISABLE      REG_BIT(14)
4513 #define   DVS_TILED                     REG_BIT(10)
4514 #define   DVS_DEST_KEY                  REG_BIT(2)
4515 #define _DVSALINOFF             0x72184
4516 #define _DVSASTRIDE             0x72188
4517 #define _DVSAPOS                0x7218c
4518 #define   DVS_POS_Y_MASK                REG_GENMASK(31, 16)
4519 #define   DVS_POS_Y(y)                  REG_FIELD_PREP(DVS_POS_Y_MASK, (y))
4520 #define   DVS_POS_X_MASK                REG_GENMASK(15, 0)
4521 #define   DVS_POS_X(x)                  REG_FIELD_PREP(DVS_POS_X_MASK, (x))
4522 #define _DVSASIZE               0x72190
4523 #define   DVS_HEIGHT_MASK               REG_GENMASK(31, 16)
4524 #define   DVS_HEIGHT(h)                 REG_FIELD_PREP(DVS_HEIGHT_MASK, (h))
4525 #define   DVS_WIDTH_MASK                REG_GENMASK(15, 0)
4526 #define   DVS_WIDTH(w)                  REG_FIELD_PREP(DVS_WIDTH_MASK, (w))
4527 #define _DVSAKEYVAL             0x72194
4528 #define _DVSAKEYMSK             0x72198
4529 #define _DVSASURF               0x7219c
4530 #define   DVS_ADDR_MASK                 REG_GENMASK(31, 12)
4531 #define _DVSAKEYMAXVAL          0x721a0
4532 #define _DVSATILEOFF            0x721a4
4533 #define   DVS_OFFSET_Y_MASK             REG_GENMASK(31, 16)
4534 #define   DVS_OFFSET_Y(y)               REG_FIELD_PREP(DVS_OFFSET_Y_MASK, (y))
4535 #define   DVS_OFFSET_X_MASK             REG_GENMASK(15, 0)
4536 #define   DVS_OFFSET_X(x)               REG_FIELD_PREP(DVS_OFFSET_X_MASK, (x))
4537 #define _DVSASURFLIVE           0x721ac
4538 #define _DVSAGAMC_G4X           0x721e0 /* g4x */
4539 #define _DVSASCALE              0x72204
4540 #define   DVS_SCALE_ENABLE              REG_BIT(31)
4541 #define   DVS_FILTER_MASK               REG_GENMASK(30, 29)
4542 #define   DVS_FILTER_MEDIUM             REG_FIELD_PREP(DVS_FILTER_MASK, 0)
4543 #define   DVS_FILTER_ENHANCING          REG_FIELD_PREP(DVS_FILTER_MASK, 1)
4544 #define   DVS_FILTER_SOFTENING          REG_FIELD_PREP(DVS_FILTER_MASK, 2)
4545 #define   DVS_VERTICAL_OFFSET_HALF      REG_BIT(28) /* must be enabled below */
4546 #define   DVS_VERTICAL_OFFSET_ENABLE    REG_BIT(27)
4547 #define   DVS_SRC_WIDTH_MASK            REG_GENMASK(26, 16)
4548 #define   DVS_SRC_WIDTH(w)              REG_FIELD_PREP(DVS_SRC_WIDTH_MASK, (w))
4549 #define   DVS_SRC_HEIGHT_MASK           REG_GENMASK(10, 0)
4550 #define   DVS_SRC_HEIGHT(h)             REG_FIELD_PREP(DVS_SRC_HEIGHT_MASK, (h))
4551 #define _DVSAGAMC_ILK           0x72300 /* ilk/snb */
4552 #define _DVSAGAMCMAX_ILK        0x72340 /* ilk/snb */
4553
4554 #define _DVSBCNTR               0x73180
4555 #define _DVSBLINOFF             0x73184
4556 #define _DVSBSTRIDE             0x73188
4557 #define _DVSBPOS                0x7318c
4558 #define _DVSBSIZE               0x73190
4559 #define _DVSBKEYVAL             0x73194
4560 #define _DVSBKEYMSK             0x73198
4561 #define _DVSBSURF               0x7319c
4562 #define _DVSBKEYMAXVAL          0x731a0
4563 #define _DVSBTILEOFF            0x731a4
4564 #define _DVSBSURFLIVE           0x731ac
4565 #define _DVSBGAMC_G4X           0x731e0 /* g4x */
4566 #define _DVSBSCALE              0x73204
4567 #define _DVSBGAMC_ILK           0x73300 /* ilk/snb */
4568 #define _DVSBGAMCMAX_ILK        0x73340 /* ilk/snb */
4569
4570 #define DVSCNTR(pipe) _MMIO_PIPE(pipe, _DVSACNTR, _DVSBCNTR)
4571 #define DVSLINOFF(pipe) _MMIO_PIPE(pipe, _DVSALINOFF, _DVSBLINOFF)
4572 #define DVSSTRIDE(pipe) _MMIO_PIPE(pipe, _DVSASTRIDE, _DVSBSTRIDE)
4573 #define DVSPOS(pipe) _MMIO_PIPE(pipe, _DVSAPOS, _DVSBPOS)
4574 #define DVSSURF(pipe) _MMIO_PIPE(pipe, _DVSASURF, _DVSBSURF)
4575 #define DVSKEYMAX(pipe) _MMIO_PIPE(pipe, _DVSAKEYMAXVAL, _DVSBKEYMAXVAL)
4576 #define DVSSIZE(pipe) _MMIO_PIPE(pipe, _DVSASIZE, _DVSBSIZE)
4577 #define DVSSCALE(pipe) _MMIO_PIPE(pipe, _DVSASCALE, _DVSBSCALE)
4578 #define DVSTILEOFF(pipe) _MMIO_PIPE(pipe, _DVSATILEOFF, _DVSBTILEOFF)
4579 #define DVSKEYVAL(pipe) _MMIO_PIPE(pipe, _DVSAKEYVAL, _DVSBKEYVAL)
4580 #define DVSKEYMSK(pipe) _MMIO_PIPE(pipe, _DVSAKEYMSK, _DVSBKEYMSK)
4581 #define DVSSURFLIVE(pipe) _MMIO_PIPE(pipe, _DVSASURFLIVE, _DVSBSURFLIVE)
4582 #define DVSGAMC_G4X(pipe, i) _MMIO(_PIPE(pipe, _DVSAGAMC_G4X, _DVSBGAMC_G4X) + (5 - (i)) * 4) /* 6 x u0.8 */
4583 #define DVSGAMC_ILK(pipe, i) _MMIO(_PIPE(pipe, _DVSAGAMC_ILK, _DVSBGAMC_ILK) + (i) * 4) /* 16 x u0.10 */
4584 #define DVSGAMCMAX_ILK(pipe, i) _MMIO(_PIPE(pipe, _DVSAGAMCMAX_ILK, _DVSBGAMCMAX_ILK) + (i) * 4) /* 3 x u1.10 */
4585
4586 #define _SPRA_CTL               0x70280
4587 #define   SPRITE_ENABLE                         REG_BIT(31)
4588 #define   SPRITE_PIPE_GAMMA_ENABLE              REG_BIT(30)
4589 #define   SPRITE_YUV_RANGE_CORRECTION_DISABLE   REG_BIT(28)
4590 #define   SPRITE_FORMAT_MASK                    REG_GENMASK(27, 25)
4591 #define   SPRITE_FORMAT_YUV422                  REG_FIELD_PREP(SPRITE_FORMAT_MASK, 0)
4592 #define   SPRITE_FORMAT_RGBX101010              REG_FIELD_PREP(SPRITE_FORMAT_MASK, 1)
4593 #define   SPRITE_FORMAT_RGBX888                 REG_FIELD_PREP(SPRITE_FORMAT_MASK, 2)
4594 #define   SPRITE_FORMAT_RGBX161616              REG_FIELD_PREP(SPRITE_FORMAT_MASK, 3)
4595 #define   SPRITE_FORMAT_YUV444                  REG_FIELD_PREP(SPRITE_FORMAT_MASK, 4)
4596 #define   SPRITE_FORMAT_XR_BGR101010            REG_FIELD_PREP(SPRITE_FORMAT_MASK, 5) /* Extended range */
4597 #define   SPRITE_PIPE_CSC_ENABLE                REG_BIT(24)
4598 #define   SPRITE_SOURCE_KEY                     REG_BIT(22)
4599 #define   SPRITE_RGB_ORDER_RGBX                 REG_BIT(20) /* only for 888 and 161616 */
4600 #define   SPRITE_YUV_TO_RGB_CSC_DISABLE         REG_BIT(19)
4601 #define   SPRITE_YUV_TO_RGB_CSC_FORMAT_BT709    REG_BIT(18) /* 0 is BT601 */
4602 #define   SPRITE_YUV_ORDER_MASK                 REG_GENMASK(17, 16)
4603 #define   SPRITE_YUV_ORDER_YUYV                 REG_FIELD_PREP(SPRITE_YUV_ORDER_MASK, 0)
4604 #define   SPRITE_YUV_ORDER_UYVY                 REG_FIELD_PREP(SPRITE_YUV_ORDER_MASK, 1)
4605 #define   SPRITE_YUV_ORDER_YVYU                 REG_FIELD_PREP(SPRITE_YUV_ORDER_MASK, 2)
4606 #define   SPRITE_YUV_ORDER_VYUY                 REG_FIELD_PREP(SPRITE_YUV_ORDER_MASK, 3)
4607 #define   SPRITE_ROTATE_180                     REG_BIT(15)
4608 #define   SPRITE_TRICKLE_FEED_DISABLE           REG_BIT(14)
4609 #define   SPRITE_PLANE_GAMMA_DISABLE            REG_BIT(13)
4610 #define   SPRITE_TILED                          REG_BIT(10)
4611 #define   SPRITE_DEST_KEY                       REG_BIT(2)
4612 #define _SPRA_LINOFF            0x70284
4613 #define _SPRA_STRIDE            0x70288
4614 #define _SPRA_POS               0x7028c
4615 #define   SPRITE_POS_Y_MASK     REG_GENMASK(31, 16)
4616 #define   SPRITE_POS_Y(y)       REG_FIELD_PREP(SPRITE_POS_Y_MASK, (y))
4617 #define   SPRITE_POS_X_MASK     REG_GENMASK(15, 0)
4618 #define   SPRITE_POS_X(x)       REG_FIELD_PREP(SPRITE_POS_X_MASK, (x))
4619 #define _SPRA_SIZE              0x70290
4620 #define   SPRITE_HEIGHT_MASK    REG_GENMASK(31, 16)
4621 #define   SPRITE_HEIGHT(h)      REG_FIELD_PREP(SPRITE_HEIGHT_MASK, (h))
4622 #define   SPRITE_WIDTH_MASK     REG_GENMASK(15, 0)
4623 #define   SPRITE_WIDTH(w)       REG_FIELD_PREP(SPRITE_WIDTH_MASK, (w))
4624 #define _SPRA_KEYVAL            0x70294
4625 #define _SPRA_KEYMSK            0x70298
4626 #define _SPRA_SURF              0x7029c
4627 #define   SPRITE_ADDR_MASK      REG_GENMASK(31, 12)
4628 #define _SPRA_KEYMAX            0x702a0
4629 #define _SPRA_TILEOFF           0x702a4
4630 #define   SPRITE_OFFSET_Y_MASK  REG_GENMASK(31, 16)
4631 #define   SPRITE_OFFSET_Y(y)    REG_FIELD_PREP(SPRITE_OFFSET_Y_MASK, (y))
4632 #define   SPRITE_OFFSET_X_MASK  REG_GENMASK(15, 0)
4633 #define   SPRITE_OFFSET_X(x)    REG_FIELD_PREP(SPRITE_OFFSET_X_MASK, (x))
4634 #define _SPRA_OFFSET            0x702a4
4635 #define _SPRA_SURFLIVE          0x702ac
4636 #define _SPRA_SCALE             0x70304
4637 #define   SPRITE_SCALE_ENABLE                   REG_BIT(31)
4638 #define   SPRITE_FILTER_MASK                    REG_GENMASK(30, 29)
4639 #define   SPRITE_FILTER_MEDIUM                  REG_FIELD_PREP(SPRITE_FILTER_MASK, 0)
4640 #define   SPRITE_FILTER_ENHANCING               REG_FIELD_PREP(SPRITE_FILTER_MASK, 1)
4641 #define   SPRITE_FILTER_SOFTENING               REG_FIELD_PREP(SPRITE_FILTER_MASK, 2)
4642 #define   SPRITE_VERTICAL_OFFSET_HALF           REG_BIT(28) /* must be enabled below */
4643 #define   SPRITE_VERTICAL_OFFSET_ENABLE         REG_BIT(27)
4644 #define   SPRITE_SRC_WIDTH_MASK                 REG_GENMASK(26, 16)
4645 #define   SPRITE_SRC_WIDTH(w)                   REG_FIELD_PREP(SPRITE_SRC_WIDTH_MASK, (w))
4646 #define   SPRITE_SRC_HEIGHT_MASK                REG_GENMASK(10, 0)
4647 #define   SPRITE_SRC_HEIGHT(h)                  REG_FIELD_PREP(SPRITE_SRC_HEIGHT_MASK, (h))
4648 #define _SPRA_GAMC              0x70400
4649 #define _SPRA_GAMC16            0x70440
4650 #define _SPRA_GAMC17            0x7044c
4651
4652 #define _SPRB_CTL               0x71280
4653 #define _SPRB_LINOFF            0x71284
4654 #define _SPRB_STRIDE            0x71288
4655 #define _SPRB_POS               0x7128c
4656 #define _SPRB_SIZE              0x71290
4657 #define _SPRB_KEYVAL            0x71294
4658 #define _SPRB_KEYMSK            0x71298
4659 #define _SPRB_SURF              0x7129c
4660 #define _SPRB_KEYMAX            0x712a0
4661 #define _SPRB_TILEOFF           0x712a4
4662 #define _SPRB_OFFSET            0x712a4
4663 #define _SPRB_SURFLIVE          0x712ac
4664 #define _SPRB_SCALE             0x71304
4665 #define _SPRB_GAMC              0x71400
4666 #define _SPRB_GAMC16            0x71440
4667 #define _SPRB_GAMC17            0x7144c
4668
4669 #define SPRCTL(pipe) _MMIO_PIPE(pipe, _SPRA_CTL, _SPRB_CTL)
4670 #define SPRLINOFF(pipe) _MMIO_PIPE(pipe, _SPRA_LINOFF, _SPRB_LINOFF)
4671 #define SPRSTRIDE(pipe) _MMIO_PIPE(pipe, _SPRA_STRIDE, _SPRB_STRIDE)
4672 #define SPRPOS(pipe) _MMIO_PIPE(pipe, _SPRA_POS, _SPRB_POS)
4673 #define SPRSIZE(pipe) _MMIO_PIPE(pipe, _SPRA_SIZE, _SPRB_SIZE)
4674 #define SPRKEYVAL(pipe) _MMIO_PIPE(pipe, _SPRA_KEYVAL, _SPRB_KEYVAL)
4675 #define SPRKEYMSK(pipe) _MMIO_PIPE(pipe, _SPRA_KEYMSK, _SPRB_KEYMSK)
4676 #define SPRSURF(pipe) _MMIO_PIPE(pipe, _SPRA_SURF, _SPRB_SURF)
4677 #define SPRKEYMAX(pipe) _MMIO_PIPE(pipe, _SPRA_KEYMAX, _SPRB_KEYMAX)
4678 #define SPRTILEOFF(pipe) _MMIO_PIPE(pipe, _SPRA_TILEOFF, _SPRB_TILEOFF)
4679 #define SPROFFSET(pipe) _MMIO_PIPE(pipe, _SPRA_OFFSET, _SPRB_OFFSET)
4680 #define SPRSCALE(pipe) _MMIO_PIPE(pipe, _SPRA_SCALE, _SPRB_SCALE)
4681 #define SPRGAMC(pipe, i) _MMIO(_PIPE(pipe, _SPRA_GAMC, _SPRB_GAMC) + (i) * 4) /* 16 x u0.10 */
4682 #define SPRGAMC16(pipe, i) _MMIO(_PIPE(pipe, _SPRA_GAMC16, _SPRB_GAMC16) + (i) * 4) /* 3 x u1.10 */
4683 #define SPRGAMC17(pipe, i) _MMIO(_PIPE(pipe, _SPRA_GAMC17, _SPRB_GAMC17) + (i) * 4) /* 3 x u2.10 */
4684 #define SPRSURFLIVE(pipe) _MMIO_PIPE(pipe, _SPRA_SURFLIVE, _SPRB_SURFLIVE)
4685
4686 #define _SPACNTR                (VLV_DISPLAY_BASE + 0x72180)
4687 #define   SP_ENABLE                     REG_BIT(31)
4688 #define   SP_PIPE_GAMMA_ENABLE          REG_BIT(30)
4689 #define   SP_FORMAT_MASK                REG_GENMASK(29, 26)
4690 #define   SP_FORMAT_YUV422              REG_FIELD_PREP(SP_FORMAT_MASK, 0)
4691 #define   SP_FORMAT_8BPP                REG_FIELD_PREP(SP_FORMAT_MASK, 2)
4692 #define   SP_FORMAT_BGR565              REG_FIELD_PREP(SP_FORMAT_MASK, 5)
4693 #define   SP_FORMAT_BGRX8888            REG_FIELD_PREP(SP_FORMAT_MASK, 6)
4694 #define   SP_FORMAT_BGRA8888            REG_FIELD_PREP(SP_FORMAT_MASK, 7)
4695 #define   SP_FORMAT_RGBX1010102         REG_FIELD_PREP(SP_FORMAT_MASK, 8)
4696 #define   SP_FORMAT_RGBA1010102         REG_FIELD_PREP(SP_FORMAT_MASK, 9)
4697 #define   SP_FORMAT_BGRX1010102         REG_FIELD_PREP(SP_FORMAT_MASK, 10) /* CHV pipe B */
4698 #define   SP_FORMAT_BGRA1010102         REG_FIELD_PREP(SP_FORMAT_MASK, 11) /* CHV pipe B */
4699 #define   SP_FORMAT_RGBX8888            REG_FIELD_PREP(SP_FORMAT_MASK, 14)
4700 #define   SP_FORMAT_RGBA8888            REG_FIELD_PREP(SP_FORMAT_MASK, 15)
4701 #define   SP_ALPHA_PREMULTIPLY          REG_BIT(23) /* CHV pipe B */
4702 #define   SP_SOURCE_KEY                 REG_BIT(22)
4703 #define   SP_YUV_FORMAT_BT709           REG_BIT(18)
4704 #define   SP_YUV_ORDER_MASK             REG_GENMASK(17, 16)
4705 #define   SP_YUV_ORDER_YUYV             REG_FIELD_PREP(SP_YUV_ORDER_MASK, 0)
4706 #define   SP_YUV_ORDER_UYVY             REG_FIELD_PREP(SP_YUV_ORDER_MASK, 1)
4707 #define   SP_YUV_ORDER_YVYU             REG_FIELD_PREP(SP_YUV_ORDER_MASK, 2)
4708 #define   SP_YUV_ORDER_VYUY             REG_FIELD_PREP(SP_YUV_ORDER_MASK, 3)
4709 #define   SP_ROTATE_180                 REG_BIT(15)
4710 #define   SP_TILED                      REG_BIT(10)
4711 #define   SP_MIRROR                     REG_BIT(8) /* CHV pipe B */
4712 #define _SPALINOFF              (VLV_DISPLAY_BASE + 0x72184)
4713 #define _SPASTRIDE              (VLV_DISPLAY_BASE + 0x72188)
4714 #define _SPAPOS                 (VLV_DISPLAY_BASE + 0x7218c)
4715 #define   SP_POS_Y_MASK                 REG_GENMASK(31, 16)
4716 #define   SP_POS_Y(y)                   REG_FIELD_PREP(SP_POS_Y_MASK, (y))
4717 #define   SP_POS_X_MASK                 REG_GENMASK(15, 0)
4718 #define   SP_POS_X(x)                   REG_FIELD_PREP(SP_POS_X_MASK, (x))
4719 #define _SPASIZE                (VLV_DISPLAY_BASE + 0x72190)
4720 #define   SP_HEIGHT_MASK                REG_GENMASK(31, 16)
4721 #define   SP_HEIGHT(h)                  REG_FIELD_PREP(SP_HEIGHT_MASK, (h))
4722 #define   SP_WIDTH_MASK                 REG_GENMASK(15, 0)
4723 #define   SP_WIDTH(w)                   REG_FIELD_PREP(SP_WIDTH_MASK, (w))
4724 #define _SPAKEYMINVAL           (VLV_DISPLAY_BASE + 0x72194)
4725 #define _SPAKEYMSK              (VLV_DISPLAY_BASE + 0x72198)
4726 #define _SPASURF                (VLV_DISPLAY_BASE + 0x7219c)
4727 #define   SP_ADDR_MASK                  REG_GENMASK(31, 12)
4728 #define _SPAKEYMAXVAL           (VLV_DISPLAY_BASE + 0x721a0)
4729 #define _SPATILEOFF             (VLV_DISPLAY_BASE + 0x721a4)
4730 #define   SP_OFFSET_Y_MASK              REG_GENMASK(31, 16)
4731 #define   SP_OFFSET_Y(y)                REG_FIELD_PREP(SP_OFFSET_Y_MASK, (y))
4732 #define   SP_OFFSET_X_MASK              REG_GENMASK(15, 0)
4733 #define   SP_OFFSET_X(x)                REG_FIELD_PREP(SP_OFFSET_X_MASK, (x))
4734 #define _SPACONSTALPHA          (VLV_DISPLAY_BASE + 0x721a8)
4735 #define   SP_CONST_ALPHA_ENABLE         REG_BIT(31)
4736 #define   SP_CONST_ALPHA_MASK           REG_GENMASK(7, 0)
4737 #define   SP_CONST_ALPHA(alpha)         REG_FIELD_PREP(SP_CONST_ALPHA_MASK, (alpha))
4738 #define _SPACLRC0               (VLV_DISPLAY_BASE + 0x721d0)
4739 #define   SP_CONTRAST_MASK              REG_GENMASK(26, 18)
4740 #define   SP_CONTRAST(x)                REG_FIELD_PREP(SP_CONTRAST_MASK, (x)) /* u3.6 */
4741 #define   SP_BRIGHTNESS_MASK            REG_GENMASK(7, 0)
4742 #define   SP_BRIGHTNESS(x)              REG_FIELD_PREP(SP_BRIGHTNESS_MASK, (x)) /* s8 */
4743 #define _SPACLRC1               (VLV_DISPLAY_BASE + 0x721d4)
4744 #define   SP_SH_SIN_MASK                REG_GENMASK(26, 16)
4745 #define   SP_SH_SIN(x)                  REG_FIELD_PREP(SP_SH_SIN_MASK, (x)) /* s4.7 */
4746 #define   SP_SH_COS_MASK                REG_GENMASK(9, 0)
4747 #define   SP_SH_COS(x)                  REG_FIELD_PREP(SP_SH_COS_MASK, (x)) /* u3.7 */
4748 #define _SPAGAMC                (VLV_DISPLAY_BASE + 0x721e0)
4749
4750 #define _SPBCNTR                (VLV_DISPLAY_BASE + 0x72280)
4751 #define _SPBLINOFF              (VLV_DISPLAY_BASE + 0x72284)
4752 #define _SPBSTRIDE              (VLV_DISPLAY_BASE + 0x72288)
4753 #define _SPBPOS                 (VLV_DISPLAY_BASE + 0x7228c)
4754 #define _SPBSIZE                (VLV_DISPLAY_BASE + 0x72290)
4755 #define _SPBKEYMINVAL           (VLV_DISPLAY_BASE + 0x72294)
4756 #define _SPBKEYMSK              (VLV_DISPLAY_BASE + 0x72298)
4757 #define _SPBSURF                (VLV_DISPLAY_BASE + 0x7229c)
4758 #define _SPBKEYMAXVAL           (VLV_DISPLAY_BASE + 0x722a0)
4759 #define _SPBTILEOFF             (VLV_DISPLAY_BASE + 0x722a4)
4760 #define _SPBCONSTALPHA          (VLV_DISPLAY_BASE + 0x722a8)
4761 #define _SPBCLRC0               (VLV_DISPLAY_BASE + 0x722d0)
4762 #define _SPBCLRC1               (VLV_DISPLAY_BASE + 0x722d4)
4763 #define _SPBGAMC                (VLV_DISPLAY_BASE + 0x722e0)
4764
4765 #define _VLV_SPR(pipe, plane_id, reg_a, reg_b) \
4766         _PIPE((pipe) * 2 + (plane_id) - PLANE_SPRITE0, (reg_a), (reg_b))
4767 #define _MMIO_VLV_SPR(pipe, plane_id, reg_a, reg_b) \
4768         _MMIO(_VLV_SPR((pipe), (plane_id), (reg_a), (reg_b)))
4769
4770 #define SPCNTR(pipe, plane_id)          _MMIO_VLV_SPR((pipe), (plane_id), _SPACNTR, _SPBCNTR)
4771 #define SPLINOFF(pipe, plane_id)        _MMIO_VLV_SPR((pipe), (plane_id), _SPALINOFF, _SPBLINOFF)
4772 #define SPSTRIDE(pipe, plane_id)        _MMIO_VLV_SPR((pipe), (plane_id), _SPASTRIDE, _SPBSTRIDE)
4773 #define SPPOS(pipe, plane_id)           _MMIO_VLV_SPR((pipe), (plane_id), _SPAPOS, _SPBPOS)
4774 #define SPSIZE(pipe, plane_id)          _MMIO_VLV_SPR((pipe), (plane_id), _SPASIZE, _SPBSIZE)
4775 #define SPKEYMINVAL(pipe, plane_id)     _MMIO_VLV_SPR((pipe), (plane_id), _SPAKEYMINVAL, _SPBKEYMINVAL)
4776 #define SPKEYMSK(pipe, plane_id)        _MMIO_VLV_SPR((pipe), (plane_id), _SPAKEYMSK, _SPBKEYMSK)
4777 #define SPSURF(pipe, plane_id)          _MMIO_VLV_SPR((pipe), (plane_id), _SPASURF, _SPBSURF)
4778 #define SPKEYMAXVAL(pipe, plane_id)     _MMIO_VLV_SPR((pipe), (plane_id), _SPAKEYMAXVAL, _SPBKEYMAXVAL)
4779 #define SPTILEOFF(pipe, plane_id)       _MMIO_VLV_SPR((pipe), (plane_id), _SPATILEOFF, _SPBTILEOFF)
4780 #define SPCONSTALPHA(pipe, plane_id)    _MMIO_VLV_SPR((pipe), (plane_id), _SPACONSTALPHA, _SPBCONSTALPHA)
4781 #define SPCLRC0(pipe, plane_id)         _MMIO_VLV_SPR((pipe), (plane_id), _SPACLRC0, _SPBCLRC0)
4782 #define SPCLRC1(pipe, plane_id)         _MMIO_VLV_SPR((pipe), (plane_id), _SPACLRC1, _SPBCLRC1)
4783 #define SPGAMC(pipe, plane_id, i)       _MMIO(_VLV_SPR((pipe), (plane_id), _SPAGAMC, _SPBGAMC) + (5 - (i)) * 4) /* 6 x u0.10 */
4784
4785 /*
4786  * CHV pipe B sprite CSC
4787  *
4788  * |cr|   |c0 c1 c2|   |cr + cr_ioff|   |cr_ooff|
4789  * |yg| = |c3 c4 c5| x |yg + yg_ioff| + |yg_ooff|
4790  * |cb|   |c6 c7 c8|   |cb + cr_ioff|   |cb_ooff|
4791  */
4792 #define _MMIO_CHV_SPCSC(plane_id, reg) \
4793         _MMIO(VLV_DISPLAY_BASE + ((plane_id) - PLANE_SPRITE0) * 0x1000 + (reg))
4794
4795 #define SPCSCYGOFF(plane_id)    _MMIO_CHV_SPCSC(plane_id, 0x6d900)
4796 #define SPCSCCBOFF(plane_id)    _MMIO_CHV_SPCSC(plane_id, 0x6d904)
4797 #define SPCSCCROFF(plane_id)    _MMIO_CHV_SPCSC(plane_id, 0x6d908)
4798 #define  SPCSC_OOFF_MASK        REG_GENMASK(26, 16)
4799 #define  SPCSC_OOFF(x)          REG_FIELD_PREP(SPCSC_OOFF_MASK, (x) & 0x7ff) /* s11 */
4800 #define  SPCSC_IOFF_MASK        REG_GENMASK(10, 0)
4801 #define  SPCSC_IOFF(x)          REG_FIELD_PREP(SPCSC_IOFF_MASK, (x) & 0x7ff) /* s11 */
4802
4803 #define SPCSCC01(plane_id)      _MMIO_CHV_SPCSC(plane_id, 0x6d90c)
4804 #define SPCSCC23(plane_id)      _MMIO_CHV_SPCSC(plane_id, 0x6d910)
4805 #define SPCSCC45(plane_id)      _MMIO_CHV_SPCSC(plane_id, 0x6d914)
4806 #define SPCSCC67(plane_id)      _MMIO_CHV_SPCSC(plane_id, 0x6d918)
4807 #define SPCSCC8(plane_id)       _MMIO_CHV_SPCSC(plane_id, 0x6d91c)
4808 #define  SPCSC_C1_MASK          REG_GENMASK(30, 16)
4809 #define  SPCSC_C1(x)            REG_FIELD_PREP(SPCSC_C1_MASK, (x) & 0x7fff) /* s3.12 */
4810 #define  SPCSC_C0_MASK          REG_GENMASK(14, 0)
4811 #define  SPCSC_C0(x)            REG_FIELD_PREP(SPCSC_C0_MASK, (x) & 0x7fff) /* s3.12 */
4812
4813 #define SPCSCYGICLAMP(plane_id) _MMIO_CHV_SPCSC(plane_id, 0x6d920)
4814 #define SPCSCCBICLAMP(plane_id) _MMIO_CHV_SPCSC(plane_id, 0x6d924)
4815 #define SPCSCCRICLAMP(plane_id) _MMIO_CHV_SPCSC(plane_id, 0x6d928)
4816 #define  SPCSC_IMAX_MASK        REG_GENMASK(26, 16)
4817 #define  SPCSC_IMAX(x)          REG_FIELD_PREP(SPCSC_IMAX_MASK, (x) & 0x7ff) /* s11 */
4818 #define  SPCSC_IMIN_MASK        REG_GENMASK(10, 0)
4819 #define  SPCSC_IMIN(x)          REG_FIELD_PREP(SPCSC_IMIN_MASK, (x) & 0x7ff) /* s11 */
4820
4821 #define SPCSCYGOCLAMP(plane_id) _MMIO_CHV_SPCSC(plane_id, 0x6d92c)
4822 #define SPCSCCBOCLAMP(plane_id) _MMIO_CHV_SPCSC(plane_id, 0x6d930)
4823 #define SPCSCCROCLAMP(plane_id) _MMIO_CHV_SPCSC(plane_id, 0x6d934)
4824 #define  SPCSC_OMAX_MASK        REG_GENMASK(25, 16)
4825 #define  SPCSC_OMAX(x)          REG_FIELD_PREP(SPCSC_OMAX_MASK, (x)) /* u10 */
4826 #define  SPCSC_OMIN_MASK        REG_GENMASK(9, 0)
4827 #define  SPCSC_OMIN(x)          REG_FIELD_PREP(SPCSC_OMIN_MASK, (x)) /* u10 */
4828
4829 /* Skylake plane registers */
4830
4831 #define _PLANE_CTL_1_A                          0x70180
4832 #define _PLANE_CTL_2_A                          0x70280
4833 #define _PLANE_CTL_3_A                          0x70380
4834 #define   PLANE_CTL_ENABLE                      REG_BIT(31)
4835 #define   PLANE_CTL_ARB_SLOTS_MASK              REG_GENMASK(30, 28) /* icl+ */
4836 #define   PLANE_CTL_ARB_SLOTS(x)                REG_FIELD_PREP(PLANE_CTL_ARB_SLOTS_MASK, (x)) /* icl+ */
4837 #define   PLANE_CTL_PIPE_GAMMA_ENABLE           REG_BIT(30) /* Pre-GLK */
4838 #define   PLANE_CTL_YUV_RANGE_CORRECTION_DISABLE        REG_BIT(28)
4839 /*
4840  * ICL+ uses the same PLANE_CTL_FORMAT bits, but the field definition
4841  * expanded to include bit 23 as well. However, the shift-24 based values
4842  * correctly map to the same formats in ICL, as long as bit 23 is set to 0
4843  */
4844 #define   PLANE_CTL_FORMAT_MASK_SKL             REG_GENMASK(27, 24) /* pre-icl */
4845 #define   PLANE_CTL_FORMAT_MASK_ICL             REG_GENMASK(27, 23) /* icl+ */
4846 #define   PLANE_CTL_FORMAT_YUV422               REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_SKL, 0)
4847 #define   PLANE_CTL_FORMAT_NV12                 REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_SKL, 1)
4848 #define   PLANE_CTL_FORMAT_XRGB_2101010         REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_SKL, 2)
4849 #define   PLANE_CTL_FORMAT_P010                 REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_SKL, 3)
4850 #define   PLANE_CTL_FORMAT_XRGB_8888            REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_SKL, 4)
4851 #define   PLANE_CTL_FORMAT_P012                 REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_SKL, 5)
4852 #define   PLANE_CTL_FORMAT_XRGB_16161616F       REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_SKL, 6)
4853 #define   PLANE_CTL_FORMAT_P016                 REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_SKL, 7)
4854 #define   PLANE_CTL_FORMAT_XYUV                 REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_SKL, 8)
4855 #define   PLANE_CTL_FORMAT_INDEXED              REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_SKL, 12)
4856 #define   PLANE_CTL_FORMAT_RGB_565              REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_SKL, 14)
4857 #define   PLANE_CTL_FORMAT_Y210                 REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_ICL, 1)
4858 #define   PLANE_CTL_FORMAT_Y212                 REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_ICL, 3)
4859 #define   PLANE_CTL_FORMAT_Y216                 REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_ICL, 5)
4860 #define   PLANE_CTL_FORMAT_Y410                 REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_ICL, 7)
4861 #define   PLANE_CTL_FORMAT_Y412                 REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_ICL, 9)
4862 #define   PLANE_CTL_FORMAT_Y416                 REG_FIELD_PREP(PLANE_CTL_FORMAT_MASK_ICL, 11)
4863 #define   PLANE_CTL_PIPE_CSC_ENABLE             REG_BIT(23) /* Pre-GLK */
4864 #define   PLANE_CTL_KEY_ENABLE_MASK             REG_GENMASK(22, 21)
4865 #define   PLANE_CTL_KEY_ENABLE_SOURCE           REG_FIELD_PREP(PLANE_CTL_KEY_ENABLE_MASK, 1)
4866 #define   PLANE_CTL_KEY_ENABLE_DESTINATION      REG_FIELD_PREP(PLANE_CTL_KEY_ENABLE_MASK, 2)
4867 #define   PLANE_CTL_ORDER_RGBX                  REG_BIT(20)
4868 #define   PLANE_CTL_YUV420_Y_PLANE              REG_BIT(19)
4869 #define   PLANE_CTL_YUV_TO_RGB_CSC_FORMAT_BT709 REG_BIT(18)
4870 #define   PLANE_CTL_YUV422_ORDER_MASK           REG_GENMASK(17, 16)
4871 #define   PLANE_CTL_YUV422_ORDER_YUYV           REG_FIELD_PREP(PLANE_CTL_YUV422_ORDER_MASK, 0)
4872 #define   PLANE_CTL_YUV422_ORDER_UYVY           REG_FIELD_PREP(PLANE_CTL_YUV422_ORDER_MASK, 1)
4873 #define   PLANE_CTL_YUV422_ORDER_YVYU           REG_FIELD_PREP(PLANE_CTL_YUV422_ORDER_MASK, 2)
4874 #define   PLANE_CTL_YUV422_ORDER_VYUY           REG_FIELD_PREP(PLANE_CTL_YUV422_ORDER_MASK, 3)
4875 #define   PLANE_CTL_RENDER_DECOMPRESSION_ENABLE REG_BIT(15)
4876 #define   PLANE_CTL_TRICKLE_FEED_DISABLE        REG_BIT(14)
4877 #define   PLANE_CTL_CLEAR_COLOR_DISABLE         REG_BIT(13) /* TGL+ */
4878 #define   PLANE_CTL_PLANE_GAMMA_DISABLE         REG_BIT(13) /* Pre-GLK */
4879 #define   PLANE_CTL_TILED_MASK                  REG_GENMASK(12, 10)
4880 #define   PLANE_CTL_TILED_LINEAR                REG_FIELD_PREP(PLANE_CTL_TILED_MASK, 0)
4881 #define   PLANE_CTL_TILED_X                     REG_FIELD_PREP(PLANE_CTL_TILED_MASK, 1)
4882 #define   PLANE_CTL_TILED_Y                     REG_FIELD_PREP(PLANE_CTL_TILED_MASK, 4)
4883 #define   PLANE_CTL_TILED_YF                    REG_FIELD_PREP(PLANE_CTL_TILED_MASK, 5)
4884 #define   PLANE_CTL_TILED_4                     REG_FIELD_PREP(PLANE_CTL_TILED_MASK, 5)
4885 #define   PLANE_CTL_ASYNC_FLIP                  REG_BIT(9)
4886 #define   PLANE_CTL_FLIP_HORIZONTAL             REG_BIT(8)
4887 #define   PLANE_CTL_MEDIA_DECOMPRESSION_ENABLE  REG_BIT(4) /* TGL+ */
4888 #define   PLANE_CTL_ALPHA_MASK                  REG_GENMASK(5, 4) /* Pre-GLK */
4889 #define   PLANE_CTL_ALPHA_DISABLE               REG_FIELD_PREP(PLANE_CTL_ALPHA_MASK, 0)
4890 #define   PLANE_CTL_ALPHA_SW_PREMULTIPLY        REG_FIELD_PREP(PLANE_CTL_ALPHA_MASK, 2)
4891 #define   PLANE_CTL_ALPHA_HW_PREMULTIPLY        REG_FIELD_PREP(PLANE_CTL_ALPHA_MASK, 3)
4892 #define   PLANE_CTL_ROTATE_MASK                 REG_GENMASK(1, 0)
4893 #define   PLANE_CTL_ROTATE_0                    REG_FIELD_PREP(PLANE_CTL_ROTATE_MASK, 0)
4894 #define   PLANE_CTL_ROTATE_90                   REG_FIELD_PREP(PLANE_CTL_ROTATE_MASK, 1)
4895 #define   PLANE_CTL_ROTATE_180                  REG_FIELD_PREP(PLANE_CTL_ROTATE_MASK, 2)
4896 #define   PLANE_CTL_ROTATE_270                  REG_FIELD_PREP(PLANE_CTL_ROTATE_MASK, 3)
4897 #define _PLANE_STRIDE_1_A                       0x70188
4898 #define _PLANE_STRIDE_2_A                       0x70288
4899 #define _PLANE_STRIDE_3_A                       0x70388
4900 #define   PLANE_STRIDE__MASK                    REG_GENMASK(11, 0)
4901 #define   PLANE_STRIDE_(stride)                 REG_FIELD_PREP(PLANE_STRIDE__MASK, (stride))
4902 #define _PLANE_POS_1_A                          0x7018c
4903 #define _PLANE_POS_2_A                          0x7028c
4904 #define _PLANE_POS_3_A                          0x7038c
4905 #define   PLANE_POS_Y_MASK                      REG_GENMASK(31, 16)
4906 #define   PLANE_POS_Y(y)                        REG_FIELD_PREP(PLANE_POS_Y_MASK, (y))
4907 #define   PLANE_POS_X_MASK                      REG_GENMASK(15, 0)
4908 #define   PLANE_POS_X(x)                        REG_FIELD_PREP(PLANE_POS_X_MASK, (x))
4909 #define _PLANE_SIZE_1_A                         0x70190
4910 #define _PLANE_SIZE_2_A                         0x70290
4911 #define _PLANE_SIZE_3_A                         0x70390
4912 #define   PLANE_HEIGHT_MASK                     REG_GENMASK(31, 16)
4913 #define   PLANE_HEIGHT(h)                       REG_FIELD_PREP(PLANE_HEIGHT_MASK, (h))
4914 #define   PLANE_WIDTH_MASK                      REG_GENMASK(15, 0)
4915 #define   PLANE_WIDTH(w)                        REG_FIELD_PREP(PLANE_WIDTH_MASK, (w))
4916 #define _PLANE_SURF_1_A                         0x7019c
4917 #define _PLANE_SURF_2_A                         0x7029c
4918 #define _PLANE_SURF_3_A                         0x7039c
4919 #define   PLANE_SURF_ADDR_MASK                  REG_GENMASK(31, 12)
4920 #define   PLANE_SURF_DECRYPT                    REG_BIT(2)
4921 #define _PLANE_OFFSET_1_A                       0x701a4
4922 #define _PLANE_OFFSET_2_A                       0x702a4
4923 #define _PLANE_OFFSET_3_A                       0x703a4
4924 #define   PLANE_OFFSET_Y_MASK                   REG_GENMASK(31, 16)
4925 #define   PLANE_OFFSET_Y(y)                     REG_FIELD_PREP(PLANE_OFFSET_Y_MASK, (y))
4926 #define   PLANE_OFFSET_X_MASK                   REG_GENMASK(15, 0)
4927 #define   PLANE_OFFSET_X(x)                     REG_FIELD_PREP(PLANE_OFFSET_X_MASK, (x))
4928 #define _PLANE_KEYVAL_1_A                       0x70194
4929 #define _PLANE_KEYVAL_2_A                       0x70294
4930 #define _PLANE_KEYMSK_1_A                       0x70198
4931 #define _PLANE_KEYMSK_2_A                       0x70298
4932 #define  PLANE_KEYMSK_ALPHA_ENABLE              (1 << 31)
4933 #define _PLANE_KEYMAX_1_A                       0x701a0
4934 #define _PLANE_KEYMAX_2_A                       0x702a0
4935 #define  PLANE_KEYMAX_ALPHA(a)                  ((a) << 24)
4936 #define _PLANE_CC_VAL_1_A                       0x701b4
4937 #define _PLANE_CC_VAL_2_A                       0x702b4
4938 #define _PLANE_AUX_DIST_1_A                     0x701c0
4939 #define   PLANE_AUX_DISTANCE_MASK               REG_GENMASK(31, 12)
4940 #define   PLANE_AUX_STRIDE_MASK                 REG_GENMASK(11, 0)
4941 #define   PLANE_AUX_STRIDE(stride)              REG_FIELD_PREP(PLANE_AUX_STRIDE_MASK, (stride))
4942 #define _PLANE_AUX_DIST_2_A                     0x702c0
4943 #define _PLANE_AUX_OFFSET_1_A                   0x701c4
4944 #define _PLANE_AUX_OFFSET_2_A                   0x702c4
4945 #define _PLANE_CUS_CTL_1_A                      0x701c8
4946 #define _PLANE_CUS_CTL_2_A                      0x702c8
4947 #define   PLANE_CUS_ENABLE                      REG_BIT(31)
4948 #define   PLANE_CUS_Y_PLANE_MASK                        REG_BIT(30)
4949 #define   PLANE_CUS_Y_PLANE_4_RKL               REG_FIELD_PREP(PLANE_CUS_Y_PLANE_MASK, 0)
4950 #define   PLANE_CUS_Y_PLANE_5_RKL               REG_FIELD_PREP(PLANE_CUS_Y_PLANE_MASK, 1)
4951 #define   PLANE_CUS_Y_PLANE_6_ICL               REG_FIELD_PREP(PLANE_CUS_Y_PLANE_MASK, 0)
4952 #define   PLANE_CUS_Y_PLANE_7_ICL               REG_FIELD_PREP(PLANE_CUS_Y_PLANE_MASK, 1)
4953 #define   PLANE_CUS_HPHASE_SIGN_NEGATIVE                REG_BIT(19)
4954 #define   PLANE_CUS_HPHASE_MASK                 REG_GENMASK(17, 16)
4955 #define   PLANE_CUS_HPHASE_0                    REG_FIELD_PREP(PLANE_CUS_HPHASE_MASK, 0)
4956 #define   PLANE_CUS_HPHASE_0_25                 REG_FIELD_PREP(PLANE_CUS_HPHASE_MASK, 1)
4957 #define   PLANE_CUS_HPHASE_0_5                  REG_FIELD_PREP(PLANE_CUS_HPHASE_MASK, 2)
4958 #define   PLANE_CUS_VPHASE_SIGN_NEGATIVE                REG_BIT(15)
4959 #define   PLANE_CUS_VPHASE_MASK                 REG_GENMASK(13, 12)
4960 #define   PLANE_CUS_VPHASE_0                    REG_FIELD_PREP(PLANE_CUS_VPHASE_MASK, 0)
4961 #define   PLANE_CUS_VPHASE_0_25                 REG_FIELD_PREP(PLANE_CUS_VPHASE_MASK, 1)
4962 #define   PLANE_CUS_VPHASE_0_5                  REG_FIELD_PREP(PLANE_CUS_VPHASE_MASK, 2)
4963 #define _PLANE_COLOR_CTL_1_A                    0x701CC /* GLK+ */
4964 #define _PLANE_COLOR_CTL_2_A                    0x702CC /* GLK+ */
4965 #define _PLANE_COLOR_CTL_3_A                    0x703CC /* GLK+ */
4966 #define   PLANE_COLOR_PIPE_GAMMA_ENABLE                 REG_BIT(30) /* Pre-ICL */
4967 #define   PLANE_COLOR_YUV_RANGE_CORRECTION_DISABLE      REG_BIT(28)
4968 #define   PLANE_COLOR_PIPE_CSC_ENABLE                   REG_BIT(23) /* Pre-ICL */
4969 #define   PLANE_COLOR_PLANE_CSC_ENABLE                  REG_BIT(21) /* ICL+ */
4970 #define   PLANE_COLOR_INPUT_CSC_ENABLE                  REG_BIT(20) /* ICL+ */
4971 #define   PLANE_COLOR_CSC_MODE_MASK                     REG_GENMASK(19, 17)
4972 #define   PLANE_COLOR_CSC_MODE_BYPASS                   REG_FIELD_PREP(PLANE_COLOR_CSC_MODE_MASK, 0)
4973 #define   PLANE_COLOR_CSC_MODE_YUV601_TO_RGB601         REG_FIELD_PREP(PLANE_COLOR_CSC_MODE_MASK, 1)
4974 #define   PLANE_COLOR_CSC_MODE_YUV709_TO_RGB709         REG_FIELD_PREP(PLANE_COLOR_CSC_MODE_MASK, 2)
4975 #define   PLANE_COLOR_CSC_MODE_YUV2020_TO_RGB2020       REG_FIELD_PREP(PLANE_COLOR_CSC_MODE_MASK, 3)
4976 #define   PLANE_COLOR_CSC_MODE_RGB709_TO_RGB2020        REG_FIELD_PREP(PLANE_COLOR_CSC_MODE_MASK, 4)
4977 #define   PLANE_COLOR_PLANE_GAMMA_DISABLE               REG_BIT(13)
4978 #define   PLANE_COLOR_ALPHA_MASK                        REG_GENMASK(5, 4)
4979 #define   PLANE_COLOR_ALPHA_DISABLE                     REG_FIELD_PREP(PLANE_COLOR_ALPHA_MASK, 0)
4980 #define   PLANE_COLOR_ALPHA_SW_PREMULTIPLY              REG_FIELD_PREP(PLANE_COLOR_ALPHA_MASK, 2)
4981 #define   PLANE_COLOR_ALPHA_HW_PREMULTIPLY              REG_FIELD_PREP(PLANE_COLOR_ALPHA_MASK, 3)
4982 #define _PLANE_BUF_CFG_1_A                      0x7027c
4983 #define _PLANE_BUF_CFG_2_A                      0x7037c
4984 #define _PLANE_NV12_BUF_CFG_1_A         0x70278
4985 #define _PLANE_NV12_BUF_CFG_2_A         0x70378
4986
4987 #define _PLANE_CC_VAL_1_B               0x711b4
4988 #define _PLANE_CC_VAL_2_B               0x712b4
4989 #define _PLANE_CC_VAL_1(pipe, dw)       (_PIPE(pipe, _PLANE_CC_VAL_1_A, _PLANE_CC_VAL_1_B) + (dw) * 4)
4990 #define _PLANE_CC_VAL_2(pipe, dw)       (_PIPE(pipe, _PLANE_CC_VAL_2_A, _PLANE_CC_VAL_2_B) + (dw) * 4)
4991 #define PLANE_CC_VAL(pipe, plane, dw) \
4992         _MMIO_PLANE((plane), _PLANE_CC_VAL_1((pipe), (dw)), _PLANE_CC_VAL_2((pipe), (dw)))
4993
4994 /* Input CSC Register Definitions */
4995 #define _PLANE_INPUT_CSC_RY_GY_1_A      0x701E0
4996 #define _PLANE_INPUT_CSC_RY_GY_2_A      0x702E0
4997
4998 #define _PLANE_INPUT_CSC_RY_GY_1_B      0x711E0
4999 #define _PLANE_INPUT_CSC_RY_GY_2_B      0x712E0
5000
5001 #define _PLANE_INPUT_CSC_RY_GY_1(pipe)  \
5002         _PIPE(pipe, _PLANE_INPUT_CSC_RY_GY_1_A, \
5003              _PLANE_INPUT_CSC_RY_GY_1_B)
5004 #define _PLANE_INPUT_CSC_RY_GY_2(pipe)  \
5005         _PIPE(pipe, _PLANE_INPUT_CSC_RY_GY_2_A, \
5006              _PLANE_INPUT_CSC_RY_GY_2_B)
5007
5008 #define PLANE_INPUT_CSC_COEFF(pipe, plane, index)       \
5009         _MMIO_PLANE(plane, _PLANE_INPUT_CSC_RY_GY_1(pipe) +  (index) * 4, \
5010                     _PLANE_INPUT_CSC_RY_GY_2(pipe) + (index) * 4)
5011
5012 #define _PLANE_INPUT_CSC_PREOFF_HI_1_A          0x701F8
5013 #define _PLANE_INPUT_CSC_PREOFF_HI_2_A          0x702F8
5014
5015 #define _PLANE_INPUT_CSC_PREOFF_HI_1_B          0x711F8
5016 #define _PLANE_INPUT_CSC_PREOFF_HI_2_B          0x712F8
5017
5018 #define _PLANE_INPUT_CSC_PREOFF_HI_1(pipe)      \
5019         _PIPE(pipe, _PLANE_INPUT_CSC_PREOFF_HI_1_A, \
5020              _PLANE_INPUT_CSC_PREOFF_HI_1_B)
5021 #define _PLANE_INPUT_CSC_PREOFF_HI_2(pipe)      \
5022         _PIPE(pipe, _PLANE_INPUT_CSC_PREOFF_HI_2_A, \
5023              _PLANE_INPUT_CSC_PREOFF_HI_2_B)
5024 #define PLANE_INPUT_CSC_PREOFF(pipe, plane, index)      \
5025         _MMIO_PLANE(plane, _PLANE_INPUT_CSC_PREOFF_HI_1(pipe) + (index) * 4, \
5026                     _PLANE_INPUT_CSC_PREOFF_HI_2(pipe) + (index) * 4)
5027
5028 #define _PLANE_INPUT_CSC_POSTOFF_HI_1_A         0x70204
5029 #define _PLANE_INPUT_CSC_POSTOFF_HI_2_A         0x70304
5030
5031 #define _PLANE_INPUT_CSC_POSTOFF_HI_1_B         0x71204
5032 #define _PLANE_INPUT_CSC_POSTOFF_HI_2_B         0x71304
5033
5034 #define _PLANE_INPUT_CSC_POSTOFF_HI_1(pipe)     \
5035         _PIPE(pipe, _PLANE_INPUT_CSC_POSTOFF_HI_1_A, \
5036              _PLANE_INPUT_CSC_POSTOFF_HI_1_B)
5037 #define _PLANE_INPUT_CSC_POSTOFF_HI_2(pipe)     \
5038         _PIPE(pipe, _PLANE_INPUT_CSC_POSTOFF_HI_2_A, \
5039              _PLANE_INPUT_CSC_POSTOFF_HI_2_B)
5040 #define PLANE_INPUT_CSC_POSTOFF(pipe, plane, index)     \
5041         _MMIO_PLANE(plane, _PLANE_INPUT_CSC_POSTOFF_HI_1(pipe) + (index) * 4, \
5042                     _PLANE_INPUT_CSC_POSTOFF_HI_2(pipe) + (index) * 4)
5043
5044 #define _PLANE_CTL_1_B                          0x71180
5045 #define _PLANE_CTL_2_B                          0x71280
5046 #define _PLANE_CTL_3_B                          0x71380
5047 #define _PLANE_CTL_1(pipe)      _PIPE(pipe, _PLANE_CTL_1_A, _PLANE_CTL_1_B)
5048 #define _PLANE_CTL_2(pipe)      _PIPE(pipe, _PLANE_CTL_2_A, _PLANE_CTL_2_B)
5049 #define _PLANE_CTL_3(pipe)      _PIPE(pipe, _PLANE_CTL_3_A, _PLANE_CTL_3_B)
5050 #define PLANE_CTL(pipe, plane)  \
5051         _MMIO_PLANE(plane, _PLANE_CTL_1(pipe), _PLANE_CTL_2(pipe))
5052
5053 #define _PLANE_STRIDE_1_B                       0x71188
5054 #define _PLANE_STRIDE_2_B                       0x71288
5055 #define _PLANE_STRIDE_3_B                       0x71388
5056 #define _PLANE_STRIDE_1(pipe)   \
5057         _PIPE(pipe, _PLANE_STRIDE_1_A, _PLANE_STRIDE_1_B)
5058 #define _PLANE_STRIDE_2(pipe)   \
5059         _PIPE(pipe, _PLANE_STRIDE_2_A, _PLANE_STRIDE_2_B)
5060 #define _PLANE_STRIDE_3(pipe)   \
5061         _PIPE(pipe, _PLANE_STRIDE_3_A, _PLANE_STRIDE_3_B)
5062 #define PLANE_STRIDE(pipe, plane)       \
5063         _MMIO_PLANE(plane, _PLANE_STRIDE_1(pipe), _PLANE_STRIDE_2(pipe))
5064
5065 #define _PLANE_POS_1_B                          0x7118c
5066 #define _PLANE_POS_2_B                          0x7128c
5067 #define _PLANE_POS_3_B                          0x7138c
5068 #define _PLANE_POS_1(pipe)      _PIPE(pipe, _PLANE_POS_1_A, _PLANE_POS_1_B)
5069 #define _PLANE_POS_2(pipe)      _PIPE(pipe, _PLANE_POS_2_A, _PLANE_POS_2_B)
5070 #define _PLANE_POS_3(pipe)      _PIPE(pipe, _PLANE_POS_3_A, _PLANE_POS_3_B)
5071 #define PLANE_POS(pipe, plane)  \
5072         _MMIO_PLANE(plane, _PLANE_POS_1(pipe), _PLANE_POS_2(pipe))
5073
5074 #define _PLANE_SIZE_1_B                         0x71190
5075 #define _PLANE_SIZE_2_B                         0x71290
5076 #define _PLANE_SIZE_3_B                         0x71390
5077 #define _PLANE_SIZE_1(pipe)     _PIPE(pipe, _PLANE_SIZE_1_A, _PLANE_SIZE_1_B)
5078 #define _PLANE_SIZE_2(pipe)     _PIPE(pipe, _PLANE_SIZE_2_A, _PLANE_SIZE_2_B)
5079 #define _PLANE_SIZE_3(pipe)     _PIPE(pipe, _PLANE_SIZE_3_A, _PLANE_SIZE_3_B)
5080 #define PLANE_SIZE(pipe, plane) \
5081         _MMIO_PLANE(plane, _PLANE_SIZE_1(pipe), _PLANE_SIZE_2(pipe))
5082
5083 #define _PLANE_SURF_1_B                         0x7119c
5084 #define _PLANE_SURF_2_B                         0x7129c
5085 #define _PLANE_SURF_3_B                         0x7139c
5086 #define _PLANE_SURF_1(pipe)     _PIPE(pipe, _PLANE_SURF_1_A, _PLANE_SURF_1_B)
5087 #define _PLANE_SURF_2(pipe)     _PIPE(pipe, _PLANE_SURF_2_A, _PLANE_SURF_2_B)
5088 #define _PLANE_SURF_3(pipe)     _PIPE(pipe, _PLANE_SURF_3_A, _PLANE_SURF_3_B)
5089 #define PLANE_SURF(pipe, plane) \
5090         _MMIO_PLANE(plane, _PLANE_SURF_1(pipe), _PLANE_SURF_2(pipe))
5091
5092 #define _PLANE_OFFSET_1_B                       0x711a4
5093 #define _PLANE_OFFSET_2_B                       0x712a4
5094 #define _PLANE_OFFSET_1(pipe) _PIPE(pipe, _PLANE_OFFSET_1_A, _PLANE_OFFSET_1_B)
5095 #define _PLANE_OFFSET_2(pipe) _PIPE(pipe, _PLANE_OFFSET_2_A, _PLANE_OFFSET_2_B)
5096 #define PLANE_OFFSET(pipe, plane)       \
5097         _MMIO_PLANE(plane, _PLANE_OFFSET_1(pipe), _PLANE_OFFSET_2(pipe))
5098
5099 #define _PLANE_KEYVAL_1_B                       0x71194
5100 #define _PLANE_KEYVAL_2_B                       0x71294
5101 #define _PLANE_KEYVAL_1(pipe) _PIPE(pipe, _PLANE_KEYVAL_1_A, _PLANE_KEYVAL_1_B)
5102 #define _PLANE_KEYVAL_2(pipe) _PIPE(pipe, _PLANE_KEYVAL_2_A, _PLANE_KEYVAL_2_B)
5103 #define PLANE_KEYVAL(pipe, plane)       \
5104         _MMIO_PLANE(plane, _PLANE_KEYVAL_1(pipe), _PLANE_KEYVAL_2(pipe))
5105
5106 #define _PLANE_KEYMSK_1_B                       0x71198
5107 #define _PLANE_KEYMSK_2_B                       0x71298
5108 #define _PLANE_KEYMSK_1(pipe) _PIPE(pipe, _PLANE_KEYMSK_1_A, _PLANE_KEYMSK_1_B)
5109 #define _PLANE_KEYMSK_2(pipe) _PIPE(pipe, _PLANE_KEYMSK_2_A, _PLANE_KEYMSK_2_B)
5110 #define PLANE_KEYMSK(pipe, plane)       \
5111         _MMIO_PLANE(plane, _PLANE_KEYMSK_1(pipe), _PLANE_KEYMSK_2(pipe))
5112
5113 #define _PLANE_KEYMAX_1_B                       0x711a0
5114 #define _PLANE_KEYMAX_2_B                       0x712a0
5115 #define _PLANE_KEYMAX_1(pipe) _PIPE(pipe, _PLANE_KEYMAX_1_A, _PLANE_KEYMAX_1_B)
5116 #define _PLANE_KEYMAX_2(pipe) _PIPE(pipe, _PLANE_KEYMAX_2_A, _PLANE_KEYMAX_2_B)
5117 #define PLANE_KEYMAX(pipe, plane)       \
5118         _MMIO_PLANE(plane, _PLANE_KEYMAX_1(pipe), _PLANE_KEYMAX_2(pipe))
5119
5120 #define _PLANE_BUF_CFG_1_B                      0x7127c
5121 #define _PLANE_BUF_CFG_2_B                      0x7137c
5122 /* skl+: 10 bits, icl+ 11 bits, adlp+ 12 bits */
5123 #define   PLANE_BUF_END_MASK            REG_GENMASK(27, 16)
5124 #define   PLANE_BUF_END(end)            REG_FIELD_PREP(PLANE_BUF_END_MASK, (end))
5125 #define   PLANE_BUF_START_MASK          REG_GENMASK(11, 0)
5126 #define   PLANE_BUF_START(start)        REG_FIELD_PREP(PLANE_BUF_START_MASK, (start))
5127 #define _PLANE_BUF_CFG_1(pipe)  \
5128         _PIPE(pipe, _PLANE_BUF_CFG_1_A, _PLANE_BUF_CFG_1_B)
5129 #define _PLANE_BUF_CFG_2(pipe)  \
5130         _PIPE(pipe, _PLANE_BUF_CFG_2_A, _PLANE_BUF_CFG_2_B)
5131 #define PLANE_BUF_CFG(pipe, plane)      \
5132         _MMIO_PLANE(plane, _PLANE_BUF_CFG_1(pipe), _PLANE_BUF_CFG_2(pipe))
5133
5134 #define _PLANE_NV12_BUF_CFG_1_B         0x71278
5135 #define _PLANE_NV12_BUF_CFG_2_B         0x71378
5136 #define _PLANE_NV12_BUF_CFG_1(pipe)     \
5137         _PIPE(pipe, _PLANE_NV12_BUF_CFG_1_A, _PLANE_NV12_BUF_CFG_1_B)
5138 #define _PLANE_NV12_BUF_CFG_2(pipe)     \
5139         _PIPE(pipe, _PLANE_NV12_BUF_CFG_2_A, _PLANE_NV12_BUF_CFG_2_B)
5140 #define PLANE_NV12_BUF_CFG(pipe, plane) \
5141         _MMIO_PLANE(plane, _PLANE_NV12_BUF_CFG_1(pipe), _PLANE_NV12_BUF_CFG_2(pipe))
5142
5143 #define _PLANE_AUX_DIST_1_B             0x711c0
5144 #define _PLANE_AUX_DIST_2_B             0x712c0
5145 #define _PLANE_AUX_DIST_1(pipe) \
5146                         _PIPE(pipe, _PLANE_AUX_DIST_1_A, _PLANE_AUX_DIST_1_B)
5147 #define _PLANE_AUX_DIST_2(pipe) \
5148                         _PIPE(pipe, _PLANE_AUX_DIST_2_A, _PLANE_AUX_DIST_2_B)
5149 #define PLANE_AUX_DIST(pipe, plane)     \
5150         _MMIO_PLANE(plane, _PLANE_AUX_DIST_1(pipe), _PLANE_AUX_DIST_2(pipe))
5151
5152 #define _PLANE_AUX_OFFSET_1_B           0x711c4
5153 #define _PLANE_AUX_OFFSET_2_B           0x712c4
5154 #define _PLANE_AUX_OFFSET_1(pipe)       \
5155                 _PIPE(pipe, _PLANE_AUX_OFFSET_1_A, _PLANE_AUX_OFFSET_1_B)
5156 #define _PLANE_AUX_OFFSET_2(pipe)       \
5157                 _PIPE(pipe, _PLANE_AUX_OFFSET_2_A, _PLANE_AUX_OFFSET_2_B)
5158 #define PLANE_AUX_OFFSET(pipe, plane)   \
5159         _MMIO_PLANE(plane, _PLANE_AUX_OFFSET_1(pipe), _PLANE_AUX_OFFSET_2(pipe))
5160
5161 #define _PLANE_CUS_CTL_1_B              0x711c8
5162 #define _PLANE_CUS_CTL_2_B              0x712c8
5163 #define _PLANE_CUS_CTL_1(pipe)       \
5164                 _PIPE(pipe, _PLANE_CUS_CTL_1_A, _PLANE_CUS_CTL_1_B)
5165 #define _PLANE_CUS_CTL_2(pipe)       \
5166                 _PIPE(pipe, _PLANE_CUS_CTL_2_A, _PLANE_CUS_CTL_2_B)
5167 #define PLANE_CUS_CTL(pipe, plane)   \
5168         _MMIO_PLANE(plane, _PLANE_CUS_CTL_1(pipe), _PLANE_CUS_CTL_2(pipe))
5169
5170 #define _PLANE_COLOR_CTL_1_B                    0x711CC
5171 #define _PLANE_COLOR_CTL_2_B                    0x712CC
5172 #define _PLANE_COLOR_CTL_3_B                    0x713CC
5173 #define _PLANE_COLOR_CTL_1(pipe)        \
5174         _PIPE(pipe, _PLANE_COLOR_CTL_1_A, _PLANE_COLOR_CTL_1_B)
5175 #define _PLANE_COLOR_CTL_2(pipe)        \
5176         _PIPE(pipe, _PLANE_COLOR_CTL_2_A, _PLANE_COLOR_CTL_2_B)
5177 #define PLANE_COLOR_CTL(pipe, plane)    \
5178         _MMIO_PLANE(plane, _PLANE_COLOR_CTL_1(pipe), _PLANE_COLOR_CTL_2(pipe))
5179
5180 #define _SEL_FETCH_PLANE_BASE_1_A               0x70890
5181 #define _SEL_FETCH_PLANE_BASE_2_A               0x708B0
5182 #define _SEL_FETCH_PLANE_BASE_3_A               0x708D0
5183 #define _SEL_FETCH_PLANE_BASE_4_A               0x708F0
5184 #define _SEL_FETCH_PLANE_BASE_5_A               0x70920
5185 #define _SEL_FETCH_PLANE_BASE_6_A               0x70940
5186 #define _SEL_FETCH_PLANE_BASE_7_A               0x70960
5187 #define _SEL_FETCH_PLANE_BASE_CUR_A             0x70880
5188 #define _SEL_FETCH_PLANE_BASE_1_B               0x71890
5189
5190 #define _SEL_FETCH_PLANE_BASE_A(plane) _PICK(plane, \
5191                                              _SEL_FETCH_PLANE_BASE_1_A, \
5192                                              _SEL_FETCH_PLANE_BASE_2_A, \
5193                                              _SEL_FETCH_PLANE_BASE_3_A, \
5194                                              _SEL_FETCH_PLANE_BASE_4_A, \
5195                                              _SEL_FETCH_PLANE_BASE_5_A, \
5196                                              _SEL_FETCH_PLANE_BASE_6_A, \
5197                                              _SEL_FETCH_PLANE_BASE_7_A, \
5198                                              _SEL_FETCH_PLANE_BASE_CUR_A)
5199 #define _SEL_FETCH_PLANE_BASE_1(pipe) _PIPE(pipe, _SEL_FETCH_PLANE_BASE_1_A, _SEL_FETCH_PLANE_BASE_1_B)
5200 #define _SEL_FETCH_PLANE_BASE(pipe, plane) (_SEL_FETCH_PLANE_BASE_1(pipe) - \
5201                                             _SEL_FETCH_PLANE_BASE_1_A + \
5202                                             _SEL_FETCH_PLANE_BASE_A(plane))
5203
5204 #define _SEL_FETCH_PLANE_CTL_1_A                0x70890
5205 #define PLANE_SEL_FETCH_CTL(pipe, plane) _MMIO(_SEL_FETCH_PLANE_BASE(pipe, plane) + \
5206                                                _SEL_FETCH_PLANE_CTL_1_A - \
5207                                                _SEL_FETCH_PLANE_BASE_1_A)
5208 #define PLANE_SEL_FETCH_CTL_ENABLE              REG_BIT(31)
5209
5210 #define _SEL_FETCH_PLANE_POS_1_A                0x70894
5211 #define PLANE_SEL_FETCH_POS(pipe, plane) _MMIO(_SEL_FETCH_PLANE_BASE(pipe, plane) + \
5212                                                _SEL_FETCH_PLANE_POS_1_A - \
5213                                                _SEL_FETCH_PLANE_BASE_1_A)
5214
5215 #define _SEL_FETCH_PLANE_SIZE_1_A               0x70898
5216 #define PLANE_SEL_FETCH_SIZE(pipe, plane) _MMIO(_SEL_FETCH_PLANE_BASE(pipe, plane) + \
5217                                                 _SEL_FETCH_PLANE_SIZE_1_A - \
5218                                                 _SEL_FETCH_PLANE_BASE_1_A)
5219
5220 #define _SEL_FETCH_PLANE_OFFSET_1_A             0x7089C
5221 #define PLANE_SEL_FETCH_OFFSET(pipe, plane) _MMIO(_SEL_FETCH_PLANE_BASE(pipe, plane) + \
5222                                                   _SEL_FETCH_PLANE_OFFSET_1_A - \
5223                                                   _SEL_FETCH_PLANE_BASE_1_A)
5224
5225 /* SKL new cursor registers */
5226 #define _CUR_BUF_CFG_A                          0x7017c
5227 #define _CUR_BUF_CFG_B                          0x7117c
5228 #define CUR_BUF_CFG(pipe)       _MMIO_PIPE(pipe, _CUR_BUF_CFG_A, _CUR_BUF_CFG_B)
5229
5230 /* VBIOS regs */
5231 #define VGACNTRL                _MMIO(0x71400)
5232 # define VGA_DISP_DISABLE                       (1 << 31)
5233 # define VGA_2X_MODE                            (1 << 30)
5234 # define VGA_PIPE_B_SELECT                      (1 << 29)
5235
5236 #define VLV_VGACNTRL            _MMIO(VLV_DISPLAY_BASE + 0x71400)
5237
5238 /* Ironlake */
5239
5240 #define CPU_VGACNTRL    _MMIO(0x41000)
5241
5242 #define DIGITAL_PORT_HOTPLUG_CNTRL      _MMIO(0x44030)
5243 #define  DIGITAL_PORTA_HOTPLUG_ENABLE           (1 << 4)
5244 #define  DIGITAL_PORTA_PULSE_DURATION_2ms       (0 << 2) /* pre-HSW */
5245 #define  DIGITAL_PORTA_PULSE_DURATION_4_5ms     (1 << 2) /* pre-HSW */
5246 #define  DIGITAL_PORTA_PULSE_DURATION_6ms       (2 << 2) /* pre-HSW */
5247 #define  DIGITAL_PORTA_PULSE_DURATION_100ms     (3 << 2) /* pre-HSW */
5248 #define  DIGITAL_PORTA_PULSE_DURATION_MASK      (3 << 2) /* pre-HSW */
5249 #define  DIGITAL_PORTA_HOTPLUG_STATUS_MASK      (3 << 0)
5250 #define  DIGITAL_PORTA_HOTPLUG_NO_DETECT        (0 << 0)
5251 #define  DIGITAL_PORTA_HOTPLUG_SHORT_DETECT     (1 << 0)
5252 #define  DIGITAL_PORTA_HOTPLUG_LONG_DETECT      (2 << 0)
5253
5254 /* refresh rate hardware control */
5255 #define RR_HW_CTL       _MMIO(0x45300)
5256 #define  RR_HW_LOW_POWER_FRAMES_MASK    0xff
5257 #define  RR_HW_HIGH_POWER_FRAMES_MASK   0xff00
5258
5259 #define FDI_PLL_BIOS_0  _MMIO(0x46000)
5260 #define  FDI_PLL_FB_CLOCK_MASK  0xff
5261 #define FDI_PLL_BIOS_1  _MMIO(0x46004)
5262 #define FDI_PLL_BIOS_2  _MMIO(0x46008)
5263 #define DISPLAY_PORT_PLL_BIOS_0         _MMIO(0x4600c)
5264 #define DISPLAY_PORT_PLL_BIOS_1         _MMIO(0x46010)
5265 #define DISPLAY_PORT_PLL_BIOS_2         _MMIO(0x46014)
5266
5267 #define PCH_3DCGDIS0            _MMIO(0x46020)
5268 # define MARIUNIT_CLOCK_GATE_DISABLE            (1 << 18)
5269 # define SVSMUNIT_CLOCK_GATE_DISABLE            (1 << 1)
5270
5271 #define PCH_3DCGDIS1            _MMIO(0x46024)
5272 # define VFMUNIT_CLOCK_GATE_DISABLE             (1 << 11)
5273
5274 #define FDI_PLL_FREQ_CTL        _MMIO(0x46030)
5275 #define  FDI_PLL_FREQ_CHANGE_REQUEST    (1 << 24)
5276 #define  FDI_PLL_FREQ_LOCK_LIMIT_MASK   0xfff00
5277 #define  FDI_PLL_FREQ_DISABLE_COUNT_LIMIT_MASK  0xff
5278
5279
5280 #define _PIPEA_DATA_M1          0x60030
5281 #define _PIPEA_DATA_N1          0x60034
5282 #define _PIPEA_DATA_M2          0x60038
5283 #define _PIPEA_DATA_N2          0x6003c
5284 #define _PIPEA_LINK_M1          0x60040
5285 #define _PIPEA_LINK_N1          0x60044
5286 #define _PIPEA_LINK_M2          0x60048
5287 #define _PIPEA_LINK_N2          0x6004c
5288
5289 /* PIPEB timing regs are same start from 0x61000 */
5290
5291 #define _PIPEB_DATA_M1          0x61030
5292 #define _PIPEB_DATA_N1          0x61034
5293 #define _PIPEB_DATA_M2          0x61038
5294 #define _PIPEB_DATA_N2          0x6103c
5295 #define _PIPEB_LINK_M1          0x61040
5296 #define _PIPEB_LINK_N1          0x61044
5297 #define _PIPEB_LINK_M2          0x61048
5298 #define _PIPEB_LINK_N2          0x6104c
5299
5300 #define PIPE_DATA_M1(tran) _MMIO_TRANS2(tran, _PIPEA_DATA_M1)
5301 #define PIPE_DATA_N1(tran) _MMIO_TRANS2(tran, _PIPEA_DATA_N1)
5302 #define PIPE_DATA_M2(tran) _MMIO_TRANS2(tran, _PIPEA_DATA_M2)
5303 #define PIPE_DATA_N2(tran) _MMIO_TRANS2(tran, _PIPEA_DATA_N2)
5304 #define PIPE_LINK_M1(tran) _MMIO_TRANS2(tran, _PIPEA_LINK_M1)
5305 #define PIPE_LINK_N1(tran) _MMIO_TRANS2(tran, _PIPEA_LINK_N1)
5306 #define PIPE_LINK_M2(tran) _MMIO_TRANS2(tran, _PIPEA_LINK_M2)
5307 #define PIPE_LINK_N2(tran) _MMIO_TRANS2(tran, _PIPEA_LINK_N2)
5308
5309 /* CPU panel fitter */
5310 /* IVB+ has 3 fitters, 0 is 7x5 capable, the other two only 3x3 */
5311 #define _PFA_CTL_1               0x68080
5312 #define _PFB_CTL_1               0x68880
5313 #define  PF_ENABLE              (1 << 31)
5314 #define  PF_PIPE_SEL_MASK_IVB   (3 << 29)
5315 #define  PF_PIPE_SEL_IVB(pipe)  ((pipe) << 29)
5316 #define  PF_FILTER_MASK         (3 << 23)
5317 #define  PF_FILTER_PROGRAMMED   (0 << 23)
5318 #define  PF_FILTER_MED_3x3      (1 << 23)
5319 #define  PF_FILTER_EDGE_ENHANCE (2 << 23)
5320 #define  PF_FILTER_EDGE_SOFTEN  (3 << 23)
5321 #define _PFA_WIN_SZ             0x68074
5322 #define _PFB_WIN_SZ             0x68874
5323 #define _PFA_WIN_POS            0x68070
5324 #define _PFB_WIN_POS            0x68870
5325 #define _PFA_VSCALE             0x68084
5326 #define _PFB_VSCALE             0x68884
5327 #define _PFA_HSCALE             0x68090
5328 #define _PFB_HSCALE             0x68890
5329
5330 #define PF_CTL(pipe)            _MMIO_PIPE(pipe, _PFA_CTL_1, _PFB_CTL_1)
5331 #define PF_WIN_SZ(pipe)         _MMIO_PIPE(pipe, _PFA_WIN_SZ, _PFB_WIN_SZ)
5332 #define PF_WIN_POS(pipe)        _MMIO_PIPE(pipe, _PFA_WIN_POS, _PFB_WIN_POS)
5333 #define PF_VSCALE(pipe)         _MMIO_PIPE(pipe, _PFA_VSCALE, _PFB_VSCALE)
5334 #define PF_HSCALE(pipe)         _MMIO_PIPE(pipe, _PFA_HSCALE, _PFB_HSCALE)
5335
5336 #define _PSA_CTL                0x68180
5337 #define _PSB_CTL                0x68980
5338 #define PS_ENABLE               (1 << 31)
5339 #define _PSA_WIN_SZ             0x68174
5340 #define _PSB_WIN_SZ             0x68974
5341 #define _PSA_WIN_POS            0x68170
5342 #define _PSB_WIN_POS            0x68970
5343
5344 #define PS_CTL(pipe)            _MMIO_PIPE(pipe, _PSA_CTL, _PSB_CTL)
5345 #define PS_WIN_SZ(pipe)         _MMIO_PIPE(pipe, _PSA_WIN_SZ, _PSB_WIN_SZ)
5346 #define PS_WIN_POS(pipe)        _MMIO_PIPE(pipe, _PSA_WIN_POS, _PSB_WIN_POS)
5347
5348 /*
5349  * Skylake scalers
5350  */
5351 #define _PS_1A_CTRL      0x68180
5352 #define _PS_2A_CTRL      0x68280
5353 #define _PS_1B_CTRL      0x68980
5354 #define _PS_2B_CTRL      0x68A80
5355 #define _PS_1C_CTRL      0x69180
5356 #define PS_SCALER_EN        (1 << 31)
5357 #define SKL_PS_SCALER_MODE_MASK (3 << 28)
5358 #define SKL_PS_SCALER_MODE_DYN  (0 << 28)
5359 #define SKL_PS_SCALER_MODE_HQ  (1 << 28)
5360 #define SKL_PS_SCALER_MODE_NV12 (2 << 28)
5361 #define PS_SCALER_MODE_PLANAR (1 << 29)
5362 #define PS_SCALER_MODE_NORMAL (0 << 29)
5363 #define PS_PLANE_SEL_MASK  (7 << 25)
5364 #define PS_PLANE_SEL(plane) (((plane) + 1) << 25)
5365 #define PS_FILTER_MASK         (3 << 23)
5366 #define PS_FILTER_MEDIUM       (0 << 23)
5367 #define PS_FILTER_PROGRAMMED   (1 << 23)
5368 #define PS_FILTER_EDGE_ENHANCE (2 << 23)
5369 #define PS_FILTER_BILINEAR     (3 << 23)
5370 #define PS_VERT3TAP            (1 << 21)
5371 #define PS_VERT_INT_INVERT_FIELD1 (0 << 20)
5372 #define PS_VERT_INT_INVERT_FIELD0 (1 << 20)
5373 #define PS_PWRUP_PROGRESS         (1 << 17)
5374 #define PS_V_FILTER_BYPASS        (1 << 8)
5375 #define PS_VADAPT_EN              (1 << 7)
5376 #define PS_VADAPT_MODE_MASK        (3 << 5)
5377 #define PS_VADAPT_MODE_LEAST_ADAPT (0 << 5)
5378 #define PS_VADAPT_MODE_MOD_ADAPT   (1 << 5)
5379 #define PS_VADAPT_MODE_MOST_ADAPT  (3 << 5)
5380 #define PS_PLANE_Y_SEL_MASK  (7 << 5)
5381 #define PS_PLANE_Y_SEL(plane) (((plane) + 1) << 5)
5382 #define PS_Y_VERT_FILTER_SELECT(set)   ((set) << 4)
5383 #define PS_Y_HORZ_FILTER_SELECT(set)   ((set) << 3)
5384 #define PS_UV_VERT_FILTER_SELECT(set)  ((set) << 2)
5385 #define PS_UV_HORZ_FILTER_SELECT(set)  ((set) << 1)
5386
5387 #define _PS_PWR_GATE_1A     0x68160
5388 #define _PS_PWR_GATE_2A     0x68260
5389 #define _PS_PWR_GATE_1B     0x68960
5390 #define _PS_PWR_GATE_2B     0x68A60
5391 #define _PS_PWR_GATE_1C     0x69160
5392 #define PS_PWR_GATE_DIS_OVERRIDE       (1 << 31)
5393 #define PS_PWR_GATE_SETTLING_TIME_32   (0 << 3)
5394 #define PS_PWR_GATE_SETTLING_TIME_64   (1 << 3)
5395 #define PS_PWR_GATE_SETTLING_TIME_96   (2 << 3)
5396 #define PS_PWR_GATE_SETTLING_TIME_128  (3 << 3)
5397 #define PS_PWR_GATE_SLPEN_8             0
5398 #define PS_PWR_GATE_SLPEN_16            1
5399 #define PS_PWR_GATE_SLPEN_24            2
5400 #define PS_PWR_GATE_SLPEN_32            3
5401
5402 #define _PS_WIN_POS_1A      0x68170
5403 #define _PS_WIN_POS_2A      0x68270
5404 #define _PS_WIN_POS_1B      0x68970
5405 #define _PS_WIN_POS_2B      0x68A70
5406 #define _PS_WIN_POS_1C      0x69170
5407
5408 #define _PS_WIN_SZ_1A       0x68174
5409 #define _PS_WIN_SZ_2A       0x68274
5410 #define _PS_WIN_SZ_1B       0x68974
5411 #define _PS_WIN_SZ_2B       0x68A74
5412 #define _PS_WIN_SZ_1C       0x69174
5413
5414 #define _PS_VSCALE_1A       0x68184
5415 #define _PS_VSCALE_2A       0x68284
5416 #define _PS_VSCALE_1B       0x68984
5417 #define _PS_VSCALE_2B       0x68A84
5418 #define _PS_VSCALE_1C       0x69184
5419
5420 #define _PS_HSCALE_1A       0x68190
5421 #define _PS_HSCALE_2A       0x68290
5422 #define _PS_HSCALE_1B       0x68990
5423 #define _PS_HSCALE_2B       0x68A90
5424 #define _PS_HSCALE_1C       0x69190
5425
5426 #define _PS_VPHASE_1A       0x68188
5427 #define _PS_VPHASE_2A       0x68288
5428 #define _PS_VPHASE_1B       0x68988
5429 #define _PS_VPHASE_2B       0x68A88
5430 #define _PS_VPHASE_1C       0x69188
5431 #define  PS_Y_PHASE(x)          ((x) << 16)
5432 #define  PS_UV_RGB_PHASE(x)     ((x) << 0)
5433 #define   PS_PHASE_MASK (0x7fff << 1) /* u2.13 */
5434 #define   PS_PHASE_TRIP (1 << 0)
5435
5436 #define _PS_HPHASE_1A       0x68194
5437 #define _PS_HPHASE_2A       0x68294
5438 #define _PS_HPHASE_1B       0x68994
5439 #define _PS_HPHASE_2B       0x68A94
5440 #define _PS_HPHASE_1C       0x69194
5441
5442 #define _PS_ECC_STAT_1A     0x681D0
5443 #define _PS_ECC_STAT_2A     0x682D0
5444 #define _PS_ECC_STAT_1B     0x689D0
5445 #define _PS_ECC_STAT_2B     0x68AD0
5446 #define _PS_ECC_STAT_1C     0x691D0
5447
5448 #define _PS_COEF_SET0_INDEX_1A     0x68198
5449 #define _PS_COEF_SET0_INDEX_2A     0x68298
5450 #define _PS_COEF_SET0_INDEX_1B     0x68998
5451 #define _PS_COEF_SET0_INDEX_2B     0x68A98
5452 #define PS_COEE_INDEX_AUTO_INC     (1 << 10)
5453
5454 #define _PS_COEF_SET0_DATA_1A      0x6819C
5455 #define _PS_COEF_SET0_DATA_2A      0x6829C
5456 #define _PS_COEF_SET0_DATA_1B      0x6899C
5457 #define _PS_COEF_SET0_DATA_2B      0x68A9C
5458
5459 #define _ID(id, a, b) _PICK_EVEN(id, a, b)
5460 #define SKL_PS_CTRL(pipe, id) _MMIO_PIPE(pipe,        \
5461                         _ID(id, _PS_1A_CTRL, _PS_2A_CTRL),       \
5462                         _ID(id, _PS_1B_CTRL, _PS_2B_CTRL))
5463 #define SKL_PS_PWR_GATE(pipe, id) _MMIO_PIPE(pipe,    \
5464                         _ID(id, _PS_PWR_GATE_1A, _PS_PWR_GATE_2A), \
5465                         _ID(id, _PS_PWR_GATE_1B, _PS_PWR_GATE_2B))
5466 #define SKL_PS_WIN_POS(pipe, id) _MMIO_PIPE(pipe,     \
5467                         _ID(id, _PS_WIN_POS_1A, _PS_WIN_POS_2A), \
5468                         _ID(id, _PS_WIN_POS_1B, _PS_WIN_POS_2B))
5469 #define SKL_PS_WIN_SZ(pipe, id)  _MMIO_PIPE(pipe,     \
5470                         _ID(id, _PS_WIN_SZ_1A, _PS_WIN_SZ_2A),   \
5471                         _ID(id, _PS_WIN_SZ_1B, _PS_WIN_SZ_2B))
5472 #define SKL_PS_VSCALE(pipe, id)  _MMIO_PIPE(pipe,     \
5473                         _ID(id, _PS_VSCALE_1A, _PS_VSCALE_2A),   \
5474                         _ID(id, _PS_VSCALE_1B, _PS_VSCALE_2B))
5475 #define SKL_PS_HSCALE(pipe, id)  _MMIO_PIPE(pipe,     \
5476                         _ID(id, _PS_HSCALE_1A, _PS_HSCALE_2A),   \
5477                         _ID(id, _PS_HSCALE_1B, _PS_HSCALE_2B))
5478 #define SKL_PS_VPHASE(pipe, id)  _MMIO_PIPE(pipe,     \
5479                         _ID(id, _PS_VPHASE_1A, _PS_VPHASE_2A),   \
5480                         _ID(id, _PS_VPHASE_1B, _PS_VPHASE_2B))
5481 #define SKL_PS_HPHASE(pipe, id)  _MMIO_PIPE(pipe,     \
5482                         _ID(id, _PS_HPHASE_1A, _PS_HPHASE_2A),   \
5483                         _ID(id, _PS_HPHASE_1B, _PS_HPHASE_2B))
5484 #define SKL_PS_ECC_STAT(pipe, id)  _MMIO_PIPE(pipe,     \
5485                         _ID(id, _PS_ECC_STAT_1A, _PS_ECC_STAT_2A),   \
5486                         _ID(id, _PS_ECC_STAT_1B, _PS_ECC_STAT_2B))
5487 #define GLK_PS_COEF_INDEX_SET(pipe, id, set)  _MMIO_PIPE(pipe,    \
5488                         _ID(id, _PS_COEF_SET0_INDEX_1A, _PS_COEF_SET0_INDEX_2A) + (set) * 8, \
5489                         _ID(id, _PS_COEF_SET0_INDEX_1B, _PS_COEF_SET0_INDEX_2B) + (set) * 8)
5490
5491 #define GLK_PS_COEF_DATA_SET(pipe, id, set)  _MMIO_PIPE(pipe,     \
5492                         _ID(id, _PS_COEF_SET0_DATA_1A, _PS_COEF_SET0_DATA_2A) + (set) * 8, \
5493                         _ID(id, _PS_COEF_SET0_DATA_1B, _PS_COEF_SET0_DATA_2B) + (set) * 8)
5494 /* legacy palette */
5495 #define _LGC_PALETTE_A           0x4a000
5496 #define _LGC_PALETTE_B           0x4a800
5497 #define LGC_PALETTE_RED_MASK     REG_GENMASK(23, 16)
5498 #define LGC_PALETTE_GREEN_MASK   REG_GENMASK(15, 8)
5499 #define LGC_PALETTE_BLUE_MASK    REG_GENMASK(7, 0)
5500 #define LGC_PALETTE(pipe, i) _MMIO(_PIPE(pipe, _LGC_PALETTE_A, _LGC_PALETTE_B) + (i) * 4)
5501
5502 /* ilk/snb precision palette */
5503 #define _PREC_PALETTE_A           0x4b000
5504 #define _PREC_PALETTE_B           0x4c000
5505 #define   PREC_PALETTE_RED_MASK   REG_GENMASK(29, 20)
5506 #define   PREC_PALETTE_GREEN_MASK REG_GENMASK(19, 10)
5507 #define   PREC_PALETTE_BLUE_MASK  REG_GENMASK(9, 0)
5508 #define PREC_PALETTE(pipe, i) _MMIO(_PIPE(pipe, _PREC_PALETTE_A, _PREC_PALETTE_B) + (i) * 4)
5509
5510 #define  _PREC_PIPEAGCMAX              0x4d000
5511 #define  _PREC_PIPEBGCMAX              0x4d010
5512 #define PREC_PIPEGCMAX(pipe, i)        _MMIO(_PIPE(pipe, _PIPEAGCMAX, _PIPEBGCMAX) + (i) * 4)
5513
5514 #define _GAMMA_MODE_A           0x4a480
5515 #define _GAMMA_MODE_B           0x4ac80
5516 #define GAMMA_MODE(pipe) _MMIO_PIPE(pipe, _GAMMA_MODE_A, _GAMMA_MODE_B)
5517 #define  PRE_CSC_GAMMA_ENABLE   (1 << 31)
5518 #define  POST_CSC_GAMMA_ENABLE  (1 << 30)
5519 #define  GAMMA_MODE_MODE_MASK   (3 << 0)
5520 #define  GAMMA_MODE_MODE_8BIT   (0 << 0)
5521 #define  GAMMA_MODE_MODE_10BIT  (1 << 0)
5522 #define  GAMMA_MODE_MODE_12BIT  (2 << 0)
5523 #define  GAMMA_MODE_MODE_SPLIT  (3 << 0) /* ivb-bdw */
5524 #define  GAMMA_MODE_MODE_12BIT_MULTI_SEGMENTED  (3 << 0) /* icl + */
5525
5526 /* Display Internal Timeout Register */
5527 #define RM_TIMEOUT              _MMIO(0x42060)
5528 #define  MMIO_TIMEOUT_US(us)    ((us) << 0)
5529
5530 /* interrupts */
5531 #define DE_MASTER_IRQ_CONTROL   (1 << 31)
5532 #define DE_SPRITEB_FLIP_DONE    (1 << 29)
5533 #define DE_SPRITEA_FLIP_DONE    (1 << 28)
5534 #define DE_PLANEB_FLIP_DONE     (1 << 27)
5535 #define DE_PLANEA_FLIP_DONE     (1 << 26)
5536 #define DE_PLANE_FLIP_DONE(plane) (1 << (26 + (plane)))
5537 #define DE_PCU_EVENT            (1 << 25)
5538 #define DE_GTT_FAULT            (1 << 24)
5539 #define DE_POISON               (1 << 23)
5540 #define DE_PERFORM_COUNTER      (1 << 22)
5541 #define DE_PCH_EVENT            (1 << 21)
5542 #define DE_AUX_CHANNEL_A        (1 << 20)
5543 #define DE_DP_A_HOTPLUG         (1 << 19)
5544 #define DE_GSE                  (1 << 18)
5545 #define DE_PIPEB_VBLANK         (1 << 15)
5546 #define DE_PIPEB_EVEN_FIELD     (1 << 14)
5547 #define DE_PIPEB_ODD_FIELD      (1 << 13)
5548 #define DE_PIPEB_LINE_COMPARE   (1 << 12)
5549 #define DE_PIPEB_VSYNC          (1 << 11)
5550 #define DE_PIPEB_CRC_DONE       (1 << 10)
5551 #define DE_PIPEB_FIFO_UNDERRUN  (1 << 8)
5552 #define DE_PIPEA_VBLANK         (1 << 7)
5553 #define DE_PIPE_VBLANK(pipe)    (1 << (7 + 8 * (pipe)))
5554 #define DE_PIPEA_EVEN_FIELD     (1 << 6)
5555 #define DE_PIPEA_ODD_FIELD      (1 << 5)
5556 #define DE_PIPEA_LINE_COMPARE   (1 << 4)
5557 #define DE_PIPEA_VSYNC          (1 << 3)
5558 #define DE_PIPEA_CRC_DONE       (1 << 2)
5559 #define DE_PIPE_CRC_DONE(pipe)  (1 << (2 + 8 * (pipe)))
5560 #define DE_PIPEA_FIFO_UNDERRUN  (1 << 0)
5561 #define DE_PIPE_FIFO_UNDERRUN(pipe)  (1 << (8 * (pipe)))
5562
5563 /* More Ivybridge lolz */
5564 #define DE_ERR_INT_IVB                  (1 << 30)
5565 #define DE_GSE_IVB                      (1 << 29)
5566 #define DE_PCH_EVENT_IVB                (1 << 28)
5567 #define DE_DP_A_HOTPLUG_IVB             (1 << 27)
5568 #define DE_AUX_CHANNEL_A_IVB            (1 << 26)
5569 #define DE_EDP_PSR_INT_HSW              (1 << 19)
5570 #define DE_SPRITEC_FLIP_DONE_IVB        (1 << 14)
5571 #define DE_PLANEC_FLIP_DONE_IVB         (1 << 13)
5572 #define DE_PIPEC_VBLANK_IVB             (1 << 10)
5573 #define DE_SPRITEB_FLIP_DONE_IVB        (1 << 9)
5574 #define DE_PLANEB_FLIP_DONE_IVB         (1 << 8)
5575 #define DE_PIPEB_VBLANK_IVB             (1 << 5)
5576 #define DE_SPRITEA_FLIP_DONE_IVB        (1 << 4)
5577 #define DE_PLANEA_FLIP_DONE_IVB         (1 << 3)
5578 #define DE_PLANE_FLIP_DONE_IVB(plane)   (1 << (3 + 5 * (plane)))
5579 #define DE_PIPEA_VBLANK_IVB             (1 << 0)
5580 #define DE_PIPE_VBLANK_IVB(pipe)        (1 << ((pipe) * 5))
5581
5582 #define VLV_MASTER_IER                  _MMIO(0x4400c) /* Gunit master IER */
5583 #define   MASTER_INTERRUPT_ENABLE       (1 << 31)
5584
5585 #define DEISR   _MMIO(0x44000)
5586 #define DEIMR   _MMIO(0x44004)
5587 #define DEIIR   _MMIO(0x44008)
5588 #define DEIER   _MMIO(0x4400c)
5589
5590 #define GTISR   _MMIO(0x44010)
5591 #define GTIMR   _MMIO(0x44014)
5592 #define GTIIR   _MMIO(0x44018)
5593 #define GTIER   _MMIO(0x4401c)
5594
5595 #define GEN8_MASTER_IRQ                 _MMIO(0x44200)
5596 #define  GEN8_MASTER_IRQ_CONTROL        (1 << 31)
5597 #define  GEN8_PCU_IRQ                   (1 << 30)
5598 #define  GEN8_DE_PCH_IRQ                (1 << 23)
5599 #define  GEN8_DE_MISC_IRQ               (1 << 22)
5600 #define  GEN8_DE_PORT_IRQ               (1 << 20)
5601 #define  GEN8_DE_PIPE_C_IRQ             (1 << 18)
5602 #define  GEN8_DE_PIPE_B_IRQ             (1 << 17)
5603 #define  GEN8_DE_PIPE_A_IRQ             (1 << 16)
5604 #define  GEN8_DE_PIPE_IRQ(pipe)         (1 << (16 + (pipe)))
5605 #define  GEN8_GT_VECS_IRQ               (1 << 6)
5606 #define  GEN8_GT_GUC_IRQ                (1 << 5)
5607 #define  GEN8_GT_PM_IRQ                 (1 << 4)
5608 #define  GEN8_GT_VCS1_IRQ               (1 << 3) /* NB: VCS2 in bspec! */
5609 #define  GEN8_GT_VCS0_IRQ               (1 << 2) /* NB: VCS1 in bpsec! */
5610 #define  GEN8_GT_BCS_IRQ                (1 << 1)
5611 #define  GEN8_GT_RCS_IRQ                (1 << 0)
5612
5613 #define XELPD_DISPLAY_ERR_FATAL_MASK    _MMIO(0x4421c)
5614
5615 #define GEN8_GT_ISR(which) _MMIO(0x44300 + (0x10 * (which)))
5616 #define GEN8_GT_IMR(which) _MMIO(0x44304 + (0x10 * (which)))
5617 #define GEN8_GT_IIR(which) _MMIO(0x44308 + (0x10 * (which)))
5618 #define GEN8_GT_IER(which) _MMIO(0x4430c + (0x10 * (which)))
5619
5620 #define GEN8_RCS_IRQ_SHIFT 0
5621 #define GEN8_BCS_IRQ_SHIFT 16
5622 #define GEN8_VCS0_IRQ_SHIFT 0  /* NB: VCS1 in bspec! */
5623 #define GEN8_VCS1_IRQ_SHIFT 16 /* NB: VCS2 in bpsec! */
5624 #define GEN8_VECS_IRQ_SHIFT 0
5625 #define GEN8_WD_IRQ_SHIFT 16
5626
5627 #define GEN8_DE_PIPE_ISR(pipe) _MMIO(0x44400 + (0x10 * (pipe)))
5628 #define GEN8_DE_PIPE_IMR(pipe) _MMIO(0x44404 + (0x10 * (pipe)))
5629 #define GEN8_DE_PIPE_IIR(pipe) _MMIO(0x44408 + (0x10 * (pipe)))
5630 #define GEN8_DE_PIPE_IER(pipe) _MMIO(0x4440c + (0x10 * (pipe)))
5631 #define  GEN8_PIPE_FIFO_UNDERRUN        (1 << 31)
5632 #define  GEN8_PIPE_CDCLK_CRC_ERROR      (1 << 29)
5633 #define  GEN8_PIPE_CDCLK_CRC_DONE       (1 << 28)
5634 #define  XELPD_PIPE_SOFT_UNDERRUN       (1 << 22)
5635 #define  XELPD_PIPE_HARD_UNDERRUN       (1 << 21)
5636 #define  GEN8_PIPE_CURSOR_FAULT         (1 << 10)
5637 #define  GEN8_PIPE_SPRITE_FAULT         (1 << 9)
5638 #define  GEN8_PIPE_PRIMARY_FAULT        (1 << 8)
5639 #define  GEN8_PIPE_SPRITE_FLIP_DONE     (1 << 5)
5640 #define  GEN8_PIPE_PRIMARY_FLIP_DONE    (1 << 4)
5641 #define  GEN8_PIPE_SCAN_LINE_EVENT      (1 << 2)
5642 #define  GEN8_PIPE_VSYNC                (1 << 1)
5643 #define  GEN8_PIPE_VBLANK               (1 << 0)
5644 #define  GEN9_PIPE_CURSOR_FAULT         (1 << 11)
5645 #define  GEN11_PIPE_PLANE7_FAULT        (1 << 22)
5646 #define  GEN11_PIPE_PLANE6_FAULT        (1 << 21)
5647 #define  GEN11_PIPE_PLANE5_FAULT        (1 << 20)
5648 #define  GEN9_PIPE_PLANE4_FAULT         (1 << 10)
5649 #define  GEN9_PIPE_PLANE3_FAULT         (1 << 9)
5650 #define  GEN9_PIPE_PLANE2_FAULT         (1 << 8)
5651 #define  GEN9_PIPE_PLANE1_FAULT         (1 << 7)
5652 #define  GEN9_PIPE_PLANE4_FLIP_DONE     (1 << 6)
5653 #define  GEN9_PIPE_PLANE3_FLIP_DONE     (1 << 5)
5654 #define  GEN9_PIPE_PLANE2_FLIP_DONE     (1 << 4)
5655 #define  GEN9_PIPE_PLANE1_FLIP_DONE     (1 << 3)
5656 #define  GEN9_PIPE_PLANE_FLIP_DONE(p)   (1 << (3 + (p)))
5657 #define GEN8_DE_PIPE_IRQ_FAULT_ERRORS \
5658         (GEN8_PIPE_CURSOR_FAULT | \
5659          GEN8_PIPE_SPRITE_FAULT | \
5660          GEN8_PIPE_PRIMARY_FAULT)
5661 #define GEN9_DE_PIPE_IRQ_FAULT_ERRORS \
5662         (GEN9_PIPE_CURSOR_FAULT | \
5663          GEN9_PIPE_PLANE4_FAULT | \
5664          GEN9_PIPE_PLANE3_FAULT | \
5665          GEN9_PIPE_PLANE2_FAULT | \
5666          GEN9_PIPE_PLANE1_FAULT)
5667 #define GEN11_DE_PIPE_IRQ_FAULT_ERRORS \
5668         (GEN9_DE_PIPE_IRQ_FAULT_ERRORS | \
5669          GEN11_PIPE_PLANE7_FAULT | \
5670          GEN11_PIPE_PLANE6_FAULT | \
5671          GEN11_PIPE_PLANE5_FAULT)
5672 #define RKL_DE_PIPE_IRQ_FAULT_ERRORS \
5673         (GEN9_DE_PIPE_IRQ_FAULT_ERRORS | \
5674          GEN11_PIPE_PLANE5_FAULT)
5675
5676 #define _HPD_PIN_DDI(hpd_pin)   ((hpd_pin) - HPD_PORT_A)
5677 #define _HPD_PIN_TC(hpd_pin)    ((hpd_pin) - HPD_PORT_TC1)
5678
5679 #define GEN8_DE_PORT_ISR _MMIO(0x44440)
5680 #define GEN8_DE_PORT_IMR _MMIO(0x44444)
5681 #define GEN8_DE_PORT_IIR _MMIO(0x44448)
5682 #define GEN8_DE_PORT_IER _MMIO(0x4444c)
5683 #define  DSI1_NON_TE                    (1 << 31)
5684 #define  DSI0_NON_TE                    (1 << 30)
5685 #define  ICL_AUX_CHANNEL_E              (1 << 29)
5686 #define  ICL_AUX_CHANNEL_F              (1 << 28)
5687 #define  GEN9_AUX_CHANNEL_D             (1 << 27)
5688 #define  GEN9_AUX_CHANNEL_C             (1 << 26)
5689 #define  GEN9_AUX_CHANNEL_B             (1 << 25)
5690 #define  DSI1_TE                        (1 << 24)
5691 #define  DSI0_TE                        (1 << 23)
5692 #define  GEN8_DE_PORT_HOTPLUG(hpd_pin)  REG_BIT(3 + _HPD_PIN_DDI(hpd_pin))
5693 #define  BXT_DE_PORT_HOTPLUG_MASK       (GEN8_DE_PORT_HOTPLUG(HPD_PORT_A) | \
5694                                          GEN8_DE_PORT_HOTPLUG(HPD_PORT_B) | \
5695                                          GEN8_DE_PORT_HOTPLUG(HPD_PORT_C))
5696 #define  BDW_DE_PORT_HOTPLUG_MASK       GEN8_DE_PORT_HOTPLUG(HPD_PORT_A)
5697 #define  BXT_DE_PORT_GMBUS              (1 << 1)
5698 #define  GEN8_AUX_CHANNEL_A             (1 << 0)
5699 #define  TGL_DE_PORT_AUX_USBC6          REG_BIT(13)
5700 #define  XELPD_DE_PORT_AUX_DDIE         REG_BIT(13)
5701 #define  TGL_DE_PORT_AUX_USBC5          REG_BIT(12)
5702 #define  XELPD_DE_PORT_AUX_DDID         REG_BIT(12)
5703 #define  TGL_DE_PORT_AUX_USBC4          REG_BIT(11)
5704 #define  TGL_DE_PORT_AUX_USBC3          REG_BIT(10)
5705 #define  TGL_DE_PORT_AUX_USBC2          REG_BIT(9)
5706 #define  TGL_DE_PORT_AUX_USBC1          REG_BIT(8)
5707 #define  TGL_DE_PORT_AUX_DDIC           REG_BIT(2)
5708 #define  TGL_DE_PORT_AUX_DDIB           REG_BIT(1)
5709 #define  TGL_DE_PORT_AUX_DDIA           REG_BIT(0)
5710
5711 #define GEN8_DE_MISC_ISR _MMIO(0x44460)
5712 #define GEN8_DE_MISC_IMR _MMIO(0x44464)
5713 #define GEN8_DE_MISC_IIR _MMIO(0x44468)
5714 #define GEN8_DE_MISC_IER _MMIO(0x4446c)
5715 #define  GEN8_DE_MISC_GSE               (1 << 27)
5716 #define  GEN8_DE_EDP_PSR                (1 << 19)
5717
5718 #define GEN8_PCU_ISR _MMIO(0x444e0)
5719 #define GEN8_PCU_IMR _MMIO(0x444e4)
5720 #define GEN8_PCU_IIR _MMIO(0x444e8)
5721 #define GEN8_PCU_IER _MMIO(0x444ec)
5722
5723 #define GEN11_GU_MISC_ISR       _MMIO(0x444f0)
5724 #define GEN11_GU_MISC_IMR       _MMIO(0x444f4)
5725 #define GEN11_GU_MISC_IIR       _MMIO(0x444f8)
5726 #define GEN11_GU_MISC_IER       _MMIO(0x444fc)
5727 #define  GEN11_GU_MISC_GSE      (1 << 27)
5728
5729 #define GEN11_GFX_MSTR_IRQ              _MMIO(0x190010)
5730 #define  GEN11_MASTER_IRQ               (1 << 31)
5731 #define  GEN11_PCU_IRQ                  (1 << 30)
5732 #define  GEN11_GU_MISC_IRQ              (1 << 29)
5733 #define  GEN11_DISPLAY_IRQ              (1 << 16)
5734 #define  GEN11_GT_DW_IRQ(x)             (1 << (x))
5735 #define  GEN11_GT_DW1_IRQ               (1 << 1)
5736 #define  GEN11_GT_DW0_IRQ               (1 << 0)
5737
5738 #define DG1_MSTR_TILE_INTR              _MMIO(0x190008)
5739 #define   DG1_MSTR_IRQ                  REG_BIT(31)
5740 #define   DG1_MSTR_TILE(t)              REG_BIT(t)
5741
5742 #define GEN11_DISPLAY_INT_CTL           _MMIO(0x44200)
5743 #define  GEN11_DISPLAY_IRQ_ENABLE       (1 << 31)
5744 #define  GEN11_AUDIO_CODEC_IRQ          (1 << 24)
5745 #define  GEN11_DE_PCH_IRQ               (1 << 23)
5746 #define  GEN11_DE_MISC_IRQ              (1 << 22)
5747 #define  GEN11_DE_HPD_IRQ               (1 << 21)
5748 #define  GEN11_DE_PORT_IRQ              (1 << 20)
5749 #define  GEN11_DE_PIPE_C                (1 << 18)
5750 #define  GEN11_DE_PIPE_B                (1 << 17)
5751 #define  GEN11_DE_PIPE_A                (1 << 16)
5752
5753 #define GEN11_DE_HPD_ISR                _MMIO(0x44470)
5754 #define GEN11_DE_HPD_IMR                _MMIO(0x44474)
5755 #define GEN11_DE_HPD_IIR                _MMIO(0x44478)
5756 #define GEN11_DE_HPD_IER                _MMIO(0x4447c)
5757 #define  GEN11_TC_HOTPLUG(hpd_pin)              REG_BIT(16 + _HPD_PIN_TC(hpd_pin))
5758 #define  GEN11_DE_TC_HOTPLUG_MASK               (GEN11_TC_HOTPLUG(HPD_PORT_TC6) | \
5759                                                  GEN11_TC_HOTPLUG(HPD_PORT_TC5) | \
5760                                                  GEN11_TC_HOTPLUG(HPD_PORT_TC4) | \
5761                                                  GEN11_TC_HOTPLUG(HPD_PORT_TC3) | \
5762                                                  GEN11_TC_HOTPLUG(HPD_PORT_TC2) | \
5763                                                  GEN11_TC_HOTPLUG(HPD_PORT_TC1))
5764 #define  GEN11_TBT_HOTPLUG(hpd_pin)             REG_BIT(_HPD_PIN_TC(hpd_pin))
5765 #define  GEN11_DE_TBT_HOTPLUG_MASK              (GEN11_TBT_HOTPLUG(HPD_PORT_TC6) | \
5766                                                  GEN11_TBT_HOTPLUG(HPD_PORT_TC5) | \
5767                                                  GEN11_TBT_HOTPLUG(HPD_PORT_TC4) | \
5768                                                  GEN11_TBT_HOTPLUG(HPD_PORT_TC3) | \
5769                                                  GEN11_TBT_HOTPLUG(HPD_PORT_TC2) | \
5770                                                  GEN11_TBT_HOTPLUG(HPD_PORT_TC1))
5771
5772 #define GEN11_TBT_HOTPLUG_CTL                           _MMIO(0x44030)
5773 #define GEN11_TC_HOTPLUG_CTL                            _MMIO(0x44038)
5774 #define  GEN11_HOTPLUG_CTL_ENABLE(hpd_pin)              (8 << (_HPD_PIN_TC(hpd_pin) * 4))
5775 #define  GEN11_HOTPLUG_CTL_LONG_DETECT(hpd_pin)         (2 << (_HPD_PIN_TC(hpd_pin) * 4))
5776 #define  GEN11_HOTPLUG_CTL_SHORT_DETECT(hpd_pin)        (1 << (_HPD_PIN_TC(hpd_pin) * 4))
5777 #define  GEN11_HOTPLUG_CTL_NO_DETECT(hpd_pin)           (0 << (_HPD_PIN_TC(hpd_pin) * 4))
5778
5779 #define ILK_DISPLAY_CHICKEN2    _MMIO(0x42004)
5780 /* Required on all Ironlake and Sandybridge according to the B-Spec. */
5781 #define  ILK_ELPIN_409_SELECT   (1 << 25)
5782 #define  ILK_DPARB_GATE (1 << 22)
5783 #define  ILK_VSDPFD_FULL        (1 << 21)
5784 #define FUSE_STRAP                      _MMIO(0x42014)
5785 #define  ILK_INTERNAL_GRAPHICS_DISABLE  (1 << 31)
5786 #define  ILK_INTERNAL_DISPLAY_DISABLE   (1 << 30)
5787 #define  ILK_DISPLAY_DEBUG_DISABLE      (1 << 29)
5788 #define  IVB_PIPE_C_DISABLE             (1 << 28)
5789 #define  ILK_HDCP_DISABLE               (1 << 25)
5790 #define  ILK_eDP_A_DISABLE              (1 << 24)
5791 #define  HSW_CDCLK_LIMIT                (1 << 24)
5792 #define  ILK_DESKTOP                    (1 << 23)
5793 #define  HSW_CPU_SSC_ENABLE             (1 << 21)
5794
5795 #define FUSE_STRAP3                     _MMIO(0x42020)
5796 #define  HSW_REF_CLK_SELECT             (1 << 1)
5797
5798 #define ILK_DSPCLK_GATE_D                       _MMIO(0x42020)
5799 #define   ILK_VRHUNIT_CLOCK_GATE_DISABLE        (1 << 28)
5800 #define   ILK_DPFCUNIT_CLOCK_GATE_DISABLE       (1 << 9)
5801 #define   ILK_DPFCRUNIT_CLOCK_GATE_DISABLE      (1 << 8)
5802 #define   ILK_DPFDUNIT_CLOCK_GATE_ENABLE        (1 << 7)
5803 #define   ILK_DPARBUNIT_CLOCK_GATE_ENABLE       (1 << 5)
5804
5805 #define IVB_CHICKEN3    _MMIO(0x4200c)
5806 # define CHICKEN3_DGMG_REQ_OUT_FIX_DISABLE      (1 << 5)
5807 # define CHICKEN3_DGMG_DONE_FIX_DISABLE         (1 << 2)
5808
5809 #define CHICKEN_PAR1_1                  _MMIO(0x42080)
5810 #define  IGNORE_KVMR_PIPE_A             REG_BIT(23)
5811 #define  KBL_ARB_FILL_SPARE_22          REG_BIT(22)
5812 #define  DIS_RAM_BYPASS_PSR2_MAN_TRACK  (1 << 16)
5813 #define  SKL_DE_COMPRESSED_HASH_MODE    (1 << 15)
5814 #define  DPA_MASK_VBLANK_SRD            (1 << 15)
5815 #define  FORCE_ARB_IDLE_PLANES          (1 << 14)
5816 #define  SKL_EDP_PSR_FIX_RDWRAP         (1 << 3)
5817 #define  IGNORE_PSR2_HW_TRACKING        (1 << 1)
5818
5819 #define CHICKEN_PAR2_1          _MMIO(0x42090)
5820 #define  KVM_CONFIG_CHANGE_NOTIFICATION_SELECT  (1 << 14)
5821
5822 #define CHICKEN_MISC_2          _MMIO(0x42084)
5823 #define  KBL_ARB_FILL_SPARE_14  REG_BIT(14)
5824 #define  KBL_ARB_FILL_SPARE_13  REG_BIT(13)
5825 #define  GLK_CL2_PWR_DOWN       (1 << 12)
5826 #define  GLK_CL1_PWR_DOWN       (1 << 11)
5827 #define  GLK_CL0_PWR_DOWN       (1 << 10)
5828
5829 #define CHICKEN_MISC_4          _MMIO(0x4208c)
5830 #define   CHICKEN_FBC_STRIDE_OVERRIDE   REG_BIT(13)
5831 #define   CHICKEN_FBC_STRIDE_MASK       REG_GENMASK(12, 0)
5832 #define   CHICKEN_FBC_STRIDE(x)         REG_FIELD_PREP(CHICKEN_FBC_STRIDE_MASK, (x))
5833
5834 #define _CHICKEN_PIPESL_1_A     0x420b0
5835 #define _CHICKEN_PIPESL_1_B     0x420b4
5836 #define  HSW_PRI_STRETCH_MAX_MASK       REG_GENMASK(28, 27)
5837 #define  HSW_PRI_STRETCH_MAX_X8         REG_FIELD_PREP(HSW_PRI_STRETCH_MAX_MASK, 0)
5838 #define  HSW_PRI_STRETCH_MAX_X4         REG_FIELD_PREP(HSW_PRI_STRETCH_MAX_MASK, 1)
5839 #define  HSW_PRI_STRETCH_MAX_X2         REG_FIELD_PREP(HSW_PRI_STRETCH_MAX_MASK, 2)
5840 #define  HSW_PRI_STRETCH_MAX_X1         REG_FIELD_PREP(HSW_PRI_STRETCH_MAX_MASK, 3)
5841 #define  HSW_SPR_STRETCH_MAX_MASK       REG_GENMASK(26, 25)
5842 #define  HSW_SPR_STRETCH_MAX_X8         REG_FIELD_PREP(HSW_SPR_STRETCH_MAX_MASK, 0)
5843 #define  HSW_SPR_STRETCH_MAX_X4         REG_FIELD_PREP(HSW_SPR_STRETCH_MAX_MASK, 1)
5844 #define  HSW_SPR_STRETCH_MAX_X2         REG_FIELD_PREP(HSW_SPR_STRETCH_MAX_MASK, 2)
5845 #define  HSW_SPR_STRETCH_MAX_X1         REG_FIELD_PREP(HSW_SPR_STRETCH_MAX_MASK, 3)
5846 #define  HSW_FBCQ_DIS                   (1 << 22)
5847 #define  BDW_DPRS_MASK_VBLANK_SRD       (1 << 0)
5848 #define  SKL_PLANE1_STRETCH_MAX_MASK    REG_GENMASK(1, 0)
5849 #define  SKL_PLANE1_STRETCH_MAX_X8      REG_FIELD_PREP(SKL_PLANE1_STRETCH_MAX_MASK, 0)
5850 #define  SKL_PLANE1_STRETCH_MAX_X4      REG_FIELD_PREP(SKL_PLANE1_STRETCH_MAX_MASK, 1)
5851 #define  SKL_PLANE1_STRETCH_MAX_X2      REG_FIELD_PREP(SKL_PLANE1_STRETCH_MAX_MASK, 2)
5852 #define  SKL_PLANE1_STRETCH_MAX_X1      REG_FIELD_PREP(SKL_PLANE1_STRETCH_MAX_MASK, 3)
5853 #define CHICKEN_PIPESL_1(pipe) _MMIO_PIPE(pipe, _CHICKEN_PIPESL_1_A, _CHICKEN_PIPESL_1_B)
5854
5855 #define _CHICKEN_TRANS_A        0x420c0
5856 #define _CHICKEN_TRANS_B        0x420c4
5857 #define _CHICKEN_TRANS_C        0x420c8
5858 #define _CHICKEN_TRANS_EDP      0x420cc
5859 #define _CHICKEN_TRANS_D        0x420d8
5860 #define CHICKEN_TRANS(trans)    _MMIO(_PICK((trans), \
5861                                             [TRANSCODER_EDP] = _CHICKEN_TRANS_EDP, \
5862                                             [TRANSCODER_A] = _CHICKEN_TRANS_A, \
5863                                             [TRANSCODER_B] = _CHICKEN_TRANS_B, \
5864                                             [TRANSCODER_C] = _CHICKEN_TRANS_C, \
5865                                             [TRANSCODER_D] = _CHICKEN_TRANS_D))
5866 #define  HSW_FRAME_START_DELAY_MASK     REG_GENMASK(28, 27)
5867 #define  HSW_FRAME_START_DELAY(x)       REG_FIELD_PREP(HSW_FRAME_START_DELAY_MASK, x)
5868 #define  VSC_DATA_SEL_SOFTWARE_CONTROL  REG_BIT(25) /* GLK */
5869 #define  FECSTALL_DIS_DPTSTREAM_DPTTG   REG_BIT(23)
5870 #define  DDI_TRAINING_OVERRIDE_ENABLE   REG_BIT(19)
5871 #define  ADLP_1_BASED_X_GRANULARITY     REG_BIT(18)
5872 #define  DDI_TRAINING_OVERRIDE_VALUE    REG_BIT(18)
5873 #define  DDIE_TRAINING_OVERRIDE_ENABLE  REG_BIT(17) /* CHICKEN_TRANS_A only */
5874 #define  DDIE_TRAINING_OVERRIDE_VALUE   REG_BIT(16) /* CHICKEN_TRANS_A only */
5875 #define  PSR2_ADD_VERTICAL_LINE_COUNT   REG_BIT(15)
5876 #define  PSR2_VSC_ENABLE_PROG_HEADER    REG_BIT(12)
5877
5878 #define DISP_ARB_CTL    _MMIO(0x45000)
5879 #define  DISP_FBC_MEMORY_WAKE           (1 << 31)
5880 #define  DISP_TILE_SURFACE_SWIZZLING    (1 << 13)
5881 #define  DISP_FBC_WM_DIS                (1 << 15)
5882 #define DISP_ARB_CTL2   _MMIO(0x45004)
5883 #define  DISP_DATA_PARTITION_5_6        (1 << 6)
5884 #define  DISP_IPC_ENABLE                (1 << 3)
5885
5886 /*
5887  * The below are numbered starting from "S1" on gen11/gen12, but starting
5888  * with display 13, the bspec switches to a 0-based numbering scheme
5889  * (although the addresses stay the same so new S0 = old S1, new S1 = old S2).
5890  * We'll just use the 0-based numbering here for all platforms since it's the
5891  * way things will be named by the hardware team going forward, plus it's more
5892  * consistent with how most of the rest of our registers are named.
5893  */
5894 #define _DBUF_CTL_S0                            0x45008
5895 #define _DBUF_CTL_S1                            0x44FE8
5896 #define _DBUF_CTL_S2                            0x44300
5897 #define _DBUF_CTL_S3                            0x44304
5898 #define DBUF_CTL_S(slice)                       _MMIO(_PICK(slice, \
5899                                                             _DBUF_CTL_S0, \
5900                                                             _DBUF_CTL_S1, \
5901                                                             _DBUF_CTL_S2, \
5902                                                             _DBUF_CTL_S3))
5903 #define  DBUF_POWER_REQUEST                     REG_BIT(31)
5904 #define  DBUF_POWER_STATE                       REG_BIT(30)
5905 #define  DBUF_TRACKER_STATE_SERVICE_MASK        REG_GENMASK(23, 19)
5906 #define  DBUF_TRACKER_STATE_SERVICE(x)          REG_FIELD_PREP(DBUF_TRACKER_STATE_SERVICE_MASK, x)
5907 #define  DBUF_MIN_TRACKER_STATE_SERVICE_MASK    REG_GENMASK(18, 16) /* ADL-P+ */
5908 #define  DBUF_MIN_TRACKER_STATE_SERVICE(x)              REG_FIELD_PREP(DBUF_MIN_TRACKER_STATE_SERVICE_MASK, x) /* ADL-P+ */
5909
5910 #define GEN7_MSG_CTL    _MMIO(0x45010)
5911 #define  WAIT_FOR_PCH_RESET_ACK         (1 << 1)
5912 #define  WAIT_FOR_PCH_FLR_ACK           (1 << 0)
5913
5914 #define _BW_BUDDY0_CTL                  0x45130
5915 #define _BW_BUDDY1_CTL                  0x45140
5916 #define BW_BUDDY_CTL(x)                 _MMIO(_PICK_EVEN(x, \
5917                                                          _BW_BUDDY0_CTL, \
5918                                                          _BW_BUDDY1_CTL))
5919 #define   BW_BUDDY_DISABLE              REG_BIT(31)
5920 #define   BW_BUDDY_TLB_REQ_TIMER_MASK   REG_GENMASK(21, 16)
5921 #define   BW_BUDDY_TLB_REQ_TIMER(x)     REG_FIELD_PREP(BW_BUDDY_TLB_REQ_TIMER_MASK, x)
5922
5923 #define _BW_BUDDY0_PAGE_MASK            0x45134
5924 #define _BW_BUDDY1_PAGE_MASK            0x45144
5925 #define BW_BUDDY_PAGE_MASK(x)           _MMIO(_PICK_EVEN(x, \
5926                                                          _BW_BUDDY0_PAGE_MASK, \
5927                                                          _BW_BUDDY1_PAGE_MASK))
5928
5929 #define HSW_NDE_RSTWRN_OPT      _MMIO(0x46408)
5930 #define  RESET_PCH_HANDSHAKE_ENABLE     (1 << 4)
5931
5932 #define GEN8_CHICKEN_DCPR_1                     _MMIO(0x46430)
5933 #define   SKL_SELECT_ALTERNATE_DC_EXIT          REG_BIT(30)
5934 #define   LATENCY_REPORTING_REMOVED_PIPE_C      REG_BIT(25)
5935 #define   LATENCY_REPORTING_REMOVED_PIPE_B      REG_BIT(24)
5936 #define   LATENCY_REPORTING_REMOVED_PIPE_A      REG_BIT(23)
5937 #define   ICL_DELAY_PMRSP                       REG_BIT(22)
5938 #define   DISABLE_FLR_SRC                       REG_BIT(15)
5939 #define   MASK_WAKEMEM                          REG_BIT(13)
5940 #define   DDI_CLOCK_REG_ACCESS                  REG_BIT(7)
5941
5942 #define GEN11_CHICKEN_DCPR_2                    _MMIO(0x46434)
5943 #define   DCPR_MASK_MAXLATENCY_MEMUP_CLR        REG_BIT(27)
5944 #define   DCPR_MASK_LPMODE                      REG_BIT(26)
5945 #define   DCPR_SEND_RESP_IMM                    REG_BIT(25)
5946 #define   DCPR_CLEAR_MEMSTAT_DIS                REG_BIT(24)
5947
5948 #define SKL_DFSM                        _MMIO(0x51000)
5949 #define   SKL_DFSM_DISPLAY_PM_DISABLE   (1 << 27)
5950 #define   SKL_DFSM_DISPLAY_HDCP_DISABLE (1 << 25)
5951 #define   SKL_DFSM_CDCLK_LIMIT_MASK     (3 << 23)
5952 #define   SKL_DFSM_CDCLK_LIMIT_675      (0 << 23)
5953 #define   SKL_DFSM_CDCLK_LIMIT_540      (1 << 23)
5954 #define   SKL_DFSM_CDCLK_LIMIT_450      (2 << 23)
5955 #define   SKL_DFSM_CDCLK_LIMIT_337_5    (3 << 23)
5956 #define   ICL_DFSM_DMC_DISABLE          (1 << 23)
5957 #define   SKL_DFSM_PIPE_A_DISABLE       (1 << 30)
5958 #define   SKL_DFSM_PIPE_B_DISABLE       (1 << 21)
5959 #define   SKL_DFSM_PIPE_C_DISABLE       (1 << 28)
5960 #define   TGL_DFSM_PIPE_D_DISABLE       (1 << 22)
5961 #define   GLK_DFSM_DISPLAY_DSC_DISABLE  (1 << 7)
5962
5963 #define SKL_DSSM                                _MMIO(0x51004)
5964 #define ICL_DSSM_CDCLK_PLL_REFCLK_MASK          (7 << 29)
5965 #define ICL_DSSM_CDCLK_PLL_REFCLK_24MHz         (0 << 29)
5966 #define ICL_DSSM_CDCLK_PLL_REFCLK_19_2MHz       (1 << 29)
5967 #define ICL_DSSM_CDCLK_PLL_REFCLK_38_4MHz       (2 << 29)
5968
5969 /*GEN11 chicken */
5970 #define _PIPEA_CHICKEN                          0x70038
5971 #define _PIPEB_CHICKEN                          0x71038
5972 #define _PIPEC_CHICKEN                          0x72038
5973 #define PIPE_CHICKEN(pipe)                      _MMIO_PIPE(pipe, _PIPEA_CHICKEN,\
5974                                                            _PIPEB_CHICKEN)
5975 #define   UNDERRUN_RECOVERY_DISABLE_ADLP        REG_BIT(30)
5976 #define   UNDERRUN_RECOVERY_ENABLE_DG2          REG_BIT(30)
5977 #define   PIXEL_ROUNDING_TRUNC_FB_PASSTHRU      REG_BIT(15)
5978 #define   DG2_RENDER_CCSTAG_4_3_EN              REG_BIT(12)
5979 #define   PER_PIXEL_ALPHA_BYPASS_EN             REG_BIT(7)
5980
5981 /* PCH */
5982
5983 #define PCH_DISPLAY_BASE        0xc0000u
5984
5985 /* south display engine interrupt: IBX */
5986 #define SDE_AUDIO_POWER_D       (1 << 27)
5987 #define SDE_AUDIO_POWER_C       (1 << 26)
5988 #define SDE_AUDIO_POWER_B       (1 << 25)
5989 #define SDE_AUDIO_POWER_SHIFT   (25)
5990 #define SDE_AUDIO_POWER_MASK    (7 << SDE_AUDIO_POWER_SHIFT)
5991 #define SDE_GMBUS               (1 << 24)
5992 #define SDE_AUDIO_HDCP_TRANSB   (1 << 23)
5993 #define SDE_AUDIO_HDCP_TRANSA   (1 << 22)
5994 #define SDE_AUDIO_HDCP_MASK     (3 << 22)
5995 #define SDE_AUDIO_TRANSB        (1 << 21)
5996 #define SDE_AUDIO_TRANSA        (1 << 20)
5997 #define SDE_AUDIO_TRANS_MASK    (3 << 20)
5998 #define SDE_POISON              (1 << 19)
5999 /* 18 reserved */
6000 #define SDE_FDI_RXB             (1 << 17)
6001 #define SDE_FDI_RXA             (1 << 16)
6002 #define SDE_FDI_MASK            (3 << 16)
6003 #define SDE_AUXD                (1 << 15)
6004 #define SDE_AUXC                (1 << 14)
6005 #define SDE_AUXB                (1 << 13)
6006 #define SDE_AUX_MASK            (7 << 13)
6007 /* 12 reserved */
6008 #define SDE_CRT_HOTPLUG         (1 << 11)
6009 #define SDE_PORTD_HOTPLUG       (1 << 10)
6010 #define SDE_PORTC_HOTPLUG       (1 << 9)
6011 #define SDE_PORTB_HOTPLUG       (1 << 8)
6012 #define SDE_SDVOB_HOTPLUG       (1 << 6)
6013 #define SDE_HOTPLUG_MASK        (SDE_CRT_HOTPLUG | \
6014                                  SDE_SDVOB_HOTPLUG |    \
6015                                  SDE_PORTB_HOTPLUG |    \
6016                                  SDE_PORTC_HOTPLUG |    \
6017                                  SDE_PORTD_HOTPLUG)
6018 #define SDE_TRANSB_CRC_DONE     (1 << 5)
6019 #define SDE_TRANSB_CRC_ERR      (1 << 4)
6020 #define SDE_TRANSB_FIFO_UNDER   (1 << 3)
6021 #define SDE_TRANSA_CRC_DONE     (1 << 2)
6022 #define SDE_TRANSA_CRC_ERR      (1 << 1)
6023 #define SDE_TRANSA_FIFO_UNDER   (1 << 0)
6024 #define SDE_TRANS_MASK          (0x3f)
6025
6026 /* south display engine interrupt: CPT - CNP */
6027 #define SDE_AUDIO_POWER_D_CPT   (1 << 31)
6028 #define SDE_AUDIO_POWER_C_CPT   (1 << 30)
6029 #define SDE_AUDIO_POWER_B_CPT   (1 << 29)
6030 #define SDE_AUDIO_POWER_SHIFT_CPT   29
6031 #define SDE_AUDIO_POWER_MASK_CPT    (7 << 29)
6032 #define SDE_AUXD_CPT            (1 << 27)
6033 #define SDE_AUXC_CPT            (1 << 26)
6034 #define SDE_AUXB_CPT            (1 << 25)
6035 #define SDE_AUX_MASK_CPT        (7 << 25)
6036 #define SDE_PORTE_HOTPLUG_SPT   (1 << 25)
6037 #define SDE_PORTA_HOTPLUG_SPT   (1 << 24)
6038 #define SDE_PORTD_HOTPLUG_CPT   (1 << 23)
6039 #define SDE_PORTC_HOTPLUG_CPT   (1 << 22)
6040 #define SDE_PORTB_HOTPLUG_CPT   (1 << 21)
6041 #define SDE_CRT_HOTPLUG_CPT     (1 << 19)
6042 #define SDE_SDVOB_HOTPLUG_CPT   (1 << 18)
6043 #define SDE_HOTPLUG_MASK_CPT    (SDE_CRT_HOTPLUG_CPT |          \
6044                                  SDE_SDVOB_HOTPLUG_CPT |        \
6045                                  SDE_PORTD_HOTPLUG_CPT |        \
6046                                  SDE_PORTC_HOTPLUG_CPT |        \
6047                                  SDE_PORTB_HOTPLUG_CPT)
6048 #define SDE_HOTPLUG_MASK_SPT    (SDE_PORTE_HOTPLUG_SPT |        \
6049                                  SDE_PORTD_HOTPLUG_CPT |        \
6050                                  SDE_PORTC_HOTPLUG_CPT |        \
6051                                  SDE_PORTB_HOTPLUG_CPT |        \
6052                                  SDE_PORTA_HOTPLUG_SPT)
6053 #define SDE_GMBUS_CPT           (1 << 17)
6054 #define SDE_ERROR_CPT           (1 << 16)
6055 #define SDE_AUDIO_CP_REQ_C_CPT  (1 << 10)
6056 #define SDE_AUDIO_CP_CHG_C_CPT  (1 << 9)
6057 #define SDE_FDI_RXC_CPT         (1 << 8)
6058 #define SDE_AUDIO_CP_REQ_B_CPT  (1 << 6)
6059 #define SDE_AUDIO_CP_CHG_B_CPT  (1 << 5)
6060 #define SDE_FDI_RXB_CPT         (1 << 4)
6061 #define SDE_AUDIO_CP_REQ_A_CPT  (1 << 2)
6062 #define SDE_AUDIO_CP_CHG_A_CPT  (1 << 1)
6063 #define SDE_FDI_RXA_CPT         (1 << 0)
6064 #define SDE_AUDIO_CP_REQ_CPT    (SDE_AUDIO_CP_REQ_C_CPT | \
6065                                  SDE_AUDIO_CP_REQ_B_CPT | \
6066                                  SDE_AUDIO_CP_REQ_A_CPT)
6067 #define SDE_AUDIO_CP_CHG_CPT    (SDE_AUDIO_CP_CHG_C_CPT | \
6068                                  SDE_AUDIO_CP_CHG_B_CPT | \
6069                                  SDE_AUDIO_CP_CHG_A_CPT)
6070 #define SDE_FDI_MASK_CPT        (SDE_FDI_RXC_CPT | \
6071                                  SDE_FDI_RXB_CPT | \
6072                                  SDE_FDI_RXA_CPT)
6073
6074 /* south display engine interrupt: ICP/TGP */
6075 #define SDE_GMBUS_ICP                   (1 << 23)
6076 #define SDE_TC_HOTPLUG_ICP(hpd_pin)     REG_BIT(24 + _HPD_PIN_TC(hpd_pin))
6077 #define SDE_TC_HOTPLUG_DG2(hpd_pin)     REG_BIT(25 + _HPD_PIN_TC(hpd_pin)) /* sigh */
6078 #define SDE_DDI_HOTPLUG_ICP(hpd_pin)    REG_BIT(16 + _HPD_PIN_DDI(hpd_pin))
6079 #define SDE_DDI_HOTPLUG_MASK_ICP        (SDE_DDI_HOTPLUG_ICP(HPD_PORT_D) | \
6080                                          SDE_DDI_HOTPLUG_ICP(HPD_PORT_C) | \
6081                                          SDE_DDI_HOTPLUG_ICP(HPD_PORT_B) | \
6082                                          SDE_DDI_HOTPLUG_ICP(HPD_PORT_A))
6083 #define SDE_TC_HOTPLUG_MASK_ICP         (SDE_TC_HOTPLUG_ICP(HPD_PORT_TC6) | \
6084                                          SDE_TC_HOTPLUG_ICP(HPD_PORT_TC5) | \
6085                                          SDE_TC_HOTPLUG_ICP(HPD_PORT_TC4) | \
6086                                          SDE_TC_HOTPLUG_ICP(HPD_PORT_TC3) | \
6087                                          SDE_TC_HOTPLUG_ICP(HPD_PORT_TC2) | \
6088                                          SDE_TC_HOTPLUG_ICP(HPD_PORT_TC1))
6089
6090 #define SDEISR  _MMIO(0xc4000)
6091 #define SDEIMR  _MMIO(0xc4004)
6092 #define SDEIIR  _MMIO(0xc4008)
6093 #define SDEIER  _MMIO(0xc400c)
6094
6095 #define SERR_INT                        _MMIO(0xc4040)
6096 #define  SERR_INT_POISON                (1 << 31)
6097 #define  SERR_INT_TRANS_FIFO_UNDERRUN(pipe)     (1 << ((pipe) * 3))
6098
6099 /* digital port hotplug */
6100 #define PCH_PORT_HOTPLUG                _MMIO(0xc4030)  /* SHOTPLUG_CTL */
6101 #define  PORTA_HOTPLUG_ENABLE           (1 << 28) /* LPT:LP+ & BXT */
6102 #define  BXT_DDIA_HPD_INVERT            (1 << 27)
6103 #define  PORTA_HOTPLUG_STATUS_MASK      (3 << 24) /* SPT+ & BXT */
6104 #define  PORTA_HOTPLUG_NO_DETECT        (0 << 24) /* SPT+ & BXT */
6105 #define  PORTA_HOTPLUG_SHORT_DETECT     (1 << 24) /* SPT+ & BXT */
6106 #define  PORTA_HOTPLUG_LONG_DETECT      (2 << 24) /* SPT+ & BXT */
6107 #define  PORTD_HOTPLUG_ENABLE           (1 << 20)
6108 #define  PORTD_PULSE_DURATION_2ms       (0 << 18) /* pre-LPT */
6109 #define  PORTD_PULSE_DURATION_4_5ms     (1 << 18) /* pre-LPT */
6110 #define  PORTD_PULSE_DURATION_6ms       (2 << 18) /* pre-LPT */
6111 #define  PORTD_PULSE_DURATION_100ms     (3 << 18) /* pre-LPT */
6112 #define  PORTD_PULSE_DURATION_MASK      (3 << 18) /* pre-LPT */
6113 #define  PORTD_HOTPLUG_STATUS_MASK      (3 << 16)
6114 #define  PORTD_HOTPLUG_NO_DETECT        (0 << 16)
6115 #define  PORTD_HOTPLUG_SHORT_DETECT     (1 << 16)
6116 #define  PORTD_HOTPLUG_LONG_DETECT      (2 << 16)
6117 #define  PORTC_HOTPLUG_ENABLE           (1 << 12)
6118 #define  BXT_DDIC_HPD_INVERT            (1 << 11)
6119 #define  PORTC_PULSE_DURATION_2ms       (0 << 10) /* pre-LPT */
6120 #define  PORTC_PULSE_DURATION_4_5ms     (1 << 10) /* pre-LPT */
6121 #define  PORTC_PULSE_DURATION_6ms       (2 << 10) /* pre-LPT */
6122 #define  PORTC_PULSE_DURATION_100ms     (3 << 10) /* pre-LPT */
6123 #define  PORTC_PULSE_DURATION_MASK      (3 << 10) /* pre-LPT */
6124 #define  PORTC_HOTPLUG_STATUS_MASK      (3 << 8)
6125 #define  PORTC_HOTPLUG_NO_DETECT        (0 << 8)
6126 #define  PORTC_HOTPLUG_SHORT_DETECT     (1 << 8)
6127 #define  PORTC_HOTPLUG_LONG_DETECT      (2 << 8)
6128 #define  PORTB_HOTPLUG_ENABLE           (1 << 4)
6129 #define  BXT_DDIB_HPD_INVERT            (1 << 3)
6130 #define  PORTB_PULSE_DURATION_2ms       (0 << 2) /* pre-LPT */
6131 #define  PORTB_PULSE_DURATION_4_5ms     (1 << 2) /* pre-LPT */
6132 #define  PORTB_PULSE_DURATION_6ms       (2 << 2) /* pre-LPT */
6133 #define  PORTB_PULSE_DURATION_100ms     (3 << 2) /* pre-LPT */
6134 #define  PORTB_PULSE_DURATION_MASK      (3 << 2) /* pre-LPT */
6135 #define  PORTB_HOTPLUG_STATUS_MASK      (3 << 0)
6136 #define  PORTB_HOTPLUG_NO_DETECT        (0 << 0)
6137 #define  PORTB_HOTPLUG_SHORT_DETECT     (1 << 0)
6138 #define  PORTB_HOTPLUG_LONG_DETECT      (2 << 0)
6139 #define  BXT_DDI_HPD_INVERT_MASK        (BXT_DDIA_HPD_INVERT | \
6140                                         BXT_DDIB_HPD_INVERT | \
6141                                         BXT_DDIC_HPD_INVERT)
6142
6143 #define PCH_PORT_HOTPLUG2               _MMIO(0xc403C)  /* SHOTPLUG_CTL2 SPT+ */
6144 #define  PORTE_HOTPLUG_ENABLE           (1 << 4)
6145 #define  PORTE_HOTPLUG_STATUS_MASK      (3 << 0)
6146 #define  PORTE_HOTPLUG_NO_DETECT        (0 << 0)
6147 #define  PORTE_HOTPLUG_SHORT_DETECT     (1 << 0)
6148 #define  PORTE_HOTPLUG_LONG_DETECT      (2 << 0)
6149
6150 /* This register is a reuse of PCH_PORT_HOTPLUG register. The
6151  * functionality covered in PCH_PORT_HOTPLUG is split into
6152  * SHOTPLUG_CTL_DDI and SHOTPLUG_CTL_TC.
6153  */
6154
6155 #define SHOTPLUG_CTL_DDI                                _MMIO(0xc4030)
6156 #define   SHOTPLUG_CTL_DDI_HPD_ENABLE(hpd_pin)                  (0x8 << (_HPD_PIN_DDI(hpd_pin) * 4))
6157 #define   SHOTPLUG_CTL_DDI_HPD_STATUS_MASK(hpd_pin)             (0x3 << (_HPD_PIN_DDI(hpd_pin) * 4))
6158 #define   SHOTPLUG_CTL_DDI_HPD_NO_DETECT(hpd_pin)               (0x0 << (_HPD_PIN_DDI(hpd_pin) * 4))
6159 #define   SHOTPLUG_CTL_DDI_HPD_SHORT_DETECT(hpd_pin)            (0x1 << (_HPD_PIN_DDI(hpd_pin) * 4))
6160 #define   SHOTPLUG_CTL_DDI_HPD_LONG_DETECT(hpd_pin)             (0x2 << (_HPD_PIN_DDI(hpd_pin) * 4))
6161 #define   SHOTPLUG_CTL_DDI_HPD_SHORT_LONG_DETECT(hpd_pin)       (0x3 << (_HPD_PIN_DDI(hpd_pin) * 4))
6162
6163 #define SHOTPLUG_CTL_TC                         _MMIO(0xc4034)
6164 #define   ICP_TC_HPD_ENABLE(hpd_pin)            (8 << (_HPD_PIN_TC(hpd_pin) * 4))
6165 #define   ICP_TC_HPD_LONG_DETECT(hpd_pin)       (2 << (_HPD_PIN_TC(hpd_pin) * 4))
6166 #define   ICP_TC_HPD_SHORT_DETECT(hpd_pin)      (1 << (_HPD_PIN_TC(hpd_pin) * 4))
6167
6168 #define SHPD_FILTER_CNT                         _MMIO(0xc4038)
6169 #define   SHPD_FILTER_CNT_500_ADJ               0x001D9
6170
6171 #define _PCH_DPLL_A              0xc6014
6172 #define _PCH_DPLL_B              0xc6018
6173 #define PCH_DPLL(pll) _MMIO((pll) == 0 ? _PCH_DPLL_A : _PCH_DPLL_B)
6174
6175 #define _PCH_FPA0                0xc6040
6176 #define  FP_CB_TUNE             (0x3 << 22)
6177 #define _PCH_FPA1                0xc6044
6178 #define _PCH_FPB0                0xc6048
6179 #define _PCH_FPB1                0xc604c
6180 #define PCH_FP0(pll) _MMIO((pll) == 0 ? _PCH_FPA0 : _PCH_FPB0)
6181 #define PCH_FP1(pll) _MMIO((pll) == 0 ? _PCH_FPA1 : _PCH_FPB1)
6182
6183 #define PCH_DPLL_TEST           _MMIO(0xc606c)
6184
6185 #define PCH_DREF_CONTROL        _MMIO(0xC6200)
6186 #define  DREF_CONTROL_MASK      0x7fc3
6187 #define  DREF_CPU_SOURCE_OUTPUT_DISABLE         (0 << 13)
6188 #define  DREF_CPU_SOURCE_OUTPUT_DOWNSPREAD      (2 << 13)
6189 #define  DREF_CPU_SOURCE_OUTPUT_NONSPREAD       (3 << 13)
6190 #define  DREF_CPU_SOURCE_OUTPUT_MASK            (3 << 13)
6191 #define  DREF_SSC_SOURCE_DISABLE                (0 << 11)
6192 #define  DREF_SSC_SOURCE_ENABLE                 (2 << 11)
6193 #define  DREF_SSC_SOURCE_MASK                   (3 << 11)
6194 #define  DREF_NONSPREAD_SOURCE_DISABLE          (0 << 9)
6195 #define  DREF_NONSPREAD_CK505_ENABLE            (1 << 9)
6196 #define  DREF_NONSPREAD_SOURCE_ENABLE           (2 << 9)
6197 #define  DREF_NONSPREAD_SOURCE_MASK             (3 << 9)
6198 #define  DREF_SUPERSPREAD_SOURCE_DISABLE        (0 << 7)
6199 #define  DREF_SUPERSPREAD_SOURCE_ENABLE         (2 << 7)
6200 #define  DREF_SUPERSPREAD_SOURCE_MASK           (3 << 7)
6201 #define  DREF_SSC4_DOWNSPREAD                   (0 << 6)
6202 #define  DREF_SSC4_CENTERSPREAD                 (1 << 6)
6203 #define  DREF_SSC1_DISABLE                      (0 << 1)
6204 #define  DREF_SSC1_ENABLE                       (1 << 1)
6205 #define  DREF_SSC4_DISABLE                      (0)
6206 #define  DREF_SSC4_ENABLE                       (1)
6207
6208 #define PCH_RAWCLK_FREQ         _MMIO(0xc6204)
6209 #define  FDL_TP1_TIMER_SHIFT    12
6210 #define  FDL_TP1_TIMER_MASK     (3 << 12)
6211 #define  FDL_TP2_TIMER_SHIFT    10
6212 #define  FDL_TP2_TIMER_MASK     (3 << 10)
6213 #define  RAWCLK_FREQ_MASK       0x3ff
6214 #define  CNP_RAWCLK_DIV_MASK    (0x3ff << 16)
6215 #define  CNP_RAWCLK_DIV(div)    ((div) << 16)
6216 #define  CNP_RAWCLK_FRAC_MASK   (0xf << 26)
6217 #define  CNP_RAWCLK_DEN(den)    ((den) << 26)
6218 #define  ICP_RAWCLK_NUM(num)    ((num) << 11)
6219
6220 #define PCH_DPLL_TMR_CFG        _MMIO(0xc6208)
6221
6222 #define PCH_SSC4_PARMS          _MMIO(0xc6210)
6223 #define PCH_SSC4_AUX_PARMS      _MMIO(0xc6214)
6224
6225 #define PCH_DPLL_SEL            _MMIO(0xc7000)
6226 #define  TRANS_DPLLB_SEL(pipe)          (1 << ((pipe) * 4))
6227 #define  TRANS_DPLLA_SEL(pipe)          0
6228 #define  TRANS_DPLL_ENABLE(pipe)        (1 << ((pipe) * 4 + 3))
6229
6230 /* transcoder */
6231
6232 #define _PCH_TRANS_HTOTAL_A             0xe0000
6233 #define  TRANS_HTOTAL_SHIFT             16
6234 #define  TRANS_HACTIVE_SHIFT            0
6235 #define _PCH_TRANS_HBLANK_A             0xe0004
6236 #define  TRANS_HBLANK_END_SHIFT         16
6237 #define  TRANS_HBLANK_START_SHIFT       0
6238 #define _PCH_TRANS_HSYNC_A              0xe0008
6239 #define  TRANS_HSYNC_END_SHIFT          16
6240 #define  TRANS_HSYNC_START_SHIFT        0
6241 #define _PCH_TRANS_VTOTAL_A             0xe000c
6242 #define  TRANS_VTOTAL_SHIFT             16
6243 #define  TRANS_VACTIVE_SHIFT            0
6244 #define _PCH_TRANS_VBLANK_A             0xe0010
6245 #define  TRANS_VBLANK_END_SHIFT         16
6246 #define  TRANS_VBLANK_START_SHIFT       0
6247 #define _PCH_TRANS_VSYNC_A              0xe0014
6248 #define  TRANS_VSYNC_END_SHIFT          16
6249 #define  TRANS_VSYNC_START_SHIFT        0
6250 #define _PCH_TRANS_VSYNCSHIFT_A         0xe0028
6251
6252 #define _PCH_TRANSA_DATA_M1     0xe0030
6253 #define _PCH_TRANSA_DATA_N1     0xe0034
6254 #define _PCH_TRANSA_DATA_M2     0xe0038
6255 #define _PCH_TRANSA_DATA_N2     0xe003c
6256 #define _PCH_TRANSA_LINK_M1     0xe0040
6257 #define _PCH_TRANSA_LINK_N1     0xe0044
6258 #define _PCH_TRANSA_LINK_M2     0xe0048
6259 #define _PCH_TRANSA_LINK_N2     0xe004c
6260
6261 /* Per-transcoder DIP controls (PCH) */
6262 #define _VIDEO_DIP_CTL_A         0xe0200
6263 #define _VIDEO_DIP_DATA_A        0xe0208
6264 #define _VIDEO_DIP_GCP_A         0xe0210
6265 #define  GCP_COLOR_INDICATION           (1 << 2)
6266 #define  GCP_DEFAULT_PHASE_ENABLE       (1 << 1)
6267 #define  GCP_AV_MUTE                    (1 << 0)
6268
6269 #define _VIDEO_DIP_CTL_B         0xe1200
6270 #define _VIDEO_DIP_DATA_B        0xe1208
6271 #define _VIDEO_DIP_GCP_B         0xe1210
6272
6273 #define TVIDEO_DIP_CTL(pipe) _MMIO_PIPE(pipe, _VIDEO_DIP_CTL_A, _VIDEO_DIP_CTL_B)
6274 #define TVIDEO_DIP_DATA(pipe) _MMIO_PIPE(pipe, _VIDEO_DIP_DATA_A, _VIDEO_DIP_DATA_B)
6275 #define TVIDEO_DIP_GCP(pipe) _MMIO_PIPE(pipe, _VIDEO_DIP_GCP_A, _VIDEO_DIP_GCP_B)
6276
6277 /* Per-transcoder DIP controls (VLV) */
6278 #define _VLV_VIDEO_DIP_CTL_A            (VLV_DISPLAY_BASE + 0x60200)
6279 #define _VLV_VIDEO_DIP_DATA_A           (VLV_DISPLAY_BASE + 0x60208)
6280 #define _VLV_VIDEO_DIP_GDCP_PAYLOAD_A   (VLV_DISPLAY_BASE + 0x60210)
6281
6282 #define _VLV_VIDEO_DIP_CTL_B            (VLV_DISPLAY_BASE + 0x61170)
6283 #define _VLV_VIDEO_DIP_DATA_B           (VLV_DISPLAY_BASE + 0x61174)
6284 #define _VLV_VIDEO_DIP_GDCP_PAYLOAD_B   (VLV_DISPLAY_BASE + 0x61178)
6285
6286 #define _CHV_VIDEO_DIP_CTL_C            (VLV_DISPLAY_BASE + 0x611f0)
6287 #define _CHV_VIDEO_DIP_DATA_C           (VLV_DISPLAY_BASE + 0x611f4)
6288 #define _CHV_VIDEO_DIP_GDCP_PAYLOAD_C   (VLV_DISPLAY_BASE + 0x611f8)
6289
6290 #define VLV_TVIDEO_DIP_CTL(pipe) \
6291         _MMIO_PIPE3((pipe), _VLV_VIDEO_DIP_CTL_A, \
6292                _VLV_VIDEO_DIP_CTL_B, _CHV_VIDEO_DIP_CTL_C)
6293 #define VLV_TVIDEO_DIP_DATA(pipe) \
6294         _MMIO_PIPE3((pipe), _VLV_VIDEO_DIP_DATA_A, \
6295                _VLV_VIDEO_DIP_DATA_B, _CHV_VIDEO_DIP_DATA_C)
6296 #define VLV_TVIDEO_DIP_GCP(pipe) \
6297         _MMIO_PIPE3((pipe), _VLV_VIDEO_DIP_GDCP_PAYLOAD_A, \
6298                 _VLV_VIDEO_DIP_GDCP_PAYLOAD_B, _CHV_VIDEO_DIP_GDCP_PAYLOAD_C)
6299
6300 /* Haswell DIP controls */
6301
6302 #define _HSW_VIDEO_DIP_CTL_A            0x60200
6303 #define _HSW_VIDEO_DIP_AVI_DATA_A       0x60220
6304 #define _HSW_VIDEO_DIP_VS_DATA_A        0x60260
6305 #define _HSW_VIDEO_DIP_SPD_DATA_A       0x602A0
6306 #define _HSW_VIDEO_DIP_GMP_DATA_A       0x602E0
6307 #define _HSW_VIDEO_DIP_VSC_DATA_A       0x60320
6308 #define _GLK_VIDEO_DIP_DRM_DATA_A       0x60440
6309 #define _HSW_VIDEO_DIP_AVI_ECC_A        0x60240
6310 #define _HSW_VIDEO_DIP_VS_ECC_A         0x60280
6311 #define _HSW_VIDEO_DIP_SPD_ECC_A        0x602C0
6312 #define _HSW_VIDEO_DIP_GMP_ECC_A        0x60300
6313 #define _HSW_VIDEO_DIP_VSC_ECC_A        0x60344
6314 #define _HSW_VIDEO_DIP_GCP_A            0x60210
6315
6316 #define _HSW_VIDEO_DIP_CTL_B            0x61200
6317 #define _HSW_VIDEO_DIP_AVI_DATA_B       0x61220
6318 #define _HSW_VIDEO_DIP_VS_DATA_B        0x61260
6319 #define _HSW_VIDEO_DIP_SPD_DATA_B       0x612A0
6320 #define _HSW_VIDEO_DIP_GMP_DATA_B       0x612E0
6321 #define _HSW_VIDEO_DIP_VSC_DATA_B       0x61320
6322 #define _GLK_VIDEO_DIP_DRM_DATA_B       0x61440
6323 #define _HSW_VIDEO_DIP_BVI_ECC_B        0x61240
6324 #define _HSW_VIDEO_DIP_VS_ECC_B         0x61280
6325 #define _HSW_VIDEO_DIP_SPD_ECC_B        0x612C0
6326 #define _HSW_VIDEO_DIP_GMP_ECC_B        0x61300
6327 #define _HSW_VIDEO_DIP_VSC_ECC_B        0x61344
6328 #define _HSW_VIDEO_DIP_GCP_B            0x61210
6329
6330 /* Icelake PPS_DATA and _ECC DIP Registers.
6331  * These are available for transcoders B,C and eDP.
6332  * Adding the _A so as to reuse the _MMIO_TRANS2
6333  * definition, with which it offsets to the right location.
6334  */
6335
6336 #define _ICL_VIDEO_DIP_PPS_DATA_A       0x60350
6337 #define _ICL_VIDEO_DIP_PPS_DATA_B       0x61350
6338 #define _ICL_VIDEO_DIP_PPS_ECC_A        0x603D4
6339 #define _ICL_VIDEO_DIP_PPS_ECC_B        0x613D4
6340
6341 #define HSW_TVIDEO_DIP_CTL(trans)               _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_CTL_A)
6342 #define HSW_TVIDEO_DIP_GCP(trans)               _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_GCP_A)
6343 #define HSW_TVIDEO_DIP_AVI_DATA(trans, i)       _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_AVI_DATA_A + (i) * 4)
6344 #define HSW_TVIDEO_DIP_VS_DATA(trans, i)        _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_VS_DATA_A + (i) * 4)
6345 #define HSW_TVIDEO_DIP_SPD_DATA(trans, i)       _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_SPD_DATA_A + (i) * 4)
6346 #define HSW_TVIDEO_DIP_GMP_DATA(trans, i)       _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_GMP_DATA_A + (i) * 4)
6347 #define HSW_TVIDEO_DIP_VSC_DATA(trans, i)       _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_VSC_DATA_A + (i) * 4)
6348 #define GLK_TVIDEO_DIP_DRM_DATA(trans, i)       _MMIO_TRANS2(trans, _GLK_VIDEO_DIP_DRM_DATA_A + (i) * 4)
6349 #define ICL_VIDEO_DIP_PPS_DATA(trans, i)        _MMIO_TRANS2(trans, _ICL_VIDEO_DIP_PPS_DATA_A + (i) * 4)
6350 #define ICL_VIDEO_DIP_PPS_ECC(trans, i)         _MMIO_TRANS2(trans, _ICL_VIDEO_DIP_PPS_ECC_A + (i) * 4)
6351
6352 #define _HSW_STEREO_3D_CTL_A            0x70020
6353 #define   S3D_ENABLE                    (1 << 31)
6354 #define _HSW_STEREO_3D_CTL_B            0x71020
6355
6356 #define HSW_STEREO_3D_CTL(trans)        _MMIO_PIPE2(trans, _HSW_STEREO_3D_CTL_A)
6357
6358 #define _PCH_TRANS_HTOTAL_B          0xe1000
6359 #define _PCH_TRANS_HBLANK_B          0xe1004
6360 #define _PCH_TRANS_HSYNC_B           0xe1008
6361 #define _PCH_TRANS_VTOTAL_B          0xe100c
6362 #define _PCH_TRANS_VBLANK_B          0xe1010
6363 #define _PCH_TRANS_VSYNC_B           0xe1014
6364 #define _PCH_TRANS_VSYNCSHIFT_B 0xe1028
6365
6366 #define PCH_TRANS_HTOTAL(pipe)          _MMIO_PIPE(pipe, _PCH_TRANS_HTOTAL_A, _PCH_TRANS_HTOTAL_B)
6367 #define PCH_TRANS_HBLANK(pipe)          _MMIO_PIPE(pipe, _PCH_TRANS_HBLANK_A, _PCH_TRANS_HBLANK_B)
6368 #define PCH_TRANS_HSYNC(pipe)           _MMIO_PIPE(pipe, _PCH_TRANS_HSYNC_A, _PCH_TRANS_HSYNC_B)
6369 #define PCH_TRANS_VTOTAL(pipe)          _MMIO_PIPE(pipe, _PCH_TRANS_VTOTAL_A, _PCH_TRANS_VTOTAL_B)
6370 #define PCH_TRANS_VBLANK(pipe)          _MMIO_PIPE(pipe, _PCH_TRANS_VBLANK_A, _PCH_TRANS_VBLANK_B)
6371 #define PCH_TRANS_VSYNC(pipe)           _MMIO_PIPE(pipe, _PCH_TRANS_VSYNC_A, _PCH_TRANS_VSYNC_B)
6372 #define PCH_TRANS_VSYNCSHIFT(pipe)      _MMIO_PIPE(pipe, _PCH_TRANS_VSYNCSHIFT_A, _PCH_TRANS_VSYNCSHIFT_B)
6373
6374 #define _PCH_TRANSB_DATA_M1     0xe1030
6375 #define _PCH_TRANSB_DATA_N1     0xe1034
6376 #define _PCH_TRANSB_DATA_M2     0xe1038
6377 #define _PCH_TRANSB_DATA_N2     0xe103c
6378 #define _PCH_TRANSB_LINK_M1     0xe1040
6379 #define _PCH_TRANSB_LINK_N1     0xe1044
6380 #define _PCH_TRANSB_LINK_M2     0xe1048
6381 #define _PCH_TRANSB_LINK_N2     0xe104c
6382
6383 #define PCH_TRANS_DATA_M1(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_DATA_M1, _PCH_TRANSB_DATA_M1)
6384 #define PCH_TRANS_DATA_N1(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_DATA_N1, _PCH_TRANSB_DATA_N1)
6385 #define PCH_TRANS_DATA_M2(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_DATA_M2, _PCH_TRANSB_DATA_M2)
6386 #define PCH_TRANS_DATA_N2(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_DATA_N2, _PCH_TRANSB_DATA_N2)
6387 #define PCH_TRANS_LINK_M1(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_LINK_M1, _PCH_TRANSB_LINK_M1)
6388 #define PCH_TRANS_LINK_N1(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_LINK_N1, _PCH_TRANSB_LINK_N1)
6389 #define PCH_TRANS_LINK_M2(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_LINK_M2, _PCH_TRANSB_LINK_M2)
6390 #define PCH_TRANS_LINK_N2(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_LINK_N2, _PCH_TRANSB_LINK_N2)
6391
6392 #define _PCH_TRANSACONF              0xf0008
6393 #define _PCH_TRANSBCONF              0xf1008
6394 #define PCH_TRANSCONF(pipe)     _MMIO_PIPE(pipe, _PCH_TRANSACONF, _PCH_TRANSBCONF)
6395 #define LPT_TRANSCONF           PCH_TRANSCONF(PIPE_A) /* lpt has only one transcoder */
6396 #define  TRANS_ENABLE                   REG_BIT(31)
6397 #define  TRANS_STATE_ENABLE             REG_BIT(30)
6398 #define  TRANS_FRAME_START_DELAY_MASK   REG_GENMASK(28, 27) /* ibx */
6399 #define  TRANS_FRAME_START_DELAY(x)     REG_FIELD_PREP(TRANS_FRAME_START_DELAY_MASK, (x)) /* ibx: 0-3 */
6400 #define  TRANS_INTERLACE_MASK           REG_GENMASK(23, 21)
6401 #define  TRANS_INTERLACE_PROGRESSIVE    REG_FIELD_PREP(TRANS_INTERLACE_MASK, 0)
6402 #define  TRANS_INTERLACE_LEGACY_VSYNC_IBX       REG_FIELD_PREP(TRANS_INTERLACE_MASK, 2) /* ibx */
6403 #define  TRANS_INTERLACE_INTERLACED     REG_FIELD_PREP(TRANS_INTERLACE_MASK, 3)
6404 #define  TRANS_BPC_MASK                 REG_GENMASK(7, 5) /* ibx */
6405 #define  TRANS_BPC_8                    REG_FIELD_PREP(TRANS_BPC_MASK, 0)
6406 #define  TRANS_BPC_10                   REG_FIELD_PREP(TRANS_BPC_MASK, 1)
6407 #define  TRANS_BPC_6                    REG_FIELD_PREP(TRANS_BPC_MASK, 2)
6408 #define  TRANS_BPC_12                   REG_FIELD_PREP(TRANS_BPC_MASK, 3)
6409 #define _TRANSA_CHICKEN1         0xf0060
6410 #define _TRANSB_CHICKEN1         0xf1060
6411 #define TRANS_CHICKEN1(pipe)    _MMIO_PIPE(pipe, _TRANSA_CHICKEN1, _TRANSB_CHICKEN1)
6412 #define  TRANS_CHICKEN1_HDMIUNIT_GC_DISABLE     (1 << 10)
6413 #define  TRANS_CHICKEN1_DP0UNIT_GC_DISABLE      (1 << 4)
6414 #define _TRANSA_CHICKEN2         0xf0064
6415 #define _TRANSB_CHICKEN2         0xf1064
6416 #define TRANS_CHICKEN2(pipe)    _MMIO_PIPE(pipe, _TRANSA_CHICKEN2, _TRANSB_CHICKEN2)
6417 #define  TRANS_CHICKEN2_TIMING_OVERRIDE                 (1 << 31)
6418 #define  TRANS_CHICKEN2_FDI_POLARITY_REVERSED           (1 << 29)
6419 #define  TRANS_CHICKEN2_FRAME_START_DELAY_MASK          (3 << 27)
6420 #define  TRANS_CHICKEN2_FRAME_START_DELAY(x)            ((x) << 27) /* 0-3 */
6421 #define  TRANS_CHICKEN2_DISABLE_DEEP_COLOR_COUNTER      (1 << 26)
6422 #define  TRANS_CHICKEN2_DISABLE_DEEP_COLOR_MODESWITCH   (1 << 25)
6423
6424 #define SOUTH_CHICKEN1          _MMIO(0xc2000)
6425 #define  FDIA_PHASE_SYNC_SHIFT_OVR      19
6426 #define  FDIA_PHASE_SYNC_SHIFT_EN       18
6427 #define  INVERT_DDID_HPD                        (1 << 18)
6428 #define  INVERT_DDIC_HPD                        (1 << 17)
6429 #define  INVERT_DDIB_HPD                        (1 << 16)
6430 #define  INVERT_DDIA_HPD                        (1 << 15)
6431 #define  FDI_PHASE_SYNC_OVR(pipe) (1 << (FDIA_PHASE_SYNC_SHIFT_OVR - ((pipe) * 2)))
6432 #define  FDI_PHASE_SYNC_EN(pipe) (1 << (FDIA_PHASE_SYNC_SHIFT_EN - ((pipe) * 2)))
6433 #define  FDI_BC_BIFURCATION_SELECT      (1 << 12)
6434 #define  CHASSIS_CLK_REQ_DURATION_MASK  (0xf << 8)
6435 #define  CHASSIS_CLK_REQ_DURATION(x)    ((x) << 8)
6436 #define  SBCLK_RUN_REFCLK_DIS           (1 << 7)
6437 #define  SPT_PWM_GRANULARITY            (1 << 0)
6438 #define SOUTH_CHICKEN2          _MMIO(0xc2004)
6439 #define  FDI_MPHY_IOSFSB_RESET_STATUS   (1 << 13)
6440 #define  FDI_MPHY_IOSFSB_RESET_CTL      (1 << 12)
6441 #define  LPT_PWM_GRANULARITY            (1 << 5)
6442 #define  DPLS_EDP_PPS_FIX_DIS           (1 << 0)
6443
6444 #define _FDI_RXA_CHICKEN        0xc200c
6445 #define _FDI_RXB_CHICKEN        0xc2010
6446 #define  FDI_RX_PHASE_SYNC_POINTER_OVR  (1 << 1)
6447 #define  FDI_RX_PHASE_SYNC_POINTER_EN   (1 << 0)
6448 #define FDI_RX_CHICKEN(pipe)    _MMIO_PIPE(pipe, _FDI_RXA_CHICKEN, _FDI_RXB_CHICKEN)
6449
6450 #define SOUTH_DSPCLK_GATE_D     _MMIO(0xc2020)
6451 #define  PCH_GMBUSUNIT_CLOCK_GATE_DISABLE (1 << 31)
6452 #define  PCH_DPLUNIT_CLOCK_GATE_DISABLE (1 << 30)
6453 #define  PCH_DPLSUNIT_CLOCK_GATE_DISABLE (1 << 29)
6454 #define  PCH_DPMGUNIT_CLOCK_GATE_DISABLE (1 << 15)
6455 #define  PCH_CPUNIT_CLOCK_GATE_DISABLE (1 << 14)
6456 #define  CNP_PWM_CGE_GATING_DISABLE (1 << 13)
6457 #define  PCH_LP_PARTITION_LEVEL_DISABLE  (1 << 12)
6458
6459 /* CPU: FDI_TX */
6460 #define _FDI_TXA_CTL            0x60100
6461 #define _FDI_TXB_CTL            0x61100
6462 #define FDI_TX_CTL(pipe)        _MMIO_PIPE(pipe, _FDI_TXA_CTL, _FDI_TXB_CTL)
6463 #define  FDI_TX_DISABLE         (0 << 31)
6464 #define  FDI_TX_ENABLE          (1 << 31)
6465 #define  FDI_LINK_TRAIN_PATTERN_1       (0 << 28)
6466 #define  FDI_LINK_TRAIN_PATTERN_2       (1 << 28)
6467 #define  FDI_LINK_TRAIN_PATTERN_IDLE    (2 << 28)
6468 #define  FDI_LINK_TRAIN_NONE            (3 << 28)
6469 #define  FDI_LINK_TRAIN_VOLTAGE_0_4V    (0 << 25)
6470 #define  FDI_LINK_TRAIN_VOLTAGE_0_6V    (1 << 25)
6471 #define  FDI_LINK_TRAIN_VOLTAGE_0_8V    (2 << 25)
6472 #define  FDI_LINK_TRAIN_VOLTAGE_1_2V    (3 << 25)
6473 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_NONE (0 << 22)
6474 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_1_5X (1 << 22)
6475 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_2X   (2 << 22)
6476 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_3X   (3 << 22)
6477 /* ILK always use 400mV 0dB for voltage swing and pre-emphasis level.
6478    SNB has different settings. */
6479 /* SNB A-stepping */
6480 #define  FDI_LINK_TRAIN_400MV_0DB_SNB_A         (0x38 << 22)
6481 #define  FDI_LINK_TRAIN_400MV_6DB_SNB_A         (0x02 << 22)
6482 #define  FDI_LINK_TRAIN_600MV_3_5DB_SNB_A       (0x01 << 22)
6483 #define  FDI_LINK_TRAIN_800MV_0DB_SNB_A         (0x0 << 22)
6484 /* SNB B-stepping */
6485 #define  FDI_LINK_TRAIN_400MV_0DB_SNB_B         (0x0 << 22)
6486 #define  FDI_LINK_TRAIN_400MV_6DB_SNB_B         (0x3a << 22)
6487 #define  FDI_LINK_TRAIN_600MV_3_5DB_SNB_B       (0x39 << 22)
6488 #define  FDI_LINK_TRAIN_800MV_0DB_SNB_B         (0x38 << 22)
6489 #define  FDI_LINK_TRAIN_VOL_EMP_MASK            (0x3f << 22)
6490 #define  FDI_DP_PORT_WIDTH_SHIFT                19
6491 #define  FDI_DP_PORT_WIDTH_MASK                 (7 << FDI_DP_PORT_WIDTH_SHIFT)
6492 #define  FDI_DP_PORT_WIDTH(width)           (((width) - 1) << FDI_DP_PORT_WIDTH_SHIFT)
6493 #define  FDI_TX_ENHANCE_FRAME_ENABLE    (1 << 18)
6494 /* Ironlake: hardwired to 1 */
6495 #define  FDI_TX_PLL_ENABLE              (1 << 14)
6496
6497 /* Ivybridge has different bits for lolz */
6498 #define  FDI_LINK_TRAIN_PATTERN_1_IVB       (0 << 8)
6499 #define  FDI_LINK_TRAIN_PATTERN_2_IVB       (1 << 8)
6500 #define  FDI_LINK_TRAIN_PATTERN_IDLE_IVB    (2 << 8)
6501 #define  FDI_LINK_TRAIN_NONE_IVB            (3 << 8)
6502
6503 /* both Tx and Rx */
6504 #define  FDI_COMPOSITE_SYNC             (1 << 11)
6505 #define  FDI_LINK_TRAIN_AUTO            (1 << 10)
6506 #define  FDI_SCRAMBLING_ENABLE          (0 << 7)
6507 #define  FDI_SCRAMBLING_DISABLE         (1 << 7)
6508
6509 /* FDI_RX, FDI_X is hard-wired to Transcoder_X */
6510 #define _FDI_RXA_CTL             0xf000c
6511 #define _FDI_RXB_CTL             0xf100c
6512 #define FDI_RX_CTL(pipe)        _MMIO_PIPE(pipe, _FDI_RXA_CTL, _FDI_RXB_CTL)
6513 #define  FDI_RX_ENABLE          (1 << 31)
6514 /* train, dp width same as FDI_TX */
6515 #define  FDI_FS_ERRC_ENABLE             (1 << 27)
6516 #define  FDI_FE_ERRC_ENABLE             (1 << 26)
6517 #define  FDI_RX_POLARITY_REVERSED_LPT   (1 << 16)
6518 #define  FDI_8BPC                       (0 << 16)
6519 #define  FDI_10BPC                      (1 << 16)
6520 #define  FDI_6BPC                       (2 << 16)
6521 #define  FDI_12BPC                      (3 << 16)
6522 #define  FDI_RX_LINK_REVERSAL_OVERRIDE  (1 << 15)
6523 #define  FDI_DMI_LINK_REVERSE_MASK      (1 << 14)
6524 #define  FDI_RX_PLL_ENABLE              (1 << 13)
6525 #define  FDI_FS_ERR_CORRECT_ENABLE      (1 << 11)
6526 #define  FDI_FE_ERR_CORRECT_ENABLE      (1 << 10)
6527 #define  FDI_FS_ERR_REPORT_ENABLE       (1 << 9)
6528 #define  FDI_FE_ERR_REPORT_ENABLE       (1 << 8)
6529 #define  FDI_RX_ENHANCE_FRAME_ENABLE    (1 << 6)
6530 #define  FDI_PCDCLK                     (1 << 4)
6531 /* CPT */
6532 #define  FDI_AUTO_TRAINING                      (1 << 10)
6533 #define  FDI_LINK_TRAIN_PATTERN_1_CPT           (0 << 8)
6534 #define  FDI_LINK_TRAIN_PATTERN_2_CPT           (1 << 8)
6535 #define  FDI_LINK_TRAIN_PATTERN_IDLE_CPT        (2 << 8)
6536 #define  FDI_LINK_TRAIN_NORMAL_CPT              (3 << 8)
6537 #define  FDI_LINK_TRAIN_PATTERN_MASK_CPT        (3 << 8)
6538
6539 #define _FDI_RXA_MISC                   0xf0010
6540 #define _FDI_RXB_MISC                   0xf1010
6541 #define  FDI_RX_PWRDN_LANE1_MASK        (3 << 26)
6542 #define  FDI_RX_PWRDN_LANE1_VAL(x)      ((x) << 26)
6543 #define  FDI_RX_PWRDN_LANE0_MASK        (3 << 24)
6544 #define  FDI_RX_PWRDN_LANE0_VAL(x)      ((x) << 24)
6545 #define  FDI_RX_TP1_TO_TP2_48           (2 << 20)
6546 #define  FDI_RX_TP1_TO_TP2_64           (3 << 20)
6547 #define  FDI_RX_FDI_DELAY_90            (0x90 << 0)
6548 #define FDI_RX_MISC(pipe)       _MMIO_PIPE(pipe, _FDI_RXA_MISC, _FDI_RXB_MISC)
6549
6550 #define _FDI_RXA_TUSIZE1        0xf0030
6551 #define _FDI_RXA_TUSIZE2        0xf0038
6552 #define _FDI_RXB_TUSIZE1        0xf1030
6553 #define _FDI_RXB_TUSIZE2        0xf1038
6554 #define FDI_RX_TUSIZE1(pipe)    _MMIO_PIPE(pipe, _FDI_RXA_TUSIZE1, _FDI_RXB_TUSIZE1)
6555 #define FDI_RX_TUSIZE2(pipe)    _MMIO_PIPE(pipe, _FDI_RXA_TUSIZE2, _FDI_RXB_TUSIZE2)
6556
6557 /* FDI_RX interrupt register format */
6558 #define FDI_RX_INTER_LANE_ALIGN         (1 << 10)
6559 #define FDI_RX_SYMBOL_LOCK              (1 << 9) /* train 2 */
6560 #define FDI_RX_BIT_LOCK                 (1 << 8) /* train 1 */
6561 #define FDI_RX_TRAIN_PATTERN_2_FAIL     (1 << 7)
6562 #define FDI_RX_FS_CODE_ERR              (1 << 6)
6563 #define FDI_RX_FE_CODE_ERR              (1 << 5)
6564 #define FDI_RX_SYMBOL_ERR_RATE_ABOVE    (1 << 4)
6565 #define FDI_RX_HDCP_LINK_FAIL           (1 << 3)
6566 #define FDI_RX_PIXEL_FIFO_OVERFLOW      (1 << 2)
6567 #define FDI_RX_CROSS_CLOCK_OVERFLOW     (1 << 1)
6568 #define FDI_RX_SYMBOL_QUEUE_OVERFLOW    (1 << 0)
6569
6570 #define _FDI_RXA_IIR            0xf0014
6571 #define _FDI_RXA_IMR            0xf0018
6572 #define _FDI_RXB_IIR            0xf1014
6573 #define _FDI_RXB_IMR            0xf1018
6574 #define FDI_RX_IIR(pipe)        _MMIO_PIPE(pipe, _FDI_RXA_IIR, _FDI_RXB_IIR)
6575 #define FDI_RX_IMR(pipe)        _MMIO_PIPE(pipe, _FDI_RXA_IMR, _FDI_RXB_IMR)
6576
6577 #define FDI_PLL_CTL_1           _MMIO(0xfe000)
6578 #define FDI_PLL_CTL_2           _MMIO(0xfe004)
6579
6580 #define PCH_LVDS        _MMIO(0xe1180)
6581 #define  LVDS_DETECTED  (1 << 1)
6582
6583 #define _PCH_DP_B               0xe4100
6584 #define PCH_DP_B                _MMIO(_PCH_DP_B)
6585 #define _PCH_DPB_AUX_CH_CTL     0xe4110
6586 #define _PCH_DPB_AUX_CH_DATA1   0xe4114
6587 #define _PCH_DPB_AUX_CH_DATA2   0xe4118
6588 #define _PCH_DPB_AUX_CH_DATA3   0xe411c
6589 #define _PCH_DPB_AUX_CH_DATA4   0xe4120
6590 #define _PCH_DPB_AUX_CH_DATA5   0xe4124
6591
6592 #define _PCH_DP_C               0xe4200
6593 #define PCH_DP_C                _MMIO(_PCH_DP_C)
6594 #define _PCH_DPC_AUX_CH_CTL     0xe4210
6595 #define _PCH_DPC_AUX_CH_DATA1   0xe4214
6596 #define _PCH_DPC_AUX_CH_DATA2   0xe4218
6597 #define _PCH_DPC_AUX_CH_DATA3   0xe421c
6598 #define _PCH_DPC_AUX_CH_DATA4   0xe4220
6599 #define _PCH_DPC_AUX_CH_DATA5   0xe4224
6600
6601 #define _PCH_DP_D               0xe4300
6602 #define PCH_DP_D                _MMIO(_PCH_DP_D)
6603 #define _PCH_DPD_AUX_CH_CTL     0xe4310
6604 #define _PCH_DPD_AUX_CH_DATA1   0xe4314
6605 #define _PCH_DPD_AUX_CH_DATA2   0xe4318
6606 #define _PCH_DPD_AUX_CH_DATA3   0xe431c
6607 #define _PCH_DPD_AUX_CH_DATA4   0xe4320
6608 #define _PCH_DPD_AUX_CH_DATA5   0xe4324
6609
6610 #define PCH_DP_AUX_CH_CTL(aux_ch)               _MMIO_PORT((aux_ch) - AUX_CH_B, _PCH_DPB_AUX_CH_CTL, _PCH_DPC_AUX_CH_CTL)
6611 #define PCH_DP_AUX_CH_DATA(aux_ch, i)   _MMIO(_PORT((aux_ch) - AUX_CH_B, _PCH_DPB_AUX_CH_DATA1, _PCH_DPC_AUX_CH_DATA1) + (i) * 4) /* 5 registers */
6612
6613 /* CPT */
6614 #define _TRANS_DP_CTL_A         0xe0300
6615 #define _TRANS_DP_CTL_B         0xe1300
6616 #define _TRANS_DP_CTL_C         0xe2300
6617 #define TRANS_DP_CTL(pipe)      _MMIO_PIPE(pipe, _TRANS_DP_CTL_A, _TRANS_DP_CTL_B)
6618 #define  TRANS_DP_OUTPUT_ENABLE         REG_BIT(31)
6619 #define  TRANS_DP_PORT_SEL_MASK         REG_GENMASK(30, 29)
6620 #define  TRANS_DP_PORT_SEL_NONE         REG_FIELD_PREP(TRANS_DP_PORT_SEL_MASK, 3)
6621 #define  TRANS_DP_PORT_SEL(port)        REG_FIELD_PREP(TRANS_DP_PORT_SEL_MASK, (port) - PORT_B)
6622 #define  TRANS_DP_AUDIO_ONLY            REG_BIT(26)
6623 #define  TRANS_DP_ENH_FRAMING           REG_BIT(18)
6624 #define  TRANS_DP_BPC_MASK              REG_GENMASK(10, 9)
6625 #define  TRANS_DP_BPC_8                 REG_FIELD_PREP(TRANS_DP_BPC_MASK, 0)
6626 #define  TRANS_DP_BPC_10                REG_FIELD_PREP(TRANS_DP_BPC_MASK, 1)
6627 #define  TRANS_DP_BPC_6                 REG_FIELD_PREP(TRANS_DP_BPC_MASK, 2)
6628 #define  TRANS_DP_BPC_12                REG_FIELD_PREP(TRANS_DP_BPC_MASK, 3)
6629 #define  TRANS_DP_VSYNC_ACTIVE_HIGH     REG_BIT(4)
6630 #define  TRANS_DP_HSYNC_ACTIVE_HIGH     REG_BIT(3)
6631
6632 #define _TRANS_DP2_CTL_A                        0x600a0
6633 #define _TRANS_DP2_CTL_B                        0x610a0
6634 #define _TRANS_DP2_CTL_C                        0x620a0
6635 #define _TRANS_DP2_CTL_D                        0x630a0
6636 #define TRANS_DP2_CTL(trans)                    _MMIO_TRANS(trans, _TRANS_DP2_CTL_A, _TRANS_DP2_CTL_B)
6637 #define  TRANS_DP2_128B132B_CHANNEL_CODING      REG_BIT(31)
6638 #define  TRANS_DP2_PANEL_REPLAY_ENABLE          REG_BIT(30)
6639 #define  TRANS_DP2_DEBUG_ENABLE                 REG_BIT(23)
6640
6641 #define _TRANS_DP2_VFREQHIGH_A                  0x600a4
6642 #define _TRANS_DP2_VFREQHIGH_B                  0x610a4
6643 #define _TRANS_DP2_VFREQHIGH_C                  0x620a4
6644 #define _TRANS_DP2_VFREQHIGH_D                  0x630a4
6645 #define TRANS_DP2_VFREQHIGH(trans)              _MMIO_TRANS(trans, _TRANS_DP2_VFREQHIGH_A, _TRANS_DP2_VFREQHIGH_B)
6646 #define  TRANS_DP2_VFREQ_PIXEL_CLOCK_MASK       REG_GENMASK(31, 8)
6647 #define  TRANS_DP2_VFREQ_PIXEL_CLOCK(clk_hz)    REG_FIELD_PREP(TRANS_DP2_VFREQ_PIXEL_CLOCK_MASK, (clk_hz))
6648
6649 #define _TRANS_DP2_VFREQLOW_A                   0x600a8
6650 #define _TRANS_DP2_VFREQLOW_B                   0x610a8
6651 #define _TRANS_DP2_VFREQLOW_C                   0x620a8
6652 #define _TRANS_DP2_VFREQLOW_D                   0x630a8
6653 #define TRANS_DP2_VFREQLOW(trans)               _MMIO_TRANS(trans, _TRANS_DP2_VFREQLOW_A, _TRANS_DP2_VFREQLOW_B)
6654
6655 /* SNB eDP training params */
6656 /* SNB A-stepping */
6657 #define  EDP_LINK_TRAIN_400MV_0DB_SNB_A         (0x38 << 22)
6658 #define  EDP_LINK_TRAIN_400MV_6DB_SNB_A         (0x02 << 22)
6659 #define  EDP_LINK_TRAIN_600MV_3_5DB_SNB_A       (0x01 << 22)
6660 #define  EDP_LINK_TRAIN_800MV_0DB_SNB_A         (0x0 << 22)
6661 /* SNB B-stepping */
6662 #define  EDP_LINK_TRAIN_400_600MV_0DB_SNB_B     (0x0 << 22)
6663 #define  EDP_LINK_TRAIN_400MV_3_5DB_SNB_B       (0x1 << 22)
6664 #define  EDP_LINK_TRAIN_400_600MV_6DB_SNB_B     (0x3a << 22)
6665 #define  EDP_LINK_TRAIN_600_800MV_3_5DB_SNB_B   (0x39 << 22)
6666 #define  EDP_LINK_TRAIN_800_1200MV_0DB_SNB_B    (0x38 << 22)
6667 #define  EDP_LINK_TRAIN_VOL_EMP_MASK_SNB        (0x3f << 22)
6668
6669 /* IVB */
6670 #define EDP_LINK_TRAIN_400MV_0DB_IVB            (0x24 << 22)
6671 #define EDP_LINK_TRAIN_400MV_3_5DB_IVB          (0x2a << 22)
6672 #define EDP_LINK_TRAIN_400MV_6DB_IVB            (0x2f << 22)
6673 #define EDP_LINK_TRAIN_600MV_0DB_IVB            (0x30 << 22)
6674 #define EDP_LINK_TRAIN_600MV_3_5DB_IVB          (0x36 << 22)
6675 #define EDP_LINK_TRAIN_800MV_0DB_IVB            (0x38 << 22)
6676 #define EDP_LINK_TRAIN_800MV_3_5DB_IVB          (0x3e << 22)
6677
6678 /* legacy values */
6679 #define EDP_LINK_TRAIN_500MV_0DB_IVB            (0x00 << 22)
6680 #define EDP_LINK_TRAIN_1000MV_0DB_IVB           (0x20 << 22)
6681 #define EDP_LINK_TRAIN_500MV_3_5DB_IVB          (0x02 << 22)
6682 #define EDP_LINK_TRAIN_1000MV_3_5DB_IVB         (0x22 << 22)
6683 #define EDP_LINK_TRAIN_1000MV_6DB_IVB           (0x23 << 22)
6684
6685 #define  EDP_LINK_TRAIN_VOL_EMP_MASK_IVB        (0x3f << 22)
6686
6687 #define  VLV_PMWGICZ                            _MMIO(0x1300a4)
6688
6689 #define  HSW_EDRAM_CAP                          _MMIO(0x120010)
6690 #define    EDRAM_ENABLED                        0x1
6691 #define    EDRAM_NUM_BANKS(cap)                 (((cap) >> 1) & 0xf)
6692 #define    EDRAM_WAYS_IDX(cap)                  (((cap) >> 5) & 0x7)
6693 #define    EDRAM_SETS_IDX(cap)                  (((cap) >> 8) & 0x3)
6694
6695 #define VLV_CHICKEN_3                           _MMIO(VLV_DISPLAY_BASE + 0x7040C)
6696 #define  PIXEL_OVERLAP_CNT_MASK                 (3 << 30)
6697 #define  PIXEL_OVERLAP_CNT_SHIFT                30
6698
6699 #define GEN6_PCODE_MAILBOX                      _MMIO(0x138124)
6700 #define   GEN6_PCODE_READY                      (1 << 31)
6701 #define   GEN6_PCODE_MB_PARAM2                  REG_GENMASK(23, 16)
6702 #define   GEN6_PCODE_MB_PARAM1                  REG_GENMASK(15, 8)
6703 #define   GEN6_PCODE_MB_COMMAND                 REG_GENMASK(7, 0)
6704 #define   GEN6_PCODE_ERROR_MASK                 0xFF
6705 #define     GEN6_PCODE_SUCCESS                  0x0
6706 #define     GEN6_PCODE_ILLEGAL_CMD              0x1
6707 #define     GEN6_PCODE_MIN_FREQ_TABLE_GT_RATIO_OUT_OF_RANGE 0x2
6708 #define     GEN6_PCODE_TIMEOUT                  0x3
6709 #define     GEN6_PCODE_UNIMPLEMENTED_CMD        0xFF
6710 #define     GEN7_PCODE_TIMEOUT                  0x2
6711 #define     GEN7_PCODE_ILLEGAL_DATA             0x3
6712 #define     GEN11_PCODE_ILLEGAL_SUBCOMMAND      0x4
6713 #define     GEN11_PCODE_LOCKED                  0x6
6714 #define     GEN11_PCODE_REJECTED                0x11
6715 #define     GEN7_PCODE_MIN_FREQ_TABLE_GT_RATIO_OUT_OF_RANGE 0x10
6716 #define   GEN6_PCODE_WRITE_RC6VIDS              0x4
6717 #define   GEN6_PCODE_READ_RC6VIDS               0x5
6718 #define     GEN6_ENCODE_RC6_VID(mv)             (((mv) - 245) / 5)
6719 #define     GEN6_DECODE_RC6_VID(vids)           (((vids) * 5) + 245)
6720 #define   BDW_PCODE_DISPLAY_FREQ_CHANGE_REQ     0x18
6721 #define   GEN9_PCODE_READ_MEM_LATENCY           0x6
6722 #define     GEN9_MEM_LATENCY_LEVEL_MASK         0xFF
6723 #define     GEN9_MEM_LATENCY_LEVEL_1_5_SHIFT    8
6724 #define     GEN9_MEM_LATENCY_LEVEL_2_6_SHIFT    16
6725 #define     GEN9_MEM_LATENCY_LEVEL_3_7_SHIFT    24
6726 #define   SKL_PCODE_LOAD_HDCP_KEYS              0x5
6727 #define   SKL_PCODE_CDCLK_CONTROL               0x7
6728 #define     SKL_CDCLK_PREPARE_FOR_CHANGE        0x3
6729 #define     SKL_CDCLK_READY_FOR_CHANGE          0x1
6730 #define   GEN6_PCODE_WRITE_MIN_FREQ_TABLE       0x8
6731 #define   GEN6_PCODE_READ_MIN_FREQ_TABLE        0x9
6732 #define   GEN6_READ_OC_PARAMS                   0xc
6733 #define   ICL_PCODE_MEM_SUBSYSYSTEM_INFO        0xd
6734 #define     ICL_PCODE_MEM_SS_READ_GLOBAL_INFO   (0x0 << 8)
6735 #define     ICL_PCODE_MEM_SS_READ_QGV_POINT_INFO(point) (((point) << 16) | (0x1 << 8))
6736 #define     ADL_PCODE_MEM_SS_READ_PSF_GV_INFO   ((0) | (0x2 << 8))
6737 #define   ICL_PCODE_SAGV_DE_MEM_SS_CONFIG       0xe
6738 #define     ICL_PCODE_REP_QGV_MASK              REG_GENMASK(1, 0)
6739 #define     ICL_PCODE_REP_QGV_SAFE              REG_FIELD_PREP(ICL_PCODE_REP_QGV_MASK, 0)
6740 #define     ICL_PCODE_REP_QGV_POLL              REG_FIELD_PREP(ICL_PCODE_REP_QGV_MASK, 1)
6741 #define     ICL_PCODE_REP_QGV_REJECTED          REG_FIELD_PREP(ICL_PCODE_REP_QGV_MASK, 2)
6742 #define     ADLS_PCODE_REP_PSF_MASK             REG_GENMASK(3, 2)
6743 #define     ADLS_PCODE_REP_PSF_SAFE             REG_FIELD_PREP(ADLS_PCODE_REP_PSF_MASK, 0)
6744 #define     ADLS_PCODE_REP_PSF_POLL             REG_FIELD_PREP(ADLS_PCODE_REP_PSF_MASK, 1)
6745 #define     ADLS_PCODE_REP_PSF_REJECTED         REG_FIELD_PREP(ADLS_PCODE_REP_PSF_MASK, 2)
6746 #define     ICL_PCODE_REQ_QGV_PT_MASK           REG_GENMASK(7, 0)
6747 #define     ICL_PCODE_REQ_QGV_PT(x)             REG_FIELD_PREP(ICL_PCODE_REQ_QGV_PT_MASK, (x))
6748 #define     ADLS_PCODE_REQ_PSF_PT_MASK          REG_GENMASK(10, 8)
6749 #define     ADLS_PCODE_REQ_PSF_PT(x)            REG_FIELD_PREP(ADLS_PCODE_REQ_PSF_PT_MASK, (x))
6750 #define   GEN6_PCODE_READ_D_COMP                0x10
6751 #define   GEN6_PCODE_WRITE_D_COMP               0x11
6752 #define   ICL_PCODE_EXIT_TCCOLD                 0x12
6753 #define   HSW_PCODE_DE_WRITE_FREQ_REQ           0x17
6754 #define   DISPLAY_IPS_CONTROL                   0x19
6755 #define   TGL_PCODE_TCCOLD                      0x26
6756 #define     TGL_PCODE_EXIT_TCCOLD_DATA_L_EXIT_FAILED    REG_BIT(0)
6757 #define     TGL_PCODE_EXIT_TCCOLD_DATA_L_BLOCK_REQ      0
6758 #define     TGL_PCODE_EXIT_TCCOLD_DATA_L_UNBLOCK_REQ    REG_BIT(0)
6759             /* See also IPS_CTL */
6760 #define     IPS_PCODE_CONTROL                   (1 << 30)
6761 #define   HSW_PCODE_DYNAMIC_DUTY_CYCLE_CONTROL  0x1A
6762 #define   GEN9_PCODE_SAGV_CONTROL               0x21
6763 #define     GEN9_SAGV_DISABLE                   0x0
6764 #define     GEN9_SAGV_IS_DISABLED               0x1
6765 #define     GEN9_SAGV_ENABLE                    0x3
6766 #define   DG1_PCODE_STATUS                      0x7E
6767 #define     DG1_UNCORE_GET_INIT_STATUS          0x0
6768 #define     DG1_UNCORE_INIT_STATUS_COMPLETE     0x1
6769 #define GEN12_PCODE_READ_SAGV_BLOCK_TIME_US     0x23
6770 #define GEN6_PCODE_DATA                         _MMIO(0x138128)
6771 #define   GEN6_PCODE_FREQ_IA_RATIO_SHIFT        8
6772 #define   GEN6_PCODE_FREQ_RING_RATIO_SHIFT      16
6773 #define GEN6_PCODE_DATA1                        _MMIO(0x13812C)
6774
6775 /* IVYBRIDGE DPF */
6776 #define GEN7_L3CDERRST1(slice)          _MMIO(0xB008 + (slice) * 0x200) /* L3CD Error Status 1 */
6777 #define   GEN7_L3CDERRST1_ROW_MASK      (0x7ff << 14)
6778 #define   GEN7_PARITY_ERROR_VALID       (1 << 13)
6779 #define   GEN7_L3CDERRST1_BANK_MASK     (3 << 11)
6780 #define   GEN7_L3CDERRST1_SUBBANK_MASK  (7 << 8)
6781 #define GEN7_PARITY_ERROR_ROW(reg) \
6782                 (((reg) & GEN7_L3CDERRST1_ROW_MASK) >> 14)
6783 #define GEN7_PARITY_ERROR_BANK(reg) \
6784                 (((reg) & GEN7_L3CDERRST1_BANK_MASK) >> 11)
6785 #define GEN7_PARITY_ERROR_SUBBANK(reg) \
6786                 (((reg) & GEN7_L3CDERRST1_SUBBANK_MASK) >> 8)
6787 #define   GEN7_L3CDERRST1_ENABLE        (1 << 7)
6788
6789 /* Audio */
6790 #define G4X_AUD_VID_DID                 _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x62020)
6791 #define   INTEL_AUDIO_DEVCL             0x808629FB
6792 #define   INTEL_AUDIO_DEVBLC            0x80862801
6793 #define   INTEL_AUDIO_DEVCTG            0x80862802
6794
6795 #define G4X_AUD_CNTL_ST                 _MMIO(0x620B4)
6796 #define   G4X_ELDV_DEVCL_DEVBLC         (1 << 13)
6797 #define   G4X_ELDV_DEVCTG               (1 << 14)
6798 #define   G4X_ELD_ADDR_MASK             (0xf << 5)
6799 #define   G4X_ELD_ACK                   (1 << 4)
6800 #define G4X_HDMIW_HDMIEDID              _MMIO(0x6210C)
6801
6802 #define _IBX_HDMIW_HDMIEDID_A           0xE2050
6803 #define _IBX_HDMIW_HDMIEDID_B           0xE2150
6804 #define IBX_HDMIW_HDMIEDID(pipe)        _MMIO_PIPE(pipe, _IBX_HDMIW_HDMIEDID_A, \
6805                                                   _IBX_HDMIW_HDMIEDID_B)
6806 #define _IBX_AUD_CNTL_ST_A              0xE20B4
6807 #define _IBX_AUD_CNTL_ST_B              0xE21B4
6808 #define IBX_AUD_CNTL_ST(pipe)           _MMIO_PIPE(pipe, _IBX_AUD_CNTL_ST_A, \
6809                                                   _IBX_AUD_CNTL_ST_B)
6810 #define   IBX_ELD_BUFFER_SIZE_MASK      (0x1f << 10)
6811 #define   IBX_ELD_ADDRESS_MASK          (0x1f << 5)
6812 #define   IBX_ELD_ACK                   (1 << 4)
6813 #define IBX_AUD_CNTL_ST2                _MMIO(0xE20C0)
6814 #define   IBX_CP_READY(port)            ((1 << 1) << (((port) - 1) * 4))
6815 #define   IBX_ELD_VALID(port)           ((1 << 0) << (((port) - 1) * 4))
6816
6817 #define _CPT_HDMIW_HDMIEDID_A           0xE5050
6818 #define _CPT_HDMIW_HDMIEDID_B           0xE5150
6819 #define CPT_HDMIW_HDMIEDID(pipe)        _MMIO_PIPE(pipe, _CPT_HDMIW_HDMIEDID_A, _CPT_HDMIW_HDMIEDID_B)
6820 #define _CPT_AUD_CNTL_ST_A              0xE50B4
6821 #define _CPT_AUD_CNTL_ST_B              0xE51B4
6822 #define CPT_AUD_CNTL_ST(pipe)           _MMIO_PIPE(pipe, _CPT_AUD_CNTL_ST_A, _CPT_AUD_CNTL_ST_B)
6823 #define CPT_AUD_CNTRL_ST2               _MMIO(0xE50C0)
6824
6825 #define _VLV_HDMIW_HDMIEDID_A           (VLV_DISPLAY_BASE + 0x62050)
6826 #define _VLV_HDMIW_HDMIEDID_B           (VLV_DISPLAY_BASE + 0x62150)
6827 #define VLV_HDMIW_HDMIEDID(pipe)        _MMIO_PIPE(pipe, _VLV_HDMIW_HDMIEDID_A, _VLV_HDMIW_HDMIEDID_B)
6828 #define _VLV_AUD_CNTL_ST_A              (VLV_DISPLAY_BASE + 0x620B4)
6829 #define _VLV_AUD_CNTL_ST_B              (VLV_DISPLAY_BASE + 0x621B4)
6830 #define VLV_AUD_CNTL_ST(pipe)           _MMIO_PIPE(pipe, _VLV_AUD_CNTL_ST_A, _VLV_AUD_CNTL_ST_B)
6831 #define VLV_AUD_CNTL_ST2                _MMIO(VLV_DISPLAY_BASE + 0x620C0)
6832
6833 /* These are the 4 32-bit write offset registers for each stream
6834  * output buffer.  It determines the offset from the
6835  * 3DSTATE_SO_BUFFERs that the next streamed vertex output goes to.
6836  */
6837 #define GEN7_SO_WRITE_OFFSET(n)         _MMIO(0x5280 + (n) * 4)
6838
6839 #define _IBX_AUD_CONFIG_A               0xe2000
6840 #define _IBX_AUD_CONFIG_B               0xe2100
6841 #define IBX_AUD_CFG(pipe)               _MMIO_PIPE(pipe, _IBX_AUD_CONFIG_A, _IBX_AUD_CONFIG_B)
6842 #define _CPT_AUD_CONFIG_A               0xe5000
6843 #define _CPT_AUD_CONFIG_B               0xe5100
6844 #define CPT_AUD_CFG(pipe)               _MMIO_PIPE(pipe, _CPT_AUD_CONFIG_A, _CPT_AUD_CONFIG_B)
6845 #define _VLV_AUD_CONFIG_A               (VLV_DISPLAY_BASE + 0x62000)
6846 #define _VLV_AUD_CONFIG_B               (VLV_DISPLAY_BASE + 0x62100)
6847 #define VLV_AUD_CFG(pipe)               _MMIO_PIPE(pipe, _VLV_AUD_CONFIG_A, _VLV_AUD_CONFIG_B)
6848
6849 #define   AUD_CONFIG_N_VALUE_INDEX              (1 << 29)
6850 #define   AUD_CONFIG_N_PROG_ENABLE              (1 << 28)
6851 #define   AUD_CONFIG_UPPER_N_SHIFT              20
6852 #define   AUD_CONFIG_UPPER_N_MASK               (0xff << 20)
6853 #define   AUD_CONFIG_LOWER_N_SHIFT              4
6854 #define   AUD_CONFIG_LOWER_N_MASK               (0xfff << 4)
6855 #define   AUD_CONFIG_N_MASK                     (AUD_CONFIG_UPPER_N_MASK | AUD_CONFIG_LOWER_N_MASK)
6856 #define   AUD_CONFIG_N(n) \
6857         (((((n) >> 12) & 0xff) << AUD_CONFIG_UPPER_N_SHIFT) |   \
6858          (((n) & 0xfff) << AUD_CONFIG_LOWER_N_SHIFT))
6859 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_SHIFT     16
6860 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_MASK      (0xf << 16)
6861 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_25175     (0 << 16)
6862 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_25200     (1 << 16)
6863 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_27000     (2 << 16)
6864 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_27027     (3 << 16)
6865 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_54000     (4 << 16)
6866 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_54054     (5 << 16)
6867 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_74176     (6 << 16)
6868 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_74250     (7 << 16)
6869 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_148352    (8 << 16)
6870 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_148500    (9 << 16)
6871 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_296703    (10 << 16)
6872 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_297000    (11 << 16)
6873 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_593407    (12 << 16)
6874 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_594000    (13 << 16)
6875 #define   AUD_CONFIG_DISABLE_NCTS               (1 << 3)
6876
6877 /* HSW Audio */
6878 #define _HSW_AUD_CONFIG_A               0x65000
6879 #define _HSW_AUD_CONFIG_B               0x65100
6880 #define HSW_AUD_CFG(trans)              _MMIO_TRANS(trans, _HSW_AUD_CONFIG_A, _HSW_AUD_CONFIG_B)
6881
6882 #define _HSW_AUD_MISC_CTRL_A            0x65010
6883 #define _HSW_AUD_MISC_CTRL_B            0x65110
6884 #define HSW_AUD_MISC_CTRL(trans)        _MMIO_TRANS(trans, _HSW_AUD_MISC_CTRL_A, _HSW_AUD_MISC_CTRL_B)
6885
6886 #define _HSW_AUD_M_CTS_ENABLE_A         0x65028
6887 #define _HSW_AUD_M_CTS_ENABLE_B         0x65128
6888 #define HSW_AUD_M_CTS_ENABLE(trans)     _MMIO_TRANS(trans, _HSW_AUD_M_CTS_ENABLE_A, _HSW_AUD_M_CTS_ENABLE_B)
6889 #define   AUD_M_CTS_M_VALUE_INDEX       (1 << 21)
6890 #define   AUD_M_CTS_M_PROG_ENABLE       (1 << 20)
6891 #define   AUD_CONFIG_M_MASK             0xfffff
6892
6893 #define _HSW_AUD_DIP_ELD_CTRL_ST_A      0x650b4
6894 #define _HSW_AUD_DIP_ELD_CTRL_ST_B      0x651b4
6895 #define HSW_AUD_DIP_ELD_CTRL(trans)     _MMIO_TRANS(trans, _HSW_AUD_DIP_ELD_CTRL_ST_A, _HSW_AUD_DIP_ELD_CTRL_ST_B)
6896
6897 /* Audio Digital Converter */
6898 #define _HSW_AUD_DIG_CNVT_1             0x65080
6899 #define _HSW_AUD_DIG_CNVT_2             0x65180
6900 #define AUD_DIG_CNVT(trans)             _MMIO_TRANS(trans, _HSW_AUD_DIG_CNVT_1, _HSW_AUD_DIG_CNVT_2)
6901 #define DIP_PORT_SEL_MASK               0x3
6902
6903 #define _HSW_AUD_EDID_DATA_A            0x65050
6904 #define _HSW_AUD_EDID_DATA_B            0x65150
6905 #define HSW_AUD_EDID_DATA(trans)        _MMIO_TRANS(trans, _HSW_AUD_EDID_DATA_A, _HSW_AUD_EDID_DATA_B)
6906
6907 #define HSW_AUD_PIPE_CONV_CFG           _MMIO(0x6507c)
6908 #define HSW_AUD_PIN_ELD_CP_VLD          _MMIO(0x650c0)
6909 #define   AUDIO_INACTIVE(trans)         ((1 << 3) << ((trans) * 4))
6910 #define   AUDIO_OUTPUT_ENABLE(trans)    ((1 << 2) << ((trans) * 4))
6911 #define   AUDIO_CP_READY(trans)         ((1 << 1) << ((trans) * 4))
6912 #define   AUDIO_ELD_VALID(trans)        ((1 << 0) << ((trans) * 4))
6913
6914 #define _AUD_TCA_DP_2DOT0_CTRL          0x650bc
6915 #define _AUD_TCB_DP_2DOT0_CTRL          0x651bc
6916 #define AUD_DP_2DOT0_CTRL(trans)        _MMIO_TRANS(trans, _AUD_TCA_DP_2DOT0_CTRL, _AUD_TCB_DP_2DOT0_CTRL)
6917 #define  AUD_ENABLE_SDP_SPLIT           REG_BIT(31)
6918
6919 #define HSW_AUD_CHICKENBIT                      _MMIO(0x65f10)
6920 #define   SKL_AUD_CODEC_WAKE_SIGNAL             (1 << 15)
6921
6922 #define AUD_FREQ_CNTRL                  _MMIO(0x65900)
6923 #define AUD_PIN_BUF_CTL         _MMIO(0x48414)
6924 #define   AUD_PIN_BUF_ENABLE            REG_BIT(31)
6925
6926 #define AUD_TS_CDCLK_M                  _MMIO(0x65ea0)
6927 #define   AUD_TS_CDCLK_M_EN             REG_BIT(31)
6928 #define AUD_TS_CDCLK_N                  _MMIO(0x65ea4)
6929
6930 /* Display Audio Config Reg */
6931 #define AUD_CONFIG_BE                   _MMIO(0x65ef0)
6932 #define HBLANK_EARLY_ENABLE_ICL(pipe)           (0x1 << (20 - (pipe)))
6933 #define HBLANK_EARLY_ENABLE_TGL(pipe)           (0x1 << (24 + (pipe)))
6934 #define HBLANK_START_COUNT_MASK(pipe)           (0x7 << (3 + ((pipe) * 6)))
6935 #define HBLANK_START_COUNT(pipe, val)           (((val) & 0x7) << (3 + ((pipe)) * 6))
6936 #define NUMBER_SAMPLES_PER_LINE_MASK(pipe)      (0x3 << ((pipe) * 6))
6937 #define NUMBER_SAMPLES_PER_LINE(pipe, val)      (((val) & 0x3) << ((pipe) * 6))
6938
6939 #define HBLANK_START_COUNT_8    0
6940 #define HBLANK_START_COUNT_16   1
6941 #define HBLANK_START_COUNT_32   2
6942 #define HBLANK_START_COUNT_64   3
6943 #define HBLANK_START_COUNT_96   4
6944 #define HBLANK_START_COUNT_128  5
6945
6946 /*
6947  * HSW - ICL power wells
6948  *
6949  * Platforms have up to 3 power well control register sets, each set
6950  * controlling up to 16 power wells via a request/status HW flag tuple:
6951  * - main (HSW_PWR_WELL_CTL[1-4])
6952  * - AUX  (ICL_PWR_WELL_CTL_AUX[1-4])
6953  * - DDI  (ICL_PWR_WELL_CTL_DDI[1-4])
6954  * Each control register set consists of up to 4 registers used by different
6955  * sources that can request a power well to be enabled:
6956  * - BIOS   (HSW_PWR_WELL_CTL1/ICL_PWR_WELL_CTL_AUX1/ICL_PWR_WELL_CTL_DDI1)
6957  * - DRIVER (HSW_PWR_WELL_CTL2/ICL_PWR_WELL_CTL_AUX2/ICL_PWR_WELL_CTL_DDI2)
6958  * - KVMR   (HSW_PWR_WELL_CTL3)   (only in the main register set)
6959  * - DEBUG  (HSW_PWR_WELL_CTL4/ICL_PWR_WELL_CTL_AUX4/ICL_PWR_WELL_CTL_DDI4)
6960  */
6961 #define HSW_PWR_WELL_CTL1                       _MMIO(0x45400)
6962 #define HSW_PWR_WELL_CTL2                       _MMIO(0x45404)
6963 #define HSW_PWR_WELL_CTL3                       _MMIO(0x45408)
6964 #define HSW_PWR_WELL_CTL4                       _MMIO(0x4540C)
6965 #define   HSW_PWR_WELL_CTL_REQ(pw_idx)          (0x2 << ((pw_idx) * 2))
6966 #define   HSW_PWR_WELL_CTL_STATE(pw_idx)        (0x1 << ((pw_idx) * 2))
6967
6968 /* HSW/BDW power well */
6969 #define   HSW_PW_CTL_IDX_GLOBAL                 15
6970
6971 /* SKL/BXT/GLK power wells */
6972 #define   SKL_PW_CTL_IDX_PW_2                   15
6973 #define   SKL_PW_CTL_IDX_PW_1                   14
6974 #define   GLK_PW_CTL_IDX_AUX_C                  10
6975 #define   GLK_PW_CTL_IDX_AUX_B                  9
6976 #define   GLK_PW_CTL_IDX_AUX_A                  8
6977 #define   SKL_PW_CTL_IDX_DDI_D                  4
6978 #define   SKL_PW_CTL_IDX_DDI_C                  3
6979 #define   SKL_PW_CTL_IDX_DDI_B                  2
6980 #define   SKL_PW_CTL_IDX_DDI_A_E                1
6981 #define   GLK_PW_CTL_IDX_DDI_A                  1
6982 #define   SKL_PW_CTL_IDX_MISC_IO                0
6983
6984 /* ICL/TGL - power wells */
6985 #define   TGL_PW_CTL_IDX_PW_5                   4
6986 #define   ICL_PW_CTL_IDX_PW_4                   3
6987 #define   ICL_PW_CTL_IDX_PW_3                   2
6988 #define   ICL_PW_CTL_IDX_PW_2                   1
6989 #define   ICL_PW_CTL_IDX_PW_1                   0
6990
6991 /* XE_LPD - power wells */
6992 #define   XELPD_PW_CTL_IDX_PW_D                 8
6993 #define   XELPD_PW_CTL_IDX_PW_C                 7
6994 #define   XELPD_PW_CTL_IDX_PW_B                 6
6995 #define   XELPD_PW_CTL_IDX_PW_A                 5
6996
6997 #define ICL_PWR_WELL_CTL_AUX1                   _MMIO(0x45440)
6998 #define ICL_PWR_WELL_CTL_AUX2                   _MMIO(0x45444)
6999 #define ICL_PWR_WELL_CTL_AUX4                   _MMIO(0x4544C)
7000 #define   TGL_PW_CTL_IDX_AUX_TBT6               14
7001 #define   TGL_PW_CTL_IDX_AUX_TBT5               13
7002 #define   TGL_PW_CTL_IDX_AUX_TBT4               12
7003 #define   ICL_PW_CTL_IDX_AUX_TBT4               11
7004 #define   TGL_PW_CTL_IDX_AUX_TBT3               11
7005 #define   ICL_PW_CTL_IDX_AUX_TBT3               10
7006 #define   TGL_PW_CTL_IDX_AUX_TBT2               10
7007 #define   ICL_PW_CTL_IDX_AUX_TBT2               9
7008 #define   TGL_PW_CTL_IDX_AUX_TBT1               9
7009 #define   ICL_PW_CTL_IDX_AUX_TBT1               8
7010 #define   TGL_PW_CTL_IDX_AUX_TC6                8
7011 #define   XELPD_PW_CTL_IDX_AUX_E                        8
7012 #define   TGL_PW_CTL_IDX_AUX_TC5                7
7013 #define   XELPD_PW_CTL_IDX_AUX_D                        7
7014 #define   TGL_PW_CTL_IDX_AUX_TC4                6
7015 #define   ICL_PW_CTL_IDX_AUX_F                  5
7016 #define   TGL_PW_CTL_IDX_AUX_TC3                5
7017 #define   ICL_PW_CTL_IDX_AUX_E                  4
7018 #define   TGL_PW_CTL_IDX_AUX_TC2                4
7019 #define   ICL_PW_CTL_IDX_AUX_D                  3
7020 #define   TGL_PW_CTL_IDX_AUX_TC1                3
7021 #define   ICL_PW_CTL_IDX_AUX_C                  2
7022 #define   ICL_PW_CTL_IDX_AUX_B                  1
7023 #define   ICL_PW_CTL_IDX_AUX_A                  0
7024
7025 #define ICL_PWR_WELL_CTL_DDI1                   _MMIO(0x45450)
7026 #define ICL_PWR_WELL_CTL_DDI2                   _MMIO(0x45454)
7027 #define ICL_PWR_WELL_CTL_DDI4                   _MMIO(0x4545C)
7028 #define   XELPD_PW_CTL_IDX_DDI_E                        8
7029 #define   TGL_PW_CTL_IDX_DDI_TC6                8
7030 #define   XELPD_PW_CTL_IDX_DDI_D                        7
7031 #define   TGL_PW_CTL_IDX_DDI_TC5                7
7032 #define   TGL_PW_CTL_IDX_DDI_TC4                6
7033 #define   ICL_PW_CTL_IDX_DDI_F                  5
7034 #define   TGL_PW_CTL_IDX_DDI_TC3                5
7035 #define   ICL_PW_CTL_IDX_DDI_E                  4
7036 #define   TGL_PW_CTL_IDX_DDI_TC2                4
7037 #define   ICL_PW_CTL_IDX_DDI_D                  3
7038 #define   TGL_PW_CTL_IDX_DDI_TC1                3
7039 #define   ICL_PW_CTL_IDX_DDI_C                  2
7040 #define   ICL_PW_CTL_IDX_DDI_B                  1
7041 #define   ICL_PW_CTL_IDX_DDI_A                  0
7042
7043 /* HSW - power well misc debug registers */
7044 #define HSW_PWR_WELL_CTL5                       _MMIO(0x45410)
7045 #define   HSW_PWR_WELL_ENABLE_SINGLE_STEP       (1 << 31)
7046 #define   HSW_PWR_WELL_PWR_GATE_OVERRIDE        (1 << 20)
7047 #define   HSW_PWR_WELL_FORCE_ON                 (1 << 19)
7048 #define HSW_PWR_WELL_CTL6                       _MMIO(0x45414)
7049
7050 /* SKL Fuse Status */
7051 enum skl_power_gate {
7052         SKL_PG0,
7053         SKL_PG1,
7054         SKL_PG2,
7055         ICL_PG3,
7056         ICL_PG4,
7057 };
7058
7059 #define SKL_FUSE_STATUS                         _MMIO(0x42000)
7060 #define  SKL_FUSE_DOWNLOAD_STATUS               (1 << 31)
7061 /*
7062  * PG0 is HW controlled, so doesn't have a corresponding power well control knob
7063  * SKL_DISP_PW1_IDX..SKL_DISP_PW2_IDX -> PG1..PG2
7064  */
7065 #define  SKL_PW_CTL_IDX_TO_PG(pw_idx)           \
7066         ((pw_idx) - SKL_PW_CTL_IDX_PW_1 + SKL_PG1)
7067 /*
7068  * PG0 is HW controlled, so doesn't have a corresponding power well control knob
7069  * ICL_DISP_PW1_IDX..ICL_DISP_PW4_IDX -> PG1..PG4
7070  */
7071 #define  ICL_PW_CTL_IDX_TO_PG(pw_idx)           \
7072         ((pw_idx) - ICL_PW_CTL_IDX_PW_1 + SKL_PG1)
7073 #define  SKL_FUSE_PG_DIST_STATUS(pg)            (1 << (27 - (pg)))
7074
7075 #define _ICL_AUX_REG_IDX(pw_idx)        ((pw_idx) - ICL_PW_CTL_IDX_AUX_A)
7076 #define _ICL_AUX_ANAOVRD1_A             0x162398
7077 #define _ICL_AUX_ANAOVRD1_B             0x6C398
7078 #define ICL_AUX_ANAOVRD1(pw_idx)        _MMIO(_PICK(_ICL_AUX_REG_IDX(pw_idx), \
7079                                                     _ICL_AUX_ANAOVRD1_A, \
7080                                                     _ICL_AUX_ANAOVRD1_B))
7081 #define   ICL_AUX_ANAOVRD1_LDO_BYPASS   (1 << 7)
7082 #define   ICL_AUX_ANAOVRD1_ENABLE       (1 << 0)
7083
7084 /* HDCP Key Registers */
7085 #define HDCP_KEY_CONF                   _MMIO(0x66c00)
7086 #define  HDCP_AKSV_SEND_TRIGGER         BIT(31)
7087 #define  HDCP_CLEAR_KEYS_TRIGGER        BIT(30)
7088 #define  HDCP_KEY_LOAD_TRIGGER          BIT(8)
7089 #define HDCP_KEY_STATUS                 _MMIO(0x66c04)
7090 #define  HDCP_FUSE_IN_PROGRESS          BIT(7)
7091 #define  HDCP_FUSE_ERROR                BIT(6)
7092 #define  HDCP_FUSE_DONE                 BIT(5)
7093 #define  HDCP_KEY_LOAD_STATUS           BIT(1)
7094 #define  HDCP_KEY_LOAD_DONE             BIT(0)
7095 #define HDCP_AKSV_LO                    _MMIO(0x66c10)
7096 #define HDCP_AKSV_HI                    _MMIO(0x66c14)
7097
7098 /* HDCP Repeater Registers */
7099 #define HDCP_REP_CTL                    _MMIO(0x66d00)
7100 #define  HDCP_TRANSA_REP_PRESENT        BIT(31)
7101 #define  HDCP_TRANSB_REP_PRESENT        BIT(30)
7102 #define  HDCP_TRANSC_REP_PRESENT        BIT(29)
7103 #define  HDCP_TRANSD_REP_PRESENT        BIT(28)
7104 #define  HDCP_DDIB_REP_PRESENT          BIT(30)
7105 #define  HDCP_DDIA_REP_PRESENT          BIT(29)
7106 #define  HDCP_DDIC_REP_PRESENT          BIT(28)
7107 #define  HDCP_DDID_REP_PRESENT          BIT(27)
7108 #define  HDCP_DDIF_REP_PRESENT          BIT(26)
7109 #define  HDCP_DDIE_REP_PRESENT          BIT(25)
7110 #define  HDCP_TRANSA_SHA1_M0            (1 << 20)
7111 #define  HDCP_TRANSB_SHA1_M0            (2 << 20)
7112 #define  HDCP_TRANSC_SHA1_M0            (3 << 20)
7113 #define  HDCP_TRANSD_SHA1_M0            (4 << 20)
7114 #define  HDCP_DDIB_SHA1_M0              (1 << 20)
7115 #define  HDCP_DDIA_SHA1_M0              (2 << 20)
7116 #define  HDCP_DDIC_SHA1_M0              (3 << 20)
7117 #define  HDCP_DDID_SHA1_M0              (4 << 20)
7118 #define  HDCP_DDIF_SHA1_M0              (5 << 20)
7119 #define  HDCP_DDIE_SHA1_M0              (6 << 20) /* Bspec says 5? */
7120 #define  HDCP_SHA1_BUSY                 BIT(16)
7121 #define  HDCP_SHA1_READY                BIT(17)
7122 #define  HDCP_SHA1_COMPLETE             BIT(18)
7123 #define  HDCP_SHA1_V_MATCH              BIT(19)
7124 #define  HDCP_SHA1_TEXT_32              (1 << 1)
7125 #define  HDCP_SHA1_COMPLETE_HASH        (2 << 1)
7126 #define  HDCP_SHA1_TEXT_24              (4 << 1)
7127 #define  HDCP_SHA1_TEXT_16              (5 << 1)
7128 #define  HDCP_SHA1_TEXT_8               (6 << 1)
7129 #define  HDCP_SHA1_TEXT_0               (7 << 1)
7130 #define HDCP_SHA_V_PRIME_H0             _MMIO(0x66d04)
7131 #define HDCP_SHA_V_PRIME_H1             _MMIO(0x66d08)
7132 #define HDCP_SHA_V_PRIME_H2             _MMIO(0x66d0C)
7133 #define HDCP_SHA_V_PRIME_H3             _MMIO(0x66d10)
7134 #define HDCP_SHA_V_PRIME_H4             _MMIO(0x66d14)
7135 #define HDCP_SHA_V_PRIME(h)             _MMIO((0x66d04 + (h) * 4))
7136 #define HDCP_SHA_TEXT                   _MMIO(0x66d18)
7137
7138 /* HDCP Auth Registers */
7139 #define _PORTA_HDCP_AUTHENC             0x66800
7140 #define _PORTB_HDCP_AUTHENC             0x66500
7141 #define _PORTC_HDCP_AUTHENC             0x66600
7142 #define _PORTD_HDCP_AUTHENC             0x66700
7143 #define _PORTE_HDCP_AUTHENC             0x66A00
7144 #define _PORTF_HDCP_AUTHENC             0x66900
7145 #define _PORT_HDCP_AUTHENC(port, x)     _MMIO(_PICK(port, \
7146                                           _PORTA_HDCP_AUTHENC, \
7147                                           _PORTB_HDCP_AUTHENC, \
7148                                           _PORTC_HDCP_AUTHENC, \
7149                                           _PORTD_HDCP_AUTHENC, \
7150                                           _PORTE_HDCP_AUTHENC, \
7151                                           _PORTF_HDCP_AUTHENC) + (x))
7152 #define PORT_HDCP_CONF(port)            _PORT_HDCP_AUTHENC(port, 0x0)
7153 #define _TRANSA_HDCP_CONF               0x66400
7154 #define _TRANSB_HDCP_CONF               0x66500
7155 #define TRANS_HDCP_CONF(trans)          _MMIO_TRANS(trans, _TRANSA_HDCP_CONF, \
7156                                                     _TRANSB_HDCP_CONF)
7157 #define HDCP_CONF(dev_priv, trans, port) \
7158                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
7159                                          TRANS_HDCP_CONF(trans) : \
7160                                          PORT_HDCP_CONF(port))
7161
7162 #define  HDCP_CONF_CAPTURE_AN           BIT(0)
7163 #define  HDCP_CONF_AUTH_AND_ENC         (BIT(1) | BIT(0))
7164 #define PORT_HDCP_ANINIT(port)          _PORT_HDCP_AUTHENC(port, 0x4)
7165 #define _TRANSA_HDCP_ANINIT             0x66404
7166 #define _TRANSB_HDCP_ANINIT             0x66504
7167 #define TRANS_HDCP_ANINIT(trans)        _MMIO_TRANS(trans, \
7168                                                     _TRANSA_HDCP_ANINIT, \
7169                                                     _TRANSB_HDCP_ANINIT)
7170 #define HDCP_ANINIT(dev_priv, trans, port) \
7171                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
7172                                          TRANS_HDCP_ANINIT(trans) : \
7173                                          PORT_HDCP_ANINIT(port))
7174
7175 #define PORT_HDCP_ANLO(port)            _PORT_HDCP_AUTHENC(port, 0x8)
7176 #define _TRANSA_HDCP_ANLO               0x66408
7177 #define _TRANSB_HDCP_ANLO               0x66508
7178 #define TRANS_HDCP_ANLO(trans)          _MMIO_TRANS(trans, _TRANSA_HDCP_ANLO, \
7179                                                     _TRANSB_HDCP_ANLO)
7180 #define HDCP_ANLO(dev_priv, trans, port) \
7181                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
7182                                          TRANS_HDCP_ANLO(trans) : \
7183                                          PORT_HDCP_ANLO(port))
7184
7185 #define PORT_HDCP_ANHI(port)            _PORT_HDCP_AUTHENC(port, 0xC)
7186 #define _TRANSA_HDCP_ANHI               0x6640C
7187 #define _TRANSB_HDCP_ANHI               0x6650C
7188 #define TRANS_HDCP_ANHI(trans)          _MMIO_TRANS(trans, _TRANSA_HDCP_ANHI, \
7189                                                     _TRANSB_HDCP_ANHI)
7190 #define HDCP_ANHI(dev_priv, trans, port) \
7191                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
7192                                          TRANS_HDCP_ANHI(trans) : \
7193                                          PORT_HDCP_ANHI(port))
7194
7195 #define PORT_HDCP_BKSVLO(port)          _PORT_HDCP_AUTHENC(port, 0x10)
7196 #define _TRANSA_HDCP_BKSVLO             0x66410
7197 #define _TRANSB_HDCP_BKSVLO             0x66510
7198 #define TRANS_HDCP_BKSVLO(trans)        _MMIO_TRANS(trans, \
7199                                                     _TRANSA_HDCP_BKSVLO, \
7200                                                     _TRANSB_HDCP_BKSVLO)
7201 #define HDCP_BKSVLO(dev_priv, trans, port) \
7202                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
7203                                          TRANS_HDCP_BKSVLO(trans) : \
7204                                          PORT_HDCP_BKSVLO(port))
7205
7206 #define PORT_HDCP_BKSVHI(port)          _PORT_HDCP_AUTHENC(port, 0x14)
7207 #define _TRANSA_HDCP_BKSVHI             0x66414
7208 #define _TRANSB_HDCP_BKSVHI             0x66514
7209 #define TRANS_HDCP_BKSVHI(trans)        _MMIO_TRANS(trans, \
7210                                                     _TRANSA_HDCP_BKSVHI, \
7211                                                     _TRANSB_HDCP_BKSVHI)
7212 #define HDCP_BKSVHI(dev_priv, trans, port) \
7213                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
7214                                          TRANS_HDCP_BKSVHI(trans) : \
7215                                          PORT_HDCP_BKSVHI(port))
7216
7217 #define PORT_HDCP_RPRIME(port)          _PORT_HDCP_AUTHENC(port, 0x18)
7218 #define _TRANSA_HDCP_RPRIME             0x66418
7219 #define _TRANSB_HDCP_RPRIME             0x66518
7220 #define TRANS_HDCP_RPRIME(trans)        _MMIO_TRANS(trans, \
7221                                                     _TRANSA_HDCP_RPRIME, \
7222                                                     _TRANSB_HDCP_RPRIME)
7223 #define HDCP_RPRIME(dev_priv, trans, port) \
7224                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
7225                                          TRANS_HDCP_RPRIME(trans) : \
7226                                          PORT_HDCP_RPRIME(port))
7227
7228 #define PORT_HDCP_STATUS(port)          _PORT_HDCP_AUTHENC(port, 0x1C)
7229 #define _TRANSA_HDCP_STATUS             0x6641C
7230 #define _TRANSB_HDCP_STATUS             0x6651C
7231 #define TRANS_HDCP_STATUS(trans)        _MMIO_TRANS(trans, \
7232                                                     _TRANSA_HDCP_STATUS, \
7233                                                     _TRANSB_HDCP_STATUS)
7234 #define HDCP_STATUS(dev_priv, trans, port) \
7235                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
7236                                          TRANS_HDCP_STATUS(trans) : \
7237                                          PORT_HDCP_STATUS(port))
7238
7239 #define  HDCP_STATUS_STREAM_A_ENC       BIT(31)
7240 #define  HDCP_STATUS_STREAM_B_ENC       BIT(30)
7241 #define  HDCP_STATUS_STREAM_C_ENC       BIT(29)
7242 #define  HDCP_STATUS_STREAM_D_ENC       BIT(28)
7243 #define  HDCP_STATUS_AUTH               BIT(21)
7244 #define  HDCP_STATUS_ENC                BIT(20)
7245 #define  HDCP_STATUS_RI_MATCH           BIT(19)
7246 #define  HDCP_STATUS_R0_READY           BIT(18)
7247 #define  HDCP_STATUS_AN_READY           BIT(17)
7248 #define  HDCP_STATUS_CIPHER             BIT(16)
7249 #define  HDCP_STATUS_FRAME_CNT(x)       (((x) >> 8) & 0xff)
7250
7251 /* HDCP2.2 Registers */
7252 #define _PORTA_HDCP2_BASE               0x66800
7253 #define _PORTB_HDCP2_BASE               0x66500
7254 #define _PORTC_HDCP2_BASE               0x66600
7255 #define _PORTD_HDCP2_BASE               0x66700
7256 #define _PORTE_HDCP2_BASE               0x66A00
7257 #define _PORTF_HDCP2_BASE               0x66900
7258 #define _PORT_HDCP2_BASE(port, x)       _MMIO(_PICK((port), \
7259                                           _PORTA_HDCP2_BASE, \
7260                                           _PORTB_HDCP2_BASE, \
7261                                           _PORTC_HDCP2_BASE, \
7262                                           _PORTD_HDCP2_BASE, \
7263                                           _PORTE_HDCP2_BASE, \
7264                                           _PORTF_HDCP2_BASE) + (x))
7265
7266 #define PORT_HDCP2_AUTH(port)           _PORT_HDCP2_BASE(port, 0x98)
7267 #define _TRANSA_HDCP2_AUTH              0x66498
7268 #define _TRANSB_HDCP2_AUTH              0x66598
7269 #define TRANS_HDCP2_AUTH(trans)         _MMIO_TRANS(trans, _TRANSA_HDCP2_AUTH, \
7270                                                     _TRANSB_HDCP2_AUTH)
7271 #define   AUTH_LINK_AUTHENTICATED       BIT(31)
7272 #define   AUTH_LINK_TYPE                BIT(30)
7273 #define   AUTH_FORCE_CLR_INPUTCTR       BIT(19)
7274 #define   AUTH_CLR_KEYS                 BIT(18)
7275 #define HDCP2_AUTH(dev_priv, trans, port) \
7276                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
7277                                          TRANS_HDCP2_AUTH(trans) : \
7278                                          PORT_HDCP2_AUTH(port))
7279
7280 #define PORT_HDCP2_CTL(port)            _PORT_HDCP2_BASE(port, 0xB0)
7281 #define _TRANSA_HDCP2_CTL               0x664B0
7282 #define _TRANSB_HDCP2_CTL               0x665B0
7283 #define TRANS_HDCP2_CTL(trans)          _MMIO_TRANS(trans, _TRANSA_HDCP2_CTL, \
7284                                                     _TRANSB_HDCP2_CTL)
7285 #define   CTL_LINK_ENCRYPTION_REQ       BIT(31)
7286 #define HDCP2_CTL(dev_priv, trans, port) \
7287                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
7288                                          TRANS_HDCP2_CTL(trans) : \
7289                                          PORT_HDCP2_CTL(port))
7290
7291 #define PORT_HDCP2_STATUS(port)         _PORT_HDCP2_BASE(port, 0xB4)
7292 #define _TRANSA_HDCP2_STATUS            0x664B4
7293 #define _TRANSB_HDCP2_STATUS            0x665B4
7294 #define TRANS_HDCP2_STATUS(trans)       _MMIO_TRANS(trans, \
7295                                                     _TRANSA_HDCP2_STATUS, \
7296                                                     _TRANSB_HDCP2_STATUS)
7297 #define   LINK_TYPE_STATUS              BIT(22)
7298 #define   LINK_AUTH_STATUS              BIT(21)
7299 #define   LINK_ENCRYPTION_STATUS        BIT(20)
7300 #define HDCP2_STATUS(dev_priv, trans, port) \
7301                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
7302                                          TRANS_HDCP2_STATUS(trans) : \
7303                                          PORT_HDCP2_STATUS(port))
7304
7305 #define _PIPEA_HDCP2_STREAM_STATUS      0x668C0
7306 #define _PIPEB_HDCP2_STREAM_STATUS      0x665C0
7307 #define _PIPEC_HDCP2_STREAM_STATUS      0x666C0
7308 #define _PIPED_HDCP2_STREAM_STATUS      0x667C0
7309 #define PIPE_HDCP2_STREAM_STATUS(pipe)          _MMIO(_PICK((pipe), \
7310                                                       _PIPEA_HDCP2_STREAM_STATUS, \
7311                                                       _PIPEB_HDCP2_STREAM_STATUS, \
7312                                                       _PIPEC_HDCP2_STREAM_STATUS, \
7313                                                       _PIPED_HDCP2_STREAM_STATUS))
7314
7315 #define _TRANSA_HDCP2_STREAM_STATUS             0x664C0
7316 #define _TRANSB_HDCP2_STREAM_STATUS             0x665C0
7317 #define TRANS_HDCP2_STREAM_STATUS(trans)        _MMIO_TRANS(trans, \
7318                                                     _TRANSA_HDCP2_STREAM_STATUS, \
7319                                                     _TRANSB_HDCP2_STREAM_STATUS)
7320 #define   STREAM_ENCRYPTION_STATUS      BIT(31)
7321 #define   STREAM_TYPE_STATUS            BIT(30)
7322 #define HDCP2_STREAM_STATUS(dev_priv, trans, port) \
7323                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
7324                                          TRANS_HDCP2_STREAM_STATUS(trans) : \
7325                                          PIPE_HDCP2_STREAM_STATUS(pipe))
7326
7327 #define _PORTA_HDCP2_AUTH_STREAM                0x66F00
7328 #define _PORTB_HDCP2_AUTH_STREAM                0x66F04
7329 #define PORT_HDCP2_AUTH_STREAM(port)    _MMIO_PORT(port, \
7330                                                    _PORTA_HDCP2_AUTH_STREAM, \
7331                                                    _PORTB_HDCP2_AUTH_STREAM)
7332 #define _TRANSA_HDCP2_AUTH_STREAM               0x66F00
7333 #define _TRANSB_HDCP2_AUTH_STREAM               0x66F04
7334 #define TRANS_HDCP2_AUTH_STREAM(trans)  _MMIO_TRANS(trans, \
7335                                                     _TRANSA_HDCP2_AUTH_STREAM, \
7336                                                     _TRANSB_HDCP2_AUTH_STREAM)
7337 #define   AUTH_STREAM_TYPE              BIT(31)
7338 #define HDCP2_AUTH_STREAM(dev_priv, trans, port) \
7339                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
7340                                          TRANS_HDCP2_AUTH_STREAM(trans) : \
7341                                          PORT_HDCP2_AUTH_STREAM(port))
7342
7343 /* Per-pipe DDI Function Control */
7344 #define _TRANS_DDI_FUNC_CTL_A           0x60400
7345 #define _TRANS_DDI_FUNC_CTL_B           0x61400
7346 #define _TRANS_DDI_FUNC_CTL_C           0x62400
7347 #define _TRANS_DDI_FUNC_CTL_D           0x63400
7348 #define _TRANS_DDI_FUNC_CTL_EDP         0x6F400
7349 #define _TRANS_DDI_FUNC_CTL_DSI0        0x6b400
7350 #define _TRANS_DDI_FUNC_CTL_DSI1        0x6bc00
7351 #define TRANS_DDI_FUNC_CTL(tran) _MMIO_TRANS2(tran, _TRANS_DDI_FUNC_CTL_A)
7352
7353 #define  TRANS_DDI_FUNC_ENABLE          (1 << 31)
7354 /* Those bits are ignored by pipe EDP since it can only connect to DDI A */
7355 #define  TRANS_DDI_PORT_SHIFT           28
7356 #define  TGL_TRANS_DDI_PORT_SHIFT       27
7357 #define  TRANS_DDI_PORT_MASK            (7 << TRANS_DDI_PORT_SHIFT)
7358 #define  TGL_TRANS_DDI_PORT_MASK        (0xf << TGL_TRANS_DDI_PORT_SHIFT)
7359 #define  TRANS_DDI_SELECT_PORT(x)       ((x) << TRANS_DDI_PORT_SHIFT)
7360 #define  TGL_TRANS_DDI_SELECT_PORT(x)   (((x) + 1) << TGL_TRANS_DDI_PORT_SHIFT)
7361 #define  TRANS_DDI_MODE_SELECT_MASK     (7 << 24)
7362 #define  TRANS_DDI_MODE_SELECT_HDMI     (0 << 24)
7363 #define  TRANS_DDI_MODE_SELECT_DVI      (1 << 24)
7364 #define  TRANS_DDI_MODE_SELECT_DP_SST   (2 << 24)
7365 #define  TRANS_DDI_MODE_SELECT_DP_MST   (3 << 24)
7366 #define  TRANS_DDI_MODE_SELECT_FDI_OR_128B132B  (4 << 24)
7367 #define  TRANS_DDI_BPC_MASK             (7 << 20)
7368 #define  TRANS_DDI_BPC_8                (0 << 20)
7369 #define  TRANS_DDI_BPC_10               (1 << 20)
7370 #define  TRANS_DDI_BPC_6                (2 << 20)
7371 #define  TRANS_DDI_BPC_12               (3 << 20)
7372 #define  TRANS_DDI_PORT_SYNC_MASTER_SELECT_MASK REG_GENMASK(19, 18)
7373 #define  TRANS_DDI_PORT_SYNC_MASTER_SELECT(x)   REG_FIELD_PREP(TRANS_DDI_PORT_SYNC_MASTER_SELECT_MASK, (x))
7374 #define  TRANS_DDI_PVSYNC               (1 << 17)
7375 #define  TRANS_DDI_PHSYNC               (1 << 16)
7376 #define  TRANS_DDI_PORT_SYNC_ENABLE     REG_BIT(15)
7377 #define  TRANS_DDI_EDP_INPUT_MASK       (7 << 12)
7378 #define  TRANS_DDI_EDP_INPUT_A_ON       (0 << 12)
7379 #define  TRANS_DDI_EDP_INPUT_A_ONOFF    (4 << 12)
7380 #define  TRANS_DDI_EDP_INPUT_B_ONOFF    (5 << 12)
7381 #define  TRANS_DDI_EDP_INPUT_C_ONOFF    (6 << 12)
7382 #define  TRANS_DDI_EDP_INPUT_D_ONOFF    (7 << 12)
7383 #define  TRANS_DDI_MST_TRANSPORT_SELECT_MASK    REG_GENMASK(11, 10)
7384 #define  TRANS_DDI_MST_TRANSPORT_SELECT(trans)  \
7385         REG_FIELD_PREP(TRANS_DDI_MST_TRANSPORT_SELECT_MASK, trans)
7386 #define  TRANS_DDI_HDCP_SIGNALLING      (1 << 9)
7387 #define  TRANS_DDI_DP_VC_PAYLOAD_ALLOC  (1 << 8)
7388 #define  TRANS_DDI_HDMI_SCRAMBLER_CTS_ENABLE (1 << 7)
7389 #define  TRANS_DDI_HDMI_SCRAMBLER_RESET_FREQ (1 << 6)
7390 #define  TRANS_DDI_HDCP_SELECT          REG_BIT(5)
7391 #define  TRANS_DDI_BFI_ENABLE           (1 << 4)
7392 #define  TRANS_DDI_HIGH_TMDS_CHAR_RATE  (1 << 4)
7393 #define  TRANS_DDI_HDMI_SCRAMBLING      (1 << 0)
7394 #define  TRANS_DDI_HDMI_SCRAMBLING_MASK (TRANS_DDI_HDMI_SCRAMBLER_CTS_ENABLE \
7395                                         | TRANS_DDI_HDMI_SCRAMBLER_RESET_FREQ \
7396                                         | TRANS_DDI_HDMI_SCRAMBLING)
7397
7398 #define _TRANS_DDI_FUNC_CTL2_A          0x60404
7399 #define _TRANS_DDI_FUNC_CTL2_B          0x61404
7400 #define _TRANS_DDI_FUNC_CTL2_C          0x62404
7401 #define _TRANS_DDI_FUNC_CTL2_EDP        0x6f404
7402 #define _TRANS_DDI_FUNC_CTL2_DSI0       0x6b404
7403 #define _TRANS_DDI_FUNC_CTL2_DSI1       0x6bc04
7404 #define TRANS_DDI_FUNC_CTL2(tran)       _MMIO_TRANS2(tran, _TRANS_DDI_FUNC_CTL2_A)
7405 #define  PORT_SYNC_MODE_ENABLE                  REG_BIT(4)
7406 #define  PORT_SYNC_MODE_MASTER_SELECT_MASK      REG_GENMASK(2, 0)
7407 #define  PORT_SYNC_MODE_MASTER_SELECT(x)        REG_FIELD_PREP(PORT_SYNC_MODE_MASTER_SELECT_MASK, (x))
7408
7409 #define TRANS_CMTG_CHICKEN              _MMIO(0x6fa90)
7410 #define  DISABLE_DPT_CLK_GATING         REG_BIT(1)
7411
7412 /* DisplayPort Transport Control */
7413 #define _DP_TP_CTL_A                    0x64040
7414 #define _DP_TP_CTL_B                    0x64140
7415 #define _TGL_DP_TP_CTL_A                0x60540
7416 #define DP_TP_CTL(port) _MMIO_PORT(port, _DP_TP_CTL_A, _DP_TP_CTL_B)
7417 #define TGL_DP_TP_CTL(tran) _MMIO_TRANS2((tran), _TGL_DP_TP_CTL_A)
7418 #define  DP_TP_CTL_ENABLE                       (1 << 31)
7419 #define  DP_TP_CTL_FEC_ENABLE                   (1 << 30)
7420 #define  DP_TP_CTL_MODE_SST                     (0 << 27)
7421 #define  DP_TP_CTL_MODE_MST                     (1 << 27)
7422 #define  DP_TP_CTL_FORCE_ACT                    (1 << 25)
7423 #define  DP_TP_CTL_ENHANCED_FRAME_ENABLE        (1 << 18)
7424 #define  DP_TP_CTL_FDI_AUTOTRAIN                (1 << 15)
7425 #define  DP_TP_CTL_LINK_TRAIN_MASK              (7 << 8)
7426 #define  DP_TP_CTL_LINK_TRAIN_PAT1              (0 << 8)
7427 #define  DP_TP_CTL_LINK_TRAIN_PAT2              (1 << 8)
7428 #define  DP_TP_CTL_LINK_TRAIN_PAT3              (4 << 8)
7429 #define  DP_TP_CTL_LINK_TRAIN_PAT4              (5 << 8)
7430 #define  DP_TP_CTL_LINK_TRAIN_IDLE              (2 << 8)
7431 #define  DP_TP_CTL_LINK_TRAIN_NORMAL            (3 << 8)
7432 #define  DP_TP_CTL_SCRAMBLE_DISABLE             (1 << 7)
7433
7434 /* DisplayPort Transport Status */
7435 #define _DP_TP_STATUS_A                 0x64044
7436 #define _DP_TP_STATUS_B                 0x64144
7437 #define _TGL_DP_TP_STATUS_A             0x60544
7438 #define DP_TP_STATUS(port) _MMIO_PORT(port, _DP_TP_STATUS_A, _DP_TP_STATUS_B)
7439 #define TGL_DP_TP_STATUS(tran) _MMIO_TRANS2((tran), _TGL_DP_TP_STATUS_A)
7440 #define  DP_TP_STATUS_FEC_ENABLE_LIVE           (1 << 28)
7441 #define  DP_TP_STATUS_IDLE_DONE                 (1 << 25)
7442 #define  DP_TP_STATUS_ACT_SENT                  (1 << 24)
7443 #define  DP_TP_STATUS_MODE_STATUS_MST           (1 << 23)
7444 #define  DP_TP_STATUS_AUTOTRAIN_DONE            (1 << 12)
7445 #define  DP_TP_STATUS_PAYLOAD_MAPPING_VC2       (3 << 8)
7446 #define  DP_TP_STATUS_PAYLOAD_MAPPING_VC1       (3 << 4)
7447 #define  DP_TP_STATUS_PAYLOAD_MAPPING_VC0       (3 << 0)
7448
7449 /* DDI Buffer Control */
7450 #define _DDI_BUF_CTL_A                          0x64000
7451 #define _DDI_BUF_CTL_B                          0x64100
7452 #define DDI_BUF_CTL(port) _MMIO_PORT(port, _DDI_BUF_CTL_A, _DDI_BUF_CTL_B)
7453 #define  DDI_BUF_CTL_ENABLE                     (1 << 31)
7454 #define  DDI_BUF_TRANS_SELECT(n)        ((n) << 24)
7455 #define  DDI_BUF_EMP_MASK                       (0xf << 24)
7456 #define  DDI_BUF_PHY_LINK_RATE(r)               ((r) << 20)
7457 #define  DDI_BUF_PORT_REVERSAL                  (1 << 16)
7458 #define  DDI_BUF_IS_IDLE                        (1 << 7)
7459 #define  DDI_BUF_CTL_TC_PHY_OWNERSHIP           REG_BIT(6)
7460 #define  DDI_A_4_LANES                          (1 << 4)
7461 #define  DDI_PORT_WIDTH(width)                  (((width) - 1) << 1)
7462 #define  DDI_PORT_WIDTH_MASK                    (7 << 1)
7463 #define  DDI_PORT_WIDTH_SHIFT                   1
7464 #define  DDI_INIT_DISPLAY_DETECTED              (1 << 0)
7465
7466 /* DDI Buffer Translations */
7467 #define _DDI_BUF_TRANS_A                0x64E00
7468 #define _DDI_BUF_TRANS_B                0x64E60
7469 #define DDI_BUF_TRANS_LO(port, i)       _MMIO(_PORT(port, _DDI_BUF_TRANS_A, _DDI_BUF_TRANS_B) + (i) * 8)
7470 #define  DDI_BUF_BALANCE_LEG_ENABLE     (1 << 31)
7471 #define DDI_BUF_TRANS_HI(port, i)       _MMIO(_PORT(port, _DDI_BUF_TRANS_A, _DDI_BUF_TRANS_B) + (i) * 8 + 4)
7472
7473 /* DDI DP Compliance Control */
7474 #define _DDI_DP_COMP_CTL_A                      0x605F0
7475 #define _DDI_DP_COMP_CTL_B                      0x615F0
7476 #define DDI_DP_COMP_CTL(pipe)                   _MMIO_PIPE(pipe, _DDI_DP_COMP_CTL_A, _DDI_DP_COMP_CTL_B)
7477 #define   DDI_DP_COMP_CTL_ENABLE                (1 << 31)
7478 #define   DDI_DP_COMP_CTL_D10_2                 (0 << 28)
7479 #define   DDI_DP_COMP_CTL_SCRAMBLED_0           (1 << 28)
7480 #define   DDI_DP_COMP_CTL_PRBS7                 (2 << 28)
7481 #define   DDI_DP_COMP_CTL_CUSTOM80              (3 << 28)
7482 #define   DDI_DP_COMP_CTL_HBR2                  (4 << 28)
7483 #define   DDI_DP_COMP_CTL_SCRAMBLED_1           (5 << 28)
7484 #define   DDI_DP_COMP_CTL_HBR2_RESET            (0xFC << 0)
7485
7486 /* DDI DP Compliance Pattern */
7487 #define _DDI_DP_COMP_PAT_A                      0x605F4
7488 #define _DDI_DP_COMP_PAT_B                      0x615F4
7489 #define DDI_DP_COMP_PAT(pipe, i)                _MMIO(_PIPE(pipe, _DDI_DP_COMP_PAT_A, _DDI_DP_COMP_PAT_B) + (i) * 4)
7490
7491 /* Sideband Interface (SBI) is programmed indirectly, via
7492  * SBI_ADDR, which contains the register offset; and SBI_DATA,
7493  * which contains the payload */
7494 #define SBI_ADDR                        _MMIO(0xC6000)
7495 #define SBI_DATA                        _MMIO(0xC6004)
7496 #define SBI_CTL_STAT                    _MMIO(0xC6008)
7497 #define  SBI_CTL_DEST_ICLK              (0x0 << 16)
7498 #define  SBI_CTL_DEST_MPHY              (0x1 << 16)
7499 #define  SBI_CTL_OP_IORD                (0x2 << 8)
7500 #define  SBI_CTL_OP_IOWR                (0x3 << 8)
7501 #define  SBI_CTL_OP_CRRD                (0x6 << 8)
7502 #define  SBI_CTL_OP_CRWR                (0x7 << 8)
7503 #define  SBI_RESPONSE_FAIL              (0x1 << 1)
7504 #define  SBI_RESPONSE_SUCCESS           (0x0 << 1)
7505 #define  SBI_BUSY                       (0x1 << 0)
7506 #define  SBI_READY                      (0x0 << 0)
7507
7508 /* SBI offsets */
7509 #define  SBI_SSCDIVINTPHASE                     0x0200
7510 #define  SBI_SSCDIVINTPHASE6                    0x0600
7511 #define   SBI_SSCDIVINTPHASE_DIVSEL_SHIFT       1
7512 #define   SBI_SSCDIVINTPHASE_DIVSEL_MASK        (0x7f << 1)
7513 #define   SBI_SSCDIVINTPHASE_DIVSEL(x)          ((x) << 1)
7514 #define   SBI_SSCDIVINTPHASE_INCVAL_SHIFT       8
7515 #define   SBI_SSCDIVINTPHASE_INCVAL_MASK        (0x7f << 8)
7516 #define   SBI_SSCDIVINTPHASE_INCVAL(x)          ((x) << 8)
7517 #define   SBI_SSCDIVINTPHASE_DIR(x)             ((x) << 15)
7518 #define   SBI_SSCDIVINTPHASE_PROPAGATE          (1 << 0)
7519 #define  SBI_SSCDITHPHASE                       0x0204
7520 #define  SBI_SSCCTL                             0x020c
7521 #define  SBI_SSCCTL6                            0x060C
7522 #define   SBI_SSCCTL_PATHALT                    (1 << 3)
7523 #define   SBI_SSCCTL_DISABLE                    (1 << 0)
7524 #define  SBI_SSCAUXDIV6                         0x0610
7525 #define   SBI_SSCAUXDIV_FINALDIV2SEL_SHIFT      4
7526 #define   SBI_SSCAUXDIV_FINALDIV2SEL_MASK       (1 << 4)
7527 #define   SBI_SSCAUXDIV_FINALDIV2SEL(x)         ((x) << 4)
7528 #define  SBI_DBUFF0                             0x2a00
7529 #define  SBI_GEN0                               0x1f00
7530 #define   SBI_GEN0_CFG_BUFFENABLE_DISABLE       (1 << 0)
7531
7532 /* LPT PIXCLK_GATE */
7533 #define PIXCLK_GATE                     _MMIO(0xC6020)
7534 #define  PIXCLK_GATE_UNGATE             (1 << 0)
7535 #define  PIXCLK_GATE_GATE               (0 << 0)
7536
7537 /* SPLL */
7538 #define SPLL_CTL                        _MMIO(0x46020)
7539 #define  SPLL_PLL_ENABLE                (1 << 31)
7540 #define  SPLL_REF_BCLK                  (0 << 28)
7541 #define  SPLL_REF_MUXED_SSC             (1 << 28) /* CPU SSC if fused enabled, PCH SSC otherwise */
7542 #define  SPLL_REF_NON_SSC_HSW           (2 << 28)
7543 #define  SPLL_REF_PCH_SSC_BDW           (2 << 28)
7544 #define  SPLL_REF_LCPLL                 (3 << 28)
7545 #define  SPLL_REF_MASK                  (3 << 28)
7546 #define  SPLL_FREQ_810MHz               (0 << 26)
7547 #define  SPLL_FREQ_1350MHz              (1 << 26)
7548 #define  SPLL_FREQ_2700MHz              (2 << 26)
7549 #define  SPLL_FREQ_MASK                 (3 << 26)
7550
7551 /* WRPLL */
7552 #define _WRPLL_CTL1                     0x46040
7553 #define _WRPLL_CTL2                     0x46060
7554 #define WRPLL_CTL(pll)                  _MMIO_PIPE(pll, _WRPLL_CTL1, _WRPLL_CTL2)
7555 #define  WRPLL_PLL_ENABLE               (1 << 31)
7556 #define  WRPLL_REF_BCLK                 (0 << 28)
7557 #define  WRPLL_REF_PCH_SSC              (1 << 28)
7558 #define  WRPLL_REF_MUXED_SSC_BDW        (2 << 28) /* CPU SSC if fused enabled, PCH SSC otherwise */
7559 #define  WRPLL_REF_SPECIAL_HSW          (2 << 28) /* muxed SSC (ULT), non-SSC (non-ULT) */
7560 #define  WRPLL_REF_LCPLL                (3 << 28)
7561 #define  WRPLL_REF_MASK                 (3 << 28)
7562 /* WRPLL divider programming */
7563 #define  WRPLL_DIVIDER_REFERENCE(x)     ((x) << 0)
7564 #define  WRPLL_DIVIDER_REF_MASK         (0xff)
7565 #define  WRPLL_DIVIDER_POST(x)          ((x) << 8)
7566 #define  WRPLL_DIVIDER_POST_MASK        (0x3f << 8)
7567 #define  WRPLL_DIVIDER_POST_SHIFT       8
7568 #define  WRPLL_DIVIDER_FEEDBACK(x)      ((x) << 16)
7569 #define  WRPLL_DIVIDER_FB_SHIFT         16
7570 #define  WRPLL_DIVIDER_FB_MASK          (0xff << 16)
7571
7572 /* Port clock selection */
7573 #define _PORT_CLK_SEL_A                 0x46100
7574 #define _PORT_CLK_SEL_B                 0x46104
7575 #define PORT_CLK_SEL(port) _MMIO_PORT(port, _PORT_CLK_SEL_A, _PORT_CLK_SEL_B)
7576 #define  PORT_CLK_SEL_MASK              REG_GENMASK(31, 29)
7577 #define  PORT_CLK_SEL_LCPLL_2700        REG_FIELD_PREP(PORT_CLK_SEL_MASK, 0)
7578 #define  PORT_CLK_SEL_LCPLL_1350        REG_FIELD_PREP(PORT_CLK_SEL_MASK, 1)
7579 #define  PORT_CLK_SEL_LCPLL_810         REG_FIELD_PREP(PORT_CLK_SEL_MASK, 2)
7580 #define  PORT_CLK_SEL_SPLL              REG_FIELD_PREP(PORT_CLK_SEL_MASK, 3)
7581 #define  PORT_CLK_SEL_WRPLL(pll)        REG_FIELD_PREP(PORT_CLK_SEL_MASK, 4 + (pll))
7582 #define  PORT_CLK_SEL_WRPLL1            REG_FIELD_PREP(PORT_CLK_SEL_MASK, 4)
7583 #define  PORT_CLK_SEL_WRPLL2            REG_FIELD_PREP(PORT_CLK_SEL_MASK, 5)
7584 #define  PORT_CLK_SEL_NONE              REG_FIELD_PREP(PORT_CLK_SEL_MASK, 7)
7585
7586 /* On ICL+ this is the same as PORT_CLK_SEL, but all bits change. */
7587 #define DDI_CLK_SEL(port)               PORT_CLK_SEL(port)
7588 #define  DDI_CLK_SEL_MASK               REG_GENMASK(31, 28)
7589 #define  DDI_CLK_SEL_NONE               REG_FIELD_PREP(DDI_CLK_SEL_MASK, 0x0)
7590 #define  DDI_CLK_SEL_MG                 REG_FIELD_PREP(DDI_CLK_SEL_MASK, 0x8)
7591 #define  DDI_CLK_SEL_TBT_162            REG_FIELD_PREP(DDI_CLK_SEL_MASK, 0xC)
7592 #define  DDI_CLK_SEL_TBT_270            REG_FIELD_PREP(DDI_CLK_SEL_MASK, 0xD)
7593 #define  DDI_CLK_SEL_TBT_540            REG_FIELD_PREP(DDI_CLK_SEL_MASK, 0xE)
7594 #define  DDI_CLK_SEL_TBT_810            REG_FIELD_PREP(DDI_CLK_SEL_MASK, 0xF)
7595
7596 /* Transcoder clock selection */
7597 #define _TRANS_CLK_SEL_A                0x46140
7598 #define _TRANS_CLK_SEL_B                0x46144
7599 #define TRANS_CLK_SEL(tran) _MMIO_TRANS(tran, _TRANS_CLK_SEL_A, _TRANS_CLK_SEL_B)
7600 /* For each transcoder, we need to select the corresponding port clock */
7601 #define  TRANS_CLK_SEL_DISABLED         (0x0 << 29)
7602 #define  TRANS_CLK_SEL_PORT(x)          (((x) + 1) << 29)
7603 #define  TGL_TRANS_CLK_SEL_DISABLED     (0x0 << 28)
7604 #define  TGL_TRANS_CLK_SEL_PORT(x)      (((x) + 1) << 28)
7605
7606
7607 #define CDCLK_FREQ                      _MMIO(0x46200)
7608
7609 #define _TRANSA_MSA_MISC                0x60410
7610 #define _TRANSB_MSA_MISC                0x61410
7611 #define _TRANSC_MSA_MISC                0x62410
7612 #define _TRANS_EDP_MSA_MISC             0x6f410
7613 #define TRANS_MSA_MISC(tran) _MMIO_TRANS2(tran, _TRANSA_MSA_MISC)
7614 /* See DP_MSA_MISC_* for the bit definitions */
7615
7616 #define _TRANS_A_SET_CONTEXT_LATENCY            0x6007C
7617 #define _TRANS_B_SET_CONTEXT_LATENCY            0x6107C
7618 #define _TRANS_C_SET_CONTEXT_LATENCY            0x6207C
7619 #define _TRANS_D_SET_CONTEXT_LATENCY            0x6307C
7620 #define TRANS_SET_CONTEXT_LATENCY(tran)         _MMIO_TRANS2(tran, _TRANS_A_SET_CONTEXT_LATENCY)
7621 #define  TRANS_SET_CONTEXT_LATENCY_MASK         REG_GENMASK(15, 0)
7622 #define  TRANS_SET_CONTEXT_LATENCY_VALUE(x)     REG_FIELD_PREP(TRANS_SET_CONTEXT_LATENCY_MASK, (x))
7623
7624 /* LCPLL Control */
7625 #define LCPLL_CTL                       _MMIO(0x130040)
7626 #define  LCPLL_PLL_DISABLE              (1 << 31)
7627 #define  LCPLL_PLL_LOCK                 (1 << 30)
7628 #define  LCPLL_REF_NON_SSC              (0 << 28)
7629 #define  LCPLL_REF_BCLK                 (2 << 28)
7630 #define  LCPLL_REF_PCH_SSC              (3 << 28)
7631 #define  LCPLL_REF_MASK                 (3 << 28)
7632 #define  LCPLL_CLK_FREQ_MASK            (3 << 26)
7633 #define  LCPLL_CLK_FREQ_450             (0 << 26)
7634 #define  LCPLL_CLK_FREQ_54O_BDW         (1 << 26)
7635 #define  LCPLL_CLK_FREQ_337_5_BDW       (2 << 26)
7636 #define  LCPLL_CLK_FREQ_675_BDW         (3 << 26)
7637 #define  LCPLL_CD_CLOCK_DISABLE         (1 << 25)
7638 #define  LCPLL_ROOT_CD_CLOCK_DISABLE    (1 << 24)
7639 #define  LCPLL_CD2X_CLOCK_DISABLE       (1 << 23)
7640 #define  LCPLL_POWER_DOWN_ALLOW         (1 << 22)
7641 #define  LCPLL_CD_SOURCE_FCLK           (1 << 21)
7642 #define  LCPLL_CD_SOURCE_FCLK_DONE      (1 << 19)
7643
7644 /*
7645  * SKL Clocks
7646  */
7647
7648 /* CDCLK_CTL */
7649 #define CDCLK_CTL                       _MMIO(0x46000)
7650 #define  CDCLK_FREQ_SEL_MASK            (3 << 26)
7651 #define  CDCLK_FREQ_450_432             (0 << 26)
7652 #define  CDCLK_FREQ_540                 (1 << 26)
7653 #define  CDCLK_FREQ_337_308             (2 << 26)
7654 #define  CDCLK_FREQ_675_617             (3 << 26)
7655 #define  BXT_CDCLK_CD2X_DIV_SEL_MASK    (3 << 22)
7656 #define  BXT_CDCLK_CD2X_DIV_SEL_1       (0 << 22)
7657 #define  BXT_CDCLK_CD2X_DIV_SEL_1_5     (1 << 22)
7658 #define  BXT_CDCLK_CD2X_DIV_SEL_2       (2 << 22)
7659 #define  BXT_CDCLK_CD2X_DIV_SEL_4       (3 << 22)
7660 #define  BXT_CDCLK_CD2X_PIPE(pipe)      ((pipe) << 20)
7661 #define  CDCLK_DIVMUX_CD_OVERRIDE       (1 << 19)
7662 #define  BXT_CDCLK_CD2X_PIPE_NONE       BXT_CDCLK_CD2X_PIPE(3)
7663 #define  ICL_CDCLK_CD2X_PIPE(pipe)      (_PICK(pipe, 0, 2, 6) << 19)
7664 #define  ICL_CDCLK_CD2X_PIPE_NONE       (7 << 19)
7665 #define  TGL_CDCLK_CD2X_PIPE(pipe)      BXT_CDCLK_CD2X_PIPE(pipe)
7666 #define  TGL_CDCLK_CD2X_PIPE_NONE       ICL_CDCLK_CD2X_PIPE_NONE
7667 #define  BXT_CDCLK_SSA_PRECHARGE_ENABLE (1 << 16)
7668 #define  CDCLK_FREQ_DECIMAL_MASK        (0x7ff)
7669
7670 /* CDCLK_SQUASH_CTL */
7671 #define CDCLK_SQUASH_CTL                _MMIO(0x46008)
7672 #define  CDCLK_SQUASH_ENABLE            REG_BIT(31)
7673 #define  CDCLK_SQUASH_WINDOW_SIZE_MASK  REG_GENMASK(27, 24)
7674 #define  CDCLK_SQUASH_WINDOW_SIZE(x)    REG_FIELD_PREP(CDCLK_SQUASH_WINDOW_SIZE_MASK, (x))
7675 #define  CDCLK_SQUASH_WAVEFORM_MASK     REG_GENMASK(15, 0)
7676 #define  CDCLK_SQUASH_WAVEFORM(x)       REG_FIELD_PREP(CDCLK_SQUASH_WAVEFORM_MASK, (x))
7677
7678 /* LCPLL_CTL */
7679 #define LCPLL1_CTL              _MMIO(0x46010)
7680 #define LCPLL2_CTL              _MMIO(0x46014)
7681 #define  LCPLL_PLL_ENABLE       (1 << 31)
7682
7683 /* DPLL control1 */
7684 #define DPLL_CTRL1              _MMIO(0x6C058)
7685 #define  DPLL_CTRL1_HDMI_MODE(id)               (1 << ((id) * 6 + 5))
7686 #define  DPLL_CTRL1_SSC(id)                     (1 << ((id) * 6 + 4))
7687 #define  DPLL_CTRL1_LINK_RATE_MASK(id)          (7 << ((id) * 6 + 1))
7688 #define  DPLL_CTRL1_LINK_RATE_SHIFT(id)         ((id) * 6 + 1)
7689 #define  DPLL_CTRL1_LINK_RATE(linkrate, id)     ((linkrate) << ((id) * 6 + 1))
7690 #define  DPLL_CTRL1_OVERRIDE(id)                (1 << ((id) * 6))
7691 #define  DPLL_CTRL1_LINK_RATE_2700              0
7692 #define  DPLL_CTRL1_LINK_RATE_1350              1
7693 #define  DPLL_CTRL1_LINK_RATE_810               2
7694 #define  DPLL_CTRL1_LINK_RATE_1620              3
7695 #define  DPLL_CTRL1_LINK_RATE_1080              4
7696 #define  DPLL_CTRL1_LINK_RATE_2160              5
7697
7698 /* DPLL control2 */
7699 #define DPLL_CTRL2                              _MMIO(0x6C05C)
7700 #define  DPLL_CTRL2_DDI_CLK_OFF(port)           (1 << ((port) + 15))
7701 #define  DPLL_CTRL2_DDI_CLK_SEL_MASK(port)      (3 << ((port) * 3 + 1))
7702 #define  DPLL_CTRL2_DDI_CLK_SEL_SHIFT(port)    ((port) * 3 + 1)
7703 #define  DPLL_CTRL2_DDI_CLK_SEL(clk, port)      ((clk) << ((port) * 3 + 1))
7704 #define  DPLL_CTRL2_DDI_SEL_OVERRIDE(port)     (1 << ((port) * 3))
7705
7706 /* DPLL Status */
7707 #define DPLL_STATUS     _MMIO(0x6C060)
7708 #define  DPLL_LOCK(id) (1 << ((id) * 8))
7709
7710 /* DPLL cfg */
7711 #define _DPLL1_CFGCR1   0x6C040
7712 #define _DPLL2_CFGCR1   0x6C048
7713 #define _DPLL3_CFGCR1   0x6C050
7714 #define  DPLL_CFGCR1_FREQ_ENABLE        (1 << 31)
7715 #define  DPLL_CFGCR1_DCO_FRACTION_MASK  (0x7fff << 9)
7716 #define  DPLL_CFGCR1_DCO_FRACTION(x)    ((x) << 9)
7717 #define  DPLL_CFGCR1_DCO_INTEGER_MASK   (0x1ff)
7718
7719 #define _DPLL1_CFGCR2   0x6C044
7720 #define _DPLL2_CFGCR2   0x6C04C
7721 #define _DPLL3_CFGCR2   0x6C054
7722 #define  DPLL_CFGCR2_QDIV_RATIO_MASK    (0xff << 8)
7723 #define  DPLL_CFGCR2_QDIV_RATIO(x)      ((x) << 8)
7724 #define  DPLL_CFGCR2_QDIV_MODE(x)       ((x) << 7)
7725 #define  DPLL_CFGCR2_KDIV_MASK          (3 << 5)
7726 #define  DPLL_CFGCR2_KDIV(x)            ((x) << 5)
7727 #define  DPLL_CFGCR2_KDIV_5 (0 << 5)
7728 #define  DPLL_CFGCR2_KDIV_2 (1 << 5)
7729 #define  DPLL_CFGCR2_KDIV_3 (2 << 5)
7730 #define  DPLL_CFGCR2_KDIV_1 (3 << 5)
7731 #define  DPLL_CFGCR2_PDIV_MASK          (7 << 2)
7732 #define  DPLL_CFGCR2_PDIV(x)            ((x) << 2)
7733 #define  DPLL_CFGCR2_PDIV_1 (0 << 2)
7734 #define  DPLL_CFGCR2_PDIV_2 (1 << 2)
7735 #define  DPLL_CFGCR2_PDIV_3 (2 << 2)
7736 #define  DPLL_CFGCR2_PDIV_7 (4 << 2)
7737 #define  DPLL_CFGCR2_PDIV_7_INVALID     (5 << 2)
7738 #define  DPLL_CFGCR2_CENTRAL_FREQ_MASK  (3)
7739
7740 #define DPLL_CFGCR1(id) _MMIO_PIPE((id) - SKL_DPLL1, _DPLL1_CFGCR1, _DPLL2_CFGCR1)
7741 #define DPLL_CFGCR2(id) _MMIO_PIPE((id) - SKL_DPLL1, _DPLL1_CFGCR2, _DPLL2_CFGCR2)
7742
7743 /* ICL Clocks */
7744 #define ICL_DPCLKA_CFGCR0                       _MMIO(0x164280)
7745 #define  ICL_DPCLKA_CFGCR0_DDI_CLK_OFF(phy)     (1 << _PICK(phy, 10, 11, 24, 4, 5))
7746 #define  RKL_DPCLKA_CFGCR0_DDI_CLK_OFF(phy)     REG_BIT((phy) + 10)
7747 #define  ICL_DPCLKA_CFGCR0_TC_CLK_OFF(tc_port)  (1 << ((tc_port) < TC_PORT_4 ? \
7748                                                        (tc_port) + 12 : \
7749                                                        (tc_port) - TC_PORT_4 + 21))
7750 #define  ICL_DPCLKA_CFGCR0_DDI_CLK_SEL_SHIFT(phy)       ((phy) * 2)
7751 #define  ICL_DPCLKA_CFGCR0_DDI_CLK_SEL_MASK(phy)        (3 << ICL_DPCLKA_CFGCR0_DDI_CLK_SEL_SHIFT(phy))
7752 #define  ICL_DPCLKA_CFGCR0_DDI_CLK_SEL(pll, phy)        ((pll) << ICL_DPCLKA_CFGCR0_DDI_CLK_SEL_SHIFT(phy))
7753 #define  RKL_DPCLKA_CFGCR0_DDI_CLK_SEL_SHIFT(phy)       _PICK(phy, 0, 2, 4, 27)
7754 #define  RKL_DPCLKA_CFGCR0_DDI_CLK_SEL_MASK(phy) \
7755         (3 << RKL_DPCLKA_CFGCR0_DDI_CLK_SEL_SHIFT(phy))
7756 #define  RKL_DPCLKA_CFGCR0_DDI_CLK_SEL(pll, phy) \
7757         ((pll) << RKL_DPCLKA_CFGCR0_DDI_CLK_SEL_SHIFT(phy))
7758
7759 /*
7760  * DG1 Clocks
7761  * First registers controls the first A and B, while the second register
7762  * controls the phy C and D. The bits on these registers are the
7763  * same, but refer to different phys
7764  */
7765 #define _DG1_DPCLKA_CFGCR0                              0x164280
7766 #define _DG1_DPCLKA1_CFGCR0                             0x16C280
7767 #define _DG1_DPCLKA_PHY_IDX(phy)                        ((phy) % 2)
7768 #define _DG1_DPCLKA_PLL_IDX(pll)                        ((pll) % 2)
7769 #define DG1_DPCLKA_CFGCR0(phy)                          _MMIO_PHY((phy) / 2, \
7770                                                                   _DG1_DPCLKA_CFGCR0, \
7771                                                                   _DG1_DPCLKA1_CFGCR0)
7772 #define   DG1_DPCLKA_CFGCR0_DDI_CLK_OFF(phy)            REG_BIT(_DG1_DPCLKA_PHY_IDX(phy) + 10)
7773 #define   DG1_DPCLKA_CFGCR0_DDI_CLK_SEL_SHIFT(phy)      (_DG1_DPCLKA_PHY_IDX(phy) * 2)
7774 #define   DG1_DPCLKA_CFGCR0_DDI_CLK_SEL(pll, phy)       (_DG1_DPCLKA_PLL_IDX(pll) << DG1_DPCLKA_CFGCR0_DDI_CLK_SEL_SHIFT(phy))
7775 #define   DG1_DPCLKA_CFGCR0_DDI_CLK_SEL_MASK(phy)       (0x3 << DG1_DPCLKA_CFGCR0_DDI_CLK_SEL_SHIFT(phy))
7776
7777 /* ADLS Clocks */
7778 #define _ADLS_DPCLKA_CFGCR0                     0x164280
7779 #define _ADLS_DPCLKA_CFGCR1                     0x1642BC
7780 #define ADLS_DPCLKA_CFGCR(phy)                  _MMIO_PHY((phy) / 3, \
7781                                                           _ADLS_DPCLKA_CFGCR0, \
7782                                                           _ADLS_DPCLKA_CFGCR1)
7783 #define  ADLS_DPCLKA_CFGCR_DDI_SHIFT(phy)               (((phy) % 3) * 2)
7784 /* ADLS DPCLKA_CFGCR0 DDI mask */
7785 #define  ADLS_DPCLKA_DDII_SEL_MASK                      REG_GENMASK(5, 4)
7786 #define  ADLS_DPCLKA_DDIB_SEL_MASK                      REG_GENMASK(3, 2)
7787 #define  ADLS_DPCLKA_DDIA_SEL_MASK                      REG_GENMASK(1, 0)
7788 /* ADLS DPCLKA_CFGCR1 DDI mask */
7789 #define  ADLS_DPCLKA_DDIK_SEL_MASK                      REG_GENMASK(3, 2)
7790 #define  ADLS_DPCLKA_DDIJ_SEL_MASK                      REG_GENMASK(1, 0)
7791 #define  ADLS_DPCLKA_CFGCR_DDI_CLK_SEL_MASK(phy)        _PICK((phy), \
7792                                                         ADLS_DPCLKA_DDIA_SEL_MASK, \
7793                                                         ADLS_DPCLKA_DDIB_SEL_MASK, \
7794                                                         ADLS_DPCLKA_DDII_SEL_MASK, \
7795                                                         ADLS_DPCLKA_DDIJ_SEL_MASK, \
7796                                                         ADLS_DPCLKA_DDIK_SEL_MASK)
7797
7798 /* ICL PLL */
7799 #define DPLL0_ENABLE            0x46010
7800 #define DPLL1_ENABLE            0x46014
7801 #define _ADLS_DPLL2_ENABLE      0x46018
7802 #define _ADLS_DPLL3_ENABLE      0x46030
7803 #define  PLL_ENABLE             (1 << 31)
7804 #define  PLL_LOCK               (1 << 30)
7805 #define  PLL_POWER_ENABLE       (1 << 27)
7806 #define  PLL_POWER_STATE        (1 << 26)
7807 #define ICL_DPLL_ENABLE(pll)    _MMIO_PLL3(pll, DPLL0_ENABLE, DPLL1_ENABLE, \
7808                                            _ADLS_DPLL2_ENABLE, _ADLS_DPLL3_ENABLE)
7809
7810 #define _DG2_PLL3_ENABLE        0x4601C
7811
7812 #define DG2_PLL_ENABLE(pll) _MMIO_PLL3(pll, DPLL0_ENABLE, DPLL1_ENABLE, \
7813                                        _ADLS_DPLL2_ENABLE, _DG2_PLL3_ENABLE)
7814
7815 #define TBT_PLL_ENABLE          _MMIO(0x46020)
7816
7817 #define _MG_PLL1_ENABLE         0x46030
7818 #define _MG_PLL2_ENABLE         0x46034
7819 #define _MG_PLL3_ENABLE         0x46038
7820 #define _MG_PLL4_ENABLE         0x4603C
7821 /* Bits are the same as DPLL0_ENABLE */
7822 #define MG_PLL_ENABLE(tc_port)  _MMIO_PORT((tc_port), _MG_PLL1_ENABLE, \
7823                                            _MG_PLL2_ENABLE)
7824
7825 /* DG1 PLL */
7826 #define DG1_DPLL_ENABLE(pll)    _MMIO_PLL3(pll, DPLL0_ENABLE, DPLL1_ENABLE, \
7827                                            _MG_PLL1_ENABLE, _MG_PLL2_ENABLE)
7828
7829 /* ADL-P Type C PLL */
7830 #define PORTTC1_PLL_ENABLE      0x46038
7831 #define PORTTC2_PLL_ENABLE      0x46040
7832
7833 #define ADLP_PORTTC_PLL_ENABLE(tc_port)         _MMIO_PORT((tc_port), \
7834                                                             PORTTC1_PLL_ENABLE, \
7835                                                             PORTTC2_PLL_ENABLE)
7836
7837 #define _ICL_DPLL0_CFGCR0               0x164000
7838 #define _ICL_DPLL1_CFGCR0               0x164080
7839 #define ICL_DPLL_CFGCR0(pll)            _MMIO_PLL(pll, _ICL_DPLL0_CFGCR0, \
7840                                                   _ICL_DPLL1_CFGCR0)
7841 #define   DPLL_CFGCR0_HDMI_MODE         (1 << 30)
7842 #define   DPLL_CFGCR0_SSC_ENABLE        (1 << 29)
7843 #define   DPLL_CFGCR0_SSC_ENABLE_ICL    (1 << 25)
7844 #define   DPLL_CFGCR0_LINK_RATE_MASK    (0xf << 25)
7845 #define   DPLL_CFGCR0_LINK_RATE_2700    (0 << 25)
7846 #define   DPLL_CFGCR0_LINK_RATE_1350    (1 << 25)
7847 #define   DPLL_CFGCR0_LINK_RATE_810     (2 << 25)
7848 #define   DPLL_CFGCR0_LINK_RATE_1620    (3 << 25)
7849 #define   DPLL_CFGCR0_LINK_RATE_1080    (4 << 25)
7850 #define   DPLL_CFGCR0_LINK_RATE_2160    (5 << 25)
7851 #define   DPLL_CFGCR0_LINK_RATE_3240    (6 << 25)
7852 #define   DPLL_CFGCR0_LINK_RATE_4050    (7 << 25)
7853 #define   DPLL_CFGCR0_DCO_FRACTION_MASK (0x7fff << 10)
7854 #define   DPLL_CFGCR0_DCO_FRACTION_SHIFT        (10)
7855 #define   DPLL_CFGCR0_DCO_FRACTION(x)   ((x) << 10)
7856 #define   DPLL_CFGCR0_DCO_INTEGER_MASK  (0x3ff)
7857
7858 #define _ICL_DPLL0_CFGCR1               0x164004
7859 #define _ICL_DPLL1_CFGCR1               0x164084
7860 #define ICL_DPLL_CFGCR1(pll)            _MMIO_PLL(pll, _ICL_DPLL0_CFGCR1, \
7861                                                   _ICL_DPLL1_CFGCR1)
7862 #define   DPLL_CFGCR1_QDIV_RATIO_MASK   (0xff << 10)
7863 #define   DPLL_CFGCR1_QDIV_RATIO_SHIFT  (10)
7864 #define   DPLL_CFGCR1_QDIV_RATIO(x)     ((x) << 10)
7865 #define   DPLL_CFGCR1_QDIV_MODE_SHIFT   (9)
7866 #define   DPLL_CFGCR1_QDIV_MODE(x)      ((x) << 9)
7867 #define   DPLL_CFGCR1_KDIV_MASK         (7 << 6)
7868 #define   DPLL_CFGCR1_KDIV_SHIFT                (6)
7869 #define   DPLL_CFGCR1_KDIV(x)           ((x) << 6)
7870 #define   DPLL_CFGCR1_KDIV_1            (1 << 6)
7871 #define   DPLL_CFGCR1_KDIV_2            (2 << 6)
7872 #define   DPLL_CFGCR1_KDIV_3            (4 << 6)
7873 #define   DPLL_CFGCR1_PDIV_MASK         (0xf << 2)
7874 #define   DPLL_CFGCR1_PDIV_SHIFT                (2)
7875 #define   DPLL_CFGCR1_PDIV(x)           ((x) << 2)
7876 #define   DPLL_CFGCR1_PDIV_2            (1 << 2)
7877 #define   DPLL_CFGCR1_PDIV_3            (2 << 2)
7878 #define   DPLL_CFGCR1_PDIV_5            (4 << 2)
7879 #define   DPLL_CFGCR1_PDIV_7            (8 << 2)
7880 #define   DPLL_CFGCR1_CENTRAL_FREQ      (3 << 0)
7881 #define   DPLL_CFGCR1_CENTRAL_FREQ_8400 (3 << 0)
7882 #define   TGL_DPLL_CFGCR1_CFSELOVRD_NORMAL_XTAL (0 << 0)
7883
7884 #define _TGL_DPLL0_CFGCR0               0x164284
7885 #define _TGL_DPLL1_CFGCR0               0x16428C
7886 #define _TGL_TBTPLL_CFGCR0              0x16429C
7887 #define TGL_DPLL_CFGCR0(pll)            _MMIO_PLL3(pll, _TGL_DPLL0_CFGCR0, \
7888                                                   _TGL_DPLL1_CFGCR0, \
7889                                                   _TGL_TBTPLL_CFGCR0)
7890 #define RKL_DPLL_CFGCR0(pll)            _MMIO_PLL(pll, _TGL_DPLL0_CFGCR0, \
7891                                                   _TGL_DPLL1_CFGCR0)
7892
7893 #define _TGL_DPLL0_DIV0                                 0x164B00
7894 #define _TGL_DPLL1_DIV0                                 0x164C00
7895 #define TGL_DPLL0_DIV0(pll)                             _MMIO_PLL(pll, _TGL_DPLL0_DIV0, _TGL_DPLL1_DIV0)
7896 #define   TGL_DPLL0_DIV0_AFC_STARTUP_MASK               REG_GENMASK(27, 25)
7897 #define   TGL_DPLL0_DIV0_AFC_STARTUP(val)               REG_FIELD_PREP(TGL_DPLL0_DIV0_AFC_STARTUP_MASK, (val))
7898
7899 #define _TGL_DPLL0_CFGCR1               0x164288
7900 #define _TGL_DPLL1_CFGCR1               0x164290
7901 #define _TGL_TBTPLL_CFGCR1              0x1642A0
7902 #define TGL_DPLL_CFGCR1(pll)            _MMIO_PLL3(pll, _TGL_DPLL0_CFGCR1, \
7903                                                    _TGL_DPLL1_CFGCR1, \
7904                                                    _TGL_TBTPLL_CFGCR1)
7905 #define RKL_DPLL_CFGCR1(pll)            _MMIO_PLL(pll, _TGL_DPLL0_CFGCR1, \
7906                                                   _TGL_DPLL1_CFGCR1)
7907
7908 #define _DG1_DPLL2_CFGCR0               0x16C284
7909 #define _DG1_DPLL3_CFGCR0               0x16C28C
7910 #define DG1_DPLL_CFGCR0(pll)            _MMIO_PLL3(pll, _TGL_DPLL0_CFGCR0, \
7911                                                    _TGL_DPLL1_CFGCR0, \
7912                                                    _DG1_DPLL2_CFGCR0, \
7913                                                    _DG1_DPLL3_CFGCR0)
7914
7915 #define _DG1_DPLL2_CFGCR1               0x16C288
7916 #define _DG1_DPLL3_CFGCR1               0x16C290
7917 #define DG1_DPLL_CFGCR1(pll)            _MMIO_PLL3(pll, _TGL_DPLL0_CFGCR1, \
7918                                                    _TGL_DPLL1_CFGCR1, \
7919                                                    _DG1_DPLL2_CFGCR1, \
7920                                                    _DG1_DPLL3_CFGCR1)
7921
7922 /* For ADL-S DPLL4_CFGCR0/1 are used to control DPLL2 */
7923 #define _ADLS_DPLL3_CFGCR0              0x1642C0
7924 #define _ADLS_DPLL4_CFGCR0              0x164294
7925 #define ADLS_DPLL_CFGCR0(pll)           _MMIO_PLL3(pll, _TGL_DPLL0_CFGCR0, \
7926                                                    _TGL_DPLL1_CFGCR0, \
7927                                                    _ADLS_DPLL4_CFGCR0, \
7928                                                    _ADLS_DPLL3_CFGCR0)
7929
7930 #define _ADLS_DPLL3_CFGCR1              0x1642C4
7931 #define _ADLS_DPLL4_CFGCR1              0x164298
7932 #define ADLS_DPLL_CFGCR1(pll)           _MMIO_PLL3(pll, _TGL_DPLL0_CFGCR1, \
7933                                                    _TGL_DPLL1_CFGCR1, \
7934                                                    _ADLS_DPLL4_CFGCR1, \
7935                                                    _ADLS_DPLL3_CFGCR1)
7936
7937 #define _DKL_PHY1_BASE                  0x168000
7938 #define _DKL_PHY2_BASE                  0x169000
7939 #define _DKL_PHY3_BASE                  0x16A000
7940 #define _DKL_PHY4_BASE                  0x16B000
7941 #define _DKL_PHY5_BASE                  0x16C000
7942 #define _DKL_PHY6_BASE                  0x16D000
7943
7944 /* DEKEL PHY MMIO Address = Phy base + (internal address & ~index_mask) */
7945 #define _DKL_PCS_DW5                    0x14
7946 #define DKL_PCS_DW5(tc_port)            _MMIO(_PORT(tc_port, _DKL_PHY1_BASE, \
7947                                                     _DKL_PHY2_BASE) + \
7948                                                     _DKL_PCS_DW5)
7949 #define   DKL_PCS_DW5_CORE_SOFTRESET    REG_BIT(11)
7950
7951 #define _DKL_PLL_DIV0                   0x200
7952 #define   DKL_PLL_DIV0_AFC_STARTUP_MASK REG_GENMASK(27, 25)
7953 #define   DKL_PLL_DIV0_AFC_STARTUP(val) REG_FIELD_PREP(DKL_PLL_DIV0_AFC_STARTUP_MASK, (val))
7954 #define   DKL_PLL_DIV0_INTEG_COEFF(x)   ((x) << 16)
7955 #define   DKL_PLL_DIV0_INTEG_COEFF_MASK (0x1F << 16)
7956 #define   DKL_PLL_DIV0_PROP_COEFF(x)    ((x) << 12)
7957 #define   DKL_PLL_DIV0_PROP_COEFF_MASK  (0xF << 12)
7958 #define   DKL_PLL_DIV0_FBPREDIV_SHIFT   (8)
7959 #define   DKL_PLL_DIV0_FBPREDIV(x)      ((x) << DKL_PLL_DIV0_FBPREDIV_SHIFT)
7960 #define   DKL_PLL_DIV0_FBPREDIV_MASK    (0xF << DKL_PLL_DIV0_FBPREDIV_SHIFT)
7961 #define   DKL_PLL_DIV0_FBDIV_INT(x)     ((x) << 0)
7962 #define   DKL_PLL_DIV0_FBDIV_INT_MASK   (0xFF << 0)
7963 #define   DKL_PLL_DIV0_MASK             (DKL_PLL_DIV0_INTEG_COEFF_MASK | \
7964                                          DKL_PLL_DIV0_PROP_COEFF_MASK | \
7965                                          DKL_PLL_DIV0_FBPREDIV_MASK | \
7966                                          DKL_PLL_DIV0_FBDIV_INT_MASK)
7967 #define DKL_PLL_DIV0(tc_port)           _MMIO(_PORT(tc_port, _DKL_PHY1_BASE, \
7968                                                     _DKL_PHY2_BASE) + \
7969                                                     _DKL_PLL_DIV0)
7970
7971 #define _DKL_PLL_DIV1                           0x204
7972 #define   DKL_PLL_DIV1_IREF_TRIM(x)             ((x) << 16)
7973 #define   DKL_PLL_DIV1_IREF_TRIM_MASK           (0x1F << 16)
7974 #define   DKL_PLL_DIV1_TDC_TARGET_CNT(x)        ((x) << 0)
7975 #define   DKL_PLL_DIV1_TDC_TARGET_CNT_MASK      (0xFF << 0)
7976 #define DKL_PLL_DIV1(tc_port)           _MMIO(_PORT(tc_port, _DKL_PHY1_BASE, \
7977                                                     _DKL_PHY2_BASE) + \
7978                                                     _DKL_PLL_DIV1)
7979
7980 #define _DKL_PLL_SSC                            0x210
7981 #define   DKL_PLL_SSC_IREF_NDIV_RATIO(x)        ((x) << 29)
7982 #define   DKL_PLL_SSC_IREF_NDIV_RATIO_MASK      (0x7 << 29)
7983 #define   DKL_PLL_SSC_STEP_LEN(x)               ((x) << 16)
7984 #define   DKL_PLL_SSC_STEP_LEN_MASK             (0xFF << 16)
7985 #define   DKL_PLL_SSC_STEP_NUM(x)               ((x) << 11)
7986 #define   DKL_PLL_SSC_STEP_NUM_MASK             (0x7 << 11)
7987 #define   DKL_PLL_SSC_EN                        (1 << 9)
7988 #define DKL_PLL_SSC(tc_port)            _MMIO(_PORT(tc_port, _DKL_PHY1_BASE, \
7989                                                     _DKL_PHY2_BASE) + \
7990                                                     _DKL_PLL_SSC)
7991
7992 #define _DKL_PLL_BIAS                   0x214
7993 #define   DKL_PLL_BIAS_FRAC_EN_H        (1 << 30)
7994 #define   DKL_PLL_BIAS_FBDIV_SHIFT      (8)
7995 #define   DKL_PLL_BIAS_FBDIV_FRAC(x)    ((x) << DKL_PLL_BIAS_FBDIV_SHIFT)
7996 #define   DKL_PLL_BIAS_FBDIV_FRAC_MASK  (0x3FFFFF << DKL_PLL_BIAS_FBDIV_SHIFT)
7997 #define DKL_PLL_BIAS(tc_port)           _MMIO(_PORT(tc_port, _DKL_PHY1_BASE, \
7998                                                     _DKL_PHY2_BASE) + \
7999                                                     _DKL_PLL_BIAS)
8000
8001 #define _DKL_PLL_TDC_COLDST_BIAS                0x218
8002 #define   DKL_PLL_TDC_SSC_STEP_SIZE(x)          ((x) << 8)
8003 #define   DKL_PLL_TDC_SSC_STEP_SIZE_MASK        (0xFF << 8)
8004 #define   DKL_PLL_TDC_FEED_FWD_GAIN(x)          ((x) << 0)
8005 #define   DKL_PLL_TDC_FEED_FWD_GAIN_MASK        (0xFF << 0)
8006 #define DKL_PLL_TDC_COLDST_BIAS(tc_port) _MMIO(_PORT(tc_port, \
8007                                                      _DKL_PHY1_BASE, \
8008                                                      _DKL_PHY2_BASE) + \
8009                                                      _DKL_PLL_TDC_COLDST_BIAS)
8010
8011 #define _DKL_REFCLKIN_CTL               0x12C
8012 /* Bits are the same as MG_REFCLKIN_CTL */
8013 #define DKL_REFCLKIN_CTL(tc_port)       _MMIO(_PORT(tc_port, \
8014                                                     _DKL_PHY1_BASE, \
8015                                                     _DKL_PHY2_BASE) + \
8016                                               _DKL_REFCLKIN_CTL)
8017
8018 #define _DKL_CLKTOP2_HSCLKCTL           0xD4
8019 /* Bits are the same as MG_CLKTOP2_HSCLKCTL */
8020 #define DKL_CLKTOP2_HSCLKCTL(tc_port)   _MMIO(_PORT(tc_port, \
8021                                                     _DKL_PHY1_BASE, \
8022                                                     _DKL_PHY2_BASE) + \
8023                                               _DKL_CLKTOP2_HSCLKCTL)
8024
8025 #define _DKL_CLKTOP2_CORECLKCTL1                0xD8
8026 /* Bits are the same as MG_CLKTOP2_CORECLKCTL1 */
8027 #define DKL_CLKTOP2_CORECLKCTL1(tc_port)        _MMIO(_PORT(tc_port, \
8028                                                             _DKL_PHY1_BASE, \
8029                                                             _DKL_PHY2_BASE) + \
8030                                                       _DKL_CLKTOP2_CORECLKCTL1)
8031
8032 #define _DKL_TX_DPCNTL0                         0x2C0
8033 #define  DKL_TX_PRESHOOT_COEFF(x)                       ((x) << 13)
8034 #define  DKL_TX_PRESHOOT_COEFF_MASK                     (0x1f << 13)
8035 #define  DKL_TX_DE_EMPHASIS_COEFF(x)            ((x) << 8)
8036 #define  DKL_TX_DE_EMPAHSIS_COEFF_MASK          (0x1f << 8)
8037 #define  DKL_TX_VSWING_CONTROL(x)                       ((x) << 0)
8038 #define  DKL_TX_VSWING_CONTROL_MASK                     (0x7 << 0)
8039 #define DKL_TX_DPCNTL0(tc_port) _MMIO(_PORT(tc_port, \
8040                                                      _DKL_PHY1_BASE, \
8041                                                      _DKL_PHY2_BASE) + \
8042                                                      _DKL_TX_DPCNTL0)
8043
8044 #define _DKL_TX_DPCNTL1                         0x2C4
8045 /* Bits are the same as DKL_TX_DPCNTRL0 */
8046 #define DKL_TX_DPCNTL1(tc_port) _MMIO(_PORT(tc_port, \
8047                                                      _DKL_PHY1_BASE, \
8048                                                      _DKL_PHY2_BASE) + \
8049                                                      _DKL_TX_DPCNTL1)
8050
8051 #define _DKL_TX_DPCNTL2                                 0x2C8
8052 #define  DKL_TX_DP20BITMODE                             REG_BIT(2)
8053 #define  DKL_TX_DPCNTL2_CFG_LOADGENSELECT_TX1_MASK      REG_GENMASK(4, 3)
8054 #define  DKL_TX_DPCNTL2_CFG_LOADGENSELECT_TX1(val)      REG_FIELD_PREP(DKL_TX_DPCNTL2_CFG_LOADGENSELECT_TX1_MASK, (val))
8055 #define  DKL_TX_DPCNTL2_CFG_LOADGENSELECT_TX2_MASK      REG_GENMASK(6, 5)
8056 #define  DKL_TX_DPCNTL2_CFG_LOADGENSELECT_TX2(val)      REG_FIELD_PREP(DKL_TX_DPCNTL2_CFG_LOADGENSELECT_TX2_MASK, (val))
8057 #define DKL_TX_DPCNTL2(tc_port) _MMIO(_PORT(tc_port, \
8058                                                      _DKL_PHY1_BASE, \
8059                                                      _DKL_PHY2_BASE) + \
8060                                                      _DKL_TX_DPCNTL2)
8061
8062 #define _DKL_TX_FW_CALIB                                0x2F8
8063 #define  DKL_TX_CFG_DISABLE_WAIT_INIT                   (1 << 7)
8064 #define DKL_TX_FW_CALIB(tc_port) _MMIO(_PORT(tc_port, \
8065                                                      _DKL_PHY1_BASE, \
8066                                                      _DKL_PHY2_BASE) + \
8067                                                      _DKL_TX_FW_CALIB)
8068
8069 #define _DKL_TX_PMD_LANE_SUS                            0xD00
8070 #define DKL_TX_PMD_LANE_SUS(tc_port) _MMIO(_PORT(tc_port, \
8071                                                           _DKL_PHY1_BASE, \
8072                                                           _DKL_PHY2_BASE) + \
8073                                                           _DKL_TX_PMD_LANE_SUS)
8074
8075 #define _DKL_TX_DW17                                    0xDC4
8076 #define DKL_TX_DW17(tc_port) _MMIO(_PORT(tc_port, \
8077                                                      _DKL_PHY1_BASE, \
8078                                                      _DKL_PHY2_BASE) + \
8079                                                      _DKL_TX_DW17)
8080
8081 #define _DKL_TX_DW18                                    0xDC8
8082 #define DKL_TX_DW18(tc_port) _MMIO(_PORT(tc_port, \
8083                                                      _DKL_PHY1_BASE, \
8084                                                      _DKL_PHY2_BASE) + \
8085                                                      _DKL_TX_DW18)
8086
8087 #define _DKL_DP_MODE                                    0xA0
8088 #define DKL_DP_MODE(tc_port) _MMIO(_PORT(tc_port, \
8089                                                      _DKL_PHY1_BASE, \
8090                                                      _DKL_PHY2_BASE) + \
8091                                                      _DKL_DP_MODE)
8092
8093 #define _DKL_CMN_UC_DW27                        0x36C
8094 #define  DKL_CMN_UC_DW27_UC_HEALTH              (0x1 << 15)
8095 #define DKL_CMN_UC_DW_27(tc_port)               _MMIO(_PORT(tc_port, \
8096                                                             _DKL_PHY1_BASE, \
8097                                                             _DKL_PHY2_BASE) + \
8098                                                             _DKL_CMN_UC_DW27)
8099
8100 /*
8101  * Each Dekel PHY is addressed through a 4KB aperture. Each PHY has more than
8102  * 4KB of register space, so a separate index is programmed in HIP_INDEX_REG0
8103  * or HIP_INDEX_REG1, based on the port number, to set the upper 2 address
8104  * bits that point the 4KB window into the full PHY register space.
8105  */
8106 #define _HIP_INDEX_REG0                 0x1010A0
8107 #define _HIP_INDEX_REG1                 0x1010A4
8108 #define HIP_INDEX_REG(tc_port)          _MMIO((tc_port) < 4 ? _HIP_INDEX_REG0 \
8109                                               : _HIP_INDEX_REG1)
8110 #define _HIP_INDEX_SHIFT(tc_port)       (8 * ((tc_port) % 4))
8111 #define HIP_INDEX_VAL(tc_port, val)     ((val) << _HIP_INDEX_SHIFT(tc_port))
8112
8113 /* BXT display engine PLL */
8114 #define BXT_DE_PLL_CTL                  _MMIO(0x6d000)
8115 #define   BXT_DE_PLL_RATIO(x)           (x)     /* {60,65,100} * 19.2MHz */
8116 #define   BXT_DE_PLL_RATIO_MASK         0xff
8117
8118 #define BXT_DE_PLL_ENABLE               _MMIO(0x46070)
8119 #define   BXT_DE_PLL_PLL_ENABLE         (1 << 31)
8120 #define   BXT_DE_PLL_LOCK               (1 << 30)
8121 #define   BXT_DE_PLL_FREQ_REQ           (1 << 23)
8122 #define   BXT_DE_PLL_FREQ_REQ_ACK       (1 << 22)
8123 #define   ICL_CDCLK_PLL_RATIO(x)        (x)
8124 #define   ICL_CDCLK_PLL_RATIO_MASK      0xff
8125
8126 /* GEN9 DC */
8127 #define DC_STATE_EN                     _MMIO(0x45504)
8128 #define  DC_STATE_DISABLE               0
8129 #define  DC_STATE_EN_DC3CO              REG_BIT(30)
8130 #define  DC_STATE_DC3CO_STATUS          REG_BIT(29)
8131 #define  DC_STATE_EN_UPTO_DC5           (1 << 0)
8132 #define  DC_STATE_EN_DC9                (1 << 3)
8133 #define  DC_STATE_EN_UPTO_DC6           (2 << 0)
8134 #define  DC_STATE_EN_UPTO_DC5_DC6_MASK   0x3
8135
8136 #define  DC_STATE_DEBUG                  _MMIO(0x45520)
8137 #define  DC_STATE_DEBUG_MASK_CORES      (1 << 0)
8138 #define  DC_STATE_DEBUG_MASK_MEMORY_UP  (1 << 1)
8139
8140 #define D_COMP_BDW                      _MMIO(0x138144)
8141
8142 /* Pipe WM_LINETIME - watermark line time */
8143 #define _WM_LINETIME_A          0x45270
8144 #define _WM_LINETIME_B          0x45274
8145 #define WM_LINETIME(pipe) _MMIO_PIPE(pipe, _WM_LINETIME_A, _WM_LINETIME_B)
8146 #define  HSW_LINETIME_MASK      REG_GENMASK(8, 0)
8147 #define  HSW_LINETIME(x)        REG_FIELD_PREP(HSW_LINETIME_MASK, (x))
8148 #define  HSW_IPS_LINETIME_MASK  REG_GENMASK(24, 16)
8149 #define  HSW_IPS_LINETIME(x)    REG_FIELD_PREP(HSW_IPS_LINETIME_MASK, (x))
8150
8151 /* SFUSE_STRAP */
8152 #define SFUSE_STRAP                     _MMIO(0xc2014)
8153 #define  SFUSE_STRAP_FUSE_LOCK          (1 << 13)
8154 #define  SFUSE_STRAP_RAW_FREQUENCY      (1 << 8)
8155 #define  SFUSE_STRAP_DISPLAY_DISABLED   (1 << 7)
8156 #define  SFUSE_STRAP_CRT_DISABLED       (1 << 6)
8157 #define  SFUSE_STRAP_DDIF_DETECTED      (1 << 3)
8158 #define  SFUSE_STRAP_DDIB_DETECTED      (1 << 2)
8159 #define  SFUSE_STRAP_DDIC_DETECTED      (1 << 1)
8160 #define  SFUSE_STRAP_DDID_DETECTED      (1 << 0)
8161
8162 #define WM_MISC                         _MMIO(0x45260)
8163 #define  WM_MISC_DATA_PARTITION_5_6     (1 << 0)
8164
8165 #define WM_DBG                          _MMIO(0x45280)
8166 #define  WM_DBG_DISALLOW_MULTIPLE_LP    (1 << 0)
8167 #define  WM_DBG_DISALLOW_MAXFIFO        (1 << 1)
8168 #define  WM_DBG_DISALLOW_SPRITE         (1 << 2)
8169
8170 /* pipe CSC */
8171 #define _PIPE_A_CSC_COEFF_RY_GY 0x49010
8172 #define _PIPE_A_CSC_COEFF_BY    0x49014
8173 #define _PIPE_A_CSC_COEFF_RU_GU 0x49018
8174 #define _PIPE_A_CSC_COEFF_BU    0x4901c
8175 #define _PIPE_A_CSC_COEFF_RV_GV 0x49020
8176 #define _PIPE_A_CSC_COEFF_BV    0x49024
8177
8178 #define _PIPE_A_CSC_MODE        0x49028
8179 #define  ICL_CSC_ENABLE                 (1 << 31) /* icl+ */
8180 #define  ICL_OUTPUT_CSC_ENABLE          (1 << 30) /* icl+ */
8181 #define  CSC_BLACK_SCREEN_OFFSET        (1 << 2) /* ilk/snb */
8182 #define  CSC_POSITION_BEFORE_GAMMA      (1 << 1) /* pre-glk */
8183 #define  CSC_MODE_YUV_TO_RGB            (1 << 0) /* ilk/snb */
8184
8185 #define _PIPE_A_CSC_PREOFF_HI   0x49030
8186 #define _PIPE_A_CSC_PREOFF_ME   0x49034
8187 #define _PIPE_A_CSC_PREOFF_LO   0x49038
8188 #define _PIPE_A_CSC_POSTOFF_HI  0x49040
8189 #define _PIPE_A_CSC_POSTOFF_ME  0x49044
8190 #define _PIPE_A_CSC_POSTOFF_LO  0x49048
8191
8192 #define _PIPE_B_CSC_COEFF_RY_GY 0x49110
8193 #define _PIPE_B_CSC_COEFF_BY    0x49114
8194 #define _PIPE_B_CSC_COEFF_RU_GU 0x49118
8195 #define _PIPE_B_CSC_COEFF_BU    0x4911c
8196 #define _PIPE_B_CSC_COEFF_RV_GV 0x49120
8197 #define _PIPE_B_CSC_COEFF_BV    0x49124
8198 #define _PIPE_B_CSC_MODE        0x49128
8199 #define _PIPE_B_CSC_PREOFF_HI   0x49130
8200 #define _PIPE_B_CSC_PREOFF_ME   0x49134
8201 #define _PIPE_B_CSC_PREOFF_LO   0x49138
8202 #define _PIPE_B_CSC_POSTOFF_HI  0x49140
8203 #define _PIPE_B_CSC_POSTOFF_ME  0x49144
8204 #define _PIPE_B_CSC_POSTOFF_LO  0x49148
8205
8206 #define PIPE_CSC_COEFF_RY_GY(pipe)      _MMIO_PIPE(pipe, _PIPE_A_CSC_COEFF_RY_GY, _PIPE_B_CSC_COEFF_RY_GY)
8207 #define PIPE_CSC_COEFF_BY(pipe)         _MMIO_PIPE(pipe, _PIPE_A_CSC_COEFF_BY, _PIPE_B_CSC_COEFF_BY)
8208 #define PIPE_CSC_COEFF_RU_GU(pipe)      _MMIO_PIPE(pipe, _PIPE_A_CSC_COEFF_RU_GU, _PIPE_B_CSC_COEFF_RU_GU)
8209 #define PIPE_CSC_COEFF_BU(pipe)         _MMIO_PIPE(pipe, _PIPE_A_CSC_COEFF_BU, _PIPE_B_CSC_COEFF_BU)
8210 #define PIPE_CSC_COEFF_RV_GV(pipe)      _MMIO_PIPE(pipe, _PIPE_A_CSC_COEFF_RV_GV, _PIPE_B_CSC_COEFF_RV_GV)
8211 #define PIPE_CSC_COEFF_BV(pipe)         _MMIO_PIPE(pipe, _PIPE_A_CSC_COEFF_BV, _PIPE_B_CSC_COEFF_BV)
8212 #define PIPE_CSC_MODE(pipe)             _MMIO_PIPE(pipe, _PIPE_A_CSC_MODE, _PIPE_B_CSC_MODE)
8213 #define PIPE_CSC_PREOFF_HI(pipe)        _MMIO_PIPE(pipe, _PIPE_A_CSC_PREOFF_HI, _PIPE_B_CSC_PREOFF_HI)
8214 #define PIPE_CSC_PREOFF_ME(pipe)        _MMIO_PIPE(pipe, _PIPE_A_CSC_PREOFF_ME, _PIPE_B_CSC_PREOFF_ME)
8215 #define PIPE_CSC_PREOFF_LO(pipe)        _MMIO_PIPE(pipe, _PIPE_A_CSC_PREOFF_LO, _PIPE_B_CSC_PREOFF_LO)
8216 #define PIPE_CSC_POSTOFF_HI(pipe)       _MMIO_PIPE(pipe, _PIPE_A_CSC_POSTOFF_HI, _PIPE_B_CSC_POSTOFF_HI)
8217 #define PIPE_CSC_POSTOFF_ME(pipe)       _MMIO_PIPE(pipe, _PIPE_A_CSC_POSTOFF_ME, _PIPE_B_CSC_POSTOFF_ME)
8218 #define PIPE_CSC_POSTOFF_LO(pipe)       _MMIO_PIPE(pipe, _PIPE_A_CSC_POSTOFF_LO, _PIPE_B_CSC_POSTOFF_LO)
8219
8220 /* Pipe Output CSC */
8221 #define _PIPE_A_OUTPUT_CSC_COEFF_RY_GY  0x49050
8222 #define _PIPE_A_OUTPUT_CSC_COEFF_BY     0x49054
8223 #define _PIPE_A_OUTPUT_CSC_COEFF_RU_GU  0x49058
8224 #define _PIPE_A_OUTPUT_CSC_COEFF_BU     0x4905c
8225 #define _PIPE_A_OUTPUT_CSC_COEFF_RV_GV  0x49060
8226 #define _PIPE_A_OUTPUT_CSC_COEFF_BV     0x49064
8227 #define _PIPE_A_OUTPUT_CSC_PREOFF_HI    0x49068
8228 #define _PIPE_A_OUTPUT_CSC_PREOFF_ME    0x4906c
8229 #define _PIPE_A_OUTPUT_CSC_PREOFF_LO    0x49070
8230 #define _PIPE_A_OUTPUT_CSC_POSTOFF_HI   0x49074
8231 #define _PIPE_A_OUTPUT_CSC_POSTOFF_ME   0x49078
8232 #define _PIPE_A_OUTPUT_CSC_POSTOFF_LO   0x4907c
8233
8234 #define _PIPE_B_OUTPUT_CSC_COEFF_RY_GY  0x49150
8235 #define _PIPE_B_OUTPUT_CSC_COEFF_BY     0x49154
8236 #define _PIPE_B_OUTPUT_CSC_COEFF_RU_GU  0x49158
8237 #define _PIPE_B_OUTPUT_CSC_COEFF_BU     0x4915c
8238 #define _PIPE_B_OUTPUT_CSC_COEFF_RV_GV  0x49160
8239 #define _PIPE_B_OUTPUT_CSC_COEFF_BV     0x49164
8240 #define _PIPE_B_OUTPUT_CSC_PREOFF_HI    0x49168
8241 #define _PIPE_B_OUTPUT_CSC_PREOFF_ME    0x4916c
8242 #define _PIPE_B_OUTPUT_CSC_PREOFF_LO    0x49170
8243 #define _PIPE_B_OUTPUT_CSC_POSTOFF_HI   0x49174
8244 #define _PIPE_B_OUTPUT_CSC_POSTOFF_ME   0x49178
8245 #define _PIPE_B_OUTPUT_CSC_POSTOFF_LO   0x4917c
8246
8247 #define PIPE_CSC_OUTPUT_COEFF_RY_GY(pipe)       _MMIO_PIPE(pipe,\
8248                                                            _PIPE_A_OUTPUT_CSC_COEFF_RY_GY,\
8249                                                            _PIPE_B_OUTPUT_CSC_COEFF_RY_GY)
8250 #define PIPE_CSC_OUTPUT_COEFF_BY(pipe)          _MMIO_PIPE(pipe, \
8251                                                            _PIPE_A_OUTPUT_CSC_COEFF_BY, \
8252                                                            _PIPE_B_OUTPUT_CSC_COEFF_BY)
8253 #define PIPE_CSC_OUTPUT_COEFF_RU_GU(pipe)       _MMIO_PIPE(pipe, \
8254                                                            _PIPE_A_OUTPUT_CSC_COEFF_RU_GU, \
8255                                                            _PIPE_B_OUTPUT_CSC_COEFF_RU_GU)
8256 #define PIPE_CSC_OUTPUT_COEFF_BU(pipe)          _MMIO_PIPE(pipe, \
8257                                                            _PIPE_A_OUTPUT_CSC_COEFF_BU, \
8258                                                            _PIPE_B_OUTPUT_CSC_COEFF_BU)
8259 #define PIPE_CSC_OUTPUT_COEFF_RV_GV(pipe)       _MMIO_PIPE(pipe, \
8260                                                            _PIPE_A_OUTPUT_CSC_COEFF_RV_GV, \
8261                                                            _PIPE_B_OUTPUT_CSC_COEFF_RV_GV)
8262 #define PIPE_CSC_OUTPUT_COEFF_BV(pipe)          _MMIO_PIPE(pipe, \
8263                                                            _PIPE_A_OUTPUT_CSC_COEFF_BV, \
8264                                                            _PIPE_B_OUTPUT_CSC_COEFF_BV)
8265 #define PIPE_CSC_OUTPUT_PREOFF_HI(pipe)         _MMIO_PIPE(pipe, \
8266                                                            _PIPE_A_OUTPUT_CSC_PREOFF_HI, \
8267                                                            _PIPE_B_OUTPUT_CSC_PREOFF_HI)
8268 #define PIPE_CSC_OUTPUT_PREOFF_ME(pipe)         _MMIO_PIPE(pipe, \
8269                                                            _PIPE_A_OUTPUT_CSC_PREOFF_ME, \
8270                                                            _PIPE_B_OUTPUT_CSC_PREOFF_ME)
8271 #define PIPE_CSC_OUTPUT_PREOFF_LO(pipe)         _MMIO_PIPE(pipe, \
8272                                                            _PIPE_A_OUTPUT_CSC_PREOFF_LO, \
8273                                                            _PIPE_B_OUTPUT_CSC_PREOFF_LO)
8274 #define PIPE_CSC_OUTPUT_POSTOFF_HI(pipe)        _MMIO_PIPE(pipe, \
8275                                                            _PIPE_A_OUTPUT_CSC_POSTOFF_HI, \
8276                                                            _PIPE_B_OUTPUT_CSC_POSTOFF_HI)
8277 #define PIPE_CSC_OUTPUT_POSTOFF_ME(pipe)        _MMIO_PIPE(pipe, \
8278                                                            _PIPE_A_OUTPUT_CSC_POSTOFF_ME, \
8279                                                            _PIPE_B_OUTPUT_CSC_POSTOFF_ME)
8280 #define PIPE_CSC_OUTPUT_POSTOFF_LO(pipe)        _MMIO_PIPE(pipe, \
8281                                                            _PIPE_A_OUTPUT_CSC_POSTOFF_LO, \
8282                                                            _PIPE_B_OUTPUT_CSC_POSTOFF_LO)
8283
8284 /* pipe degamma/gamma LUTs on IVB+ */
8285 #define _PAL_PREC_INDEX_A       0x4A400
8286 #define _PAL_PREC_INDEX_B       0x4AC00
8287 #define _PAL_PREC_INDEX_C       0x4B400
8288 #define   PAL_PREC_10_12_BIT            (0 << 31)
8289 #define   PAL_PREC_SPLIT_MODE           (1 << 31)
8290 #define   PAL_PREC_AUTO_INCREMENT       (1 << 15)
8291 #define   PAL_PREC_INDEX_VALUE_MASK     (0x3ff << 0)
8292 #define   PAL_PREC_INDEX_VALUE(x)       ((x) << 0)
8293 #define _PAL_PREC_DATA_A        0x4A404
8294 #define _PAL_PREC_DATA_B        0x4AC04
8295 #define _PAL_PREC_DATA_C        0x4B404
8296 #define _PAL_PREC_GC_MAX_A      0x4A410
8297 #define _PAL_PREC_GC_MAX_B      0x4AC10
8298 #define _PAL_PREC_GC_MAX_C      0x4B410
8299 #define   PREC_PAL_DATA_RED_MASK        REG_GENMASK(29, 20)
8300 #define   PREC_PAL_DATA_GREEN_MASK      REG_GENMASK(19, 10)
8301 #define   PREC_PAL_DATA_BLUE_MASK       REG_GENMASK(9, 0)
8302 #define _PAL_PREC_EXT_GC_MAX_A  0x4A420
8303 #define _PAL_PREC_EXT_GC_MAX_B  0x4AC20
8304 #define _PAL_PREC_EXT_GC_MAX_C  0x4B420
8305 #define _PAL_PREC_EXT2_GC_MAX_A 0x4A430
8306 #define _PAL_PREC_EXT2_GC_MAX_B 0x4AC30
8307 #define _PAL_PREC_EXT2_GC_MAX_C 0x4B430
8308
8309 #define PREC_PAL_INDEX(pipe)            _MMIO_PIPE(pipe, _PAL_PREC_INDEX_A, _PAL_PREC_INDEX_B)
8310 #define PREC_PAL_DATA(pipe)             _MMIO_PIPE(pipe, _PAL_PREC_DATA_A, _PAL_PREC_DATA_B)
8311 #define PREC_PAL_GC_MAX(pipe, i)        _MMIO(_PIPE(pipe, _PAL_PREC_GC_MAX_A, _PAL_PREC_GC_MAX_B) + (i) * 4)
8312 #define PREC_PAL_EXT_GC_MAX(pipe, i)    _MMIO(_PIPE(pipe, _PAL_PREC_EXT_GC_MAX_A, _PAL_PREC_EXT_GC_MAX_B) + (i) * 4)
8313 #define PREC_PAL_EXT2_GC_MAX(pipe, i)   _MMIO(_PIPE(pipe, _PAL_PREC_EXT2_GC_MAX_A, _PAL_PREC_EXT2_GC_MAX_B) + (i) * 4)
8314
8315 #define _PRE_CSC_GAMC_INDEX_A   0x4A484
8316 #define _PRE_CSC_GAMC_INDEX_B   0x4AC84
8317 #define _PRE_CSC_GAMC_INDEX_C   0x4B484
8318 #define   PRE_CSC_GAMC_AUTO_INCREMENT   (1 << 10)
8319 #define _PRE_CSC_GAMC_DATA_A    0x4A488
8320 #define _PRE_CSC_GAMC_DATA_B    0x4AC88
8321 #define _PRE_CSC_GAMC_DATA_C    0x4B488
8322
8323 #define PRE_CSC_GAMC_INDEX(pipe)        _MMIO_PIPE(pipe, _PRE_CSC_GAMC_INDEX_A, _PRE_CSC_GAMC_INDEX_B)
8324 #define PRE_CSC_GAMC_DATA(pipe)         _MMIO_PIPE(pipe, _PRE_CSC_GAMC_DATA_A, _PRE_CSC_GAMC_DATA_B)
8325
8326 /* ICL Multi segmented gamma */
8327 #define _PAL_PREC_MULTI_SEG_INDEX_A     0x4A408
8328 #define _PAL_PREC_MULTI_SEG_INDEX_B     0x4AC08
8329 #define  PAL_PREC_MULTI_SEGMENT_AUTO_INCREMENT          REG_BIT(15)
8330 #define  PAL_PREC_MULTI_SEGMENT_INDEX_VALUE_MASK        REG_GENMASK(4, 0)
8331
8332 #define _PAL_PREC_MULTI_SEG_DATA_A      0x4A40C
8333 #define _PAL_PREC_MULTI_SEG_DATA_B      0x4AC0C
8334 #define  PAL_PREC_MULTI_SEG_RED_LDW_MASK   REG_GENMASK(29, 24)
8335 #define  PAL_PREC_MULTI_SEG_RED_UDW_MASK   REG_GENMASK(29, 20)
8336 #define  PAL_PREC_MULTI_SEG_GREEN_LDW_MASK REG_GENMASK(19, 14)
8337 #define  PAL_PREC_MULTI_SEG_GREEN_UDW_MASK REG_GENMASK(19, 10)
8338 #define  PAL_PREC_MULTI_SEG_BLUE_LDW_MASK  REG_GENMASK(9, 4)
8339 #define  PAL_PREC_MULTI_SEG_BLUE_UDW_MASK  REG_GENMASK(9, 0)
8340
8341 #define PREC_PAL_MULTI_SEG_INDEX(pipe)  _MMIO_PIPE(pipe, \
8342                                         _PAL_PREC_MULTI_SEG_INDEX_A, \
8343                                         _PAL_PREC_MULTI_SEG_INDEX_B)
8344 #define PREC_PAL_MULTI_SEG_DATA(pipe)   _MMIO_PIPE(pipe, \
8345                                         _PAL_PREC_MULTI_SEG_DATA_A, \
8346                                         _PAL_PREC_MULTI_SEG_DATA_B)
8347
8348 #define _MMIO_PLANE_GAMC(plane, i, a, b)  _MMIO(_PIPE(plane, a, b) + (i) * 4)
8349
8350 /* Plane CSC Registers */
8351 #define _PLANE_CSC_RY_GY_1_A    0x70210
8352 #define _PLANE_CSC_RY_GY_2_A    0x70310
8353
8354 #define _PLANE_CSC_RY_GY_1_B    0x71210
8355 #define _PLANE_CSC_RY_GY_2_B    0x71310
8356
8357 #define _PLANE_CSC_RY_GY_1(pipe)        _PIPE(pipe, _PLANE_CSC_RY_GY_1_A, \
8358                                               _PLANE_CSC_RY_GY_1_B)
8359 #define _PLANE_CSC_RY_GY_2(pipe)        _PIPE(pipe, _PLANE_INPUT_CSC_RY_GY_2_A, \
8360                                               _PLANE_INPUT_CSC_RY_GY_2_B)
8361 #define PLANE_CSC_COEFF(pipe, plane, index)     _MMIO_PLANE(plane, \
8362                                                             _PLANE_CSC_RY_GY_1(pipe) +  (index) * 4, \
8363                                                             _PLANE_CSC_RY_GY_2(pipe) + (index) * 4)
8364
8365 #define _PLANE_CSC_PREOFF_HI_1_A                0x70228
8366 #define _PLANE_CSC_PREOFF_HI_2_A                0x70328
8367
8368 #define _PLANE_CSC_PREOFF_HI_1_B                0x71228
8369 #define _PLANE_CSC_PREOFF_HI_2_B                0x71328
8370
8371 #define _PLANE_CSC_PREOFF_HI_1(pipe)    _PIPE(pipe, _PLANE_CSC_PREOFF_HI_1_A, \
8372                                               _PLANE_CSC_PREOFF_HI_1_B)
8373 #define _PLANE_CSC_PREOFF_HI_2(pipe)    _PIPE(pipe, _PLANE_CSC_PREOFF_HI_2_A, \
8374                                               _PLANE_CSC_PREOFF_HI_2_B)
8375 #define PLANE_CSC_PREOFF(pipe, plane, index)    _MMIO_PLANE(plane, _PLANE_CSC_PREOFF_HI_1(pipe) + \
8376                                                             (index) * 4, _PLANE_CSC_PREOFF_HI_2(pipe) + \
8377                                                             (index) * 4)
8378
8379 #define _PLANE_CSC_POSTOFF_HI_1_A               0x70234
8380 #define _PLANE_CSC_POSTOFF_HI_2_A               0x70334
8381
8382 #define _PLANE_CSC_POSTOFF_HI_1_B               0x71234
8383 #define _PLANE_CSC_POSTOFF_HI_2_B               0x71334
8384
8385 #define _PLANE_CSC_POSTOFF_HI_1(pipe)   _PIPE(pipe, _PLANE_CSC_POSTOFF_HI_1_A, \
8386                                               _PLANE_CSC_POSTOFF_HI_1_B)
8387 #define _PLANE_CSC_POSTOFF_HI_2(pipe)   _PIPE(pipe, _PLANE_CSC_POSTOFF_HI_2_A, \
8388                                               _PLANE_CSC_POSTOFF_HI_2_B)
8389 #define PLANE_CSC_POSTOFF(pipe, plane, index)   _MMIO_PLANE(plane, _PLANE_CSC_POSTOFF_HI_1(pipe) + \
8390                                                             (index) * 4, _PLANE_CSC_POSTOFF_HI_2(pipe) + \
8391                                                             (index) * 4)
8392
8393 /* pipe CSC & degamma/gamma LUTs on CHV */
8394 #define _CGM_PIPE_A_CSC_COEFF01 (VLV_DISPLAY_BASE + 0x67900)
8395 #define _CGM_PIPE_A_CSC_COEFF23 (VLV_DISPLAY_BASE + 0x67904)
8396 #define _CGM_PIPE_A_CSC_COEFF45 (VLV_DISPLAY_BASE + 0x67908)
8397 #define _CGM_PIPE_A_CSC_COEFF67 (VLV_DISPLAY_BASE + 0x6790C)
8398 #define _CGM_PIPE_A_CSC_COEFF8  (VLV_DISPLAY_BASE + 0x67910)
8399 #define _CGM_PIPE_A_DEGAMMA     (VLV_DISPLAY_BASE + 0x66000)
8400 #define   CGM_PIPE_DEGAMMA_RED_MASK     REG_GENMASK(13, 0)
8401 #define   CGM_PIPE_DEGAMMA_GREEN_MASK   REG_GENMASK(29, 16)
8402 #define   CGM_PIPE_DEGAMMA_BLUE_MASK    REG_GENMASK(13, 0)
8403 #define _CGM_PIPE_A_GAMMA       (VLV_DISPLAY_BASE + 0x67000)
8404 #define   CGM_PIPE_GAMMA_RED_MASK       REG_GENMASK(9, 0)
8405 #define   CGM_PIPE_GAMMA_GREEN_MASK     REG_GENMASK(25, 16)
8406 #define   CGM_PIPE_GAMMA_BLUE_MASK      REG_GENMASK(9, 0)
8407 #define _CGM_PIPE_A_MODE        (VLV_DISPLAY_BASE + 0x67A00)
8408 #define   CGM_PIPE_MODE_GAMMA   (1 << 2)
8409 #define   CGM_PIPE_MODE_CSC     (1 << 1)
8410 #define   CGM_PIPE_MODE_DEGAMMA (1 << 0)
8411
8412 #define _CGM_PIPE_B_CSC_COEFF01 (VLV_DISPLAY_BASE + 0x69900)
8413 #define _CGM_PIPE_B_CSC_COEFF23 (VLV_DISPLAY_BASE + 0x69904)
8414 #define _CGM_PIPE_B_CSC_COEFF45 (VLV_DISPLAY_BASE + 0x69908)
8415 #define _CGM_PIPE_B_CSC_COEFF67 (VLV_DISPLAY_BASE + 0x6990C)
8416 #define _CGM_PIPE_B_CSC_COEFF8  (VLV_DISPLAY_BASE + 0x69910)
8417 #define _CGM_PIPE_B_DEGAMMA     (VLV_DISPLAY_BASE + 0x68000)
8418 #define _CGM_PIPE_B_GAMMA       (VLV_DISPLAY_BASE + 0x69000)
8419 #define _CGM_PIPE_B_MODE        (VLV_DISPLAY_BASE + 0x69A00)
8420
8421 #define CGM_PIPE_CSC_COEFF01(pipe)      _MMIO_PIPE(pipe, _CGM_PIPE_A_CSC_COEFF01, _CGM_PIPE_B_CSC_COEFF01)
8422 #define CGM_PIPE_CSC_COEFF23(pipe)      _MMIO_PIPE(pipe, _CGM_PIPE_A_CSC_COEFF23, _CGM_PIPE_B_CSC_COEFF23)
8423 #define CGM_PIPE_CSC_COEFF45(pipe)      _MMIO_PIPE(pipe, _CGM_PIPE_A_CSC_COEFF45, _CGM_PIPE_B_CSC_COEFF45)
8424 #define CGM_PIPE_CSC_COEFF67(pipe)      _MMIO_PIPE(pipe, _CGM_PIPE_A_CSC_COEFF67, _CGM_PIPE_B_CSC_COEFF67)
8425 #define CGM_PIPE_CSC_COEFF8(pipe)       _MMIO_PIPE(pipe, _CGM_PIPE_A_CSC_COEFF8, _CGM_PIPE_B_CSC_COEFF8)
8426 #define CGM_PIPE_DEGAMMA(pipe, i, w)    _MMIO(_PIPE(pipe, _CGM_PIPE_A_DEGAMMA, _CGM_PIPE_B_DEGAMMA) + (i) * 8 + (w) * 4)
8427 #define CGM_PIPE_GAMMA(pipe, i, w)      _MMIO(_PIPE(pipe, _CGM_PIPE_A_GAMMA, _CGM_PIPE_B_GAMMA) + (i) * 8 + (w) * 4)
8428 #define CGM_PIPE_MODE(pipe)             _MMIO_PIPE(pipe, _CGM_PIPE_A_MODE, _CGM_PIPE_B_MODE)
8429
8430 /* Gen4+ Timestamp and Pipe Frame time stamp registers */
8431 #define GEN4_TIMESTAMP          _MMIO(0x2358)
8432 #define ILK_TIMESTAMP_HI        _MMIO(0x70070)
8433 #define IVB_TIMESTAMP_CTR       _MMIO(0x44070)
8434
8435 #define GEN9_TIMESTAMP_OVERRIDE                         _MMIO(0x44074)
8436 #define  GEN9_TIMESTAMP_OVERRIDE_US_COUNTER_DIVIDER_SHIFT       0
8437 #define  GEN9_TIMESTAMP_OVERRIDE_US_COUNTER_DIVIDER_MASK        0x3ff
8438 #define  GEN9_TIMESTAMP_OVERRIDE_US_COUNTER_DENOMINATOR_SHIFT   12
8439 #define  GEN9_TIMESTAMP_OVERRIDE_US_COUNTER_DENOMINATOR_MASK    (0xf << 12)
8440
8441 #define _PIPE_FRMTMSTMP_A               0x70048
8442 #define PIPE_FRMTMSTMP(pipe)            \
8443                         _MMIO_PIPE2(pipe, _PIPE_FRMTMSTMP_A)
8444
8445 /* Display Stream Splitter Control */
8446 #define DSS_CTL1                                _MMIO(0x67400)
8447 #define  SPLITTER_ENABLE                        (1 << 31)
8448 #define  JOINER_ENABLE                          (1 << 30)
8449 #define  DUAL_LINK_MODE_INTERLEAVE              (1 << 24)
8450 #define  DUAL_LINK_MODE_FRONTBACK               (0 << 24)
8451 #define  OVERLAP_PIXELS_MASK                    (0xf << 16)
8452 #define  OVERLAP_PIXELS(pixels)                 ((pixels) << 16)
8453 #define  LEFT_DL_BUF_TARGET_DEPTH_MASK          (0xfff << 0)
8454 #define  LEFT_DL_BUF_TARGET_DEPTH(pixels)       ((pixels) << 0)
8455 #define  MAX_DL_BUFFER_TARGET_DEPTH             0x5a0
8456
8457 #define DSS_CTL2                                _MMIO(0x67404)
8458 #define  LEFT_BRANCH_VDSC_ENABLE                (1 << 31)
8459 #define  RIGHT_BRANCH_VDSC_ENABLE               (1 << 15)
8460 #define  RIGHT_DL_BUF_TARGET_DEPTH_MASK         (0xfff << 0)
8461 #define  RIGHT_DL_BUF_TARGET_DEPTH(pixels)      ((pixels) << 0)
8462
8463 #define _ICL_PIPE_DSS_CTL1_PB                   0x78200
8464 #define _ICL_PIPE_DSS_CTL1_PC                   0x78400
8465 #define ICL_PIPE_DSS_CTL1(pipe)                 _MMIO_PIPE((pipe) - PIPE_B, \
8466                                                            _ICL_PIPE_DSS_CTL1_PB, \
8467                                                            _ICL_PIPE_DSS_CTL1_PC)
8468 #define  BIG_JOINER_ENABLE                      (1 << 29)
8469 #define  MASTER_BIG_JOINER_ENABLE               (1 << 28)
8470 #define  VGA_CENTERING_ENABLE                   (1 << 27)
8471 #define  SPLITTER_CONFIGURATION_MASK            REG_GENMASK(26, 25)
8472 #define  SPLITTER_CONFIGURATION_2_SEGMENT       REG_FIELD_PREP(SPLITTER_CONFIGURATION_MASK, 0)
8473 #define  SPLITTER_CONFIGURATION_4_SEGMENT       REG_FIELD_PREP(SPLITTER_CONFIGURATION_MASK, 1)
8474 #define  UNCOMPRESSED_JOINER_MASTER             (1 << 21)
8475 #define  UNCOMPRESSED_JOINER_SLAVE              (1 << 20)
8476
8477 #define _ICL_PIPE_DSS_CTL2_PB                   0x78204
8478 #define _ICL_PIPE_DSS_CTL2_PC                   0x78404
8479 #define ICL_PIPE_DSS_CTL2(pipe)                 _MMIO_PIPE((pipe) - PIPE_B, \
8480                                                            _ICL_PIPE_DSS_CTL2_PB, \
8481                                                            _ICL_PIPE_DSS_CTL2_PC)
8482
8483 #define GEN12_GSMBASE                   _MMIO(0x108100)
8484 #define GEN12_DSMBASE                   _MMIO(0x1080C0)
8485
8486 #define XEHP_CLOCK_GATE_DIS             _MMIO(0x101014)
8487 #define   SGSI_SIDECLK_DIS              REG_BIT(17)
8488 #define   SGGI_DIS                      REG_BIT(15)
8489 #define   SGR_DIS                       REG_BIT(13)
8490
8491 #define XEHPSDV_TILE0_ADDR_RANGE        _MMIO(0x4900)
8492 #define   XEHPSDV_TILE_LMEM_RANGE_SHIFT  8
8493
8494 #define XEHPSDV_FLAT_CCS_BASE_ADDR      _MMIO(0x4910)
8495 #define   XEHPSDV_CCS_BASE_SHIFT        8
8496
8497 /* gamt regs */
8498 #define GEN8_L3_LRA_1_GPGPU _MMIO(0x4dd4)
8499 #define   GEN8_L3_LRA_1_GPGPU_DEFAULT_VALUE_BDW  0x67F1427F /* max/min for LRA1/2 */
8500 #define   GEN8_L3_LRA_1_GPGPU_DEFAULT_VALUE_CHV  0x5FF101FF /* max/min for LRA1/2 */
8501 #define   GEN9_L3_LRA_1_GPGPU_DEFAULT_VALUE_SKL  0x67F1427F /*    "        " */
8502 #define   GEN9_L3_LRA_1_GPGPU_DEFAULT_VALUE_BXT  0x5FF101FF /*    "        " */
8503
8504 #define MMCD_MISC_CTRL          _MMIO(0x4ddc) /* skl+ */
8505 #define  MMCD_PCLA              (1 << 31)
8506 #define  MMCD_HOTSPOT_EN        (1 << 27)
8507
8508 #define _ICL_PHY_MISC_A         0x64C00
8509 #define _ICL_PHY_MISC_B         0x64C04
8510 #define _DG2_PHY_MISC_TC1       0x64C14 /* TC1="PHY E" but offset as if "PHY F" */
8511 #define ICL_PHY_MISC(port)      _MMIO_PORT(port, _ICL_PHY_MISC_A, _ICL_PHY_MISC_B)
8512 #define DG2_PHY_MISC(port)      ((port) == PHY_E ? _MMIO(_DG2_PHY_MISC_TC1) : \
8513                                  ICL_PHY_MISC(port))
8514 #define  ICL_PHY_MISC_MUX_DDID                  (1 << 28)
8515 #define  ICL_PHY_MISC_DE_IO_COMP_PWR_DOWN       (1 << 23)
8516 #define  DG2_PHY_DP_TX_ACK_MASK                 REG_GENMASK(23, 20)
8517
8518 /* Icelake Display Stream Compression Registers */
8519 #define DSCA_PICTURE_PARAMETER_SET_0            _MMIO(0x6B200)
8520 #define DSCC_PICTURE_PARAMETER_SET_0            _MMIO(0x6BA00)
8521 #define _ICL_DSC0_PICTURE_PARAMETER_SET_0_PB    0x78270
8522 #define _ICL_DSC1_PICTURE_PARAMETER_SET_0_PB    0x78370
8523 #define _ICL_DSC0_PICTURE_PARAMETER_SET_0_PC    0x78470
8524 #define _ICL_DSC1_PICTURE_PARAMETER_SET_0_PC    0x78570
8525 #define ICL_DSC0_PICTURE_PARAMETER_SET_0(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8526                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_0_PB, \
8527                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_0_PC)
8528 #define ICL_DSC1_PICTURE_PARAMETER_SET_0(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8529                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_0_PB, \
8530                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_0_PC)
8531 #define  DSC_VBR_ENABLE                 (1 << 19)
8532 #define  DSC_422_ENABLE                 (1 << 18)
8533 #define  DSC_COLOR_SPACE_CONVERSION     (1 << 17)
8534 #define  DSC_BLOCK_PREDICTION           (1 << 16)
8535 #define  DSC_LINE_BUF_DEPTH_SHIFT       12
8536 #define  DSC_BPC_SHIFT                  8
8537 #define  DSC_VER_MIN_SHIFT              4
8538 #define  DSC_VER_MAJ                    (0x1 << 0)
8539
8540 #define DSCA_PICTURE_PARAMETER_SET_1            _MMIO(0x6B204)
8541 #define DSCC_PICTURE_PARAMETER_SET_1            _MMIO(0x6BA04)
8542 #define _ICL_DSC0_PICTURE_PARAMETER_SET_1_PB    0x78274
8543 #define _ICL_DSC1_PICTURE_PARAMETER_SET_1_PB    0x78374
8544 #define _ICL_DSC0_PICTURE_PARAMETER_SET_1_PC    0x78474
8545 #define _ICL_DSC1_PICTURE_PARAMETER_SET_1_PC    0x78574
8546 #define ICL_DSC0_PICTURE_PARAMETER_SET_1(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8547                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_1_PB, \
8548                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_1_PC)
8549 #define ICL_DSC1_PICTURE_PARAMETER_SET_1(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8550                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_1_PB, \
8551                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_1_PC)
8552 #define  DSC_BPP(bpp)                           ((bpp) << 0)
8553
8554 #define DSCA_PICTURE_PARAMETER_SET_2            _MMIO(0x6B208)
8555 #define DSCC_PICTURE_PARAMETER_SET_2            _MMIO(0x6BA08)
8556 #define _ICL_DSC0_PICTURE_PARAMETER_SET_2_PB    0x78278
8557 #define _ICL_DSC1_PICTURE_PARAMETER_SET_2_PB    0x78378
8558 #define _ICL_DSC0_PICTURE_PARAMETER_SET_2_PC    0x78478
8559 #define _ICL_DSC1_PICTURE_PARAMETER_SET_2_PC    0x78578
8560 #define ICL_DSC0_PICTURE_PARAMETER_SET_2(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8561                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_2_PB, \
8562                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_2_PC)
8563 #define ICL_DSC1_PICTURE_PARAMETER_SET_2(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8564                                             _ICL_DSC1_PICTURE_PARAMETER_SET_2_PB, \
8565                                             _ICL_DSC1_PICTURE_PARAMETER_SET_2_PC)
8566 #define  DSC_PIC_WIDTH(pic_width)       ((pic_width) << 16)
8567 #define  DSC_PIC_HEIGHT(pic_height)     ((pic_height) << 0)
8568
8569 #define DSCA_PICTURE_PARAMETER_SET_3            _MMIO(0x6B20C)
8570 #define DSCC_PICTURE_PARAMETER_SET_3            _MMIO(0x6BA0C)
8571 #define _ICL_DSC0_PICTURE_PARAMETER_SET_3_PB    0x7827C
8572 #define _ICL_DSC1_PICTURE_PARAMETER_SET_3_PB    0x7837C
8573 #define _ICL_DSC0_PICTURE_PARAMETER_SET_3_PC    0x7847C
8574 #define _ICL_DSC1_PICTURE_PARAMETER_SET_3_PC    0x7857C
8575 #define ICL_DSC0_PICTURE_PARAMETER_SET_3(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8576                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_3_PB, \
8577                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_3_PC)
8578 #define ICL_DSC1_PICTURE_PARAMETER_SET_3(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8579                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_3_PB, \
8580                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_3_PC)
8581 #define  DSC_SLICE_WIDTH(slice_width)   ((slice_width) << 16)
8582 #define  DSC_SLICE_HEIGHT(slice_height) ((slice_height) << 0)
8583
8584 #define DSCA_PICTURE_PARAMETER_SET_4            _MMIO(0x6B210)
8585 #define DSCC_PICTURE_PARAMETER_SET_4            _MMIO(0x6BA10)
8586 #define _ICL_DSC0_PICTURE_PARAMETER_SET_4_PB    0x78280
8587 #define _ICL_DSC1_PICTURE_PARAMETER_SET_4_PB    0x78380
8588 #define _ICL_DSC0_PICTURE_PARAMETER_SET_4_PC    0x78480
8589 #define _ICL_DSC1_PICTURE_PARAMETER_SET_4_PC    0x78580
8590 #define ICL_DSC0_PICTURE_PARAMETER_SET_4(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8591                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_4_PB, \
8592                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_4_PC)
8593 #define ICL_DSC1_PICTURE_PARAMETER_SET_4(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8594                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_4_PB, \
8595                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_4_PC)
8596 #define  DSC_INITIAL_DEC_DELAY(dec_delay)       ((dec_delay) << 16)
8597 #define  DSC_INITIAL_XMIT_DELAY(xmit_delay)     ((xmit_delay) << 0)
8598
8599 #define DSCA_PICTURE_PARAMETER_SET_5            _MMIO(0x6B214)
8600 #define DSCC_PICTURE_PARAMETER_SET_5            _MMIO(0x6BA14)
8601 #define _ICL_DSC0_PICTURE_PARAMETER_SET_5_PB    0x78284
8602 #define _ICL_DSC1_PICTURE_PARAMETER_SET_5_PB    0x78384
8603 #define _ICL_DSC0_PICTURE_PARAMETER_SET_5_PC    0x78484
8604 #define _ICL_DSC1_PICTURE_PARAMETER_SET_5_PC    0x78584
8605 #define ICL_DSC0_PICTURE_PARAMETER_SET_5(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8606                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_5_PB, \
8607                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_5_PC)
8608 #define ICL_DSC1_PICTURE_PARAMETER_SET_5(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8609                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_5_PB, \
8610                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_5_PC)
8611 #define  DSC_SCALE_DEC_INT(scale_dec)   ((scale_dec) << 16)
8612 #define  DSC_SCALE_INC_INT(scale_inc)           ((scale_inc) << 0)
8613
8614 #define DSCA_PICTURE_PARAMETER_SET_6            _MMIO(0x6B218)
8615 #define DSCC_PICTURE_PARAMETER_SET_6            _MMIO(0x6BA18)
8616 #define _ICL_DSC0_PICTURE_PARAMETER_SET_6_PB    0x78288
8617 #define _ICL_DSC1_PICTURE_PARAMETER_SET_6_PB    0x78388
8618 #define _ICL_DSC0_PICTURE_PARAMETER_SET_6_PC    0x78488
8619 #define _ICL_DSC1_PICTURE_PARAMETER_SET_6_PC    0x78588
8620 #define ICL_DSC0_PICTURE_PARAMETER_SET_6(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8621                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_6_PB, \
8622                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_6_PC)
8623 #define ICL_DSC1_PICTURE_PARAMETER_SET_6(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8624                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_6_PB, \
8625                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_6_PC)
8626 #define  DSC_FLATNESS_MAX_QP(max_qp)            ((max_qp) << 24)
8627 #define  DSC_FLATNESS_MIN_QP(min_qp)            ((min_qp) << 16)
8628 #define  DSC_FIRST_LINE_BPG_OFFSET(offset)      ((offset) << 8)
8629 #define  DSC_INITIAL_SCALE_VALUE(value)         ((value) << 0)
8630
8631 #define DSCA_PICTURE_PARAMETER_SET_7            _MMIO(0x6B21C)
8632 #define DSCC_PICTURE_PARAMETER_SET_7            _MMIO(0x6BA1C)
8633 #define _ICL_DSC0_PICTURE_PARAMETER_SET_7_PB    0x7828C
8634 #define _ICL_DSC1_PICTURE_PARAMETER_SET_7_PB    0x7838C
8635 #define _ICL_DSC0_PICTURE_PARAMETER_SET_7_PC    0x7848C
8636 #define _ICL_DSC1_PICTURE_PARAMETER_SET_7_PC    0x7858C
8637 #define ICL_DSC0_PICTURE_PARAMETER_SET_7(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8638                                                             _ICL_DSC0_PICTURE_PARAMETER_SET_7_PB, \
8639                                                             _ICL_DSC0_PICTURE_PARAMETER_SET_7_PC)
8640 #define ICL_DSC1_PICTURE_PARAMETER_SET_7(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8641                                                             _ICL_DSC1_PICTURE_PARAMETER_SET_7_PB, \
8642                                                             _ICL_DSC1_PICTURE_PARAMETER_SET_7_PC)
8643 #define  DSC_NFL_BPG_OFFSET(bpg_offset)         ((bpg_offset) << 16)
8644 #define  DSC_SLICE_BPG_OFFSET(bpg_offset)       ((bpg_offset) << 0)
8645
8646 #define DSCA_PICTURE_PARAMETER_SET_8            _MMIO(0x6B220)
8647 #define DSCC_PICTURE_PARAMETER_SET_8            _MMIO(0x6BA20)
8648 #define _ICL_DSC0_PICTURE_PARAMETER_SET_8_PB    0x78290
8649 #define _ICL_DSC1_PICTURE_PARAMETER_SET_8_PB    0x78390
8650 #define _ICL_DSC0_PICTURE_PARAMETER_SET_8_PC    0x78490
8651 #define _ICL_DSC1_PICTURE_PARAMETER_SET_8_PC    0x78590
8652 #define ICL_DSC0_PICTURE_PARAMETER_SET_8(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8653                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_8_PB, \
8654                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_8_PC)
8655 #define ICL_DSC1_PICTURE_PARAMETER_SET_8(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8656                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_8_PB, \
8657                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_8_PC)
8658 #define  DSC_INITIAL_OFFSET(initial_offset)             ((initial_offset) << 16)
8659 #define  DSC_FINAL_OFFSET(final_offset)                 ((final_offset) << 0)
8660
8661 #define DSCA_PICTURE_PARAMETER_SET_9            _MMIO(0x6B224)
8662 #define DSCC_PICTURE_PARAMETER_SET_9            _MMIO(0x6BA24)
8663 #define _ICL_DSC0_PICTURE_PARAMETER_SET_9_PB    0x78294
8664 #define _ICL_DSC1_PICTURE_PARAMETER_SET_9_PB    0x78394
8665 #define _ICL_DSC0_PICTURE_PARAMETER_SET_9_PC    0x78494
8666 #define _ICL_DSC1_PICTURE_PARAMETER_SET_9_PC    0x78594
8667 #define ICL_DSC0_PICTURE_PARAMETER_SET_9(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8668                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_9_PB, \
8669                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_9_PC)
8670 #define ICL_DSC1_PICTURE_PARAMETER_SET_9(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
8671                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_9_PB, \
8672                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_9_PC)
8673 #define  DSC_RC_EDGE_FACTOR(rc_edge_fact)       ((rc_edge_fact) << 16)
8674 #define  DSC_RC_MODEL_SIZE(rc_model_size)       ((rc_model_size) << 0)
8675
8676 #define DSCA_PICTURE_PARAMETER_SET_10           _MMIO(0x6B228)
8677 #define DSCC_PICTURE_PARAMETER_SET_10           _MMIO(0x6BA28)
8678 #define _ICL_DSC0_PICTURE_PARAMETER_SET_10_PB   0x78298
8679 #define _ICL_DSC1_PICTURE_PARAMETER_SET_10_PB   0x78398
8680 #define _ICL_DSC0_PICTURE_PARAMETER_SET_10_PC   0x78498
8681 #define _ICL_DSC1_PICTURE_PARAMETER_SET_10_PC   0x78598
8682 #define ICL_DSC0_PICTURE_PARAMETER_SET_10(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
8683                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_10_PB, \
8684                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_10_PC)
8685 #define ICL_DSC1_PICTURE_PARAMETER_SET_10(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
8686                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_10_PB, \
8687                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_10_PC)
8688 #define  DSC_RC_TARGET_OFF_LOW(rc_tgt_off_low)          ((rc_tgt_off_low) << 20)
8689 #define  DSC_RC_TARGET_OFF_HIGH(rc_tgt_off_high)        ((rc_tgt_off_high) << 16)
8690 #define  DSC_RC_QUANT_INC_LIMIT1(lim)                   ((lim) << 8)
8691 #define  DSC_RC_QUANT_INC_LIMIT0(lim)                   ((lim) << 0)
8692
8693 #define DSCA_PICTURE_PARAMETER_SET_11           _MMIO(0x6B22C)
8694 #define DSCC_PICTURE_PARAMETER_SET_11           _MMIO(0x6BA2C)
8695 #define _ICL_DSC0_PICTURE_PARAMETER_SET_11_PB   0x7829C
8696 #define _ICL_DSC1_PICTURE_PARAMETER_SET_11_PB   0x7839C
8697 #define _ICL_DSC0_PICTURE_PARAMETER_SET_11_PC   0x7849C
8698 #define _ICL_DSC1_PICTURE_PARAMETER_SET_11_PC   0x7859C
8699 #define ICL_DSC0_PICTURE_PARAMETER_SET_11(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
8700                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_11_PB, \
8701                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_11_PC)
8702 #define ICL_DSC1_PICTURE_PARAMETER_SET_11(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
8703                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_11_PB, \
8704                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_11_PC)
8705
8706 #define DSCA_PICTURE_PARAMETER_SET_12           _MMIO(0x6B260)
8707 #define DSCC_PICTURE_PARAMETER_SET_12           _MMIO(0x6BA60)
8708 #define _ICL_DSC0_PICTURE_PARAMETER_SET_12_PB   0x782A0
8709 #define _ICL_DSC1_PICTURE_PARAMETER_SET_12_PB   0x783A0
8710 #define _ICL_DSC0_PICTURE_PARAMETER_SET_12_PC   0x784A0
8711 #define _ICL_DSC1_PICTURE_PARAMETER_SET_12_PC   0x785A0
8712 #define ICL_DSC0_PICTURE_PARAMETER_SET_12(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
8713                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_12_PB, \
8714                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_12_PC)
8715 #define ICL_DSC1_PICTURE_PARAMETER_SET_12(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
8716                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_12_PB, \
8717                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_12_PC)
8718
8719 #define DSCA_PICTURE_PARAMETER_SET_13           _MMIO(0x6B264)
8720 #define DSCC_PICTURE_PARAMETER_SET_13           _MMIO(0x6BA64)
8721 #define _ICL_DSC0_PICTURE_PARAMETER_SET_13_PB   0x782A4
8722 #define _ICL_DSC1_PICTURE_PARAMETER_SET_13_PB   0x783A4
8723 #define _ICL_DSC0_PICTURE_PARAMETER_SET_13_PC   0x784A4
8724 #define _ICL_DSC1_PICTURE_PARAMETER_SET_13_PC   0x785A4
8725 #define ICL_DSC0_PICTURE_PARAMETER_SET_13(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
8726                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_13_PB, \
8727                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_13_PC)
8728 #define ICL_DSC1_PICTURE_PARAMETER_SET_13(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
8729                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_13_PB, \
8730                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_13_PC)
8731
8732 #define DSCA_PICTURE_PARAMETER_SET_14           _MMIO(0x6B268)
8733 #define DSCC_PICTURE_PARAMETER_SET_14           _MMIO(0x6BA68)
8734 #define _ICL_DSC0_PICTURE_PARAMETER_SET_14_PB   0x782A8
8735 #define _ICL_DSC1_PICTURE_PARAMETER_SET_14_PB   0x783A8
8736 #define _ICL_DSC0_PICTURE_PARAMETER_SET_14_PC   0x784A8
8737 #define _ICL_DSC1_PICTURE_PARAMETER_SET_14_PC   0x785A8
8738 #define ICL_DSC0_PICTURE_PARAMETER_SET_14(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
8739                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_14_PB, \
8740                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_14_PC)
8741 #define ICL_DSC1_PICTURE_PARAMETER_SET_14(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
8742                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_14_PB, \
8743                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_14_PC)
8744
8745 #define DSCA_PICTURE_PARAMETER_SET_15           _MMIO(0x6B26C)
8746 #define DSCC_PICTURE_PARAMETER_SET_15           _MMIO(0x6BA6C)
8747 #define _ICL_DSC0_PICTURE_PARAMETER_SET_15_PB   0x782AC
8748 #define _ICL_DSC1_PICTURE_PARAMETER_SET_15_PB   0x783AC
8749 #define _ICL_DSC0_PICTURE_PARAMETER_SET_15_PC   0x784AC
8750 #define _ICL_DSC1_PICTURE_PARAMETER_SET_15_PC   0x785AC
8751 #define ICL_DSC0_PICTURE_PARAMETER_SET_15(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
8752                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_15_PB, \
8753                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_15_PC)
8754 #define ICL_DSC1_PICTURE_PARAMETER_SET_15(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
8755                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_15_PB, \
8756                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_15_PC)
8757
8758 #define DSCA_PICTURE_PARAMETER_SET_16           _MMIO(0x6B270)
8759 #define DSCC_PICTURE_PARAMETER_SET_16           _MMIO(0x6BA70)
8760 #define _ICL_DSC0_PICTURE_PARAMETER_SET_16_PB   0x782B0
8761 #define _ICL_DSC1_PICTURE_PARAMETER_SET_16_PB   0x783B0
8762 #define _ICL_DSC0_PICTURE_PARAMETER_SET_16_PC   0x784B0
8763 #define _ICL_DSC1_PICTURE_PARAMETER_SET_16_PC   0x785B0
8764 #define ICL_DSC0_PICTURE_PARAMETER_SET_16(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
8765                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_16_PB, \
8766                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_16_PC)
8767 #define ICL_DSC1_PICTURE_PARAMETER_SET_16(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
8768                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_16_PB, \
8769                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_16_PC)
8770 #define  DSC_SLICE_ROW_PER_FRAME(slice_row_per_frame)   ((slice_row_per_frame) << 20)
8771 #define  DSC_SLICE_PER_LINE(slice_per_line)             ((slice_per_line) << 16)
8772 #define  DSC_SLICE_CHUNK_SIZE(slice_chunk_size)         ((slice_chunk_size) << 0)
8773
8774 /* Icelake Rate Control Buffer Threshold Registers */
8775 #define DSCA_RC_BUF_THRESH_0                    _MMIO(0x6B230)
8776 #define DSCA_RC_BUF_THRESH_0_UDW                _MMIO(0x6B230 + 4)
8777 #define DSCC_RC_BUF_THRESH_0                    _MMIO(0x6BA30)
8778 #define DSCC_RC_BUF_THRESH_0_UDW                _MMIO(0x6BA30 + 4)
8779 #define _ICL_DSC0_RC_BUF_THRESH_0_PB            (0x78254)
8780 #define _ICL_DSC0_RC_BUF_THRESH_0_UDW_PB        (0x78254 + 4)
8781 #define _ICL_DSC1_RC_BUF_THRESH_0_PB            (0x78354)
8782 #define _ICL_DSC1_RC_BUF_THRESH_0_UDW_PB        (0x78354 + 4)
8783 #define _ICL_DSC0_RC_BUF_THRESH_0_PC            (0x78454)
8784 #define _ICL_DSC0_RC_BUF_THRESH_0_UDW_PC        (0x78454 + 4)
8785 #define _ICL_DSC1_RC_BUF_THRESH_0_PC            (0x78554)
8786 #define _ICL_DSC1_RC_BUF_THRESH_0_UDW_PC        (0x78554 + 4)
8787 #define ICL_DSC0_RC_BUF_THRESH_0(pipe)          _MMIO_PIPE((pipe) - PIPE_B, \
8788                                                 _ICL_DSC0_RC_BUF_THRESH_0_PB, \
8789                                                 _ICL_DSC0_RC_BUF_THRESH_0_PC)
8790 #define ICL_DSC0_RC_BUF_THRESH_0_UDW(pipe)      _MMIO_PIPE((pipe) - PIPE_B, \
8791                                                 _ICL_DSC0_RC_BUF_THRESH_0_UDW_PB, \
8792                                                 _ICL_DSC0_RC_BUF_THRESH_0_UDW_PC)
8793 #define ICL_DSC1_RC_BUF_THRESH_0(pipe)          _MMIO_PIPE((pipe) - PIPE_B, \
8794                                                 _ICL_DSC1_RC_BUF_THRESH_0_PB, \
8795                                                 _ICL_DSC1_RC_BUF_THRESH_0_PC)
8796 #define ICL_DSC1_RC_BUF_THRESH_0_UDW(pipe)      _MMIO_PIPE((pipe) - PIPE_B, \
8797                                                 _ICL_DSC1_RC_BUF_THRESH_0_UDW_PB, \
8798                                                 _ICL_DSC1_RC_BUF_THRESH_0_UDW_PC)
8799
8800 #define DSCA_RC_BUF_THRESH_1                    _MMIO(0x6B238)
8801 #define DSCA_RC_BUF_THRESH_1_UDW                _MMIO(0x6B238 + 4)
8802 #define DSCC_RC_BUF_THRESH_1                    _MMIO(0x6BA38)
8803 #define DSCC_RC_BUF_THRESH_1_UDW                _MMIO(0x6BA38 + 4)
8804 #define _ICL_DSC0_RC_BUF_THRESH_1_PB            (0x7825C)
8805 #define _ICL_DSC0_RC_BUF_THRESH_1_UDW_PB        (0x7825C + 4)
8806 #define _ICL_DSC1_RC_BUF_THRESH_1_PB            (0x7835C)
8807 #define _ICL_DSC1_RC_BUF_THRESH_1_UDW_PB        (0x7835C + 4)
8808 #define _ICL_DSC0_RC_BUF_THRESH_1_PC            (0x7845C)
8809 #define _ICL_DSC0_RC_BUF_THRESH_1_UDW_PC        (0x7845C + 4)
8810 #define _ICL_DSC1_RC_BUF_THRESH_1_PC            (0x7855C)
8811 #define _ICL_DSC1_RC_BUF_THRESH_1_UDW_PC        (0x7855C + 4)
8812 #define ICL_DSC0_RC_BUF_THRESH_1(pipe)          _MMIO_PIPE((pipe) - PIPE_B, \
8813                                                 _ICL_DSC0_RC_BUF_THRESH_1_PB, \
8814                                                 _ICL_DSC0_RC_BUF_THRESH_1_PC)
8815 #define ICL_DSC0_RC_BUF_THRESH_1_UDW(pipe)      _MMIO_PIPE((pipe) - PIPE_B, \
8816                                                 _ICL_DSC0_RC_BUF_THRESH_1_UDW_PB, \
8817                                                 _ICL_DSC0_RC_BUF_THRESH_1_UDW_PC)
8818 #define ICL_DSC1_RC_BUF_THRESH_1(pipe)          _MMIO_PIPE((pipe) - PIPE_B, \
8819                                                 _ICL_DSC1_RC_BUF_THRESH_1_PB, \
8820                                                 _ICL_DSC1_RC_BUF_THRESH_1_PC)
8821 #define ICL_DSC1_RC_BUF_THRESH_1_UDW(pipe)      _MMIO_PIPE((pipe) - PIPE_B, \
8822                                                 _ICL_DSC1_RC_BUF_THRESH_1_UDW_PB, \
8823                                                 _ICL_DSC1_RC_BUF_THRESH_1_UDW_PC)
8824
8825 #define PORT_TX_DFLEXDPSP(fia)                  _MMIO_FIA((fia), 0x008A0)
8826 #define   MODULAR_FIA_MASK                      (1 << 4)
8827 #define   TC_LIVE_STATE_TBT(idx)                (1 << ((idx) * 8 + 6))
8828 #define   TC_LIVE_STATE_TC(idx)                 (1 << ((idx) * 8 + 5))
8829 #define   DP_LANE_ASSIGNMENT_SHIFT(idx)         ((idx) * 8)
8830 #define   DP_LANE_ASSIGNMENT_MASK(idx)          (0xf << ((idx) * 8))
8831 #define   DP_LANE_ASSIGNMENT(idx, x)            ((x) << ((idx) * 8))
8832
8833 #define PORT_TX_DFLEXDPPMS(fia)                 _MMIO_FIA((fia), 0x00890)
8834 #define   DP_PHY_MODE_STATUS_COMPLETED(idx)     (1 << (idx))
8835
8836 #define PORT_TX_DFLEXDPCSSS(fia)                _MMIO_FIA((fia), 0x00894)
8837 #define   DP_PHY_MODE_STATUS_NOT_SAFE(idx)      (1 << (idx))
8838
8839 #define PORT_TX_DFLEXPA1(fia)                   _MMIO_FIA((fia), 0x00880)
8840 #define   DP_PIN_ASSIGNMENT_SHIFT(idx)          ((idx) * 4)
8841 #define   DP_PIN_ASSIGNMENT_MASK(idx)           (0xf << ((idx) * 4))
8842 #define   DP_PIN_ASSIGNMENT(idx, x)             ((x) << ((idx) * 4))
8843
8844 #define _TCSS_DDI_STATUS_1                      0x161500
8845 #define _TCSS_DDI_STATUS_2                      0x161504
8846 #define TCSS_DDI_STATUS(tc)                     _MMIO(_PICK_EVEN(tc, \
8847                                                                  _TCSS_DDI_STATUS_1, \
8848                                                                  _TCSS_DDI_STATUS_2))
8849 #define  TCSS_DDI_STATUS_READY                  REG_BIT(2)
8850 #define  TCSS_DDI_STATUS_HPD_LIVE_STATUS_TBT    REG_BIT(1)
8851 #define  TCSS_DDI_STATUS_HPD_LIVE_STATUS_ALT    REG_BIT(0)
8852
8853 #define PRIMARY_SPI_TRIGGER                     _MMIO(0x102040)
8854 #define PRIMARY_SPI_ADDRESS                     _MMIO(0x102080)
8855 #define PRIMARY_SPI_REGIONID                    _MMIO(0x102084)
8856 #define SPI_STATIC_REGIONS                      _MMIO(0x102090)
8857 #define   OPTIONROM_SPI_REGIONID_MASK           REG_GENMASK(7, 0)
8858 #define OROM_OFFSET                             _MMIO(0x1020c0)
8859 #define   OROM_OFFSET_MASK                      REG_GENMASK(20, 16)
8860
8861 /* This register controls the Display State Buffer (DSB) engines. */
8862 #define _DSBSL_INSTANCE_BASE            0x70B00
8863 #define DSBSL_INSTANCE(pipe, id)        (_DSBSL_INSTANCE_BASE + \
8864                                          (pipe) * 0x1000 + (id) * 0x100)
8865 #define DSB_HEAD(pipe, id)              _MMIO(DSBSL_INSTANCE(pipe, id) + 0x0)
8866 #define DSB_TAIL(pipe, id)              _MMIO(DSBSL_INSTANCE(pipe, id) + 0x4)
8867 #define DSB_CTRL(pipe, id)              _MMIO(DSBSL_INSTANCE(pipe, id) + 0x8)
8868 #define   DSB_ENABLE                    (1 << 31)
8869 #define   DSB_STATUS                    (1 << 0)
8870
8871 #define CLKREQ_POLICY                   _MMIO(0x101038)
8872 #define  CLKREQ_POLICY_MEM_UP_OVRD      REG_BIT(1)
8873
8874 #define CLKGATE_DIS_MISC                        _MMIO(0x46534)
8875 #define  CLKGATE_DIS_MISC_DMASC_GATING_DIS      REG_BIT(21)
8876
8877 #define GEN12_CULLBIT1                  _MMIO(0x6100)
8878 #define GEN12_CULLBIT2                  _MMIO(0x7030)
8879 #define GEN12_STATE_ACK_DEBUG           _MMIO(0x20BC)
8880
8881 #endif /* _I915_REG_H_ */