c78337ab4f7b9ec9c2cc230ba91e8a40a215b3ef
[platform/kernel/linux-rpi.git] / drivers / gpu / drm / i915 / i915_reg.h
1 /* Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
2  * All Rights Reserved.
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the
6  * "Software"), to deal in the Software without restriction, including
7  * without limitation the rights to use, copy, modify, merge, publish,
8  * distribute, sub license, and/or sell copies of the Software, and to
9  * permit persons to whom the Software is furnished to do so, subject to
10  * the following conditions:
11  *
12  * The above copyright notice and this permission notice (including the
13  * next paragraph) shall be included in all copies or substantial portions
14  * of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
17  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
18  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
19  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
20  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
21  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
22  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
23  */
24
25 #ifndef _I915_REG_H_
26 #define _I915_REG_H_
27
28 #include <linux/bitfield.h>
29 #include <linux/bits.h>
30
31 /**
32  * DOC: The i915 register macro definition style guide
33  *
34  * Follow the style described here for new macros, and while changing existing
35  * macros. Do **not** mass change existing definitions just to update the style.
36  *
37  * File Layout
38  * ~~~~~~~~~~~
39  *
40  * Keep helper macros near the top. For example, _PIPE() and friends.
41  *
42  * Prefix macros that generally should not be used outside of this file with
43  * underscore '_'. For example, _PIPE() and friends, single instances of
44  * registers that are defined solely for the use by function-like macros.
45  *
46  * Avoid using the underscore prefixed macros outside of this file. There are
47  * exceptions, but keep them to a minimum.
48  *
49  * There are two basic types of register definitions: Single registers and
50  * register groups. Register groups are registers which have two or more
51  * instances, for example one per pipe, port, transcoder, etc. Register groups
52  * should be defined using function-like macros.
53  *
54  * For single registers, define the register offset first, followed by register
55  * contents.
56  *
57  * For register groups, define the register instance offsets first, prefixed
58  * with underscore, followed by a function-like macro choosing the right
59  * instance based on the parameter, followed by register contents.
60  *
61  * Define the register contents (i.e. bit and bit field macros) from most
62  * significant to least significant bit. Indent the register content macros
63  * using two extra spaces between ``#define`` and the macro name.
64  *
65  * Define bit fields using ``REG_GENMASK(h, l)``. Define bit field contents
66  * using ``REG_FIELD_PREP(mask, value)``. This will define the values already
67  * shifted in place, so they can be directly OR'd together. For convenience,
68  * function-like macros may be used to define bit fields, but do note that the
69  * macros may be needed to read as well as write the register contents.
70  *
71  * Define bits using ``REG_BIT(N)``. Do **not** add ``_BIT`` suffix to the name.
72  *
73  * Group the register and its contents together without blank lines, separate
74  * from other registers and their contents with one blank line.
75  *
76  * Indent macro values from macro names using TABs. Align values vertically. Use
77  * braces in macro values as needed to avoid unintended precedence after macro
78  * substitution. Use spaces in macro values according to kernel coding
79  * style. Use lower case in hexadecimal values.
80  *
81  * Naming
82  * ~~~~~~
83  *
84  * Try to name registers according to the specs. If the register name changes in
85  * the specs from platform to another, stick to the original name.
86  *
87  * Try to re-use existing register macro definitions. Only add new macros for
88  * new register offsets, or when the register contents have changed enough to
89  * warrant a full redefinition.
90  *
91  * When a register macro changes for a new platform, prefix the new macro using
92  * the platform acronym or generation. For example, ``SKL_`` or ``GEN8_``. The
93  * prefix signifies the start platform/generation using the register.
94  *
95  * When a bit (field) macro changes or gets added for a new platform, while
96  * retaining the existing register macro, add a platform acronym or generation
97  * suffix to the name. For example, ``_SKL`` or ``_GEN8``.
98  *
99  * Examples
100  * ~~~~~~~~
101  *
102  * (Note that the values in the example are indented using spaces instead of
103  * TABs to avoid misalignment in generated documentation. Use TABs in the
104  * definitions.)::
105  *
106  *  #define _FOO_A                      0xf000
107  *  #define _FOO_B                      0xf001
108  *  #define FOO(pipe)                   _MMIO_PIPE(pipe, _FOO_A, _FOO_B)
109  *  #define   FOO_ENABLE                REG_BIT(31)
110  *  #define   FOO_MODE_MASK             REG_GENMASK(19, 16)
111  *  #define   FOO_MODE_BAR              REG_FIELD_PREP(FOO_MODE_MASK, 0)
112  *  #define   FOO_MODE_BAZ              REG_FIELD_PREP(FOO_MODE_MASK, 1)
113  *  #define   FOO_MODE_QUX_SNB          REG_FIELD_PREP(FOO_MODE_MASK, 2)
114  *
115  *  #define BAR                         _MMIO(0xb000)
116  *  #define GEN8_BAR                    _MMIO(0xb888)
117  */
118
119 /**
120  * REG_BIT() - Prepare a u32 bit value
121  * @__n: 0-based bit number
122  *
123  * Local wrapper for BIT() to force u32, with compile time checks.
124  *
125  * @return: Value with bit @__n set.
126  */
127 #define REG_BIT(__n)                                                    \
128         ((u32)(BIT(__n) +                                               \
129                BUILD_BUG_ON_ZERO(__is_constexpr(__n) &&         \
130                                  ((__n) < 0 || (__n) > 31))))
131
132 /**
133  * REG_GENMASK() - Prepare a continuous u32 bitmask
134  * @__high: 0-based high bit
135  * @__low: 0-based low bit
136  *
137  * Local wrapper for GENMASK() to force u32, with compile time checks.
138  *
139  * @return: Continuous bitmask from @__high to @__low, inclusive.
140  */
141 #define REG_GENMASK(__high, __low)                                      \
142         ((u32)(GENMASK(__high, __low) +                                 \
143                BUILD_BUG_ON_ZERO(__is_constexpr(__high) &&      \
144                                  __is_constexpr(__low) &&               \
145                                  ((__low) < 0 || (__high) > 31 || (__low) > (__high)))))
146
147 /*
148  * Local integer constant expression version of is_power_of_2().
149  */
150 #define IS_POWER_OF_2(__x)              ((__x) && (((__x) & ((__x) - 1)) == 0))
151
152 /**
153  * REG_FIELD_PREP() - Prepare a u32 bitfield value
154  * @__mask: shifted mask defining the field's length and position
155  * @__val: value to put in the field
156  *
157  * Local copy of FIELD_PREP() to generate an integer constant expression, force
158  * u32 and for consistency with REG_FIELD_GET(), REG_BIT() and REG_GENMASK().
159  *
160  * @return: @__val masked and shifted into the field defined by @__mask.
161  */
162 #define REG_FIELD_PREP(__mask, __val)                                           \
163         ((u32)((((typeof(__mask))(__val) << __bf_shf(__mask)) & (__mask)) +     \
164                BUILD_BUG_ON_ZERO(!__is_constexpr(__mask)) +             \
165                BUILD_BUG_ON_ZERO((__mask) == 0 || (__mask) > U32_MAX) +         \
166                BUILD_BUG_ON_ZERO(!IS_POWER_OF_2((__mask) + (1ULL << __bf_shf(__mask)))) + \
167                BUILD_BUG_ON_ZERO(__builtin_choose_expr(__is_constexpr(__val), (~((__mask) >> __bf_shf(__mask)) & (__val)), 0))))
168
169 /**
170  * REG_FIELD_GET() - Extract a u32 bitfield value
171  * @__mask: shifted mask defining the field's length and position
172  * @__val: value to extract the bitfield value from
173  *
174  * Local wrapper for FIELD_GET() to force u32 and for consistency with
175  * REG_FIELD_PREP(), REG_BIT() and REG_GENMASK().
176  *
177  * @return: Masked and shifted value of the field defined by @__mask in @__val.
178  */
179 #define REG_FIELD_GET(__mask, __val)    ((u32)FIELD_GET(__mask, __val))
180
181 typedef struct {
182         u32 reg;
183 } i915_reg_t;
184
185 #define _MMIO(r) ((const i915_reg_t){ .reg = (r) })
186
187 #define INVALID_MMIO_REG _MMIO(0)
188
189 static __always_inline u32 i915_mmio_reg_offset(i915_reg_t reg)
190 {
191         return reg.reg;
192 }
193
194 static inline bool i915_mmio_reg_equal(i915_reg_t a, i915_reg_t b)
195 {
196         return i915_mmio_reg_offset(a) == i915_mmio_reg_offset(b);
197 }
198
199 static inline bool i915_mmio_reg_valid(i915_reg_t reg)
200 {
201         return !i915_mmio_reg_equal(reg, INVALID_MMIO_REG);
202 }
203
204 #define VLV_DISPLAY_BASE                0x180000
205 #define VLV_MIPI_BASE                   VLV_DISPLAY_BASE
206 #define BXT_MIPI_BASE                   0x60000
207
208 #define DISPLAY_MMIO_BASE(dev_priv)     (INTEL_INFO(dev_priv)->display_mmio_offset)
209
210 /*
211  * Given the first two numbers __a and __b of arbitrarily many evenly spaced
212  * numbers, pick the 0-based __index'th value.
213  *
214  * Always prefer this over _PICK() if the numbers are evenly spaced.
215  */
216 #define _PICK_EVEN(__index, __a, __b) ((__a) + (__index) * ((__b) - (__a)))
217
218 /*
219  * Given the arbitrary numbers in varargs, pick the 0-based __index'th number.
220  *
221  * Always prefer _PICK_EVEN() over this if the numbers are evenly spaced.
222  */
223 #define _PICK(__index, ...) (((const u32 []){ __VA_ARGS__ })[__index])
224
225 /*
226  * Named helper wrappers around _PICK_EVEN() and _PICK().
227  */
228 #define _PIPE(pipe, a, b)               _PICK_EVEN(pipe, a, b)
229 #define _PLANE(plane, a, b)             _PICK_EVEN(plane, a, b)
230 #define _TRANS(tran, a, b)              _PICK_EVEN(tran, a, b)
231 #define _PORT(port, a, b)               _PICK_EVEN(port, a, b)
232 #define _PLL(pll, a, b)                 _PICK_EVEN(pll, a, b)
233 #define _PHY(phy, a, b)                 _PICK_EVEN(phy, a, b)
234
235 #define _MMIO_PIPE(pipe, a, b)          _MMIO(_PIPE(pipe, a, b))
236 #define _MMIO_PLANE(plane, a, b)        _MMIO(_PLANE(plane, a, b))
237 #define _MMIO_TRANS(tran, a, b)         _MMIO(_TRANS(tran, a, b))
238 #define _MMIO_PORT(port, a, b)          _MMIO(_PORT(port, a, b))
239 #define _MMIO_PLL(pll, a, b)            _MMIO(_PLL(pll, a, b))
240 #define _MMIO_PHY(phy, a, b)            _MMIO(_PHY(phy, a, b))
241
242 #define _PHY3(phy, ...)                 _PICK(phy, __VA_ARGS__)
243
244 #define _MMIO_PIPE3(pipe, a, b, c)      _MMIO(_PICK(pipe, a, b, c))
245 #define _MMIO_PORT3(pipe, a, b, c)      _MMIO(_PICK(pipe, a, b, c))
246 #define _MMIO_PHY3(phy, a, b, c)        _MMIO(_PHY3(phy, a, b, c))
247 #define _MMIO_PLL3(pll, ...)            _MMIO(_PICK(pll, __VA_ARGS__))
248
249
250 /*
251  * Device info offset array based helpers for groups of registers with unevenly
252  * spaced base offsets.
253  */
254 #define _MMIO_PIPE2(pipe, reg)          _MMIO(INTEL_INFO(dev_priv)->pipe_offsets[pipe] - \
255                                               INTEL_INFO(dev_priv)->pipe_offsets[PIPE_A] + (reg) + \
256                                               DISPLAY_MMIO_BASE(dev_priv))
257 #define _TRANS2(tran, reg)              (INTEL_INFO(dev_priv)->trans_offsets[(tran)] - \
258                                          INTEL_INFO(dev_priv)->trans_offsets[TRANSCODER_A] + (reg) + \
259                                          DISPLAY_MMIO_BASE(dev_priv))
260 #define _MMIO_TRANS2(tran, reg)         _MMIO(_TRANS2(tran, reg))
261 #define _CURSOR2(pipe, reg)             _MMIO(INTEL_INFO(dev_priv)->cursor_offsets[(pipe)] - \
262                                               INTEL_INFO(dev_priv)->cursor_offsets[PIPE_A] + (reg) + \
263                                               DISPLAY_MMIO_BASE(dev_priv))
264
265 #define __MASKED_FIELD(mask, value) ((mask) << 16 | (value))
266 #define _MASKED_FIELD(mask, value) ({                                      \
267         if (__builtin_constant_p(mask))                                    \
268                 BUILD_BUG_ON_MSG(((mask) & 0xffff0000), "Incorrect mask"); \
269         if (__builtin_constant_p(value))                                   \
270                 BUILD_BUG_ON_MSG((value) & 0xffff0000, "Incorrect value"); \
271         if (__builtin_constant_p(mask) && __builtin_constant_p(value))     \
272                 BUILD_BUG_ON_MSG((value) & ~(mask),                        \
273                                  "Incorrect value for mask");              \
274         __MASKED_FIELD(mask, value); })
275 #define _MASKED_BIT_ENABLE(a)   ({ typeof(a) _a = (a); _MASKED_FIELD(_a, _a); })
276 #define _MASKED_BIT_DISABLE(a)  (_MASKED_FIELD((a), 0))
277
278 /* PCI config space */
279
280 #define MCHBAR_I915 0x44
281 #define MCHBAR_I965 0x48
282 #define MCHBAR_SIZE (4 * 4096)
283
284 #define DEVEN 0x54
285 #define   DEVEN_MCHBAR_EN (1 << 28)
286
287 /* BSM in include/drm/i915_drm.h */
288
289 #define HPLLCC  0xc0 /* 85x only */
290 #define   GC_CLOCK_CONTROL_MASK         (0x7 << 0)
291 #define   GC_CLOCK_133_200              (0 << 0)
292 #define   GC_CLOCK_100_200              (1 << 0)
293 #define   GC_CLOCK_100_133              (2 << 0)
294 #define   GC_CLOCK_133_266              (3 << 0)
295 #define   GC_CLOCK_133_200_2            (4 << 0)
296 #define   GC_CLOCK_133_266_2            (5 << 0)
297 #define   GC_CLOCK_166_266              (6 << 0)
298 #define   GC_CLOCK_166_250              (7 << 0)
299
300 #define I915_GDRST 0xc0 /* PCI config register */
301 #define   GRDOM_FULL            (0 << 2)
302 #define   GRDOM_RENDER          (1 << 2)
303 #define   GRDOM_MEDIA           (3 << 2)
304 #define   GRDOM_MASK            (3 << 2)
305 #define   GRDOM_RESET_STATUS    (1 << 1)
306 #define   GRDOM_RESET_ENABLE    (1 << 0)
307
308 /* BSpec only has register offset, PCI device and bit found empirically */
309 #define I830_CLOCK_GATE 0xc8 /* device 0 */
310 #define   I830_L2_CACHE_CLOCK_GATE_DISABLE      (1 << 2)
311
312 #define GCDGMBUS 0xcc
313
314 #define GCFGC2  0xda
315 #define GCFGC   0xf0 /* 915+ only */
316 #define   GC_LOW_FREQUENCY_ENABLE       (1 << 7)
317 #define   GC_DISPLAY_CLOCK_190_200_MHZ  (0 << 4)
318 #define   GC_DISPLAY_CLOCK_333_320_MHZ  (4 << 4)
319 #define   GC_DISPLAY_CLOCK_267_MHZ_PNV  (0 << 4)
320 #define   GC_DISPLAY_CLOCK_333_MHZ_PNV  (1 << 4)
321 #define   GC_DISPLAY_CLOCK_444_MHZ_PNV  (2 << 4)
322 #define   GC_DISPLAY_CLOCK_200_MHZ_PNV  (5 << 4)
323 #define   GC_DISPLAY_CLOCK_133_MHZ_PNV  (6 << 4)
324 #define   GC_DISPLAY_CLOCK_167_MHZ_PNV  (7 << 4)
325 #define   GC_DISPLAY_CLOCK_MASK         (7 << 4)
326 #define   GM45_GC_RENDER_CLOCK_MASK     (0xf << 0)
327 #define   GM45_GC_RENDER_CLOCK_266_MHZ  (8 << 0)
328 #define   GM45_GC_RENDER_CLOCK_320_MHZ  (9 << 0)
329 #define   GM45_GC_RENDER_CLOCK_400_MHZ  (0xb << 0)
330 #define   GM45_GC_RENDER_CLOCK_533_MHZ  (0xc << 0)
331 #define   I965_GC_RENDER_CLOCK_MASK     (0xf << 0)
332 #define   I965_GC_RENDER_CLOCK_267_MHZ  (2 << 0)
333 #define   I965_GC_RENDER_CLOCK_333_MHZ  (3 << 0)
334 #define   I965_GC_RENDER_CLOCK_444_MHZ  (4 << 0)
335 #define   I965_GC_RENDER_CLOCK_533_MHZ  (5 << 0)
336 #define   I945_GC_RENDER_CLOCK_MASK     (7 << 0)
337 #define   I945_GC_RENDER_CLOCK_166_MHZ  (0 << 0)
338 #define   I945_GC_RENDER_CLOCK_200_MHZ  (1 << 0)
339 #define   I945_GC_RENDER_CLOCK_250_MHZ  (3 << 0)
340 #define   I945_GC_RENDER_CLOCK_400_MHZ  (5 << 0)
341 #define   I915_GC_RENDER_CLOCK_MASK     (7 << 0)
342 #define   I915_GC_RENDER_CLOCK_166_MHZ  (0 << 0)
343 #define   I915_GC_RENDER_CLOCK_200_MHZ  (1 << 0)
344 #define   I915_GC_RENDER_CLOCK_333_MHZ  (4 << 0)
345
346 #define ASLE    0xe4
347 #define ASLS    0xfc
348
349 #define SWSCI   0xe8
350 #define   SWSCI_SCISEL  (1 << 15)
351 #define   SWSCI_GSSCIE  (1 << 0)
352
353 #define LBPC 0xf4 /* legacy/combination backlight modes, also called LBB */
354
355
356 #define ILK_GDSR _MMIO(MCHBAR_MIRROR_BASE + 0x2ca4)
357 #define  ILK_GRDOM_FULL         (0 << 1)
358 #define  ILK_GRDOM_RENDER       (1 << 1)
359 #define  ILK_GRDOM_MEDIA        (3 << 1)
360 #define  ILK_GRDOM_MASK         (3 << 1)
361 #define  ILK_GRDOM_RESET_ENABLE (1 << 0)
362
363 #define GEN6_MBCUNIT_SNPCR      _MMIO(0x900c) /* for LLC config */
364 #define   GEN6_MBC_SNPCR_SHIFT  21
365 #define   GEN6_MBC_SNPCR_MASK   (3 << 21)
366 #define   GEN6_MBC_SNPCR_MAX    (0 << 21)
367 #define   GEN6_MBC_SNPCR_MED    (1 << 21)
368 #define   GEN6_MBC_SNPCR_LOW    (2 << 21)
369 #define   GEN6_MBC_SNPCR_MIN    (3 << 21) /* only 1/16th of the cache is shared */
370
371 #define VLV_G3DCTL              _MMIO(0x9024)
372 #define VLV_GSCKGCTL            _MMIO(0x9028)
373
374 #define GEN6_MBCTL              _MMIO(0x0907c)
375 #define   GEN6_MBCTL_ENABLE_BOOT_FETCH  (1 << 4)
376 #define   GEN6_MBCTL_CTX_FETCH_NEEDED   (1 << 3)
377 #define   GEN6_MBCTL_BME_UPDATE_ENABLE  (1 << 2)
378 #define   GEN6_MBCTL_MAE_UPDATE_ENABLE  (1 << 1)
379 #define   GEN6_MBCTL_BOOT_FETCH_MECH    (1 << 0)
380
381 #define GEN6_GDRST      _MMIO(0x941c)
382 #define  GEN6_GRDOM_FULL                (1 << 0)
383 #define  GEN6_GRDOM_RENDER              (1 << 1)
384 #define  GEN6_GRDOM_MEDIA               (1 << 2)
385 #define  GEN6_GRDOM_BLT                 (1 << 3)
386 #define  GEN6_GRDOM_VECS                (1 << 4)
387 #define  GEN9_GRDOM_GUC                 (1 << 5)
388 #define  GEN8_GRDOM_MEDIA2              (1 << 7)
389 /* GEN11 changed all bit defs except for FULL & RENDER */
390 #define  GEN11_GRDOM_FULL               GEN6_GRDOM_FULL
391 #define  GEN11_GRDOM_RENDER             GEN6_GRDOM_RENDER
392 #define  GEN11_GRDOM_BLT                (1 << 2)
393 #define  GEN11_GRDOM_GUC                (1 << 3)
394 #define  GEN11_GRDOM_MEDIA              (1 << 5)
395 #define  GEN11_GRDOM_MEDIA2             (1 << 6)
396 #define  GEN11_GRDOM_MEDIA3             (1 << 7)
397 #define  GEN11_GRDOM_MEDIA4             (1 << 8)
398 #define  GEN11_GRDOM_MEDIA5             (1 << 9)
399 #define  GEN11_GRDOM_MEDIA6             (1 << 10)
400 #define  GEN11_GRDOM_MEDIA7             (1 << 11)
401 #define  GEN11_GRDOM_MEDIA8             (1 << 12)
402 #define  GEN11_GRDOM_VECS               (1 << 13)
403 #define  GEN11_GRDOM_VECS2              (1 << 14)
404 #define  GEN11_GRDOM_VECS3              (1 << 15)
405 #define  GEN11_GRDOM_VECS4              (1 << 16)
406 #define  GEN11_GRDOM_SFC0               (1 << 17)
407 #define  GEN11_GRDOM_SFC1               (1 << 18)
408 #define  GEN11_GRDOM_SFC2               (1 << 19)
409 #define  GEN11_GRDOM_SFC3               (1 << 20)
410
411 #define  GEN11_VCS_SFC_RESET_BIT(instance)      (GEN11_GRDOM_SFC0 << ((instance) >> 1))
412 #define  GEN11_VECS_SFC_RESET_BIT(instance)     (GEN11_GRDOM_SFC0 << (instance))
413
414 #define GEN11_VCS_SFC_FORCED_LOCK(engine)       _MMIO((engine)->mmio_base + 0x88C)
415 #define   GEN11_VCS_SFC_FORCED_LOCK_BIT         (1 << 0)
416 #define GEN11_VCS_SFC_LOCK_STATUS(engine)       _MMIO((engine)->mmio_base + 0x890)
417 #define   GEN11_VCS_SFC_USAGE_BIT               (1 << 0)
418 #define   GEN11_VCS_SFC_LOCK_ACK_BIT            (1 << 1)
419
420 #define GEN11_VECS_SFC_FORCED_LOCK(engine)      _MMIO((engine)->mmio_base + 0x201C)
421 #define   GEN11_VECS_SFC_FORCED_LOCK_BIT        (1 << 0)
422 #define GEN11_VECS_SFC_LOCK_ACK(engine)         _MMIO((engine)->mmio_base + 0x2018)
423 #define   GEN11_VECS_SFC_LOCK_ACK_BIT           (1 << 0)
424 #define GEN11_VECS_SFC_USAGE(engine)            _MMIO((engine)->mmio_base + 0x2014)
425 #define   GEN11_VECS_SFC_USAGE_BIT              (1 << 0)
426
427 #define GEN12_HCP_SFC_FORCED_LOCK(engine)       _MMIO((engine)->mmio_base + 0x2910)
428 #define   GEN12_HCP_SFC_FORCED_LOCK_BIT         REG_BIT(0)
429 #define GEN12_HCP_SFC_LOCK_STATUS(engine)       _MMIO((engine)->mmio_base + 0x2914)
430 #define   GEN12_HCP_SFC_LOCK_ACK_BIT            REG_BIT(1)
431 #define   GEN12_HCP_SFC_USAGE_BIT                       REG_BIT(0)
432
433 #define GEN12_SFC_DONE(n)               _MMIO(0x1cc000 + (n) * 0x1000)
434 #define GEN12_SFC_DONE_MAX              4
435
436 #define RING_PP_DIR_BASE(base)          _MMIO((base) + 0x228)
437 #define RING_PP_DIR_BASE_READ(base)     _MMIO((base) + 0x518)
438 #define RING_PP_DIR_DCLV(base)          _MMIO((base) + 0x220)
439 #define   PP_DIR_DCLV_2G                0xffffffff
440
441 #define GEN8_RING_PDP_UDW(base, n)      _MMIO((base) + 0x270 + (n) * 8 + 4)
442 #define GEN8_RING_PDP_LDW(base, n)      _MMIO((base) + 0x270 + (n) * 8)
443
444 #define GEN8_R_PWR_CLK_STATE            _MMIO(0x20C8)
445 #define   GEN8_RPCS_ENABLE              (1 << 31)
446 #define   GEN8_RPCS_S_CNT_ENABLE        (1 << 18)
447 #define   GEN8_RPCS_S_CNT_SHIFT         15
448 #define   GEN8_RPCS_S_CNT_MASK          (0x7 << GEN8_RPCS_S_CNT_SHIFT)
449 #define   GEN11_RPCS_S_CNT_SHIFT        12
450 #define   GEN11_RPCS_S_CNT_MASK         (0x3f << GEN11_RPCS_S_CNT_SHIFT)
451 #define   GEN8_RPCS_SS_CNT_ENABLE       (1 << 11)
452 #define   GEN8_RPCS_SS_CNT_SHIFT        8
453 #define   GEN8_RPCS_SS_CNT_MASK         (0x7 << GEN8_RPCS_SS_CNT_SHIFT)
454 #define   GEN8_RPCS_EU_MAX_SHIFT        4
455 #define   GEN8_RPCS_EU_MAX_MASK         (0xf << GEN8_RPCS_EU_MAX_SHIFT)
456 #define   GEN8_RPCS_EU_MIN_SHIFT        0
457 #define   GEN8_RPCS_EU_MIN_MASK         (0xf << GEN8_RPCS_EU_MIN_SHIFT)
458
459 #define WAIT_FOR_RC6_EXIT               _MMIO(0x20CC)
460 /* HSW only */
461 #define   HSW_SELECTIVE_READ_ADDRESSING_SHIFT           2
462 #define   HSW_SELECTIVE_READ_ADDRESSING_MASK            (0x3 << HSW_SLECTIVE_READ_ADDRESSING_SHIFT)
463 #define   HSW_SELECTIVE_WRITE_ADDRESS_SHIFT             4
464 #define   HSW_SELECTIVE_WRITE_ADDRESS_MASK              (0x7 << HSW_SELECTIVE_WRITE_ADDRESS_SHIFT)
465 /* HSW+ */
466 #define   HSW_WAIT_FOR_RC6_EXIT_ENABLE                  (1 << 0)
467 #define   HSW_RCS_CONTEXT_ENABLE                        (1 << 7)
468 #define   HSW_RCS_INHIBIT                               (1 << 8)
469 /* Gen8 */
470 #define   GEN8_SELECTIVE_WRITE_ADDRESS_SHIFT            4
471 #define   GEN8_SELECTIVE_WRITE_ADDRESS_MASK             (0x3 << GEN8_SELECTIVE_WRITE_ADDRESS_SHIFT)
472 #define   GEN8_SELECTIVE_WRITE_ADDRESS_SHIFT            4
473 #define   GEN8_SELECTIVE_WRITE_ADDRESS_MASK             (0x3 << GEN8_SELECTIVE_WRITE_ADDRESS_SHIFT)
474 #define   GEN8_SELECTIVE_WRITE_ADDRESSING_ENABLE        (1 << 6)
475 #define   GEN8_SELECTIVE_READ_SUBSLICE_SELECT_SHIFT     9
476 #define   GEN8_SELECTIVE_READ_SUBSLICE_SELECT_MASK      (0x3 << GEN8_SELECTIVE_READ_SUBSLICE_SELECT_SHIFT)
477 #define   GEN8_SELECTIVE_READ_SLICE_SELECT_SHIFT        11
478 #define   GEN8_SELECTIVE_READ_SLICE_SELECT_MASK         (0x3 << GEN8_SELECTIVE_READ_SLICE_SELECT_SHIFT)
479 #define   GEN8_SELECTIVE_READ_ADDRESSING_ENABLE         (1 << 13)
480
481 #define GAM_ECOCHK                      _MMIO(0x4090)
482 #define   BDW_DISABLE_HDC_INVALIDATION  (1 << 25)
483 #define   ECOCHK_SNB_BIT                (1 << 10)
484 #define   ECOCHK_DIS_TLB                (1 << 8)
485 #define   HSW_ECOCHK_ARB_PRIO_SOL       (1 << 6)
486 #define   ECOCHK_PPGTT_CACHE64B         (0x3 << 3)
487 #define   ECOCHK_PPGTT_CACHE4B          (0x0 << 3)
488 #define   ECOCHK_PPGTT_GFDT_IVB         (0x1 << 4)
489 #define   ECOCHK_PPGTT_LLC_IVB          (0x1 << 3)
490 #define   ECOCHK_PPGTT_UC_HSW           (0x1 << 3)
491 #define   ECOCHK_PPGTT_WT_HSW           (0x2 << 3)
492 #define   ECOCHK_PPGTT_WB_HSW           (0x3 << 3)
493
494 #define GEN8_RC6_CTX_INFO               _MMIO(0x8504)
495
496 #define GAC_ECO_BITS                    _MMIO(0x14090)
497 #define   ECOBITS_SNB_BIT               (1 << 13)
498 #define   ECOBITS_PPGTT_CACHE64B        (3 << 8)
499 #define   ECOBITS_PPGTT_CACHE4B         (0 << 8)
500
501 #define GAB_CTL                         _MMIO(0x24000)
502 #define   GAB_CTL_CONT_AFTER_PAGEFAULT  (1 << 8)
503
504 #define GU_CNTL                         _MMIO(0x101010)
505 #define   LMEM_INIT                     REG_BIT(7)
506
507 #define GEN6_STOLEN_RESERVED            _MMIO(0x1082C0)
508 #define GEN6_STOLEN_RESERVED_ADDR_MASK  (0xFFF << 20)
509 #define GEN7_STOLEN_RESERVED_ADDR_MASK  (0x3FFF << 18)
510 #define GEN6_STOLEN_RESERVED_SIZE_MASK  (3 << 4)
511 #define GEN6_STOLEN_RESERVED_1M         (0 << 4)
512 #define GEN6_STOLEN_RESERVED_512K       (1 << 4)
513 #define GEN6_STOLEN_RESERVED_256K       (2 << 4)
514 #define GEN6_STOLEN_RESERVED_128K       (3 << 4)
515 #define GEN7_STOLEN_RESERVED_SIZE_MASK  (1 << 5)
516 #define GEN7_STOLEN_RESERVED_1M         (0 << 5)
517 #define GEN7_STOLEN_RESERVED_256K       (1 << 5)
518 #define GEN8_STOLEN_RESERVED_SIZE_MASK  (3 << 7)
519 #define GEN8_STOLEN_RESERVED_1M         (0 << 7)
520 #define GEN8_STOLEN_RESERVED_2M         (1 << 7)
521 #define GEN8_STOLEN_RESERVED_4M         (2 << 7)
522 #define GEN8_STOLEN_RESERVED_8M         (3 << 7)
523 #define GEN6_STOLEN_RESERVED_ENABLE     (1 << 0)
524 #define GEN11_STOLEN_RESERVED_ADDR_MASK (0xFFFFFFFFFFFULL << 20)
525
526 /* VGA stuff */
527
528 #define VGA_ST01_MDA 0x3ba
529 #define VGA_ST01_CGA 0x3da
530
531 #define _VGA_MSR_WRITE _MMIO(0x3c2)
532 #define VGA_MSR_WRITE 0x3c2
533 #define VGA_MSR_READ 0x3cc
534 #define   VGA_MSR_MEM_EN (1 << 1)
535 #define   VGA_MSR_CGA_MODE (1 << 0)
536
537 #define VGA_SR_INDEX 0x3c4
538 #define SR01                    1
539 #define VGA_SR_DATA 0x3c5
540
541 #define VGA_AR_INDEX 0x3c0
542 #define   VGA_AR_VID_EN (1 << 5)
543 #define VGA_AR_DATA_WRITE 0x3c0
544 #define VGA_AR_DATA_READ 0x3c1
545
546 #define VGA_GR_INDEX 0x3ce
547 #define VGA_GR_DATA 0x3cf
548 /* GR05 */
549 #define   VGA_GR_MEM_READ_MODE_SHIFT 3
550 #define     VGA_GR_MEM_READ_MODE_PLANE 1
551 /* GR06 */
552 #define   VGA_GR_MEM_MODE_MASK 0xc
553 #define   VGA_GR_MEM_MODE_SHIFT 2
554 #define   VGA_GR_MEM_A0000_AFFFF 0
555 #define   VGA_GR_MEM_A0000_BFFFF 1
556 #define   VGA_GR_MEM_B0000_B7FFF 2
557 #define   VGA_GR_MEM_B0000_BFFFF 3
558
559 #define VGA_DACMASK 0x3c6
560 #define VGA_DACRX 0x3c7
561 #define VGA_DACWX 0x3c8
562 #define VGA_DACDATA 0x3c9
563
564 #define VGA_CR_INDEX_MDA 0x3b4
565 #define VGA_CR_DATA_MDA 0x3b5
566 #define VGA_CR_INDEX_CGA 0x3d4
567 #define VGA_CR_DATA_CGA 0x3d5
568
569 #define MI_PREDICATE_SRC0       _MMIO(0x2400)
570 #define MI_PREDICATE_SRC0_UDW   _MMIO(0x2400 + 4)
571 #define MI_PREDICATE_SRC1       _MMIO(0x2408)
572 #define MI_PREDICATE_SRC1_UDW   _MMIO(0x2408 + 4)
573 #define MI_PREDICATE_DATA       _MMIO(0x2410)
574 #define MI_PREDICATE_RESULT     _MMIO(0x2418)
575 #define MI_PREDICATE_RESULT_1   _MMIO(0x241c)
576 #define MI_PREDICATE_RESULT_2   _MMIO(0x2214)
577 #define  LOWER_SLICE_ENABLED    (1 << 0)
578 #define  LOWER_SLICE_DISABLED   (0 << 0)
579
580 /*
581  * Registers used only by the command parser
582  */
583 #define BCS_SWCTRL _MMIO(0x22200)
584 #define   BCS_SRC_Y REG_BIT(0)
585 #define   BCS_DST_Y REG_BIT(1)
586
587 /* There are 16 GPR registers */
588 #define BCS_GPR(n)      _MMIO(0x22600 + (n) * 8)
589 #define BCS_GPR_UDW(n)  _MMIO(0x22600 + (n) * 8 + 4)
590
591 #define GPGPU_THREADS_DISPATCHED        _MMIO(0x2290)
592 #define GPGPU_THREADS_DISPATCHED_UDW    _MMIO(0x2290 + 4)
593 #define HS_INVOCATION_COUNT             _MMIO(0x2300)
594 #define HS_INVOCATION_COUNT_UDW         _MMIO(0x2300 + 4)
595 #define DS_INVOCATION_COUNT             _MMIO(0x2308)
596 #define DS_INVOCATION_COUNT_UDW         _MMIO(0x2308 + 4)
597 #define IA_VERTICES_COUNT               _MMIO(0x2310)
598 #define IA_VERTICES_COUNT_UDW           _MMIO(0x2310 + 4)
599 #define IA_PRIMITIVES_COUNT             _MMIO(0x2318)
600 #define IA_PRIMITIVES_COUNT_UDW         _MMIO(0x2318 + 4)
601 #define VS_INVOCATION_COUNT             _MMIO(0x2320)
602 #define VS_INVOCATION_COUNT_UDW         _MMIO(0x2320 + 4)
603 #define GS_INVOCATION_COUNT             _MMIO(0x2328)
604 #define GS_INVOCATION_COUNT_UDW         _MMIO(0x2328 + 4)
605 #define GS_PRIMITIVES_COUNT             _MMIO(0x2330)
606 #define GS_PRIMITIVES_COUNT_UDW         _MMIO(0x2330 + 4)
607 #define CL_INVOCATION_COUNT             _MMIO(0x2338)
608 #define CL_INVOCATION_COUNT_UDW         _MMIO(0x2338 + 4)
609 #define CL_PRIMITIVES_COUNT             _MMIO(0x2340)
610 #define CL_PRIMITIVES_COUNT_UDW         _MMIO(0x2340 + 4)
611 #define PS_INVOCATION_COUNT             _MMIO(0x2348)
612 #define PS_INVOCATION_COUNT_UDW         _MMIO(0x2348 + 4)
613 #define PS_DEPTH_COUNT                  _MMIO(0x2350)
614 #define PS_DEPTH_COUNT_UDW              _MMIO(0x2350 + 4)
615
616 /* There are the 4 64-bit counter registers, one for each stream output */
617 #define GEN7_SO_NUM_PRIMS_WRITTEN(n)            _MMIO(0x5200 + (n) * 8)
618 #define GEN7_SO_NUM_PRIMS_WRITTEN_UDW(n)        _MMIO(0x5200 + (n) * 8 + 4)
619
620 #define GEN7_SO_PRIM_STORAGE_NEEDED(n)          _MMIO(0x5240 + (n) * 8)
621 #define GEN7_SO_PRIM_STORAGE_NEEDED_UDW(n)      _MMIO(0x5240 + (n) * 8 + 4)
622
623 #define GEN7_3DPRIM_END_OFFSET          _MMIO(0x2420)
624 #define GEN7_3DPRIM_START_VERTEX        _MMIO(0x2430)
625 #define GEN7_3DPRIM_VERTEX_COUNT        _MMIO(0x2434)
626 #define GEN7_3DPRIM_INSTANCE_COUNT      _MMIO(0x2438)
627 #define GEN7_3DPRIM_START_INSTANCE      _MMIO(0x243C)
628 #define GEN7_3DPRIM_BASE_VERTEX         _MMIO(0x2440)
629
630 #define GEN7_GPGPU_DISPATCHDIMX         _MMIO(0x2500)
631 #define GEN7_GPGPU_DISPATCHDIMY         _MMIO(0x2504)
632 #define GEN7_GPGPU_DISPATCHDIMZ         _MMIO(0x2508)
633
634 /* There are the 16 64-bit CS General Purpose Registers */
635 #define HSW_CS_GPR(n)                   _MMIO(0x2600 + (n) * 8)
636 #define HSW_CS_GPR_UDW(n)               _MMIO(0x2600 + (n) * 8 + 4)
637
638 #define GEN7_OACONTROL _MMIO(0x2360)
639 #define  GEN7_OACONTROL_CTX_MASK            0xFFFFF000
640 #define  GEN7_OACONTROL_TIMER_PERIOD_MASK   0x3F
641 #define  GEN7_OACONTROL_TIMER_PERIOD_SHIFT  6
642 #define  GEN7_OACONTROL_TIMER_ENABLE        (1 << 5)
643 #define  GEN7_OACONTROL_FORMAT_A13          (0 << 2)
644 #define  GEN7_OACONTROL_FORMAT_A29          (1 << 2)
645 #define  GEN7_OACONTROL_FORMAT_A13_B8_C8    (2 << 2)
646 #define  GEN7_OACONTROL_FORMAT_A29_B8_C8    (3 << 2)
647 #define  GEN7_OACONTROL_FORMAT_B4_C8        (4 << 2)
648 #define  GEN7_OACONTROL_FORMAT_A45_B8_C8    (5 << 2)
649 #define  GEN7_OACONTROL_FORMAT_B4_C8_A16    (6 << 2)
650 #define  GEN7_OACONTROL_FORMAT_C4_B8        (7 << 2)
651 #define  GEN7_OACONTROL_FORMAT_SHIFT        2
652 #define  GEN7_OACONTROL_PER_CTX_ENABLE      (1 << 1)
653 #define  GEN7_OACONTROL_ENABLE              (1 << 0)
654
655 #define GEN8_OACTXID _MMIO(0x2364)
656
657 #define GEN8_OA_DEBUG _MMIO(0x2B04)
658 #define  GEN9_OA_DEBUG_DISABLE_CLK_RATIO_REPORTS    (1 << 5)
659 #define  GEN9_OA_DEBUG_INCLUDE_CLK_RATIO            (1 << 6)
660 #define  GEN9_OA_DEBUG_DISABLE_GO_1_0_REPORTS       (1 << 2)
661 #define  GEN9_OA_DEBUG_DISABLE_CTX_SWITCH_REPORTS   (1 << 1)
662
663 #define GEN8_OACONTROL _MMIO(0x2B00)
664 #define  GEN8_OA_REPORT_FORMAT_A12          (0 << 2)
665 #define  GEN8_OA_REPORT_FORMAT_A12_B8_C8    (2 << 2)
666 #define  GEN8_OA_REPORT_FORMAT_A36_B8_C8    (5 << 2)
667 #define  GEN8_OA_REPORT_FORMAT_C4_B8        (7 << 2)
668 #define  GEN8_OA_REPORT_FORMAT_SHIFT        2
669 #define  GEN8_OA_SPECIFIC_CONTEXT_ENABLE    (1 << 1)
670 #define  GEN8_OA_COUNTER_ENABLE             (1 << 0)
671
672 #define GEN8_OACTXCONTROL _MMIO(0x2360)
673 #define  GEN8_OA_TIMER_PERIOD_MASK          0x3F
674 #define  GEN8_OA_TIMER_PERIOD_SHIFT         2
675 #define  GEN8_OA_TIMER_ENABLE               (1 << 1)
676 #define  GEN8_OA_COUNTER_RESUME             (1 << 0)
677
678 #define GEN7_OABUFFER _MMIO(0x23B0) /* R/W */
679 #define  GEN7_OABUFFER_OVERRUN_DISABLE      (1 << 3)
680 #define  GEN7_OABUFFER_EDGE_TRIGGER         (1 << 2)
681 #define  GEN7_OABUFFER_STOP_RESUME_ENABLE   (1 << 1)
682 #define  GEN7_OABUFFER_RESUME               (1 << 0)
683
684 #define GEN8_OABUFFER_UDW _MMIO(0x23b4)
685 #define GEN8_OABUFFER _MMIO(0x2b14)
686 #define  GEN8_OABUFFER_MEM_SELECT_GGTT      (1 << 0)  /* 0: PPGTT, 1: GGTT */
687
688 #define GEN7_OASTATUS1 _MMIO(0x2364)
689 #define  GEN7_OASTATUS1_TAIL_MASK           0xffffffc0
690 #define  GEN7_OASTATUS1_COUNTER_OVERFLOW    (1 << 2)
691 #define  GEN7_OASTATUS1_OABUFFER_OVERFLOW   (1 << 1)
692 #define  GEN7_OASTATUS1_REPORT_LOST         (1 << 0)
693
694 #define GEN7_OASTATUS2 _MMIO(0x2368)
695 #define  GEN7_OASTATUS2_HEAD_MASK           0xffffffc0
696 #define  GEN7_OASTATUS2_MEM_SELECT_GGTT     (1 << 0) /* 0: PPGTT, 1: GGTT */
697
698 #define GEN8_OASTATUS _MMIO(0x2b08)
699 #define  GEN8_OASTATUS_TAIL_POINTER_WRAP    (1 << 17)
700 #define  GEN8_OASTATUS_HEAD_POINTER_WRAP    (1 << 16)
701 #define  GEN8_OASTATUS_OVERRUN_STATUS       (1 << 3)
702 #define  GEN8_OASTATUS_COUNTER_OVERFLOW     (1 << 2)
703 #define  GEN8_OASTATUS_OABUFFER_OVERFLOW    (1 << 1)
704 #define  GEN8_OASTATUS_REPORT_LOST          (1 << 0)
705
706 #define GEN8_OAHEADPTR _MMIO(0x2B0C)
707 #define GEN8_OAHEADPTR_MASK    0xffffffc0
708 #define GEN8_OATAILPTR _MMIO(0x2B10)
709 #define GEN8_OATAILPTR_MASK    0xffffffc0
710
711 #define OABUFFER_SIZE_128K  (0 << 3)
712 #define OABUFFER_SIZE_256K  (1 << 3)
713 #define OABUFFER_SIZE_512K  (2 << 3)
714 #define OABUFFER_SIZE_1M    (3 << 3)
715 #define OABUFFER_SIZE_2M    (4 << 3)
716 #define OABUFFER_SIZE_4M    (5 << 3)
717 #define OABUFFER_SIZE_8M    (6 << 3)
718 #define OABUFFER_SIZE_16M   (7 << 3)
719
720 #define GEN12_OA_TLB_INV_CR _MMIO(0xceec)
721
722 /* Gen12 OAR unit */
723 #define GEN12_OAR_OACONTROL _MMIO(0x2960)
724 #define  GEN12_OAR_OACONTROL_COUNTER_FORMAT_SHIFT 1
725 #define  GEN12_OAR_OACONTROL_COUNTER_ENABLE       (1 << 0)
726
727 #define GEN12_OACTXCONTROL _MMIO(0x2360)
728 #define GEN12_OAR_OASTATUS _MMIO(0x2968)
729
730 /* Gen12 OAG unit */
731 #define GEN12_OAG_OAHEADPTR _MMIO(0xdb00)
732 #define  GEN12_OAG_OAHEADPTR_MASK 0xffffffc0
733 #define GEN12_OAG_OATAILPTR _MMIO(0xdb04)
734 #define  GEN12_OAG_OATAILPTR_MASK 0xffffffc0
735
736 #define GEN12_OAG_OABUFFER  _MMIO(0xdb08)
737 #define  GEN12_OAG_OABUFFER_BUFFER_SIZE_MASK  (0x7)
738 #define  GEN12_OAG_OABUFFER_BUFFER_SIZE_SHIFT (3)
739 #define  GEN12_OAG_OABUFFER_MEMORY_SELECT     (1 << 0) /* 0: PPGTT, 1: GGTT */
740
741 #define GEN12_OAG_OAGLBCTXCTRL _MMIO(0x2b28)
742 #define  GEN12_OAG_OAGLBCTXCTRL_TIMER_PERIOD_SHIFT 2
743 #define  GEN12_OAG_OAGLBCTXCTRL_TIMER_ENABLE       (1 << 1)
744 #define  GEN12_OAG_OAGLBCTXCTRL_COUNTER_RESUME     (1 << 0)
745
746 #define GEN12_OAG_OACONTROL _MMIO(0xdaf4)
747 #define  GEN12_OAG_OACONTROL_OA_COUNTER_FORMAT_SHIFT 2
748 #define  GEN12_OAG_OACONTROL_OA_COUNTER_ENABLE       (1 << 0)
749
750 #define GEN12_OAG_OA_DEBUG _MMIO(0xdaf8)
751 #define  GEN12_OAG_OA_DEBUG_INCLUDE_CLK_RATIO          (1 << 6)
752 #define  GEN12_OAG_OA_DEBUG_DISABLE_CLK_RATIO_REPORTS  (1 << 5)
753 #define  GEN12_OAG_OA_DEBUG_DISABLE_GO_1_0_REPORTS     (1 << 2)
754 #define  GEN12_OAG_OA_DEBUG_DISABLE_CTX_SWITCH_REPORTS (1 << 1)
755
756 #define GEN12_OAG_OASTATUS _MMIO(0xdafc)
757 #define  GEN12_OAG_OASTATUS_COUNTER_OVERFLOW (1 << 2)
758 #define  GEN12_OAG_OASTATUS_BUFFER_OVERFLOW  (1 << 1)
759 #define  GEN12_OAG_OASTATUS_REPORT_LOST      (1 << 0)
760
761 /*
762  * Flexible, Aggregate EU Counter Registers.
763  * Note: these aren't contiguous
764  */
765 #define EU_PERF_CNTL0       _MMIO(0xe458)
766 #define EU_PERF_CNTL1       _MMIO(0xe558)
767 #define EU_PERF_CNTL2       _MMIO(0xe658)
768 #define EU_PERF_CNTL3       _MMIO(0xe758)
769 #define EU_PERF_CNTL4       _MMIO(0xe45c)
770 #define EU_PERF_CNTL5       _MMIO(0xe55c)
771 #define EU_PERF_CNTL6       _MMIO(0xe65c)
772
773 /*
774  * OA Boolean state
775  */
776
777 #define OASTARTTRIG1 _MMIO(0x2710)
778 #define OASTARTTRIG1_THRESHOLD_COUNT_MASK_MBZ 0xffff0000
779 #define OASTARTTRIG1_THRESHOLD_MASK           0xffff
780
781 #define OASTARTTRIG2 _MMIO(0x2714)
782 #define OASTARTTRIG2_INVERT_A_0 (1 << 0)
783 #define OASTARTTRIG2_INVERT_A_1 (1 << 1)
784 #define OASTARTTRIG2_INVERT_A_2 (1 << 2)
785 #define OASTARTTRIG2_INVERT_A_3 (1 << 3)
786 #define OASTARTTRIG2_INVERT_A_4 (1 << 4)
787 #define OASTARTTRIG2_INVERT_A_5 (1 << 5)
788 #define OASTARTTRIG2_INVERT_A_6 (1 << 6)
789 #define OASTARTTRIG2_INVERT_A_7 (1 << 7)
790 #define OASTARTTRIG2_INVERT_A_8 (1 << 8)
791 #define OASTARTTRIG2_INVERT_A_9 (1 << 9)
792 #define OASTARTTRIG2_INVERT_A_10 (1 << 10)
793 #define OASTARTTRIG2_INVERT_A_11 (1 << 11)
794 #define OASTARTTRIG2_INVERT_A_12 (1 << 12)
795 #define OASTARTTRIG2_INVERT_A_13 (1 << 13)
796 #define OASTARTTRIG2_INVERT_A_14 (1 << 14)
797 #define OASTARTTRIG2_INVERT_A_15 (1 << 15)
798 #define OASTARTTRIG2_INVERT_B_0 (1 << 16)
799 #define OASTARTTRIG2_INVERT_B_1 (1 << 17)
800 #define OASTARTTRIG2_INVERT_B_2 (1 << 18)
801 #define OASTARTTRIG2_INVERT_B_3 (1 << 19)
802 #define OASTARTTRIG2_INVERT_C_0 (1 << 20)
803 #define OASTARTTRIG2_INVERT_C_1 (1 << 21)
804 #define OASTARTTRIG2_INVERT_D_0 (1 << 22)
805 #define OASTARTTRIG2_THRESHOLD_ENABLE       (1 << 23)
806 #define OASTARTTRIG2_START_TRIG_FLAG_MBZ    (1 << 24)
807 #define OASTARTTRIG2_EVENT_SELECT_0  (1 << 28)
808 #define OASTARTTRIG2_EVENT_SELECT_1  (1 << 29)
809 #define OASTARTTRIG2_EVENT_SELECT_2  (1 << 30)
810 #define OASTARTTRIG2_EVENT_SELECT_3  (1 << 31)
811
812 #define OASTARTTRIG3 _MMIO(0x2718)
813 #define OASTARTTRIG3_NOA_SELECT_MASK       0xf
814 #define OASTARTTRIG3_NOA_SELECT_8_SHIFT    0
815 #define OASTARTTRIG3_NOA_SELECT_9_SHIFT    4
816 #define OASTARTTRIG3_NOA_SELECT_10_SHIFT   8
817 #define OASTARTTRIG3_NOA_SELECT_11_SHIFT   12
818 #define OASTARTTRIG3_NOA_SELECT_12_SHIFT   16
819 #define OASTARTTRIG3_NOA_SELECT_13_SHIFT   20
820 #define OASTARTTRIG3_NOA_SELECT_14_SHIFT   24
821 #define OASTARTTRIG3_NOA_SELECT_15_SHIFT   28
822
823 #define OASTARTTRIG4 _MMIO(0x271c)
824 #define OASTARTTRIG4_NOA_SELECT_MASK        0xf
825 #define OASTARTTRIG4_NOA_SELECT_0_SHIFT    0
826 #define OASTARTTRIG4_NOA_SELECT_1_SHIFT    4
827 #define OASTARTTRIG4_NOA_SELECT_2_SHIFT    8
828 #define OASTARTTRIG4_NOA_SELECT_3_SHIFT    12
829 #define OASTARTTRIG4_NOA_SELECT_4_SHIFT    16
830 #define OASTARTTRIG4_NOA_SELECT_5_SHIFT    20
831 #define OASTARTTRIG4_NOA_SELECT_6_SHIFT    24
832 #define OASTARTTRIG4_NOA_SELECT_7_SHIFT    28
833
834 #define OASTARTTRIG5 _MMIO(0x2720)
835 #define OASTARTTRIG5_THRESHOLD_COUNT_MASK_MBZ 0xffff0000
836 #define OASTARTTRIG5_THRESHOLD_MASK           0xffff
837
838 #define OASTARTTRIG6 _MMIO(0x2724)
839 #define OASTARTTRIG6_INVERT_A_0 (1 << 0)
840 #define OASTARTTRIG6_INVERT_A_1 (1 << 1)
841 #define OASTARTTRIG6_INVERT_A_2 (1 << 2)
842 #define OASTARTTRIG6_INVERT_A_3 (1 << 3)
843 #define OASTARTTRIG6_INVERT_A_4 (1 << 4)
844 #define OASTARTTRIG6_INVERT_A_5 (1 << 5)
845 #define OASTARTTRIG6_INVERT_A_6 (1 << 6)
846 #define OASTARTTRIG6_INVERT_A_7 (1 << 7)
847 #define OASTARTTRIG6_INVERT_A_8 (1 << 8)
848 #define OASTARTTRIG6_INVERT_A_9 (1 << 9)
849 #define OASTARTTRIG6_INVERT_A_10 (1 << 10)
850 #define OASTARTTRIG6_INVERT_A_11 (1 << 11)
851 #define OASTARTTRIG6_INVERT_A_12 (1 << 12)
852 #define OASTARTTRIG6_INVERT_A_13 (1 << 13)
853 #define OASTARTTRIG6_INVERT_A_14 (1 << 14)
854 #define OASTARTTRIG6_INVERT_A_15 (1 << 15)
855 #define OASTARTTRIG6_INVERT_B_0 (1 << 16)
856 #define OASTARTTRIG6_INVERT_B_1 (1 << 17)
857 #define OASTARTTRIG6_INVERT_B_2 (1 << 18)
858 #define OASTARTTRIG6_INVERT_B_3 (1 << 19)
859 #define OASTARTTRIG6_INVERT_C_0 (1 << 20)
860 #define OASTARTTRIG6_INVERT_C_1 (1 << 21)
861 #define OASTARTTRIG6_INVERT_D_0 (1 << 22)
862 #define OASTARTTRIG6_THRESHOLD_ENABLE       (1 << 23)
863 #define OASTARTTRIG6_START_TRIG_FLAG_MBZ    (1 << 24)
864 #define OASTARTTRIG6_EVENT_SELECT_4  (1 << 28)
865 #define OASTARTTRIG6_EVENT_SELECT_5  (1 << 29)
866 #define OASTARTTRIG6_EVENT_SELECT_6  (1 << 30)
867 #define OASTARTTRIG6_EVENT_SELECT_7  (1 << 31)
868
869 #define OASTARTTRIG7 _MMIO(0x2728)
870 #define OASTARTTRIG7_NOA_SELECT_MASK       0xf
871 #define OASTARTTRIG7_NOA_SELECT_8_SHIFT    0
872 #define OASTARTTRIG7_NOA_SELECT_9_SHIFT    4
873 #define OASTARTTRIG7_NOA_SELECT_10_SHIFT   8
874 #define OASTARTTRIG7_NOA_SELECT_11_SHIFT   12
875 #define OASTARTTRIG7_NOA_SELECT_12_SHIFT   16
876 #define OASTARTTRIG7_NOA_SELECT_13_SHIFT   20
877 #define OASTARTTRIG7_NOA_SELECT_14_SHIFT   24
878 #define OASTARTTRIG7_NOA_SELECT_15_SHIFT   28
879
880 #define OASTARTTRIG8 _MMIO(0x272c)
881 #define OASTARTTRIG8_NOA_SELECT_MASK       0xf
882 #define OASTARTTRIG8_NOA_SELECT_0_SHIFT    0
883 #define OASTARTTRIG8_NOA_SELECT_1_SHIFT    4
884 #define OASTARTTRIG8_NOA_SELECT_2_SHIFT    8
885 #define OASTARTTRIG8_NOA_SELECT_3_SHIFT    12
886 #define OASTARTTRIG8_NOA_SELECT_4_SHIFT    16
887 #define OASTARTTRIG8_NOA_SELECT_5_SHIFT    20
888 #define OASTARTTRIG8_NOA_SELECT_6_SHIFT    24
889 #define OASTARTTRIG8_NOA_SELECT_7_SHIFT    28
890
891 #define OAREPORTTRIG1 _MMIO(0x2740)
892 #define OAREPORTTRIG1_THRESHOLD_MASK 0xffff
893 #define OAREPORTTRIG1_EDGE_LEVEL_TRIGGER_SELECT_MASK 0xffff0000 /* 0=level */
894
895 #define OAREPORTTRIG2 _MMIO(0x2744)
896 #define OAREPORTTRIG2_INVERT_A_0  (1 << 0)
897 #define OAREPORTTRIG2_INVERT_A_1  (1 << 1)
898 #define OAREPORTTRIG2_INVERT_A_2  (1 << 2)
899 #define OAREPORTTRIG2_INVERT_A_3  (1 << 3)
900 #define OAREPORTTRIG2_INVERT_A_4  (1 << 4)
901 #define OAREPORTTRIG2_INVERT_A_5  (1 << 5)
902 #define OAREPORTTRIG2_INVERT_A_6  (1 << 6)
903 #define OAREPORTTRIG2_INVERT_A_7  (1 << 7)
904 #define OAREPORTTRIG2_INVERT_A_8  (1 << 8)
905 #define OAREPORTTRIG2_INVERT_A_9  (1 << 9)
906 #define OAREPORTTRIG2_INVERT_A_10 (1 << 10)
907 #define OAREPORTTRIG2_INVERT_A_11 (1 << 11)
908 #define OAREPORTTRIG2_INVERT_A_12 (1 << 12)
909 #define OAREPORTTRIG2_INVERT_A_13 (1 << 13)
910 #define OAREPORTTRIG2_INVERT_A_14 (1 << 14)
911 #define OAREPORTTRIG2_INVERT_A_15 (1 << 15)
912 #define OAREPORTTRIG2_INVERT_B_0  (1 << 16)
913 #define OAREPORTTRIG2_INVERT_B_1  (1 << 17)
914 #define OAREPORTTRIG2_INVERT_B_2  (1 << 18)
915 #define OAREPORTTRIG2_INVERT_B_3  (1 << 19)
916 #define OAREPORTTRIG2_INVERT_C_0  (1 << 20)
917 #define OAREPORTTRIG2_INVERT_C_1  (1 << 21)
918 #define OAREPORTTRIG2_INVERT_D_0  (1 << 22)
919 #define OAREPORTTRIG2_THRESHOLD_ENABLE      (1 << 23)
920 #define OAREPORTTRIG2_REPORT_TRIGGER_ENABLE (1 << 31)
921
922 #define OAREPORTTRIG3 _MMIO(0x2748)
923 #define OAREPORTTRIG3_NOA_SELECT_MASK       0xf
924 #define OAREPORTTRIG3_NOA_SELECT_8_SHIFT    0
925 #define OAREPORTTRIG3_NOA_SELECT_9_SHIFT    4
926 #define OAREPORTTRIG3_NOA_SELECT_10_SHIFT   8
927 #define OAREPORTTRIG3_NOA_SELECT_11_SHIFT   12
928 #define OAREPORTTRIG3_NOA_SELECT_12_SHIFT   16
929 #define OAREPORTTRIG3_NOA_SELECT_13_SHIFT   20
930 #define OAREPORTTRIG3_NOA_SELECT_14_SHIFT   24
931 #define OAREPORTTRIG3_NOA_SELECT_15_SHIFT   28
932
933 #define OAREPORTTRIG4 _MMIO(0x274c)
934 #define OAREPORTTRIG4_NOA_SELECT_MASK       0xf
935 #define OAREPORTTRIG4_NOA_SELECT_0_SHIFT    0
936 #define OAREPORTTRIG4_NOA_SELECT_1_SHIFT    4
937 #define OAREPORTTRIG4_NOA_SELECT_2_SHIFT    8
938 #define OAREPORTTRIG4_NOA_SELECT_3_SHIFT    12
939 #define OAREPORTTRIG4_NOA_SELECT_4_SHIFT    16
940 #define OAREPORTTRIG4_NOA_SELECT_5_SHIFT    20
941 #define OAREPORTTRIG4_NOA_SELECT_6_SHIFT    24
942 #define OAREPORTTRIG4_NOA_SELECT_7_SHIFT    28
943
944 #define OAREPORTTRIG5 _MMIO(0x2750)
945 #define OAREPORTTRIG5_THRESHOLD_MASK 0xffff
946 #define OAREPORTTRIG5_EDGE_LEVEL_TRIGGER_SELECT_MASK 0xffff0000 /* 0=level */
947
948 #define OAREPORTTRIG6 _MMIO(0x2754)
949 #define OAREPORTTRIG6_INVERT_A_0  (1 << 0)
950 #define OAREPORTTRIG6_INVERT_A_1  (1 << 1)
951 #define OAREPORTTRIG6_INVERT_A_2  (1 << 2)
952 #define OAREPORTTRIG6_INVERT_A_3  (1 << 3)
953 #define OAREPORTTRIG6_INVERT_A_4  (1 << 4)
954 #define OAREPORTTRIG6_INVERT_A_5  (1 << 5)
955 #define OAREPORTTRIG6_INVERT_A_6  (1 << 6)
956 #define OAREPORTTRIG6_INVERT_A_7  (1 << 7)
957 #define OAREPORTTRIG6_INVERT_A_8  (1 << 8)
958 #define OAREPORTTRIG6_INVERT_A_9  (1 << 9)
959 #define OAREPORTTRIG6_INVERT_A_10 (1 << 10)
960 #define OAREPORTTRIG6_INVERT_A_11 (1 << 11)
961 #define OAREPORTTRIG6_INVERT_A_12 (1 << 12)
962 #define OAREPORTTRIG6_INVERT_A_13 (1 << 13)
963 #define OAREPORTTRIG6_INVERT_A_14 (1 << 14)
964 #define OAREPORTTRIG6_INVERT_A_15 (1 << 15)
965 #define OAREPORTTRIG6_INVERT_B_0  (1 << 16)
966 #define OAREPORTTRIG6_INVERT_B_1  (1 << 17)
967 #define OAREPORTTRIG6_INVERT_B_2  (1 << 18)
968 #define OAREPORTTRIG6_INVERT_B_3  (1 << 19)
969 #define OAREPORTTRIG6_INVERT_C_0  (1 << 20)
970 #define OAREPORTTRIG6_INVERT_C_1  (1 << 21)
971 #define OAREPORTTRIG6_INVERT_D_0  (1 << 22)
972 #define OAREPORTTRIG6_THRESHOLD_ENABLE      (1 << 23)
973 #define OAREPORTTRIG6_REPORT_TRIGGER_ENABLE (1 << 31)
974
975 #define OAREPORTTRIG7 _MMIO(0x2758)
976 #define OAREPORTTRIG7_NOA_SELECT_MASK       0xf
977 #define OAREPORTTRIG7_NOA_SELECT_8_SHIFT    0
978 #define OAREPORTTRIG7_NOA_SELECT_9_SHIFT    4
979 #define OAREPORTTRIG7_NOA_SELECT_10_SHIFT   8
980 #define OAREPORTTRIG7_NOA_SELECT_11_SHIFT   12
981 #define OAREPORTTRIG7_NOA_SELECT_12_SHIFT   16
982 #define OAREPORTTRIG7_NOA_SELECT_13_SHIFT   20
983 #define OAREPORTTRIG7_NOA_SELECT_14_SHIFT   24
984 #define OAREPORTTRIG7_NOA_SELECT_15_SHIFT   28
985
986 #define OAREPORTTRIG8 _MMIO(0x275c)
987 #define OAREPORTTRIG8_NOA_SELECT_MASK       0xf
988 #define OAREPORTTRIG8_NOA_SELECT_0_SHIFT    0
989 #define OAREPORTTRIG8_NOA_SELECT_1_SHIFT    4
990 #define OAREPORTTRIG8_NOA_SELECT_2_SHIFT    8
991 #define OAREPORTTRIG8_NOA_SELECT_3_SHIFT    12
992 #define OAREPORTTRIG8_NOA_SELECT_4_SHIFT    16
993 #define OAREPORTTRIG8_NOA_SELECT_5_SHIFT    20
994 #define OAREPORTTRIG8_NOA_SELECT_6_SHIFT    24
995 #define OAREPORTTRIG8_NOA_SELECT_7_SHIFT    28
996
997 /* Same layout as OASTARTTRIGX */
998 #define GEN12_OAG_OASTARTTRIG1 _MMIO(0xd900)
999 #define GEN12_OAG_OASTARTTRIG2 _MMIO(0xd904)
1000 #define GEN12_OAG_OASTARTTRIG3 _MMIO(0xd908)
1001 #define GEN12_OAG_OASTARTTRIG4 _MMIO(0xd90c)
1002 #define GEN12_OAG_OASTARTTRIG5 _MMIO(0xd910)
1003 #define GEN12_OAG_OASTARTTRIG6 _MMIO(0xd914)
1004 #define GEN12_OAG_OASTARTTRIG7 _MMIO(0xd918)
1005 #define GEN12_OAG_OASTARTTRIG8 _MMIO(0xd91c)
1006
1007 /* Same layout as OAREPORTTRIGX */
1008 #define GEN12_OAG_OAREPORTTRIG1 _MMIO(0xd920)
1009 #define GEN12_OAG_OAREPORTTRIG2 _MMIO(0xd924)
1010 #define GEN12_OAG_OAREPORTTRIG3 _MMIO(0xd928)
1011 #define GEN12_OAG_OAREPORTTRIG4 _MMIO(0xd92c)
1012 #define GEN12_OAG_OAREPORTTRIG5 _MMIO(0xd930)
1013 #define GEN12_OAG_OAREPORTTRIG6 _MMIO(0xd934)
1014 #define GEN12_OAG_OAREPORTTRIG7 _MMIO(0xd938)
1015 #define GEN12_OAG_OAREPORTTRIG8 _MMIO(0xd93c)
1016
1017 /* CECX_0 */
1018 #define OACEC_COMPARE_LESS_OR_EQUAL     6
1019 #define OACEC_COMPARE_NOT_EQUAL         5
1020 #define OACEC_COMPARE_LESS_THAN         4
1021 #define OACEC_COMPARE_GREATER_OR_EQUAL  3
1022 #define OACEC_COMPARE_EQUAL             2
1023 #define OACEC_COMPARE_GREATER_THAN      1
1024 #define OACEC_COMPARE_ANY_EQUAL         0
1025
1026 #define OACEC_COMPARE_VALUE_MASK    0xffff
1027 #define OACEC_COMPARE_VALUE_SHIFT   3
1028
1029 #define OACEC_SELECT_NOA        (0 << 19)
1030 #define OACEC_SELECT_PREV       (1 << 19)
1031 #define OACEC_SELECT_BOOLEAN    (2 << 19)
1032
1033 /* 11-bit array 0: pass-through, 1: negated */
1034 #define GEN12_OASCEC_NEGATE_MASK  0x7ff
1035 #define GEN12_OASCEC_NEGATE_SHIFT 21
1036
1037 /* CECX_1 */
1038 #define OACEC_MASK_MASK             0xffff
1039 #define OACEC_CONSIDERATIONS_MASK   0xffff
1040 #define OACEC_CONSIDERATIONS_SHIFT  16
1041
1042 #define OACEC0_0 _MMIO(0x2770)
1043 #define OACEC0_1 _MMIO(0x2774)
1044 #define OACEC1_0 _MMIO(0x2778)
1045 #define OACEC1_1 _MMIO(0x277c)
1046 #define OACEC2_0 _MMIO(0x2780)
1047 #define OACEC2_1 _MMIO(0x2784)
1048 #define OACEC3_0 _MMIO(0x2788)
1049 #define OACEC3_1 _MMIO(0x278c)
1050 #define OACEC4_0 _MMIO(0x2790)
1051 #define OACEC4_1 _MMIO(0x2794)
1052 #define OACEC5_0 _MMIO(0x2798)
1053 #define OACEC5_1 _MMIO(0x279c)
1054 #define OACEC6_0 _MMIO(0x27a0)
1055 #define OACEC6_1 _MMIO(0x27a4)
1056 #define OACEC7_0 _MMIO(0x27a8)
1057 #define OACEC7_1 _MMIO(0x27ac)
1058
1059 /* Same layout as CECX_Y */
1060 #define GEN12_OAG_CEC0_0 _MMIO(0xd940)
1061 #define GEN12_OAG_CEC0_1 _MMIO(0xd944)
1062 #define GEN12_OAG_CEC1_0 _MMIO(0xd948)
1063 #define GEN12_OAG_CEC1_1 _MMIO(0xd94c)
1064 #define GEN12_OAG_CEC2_0 _MMIO(0xd950)
1065 #define GEN12_OAG_CEC2_1 _MMIO(0xd954)
1066 #define GEN12_OAG_CEC3_0 _MMIO(0xd958)
1067 #define GEN12_OAG_CEC3_1 _MMIO(0xd95c)
1068 #define GEN12_OAG_CEC4_0 _MMIO(0xd960)
1069 #define GEN12_OAG_CEC4_1 _MMIO(0xd964)
1070 #define GEN12_OAG_CEC5_0 _MMIO(0xd968)
1071 #define GEN12_OAG_CEC5_1 _MMIO(0xd96c)
1072 #define GEN12_OAG_CEC6_0 _MMIO(0xd970)
1073 #define GEN12_OAG_CEC6_1 _MMIO(0xd974)
1074 #define GEN12_OAG_CEC7_0 _MMIO(0xd978)
1075 #define GEN12_OAG_CEC7_1 _MMIO(0xd97c)
1076
1077 /* Same layout as CECX_Y + negate 11-bit array */
1078 #define GEN12_OAG_SCEC0_0 _MMIO(0xdc00)
1079 #define GEN12_OAG_SCEC0_1 _MMIO(0xdc04)
1080 #define GEN12_OAG_SCEC1_0 _MMIO(0xdc08)
1081 #define GEN12_OAG_SCEC1_1 _MMIO(0xdc0c)
1082 #define GEN12_OAG_SCEC2_0 _MMIO(0xdc10)
1083 #define GEN12_OAG_SCEC2_1 _MMIO(0xdc14)
1084 #define GEN12_OAG_SCEC3_0 _MMIO(0xdc18)
1085 #define GEN12_OAG_SCEC3_1 _MMIO(0xdc1c)
1086 #define GEN12_OAG_SCEC4_0 _MMIO(0xdc20)
1087 #define GEN12_OAG_SCEC4_1 _MMIO(0xdc24)
1088 #define GEN12_OAG_SCEC5_0 _MMIO(0xdc28)
1089 #define GEN12_OAG_SCEC5_1 _MMIO(0xdc2c)
1090 #define GEN12_OAG_SCEC6_0 _MMIO(0xdc30)
1091 #define GEN12_OAG_SCEC6_1 _MMIO(0xdc34)
1092 #define GEN12_OAG_SCEC7_0 _MMIO(0xdc38)
1093 #define GEN12_OAG_SCEC7_1 _MMIO(0xdc3c)
1094
1095 /* OA perf counters */
1096 #define OA_PERFCNT1_LO      _MMIO(0x91B8)
1097 #define OA_PERFCNT1_HI      _MMIO(0x91BC)
1098 #define OA_PERFCNT2_LO      _MMIO(0x91C0)
1099 #define OA_PERFCNT2_HI      _MMIO(0x91C4)
1100 #define OA_PERFCNT3_LO      _MMIO(0x91C8)
1101 #define OA_PERFCNT3_HI      _MMIO(0x91CC)
1102 #define OA_PERFCNT4_LO      _MMIO(0x91D8)
1103 #define OA_PERFCNT4_HI      _MMIO(0x91DC)
1104
1105 #define OA_PERFMATRIX_LO    _MMIO(0x91C8)
1106 #define OA_PERFMATRIX_HI    _MMIO(0x91CC)
1107
1108 /* RPM unit config (Gen8+) */
1109 #define RPM_CONFIG0         _MMIO(0x0D00)
1110 #define  GEN9_RPM_CONFIG0_CRYSTAL_CLOCK_FREQ_SHIFT      3
1111 #define  GEN9_RPM_CONFIG0_CRYSTAL_CLOCK_FREQ_MASK       (1 << GEN9_RPM_CONFIG0_CRYSTAL_CLOCK_FREQ_SHIFT)
1112 #define  GEN9_RPM_CONFIG0_CRYSTAL_CLOCK_FREQ_19_2_MHZ   0
1113 #define  GEN9_RPM_CONFIG0_CRYSTAL_CLOCK_FREQ_24_MHZ     1
1114 #define  GEN11_RPM_CONFIG0_CRYSTAL_CLOCK_FREQ_SHIFT     3
1115 #define  GEN11_RPM_CONFIG0_CRYSTAL_CLOCK_FREQ_MASK      (0x7 << GEN11_RPM_CONFIG0_CRYSTAL_CLOCK_FREQ_SHIFT)
1116 #define  GEN11_RPM_CONFIG0_CRYSTAL_CLOCK_FREQ_24_MHZ    0
1117 #define  GEN11_RPM_CONFIG0_CRYSTAL_CLOCK_FREQ_19_2_MHZ  1
1118 #define  GEN11_RPM_CONFIG0_CRYSTAL_CLOCK_FREQ_38_4_MHZ  2
1119 #define  GEN11_RPM_CONFIG0_CRYSTAL_CLOCK_FREQ_25_MHZ    3
1120 #define  GEN10_RPM_CONFIG0_CTC_SHIFT_PARAMETER_SHIFT    1
1121 #define  GEN10_RPM_CONFIG0_CTC_SHIFT_PARAMETER_MASK     (0x3 << GEN10_RPM_CONFIG0_CTC_SHIFT_PARAMETER_SHIFT)
1122
1123 #define RPM_CONFIG1         _MMIO(0x0D04)
1124 #define  GEN10_GT_NOA_ENABLE  (1 << 9)
1125
1126 /* GPM unit config (Gen9+) */
1127 #define CTC_MODE                        _MMIO(0xA26C)
1128 #define  CTC_SOURCE_PARAMETER_MASK 1
1129 #define  CTC_SOURCE_CRYSTAL_CLOCK       0
1130 #define  CTC_SOURCE_DIVIDE_LOGIC        1
1131 #define  CTC_SHIFT_PARAMETER_SHIFT      1
1132 #define  CTC_SHIFT_PARAMETER_MASK       (0x3 << CTC_SHIFT_PARAMETER_SHIFT)
1133
1134 /* RCP unit config (Gen8+) */
1135 #define RCP_CONFIG          _MMIO(0x0D08)
1136
1137 /* NOA (HSW) */
1138 #define HSW_MBVID2_NOA0         _MMIO(0x9E80)
1139 #define HSW_MBVID2_NOA1         _MMIO(0x9E84)
1140 #define HSW_MBVID2_NOA2         _MMIO(0x9E88)
1141 #define HSW_MBVID2_NOA3         _MMIO(0x9E8C)
1142 #define HSW_MBVID2_NOA4         _MMIO(0x9E90)
1143 #define HSW_MBVID2_NOA5         _MMIO(0x9E94)
1144 #define HSW_MBVID2_NOA6         _MMIO(0x9E98)
1145 #define HSW_MBVID2_NOA7         _MMIO(0x9E9C)
1146 #define HSW_MBVID2_NOA8         _MMIO(0x9EA0)
1147 #define HSW_MBVID2_NOA9         _MMIO(0x9EA4)
1148
1149 #define HSW_MBVID2_MISR0        _MMIO(0x9EC0)
1150
1151 /* NOA (Gen8+) */
1152 #define NOA_CONFIG(i)       _MMIO(0x0D0C + (i) * 4)
1153
1154 #define MICRO_BP0_0         _MMIO(0x9800)
1155 #define MICRO_BP0_2         _MMIO(0x9804)
1156 #define MICRO_BP0_1         _MMIO(0x9808)
1157
1158 #define MICRO_BP1_0         _MMIO(0x980C)
1159 #define MICRO_BP1_2         _MMIO(0x9810)
1160 #define MICRO_BP1_1         _MMIO(0x9814)
1161
1162 #define MICRO_BP2_0         _MMIO(0x9818)
1163 #define MICRO_BP2_2         _MMIO(0x981C)
1164 #define MICRO_BP2_1         _MMIO(0x9820)
1165
1166 #define MICRO_BP3_0         _MMIO(0x9824)
1167 #define MICRO_BP3_2         _MMIO(0x9828)
1168 #define MICRO_BP3_1         _MMIO(0x982C)
1169
1170 #define MICRO_BP_TRIGGER                _MMIO(0x9830)
1171 #define MICRO_BP3_COUNT_STATUS01        _MMIO(0x9834)
1172 #define MICRO_BP3_COUNT_STATUS23        _MMIO(0x9838)
1173 #define MICRO_BP_FIRED_ARMED            _MMIO(0x983C)
1174
1175 #define GEN12_OAA_DBG_REG _MMIO(0xdc44)
1176 #define GEN12_OAG_OA_PESS _MMIO(0x2b2c)
1177 #define GEN12_OAG_SPCTR_CNF _MMIO(0xdc40)
1178
1179 #define GDT_CHICKEN_BITS    _MMIO(0x9840)
1180 #define   GT_NOA_ENABLE     0x00000080
1181
1182 #define NOA_DATA            _MMIO(0x986C)
1183 #define NOA_WRITE           _MMIO(0x9888)
1184 #define GEN10_NOA_WRITE_HIGH _MMIO(0x9884)
1185
1186 #define _GEN7_PIPEA_DE_LOAD_SL  0x70068
1187 #define _GEN7_PIPEB_DE_LOAD_SL  0x71068
1188 #define GEN7_PIPE_DE_LOAD_SL(pipe) _MMIO_PIPE(pipe, _GEN7_PIPEA_DE_LOAD_SL, _GEN7_PIPEB_DE_LOAD_SL)
1189
1190 /*
1191  * Reset registers
1192  */
1193 #define DEBUG_RESET_I830                _MMIO(0x6070)
1194 #define  DEBUG_RESET_FULL               (1 << 7)
1195 #define  DEBUG_RESET_RENDER             (1 << 8)
1196 #define  DEBUG_RESET_DISPLAY            (1 << 9)
1197
1198 /*
1199  * IOSF sideband
1200  */
1201 #define VLV_IOSF_DOORBELL_REQ                   _MMIO(VLV_DISPLAY_BASE + 0x2100)
1202 #define   IOSF_DEVFN_SHIFT                      24
1203 #define   IOSF_OPCODE_SHIFT                     16
1204 #define   IOSF_PORT_SHIFT                       8
1205 #define   IOSF_BYTE_ENABLES_SHIFT               4
1206 #define   IOSF_BAR_SHIFT                        1
1207 #define   IOSF_SB_BUSY                          (1 << 0)
1208 #define   IOSF_PORT_BUNIT                       0x03
1209 #define   IOSF_PORT_PUNIT                       0x04
1210 #define   IOSF_PORT_NC                          0x11
1211 #define   IOSF_PORT_DPIO                        0x12
1212 #define   IOSF_PORT_GPIO_NC                     0x13
1213 #define   IOSF_PORT_CCK                         0x14
1214 #define   IOSF_PORT_DPIO_2                      0x1a
1215 #define   IOSF_PORT_FLISDSI                     0x1b
1216 #define   IOSF_PORT_GPIO_SC                     0x48
1217 #define   IOSF_PORT_GPIO_SUS                    0xa8
1218 #define   IOSF_PORT_CCU                         0xa9
1219 #define   CHV_IOSF_PORT_GPIO_N                  0x13
1220 #define   CHV_IOSF_PORT_GPIO_SE                 0x48
1221 #define   CHV_IOSF_PORT_GPIO_E                  0xa8
1222 #define   CHV_IOSF_PORT_GPIO_SW                 0xb2
1223 #define VLV_IOSF_DATA                           _MMIO(VLV_DISPLAY_BASE + 0x2104)
1224 #define VLV_IOSF_ADDR                           _MMIO(VLV_DISPLAY_BASE + 0x2108)
1225
1226 /* See configdb bunit SB addr map */
1227 #define BUNIT_REG_BISOC                         0x11
1228
1229 /* PUNIT_REG_*SSPM0 */
1230 #define   _SSPM0_SSC(val)                       ((val) << 0)
1231 #define   SSPM0_SSC_MASK                        _SSPM0_SSC(0x3)
1232 #define   SSPM0_SSC_PWR_ON                      _SSPM0_SSC(0x0)
1233 #define   SSPM0_SSC_CLK_GATE                    _SSPM0_SSC(0x1)
1234 #define   SSPM0_SSC_RESET                       _SSPM0_SSC(0x2)
1235 #define   SSPM0_SSC_PWR_GATE                    _SSPM0_SSC(0x3)
1236 #define   _SSPM0_SSS(val)                       ((val) << 24)
1237 #define   SSPM0_SSS_MASK                        _SSPM0_SSS(0x3)
1238 #define   SSPM0_SSS_PWR_ON                      _SSPM0_SSS(0x0)
1239 #define   SSPM0_SSS_CLK_GATE                    _SSPM0_SSS(0x1)
1240 #define   SSPM0_SSS_RESET                       _SSPM0_SSS(0x2)
1241 #define   SSPM0_SSS_PWR_GATE                    _SSPM0_SSS(0x3)
1242
1243 /* PUNIT_REG_*SSPM1 */
1244 #define   SSPM1_FREQSTAT_SHIFT                  24
1245 #define   SSPM1_FREQSTAT_MASK                   (0x1f << SSPM1_FREQSTAT_SHIFT)
1246 #define   SSPM1_FREQGUAR_SHIFT                  8
1247 #define   SSPM1_FREQGUAR_MASK                   (0x1f << SSPM1_FREQGUAR_SHIFT)
1248 #define   SSPM1_FREQ_SHIFT                      0
1249 #define   SSPM1_FREQ_MASK                       (0x1f << SSPM1_FREQ_SHIFT)
1250
1251 #define PUNIT_REG_VEDSSPM0                      0x32
1252 #define PUNIT_REG_VEDSSPM1                      0x33
1253
1254 #define PUNIT_REG_DSPSSPM                       0x36
1255 #define   DSPFREQSTAT_SHIFT_CHV                 24
1256 #define   DSPFREQSTAT_MASK_CHV                  (0x1f << DSPFREQSTAT_SHIFT_CHV)
1257 #define   DSPFREQGUAR_SHIFT_CHV                 8
1258 #define   DSPFREQGUAR_MASK_CHV                  (0x1f << DSPFREQGUAR_SHIFT_CHV)
1259 #define   DSPFREQSTAT_SHIFT                     30
1260 #define   DSPFREQSTAT_MASK                      (0x3 << DSPFREQSTAT_SHIFT)
1261 #define   DSPFREQGUAR_SHIFT                     14
1262 #define   DSPFREQGUAR_MASK                      (0x3 << DSPFREQGUAR_SHIFT)
1263 #define   DSP_MAXFIFO_PM5_STATUS                (1 << 22) /* chv */
1264 #define   DSP_AUTO_CDCLK_GATE_DISABLE           (1 << 7) /* chv */
1265 #define   DSP_MAXFIFO_PM5_ENABLE                (1 << 6) /* chv */
1266 #define   _DP_SSC(val, pipe)                    ((val) << (2 * (pipe)))
1267 #define   DP_SSC_MASK(pipe)                     _DP_SSC(0x3, (pipe))
1268 #define   DP_SSC_PWR_ON(pipe)                   _DP_SSC(0x0, (pipe))
1269 #define   DP_SSC_CLK_GATE(pipe)                 _DP_SSC(0x1, (pipe))
1270 #define   DP_SSC_RESET(pipe)                    _DP_SSC(0x2, (pipe))
1271 #define   DP_SSC_PWR_GATE(pipe)                 _DP_SSC(0x3, (pipe))
1272 #define   _DP_SSS(val, pipe)                    ((val) << (2 * (pipe) + 16))
1273 #define   DP_SSS_MASK(pipe)                     _DP_SSS(0x3, (pipe))
1274 #define   DP_SSS_PWR_ON(pipe)                   _DP_SSS(0x0, (pipe))
1275 #define   DP_SSS_CLK_GATE(pipe)                 _DP_SSS(0x1, (pipe))
1276 #define   DP_SSS_RESET(pipe)                    _DP_SSS(0x2, (pipe))
1277 #define   DP_SSS_PWR_GATE(pipe)                 _DP_SSS(0x3, (pipe))
1278
1279 #define PUNIT_REG_ISPSSPM0                      0x39
1280 #define PUNIT_REG_ISPSSPM1                      0x3a
1281
1282 #define PUNIT_REG_PWRGT_CTRL                    0x60
1283 #define PUNIT_REG_PWRGT_STATUS                  0x61
1284 #define   PUNIT_PWRGT_MASK(pw_idx)              (3 << ((pw_idx) * 2))
1285 #define   PUNIT_PWRGT_PWR_ON(pw_idx)            (0 << ((pw_idx) * 2))
1286 #define   PUNIT_PWRGT_CLK_GATE(pw_idx)          (1 << ((pw_idx) * 2))
1287 #define   PUNIT_PWRGT_RESET(pw_idx)             (2 << ((pw_idx) * 2))
1288 #define   PUNIT_PWRGT_PWR_GATE(pw_idx)          (3 << ((pw_idx) * 2))
1289
1290 #define PUNIT_PWGT_IDX_RENDER                   0
1291 #define PUNIT_PWGT_IDX_MEDIA                    1
1292 #define PUNIT_PWGT_IDX_DISP2D                   3
1293 #define PUNIT_PWGT_IDX_DPIO_CMN_BC              5
1294 #define PUNIT_PWGT_IDX_DPIO_TX_B_LANES_01       6
1295 #define PUNIT_PWGT_IDX_DPIO_TX_B_LANES_23       7
1296 #define PUNIT_PWGT_IDX_DPIO_TX_C_LANES_01       8
1297 #define PUNIT_PWGT_IDX_DPIO_TX_C_LANES_23       9
1298 #define PUNIT_PWGT_IDX_DPIO_RX0                 10
1299 #define PUNIT_PWGT_IDX_DPIO_RX1                 11
1300 #define PUNIT_PWGT_IDX_DPIO_CMN_D               12
1301
1302 #define PUNIT_REG_GPU_LFM                       0xd3
1303 #define PUNIT_REG_GPU_FREQ_REQ                  0xd4
1304 #define PUNIT_REG_GPU_FREQ_STS                  0xd8
1305 #define   GPLLENABLE                            (1 << 4)
1306 #define   GENFREQSTATUS                         (1 << 0)
1307 #define PUNIT_REG_MEDIA_TURBO_FREQ_REQ          0xdc
1308 #define PUNIT_REG_CZ_TIMESTAMP                  0xce
1309
1310 #define PUNIT_FUSE_BUS2                         0xf6 /* bits 47:40 */
1311 #define PUNIT_FUSE_BUS1                         0xf5 /* bits 55:48 */
1312
1313 #define FB_GFX_FMAX_AT_VMAX_FUSE                0x136
1314 #define FB_GFX_FREQ_FUSE_MASK                   0xff
1315 #define FB_GFX_FMAX_AT_VMAX_2SS4EU_FUSE_SHIFT   24
1316 #define FB_GFX_FMAX_AT_VMAX_2SS6EU_FUSE_SHIFT   16
1317 #define FB_GFX_FMAX_AT_VMAX_2SS8EU_FUSE_SHIFT   8
1318
1319 #define FB_GFX_FMIN_AT_VMIN_FUSE                0x137
1320 #define FB_GFX_FMIN_AT_VMIN_FUSE_SHIFT          8
1321
1322 #define PUNIT_REG_DDR_SETUP2                    0x139
1323 #define   FORCE_DDR_FREQ_REQ_ACK                (1 << 8)
1324 #define   FORCE_DDR_LOW_FREQ                    (1 << 1)
1325 #define   FORCE_DDR_HIGH_FREQ                   (1 << 0)
1326
1327 #define PUNIT_GPU_STATUS_REG                    0xdb
1328 #define PUNIT_GPU_STATUS_MAX_FREQ_SHIFT 16
1329 #define PUNIT_GPU_STATUS_MAX_FREQ_MASK          0xff
1330 #define PUNIT_GPU_STATIS_GFX_MIN_FREQ_SHIFT     8
1331 #define PUNIT_GPU_STATUS_GFX_MIN_FREQ_MASK      0xff
1332
1333 #define PUNIT_GPU_DUTYCYCLE_REG         0xdf
1334 #define PUNIT_GPU_DUTYCYCLE_RPE_FREQ_SHIFT      8
1335 #define PUNIT_GPU_DUTYCYCLE_RPE_FREQ_MASK       0xff
1336
1337 #define IOSF_NC_FB_GFX_FREQ_FUSE                0x1c
1338 #define   FB_GFX_MAX_FREQ_FUSE_SHIFT            3
1339 #define   FB_GFX_MAX_FREQ_FUSE_MASK             0x000007f8
1340 #define   FB_GFX_FGUARANTEED_FREQ_FUSE_SHIFT    11
1341 #define   FB_GFX_FGUARANTEED_FREQ_FUSE_MASK     0x0007f800
1342 #define IOSF_NC_FB_GFX_FMAX_FUSE_HI             0x34
1343 #define   FB_FMAX_VMIN_FREQ_HI_MASK             0x00000007
1344 #define IOSF_NC_FB_GFX_FMAX_FUSE_LO             0x30
1345 #define   FB_FMAX_VMIN_FREQ_LO_SHIFT            27
1346 #define   FB_FMAX_VMIN_FREQ_LO_MASK             0xf8000000
1347
1348 #define VLV_TURBO_SOC_OVERRIDE          0x04
1349 #define   VLV_OVERRIDE_EN               1
1350 #define   VLV_SOC_TDP_EN                (1 << 1)
1351 #define   VLV_BIAS_CPU_125_SOC_875      (6 << 2)
1352 #define   CHV_BIAS_CPU_50_SOC_50        (3 << 2)
1353
1354 /* vlv2 north clock has */
1355 #define CCK_FUSE_REG                            0x8
1356 #define  CCK_FUSE_HPLL_FREQ_MASK                0x3
1357 #define CCK_REG_DSI_PLL_FUSE                    0x44
1358 #define CCK_REG_DSI_PLL_CONTROL                 0x48
1359 #define  DSI_PLL_VCO_EN                         (1 << 31)
1360 #define  DSI_PLL_LDO_GATE                       (1 << 30)
1361 #define  DSI_PLL_P1_POST_DIV_SHIFT              17
1362 #define  DSI_PLL_P1_POST_DIV_MASK               (0x1ff << 17)
1363 #define  DSI_PLL_P2_MUX_DSI0_DIV2               (1 << 13)
1364 #define  DSI_PLL_P3_MUX_DSI1_DIV2               (1 << 12)
1365 #define  DSI_PLL_MUX_MASK                       (3 << 9)
1366 #define  DSI_PLL_MUX_DSI0_DSIPLL                (0 << 10)
1367 #define  DSI_PLL_MUX_DSI0_CCK                   (1 << 10)
1368 #define  DSI_PLL_MUX_DSI1_DSIPLL                (0 << 9)
1369 #define  DSI_PLL_MUX_DSI1_CCK                   (1 << 9)
1370 #define  DSI_PLL_CLK_GATE_MASK                  (0xf << 5)
1371 #define  DSI_PLL_CLK_GATE_DSI0_DSIPLL           (1 << 8)
1372 #define  DSI_PLL_CLK_GATE_DSI1_DSIPLL           (1 << 7)
1373 #define  DSI_PLL_CLK_GATE_DSI0_CCK              (1 << 6)
1374 #define  DSI_PLL_CLK_GATE_DSI1_CCK              (1 << 5)
1375 #define  DSI_PLL_LOCK                           (1 << 0)
1376 #define CCK_REG_DSI_PLL_DIVIDER                 0x4c
1377 #define  DSI_PLL_LFSR                           (1 << 31)
1378 #define  DSI_PLL_FRACTION_EN                    (1 << 30)
1379 #define  DSI_PLL_FRAC_COUNTER_SHIFT             27
1380 #define  DSI_PLL_FRAC_COUNTER_MASK              (7 << 27)
1381 #define  DSI_PLL_USYNC_CNT_SHIFT                18
1382 #define  DSI_PLL_USYNC_CNT_MASK                 (0x1ff << 18)
1383 #define  DSI_PLL_N1_DIV_SHIFT                   16
1384 #define  DSI_PLL_N1_DIV_MASK                    (3 << 16)
1385 #define  DSI_PLL_M1_DIV_SHIFT                   0
1386 #define  DSI_PLL_M1_DIV_MASK                    (0x1ff << 0)
1387 #define CCK_CZ_CLOCK_CONTROL                    0x62
1388 #define CCK_GPLL_CLOCK_CONTROL                  0x67
1389 #define CCK_DISPLAY_CLOCK_CONTROL               0x6b
1390 #define CCK_DISPLAY_REF_CLOCK_CONTROL           0x6c
1391 #define  CCK_TRUNK_FORCE_ON                     (1 << 17)
1392 #define  CCK_TRUNK_FORCE_OFF                    (1 << 16)
1393 #define  CCK_FREQUENCY_STATUS                   (0x1f << 8)
1394 #define  CCK_FREQUENCY_STATUS_SHIFT             8
1395 #define  CCK_FREQUENCY_VALUES                   (0x1f << 0)
1396
1397 /* DPIO registers */
1398 #define DPIO_DEVFN                      0
1399
1400 #define DPIO_CTL                        _MMIO(VLV_DISPLAY_BASE + 0x2110)
1401 #define  DPIO_MODSEL1                   (1 << 3) /* if ref clk b == 27 */
1402 #define  DPIO_MODSEL0                   (1 << 2) /* if ref clk a == 27 */
1403 #define  DPIO_SFR_BYPASS                (1 << 1)
1404 #define  DPIO_CMNRST                    (1 << 0)
1405
1406 #define DPIO_PHY(pipe)                  ((pipe) >> 1)
1407
1408 /*
1409  * Per pipe/PLL DPIO regs
1410  */
1411 #define _VLV_PLL_DW3_CH0                0x800c
1412 #define   DPIO_POST_DIV_SHIFT           (28) /* 3 bits */
1413 #define   DPIO_POST_DIV_DAC             0
1414 #define   DPIO_POST_DIV_HDMIDP          1 /* DAC 225-400M rate */
1415 #define   DPIO_POST_DIV_LVDS1           2
1416 #define   DPIO_POST_DIV_LVDS2           3
1417 #define   DPIO_K_SHIFT                  (24) /* 4 bits */
1418 #define   DPIO_P1_SHIFT                 (21) /* 3 bits */
1419 #define   DPIO_P2_SHIFT                 (16) /* 5 bits */
1420 #define   DPIO_N_SHIFT                  (12) /* 4 bits */
1421 #define   DPIO_ENABLE_CALIBRATION       (1 << 11)
1422 #define   DPIO_M1DIV_SHIFT              (8) /* 3 bits */
1423 #define   DPIO_M2DIV_MASK               0xff
1424 #define _VLV_PLL_DW3_CH1                0x802c
1425 #define VLV_PLL_DW3(ch) _PIPE(ch, _VLV_PLL_DW3_CH0, _VLV_PLL_DW3_CH1)
1426
1427 #define _VLV_PLL_DW5_CH0                0x8014
1428 #define   DPIO_REFSEL_OVERRIDE          27
1429 #define   DPIO_PLL_MODESEL_SHIFT        24 /* 3 bits */
1430 #define   DPIO_BIAS_CURRENT_CTL_SHIFT   21 /* 3 bits, always 0x7 */
1431 #define   DPIO_PLL_REFCLK_SEL_SHIFT     16 /* 2 bits */
1432 #define   DPIO_PLL_REFCLK_SEL_MASK      3
1433 #define   DPIO_DRIVER_CTL_SHIFT         12 /* always set to 0x8 */
1434 #define   DPIO_CLK_BIAS_CTL_SHIFT       8 /* always set to 0x5 */
1435 #define _VLV_PLL_DW5_CH1                0x8034
1436 #define VLV_PLL_DW5(ch) _PIPE(ch, _VLV_PLL_DW5_CH0, _VLV_PLL_DW5_CH1)
1437
1438 #define _VLV_PLL_DW7_CH0                0x801c
1439 #define _VLV_PLL_DW7_CH1                0x803c
1440 #define VLV_PLL_DW7(ch) _PIPE(ch, _VLV_PLL_DW7_CH0, _VLV_PLL_DW7_CH1)
1441
1442 #define _VLV_PLL_DW8_CH0                0x8040
1443 #define _VLV_PLL_DW8_CH1                0x8060
1444 #define VLV_PLL_DW8(ch) _PIPE(ch, _VLV_PLL_DW8_CH0, _VLV_PLL_DW8_CH1)
1445
1446 #define VLV_PLL_DW9_BCAST               0xc044
1447 #define _VLV_PLL_DW9_CH0                0x8044
1448 #define _VLV_PLL_DW9_CH1                0x8064
1449 #define VLV_PLL_DW9(ch) _PIPE(ch, _VLV_PLL_DW9_CH0, _VLV_PLL_DW9_CH1)
1450
1451 #define _VLV_PLL_DW10_CH0               0x8048
1452 #define _VLV_PLL_DW10_CH1               0x8068
1453 #define VLV_PLL_DW10(ch) _PIPE(ch, _VLV_PLL_DW10_CH0, _VLV_PLL_DW10_CH1)
1454
1455 #define _VLV_PLL_DW11_CH0               0x804c
1456 #define _VLV_PLL_DW11_CH1               0x806c
1457 #define VLV_PLL_DW11(ch) _PIPE(ch, _VLV_PLL_DW11_CH0, _VLV_PLL_DW11_CH1)
1458
1459 /* Spec for ref block start counts at DW10 */
1460 #define VLV_REF_DW13                    0x80ac
1461
1462 #define VLV_CMN_DW0                     0x8100
1463
1464 /*
1465  * Per DDI channel DPIO regs
1466  */
1467
1468 #define _VLV_PCS_DW0_CH0                0x8200
1469 #define _VLV_PCS_DW0_CH1                0x8400
1470 #define   DPIO_PCS_TX_LANE2_RESET       (1 << 16)
1471 #define   DPIO_PCS_TX_LANE1_RESET       (1 << 7)
1472 #define   DPIO_LEFT_TXFIFO_RST_MASTER2  (1 << 4)
1473 #define   DPIO_RIGHT_TXFIFO_RST_MASTER2 (1 << 3)
1474 #define VLV_PCS_DW0(ch) _PORT(ch, _VLV_PCS_DW0_CH0, _VLV_PCS_DW0_CH1)
1475
1476 #define _VLV_PCS01_DW0_CH0              0x200
1477 #define _VLV_PCS23_DW0_CH0              0x400
1478 #define _VLV_PCS01_DW0_CH1              0x2600
1479 #define _VLV_PCS23_DW0_CH1              0x2800
1480 #define VLV_PCS01_DW0(ch) _PORT(ch, _VLV_PCS01_DW0_CH0, _VLV_PCS01_DW0_CH1)
1481 #define VLV_PCS23_DW0(ch) _PORT(ch, _VLV_PCS23_DW0_CH0, _VLV_PCS23_DW0_CH1)
1482
1483 #define _VLV_PCS_DW1_CH0                0x8204
1484 #define _VLV_PCS_DW1_CH1                0x8404
1485 #define   CHV_PCS_REQ_SOFTRESET_EN      (1 << 23)
1486 #define   DPIO_PCS_CLK_CRI_RXEB_EIOS_EN (1 << 22)
1487 #define   DPIO_PCS_CLK_CRI_RXDIGFILTSG_EN (1 << 21)
1488 #define   DPIO_PCS_CLK_DATAWIDTH_SHIFT  (6)
1489 #define   DPIO_PCS_CLK_SOFT_RESET       (1 << 5)
1490 #define VLV_PCS_DW1(ch) _PORT(ch, _VLV_PCS_DW1_CH0, _VLV_PCS_DW1_CH1)
1491
1492 #define _VLV_PCS01_DW1_CH0              0x204
1493 #define _VLV_PCS23_DW1_CH0              0x404
1494 #define _VLV_PCS01_DW1_CH1              0x2604
1495 #define _VLV_PCS23_DW1_CH1              0x2804
1496 #define VLV_PCS01_DW1(ch) _PORT(ch, _VLV_PCS01_DW1_CH0, _VLV_PCS01_DW1_CH1)
1497 #define VLV_PCS23_DW1(ch) _PORT(ch, _VLV_PCS23_DW1_CH0, _VLV_PCS23_DW1_CH1)
1498
1499 #define _VLV_PCS_DW8_CH0                0x8220
1500 #define _VLV_PCS_DW8_CH1                0x8420
1501 #define   CHV_PCS_USEDCLKCHANNEL_OVRRIDE        (1 << 20)
1502 #define   CHV_PCS_USEDCLKCHANNEL                (1 << 21)
1503 #define VLV_PCS_DW8(ch) _PORT(ch, _VLV_PCS_DW8_CH0, _VLV_PCS_DW8_CH1)
1504
1505 #define _VLV_PCS01_DW8_CH0              0x0220
1506 #define _VLV_PCS23_DW8_CH0              0x0420
1507 #define _VLV_PCS01_DW8_CH1              0x2620
1508 #define _VLV_PCS23_DW8_CH1              0x2820
1509 #define VLV_PCS01_DW8(port) _PORT(port, _VLV_PCS01_DW8_CH0, _VLV_PCS01_DW8_CH1)
1510 #define VLV_PCS23_DW8(port) _PORT(port, _VLV_PCS23_DW8_CH0, _VLV_PCS23_DW8_CH1)
1511
1512 #define _VLV_PCS_DW9_CH0                0x8224
1513 #define _VLV_PCS_DW9_CH1                0x8424
1514 #define   DPIO_PCS_TX2MARGIN_MASK       (0x7 << 13)
1515 #define   DPIO_PCS_TX2MARGIN_000        (0 << 13)
1516 #define   DPIO_PCS_TX2MARGIN_101        (1 << 13)
1517 #define   DPIO_PCS_TX1MARGIN_MASK       (0x7 << 10)
1518 #define   DPIO_PCS_TX1MARGIN_000        (0 << 10)
1519 #define   DPIO_PCS_TX1MARGIN_101        (1 << 10)
1520 #define VLV_PCS_DW9(ch) _PORT(ch, _VLV_PCS_DW9_CH0, _VLV_PCS_DW9_CH1)
1521
1522 #define _VLV_PCS01_DW9_CH0              0x224
1523 #define _VLV_PCS23_DW9_CH0              0x424
1524 #define _VLV_PCS01_DW9_CH1              0x2624
1525 #define _VLV_PCS23_DW9_CH1              0x2824
1526 #define VLV_PCS01_DW9(ch) _PORT(ch, _VLV_PCS01_DW9_CH0, _VLV_PCS01_DW9_CH1)
1527 #define VLV_PCS23_DW9(ch) _PORT(ch, _VLV_PCS23_DW9_CH0, _VLV_PCS23_DW9_CH1)
1528
1529 #define _CHV_PCS_DW10_CH0               0x8228
1530 #define _CHV_PCS_DW10_CH1               0x8428
1531 #define   DPIO_PCS_SWING_CALC_TX0_TX2   (1 << 30)
1532 #define   DPIO_PCS_SWING_CALC_TX1_TX3   (1 << 31)
1533 #define   DPIO_PCS_TX2DEEMP_MASK        (0xf << 24)
1534 #define   DPIO_PCS_TX2DEEMP_9P5         (0 << 24)
1535 #define   DPIO_PCS_TX2DEEMP_6P0         (2 << 24)
1536 #define   DPIO_PCS_TX1DEEMP_MASK        (0xf << 16)
1537 #define   DPIO_PCS_TX1DEEMP_9P5         (0 << 16)
1538 #define   DPIO_PCS_TX1DEEMP_6P0         (2 << 16)
1539 #define CHV_PCS_DW10(ch) _PORT(ch, _CHV_PCS_DW10_CH0, _CHV_PCS_DW10_CH1)
1540
1541 #define _VLV_PCS01_DW10_CH0             0x0228
1542 #define _VLV_PCS23_DW10_CH0             0x0428
1543 #define _VLV_PCS01_DW10_CH1             0x2628
1544 #define _VLV_PCS23_DW10_CH1             0x2828
1545 #define VLV_PCS01_DW10(port) _PORT(port, _VLV_PCS01_DW10_CH0, _VLV_PCS01_DW10_CH1)
1546 #define VLV_PCS23_DW10(port) _PORT(port, _VLV_PCS23_DW10_CH0, _VLV_PCS23_DW10_CH1)
1547
1548 #define _VLV_PCS_DW11_CH0               0x822c
1549 #define _VLV_PCS_DW11_CH1               0x842c
1550 #define   DPIO_TX2_STAGGER_MASK(x)      ((x) << 24)
1551 #define   DPIO_LANEDESKEW_STRAP_OVRD    (1 << 3)
1552 #define   DPIO_LEFT_TXFIFO_RST_MASTER   (1 << 1)
1553 #define   DPIO_RIGHT_TXFIFO_RST_MASTER  (1 << 0)
1554 #define VLV_PCS_DW11(ch) _PORT(ch, _VLV_PCS_DW11_CH0, _VLV_PCS_DW11_CH1)
1555
1556 #define _VLV_PCS01_DW11_CH0             0x022c
1557 #define _VLV_PCS23_DW11_CH0             0x042c
1558 #define _VLV_PCS01_DW11_CH1             0x262c
1559 #define _VLV_PCS23_DW11_CH1             0x282c
1560 #define VLV_PCS01_DW11(ch) _PORT(ch, _VLV_PCS01_DW11_CH0, _VLV_PCS01_DW11_CH1)
1561 #define VLV_PCS23_DW11(ch) _PORT(ch, _VLV_PCS23_DW11_CH0, _VLV_PCS23_DW11_CH1)
1562
1563 #define _VLV_PCS01_DW12_CH0             0x0230
1564 #define _VLV_PCS23_DW12_CH0             0x0430
1565 #define _VLV_PCS01_DW12_CH1             0x2630
1566 #define _VLV_PCS23_DW12_CH1             0x2830
1567 #define VLV_PCS01_DW12(ch) _PORT(ch, _VLV_PCS01_DW12_CH0, _VLV_PCS01_DW12_CH1)
1568 #define VLV_PCS23_DW12(ch) _PORT(ch, _VLV_PCS23_DW12_CH0, _VLV_PCS23_DW12_CH1)
1569
1570 #define _VLV_PCS_DW12_CH0               0x8230
1571 #define _VLV_PCS_DW12_CH1               0x8430
1572 #define   DPIO_TX2_STAGGER_MULT(x)      ((x) << 20)
1573 #define   DPIO_TX1_STAGGER_MULT(x)      ((x) << 16)
1574 #define   DPIO_TX1_STAGGER_MASK(x)      ((x) << 8)
1575 #define   DPIO_LANESTAGGER_STRAP_OVRD   (1 << 6)
1576 #define   DPIO_LANESTAGGER_STRAP(x)     ((x) << 0)
1577 #define VLV_PCS_DW12(ch) _PORT(ch, _VLV_PCS_DW12_CH0, _VLV_PCS_DW12_CH1)
1578
1579 #define _VLV_PCS_DW14_CH0               0x8238
1580 #define _VLV_PCS_DW14_CH1               0x8438
1581 #define VLV_PCS_DW14(ch) _PORT(ch, _VLV_PCS_DW14_CH0, _VLV_PCS_DW14_CH1)
1582
1583 #define _VLV_PCS_DW23_CH0               0x825c
1584 #define _VLV_PCS_DW23_CH1               0x845c
1585 #define VLV_PCS_DW23(ch) _PORT(ch, _VLV_PCS_DW23_CH0, _VLV_PCS_DW23_CH1)
1586
1587 #define _VLV_TX_DW2_CH0                 0x8288
1588 #define _VLV_TX_DW2_CH1                 0x8488
1589 #define   DPIO_SWING_MARGIN000_SHIFT    16
1590 #define   DPIO_SWING_MARGIN000_MASK     (0xff << DPIO_SWING_MARGIN000_SHIFT)
1591 #define   DPIO_UNIQ_TRANS_SCALE_SHIFT   8
1592 #define VLV_TX_DW2(ch) _PORT(ch, _VLV_TX_DW2_CH0, _VLV_TX_DW2_CH1)
1593
1594 #define _VLV_TX_DW3_CH0                 0x828c
1595 #define _VLV_TX_DW3_CH1                 0x848c
1596 /* The following bit for CHV phy */
1597 #define   DPIO_TX_UNIQ_TRANS_SCALE_EN   (1 << 27)
1598 #define   DPIO_SWING_MARGIN101_SHIFT    16
1599 #define   DPIO_SWING_MARGIN101_MASK     (0xff << DPIO_SWING_MARGIN101_SHIFT)
1600 #define VLV_TX_DW3(ch) _PORT(ch, _VLV_TX_DW3_CH0, _VLV_TX_DW3_CH1)
1601
1602 #define _VLV_TX_DW4_CH0                 0x8290
1603 #define _VLV_TX_DW4_CH1                 0x8490
1604 #define   DPIO_SWING_DEEMPH9P5_SHIFT    24
1605 #define   DPIO_SWING_DEEMPH9P5_MASK     (0xff << DPIO_SWING_DEEMPH9P5_SHIFT)
1606 #define   DPIO_SWING_DEEMPH6P0_SHIFT    16
1607 #define   DPIO_SWING_DEEMPH6P0_MASK     (0xff << DPIO_SWING_DEEMPH6P0_SHIFT)
1608 #define VLV_TX_DW4(ch) _PORT(ch, _VLV_TX_DW4_CH0, _VLV_TX_DW4_CH1)
1609
1610 #define _VLV_TX3_DW4_CH0                0x690
1611 #define _VLV_TX3_DW4_CH1                0x2a90
1612 #define VLV_TX3_DW4(ch) _PORT(ch, _VLV_TX3_DW4_CH0, _VLV_TX3_DW4_CH1)
1613
1614 #define _VLV_TX_DW5_CH0                 0x8294
1615 #define _VLV_TX_DW5_CH1                 0x8494
1616 #define   DPIO_TX_OCALINIT_EN           (1 << 31)
1617 #define VLV_TX_DW5(ch) _PORT(ch, _VLV_TX_DW5_CH0, _VLV_TX_DW5_CH1)
1618
1619 #define _VLV_TX_DW11_CH0                0x82ac
1620 #define _VLV_TX_DW11_CH1                0x84ac
1621 #define VLV_TX_DW11(ch) _PORT(ch, _VLV_TX_DW11_CH0, _VLV_TX_DW11_CH1)
1622
1623 #define _VLV_TX_DW14_CH0                0x82b8
1624 #define _VLV_TX_DW14_CH1                0x84b8
1625 #define VLV_TX_DW14(ch) _PORT(ch, _VLV_TX_DW14_CH0, _VLV_TX_DW14_CH1)
1626
1627 /* CHV dpPhy registers */
1628 #define _CHV_PLL_DW0_CH0                0x8000
1629 #define _CHV_PLL_DW0_CH1                0x8180
1630 #define CHV_PLL_DW0(ch) _PIPE(ch, _CHV_PLL_DW0_CH0, _CHV_PLL_DW0_CH1)
1631
1632 #define _CHV_PLL_DW1_CH0                0x8004
1633 #define _CHV_PLL_DW1_CH1                0x8184
1634 #define   DPIO_CHV_N_DIV_SHIFT          8
1635 #define   DPIO_CHV_M1_DIV_BY_2          (0 << 0)
1636 #define CHV_PLL_DW1(ch) _PIPE(ch, _CHV_PLL_DW1_CH0, _CHV_PLL_DW1_CH1)
1637
1638 #define _CHV_PLL_DW2_CH0                0x8008
1639 #define _CHV_PLL_DW2_CH1                0x8188
1640 #define CHV_PLL_DW2(ch) _PIPE(ch, _CHV_PLL_DW2_CH0, _CHV_PLL_DW2_CH1)
1641
1642 #define _CHV_PLL_DW3_CH0                0x800c
1643 #define _CHV_PLL_DW3_CH1                0x818c
1644 #define  DPIO_CHV_FRAC_DIV_EN           (1 << 16)
1645 #define  DPIO_CHV_FIRST_MOD             (0 << 8)
1646 #define  DPIO_CHV_SECOND_MOD            (1 << 8)
1647 #define  DPIO_CHV_FEEDFWD_GAIN_SHIFT    0
1648 #define  DPIO_CHV_FEEDFWD_GAIN_MASK             (0xF << 0)
1649 #define CHV_PLL_DW3(ch) _PIPE(ch, _CHV_PLL_DW3_CH0, _CHV_PLL_DW3_CH1)
1650
1651 #define _CHV_PLL_DW6_CH0                0x8018
1652 #define _CHV_PLL_DW6_CH1                0x8198
1653 #define   DPIO_CHV_GAIN_CTRL_SHIFT      16
1654 #define   DPIO_CHV_INT_COEFF_SHIFT      8
1655 #define   DPIO_CHV_PROP_COEFF_SHIFT     0
1656 #define CHV_PLL_DW6(ch) _PIPE(ch, _CHV_PLL_DW6_CH0, _CHV_PLL_DW6_CH1)
1657
1658 #define _CHV_PLL_DW8_CH0                0x8020
1659 #define _CHV_PLL_DW8_CH1                0x81A0
1660 #define   DPIO_CHV_TDC_TARGET_CNT_SHIFT 0
1661 #define   DPIO_CHV_TDC_TARGET_CNT_MASK  (0x3FF << 0)
1662 #define CHV_PLL_DW8(ch) _PIPE(ch, _CHV_PLL_DW8_CH0, _CHV_PLL_DW8_CH1)
1663
1664 #define _CHV_PLL_DW9_CH0                0x8024
1665 #define _CHV_PLL_DW9_CH1                0x81A4
1666 #define  DPIO_CHV_INT_LOCK_THRESHOLD_SHIFT              1 /* 3 bits */
1667 #define  DPIO_CHV_INT_LOCK_THRESHOLD_MASK               (7 << 1)
1668 #define  DPIO_CHV_INT_LOCK_THRESHOLD_SEL_COARSE 1 /* 1: coarse & 0 : fine  */
1669 #define CHV_PLL_DW9(ch) _PIPE(ch, _CHV_PLL_DW9_CH0, _CHV_PLL_DW9_CH1)
1670
1671 #define _CHV_CMN_DW0_CH0               0x8100
1672 #define   DPIO_ALLDL_POWERDOWN_SHIFT_CH0        19
1673 #define   DPIO_ANYDL_POWERDOWN_SHIFT_CH0        18
1674 #define   DPIO_ALLDL_POWERDOWN                  (1 << 1)
1675 #define   DPIO_ANYDL_POWERDOWN                  (1 << 0)
1676
1677 #define _CHV_CMN_DW5_CH0               0x8114
1678 #define   CHV_BUFRIGHTENA1_DISABLE      (0 << 20)
1679 #define   CHV_BUFRIGHTENA1_NORMAL       (1 << 20)
1680 #define   CHV_BUFRIGHTENA1_FORCE        (3 << 20)
1681 #define   CHV_BUFRIGHTENA1_MASK         (3 << 20)
1682 #define   CHV_BUFLEFTENA1_DISABLE       (0 << 22)
1683 #define   CHV_BUFLEFTENA1_NORMAL        (1 << 22)
1684 #define   CHV_BUFLEFTENA1_FORCE         (3 << 22)
1685 #define   CHV_BUFLEFTENA1_MASK          (3 << 22)
1686
1687 #define _CHV_CMN_DW13_CH0               0x8134
1688 #define _CHV_CMN_DW0_CH1                0x8080
1689 #define   DPIO_CHV_S1_DIV_SHIFT         21
1690 #define   DPIO_CHV_P1_DIV_SHIFT         13 /* 3 bits */
1691 #define   DPIO_CHV_P2_DIV_SHIFT         8  /* 5 bits */
1692 #define   DPIO_CHV_K_DIV_SHIFT          4
1693 #define   DPIO_PLL_FREQLOCK             (1 << 1)
1694 #define   DPIO_PLL_LOCK                 (1 << 0)
1695 #define CHV_CMN_DW13(ch) _PIPE(ch, _CHV_CMN_DW13_CH0, _CHV_CMN_DW0_CH1)
1696
1697 #define _CHV_CMN_DW14_CH0               0x8138
1698 #define _CHV_CMN_DW1_CH1                0x8084
1699 #define   DPIO_AFC_RECAL                (1 << 14)
1700 #define   DPIO_DCLKP_EN                 (1 << 13)
1701 #define   CHV_BUFLEFTENA2_DISABLE       (0 << 17) /* CL2 DW1 only */
1702 #define   CHV_BUFLEFTENA2_NORMAL        (1 << 17) /* CL2 DW1 only */
1703 #define   CHV_BUFLEFTENA2_FORCE         (3 << 17) /* CL2 DW1 only */
1704 #define   CHV_BUFLEFTENA2_MASK          (3 << 17) /* CL2 DW1 only */
1705 #define   CHV_BUFRIGHTENA2_DISABLE      (0 << 19) /* CL2 DW1 only */
1706 #define   CHV_BUFRIGHTENA2_NORMAL       (1 << 19) /* CL2 DW1 only */
1707 #define   CHV_BUFRIGHTENA2_FORCE        (3 << 19) /* CL2 DW1 only */
1708 #define   CHV_BUFRIGHTENA2_MASK         (3 << 19) /* CL2 DW1 only */
1709 #define CHV_CMN_DW14(ch) _PIPE(ch, _CHV_CMN_DW14_CH0, _CHV_CMN_DW1_CH1)
1710
1711 #define _CHV_CMN_DW19_CH0               0x814c
1712 #define _CHV_CMN_DW6_CH1                0x8098
1713 #define   DPIO_ALLDL_POWERDOWN_SHIFT_CH1        30 /* CL2 DW6 only */
1714 #define   DPIO_ANYDL_POWERDOWN_SHIFT_CH1        29 /* CL2 DW6 only */
1715 #define   DPIO_DYNPWRDOWNEN_CH1         (1 << 28) /* CL2 DW6 only */
1716 #define   CHV_CMN_USEDCLKCHANNEL        (1 << 13)
1717
1718 #define CHV_CMN_DW19(ch) _PIPE(ch, _CHV_CMN_DW19_CH0, _CHV_CMN_DW6_CH1)
1719
1720 #define CHV_CMN_DW28                    0x8170
1721 #define   DPIO_CL1POWERDOWNEN           (1 << 23)
1722 #define   DPIO_DYNPWRDOWNEN_CH0         (1 << 22)
1723 #define   DPIO_SUS_CLK_CONFIG_ON                (0 << 0)
1724 #define   DPIO_SUS_CLK_CONFIG_CLKREQ            (1 << 0)
1725 #define   DPIO_SUS_CLK_CONFIG_GATE              (2 << 0)
1726 #define   DPIO_SUS_CLK_CONFIG_GATE_CLKREQ       (3 << 0)
1727
1728 #define CHV_CMN_DW30                    0x8178
1729 #define   DPIO_CL2_LDOFUSE_PWRENB       (1 << 6)
1730 #define   DPIO_LRC_BYPASS               (1 << 3)
1731
1732 #define _TXLANE(ch, lane, offset) ((ch ? 0x2400 : 0) + \
1733                                         (lane) * 0x200 + (offset))
1734
1735 #define CHV_TX_DW0(ch, lane) _TXLANE(ch, lane, 0x80)
1736 #define CHV_TX_DW1(ch, lane) _TXLANE(ch, lane, 0x84)
1737 #define CHV_TX_DW2(ch, lane) _TXLANE(ch, lane, 0x88)
1738 #define CHV_TX_DW3(ch, lane) _TXLANE(ch, lane, 0x8c)
1739 #define CHV_TX_DW4(ch, lane) _TXLANE(ch, lane, 0x90)
1740 #define CHV_TX_DW5(ch, lane) _TXLANE(ch, lane, 0x94)
1741 #define CHV_TX_DW6(ch, lane) _TXLANE(ch, lane, 0x98)
1742 #define CHV_TX_DW7(ch, lane) _TXLANE(ch, lane, 0x9c)
1743 #define CHV_TX_DW8(ch, lane) _TXLANE(ch, lane, 0xa0)
1744 #define CHV_TX_DW9(ch, lane) _TXLANE(ch, lane, 0xa4)
1745 #define CHV_TX_DW10(ch, lane) _TXLANE(ch, lane, 0xa8)
1746 #define CHV_TX_DW11(ch, lane) _TXLANE(ch, lane, 0xac)
1747 #define   DPIO_FRC_LATENCY_SHFIT        8
1748 #define CHV_TX_DW14(ch, lane) _TXLANE(ch, lane, 0xb8)
1749 #define   DPIO_UPAR_SHIFT               30
1750
1751 /* BXT PHY registers */
1752 #define _BXT_PHY0_BASE                  0x6C000
1753 #define _BXT_PHY1_BASE                  0x162000
1754 #define _BXT_PHY2_BASE                  0x163000
1755 #define BXT_PHY_BASE(phy)               _PHY3((phy), _BXT_PHY0_BASE, \
1756                                                      _BXT_PHY1_BASE, \
1757                                                      _BXT_PHY2_BASE)
1758
1759 #define _BXT_PHY(phy, reg)                                              \
1760         _MMIO(BXT_PHY_BASE(phy) - _BXT_PHY0_BASE + (reg))
1761
1762 #define _BXT_PHY_CH(phy, ch, reg_ch0, reg_ch1)          \
1763         (BXT_PHY_BASE(phy) + _PIPE((ch), (reg_ch0) - _BXT_PHY0_BASE,    \
1764                                          (reg_ch1) - _BXT_PHY0_BASE))
1765 #define _MMIO_BXT_PHY_CH(phy, ch, reg_ch0, reg_ch1)             \
1766         _MMIO(_BXT_PHY_CH(phy, ch, reg_ch0, reg_ch1))
1767
1768 #define BXT_P_CR_GT_DISP_PWRON          _MMIO(0x138090)
1769 #define  MIPIO_RST_CTRL                         (1 << 2)
1770
1771 #define _BXT_PHY_CTL_DDI_A              0x64C00
1772 #define _BXT_PHY_CTL_DDI_B              0x64C10
1773 #define _BXT_PHY_CTL_DDI_C              0x64C20
1774 #define   BXT_PHY_CMNLANE_POWERDOWN_ACK (1 << 10)
1775 #define   BXT_PHY_LANE_POWERDOWN_ACK    (1 << 9)
1776 #define   BXT_PHY_LANE_ENABLED          (1 << 8)
1777 #define BXT_PHY_CTL(port)               _MMIO_PORT(port, _BXT_PHY_CTL_DDI_A, \
1778                                                          _BXT_PHY_CTL_DDI_B)
1779
1780 #define _PHY_CTL_FAMILY_EDP             0x64C80
1781 #define _PHY_CTL_FAMILY_DDI             0x64C90
1782 #define _PHY_CTL_FAMILY_DDI_C           0x64CA0
1783 #define   COMMON_RESET_DIS              (1 << 31)
1784 #define BXT_PHY_CTL_FAMILY(phy)         _MMIO_PHY3((phy), _PHY_CTL_FAMILY_DDI, \
1785                                                           _PHY_CTL_FAMILY_EDP, \
1786                                                           _PHY_CTL_FAMILY_DDI_C)
1787
1788 /* BXT PHY PLL registers */
1789 #define _PORT_PLL_A                     0x46074
1790 #define _PORT_PLL_B                     0x46078
1791 #define _PORT_PLL_C                     0x4607c
1792 #define   PORT_PLL_ENABLE               (1 << 31)
1793 #define   PORT_PLL_LOCK                 (1 << 30)
1794 #define   PORT_PLL_REF_SEL              (1 << 27)
1795 #define   PORT_PLL_POWER_ENABLE         (1 << 26)
1796 #define   PORT_PLL_POWER_STATE          (1 << 25)
1797 #define BXT_PORT_PLL_ENABLE(port)       _MMIO_PORT(port, _PORT_PLL_A, _PORT_PLL_B)
1798
1799 #define _PORT_PLL_EBB_0_A               0x162034
1800 #define _PORT_PLL_EBB_0_B               0x6C034
1801 #define _PORT_PLL_EBB_0_C               0x6C340
1802 #define   PORT_PLL_P1_SHIFT             13
1803 #define   PORT_PLL_P1_MASK              (0x07 << PORT_PLL_P1_SHIFT)
1804 #define   PORT_PLL_P1(x)                ((x)  << PORT_PLL_P1_SHIFT)
1805 #define   PORT_PLL_P2_SHIFT             8
1806 #define   PORT_PLL_P2_MASK              (0x1f << PORT_PLL_P2_SHIFT)
1807 #define   PORT_PLL_P2(x)                ((x)  << PORT_PLL_P2_SHIFT)
1808 #define BXT_PORT_PLL_EBB_0(phy, ch)     _MMIO_BXT_PHY_CH(phy, ch, \
1809                                                          _PORT_PLL_EBB_0_B, \
1810                                                          _PORT_PLL_EBB_0_C)
1811
1812 #define _PORT_PLL_EBB_4_A               0x162038
1813 #define _PORT_PLL_EBB_4_B               0x6C038
1814 #define _PORT_PLL_EBB_4_C               0x6C344
1815 #define   PORT_PLL_10BIT_CLK_ENABLE     (1 << 13)
1816 #define   PORT_PLL_RECALIBRATE          (1 << 14)
1817 #define BXT_PORT_PLL_EBB_4(phy, ch)     _MMIO_BXT_PHY_CH(phy, ch, \
1818                                                          _PORT_PLL_EBB_4_B, \
1819                                                          _PORT_PLL_EBB_4_C)
1820
1821 #define _PORT_PLL_0_A                   0x162100
1822 #define _PORT_PLL_0_B                   0x6C100
1823 #define _PORT_PLL_0_C                   0x6C380
1824 /* PORT_PLL_0_A */
1825 #define   PORT_PLL_M2_MASK              0xFF
1826 /* PORT_PLL_1_A */
1827 #define   PORT_PLL_N_SHIFT              8
1828 #define   PORT_PLL_N_MASK               (0x0F << PORT_PLL_N_SHIFT)
1829 #define   PORT_PLL_N(x)                 ((x) << PORT_PLL_N_SHIFT)
1830 /* PORT_PLL_2_A */
1831 #define   PORT_PLL_M2_FRAC_MASK         0x3FFFFF
1832 /* PORT_PLL_3_A */
1833 #define   PORT_PLL_M2_FRAC_ENABLE       (1 << 16)
1834 /* PORT_PLL_6_A */
1835 #define   PORT_PLL_PROP_COEFF_MASK      0xF
1836 #define   PORT_PLL_INT_COEFF_MASK       (0x1F << 8)
1837 #define   PORT_PLL_INT_COEFF(x)         ((x)  << 8)
1838 #define   PORT_PLL_GAIN_CTL_MASK        (0x07 << 16)
1839 #define   PORT_PLL_GAIN_CTL(x)          ((x)  << 16)
1840 /* PORT_PLL_8_A */
1841 #define   PORT_PLL_TARGET_CNT_MASK      0x3FF
1842 /* PORT_PLL_9_A */
1843 #define  PORT_PLL_LOCK_THRESHOLD_SHIFT  1
1844 #define  PORT_PLL_LOCK_THRESHOLD_MASK   (0x7 << PORT_PLL_LOCK_THRESHOLD_SHIFT)
1845 /* PORT_PLL_10_A */
1846 #define  PORT_PLL_DCO_AMP_OVR_EN_H      (1 << 27)
1847 #define  PORT_PLL_DCO_AMP_DEFAULT       15
1848 #define  PORT_PLL_DCO_AMP_MASK          0x3c00
1849 #define  PORT_PLL_DCO_AMP(x)            ((x) << 10)
1850 #define _PORT_PLL_BASE(phy, ch)         _BXT_PHY_CH(phy, ch, \
1851                                                     _PORT_PLL_0_B, \
1852                                                     _PORT_PLL_0_C)
1853 #define BXT_PORT_PLL(phy, ch, idx)      _MMIO(_PORT_PLL_BASE(phy, ch) + \
1854                                               (idx) * 4)
1855
1856 /* BXT PHY common lane registers */
1857 #define _PORT_CL1CM_DW0_A               0x162000
1858 #define _PORT_CL1CM_DW0_BC              0x6C000
1859 #define   PHY_POWER_GOOD                (1 << 16)
1860 #define   PHY_RESERVED                  (1 << 7)
1861 #define BXT_PORT_CL1CM_DW0(phy)         _BXT_PHY((phy), _PORT_CL1CM_DW0_BC)
1862
1863 #define _PORT_CL1CM_DW9_A               0x162024
1864 #define _PORT_CL1CM_DW9_BC              0x6C024
1865 #define   IREF0RC_OFFSET_SHIFT          8
1866 #define   IREF0RC_OFFSET_MASK           (0xFF << IREF0RC_OFFSET_SHIFT)
1867 #define BXT_PORT_CL1CM_DW9(phy)         _BXT_PHY((phy), _PORT_CL1CM_DW9_BC)
1868
1869 #define _PORT_CL1CM_DW10_A              0x162028
1870 #define _PORT_CL1CM_DW10_BC             0x6C028
1871 #define   IREF1RC_OFFSET_SHIFT          8
1872 #define   IREF1RC_OFFSET_MASK           (0xFF << IREF1RC_OFFSET_SHIFT)
1873 #define BXT_PORT_CL1CM_DW10(phy)        _BXT_PHY((phy), _PORT_CL1CM_DW10_BC)
1874
1875 #define _PORT_CL1CM_DW28_A              0x162070
1876 #define _PORT_CL1CM_DW28_BC             0x6C070
1877 #define   OCL1_POWER_DOWN_EN            (1 << 23)
1878 #define   DW28_OLDO_DYN_PWR_DOWN_EN     (1 << 22)
1879 #define   SUS_CLK_CONFIG                0x3
1880 #define BXT_PORT_CL1CM_DW28(phy)        _BXT_PHY((phy), _PORT_CL1CM_DW28_BC)
1881
1882 #define _PORT_CL1CM_DW30_A              0x162078
1883 #define _PORT_CL1CM_DW30_BC             0x6C078
1884 #define   OCL2_LDOFUSE_PWR_DIS          (1 << 6)
1885 #define BXT_PORT_CL1CM_DW30(phy)        _BXT_PHY((phy), _PORT_CL1CM_DW30_BC)
1886
1887 /*
1888  * ICL Port/COMBO-PHY Registers
1889  */
1890 #define _ICL_COMBOPHY_A                 0x162000
1891 #define _ICL_COMBOPHY_B                 0x6C000
1892 #define _EHL_COMBOPHY_C                 0x160000
1893 #define _RKL_COMBOPHY_D                 0x161000
1894 #define _ADL_COMBOPHY_E                 0x16B000
1895
1896 #define _ICL_COMBOPHY(phy)              _PICK(phy, _ICL_COMBOPHY_A, \
1897                                               _ICL_COMBOPHY_B, \
1898                                               _EHL_COMBOPHY_C, \
1899                                               _RKL_COMBOPHY_D, \
1900                                               _ADL_COMBOPHY_E)
1901
1902 /* ICL Port CL_DW registers */
1903 #define _ICL_PORT_CL_DW(dw, phy)        (_ICL_COMBOPHY(phy) + \
1904                                          4 * (dw))
1905
1906 #define ICL_PORT_CL_DW5(phy)            _MMIO(_ICL_PORT_CL_DW(5, phy))
1907 #define   CL_POWER_DOWN_ENABLE          (1 << 4)
1908 #define   SUS_CLOCK_CONFIG              (3 << 0)
1909
1910 #define ICL_PORT_CL_DW10(phy)           _MMIO(_ICL_PORT_CL_DW(10, phy))
1911 #define  PG_SEQ_DELAY_OVERRIDE_MASK     (3 << 25)
1912 #define  PG_SEQ_DELAY_OVERRIDE_SHIFT    25
1913 #define  PG_SEQ_DELAY_OVERRIDE_ENABLE   (1 << 24)
1914 #define  PWR_UP_ALL_LANES               (0x0 << 4)
1915 #define  PWR_DOWN_LN_3_2_1              (0xe << 4)
1916 #define  PWR_DOWN_LN_3_2                (0xc << 4)
1917 #define  PWR_DOWN_LN_3                  (0x8 << 4)
1918 #define  PWR_DOWN_LN_2_1_0              (0x7 << 4)
1919 #define  PWR_DOWN_LN_1_0                (0x3 << 4)
1920 #define  PWR_DOWN_LN_3_1                (0xa << 4)
1921 #define  PWR_DOWN_LN_3_1_0              (0xb << 4)
1922 #define  PWR_DOWN_LN_MASK               (0xf << 4)
1923 #define  PWR_DOWN_LN_SHIFT              4
1924 #define  EDP4K2K_MODE_OVRD_EN           (1 << 3)
1925 #define  EDP4K2K_MODE_OVRD_OPTIMIZED    (1 << 2)
1926
1927 #define ICL_PORT_CL_DW12(phy)           _MMIO(_ICL_PORT_CL_DW(12, phy))
1928 #define   ICL_LANE_ENABLE_AUX           (1 << 0)
1929
1930 /* ICL Port COMP_DW registers */
1931 #define _ICL_PORT_COMP                  0x100
1932 #define _ICL_PORT_COMP_DW(dw, phy)      (_ICL_COMBOPHY(phy) + \
1933                                          _ICL_PORT_COMP + 4 * (dw))
1934
1935 #define ICL_PORT_COMP_DW0(phy)          _MMIO(_ICL_PORT_COMP_DW(0, phy))
1936 #define   COMP_INIT                     (1 << 31)
1937
1938 #define ICL_PORT_COMP_DW1(phy)          _MMIO(_ICL_PORT_COMP_DW(1, phy))
1939
1940 #define ICL_PORT_COMP_DW3(phy)          _MMIO(_ICL_PORT_COMP_DW(3, phy))
1941 #define   PROCESS_INFO_DOT_0            (0 << 26)
1942 #define   PROCESS_INFO_DOT_1            (1 << 26)
1943 #define   PROCESS_INFO_DOT_4            (2 << 26)
1944 #define   PROCESS_INFO_MASK             (7 << 26)
1945 #define   PROCESS_INFO_SHIFT            26
1946 #define   VOLTAGE_INFO_0_85V            (0 << 24)
1947 #define   VOLTAGE_INFO_0_95V            (1 << 24)
1948 #define   VOLTAGE_INFO_1_05V            (2 << 24)
1949 #define   VOLTAGE_INFO_MASK             (3 << 24)
1950 #define   VOLTAGE_INFO_SHIFT            24
1951
1952 #define ICL_PORT_COMP_DW8(phy)          _MMIO(_ICL_PORT_COMP_DW(8, phy))
1953 #define   IREFGEN                       (1 << 24)
1954
1955 #define ICL_PORT_COMP_DW9(phy)          _MMIO(_ICL_PORT_COMP_DW(9, phy))
1956
1957 #define ICL_PORT_COMP_DW10(phy)         _MMIO(_ICL_PORT_COMP_DW(10, phy))
1958
1959 /* ICL Port PCS registers */
1960 #define _ICL_PORT_PCS_AUX               0x300
1961 #define _ICL_PORT_PCS_GRP               0x600
1962 #define _ICL_PORT_PCS_LN(ln)            (0x800 + (ln) * 0x100)
1963 #define _ICL_PORT_PCS_DW_AUX(dw, phy)   (_ICL_COMBOPHY(phy) + \
1964                                          _ICL_PORT_PCS_AUX + 4 * (dw))
1965 #define _ICL_PORT_PCS_DW_GRP(dw, phy)   (_ICL_COMBOPHY(phy) + \
1966                                          _ICL_PORT_PCS_GRP + 4 * (dw))
1967 #define _ICL_PORT_PCS_DW_LN(dw, ln, phy) (_ICL_COMBOPHY(phy) + \
1968                                           _ICL_PORT_PCS_LN(ln) + 4 * (dw))
1969 #define ICL_PORT_PCS_DW1_AUX(phy)       _MMIO(_ICL_PORT_PCS_DW_AUX(1, phy))
1970 #define ICL_PORT_PCS_DW1_GRP(phy)       _MMIO(_ICL_PORT_PCS_DW_GRP(1, phy))
1971 #define ICL_PORT_PCS_DW1_LN0(phy)       _MMIO(_ICL_PORT_PCS_DW_LN(1, 0, phy))
1972 #define   DCC_MODE_SELECT_MASK          (0x3 << 20)
1973 #define   DCC_MODE_SELECT_CONTINUOSLY   (0x3 << 20)
1974 #define   COMMON_KEEPER_EN              (1 << 26)
1975 #define   LATENCY_OPTIM_MASK            (0x3 << 2)
1976 #define   LATENCY_OPTIM_VAL(x)          ((x) << 2)
1977
1978 /* ICL Port TX registers */
1979 #define _ICL_PORT_TX_AUX                0x380
1980 #define _ICL_PORT_TX_GRP                0x680
1981 #define _ICL_PORT_TX_LN(ln)             (0x880 + (ln) * 0x100)
1982
1983 #define _ICL_PORT_TX_DW_AUX(dw, phy)    (_ICL_COMBOPHY(phy) + \
1984                                          _ICL_PORT_TX_AUX + 4 * (dw))
1985 #define _ICL_PORT_TX_DW_GRP(dw, phy)    (_ICL_COMBOPHY(phy) + \
1986                                          _ICL_PORT_TX_GRP + 4 * (dw))
1987 #define _ICL_PORT_TX_DW_LN(dw, ln, phy) (_ICL_COMBOPHY(phy) + \
1988                                           _ICL_PORT_TX_LN(ln) + 4 * (dw))
1989
1990 #define ICL_PORT_TX_DW2_AUX(phy)        _MMIO(_ICL_PORT_TX_DW_AUX(2, phy))
1991 #define ICL_PORT_TX_DW2_GRP(phy)        _MMIO(_ICL_PORT_TX_DW_GRP(2, phy))
1992 #define ICL_PORT_TX_DW2_LN0(phy)        _MMIO(_ICL_PORT_TX_DW_LN(2, 0, phy))
1993 #define   SWING_SEL_UPPER(x)            (((x) >> 3) << 15)
1994 #define   SWING_SEL_UPPER_MASK          (1 << 15)
1995 #define   SWING_SEL_LOWER(x)            (((x) & 0x7) << 11)
1996 #define   SWING_SEL_LOWER_MASK          (0x7 << 11)
1997 #define   FRC_LATENCY_OPTIM_MASK        (0x7 << 8)
1998 #define   FRC_LATENCY_OPTIM_VAL(x)      ((x) << 8)
1999 #define   RCOMP_SCALAR(x)               ((x) << 0)
2000 #define   RCOMP_SCALAR_MASK             (0xFF << 0)
2001
2002 #define ICL_PORT_TX_DW4_AUX(phy)        _MMIO(_ICL_PORT_TX_DW_AUX(4, phy))
2003 #define ICL_PORT_TX_DW4_GRP(phy)        _MMIO(_ICL_PORT_TX_DW_GRP(4, phy))
2004 #define ICL_PORT_TX_DW4_LN0(phy)        _MMIO(_ICL_PORT_TX_DW_LN(4, 0, phy))
2005 #define ICL_PORT_TX_DW4_LN(ln, phy)     _MMIO(_ICL_PORT_TX_DW_LN(4, ln, phy))
2006 #define   LOADGEN_SELECT                (1 << 31)
2007 #define   POST_CURSOR_1(x)              ((x) << 12)
2008 #define   POST_CURSOR_1_MASK            (0x3F << 12)
2009 #define   POST_CURSOR_2(x)              ((x) << 6)
2010 #define   POST_CURSOR_2_MASK            (0x3F << 6)
2011 #define   CURSOR_COEFF(x)               ((x) << 0)
2012 #define   CURSOR_COEFF_MASK             (0x3F << 0)
2013
2014 #define ICL_PORT_TX_DW5_AUX(phy)        _MMIO(_ICL_PORT_TX_DW_AUX(5, phy))
2015 #define ICL_PORT_TX_DW5_GRP(phy)        _MMIO(_ICL_PORT_TX_DW_GRP(5, phy))
2016 #define ICL_PORT_TX_DW5_LN0(phy)        _MMIO(_ICL_PORT_TX_DW_LN(5, 0, phy))
2017 #define   TX_TRAINING_EN                (1 << 31)
2018 #define   TAP2_DISABLE                  (1 << 30)
2019 #define   TAP3_DISABLE                  (1 << 29)
2020 #define   SCALING_MODE_SEL(x)           ((x) << 18)
2021 #define   SCALING_MODE_SEL_MASK         (0x7 << 18)
2022 #define   RTERM_SELECT(x)               ((x) << 3)
2023 #define   RTERM_SELECT_MASK             (0x7 << 3)
2024
2025 #define ICL_PORT_TX_DW7_AUX(phy)        _MMIO(_ICL_PORT_TX_DW_AUX(7, phy))
2026 #define ICL_PORT_TX_DW7_GRP(phy)        _MMIO(_ICL_PORT_TX_DW_GRP(7, phy))
2027 #define ICL_PORT_TX_DW7_LN0(phy)        _MMIO(_ICL_PORT_TX_DW_LN(7, 0, phy))
2028 #define ICL_PORT_TX_DW7_LN(ln, phy)     _MMIO(_ICL_PORT_TX_DW_LN(7, ln, phy))
2029 #define   N_SCALAR(x)                   ((x) << 24)
2030 #define   N_SCALAR_MASK                 (0x7F << 24)
2031
2032 #define ICL_PORT_TX_DW8_AUX(phy)                _MMIO(_ICL_PORT_TX_DW_AUX(8, phy))
2033 #define ICL_PORT_TX_DW8_GRP(phy)                _MMIO(_ICL_PORT_TX_DW_GRP(8, phy))
2034 #define ICL_PORT_TX_DW8_LN0(phy)                _MMIO(_ICL_PORT_TX_DW_LN(8, 0, phy))
2035 #define   ICL_PORT_TX_DW8_ODCC_CLK_SEL          REG_BIT(31)
2036 #define   ICL_PORT_TX_DW8_ODCC_CLK_DIV_SEL_MASK REG_GENMASK(30, 29)
2037 #define   ICL_PORT_TX_DW8_ODCC_CLK_DIV_SEL_DIV2 REG_FIELD_PREP(ICL_PORT_TX_DW8_ODCC_CLK_DIV_SEL_MASK, 0x1)
2038
2039 #define _ICL_DPHY_CHKN_REG                      0x194
2040 #define ICL_DPHY_CHKN(port)                     _MMIO(_ICL_COMBOPHY(port) + _ICL_DPHY_CHKN_REG)
2041 #define   ICL_DPHY_CHKN_AFE_OVER_PPI_STRAP      REG_BIT(7)
2042
2043 #define MG_PHY_PORT_LN(ln, tc_port, ln0p1, ln0p2, ln1p1) \
2044         _MMIO(_PORT(tc_port, ln0p1, ln0p2) + (ln) * ((ln1p1) - (ln0p1)))
2045
2046 #define MG_TX_LINK_PARAMS_TX1LN0_PORT1          0x16812C
2047 #define MG_TX_LINK_PARAMS_TX1LN1_PORT1          0x16852C
2048 #define MG_TX_LINK_PARAMS_TX1LN0_PORT2          0x16912C
2049 #define MG_TX_LINK_PARAMS_TX1LN1_PORT2          0x16952C
2050 #define MG_TX_LINK_PARAMS_TX1LN0_PORT3          0x16A12C
2051 #define MG_TX_LINK_PARAMS_TX1LN1_PORT3          0x16A52C
2052 #define MG_TX_LINK_PARAMS_TX1LN0_PORT4          0x16B12C
2053 #define MG_TX_LINK_PARAMS_TX1LN1_PORT4          0x16B52C
2054 #define MG_TX1_LINK_PARAMS(ln, tc_port) \
2055         MG_PHY_PORT_LN(ln, tc_port, MG_TX_LINK_PARAMS_TX1LN0_PORT1, \
2056                                     MG_TX_LINK_PARAMS_TX1LN0_PORT2, \
2057                                     MG_TX_LINK_PARAMS_TX1LN1_PORT1)
2058
2059 #define MG_TX_LINK_PARAMS_TX2LN0_PORT1          0x1680AC
2060 #define MG_TX_LINK_PARAMS_TX2LN1_PORT1          0x1684AC
2061 #define MG_TX_LINK_PARAMS_TX2LN0_PORT2          0x1690AC
2062 #define MG_TX_LINK_PARAMS_TX2LN1_PORT2          0x1694AC
2063 #define MG_TX_LINK_PARAMS_TX2LN0_PORT3          0x16A0AC
2064 #define MG_TX_LINK_PARAMS_TX2LN1_PORT3          0x16A4AC
2065 #define MG_TX_LINK_PARAMS_TX2LN0_PORT4          0x16B0AC
2066 #define MG_TX_LINK_PARAMS_TX2LN1_PORT4          0x16B4AC
2067 #define MG_TX2_LINK_PARAMS(ln, tc_port) \
2068         MG_PHY_PORT_LN(ln, tc_port, MG_TX_LINK_PARAMS_TX2LN0_PORT1, \
2069                                     MG_TX_LINK_PARAMS_TX2LN0_PORT2, \
2070                                     MG_TX_LINK_PARAMS_TX2LN1_PORT1)
2071 #define   CRI_USE_FS32                  (1 << 5)
2072
2073 #define MG_TX_PISO_READLOAD_TX1LN0_PORT1                0x16814C
2074 #define MG_TX_PISO_READLOAD_TX1LN1_PORT1                0x16854C
2075 #define MG_TX_PISO_READLOAD_TX1LN0_PORT2                0x16914C
2076 #define MG_TX_PISO_READLOAD_TX1LN1_PORT2                0x16954C
2077 #define MG_TX_PISO_READLOAD_TX1LN0_PORT3                0x16A14C
2078 #define MG_TX_PISO_READLOAD_TX1LN1_PORT3                0x16A54C
2079 #define MG_TX_PISO_READLOAD_TX1LN0_PORT4                0x16B14C
2080 #define MG_TX_PISO_READLOAD_TX1LN1_PORT4                0x16B54C
2081 #define MG_TX1_PISO_READLOAD(ln, tc_port) \
2082         MG_PHY_PORT_LN(ln, tc_port, MG_TX_PISO_READLOAD_TX1LN0_PORT1, \
2083                                     MG_TX_PISO_READLOAD_TX1LN0_PORT2, \
2084                                     MG_TX_PISO_READLOAD_TX1LN1_PORT1)
2085
2086 #define MG_TX_PISO_READLOAD_TX2LN0_PORT1                0x1680CC
2087 #define MG_TX_PISO_READLOAD_TX2LN1_PORT1                0x1684CC
2088 #define MG_TX_PISO_READLOAD_TX2LN0_PORT2                0x1690CC
2089 #define MG_TX_PISO_READLOAD_TX2LN1_PORT2                0x1694CC
2090 #define MG_TX_PISO_READLOAD_TX2LN0_PORT3                0x16A0CC
2091 #define MG_TX_PISO_READLOAD_TX2LN1_PORT3                0x16A4CC
2092 #define MG_TX_PISO_READLOAD_TX2LN0_PORT4                0x16B0CC
2093 #define MG_TX_PISO_READLOAD_TX2LN1_PORT4                0x16B4CC
2094 #define MG_TX2_PISO_READLOAD(ln, tc_port) \
2095         MG_PHY_PORT_LN(ln, tc_port, MG_TX_PISO_READLOAD_TX2LN0_PORT1, \
2096                                     MG_TX_PISO_READLOAD_TX2LN0_PORT2, \
2097                                     MG_TX_PISO_READLOAD_TX2LN1_PORT1)
2098 #define   CRI_CALCINIT                                  (1 << 1)
2099
2100 #define MG_TX_SWINGCTRL_TX1LN0_PORT1            0x168148
2101 #define MG_TX_SWINGCTRL_TX1LN1_PORT1            0x168548
2102 #define MG_TX_SWINGCTRL_TX1LN0_PORT2            0x169148
2103 #define MG_TX_SWINGCTRL_TX1LN1_PORT2            0x169548
2104 #define MG_TX_SWINGCTRL_TX1LN0_PORT3            0x16A148
2105 #define MG_TX_SWINGCTRL_TX1LN1_PORT3            0x16A548
2106 #define MG_TX_SWINGCTRL_TX1LN0_PORT4            0x16B148
2107 #define MG_TX_SWINGCTRL_TX1LN1_PORT4            0x16B548
2108 #define MG_TX1_SWINGCTRL(ln, tc_port) \
2109         MG_PHY_PORT_LN(ln, tc_port, MG_TX_SWINGCTRL_TX1LN0_PORT1, \
2110                                     MG_TX_SWINGCTRL_TX1LN0_PORT2, \
2111                                     MG_TX_SWINGCTRL_TX1LN1_PORT1)
2112
2113 #define MG_TX_SWINGCTRL_TX2LN0_PORT1            0x1680C8
2114 #define MG_TX_SWINGCTRL_TX2LN1_PORT1            0x1684C8
2115 #define MG_TX_SWINGCTRL_TX2LN0_PORT2            0x1690C8
2116 #define MG_TX_SWINGCTRL_TX2LN1_PORT2            0x1694C8
2117 #define MG_TX_SWINGCTRL_TX2LN0_PORT3            0x16A0C8
2118 #define MG_TX_SWINGCTRL_TX2LN1_PORT3            0x16A4C8
2119 #define MG_TX_SWINGCTRL_TX2LN0_PORT4            0x16B0C8
2120 #define MG_TX_SWINGCTRL_TX2LN1_PORT4            0x16B4C8
2121 #define MG_TX2_SWINGCTRL(ln, tc_port) \
2122         MG_PHY_PORT_LN(ln, tc_port, MG_TX_SWINGCTRL_TX2LN0_PORT1, \
2123                                     MG_TX_SWINGCTRL_TX2LN0_PORT2, \
2124                                     MG_TX_SWINGCTRL_TX2LN1_PORT1)
2125 #define   CRI_TXDEEMPH_OVERRIDE_17_12(x)                ((x) << 0)
2126 #define   CRI_TXDEEMPH_OVERRIDE_17_12_MASK              (0x3F << 0)
2127
2128 #define MG_TX_DRVCTRL_TX1LN0_TXPORT1                    0x168144
2129 #define MG_TX_DRVCTRL_TX1LN1_TXPORT1                    0x168544
2130 #define MG_TX_DRVCTRL_TX1LN0_TXPORT2                    0x169144
2131 #define MG_TX_DRVCTRL_TX1LN1_TXPORT2                    0x169544
2132 #define MG_TX_DRVCTRL_TX1LN0_TXPORT3                    0x16A144
2133 #define MG_TX_DRVCTRL_TX1LN1_TXPORT3                    0x16A544
2134 #define MG_TX_DRVCTRL_TX1LN0_TXPORT4                    0x16B144
2135 #define MG_TX_DRVCTRL_TX1LN1_TXPORT4                    0x16B544
2136 #define MG_TX1_DRVCTRL(ln, tc_port) \
2137         MG_PHY_PORT_LN(ln, tc_port, MG_TX_DRVCTRL_TX1LN0_TXPORT1, \
2138                                     MG_TX_DRVCTRL_TX1LN0_TXPORT2, \
2139                                     MG_TX_DRVCTRL_TX1LN1_TXPORT1)
2140
2141 #define MG_TX_DRVCTRL_TX2LN0_PORT1                      0x1680C4
2142 #define MG_TX_DRVCTRL_TX2LN1_PORT1                      0x1684C4
2143 #define MG_TX_DRVCTRL_TX2LN0_PORT2                      0x1690C4
2144 #define MG_TX_DRVCTRL_TX2LN1_PORT2                      0x1694C4
2145 #define MG_TX_DRVCTRL_TX2LN0_PORT3                      0x16A0C4
2146 #define MG_TX_DRVCTRL_TX2LN1_PORT3                      0x16A4C4
2147 #define MG_TX_DRVCTRL_TX2LN0_PORT4                      0x16B0C4
2148 #define MG_TX_DRVCTRL_TX2LN1_PORT4                      0x16B4C4
2149 #define MG_TX2_DRVCTRL(ln, tc_port) \
2150         MG_PHY_PORT_LN(ln, tc_port, MG_TX_DRVCTRL_TX2LN0_PORT1, \
2151                                     MG_TX_DRVCTRL_TX2LN0_PORT2, \
2152                                     MG_TX_DRVCTRL_TX2LN1_PORT1)
2153 #define   CRI_TXDEEMPH_OVERRIDE_11_6(x)                 ((x) << 24)
2154 #define   CRI_TXDEEMPH_OVERRIDE_11_6_MASK               (0x3F << 24)
2155 #define   CRI_TXDEEMPH_OVERRIDE_EN                      (1 << 22)
2156 #define   CRI_TXDEEMPH_OVERRIDE_5_0(x)                  ((x) << 16)
2157 #define   CRI_TXDEEMPH_OVERRIDE_5_0_MASK                (0x3F << 16)
2158 #define   CRI_LOADGEN_SEL(x)                            ((x) << 12)
2159 #define   CRI_LOADGEN_SEL_MASK                          (0x3 << 12)
2160
2161 #define MG_CLKHUB_LN0_PORT1                     0x16839C
2162 #define MG_CLKHUB_LN1_PORT1                     0x16879C
2163 #define MG_CLKHUB_LN0_PORT2                     0x16939C
2164 #define MG_CLKHUB_LN1_PORT2                     0x16979C
2165 #define MG_CLKHUB_LN0_PORT3                     0x16A39C
2166 #define MG_CLKHUB_LN1_PORT3                     0x16A79C
2167 #define MG_CLKHUB_LN0_PORT4                     0x16B39C
2168 #define MG_CLKHUB_LN1_PORT4                     0x16B79C
2169 #define MG_CLKHUB(ln, tc_port) \
2170         MG_PHY_PORT_LN(ln, tc_port, MG_CLKHUB_LN0_PORT1, \
2171                                     MG_CLKHUB_LN0_PORT2, \
2172                                     MG_CLKHUB_LN1_PORT1)
2173 #define   CFG_LOW_RATE_LKREN_EN                         (1 << 11)
2174
2175 #define MG_TX_DCC_TX1LN0_PORT1                  0x168110
2176 #define MG_TX_DCC_TX1LN1_PORT1                  0x168510
2177 #define MG_TX_DCC_TX1LN0_PORT2                  0x169110
2178 #define MG_TX_DCC_TX1LN1_PORT2                  0x169510
2179 #define MG_TX_DCC_TX1LN0_PORT3                  0x16A110
2180 #define MG_TX_DCC_TX1LN1_PORT3                  0x16A510
2181 #define MG_TX_DCC_TX1LN0_PORT4                  0x16B110
2182 #define MG_TX_DCC_TX1LN1_PORT4                  0x16B510
2183 #define MG_TX1_DCC(ln, tc_port) \
2184         MG_PHY_PORT_LN(ln, tc_port, MG_TX_DCC_TX1LN0_PORT1, \
2185                                     MG_TX_DCC_TX1LN0_PORT2, \
2186                                     MG_TX_DCC_TX1LN1_PORT1)
2187 #define MG_TX_DCC_TX2LN0_PORT1                  0x168090
2188 #define MG_TX_DCC_TX2LN1_PORT1                  0x168490
2189 #define MG_TX_DCC_TX2LN0_PORT2                  0x169090
2190 #define MG_TX_DCC_TX2LN1_PORT2                  0x169490
2191 #define MG_TX_DCC_TX2LN0_PORT3                  0x16A090
2192 #define MG_TX_DCC_TX2LN1_PORT3                  0x16A490
2193 #define MG_TX_DCC_TX2LN0_PORT4                  0x16B090
2194 #define MG_TX_DCC_TX2LN1_PORT4                  0x16B490
2195 #define MG_TX2_DCC(ln, tc_port) \
2196         MG_PHY_PORT_LN(ln, tc_port, MG_TX_DCC_TX2LN0_PORT1, \
2197                                     MG_TX_DCC_TX2LN0_PORT2, \
2198                                     MG_TX_DCC_TX2LN1_PORT1)
2199 #define   CFG_AMI_CK_DIV_OVERRIDE_VAL(x)        ((x) << 25)
2200 #define   CFG_AMI_CK_DIV_OVERRIDE_VAL_MASK      (0x3 << 25)
2201 #define   CFG_AMI_CK_DIV_OVERRIDE_EN            (1 << 24)
2202
2203 #define MG_DP_MODE_LN0_ACU_PORT1                        0x1683A0
2204 #define MG_DP_MODE_LN1_ACU_PORT1                        0x1687A0
2205 #define MG_DP_MODE_LN0_ACU_PORT2                        0x1693A0
2206 #define MG_DP_MODE_LN1_ACU_PORT2                        0x1697A0
2207 #define MG_DP_MODE_LN0_ACU_PORT3                        0x16A3A0
2208 #define MG_DP_MODE_LN1_ACU_PORT3                        0x16A7A0
2209 #define MG_DP_MODE_LN0_ACU_PORT4                        0x16B3A0
2210 #define MG_DP_MODE_LN1_ACU_PORT4                        0x16B7A0
2211 #define MG_DP_MODE(ln, tc_port) \
2212         MG_PHY_PORT_LN(ln, tc_port, MG_DP_MODE_LN0_ACU_PORT1, \
2213                                     MG_DP_MODE_LN0_ACU_PORT2, \
2214                                     MG_DP_MODE_LN1_ACU_PORT1)
2215 #define   MG_DP_MODE_CFG_DP_X2_MODE                     (1 << 7)
2216 #define   MG_DP_MODE_CFG_DP_X1_MODE                     (1 << 6)
2217
2218 /*
2219  * DG2 SNPS PHY registers (TC1 = PHY_E)
2220  */
2221 #define _SNPS_PHY_A_BASE                        0x168000
2222 #define _SNPS_PHY_B_BASE                        0x169000
2223 #define _SNPS_PHY(phy)                          _PHY(phy, \
2224                                                      _SNPS_PHY_A_BASE, \
2225                                                      _SNPS_PHY_B_BASE)
2226 #define _SNPS2(phy, reg)                        (_SNPS_PHY(phy) - \
2227                                                  _SNPS_PHY_A_BASE + (reg))
2228 #define _MMIO_SNPS(phy, reg)                    _MMIO(_SNPS2(phy, reg))
2229 #define _MMIO_SNPS_LN(ln, phy, reg)             _MMIO(_SNPS2(phy, \
2230                                                              (reg) + (ln) * 0x10))
2231
2232 #define SNPS_PHY_MPLLB_CP(phy)                  _MMIO_SNPS(phy, 0x168000)
2233 #define   SNPS_PHY_MPLLB_CP_INT                 REG_GENMASK(31, 25)
2234 #define   SNPS_PHY_MPLLB_CP_INT_GS              REG_GENMASK(23, 17)
2235 #define   SNPS_PHY_MPLLB_CP_PROP                REG_GENMASK(15, 9)
2236 #define   SNPS_PHY_MPLLB_CP_PROP_GS             REG_GENMASK(7, 1)
2237
2238 #define SNPS_PHY_MPLLB_DIV(phy)                 _MMIO_SNPS(phy, 0x168004)
2239 #define   SNPS_PHY_MPLLB_FORCE_EN               REG_BIT(31)
2240 #define   SNPS_PHY_MPLLB_DIV_CLK_EN             REG_BIT(30)
2241 #define   SNPS_PHY_MPLLB_DIV5_CLK_EN            REG_BIT(29)
2242 #define   SNPS_PHY_MPLLB_V2I                    REG_GENMASK(27, 26)
2243 #define   SNPS_PHY_MPLLB_FREQ_VCO               REG_GENMASK(25, 24)
2244 #define   SNPS_PHY_MPLLB_DIV_MULTIPLIER         REG_GENMASK(23, 16)
2245 #define   SNPS_PHY_MPLLB_PMIX_EN                REG_BIT(10)
2246 #define   SNPS_PHY_MPLLB_DP2_MODE               REG_BIT(9)
2247 #define   SNPS_PHY_MPLLB_WORD_DIV2_EN           REG_BIT(8)
2248 #define   SNPS_PHY_MPLLB_TX_CLK_DIV             REG_GENMASK(7, 5)
2249
2250 #define SNPS_PHY_MPLLB_FRACN1(phy)              _MMIO_SNPS(phy, 0x168008)
2251 #define   SNPS_PHY_MPLLB_FRACN_EN               REG_BIT(31)
2252 #define   SNPS_PHY_MPLLB_FRACN_CGG_UPDATE_EN    REG_BIT(30)
2253 #define   SNPS_PHY_MPLLB_FRACN_DEN              REG_GENMASK(15, 0)
2254
2255 #define SNPS_PHY_MPLLB_FRACN2(phy)              _MMIO_SNPS(phy, 0x16800C)
2256 #define   SNPS_PHY_MPLLB_FRACN_REM              REG_GENMASK(31, 16)
2257 #define   SNPS_PHY_MPLLB_FRACN_QUOT             REG_GENMASK(15, 0)
2258
2259 #define SNPS_PHY_MPLLB_SSCEN(phy)               _MMIO_SNPS(phy, 0x168014)
2260 #define   SNPS_PHY_MPLLB_SSC_EN                 REG_BIT(31)
2261 #define   SNPS_PHY_MPLLB_SSC_UP_SPREAD          REG_BIT(30)
2262 #define   SNPS_PHY_MPLLB_SSC_PEAK               REG_GENMASK(29, 10)
2263
2264 #define SNPS_PHY_MPLLB_SSCSTEP(phy)             _MMIO_SNPS(phy, 0x168018)
2265 #define   SNPS_PHY_MPLLB_SSC_STEPSIZE           REG_GENMASK(31, 11)
2266
2267 #define SNPS_PHY_MPLLB_DIV2(phy)                _MMIO_SNPS(phy, 0x16801C)
2268 #define   SNPS_PHY_MPLLB_HDMI_PIXEL_CLK_DIV     REG_GENMASK(19, 18)
2269 #define   SNPS_PHY_MPLLB_HDMI_DIV               REG_GENMASK(17, 15)
2270 #define   SNPS_PHY_MPLLB_REF_CLK_DIV            REG_GENMASK(14, 12)
2271 #define   SNPS_PHY_MPLLB_MULTIPLIER             REG_GENMASK(11, 0)
2272
2273 #define SNPS_PHY_REF_CONTROL(phy)               _MMIO_SNPS(phy, 0x168188)
2274 #define   SNPS_PHY_REF_CONTROL_REF_RANGE        REG_GENMASK(31, 27)
2275
2276 #define SNPS_PHY_TX_REQ(phy)                    _MMIO_SNPS(phy, 0x168200)
2277 #define   SNPS_PHY_TX_REQ_LN_DIS_PWR_STATE_PSR  REG_GENMASK(31, 30)
2278
2279 #define SNPS_PHY_TX_EQ(ln, phy)                 _MMIO_SNPS_LN(ln, phy, 0x168300)
2280 #define   SNPS_PHY_TX_EQ_MAIN                   REG_GENMASK(23, 18)
2281 #define   SNPS_PHY_TX_EQ_POST                   REG_GENMASK(15, 10)
2282 #define   SNPS_PHY_TX_EQ_PRE                    REG_GENMASK(7, 2)
2283
2284 /* The spec defines this only for BXT PHY0, but lets assume that this
2285  * would exist for PHY1 too if it had a second channel.
2286  */
2287 #define _PORT_CL2CM_DW6_A               0x162358
2288 #define _PORT_CL2CM_DW6_BC              0x6C358
2289 #define BXT_PORT_CL2CM_DW6(phy)         _BXT_PHY((phy), _PORT_CL2CM_DW6_BC)
2290 #define   DW6_OLDO_DYN_PWR_DOWN_EN      (1 << 28)
2291
2292 #define FIA1_BASE                       0x163000
2293 #define FIA2_BASE                       0x16E000
2294 #define FIA3_BASE                       0x16F000
2295 #define _FIA(fia)                       _PICK((fia), FIA1_BASE, FIA2_BASE, FIA3_BASE)
2296 #define _MMIO_FIA(fia, off)             _MMIO(_FIA(fia) + (off))
2297
2298 /* ICL PHY DFLEX registers */
2299 #define PORT_TX_DFLEXDPMLE1(fia)                _MMIO_FIA((fia),  0x008C0)
2300 #define   DFLEXDPMLE1_DPMLETC_MASK(idx)         (0xf << (4 * (idx)))
2301 #define   DFLEXDPMLE1_DPMLETC_ML0(idx)          (1 << (4 * (idx)))
2302 #define   DFLEXDPMLE1_DPMLETC_ML1_0(idx)        (3 << (4 * (idx)))
2303 #define   DFLEXDPMLE1_DPMLETC_ML3(idx)          (8 << (4 * (idx)))
2304 #define   DFLEXDPMLE1_DPMLETC_ML3_2(idx)        (12 << (4 * (idx)))
2305 #define   DFLEXDPMLE1_DPMLETC_ML3_0(idx)        (15 << (4 * (idx)))
2306
2307 /* BXT PHY Ref registers */
2308 #define _PORT_REF_DW3_A                 0x16218C
2309 #define _PORT_REF_DW3_BC                0x6C18C
2310 #define   GRC_DONE                      (1 << 22)
2311 #define BXT_PORT_REF_DW3(phy)           _BXT_PHY((phy), _PORT_REF_DW3_BC)
2312
2313 #define _PORT_REF_DW6_A                 0x162198
2314 #define _PORT_REF_DW6_BC                0x6C198
2315 #define   GRC_CODE_SHIFT                24
2316 #define   GRC_CODE_MASK                 (0xFF << GRC_CODE_SHIFT)
2317 #define   GRC_CODE_FAST_SHIFT           16
2318 #define   GRC_CODE_FAST_MASK            (0xFF << GRC_CODE_FAST_SHIFT)
2319 #define   GRC_CODE_SLOW_SHIFT           8
2320 #define   GRC_CODE_SLOW_MASK            (0xFF << GRC_CODE_SLOW_SHIFT)
2321 #define   GRC_CODE_NOM_MASK             0xFF
2322 #define BXT_PORT_REF_DW6(phy)           _BXT_PHY((phy), _PORT_REF_DW6_BC)
2323
2324 #define _PORT_REF_DW8_A                 0x1621A0
2325 #define _PORT_REF_DW8_BC                0x6C1A0
2326 #define   GRC_DIS                       (1 << 15)
2327 #define   GRC_RDY_OVRD                  (1 << 1)
2328 #define BXT_PORT_REF_DW8(phy)           _BXT_PHY((phy), _PORT_REF_DW8_BC)
2329
2330 /* BXT PHY PCS registers */
2331 #define _PORT_PCS_DW10_LN01_A           0x162428
2332 #define _PORT_PCS_DW10_LN01_B           0x6C428
2333 #define _PORT_PCS_DW10_LN01_C           0x6C828
2334 #define _PORT_PCS_DW10_GRP_A            0x162C28
2335 #define _PORT_PCS_DW10_GRP_B            0x6CC28
2336 #define _PORT_PCS_DW10_GRP_C            0x6CE28
2337 #define BXT_PORT_PCS_DW10_LN01(phy, ch) _MMIO_BXT_PHY_CH(phy, ch, \
2338                                                          _PORT_PCS_DW10_LN01_B, \
2339                                                          _PORT_PCS_DW10_LN01_C)
2340 #define BXT_PORT_PCS_DW10_GRP(phy, ch)  _MMIO_BXT_PHY_CH(phy, ch, \
2341                                                          _PORT_PCS_DW10_GRP_B, \
2342                                                          _PORT_PCS_DW10_GRP_C)
2343
2344 #define   TX2_SWING_CALC_INIT           (1 << 31)
2345 #define   TX1_SWING_CALC_INIT           (1 << 30)
2346
2347 #define _PORT_PCS_DW12_LN01_A           0x162430
2348 #define _PORT_PCS_DW12_LN01_B           0x6C430
2349 #define _PORT_PCS_DW12_LN01_C           0x6C830
2350 #define _PORT_PCS_DW12_LN23_A           0x162630
2351 #define _PORT_PCS_DW12_LN23_B           0x6C630
2352 #define _PORT_PCS_DW12_LN23_C           0x6CA30
2353 #define _PORT_PCS_DW12_GRP_A            0x162c30
2354 #define _PORT_PCS_DW12_GRP_B            0x6CC30
2355 #define _PORT_PCS_DW12_GRP_C            0x6CE30
2356 #define   LANESTAGGER_STRAP_OVRD        (1 << 6)
2357 #define   LANE_STAGGER_MASK             0x1F
2358 #define BXT_PORT_PCS_DW12_LN01(phy, ch) _MMIO_BXT_PHY_CH(phy, ch, \
2359                                                          _PORT_PCS_DW12_LN01_B, \
2360                                                          _PORT_PCS_DW12_LN01_C)
2361 #define BXT_PORT_PCS_DW12_LN23(phy, ch) _MMIO_BXT_PHY_CH(phy, ch, \
2362                                                          _PORT_PCS_DW12_LN23_B, \
2363                                                          _PORT_PCS_DW12_LN23_C)
2364 #define BXT_PORT_PCS_DW12_GRP(phy, ch)  _MMIO_BXT_PHY_CH(phy, ch, \
2365                                                          _PORT_PCS_DW12_GRP_B, \
2366                                                          _PORT_PCS_DW12_GRP_C)
2367
2368 /* BXT PHY TX registers */
2369 #define _BXT_LANE_OFFSET(lane)           (((lane) >> 1) * 0x200 +       \
2370                                           ((lane) & 1) * 0x80)
2371
2372 #define _PORT_TX_DW2_LN0_A              0x162508
2373 #define _PORT_TX_DW2_LN0_B              0x6C508
2374 #define _PORT_TX_DW2_LN0_C              0x6C908
2375 #define _PORT_TX_DW2_GRP_A              0x162D08
2376 #define _PORT_TX_DW2_GRP_B              0x6CD08
2377 #define _PORT_TX_DW2_GRP_C              0x6CF08
2378 #define BXT_PORT_TX_DW2_LN0(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
2379                                                          _PORT_TX_DW2_LN0_B, \
2380                                                          _PORT_TX_DW2_LN0_C)
2381 #define BXT_PORT_TX_DW2_GRP(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
2382                                                          _PORT_TX_DW2_GRP_B, \
2383                                                          _PORT_TX_DW2_GRP_C)
2384 #define   MARGIN_000_SHIFT              16
2385 #define   MARGIN_000                    (0xFF << MARGIN_000_SHIFT)
2386 #define   UNIQ_TRANS_SCALE_SHIFT        8
2387 #define   UNIQ_TRANS_SCALE              (0xFF << UNIQ_TRANS_SCALE_SHIFT)
2388
2389 #define _PORT_TX_DW3_LN0_A              0x16250C
2390 #define _PORT_TX_DW3_LN0_B              0x6C50C
2391 #define _PORT_TX_DW3_LN0_C              0x6C90C
2392 #define _PORT_TX_DW3_GRP_A              0x162D0C
2393 #define _PORT_TX_DW3_GRP_B              0x6CD0C
2394 #define _PORT_TX_DW3_GRP_C              0x6CF0C
2395 #define BXT_PORT_TX_DW3_LN0(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
2396                                                          _PORT_TX_DW3_LN0_B, \
2397                                                          _PORT_TX_DW3_LN0_C)
2398 #define BXT_PORT_TX_DW3_GRP(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
2399                                                          _PORT_TX_DW3_GRP_B, \
2400                                                          _PORT_TX_DW3_GRP_C)
2401 #define   SCALE_DCOMP_METHOD            (1 << 26)
2402 #define   UNIQUE_TRANGE_EN_METHOD       (1 << 27)
2403
2404 #define _PORT_TX_DW4_LN0_A              0x162510
2405 #define _PORT_TX_DW4_LN0_B              0x6C510
2406 #define _PORT_TX_DW4_LN0_C              0x6C910
2407 #define _PORT_TX_DW4_GRP_A              0x162D10
2408 #define _PORT_TX_DW4_GRP_B              0x6CD10
2409 #define _PORT_TX_DW4_GRP_C              0x6CF10
2410 #define BXT_PORT_TX_DW4_LN0(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
2411                                                          _PORT_TX_DW4_LN0_B, \
2412                                                          _PORT_TX_DW4_LN0_C)
2413 #define BXT_PORT_TX_DW4_GRP(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
2414                                                          _PORT_TX_DW4_GRP_B, \
2415                                                          _PORT_TX_DW4_GRP_C)
2416 #define   DEEMPH_SHIFT                  24
2417 #define   DE_EMPHASIS                   (0xFF << DEEMPH_SHIFT)
2418
2419 #define _PORT_TX_DW5_LN0_A              0x162514
2420 #define _PORT_TX_DW5_LN0_B              0x6C514
2421 #define _PORT_TX_DW5_LN0_C              0x6C914
2422 #define _PORT_TX_DW5_GRP_A              0x162D14
2423 #define _PORT_TX_DW5_GRP_B              0x6CD14
2424 #define _PORT_TX_DW5_GRP_C              0x6CF14
2425 #define BXT_PORT_TX_DW5_LN0(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
2426                                                          _PORT_TX_DW5_LN0_B, \
2427                                                          _PORT_TX_DW5_LN0_C)
2428 #define BXT_PORT_TX_DW5_GRP(phy, ch)    _MMIO_BXT_PHY_CH(phy, ch, \
2429                                                          _PORT_TX_DW5_GRP_B, \
2430                                                          _PORT_TX_DW5_GRP_C)
2431 #define   DCC_DELAY_RANGE_1             (1 << 9)
2432 #define   DCC_DELAY_RANGE_2             (1 << 8)
2433
2434 #define _PORT_TX_DW14_LN0_A             0x162538
2435 #define _PORT_TX_DW14_LN0_B             0x6C538
2436 #define _PORT_TX_DW14_LN0_C             0x6C938
2437 #define   LATENCY_OPTIM_SHIFT           30
2438 #define   LATENCY_OPTIM                 (1 << LATENCY_OPTIM_SHIFT)
2439 #define BXT_PORT_TX_DW14_LN(phy, ch, lane)                              \
2440         _MMIO(_BXT_PHY_CH(phy, ch, _PORT_TX_DW14_LN0_B,                 \
2441                                    _PORT_TX_DW14_LN0_C) +               \
2442               _BXT_LANE_OFFSET(lane))
2443
2444 /* UAIMI scratch pad register 1 */
2445 #define UAIMI_SPR1                      _MMIO(0x4F074)
2446 /* SKL VccIO mask */
2447 #define SKL_VCCIO_MASK                  0x1
2448 /* SKL balance leg register */
2449 #define DISPIO_CR_TX_BMU_CR0            _MMIO(0x6C00C)
2450 /* I_boost values */
2451 #define BALANCE_LEG_SHIFT(port)         (8 + 3 * (port))
2452 #define BALANCE_LEG_MASK(port)          (7 << (8 + 3 * (port)))
2453 /* Balance leg disable bits */
2454 #define BALANCE_LEG_DISABLE_SHIFT       23
2455 #define BALANCE_LEG_DISABLE(port)       (1 << (23 + (port)))
2456
2457 /*
2458  * Fence registers
2459  * [0-7]  @ 0x2000 gen2,gen3
2460  * [8-15] @ 0x3000 945,g33,pnv
2461  *
2462  * [0-15] @ 0x3000 gen4,gen5
2463  *
2464  * [0-15] @ 0x100000 gen6,vlv,chv
2465  * [0-31] @ 0x100000 gen7+
2466  */
2467 #define FENCE_REG(i)                    _MMIO(0x2000 + (((i) & 8) << 9) + ((i) & 7) * 4)
2468 #define   I830_FENCE_START_MASK         0x07f80000
2469 #define   I830_FENCE_TILING_Y_SHIFT     12
2470 #define   I830_FENCE_SIZE_BITS(size)    ((ffs((size) >> 19) - 1) << 8)
2471 #define   I830_FENCE_PITCH_SHIFT        4
2472 #define   I830_FENCE_REG_VALID          (1 << 0)
2473 #define   I915_FENCE_MAX_PITCH_VAL      4
2474 #define   I830_FENCE_MAX_PITCH_VAL      6
2475 #define   I830_FENCE_MAX_SIZE_VAL       (1 << 8)
2476
2477 #define   I915_FENCE_START_MASK         0x0ff00000
2478 #define   I915_FENCE_SIZE_BITS(size)    ((ffs((size) >> 20) - 1) << 8)
2479
2480 #define FENCE_REG_965_LO(i)             _MMIO(0x03000 + (i) * 8)
2481 #define FENCE_REG_965_HI(i)             _MMIO(0x03000 + (i) * 8 + 4)
2482 #define   I965_FENCE_PITCH_SHIFT        2
2483 #define   I965_FENCE_TILING_Y_SHIFT     1
2484 #define   I965_FENCE_REG_VALID          (1 << 0)
2485 #define   I965_FENCE_MAX_PITCH_VAL      0x0400
2486
2487 #define FENCE_REG_GEN6_LO(i)            _MMIO(0x100000 + (i) * 8)
2488 #define FENCE_REG_GEN6_HI(i)            _MMIO(0x100000 + (i) * 8 + 4)
2489 #define   GEN6_FENCE_PITCH_SHIFT        32
2490 #define   GEN7_FENCE_MAX_PITCH_VAL      0x0800
2491
2492
2493 /* control register for cpu gtt access */
2494 #define TILECTL                         _MMIO(0x101000)
2495 #define   TILECTL_SWZCTL                        (1 << 0)
2496 #define   TILECTL_TLBPF                 (1 << 1)
2497 #define   TILECTL_TLB_PREFETCH_DIS      (1 << 2)
2498 #define   TILECTL_BACKSNOOP_DIS         (1 << 3)
2499
2500 /*
2501  * Instruction and interrupt control regs
2502  */
2503 #define PGTBL_CTL       _MMIO(0x02020)
2504 #define   PGTBL_ADDRESS_LO_MASK 0xfffff000 /* bits [31:12] */
2505 #define   PGTBL_ADDRESS_HI_MASK 0x000000f0 /* bits [35:32] (gen4) */
2506 #define PGTBL_ER        _MMIO(0x02024)
2507 #define PRB0_BASE       (0x2030 - 0x30)
2508 #define PRB1_BASE       (0x2040 - 0x30) /* 830,gen3 */
2509 #define PRB2_BASE       (0x2050 - 0x30) /* gen3 */
2510 #define SRB0_BASE       (0x2100 - 0x30) /* gen2 */
2511 #define SRB1_BASE       (0x2110 - 0x30) /* gen2 */
2512 #define SRB2_BASE       (0x2120 - 0x30) /* 830 */
2513 #define SRB3_BASE       (0x2130 - 0x30) /* 830 */
2514 #define RENDER_RING_BASE        0x02000
2515 #define BSD_RING_BASE           0x04000
2516 #define GEN6_BSD_RING_BASE      0x12000
2517 #define GEN8_BSD2_RING_BASE     0x1c000
2518 #define GEN11_BSD_RING_BASE     0x1c0000
2519 #define GEN11_BSD2_RING_BASE    0x1c4000
2520 #define GEN11_BSD3_RING_BASE    0x1d0000
2521 #define GEN11_BSD4_RING_BASE    0x1d4000
2522 #define XEHP_BSD5_RING_BASE     0x1e0000
2523 #define XEHP_BSD6_RING_BASE     0x1e4000
2524 #define XEHP_BSD7_RING_BASE     0x1f0000
2525 #define XEHP_BSD8_RING_BASE     0x1f4000
2526 #define VEBOX_RING_BASE         0x1a000
2527 #define GEN11_VEBOX_RING_BASE           0x1c8000
2528 #define GEN11_VEBOX2_RING_BASE          0x1d8000
2529 #define XEHP_VEBOX3_RING_BASE           0x1e8000
2530 #define XEHP_VEBOX4_RING_BASE           0x1f8000
2531 #define BLT_RING_BASE           0x22000
2532 #define RING_TAIL(base)         _MMIO((base) + 0x30)
2533 #define RING_HEAD(base)         _MMIO((base) + 0x34)
2534 #define RING_START(base)        _MMIO((base) + 0x38)
2535 #define RING_CTL(base)          _MMIO((base) + 0x3c)
2536 #define   RING_CTL_SIZE(size)   ((size) - PAGE_SIZE) /* in bytes -> pages */
2537 #define RING_SYNC_0(base)       _MMIO((base) + 0x40)
2538 #define RING_SYNC_1(base)       _MMIO((base) + 0x44)
2539 #define RING_SYNC_2(base)       _MMIO((base) + 0x48)
2540 #define GEN6_RVSYNC     (RING_SYNC_0(RENDER_RING_BASE))
2541 #define GEN6_RBSYNC     (RING_SYNC_1(RENDER_RING_BASE))
2542 #define GEN6_RVESYNC    (RING_SYNC_2(RENDER_RING_BASE))
2543 #define GEN6_VBSYNC     (RING_SYNC_0(GEN6_BSD_RING_BASE))
2544 #define GEN6_VRSYNC     (RING_SYNC_1(GEN6_BSD_RING_BASE))
2545 #define GEN6_VVESYNC    (RING_SYNC_2(GEN6_BSD_RING_BASE))
2546 #define GEN6_BRSYNC     (RING_SYNC_0(BLT_RING_BASE))
2547 #define GEN6_BVSYNC     (RING_SYNC_1(BLT_RING_BASE))
2548 #define GEN6_BVESYNC    (RING_SYNC_2(BLT_RING_BASE))
2549 #define GEN6_VEBSYNC    (RING_SYNC_0(VEBOX_RING_BASE))
2550 #define GEN6_VERSYNC    (RING_SYNC_1(VEBOX_RING_BASE))
2551 #define GEN6_VEVSYNC    (RING_SYNC_2(VEBOX_RING_BASE))
2552 #define GEN6_NOSYNC     INVALID_MMIO_REG
2553 #define RING_PSMI_CTL(base)     _MMIO((base) + 0x50)
2554 #define RING_MAX_IDLE(base)     _MMIO((base) + 0x54)
2555 #define RING_HWS_PGA(base)      _MMIO((base) + 0x80)
2556 #define RING_ID(base)           _MMIO((base) + 0x8c)
2557 #define RING_HWS_PGA_GEN6(base) _MMIO((base) + 0x2080)
2558 #define RING_RESET_CTL(base)    _MMIO((base) + 0xd0)
2559 #define   RESET_CTL_CAT_ERROR      REG_BIT(2)
2560 #define   RESET_CTL_READY_TO_RESET REG_BIT(1)
2561 #define   RESET_CTL_REQUEST_RESET  REG_BIT(0)
2562
2563 #define RING_SEMA_WAIT_POLL(base) _MMIO((base) + 0x24c)
2564
2565 #define HSW_GTT_CACHE_EN        _MMIO(0x4024)
2566 #define   GTT_CACHE_EN_ALL      0xF0007FFF
2567 #define GEN7_WR_WATERMARK       _MMIO(0x4028)
2568 #define GEN7_GFX_PRIO_CTRL      _MMIO(0x402C)
2569 #define ARB_MODE                _MMIO(0x4030)
2570 #define   ARB_MODE_SWIZZLE_SNB  (1 << 4)
2571 #define   ARB_MODE_SWIZZLE_IVB  (1 << 5)
2572 #define GEN7_GFX_PEND_TLB0      _MMIO(0x4034)
2573 #define GEN7_GFX_PEND_TLB1      _MMIO(0x4038)
2574 /* L3, CVS, ZTLB, RCC, CASC LRA min, max values */
2575 #define GEN7_LRA_LIMITS(i)      _MMIO(0x403C + (i) * 4)
2576 #define GEN7_LRA_LIMITS_REG_NUM 13
2577 #define GEN7_MEDIA_MAX_REQ_COUNT        _MMIO(0x4070)
2578 #define GEN7_GFX_MAX_REQ_COUNT          _MMIO(0x4074)
2579
2580 #define GAMTARBMODE             _MMIO(0x04a08)
2581 #define   ARB_MODE_BWGTLB_DISABLE (1 << 9)
2582 #define   ARB_MODE_SWIZZLE_BDW  (1 << 1)
2583 #define RENDER_HWS_PGA_GEN7     _MMIO(0x04080)
2584
2585 #define _RING_FAULT_REG_RCS        0x4094
2586 #define _RING_FAULT_REG_VCS        0x4194
2587 #define _RING_FAULT_REG_BCS        0x4294
2588 #define _RING_FAULT_REG_VECS       0x4394
2589 #define RING_FAULT_REG(engine)     _MMIO(_PICK((engine)->class, \
2590                                                _RING_FAULT_REG_RCS, \
2591                                                _RING_FAULT_REG_VCS, \
2592                                                _RING_FAULT_REG_VECS, \
2593                                                _RING_FAULT_REG_BCS))
2594 #define GEN8_RING_FAULT_REG     _MMIO(0x4094)
2595 #define GEN12_RING_FAULT_REG    _MMIO(0xcec4)
2596 #define   GEN8_RING_FAULT_ENGINE_ID(x)  (((x) >> 12) & 0x7)
2597 #define   RING_FAULT_GTTSEL_MASK (1 << 11)
2598 #define   RING_FAULT_SRCID(x)   (((x) >> 3) & 0xff)
2599 #define   RING_FAULT_FAULT_TYPE(x) (((x) >> 1) & 0x3)
2600 #define   RING_FAULT_VALID      (1 << 0)
2601 #define DONE_REG                _MMIO(0x40b0)
2602 #define GEN12_GAM_DONE          _MMIO(0xcf68)
2603 #define GEN8_PRIVATE_PAT_LO     _MMIO(0x40e0)
2604 #define GEN8_PRIVATE_PAT_HI     _MMIO(0x40e0 + 4)
2605 #define GEN10_PAT_INDEX(index)  _MMIO(0x40e0 + (index) * 4)
2606 #define GEN12_PAT_INDEX(index)  _MMIO(0x4800 + (index) * 4)
2607 #define BSD_HWS_PGA_GEN7        _MMIO(0x04180)
2608 #define GEN12_GFX_CCS_AUX_NV    _MMIO(0x4208)
2609 #define GEN12_VD0_AUX_NV        _MMIO(0x4218)
2610 #define GEN12_VD1_AUX_NV        _MMIO(0x4228)
2611 #define GEN12_VD2_AUX_NV        _MMIO(0x4298)
2612 #define GEN12_VD3_AUX_NV        _MMIO(0x42A8)
2613 #define GEN12_VE0_AUX_NV        _MMIO(0x4238)
2614 #define GEN12_VE1_AUX_NV        _MMIO(0x42B8)
2615 #define   AUX_INV               REG_BIT(0)
2616 #define BLT_HWS_PGA_GEN7        _MMIO(0x04280)
2617 #define VEBOX_HWS_PGA_GEN7      _MMIO(0x04380)
2618 #define RING_ACTHD(base)        _MMIO((base) + 0x74)
2619 #define RING_ACTHD_UDW(base)    _MMIO((base) + 0x5c)
2620 #define RING_NOPID(base)        _MMIO((base) + 0x94)
2621 #define RING_IMR(base)          _MMIO((base) + 0xa8)
2622 #define RING_HWSTAM(base)       _MMIO((base) + 0x98)
2623 #define RING_TIMESTAMP(base)            _MMIO((base) + 0x358)
2624 #define RING_TIMESTAMP_UDW(base)        _MMIO((base) + 0x358 + 4)
2625 #define   TAIL_ADDR             0x001FFFF8
2626 #define   HEAD_WRAP_COUNT       0xFFE00000
2627 #define   HEAD_WRAP_ONE         0x00200000
2628 #define   HEAD_ADDR             0x001FFFFC
2629 #define   RING_NR_PAGES         0x001FF000
2630 #define   RING_REPORT_MASK      0x00000006
2631 #define   RING_REPORT_64K       0x00000002
2632 #define   RING_REPORT_128K      0x00000004
2633 #define   RING_NO_REPORT        0x00000000
2634 #define   RING_VALID_MASK       0x00000001
2635 #define   RING_VALID            0x00000001
2636 #define   RING_INVALID          0x00000000
2637 #define   RING_WAIT_I8XX        (1 << 0) /* gen2, PRBx_HEAD */
2638 #define   RING_WAIT             (1 << 11) /* gen3+, PRBx_CTL */
2639 #define   RING_WAIT_SEMAPHORE   (1 << 10) /* gen6+ */
2640
2641 /* There are 16 64-bit CS General Purpose Registers per-engine on Gen8+ */
2642 #define GEN8_RING_CS_GPR(base, n)       _MMIO((base) + 0x600 + (n) * 8)
2643 #define GEN8_RING_CS_GPR_UDW(base, n)   _MMIO((base) + 0x600 + (n) * 8 + 4)
2644
2645 #define RING_FORCE_TO_NONPRIV(base, i) _MMIO(((base) + 0x4D0) + (i) * 4)
2646 #define   RING_FORCE_TO_NONPRIV_ADDRESS_MASK    REG_GENMASK(25, 2)
2647 #define   RING_FORCE_TO_NONPRIV_ACCESS_RW       (0 << 28)    /* CFL+ & Gen11+ */
2648 #define   RING_FORCE_TO_NONPRIV_ACCESS_RD       (1 << 28)
2649 #define   RING_FORCE_TO_NONPRIV_ACCESS_WR       (2 << 28)
2650 #define   RING_FORCE_TO_NONPRIV_ACCESS_INVALID  (3 << 28)
2651 #define   RING_FORCE_TO_NONPRIV_ACCESS_MASK     (3 << 28)
2652 #define   RING_FORCE_TO_NONPRIV_RANGE_1         (0 << 0)     /* CFL+ & Gen11+ */
2653 #define   RING_FORCE_TO_NONPRIV_RANGE_4         (1 << 0)
2654 #define   RING_FORCE_TO_NONPRIV_RANGE_16        (2 << 0)
2655 #define   RING_FORCE_TO_NONPRIV_RANGE_64        (3 << 0)
2656 #define   RING_FORCE_TO_NONPRIV_RANGE_MASK      (3 << 0)
2657 #define   RING_FORCE_TO_NONPRIV_MASK_VALID      \
2658                                         (RING_FORCE_TO_NONPRIV_RANGE_MASK \
2659                                         | RING_FORCE_TO_NONPRIV_ACCESS_MASK)
2660 #define   RING_MAX_NONPRIV_SLOTS  12
2661
2662 #define GEN7_TLB_RD_ADDR        _MMIO(0x4700)
2663
2664 #define GEN9_GAMT_ECO_REG_RW_IA _MMIO(0x4ab0)
2665 #define   GAMT_ECO_ENABLE_IN_PLACE_DECOMPRESS   (1 << 18)
2666
2667 #define GEN8_GAMW_ECO_DEV_RW_IA _MMIO(0x4080)
2668 #define   GAMW_ECO_ENABLE_64K_IPS_FIELD 0xF
2669 #define   GAMW_ECO_DEV_CTX_RELOAD_DISABLE       (1 << 7)
2670
2671 #define GAMT_CHKN_BIT_REG       _MMIO(0x4ab8)
2672 #define   GAMT_CHKN_DISABLE_L3_COH_PIPE                 (1 << 31)
2673 #define   GAMT_CHKN_DISABLE_DYNAMIC_CREDIT_SHARING      (1 << 28)
2674 #define   GAMT_CHKN_DISABLE_I2M_CYCLE_ON_WR_PORT        (1 << 24)
2675
2676 #if 0
2677 #define PRB0_TAIL       _MMIO(0x2030)
2678 #define PRB0_HEAD       _MMIO(0x2034)
2679 #define PRB0_START      _MMIO(0x2038)
2680 #define PRB0_CTL        _MMIO(0x203c)
2681 #define PRB1_TAIL       _MMIO(0x2040) /* 915+ only */
2682 #define PRB1_HEAD       _MMIO(0x2044) /* 915+ only */
2683 #define PRB1_START      _MMIO(0x2048) /* 915+ only */
2684 #define PRB1_CTL        _MMIO(0x204c) /* 915+ only */
2685 #endif
2686 #define IPEIR_I965      _MMIO(0x2064)
2687 #define IPEHR_I965      _MMIO(0x2068)
2688 #define GEN7_SC_INSTDONE        _MMIO(0x7100)
2689 #define GEN12_SC_INSTDONE_EXTRA         _MMIO(0x7104)
2690 #define GEN12_SC_INSTDONE_EXTRA2        _MMIO(0x7108)
2691 #define GEN7_SAMPLER_INSTDONE   _MMIO(0xe160)
2692 #define GEN7_ROW_INSTDONE       _MMIO(0xe164)
2693 #define MCFG_MCR_SELECTOR               _MMIO(0xfd0)
2694 #define SF_MCR_SELECTOR                 _MMIO(0xfd8)
2695 #define GEN8_MCR_SELECTOR               _MMIO(0xfdc)
2696 #define   GEN8_MCR_SLICE(slice)         (((slice) & 3) << 26)
2697 #define   GEN8_MCR_SLICE_MASK           GEN8_MCR_SLICE(3)
2698 #define   GEN8_MCR_SUBSLICE(subslice)   (((subslice) & 3) << 24)
2699 #define   GEN8_MCR_SUBSLICE_MASK        GEN8_MCR_SUBSLICE(3)
2700 #define   GEN11_MCR_SLICE(slice)        (((slice) & 0xf) << 27)
2701 #define   GEN11_MCR_SLICE_MASK          GEN11_MCR_SLICE(0xf)
2702 #define   GEN11_MCR_SUBSLICE(subslice)  (((subslice) & 0x7) << 24)
2703 #define   GEN11_MCR_SUBSLICE_MASK       GEN11_MCR_SUBSLICE(0x7)
2704 #define RING_IPEIR(base)        _MMIO((base) + 0x64)
2705 #define RING_IPEHR(base)        _MMIO((base) + 0x68)
2706 #define RING_EIR(base)          _MMIO((base) + 0xb0)
2707 #define RING_EMR(base)          _MMIO((base) + 0xb4)
2708 #define RING_ESR(base)          _MMIO((base) + 0xb8)
2709 /*
2710  * On GEN4, only the render ring INSTDONE exists and has a different
2711  * layout than the GEN7+ version.
2712  * The GEN2 counterpart of this register is GEN2_INSTDONE.
2713  */
2714 #define RING_INSTDONE(base)     _MMIO((base) + 0x6c)
2715 #define RING_INSTPS(base)       _MMIO((base) + 0x70)
2716 #define RING_DMA_FADD(base)     _MMIO((base) + 0x78)
2717 #define RING_DMA_FADD_UDW(base) _MMIO((base) + 0x60) /* gen8+ */
2718 #define RING_INSTPM(base)       _MMIO((base) + 0xc0)
2719 #define RING_MI_MODE(base)      _MMIO((base) + 0x9c)
2720 #define RING_CMD_BUF_CCTL(base) _MMIO((base) + 0x84)
2721 #define INSTPS          _MMIO(0x2070) /* 965+ only */
2722 #define GEN4_INSTDONE1  _MMIO(0x207c) /* 965+ only, aka INSTDONE_2 on SNB */
2723 #define ACTHD_I965      _MMIO(0x2074)
2724 #define HWS_PGA         _MMIO(0x2080)
2725 #define HWS_ADDRESS_MASK        0xfffff000
2726 #define HWS_START_ADDRESS_SHIFT 4
2727 #define PWRCTXA         _MMIO(0x2088) /* 965GM+ only */
2728 #define   PWRCTX_EN     (1 << 0)
2729 #define IPEIR(base)     _MMIO((base) + 0x88)
2730 #define IPEHR(base)     _MMIO((base) + 0x8c)
2731 #define GEN2_INSTDONE   _MMIO(0x2090)
2732 #define NOPID           _MMIO(0x2094)
2733 #define HWSTAM          _MMIO(0x2098)
2734 #define DMA_FADD_I8XX(base)     _MMIO((base) + 0xd0)
2735 #define RING_BBSTATE(base)      _MMIO((base) + 0x110)
2736 #define   RING_BB_PPGTT         (1 << 5)
2737 #define RING_SBBADDR(base)      _MMIO((base) + 0x114) /* hsw+ */
2738 #define RING_SBBSTATE(base)     _MMIO((base) + 0x118) /* hsw+ */
2739 #define RING_SBBADDR_UDW(base)  _MMIO((base) + 0x11c) /* gen8+ */
2740 #define RING_BBADDR(base)       _MMIO((base) + 0x140)
2741 #define RING_BBADDR_UDW(base)   _MMIO((base) + 0x168) /* gen8+ */
2742 #define RING_BB_PER_CTX_PTR(base)       _MMIO((base) + 0x1c0) /* gen8+ */
2743 #define RING_INDIRECT_CTX(base)         _MMIO((base) + 0x1c4) /* gen8+ */
2744 #define RING_INDIRECT_CTX_OFFSET(base)  _MMIO((base) + 0x1c8) /* gen8+ */
2745 #define RING_CTX_TIMESTAMP(base)        _MMIO((base) + 0x3a8) /* gen8+ */
2746
2747 #define VDBOX_CGCTL3F10(base)           _MMIO((base) + 0x3f10)
2748 #define   IECPUNIT_CLKGATE_DIS          REG_BIT(22)
2749
2750 #define ERROR_GEN6      _MMIO(0x40a0)
2751 #define GEN7_ERR_INT    _MMIO(0x44040)
2752 #define   ERR_INT_POISON                (1 << 31)
2753 #define   ERR_INT_MMIO_UNCLAIMED        (1 << 13)
2754 #define   ERR_INT_PIPE_CRC_DONE_C       (1 << 8)
2755 #define   ERR_INT_FIFO_UNDERRUN_C       (1 << 6)
2756 #define   ERR_INT_PIPE_CRC_DONE_B       (1 << 5)
2757 #define   ERR_INT_FIFO_UNDERRUN_B       (1 << 3)
2758 #define   ERR_INT_PIPE_CRC_DONE_A       (1 << 2)
2759 #define   ERR_INT_PIPE_CRC_DONE(pipe)   (1 << (2 + (pipe) * 3))
2760 #define   ERR_INT_FIFO_UNDERRUN_A       (1 << 0)
2761 #define   ERR_INT_FIFO_UNDERRUN(pipe)   (1 << ((pipe) * 3))
2762
2763 #define GEN8_FAULT_TLB_DATA0            _MMIO(0x4b10)
2764 #define GEN8_FAULT_TLB_DATA1            _MMIO(0x4b14)
2765 #define GEN12_FAULT_TLB_DATA0           _MMIO(0xceb8)
2766 #define GEN12_FAULT_TLB_DATA1           _MMIO(0xcebc)
2767 #define   FAULT_VA_HIGH_BITS            (0xf << 0)
2768 #define   FAULT_GTT_SEL                 (1 << 4)
2769
2770 #define GEN12_AUX_ERR_DBG               _MMIO(0x43f4)
2771
2772 #define FPGA_DBG                _MMIO(0x42300)
2773 #define   FPGA_DBG_RM_NOCLAIM   (1 << 31)
2774
2775 #define CLAIM_ER                _MMIO(VLV_DISPLAY_BASE + 0x2028)
2776 #define   CLAIM_ER_CLR          (1 << 31)
2777 #define   CLAIM_ER_OVERFLOW     (1 << 16)
2778 #define   CLAIM_ER_CTR_MASK     0xffff
2779
2780 #define DERRMR          _MMIO(0x44050)
2781 /* Note that HBLANK events are reserved on bdw+ */
2782 #define   DERRMR_PIPEA_SCANLINE         (1 << 0)
2783 #define   DERRMR_PIPEA_PRI_FLIP_DONE    (1 << 1)
2784 #define   DERRMR_PIPEA_SPR_FLIP_DONE    (1 << 2)
2785 #define   DERRMR_PIPEA_VBLANK           (1 << 3)
2786 #define   DERRMR_PIPEA_HBLANK           (1 << 5)
2787 #define   DERRMR_PIPEB_SCANLINE         (1 << 8)
2788 #define   DERRMR_PIPEB_PRI_FLIP_DONE    (1 << 9)
2789 #define   DERRMR_PIPEB_SPR_FLIP_DONE    (1 << 10)
2790 #define   DERRMR_PIPEB_VBLANK           (1 << 11)
2791 #define   DERRMR_PIPEB_HBLANK           (1 << 13)
2792 /* Note that PIPEC is not a simple translation of PIPEA/PIPEB */
2793 #define   DERRMR_PIPEC_SCANLINE         (1 << 14)
2794 #define   DERRMR_PIPEC_PRI_FLIP_DONE    (1 << 15)
2795 #define   DERRMR_PIPEC_SPR_FLIP_DONE    (1 << 20)
2796 #define   DERRMR_PIPEC_VBLANK           (1 << 21)
2797 #define   DERRMR_PIPEC_HBLANK           (1 << 22)
2798
2799
2800 /* GM45+ chicken bits -- debug workaround bits that may be required
2801  * for various sorts of correct behavior.  The top 16 bits of each are
2802  * the enables for writing to the corresponding low bit.
2803  */
2804 #define _3D_CHICKEN     _MMIO(0x2084)
2805 #define  _3D_CHICKEN_HIZ_PLANE_DISABLE_MSAA_4X_SNB      (1 << 10)
2806 #define _3D_CHICKEN2    _MMIO(0x208c)
2807
2808 #define FF_SLICE_CHICKEN        _MMIO(0x2088)
2809 #define  FF_SLICE_CHICKEN_CL_PROVOKING_VERTEX_FIX       (1 << 1)
2810
2811 /* Disables pipelining of read flushes past the SF-WIZ interface.
2812  * Required on all Ironlake steppings according to the B-Spec, but the
2813  * particular danger of not doing so is not specified.
2814  */
2815 # define _3D_CHICKEN2_WM_READ_PIPELINED                 (1 << 14)
2816 #define _3D_CHICKEN3    _MMIO(0x2090)
2817 #define  _3D_CHICKEN_SF_PROVOKING_VERTEX_FIX            (1 << 12)
2818 #define  _3D_CHICKEN_SF_DISABLE_OBJEND_CULL             (1 << 10)
2819 #define  _3D_CHICKEN3_AA_LINE_QUALITY_FIX_ENABLE        (1 << 5)
2820 #define  _3D_CHICKEN3_SF_DISABLE_FASTCLIP_CULL          (1 << 5)
2821 #define  _3D_CHICKEN_SDE_LIMIT_FIFO_POLY_DEPTH(x)       ((x) << 1) /* gen8+ */
2822 #define  _3D_CHICKEN3_SF_DISABLE_PIPELINED_ATTR_FETCH   (1 << 1) /* gen6 */
2823
2824 #define MI_MODE         _MMIO(0x209c)
2825 # define VS_TIMER_DISPATCH                              (1 << 6)
2826 # define MI_FLUSH_ENABLE                                (1 << 12)
2827 # define ASYNC_FLIP_PERF_DISABLE                        (1 << 14)
2828 # define MODE_IDLE                                      (1 << 9)
2829 # define STOP_RING                                      (1 << 8)
2830
2831 #define GEN6_GT_MODE    _MMIO(0x20d0)
2832 #define GEN7_GT_MODE    _MMIO(0x7008)
2833 #define   GEN6_WIZ_HASHING(hi, lo)                      (((hi) << 9) | ((lo) << 7))
2834 #define   GEN6_WIZ_HASHING_8x8                          GEN6_WIZ_HASHING(0, 0)
2835 #define   GEN6_WIZ_HASHING_8x4                          GEN6_WIZ_HASHING(0, 1)
2836 #define   GEN6_WIZ_HASHING_16x4                         GEN6_WIZ_HASHING(1, 0)
2837 #define   GEN6_WIZ_HASHING_MASK                         GEN6_WIZ_HASHING(1, 1)
2838 #define   GEN6_TD_FOUR_ROW_DISPATCH_DISABLE             (1 << 5)
2839 #define   GEN9_IZ_HASHING_MASK(slice)                   (0x3 << ((slice) * 2))
2840 #define   GEN9_IZ_HASHING(slice, val)                   ((val) << ((slice) * 2))
2841
2842 /* chicken reg for WaConextSwitchWithConcurrentTLBInvalidate */
2843 #define GEN9_CSFE_CHICKEN1_RCS _MMIO(0x20D4)
2844 #define   GEN9_PREEMPT_GPGPU_SYNC_SWITCH_DISABLE (1 << 2)
2845 #define   GEN11_ENABLE_32_PLANE_MODE (1 << 7)
2846
2847 /* WaClearTdlStateAckDirtyBits */
2848 #define GEN8_STATE_ACK          _MMIO(0x20F0)
2849 #define GEN9_STATE_ACK_SLICE1   _MMIO(0x20F8)
2850 #define GEN9_STATE_ACK_SLICE2   _MMIO(0x2100)
2851 #define   GEN9_STATE_ACK_TDL0 (1 << 12)
2852 #define   GEN9_STATE_ACK_TDL1 (1 << 13)
2853 #define   GEN9_STATE_ACK_TDL2 (1 << 14)
2854 #define   GEN9_STATE_ACK_TDL3 (1 << 15)
2855 #define   GEN9_SUBSLICE_TDL_ACK_BITS \
2856         (GEN9_STATE_ACK_TDL3 | GEN9_STATE_ACK_TDL2 | \
2857          GEN9_STATE_ACK_TDL1 | GEN9_STATE_ACK_TDL0)
2858
2859 #define GFX_MODE        _MMIO(0x2520)
2860 #define GFX_MODE_GEN7   _MMIO(0x229c)
2861 #define RING_MODE_GEN7(base)    _MMIO((base) + 0x29c)
2862 #define   GFX_RUN_LIST_ENABLE           (1 << 15)
2863 #define   GFX_INTERRUPT_STEERING        (1 << 14)
2864 #define   GFX_TLB_INVALIDATE_EXPLICIT   (1 << 13)
2865 #define   GFX_SURFACE_FAULT_ENABLE      (1 << 12)
2866 #define   GFX_REPLAY_MODE               (1 << 11)
2867 #define   GFX_PSMI_GRANULARITY          (1 << 10)
2868 #define   GFX_PPGTT_ENABLE              (1 << 9)
2869 #define   GEN8_GFX_PPGTT_48B            (1 << 7)
2870
2871 #define   GFX_FORWARD_VBLANK_MASK       (3 << 5)
2872 #define   GFX_FORWARD_VBLANK_NEVER      (0 << 5)
2873 #define   GFX_FORWARD_VBLANK_ALWAYS     (1 << 5)
2874 #define   GFX_FORWARD_VBLANK_COND       (2 << 5)
2875
2876 #define   GEN11_GFX_DISABLE_LEGACY_MODE (1 << 3)
2877
2878 #define VLV_GU_CTL0     _MMIO(VLV_DISPLAY_BASE + 0x2030)
2879 #define VLV_GU_CTL1     _MMIO(VLV_DISPLAY_BASE + 0x2034)
2880 #define SCPD0           _MMIO(0x209c) /* 915+ only */
2881 #define  SCPD_FBC_IGNORE_3D                     (1 << 6)
2882 #define  CSTATE_RENDER_CLOCK_GATE_DISABLE       (1 << 5)
2883 #define GEN2_IER        _MMIO(0x20a0)
2884 #define GEN2_IIR        _MMIO(0x20a4)
2885 #define GEN2_IMR        _MMIO(0x20a8)
2886 #define GEN2_ISR        _MMIO(0x20ac)
2887 #define VLV_GUNIT_CLOCK_GATE    _MMIO(VLV_DISPLAY_BASE + 0x2060)
2888 #define   GINT_DIS              (1 << 22)
2889 #define   GCFG_DIS              (1 << 8)
2890 #define VLV_GUNIT_CLOCK_GATE2   _MMIO(VLV_DISPLAY_BASE + 0x2064)
2891 #define VLV_IIR_RW      _MMIO(VLV_DISPLAY_BASE + 0x2084)
2892 #define VLV_IER         _MMIO(VLV_DISPLAY_BASE + 0x20a0)
2893 #define VLV_IIR         _MMIO(VLV_DISPLAY_BASE + 0x20a4)
2894 #define VLV_IMR         _MMIO(VLV_DISPLAY_BASE + 0x20a8)
2895 #define VLV_ISR         _MMIO(VLV_DISPLAY_BASE + 0x20ac)
2896 #define VLV_PCBR        _MMIO(VLV_DISPLAY_BASE + 0x2120)
2897 #define VLV_PCBR_ADDR_SHIFT     12
2898
2899 #define   DISPLAY_PLANE_FLIP_PENDING(plane) (1 << (11 - (plane))) /* A and B only */
2900 #define EIR             _MMIO(0x20b0)
2901 #define EMR             _MMIO(0x20b4)
2902 #define ESR             _MMIO(0x20b8)
2903 #define   GM45_ERROR_PAGE_TABLE                         (1 << 5)
2904 #define   GM45_ERROR_MEM_PRIV                           (1 << 4)
2905 #define   I915_ERROR_PAGE_TABLE                         (1 << 4)
2906 #define   GM45_ERROR_CP_PRIV                            (1 << 3)
2907 #define   I915_ERROR_MEMORY_REFRESH                     (1 << 1)
2908 #define   I915_ERROR_INSTRUCTION                        (1 << 0)
2909 #define INSTPM          _MMIO(0x20c0)
2910 #define   INSTPM_SELF_EN (1 << 12) /* 915GM only */
2911 #define   INSTPM_AGPBUSY_INT_EN (1 << 11) /* gen3: when disabled, pending interrupts
2912                                         will not assert AGPBUSY# and will only
2913                                         be delivered when out of C3. */
2914 #define   INSTPM_FORCE_ORDERING                         (1 << 7) /* GEN6+ */
2915 #define   INSTPM_TLB_INVALIDATE (1 << 9)
2916 #define   INSTPM_SYNC_FLUSH     (1 << 5)
2917 #define ACTHD(base)     _MMIO((base) + 0xc8)
2918 #define MEM_MODE        _MMIO(0x20cc)
2919 #define   MEM_DISPLAY_B_TRICKLE_FEED_DISABLE (1 << 3) /* 830 only */
2920 #define   MEM_DISPLAY_A_TRICKLE_FEED_DISABLE (1 << 2) /* 830/845 only */
2921 #define   MEM_DISPLAY_TRICKLE_FEED_DISABLE (1 << 2) /* 85x only */
2922 #define FW_BLC          _MMIO(0x20d8)
2923 #define FW_BLC2         _MMIO(0x20dc)
2924 #define FW_BLC_SELF     _MMIO(0x20e0) /* 915+ only */
2925 #define   FW_BLC_SELF_EN_MASK      (1 << 31)
2926 #define   FW_BLC_SELF_FIFO_MASK    (1 << 16) /* 945 only */
2927 #define   FW_BLC_SELF_EN           (1 << 15) /* 945 only */
2928 #define MM_BURST_LENGTH     0x00700000
2929 #define MM_FIFO_WATERMARK   0x0001F000
2930 #define LM_BURST_LENGTH     0x00000700
2931 #define LM_FIFO_WATERMARK   0x0000001F
2932 #define MI_ARB_STATE    _MMIO(0x20e4) /* 915+ only */
2933
2934 #define _MBUS_ABOX0_CTL                 0x45038
2935 #define _MBUS_ABOX1_CTL                 0x45048
2936 #define _MBUS_ABOX2_CTL                 0x4504C
2937 #define MBUS_ABOX_CTL(x)                _MMIO(_PICK(x, _MBUS_ABOX0_CTL, \
2938                                                     _MBUS_ABOX1_CTL, \
2939                                                     _MBUS_ABOX2_CTL))
2940 #define MBUS_ABOX_BW_CREDIT_MASK        (3 << 20)
2941 #define MBUS_ABOX_BW_CREDIT(x)          ((x) << 20)
2942 #define MBUS_ABOX_B_CREDIT_MASK         (0xF << 16)
2943 #define MBUS_ABOX_B_CREDIT(x)           ((x) << 16)
2944 #define MBUS_ABOX_BT_CREDIT_POOL2_MASK  (0x1F << 8)
2945 #define MBUS_ABOX_BT_CREDIT_POOL2(x)    ((x) << 8)
2946 #define MBUS_ABOX_BT_CREDIT_POOL1_MASK  (0x1F << 0)
2947 #define MBUS_ABOX_BT_CREDIT_POOL1(x)    ((x) << 0)
2948
2949 #define _PIPEA_MBUS_DBOX_CTL            0x7003C
2950 #define _PIPEB_MBUS_DBOX_CTL            0x7103C
2951 #define PIPE_MBUS_DBOX_CTL(pipe)        _MMIO_PIPE(pipe, _PIPEA_MBUS_DBOX_CTL, \
2952                                                    _PIPEB_MBUS_DBOX_CTL)
2953 #define MBUS_DBOX_BW_CREDIT_MASK        (3 << 14)
2954 #define MBUS_DBOX_BW_CREDIT(x)          ((x) << 14)
2955 #define MBUS_DBOX_B_CREDIT_MASK         (0x1F << 8)
2956 #define MBUS_DBOX_B_CREDIT(x)           ((x) << 8)
2957 #define MBUS_DBOX_A_CREDIT_MASK         (0xF << 0)
2958 #define MBUS_DBOX_A_CREDIT(x)           ((x) << 0)
2959
2960 #define MBUS_UBOX_CTL                   _MMIO(0x4503C)
2961 #define MBUS_BBOX_CTL_S1                _MMIO(0x45040)
2962 #define MBUS_BBOX_CTL_S2                _MMIO(0x45044)
2963
2964 #define MBUS_CTL                        _MMIO(0x4438C)
2965 #define MBUS_JOIN                       REG_BIT(31)
2966 #define MBUS_HASHING_MODE_MASK          REG_BIT(30)
2967 #define MBUS_HASHING_MODE_2x2           REG_FIELD_PREP(MBUS_HASHING_MODE_MASK, 0)
2968 #define MBUS_HASHING_MODE_1x4           REG_FIELD_PREP(MBUS_HASHING_MODE_MASK, 1)
2969 #define MBUS_JOIN_PIPE_SELECT_MASK      REG_GENMASK(28, 26)
2970 #define MBUS_JOIN_PIPE_SELECT(pipe)     REG_FIELD_PREP(MBUS_JOIN_PIPE_SELECT_MASK, pipe)
2971 #define MBUS_JOIN_PIPE_SELECT_NONE      MBUS_JOIN_PIPE_SELECT(7)
2972
2973 #define HDPORT_STATE                    _MMIO(0x45050)
2974 #define   HDPORT_DPLL_USED_MASK         REG_GENMASK(15, 12)
2975 #define   HDPORT_DDI_USED(phy)          REG_BIT(2 * (phy) + 1)
2976 #define   HDPORT_ENABLED                REG_BIT(0)
2977
2978 /* Make render/texture TLB fetches lower priorty than associated data
2979  *   fetches. This is not turned on by default
2980  */
2981 #define   MI_ARB_RENDER_TLB_LOW_PRIORITY        (1 << 15)
2982
2983 /* Isoch request wait on GTT enable (Display A/B/C streams).
2984  * Make isoch requests stall on the TLB update. May cause
2985  * display underruns (test mode only)
2986  */
2987 #define   MI_ARB_ISOCH_WAIT_GTT                 (1 << 14)
2988
2989 /* Block grant count for isoch requests when block count is
2990  * set to a finite value.
2991  */
2992 #define   MI_ARB_BLOCK_GRANT_MASK               (3 << 12)
2993 #define   MI_ARB_BLOCK_GRANT_8                  (0 << 12)       /* for 3 display planes */
2994 #define   MI_ARB_BLOCK_GRANT_4                  (1 << 12)       /* for 2 display planes */
2995 #define   MI_ARB_BLOCK_GRANT_2                  (2 << 12)       /* for 1 display plane */
2996 #define   MI_ARB_BLOCK_GRANT_0                  (3 << 12)       /* don't use */
2997
2998 /* Enable render writes to complete in C2/C3/C4 power states.
2999  * If this isn't enabled, render writes are prevented in low
3000  * power states. That seems bad to me.
3001  */
3002 #define   MI_ARB_C3_LP_WRITE_ENABLE             (1 << 11)
3003
3004 /* This acknowledges an async flip immediately instead
3005  * of waiting for 2TLB fetches.
3006  */
3007 #define   MI_ARB_ASYNC_FLIP_ACK_IMMEDIATE       (1 << 10)
3008
3009 /* Enables non-sequential data reads through arbiter
3010  */
3011 #define   MI_ARB_DUAL_DATA_PHASE_DISABLE        (1 << 9)
3012
3013 /* Disable FSB snooping of cacheable write cycles from binner/render
3014  * command stream
3015  */
3016 #define   MI_ARB_CACHE_SNOOP_DISABLE            (1 << 8)
3017
3018 /* Arbiter time slice for non-isoch streams */
3019 #define   MI_ARB_TIME_SLICE_MASK                (7 << 5)
3020 #define   MI_ARB_TIME_SLICE_1                   (0 << 5)
3021 #define   MI_ARB_TIME_SLICE_2                   (1 << 5)
3022 #define   MI_ARB_TIME_SLICE_4                   (2 << 5)
3023 #define   MI_ARB_TIME_SLICE_6                   (3 << 5)
3024 #define   MI_ARB_TIME_SLICE_8                   (4 << 5)
3025 #define   MI_ARB_TIME_SLICE_10                  (5 << 5)
3026 #define   MI_ARB_TIME_SLICE_14                  (6 << 5)
3027 #define   MI_ARB_TIME_SLICE_16                  (7 << 5)
3028
3029 /* Low priority grace period page size */
3030 #define   MI_ARB_LOW_PRIORITY_GRACE_4KB         (0 << 4)        /* default */
3031 #define   MI_ARB_LOW_PRIORITY_GRACE_8KB         (1 << 4)
3032
3033 /* Disable display A/B trickle feed */
3034 #define   MI_ARB_DISPLAY_TRICKLE_FEED_DISABLE   (1 << 2)
3035
3036 /* Set display plane priority */
3037 #define   MI_ARB_DISPLAY_PRIORITY_A_B           (0 << 0)        /* display A > display B */
3038 #define   MI_ARB_DISPLAY_PRIORITY_B_A           (1 << 0)        /* display B > display A */
3039
3040 #define MI_STATE        _MMIO(0x20e4) /* gen2 only */
3041 #define   MI_AGPBUSY_INT_EN                     (1 << 1) /* 85x only */
3042 #define   MI_AGPBUSY_830_MODE                   (1 << 0) /* 85x only */
3043
3044 #define CACHE_MODE_0    _MMIO(0x2120) /* 915+ only */
3045 #define   CM0_PIPELINED_RENDER_FLUSH_DISABLE (1 << 8)
3046 #define   CM0_IZ_OPT_DISABLE      (1 << 6)
3047 #define   CM0_ZR_OPT_DISABLE      (1 << 5)
3048 #define   CM0_STC_EVICT_DISABLE_LRA_SNB (1 << 5)
3049 #define   CM0_DEPTH_EVICT_DISABLE (1 << 4)
3050 #define   CM0_COLOR_EVICT_DISABLE (1 << 3)
3051 #define   CM0_DEPTH_WRITE_DISABLE (1 << 1)
3052 #define   CM0_RC_OP_FLUSH_DISABLE (1 << 0)
3053 #define GFX_FLSH_CNTL   _MMIO(0x2170) /* 915+ only */
3054 #define GFX_FLSH_CNTL_GEN6      _MMIO(0x101008)
3055 #define   GFX_FLSH_CNTL_EN      (1 << 0)
3056 #define ECOSKPD         _MMIO(0x21d0)
3057 #define   ECO_CONSTANT_BUFFER_SR_DISABLE REG_BIT(4)
3058 #define   ECO_GATING_CX_ONLY    (1 << 3)
3059 #define   ECO_FLIP_DONE         (1 << 0)
3060
3061 #define CACHE_MODE_0_GEN7       _MMIO(0x7000) /* IVB+ */
3062 #define RC_OP_FLUSH_ENABLE (1 << 0)
3063 #define   HIZ_RAW_STALL_OPT_DISABLE (1 << 2)
3064 #define CACHE_MODE_1            _MMIO(0x7004) /* IVB+ */
3065 #define   PIXEL_SUBSPAN_COLLECT_OPT_DISABLE     (1 << 6)
3066 #define   GEN8_4x4_STC_OPTIMIZATION_DISABLE     (1 << 6)
3067 #define   GEN9_PARTIAL_RESOLVE_IN_VC_DISABLE    (1 << 1)
3068
3069 #define GEN6_BLITTER_ECOSKPD    _MMIO(0x221d0)
3070 #define   GEN6_BLITTER_LOCK_SHIFT                       16
3071 #define   GEN6_BLITTER_FBC_NOTIFY                       (1 << 3)
3072
3073 #define GEN6_RC_SLEEP_PSMI_CONTROL      _MMIO(0x2050)
3074 #define   GEN6_PSMI_SLEEP_MSG_DISABLE   (1 << 0)
3075 #define   GEN12_WAIT_FOR_EVENT_POWER_DOWN_DISABLE REG_BIT(7)
3076 #define   GEN8_RC_SEMA_IDLE_MSG_DISABLE (1 << 12)
3077 #define   GEN8_FF_DOP_CLOCK_GATE_DISABLE        (1 << 10)
3078
3079 #define GEN6_RCS_PWR_FSM _MMIO(0x22ac)
3080 #define GEN9_RCS_FE_FSM2 _MMIO(0x22a4)
3081
3082 #define GEN10_CACHE_MODE_SS                     _MMIO(0xe420)
3083 #define   FLOAT_BLEND_OPTIMIZATION_ENABLE       (1 << 4)
3084
3085 /* Fuse readout registers for GT */
3086 #define HSW_PAVP_FUSE1                  _MMIO(0x911C)
3087 #define   HSW_F1_EU_DIS_SHIFT           16
3088 #define   HSW_F1_EU_DIS_MASK            (0x3 << HSW_F1_EU_DIS_SHIFT)
3089 #define   HSW_F1_EU_DIS_10EUS           0
3090 #define   HSW_F1_EU_DIS_8EUS            1
3091 #define   HSW_F1_EU_DIS_6EUS            2
3092
3093 #define CHV_FUSE_GT                     _MMIO(VLV_DISPLAY_BASE + 0x2168)
3094 #define   CHV_FGT_DISABLE_SS0           (1 << 10)
3095 #define   CHV_FGT_DISABLE_SS1           (1 << 11)
3096 #define   CHV_FGT_EU_DIS_SS0_R0_SHIFT   16
3097 #define   CHV_FGT_EU_DIS_SS0_R0_MASK    (0xf << CHV_FGT_EU_DIS_SS0_R0_SHIFT)
3098 #define   CHV_FGT_EU_DIS_SS0_R1_SHIFT   20
3099 #define   CHV_FGT_EU_DIS_SS0_R1_MASK    (0xf << CHV_FGT_EU_DIS_SS0_R1_SHIFT)
3100 #define   CHV_FGT_EU_DIS_SS1_R0_SHIFT   24
3101 #define   CHV_FGT_EU_DIS_SS1_R0_MASK    (0xf << CHV_FGT_EU_DIS_SS1_R0_SHIFT)
3102 #define   CHV_FGT_EU_DIS_SS1_R1_SHIFT   28
3103 #define   CHV_FGT_EU_DIS_SS1_R1_MASK    (0xf << CHV_FGT_EU_DIS_SS1_R1_SHIFT)
3104
3105 #define GEN8_FUSE2                      _MMIO(0x9120)
3106 #define   GEN8_F2_SS_DIS_SHIFT          21
3107 #define   GEN8_F2_SS_DIS_MASK           (0x7 << GEN8_F2_SS_DIS_SHIFT)
3108 #define   GEN8_F2_S_ENA_SHIFT           25
3109 #define   GEN8_F2_S_ENA_MASK            (0x7 << GEN8_F2_S_ENA_SHIFT)
3110
3111 #define   GEN9_F2_SS_DIS_SHIFT          20
3112 #define   GEN9_F2_SS_DIS_MASK           (0xf << GEN9_F2_SS_DIS_SHIFT)
3113
3114 #define   GEN10_F2_S_ENA_SHIFT          22
3115 #define   GEN10_F2_S_ENA_MASK           (0x3f << GEN10_F2_S_ENA_SHIFT)
3116 #define   GEN10_F2_SS_DIS_SHIFT         18
3117 #define   GEN10_F2_SS_DIS_MASK          (0xf << GEN10_F2_SS_DIS_SHIFT)
3118
3119 #define GEN10_MIRROR_FUSE3              _MMIO(0x9118)
3120 #define GEN10_L3BANK_PAIR_COUNT     4
3121 #define GEN10_L3BANK_MASK   0x0F
3122 /* on Xe_HP the same fuses indicates mslices instead of L3 banks */
3123 #define GEN12_MAX_MSLICES 4
3124 #define GEN12_MEML3_EN_MASK 0x0F
3125
3126 #define GEN8_EU_DISABLE0                _MMIO(0x9134)
3127 #define   GEN8_EU_DIS0_S0_MASK          0xffffff
3128 #define   GEN8_EU_DIS0_S1_SHIFT         24
3129 #define   GEN8_EU_DIS0_S1_MASK          (0xff << GEN8_EU_DIS0_S1_SHIFT)
3130
3131 #define GEN8_EU_DISABLE1                _MMIO(0x9138)
3132 #define   GEN8_EU_DIS1_S1_MASK          0xffff
3133 #define   GEN8_EU_DIS1_S2_SHIFT         16
3134 #define   GEN8_EU_DIS1_S2_MASK          (0xffff << GEN8_EU_DIS1_S2_SHIFT)
3135
3136 #define GEN8_EU_DISABLE2                _MMIO(0x913c)
3137 #define   GEN8_EU_DIS2_S2_MASK          0xff
3138
3139 #define GEN9_EU_DISABLE(slice)          _MMIO(0x9134 + (slice) * 0x4)
3140
3141 #define GEN10_EU_DISABLE3               _MMIO(0x9140)
3142 #define   GEN10_EU_DIS_SS_MASK          0xff
3143
3144 #define GEN11_GT_VEBOX_VDBOX_DISABLE    _MMIO(0x9140)
3145 #define   GEN11_GT_VDBOX_DISABLE_MASK   0xff
3146 #define   GEN11_GT_VEBOX_DISABLE_SHIFT  16
3147 #define   GEN11_GT_VEBOX_DISABLE_MASK   (0x0f << GEN11_GT_VEBOX_DISABLE_SHIFT)
3148
3149 #define GEN11_EU_DISABLE _MMIO(0x9134)
3150 #define GEN11_EU_DIS_MASK 0xFF
3151
3152 #define GEN11_GT_SLICE_ENABLE _MMIO(0x9138)
3153 #define GEN11_GT_S_ENA_MASK 0xFF
3154
3155 #define GEN11_GT_SUBSLICE_DISABLE _MMIO(0x913C)
3156
3157 #define GEN12_GT_DSS_ENABLE _MMIO(0x913C)
3158
3159 #define XEHP_EU_ENABLE                  _MMIO(0x9134)
3160 #define XEHP_EU_ENA_MASK                0xFF
3161
3162 #define GEN6_BSD_SLEEP_PSMI_CONTROL     _MMIO(0x12050)
3163 #define   GEN6_BSD_SLEEP_MSG_DISABLE    (1 << 0)
3164 #define   GEN6_BSD_SLEEP_FLUSH_DISABLE  (1 << 2)
3165 #define   GEN6_BSD_SLEEP_INDICATOR      (1 << 3)
3166 #define   GEN6_BSD_GO_INDICATOR         (1 << 4)
3167
3168 /* On modern GEN architectures interrupt control consists of two sets
3169  * of registers. The first set pertains to the ring generating the
3170  * interrupt. The second control is for the functional block generating the
3171  * interrupt. These are PM, GT, DE, etc.
3172  *
3173  * Luckily *knocks on wood* all the ring interrupt bits match up with the
3174  * GT interrupt bits, so we don't need to duplicate the defines.
3175  *
3176  * These defines should cover us well from SNB->HSW with minor exceptions
3177  * it can also work on ILK.
3178  */
3179 #define GT_BLT_FLUSHDW_NOTIFY_INTERRUPT         (1 << 26)
3180 #define GT_BLT_CS_ERROR_INTERRUPT               (1 << 25)
3181 #define GT_BLT_USER_INTERRUPT                   (1 << 22)
3182 #define GT_BSD_CS_ERROR_INTERRUPT               (1 << 15)
3183 #define GT_BSD_USER_INTERRUPT                   (1 << 12)
3184 #define GT_RENDER_L3_PARITY_ERROR_INTERRUPT_S1  (1 << 11) /* hsw+; rsvd on snb, ivb, vlv */
3185 #define GT_WAIT_SEMAPHORE_INTERRUPT             REG_BIT(11) /* bdw+ */
3186 #define GT_CONTEXT_SWITCH_INTERRUPT             (1 <<  8)
3187 #define GT_RENDER_L3_PARITY_ERROR_INTERRUPT     (1 <<  5) /* !snb */
3188 #define GT_RENDER_PIPECTL_NOTIFY_INTERRUPT      (1 <<  4)
3189 #define GT_CS_MASTER_ERROR_INTERRUPT            REG_BIT(3)
3190 #define GT_RENDER_SYNC_STATUS_INTERRUPT         (1 <<  2)
3191 #define GT_RENDER_DEBUG_INTERRUPT               (1 <<  1)
3192 #define GT_RENDER_USER_INTERRUPT                (1 <<  0)
3193
3194 #define PM_VEBOX_CS_ERROR_INTERRUPT             (1 << 12) /* hsw+ */
3195 #define PM_VEBOX_USER_INTERRUPT                 (1 << 10) /* hsw+ */
3196
3197 #define GT_PARITY_ERROR(dev_priv) \
3198         (GT_RENDER_L3_PARITY_ERROR_INTERRUPT | \
3199          (IS_HASWELL(dev_priv) ? GT_RENDER_L3_PARITY_ERROR_INTERRUPT_S1 : 0))
3200
3201 /* These are all the "old" interrupts */
3202 #define ILK_BSD_USER_INTERRUPT                          (1 << 5)
3203
3204 #define I915_PM_INTERRUPT                               (1 << 31)
3205 #define I915_ISP_INTERRUPT                              (1 << 22)
3206 #define I915_LPE_PIPE_B_INTERRUPT                       (1 << 21)
3207 #define I915_LPE_PIPE_A_INTERRUPT                       (1 << 20)
3208 #define I915_MIPIC_INTERRUPT                            (1 << 19)
3209 #define I915_MIPIA_INTERRUPT                            (1 << 18)
3210 #define I915_PIPE_CONTROL_NOTIFY_INTERRUPT              (1 << 18)
3211 #define I915_DISPLAY_PORT_INTERRUPT                     (1 << 17)
3212 #define I915_DISPLAY_PIPE_C_HBLANK_INTERRUPT            (1 << 16)
3213 #define I915_MASTER_ERROR_INTERRUPT                     (1 << 15)
3214 #define I915_DISPLAY_PIPE_B_HBLANK_INTERRUPT            (1 << 14)
3215 #define I915_GMCH_THERMAL_SENSOR_EVENT_INTERRUPT        (1 << 14) /* p-state */
3216 #define I915_DISPLAY_PIPE_A_HBLANK_INTERRUPT            (1 << 13)
3217 #define I915_HWB_OOM_INTERRUPT                          (1 << 13)
3218 #define I915_LPE_PIPE_C_INTERRUPT                       (1 << 12)
3219 #define I915_SYNC_STATUS_INTERRUPT                      (1 << 12)
3220 #define I915_MISC_INTERRUPT                             (1 << 11)
3221 #define I915_DISPLAY_PLANE_A_FLIP_PENDING_INTERRUPT     (1 << 11)
3222 #define I915_DISPLAY_PIPE_C_VBLANK_INTERRUPT            (1 << 10)
3223 #define I915_DISPLAY_PLANE_B_FLIP_PENDING_INTERRUPT     (1 << 10)
3224 #define I915_DISPLAY_PIPE_C_EVENT_INTERRUPT             (1 << 9)
3225 #define I915_OVERLAY_PLANE_FLIP_PENDING_INTERRUPT       (1 << 9)
3226 #define I915_DISPLAY_PIPE_C_DPBM_INTERRUPT              (1 << 8)
3227 #define I915_DISPLAY_PLANE_C_FLIP_PENDING_INTERRUPT     (1 << 8)
3228 #define I915_DISPLAY_PIPE_A_VBLANK_INTERRUPT            (1 << 7)
3229 #define I915_DISPLAY_PIPE_A_EVENT_INTERRUPT             (1 << 6)
3230 #define I915_DISPLAY_PIPE_B_VBLANK_INTERRUPT            (1 << 5)
3231 #define I915_DISPLAY_PIPE_B_EVENT_INTERRUPT             (1 << 4)
3232 #define I915_DISPLAY_PIPE_A_DPBM_INTERRUPT              (1 << 3)
3233 #define I915_DISPLAY_PIPE_B_DPBM_INTERRUPT              (1 << 2)
3234 #define I915_DEBUG_INTERRUPT                            (1 << 2)
3235 #define I915_WINVALID_INTERRUPT                         (1 << 1)
3236 #define I915_USER_INTERRUPT                             (1 << 1)
3237 #define I915_ASLE_INTERRUPT                             (1 << 0)
3238 #define I915_BSD_USER_INTERRUPT                         (1 << 25)
3239
3240 #define I915_HDMI_LPE_AUDIO_BASE        (VLV_DISPLAY_BASE + 0x65000)
3241 #define I915_HDMI_LPE_AUDIO_SIZE        0x1000
3242
3243 /* DisplayPort Audio w/ LPE */
3244 #define VLV_AUD_CHICKEN_BIT_REG         _MMIO(VLV_DISPLAY_BASE + 0x62F38)
3245 #define VLV_CHICKEN_BIT_DBG_ENABLE      (1 << 0)
3246
3247 #define _VLV_AUD_PORT_EN_B_DBG          (VLV_DISPLAY_BASE + 0x62F20)
3248 #define _VLV_AUD_PORT_EN_C_DBG          (VLV_DISPLAY_BASE + 0x62F30)
3249 #define _VLV_AUD_PORT_EN_D_DBG          (VLV_DISPLAY_BASE + 0x62F34)
3250 #define VLV_AUD_PORT_EN_DBG(port)       _MMIO_PORT3((port) - PORT_B,       \
3251                                                     _VLV_AUD_PORT_EN_B_DBG, \
3252                                                     _VLV_AUD_PORT_EN_C_DBG, \
3253                                                     _VLV_AUD_PORT_EN_D_DBG)
3254 #define VLV_AMP_MUTE                    (1 << 1)
3255
3256 #define GEN6_BSD_RNCID                  _MMIO(0x12198)
3257
3258 #define GEN7_FF_THREAD_MODE             _MMIO(0x20a0)
3259 #define   GEN7_FF_SCHED_MASK            0x0077070
3260 #define   GEN8_FF_DS_REF_CNT_FFME       (1 << 19)
3261 #define   GEN12_FF_TESSELATION_DOP_GATE_DISABLE BIT(19)
3262 #define   GEN7_FF_TS_SCHED_HS1          (0x5 << 16)
3263 #define   GEN7_FF_TS_SCHED_HS0          (0x3 << 16)
3264 #define   GEN7_FF_TS_SCHED_LOAD_BALANCE (0x1 << 16)
3265 #define   GEN7_FF_TS_SCHED_HW           (0x0 << 16) /* Default */
3266 #define   GEN7_FF_VS_REF_CNT_FFME       (1 << 15)
3267 #define   GEN7_FF_VS_SCHED_HS1          (0x5 << 12)
3268 #define   GEN7_FF_VS_SCHED_HS0          (0x3 << 12)
3269 #define   GEN7_FF_VS_SCHED_LOAD_BALANCE (0x1 << 12) /* Default */
3270 #define   GEN7_FF_VS_SCHED_HW           (0x0 << 12)
3271 #define   GEN7_FF_DS_SCHED_HS1          (0x5 << 4)
3272 #define   GEN7_FF_DS_SCHED_HS0          (0x3 << 4)
3273 #define   GEN7_FF_DS_SCHED_LOAD_BALANCE (0x1 << 4)  /* Default */
3274 #define   GEN7_FF_DS_SCHED_HW           (0x0 << 4)
3275
3276 /*
3277  * Framebuffer compression (915+ only)
3278  */
3279
3280 #define FBC_CFB_BASE            _MMIO(0x3200) /* 4k page aligned */
3281 #define FBC_LL_BASE             _MMIO(0x3204) /* 4k page aligned */
3282 #define FBC_CONTROL             _MMIO(0x3208)
3283 #define   FBC_CTL_EN            REG_BIT(31)
3284 #define   FBC_CTL_PERIODIC      REG_BIT(30)
3285 #define   FBC_CTL_INTERVAL_MASK REG_GENMASK(29, 16)
3286 #define   FBC_CTL_INTERVAL(x)   REG_FIELD_PREP(FBC_CTL_INTERVAL_MASK, (x))
3287 #define   FBC_CTL_STOP_ON_MOD   REG_BIT(15)
3288 #define   FBC_CTL_UNCOMPRESSIBLE REG_BIT(14) /* i915+ */
3289 #define   FBC_CTL_C3_IDLE       REG_BIT(13) /* i945gm */
3290 #define   FBC_CTL_STRIDE_MASK   REG_GENMASK(12, 5)
3291 #define   FBC_CTL_STRIDE(x)     REG_FIELD_PREP(FBC_CTL_STRIDE_MASK, (x))
3292 #define   FBC_CTL_FENCENO_MASK  REG_GENMASK(3, 0)
3293 #define   FBC_CTL_FENCENO(x)    REG_FIELD_PREP(FBC_CTL_FENCENO_MASK, (x))
3294 #define FBC_COMMAND             _MMIO(0x320c)
3295 #define   FBC_CMD_COMPRESS      (1 << 0)
3296 #define FBC_STATUS              _MMIO(0x3210)
3297 #define   FBC_STAT_COMPRESSING  (1 << 31)
3298 #define   FBC_STAT_COMPRESSED   (1 << 30)
3299 #define   FBC_STAT_MODIFIED     (1 << 29)
3300 #define   FBC_STAT_CURRENT_LINE_SHIFT   (0)
3301 #define FBC_CONTROL2            _MMIO(0x3214)
3302 #define   FBC_CTL_FENCE_DBL     (0 << 4)
3303 #define   FBC_CTL_IDLE_IMM      (0 << 2)
3304 #define   FBC_CTL_IDLE_FULL     (1 << 2)
3305 #define   FBC_CTL_IDLE_LINE     (2 << 2)
3306 #define   FBC_CTL_IDLE_DEBUG    (3 << 2)
3307 #define   FBC_CTL_CPU_FENCE     (1 << 1)
3308 #define   FBC_CTL_PLANE(plane)  ((plane) << 0)
3309 #define FBC_FENCE_OFF           _MMIO(0x3218) /* BSpec typo has 321Bh */
3310 #define FBC_TAG(i)              _MMIO(0x3300 + (i) * 4)
3311
3312 #define FBC_LL_SIZE             (1536)
3313
3314 #define FBC_LLC_READ_CTRL       _MMIO(0x9044)
3315 #define   FBC_LLC_FULLY_OPEN    (1 << 30)
3316
3317 /* Framebuffer compression for GM45+ */
3318 #define DPFC_CB_BASE            _MMIO(0x3200)
3319 #define DPFC_CONTROL            _MMIO(0x3208)
3320 #define   DPFC_CTL_EN           (1 << 31)
3321 #define   DPFC_CTL_PLANE(plane) ((plane) << 30)
3322 #define   IVB_DPFC_CTL_PLANE(plane)     ((plane) << 29)
3323 #define   DPFC_CTL_FENCE_EN     (1 << 29)
3324 #define   IVB_DPFC_CTL_FENCE_EN (1 << 28)
3325 #define   DPFC_CTL_PERSISTENT_MODE      (1 << 25)
3326 #define   DPFC_SR_EN            (1 << 10)
3327 #define   DPFC_CTL_LIMIT_1X     (0 << 6)
3328 #define   DPFC_CTL_LIMIT_2X     (1 << 6)
3329 #define   DPFC_CTL_LIMIT_4X     (2 << 6)
3330 #define DPFC_RECOMP_CTL         _MMIO(0x320c)
3331 #define   DPFC_RECOMP_STALL_EN  (1 << 27)
3332 #define   DPFC_RECOMP_STALL_WM_SHIFT (16)
3333 #define   DPFC_RECOMP_STALL_WM_MASK (0x07ff0000)
3334 #define   DPFC_RECOMP_TIMER_COUNT_SHIFT (0)
3335 #define   DPFC_RECOMP_TIMER_COUNT_MASK (0x0000003f)
3336 #define DPFC_STATUS             _MMIO(0x3210)
3337 #define   DPFC_INVAL_SEG_SHIFT  (16)
3338 #define   DPFC_INVAL_SEG_MASK   (0x07ff0000)
3339 #define   DPFC_COMP_SEG_SHIFT   (0)
3340 #define   DPFC_COMP_SEG_MASK    (0x000007ff)
3341 #define DPFC_STATUS2            _MMIO(0x3214)
3342 #define DPFC_FENCE_YOFF         _MMIO(0x3218)
3343 #define DPFC_CHICKEN            _MMIO(0x3224)
3344 #define   DPFC_HT_MODIFY        (1 << 31)
3345
3346 /* Framebuffer compression for Ironlake */
3347 #define ILK_DPFC_CB_BASE        _MMIO(0x43200)
3348 #define ILK_DPFC_CONTROL        _MMIO(0x43208)
3349 #define   FBC_CTL_FALSE_COLOR   (1 << 10)
3350 /* The bit 28-8 is reserved */
3351 #define   DPFC_RESERVED         (0x1FFFFF00)
3352 #define ILK_DPFC_RECOMP_CTL     _MMIO(0x4320c)
3353 #define ILK_DPFC_STATUS         _MMIO(0x43210)
3354 #define  ILK_DPFC_COMP_SEG_MASK 0x7ff
3355 #define IVB_FBC_STATUS2         _MMIO(0x43214)
3356 #define  IVB_FBC_COMP_SEG_MASK  0x7ff
3357 #define  BDW_FBC_COMP_SEG_MASK  0xfff
3358 #define ILK_DPFC_FENCE_YOFF     _MMIO(0x43218)
3359 #define ILK_DPFC_CHICKEN        _MMIO(0x43224)
3360 #define   ILK_DPFC_DISABLE_DUMMY0 (1 << 8)
3361 #define   ILK_DPFC_CHICKEN_COMP_DUMMY_PIXEL     (1 << 14)
3362 #define   ILK_DPFC_NUKE_ON_ANY_MODIFICATION     (1 << 23)
3363 #define GLK_FBC_STRIDE          _MMIO(0x43228)
3364 #define   FBC_STRIDE_OVERRIDE   REG_BIT(15)
3365 #define   FBC_STRIDE_MASK       REG_GENMASK(14, 0)
3366 #define   FBC_STRIDE(x)         REG_FIELD_PREP(FBC_STRIDE_MASK, (x))
3367 #define ILK_FBC_RT_BASE         _MMIO(0x2128)
3368 #define   ILK_FBC_RT_VALID      (1 << 0)
3369 #define   SNB_FBC_FRONT_BUFFER  (1 << 1)
3370
3371 #define ILK_DISPLAY_CHICKEN1    _MMIO(0x42000)
3372 #define   ILK_FBCQ_DIS          (1 << 22)
3373 #define   ILK_PABSTRETCH_DIS    REG_BIT(21)
3374 #define   ILK_SABSTRETCH_DIS    REG_BIT(20)
3375 #define   IVB_PRI_STRETCH_MAX_MASK      REG_GENMASK(21, 20)
3376 #define   IVB_PRI_STRETCH_MAX_X8        REG_FIELD_PREP(IVB_PRI_STRETCH_MAX_MASK, 0)
3377 #define   IVB_PRI_STRETCH_MAX_X4        REG_FIELD_PREP(IVB_PRI_STRETCH_MAX_MASK, 1)
3378 #define   IVB_PRI_STRETCH_MAX_X2        REG_FIELD_PREP(IVB_PRI_STRETCH_MAX_MASK, 2)
3379 #define   IVB_PRI_STRETCH_MAX_X1        REG_FIELD_PREP(IVB_PRI_STRETCH_MAX_MASK, 3)
3380 #define   IVB_SPR_STRETCH_MAX_MASK      REG_GENMASK(19, 18)
3381 #define   IVB_SPR_STRETCH_MAX_X8        REG_FIELD_PREP(IVB_SPR_STRETCH_MAX_MASK, 0)
3382 #define   IVB_SPR_STRETCH_MAX_X4        REG_FIELD_PREP(IVB_SPR_STRETCH_MAX_MASK, 1)
3383 #define   IVB_SPR_STRETCH_MAX_X2        REG_FIELD_PREP(IVB_SPR_STRETCH_MAX_MASK, 2)
3384 #define   IVB_SPR_STRETCH_MAX_X1        REG_FIELD_PREP(IVB_SPR_STRETCH_MAX_MASK, 3)
3385
3386
3387 /*
3388  * Framebuffer compression for Sandybridge
3389  *
3390  * The following two registers are of type GTTMMADR
3391  */
3392 #define SNB_DPFC_CTL_SA         _MMIO(0x100100)
3393 #define   SNB_CPU_FENCE_ENABLE  (1 << 29)
3394 #define DPFC_CPU_FENCE_OFFSET   _MMIO(0x100104)
3395
3396 /* Framebuffer compression for Ivybridge */
3397 #define IVB_FBC_RT_BASE                 _MMIO(0x7020)
3398 #define IVB_FBC_RT_BASE_UPPER           _MMIO(0x7024)
3399
3400 #define IPS_CTL         _MMIO(0x43408)
3401 #define   IPS_ENABLE    (1 << 31)
3402
3403 #define MSG_FBC_REND_STATE      _MMIO(0x50380)
3404 #define   FBC_REND_NUKE         (1 << 2)
3405 #define   FBC_REND_CACHE_CLEAN  (1 << 1)
3406
3407 /*
3408  * GPIO regs
3409  */
3410 #define GPIO(gpio)              _MMIO(dev_priv->gpio_mmio_base + 0x5010 + \
3411                                       4 * (gpio))
3412
3413 # define GPIO_CLOCK_DIR_MASK            (1 << 0)
3414 # define GPIO_CLOCK_DIR_IN              (0 << 1)
3415 # define GPIO_CLOCK_DIR_OUT             (1 << 1)
3416 # define GPIO_CLOCK_VAL_MASK            (1 << 2)
3417 # define GPIO_CLOCK_VAL_OUT             (1 << 3)
3418 # define GPIO_CLOCK_VAL_IN              (1 << 4)
3419 # define GPIO_CLOCK_PULLUP_DISABLE      (1 << 5)
3420 # define GPIO_DATA_DIR_MASK             (1 << 8)
3421 # define GPIO_DATA_DIR_IN               (0 << 9)
3422 # define GPIO_DATA_DIR_OUT              (1 << 9)
3423 # define GPIO_DATA_VAL_MASK             (1 << 10)
3424 # define GPIO_DATA_VAL_OUT              (1 << 11)
3425 # define GPIO_DATA_VAL_IN               (1 << 12)
3426 # define GPIO_DATA_PULLUP_DISABLE       (1 << 13)
3427
3428 #define GMBUS0                  _MMIO(dev_priv->gpio_mmio_base + 0x5100) /* clock/port select */
3429 #define   GMBUS_AKSV_SELECT     (1 << 11)
3430 #define   GMBUS_RATE_100KHZ     (0 << 8)
3431 #define   GMBUS_RATE_50KHZ      (1 << 8)
3432 #define   GMBUS_RATE_400KHZ     (2 << 8) /* reserved on Pineview */
3433 #define   GMBUS_RATE_1MHZ       (3 << 8) /* reserved on Pineview */
3434 #define   GMBUS_HOLD_EXT        (1 << 7) /* 300ns hold time, rsvd on Pineview */
3435 #define   GMBUS_BYTE_CNT_OVERRIDE (1 << 6)
3436
3437 #define GMBUS1                  _MMIO(dev_priv->gpio_mmio_base + 0x5104) /* command/status */
3438 #define   GMBUS_SW_CLR_INT      (1 << 31)
3439 #define   GMBUS_SW_RDY          (1 << 30)
3440 #define   GMBUS_ENT             (1 << 29) /* enable timeout */
3441 #define   GMBUS_CYCLE_NONE      (0 << 25)
3442 #define   GMBUS_CYCLE_WAIT      (1 << 25)
3443 #define   GMBUS_CYCLE_INDEX     (2 << 25)
3444 #define   GMBUS_CYCLE_STOP      (4 << 25)
3445 #define   GMBUS_BYTE_COUNT_SHIFT 16
3446 #define   GMBUS_BYTE_COUNT_MAX   256U
3447 #define   GEN9_GMBUS_BYTE_COUNT_MAX 511U
3448 #define   GMBUS_SLAVE_INDEX_SHIFT 8
3449 #define   GMBUS_SLAVE_ADDR_SHIFT 1
3450 #define   GMBUS_SLAVE_READ      (1 << 0)
3451 #define   GMBUS_SLAVE_WRITE     (0 << 0)
3452 #define GMBUS2                  _MMIO(dev_priv->gpio_mmio_base + 0x5108) /* status */
3453 #define   GMBUS_INUSE           (1 << 15)
3454 #define   GMBUS_HW_WAIT_PHASE   (1 << 14)
3455 #define   GMBUS_STALL_TIMEOUT   (1 << 13)
3456 #define   GMBUS_INT             (1 << 12)
3457 #define   GMBUS_HW_RDY          (1 << 11)
3458 #define   GMBUS_SATOER          (1 << 10)
3459 #define   GMBUS_ACTIVE          (1 << 9)
3460 #define GMBUS3                  _MMIO(dev_priv->gpio_mmio_base + 0x510c) /* data buffer bytes 3-0 */
3461 #define GMBUS4                  _MMIO(dev_priv->gpio_mmio_base + 0x5110) /* interrupt mask (Pineview+) */
3462 #define   GMBUS_SLAVE_TIMEOUT_EN (1 << 4)
3463 #define   GMBUS_NAK_EN          (1 << 3)
3464 #define   GMBUS_IDLE_EN         (1 << 2)
3465 #define   GMBUS_HW_WAIT_EN      (1 << 1)
3466 #define   GMBUS_HW_RDY_EN       (1 << 0)
3467 #define GMBUS5                  _MMIO(dev_priv->gpio_mmio_base + 0x5120) /* byte index */
3468 #define   GMBUS_2BYTE_INDEX_EN  (1 << 31)
3469
3470 /*
3471  * Clock control & power management
3472  */
3473 #define _DPLL_A (DISPLAY_MMIO_BASE(dev_priv) + 0x6014)
3474 #define _DPLL_B (DISPLAY_MMIO_BASE(dev_priv) + 0x6018)
3475 #define _CHV_DPLL_C (DISPLAY_MMIO_BASE(dev_priv) + 0x6030)
3476 #define DPLL(pipe) _MMIO_PIPE3((pipe), _DPLL_A, _DPLL_B, _CHV_DPLL_C)
3477
3478 #define VGA0    _MMIO(0x6000)
3479 #define VGA1    _MMIO(0x6004)
3480 #define VGA_PD  _MMIO(0x6010)
3481 #define   VGA0_PD_P2_DIV_4      (1 << 7)
3482 #define   VGA0_PD_P1_DIV_2      (1 << 5)
3483 #define   VGA0_PD_P1_SHIFT      0
3484 #define   VGA0_PD_P1_MASK       (0x1f << 0)
3485 #define   VGA1_PD_P2_DIV_4      (1 << 15)
3486 #define   VGA1_PD_P1_DIV_2      (1 << 13)
3487 #define   VGA1_PD_P1_SHIFT      8
3488 #define   VGA1_PD_P1_MASK       (0x1f << 8)
3489 #define   DPLL_VCO_ENABLE               (1 << 31)
3490 #define   DPLL_SDVO_HIGH_SPEED          (1 << 30)
3491 #define   DPLL_DVO_2X_MODE              (1 << 30)
3492 #define   DPLL_EXT_BUFFER_ENABLE_VLV    (1 << 30)
3493 #define   DPLL_SYNCLOCK_ENABLE          (1 << 29)
3494 #define   DPLL_REF_CLK_ENABLE_VLV       (1 << 29)
3495 #define   DPLL_VGA_MODE_DIS             (1 << 28)
3496 #define   DPLLB_MODE_DAC_SERIAL         (1 << 26) /* i915 */
3497 #define   DPLLB_MODE_LVDS               (2 << 26) /* i915 */
3498 #define   DPLL_MODE_MASK                (3 << 26)
3499 #define   DPLL_DAC_SERIAL_P2_CLOCK_DIV_10 (0 << 24) /* i915 */
3500 #define   DPLL_DAC_SERIAL_P2_CLOCK_DIV_5 (1 << 24) /* i915 */
3501 #define   DPLLB_LVDS_P2_CLOCK_DIV_14    (0 << 24) /* i915 */
3502 #define   DPLLB_LVDS_P2_CLOCK_DIV_7     (1 << 24) /* i915 */
3503 #define   DPLL_P2_CLOCK_DIV_MASK        0x03000000 /* i915 */
3504 #define   DPLL_FPA01_P1_POST_DIV_MASK   0x00ff0000 /* i915 */
3505 #define   DPLL_FPA01_P1_POST_DIV_MASK_PINEVIEW  0x00ff8000 /* Pineview */
3506 #define   DPLL_LOCK_VLV                 (1 << 15)
3507 #define   DPLL_INTEGRATED_CRI_CLK_VLV   (1 << 14)
3508 #define   DPLL_INTEGRATED_REF_CLK_VLV   (1 << 13)
3509 #define   DPLL_SSC_REF_CLK_CHV          (1 << 13)
3510 #define   DPLL_PORTC_READY_MASK         (0xf << 4)
3511 #define   DPLL_PORTB_READY_MASK         (0xf)
3512
3513 #define   DPLL_FPA01_P1_POST_DIV_MASK_I830      0x001f0000
3514
3515 /* Additional CHV pll/phy registers */
3516 #define DPIO_PHY_STATUS                 _MMIO(VLV_DISPLAY_BASE + 0x6240)
3517 #define   DPLL_PORTD_READY_MASK         (0xf)
3518 #define DISPLAY_PHY_CONTROL _MMIO(VLV_DISPLAY_BASE + 0x60100)
3519 #define   PHY_CH_POWER_DOWN_OVRD_EN(phy, ch)    (1 << (2 * (phy) + (ch) + 27))
3520 #define   PHY_LDO_DELAY_0NS                     0x0
3521 #define   PHY_LDO_DELAY_200NS                   0x1
3522 #define   PHY_LDO_DELAY_600NS                   0x2
3523 #define   PHY_LDO_SEQ_DELAY(delay, phy)         ((delay) << (2 * (phy) + 23))
3524 #define   PHY_CH_POWER_DOWN_OVRD(mask, phy, ch) ((mask) << (8 * (phy) + 4 * (ch) + 11))
3525 #define   PHY_CH_SU_PSR                         0x1
3526 #define   PHY_CH_DEEP_PSR                       0x7
3527 #define   PHY_CH_POWER_MODE(mode, phy, ch)      ((mode) << (6 * (phy) + 3 * (ch) + 2))
3528 #define   PHY_COM_LANE_RESET_DEASSERT(phy)      (1 << (phy))
3529 #define DISPLAY_PHY_STATUS _MMIO(VLV_DISPLAY_BASE + 0x60104)
3530 #define   PHY_POWERGOOD(phy)    (((phy) == DPIO_PHY0) ? (1 << 31) : (1 << 30))
3531 #define   PHY_STATUS_CMN_LDO(phy, ch)                   (1 << (6 - (6 * (phy) + 3 * (ch))))
3532 #define   PHY_STATUS_SPLINE_LDO(phy, ch, spline)        (1 << (8 - (6 * (phy) + 3 * (ch) + (spline))))
3533
3534 /*
3535  * The i830 generation, in LVDS mode, defines P1 as the bit number set within
3536  * this field (only one bit may be set).
3537  */
3538 #define   DPLL_FPA01_P1_POST_DIV_MASK_I830_LVDS 0x003f0000
3539 #define   DPLL_FPA01_P1_POST_DIV_SHIFT  16
3540 #define   DPLL_FPA01_P1_POST_DIV_SHIFT_PINEVIEW 15
3541 /* i830, required in DVO non-gang */
3542 #define   PLL_P2_DIVIDE_BY_4            (1 << 23)
3543 #define   PLL_P1_DIVIDE_BY_TWO          (1 << 21) /* i830 */
3544 #define   PLL_REF_INPUT_DREFCLK         (0 << 13)
3545 #define   PLL_REF_INPUT_TVCLKINA        (1 << 13) /* i830 */
3546 #define   PLL_REF_INPUT_TVCLKINBC       (2 << 13) /* SDVO TVCLKIN */
3547 #define   PLLB_REF_INPUT_SPREADSPECTRUMIN (3 << 13)
3548 #define   PLL_REF_INPUT_MASK            (3 << 13)
3549 #define   PLL_LOAD_PULSE_PHASE_SHIFT            9
3550 /* Ironlake */
3551 # define PLL_REF_SDVO_HDMI_MULTIPLIER_SHIFT     9
3552 # define PLL_REF_SDVO_HDMI_MULTIPLIER_MASK      (7 << 9)
3553 # define PLL_REF_SDVO_HDMI_MULTIPLIER(x)        (((x) - 1) << 9)
3554 # define DPLL_FPA1_P1_POST_DIV_SHIFT            0
3555 # define DPLL_FPA1_P1_POST_DIV_MASK             0xff
3556
3557 /*
3558  * Parallel to Serial Load Pulse phase selection.
3559  * Selects the phase for the 10X DPLL clock for the PCIe
3560  * digital display port. The range is 4 to 13; 10 or more
3561  * is just a flip delay. The default is 6
3562  */
3563 #define   PLL_LOAD_PULSE_PHASE_MASK             (0xf << PLL_LOAD_PULSE_PHASE_SHIFT)
3564 #define   DISPLAY_RATE_SELECT_FPA1              (1 << 8)
3565 /*
3566  * SDVO multiplier for 945G/GM. Not used on 965.
3567  */
3568 #define   SDVO_MULTIPLIER_MASK                  0x000000ff
3569 #define   SDVO_MULTIPLIER_SHIFT_HIRES           4
3570 #define   SDVO_MULTIPLIER_SHIFT_VGA             0
3571
3572 #define _DPLL_A_MD (DISPLAY_MMIO_BASE(dev_priv) + 0x601c)
3573 #define _DPLL_B_MD (DISPLAY_MMIO_BASE(dev_priv) + 0x6020)
3574 #define _CHV_DPLL_C_MD (DISPLAY_MMIO_BASE(dev_priv) + 0x603c)
3575 #define DPLL_MD(pipe) _MMIO_PIPE3((pipe), _DPLL_A_MD, _DPLL_B_MD, _CHV_DPLL_C_MD)
3576
3577 /*
3578  * UDI pixel divider, controlling how many pixels are stuffed into a packet.
3579  *
3580  * Value is pixels minus 1.  Must be set to 1 pixel for SDVO.
3581  */
3582 #define   DPLL_MD_UDI_DIVIDER_MASK              0x3f000000
3583 #define   DPLL_MD_UDI_DIVIDER_SHIFT             24
3584 /* UDI pixel divider for VGA, same as DPLL_MD_UDI_DIVIDER_MASK. */
3585 #define   DPLL_MD_VGA_UDI_DIVIDER_MASK          0x003f0000
3586 #define   DPLL_MD_VGA_UDI_DIVIDER_SHIFT         16
3587 /*
3588  * SDVO/UDI pixel multiplier.
3589  *
3590  * SDVO requires that the bus clock rate be between 1 and 2 Ghz, and the bus
3591  * clock rate is 10 times the DPLL clock.  At low resolution/refresh rate
3592  * modes, the bus rate would be below the limits, so SDVO allows for stuffing
3593  * dummy bytes in the datastream at an increased clock rate, with both sides of
3594  * the link knowing how many bytes are fill.
3595  *
3596  * So, for a mode with a dotclock of 65Mhz, we would want to double the clock
3597  * rate to 130Mhz to get a bus rate of 1.30Ghz.  The DPLL clock rate would be
3598  * set to 130Mhz, and the SDVO multiplier set to 2x in this register and
3599  * through an SDVO command.
3600  *
3601  * This register field has values of multiplication factor minus 1, with
3602  * a maximum multiplier of 5 for SDVO.
3603  */
3604 #define   DPLL_MD_UDI_MULTIPLIER_MASK           0x00003f00
3605 #define   DPLL_MD_UDI_MULTIPLIER_SHIFT          8
3606 /*
3607  * SDVO/UDI pixel multiplier for VGA, same as DPLL_MD_UDI_MULTIPLIER_MASK.
3608  * This best be set to the default value (3) or the CRT won't work. No,
3609  * I don't entirely understand what this does...
3610  */
3611 #define   DPLL_MD_VGA_UDI_MULTIPLIER_MASK       0x0000003f
3612 #define   DPLL_MD_VGA_UDI_MULTIPLIER_SHIFT      0
3613
3614 #define RAWCLK_FREQ_VLV         _MMIO(VLV_DISPLAY_BASE + 0x6024)
3615
3616 #define _FPA0   0x6040
3617 #define _FPA1   0x6044
3618 #define _FPB0   0x6048
3619 #define _FPB1   0x604c
3620 #define FP0(pipe) _MMIO_PIPE(pipe, _FPA0, _FPB0)
3621 #define FP1(pipe) _MMIO_PIPE(pipe, _FPA1, _FPB1)
3622 #define   FP_N_DIV_MASK         0x003f0000
3623 #define   FP_N_PINEVIEW_DIV_MASK        0x00ff0000
3624 #define   FP_N_DIV_SHIFT                16
3625 #define   FP_M1_DIV_MASK        0x00003f00
3626 #define   FP_M1_DIV_SHIFT                8
3627 #define   FP_M2_DIV_MASK        0x0000003f
3628 #define   FP_M2_PINEVIEW_DIV_MASK       0x000000ff
3629 #define   FP_M2_DIV_SHIFT                0
3630 #define DPLL_TEST       _MMIO(0x606c)
3631 #define   DPLLB_TEST_SDVO_DIV_1         (0 << 22)
3632 #define   DPLLB_TEST_SDVO_DIV_2         (1 << 22)
3633 #define   DPLLB_TEST_SDVO_DIV_4         (2 << 22)
3634 #define   DPLLB_TEST_SDVO_DIV_MASK      (3 << 22)
3635 #define   DPLLB_TEST_N_BYPASS           (1 << 19)
3636 #define   DPLLB_TEST_M_BYPASS           (1 << 18)
3637 #define   DPLLB_INPUT_BUFFER_ENABLE     (1 << 16)
3638 #define   DPLLA_TEST_N_BYPASS           (1 << 3)
3639 #define   DPLLA_TEST_M_BYPASS           (1 << 2)
3640 #define   DPLLA_INPUT_BUFFER_ENABLE     (1 << 0)
3641 #define D_STATE         _MMIO(0x6104)
3642 #define  DSTATE_GFX_RESET_I830                  (1 << 6)
3643 #define  DSTATE_PLL_D3_OFF                      (1 << 3)
3644 #define  DSTATE_GFX_CLOCK_GATING                (1 << 1)
3645 #define  DSTATE_DOT_CLOCK_GATING                (1 << 0)
3646 #define DSPCLK_GATE_D   _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x6200)
3647 # define DPUNIT_B_CLOCK_GATE_DISABLE            (1 << 30) /* 965 */
3648 # define VSUNIT_CLOCK_GATE_DISABLE              (1 << 29) /* 965 */
3649 # define VRHUNIT_CLOCK_GATE_DISABLE             (1 << 28) /* 965 */
3650 # define VRDUNIT_CLOCK_GATE_DISABLE             (1 << 27) /* 965 */
3651 # define AUDUNIT_CLOCK_GATE_DISABLE             (1 << 26) /* 965 */
3652 # define DPUNIT_A_CLOCK_GATE_DISABLE            (1 << 25) /* 965 */
3653 # define DPCUNIT_CLOCK_GATE_DISABLE             (1 << 24) /* 965 */
3654 # define PNV_GMBUSUNIT_CLOCK_GATE_DISABLE       (1 << 24) /* pnv */
3655 # define TVRUNIT_CLOCK_GATE_DISABLE             (1 << 23) /* 915-945 */
3656 # define TVCUNIT_CLOCK_GATE_DISABLE             (1 << 22) /* 915-945 */
3657 # define TVFUNIT_CLOCK_GATE_DISABLE             (1 << 21) /* 915-945 */
3658 # define TVEUNIT_CLOCK_GATE_DISABLE             (1 << 20) /* 915-945 */
3659 # define DVSUNIT_CLOCK_GATE_DISABLE             (1 << 19) /* 915-945 */
3660 # define DSSUNIT_CLOCK_GATE_DISABLE             (1 << 18) /* 915-945 */
3661 # define DDBUNIT_CLOCK_GATE_DISABLE             (1 << 17) /* 915-945 */
3662 # define DPRUNIT_CLOCK_GATE_DISABLE             (1 << 16) /* 915-945 */
3663 # define DPFUNIT_CLOCK_GATE_DISABLE             (1 << 15) /* 915-945 */
3664 # define DPBMUNIT_CLOCK_GATE_DISABLE            (1 << 14) /* 915-945 */
3665 # define DPLSUNIT_CLOCK_GATE_DISABLE            (1 << 13) /* 915-945 */
3666 # define DPLUNIT_CLOCK_GATE_DISABLE             (1 << 12) /* 915-945 */
3667 # define DPOUNIT_CLOCK_GATE_DISABLE             (1 << 11)
3668 # define DPBUNIT_CLOCK_GATE_DISABLE             (1 << 10)
3669 # define DCUNIT_CLOCK_GATE_DISABLE              (1 << 9)
3670 # define DPUNIT_CLOCK_GATE_DISABLE              (1 << 8)
3671 # define VRUNIT_CLOCK_GATE_DISABLE              (1 << 7) /* 915+: reserved */
3672 # define OVHUNIT_CLOCK_GATE_DISABLE             (1 << 6) /* 830-865 */
3673 # define DPIOUNIT_CLOCK_GATE_DISABLE            (1 << 6) /* 915-945 */
3674 # define OVFUNIT_CLOCK_GATE_DISABLE             (1 << 5)
3675 # define OVBUNIT_CLOCK_GATE_DISABLE             (1 << 4)
3676 /*
3677  * This bit must be set on the 830 to prevent hangs when turning off the
3678  * overlay scaler.
3679  */
3680 # define OVRUNIT_CLOCK_GATE_DISABLE             (1 << 3)
3681 # define OVCUNIT_CLOCK_GATE_DISABLE             (1 << 2)
3682 # define OVUUNIT_CLOCK_GATE_DISABLE             (1 << 1)
3683 # define ZVUNIT_CLOCK_GATE_DISABLE              (1 << 0) /* 830 */
3684 # define OVLUNIT_CLOCK_GATE_DISABLE             (1 << 0) /* 845,865 */
3685
3686 #define RENCLK_GATE_D1          _MMIO(0x6204)
3687 # define BLITTER_CLOCK_GATE_DISABLE             (1 << 13) /* 945GM only */
3688 # define MPEG_CLOCK_GATE_DISABLE                (1 << 12) /* 945GM only */
3689 # define PC_FE_CLOCK_GATE_DISABLE               (1 << 11)
3690 # define PC_BE_CLOCK_GATE_DISABLE               (1 << 10)
3691 # define WINDOWER_CLOCK_GATE_DISABLE            (1 << 9)
3692 # define INTERPOLATOR_CLOCK_GATE_DISABLE        (1 << 8)
3693 # define COLOR_CALCULATOR_CLOCK_GATE_DISABLE    (1 << 7)
3694 # define MOTION_COMP_CLOCK_GATE_DISABLE         (1 << 6)
3695 # define MAG_CLOCK_GATE_DISABLE                 (1 << 5)
3696 /* This bit must be unset on 855,865 */
3697 # define MECI_CLOCK_GATE_DISABLE                (1 << 4)
3698 # define DCMP_CLOCK_GATE_DISABLE                (1 << 3)
3699 # define MEC_CLOCK_GATE_DISABLE                 (1 << 2)
3700 # define MECO_CLOCK_GATE_DISABLE                (1 << 1)
3701 /* This bit must be set on 855,865. */
3702 # define SV_CLOCK_GATE_DISABLE                  (1 << 0)
3703 # define I915_MPEG_CLOCK_GATE_DISABLE           (1 << 16)
3704 # define I915_VLD_IP_PR_CLOCK_GATE_DISABLE      (1 << 15)
3705 # define I915_MOTION_COMP_CLOCK_GATE_DISABLE    (1 << 14)
3706 # define I915_BD_BF_CLOCK_GATE_DISABLE          (1 << 13)
3707 # define I915_SF_SE_CLOCK_GATE_DISABLE          (1 << 12)
3708 # define I915_WM_CLOCK_GATE_DISABLE             (1 << 11)
3709 # define I915_IZ_CLOCK_GATE_DISABLE             (1 << 10)
3710 # define I915_PI_CLOCK_GATE_DISABLE             (1 << 9)
3711 # define I915_DI_CLOCK_GATE_DISABLE             (1 << 8)
3712 # define I915_SH_SV_CLOCK_GATE_DISABLE          (1 << 7)
3713 # define I915_PL_DG_QC_FT_CLOCK_GATE_DISABLE    (1 << 6)
3714 # define I915_SC_CLOCK_GATE_DISABLE             (1 << 5)
3715 # define I915_FL_CLOCK_GATE_DISABLE             (1 << 4)
3716 # define I915_DM_CLOCK_GATE_DISABLE             (1 << 3)
3717 # define I915_PS_CLOCK_GATE_DISABLE             (1 << 2)
3718 # define I915_CC_CLOCK_GATE_DISABLE             (1 << 1)
3719 # define I915_BY_CLOCK_GATE_DISABLE             (1 << 0)
3720
3721 # define I965_RCZ_CLOCK_GATE_DISABLE            (1 << 30)
3722 /* This bit must always be set on 965G/965GM */
3723 # define I965_RCC_CLOCK_GATE_DISABLE            (1 << 29)
3724 # define I965_RCPB_CLOCK_GATE_DISABLE           (1 << 28)
3725 # define I965_DAP_CLOCK_GATE_DISABLE            (1 << 27)
3726 # define I965_ROC_CLOCK_GATE_DISABLE            (1 << 26)
3727 # define I965_GW_CLOCK_GATE_DISABLE             (1 << 25)
3728 # define I965_TD_CLOCK_GATE_DISABLE             (1 << 24)
3729 /* This bit must always be set on 965G */
3730 # define I965_ISC_CLOCK_GATE_DISABLE            (1 << 23)
3731 # define I965_IC_CLOCK_GATE_DISABLE             (1 << 22)
3732 # define I965_EU_CLOCK_GATE_DISABLE             (1 << 21)
3733 # define I965_IF_CLOCK_GATE_DISABLE             (1 << 20)
3734 # define I965_TC_CLOCK_GATE_DISABLE             (1 << 19)
3735 # define I965_SO_CLOCK_GATE_DISABLE             (1 << 17)
3736 # define I965_FBC_CLOCK_GATE_DISABLE            (1 << 16)
3737 # define I965_MARI_CLOCK_GATE_DISABLE           (1 << 15)
3738 # define I965_MASF_CLOCK_GATE_DISABLE           (1 << 14)
3739 # define I965_MAWB_CLOCK_GATE_DISABLE           (1 << 13)
3740 # define I965_EM_CLOCK_GATE_DISABLE             (1 << 12)
3741 # define I965_UC_CLOCK_GATE_DISABLE             (1 << 11)
3742 # define I965_SI_CLOCK_GATE_DISABLE             (1 << 6)
3743 # define I965_MT_CLOCK_GATE_DISABLE             (1 << 5)
3744 # define I965_PL_CLOCK_GATE_DISABLE             (1 << 4)
3745 # define I965_DG_CLOCK_GATE_DISABLE             (1 << 3)
3746 # define I965_QC_CLOCK_GATE_DISABLE             (1 << 2)
3747 # define I965_FT_CLOCK_GATE_DISABLE             (1 << 1)
3748 # define I965_DM_CLOCK_GATE_DISABLE             (1 << 0)
3749
3750 #define RENCLK_GATE_D2          _MMIO(0x6208)
3751 #define VF_UNIT_CLOCK_GATE_DISABLE              (1 << 9)
3752 #define GS_UNIT_CLOCK_GATE_DISABLE              (1 << 7)
3753 #define CL_UNIT_CLOCK_GATE_DISABLE              (1 << 6)
3754
3755 #define VDECCLK_GATE_D          _MMIO(0x620C)           /* g4x only */
3756 #define  VCP_UNIT_CLOCK_GATE_DISABLE            (1 << 4)
3757
3758 #define RAMCLK_GATE_D           _MMIO(0x6210)           /* CRL only */
3759 #define DEUC                    _MMIO(0x6214)          /* CRL only */
3760
3761 #define FW_BLC_SELF_VLV         _MMIO(VLV_DISPLAY_BASE + 0x6500)
3762 #define  FW_CSPWRDWNEN          (1 << 15)
3763
3764 #define MI_ARB_VLV              _MMIO(VLV_DISPLAY_BASE + 0x6504)
3765
3766 #define CZCLK_CDCLK_FREQ_RATIO  _MMIO(VLV_DISPLAY_BASE + 0x6508)
3767 #define   CDCLK_FREQ_SHIFT      4
3768 #define   CDCLK_FREQ_MASK       (0x1f << CDCLK_FREQ_SHIFT)
3769 #define   CZCLK_FREQ_MASK       0xf
3770
3771 #define GCI_CONTROL             _MMIO(VLV_DISPLAY_BASE + 0x650C)
3772 #define   PFI_CREDIT_63         (9 << 28)               /* chv only */
3773 #define   PFI_CREDIT_31         (8 << 28)               /* chv only */
3774 #define   PFI_CREDIT(x)         (((x) - 8) << 28)       /* 8-15 */
3775 #define   PFI_CREDIT_RESEND     (1 << 27)
3776 #define   VGA_FAST_MODE_DISABLE (1 << 14)
3777
3778 #define GMBUSFREQ_VLV           _MMIO(VLV_DISPLAY_BASE + 0x6510)
3779
3780 /*
3781  * Palette regs
3782  */
3783 #define _PALETTE_A              0xa000
3784 #define _PALETTE_B              0xa800
3785 #define _CHV_PALETTE_C          0xc000
3786 #define PALETTE_RED_MASK        REG_GENMASK(23, 16)
3787 #define PALETTE_GREEN_MASK      REG_GENMASK(15, 8)
3788 #define PALETTE_BLUE_MASK       REG_GENMASK(7, 0)
3789 #define PALETTE(pipe, i)        _MMIO(DISPLAY_MMIO_BASE(dev_priv) + \
3790                                       _PICK((pipe), _PALETTE_A,         \
3791                                             _PALETTE_B, _CHV_PALETTE_C) + \
3792                                       (i) * 4)
3793
3794 /* MCH MMIO space */
3795
3796 /*
3797  * MCHBAR mirror.
3798  *
3799  * This mirrors the MCHBAR MMIO space whose location is determined by
3800  * device 0 function 0's pci config register 0x44 or 0x48 and matches it in
3801  * every way.  It is not accessible from the CP register read instructions.
3802  *
3803  * Starting from Haswell, you can't write registers using the MCHBAR mirror,
3804  * just read.
3805  */
3806 #define MCHBAR_MIRROR_BASE      0x10000
3807
3808 #define MCHBAR_MIRROR_BASE_SNB  0x140000
3809
3810 #define CTG_STOLEN_RESERVED             _MMIO(MCHBAR_MIRROR_BASE + 0x34)
3811 #define ELK_STOLEN_RESERVED             _MMIO(MCHBAR_MIRROR_BASE + 0x48)
3812 #define G4X_STOLEN_RESERVED_ADDR1_MASK  (0xFFFF << 16)
3813 #define G4X_STOLEN_RESERVED_ADDR2_MASK  (0xFFF << 4)
3814 #define G4X_STOLEN_RESERVED_ENABLE      (1 << 0)
3815
3816 /* Memory controller frequency in MCHBAR for Haswell (possible SNB+) */
3817 #define DCLK _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x5e04)
3818
3819 /* 915-945 and GM965 MCH register controlling DRAM channel access */
3820 #define DCC                     _MMIO(MCHBAR_MIRROR_BASE + 0x200)
3821 #define DCC_ADDRESSING_MODE_SINGLE_CHANNEL              (0 << 0)
3822 #define DCC_ADDRESSING_MODE_DUAL_CHANNEL_ASYMMETRIC     (1 << 0)
3823 #define DCC_ADDRESSING_MODE_DUAL_CHANNEL_INTERLEAVED    (2 << 0)
3824 #define DCC_ADDRESSING_MODE_MASK                        (3 << 0)
3825 #define DCC_CHANNEL_XOR_DISABLE                         (1 << 10)
3826 #define DCC_CHANNEL_XOR_BIT_17                          (1 << 9)
3827 #define DCC2                    _MMIO(MCHBAR_MIRROR_BASE + 0x204)
3828 #define DCC2_MODIFIED_ENHANCED_DISABLE                  (1 << 20)
3829
3830 /* Pineview MCH register contains DDR3 setting */
3831 #define CSHRDDR3CTL            _MMIO(MCHBAR_MIRROR_BASE + 0x1a8)
3832 #define CSHRDDR3CTL_DDR3       (1 << 2)
3833
3834 /* 965 MCH register controlling DRAM channel configuration */
3835 #define C0DRB3_BW               _MMIO(MCHBAR_MIRROR_BASE + 0x206)
3836 #define C1DRB3_BW               _MMIO(MCHBAR_MIRROR_BASE + 0x606)
3837
3838 /* snb MCH registers for reading the DRAM channel configuration */
3839 #define MAD_DIMM_C0                     _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x5004)
3840 #define MAD_DIMM_C1                     _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x5008)
3841 #define MAD_DIMM_C2                     _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x500C)
3842 #define   MAD_DIMM_ECC_MASK             (0x3 << 24)
3843 #define   MAD_DIMM_ECC_OFF              (0x0 << 24)
3844 #define   MAD_DIMM_ECC_IO_ON_LOGIC_OFF  (0x1 << 24)
3845 #define   MAD_DIMM_ECC_IO_OFF_LOGIC_ON  (0x2 << 24)
3846 #define   MAD_DIMM_ECC_ON               (0x3 << 24)
3847 #define   MAD_DIMM_ENH_INTERLEAVE       (0x1 << 22)
3848 #define   MAD_DIMM_RANK_INTERLEAVE      (0x1 << 21)
3849 #define   MAD_DIMM_B_WIDTH_X16          (0x1 << 20) /* X8 chips if unset */
3850 #define   MAD_DIMM_A_WIDTH_X16          (0x1 << 19) /* X8 chips if unset */
3851 #define   MAD_DIMM_B_DUAL_RANK          (0x1 << 18)
3852 #define   MAD_DIMM_A_DUAL_RANK          (0x1 << 17)
3853 #define   MAD_DIMM_A_SELECT             (0x1 << 16)
3854 /* DIMM sizes are in multiples of 256mb. */
3855 #define   MAD_DIMM_B_SIZE_SHIFT         8
3856 #define   MAD_DIMM_B_SIZE_MASK          (0xff << MAD_DIMM_B_SIZE_SHIFT)
3857 #define   MAD_DIMM_A_SIZE_SHIFT         0
3858 #define   MAD_DIMM_A_SIZE_MASK          (0xff << MAD_DIMM_A_SIZE_SHIFT)
3859
3860 /* snb MCH registers for priority tuning */
3861 #define MCH_SSKPD                       _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x5d10)
3862 #define   MCH_SSKPD_WM0_MASK            0x3f
3863 #define   MCH_SSKPD_WM0_VAL             0xc
3864
3865 /* Clocking configuration register */
3866 #define CLKCFG                  _MMIO(MCHBAR_MIRROR_BASE + 0xc00)
3867 #define CLKCFG_FSB_400                                  (0 << 0)        /* hrawclk 100 */
3868 #define CLKCFG_FSB_400_ALT                              (5 << 0)        /* hrawclk 100 */
3869 #define CLKCFG_FSB_533                                  (1 << 0)        /* hrawclk 133 */
3870 #define CLKCFG_FSB_667                                  (3 << 0)        /* hrawclk 166 */
3871 #define CLKCFG_FSB_800                                  (2 << 0)        /* hrawclk 200 */
3872 #define CLKCFG_FSB_1067                                 (6 << 0)        /* hrawclk 266 */
3873 #define CLKCFG_FSB_1067_ALT                             (0 << 0)        /* hrawclk 266 */
3874 #define CLKCFG_FSB_1333                                 (7 << 0)        /* hrawclk 333 */
3875 #define CLKCFG_FSB_1333_ALT                             (4 << 0)        /* hrawclk 333 */
3876 #define CLKCFG_FSB_1600_ALT                             (6 << 0)        /* hrawclk 400 */
3877 #define CLKCFG_FSB_MASK                                 (7 << 0)
3878 #define CLKCFG_MEM_533                                  (1 << 4)
3879 #define CLKCFG_MEM_667                                  (2 << 4)
3880 #define CLKCFG_MEM_800                                  (3 << 4)
3881 #define CLKCFG_MEM_MASK                                 (7 << 4)
3882
3883 #define HPLLVCO                 _MMIO(MCHBAR_MIRROR_BASE + 0xc38)
3884 #define HPLLVCO_MOBILE          _MMIO(MCHBAR_MIRROR_BASE + 0xc0f)
3885
3886 #define TSC1                    _MMIO(0x11001)
3887 #define   TSE                   (1 << 0)
3888 #define TR1                     _MMIO(0x11006)
3889 #define TSFS                    _MMIO(0x11020)
3890 #define   TSFS_SLOPE_MASK       0x0000ff00
3891 #define   TSFS_SLOPE_SHIFT      8
3892 #define   TSFS_INTR_MASK        0x000000ff
3893
3894 #define CRSTANDVID              _MMIO(0x11100)
3895 #define PXVFREQ(fstart)         _MMIO(0x11110 + (fstart) * 4)  /* P[0-15]VIDFREQ (0x1114c) (Ironlake) */
3896 #define   PXVFREQ_PX_MASK       0x7f000000
3897 #define   PXVFREQ_PX_SHIFT      24
3898 #define VIDFREQ_BASE            _MMIO(0x11110)
3899 #define VIDFREQ1                _MMIO(0x11110) /* VIDFREQ1-4 (0x1111c) (Cantiga) */
3900 #define VIDFREQ2                _MMIO(0x11114)
3901 #define VIDFREQ3                _MMIO(0x11118)
3902 #define VIDFREQ4                _MMIO(0x1111c)
3903 #define   VIDFREQ_P0_MASK       0x1f000000
3904 #define   VIDFREQ_P0_SHIFT      24
3905 #define   VIDFREQ_P0_CSCLK_MASK 0x00f00000
3906 #define   VIDFREQ_P0_CSCLK_SHIFT 20
3907 #define   VIDFREQ_P0_CRCLK_MASK 0x000f0000
3908 #define   VIDFREQ_P0_CRCLK_SHIFT 16
3909 #define   VIDFREQ_P1_MASK       0x00001f00
3910 #define   VIDFREQ_P1_SHIFT      8
3911 #define   VIDFREQ_P1_CSCLK_MASK 0x000000f0
3912 #define   VIDFREQ_P1_CSCLK_SHIFT 4
3913 #define   VIDFREQ_P1_CRCLK_MASK 0x0000000f
3914 #define INTTOEXT_BASE_ILK       _MMIO(0x11300)
3915 #define INTTOEXT_BASE           _MMIO(0x11120) /* INTTOEXT1-8 (0x1113c) */
3916 #define   INTTOEXT_MAP3_SHIFT   24
3917 #define   INTTOEXT_MAP3_MASK    (0x1f << INTTOEXT_MAP3_SHIFT)
3918 #define   INTTOEXT_MAP2_SHIFT   16
3919 #define   INTTOEXT_MAP2_MASK    (0x1f << INTTOEXT_MAP2_SHIFT)
3920 #define   INTTOEXT_MAP1_SHIFT   8
3921 #define   INTTOEXT_MAP1_MASK    (0x1f << INTTOEXT_MAP1_SHIFT)
3922 #define   INTTOEXT_MAP0_SHIFT   0
3923 #define   INTTOEXT_MAP0_MASK    (0x1f << INTTOEXT_MAP0_SHIFT)
3924 #define MEMSWCTL                _MMIO(0x11170) /* Ironlake only */
3925 #define   MEMCTL_CMD_MASK       0xe000
3926 #define   MEMCTL_CMD_SHIFT      13
3927 #define   MEMCTL_CMD_RCLK_OFF   0
3928 #define   MEMCTL_CMD_RCLK_ON    1
3929 #define   MEMCTL_CMD_CHFREQ     2
3930 #define   MEMCTL_CMD_CHVID      3
3931 #define   MEMCTL_CMD_VMMOFF     4
3932 #define   MEMCTL_CMD_VMMON      5
3933 #define   MEMCTL_CMD_STS        (1 << 12) /* write 1 triggers command, clears
3934                                            when command complete */
3935 #define   MEMCTL_FREQ_MASK      0x0f00 /* jitter, from 0-15 */
3936 #define   MEMCTL_FREQ_SHIFT     8
3937 #define   MEMCTL_SFCAVM         (1 << 7)
3938 #define   MEMCTL_TGT_VID_MASK   0x007f
3939 #define MEMIHYST                _MMIO(0x1117c)
3940 #define MEMINTREN               _MMIO(0x11180) /* 16 bits */
3941 #define   MEMINT_RSEXIT_EN      (1 << 8)
3942 #define   MEMINT_CX_SUPR_EN     (1 << 7)
3943 #define   MEMINT_CONT_BUSY_EN   (1 << 6)
3944 #define   MEMINT_AVG_BUSY_EN    (1 << 5)
3945 #define   MEMINT_EVAL_CHG_EN    (1 << 4)
3946 #define   MEMINT_MON_IDLE_EN    (1 << 3)
3947 #define   MEMINT_UP_EVAL_EN     (1 << 2)
3948 #define   MEMINT_DOWN_EVAL_EN   (1 << 1)
3949 #define   MEMINT_SW_CMD_EN      (1 << 0)
3950 #define MEMINTRSTR              _MMIO(0x11182) /* 16 bits */
3951 #define   MEM_RSEXIT_MASK       0xc000
3952 #define   MEM_RSEXIT_SHIFT      14
3953 #define   MEM_CONT_BUSY_MASK    0x3000
3954 #define   MEM_CONT_BUSY_SHIFT   12
3955 #define   MEM_AVG_BUSY_MASK     0x0c00
3956 #define   MEM_AVG_BUSY_SHIFT    10
3957 #define   MEM_EVAL_CHG_MASK     0x0300
3958 #define   MEM_EVAL_BUSY_SHIFT   8
3959 #define   MEM_MON_IDLE_MASK     0x00c0
3960 #define   MEM_MON_IDLE_SHIFT    6
3961 #define   MEM_UP_EVAL_MASK      0x0030
3962 #define   MEM_UP_EVAL_SHIFT     4
3963 #define   MEM_DOWN_EVAL_MASK    0x000c
3964 #define   MEM_DOWN_EVAL_SHIFT   2
3965 #define   MEM_SW_CMD_MASK       0x0003
3966 #define   MEM_INT_STEER_GFX     0
3967 #define   MEM_INT_STEER_CMR     1
3968 #define   MEM_INT_STEER_SMI     2
3969 #define   MEM_INT_STEER_SCI     3
3970 #define MEMINTRSTS              _MMIO(0x11184)
3971 #define   MEMINT_RSEXIT         (1 << 7)
3972 #define   MEMINT_CONT_BUSY      (1 << 6)
3973 #define   MEMINT_AVG_BUSY       (1 << 5)
3974 #define   MEMINT_EVAL_CHG       (1 << 4)
3975 #define   MEMINT_MON_IDLE       (1 << 3)
3976 #define   MEMINT_UP_EVAL        (1 << 2)
3977 #define   MEMINT_DOWN_EVAL      (1 << 1)
3978 #define   MEMINT_SW_CMD         (1 << 0)
3979 #define MEMMODECTL              _MMIO(0x11190)
3980 #define   MEMMODE_BOOST_EN      (1 << 31)
3981 #define   MEMMODE_BOOST_FREQ_MASK 0x0f000000 /* jitter for boost, 0-15 */
3982 #define   MEMMODE_BOOST_FREQ_SHIFT 24
3983 #define   MEMMODE_IDLE_MODE_MASK 0x00030000
3984 #define   MEMMODE_IDLE_MODE_SHIFT 16
3985 #define   MEMMODE_IDLE_MODE_EVAL 0
3986 #define   MEMMODE_IDLE_MODE_CONT 1
3987 #define   MEMMODE_HWIDLE_EN     (1 << 15)
3988 #define   MEMMODE_SWMODE_EN     (1 << 14)
3989 #define   MEMMODE_RCLK_GATE     (1 << 13)
3990 #define   MEMMODE_HW_UPDATE     (1 << 12)
3991 #define   MEMMODE_FSTART_MASK   0x00000f00 /* starting jitter, 0-15 */
3992 #define   MEMMODE_FSTART_SHIFT  8
3993 #define   MEMMODE_FMAX_MASK     0x000000f0 /* max jitter, 0-15 */
3994 #define   MEMMODE_FMAX_SHIFT    4
3995 #define   MEMMODE_FMIN_MASK     0x0000000f /* min jitter, 0-15 */
3996 #define RCBMAXAVG               _MMIO(0x1119c)
3997 #define MEMSWCTL2               _MMIO(0x1119e) /* Cantiga only */
3998 #define   SWMEMCMD_RENDER_OFF   (0 << 13)
3999 #define   SWMEMCMD_RENDER_ON    (1 << 13)
4000 #define   SWMEMCMD_SWFREQ       (2 << 13)
4001 #define   SWMEMCMD_TARVID       (3 << 13)
4002 #define   SWMEMCMD_VRM_OFF      (4 << 13)
4003 #define   SWMEMCMD_VRM_ON       (5 << 13)
4004 #define   CMDSTS                (1 << 12)
4005 #define   SFCAVM                (1 << 11)
4006 #define   SWFREQ_MASK           0x0380 /* P0-7 */
4007 #define   SWFREQ_SHIFT          7
4008 #define   TARVID_MASK           0x001f
4009 #define MEMSTAT_CTG             _MMIO(0x111a0)
4010 #define RCBMINAVG               _MMIO(0x111a0)
4011 #define RCUPEI                  _MMIO(0x111b0)
4012 #define RCDNEI                  _MMIO(0x111b4)
4013 #define RSTDBYCTL               _MMIO(0x111b8)
4014 #define   RS1EN                 (1 << 31)
4015 #define   RS2EN                 (1 << 30)
4016 #define   RS3EN                 (1 << 29)
4017 #define   D3RS3EN               (1 << 28) /* Display D3 imlies RS3 */
4018 #define   SWPROMORSX            (1 << 27) /* RSx promotion timers ignored */
4019 #define   RCWAKERW              (1 << 26) /* Resetwarn from PCH causes wakeup */
4020 #define   DPRSLPVREN            (1 << 25) /* Fast voltage ramp enable */
4021 #define   GFXTGHYST             (1 << 24) /* Hysteresis to allow trunk gating */
4022 #define   RCX_SW_EXIT           (1 << 23) /* Leave RSx and prevent re-entry */
4023 #define   RSX_STATUS_MASK       (7 << 20)
4024 #define   RSX_STATUS_ON         (0 << 20)
4025 #define   RSX_STATUS_RC1        (1 << 20)
4026 #define   RSX_STATUS_RC1E       (2 << 20)
4027 #define   RSX_STATUS_RS1        (3 << 20)
4028 #define   RSX_STATUS_RS2        (4 << 20) /* aka rc6 */
4029 #define   RSX_STATUS_RSVD       (5 << 20) /* deep rc6 unsupported on ilk */
4030 #define   RSX_STATUS_RS3        (6 << 20) /* rs3 unsupported on ilk */
4031 #define   RSX_STATUS_RSVD2      (7 << 20)
4032 #define   UWRCRSXE              (1 << 19) /* wake counter limit prevents rsx */
4033 #define   RSCRP                 (1 << 18) /* rs requests control on rs1/2 reqs */
4034 #define   JRSC                  (1 << 17) /* rsx coupled to cpu c-state */
4035 #define   RS2INC0               (1 << 16) /* allow rs2 in cpu c0 */
4036 #define   RS1CONTSAV_MASK       (3 << 14)
4037 #define   RS1CONTSAV_NO_RS1     (0 << 14) /* rs1 doesn't save/restore context */
4038 #define   RS1CONTSAV_RSVD       (1 << 14)
4039 #define   RS1CONTSAV_SAVE_RS1   (2 << 14) /* rs1 saves context */
4040 #define   RS1CONTSAV_FULL_RS1   (3 << 14) /* rs1 saves and restores context */
4041 #define   NORMSLEXLAT_MASK      (3 << 12)
4042 #define   SLOW_RS123            (0 << 12)
4043 #define   SLOW_RS23             (1 << 12)
4044 #define   SLOW_RS3              (2 << 12)
4045 #define   NORMAL_RS123          (3 << 12)
4046 #define   RCMODE_TIMEOUT        (1 << 11) /* 0 is eval interval method */
4047 #define   IMPROMOEN             (1 << 10) /* promo is immediate or delayed until next idle interval (only for timeout method above) */
4048 #define   RCENTSYNC             (1 << 9) /* rs coupled to cpu c-state (3/6/7) */
4049 #define   STATELOCK             (1 << 7) /* locked to rs_cstate if 0 */
4050 #define   RS_CSTATE_MASK        (3 << 4)
4051 #define   RS_CSTATE_C367_RS1    (0 << 4)
4052 #define   RS_CSTATE_C36_RS1_C7_RS2 (1 << 4)
4053 #define   RS_CSTATE_RSVD        (2 << 4)
4054 #define   RS_CSTATE_C367_RS2    (3 << 4)
4055 #define   REDSAVES              (1 << 3) /* no context save if was idle during rs0 */
4056 #define   REDRESTORES           (1 << 2) /* no restore if was idle during rs0 */
4057 #define VIDCTL                  _MMIO(0x111c0)
4058 #define VIDSTS                  _MMIO(0x111c8)
4059 #define VIDSTART                _MMIO(0x111cc) /* 8 bits */
4060 #define MEMSTAT_ILK             _MMIO(0x111f8)
4061 #define   MEMSTAT_VID_MASK      0x7f00
4062 #define   MEMSTAT_VID_SHIFT     8
4063 #define   MEMSTAT_PSTATE_MASK   0x00f8
4064 #define   MEMSTAT_PSTATE_SHIFT  3
4065 #define   MEMSTAT_MON_ACTV      (1 << 2)
4066 #define   MEMSTAT_SRC_CTL_MASK  0x0003
4067 #define   MEMSTAT_SRC_CTL_CORE  0
4068 #define   MEMSTAT_SRC_CTL_TRB   1
4069 #define   MEMSTAT_SRC_CTL_THM   2
4070 #define   MEMSTAT_SRC_CTL_STDBY 3
4071 #define RCPREVBSYTUPAVG         _MMIO(0x113b8)
4072 #define RCPREVBSYTDNAVG         _MMIO(0x113bc)
4073 #define PMMISC                  _MMIO(0x11214)
4074 #define   MCPPCE_EN             (1 << 0) /* enable PM_MSG from PCH->MPC */
4075 #define SDEW                    _MMIO(0x1124c)
4076 #define CSIEW0                  _MMIO(0x11250)
4077 #define CSIEW1                  _MMIO(0x11254)
4078 #define CSIEW2                  _MMIO(0x11258)
4079 #define PEW(i)                  _MMIO(0x1125c + (i) * 4) /* 5 registers */
4080 #define DEW(i)                  _MMIO(0x11270 + (i) * 4) /* 3 registers */
4081 #define MCHAFE                  _MMIO(0x112c0)
4082 #define CSIEC                   _MMIO(0x112e0)
4083 #define DMIEC                   _MMIO(0x112e4)
4084 #define DDREC                   _MMIO(0x112e8)
4085 #define PEG0EC                  _MMIO(0x112ec)
4086 #define PEG1EC                  _MMIO(0x112f0)
4087 #define GFXEC                   _MMIO(0x112f4)
4088 #define RPPREVBSYTUPAVG         _MMIO(0x113b8)
4089 #define RPPREVBSYTDNAVG         _MMIO(0x113bc)
4090 #define ECR                     _MMIO(0x11600)
4091 #define   ECR_GPFE              (1 << 31)
4092 #define   ECR_IMONE             (1 << 30)
4093 #define   ECR_CAP_MASK          0x0000001f /* Event range, 0-31 */
4094 #define OGW0                    _MMIO(0x11608)
4095 #define OGW1                    _MMIO(0x1160c)
4096 #define EG0                     _MMIO(0x11610)
4097 #define EG1                     _MMIO(0x11614)
4098 #define EG2                     _MMIO(0x11618)
4099 #define EG3                     _MMIO(0x1161c)
4100 #define EG4                     _MMIO(0x11620)
4101 #define EG5                     _MMIO(0x11624)
4102 #define EG6                     _MMIO(0x11628)
4103 #define EG7                     _MMIO(0x1162c)
4104 #define PXW(i)                  _MMIO(0x11664 + (i) * 4) /* 4 registers */
4105 #define PXWL(i)                 _MMIO(0x11680 + (i) * 8) /* 8 registers */
4106 #define LCFUSE02                _MMIO(0x116c0)
4107 #define   LCFUSE_HIV_MASK       0x000000ff
4108 #define CSIPLL0                 _MMIO(0x12c10)
4109 #define DDRMPLL1                _MMIO(0X12c20)
4110 #define PEG_BAND_GAP_DATA       _MMIO(0x14d68)
4111
4112 #define GEN6_GT_THREAD_STATUS_REG _MMIO(0x13805c)
4113 #define GEN6_GT_THREAD_STATUS_CORE_MASK 0x7
4114
4115 #define GEN6_GT_PERF_STATUS     _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x5948)
4116 #define BXT_GT_PERF_STATUS      _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x7070)
4117 #define GEN6_RP_STATE_LIMITS    _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x5994)
4118 #define GEN6_RP_STATE_CAP       _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x5998)
4119 #define   RP0_CAP_MASK          REG_GENMASK(7, 0)
4120 #define   RP1_CAP_MASK          REG_GENMASK(15, 8)
4121 #define   RPN_CAP_MASK          REG_GENMASK(23, 16)
4122 #define BXT_RP_STATE_CAP        _MMIO(0x138170)
4123 #define GEN9_RP_STATE_LIMITS    _MMIO(0x138148)
4124
4125 /*
4126  * Logical Context regs
4127  */
4128 #define CCID(base)                      _MMIO((base) + 0x180)
4129 #define   CCID_EN                       BIT(0)
4130 #define   CCID_EXTENDED_STATE_RESTORE   BIT(2)
4131 #define   CCID_EXTENDED_STATE_SAVE      BIT(3)
4132 /*
4133  * Notes on SNB/IVB/VLV context size:
4134  * - Power context is saved elsewhere (LLC or stolen)
4135  * - Ring/execlist context is saved on SNB, not on IVB
4136  * - Extended context size already includes render context size
4137  * - We always need to follow the extended context size.
4138  *   SNB BSpec has comments indicating that we should use the
4139  *   render context size instead if execlists are disabled, but
4140  *   based on empirical testing that's just nonsense.
4141  * - Pipelined/VF state is saved on SNB/IVB respectively
4142  * - GT1 size just indicates how much of render context
4143  *   doesn't need saving on GT1
4144  */
4145 #define CXT_SIZE                _MMIO(0x21a0)
4146 #define GEN6_CXT_POWER_SIZE(cxt_reg)    (((cxt_reg) >> 24) & 0x3f)
4147 #define GEN6_CXT_RING_SIZE(cxt_reg)     (((cxt_reg) >> 18) & 0x3f)
4148 #define GEN6_CXT_RENDER_SIZE(cxt_reg)   (((cxt_reg) >> 12) & 0x3f)
4149 #define GEN6_CXT_EXTENDED_SIZE(cxt_reg) (((cxt_reg) >> 6) & 0x3f)
4150 #define GEN6_CXT_PIPELINE_SIZE(cxt_reg) (((cxt_reg) >> 0) & 0x3f)
4151 #define GEN6_CXT_TOTAL_SIZE(cxt_reg)    (GEN6_CXT_RING_SIZE(cxt_reg) + \
4152                                         GEN6_CXT_EXTENDED_SIZE(cxt_reg) + \
4153                                         GEN6_CXT_PIPELINE_SIZE(cxt_reg))
4154 #define GEN7_CXT_SIZE           _MMIO(0x21a8)
4155 #define GEN7_CXT_POWER_SIZE(ctx_reg)    (((ctx_reg) >> 25) & 0x7f)
4156 #define GEN7_CXT_RING_SIZE(ctx_reg)     (((ctx_reg) >> 22) & 0x7)
4157 #define GEN7_CXT_RENDER_SIZE(ctx_reg)   (((ctx_reg) >> 16) & 0x3f)
4158 #define GEN7_CXT_EXTENDED_SIZE(ctx_reg) (((ctx_reg) >> 9) & 0x7f)
4159 #define GEN7_CXT_GT1_SIZE(ctx_reg)      (((ctx_reg) >> 6) & 0x7)
4160 #define GEN7_CXT_VFSTATE_SIZE(ctx_reg)  (((ctx_reg) >> 0) & 0x3f)
4161 #define GEN7_CXT_TOTAL_SIZE(ctx_reg)    (GEN7_CXT_EXTENDED_SIZE(ctx_reg) + \
4162                                          GEN7_CXT_VFSTATE_SIZE(ctx_reg))
4163
4164 enum {
4165         INTEL_ADVANCED_CONTEXT = 0,
4166         INTEL_LEGACY_32B_CONTEXT,
4167         INTEL_ADVANCED_AD_CONTEXT,
4168         INTEL_LEGACY_64B_CONTEXT
4169 };
4170
4171 enum {
4172         FAULT_AND_HANG = 0,
4173         FAULT_AND_HALT, /* Debug only */
4174         FAULT_AND_STREAM,
4175         FAULT_AND_CONTINUE /* Unsupported */
4176 };
4177
4178 #define CTX_GTT_ADDRESS_MASK GENMASK(31, 12)
4179 #define GEN8_CTX_VALID (1 << 0)
4180 #define GEN8_CTX_FORCE_PD_RESTORE (1 << 1)
4181 #define GEN8_CTX_FORCE_RESTORE (1 << 2)
4182 #define GEN8_CTX_L3LLC_COHERENT (1 << 5)
4183 #define GEN8_CTX_PRIVILEGE (1 << 8)
4184 #define GEN8_CTX_ADDRESSING_MODE_SHIFT 3
4185
4186 #define GEN8_CTX_ID_SHIFT 32
4187 #define GEN8_CTX_ID_WIDTH 21
4188 #define GEN11_SW_CTX_ID_SHIFT 37
4189 #define GEN11_SW_CTX_ID_WIDTH 11
4190 #define GEN11_ENGINE_CLASS_SHIFT 61
4191 #define GEN11_ENGINE_CLASS_WIDTH 3
4192 #define GEN11_ENGINE_INSTANCE_SHIFT 48
4193 #define GEN11_ENGINE_INSTANCE_WIDTH 6
4194
4195 #define XEHP_SW_CTX_ID_SHIFT 39
4196 #define XEHP_SW_CTX_ID_WIDTH 16
4197 #define XEHP_SW_COUNTER_SHIFT 58
4198 #define XEHP_SW_COUNTER_WIDTH 6
4199
4200 #define CHV_CLK_CTL1                    _MMIO(0x101100)
4201 #define VLV_CLK_CTL2                    _MMIO(0x101104)
4202 #define   CLK_CTL2_CZCOUNT_30NS_SHIFT   28
4203
4204 /*
4205  * Overlay regs
4206  */
4207
4208 #define OVADD                   _MMIO(0x30000)
4209 #define DOVSTA                  _MMIO(0x30008)
4210 #define OC_BUF                  (0x3 << 20)
4211 #define OGAMC5                  _MMIO(0x30010)
4212 #define OGAMC4                  _MMIO(0x30014)
4213 #define OGAMC3                  _MMIO(0x30018)
4214 #define OGAMC2                  _MMIO(0x3001c)
4215 #define OGAMC1                  _MMIO(0x30020)
4216 #define OGAMC0                  _MMIO(0x30024)
4217
4218 /*
4219  * GEN9 clock gating regs
4220  */
4221 #define GEN9_CLKGATE_DIS_0              _MMIO(0x46530)
4222 #define   DARBF_GATING_DIS              (1 << 27)
4223 #define   PWM2_GATING_DIS               (1 << 14)
4224 #define   PWM1_GATING_DIS               (1 << 13)
4225
4226 #define GEN9_CLKGATE_DIS_3              _MMIO(0x46538)
4227 #define   TGL_VRH_GATING_DIS            REG_BIT(31)
4228 #define   DPT_GATING_DIS                REG_BIT(22)
4229
4230 #define GEN9_CLKGATE_DIS_4              _MMIO(0x4653C)
4231 #define   BXT_GMBUS_GATING_DIS          (1 << 14)
4232
4233 #define GEN9_CLKGATE_DIS_5              _MMIO(0x46540)
4234 #define   DPCE_GATING_DIS               REG_BIT(17)
4235
4236 #define _CLKGATE_DIS_PSL_A              0x46520
4237 #define _CLKGATE_DIS_PSL_B              0x46524
4238 #define _CLKGATE_DIS_PSL_C              0x46528
4239 #define   DUPS1_GATING_DIS              (1 << 15)
4240 #define   DUPS2_GATING_DIS              (1 << 19)
4241 #define   DUPS3_GATING_DIS              (1 << 23)
4242 #define   CURSOR_GATING_DIS             REG_BIT(28)
4243 #define   DPF_GATING_DIS                (1 << 10)
4244 #define   DPF_RAM_GATING_DIS            (1 << 9)
4245 #define   DPFR_GATING_DIS               (1 << 8)
4246
4247 #define CLKGATE_DIS_PSL(pipe) \
4248         _MMIO_PIPE(pipe, _CLKGATE_DIS_PSL_A, _CLKGATE_DIS_PSL_B)
4249
4250 /*
4251  * GEN10 clock gating regs
4252  */
4253 #define SLICE_UNIT_LEVEL_CLKGATE        _MMIO(0x94d4)
4254 #define  SARBUNIT_CLKGATE_DIS           (1 << 5)
4255 #define  RCCUNIT_CLKGATE_DIS            (1 << 7)
4256 #define  MSCUNIT_CLKGATE_DIS            (1 << 10)
4257 #define  L3_CLKGATE_DIS                 REG_BIT(16)
4258 #define  L3_CR2X_CLKGATE_DIS            REG_BIT(17)
4259
4260 #define SUBSLICE_UNIT_LEVEL_CLKGATE     _MMIO(0x9524)
4261 #define  GWUNIT_CLKGATE_DIS             (1 << 16)
4262
4263 #define SUBSLICE_UNIT_LEVEL_CLKGATE2    _MMIO(0x9528)
4264 #define  CPSSUNIT_CLKGATE_DIS           REG_BIT(9)
4265
4266 #define UNSLICE_UNIT_LEVEL_CLKGATE      _MMIO(0x9434)
4267 #define   VFUNIT_CLKGATE_DIS            REG_BIT(20)
4268 #define   HSUNIT_CLKGATE_DIS            REG_BIT(8)
4269 #define   VSUNIT_CLKGATE_DIS            REG_BIT(3)
4270
4271 #define UNSLICE_UNIT_LEVEL_CLKGATE2     _MMIO(0x94e4)
4272 #define   VSUNIT_CLKGATE_DIS_TGL        REG_BIT(19)
4273 #define   PSDUNIT_CLKGATE_DIS           REG_BIT(5)
4274
4275 #define INF_UNIT_LEVEL_CLKGATE          _MMIO(0x9560)
4276 #define   CGPSF_CLKGATE_DIS             (1 << 3)
4277
4278 /*
4279  * Display engine regs
4280  */
4281
4282 /* Pipe A CRC regs */
4283 #define _PIPE_CRC_CTL_A                 0x60050
4284 #define   PIPE_CRC_ENABLE               (1 << 31)
4285 /* skl+ source selection */
4286 #define   PIPE_CRC_SOURCE_PLANE_1_SKL   (0 << 28)
4287 #define   PIPE_CRC_SOURCE_PLANE_2_SKL   (2 << 28)
4288 #define   PIPE_CRC_SOURCE_DMUX_SKL      (4 << 28)
4289 #define   PIPE_CRC_SOURCE_PLANE_3_SKL   (6 << 28)
4290 #define   PIPE_CRC_SOURCE_PLANE_4_SKL   (7 << 28)
4291 #define   PIPE_CRC_SOURCE_PLANE_5_SKL   (5 << 28)
4292 #define   PIPE_CRC_SOURCE_PLANE_6_SKL   (3 << 28)
4293 #define   PIPE_CRC_SOURCE_PLANE_7_SKL   (1 << 28)
4294 /* ivb+ source selection */
4295 #define   PIPE_CRC_SOURCE_PRIMARY_IVB   (0 << 29)
4296 #define   PIPE_CRC_SOURCE_SPRITE_IVB    (1 << 29)
4297 #define   PIPE_CRC_SOURCE_PF_IVB        (2 << 29)
4298 /* ilk+ source selection */
4299 #define   PIPE_CRC_SOURCE_PRIMARY_ILK   (0 << 28)
4300 #define   PIPE_CRC_SOURCE_SPRITE_ILK    (1 << 28)
4301 #define   PIPE_CRC_SOURCE_PIPE_ILK      (2 << 28)
4302 /* embedded DP port on the north display block, reserved on ivb */
4303 #define   PIPE_CRC_SOURCE_PORT_A_ILK    (4 << 28)
4304 #define   PIPE_CRC_SOURCE_FDI_ILK       (5 << 28) /* reserved on ivb */
4305 /* vlv source selection */
4306 #define   PIPE_CRC_SOURCE_PIPE_VLV      (0 << 27)
4307 #define   PIPE_CRC_SOURCE_HDMIB_VLV     (1 << 27)
4308 #define   PIPE_CRC_SOURCE_HDMIC_VLV     (2 << 27)
4309 /* with DP port the pipe source is invalid */
4310 #define   PIPE_CRC_SOURCE_DP_D_VLV      (3 << 27)
4311 #define   PIPE_CRC_SOURCE_DP_B_VLV      (6 << 27)
4312 #define   PIPE_CRC_SOURCE_DP_C_VLV      (7 << 27)
4313 /* gen3+ source selection */
4314 #define   PIPE_CRC_SOURCE_PIPE_I9XX     (0 << 28)
4315 #define   PIPE_CRC_SOURCE_SDVOB_I9XX    (1 << 28)
4316 #define   PIPE_CRC_SOURCE_SDVOC_I9XX    (2 << 28)
4317 /* with DP/TV port the pipe source is invalid */
4318 #define   PIPE_CRC_SOURCE_DP_D_G4X      (3 << 28)
4319 #define   PIPE_CRC_SOURCE_TV_PRE        (4 << 28)
4320 #define   PIPE_CRC_SOURCE_TV_POST       (5 << 28)
4321 #define   PIPE_CRC_SOURCE_DP_B_G4X      (6 << 28)
4322 #define   PIPE_CRC_SOURCE_DP_C_G4X      (7 << 28)
4323 /* gen2 doesn't have source selection bits */
4324 #define   PIPE_CRC_INCLUDE_BORDER_I8XX  (1 << 30)
4325
4326 #define _PIPE_CRC_RES_1_A_IVB           0x60064
4327 #define _PIPE_CRC_RES_2_A_IVB           0x60068
4328 #define _PIPE_CRC_RES_3_A_IVB           0x6006c
4329 #define _PIPE_CRC_RES_4_A_IVB           0x60070
4330 #define _PIPE_CRC_RES_5_A_IVB           0x60074
4331
4332 #define _PIPE_CRC_RES_RED_A             0x60060
4333 #define _PIPE_CRC_RES_GREEN_A           0x60064
4334 #define _PIPE_CRC_RES_BLUE_A            0x60068
4335 #define _PIPE_CRC_RES_RES1_A_I915       0x6006c
4336 #define _PIPE_CRC_RES_RES2_A_G4X        0x60080
4337
4338 /* Pipe B CRC regs */
4339 #define _PIPE_CRC_RES_1_B_IVB           0x61064
4340 #define _PIPE_CRC_RES_2_B_IVB           0x61068
4341 #define _PIPE_CRC_RES_3_B_IVB           0x6106c
4342 #define _PIPE_CRC_RES_4_B_IVB           0x61070
4343 #define _PIPE_CRC_RES_5_B_IVB           0x61074
4344
4345 #define PIPE_CRC_CTL(pipe)              _MMIO_TRANS2(pipe, _PIPE_CRC_CTL_A)
4346 #define PIPE_CRC_RES_1_IVB(pipe)        _MMIO_TRANS2(pipe, _PIPE_CRC_RES_1_A_IVB)
4347 #define PIPE_CRC_RES_2_IVB(pipe)        _MMIO_TRANS2(pipe, _PIPE_CRC_RES_2_A_IVB)
4348 #define PIPE_CRC_RES_3_IVB(pipe)        _MMIO_TRANS2(pipe, _PIPE_CRC_RES_3_A_IVB)
4349 #define PIPE_CRC_RES_4_IVB(pipe)        _MMIO_TRANS2(pipe, _PIPE_CRC_RES_4_A_IVB)
4350 #define PIPE_CRC_RES_5_IVB(pipe)        _MMIO_TRANS2(pipe, _PIPE_CRC_RES_5_A_IVB)
4351
4352 #define PIPE_CRC_RES_RED(pipe)          _MMIO_TRANS2(pipe, _PIPE_CRC_RES_RED_A)
4353 #define PIPE_CRC_RES_GREEN(pipe)        _MMIO_TRANS2(pipe, _PIPE_CRC_RES_GREEN_A)
4354 #define PIPE_CRC_RES_BLUE(pipe)         _MMIO_TRANS2(pipe, _PIPE_CRC_RES_BLUE_A)
4355 #define PIPE_CRC_RES_RES1_I915(pipe)    _MMIO_TRANS2(pipe, _PIPE_CRC_RES_RES1_A_I915)
4356 #define PIPE_CRC_RES_RES2_G4X(pipe)     _MMIO_TRANS2(pipe, _PIPE_CRC_RES_RES2_A_G4X)
4357
4358 /* Pipe A timing regs */
4359 #define _HTOTAL_A       0x60000
4360 #define _HBLANK_A       0x60004
4361 #define _HSYNC_A        0x60008
4362 #define _VTOTAL_A       0x6000c
4363 #define _VBLANK_A       0x60010
4364 #define _VSYNC_A        0x60014
4365 #define _EXITLINE_A     0x60018
4366 #define _PIPEASRC       0x6001c
4367 #define _BCLRPAT_A      0x60020
4368 #define _VSYNCSHIFT_A   0x60028
4369 #define _PIPE_MULT_A    0x6002c
4370
4371 /* Pipe B timing regs */
4372 #define _HTOTAL_B       0x61000
4373 #define _HBLANK_B       0x61004
4374 #define _HSYNC_B        0x61008
4375 #define _VTOTAL_B       0x6100c
4376 #define _VBLANK_B       0x61010
4377 #define _VSYNC_B        0x61014
4378 #define _PIPEBSRC       0x6101c
4379 #define _BCLRPAT_B      0x61020
4380 #define _VSYNCSHIFT_B   0x61028
4381 #define _PIPE_MULT_B    0x6102c
4382
4383 /* DSI 0 timing regs */
4384 #define _HTOTAL_DSI0            0x6b000
4385 #define _HSYNC_DSI0             0x6b008
4386 #define _VTOTAL_DSI0            0x6b00c
4387 #define _VSYNC_DSI0             0x6b014
4388 #define _VSYNCSHIFT_DSI0        0x6b028
4389
4390 /* DSI 1 timing regs */
4391 #define _HTOTAL_DSI1            0x6b800
4392 #define _HSYNC_DSI1             0x6b808
4393 #define _VTOTAL_DSI1            0x6b80c
4394 #define _VSYNC_DSI1             0x6b814
4395 #define _VSYNCSHIFT_DSI1        0x6b828
4396
4397 #define TRANSCODER_A_OFFSET 0x60000
4398 #define TRANSCODER_B_OFFSET 0x61000
4399 #define TRANSCODER_C_OFFSET 0x62000
4400 #define CHV_TRANSCODER_C_OFFSET 0x63000
4401 #define TRANSCODER_D_OFFSET 0x63000
4402 #define TRANSCODER_EDP_OFFSET 0x6f000
4403 #define TRANSCODER_DSI0_OFFSET  0x6b000
4404 #define TRANSCODER_DSI1_OFFSET  0x6b800
4405
4406 #define HTOTAL(trans)           _MMIO_TRANS2(trans, _HTOTAL_A)
4407 #define HBLANK(trans)           _MMIO_TRANS2(trans, _HBLANK_A)
4408 #define HSYNC(trans)            _MMIO_TRANS2(trans, _HSYNC_A)
4409 #define VTOTAL(trans)           _MMIO_TRANS2(trans, _VTOTAL_A)
4410 #define VBLANK(trans)           _MMIO_TRANS2(trans, _VBLANK_A)
4411 #define VSYNC(trans)            _MMIO_TRANS2(trans, _VSYNC_A)
4412 #define BCLRPAT(trans)          _MMIO_TRANS2(trans, _BCLRPAT_A)
4413 #define VSYNCSHIFT(trans)       _MMIO_TRANS2(trans, _VSYNCSHIFT_A)
4414 #define PIPESRC(trans)          _MMIO_TRANS2(trans, _PIPEASRC)
4415 #define PIPE_MULT(trans)        _MMIO_TRANS2(trans, _PIPE_MULT_A)
4416
4417 #define EXITLINE(trans)         _MMIO_TRANS2(trans, _EXITLINE_A)
4418 #define   EXITLINE_ENABLE       REG_BIT(31)
4419 #define   EXITLINE_MASK         REG_GENMASK(12, 0)
4420 #define   EXITLINE_SHIFT        0
4421
4422 /* VRR registers */
4423 #define _TRANS_VRR_CTL_A                0x60420
4424 #define _TRANS_VRR_CTL_B                0x61420
4425 #define _TRANS_VRR_CTL_C                0x62420
4426 #define _TRANS_VRR_CTL_D                0x63420
4427 #define TRANS_VRR_CTL(trans)                    _MMIO_TRANS2(trans, _TRANS_VRR_CTL_A)
4428 #define   VRR_CTL_VRR_ENABLE                    REG_BIT(31)
4429 #define   VRR_CTL_IGN_MAX_SHIFT                 REG_BIT(30)
4430 #define   VRR_CTL_FLIP_LINE_EN                  REG_BIT(29)
4431 #define   VRR_CTL_PIPELINE_FULL_MASK            REG_GENMASK(10, 3)
4432 #define   VRR_CTL_PIPELINE_FULL(x)              REG_FIELD_PREP(VRR_CTL_PIPELINE_FULL_MASK, (x))
4433 #define   VRR_CTL_PIPELINE_FULL_OVERRIDE        REG_BIT(0)
4434 #define   XELPD_VRR_CTL_VRR_GUARDBAND_MASK      REG_GENMASK(15, 0)
4435 #define   XELPD_VRR_CTL_VRR_GUARDBAND(x)        REG_FIELD_PREP(XELPD_VRR_CTL_VRR_GUARDBAND_MASK, (x))
4436
4437 #define _TRANS_VRR_VMAX_A               0x60424
4438 #define _TRANS_VRR_VMAX_B               0x61424
4439 #define _TRANS_VRR_VMAX_C               0x62424
4440 #define _TRANS_VRR_VMAX_D               0x63424
4441 #define TRANS_VRR_VMAX(trans)           _MMIO_TRANS2(trans, _TRANS_VRR_VMAX_A)
4442 #define   VRR_VMAX_MASK                 REG_GENMASK(19, 0)
4443
4444 #define _TRANS_VRR_VMIN_A               0x60434
4445 #define _TRANS_VRR_VMIN_B               0x61434
4446 #define _TRANS_VRR_VMIN_C               0x62434
4447 #define _TRANS_VRR_VMIN_D               0x63434
4448 #define TRANS_VRR_VMIN(trans)           _MMIO_TRANS2(trans, _TRANS_VRR_VMIN_A)
4449 #define   VRR_VMIN_MASK                 REG_GENMASK(15, 0)
4450
4451 #define _TRANS_VRR_VMAXSHIFT_A          0x60428
4452 #define _TRANS_VRR_VMAXSHIFT_B          0x61428
4453 #define _TRANS_VRR_VMAXSHIFT_C          0x62428
4454 #define _TRANS_VRR_VMAXSHIFT_D          0x63428
4455 #define TRANS_VRR_VMAXSHIFT(trans)      _MMIO_TRANS2(trans, \
4456                                         _TRANS_VRR_VMAXSHIFT_A)
4457 #define   VRR_VMAXSHIFT_DEC_MASK        REG_GENMASK(29, 16)
4458 #define   VRR_VMAXSHIFT_DEC             REG_BIT(16)
4459 #define   VRR_VMAXSHIFT_INC_MASK        REG_GENMASK(12, 0)
4460
4461 #define _TRANS_VRR_STATUS_A             0x6042C
4462 #define _TRANS_VRR_STATUS_B             0x6142C
4463 #define _TRANS_VRR_STATUS_C             0x6242C
4464 #define _TRANS_VRR_STATUS_D             0x6342C
4465 #define TRANS_VRR_STATUS(trans)         _MMIO_TRANS2(trans, _TRANS_VRR_STATUS_A)
4466 #define   VRR_STATUS_VMAX_REACHED       REG_BIT(31)
4467 #define   VRR_STATUS_NOFLIP_TILL_BNDR   REG_BIT(30)
4468 #define   VRR_STATUS_FLIP_BEF_BNDR      REG_BIT(29)
4469 #define   VRR_STATUS_NO_FLIP_FRAME      REG_BIT(28)
4470 #define   VRR_STATUS_VRR_EN_LIVE        REG_BIT(27)
4471 #define   VRR_STATUS_FLIPS_SERVICED     REG_BIT(26)
4472 #define   VRR_STATUS_VBLANK_MASK        REG_GENMASK(22, 20)
4473 #define   STATUS_FSM_IDLE               REG_FIELD_PREP(VRR_STATUS_VBLANK_MASK, 0)
4474 #define   STATUS_FSM_WAIT_TILL_FDB      REG_FIELD_PREP(VRR_STATUS_VBLANK_MASK, 1)
4475 #define   STATUS_FSM_WAIT_TILL_FS       REG_FIELD_PREP(VRR_STATUS_VBLANK_MASK, 2)
4476 #define   STATUS_FSM_WAIT_TILL_FLIP     REG_FIELD_PREP(VRR_STATUS_VBLANK_MASK, 3)
4477 #define   STATUS_FSM_PIPELINE_FILL      REG_FIELD_PREP(VRR_STATUS_VBLANK_MASK, 4)
4478 #define   STATUS_FSM_ACTIVE             REG_FIELD_PREP(VRR_STATUS_VBLANK_MASK, 5)
4479 #define   STATUS_FSM_LEGACY_VBLANK      REG_FIELD_PREP(VRR_STATUS_VBLANK_MASK, 6)
4480
4481 #define _TRANS_VRR_VTOTAL_PREV_A        0x60480
4482 #define _TRANS_VRR_VTOTAL_PREV_B        0x61480
4483 #define _TRANS_VRR_VTOTAL_PREV_C        0x62480
4484 #define _TRANS_VRR_VTOTAL_PREV_D        0x63480
4485 #define TRANS_VRR_VTOTAL_PREV(trans)    _MMIO_TRANS2(trans, \
4486                                         _TRANS_VRR_VTOTAL_PREV_A)
4487 #define   VRR_VTOTAL_FLIP_BEFR_BNDR     REG_BIT(31)
4488 #define   VRR_VTOTAL_FLIP_AFTER_BNDR    REG_BIT(30)
4489 #define   VRR_VTOTAL_FLIP_AFTER_DBLBUF  REG_BIT(29)
4490 #define   VRR_VTOTAL_PREV_FRAME_MASK    REG_GENMASK(19, 0)
4491
4492 #define _TRANS_VRR_FLIPLINE_A           0x60438
4493 #define _TRANS_VRR_FLIPLINE_B           0x61438
4494 #define _TRANS_VRR_FLIPLINE_C           0x62438
4495 #define _TRANS_VRR_FLIPLINE_D           0x63438
4496 #define TRANS_VRR_FLIPLINE(trans)       _MMIO_TRANS2(trans, \
4497                                         _TRANS_VRR_FLIPLINE_A)
4498 #define   VRR_FLIPLINE_MASK             REG_GENMASK(19, 0)
4499
4500 #define _TRANS_VRR_STATUS2_A            0x6043C
4501 #define _TRANS_VRR_STATUS2_B            0x6143C
4502 #define _TRANS_VRR_STATUS2_C            0x6243C
4503 #define _TRANS_VRR_STATUS2_D            0x6343C
4504 #define TRANS_VRR_STATUS2(trans)        _MMIO_TRANS2(trans, _TRANS_VRR_STATUS2_A)
4505 #define   VRR_STATUS2_VERT_LN_CNT_MASK  REG_GENMASK(19, 0)
4506
4507 #define _TRANS_PUSH_A                   0x60A70
4508 #define _TRANS_PUSH_B                   0x61A70
4509 #define _TRANS_PUSH_C                   0x62A70
4510 #define _TRANS_PUSH_D                   0x63A70
4511 #define TRANS_PUSH(trans)               _MMIO_TRANS2(trans, _TRANS_PUSH_A)
4512 #define   TRANS_PUSH_EN                 REG_BIT(31)
4513 #define   TRANS_PUSH_SEND               REG_BIT(30)
4514
4515 /*
4516  * HSW+ eDP PSR registers
4517  *
4518  * HSW PSR registers are relative to DDIA(_DDI_BUF_CTL_A + 0x800) with just one
4519  * instance of it
4520  */
4521 #define _SRD_CTL_A                              0x60800
4522 #define _SRD_CTL_EDP                            0x6f800
4523 #define EDP_PSR_CTL(tran)                       _MMIO(_TRANS2(tran, _SRD_CTL_A))
4524 #define   EDP_PSR_ENABLE                        (1 << 31)
4525 #define   BDW_PSR_SINGLE_FRAME                  (1 << 30)
4526 #define   EDP_PSR_RESTORE_PSR_ACTIVE_CTX_MASK   (1 << 29) /* SW can't modify */
4527 #define   EDP_PSR_LINK_STANDBY                  (1 << 27)
4528 #define   EDP_PSR_MIN_LINK_ENTRY_TIME_MASK      (3 << 25)
4529 #define   EDP_PSR_MIN_LINK_ENTRY_TIME_8_LINES   (0 << 25)
4530 #define   EDP_PSR_MIN_LINK_ENTRY_TIME_4_LINES   (1 << 25)
4531 #define   EDP_PSR_MIN_LINK_ENTRY_TIME_2_LINES   (2 << 25)
4532 #define   EDP_PSR_MIN_LINK_ENTRY_TIME_0_LINES   (3 << 25)
4533 #define   EDP_PSR_MAX_SLEEP_TIME_SHIFT          20
4534 #define   EDP_PSR_SKIP_AUX_EXIT                 (1 << 12)
4535 #define   EDP_PSR_TP1_TP2_SEL                   (0 << 11)
4536 #define   EDP_PSR_TP1_TP3_SEL                   (1 << 11)
4537 #define   EDP_PSR_CRC_ENABLE                    (1 << 10) /* BDW+ */
4538 #define   EDP_PSR_TP2_TP3_TIME_500us            (0 << 8)
4539 #define   EDP_PSR_TP2_TP3_TIME_100us            (1 << 8)
4540 #define   EDP_PSR_TP2_TP3_TIME_2500us           (2 << 8)
4541 #define   EDP_PSR_TP2_TP3_TIME_0us              (3 << 8)
4542 #define   EDP_PSR_TP4_TIME_0US                  (3 << 6) /* ICL+ */
4543 #define   EDP_PSR_TP1_TIME_500us                (0 << 4)
4544 #define   EDP_PSR_TP1_TIME_100us                (1 << 4)
4545 #define   EDP_PSR_TP1_TIME_2500us               (2 << 4)
4546 #define   EDP_PSR_TP1_TIME_0us                  (3 << 4)
4547 #define   EDP_PSR_IDLE_FRAME_SHIFT              0
4548
4549 /*
4550  * Until TGL, IMR/IIR are fixed at 0x648xx. On TGL+ those registers are relative
4551  * to transcoder and bits defined for each one as if using no shift (i.e. as if
4552  * it was for TRANSCODER_EDP)
4553  */
4554 #define EDP_PSR_IMR                             _MMIO(0x64834)
4555 #define EDP_PSR_IIR                             _MMIO(0x64838)
4556 #define _PSR_IMR_A                              0x60814
4557 #define _PSR_IIR_A                              0x60818
4558 #define TRANS_PSR_IMR(tran)                     _MMIO_TRANS2(tran, _PSR_IMR_A)
4559 #define TRANS_PSR_IIR(tran)                     _MMIO_TRANS2(tran, _PSR_IIR_A)
4560 #define   _EDP_PSR_TRANS_SHIFT(trans)           ((trans) == TRANSCODER_EDP ? \
4561                                                  0 : ((trans) - TRANSCODER_A + 1) * 8)
4562 #define   EDP_PSR_TRANS_MASK(trans)             (0x7 << _EDP_PSR_TRANS_SHIFT(trans))
4563 #define   EDP_PSR_ERROR(trans)                  (0x4 << _EDP_PSR_TRANS_SHIFT(trans))
4564 #define   EDP_PSR_POST_EXIT(trans)              (0x2 << _EDP_PSR_TRANS_SHIFT(trans))
4565 #define   EDP_PSR_PRE_ENTRY(trans)              (0x1 << _EDP_PSR_TRANS_SHIFT(trans))
4566
4567 #define _SRD_AUX_DATA_A                         0x60814
4568 #define _SRD_AUX_DATA_EDP                       0x6f814
4569 #define EDP_PSR_AUX_DATA(tran, i)               _MMIO(_TRANS2(tran, _SRD_AUX_DATA_A) + (i) + 4) /* 5 registers */
4570
4571 #define _SRD_STATUS_A                           0x60840
4572 #define _SRD_STATUS_EDP                         0x6f840
4573 #define EDP_PSR_STATUS(tran)                    _MMIO(_TRANS2(tran, _SRD_STATUS_A))
4574 #define   EDP_PSR_STATUS_STATE_MASK             (7 << 29)
4575 #define   EDP_PSR_STATUS_STATE_SHIFT            29
4576 #define   EDP_PSR_STATUS_STATE_IDLE             (0 << 29)
4577 #define   EDP_PSR_STATUS_STATE_SRDONACK         (1 << 29)
4578 #define   EDP_PSR_STATUS_STATE_SRDENT           (2 << 29)
4579 #define   EDP_PSR_STATUS_STATE_BUFOFF           (3 << 29)
4580 #define   EDP_PSR_STATUS_STATE_BUFON            (4 << 29)
4581 #define   EDP_PSR_STATUS_STATE_AUXACK           (5 << 29)
4582 #define   EDP_PSR_STATUS_STATE_SRDOFFACK        (6 << 29)
4583 #define   EDP_PSR_STATUS_LINK_MASK              (3 << 26)
4584 #define   EDP_PSR_STATUS_LINK_FULL_OFF          (0 << 26)
4585 #define   EDP_PSR_STATUS_LINK_FULL_ON           (1 << 26)
4586 #define   EDP_PSR_STATUS_LINK_STANDBY           (2 << 26)
4587 #define   EDP_PSR_STATUS_MAX_SLEEP_TIMER_SHIFT  20
4588 #define   EDP_PSR_STATUS_MAX_SLEEP_TIMER_MASK   0x1f
4589 #define   EDP_PSR_STATUS_COUNT_SHIFT            16
4590 #define   EDP_PSR_STATUS_COUNT_MASK             0xf
4591 #define   EDP_PSR_STATUS_AUX_ERROR              (1 << 15)
4592 #define   EDP_PSR_STATUS_AUX_SENDING            (1 << 12)
4593 #define   EDP_PSR_STATUS_SENDING_IDLE           (1 << 9)
4594 #define   EDP_PSR_STATUS_SENDING_TP2_TP3        (1 << 8)
4595 #define   EDP_PSR_STATUS_SENDING_TP1            (1 << 4)
4596 #define   EDP_PSR_STATUS_IDLE_MASK              0xf
4597
4598 #define _SRD_PERF_CNT_A                 0x60844
4599 #define _SRD_PERF_CNT_EDP               0x6f844
4600 #define EDP_PSR_PERF_CNT(tran)          _MMIO(_TRANS2(tran, _SRD_PERF_CNT_A))
4601 #define   EDP_PSR_PERF_CNT_MASK         0xffffff
4602
4603 /* PSR_MASK on SKL+ */
4604 #define _SRD_DEBUG_A                            0x60860
4605 #define _SRD_DEBUG_EDP                          0x6f860
4606 #define EDP_PSR_DEBUG(tran)                     _MMIO(_TRANS2(tran, _SRD_DEBUG_A))
4607 #define   EDP_PSR_DEBUG_MASK_MAX_SLEEP         (1 << 28)
4608 #define   EDP_PSR_DEBUG_MASK_LPSP              (1 << 27)
4609 #define   EDP_PSR_DEBUG_MASK_MEMUP             (1 << 26)
4610 #define   EDP_PSR_DEBUG_MASK_HPD               (1 << 25)
4611 #define   EDP_PSR_DEBUG_MASK_DISP_REG_WRITE    (1 << 16) /* Reserved in ICL+ */
4612 #define   EDP_PSR_DEBUG_EXIT_ON_PIXEL_UNDERRUN (1 << 15) /* SKL+ */
4613
4614 #define _PSR2_CTL_A                             0x60900
4615 #define _PSR2_CTL_EDP                           0x6f900
4616 #define EDP_PSR2_CTL(tran)                      _MMIO_TRANS2(tran, _PSR2_CTL_A)
4617 #define   EDP_PSR2_ENABLE                       (1 << 31)
4618 #define   EDP_SU_TRACK_ENABLE                   (1 << 30) /* up to adl-p */
4619 #define   TGL_EDP_PSR2_BLOCK_COUNT_NUM_2        (0 << 28)
4620 #define   TGL_EDP_PSR2_BLOCK_COUNT_NUM_3        (1 << 28)
4621 #define   EDP_Y_COORDINATE_ENABLE               REG_BIT(25) /* display 10, 11 and 12 */
4622 #define   EDP_PSR2_SU_SDP_SCANLINE              REG_BIT(25) /* display 13+ */
4623 #define   EDP_MAX_SU_DISABLE_TIME(t)            ((t) << 20)
4624 #define   EDP_MAX_SU_DISABLE_TIME_MASK          (0x1f << 20)
4625 #define   EDP_PSR2_IO_BUFFER_WAKE_MAX_LINES     8
4626 #define   EDP_PSR2_IO_BUFFER_WAKE(lines)        ((EDP_PSR2_IO_BUFFER_WAKE_MAX_LINES - (lines)) << 13)
4627 #define   EDP_PSR2_IO_BUFFER_WAKE_MASK          (3 << 13)
4628 #define   TGL_EDP_PSR2_IO_BUFFER_WAKE_MIN_LINES 5
4629 #define   TGL_EDP_PSR2_IO_BUFFER_WAKE_SHIFT     13
4630 #define   TGL_EDP_PSR2_IO_BUFFER_WAKE(lines)    (((lines) - TGL_EDP_PSR2_IO_BUFFER_WAKE_MIN_LINES) << TGL_EDP_PSR2_IO_BUFFER_WAKE_SHIFT)
4631 #define   TGL_EDP_PSR2_IO_BUFFER_WAKE_MASK      (7 << 13)
4632 #define   EDP_PSR2_FAST_WAKE_MAX_LINES          8
4633 #define   EDP_PSR2_FAST_WAKE(lines)             ((EDP_PSR2_FAST_WAKE_MAX_LINES - (lines)) << 11)
4634 #define   EDP_PSR2_FAST_WAKE_MASK               (3 << 11)
4635 #define   TGL_EDP_PSR2_FAST_WAKE_MIN_LINES      5
4636 #define   TGL_EDP_PSR2_FAST_WAKE_MIN_SHIFT      10
4637 #define   TGL_EDP_PSR2_FAST_WAKE(lines)         (((lines) - TGL_EDP_PSR2_FAST_WAKE_MIN_LINES) << TGL_EDP_PSR2_FAST_WAKE_MIN_SHIFT)
4638 #define   TGL_EDP_PSR2_FAST_WAKE_MASK           (7 << 10)
4639 #define   EDP_PSR2_TP2_TIME_500us               (0 << 8)
4640 #define   EDP_PSR2_TP2_TIME_100us               (1 << 8)
4641 #define   EDP_PSR2_TP2_TIME_2500us              (2 << 8)
4642 #define   EDP_PSR2_TP2_TIME_50us                (3 << 8)
4643 #define   EDP_PSR2_TP2_TIME_MASK                (3 << 8)
4644 #define   EDP_PSR2_FRAME_BEFORE_SU_SHIFT        4
4645 #define   EDP_PSR2_FRAME_BEFORE_SU_MASK         (0xf << 4)
4646 #define   EDP_PSR2_FRAME_BEFORE_SU(a)           ((a) << 4)
4647 #define   EDP_PSR2_IDLE_FRAME_MASK              0xf
4648 #define   EDP_PSR2_IDLE_FRAME_SHIFT             0
4649
4650 #define _PSR_EVENT_TRANS_A                      0x60848
4651 #define _PSR_EVENT_TRANS_B                      0x61848
4652 #define _PSR_EVENT_TRANS_C                      0x62848
4653 #define _PSR_EVENT_TRANS_D                      0x63848
4654 #define _PSR_EVENT_TRANS_EDP                    0x6f848
4655 #define PSR_EVENT(tran)                         _MMIO_TRANS2(tran, _PSR_EVENT_TRANS_A)
4656 #define  PSR_EVENT_PSR2_WD_TIMER_EXPIRE         (1 << 17)
4657 #define  PSR_EVENT_PSR2_DISABLED                (1 << 16)
4658 #define  PSR_EVENT_SU_DIRTY_FIFO_UNDERRUN       (1 << 15)
4659 #define  PSR_EVENT_SU_CRC_FIFO_UNDERRUN         (1 << 14)
4660 #define  PSR_EVENT_GRAPHICS_RESET               (1 << 12)
4661 #define  PSR_EVENT_PCH_INTERRUPT                (1 << 11)
4662 #define  PSR_EVENT_MEMORY_UP                    (1 << 10)
4663 #define  PSR_EVENT_FRONT_BUFFER_MODIFY          (1 << 9)
4664 #define  PSR_EVENT_WD_TIMER_EXPIRE              (1 << 8)
4665 #define  PSR_EVENT_PIPE_REGISTERS_UPDATE        (1 << 6)
4666 #define  PSR_EVENT_REGISTER_UPDATE              (1 << 5) /* Reserved in ICL+ */
4667 #define  PSR_EVENT_HDCP_ENABLE                  (1 << 4)
4668 #define  PSR_EVENT_KVMR_SESSION_ENABLE          (1 << 3)
4669 #define  PSR_EVENT_VBI_ENABLE                   (1 << 2)
4670 #define  PSR_EVENT_LPSP_MODE_EXIT               (1 << 1)
4671 #define  PSR_EVENT_PSR_DISABLE                  (1 << 0)
4672
4673 #define _PSR2_STATUS_A                  0x60940
4674 #define _PSR2_STATUS_EDP                0x6f940
4675 #define EDP_PSR2_STATUS(tran)           _MMIO_TRANS2(tran, _PSR2_STATUS_A)
4676 #define EDP_PSR2_STATUS_STATE_MASK     (0xf << 28)
4677 #define EDP_PSR2_STATUS_STATE_SHIFT    28
4678
4679 #define _PSR2_SU_STATUS_A               0x60914
4680 #define _PSR2_SU_STATUS_EDP             0x6f914
4681 #define _PSR2_SU_STATUS(tran, index)    _MMIO(_TRANS2(tran, _PSR2_SU_STATUS_A) + (index) * 4)
4682 #define PSR2_SU_STATUS(tran, frame)     (_PSR2_SU_STATUS(tran, (frame) / 3))
4683 #define PSR2_SU_STATUS_SHIFT(frame)     (((frame) % 3) * 10)
4684 #define PSR2_SU_STATUS_MASK(frame)      (0x3ff << PSR2_SU_STATUS_SHIFT(frame))
4685 #define PSR2_SU_STATUS_FRAMES           8
4686
4687 #define _PSR2_MAN_TRK_CTL_A                                     0x60910
4688 #define _PSR2_MAN_TRK_CTL_EDP                                   0x6f910
4689 #define PSR2_MAN_TRK_CTL(tran)                                  _MMIO_TRANS2(tran, _PSR2_MAN_TRK_CTL_A)
4690 #define  PSR2_MAN_TRK_CTL_ENABLE                                REG_BIT(31)
4691 #define  PSR2_MAN_TRK_CTL_SU_REGION_START_ADDR_MASK             REG_GENMASK(30, 21)
4692 #define  PSR2_MAN_TRK_CTL_SU_REGION_START_ADDR(val)             REG_FIELD_PREP(PSR2_MAN_TRK_CTL_SU_REGION_START_ADDR_MASK, val)
4693 #define  PSR2_MAN_TRK_CTL_SU_REGION_END_ADDR_MASK               REG_GENMASK(20, 11)
4694 #define  PSR2_MAN_TRK_CTL_SU_REGION_END_ADDR(val)               REG_FIELD_PREP(PSR2_MAN_TRK_CTL_SU_REGION_END_ADDR_MASK, val)
4695 #define  PSR2_MAN_TRK_CTL_SF_SINGLE_FULL_FRAME                  REG_BIT(3)
4696 #define  PSR2_MAN_TRK_CTL_SF_CONTINUOS_FULL_FRAME               REG_BIT(2)
4697 #define  PSR2_MAN_TRK_CTL_SF_PARTIAL_FRAME_UPDATE               REG_BIT(1)
4698 #define  ADLP_PSR2_MAN_TRK_CTL_SU_REGION_START_ADDR_MASK        REG_GENMASK(28, 16)
4699 #define  ADLP_PSR2_MAN_TRK_CTL_SU_REGION_START_ADDR(val)        REG_FIELD_PREP(ADLP_PSR2_MAN_TRK_CTL_SU_REGION_START_ADDR_MASK, val)
4700 #define  ADLP_PSR2_MAN_TRK_CTL_SU_REGION_END_ADDR_MASK          REG_GENMASK(12, 0)
4701 #define  ADLP_PSR2_MAN_TRK_CTL_SU_REGION_END_ADDR(val)          REG_FIELD_PREP(ADLP_PSR2_MAN_TRK_CTL_SU_REGION_END_ADDR_MASK, val)
4702 #define  ADLP_PSR2_MAN_TRK_CTL_SF_SINGLE_FULL_FRAME             REG_BIT(14)
4703 #define  ADLP_PSR2_MAN_TRK_CTL_SF_CONTINUOS_FULL_FRAME          REG_BIT(13)
4704
4705 /* Icelake DSC Rate Control Range Parameter Registers */
4706 #define DSCA_RC_RANGE_PARAMETERS_0              _MMIO(0x6B240)
4707 #define DSCA_RC_RANGE_PARAMETERS_0_UDW          _MMIO(0x6B240 + 4)
4708 #define DSCC_RC_RANGE_PARAMETERS_0              _MMIO(0x6BA40)
4709 #define DSCC_RC_RANGE_PARAMETERS_0_UDW          _MMIO(0x6BA40 + 4)
4710 #define _ICL_DSC0_RC_RANGE_PARAMETERS_0_PB      (0x78208)
4711 #define _ICL_DSC0_RC_RANGE_PARAMETERS_0_UDW_PB  (0x78208 + 4)
4712 #define _ICL_DSC1_RC_RANGE_PARAMETERS_0_PB      (0x78308)
4713 #define _ICL_DSC1_RC_RANGE_PARAMETERS_0_UDW_PB  (0x78308 + 4)
4714 #define _ICL_DSC0_RC_RANGE_PARAMETERS_0_PC      (0x78408)
4715 #define _ICL_DSC0_RC_RANGE_PARAMETERS_0_UDW_PC  (0x78408 + 4)
4716 #define _ICL_DSC1_RC_RANGE_PARAMETERS_0_PC      (0x78508)
4717 #define _ICL_DSC1_RC_RANGE_PARAMETERS_0_UDW_PC  (0x78508 + 4)
4718 #define ICL_DSC0_RC_RANGE_PARAMETERS_0(pipe)            _MMIO_PIPE((pipe) - PIPE_B, \
4719                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_0_PB, \
4720                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_0_PC)
4721 #define ICL_DSC0_RC_RANGE_PARAMETERS_0_UDW(pipe)        _MMIO_PIPE((pipe) - PIPE_B, \
4722                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_0_UDW_PB, \
4723                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_0_UDW_PC)
4724 #define ICL_DSC1_RC_RANGE_PARAMETERS_0(pipe)            _MMIO_PIPE((pipe) - PIPE_B, \
4725                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_0_PB, \
4726                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_0_PC)
4727 #define ICL_DSC1_RC_RANGE_PARAMETERS_0_UDW(pipe)        _MMIO_PIPE((pipe) - PIPE_B, \
4728                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_0_UDW_PB, \
4729                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_0_UDW_PC)
4730 #define RC_BPG_OFFSET_SHIFT                     10
4731 #define RC_MAX_QP_SHIFT                         5
4732 #define RC_MIN_QP_SHIFT                         0
4733
4734 #define DSCA_RC_RANGE_PARAMETERS_1              _MMIO(0x6B248)
4735 #define DSCA_RC_RANGE_PARAMETERS_1_UDW          _MMIO(0x6B248 + 4)
4736 #define DSCC_RC_RANGE_PARAMETERS_1              _MMIO(0x6BA48)
4737 #define DSCC_RC_RANGE_PARAMETERS_1_UDW          _MMIO(0x6BA48 + 4)
4738 #define _ICL_DSC0_RC_RANGE_PARAMETERS_1_PB      (0x78210)
4739 #define _ICL_DSC0_RC_RANGE_PARAMETERS_1_UDW_PB  (0x78210 + 4)
4740 #define _ICL_DSC1_RC_RANGE_PARAMETERS_1_PB      (0x78310)
4741 #define _ICL_DSC1_RC_RANGE_PARAMETERS_1_UDW_PB  (0x78310 + 4)
4742 #define _ICL_DSC0_RC_RANGE_PARAMETERS_1_PC      (0x78410)
4743 #define _ICL_DSC0_RC_RANGE_PARAMETERS_1_UDW_PC  (0x78410 + 4)
4744 #define _ICL_DSC1_RC_RANGE_PARAMETERS_1_PC      (0x78510)
4745 #define _ICL_DSC1_RC_RANGE_PARAMETERS_1_UDW_PC  (0x78510 + 4)
4746 #define ICL_DSC0_RC_RANGE_PARAMETERS_1(pipe)            _MMIO_PIPE((pipe) - PIPE_B, \
4747                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_1_PB, \
4748                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_1_PC)
4749 #define ICL_DSC0_RC_RANGE_PARAMETERS_1_UDW(pipe)        _MMIO_PIPE((pipe) - PIPE_B, \
4750                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_1_UDW_PB, \
4751                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_1_UDW_PC)
4752 #define ICL_DSC1_RC_RANGE_PARAMETERS_1(pipe)            _MMIO_PIPE((pipe) - PIPE_B, \
4753                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_1_PB, \
4754                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_1_PC)
4755 #define ICL_DSC1_RC_RANGE_PARAMETERS_1_UDW(pipe)        _MMIO_PIPE((pipe) - PIPE_B, \
4756                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_1_UDW_PB, \
4757                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_1_UDW_PC)
4758
4759 #define DSCA_RC_RANGE_PARAMETERS_2              _MMIO(0x6B250)
4760 #define DSCA_RC_RANGE_PARAMETERS_2_UDW          _MMIO(0x6B250 + 4)
4761 #define DSCC_RC_RANGE_PARAMETERS_2              _MMIO(0x6BA50)
4762 #define DSCC_RC_RANGE_PARAMETERS_2_UDW          _MMIO(0x6BA50 + 4)
4763 #define _ICL_DSC0_RC_RANGE_PARAMETERS_2_PB      (0x78218)
4764 #define _ICL_DSC0_RC_RANGE_PARAMETERS_2_UDW_PB  (0x78218 + 4)
4765 #define _ICL_DSC1_RC_RANGE_PARAMETERS_2_PB      (0x78318)
4766 #define _ICL_DSC1_RC_RANGE_PARAMETERS_2_UDW_PB  (0x78318 + 4)
4767 #define _ICL_DSC0_RC_RANGE_PARAMETERS_2_PC      (0x78418)
4768 #define _ICL_DSC0_RC_RANGE_PARAMETERS_2_UDW_PC  (0x78418 + 4)
4769 #define _ICL_DSC1_RC_RANGE_PARAMETERS_2_PC      (0x78518)
4770 #define _ICL_DSC1_RC_RANGE_PARAMETERS_2_UDW_PC  (0x78518 + 4)
4771 #define ICL_DSC0_RC_RANGE_PARAMETERS_2(pipe)            _MMIO_PIPE((pipe) - PIPE_B, \
4772                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_2_PB, \
4773                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_2_PC)
4774 #define ICL_DSC0_RC_RANGE_PARAMETERS_2_UDW(pipe)        _MMIO_PIPE((pipe) - PIPE_B, \
4775                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_2_UDW_PB, \
4776                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_2_UDW_PC)
4777 #define ICL_DSC1_RC_RANGE_PARAMETERS_2(pipe)            _MMIO_PIPE((pipe) - PIPE_B, \
4778                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_2_PB, \
4779                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_2_PC)
4780 #define ICL_DSC1_RC_RANGE_PARAMETERS_2_UDW(pipe)        _MMIO_PIPE((pipe) - PIPE_B, \
4781                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_2_UDW_PB, \
4782                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_2_UDW_PC)
4783
4784 #define DSCA_RC_RANGE_PARAMETERS_3              _MMIO(0x6B258)
4785 #define DSCA_RC_RANGE_PARAMETERS_3_UDW          _MMIO(0x6B258 + 4)
4786 #define DSCC_RC_RANGE_PARAMETERS_3              _MMIO(0x6BA58)
4787 #define DSCC_RC_RANGE_PARAMETERS_3_UDW          _MMIO(0x6BA58 + 4)
4788 #define _ICL_DSC0_RC_RANGE_PARAMETERS_3_PB      (0x78220)
4789 #define _ICL_DSC0_RC_RANGE_PARAMETERS_3_UDW_PB  (0x78220 + 4)
4790 #define _ICL_DSC1_RC_RANGE_PARAMETERS_3_PB      (0x78320)
4791 #define _ICL_DSC1_RC_RANGE_PARAMETERS_3_UDW_PB  (0x78320 + 4)
4792 #define _ICL_DSC0_RC_RANGE_PARAMETERS_3_PC      (0x78420)
4793 #define _ICL_DSC0_RC_RANGE_PARAMETERS_3_UDW_PC  (0x78420 + 4)
4794 #define _ICL_DSC1_RC_RANGE_PARAMETERS_3_PC      (0x78520)
4795 #define _ICL_DSC1_RC_RANGE_PARAMETERS_3_UDW_PC  (0x78520 + 4)
4796 #define ICL_DSC0_RC_RANGE_PARAMETERS_3(pipe)            _MMIO_PIPE((pipe) - PIPE_B, \
4797                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_3_PB, \
4798                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_3_PC)
4799 #define ICL_DSC0_RC_RANGE_PARAMETERS_3_UDW(pipe)        _MMIO_PIPE((pipe) - PIPE_B, \
4800                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_3_UDW_PB, \
4801                                                         _ICL_DSC0_RC_RANGE_PARAMETERS_3_UDW_PC)
4802 #define ICL_DSC1_RC_RANGE_PARAMETERS_3(pipe)            _MMIO_PIPE((pipe) - PIPE_B, \
4803                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_3_PB, \
4804                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_3_PC)
4805 #define ICL_DSC1_RC_RANGE_PARAMETERS_3_UDW(pipe)        _MMIO_PIPE((pipe) - PIPE_B, \
4806                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_3_UDW_PB, \
4807                                                         _ICL_DSC1_RC_RANGE_PARAMETERS_3_UDW_PC)
4808
4809 /* VGA port control */
4810 #define ADPA                    _MMIO(0x61100)
4811 #define PCH_ADPA                _MMIO(0xe1100)
4812 #define VLV_ADPA                _MMIO(VLV_DISPLAY_BASE + 0x61100)
4813
4814 #define   ADPA_DAC_ENABLE       (1 << 31)
4815 #define   ADPA_DAC_DISABLE      0
4816 #define   ADPA_PIPE_SEL_SHIFT           30
4817 #define   ADPA_PIPE_SEL_MASK            (1 << 30)
4818 #define   ADPA_PIPE_SEL(pipe)           ((pipe) << 30)
4819 #define   ADPA_PIPE_SEL_SHIFT_CPT       29
4820 #define   ADPA_PIPE_SEL_MASK_CPT        (3 << 29)
4821 #define   ADPA_PIPE_SEL_CPT(pipe)       ((pipe) << 29)
4822 #define   ADPA_CRT_HOTPLUG_MASK  0x03ff0000 /* bit 25-16 */
4823 #define   ADPA_CRT_HOTPLUG_MONITOR_NONE  (0 << 24)
4824 #define   ADPA_CRT_HOTPLUG_MONITOR_MASK  (3 << 24)
4825 #define   ADPA_CRT_HOTPLUG_MONITOR_COLOR (3 << 24)
4826 #define   ADPA_CRT_HOTPLUG_MONITOR_MONO  (2 << 24)
4827 #define   ADPA_CRT_HOTPLUG_ENABLE        (1 << 23)
4828 #define   ADPA_CRT_HOTPLUG_PERIOD_64     (0 << 22)
4829 #define   ADPA_CRT_HOTPLUG_PERIOD_128    (1 << 22)
4830 #define   ADPA_CRT_HOTPLUG_WARMUP_5MS    (0 << 21)
4831 #define   ADPA_CRT_HOTPLUG_WARMUP_10MS   (1 << 21)
4832 #define   ADPA_CRT_HOTPLUG_SAMPLE_2S     (0 << 20)
4833 #define   ADPA_CRT_HOTPLUG_SAMPLE_4S     (1 << 20)
4834 #define   ADPA_CRT_HOTPLUG_VOLTAGE_40    (0 << 18)
4835 #define   ADPA_CRT_HOTPLUG_VOLTAGE_50    (1 << 18)
4836 #define   ADPA_CRT_HOTPLUG_VOLTAGE_60    (2 << 18)
4837 #define   ADPA_CRT_HOTPLUG_VOLTAGE_70    (3 << 18)
4838 #define   ADPA_CRT_HOTPLUG_VOLREF_325MV  (0 << 17)
4839 #define   ADPA_CRT_HOTPLUG_VOLREF_475MV  (1 << 17)
4840 #define   ADPA_CRT_HOTPLUG_FORCE_TRIGGER (1 << 16)
4841 #define   ADPA_USE_VGA_HVPOLARITY (1 << 15)
4842 #define   ADPA_SETS_HVPOLARITY  0
4843 #define   ADPA_VSYNC_CNTL_DISABLE (1 << 10)
4844 #define   ADPA_VSYNC_CNTL_ENABLE 0
4845 #define   ADPA_HSYNC_CNTL_DISABLE (1 << 11)
4846 #define   ADPA_HSYNC_CNTL_ENABLE 0
4847 #define   ADPA_VSYNC_ACTIVE_HIGH (1 << 4)
4848 #define   ADPA_VSYNC_ACTIVE_LOW 0
4849 #define   ADPA_HSYNC_ACTIVE_HIGH (1 << 3)
4850 #define   ADPA_HSYNC_ACTIVE_LOW 0
4851 #define   ADPA_DPMS_MASK        (~(3 << 10))
4852 #define   ADPA_DPMS_ON          (0 << 10)
4853 #define   ADPA_DPMS_SUSPEND     (1 << 10)
4854 #define   ADPA_DPMS_STANDBY     (2 << 10)
4855 #define   ADPA_DPMS_OFF         (3 << 10)
4856
4857
4858 /* Hotplug control (945+ only) */
4859 #define PORT_HOTPLUG_EN         _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x61110)
4860 #define   PORTB_HOTPLUG_INT_EN                  (1 << 29)
4861 #define   PORTC_HOTPLUG_INT_EN                  (1 << 28)
4862 #define   PORTD_HOTPLUG_INT_EN                  (1 << 27)
4863 #define   SDVOB_HOTPLUG_INT_EN                  (1 << 26)
4864 #define   SDVOC_HOTPLUG_INT_EN                  (1 << 25)
4865 #define   TV_HOTPLUG_INT_EN                     (1 << 18)
4866 #define   CRT_HOTPLUG_INT_EN                    (1 << 9)
4867 #define HOTPLUG_INT_EN_MASK                     (PORTB_HOTPLUG_INT_EN | \
4868                                                  PORTC_HOTPLUG_INT_EN | \
4869                                                  PORTD_HOTPLUG_INT_EN | \
4870                                                  SDVOC_HOTPLUG_INT_EN | \
4871                                                  SDVOB_HOTPLUG_INT_EN | \
4872                                                  CRT_HOTPLUG_INT_EN)
4873 #define   CRT_HOTPLUG_FORCE_DETECT              (1 << 3)
4874 #define CRT_HOTPLUG_ACTIVATION_PERIOD_32        (0 << 8)
4875 /* must use period 64 on GM45 according to docs */
4876 #define CRT_HOTPLUG_ACTIVATION_PERIOD_64        (1 << 8)
4877 #define CRT_HOTPLUG_DAC_ON_TIME_2M              (0 << 7)
4878 #define CRT_HOTPLUG_DAC_ON_TIME_4M              (1 << 7)
4879 #define CRT_HOTPLUG_VOLTAGE_COMPARE_40          (0 << 5)
4880 #define CRT_HOTPLUG_VOLTAGE_COMPARE_50          (1 << 5)
4881 #define CRT_HOTPLUG_VOLTAGE_COMPARE_60          (2 << 5)
4882 #define CRT_HOTPLUG_VOLTAGE_COMPARE_70          (3 << 5)
4883 #define CRT_HOTPLUG_VOLTAGE_COMPARE_MASK        (3 << 5)
4884 #define CRT_HOTPLUG_DETECT_DELAY_1G             (0 << 4)
4885 #define CRT_HOTPLUG_DETECT_DELAY_2G             (1 << 4)
4886 #define CRT_HOTPLUG_DETECT_VOLTAGE_325MV        (0 << 2)
4887 #define CRT_HOTPLUG_DETECT_VOLTAGE_475MV        (1 << 2)
4888
4889 #define PORT_HOTPLUG_STAT       _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x61114)
4890 /*
4891  * HDMI/DP bits are g4x+
4892  *
4893  * WARNING: Bspec for hpd status bits on gen4 seems to be completely confused.
4894  * Please check the detailed lore in the commit message for for experimental
4895  * evidence.
4896  */
4897 /* Bspec says GM45 should match G4X/VLV/CHV, but reality disagrees */
4898 #define   PORTD_HOTPLUG_LIVE_STATUS_GM45        (1 << 29)
4899 #define   PORTC_HOTPLUG_LIVE_STATUS_GM45        (1 << 28)
4900 #define   PORTB_HOTPLUG_LIVE_STATUS_GM45        (1 << 27)
4901 /* G4X/VLV/CHV DP/HDMI bits again match Bspec */
4902 #define   PORTD_HOTPLUG_LIVE_STATUS_G4X         (1 << 27)
4903 #define   PORTC_HOTPLUG_LIVE_STATUS_G4X         (1 << 28)
4904 #define   PORTB_HOTPLUG_LIVE_STATUS_G4X         (1 << 29)
4905 #define   PORTD_HOTPLUG_INT_STATUS              (3 << 21)
4906 #define   PORTD_HOTPLUG_INT_LONG_PULSE          (2 << 21)
4907 #define   PORTD_HOTPLUG_INT_SHORT_PULSE         (1 << 21)
4908 #define   PORTC_HOTPLUG_INT_STATUS              (3 << 19)
4909 #define   PORTC_HOTPLUG_INT_LONG_PULSE          (2 << 19)
4910 #define   PORTC_HOTPLUG_INT_SHORT_PULSE         (1 << 19)
4911 #define   PORTB_HOTPLUG_INT_STATUS              (3 << 17)
4912 #define   PORTB_HOTPLUG_INT_LONG_PULSE          (2 << 17)
4913 #define   PORTB_HOTPLUG_INT_SHORT_PLUSE         (1 << 17)
4914 /* CRT/TV common between gen3+ */
4915 #define   CRT_HOTPLUG_INT_STATUS                (1 << 11)
4916 #define   TV_HOTPLUG_INT_STATUS                 (1 << 10)
4917 #define   CRT_HOTPLUG_MONITOR_MASK              (3 << 8)
4918 #define   CRT_HOTPLUG_MONITOR_COLOR             (3 << 8)
4919 #define   CRT_HOTPLUG_MONITOR_MONO              (2 << 8)
4920 #define   CRT_HOTPLUG_MONITOR_NONE              (0 << 8)
4921 #define   DP_AUX_CHANNEL_D_INT_STATUS_G4X       (1 << 6)
4922 #define   DP_AUX_CHANNEL_C_INT_STATUS_G4X       (1 << 5)
4923 #define   DP_AUX_CHANNEL_B_INT_STATUS_G4X       (1 << 4)
4924 #define   DP_AUX_CHANNEL_MASK_INT_STATUS_G4X    (7 << 4)
4925
4926 /* SDVO is different across gen3/4 */
4927 #define   SDVOC_HOTPLUG_INT_STATUS_G4X          (1 << 3)
4928 #define   SDVOB_HOTPLUG_INT_STATUS_G4X          (1 << 2)
4929 /*
4930  * Bspec seems to be seriously misleaded about the SDVO hpd bits on i965g/gm,
4931  * since reality corrobates that they're the same as on gen3. But keep these
4932  * bits here (and the comment!) to help any other lost wanderers back onto the
4933  * right tracks.
4934  */
4935 #define   SDVOC_HOTPLUG_INT_STATUS_I965         (3 << 4)
4936 #define   SDVOB_HOTPLUG_INT_STATUS_I965         (3 << 2)
4937 #define   SDVOC_HOTPLUG_INT_STATUS_I915         (1 << 7)
4938 #define   SDVOB_HOTPLUG_INT_STATUS_I915         (1 << 6)
4939 #define   HOTPLUG_INT_STATUS_G4X                (CRT_HOTPLUG_INT_STATUS | \
4940                                                  SDVOB_HOTPLUG_INT_STATUS_G4X | \
4941                                                  SDVOC_HOTPLUG_INT_STATUS_G4X | \
4942                                                  PORTB_HOTPLUG_INT_STATUS | \
4943                                                  PORTC_HOTPLUG_INT_STATUS | \
4944                                                  PORTD_HOTPLUG_INT_STATUS)
4945
4946 #define HOTPLUG_INT_STATUS_I915                 (CRT_HOTPLUG_INT_STATUS | \
4947                                                  SDVOB_HOTPLUG_INT_STATUS_I915 | \
4948                                                  SDVOC_HOTPLUG_INT_STATUS_I915 | \
4949                                                  PORTB_HOTPLUG_INT_STATUS | \
4950                                                  PORTC_HOTPLUG_INT_STATUS | \
4951                                                  PORTD_HOTPLUG_INT_STATUS)
4952
4953 /* SDVO and HDMI port control.
4954  * The same register may be used for SDVO or HDMI */
4955 #define _GEN3_SDVOB     0x61140
4956 #define _GEN3_SDVOC     0x61160
4957 #define GEN3_SDVOB      _MMIO(_GEN3_SDVOB)
4958 #define GEN3_SDVOC      _MMIO(_GEN3_SDVOC)
4959 #define GEN4_HDMIB      GEN3_SDVOB
4960 #define GEN4_HDMIC      GEN3_SDVOC
4961 #define VLV_HDMIB       _MMIO(VLV_DISPLAY_BASE + 0x61140)
4962 #define VLV_HDMIC       _MMIO(VLV_DISPLAY_BASE + 0x61160)
4963 #define CHV_HDMID       _MMIO(VLV_DISPLAY_BASE + 0x6116C)
4964 #define PCH_SDVOB       _MMIO(0xe1140)
4965 #define PCH_HDMIB       PCH_SDVOB
4966 #define PCH_HDMIC       _MMIO(0xe1150)
4967 #define PCH_HDMID       _MMIO(0xe1160)
4968
4969 #define PORT_DFT_I9XX                           _MMIO(0x61150)
4970 #define   DC_BALANCE_RESET                      (1 << 25)
4971 #define PORT_DFT2_G4X           _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x61154)
4972 #define   DC_BALANCE_RESET_VLV                  (1 << 31)
4973 #define   PIPE_SCRAMBLE_RESET_MASK              ((1 << 14) | (0x3 << 0))
4974 #define   PIPE_C_SCRAMBLE_RESET                 (1 << 14) /* chv */
4975 #define   PIPE_B_SCRAMBLE_RESET                 (1 << 1)
4976 #define   PIPE_A_SCRAMBLE_RESET                 (1 << 0)
4977
4978 /* Gen 3 SDVO bits: */
4979 #define   SDVO_ENABLE                           (1 << 31)
4980 #define   SDVO_PIPE_SEL_SHIFT                   30
4981 #define   SDVO_PIPE_SEL_MASK                    (1 << 30)
4982 #define   SDVO_PIPE_SEL(pipe)                   ((pipe) << 30)
4983 #define   SDVO_STALL_SELECT                     (1 << 29)
4984 #define   SDVO_INTERRUPT_ENABLE                 (1 << 26)
4985 /*
4986  * 915G/GM SDVO pixel multiplier.
4987  * Programmed value is multiplier - 1, up to 5x.
4988  * \sa DPLL_MD_UDI_MULTIPLIER_MASK
4989  */
4990 #define   SDVO_PORT_MULTIPLY_MASK               (7 << 23)
4991 #define   SDVO_PORT_MULTIPLY_SHIFT              23
4992 #define   SDVO_PHASE_SELECT_MASK                (15 << 19)
4993 #define   SDVO_PHASE_SELECT_DEFAULT             (6 << 19)
4994 #define   SDVO_CLOCK_OUTPUT_INVERT              (1 << 18)
4995 #define   SDVOC_GANG_MODE                       (1 << 16) /* Port C only */
4996 #define   SDVO_BORDER_ENABLE                    (1 << 7) /* SDVO only */
4997 #define   SDVOB_PCIE_CONCURRENCY                (1 << 3) /* Port B only */
4998 #define   SDVO_DETECTED                         (1 << 2)
4999 /* Bits to be preserved when writing */
5000 #define   SDVOB_PRESERVE_MASK ((1 << 17) | (1 << 16) | (1 << 14) | \
5001                                SDVO_INTERRUPT_ENABLE)
5002 #define   SDVOC_PRESERVE_MASK ((1 << 17) | SDVO_INTERRUPT_ENABLE)
5003
5004 /* Gen 4 SDVO/HDMI bits: */
5005 #define   SDVO_COLOR_FORMAT_8bpc                (0 << 26)
5006 #define   SDVO_COLOR_FORMAT_MASK                (7 << 26)
5007 #define   SDVO_ENCODING_SDVO                    (0 << 10)
5008 #define   SDVO_ENCODING_HDMI                    (2 << 10)
5009 #define   HDMI_MODE_SELECT_HDMI                 (1 << 9) /* HDMI only */
5010 #define   HDMI_MODE_SELECT_DVI                  (0 << 9) /* HDMI only */
5011 #define   HDMI_COLOR_RANGE_16_235               (1 << 8) /* HDMI only */
5012 #define   HDMI_AUDIO_ENABLE                     (1 << 6) /* HDMI only */
5013 /* VSYNC/HSYNC bits new with 965, default is to be set */
5014 #define   SDVO_VSYNC_ACTIVE_HIGH                (1 << 4)
5015 #define   SDVO_HSYNC_ACTIVE_HIGH                (1 << 3)
5016
5017 /* Gen 5 (IBX) SDVO/HDMI bits: */
5018 #define   HDMI_COLOR_FORMAT_12bpc               (3 << 26) /* HDMI only */
5019 #define   SDVOB_HOTPLUG_ENABLE                  (1 << 23) /* SDVO only */
5020
5021 /* Gen 6 (CPT) SDVO/HDMI bits: */
5022 #define   SDVO_PIPE_SEL_SHIFT_CPT               29
5023 #define   SDVO_PIPE_SEL_MASK_CPT                (3 << 29)
5024 #define   SDVO_PIPE_SEL_CPT(pipe)               ((pipe) << 29)
5025
5026 /* CHV SDVO/HDMI bits: */
5027 #define   SDVO_PIPE_SEL_SHIFT_CHV               24
5028 #define   SDVO_PIPE_SEL_MASK_CHV                (3 << 24)
5029 #define   SDVO_PIPE_SEL_CHV(pipe)               ((pipe) << 24)
5030
5031
5032 /* DVO port control */
5033 #define _DVOA                   0x61120
5034 #define DVOA                    _MMIO(_DVOA)
5035 #define _DVOB                   0x61140
5036 #define DVOB                    _MMIO(_DVOB)
5037 #define _DVOC                   0x61160
5038 #define DVOC                    _MMIO(_DVOC)
5039 #define   DVO_ENABLE                    (1 << 31)
5040 #define   DVO_PIPE_SEL_SHIFT            30
5041 #define   DVO_PIPE_SEL_MASK             (1 << 30)
5042 #define   DVO_PIPE_SEL(pipe)            ((pipe) << 30)
5043 #define   DVO_PIPE_STALL_UNUSED         (0 << 28)
5044 #define   DVO_PIPE_STALL                (1 << 28)
5045 #define   DVO_PIPE_STALL_TV             (2 << 28)
5046 #define   DVO_PIPE_STALL_MASK           (3 << 28)
5047 #define   DVO_USE_VGA_SYNC              (1 << 15)
5048 #define   DVO_DATA_ORDER_I740           (0 << 14)
5049 #define   DVO_DATA_ORDER_FP             (1 << 14)
5050 #define   DVO_VSYNC_DISABLE             (1 << 11)
5051 #define   DVO_HSYNC_DISABLE             (1 << 10)
5052 #define   DVO_VSYNC_TRISTATE            (1 << 9)
5053 #define   DVO_HSYNC_TRISTATE            (1 << 8)
5054 #define   DVO_BORDER_ENABLE             (1 << 7)
5055 #define   DVO_DATA_ORDER_GBRG           (1 << 6)
5056 #define   DVO_DATA_ORDER_RGGB           (0 << 6)
5057 #define   DVO_DATA_ORDER_GBRG_ERRATA    (0 << 6)
5058 #define   DVO_DATA_ORDER_RGGB_ERRATA    (1 << 6)
5059 #define   DVO_VSYNC_ACTIVE_HIGH         (1 << 4)
5060 #define   DVO_HSYNC_ACTIVE_HIGH         (1 << 3)
5061 #define   DVO_BLANK_ACTIVE_HIGH         (1 << 2)
5062 #define   DVO_OUTPUT_CSTATE_PIXELS      (1 << 1)        /* SDG only */
5063 #define   DVO_OUTPUT_SOURCE_SIZE_PIXELS (1 << 0)        /* SDG only */
5064 #define   DVO_PRESERVE_MASK             (0x7 << 24)
5065 #define DVOA_SRCDIM             _MMIO(0x61124)
5066 #define DVOB_SRCDIM             _MMIO(0x61144)
5067 #define DVOC_SRCDIM             _MMIO(0x61164)
5068 #define   DVO_SRCDIM_HORIZONTAL_SHIFT   12
5069 #define   DVO_SRCDIM_VERTICAL_SHIFT     0
5070
5071 /* LVDS port control */
5072 #define LVDS                    _MMIO(0x61180)
5073 /*
5074  * Enables the LVDS port.  This bit must be set before DPLLs are enabled, as
5075  * the DPLL semantics change when the LVDS is assigned to that pipe.
5076  */
5077 #define   LVDS_PORT_EN                  (1 << 31)
5078 /* Selects pipe B for LVDS data.  Must be set on pre-965. */
5079 #define   LVDS_PIPE_SEL_SHIFT           30
5080 #define   LVDS_PIPE_SEL_MASK            (1 << 30)
5081 #define   LVDS_PIPE_SEL(pipe)           ((pipe) << 30)
5082 #define   LVDS_PIPE_SEL_SHIFT_CPT       29
5083 #define   LVDS_PIPE_SEL_MASK_CPT        (3 << 29)
5084 #define   LVDS_PIPE_SEL_CPT(pipe)       ((pipe) << 29)
5085 /* LVDS dithering flag on 965/g4x platform */
5086 #define   LVDS_ENABLE_DITHER            (1 << 25)
5087 /* LVDS sync polarity flags. Set to invert (i.e. negative) */
5088 #define   LVDS_VSYNC_POLARITY           (1 << 21)
5089 #define   LVDS_HSYNC_POLARITY           (1 << 20)
5090
5091 /* Enable border for unscaled (or aspect-scaled) display */
5092 #define   LVDS_BORDER_ENABLE            (1 << 15)
5093 /*
5094  * Enables the A0-A2 data pairs and CLKA, containing 18 bits of color data per
5095  * pixel.
5096  */
5097 #define   LVDS_A0A2_CLKA_POWER_MASK     (3 << 8)
5098 #define   LVDS_A0A2_CLKA_POWER_DOWN     (0 << 8)
5099 #define   LVDS_A0A2_CLKA_POWER_UP       (3 << 8)
5100 /*
5101  * Controls the A3 data pair, which contains the additional LSBs for 24 bit
5102  * mode.  Only enabled if LVDS_A0A2_CLKA_POWER_UP also indicates it should be
5103  * on.
5104  */
5105 #define   LVDS_A3_POWER_MASK            (3 << 6)
5106 #define   LVDS_A3_POWER_DOWN            (0 << 6)
5107 #define   LVDS_A3_POWER_UP              (3 << 6)
5108 /*
5109  * Controls the CLKB pair.  This should only be set when LVDS_B0B3_POWER_UP
5110  * is set.
5111  */
5112 #define   LVDS_CLKB_POWER_MASK          (3 << 4)
5113 #define   LVDS_CLKB_POWER_DOWN          (0 << 4)
5114 #define   LVDS_CLKB_POWER_UP            (3 << 4)
5115 /*
5116  * Controls the B0-B3 data pairs.  This must be set to match the DPLL p2
5117  * setting for whether we are in dual-channel mode.  The B3 pair will
5118  * additionally only be powered up when LVDS_A3_POWER_UP is set.
5119  */
5120 #define   LVDS_B0B3_POWER_MASK          (3 << 2)
5121 #define   LVDS_B0B3_POWER_DOWN          (0 << 2)
5122 #define   LVDS_B0B3_POWER_UP            (3 << 2)
5123
5124 /* Video Data Island Packet control */
5125 #define VIDEO_DIP_DATA          _MMIO(0x61178)
5126 /* Read the description of VIDEO_DIP_DATA (before Haswell) or VIDEO_DIP_ECC
5127  * (Haswell and newer) to see which VIDEO_DIP_DATA byte corresponds to each byte
5128  * of the infoframe structure specified by CEA-861. */
5129 #define   VIDEO_DIP_DATA_SIZE   32
5130 #define   VIDEO_DIP_GMP_DATA_SIZE       36
5131 #define   VIDEO_DIP_VSC_DATA_SIZE       36
5132 #define   VIDEO_DIP_PPS_DATA_SIZE       132
5133 #define VIDEO_DIP_CTL           _MMIO(0x61170)
5134 /* Pre HSW: */
5135 #define   VIDEO_DIP_ENABLE              (1 << 31)
5136 #define   VIDEO_DIP_PORT(port)          ((port) << 29)
5137 #define   VIDEO_DIP_PORT_MASK           (3 << 29)
5138 #define   VIDEO_DIP_ENABLE_GCP          (1 << 25) /* ilk+ */
5139 #define   VIDEO_DIP_ENABLE_AVI          (1 << 21)
5140 #define   VIDEO_DIP_ENABLE_VENDOR       (2 << 21)
5141 #define   VIDEO_DIP_ENABLE_GAMUT        (4 << 21) /* ilk+ */
5142 #define   VIDEO_DIP_ENABLE_SPD          (8 << 21)
5143 #define   VIDEO_DIP_SELECT_AVI          (0 << 19)
5144 #define   VIDEO_DIP_SELECT_VENDOR       (1 << 19)
5145 #define   VIDEO_DIP_SELECT_GAMUT        (2 << 19)
5146 #define   VIDEO_DIP_SELECT_SPD          (3 << 19)
5147 #define   VIDEO_DIP_SELECT_MASK         (3 << 19)
5148 #define   VIDEO_DIP_FREQ_ONCE           (0 << 16)
5149 #define   VIDEO_DIP_FREQ_VSYNC          (1 << 16)
5150 #define   VIDEO_DIP_FREQ_2VSYNC         (2 << 16)
5151 #define   VIDEO_DIP_FREQ_MASK           (3 << 16)
5152 /* HSW and later: */
5153 #define   VIDEO_DIP_ENABLE_DRM_GLK      (1 << 28)
5154 #define   PSR_VSC_BIT_7_SET             (1 << 27)
5155 #define   VSC_SELECT_MASK               (0x3 << 25)
5156 #define   VSC_SELECT_SHIFT              25
5157 #define   VSC_DIP_HW_HEA_DATA           (0 << 25)
5158 #define   VSC_DIP_HW_HEA_SW_DATA        (1 << 25)
5159 #define   VSC_DIP_HW_DATA_SW_HEA        (2 << 25)
5160 #define   VSC_DIP_SW_HEA_DATA           (3 << 25)
5161 #define   VDIP_ENABLE_PPS               (1 << 24)
5162 #define   VIDEO_DIP_ENABLE_VSC_HSW      (1 << 20)
5163 #define   VIDEO_DIP_ENABLE_GCP_HSW      (1 << 16)
5164 #define   VIDEO_DIP_ENABLE_AVI_HSW      (1 << 12)
5165 #define   VIDEO_DIP_ENABLE_VS_HSW       (1 << 8)
5166 #define   VIDEO_DIP_ENABLE_GMP_HSW      (1 << 4)
5167 #define   VIDEO_DIP_ENABLE_SPD_HSW      (1 << 0)
5168
5169 /* Panel power sequencing */
5170 #define PPS_BASE                        0x61200
5171 #define VLV_PPS_BASE                    (VLV_DISPLAY_BASE + PPS_BASE)
5172 #define PCH_PPS_BASE                    0xC7200
5173
5174 #define _MMIO_PPS(pps_idx, reg)         _MMIO(dev_priv->pps_mmio_base - \
5175                                               PPS_BASE + (reg) +        \
5176                                               (pps_idx) * 0x100)
5177
5178 #define _PP_STATUS                      0x61200
5179 #define PP_STATUS(pps_idx)              _MMIO_PPS(pps_idx, _PP_STATUS)
5180 #define   PP_ON                         REG_BIT(31)
5181 /*
5182  * Indicates that all dependencies of the panel are on:
5183  *
5184  * - PLL enabled
5185  * - pipe enabled
5186  * - LVDS/DVOB/DVOC on
5187  */
5188 #define   PP_READY                      REG_BIT(30)
5189 #define   PP_SEQUENCE_MASK              REG_GENMASK(29, 28)
5190 #define   PP_SEQUENCE_NONE              REG_FIELD_PREP(PP_SEQUENCE_MASK, 0)
5191 #define   PP_SEQUENCE_POWER_UP          REG_FIELD_PREP(PP_SEQUENCE_MASK, 1)
5192 #define   PP_SEQUENCE_POWER_DOWN        REG_FIELD_PREP(PP_SEQUENCE_MASK, 2)
5193 #define   PP_CYCLE_DELAY_ACTIVE         REG_BIT(27)
5194 #define   PP_SEQUENCE_STATE_MASK        REG_GENMASK(3, 0)
5195 #define   PP_SEQUENCE_STATE_OFF_IDLE    REG_FIELD_PREP(PP_SEQUENCE_STATE_MASK, 0x0)
5196 #define   PP_SEQUENCE_STATE_OFF_S0_1    REG_FIELD_PREP(PP_SEQUENCE_STATE_MASK, 0x1)
5197 #define   PP_SEQUENCE_STATE_OFF_S0_2    REG_FIELD_PREP(PP_SEQUENCE_STATE_MASK, 0x2)
5198 #define   PP_SEQUENCE_STATE_OFF_S0_3    REG_FIELD_PREP(PP_SEQUENCE_STATE_MASK, 0x3)
5199 #define   PP_SEQUENCE_STATE_ON_IDLE     REG_FIELD_PREP(PP_SEQUENCE_STATE_MASK, 0x8)
5200 #define   PP_SEQUENCE_STATE_ON_S1_1     REG_FIELD_PREP(PP_SEQUENCE_STATE_MASK, 0x9)
5201 #define   PP_SEQUENCE_STATE_ON_S1_2     REG_FIELD_PREP(PP_SEQUENCE_STATE_MASK, 0xa)
5202 #define   PP_SEQUENCE_STATE_ON_S1_3     REG_FIELD_PREP(PP_SEQUENCE_STATE_MASK, 0xb)
5203 #define   PP_SEQUENCE_STATE_RESET       REG_FIELD_PREP(PP_SEQUENCE_STATE_MASK, 0xf)
5204
5205 #define _PP_CONTROL                     0x61204
5206 #define PP_CONTROL(pps_idx)             _MMIO_PPS(pps_idx, _PP_CONTROL)
5207 #define  PANEL_UNLOCK_MASK              REG_GENMASK(31, 16)
5208 #define  PANEL_UNLOCK_REGS              REG_FIELD_PREP(PANEL_UNLOCK_MASK, 0xabcd)
5209 #define  BXT_POWER_CYCLE_DELAY_MASK     REG_GENMASK(8, 4)
5210 #define  EDP_FORCE_VDD                  REG_BIT(3)
5211 #define  EDP_BLC_ENABLE                 REG_BIT(2)
5212 #define  PANEL_POWER_RESET              REG_BIT(1)
5213 #define  PANEL_POWER_ON                 REG_BIT(0)
5214
5215 #define _PP_ON_DELAYS                   0x61208
5216 #define PP_ON_DELAYS(pps_idx)           _MMIO_PPS(pps_idx, _PP_ON_DELAYS)
5217 #define  PANEL_PORT_SELECT_MASK         REG_GENMASK(31, 30)
5218 #define  PANEL_PORT_SELECT_LVDS         REG_FIELD_PREP(PANEL_PORT_SELECT_MASK, 0)
5219 #define  PANEL_PORT_SELECT_DPA          REG_FIELD_PREP(PANEL_PORT_SELECT_MASK, 1)
5220 #define  PANEL_PORT_SELECT_DPC          REG_FIELD_PREP(PANEL_PORT_SELECT_MASK, 2)
5221 #define  PANEL_PORT_SELECT_DPD          REG_FIELD_PREP(PANEL_PORT_SELECT_MASK, 3)
5222 #define  PANEL_PORT_SELECT_VLV(port)    REG_FIELD_PREP(PANEL_PORT_SELECT_MASK, port)
5223 #define  PANEL_POWER_UP_DELAY_MASK      REG_GENMASK(28, 16)
5224 #define  PANEL_LIGHT_ON_DELAY_MASK      REG_GENMASK(12, 0)
5225
5226 #define _PP_OFF_DELAYS                  0x6120C
5227 #define PP_OFF_DELAYS(pps_idx)          _MMIO_PPS(pps_idx, _PP_OFF_DELAYS)
5228 #define  PANEL_POWER_DOWN_DELAY_MASK    REG_GENMASK(28, 16)
5229 #define  PANEL_LIGHT_OFF_DELAY_MASK     REG_GENMASK(12, 0)
5230
5231 #define _PP_DIVISOR                     0x61210
5232 #define PP_DIVISOR(pps_idx)             _MMIO_PPS(pps_idx, _PP_DIVISOR)
5233 #define  PP_REFERENCE_DIVIDER_MASK      REG_GENMASK(31, 8)
5234 #define  PANEL_POWER_CYCLE_DELAY_MASK   REG_GENMASK(4, 0)
5235
5236 /* Panel fitting */
5237 #define PFIT_CONTROL    _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x61230)
5238 #define   PFIT_ENABLE           (1 << 31)
5239 #define   PFIT_PIPE_MASK        (3 << 29)
5240 #define   PFIT_PIPE_SHIFT       29
5241 #define   PFIT_PIPE(pipe)       ((pipe) << 29)
5242 #define   VERT_INTERP_DISABLE   (0 << 10)
5243 #define   VERT_INTERP_BILINEAR  (1 << 10)
5244 #define   VERT_INTERP_MASK      (3 << 10)
5245 #define   VERT_AUTO_SCALE       (1 << 9)
5246 #define   HORIZ_INTERP_DISABLE  (0 << 6)
5247 #define   HORIZ_INTERP_BILINEAR (1 << 6)
5248 #define   HORIZ_INTERP_MASK     (3 << 6)
5249 #define   HORIZ_AUTO_SCALE      (1 << 5)
5250 #define   PANEL_8TO6_DITHER_ENABLE (1 << 3)
5251 #define   PFIT_FILTER_FUZZY     (0 << 24)
5252 #define   PFIT_SCALING_AUTO     (0 << 26)
5253 #define   PFIT_SCALING_PROGRAMMED (1 << 26)
5254 #define   PFIT_SCALING_PILLAR   (2 << 26)
5255 #define   PFIT_SCALING_LETTER   (3 << 26)
5256 #define PFIT_PGM_RATIOS _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x61234)
5257 /* Pre-965 */
5258 #define         PFIT_VERT_SCALE_SHIFT           20
5259 #define         PFIT_VERT_SCALE_MASK            0xfff00000
5260 #define         PFIT_HORIZ_SCALE_SHIFT          4
5261 #define         PFIT_HORIZ_SCALE_MASK           0x0000fff0
5262 /* 965+ */
5263 #define         PFIT_VERT_SCALE_SHIFT_965       16
5264 #define         PFIT_VERT_SCALE_MASK_965        0x1fff0000
5265 #define         PFIT_HORIZ_SCALE_SHIFT_965      0
5266 #define         PFIT_HORIZ_SCALE_MASK_965       0x00001fff
5267
5268 #define PFIT_AUTO_RATIOS _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x61238)
5269
5270 #define _VLV_BLC_PWM_CTL2_A (DISPLAY_MMIO_BASE(dev_priv) + 0x61250)
5271 #define _VLV_BLC_PWM_CTL2_B (DISPLAY_MMIO_BASE(dev_priv) + 0x61350)
5272 #define VLV_BLC_PWM_CTL2(pipe) _MMIO_PIPE(pipe, _VLV_BLC_PWM_CTL2_A, \
5273                                          _VLV_BLC_PWM_CTL2_B)
5274
5275 #define _VLV_BLC_PWM_CTL_A (DISPLAY_MMIO_BASE(dev_priv) + 0x61254)
5276 #define _VLV_BLC_PWM_CTL_B (DISPLAY_MMIO_BASE(dev_priv) + 0x61354)
5277 #define VLV_BLC_PWM_CTL(pipe) _MMIO_PIPE(pipe, _VLV_BLC_PWM_CTL_A, \
5278                                         _VLV_BLC_PWM_CTL_B)
5279
5280 #define _VLV_BLC_HIST_CTL_A (DISPLAY_MMIO_BASE(dev_priv) + 0x61260)
5281 #define _VLV_BLC_HIST_CTL_B (DISPLAY_MMIO_BASE(dev_priv) + 0x61360)
5282 #define VLV_BLC_HIST_CTL(pipe) _MMIO_PIPE(pipe, _VLV_BLC_HIST_CTL_A, \
5283                                          _VLV_BLC_HIST_CTL_B)
5284
5285 /* Backlight control */
5286 #define BLC_PWM_CTL2    _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x61250) /* 965+ only */
5287 #define   BLM_PWM_ENABLE                (1 << 31)
5288 #define   BLM_COMBINATION_MODE          (1 << 30) /* gen4 only */
5289 #define   BLM_PIPE_SELECT               (1 << 29)
5290 #define   BLM_PIPE_SELECT_IVB           (3 << 29)
5291 #define   BLM_PIPE_A                    (0 << 29)
5292 #define   BLM_PIPE_B                    (1 << 29)
5293 #define   BLM_PIPE_C                    (2 << 29) /* ivb + */
5294 #define   BLM_TRANSCODER_A              BLM_PIPE_A /* hsw */
5295 #define   BLM_TRANSCODER_B              BLM_PIPE_B
5296 #define   BLM_TRANSCODER_C              BLM_PIPE_C
5297 #define   BLM_TRANSCODER_EDP            (3 << 29)
5298 #define   BLM_PIPE(pipe)                ((pipe) << 29)
5299 #define   BLM_POLARITY_I965             (1 << 28) /* gen4 only */
5300 #define   BLM_PHASE_IN_INTERUPT_STATUS  (1 << 26)
5301 #define   BLM_PHASE_IN_ENABLE           (1 << 25)
5302 #define   BLM_PHASE_IN_INTERUPT_ENABL   (1 << 24)
5303 #define   BLM_PHASE_IN_TIME_BASE_SHIFT  (16)
5304 #define   BLM_PHASE_IN_TIME_BASE_MASK   (0xff << 16)
5305 #define   BLM_PHASE_IN_COUNT_SHIFT      (8)
5306 #define   BLM_PHASE_IN_COUNT_MASK       (0xff << 8)
5307 #define   BLM_PHASE_IN_INCR_SHIFT       (0)
5308 #define   BLM_PHASE_IN_INCR_MASK        (0xff << 0)
5309 #define BLC_PWM_CTL     _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x61254)
5310 /*
5311  * This is the most significant 15 bits of the number of backlight cycles in a
5312  * complete cycle of the modulated backlight control.
5313  *
5314  * The actual value is this field multiplied by two.
5315  */
5316 #define   BACKLIGHT_MODULATION_FREQ_SHIFT       (17)
5317 #define   BACKLIGHT_MODULATION_FREQ_MASK        (0x7fff << 17)
5318 #define   BLM_LEGACY_MODE                       (1 << 16) /* gen2 only */
5319 /*
5320  * This is the number of cycles out of the backlight modulation cycle for which
5321  * the backlight is on.
5322  *
5323  * This field must be no greater than the number of cycles in the complete
5324  * backlight modulation cycle.
5325  */
5326 #define   BACKLIGHT_DUTY_CYCLE_SHIFT            (0)
5327 #define   BACKLIGHT_DUTY_CYCLE_MASK             (0xffff)
5328 #define   BACKLIGHT_DUTY_CYCLE_MASK_PNV         (0xfffe)
5329 #define   BLM_POLARITY_PNV                      (1 << 0) /* pnv only */
5330
5331 #define BLC_HIST_CTL    _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x61260)
5332 #define  BLM_HISTOGRAM_ENABLE                   (1 << 31)
5333
5334 /* New registers for PCH-split platforms. Safe where new bits show up, the
5335  * register layout machtes with gen4 BLC_PWM_CTL[12]. */
5336 #define BLC_PWM_CPU_CTL2        _MMIO(0x48250)
5337 #define BLC_PWM_CPU_CTL         _MMIO(0x48254)
5338
5339 #define HSW_BLC_PWM2_CTL        _MMIO(0x48350)
5340
5341 /* PCH CTL1 is totally different, all but the below bits are reserved. CTL2 is
5342  * like the normal CTL from gen4 and earlier. Hooray for confusing naming. */
5343 #define BLC_PWM_PCH_CTL1        _MMIO(0xc8250)
5344 #define   BLM_PCH_PWM_ENABLE                    (1 << 31)
5345 #define   BLM_PCH_OVERRIDE_ENABLE               (1 << 30)
5346 #define   BLM_PCH_POLARITY                      (1 << 29)
5347 #define BLC_PWM_PCH_CTL2        _MMIO(0xc8254)
5348
5349 #define UTIL_PIN_CTL                    _MMIO(0x48400)
5350 #define   UTIL_PIN_ENABLE               (1 << 31)
5351 #define   UTIL_PIN_PIPE_MASK            (3 << 29)
5352 #define   UTIL_PIN_PIPE(x)              ((x) << 29)
5353 #define   UTIL_PIN_MODE_MASK            (0xf << 24)
5354 #define   UTIL_PIN_MODE_DATA            (0 << 24)
5355 #define   UTIL_PIN_MODE_PWM             (1 << 24)
5356 #define   UTIL_PIN_MODE_VBLANK          (4 << 24)
5357 #define   UTIL_PIN_MODE_VSYNC           (5 << 24)
5358 #define   UTIL_PIN_MODE_EYE_LEVEL       (8 << 24)
5359 #define   UTIL_PIN_OUTPUT_DATA          (1 << 23)
5360 #define   UTIL_PIN_POLARITY             (1 << 22)
5361 #define   UTIL_PIN_DIRECTION_INPUT      (1 << 19)
5362 #define   UTIL_PIN_INPUT_DATA           (1 << 16)
5363
5364 /* BXT backlight register definition. */
5365 #define _BXT_BLC_PWM_CTL1                       0xC8250
5366 #define   BXT_BLC_PWM_ENABLE                    (1 << 31)
5367 #define   BXT_BLC_PWM_POLARITY                  (1 << 29)
5368 #define _BXT_BLC_PWM_FREQ1                      0xC8254
5369 #define _BXT_BLC_PWM_DUTY1                      0xC8258
5370
5371 #define _BXT_BLC_PWM_CTL2                       0xC8350
5372 #define _BXT_BLC_PWM_FREQ2                      0xC8354
5373 #define _BXT_BLC_PWM_DUTY2                      0xC8358
5374
5375 #define BXT_BLC_PWM_CTL(controller)    _MMIO_PIPE(controller,           \
5376                                         _BXT_BLC_PWM_CTL1, _BXT_BLC_PWM_CTL2)
5377 #define BXT_BLC_PWM_FREQ(controller)   _MMIO_PIPE(controller, \
5378                                         _BXT_BLC_PWM_FREQ1, _BXT_BLC_PWM_FREQ2)
5379 #define BXT_BLC_PWM_DUTY(controller)   _MMIO_PIPE(controller, \
5380                                         _BXT_BLC_PWM_DUTY1, _BXT_BLC_PWM_DUTY2)
5381
5382 #define PCH_GTC_CTL             _MMIO(0xe7000)
5383 #define   PCH_GTC_ENABLE        (1 << 31)
5384
5385 /* TV port control */
5386 #define TV_CTL                  _MMIO(0x68000)
5387 /* Enables the TV encoder */
5388 # define TV_ENC_ENABLE                  (1 << 31)
5389 /* Sources the TV encoder input from pipe B instead of A. */
5390 # define TV_ENC_PIPE_SEL_SHIFT          30
5391 # define TV_ENC_PIPE_SEL_MASK           (1 << 30)
5392 # define TV_ENC_PIPE_SEL(pipe)          ((pipe) << 30)
5393 /* Outputs composite video (DAC A only) */
5394 # define TV_ENC_OUTPUT_COMPOSITE        (0 << 28)
5395 /* Outputs SVideo video (DAC B/C) */
5396 # define TV_ENC_OUTPUT_SVIDEO           (1 << 28)
5397 /* Outputs Component video (DAC A/B/C) */
5398 # define TV_ENC_OUTPUT_COMPONENT        (2 << 28)
5399 /* Outputs Composite and SVideo (DAC A/B/C) */
5400 # define TV_ENC_OUTPUT_SVIDEO_COMPOSITE (3 << 28)
5401 # define TV_TRILEVEL_SYNC               (1 << 21)
5402 /* Enables slow sync generation (945GM only) */
5403 # define TV_SLOW_SYNC                   (1 << 20)
5404 /* Selects 4x oversampling for 480i and 576p */
5405 # define TV_OVERSAMPLE_4X               (0 << 18)
5406 /* Selects 2x oversampling for 720p and 1080i */
5407 # define TV_OVERSAMPLE_2X               (1 << 18)
5408 /* Selects no oversampling for 1080p */
5409 # define TV_OVERSAMPLE_NONE             (2 << 18)
5410 /* Selects 8x oversampling */
5411 # define TV_OVERSAMPLE_8X               (3 << 18)
5412 # define TV_OVERSAMPLE_MASK             (3 << 18)
5413 /* Selects progressive mode rather than interlaced */
5414 # define TV_PROGRESSIVE                 (1 << 17)
5415 /* Sets the colorburst to PAL mode.  Required for non-M PAL modes. */
5416 # define TV_PAL_BURST                   (1 << 16)
5417 /* Field for setting delay of Y compared to C */
5418 # define TV_YC_SKEW_MASK                (7 << 12)
5419 /* Enables a fix for 480p/576p standard definition modes on the 915GM only */
5420 # define TV_ENC_SDP_FIX                 (1 << 11)
5421 /*
5422  * Enables a fix for the 915GM only.
5423  *
5424  * Not sure what it does.
5425  */
5426 # define TV_ENC_C0_FIX                  (1 << 10)
5427 /* Bits that must be preserved by software */
5428 # define TV_CTL_SAVE                    ((1 << 11) | (3 << 9) | (7 << 6) | 0xf)
5429 # define TV_FUSE_STATE_MASK             (3 << 4)
5430 /* Read-only state that reports all features enabled */
5431 # define TV_FUSE_STATE_ENABLED          (0 << 4)
5432 /* Read-only state that reports that Macrovision is disabled in hardware*/
5433 # define TV_FUSE_STATE_NO_MACROVISION   (1 << 4)
5434 /* Read-only state that reports that TV-out is disabled in hardware. */
5435 # define TV_FUSE_STATE_DISABLED         (2 << 4)
5436 /* Normal operation */
5437 # define TV_TEST_MODE_NORMAL            (0 << 0)
5438 /* Encoder test pattern 1 - combo pattern */
5439 # define TV_TEST_MODE_PATTERN_1         (1 << 0)
5440 /* Encoder test pattern 2 - full screen vertical 75% color bars */
5441 # define TV_TEST_MODE_PATTERN_2         (2 << 0)
5442 /* Encoder test pattern 3 - full screen horizontal 75% color bars */
5443 # define TV_TEST_MODE_PATTERN_3         (3 << 0)
5444 /* Encoder test pattern 4 - random noise */
5445 # define TV_TEST_MODE_PATTERN_4         (4 << 0)
5446 /* Encoder test pattern 5 - linear color ramps */
5447 # define TV_TEST_MODE_PATTERN_5         (5 << 0)
5448 /*
5449  * This test mode forces the DACs to 50% of full output.
5450  *
5451  * This is used for load detection in combination with TVDAC_SENSE_MASK
5452  */
5453 # define TV_TEST_MODE_MONITOR_DETECT    (7 << 0)
5454 # define TV_TEST_MODE_MASK              (7 << 0)
5455
5456 #define TV_DAC                  _MMIO(0x68004)
5457 # define TV_DAC_SAVE            0x00ffff00
5458 /*
5459  * Reports that DAC state change logic has reported change (RO).
5460  *
5461  * This gets cleared when TV_DAC_STATE_EN is cleared
5462 */
5463 # define TVDAC_STATE_CHG                (1 << 31)
5464 # define TVDAC_SENSE_MASK               (7 << 28)
5465 /* Reports that DAC A voltage is above the detect threshold */
5466 # define TVDAC_A_SENSE                  (1 << 30)
5467 /* Reports that DAC B voltage is above the detect threshold */
5468 # define TVDAC_B_SENSE                  (1 << 29)
5469 /* Reports that DAC C voltage is above the detect threshold */
5470 # define TVDAC_C_SENSE                  (1 << 28)
5471 /*
5472  * Enables DAC state detection logic, for load-based TV detection.
5473  *
5474  * The PLL of the chosen pipe (in TV_CTL) must be running, and the encoder set
5475  * to off, for load detection to work.
5476  */
5477 # define TVDAC_STATE_CHG_EN             (1 << 27)
5478 /* Sets the DAC A sense value to high */
5479 # define TVDAC_A_SENSE_CTL              (1 << 26)
5480 /* Sets the DAC B sense value to high */
5481 # define TVDAC_B_SENSE_CTL              (1 << 25)
5482 /* Sets the DAC C sense value to high */
5483 # define TVDAC_C_SENSE_CTL              (1 << 24)
5484 /* Overrides the ENC_ENABLE and DAC voltage levels */
5485 # define DAC_CTL_OVERRIDE               (1 << 7)
5486 /* Sets the slew rate.  Must be preserved in software */
5487 # define ENC_TVDAC_SLEW_FAST            (1 << 6)
5488 # define DAC_A_1_3_V                    (0 << 4)
5489 # define DAC_A_1_1_V                    (1 << 4)
5490 # define DAC_A_0_7_V                    (2 << 4)
5491 # define DAC_A_MASK                     (3 << 4)
5492 # define DAC_B_1_3_V                    (0 << 2)
5493 # define DAC_B_1_1_V                    (1 << 2)
5494 # define DAC_B_0_7_V                    (2 << 2)
5495 # define DAC_B_MASK                     (3 << 2)
5496 # define DAC_C_1_3_V                    (0 << 0)
5497 # define DAC_C_1_1_V                    (1 << 0)
5498 # define DAC_C_0_7_V                    (2 << 0)
5499 # define DAC_C_MASK                     (3 << 0)
5500
5501 /*
5502  * CSC coefficients are stored in a floating point format with 9 bits of
5503  * mantissa and 2 or 3 bits of exponent.  The exponent is represented as 2**-n,
5504  * where 2-bit exponents are unsigned n, and 3-bit exponents are signed n with
5505  * -1 (0x3) being the only legal negative value.
5506  */
5507 #define TV_CSC_Y                _MMIO(0x68010)
5508 # define TV_RY_MASK                     0x07ff0000
5509 # define TV_RY_SHIFT                    16
5510 # define TV_GY_MASK                     0x00000fff
5511 # define TV_GY_SHIFT                    0
5512
5513 #define TV_CSC_Y2               _MMIO(0x68014)
5514 # define TV_BY_MASK                     0x07ff0000
5515 # define TV_BY_SHIFT                    16
5516 /*
5517  * Y attenuation for component video.
5518  *
5519  * Stored in 1.9 fixed point.
5520  */
5521 # define TV_AY_MASK                     0x000003ff
5522 # define TV_AY_SHIFT                    0
5523
5524 #define TV_CSC_U                _MMIO(0x68018)
5525 # define TV_RU_MASK                     0x07ff0000
5526 # define TV_RU_SHIFT                    16
5527 # define TV_GU_MASK                     0x000007ff
5528 # define TV_GU_SHIFT                    0
5529
5530 #define TV_CSC_U2               _MMIO(0x6801c)
5531 # define TV_BU_MASK                     0x07ff0000
5532 # define TV_BU_SHIFT                    16
5533 /*
5534  * U attenuation for component video.
5535  *
5536  * Stored in 1.9 fixed point.
5537  */
5538 # define TV_AU_MASK                     0x000003ff
5539 # define TV_AU_SHIFT                    0
5540
5541 #define TV_CSC_V                _MMIO(0x68020)
5542 # define TV_RV_MASK                     0x0fff0000
5543 # define TV_RV_SHIFT                    16
5544 # define TV_GV_MASK                     0x000007ff
5545 # define TV_GV_SHIFT                    0
5546
5547 #define TV_CSC_V2               _MMIO(0x68024)
5548 # define TV_BV_MASK                     0x07ff0000
5549 # define TV_BV_SHIFT                    16
5550 /*
5551  * V attenuation for component video.
5552  *
5553  * Stored in 1.9 fixed point.
5554  */
5555 # define TV_AV_MASK                     0x000007ff
5556 # define TV_AV_SHIFT                    0
5557
5558 #define TV_CLR_KNOBS            _MMIO(0x68028)
5559 /* 2s-complement brightness adjustment */
5560 # define TV_BRIGHTNESS_MASK             0xff000000
5561 # define TV_BRIGHTNESS_SHIFT            24
5562 /* Contrast adjustment, as a 2.6 unsigned floating point number */
5563 # define TV_CONTRAST_MASK               0x00ff0000
5564 # define TV_CONTRAST_SHIFT              16
5565 /* Saturation adjustment, as a 2.6 unsigned floating point number */
5566 # define TV_SATURATION_MASK             0x0000ff00
5567 # define TV_SATURATION_SHIFT            8
5568 /* Hue adjustment, as an integer phase angle in degrees */
5569 # define TV_HUE_MASK                    0x000000ff
5570 # define TV_HUE_SHIFT                   0
5571
5572 #define TV_CLR_LEVEL            _MMIO(0x6802c)
5573 /* Controls the DAC level for black */
5574 # define TV_BLACK_LEVEL_MASK            0x01ff0000
5575 # define TV_BLACK_LEVEL_SHIFT           16
5576 /* Controls the DAC level for blanking */
5577 # define TV_BLANK_LEVEL_MASK            0x000001ff
5578 # define TV_BLANK_LEVEL_SHIFT           0
5579
5580 #define TV_H_CTL_1              _MMIO(0x68030)
5581 /* Number of pixels in the hsync. */
5582 # define TV_HSYNC_END_MASK              0x1fff0000
5583 # define TV_HSYNC_END_SHIFT             16
5584 /* Total number of pixels minus one in the line (display and blanking). */
5585 # define TV_HTOTAL_MASK                 0x00001fff
5586 # define TV_HTOTAL_SHIFT                0
5587
5588 #define TV_H_CTL_2              _MMIO(0x68034)
5589 /* Enables the colorburst (needed for non-component color) */
5590 # define TV_BURST_ENA                   (1 << 31)
5591 /* Offset of the colorburst from the start of hsync, in pixels minus one. */
5592 # define TV_HBURST_START_SHIFT          16
5593 # define TV_HBURST_START_MASK           0x1fff0000
5594 /* Length of the colorburst */
5595 # define TV_HBURST_LEN_SHIFT            0
5596 # define TV_HBURST_LEN_MASK             0x0001fff
5597
5598 #define TV_H_CTL_3              _MMIO(0x68038)
5599 /* End of hblank, measured in pixels minus one from start of hsync */
5600 # define TV_HBLANK_END_SHIFT            16
5601 # define TV_HBLANK_END_MASK             0x1fff0000
5602 /* Start of hblank, measured in pixels minus one from start of hsync */
5603 # define TV_HBLANK_START_SHIFT          0
5604 # define TV_HBLANK_START_MASK           0x0001fff
5605
5606 #define TV_V_CTL_1              _MMIO(0x6803c)
5607 /* XXX */
5608 # define TV_NBR_END_SHIFT               16
5609 # define TV_NBR_END_MASK                0x07ff0000
5610 /* XXX */
5611 # define TV_VI_END_F1_SHIFT             8
5612 # define TV_VI_END_F1_MASK              0x00003f00
5613 /* XXX */
5614 # define TV_VI_END_F2_SHIFT             0
5615 # define TV_VI_END_F2_MASK              0x0000003f
5616
5617 #define TV_V_CTL_2              _MMIO(0x68040)
5618 /* Length of vsync, in half lines */
5619 # define TV_VSYNC_LEN_MASK              0x07ff0000
5620 # define TV_VSYNC_LEN_SHIFT             16
5621 /* Offset of the start of vsync in field 1, measured in one less than the
5622  * number of half lines.
5623  */
5624 # define TV_VSYNC_START_F1_MASK         0x00007f00
5625 # define TV_VSYNC_START_F1_SHIFT        8
5626 /*
5627  * Offset of the start of vsync in field 2, measured in one less than the
5628  * number of half lines.
5629  */
5630 # define TV_VSYNC_START_F2_MASK         0x0000007f
5631 # define TV_VSYNC_START_F2_SHIFT        0
5632
5633 #define TV_V_CTL_3              _MMIO(0x68044)
5634 /* Enables generation of the equalization signal */
5635 # define TV_EQUAL_ENA                   (1 << 31)
5636 /* Length of vsync, in half lines */
5637 # define TV_VEQ_LEN_MASK                0x007f0000
5638 # define TV_VEQ_LEN_SHIFT               16
5639 /* Offset of the start of equalization in field 1, measured in one less than
5640  * the number of half lines.
5641  */
5642 # define TV_VEQ_START_F1_MASK           0x0007f00
5643 # define TV_VEQ_START_F1_SHIFT          8
5644 /*
5645  * Offset of the start of equalization in field 2, measured in one less than
5646  * the number of half lines.
5647  */
5648 # define TV_VEQ_START_F2_MASK           0x000007f
5649 # define TV_VEQ_START_F2_SHIFT          0
5650
5651 #define TV_V_CTL_4              _MMIO(0x68048)
5652 /*
5653  * Offset to start of vertical colorburst, measured in one less than the
5654  * number of lines from vertical start.
5655  */
5656 # define TV_VBURST_START_F1_MASK        0x003f0000
5657 # define TV_VBURST_START_F1_SHIFT       16
5658 /*
5659  * Offset to the end of vertical colorburst, measured in one less than the
5660  * number of lines from the start of NBR.
5661  */
5662 # define TV_VBURST_END_F1_MASK          0x000000ff
5663 # define TV_VBURST_END_F1_SHIFT         0
5664
5665 #define TV_V_CTL_5              _MMIO(0x6804c)
5666 /*
5667  * Offset to start of vertical colorburst, measured in one less than the
5668  * number of lines from vertical start.
5669  */
5670 # define TV_VBURST_START_F2_MASK        0x003f0000
5671 # define TV_VBURST_START_F2_SHIFT       16
5672 /*
5673  * Offset to the end of vertical colorburst, measured in one less than the
5674  * number of lines from the start of NBR.
5675  */
5676 # define TV_VBURST_END_F2_MASK          0x000000ff
5677 # define TV_VBURST_END_F2_SHIFT         0
5678
5679 #define TV_V_CTL_6              _MMIO(0x68050)
5680 /*
5681  * Offset to start of vertical colorburst, measured in one less than the
5682  * number of lines from vertical start.
5683  */
5684 # define TV_VBURST_START_F3_MASK        0x003f0000
5685 # define TV_VBURST_START_F3_SHIFT       16
5686 /*
5687  * Offset to the end of vertical colorburst, measured in one less than the
5688  * number of lines from the start of NBR.
5689  */
5690 # define TV_VBURST_END_F3_MASK          0x000000ff
5691 # define TV_VBURST_END_F3_SHIFT         0
5692
5693 #define TV_V_CTL_7              _MMIO(0x68054)
5694 /*
5695  * Offset to start of vertical colorburst, measured in one less than the
5696  * number of lines from vertical start.
5697  */
5698 # define TV_VBURST_START_F4_MASK        0x003f0000
5699 # define TV_VBURST_START_F4_SHIFT       16
5700 /*
5701  * Offset to the end of vertical colorburst, measured in one less than the
5702  * number of lines from the start of NBR.
5703  */
5704 # define TV_VBURST_END_F4_MASK          0x000000ff
5705 # define TV_VBURST_END_F4_SHIFT         0
5706
5707 #define TV_SC_CTL_1             _MMIO(0x68060)
5708 /* Turns on the first subcarrier phase generation DDA */
5709 # define TV_SC_DDA1_EN                  (1 << 31)
5710 /* Turns on the first subcarrier phase generation DDA */
5711 # define TV_SC_DDA2_EN                  (1 << 30)
5712 /* Turns on the first subcarrier phase generation DDA */
5713 # define TV_SC_DDA3_EN                  (1 << 29)
5714 /* Sets the subcarrier DDA to reset frequency every other field */
5715 # define TV_SC_RESET_EVERY_2            (0 << 24)
5716 /* Sets the subcarrier DDA to reset frequency every fourth field */
5717 # define TV_SC_RESET_EVERY_4            (1 << 24)
5718 /* Sets the subcarrier DDA to reset frequency every eighth field */
5719 # define TV_SC_RESET_EVERY_8            (2 << 24)
5720 /* Sets the subcarrier DDA to never reset the frequency */
5721 # define TV_SC_RESET_NEVER              (3 << 24)
5722 /* Sets the peak amplitude of the colorburst.*/
5723 # define TV_BURST_LEVEL_MASK            0x00ff0000
5724 # define TV_BURST_LEVEL_SHIFT           16
5725 /* Sets the increment of the first subcarrier phase generation DDA */
5726 # define TV_SCDDA1_INC_MASK             0x00000fff
5727 # define TV_SCDDA1_INC_SHIFT            0
5728
5729 #define TV_SC_CTL_2             _MMIO(0x68064)
5730 /* Sets the rollover for the second subcarrier phase generation DDA */
5731 # define TV_SCDDA2_SIZE_MASK            0x7fff0000
5732 # define TV_SCDDA2_SIZE_SHIFT           16
5733 /* Sets the increent of the second subcarrier phase generation DDA */
5734 # define TV_SCDDA2_INC_MASK             0x00007fff
5735 # define TV_SCDDA2_INC_SHIFT            0
5736
5737 #define TV_SC_CTL_3             _MMIO(0x68068)
5738 /* Sets the rollover for the third subcarrier phase generation DDA */
5739 # define TV_SCDDA3_SIZE_MASK            0x7fff0000
5740 # define TV_SCDDA3_SIZE_SHIFT           16
5741 /* Sets the increent of the third subcarrier phase generation DDA */
5742 # define TV_SCDDA3_INC_MASK             0x00007fff
5743 # define TV_SCDDA3_INC_SHIFT            0
5744
5745 #define TV_WIN_POS              _MMIO(0x68070)
5746 /* X coordinate of the display from the start of horizontal active */
5747 # define TV_XPOS_MASK                   0x1fff0000
5748 # define TV_XPOS_SHIFT                  16
5749 /* Y coordinate of the display from the start of vertical active (NBR) */
5750 # define TV_YPOS_MASK                   0x00000fff
5751 # define TV_YPOS_SHIFT                  0
5752
5753 #define TV_WIN_SIZE             _MMIO(0x68074)
5754 /* Horizontal size of the display window, measured in pixels*/
5755 # define TV_XSIZE_MASK                  0x1fff0000
5756 # define TV_XSIZE_SHIFT                 16
5757 /*
5758  * Vertical size of the display window, measured in pixels.
5759  *
5760  * Must be even for interlaced modes.
5761  */
5762 # define TV_YSIZE_MASK                  0x00000fff
5763 # define TV_YSIZE_SHIFT                 0
5764
5765 #define TV_FILTER_CTL_1         _MMIO(0x68080)
5766 /*
5767  * Enables automatic scaling calculation.
5768  *
5769  * If set, the rest of the registers are ignored, and the calculated values can
5770  * be read back from the register.
5771  */
5772 # define TV_AUTO_SCALE                  (1 << 31)
5773 /*
5774  * Disables the vertical filter.
5775  *
5776  * This is required on modes more than 1024 pixels wide */
5777 # define TV_V_FILTER_BYPASS             (1 << 29)
5778 /* Enables adaptive vertical filtering */
5779 # define TV_VADAPT                      (1 << 28)
5780 # define TV_VADAPT_MODE_MASK            (3 << 26)
5781 /* Selects the least adaptive vertical filtering mode */
5782 # define TV_VADAPT_MODE_LEAST           (0 << 26)
5783 /* Selects the moderately adaptive vertical filtering mode */
5784 # define TV_VADAPT_MODE_MODERATE        (1 << 26)
5785 /* Selects the most adaptive vertical filtering mode */
5786 # define TV_VADAPT_MODE_MOST            (3 << 26)
5787 /*
5788  * Sets the horizontal scaling factor.
5789  *
5790  * This should be the fractional part of the horizontal scaling factor divided
5791  * by the oversampling rate.  TV_HSCALE should be less than 1, and set to:
5792  *
5793  * (src width - 1) / ((oversample * dest width) - 1)
5794  */
5795 # define TV_HSCALE_FRAC_MASK            0x00003fff
5796 # define TV_HSCALE_FRAC_SHIFT           0
5797
5798 #define TV_FILTER_CTL_2         _MMIO(0x68084)
5799 /*
5800  * Sets the integer part of the 3.15 fixed-point vertical scaling factor.
5801  *
5802  * TV_VSCALE should be (src height - 1) / ((interlace * dest height) - 1)
5803  */
5804 # define TV_VSCALE_INT_MASK             0x00038000
5805 # define TV_VSCALE_INT_SHIFT            15
5806 /*
5807  * Sets the fractional part of the 3.15 fixed-point vertical scaling factor.
5808  *
5809  * \sa TV_VSCALE_INT_MASK
5810  */
5811 # define TV_VSCALE_FRAC_MASK            0x00007fff
5812 # define TV_VSCALE_FRAC_SHIFT           0
5813
5814 #define TV_FILTER_CTL_3         _MMIO(0x68088)
5815 /*
5816  * Sets the integer part of the 3.15 fixed-point vertical scaling factor.
5817  *
5818  * TV_VSCALE should be (src height - 1) / (1/4 * (dest height - 1))
5819  *
5820  * For progressive modes, TV_VSCALE_IP_INT should be set to zeroes.
5821  */
5822 # define TV_VSCALE_IP_INT_MASK          0x00038000
5823 # define TV_VSCALE_IP_INT_SHIFT         15
5824 /*
5825  * Sets the fractional part of the 3.15 fixed-point vertical scaling factor.
5826  *
5827  * For progressive modes, TV_VSCALE_IP_INT should be set to zeroes.
5828  *
5829  * \sa TV_VSCALE_IP_INT_MASK
5830  */
5831 # define TV_VSCALE_IP_FRAC_MASK         0x00007fff
5832 # define TV_VSCALE_IP_FRAC_SHIFT                0
5833
5834 #define TV_CC_CONTROL           _MMIO(0x68090)
5835 # define TV_CC_ENABLE                   (1 << 31)
5836 /*
5837  * Specifies which field to send the CC data in.
5838  *
5839  * CC data is usually sent in field 0.
5840  */
5841 # define TV_CC_FID_MASK                 (1 << 27)
5842 # define TV_CC_FID_SHIFT                27
5843 /* Sets the horizontal position of the CC data.  Usually 135. */
5844 # define TV_CC_HOFF_MASK                0x03ff0000
5845 # define TV_CC_HOFF_SHIFT               16
5846 /* Sets the vertical position of the CC data.  Usually 21 */
5847 # define TV_CC_LINE_MASK                0x0000003f
5848 # define TV_CC_LINE_SHIFT               0
5849
5850 #define TV_CC_DATA              _MMIO(0x68094)
5851 # define TV_CC_RDY                      (1 << 31)
5852 /* Second word of CC data to be transmitted. */
5853 # define TV_CC_DATA_2_MASK              0x007f0000
5854 # define TV_CC_DATA_2_SHIFT             16
5855 /* First word of CC data to be transmitted. */
5856 # define TV_CC_DATA_1_MASK              0x0000007f
5857 # define TV_CC_DATA_1_SHIFT             0
5858
5859 #define TV_H_LUMA(i)            _MMIO(0x68100 + (i) * 4) /* 60 registers */
5860 #define TV_H_CHROMA(i)          _MMIO(0x68200 + (i) * 4) /* 60 registers */
5861 #define TV_V_LUMA(i)            _MMIO(0x68300 + (i) * 4) /* 43 registers */
5862 #define TV_V_CHROMA(i)          _MMIO(0x68400 + (i) * 4) /* 43 registers */
5863
5864 /* Display Port */
5865 #define DP_A                    _MMIO(0x64000) /* eDP */
5866 #define DP_B                    _MMIO(0x64100)
5867 #define DP_C                    _MMIO(0x64200)
5868 #define DP_D                    _MMIO(0x64300)
5869
5870 #define VLV_DP_B                _MMIO(VLV_DISPLAY_BASE + 0x64100)
5871 #define VLV_DP_C                _MMIO(VLV_DISPLAY_BASE + 0x64200)
5872 #define CHV_DP_D                _MMIO(VLV_DISPLAY_BASE + 0x64300)
5873
5874 #define   DP_PORT_EN                    (1 << 31)
5875 #define   DP_PIPE_SEL_SHIFT             30
5876 #define   DP_PIPE_SEL_MASK              (1 << 30)
5877 #define   DP_PIPE_SEL(pipe)             ((pipe) << 30)
5878 #define   DP_PIPE_SEL_SHIFT_IVB         29
5879 #define   DP_PIPE_SEL_MASK_IVB          (3 << 29)
5880 #define   DP_PIPE_SEL_IVB(pipe)         ((pipe) << 29)
5881 #define   DP_PIPE_SEL_SHIFT_CHV         16
5882 #define   DP_PIPE_SEL_MASK_CHV          (3 << 16)
5883 #define   DP_PIPE_SEL_CHV(pipe)         ((pipe) << 16)
5884
5885 /* Link training mode - select a suitable mode for each stage */
5886 #define   DP_LINK_TRAIN_PAT_1           (0 << 28)
5887 #define   DP_LINK_TRAIN_PAT_2           (1 << 28)
5888 #define   DP_LINK_TRAIN_PAT_IDLE        (2 << 28)
5889 #define   DP_LINK_TRAIN_OFF             (3 << 28)
5890 #define   DP_LINK_TRAIN_MASK            (3 << 28)
5891 #define   DP_LINK_TRAIN_SHIFT           28
5892
5893 /* CPT Link training mode */
5894 #define   DP_LINK_TRAIN_PAT_1_CPT       (0 << 8)
5895 #define   DP_LINK_TRAIN_PAT_2_CPT       (1 << 8)
5896 #define   DP_LINK_TRAIN_PAT_IDLE_CPT    (2 << 8)
5897 #define   DP_LINK_TRAIN_OFF_CPT         (3 << 8)
5898 #define   DP_LINK_TRAIN_MASK_CPT        (7 << 8)
5899 #define   DP_LINK_TRAIN_SHIFT_CPT       8
5900
5901 /* Signal voltages. These are mostly controlled by the other end */
5902 #define   DP_VOLTAGE_0_4                (0 << 25)
5903 #define   DP_VOLTAGE_0_6                (1 << 25)
5904 #define   DP_VOLTAGE_0_8                (2 << 25)
5905 #define   DP_VOLTAGE_1_2                (3 << 25)
5906 #define   DP_VOLTAGE_MASK               (7 << 25)
5907 #define   DP_VOLTAGE_SHIFT              25
5908
5909 /* Signal pre-emphasis levels, like voltages, the other end tells us what
5910  * they want
5911  */
5912 #define   DP_PRE_EMPHASIS_0             (0 << 22)
5913 #define   DP_PRE_EMPHASIS_3_5           (1 << 22)
5914 #define   DP_PRE_EMPHASIS_6             (2 << 22)
5915 #define   DP_PRE_EMPHASIS_9_5           (3 << 22)
5916 #define   DP_PRE_EMPHASIS_MASK          (7 << 22)
5917 #define   DP_PRE_EMPHASIS_SHIFT         22
5918
5919 /* How many wires to use. I guess 3 was too hard */
5920 #define   DP_PORT_WIDTH(width)          (((width) - 1) << 19)
5921 #define   DP_PORT_WIDTH_MASK            (7 << 19)
5922 #define   DP_PORT_WIDTH_SHIFT           19
5923
5924 /* Mystic DPCD version 1.1 special mode */
5925 #define   DP_ENHANCED_FRAMING           (1 << 18)
5926
5927 /* eDP */
5928 #define   DP_PLL_FREQ_270MHZ            (0 << 16)
5929 #define   DP_PLL_FREQ_162MHZ            (1 << 16)
5930 #define   DP_PLL_FREQ_MASK              (3 << 16)
5931
5932 /* locked once port is enabled */
5933 #define   DP_PORT_REVERSAL              (1 << 15)
5934
5935 /* eDP */
5936 #define   DP_PLL_ENABLE                 (1 << 14)
5937
5938 /* sends the clock on lane 15 of the PEG for debug */
5939 #define   DP_CLOCK_OUTPUT_ENABLE        (1 << 13)
5940
5941 #define   DP_SCRAMBLING_DISABLE         (1 << 12)
5942 #define   DP_SCRAMBLING_DISABLE_IRONLAKE        (1 << 7)
5943
5944 /* limit RGB values to avoid confusing TVs */
5945 #define   DP_COLOR_RANGE_16_235         (1 << 8)
5946
5947 /* Turn on the audio link */
5948 #define   DP_AUDIO_OUTPUT_ENABLE        (1 << 6)
5949
5950 /* vs and hs sync polarity */
5951 #define   DP_SYNC_VS_HIGH               (1 << 4)
5952 #define   DP_SYNC_HS_HIGH               (1 << 3)
5953
5954 /* A fantasy */
5955 #define   DP_DETECTED                   (1 << 2)
5956
5957 /* The aux channel provides a way to talk to the
5958  * signal sink for DDC etc. Max packet size supported
5959  * is 20 bytes in each direction, hence the 5 fixed
5960  * data registers
5961  */
5962 #define _DPA_AUX_CH_CTL         (DISPLAY_MMIO_BASE(dev_priv) + 0x64010)
5963 #define _DPA_AUX_CH_DATA1       (DISPLAY_MMIO_BASE(dev_priv) + 0x64014)
5964
5965 #define _DPB_AUX_CH_CTL         (DISPLAY_MMIO_BASE(dev_priv) + 0x64110)
5966 #define _DPB_AUX_CH_DATA1       (DISPLAY_MMIO_BASE(dev_priv) + 0x64114)
5967
5968 #define DP_AUX_CH_CTL(aux_ch)   _MMIO_PORT(aux_ch, _DPA_AUX_CH_CTL, _DPB_AUX_CH_CTL)
5969 #define DP_AUX_CH_DATA(aux_ch, i)       _MMIO(_PORT(aux_ch, _DPA_AUX_CH_DATA1, _DPB_AUX_CH_DATA1) + (i) * 4) /* 5 registers */
5970
5971 #define   DP_AUX_CH_CTL_SEND_BUSY           (1 << 31)
5972 #define   DP_AUX_CH_CTL_DONE                (1 << 30)
5973 #define   DP_AUX_CH_CTL_INTERRUPT           (1 << 29)
5974 #define   DP_AUX_CH_CTL_TIME_OUT_ERROR      (1 << 28)
5975 #define   DP_AUX_CH_CTL_TIME_OUT_400us      (0 << 26)
5976 #define   DP_AUX_CH_CTL_TIME_OUT_600us      (1 << 26)
5977 #define   DP_AUX_CH_CTL_TIME_OUT_800us      (2 << 26)
5978 #define   DP_AUX_CH_CTL_TIME_OUT_MAX        (3 << 26) /* Varies per platform */
5979 #define   DP_AUX_CH_CTL_TIME_OUT_MASK       (3 << 26)
5980 #define   DP_AUX_CH_CTL_RECEIVE_ERROR       (1 << 25)
5981 #define   DP_AUX_CH_CTL_MESSAGE_SIZE_MASK    (0x1f << 20)
5982 #define   DP_AUX_CH_CTL_MESSAGE_SIZE_SHIFT   20
5983 #define   DP_AUX_CH_CTL_PRECHARGE_2US_MASK   (0xf << 16)
5984 #define   DP_AUX_CH_CTL_PRECHARGE_2US_SHIFT  16
5985 #define   DP_AUX_CH_CTL_AUX_AKSV_SELECT     (1 << 15)
5986 #define   DP_AUX_CH_CTL_MANCHESTER_TEST     (1 << 14)
5987 #define   DP_AUX_CH_CTL_SYNC_TEST           (1 << 13)
5988 #define   DP_AUX_CH_CTL_DEGLITCH_TEST       (1 << 12)
5989 #define   DP_AUX_CH_CTL_PRECHARGE_TEST      (1 << 11)
5990 #define   DP_AUX_CH_CTL_BIT_CLOCK_2X_MASK    (0x7ff)
5991 #define   DP_AUX_CH_CTL_BIT_CLOCK_2X_SHIFT   0
5992 #define   DP_AUX_CH_CTL_PSR_DATA_AUX_REG_SKL    (1 << 14)
5993 #define   DP_AUX_CH_CTL_FS_DATA_AUX_REG_SKL     (1 << 13)
5994 #define   DP_AUX_CH_CTL_GTC_DATA_AUX_REG_SKL    (1 << 12)
5995 #define   DP_AUX_CH_CTL_TBT_IO                  (1 << 11)
5996 #define   DP_AUX_CH_CTL_FW_SYNC_PULSE_SKL_MASK (0x1f << 5)
5997 #define   DP_AUX_CH_CTL_FW_SYNC_PULSE_SKL(c) (((c) - 1) << 5)
5998 #define   DP_AUX_CH_CTL_SYNC_PULSE_SKL(c)   ((c) - 1)
5999
6000 /*
6001  * Computing GMCH M and N values for the Display Port link
6002  *
6003  * GMCH M/N = dot clock * bytes per pixel / ls_clk * # of lanes
6004  *
6005  * ls_clk (we assume) is the DP link clock (1.62 or 2.7 GHz)
6006  *
6007  * The GMCH value is used internally
6008  *
6009  * bytes_per_pixel is the number of bytes coming out of the plane,
6010  * which is after the LUTs, so we want the bytes for our color format.
6011  * For our current usage, this is always 3, one byte for R, G and B.
6012  */
6013 #define _PIPEA_DATA_M_G4X       0x70050
6014 #define _PIPEB_DATA_M_G4X       0x71050
6015
6016 /* Transfer unit size for display port - 1, default is 0x3f (for TU size 64) */
6017 #define  TU_SIZE(x)             (((x) - 1) << 25) /* default size 64 */
6018 #define  TU_SIZE_SHIFT          25
6019 #define  TU_SIZE_MASK           (0x3f << 25)
6020
6021 #define  DATA_LINK_M_N_MASK     (0xffffff)
6022 #define  DATA_LINK_N_MAX        (0x800000)
6023
6024 #define _PIPEA_DATA_N_G4X       0x70054
6025 #define _PIPEB_DATA_N_G4X       0x71054
6026 #define   PIPE_GMCH_DATA_N_MASK                 (0xffffff)
6027
6028 /*
6029  * Computing Link M and N values for the Display Port link
6030  *
6031  * Link M / N = pixel_clock / ls_clk
6032  *
6033  * (the DP spec calls pixel_clock the 'strm_clk')
6034  *
6035  * The Link value is transmitted in the Main Stream
6036  * Attributes and VB-ID.
6037  */
6038
6039 #define _PIPEA_LINK_M_G4X       0x70060
6040 #define _PIPEB_LINK_M_G4X       0x71060
6041 #define   PIPEA_DP_LINK_M_MASK                  (0xffffff)
6042
6043 #define _PIPEA_LINK_N_G4X       0x70064
6044 #define _PIPEB_LINK_N_G4X       0x71064
6045 #define   PIPEA_DP_LINK_N_MASK                  (0xffffff)
6046
6047 #define PIPE_DATA_M_G4X(pipe) _MMIO_PIPE(pipe, _PIPEA_DATA_M_G4X, _PIPEB_DATA_M_G4X)
6048 #define PIPE_DATA_N_G4X(pipe) _MMIO_PIPE(pipe, _PIPEA_DATA_N_G4X, _PIPEB_DATA_N_G4X)
6049 #define PIPE_LINK_M_G4X(pipe) _MMIO_PIPE(pipe, _PIPEA_LINK_M_G4X, _PIPEB_LINK_M_G4X)
6050 #define PIPE_LINK_N_G4X(pipe) _MMIO_PIPE(pipe, _PIPEA_LINK_N_G4X, _PIPEB_LINK_N_G4X)
6051
6052 /* Display & cursor control */
6053
6054 /* Pipe A */
6055 #define _PIPEADSL               0x70000
6056 #define   DSL_LINEMASK_GEN2     0x00000fff
6057 #define   DSL_LINEMASK_GEN3     0x00001fff
6058 #define _PIPEACONF              0x70008
6059 #define   PIPECONF_ENABLE       (1 << 31)
6060 #define   PIPECONF_DISABLE      0
6061 #define   PIPECONF_DOUBLE_WIDE  (1 << 30)
6062 #define   I965_PIPECONF_ACTIVE  (1 << 30)
6063 #define   PIPECONF_DSI_PLL_LOCKED       (1 << 29) /* vlv & pipe A only */
6064 #define   PIPECONF_FRAME_START_DELAY_MASK       (3 << 27) /* pre-hsw */
6065 #define   PIPECONF_FRAME_START_DELAY(x)         ((x) << 27) /* pre-hsw: 0-3 */
6066 #define   PIPECONF_SINGLE_WIDE  0
6067 #define   PIPECONF_PIPE_UNLOCKED 0
6068 #define   PIPECONF_PIPE_LOCKED  (1 << 25)
6069 #define   PIPECONF_FORCE_BORDER (1 << 25)
6070 #define   PIPECONF_GAMMA_MODE_MASK_I9XX (1 << 24) /* gmch */
6071 #define   PIPECONF_GAMMA_MODE_MASK_ILK  (3 << 24) /* ilk-ivb */
6072 #define   PIPECONF_GAMMA_MODE_8BIT      (0 << 24) /* gmch,ilk-ivb */
6073 #define   PIPECONF_GAMMA_MODE_10BIT     (1 << 24) /* gmch,ilk-ivb */
6074 #define   PIPECONF_GAMMA_MODE_12BIT     (2 << 24) /* ilk-ivb */
6075 #define   PIPECONF_GAMMA_MODE_SPLIT     (3 << 24) /* ivb */
6076 #define   PIPECONF_GAMMA_MODE(x)        ((x) << 24) /* pass in GAMMA_MODE_MODE_* */
6077 #define   PIPECONF_GAMMA_MODE_SHIFT     24
6078 #define   PIPECONF_INTERLACE_MASK       (7 << 21)
6079 #define   PIPECONF_INTERLACE_MASK_HSW   (3 << 21)
6080 /* Note that pre-gen3 does not support interlaced display directly. Panel
6081  * fitting must be disabled on pre-ilk for interlaced. */
6082 #define   PIPECONF_PROGRESSIVE                  (0 << 21)
6083 #define   PIPECONF_INTERLACE_W_SYNC_SHIFT_PANEL (4 << 21) /* gen4 only */
6084 #define   PIPECONF_INTERLACE_W_SYNC_SHIFT       (5 << 21) /* gen4 only */
6085 #define   PIPECONF_INTERLACE_W_FIELD_INDICATION (6 << 21)
6086 #define   PIPECONF_INTERLACE_FIELD_0_ONLY       (7 << 21) /* gen3 only */
6087 /* Ironlake and later have a complete new set of values for interlaced. PFIT
6088  * means panel fitter required, PF means progressive fetch, DBL means power
6089  * saving pixel doubling. */
6090 #define   PIPECONF_PFIT_PF_INTERLACED_ILK       (1 << 21)
6091 #define   PIPECONF_INTERLACED_ILK               (3 << 21)
6092 #define   PIPECONF_INTERLACED_DBL_ILK           (4 << 21) /* ilk/snb only */
6093 #define   PIPECONF_PFIT_PF_INTERLACED_DBL_ILK   (5 << 21) /* ilk/snb only */
6094 #define   PIPECONF_INTERLACE_MODE_MASK          (7 << 21)
6095 #define   PIPECONF_EDP_RR_MODE_SWITCH           (1 << 20)
6096 #define   PIPECONF_CXSR_DOWNCLOCK       (1 << 16)
6097 #define   PIPECONF_EDP_RR_MODE_SWITCH_VLV       (1 << 14)
6098 #define   PIPECONF_COLOR_RANGE_SELECT   (1 << 13)
6099 #define   PIPECONF_OUTPUT_COLORSPACE_MASK       (3 << 11) /* ilk-ivb */
6100 #define   PIPECONF_OUTPUT_COLORSPACE_RGB        (0 << 11) /* ilk-ivb */
6101 #define   PIPECONF_OUTPUT_COLORSPACE_YUV601     (1 << 11) /* ilk-ivb */
6102 #define   PIPECONF_OUTPUT_COLORSPACE_YUV709     (2 << 11) /* ilk-ivb */
6103 #define   PIPECONF_OUTPUT_COLORSPACE_YUV_HSW    (1 << 11) /* hsw only */
6104 #define   PIPECONF_BPC_MASK     (0x7 << 5)
6105 #define   PIPECONF_8BPC         (0 << 5)
6106 #define   PIPECONF_10BPC        (1 << 5)
6107 #define   PIPECONF_6BPC         (2 << 5)
6108 #define   PIPECONF_12BPC        (3 << 5)
6109 #define   PIPECONF_DITHER_EN    (1 << 4)
6110 #define   PIPECONF_DITHER_TYPE_MASK (0x0000000c)
6111 #define   PIPECONF_DITHER_TYPE_SP (0 << 2)
6112 #define   PIPECONF_DITHER_TYPE_ST1 (1 << 2)
6113 #define   PIPECONF_DITHER_TYPE_ST2 (2 << 2)
6114 #define   PIPECONF_DITHER_TYPE_TEMP (3 << 2)
6115 #define _PIPEASTAT              0x70024
6116 #define   PIPE_FIFO_UNDERRUN_STATUS             (1UL << 31)
6117 #define   SPRITE1_FLIP_DONE_INT_EN_VLV          (1UL << 30)
6118 #define   PIPE_CRC_ERROR_ENABLE                 (1UL << 29)
6119 #define   PIPE_CRC_DONE_ENABLE                  (1UL << 28)
6120 #define   PERF_COUNTER2_INTERRUPT_EN            (1UL << 27)
6121 #define   PIPE_GMBUS_EVENT_ENABLE               (1UL << 27)
6122 #define   PLANE_FLIP_DONE_INT_EN_VLV            (1UL << 26)
6123 #define   PIPE_HOTPLUG_INTERRUPT_ENABLE         (1UL << 26)
6124 #define   PIPE_VSYNC_INTERRUPT_ENABLE           (1UL << 25)
6125 #define   PIPE_DISPLAY_LINE_COMPARE_ENABLE      (1UL << 24)
6126 #define   PIPE_DPST_EVENT_ENABLE                (1UL << 23)
6127 #define   SPRITE0_FLIP_DONE_INT_EN_VLV          (1UL << 22)
6128 #define   PIPE_LEGACY_BLC_EVENT_ENABLE          (1UL << 22)
6129 #define   PIPE_ODD_FIELD_INTERRUPT_ENABLE       (1UL << 21)
6130 #define   PIPE_EVEN_FIELD_INTERRUPT_ENABLE      (1UL << 20)
6131 #define   PIPE_B_PSR_INTERRUPT_ENABLE_VLV       (1UL << 19)
6132 #define   PERF_COUNTER_INTERRUPT_EN             (1UL << 19)
6133 #define   PIPE_HOTPLUG_TV_INTERRUPT_ENABLE      (1UL << 18) /* pre-965 */
6134 #define   PIPE_START_VBLANK_INTERRUPT_ENABLE    (1UL << 18) /* 965 or later */
6135 #define   PIPE_FRAMESTART_INTERRUPT_ENABLE      (1UL << 17)
6136 #define   PIPE_VBLANK_INTERRUPT_ENABLE          (1UL << 17)
6137 #define   PIPEA_HBLANK_INT_EN_VLV               (1UL << 16)
6138 #define   PIPE_OVERLAY_UPDATED_ENABLE           (1UL << 16)
6139 #define   SPRITE1_FLIP_DONE_INT_STATUS_VLV      (1UL << 15)
6140 #define   SPRITE0_FLIP_DONE_INT_STATUS_VLV      (1UL << 14)
6141 #define   PIPE_CRC_ERROR_INTERRUPT_STATUS       (1UL << 13)
6142 #define   PIPE_CRC_DONE_INTERRUPT_STATUS        (1UL << 12)
6143 #define   PERF_COUNTER2_INTERRUPT_STATUS        (1UL << 11)
6144 #define   PIPE_GMBUS_INTERRUPT_STATUS           (1UL << 11)
6145 #define   PLANE_FLIP_DONE_INT_STATUS_VLV        (1UL << 10)
6146 #define   PIPE_HOTPLUG_INTERRUPT_STATUS         (1UL << 10)
6147 #define   PIPE_VSYNC_INTERRUPT_STATUS           (1UL << 9)
6148 #define   PIPE_DISPLAY_LINE_COMPARE_STATUS      (1UL << 8)
6149 #define   PIPE_DPST_EVENT_STATUS                (1UL << 7)
6150 #define   PIPE_A_PSR_STATUS_VLV                 (1UL << 6)
6151 #define   PIPE_LEGACY_BLC_EVENT_STATUS          (1UL << 6)
6152 #define   PIPE_ODD_FIELD_INTERRUPT_STATUS       (1UL << 5)
6153 #define   PIPE_EVEN_FIELD_INTERRUPT_STATUS      (1UL << 4)
6154 #define   PIPE_B_PSR_STATUS_VLV                 (1UL << 3)
6155 #define   PERF_COUNTER_INTERRUPT_STATUS         (1UL << 3)
6156 #define   PIPE_HOTPLUG_TV_INTERRUPT_STATUS      (1UL << 2) /* pre-965 */
6157 #define   PIPE_START_VBLANK_INTERRUPT_STATUS    (1UL << 2) /* 965 or later */
6158 #define   PIPE_FRAMESTART_INTERRUPT_STATUS      (1UL << 1)
6159 #define   PIPE_VBLANK_INTERRUPT_STATUS          (1UL << 1)
6160 #define   PIPE_HBLANK_INT_STATUS                (1UL << 0)
6161 #define   PIPE_OVERLAY_UPDATED_STATUS           (1UL << 0)
6162
6163 #define PIPESTAT_INT_ENABLE_MASK                0x7fff0000
6164 #define PIPESTAT_INT_STATUS_MASK                0x0000ffff
6165
6166 #define PIPE_A_OFFSET           0x70000
6167 #define PIPE_B_OFFSET           0x71000
6168 #define PIPE_C_OFFSET           0x72000
6169 #define PIPE_D_OFFSET           0x73000
6170 #define CHV_PIPE_C_OFFSET       0x74000
6171 /*
6172  * There's actually no pipe EDP. Some pipe registers have
6173  * simply shifted from the pipe to the transcoder, while
6174  * keeping their original offset. Thus we need PIPE_EDP_OFFSET
6175  * to access such registers in transcoder EDP.
6176  */
6177 #define PIPE_EDP_OFFSET 0x7f000
6178
6179 /* ICL DSI 0 and 1 */
6180 #define PIPE_DSI0_OFFSET        0x7b000
6181 #define PIPE_DSI1_OFFSET        0x7b800
6182
6183 #define PIPECONF(pipe)          _MMIO_PIPE2(pipe, _PIPEACONF)
6184 #define PIPEDSL(pipe)           _MMIO_PIPE2(pipe, _PIPEADSL)
6185 #define PIPEFRAME(pipe)         _MMIO_PIPE2(pipe, _PIPEAFRAMEHIGH)
6186 #define PIPEFRAMEPIXEL(pipe)    _MMIO_PIPE2(pipe, _PIPEAFRAMEPIXEL)
6187 #define PIPESTAT(pipe)          _MMIO_PIPE2(pipe, _PIPEASTAT)
6188
6189 #define  _PIPEAGCMAX           0x70010
6190 #define  _PIPEBGCMAX           0x71010
6191 #define PIPEGCMAX(pipe, i)     _MMIO_PIPE2(pipe, _PIPEAGCMAX + (i) * 4)
6192
6193 #define _PIPE_ARB_CTL_A                 0x70028 /* icl+ */
6194 #define PIPE_ARB_CTL(pipe)              _MMIO_PIPE2(pipe, _PIPE_ARB_CTL_A)
6195 #define   PIPE_ARB_USE_PROG_SLOTS       REG_BIT(13)
6196
6197 #define _PIPE_MISC_A                    0x70030
6198 #define _PIPE_MISC_B                    0x71030
6199 #define   PIPEMISC_YUV420_ENABLE        (1 << 27) /* glk+ */
6200 #define   PIPEMISC_YUV420_MODE_FULL_BLEND (1 << 26) /* glk+ */
6201 #define   PIPEMISC_HDR_MODE_PRECISION   (1 << 23) /* icl+ */
6202 #define   PIPEMISC_OUTPUT_COLORSPACE_YUV  (1 << 11)
6203 #define   PIPEMISC_PIXEL_ROUNDING_TRUNC REG_BIT(8) /* tgl+ */
6204 /*
6205  * For Display < 13, Bits 5-7 of PIPE MISC represent DITHER BPC with
6206  * valid values of: 6, 8, 10 BPC.
6207  * ADLP+, the bits 5-7 represent PORT OUTPUT BPC with valid values of:
6208  * 6, 8, 10, 12 BPC.
6209  */
6210 #define   PIPEMISC_BPC_MASK             (7 << 5)
6211 #define   PIPEMISC_8_BPC                (0 << 5)
6212 #define   PIPEMISC_10_BPC               (1 << 5)
6213 #define   PIPEMISC_6_BPC                (2 << 5)
6214 #define   PIPEMISC_12_BPC_ADLP          (4 << 5) /* adlp+ */
6215 #define   PIPEMISC_DITHER_ENABLE        (1 << 4)
6216 #define   PIPEMISC_DITHER_TYPE_MASK     (3 << 2)
6217 #define   PIPEMISC_DITHER_TYPE_SP       (0 << 2)
6218 #define PIPEMISC(pipe)                  _MMIO_PIPE2(pipe, _PIPE_MISC_A)
6219
6220 #define _PIPE_MISC2_A                                   0x7002C
6221 #define _PIPE_MISC2_B                                   0x7102C
6222 #define   PIPE_MISC2_BUBBLE_COUNTER_SCALER_EN           (0x50 << 24)
6223 #define   PIPE_MISC2_BUBBLE_COUNTER_SCALER_DIS          (0x14 << 24)
6224 #define   PIPE_MISC2_UNDERRUN_BUBBLE_COUNTER_MASK       (0xff << 24)
6225 #define PIPE_MISC2(pipe)                                        _MMIO_PIPE2(pipe, _PIPE_MISC2_A)
6226
6227 /* Skylake+ pipe bottom (background) color */
6228 #define _SKL_BOTTOM_COLOR_A             0x70034
6229 #define   SKL_BOTTOM_COLOR_GAMMA_ENABLE (1 << 31)
6230 #define   SKL_BOTTOM_COLOR_CSC_ENABLE   (1 << 30)
6231 #define SKL_BOTTOM_COLOR(pipe)          _MMIO_PIPE2(pipe, _SKL_BOTTOM_COLOR_A)
6232
6233 #define _ICL_PIPE_A_STATUS                      0x70058
6234 #define ICL_PIPESTATUS(pipe)                    _MMIO_PIPE2(pipe, _ICL_PIPE_A_STATUS)
6235 #define   PIPE_STATUS_UNDERRUN                          REG_BIT(31)
6236 #define   PIPE_STATUS_SOFT_UNDERRUN_XELPD               REG_BIT(28)
6237 #define   PIPE_STATUS_HARD_UNDERRUN_XELPD               REG_BIT(27)
6238 #define   PIPE_STATUS_PORT_UNDERRUN_XELPD               REG_BIT(26)
6239
6240 #define VLV_DPFLIPSTAT                          _MMIO(VLV_DISPLAY_BASE + 0x70028)
6241 #define   PIPEB_LINE_COMPARE_INT_EN             (1 << 29)
6242 #define   PIPEB_HLINE_INT_EN                    (1 << 28)
6243 #define   PIPEB_VBLANK_INT_EN                   (1 << 27)
6244 #define   SPRITED_FLIP_DONE_INT_EN              (1 << 26)
6245 #define   SPRITEC_FLIP_DONE_INT_EN              (1 << 25)
6246 #define   PLANEB_FLIP_DONE_INT_EN               (1 << 24)
6247 #define   PIPE_PSR_INT_EN                       (1 << 22)
6248 #define   PIPEA_LINE_COMPARE_INT_EN             (1 << 21)
6249 #define   PIPEA_HLINE_INT_EN                    (1 << 20)
6250 #define   PIPEA_VBLANK_INT_EN                   (1 << 19)
6251 #define   SPRITEB_FLIP_DONE_INT_EN              (1 << 18)
6252 #define   SPRITEA_FLIP_DONE_INT_EN              (1 << 17)
6253 #define   PLANEA_FLIPDONE_INT_EN                (1 << 16)
6254 #define   PIPEC_LINE_COMPARE_INT_EN             (1 << 13)
6255 #define   PIPEC_HLINE_INT_EN                    (1 << 12)
6256 #define   PIPEC_VBLANK_INT_EN                   (1 << 11)
6257 #define   SPRITEF_FLIPDONE_INT_EN               (1 << 10)
6258 #define   SPRITEE_FLIPDONE_INT_EN               (1 << 9)
6259 #define   PLANEC_FLIPDONE_INT_EN                (1 << 8)
6260
6261 #define DPINVGTT                                _MMIO(VLV_DISPLAY_BASE + 0x7002c) /* VLV/CHV only */
6262 #define   SPRITEF_INVALID_GTT_INT_EN            (1 << 27)
6263 #define   SPRITEE_INVALID_GTT_INT_EN            (1 << 26)
6264 #define   PLANEC_INVALID_GTT_INT_EN             (1 << 25)
6265 #define   CURSORC_INVALID_GTT_INT_EN            (1 << 24)
6266 #define   CURSORB_INVALID_GTT_INT_EN            (1 << 23)
6267 #define   CURSORA_INVALID_GTT_INT_EN            (1 << 22)
6268 #define   SPRITED_INVALID_GTT_INT_EN            (1 << 21)
6269 #define   SPRITEC_INVALID_GTT_INT_EN            (1 << 20)
6270 #define   PLANEB_INVALID_GTT_INT_EN             (1 << 19)
6271 #define   SPRITEB_INVALID_GTT_INT_EN            (1 << 18)
6272 #define   SPRITEA_INVALID_GTT_INT_EN            (1 << 17)
6273 #define   PLANEA_INVALID_GTT_INT_EN             (1 << 16)
6274 #define   DPINVGTT_EN_MASK                      0xff0000
6275 #define   DPINVGTT_EN_MASK_CHV                  0xfff0000
6276 #define   SPRITEF_INVALID_GTT_STATUS            (1 << 11)
6277 #define   SPRITEE_INVALID_GTT_STATUS            (1 << 10)
6278 #define   PLANEC_INVALID_GTT_STATUS             (1 << 9)
6279 #define   CURSORC_INVALID_GTT_STATUS            (1 << 8)
6280 #define   CURSORB_INVALID_GTT_STATUS            (1 << 7)
6281 #define   CURSORA_INVALID_GTT_STATUS            (1 << 6)
6282 #define   SPRITED_INVALID_GTT_STATUS            (1 << 5)
6283 #define   SPRITEC_INVALID_GTT_STATUS            (1 << 4)
6284 #define   PLANEB_INVALID_GTT_STATUS             (1 << 3)
6285 #define   SPRITEB_INVALID_GTT_STATUS            (1 << 2)
6286 #define   SPRITEA_INVALID_GTT_STATUS            (1 << 1)
6287 #define   PLANEA_INVALID_GTT_STATUS             (1 << 0)
6288 #define   DPINVGTT_STATUS_MASK                  0xff
6289 #define   DPINVGTT_STATUS_MASK_CHV              0xfff
6290
6291 #define DSPARB                  _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x70030)
6292 #define   DSPARB_CSTART_MASK    (0x7f << 7)
6293 #define   DSPARB_CSTART_SHIFT   7
6294 #define   DSPARB_BSTART_MASK    (0x7f)
6295 #define   DSPARB_BSTART_SHIFT   0
6296 #define   DSPARB_BEND_SHIFT     9 /* on 855 */
6297 #define   DSPARB_AEND_SHIFT     0
6298 #define   DSPARB_SPRITEA_SHIFT_VLV      0
6299 #define   DSPARB_SPRITEA_MASK_VLV       (0xff << 0)
6300 #define   DSPARB_SPRITEB_SHIFT_VLV      8
6301 #define   DSPARB_SPRITEB_MASK_VLV       (0xff << 8)
6302 #define   DSPARB_SPRITEC_SHIFT_VLV      16
6303 #define   DSPARB_SPRITEC_MASK_VLV       (0xff << 16)
6304 #define   DSPARB_SPRITED_SHIFT_VLV      24
6305 #define   DSPARB_SPRITED_MASK_VLV       (0xff << 24)
6306 #define DSPARB2                         _MMIO(VLV_DISPLAY_BASE + 0x70060) /* vlv/chv */
6307 #define   DSPARB_SPRITEA_HI_SHIFT_VLV   0
6308 #define   DSPARB_SPRITEA_HI_MASK_VLV    (0x1 << 0)
6309 #define   DSPARB_SPRITEB_HI_SHIFT_VLV   4
6310 #define   DSPARB_SPRITEB_HI_MASK_VLV    (0x1 << 4)
6311 #define   DSPARB_SPRITEC_HI_SHIFT_VLV   8
6312 #define   DSPARB_SPRITEC_HI_MASK_VLV    (0x1 << 8)
6313 #define   DSPARB_SPRITED_HI_SHIFT_VLV   12
6314 #define   DSPARB_SPRITED_HI_MASK_VLV    (0x1 << 12)
6315 #define   DSPARB_SPRITEE_HI_SHIFT_VLV   16
6316 #define   DSPARB_SPRITEE_HI_MASK_VLV    (0x1 << 16)
6317 #define   DSPARB_SPRITEF_HI_SHIFT_VLV   20
6318 #define   DSPARB_SPRITEF_HI_MASK_VLV    (0x1 << 20)
6319 #define DSPARB3                         _MMIO(VLV_DISPLAY_BASE + 0x7006c) /* chv */
6320 #define   DSPARB_SPRITEE_SHIFT_VLV      0
6321 #define   DSPARB_SPRITEE_MASK_VLV       (0xff << 0)
6322 #define   DSPARB_SPRITEF_SHIFT_VLV      8
6323 #define   DSPARB_SPRITEF_MASK_VLV       (0xff << 8)
6324
6325 /* pnv/gen4/g4x/vlv/chv */
6326 #define DSPFW1          _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x70034)
6327 #define   DSPFW_SR_SHIFT                23
6328 #define   DSPFW_SR_MASK                 (0x1ff << 23)
6329 #define   DSPFW_CURSORB_SHIFT           16
6330 #define   DSPFW_CURSORB_MASK            (0x3f << 16)
6331 #define   DSPFW_PLANEB_SHIFT            8
6332 #define   DSPFW_PLANEB_MASK             (0x7f << 8)
6333 #define   DSPFW_PLANEB_MASK_VLV         (0xff << 8) /* vlv/chv */
6334 #define   DSPFW_PLANEA_SHIFT            0
6335 #define   DSPFW_PLANEA_MASK             (0x7f << 0)
6336 #define   DSPFW_PLANEA_MASK_VLV         (0xff << 0) /* vlv/chv */
6337 #define DSPFW2          _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x70038)
6338 #define   DSPFW_FBC_SR_EN               (1 << 31)         /* g4x */
6339 #define   DSPFW_FBC_SR_SHIFT            28
6340 #define   DSPFW_FBC_SR_MASK             (0x7 << 28) /* g4x */
6341 #define   DSPFW_FBC_HPLL_SR_SHIFT       24
6342 #define   DSPFW_FBC_HPLL_SR_MASK        (0xf << 24) /* g4x */
6343 #define   DSPFW_SPRITEB_SHIFT           (16)
6344 #define   DSPFW_SPRITEB_MASK            (0x7f << 16) /* g4x */
6345 #define   DSPFW_SPRITEB_MASK_VLV        (0xff << 16) /* vlv/chv */
6346 #define   DSPFW_CURSORA_SHIFT           8
6347 #define   DSPFW_CURSORA_MASK            (0x3f << 8)
6348 #define   DSPFW_PLANEC_OLD_SHIFT        0
6349 #define   DSPFW_PLANEC_OLD_MASK         (0x7f << 0) /* pre-gen4 sprite C */
6350 #define   DSPFW_SPRITEA_SHIFT           0
6351 #define   DSPFW_SPRITEA_MASK            (0x7f << 0) /* g4x */
6352 #define   DSPFW_SPRITEA_MASK_VLV        (0xff << 0) /* vlv/chv */
6353 #define DSPFW3          _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x7003c)
6354 #define   DSPFW_HPLL_SR_EN              (1 << 31)
6355 #define   PINEVIEW_SELF_REFRESH_EN      (1 << 30)
6356 #define   DSPFW_CURSOR_SR_SHIFT         24
6357 #define   DSPFW_CURSOR_SR_MASK          (0x3f << 24)
6358 #define   DSPFW_HPLL_CURSOR_SHIFT       16
6359 #define   DSPFW_HPLL_CURSOR_MASK        (0x3f << 16)
6360 #define   DSPFW_HPLL_SR_SHIFT           0
6361 #define   DSPFW_HPLL_SR_MASK            (0x1ff << 0)
6362
6363 /* vlv/chv */
6364 #define DSPFW4          _MMIO(VLV_DISPLAY_BASE + 0x70070)
6365 #define   DSPFW_SPRITEB_WM1_SHIFT       16
6366 #define   DSPFW_SPRITEB_WM1_MASK        (0xff << 16)
6367 #define   DSPFW_CURSORA_WM1_SHIFT       8
6368 #define   DSPFW_CURSORA_WM1_MASK        (0x3f << 8)
6369 #define   DSPFW_SPRITEA_WM1_SHIFT       0
6370 #define   DSPFW_SPRITEA_WM1_MASK        (0xff << 0)
6371 #define DSPFW5          _MMIO(VLV_DISPLAY_BASE + 0x70074)
6372 #define   DSPFW_PLANEB_WM1_SHIFT        24
6373 #define   DSPFW_PLANEB_WM1_MASK         (0xff << 24)
6374 #define   DSPFW_PLANEA_WM1_SHIFT        16
6375 #define   DSPFW_PLANEA_WM1_MASK         (0xff << 16)
6376 #define   DSPFW_CURSORB_WM1_SHIFT       8
6377 #define   DSPFW_CURSORB_WM1_MASK        (0x3f << 8)
6378 #define   DSPFW_CURSOR_SR_WM1_SHIFT     0
6379 #define   DSPFW_CURSOR_SR_WM1_MASK      (0x3f << 0)
6380 #define DSPFW6          _MMIO(VLV_DISPLAY_BASE + 0x70078)
6381 #define   DSPFW_SR_WM1_SHIFT            0
6382 #define   DSPFW_SR_WM1_MASK             (0x1ff << 0)
6383 #define DSPFW7          _MMIO(VLV_DISPLAY_BASE + 0x7007c)
6384 #define DSPFW7_CHV      _MMIO(VLV_DISPLAY_BASE + 0x700b4) /* wtf #1? */
6385 #define   DSPFW_SPRITED_WM1_SHIFT       24
6386 #define   DSPFW_SPRITED_WM1_MASK        (0xff << 24)
6387 #define   DSPFW_SPRITED_SHIFT           16
6388 #define   DSPFW_SPRITED_MASK_VLV        (0xff << 16)
6389 #define   DSPFW_SPRITEC_WM1_SHIFT       8
6390 #define   DSPFW_SPRITEC_WM1_MASK        (0xff << 8)
6391 #define   DSPFW_SPRITEC_SHIFT           0
6392 #define   DSPFW_SPRITEC_MASK_VLV        (0xff << 0)
6393 #define DSPFW8_CHV      _MMIO(VLV_DISPLAY_BASE + 0x700b8)
6394 #define   DSPFW_SPRITEF_WM1_SHIFT       24
6395 #define   DSPFW_SPRITEF_WM1_MASK        (0xff << 24)
6396 #define   DSPFW_SPRITEF_SHIFT           16
6397 #define   DSPFW_SPRITEF_MASK_VLV        (0xff << 16)
6398 #define   DSPFW_SPRITEE_WM1_SHIFT       8
6399 #define   DSPFW_SPRITEE_WM1_MASK        (0xff << 8)
6400 #define   DSPFW_SPRITEE_SHIFT           0
6401 #define   DSPFW_SPRITEE_MASK_VLV        (0xff << 0)
6402 #define DSPFW9_CHV      _MMIO(VLV_DISPLAY_BASE + 0x7007c) /* wtf #2? */
6403 #define   DSPFW_PLANEC_WM1_SHIFT        24
6404 #define   DSPFW_PLANEC_WM1_MASK         (0xff << 24)
6405 #define   DSPFW_PLANEC_SHIFT            16
6406 #define   DSPFW_PLANEC_MASK_VLV         (0xff << 16)
6407 #define   DSPFW_CURSORC_WM1_SHIFT       8
6408 #define   DSPFW_CURSORC_WM1_MASK        (0x3f << 16)
6409 #define   DSPFW_CURSORC_SHIFT           0
6410 #define   DSPFW_CURSORC_MASK            (0x3f << 0)
6411
6412 /* vlv/chv high order bits */
6413 #define DSPHOWM         _MMIO(VLV_DISPLAY_BASE + 0x70064)
6414 #define   DSPFW_SR_HI_SHIFT             24
6415 #define   DSPFW_SR_HI_MASK              (3 << 24) /* 2 bits for chv, 1 for vlv */
6416 #define   DSPFW_SPRITEF_HI_SHIFT        23
6417 #define   DSPFW_SPRITEF_HI_MASK         (1 << 23)
6418 #define   DSPFW_SPRITEE_HI_SHIFT        22
6419 #define   DSPFW_SPRITEE_HI_MASK         (1 << 22)
6420 #define   DSPFW_PLANEC_HI_SHIFT         21
6421 #define   DSPFW_PLANEC_HI_MASK          (1 << 21)
6422 #define   DSPFW_SPRITED_HI_SHIFT        20
6423 #define   DSPFW_SPRITED_HI_MASK         (1 << 20)
6424 #define   DSPFW_SPRITEC_HI_SHIFT        16
6425 #define   DSPFW_SPRITEC_HI_MASK         (1 << 16)
6426 #define   DSPFW_PLANEB_HI_SHIFT         12
6427 #define   DSPFW_PLANEB_HI_MASK          (1 << 12)
6428 #define   DSPFW_SPRITEB_HI_SHIFT        8
6429 #define   DSPFW_SPRITEB_HI_MASK         (1 << 8)
6430 #define   DSPFW_SPRITEA_HI_SHIFT        4
6431 #define   DSPFW_SPRITEA_HI_MASK         (1 << 4)
6432 #define   DSPFW_PLANEA_HI_SHIFT         0
6433 #define   DSPFW_PLANEA_HI_MASK          (1 << 0)
6434 #define DSPHOWM1        _MMIO(VLV_DISPLAY_BASE + 0x70068)
6435 #define   DSPFW_SR_WM1_HI_SHIFT         24
6436 #define   DSPFW_SR_WM1_HI_MASK          (3 << 24) /* 2 bits for chv, 1 for vlv */
6437 #define   DSPFW_SPRITEF_WM1_HI_SHIFT    23
6438 #define   DSPFW_SPRITEF_WM1_HI_MASK     (1 << 23)
6439 #define   DSPFW_SPRITEE_WM1_HI_SHIFT    22
6440 #define   DSPFW_SPRITEE_WM1_HI_MASK     (1 << 22)
6441 #define   DSPFW_PLANEC_WM1_HI_SHIFT     21
6442 #define   DSPFW_PLANEC_WM1_HI_MASK      (1 << 21)
6443 #define   DSPFW_SPRITED_WM1_HI_SHIFT    20
6444 #define   DSPFW_SPRITED_WM1_HI_MASK     (1 << 20)
6445 #define   DSPFW_SPRITEC_WM1_HI_SHIFT    16
6446 #define   DSPFW_SPRITEC_WM1_HI_MASK     (1 << 16)
6447 #define   DSPFW_PLANEB_WM1_HI_SHIFT     12
6448 #define   DSPFW_PLANEB_WM1_HI_MASK      (1 << 12)
6449 #define   DSPFW_SPRITEB_WM1_HI_SHIFT    8
6450 #define   DSPFW_SPRITEB_WM1_HI_MASK     (1 << 8)
6451 #define   DSPFW_SPRITEA_WM1_HI_SHIFT    4
6452 #define   DSPFW_SPRITEA_WM1_HI_MASK     (1 << 4)
6453 #define   DSPFW_PLANEA_WM1_HI_SHIFT     0
6454 #define   DSPFW_PLANEA_WM1_HI_MASK      (1 << 0)
6455
6456 /* drain latency register values*/
6457 #define VLV_DDL(pipe)                   _MMIO(VLV_DISPLAY_BASE + 0x70050 + 4 * (pipe))
6458 #define DDL_CURSOR_SHIFT                24
6459 #define DDL_SPRITE_SHIFT(sprite)        (8 + 8 * (sprite))
6460 #define DDL_PLANE_SHIFT                 0
6461 #define DDL_PRECISION_HIGH              (1 << 7)
6462 #define DDL_PRECISION_LOW               (0 << 7)
6463 #define DRAIN_LATENCY_MASK              0x7f
6464
6465 #define CBR1_VLV                        _MMIO(VLV_DISPLAY_BASE + 0x70400)
6466 #define  CBR_PND_DEADLINE_DISABLE       (1 << 31)
6467 #define  CBR_PWM_CLOCK_MUX_SELECT       (1 << 30)
6468
6469 #define CBR4_VLV                        _MMIO(VLV_DISPLAY_BASE + 0x70450)
6470 #define  CBR_DPLLBMD_PIPE(pipe)         (1 << (7 + (pipe) * 11)) /* pipes B and C */
6471
6472 /* FIFO watermark sizes etc */
6473 #define G4X_FIFO_LINE_SIZE      64
6474 #define I915_FIFO_LINE_SIZE     64
6475 #define I830_FIFO_LINE_SIZE     32
6476
6477 #define VALLEYVIEW_FIFO_SIZE    255
6478 #define G4X_FIFO_SIZE           127
6479 #define I965_FIFO_SIZE          512
6480 #define I945_FIFO_SIZE          127
6481 #define I915_FIFO_SIZE          95
6482 #define I855GM_FIFO_SIZE        127 /* In cachelines */
6483 #define I830_FIFO_SIZE          95
6484
6485 #define VALLEYVIEW_MAX_WM       0xff
6486 #define G4X_MAX_WM              0x3f
6487 #define I915_MAX_WM             0x3f
6488
6489 #define PINEVIEW_DISPLAY_FIFO   512 /* in 64byte unit */
6490 #define PINEVIEW_FIFO_LINE_SIZE 64
6491 #define PINEVIEW_MAX_WM         0x1ff
6492 #define PINEVIEW_DFT_WM         0x3f
6493 #define PINEVIEW_DFT_HPLLOFF_WM 0
6494 #define PINEVIEW_GUARD_WM               10
6495 #define PINEVIEW_CURSOR_FIFO            64
6496 #define PINEVIEW_CURSOR_MAX_WM  0x3f
6497 #define PINEVIEW_CURSOR_DFT_WM  0
6498 #define PINEVIEW_CURSOR_GUARD_WM        5
6499
6500 #define VALLEYVIEW_CURSOR_MAX_WM 64
6501 #define I965_CURSOR_FIFO        64
6502 #define I965_CURSOR_MAX_WM      32
6503 #define I965_CURSOR_DFT_WM      8
6504
6505 /* Watermark register definitions for SKL */
6506 #define _CUR_WM_A_0             0x70140
6507 #define _CUR_WM_B_0             0x71140
6508 #define _CUR_WM_SAGV_A          0x70158
6509 #define _CUR_WM_SAGV_B          0x71158
6510 #define _CUR_WM_SAGV_TRANS_A    0x7015C
6511 #define _CUR_WM_SAGV_TRANS_B    0x7115C
6512 #define _CUR_WM_TRANS_A         0x70168
6513 #define _CUR_WM_TRANS_B         0x71168
6514 #define _PLANE_WM_1_A_0         0x70240
6515 #define _PLANE_WM_1_B_0         0x71240
6516 #define _PLANE_WM_2_A_0         0x70340
6517 #define _PLANE_WM_2_B_0         0x71340
6518 #define _PLANE_WM_SAGV_1_A      0x70258
6519 #define _PLANE_WM_SAGV_1_B      0x71258
6520 #define _PLANE_WM_SAGV_2_A      0x70358
6521 #define _PLANE_WM_SAGV_2_B      0x71358
6522 #define _PLANE_WM_SAGV_TRANS_1_A        0x7025C
6523 #define _PLANE_WM_SAGV_TRANS_1_B        0x7125C
6524 #define _PLANE_WM_SAGV_TRANS_2_A        0x7035C
6525 #define _PLANE_WM_SAGV_TRANS_2_B        0x7135C
6526 #define _PLANE_WM_TRANS_1_A     0x70268
6527 #define _PLANE_WM_TRANS_1_B     0x71268
6528 #define _PLANE_WM_TRANS_2_A     0x70368
6529 #define _PLANE_WM_TRANS_2_B     0x71368
6530 #define   PLANE_WM_EN           (1 << 31)
6531 #define   PLANE_WM_IGNORE_LINES (1 << 30)
6532 #define   PLANE_WM_LINES_MASK   REG_GENMASK(26, 14)
6533 #define   PLANE_WM_BLOCKS_MASK  REG_GENMASK(11, 0)
6534
6535 #define _CUR_WM_0(pipe) _PIPE(pipe, _CUR_WM_A_0, _CUR_WM_B_0)
6536 #define CUR_WM(pipe, level) _MMIO(_CUR_WM_0(pipe) + ((4) * (level)))
6537 #define CUR_WM_SAGV(pipe) _MMIO_PIPE(pipe, _CUR_WM_SAGV_A, _CUR_WM_SAGV_B)
6538 #define CUR_WM_SAGV_TRANS(pipe) _MMIO_PIPE(pipe, _CUR_WM_SAGV_TRANS_A, _CUR_WM_SAGV_TRANS_B)
6539 #define CUR_WM_TRANS(pipe) _MMIO_PIPE(pipe, _CUR_WM_TRANS_A, _CUR_WM_TRANS_B)
6540 #define _PLANE_WM_1(pipe) _PIPE(pipe, _PLANE_WM_1_A_0, _PLANE_WM_1_B_0)
6541 #define _PLANE_WM_2(pipe) _PIPE(pipe, _PLANE_WM_2_A_0, _PLANE_WM_2_B_0)
6542 #define _PLANE_WM_BASE(pipe, plane) \
6543         _PLANE(plane, _PLANE_WM_1(pipe), _PLANE_WM_2(pipe))
6544 #define PLANE_WM(pipe, plane, level) \
6545         _MMIO(_PLANE_WM_BASE(pipe, plane) + ((4) * (level)))
6546 #define _PLANE_WM_SAGV_1(pipe) \
6547         _PIPE(pipe, _PLANE_WM_SAGV_1_A, _PLANE_WM_SAGV_1_B)
6548 #define _PLANE_WM_SAGV_2(pipe) \
6549         _PIPE(pipe, _PLANE_WM_SAGV_2_A, _PLANE_WM_SAGV_2_B)
6550 #define PLANE_WM_SAGV(pipe, plane) \
6551         _MMIO(_PLANE(plane, _PLANE_WM_SAGV_1(pipe), _PLANE_WM_SAGV_2(pipe)))
6552 #define _PLANE_WM_SAGV_TRANS_1(pipe) \
6553         _PIPE(pipe, _PLANE_WM_SAGV_TRANS_1_A, _PLANE_WM_SAGV_TRANS_1_B)
6554 #define _PLANE_WM_SAGV_TRANS_2(pipe) \
6555         _PIPE(pipe, _PLANE_WM_SAGV_TRANS_2_A, _PLANE_WM_SAGV_TRANS_2_B)
6556 #define PLANE_WM_SAGV_TRANS(pipe, plane) \
6557         _MMIO(_PLANE(plane, _PLANE_WM_SAGV_TRANS_1(pipe), _PLANE_WM_SAGV_TRANS_2(pipe)))
6558 #define _PLANE_WM_TRANS_1(pipe) \
6559         _PIPE(pipe, _PLANE_WM_TRANS_1_A, _PLANE_WM_TRANS_1_B)
6560 #define _PLANE_WM_TRANS_2(pipe) \
6561         _PIPE(pipe, _PLANE_WM_TRANS_2_A, _PLANE_WM_TRANS_2_B)
6562 #define PLANE_WM_TRANS(pipe, plane) \
6563         _MMIO(_PLANE(plane, _PLANE_WM_TRANS_1(pipe), _PLANE_WM_TRANS_2(pipe)))
6564
6565 /* define the Watermark register on Ironlake */
6566 #define _WM0_PIPEA_ILK          0x45100
6567 #define _WM0_PIPEB_ILK          0x45104
6568 #define _WM0_PIPEC_IVB          0x45200
6569 #define WM0_PIPE_ILK(pipe)      _MMIO_PIPE3((pipe), _WM0_PIPEA_ILK, \
6570                                             _WM0_PIPEB_ILK, _WM0_PIPEC_IVB)
6571 #define  WM0_PIPE_PLANE_MASK    (0xffff << 16)
6572 #define  WM0_PIPE_PLANE_SHIFT   16
6573 #define  WM0_PIPE_SPRITE_MASK   (0xff << 8)
6574 #define  WM0_PIPE_SPRITE_SHIFT  8
6575 #define  WM0_PIPE_CURSOR_MASK   (0xff)
6576 #define WM1_LP_ILK              _MMIO(0x45108)
6577 #define  WM1_LP_SR_EN           (1 << 31)
6578 #define  WM1_LP_LATENCY_SHIFT   24
6579 #define  WM1_LP_LATENCY_MASK    (0x7f << 24)
6580 #define  WM1_LP_FBC_MASK        (0xf << 20)
6581 #define  WM1_LP_FBC_SHIFT       20
6582 #define  WM1_LP_FBC_SHIFT_BDW   19
6583 #define  WM1_LP_SR_MASK         (0x7ff << 8)
6584 #define  WM1_LP_SR_SHIFT        8
6585 #define  WM1_LP_CURSOR_MASK     (0xff)
6586 #define WM2_LP_ILK              _MMIO(0x4510c)
6587 #define  WM2_LP_EN              (1 << 31)
6588 #define WM3_LP_ILK              _MMIO(0x45110)
6589 #define  WM3_LP_EN              (1 << 31)
6590 #define WM1S_LP_ILK             _MMIO(0x45120)
6591 #define WM2S_LP_IVB             _MMIO(0x45124)
6592 #define WM3S_LP_IVB             _MMIO(0x45128)
6593 #define  WM1S_LP_EN             (1 << 31)
6594
6595 #define HSW_WM_LP_VAL(lat, fbc, pri, cur) \
6596         (WM3_LP_EN | ((lat) << WM1_LP_LATENCY_SHIFT) | \
6597          ((fbc) << WM1_LP_FBC_SHIFT) | ((pri) << WM1_LP_SR_SHIFT) | (cur))
6598
6599 /* Memory latency timer register */
6600 #define MLTR_ILK                _MMIO(0x11222)
6601 #define  MLTR_WM1_SHIFT         0
6602 #define  MLTR_WM2_SHIFT         8
6603 /* the unit of memory self-refresh latency time is 0.5us */
6604 #define  ILK_SRLT_MASK          0x3f
6605
6606
6607 /* the address where we get all kinds of latency value */
6608 #define SSKPD                   _MMIO(0x5d10)
6609 #define SSKPD_WM_MASK           0x3f
6610 #define SSKPD_WM0_SHIFT         0
6611 #define SSKPD_WM1_SHIFT         8
6612 #define SSKPD_WM2_SHIFT         16
6613 #define SSKPD_WM3_SHIFT         24
6614
6615 /*
6616  * The two pipe frame counter registers are not synchronized, so
6617  * reading a stable value is somewhat tricky. The following code
6618  * should work:
6619  *
6620  *  do {
6621  *    high1 = ((INREG(PIPEAFRAMEHIGH) & PIPE_FRAME_HIGH_MASK) >>
6622  *             PIPE_FRAME_HIGH_SHIFT;
6623  *    low1 =  ((INREG(PIPEAFRAMEPIXEL) & PIPE_FRAME_LOW_MASK) >>
6624  *             PIPE_FRAME_LOW_SHIFT);
6625  *    high2 = ((INREG(PIPEAFRAMEHIGH) & PIPE_FRAME_HIGH_MASK) >>
6626  *             PIPE_FRAME_HIGH_SHIFT);
6627  *  } while (high1 != high2);
6628  *  frame = (high1 << 8) | low1;
6629  */
6630 #define _PIPEAFRAMEHIGH          0x70040
6631 #define   PIPE_FRAME_HIGH_MASK    0x0000ffff
6632 #define   PIPE_FRAME_HIGH_SHIFT   0
6633 #define _PIPEAFRAMEPIXEL         0x70044
6634 #define   PIPE_FRAME_LOW_MASK     0xff000000
6635 #define   PIPE_FRAME_LOW_SHIFT    24
6636 #define   PIPE_PIXEL_MASK         0x00ffffff
6637 #define   PIPE_PIXEL_SHIFT        0
6638 /* GM45+ just has to be different */
6639 #define _PIPEA_FRMCOUNT_G4X     0x70040
6640 #define _PIPEA_FLIPCOUNT_G4X    0x70044
6641 #define PIPE_FRMCOUNT_G4X(pipe) _MMIO_PIPE2(pipe, _PIPEA_FRMCOUNT_G4X)
6642 #define PIPE_FLIPCOUNT_G4X(pipe) _MMIO_PIPE2(pipe, _PIPEA_FLIPCOUNT_G4X)
6643
6644 /* Cursor A & B regs */
6645 #define _CURACNTR               0x70080
6646 /* Old style CUR*CNTR flags (desktop 8xx) */
6647 #define   CURSOR_ENABLE         0x80000000
6648 #define   CURSOR_GAMMA_ENABLE   0x40000000
6649 #define   CURSOR_STRIDE_SHIFT   28
6650 #define   CURSOR_STRIDE(x)      ((ffs(x) - 9) << CURSOR_STRIDE_SHIFT) /* 256,512,1k,2k */
6651 #define   CURSOR_FORMAT_SHIFT   24
6652 #define   CURSOR_FORMAT_MASK    (0x07 << CURSOR_FORMAT_SHIFT)
6653 #define   CURSOR_FORMAT_2C      (0x00 << CURSOR_FORMAT_SHIFT)
6654 #define   CURSOR_FORMAT_3C      (0x01 << CURSOR_FORMAT_SHIFT)
6655 #define   CURSOR_FORMAT_4C      (0x02 << CURSOR_FORMAT_SHIFT)
6656 #define   CURSOR_FORMAT_ARGB    (0x04 << CURSOR_FORMAT_SHIFT)
6657 #define   CURSOR_FORMAT_XRGB    (0x05 << CURSOR_FORMAT_SHIFT)
6658 /* New style CUR*CNTR flags */
6659 #define   MCURSOR_MODE          0x27
6660 #define   MCURSOR_MODE_DISABLE   0x00
6661 #define   MCURSOR_MODE_128_32B_AX 0x02
6662 #define   MCURSOR_MODE_256_32B_AX 0x03
6663 #define   MCURSOR_MODE_64_32B_AX 0x07
6664 #define   MCURSOR_MODE_128_ARGB_AX ((1 << 5) | MCURSOR_MODE_128_32B_AX)
6665 #define   MCURSOR_MODE_256_ARGB_AX ((1 << 5) | MCURSOR_MODE_256_32B_AX)
6666 #define   MCURSOR_MODE_64_ARGB_AX ((1 << 5) | MCURSOR_MODE_64_32B_AX)
6667 #define   MCURSOR_ARB_SLOTS_MASK        REG_GENMASK(30, 28) /* icl+ */
6668 #define   MCURSOR_ARB_SLOTS(x)          REG_FIELD_PREP(MCURSOR_ARB_SLOTS_MASK, (x)) /* icl+ */
6669 #define   MCURSOR_PIPE_SELECT_MASK      (0x3 << 28)
6670 #define   MCURSOR_PIPE_SELECT_SHIFT     28
6671 #define   MCURSOR_PIPE_SELECT(pipe)     ((pipe) << 28)
6672 #define   MCURSOR_GAMMA_ENABLE  (1 << 26)
6673 #define   MCURSOR_PIPE_CSC_ENABLE (1 << 24) /* ilk+ */
6674 #define   MCURSOR_ROTATE_180    (1 << 15)
6675 #define   MCURSOR_TRICKLE_FEED_DISABLE  (1 << 14)
6676 #define _CURABASE               0x70084
6677 #define _CURAPOS                0x70088
6678 #define   CURSOR_POS_MASK       0x007FF
6679 #define   CURSOR_POS_SIGN       0x8000
6680 #define   CURSOR_X_SHIFT        0
6681 #define   CURSOR_Y_SHIFT        16
6682 #define CURSIZE                 _MMIO(0x700a0) /* 845/865 */
6683 #define _CUR_FBC_CTL_A          0x700a0 /* ivb+ */
6684 #define   CUR_FBC_CTL_EN        (1 << 31)
6685 #define _CURASURFLIVE           0x700ac /* g4x+ */
6686 #define _CURBCNTR               0x700c0
6687 #define _CURBBASE               0x700c4
6688 #define _CURBPOS                0x700c8
6689
6690 #define _CURBCNTR_IVB           0x71080
6691 #define _CURBBASE_IVB           0x71084
6692 #define _CURBPOS_IVB            0x71088
6693
6694 #define CURCNTR(pipe) _CURSOR2(pipe, _CURACNTR)
6695 #define CURBASE(pipe) _CURSOR2(pipe, _CURABASE)
6696 #define CURPOS(pipe) _CURSOR2(pipe, _CURAPOS)
6697 #define CUR_FBC_CTL(pipe) _CURSOR2(pipe, _CUR_FBC_CTL_A)
6698 #define CURSURFLIVE(pipe) _CURSOR2(pipe, _CURASURFLIVE)
6699
6700 #define CURSOR_A_OFFSET 0x70080
6701 #define CURSOR_B_OFFSET 0x700c0
6702 #define CHV_CURSOR_C_OFFSET 0x700e0
6703 #define IVB_CURSOR_B_OFFSET 0x71080
6704 #define IVB_CURSOR_C_OFFSET 0x72080
6705 #define TGL_CURSOR_D_OFFSET 0x73080
6706
6707 /* Display A control */
6708 #define _DSPAADDR_VLV                           0x7017C /* vlv/chv */
6709 #define _DSPACNTR                               0x70180
6710 #define   DISPLAY_PLANE_ENABLE                  (1 << 31)
6711 #define   DISPLAY_PLANE_DISABLE                 0
6712 #define   DISPPLANE_GAMMA_ENABLE                (1 << 30)
6713 #define   DISPPLANE_GAMMA_DISABLE               0
6714 #define   DISPPLANE_PIXFORMAT_MASK              (0xf << 26)
6715 #define   DISPPLANE_YUV422                      (0x0 << 26)
6716 #define   DISPPLANE_8BPP                        (0x2 << 26)
6717 #define   DISPPLANE_BGRA555                     (0x3 << 26)
6718 #define   DISPPLANE_BGRX555                     (0x4 << 26)
6719 #define   DISPPLANE_BGRX565                     (0x5 << 26)
6720 #define   DISPPLANE_BGRX888                     (0x6 << 26)
6721 #define   DISPPLANE_BGRA888                     (0x7 << 26)
6722 #define   DISPPLANE_RGBX101010                  (0x8 << 26)
6723 #define   DISPPLANE_RGBA101010                  (0x9 << 26)
6724 #define   DISPPLANE_BGRX101010                  (0xa << 26)
6725 #define   DISPPLANE_BGRA101010                  (0xb << 26)
6726 #define   DISPPLANE_RGBX161616                  (0xc << 26)
6727 #define   DISPPLANE_RGBX888                     (0xe << 26)
6728 #define   DISPPLANE_RGBA888                     (0xf << 26)
6729 #define   DISPPLANE_STEREO_ENABLE               (1 << 25)
6730 #define   DISPPLANE_STEREO_DISABLE              0
6731 #define   DISPPLANE_PIPE_CSC_ENABLE             (1 << 24) /* ilk+ */
6732 #define   DISPPLANE_SEL_PIPE_SHIFT              24
6733 #define   DISPPLANE_SEL_PIPE_MASK               (3 << DISPPLANE_SEL_PIPE_SHIFT)
6734 #define   DISPPLANE_SEL_PIPE(pipe)              ((pipe) << DISPPLANE_SEL_PIPE_SHIFT)
6735 #define   DISPPLANE_SRC_KEY_ENABLE              (1 << 22)
6736 #define   DISPPLANE_SRC_KEY_DISABLE             0
6737 #define   DISPPLANE_LINE_DOUBLE                 (1 << 20)
6738 #define   DISPPLANE_NO_LINE_DOUBLE              0
6739 #define   DISPPLANE_STEREO_POLARITY_FIRST       0
6740 #define   DISPPLANE_STEREO_POLARITY_SECOND      (1 << 18)
6741 #define   DISPPLANE_ALPHA_PREMULTIPLY           (1 << 16) /* CHV pipe B */
6742 #define   DISPPLANE_ROTATE_180                  (1 << 15)
6743 #define   DISPPLANE_TRICKLE_FEED_DISABLE        (1 << 14) /* Ironlake */
6744 #define   DISPPLANE_TILED                       (1 << 10)
6745 #define   DISPPLANE_ASYNC_FLIP                  (1 << 9) /* g4x+ */
6746 #define   DISPPLANE_MIRROR                      (1 << 8) /* CHV pipe B */
6747 #define _DSPAADDR                               0x70184
6748 #define _DSPASTRIDE                             0x70188
6749 #define _DSPAPOS                                0x7018C /* reserved */
6750 #define _DSPASIZE                               0x70190
6751 #define _DSPASURF                               0x7019C /* 965+ only */
6752 #define _DSPATILEOFF                            0x701A4 /* 965+ only */
6753 #define _DSPAOFFSET                             0x701A4 /* HSW */
6754 #define _DSPASURFLIVE                           0x701AC
6755 #define _DSPAGAMC                               0x701E0
6756
6757 #define DSPADDR_VLV(plane)      _MMIO_PIPE2(plane, _DSPAADDR_VLV)
6758 #define DSPCNTR(plane)          _MMIO_PIPE2(plane, _DSPACNTR)
6759 #define DSPADDR(plane)          _MMIO_PIPE2(plane, _DSPAADDR)
6760 #define DSPSTRIDE(plane)        _MMIO_PIPE2(plane, _DSPASTRIDE)
6761 #define DSPPOS(plane)           _MMIO_PIPE2(plane, _DSPAPOS)
6762 #define DSPSIZE(plane)          _MMIO_PIPE2(plane, _DSPASIZE)
6763 #define DSPSURF(plane)          _MMIO_PIPE2(plane, _DSPASURF)
6764 #define DSPTILEOFF(plane)       _MMIO_PIPE2(plane, _DSPATILEOFF)
6765 #define DSPLINOFF(plane)        DSPADDR(plane)
6766 #define DSPOFFSET(plane)        _MMIO_PIPE2(plane, _DSPAOFFSET)
6767 #define DSPSURFLIVE(plane)      _MMIO_PIPE2(plane, _DSPASURFLIVE)
6768 #define DSPGAMC(plane, i)       _MMIO(_PIPE2(plane, _DSPAGAMC) + (5 - (i)) * 4) /* plane C only, 6 x u0.8 */
6769
6770 /* CHV pipe B blender and primary plane */
6771 #define _CHV_BLEND_A            0x60a00
6772 #define   CHV_BLEND_LEGACY              (0 << 30)
6773 #define   CHV_BLEND_ANDROID             (1 << 30)
6774 #define   CHV_BLEND_MPO                 (2 << 30)
6775 #define   CHV_BLEND_MASK                (3 << 30)
6776 #define _CHV_CANVAS_A           0x60a04
6777 #define _PRIMPOS_A              0x60a08
6778 #define _PRIMSIZE_A             0x60a0c
6779 #define _PRIMCNSTALPHA_A        0x60a10
6780 #define   PRIM_CONST_ALPHA_ENABLE       (1 << 31)
6781
6782 #define CHV_BLEND(pipe)         _MMIO_TRANS2(pipe, _CHV_BLEND_A)
6783 #define CHV_CANVAS(pipe)        _MMIO_TRANS2(pipe, _CHV_CANVAS_A)
6784 #define PRIMPOS(plane)          _MMIO_TRANS2(plane, _PRIMPOS_A)
6785 #define PRIMSIZE(plane)         _MMIO_TRANS2(plane, _PRIMSIZE_A)
6786 #define PRIMCNSTALPHA(plane)    _MMIO_TRANS2(plane, _PRIMCNSTALPHA_A)
6787
6788 /* Display/Sprite base address macros */
6789 #define DISP_BASEADDR_MASK      (0xfffff000)
6790 #define I915_LO_DISPBASE(val)   ((val) & ~DISP_BASEADDR_MASK)
6791 #define I915_HI_DISPBASE(val)   ((val) & DISP_BASEADDR_MASK)
6792
6793 /*
6794  * VBIOS flags
6795  * gen2:
6796  * [00:06] alm,mgm
6797  * [10:16] all
6798  * [30:32] alm,mgm
6799  * gen3+:
6800  * [00:0f] all
6801  * [10:1f] all
6802  * [30:32] all
6803  */
6804 #define SWF0(i) _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x70410 + (i) * 4)
6805 #define SWF1(i) _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x71410 + (i) * 4)
6806 #define SWF3(i) _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x72414 + (i) * 4)
6807 #define SWF_ILK(i)      _MMIO(0x4F000 + (i) * 4)
6808
6809 /* Pipe B */
6810 #define _PIPEBDSL               (DISPLAY_MMIO_BASE(dev_priv) + 0x71000)
6811 #define _PIPEBCONF              (DISPLAY_MMIO_BASE(dev_priv) + 0x71008)
6812 #define _PIPEBSTAT              (DISPLAY_MMIO_BASE(dev_priv) + 0x71024)
6813 #define _PIPEBFRAMEHIGH         0x71040
6814 #define _PIPEBFRAMEPIXEL        0x71044
6815 #define _PIPEB_FRMCOUNT_G4X     (DISPLAY_MMIO_BASE(dev_priv) + 0x71040)
6816 #define _PIPEB_FLIPCOUNT_G4X    (DISPLAY_MMIO_BASE(dev_priv) + 0x71044)
6817
6818
6819 /* Display B control */
6820 #define _DSPBCNTR               (DISPLAY_MMIO_BASE(dev_priv) + 0x71180)
6821 #define   DISPPLANE_ALPHA_TRANS_ENABLE          (1 << 15)
6822 #define   DISPPLANE_ALPHA_TRANS_DISABLE         0
6823 #define   DISPPLANE_SPRITE_ABOVE_DISPLAY        0
6824 #define   DISPPLANE_SPRITE_ABOVE_OVERLAY        (1)
6825 #define _DSPBADDR               (DISPLAY_MMIO_BASE(dev_priv) + 0x71184)
6826 #define _DSPBSTRIDE             (DISPLAY_MMIO_BASE(dev_priv) + 0x71188)
6827 #define _DSPBPOS                (DISPLAY_MMIO_BASE(dev_priv) + 0x7118C)
6828 #define _DSPBSIZE               (DISPLAY_MMIO_BASE(dev_priv) + 0x71190)
6829 #define _DSPBSURF               (DISPLAY_MMIO_BASE(dev_priv) + 0x7119C)
6830 #define _DSPBTILEOFF            (DISPLAY_MMIO_BASE(dev_priv) + 0x711A4)
6831 #define _DSPBOFFSET             (DISPLAY_MMIO_BASE(dev_priv) + 0x711A4)
6832 #define _DSPBSURFLIVE           (DISPLAY_MMIO_BASE(dev_priv) + 0x711AC)
6833
6834 /* ICL DSI 0 and 1 */
6835 #define _PIPEDSI0CONF           0x7b008
6836 #define _PIPEDSI1CONF           0x7b808
6837
6838 /* Sprite A control */
6839 #define _DVSACNTR               0x72180
6840 #define   DVS_ENABLE            (1 << 31)
6841 #define   DVS_GAMMA_ENABLE      (1 << 30)
6842 #define   DVS_YUV_RANGE_CORRECTION_DISABLE      (1 << 27)
6843 #define   DVS_PIXFORMAT_MASK    (3 << 25)
6844 #define   DVS_FORMAT_YUV422     (0 << 25)
6845 #define   DVS_FORMAT_RGBX101010 (1 << 25)
6846 #define   DVS_FORMAT_RGBX888    (2 << 25)
6847 #define   DVS_FORMAT_RGBX161616 (3 << 25)
6848 #define   DVS_PIPE_CSC_ENABLE   (1 << 24)
6849 #define   DVS_SOURCE_KEY        (1 << 22)
6850 #define   DVS_RGB_ORDER_XBGR    (1 << 20)
6851 #define   DVS_YUV_FORMAT_BT709  (1 << 18)
6852 #define   DVS_YUV_BYTE_ORDER_MASK (3 << 16)
6853 #define   DVS_YUV_ORDER_YUYV    (0 << 16)
6854 #define   DVS_YUV_ORDER_UYVY    (1 << 16)
6855 #define   DVS_YUV_ORDER_YVYU    (2 << 16)
6856 #define   DVS_YUV_ORDER_VYUY    (3 << 16)
6857 #define   DVS_ROTATE_180        (1 << 15)
6858 #define   DVS_DEST_KEY          (1 << 2)
6859 #define   DVS_TRICKLE_FEED_DISABLE (1 << 14)
6860 #define   DVS_TILED             (1 << 10)
6861 #define _DVSALINOFF             0x72184
6862 #define _DVSASTRIDE             0x72188
6863 #define _DVSAPOS                0x7218c
6864 #define _DVSASIZE               0x72190
6865 #define _DVSAKEYVAL             0x72194
6866 #define _DVSAKEYMSK             0x72198
6867 #define _DVSASURF               0x7219c
6868 #define _DVSAKEYMAXVAL          0x721a0
6869 #define _DVSATILEOFF            0x721a4
6870 #define _DVSASURFLIVE           0x721ac
6871 #define _DVSAGAMC_G4X           0x721e0 /* g4x */
6872 #define _DVSASCALE              0x72204
6873 #define   DVS_SCALE_ENABLE      (1 << 31)
6874 #define   DVS_FILTER_MASK       (3 << 29)
6875 #define   DVS_FILTER_MEDIUM     (0 << 29)
6876 #define   DVS_FILTER_ENHANCING  (1 << 29)
6877 #define   DVS_FILTER_SOFTENING  (2 << 29)
6878 #define   DVS_VERTICAL_OFFSET_HALF (1 << 28) /* must be enabled below */
6879 #define   DVS_VERTICAL_OFFSET_ENABLE (1 << 27)
6880 #define _DVSAGAMC_ILK           0x72300 /* ilk/snb */
6881 #define _DVSAGAMCMAX_ILK        0x72340 /* ilk/snb */
6882
6883 #define _DVSBCNTR               0x73180
6884 #define _DVSBLINOFF             0x73184
6885 #define _DVSBSTRIDE             0x73188
6886 #define _DVSBPOS                0x7318c
6887 #define _DVSBSIZE               0x73190
6888 #define _DVSBKEYVAL             0x73194
6889 #define _DVSBKEYMSK             0x73198
6890 #define _DVSBSURF               0x7319c
6891 #define _DVSBKEYMAXVAL          0x731a0
6892 #define _DVSBTILEOFF            0x731a4
6893 #define _DVSBSURFLIVE           0x731ac
6894 #define _DVSBGAMC_G4X           0x731e0 /* g4x */
6895 #define _DVSBSCALE              0x73204
6896 #define _DVSBGAMC_ILK           0x73300 /* ilk/snb */
6897 #define _DVSBGAMCMAX_ILK        0x73340 /* ilk/snb */
6898
6899 #define DVSCNTR(pipe) _MMIO_PIPE(pipe, _DVSACNTR, _DVSBCNTR)
6900 #define DVSLINOFF(pipe) _MMIO_PIPE(pipe, _DVSALINOFF, _DVSBLINOFF)
6901 #define DVSSTRIDE(pipe) _MMIO_PIPE(pipe, _DVSASTRIDE, _DVSBSTRIDE)
6902 #define DVSPOS(pipe) _MMIO_PIPE(pipe, _DVSAPOS, _DVSBPOS)
6903 #define DVSSURF(pipe) _MMIO_PIPE(pipe, _DVSASURF, _DVSBSURF)
6904 #define DVSKEYMAX(pipe) _MMIO_PIPE(pipe, _DVSAKEYMAXVAL, _DVSBKEYMAXVAL)
6905 #define DVSSIZE(pipe) _MMIO_PIPE(pipe, _DVSASIZE, _DVSBSIZE)
6906 #define DVSSCALE(pipe) _MMIO_PIPE(pipe, _DVSASCALE, _DVSBSCALE)
6907 #define DVSTILEOFF(pipe) _MMIO_PIPE(pipe, _DVSATILEOFF, _DVSBTILEOFF)
6908 #define DVSKEYVAL(pipe) _MMIO_PIPE(pipe, _DVSAKEYVAL, _DVSBKEYVAL)
6909 #define DVSKEYMSK(pipe) _MMIO_PIPE(pipe, _DVSAKEYMSK, _DVSBKEYMSK)
6910 #define DVSSURFLIVE(pipe) _MMIO_PIPE(pipe, _DVSASURFLIVE, _DVSBSURFLIVE)
6911 #define DVSGAMC_G4X(pipe, i) _MMIO(_PIPE(pipe, _DVSAGAMC_G4X, _DVSBGAMC_G4X) + (5 - (i)) * 4) /* 6 x u0.8 */
6912 #define DVSGAMC_ILK(pipe, i) _MMIO(_PIPE(pipe, _DVSAGAMC_ILK, _DVSBGAMC_ILK) + (i) * 4) /* 16 x u0.10 */
6913 #define DVSGAMCMAX_ILK(pipe, i) _MMIO(_PIPE(pipe, _DVSAGAMCMAX_ILK, _DVSBGAMCMAX_ILK) + (i) * 4) /* 3 x u1.10 */
6914
6915 #define _SPRA_CTL               0x70280
6916 #define   SPRITE_ENABLE                 (1 << 31)
6917 #define   SPRITE_GAMMA_ENABLE           (1 << 30)
6918 #define   SPRITE_YUV_RANGE_CORRECTION_DISABLE   (1 << 28)
6919 #define   SPRITE_PIXFORMAT_MASK         (7 << 25)
6920 #define   SPRITE_FORMAT_YUV422          (0 << 25)
6921 #define   SPRITE_FORMAT_RGBX101010      (1 << 25)
6922 #define   SPRITE_FORMAT_RGBX888         (2 << 25)
6923 #define   SPRITE_FORMAT_RGBX161616      (3 << 25)
6924 #define   SPRITE_FORMAT_YUV444          (4 << 25)
6925 #define   SPRITE_FORMAT_XR_BGR101010    (5 << 25) /* Extended range */
6926 #define   SPRITE_PIPE_CSC_ENABLE        (1 << 24)
6927 #define   SPRITE_SOURCE_KEY             (1 << 22)
6928 #define   SPRITE_RGB_ORDER_RGBX         (1 << 20) /* only for 888 and 161616 */
6929 #define   SPRITE_YUV_TO_RGB_CSC_DISABLE (1 << 19)
6930 #define   SPRITE_YUV_TO_RGB_CSC_FORMAT_BT709    (1 << 18) /* 0 is BT601 */
6931 #define   SPRITE_YUV_BYTE_ORDER_MASK    (3 << 16)
6932 #define   SPRITE_YUV_ORDER_YUYV         (0 << 16)
6933 #define   SPRITE_YUV_ORDER_UYVY         (1 << 16)
6934 #define   SPRITE_YUV_ORDER_YVYU         (2 << 16)
6935 #define   SPRITE_YUV_ORDER_VYUY         (3 << 16)
6936 #define   SPRITE_ROTATE_180             (1 << 15)
6937 #define   SPRITE_TRICKLE_FEED_DISABLE   (1 << 14)
6938 #define   SPRITE_INT_GAMMA_DISABLE      (1 << 13)
6939 #define   SPRITE_TILED                  (1 << 10)
6940 #define   SPRITE_DEST_KEY               (1 << 2)
6941 #define _SPRA_LINOFF            0x70284
6942 #define _SPRA_STRIDE            0x70288
6943 #define _SPRA_POS               0x7028c
6944 #define _SPRA_SIZE              0x70290
6945 #define _SPRA_KEYVAL            0x70294
6946 #define _SPRA_KEYMSK            0x70298
6947 #define _SPRA_SURF              0x7029c
6948 #define _SPRA_KEYMAX            0x702a0
6949 #define _SPRA_TILEOFF           0x702a4
6950 #define _SPRA_OFFSET            0x702a4
6951 #define _SPRA_SURFLIVE          0x702ac
6952 #define _SPRA_SCALE             0x70304
6953 #define   SPRITE_SCALE_ENABLE   (1 << 31)
6954 #define   SPRITE_FILTER_MASK    (3 << 29)
6955 #define   SPRITE_FILTER_MEDIUM  (0 << 29)
6956 #define   SPRITE_FILTER_ENHANCING       (1 << 29)
6957 #define   SPRITE_FILTER_SOFTENING       (2 << 29)
6958 #define   SPRITE_VERTICAL_OFFSET_HALF   (1 << 28) /* must be enabled below */
6959 #define   SPRITE_VERTICAL_OFFSET_ENABLE (1 << 27)
6960 #define _SPRA_GAMC              0x70400
6961 #define _SPRA_GAMC16            0x70440
6962 #define _SPRA_GAMC17            0x7044c
6963
6964 #define _SPRB_CTL               0x71280
6965 #define _SPRB_LINOFF            0x71284
6966 #define _SPRB_STRIDE            0x71288
6967 #define _SPRB_POS               0x7128c
6968 #define _SPRB_SIZE              0x71290
6969 #define _SPRB_KEYVAL            0x71294
6970 #define _SPRB_KEYMSK            0x71298
6971 #define _SPRB_SURF              0x7129c
6972 #define _SPRB_KEYMAX            0x712a0
6973 #define _SPRB_TILEOFF           0x712a4
6974 #define _SPRB_OFFSET            0x712a4
6975 #define _SPRB_SURFLIVE          0x712ac
6976 #define _SPRB_SCALE             0x71304
6977 #define _SPRB_GAMC              0x71400
6978 #define _SPRB_GAMC16            0x71440
6979 #define _SPRB_GAMC17            0x7144c
6980
6981 #define SPRCTL(pipe) _MMIO_PIPE(pipe, _SPRA_CTL, _SPRB_CTL)
6982 #define SPRLINOFF(pipe) _MMIO_PIPE(pipe, _SPRA_LINOFF, _SPRB_LINOFF)
6983 #define SPRSTRIDE(pipe) _MMIO_PIPE(pipe, _SPRA_STRIDE, _SPRB_STRIDE)
6984 #define SPRPOS(pipe) _MMIO_PIPE(pipe, _SPRA_POS, _SPRB_POS)
6985 #define SPRSIZE(pipe) _MMIO_PIPE(pipe, _SPRA_SIZE, _SPRB_SIZE)
6986 #define SPRKEYVAL(pipe) _MMIO_PIPE(pipe, _SPRA_KEYVAL, _SPRB_KEYVAL)
6987 #define SPRKEYMSK(pipe) _MMIO_PIPE(pipe, _SPRA_KEYMSK, _SPRB_KEYMSK)
6988 #define SPRSURF(pipe) _MMIO_PIPE(pipe, _SPRA_SURF, _SPRB_SURF)
6989 #define SPRKEYMAX(pipe) _MMIO_PIPE(pipe, _SPRA_KEYMAX, _SPRB_KEYMAX)
6990 #define SPRTILEOFF(pipe) _MMIO_PIPE(pipe, _SPRA_TILEOFF, _SPRB_TILEOFF)
6991 #define SPROFFSET(pipe) _MMIO_PIPE(pipe, _SPRA_OFFSET, _SPRB_OFFSET)
6992 #define SPRSCALE(pipe) _MMIO_PIPE(pipe, _SPRA_SCALE, _SPRB_SCALE)
6993 #define SPRGAMC(pipe, i) _MMIO(_PIPE(pipe, _SPRA_GAMC, _SPRB_GAMC) + (i) * 4) /* 16 x u0.10 */
6994 #define SPRGAMC16(pipe, i) _MMIO(_PIPE(pipe, _SPRA_GAMC16, _SPRB_GAMC16) + (i) * 4) /* 3 x u1.10 */
6995 #define SPRGAMC17(pipe, i) _MMIO(_PIPE(pipe, _SPRA_GAMC17, _SPRB_GAMC17) + (i) * 4) /* 3 x u2.10 */
6996 #define SPRSURFLIVE(pipe) _MMIO_PIPE(pipe, _SPRA_SURFLIVE, _SPRB_SURFLIVE)
6997
6998 #define _SPACNTR                (VLV_DISPLAY_BASE + 0x72180)
6999 #define   SP_ENABLE                     (1 << 31)
7000 #define   SP_GAMMA_ENABLE               (1 << 30)
7001 #define   SP_PIXFORMAT_MASK             (0xf << 26)
7002 #define   SP_FORMAT_YUV422              (0x0 << 26)
7003 #define   SP_FORMAT_8BPP                (0x2 << 26)
7004 #define   SP_FORMAT_BGR565              (0x5 << 26)
7005 #define   SP_FORMAT_BGRX8888            (0x6 << 26)
7006 #define   SP_FORMAT_BGRA8888            (0x7 << 26)
7007 #define   SP_FORMAT_RGBX1010102         (0x8 << 26)
7008 #define   SP_FORMAT_RGBA1010102         (0x9 << 26)
7009 #define   SP_FORMAT_BGRX1010102         (0xa << 26) /* CHV pipe B */
7010 #define   SP_FORMAT_BGRA1010102         (0xb << 26) /* CHV pipe B */
7011 #define   SP_FORMAT_RGBX8888            (0xe << 26)
7012 #define   SP_FORMAT_RGBA8888            (0xf << 26)
7013 #define   SP_ALPHA_PREMULTIPLY          (1 << 23) /* CHV pipe B */
7014 #define   SP_SOURCE_KEY                 (1 << 22)
7015 #define   SP_YUV_FORMAT_BT709           (1 << 18)
7016 #define   SP_YUV_BYTE_ORDER_MASK        (3 << 16)
7017 #define   SP_YUV_ORDER_YUYV             (0 << 16)
7018 #define   SP_YUV_ORDER_UYVY             (1 << 16)
7019 #define   SP_YUV_ORDER_YVYU             (2 << 16)
7020 #define   SP_YUV_ORDER_VYUY             (3 << 16)
7021 #define   SP_ROTATE_180                 (1 << 15)
7022 #define   SP_TILED                      (1 << 10)
7023 #define   SP_MIRROR                     (1 << 8) /* CHV pipe B */
7024 #define _SPALINOFF              (VLV_DISPLAY_BASE + 0x72184)
7025 #define _SPASTRIDE              (VLV_DISPLAY_BASE + 0x72188)
7026 #define _SPAPOS                 (VLV_DISPLAY_BASE + 0x7218c)
7027 #define _SPASIZE                (VLV_DISPLAY_BASE + 0x72190)
7028 #define _SPAKEYMINVAL           (VLV_DISPLAY_BASE + 0x72194)
7029 #define _SPAKEYMSK              (VLV_DISPLAY_BASE + 0x72198)
7030 #define _SPASURF                (VLV_DISPLAY_BASE + 0x7219c)
7031 #define _SPAKEYMAXVAL           (VLV_DISPLAY_BASE + 0x721a0)
7032 #define _SPATILEOFF             (VLV_DISPLAY_BASE + 0x721a4)
7033 #define _SPACONSTALPHA          (VLV_DISPLAY_BASE + 0x721a8)
7034 #define   SP_CONST_ALPHA_ENABLE         (1 << 31)
7035 #define _SPACLRC0               (VLV_DISPLAY_BASE + 0x721d0)
7036 #define   SP_CONTRAST(x)                ((x) << 18) /* u3.6 */
7037 #define   SP_BRIGHTNESS(x)              ((x) & 0xff) /* s8 */
7038 #define _SPACLRC1               (VLV_DISPLAY_BASE + 0x721d4)
7039 #define   SP_SH_SIN(x)                  (((x) & 0x7ff) << 16) /* s4.7 */
7040 #define   SP_SH_COS(x)                  (x) /* u3.7 */
7041 #define _SPAGAMC                (VLV_DISPLAY_BASE + 0x721e0)
7042
7043 #define _SPBCNTR                (VLV_DISPLAY_BASE + 0x72280)
7044 #define _SPBLINOFF              (VLV_DISPLAY_BASE + 0x72284)
7045 #define _SPBSTRIDE              (VLV_DISPLAY_BASE + 0x72288)
7046 #define _SPBPOS                 (VLV_DISPLAY_BASE + 0x7228c)
7047 #define _SPBSIZE                (VLV_DISPLAY_BASE + 0x72290)
7048 #define _SPBKEYMINVAL           (VLV_DISPLAY_BASE + 0x72294)
7049 #define _SPBKEYMSK              (VLV_DISPLAY_BASE + 0x72298)
7050 #define _SPBSURF                (VLV_DISPLAY_BASE + 0x7229c)
7051 #define _SPBKEYMAXVAL           (VLV_DISPLAY_BASE + 0x722a0)
7052 #define _SPBTILEOFF             (VLV_DISPLAY_BASE + 0x722a4)
7053 #define _SPBCONSTALPHA          (VLV_DISPLAY_BASE + 0x722a8)
7054 #define _SPBCLRC0               (VLV_DISPLAY_BASE + 0x722d0)
7055 #define _SPBCLRC1               (VLV_DISPLAY_BASE + 0x722d4)
7056 #define _SPBGAMC                (VLV_DISPLAY_BASE + 0x722e0)
7057
7058 #define _VLV_SPR(pipe, plane_id, reg_a, reg_b) \
7059         _PIPE((pipe) * 2 + (plane_id) - PLANE_SPRITE0, (reg_a), (reg_b))
7060 #define _MMIO_VLV_SPR(pipe, plane_id, reg_a, reg_b) \
7061         _MMIO(_VLV_SPR((pipe), (plane_id), (reg_a), (reg_b)))
7062
7063 #define SPCNTR(pipe, plane_id)          _MMIO_VLV_SPR((pipe), (plane_id), _SPACNTR, _SPBCNTR)
7064 #define SPLINOFF(pipe, plane_id)        _MMIO_VLV_SPR((pipe), (plane_id), _SPALINOFF, _SPBLINOFF)
7065 #define SPSTRIDE(pipe, plane_id)        _MMIO_VLV_SPR((pipe), (plane_id), _SPASTRIDE, _SPBSTRIDE)
7066 #define SPPOS(pipe, plane_id)           _MMIO_VLV_SPR((pipe), (plane_id), _SPAPOS, _SPBPOS)
7067 #define SPSIZE(pipe, plane_id)          _MMIO_VLV_SPR((pipe), (plane_id), _SPASIZE, _SPBSIZE)
7068 #define SPKEYMINVAL(pipe, plane_id)     _MMIO_VLV_SPR((pipe), (plane_id), _SPAKEYMINVAL, _SPBKEYMINVAL)
7069 #define SPKEYMSK(pipe, plane_id)        _MMIO_VLV_SPR((pipe), (plane_id), _SPAKEYMSK, _SPBKEYMSK)
7070 #define SPSURF(pipe, plane_id)          _MMIO_VLV_SPR((pipe), (plane_id), _SPASURF, _SPBSURF)
7071 #define SPKEYMAXVAL(pipe, plane_id)     _MMIO_VLV_SPR((pipe), (plane_id), _SPAKEYMAXVAL, _SPBKEYMAXVAL)
7072 #define SPTILEOFF(pipe, plane_id)       _MMIO_VLV_SPR((pipe), (plane_id), _SPATILEOFF, _SPBTILEOFF)
7073 #define SPCONSTALPHA(pipe, plane_id)    _MMIO_VLV_SPR((pipe), (plane_id), _SPACONSTALPHA, _SPBCONSTALPHA)
7074 #define SPCLRC0(pipe, plane_id)         _MMIO_VLV_SPR((pipe), (plane_id), _SPACLRC0, _SPBCLRC0)
7075 #define SPCLRC1(pipe, plane_id)         _MMIO_VLV_SPR((pipe), (plane_id), _SPACLRC1, _SPBCLRC1)
7076 #define SPGAMC(pipe, plane_id, i)       _MMIO(_VLV_SPR((pipe), (plane_id), _SPAGAMC, _SPBGAMC) + (5 - (i)) * 4) /* 6 x u0.10 */
7077
7078 /*
7079  * CHV pipe B sprite CSC
7080  *
7081  * |cr|   |c0 c1 c2|   |cr + cr_ioff|   |cr_ooff|
7082  * |yg| = |c3 c4 c5| x |yg + yg_ioff| + |yg_ooff|
7083  * |cb|   |c6 c7 c8|   |cb + cr_ioff|   |cb_ooff|
7084  */
7085 #define _MMIO_CHV_SPCSC(plane_id, reg) \
7086         _MMIO(VLV_DISPLAY_BASE + ((plane_id) - PLANE_SPRITE0) * 0x1000 + (reg))
7087
7088 #define SPCSCYGOFF(plane_id)    _MMIO_CHV_SPCSC(plane_id, 0x6d900)
7089 #define SPCSCCBOFF(plane_id)    _MMIO_CHV_SPCSC(plane_id, 0x6d904)
7090 #define SPCSCCROFF(plane_id)    _MMIO_CHV_SPCSC(plane_id, 0x6d908)
7091 #define  SPCSC_OOFF(x)          (((x) & 0x7ff) << 16) /* s11 */
7092 #define  SPCSC_IOFF(x)          (((x) & 0x7ff) << 0) /* s11 */
7093
7094 #define SPCSCC01(plane_id)      _MMIO_CHV_SPCSC(plane_id, 0x6d90c)
7095 #define SPCSCC23(plane_id)      _MMIO_CHV_SPCSC(plane_id, 0x6d910)
7096 #define SPCSCC45(plane_id)      _MMIO_CHV_SPCSC(plane_id, 0x6d914)
7097 #define SPCSCC67(plane_id)      _MMIO_CHV_SPCSC(plane_id, 0x6d918)
7098 #define SPCSCC8(plane_id)       _MMIO_CHV_SPCSC(plane_id, 0x6d91c)
7099 #define  SPCSC_C1(x)            (((x) & 0x7fff) << 16) /* s3.12 */
7100 #define  SPCSC_C0(x)            (((x) & 0x7fff) << 0) /* s3.12 */
7101
7102 #define SPCSCYGICLAMP(plane_id) _MMIO_CHV_SPCSC(plane_id, 0x6d920)
7103 #define SPCSCCBICLAMP(plane_id) _MMIO_CHV_SPCSC(plane_id, 0x6d924)
7104 #define SPCSCCRICLAMP(plane_id) _MMIO_CHV_SPCSC(plane_id, 0x6d928)
7105 #define  SPCSC_IMAX(x)          (((x) & 0x7ff) << 16) /* s11 */
7106 #define  SPCSC_IMIN(x)          (((x) & 0x7ff) << 0) /* s11 */
7107
7108 #define SPCSCYGOCLAMP(plane_id) _MMIO_CHV_SPCSC(plane_id, 0x6d92c)
7109 #define SPCSCCBOCLAMP(plane_id) _MMIO_CHV_SPCSC(plane_id, 0x6d930)
7110 #define SPCSCCROCLAMP(plane_id) _MMIO_CHV_SPCSC(plane_id, 0x6d934)
7111 #define  SPCSC_OMAX(x)          ((x) << 16) /* u10 */
7112 #define  SPCSC_OMIN(x)          ((x) << 0) /* u10 */
7113
7114 /* Skylake plane registers */
7115
7116 #define _PLANE_CTL_1_A                          0x70180
7117 #define _PLANE_CTL_2_A                          0x70280
7118 #define _PLANE_CTL_3_A                          0x70380
7119 #define   PLANE_CTL_ENABLE                      (1 << 31)
7120 #define   PLANE_CTL_ARB_SLOTS_MASK              REG_GENMASK(30, 28) /* icl+ */
7121 #define   PLANE_CTL_ARB_SLOTS(x)                REG_FIELD_PREP(PLANE_CTL_ARB_SLOTS_MASK, (x)) /* icl+ */
7122 #define   PLANE_CTL_PIPE_GAMMA_ENABLE           (1 << 30)   /* Pre-GLK */
7123 #define   PLANE_CTL_YUV_RANGE_CORRECTION_DISABLE        (1 << 28)
7124 /*
7125  * ICL+ uses the same PLANE_CTL_FORMAT bits, but the field definition
7126  * expanded to include bit 23 as well. However, the shift-24 based values
7127  * correctly map to the same formats in ICL, as long as bit 23 is set to 0
7128  */
7129 #define   PLANE_CTL_FORMAT_MASK                 (0xf << 24)
7130 #define   PLANE_CTL_FORMAT_YUV422               (0 << 24)
7131 #define   PLANE_CTL_FORMAT_NV12                 (1 << 24)
7132 #define   PLANE_CTL_FORMAT_XRGB_2101010         (2 << 24)
7133 #define   PLANE_CTL_FORMAT_P010                 (3 << 24)
7134 #define   PLANE_CTL_FORMAT_XRGB_8888            (4 << 24)
7135 #define   PLANE_CTL_FORMAT_P012                 (5 << 24)
7136 #define   PLANE_CTL_FORMAT_XRGB_16161616F       (6 << 24)
7137 #define   PLANE_CTL_FORMAT_P016                 (7 << 24)
7138 #define   PLANE_CTL_FORMAT_XYUV                 (8 << 24)
7139 #define   PLANE_CTL_FORMAT_INDEXED              (12 << 24)
7140 #define   PLANE_CTL_FORMAT_RGB_565              (14 << 24)
7141 #define   ICL_PLANE_CTL_FORMAT_MASK             (0x1f << 23)
7142 #define   PLANE_CTL_PIPE_CSC_ENABLE             (1 << 23) /* Pre-GLK */
7143 #define   PLANE_CTL_FORMAT_Y210                 (1 << 23)
7144 #define   PLANE_CTL_FORMAT_Y212                 (3 << 23)
7145 #define   PLANE_CTL_FORMAT_Y216                 (5 << 23)
7146 #define   PLANE_CTL_FORMAT_Y410                 (7 << 23)
7147 #define   PLANE_CTL_FORMAT_Y412                 (9 << 23)
7148 #define   PLANE_CTL_FORMAT_Y416                 (0xb << 23)
7149 #define   PLANE_CTL_KEY_ENABLE_MASK             (0x3 << 21)
7150 #define   PLANE_CTL_KEY_ENABLE_SOURCE           (1 << 21)
7151 #define   PLANE_CTL_KEY_ENABLE_DESTINATION      (2 << 21)
7152 #define   PLANE_CTL_ORDER_BGRX                  (0 << 20)
7153 #define   PLANE_CTL_ORDER_RGBX                  (1 << 20)
7154 #define   PLANE_CTL_YUV420_Y_PLANE              (1 << 19)
7155 #define   PLANE_CTL_YUV_TO_RGB_CSC_FORMAT_BT709 (1 << 18)
7156 #define   PLANE_CTL_YUV422_ORDER_MASK           (0x3 << 16)
7157 #define   PLANE_CTL_YUV422_YUYV                 (0 << 16)
7158 #define   PLANE_CTL_YUV422_UYVY                 (1 << 16)
7159 #define   PLANE_CTL_YUV422_YVYU                 (2 << 16)
7160 #define   PLANE_CTL_YUV422_VYUY                 (3 << 16)
7161 #define   PLANE_CTL_RENDER_DECOMPRESSION_ENABLE (1 << 15)
7162 #define   PLANE_CTL_TRICKLE_FEED_DISABLE        (1 << 14)
7163 #define   PLANE_CTL_CLEAR_COLOR_DISABLE         (1 << 13) /* TGL+ */
7164 #define   PLANE_CTL_PLANE_GAMMA_DISABLE         (1 << 13) /* Pre-GLK */
7165 #define   PLANE_CTL_TILED_MASK                  (0x7 << 10)
7166 #define   PLANE_CTL_TILED_LINEAR                (0 << 10)
7167 #define   PLANE_CTL_TILED_X                     (1 << 10)
7168 #define   PLANE_CTL_TILED_Y                     (4 << 10)
7169 #define   PLANE_CTL_TILED_YF                    (5 << 10)
7170 #define   PLANE_CTL_ASYNC_FLIP                  (1 << 9)
7171 #define   PLANE_CTL_FLIP_HORIZONTAL             (1 << 8)
7172 #define   PLANE_CTL_MEDIA_DECOMPRESSION_ENABLE  (1 << 4) /* TGL+ */
7173 #define   PLANE_CTL_ALPHA_MASK                  (0x3 << 4) /* Pre-GLK */
7174 #define   PLANE_CTL_ALPHA_DISABLE               (0 << 4)
7175 #define   PLANE_CTL_ALPHA_SW_PREMULTIPLY        (2 << 4)
7176 #define   PLANE_CTL_ALPHA_HW_PREMULTIPLY        (3 << 4)
7177 #define   PLANE_CTL_ROTATE_MASK                 0x3
7178 #define   PLANE_CTL_ROTATE_0                    0x0
7179 #define   PLANE_CTL_ROTATE_90                   0x1
7180 #define   PLANE_CTL_ROTATE_180                  0x2
7181 #define   PLANE_CTL_ROTATE_270                  0x3
7182 #define _PLANE_STRIDE_1_A                       0x70188
7183 #define _PLANE_STRIDE_2_A                       0x70288
7184 #define _PLANE_STRIDE_3_A                       0x70388
7185 #define _PLANE_POS_1_A                          0x7018c
7186 #define _PLANE_POS_2_A                          0x7028c
7187 #define _PLANE_POS_3_A                          0x7038c
7188 #define _PLANE_SIZE_1_A                         0x70190
7189 #define _PLANE_SIZE_2_A                         0x70290
7190 #define _PLANE_SIZE_3_A                         0x70390
7191 #define _PLANE_SURF_1_A                         0x7019c
7192 #define _PLANE_SURF_2_A                         0x7029c
7193 #define _PLANE_SURF_3_A                         0x7039c
7194 #define _PLANE_OFFSET_1_A                       0x701a4
7195 #define _PLANE_OFFSET_2_A                       0x702a4
7196 #define _PLANE_OFFSET_3_A                       0x703a4
7197 #define _PLANE_KEYVAL_1_A                       0x70194
7198 #define _PLANE_KEYVAL_2_A                       0x70294
7199 #define _PLANE_KEYMSK_1_A                       0x70198
7200 #define _PLANE_KEYMSK_2_A                       0x70298
7201 #define  PLANE_KEYMSK_ALPHA_ENABLE              (1 << 31)
7202 #define _PLANE_KEYMAX_1_A                       0x701a0
7203 #define _PLANE_KEYMAX_2_A                       0x702a0
7204 #define  PLANE_KEYMAX_ALPHA(a)                  ((a) << 24)
7205 #define _PLANE_CC_VAL_1_A                       0x701b4
7206 #define _PLANE_CC_VAL_2_A                       0x702b4
7207 #define _PLANE_AUX_DIST_1_A                     0x701c0
7208 #define _PLANE_AUX_DIST_2_A                     0x702c0
7209 #define _PLANE_AUX_OFFSET_1_A                   0x701c4
7210 #define _PLANE_AUX_OFFSET_2_A                   0x702c4
7211 #define _PLANE_CUS_CTL_1_A                      0x701c8
7212 #define _PLANE_CUS_CTL_2_A                      0x702c8
7213 #define  PLANE_CUS_ENABLE                       (1 << 31)
7214 #define  PLANE_CUS_PLANE_4_RKL                  (0 << 30)
7215 #define  PLANE_CUS_PLANE_5_RKL                  (1 << 30)
7216 #define  PLANE_CUS_PLANE_6                      (0 << 30)
7217 #define  PLANE_CUS_PLANE_7                      (1 << 30)
7218 #define  PLANE_CUS_HPHASE_SIGN_NEGATIVE         (1 << 19)
7219 #define  PLANE_CUS_HPHASE_0                     (0 << 16)
7220 #define  PLANE_CUS_HPHASE_0_25                  (1 << 16)
7221 #define  PLANE_CUS_HPHASE_0_5                   (2 << 16)
7222 #define  PLANE_CUS_VPHASE_SIGN_NEGATIVE         (1 << 15)
7223 #define  PLANE_CUS_VPHASE_0                     (0 << 12)
7224 #define  PLANE_CUS_VPHASE_0_25                  (1 << 12)
7225 #define  PLANE_CUS_VPHASE_0_5                   (2 << 12)
7226 #define _PLANE_COLOR_CTL_1_A                    0x701CC /* GLK+ */
7227 #define _PLANE_COLOR_CTL_2_A                    0x702CC /* GLK+ */
7228 #define _PLANE_COLOR_CTL_3_A                    0x703CC /* GLK+ */
7229 #define   PLANE_COLOR_PIPE_GAMMA_ENABLE         (1 << 30) /* Pre-ICL */
7230 #define   PLANE_COLOR_YUV_RANGE_CORRECTION_DISABLE      (1 << 28)
7231 #define   PLANE_COLOR_INPUT_CSC_ENABLE          (1 << 20) /* ICL+ */
7232 #define   PLANE_COLOR_PIPE_CSC_ENABLE           (1 << 23) /* Pre-ICL */
7233 #define   PLANE_COLOR_CSC_MODE_BYPASS                   (0 << 17)
7234 #define   PLANE_COLOR_CSC_MODE_YUV601_TO_RGB601         (1 << 17)
7235 #define   PLANE_COLOR_CSC_MODE_YUV709_TO_RGB709         (2 << 17)
7236 #define   PLANE_COLOR_CSC_MODE_YUV2020_TO_RGB2020       (3 << 17)
7237 #define   PLANE_COLOR_CSC_MODE_RGB709_TO_RGB2020        (4 << 17)
7238 #define   PLANE_COLOR_PLANE_GAMMA_DISABLE       (1 << 13)
7239 #define   PLANE_COLOR_ALPHA_MASK                (0x3 << 4)
7240 #define   PLANE_COLOR_ALPHA_DISABLE             (0 << 4)
7241 #define   PLANE_COLOR_ALPHA_SW_PREMULTIPLY      (2 << 4)
7242 #define   PLANE_COLOR_ALPHA_HW_PREMULTIPLY      (3 << 4)
7243 #define _PLANE_BUF_CFG_1_A                      0x7027c
7244 #define _PLANE_BUF_CFG_2_A                      0x7037c
7245 #define _PLANE_NV12_BUF_CFG_1_A         0x70278
7246 #define _PLANE_NV12_BUF_CFG_2_A         0x70378
7247
7248 #define _PLANE_CC_VAL_1_B                       0x711b4
7249 #define _PLANE_CC_VAL_2_B                       0x712b4
7250 #define _PLANE_CC_VAL_1(pipe)   _PIPE(pipe, _PLANE_CC_VAL_1_A, _PLANE_CC_VAL_1_B)
7251 #define _PLANE_CC_VAL_2(pipe)   _PIPE(pipe, _PLANE_CC_VAL_2_A, _PLANE_CC_VAL_2_B)
7252 #define PLANE_CC_VAL(pipe, plane)       \
7253         _MMIO_PLANE(plane, _PLANE_CC_VAL_1(pipe), _PLANE_CC_VAL_2(pipe))
7254
7255 /* Input CSC Register Definitions */
7256 #define _PLANE_INPUT_CSC_RY_GY_1_A      0x701E0
7257 #define _PLANE_INPUT_CSC_RY_GY_2_A      0x702E0
7258
7259 #define _PLANE_INPUT_CSC_RY_GY_1_B      0x711E0
7260 #define _PLANE_INPUT_CSC_RY_GY_2_B      0x712E0
7261
7262 #define _PLANE_INPUT_CSC_RY_GY_1(pipe)  \
7263         _PIPE(pipe, _PLANE_INPUT_CSC_RY_GY_1_A, \
7264              _PLANE_INPUT_CSC_RY_GY_1_B)
7265 #define _PLANE_INPUT_CSC_RY_GY_2(pipe)  \
7266         _PIPE(pipe, _PLANE_INPUT_CSC_RY_GY_2_A, \
7267              _PLANE_INPUT_CSC_RY_GY_2_B)
7268
7269 #define PLANE_INPUT_CSC_COEFF(pipe, plane, index)       \
7270         _MMIO_PLANE(plane, _PLANE_INPUT_CSC_RY_GY_1(pipe) +  (index) * 4, \
7271                     _PLANE_INPUT_CSC_RY_GY_2(pipe) + (index) * 4)
7272
7273 #define _PLANE_INPUT_CSC_PREOFF_HI_1_A          0x701F8
7274 #define _PLANE_INPUT_CSC_PREOFF_HI_2_A          0x702F8
7275
7276 #define _PLANE_INPUT_CSC_PREOFF_HI_1_B          0x711F8
7277 #define _PLANE_INPUT_CSC_PREOFF_HI_2_B          0x712F8
7278
7279 #define _PLANE_INPUT_CSC_PREOFF_HI_1(pipe)      \
7280         _PIPE(pipe, _PLANE_INPUT_CSC_PREOFF_HI_1_A, \
7281              _PLANE_INPUT_CSC_PREOFF_HI_1_B)
7282 #define _PLANE_INPUT_CSC_PREOFF_HI_2(pipe)      \
7283         _PIPE(pipe, _PLANE_INPUT_CSC_PREOFF_HI_2_A, \
7284              _PLANE_INPUT_CSC_PREOFF_HI_2_B)
7285 #define PLANE_INPUT_CSC_PREOFF(pipe, plane, index)      \
7286         _MMIO_PLANE(plane, _PLANE_INPUT_CSC_PREOFF_HI_1(pipe) + (index) * 4, \
7287                     _PLANE_INPUT_CSC_PREOFF_HI_2(pipe) + (index) * 4)
7288
7289 #define _PLANE_INPUT_CSC_POSTOFF_HI_1_A         0x70204
7290 #define _PLANE_INPUT_CSC_POSTOFF_HI_2_A         0x70304
7291
7292 #define _PLANE_INPUT_CSC_POSTOFF_HI_1_B         0x71204
7293 #define _PLANE_INPUT_CSC_POSTOFF_HI_2_B         0x71304
7294
7295 #define _PLANE_INPUT_CSC_POSTOFF_HI_1(pipe)     \
7296         _PIPE(pipe, _PLANE_INPUT_CSC_POSTOFF_HI_1_A, \
7297              _PLANE_INPUT_CSC_POSTOFF_HI_1_B)
7298 #define _PLANE_INPUT_CSC_POSTOFF_HI_2(pipe)     \
7299         _PIPE(pipe, _PLANE_INPUT_CSC_POSTOFF_HI_2_A, \
7300              _PLANE_INPUT_CSC_POSTOFF_HI_2_B)
7301 #define PLANE_INPUT_CSC_POSTOFF(pipe, plane, index)     \
7302         _MMIO_PLANE(plane, _PLANE_INPUT_CSC_POSTOFF_HI_1(pipe) + (index) * 4, \
7303                     _PLANE_INPUT_CSC_POSTOFF_HI_2(pipe) + (index) * 4)
7304
7305 #define _PLANE_CTL_1_B                          0x71180
7306 #define _PLANE_CTL_2_B                          0x71280
7307 #define _PLANE_CTL_3_B                          0x71380
7308 #define _PLANE_CTL_1(pipe)      _PIPE(pipe, _PLANE_CTL_1_A, _PLANE_CTL_1_B)
7309 #define _PLANE_CTL_2(pipe)      _PIPE(pipe, _PLANE_CTL_2_A, _PLANE_CTL_2_B)
7310 #define _PLANE_CTL_3(pipe)      _PIPE(pipe, _PLANE_CTL_3_A, _PLANE_CTL_3_B)
7311 #define PLANE_CTL(pipe, plane)  \
7312         _MMIO_PLANE(plane, _PLANE_CTL_1(pipe), _PLANE_CTL_2(pipe))
7313
7314 #define _PLANE_STRIDE_1_B                       0x71188
7315 #define _PLANE_STRIDE_2_B                       0x71288
7316 #define _PLANE_STRIDE_3_B                       0x71388
7317 #define _PLANE_STRIDE_1(pipe)   \
7318         _PIPE(pipe, _PLANE_STRIDE_1_A, _PLANE_STRIDE_1_B)
7319 #define _PLANE_STRIDE_2(pipe)   \
7320         _PIPE(pipe, _PLANE_STRIDE_2_A, _PLANE_STRIDE_2_B)
7321 #define _PLANE_STRIDE_3(pipe)   \
7322         _PIPE(pipe, _PLANE_STRIDE_3_A, _PLANE_STRIDE_3_B)
7323 #define PLANE_STRIDE(pipe, plane)       \
7324         _MMIO_PLANE(plane, _PLANE_STRIDE_1(pipe), _PLANE_STRIDE_2(pipe))
7325 #define PLANE_STRIDE_MASK               REG_GENMASK(10, 0)
7326 #define PLANE_STRIDE_MASK_XELPD         REG_GENMASK(11, 0)
7327
7328 #define _PLANE_POS_1_B                          0x7118c
7329 #define _PLANE_POS_2_B                          0x7128c
7330 #define _PLANE_POS_3_B                          0x7138c
7331 #define _PLANE_POS_1(pipe)      _PIPE(pipe, _PLANE_POS_1_A, _PLANE_POS_1_B)
7332 #define _PLANE_POS_2(pipe)      _PIPE(pipe, _PLANE_POS_2_A, _PLANE_POS_2_B)
7333 #define _PLANE_POS_3(pipe)      _PIPE(pipe, _PLANE_POS_3_A, _PLANE_POS_3_B)
7334 #define PLANE_POS(pipe, plane)  \
7335         _MMIO_PLANE(plane, _PLANE_POS_1(pipe), _PLANE_POS_2(pipe))
7336
7337 #define _PLANE_SIZE_1_B                         0x71190
7338 #define _PLANE_SIZE_2_B                         0x71290
7339 #define _PLANE_SIZE_3_B                         0x71390
7340 #define _PLANE_SIZE_1(pipe)     _PIPE(pipe, _PLANE_SIZE_1_A, _PLANE_SIZE_1_B)
7341 #define _PLANE_SIZE_2(pipe)     _PIPE(pipe, _PLANE_SIZE_2_A, _PLANE_SIZE_2_B)
7342 #define _PLANE_SIZE_3(pipe)     _PIPE(pipe, _PLANE_SIZE_3_A, _PLANE_SIZE_3_B)
7343 #define PLANE_SIZE(pipe, plane) \
7344         _MMIO_PLANE(plane, _PLANE_SIZE_1(pipe), _PLANE_SIZE_2(pipe))
7345
7346 #define _PLANE_SURF_1_B                         0x7119c
7347 #define _PLANE_SURF_2_B                         0x7129c
7348 #define _PLANE_SURF_3_B                         0x7139c
7349 #define _PLANE_SURF_1(pipe)     _PIPE(pipe, _PLANE_SURF_1_A, _PLANE_SURF_1_B)
7350 #define _PLANE_SURF_2(pipe)     _PIPE(pipe, _PLANE_SURF_2_A, _PLANE_SURF_2_B)
7351 #define _PLANE_SURF_3(pipe)     _PIPE(pipe, _PLANE_SURF_3_A, _PLANE_SURF_3_B)
7352 #define PLANE_SURF(pipe, plane) \
7353         _MMIO_PLANE(plane, _PLANE_SURF_1(pipe), _PLANE_SURF_2(pipe))
7354
7355 #define _PLANE_OFFSET_1_B                       0x711a4
7356 #define _PLANE_OFFSET_2_B                       0x712a4
7357 #define _PLANE_OFFSET_1(pipe) _PIPE(pipe, _PLANE_OFFSET_1_A, _PLANE_OFFSET_1_B)
7358 #define _PLANE_OFFSET_2(pipe) _PIPE(pipe, _PLANE_OFFSET_2_A, _PLANE_OFFSET_2_B)
7359 #define PLANE_OFFSET(pipe, plane)       \
7360         _MMIO_PLANE(plane, _PLANE_OFFSET_1(pipe), _PLANE_OFFSET_2(pipe))
7361
7362 #define _PLANE_KEYVAL_1_B                       0x71194
7363 #define _PLANE_KEYVAL_2_B                       0x71294
7364 #define _PLANE_KEYVAL_1(pipe) _PIPE(pipe, _PLANE_KEYVAL_1_A, _PLANE_KEYVAL_1_B)
7365 #define _PLANE_KEYVAL_2(pipe) _PIPE(pipe, _PLANE_KEYVAL_2_A, _PLANE_KEYVAL_2_B)
7366 #define PLANE_KEYVAL(pipe, plane)       \
7367         _MMIO_PLANE(plane, _PLANE_KEYVAL_1(pipe), _PLANE_KEYVAL_2(pipe))
7368
7369 #define _PLANE_KEYMSK_1_B                       0x71198
7370 #define _PLANE_KEYMSK_2_B                       0x71298
7371 #define _PLANE_KEYMSK_1(pipe) _PIPE(pipe, _PLANE_KEYMSK_1_A, _PLANE_KEYMSK_1_B)
7372 #define _PLANE_KEYMSK_2(pipe) _PIPE(pipe, _PLANE_KEYMSK_2_A, _PLANE_KEYMSK_2_B)
7373 #define PLANE_KEYMSK(pipe, plane)       \
7374         _MMIO_PLANE(plane, _PLANE_KEYMSK_1(pipe), _PLANE_KEYMSK_2(pipe))
7375
7376 #define _PLANE_KEYMAX_1_B                       0x711a0
7377 #define _PLANE_KEYMAX_2_B                       0x712a0
7378 #define _PLANE_KEYMAX_1(pipe) _PIPE(pipe, _PLANE_KEYMAX_1_A, _PLANE_KEYMAX_1_B)
7379 #define _PLANE_KEYMAX_2(pipe) _PIPE(pipe, _PLANE_KEYMAX_2_A, _PLANE_KEYMAX_2_B)
7380 #define PLANE_KEYMAX(pipe, plane)       \
7381         _MMIO_PLANE(plane, _PLANE_KEYMAX_1(pipe), _PLANE_KEYMAX_2(pipe))
7382
7383 #define _PLANE_BUF_CFG_1_B                      0x7127c
7384 #define _PLANE_BUF_CFG_2_B                      0x7137c
7385 #define  DDB_ENTRY_MASK                         0xFFF /* skl+: 10 bits, icl+ 11 bits, adlp+ 12 bits */
7386 #define  DDB_ENTRY_END_SHIFT                    16
7387 #define _PLANE_BUF_CFG_1(pipe)  \
7388         _PIPE(pipe, _PLANE_BUF_CFG_1_A, _PLANE_BUF_CFG_1_B)
7389 #define _PLANE_BUF_CFG_2(pipe)  \
7390         _PIPE(pipe, _PLANE_BUF_CFG_2_A, _PLANE_BUF_CFG_2_B)
7391 #define PLANE_BUF_CFG(pipe, plane)      \
7392         _MMIO_PLANE(plane, _PLANE_BUF_CFG_1(pipe), _PLANE_BUF_CFG_2(pipe))
7393
7394 #define _PLANE_NV12_BUF_CFG_1_B         0x71278
7395 #define _PLANE_NV12_BUF_CFG_2_B         0x71378
7396 #define _PLANE_NV12_BUF_CFG_1(pipe)     \
7397         _PIPE(pipe, _PLANE_NV12_BUF_CFG_1_A, _PLANE_NV12_BUF_CFG_1_B)
7398 #define _PLANE_NV12_BUF_CFG_2(pipe)     \
7399         _PIPE(pipe, _PLANE_NV12_BUF_CFG_2_A, _PLANE_NV12_BUF_CFG_2_B)
7400 #define PLANE_NV12_BUF_CFG(pipe, plane) \
7401         _MMIO_PLANE(plane, _PLANE_NV12_BUF_CFG_1(pipe), _PLANE_NV12_BUF_CFG_2(pipe))
7402
7403 #define _PLANE_AUX_DIST_1_B             0x711c0
7404 #define _PLANE_AUX_DIST_2_B             0x712c0
7405 #define _PLANE_AUX_DIST_1(pipe) \
7406                         _PIPE(pipe, _PLANE_AUX_DIST_1_A, _PLANE_AUX_DIST_1_B)
7407 #define _PLANE_AUX_DIST_2(pipe) \
7408                         _PIPE(pipe, _PLANE_AUX_DIST_2_A, _PLANE_AUX_DIST_2_B)
7409 #define PLANE_AUX_DIST(pipe, plane)     \
7410         _MMIO_PLANE(plane, _PLANE_AUX_DIST_1(pipe), _PLANE_AUX_DIST_2(pipe))
7411
7412 #define _PLANE_AUX_OFFSET_1_B           0x711c4
7413 #define _PLANE_AUX_OFFSET_2_B           0x712c4
7414 #define _PLANE_AUX_OFFSET_1(pipe)       \
7415                 _PIPE(pipe, _PLANE_AUX_OFFSET_1_A, _PLANE_AUX_OFFSET_1_B)
7416 #define _PLANE_AUX_OFFSET_2(pipe)       \
7417                 _PIPE(pipe, _PLANE_AUX_OFFSET_2_A, _PLANE_AUX_OFFSET_2_B)
7418 #define PLANE_AUX_OFFSET(pipe, plane)   \
7419         _MMIO_PLANE(plane, _PLANE_AUX_OFFSET_1(pipe), _PLANE_AUX_OFFSET_2(pipe))
7420
7421 #define _PLANE_CUS_CTL_1_B              0x711c8
7422 #define _PLANE_CUS_CTL_2_B              0x712c8
7423 #define _PLANE_CUS_CTL_1(pipe)       \
7424                 _PIPE(pipe, _PLANE_CUS_CTL_1_A, _PLANE_CUS_CTL_1_B)
7425 #define _PLANE_CUS_CTL_2(pipe)       \
7426                 _PIPE(pipe, _PLANE_CUS_CTL_2_A, _PLANE_CUS_CTL_2_B)
7427 #define PLANE_CUS_CTL(pipe, plane)   \
7428         _MMIO_PLANE(plane, _PLANE_CUS_CTL_1(pipe), _PLANE_CUS_CTL_2(pipe))
7429
7430 #define _PLANE_COLOR_CTL_1_B                    0x711CC
7431 #define _PLANE_COLOR_CTL_2_B                    0x712CC
7432 #define _PLANE_COLOR_CTL_3_B                    0x713CC
7433 #define _PLANE_COLOR_CTL_1(pipe)        \
7434         _PIPE(pipe, _PLANE_COLOR_CTL_1_A, _PLANE_COLOR_CTL_1_B)
7435 #define _PLANE_COLOR_CTL_2(pipe)        \
7436         _PIPE(pipe, _PLANE_COLOR_CTL_2_A, _PLANE_COLOR_CTL_2_B)
7437 #define PLANE_COLOR_CTL(pipe, plane)    \
7438         _MMIO_PLANE(plane, _PLANE_COLOR_CTL_1(pipe), _PLANE_COLOR_CTL_2(pipe))
7439
7440 #define _SEL_FETCH_PLANE_BASE_1_A               0x70890
7441 #define _SEL_FETCH_PLANE_BASE_2_A               0x708B0
7442 #define _SEL_FETCH_PLANE_BASE_3_A               0x708D0
7443 #define _SEL_FETCH_PLANE_BASE_4_A               0x708F0
7444 #define _SEL_FETCH_PLANE_BASE_5_A               0x70920
7445 #define _SEL_FETCH_PLANE_BASE_6_A               0x70940
7446 #define _SEL_FETCH_PLANE_BASE_7_A               0x70960
7447 #define _SEL_FETCH_PLANE_BASE_CUR_A             0x70880
7448 #define _SEL_FETCH_PLANE_BASE_1_B               0x70990
7449
7450 #define _SEL_FETCH_PLANE_BASE_A(plane) _PICK(plane, \
7451                                              _SEL_FETCH_PLANE_BASE_1_A, \
7452                                              _SEL_FETCH_PLANE_BASE_2_A, \
7453                                              _SEL_FETCH_PLANE_BASE_3_A, \
7454                                              _SEL_FETCH_PLANE_BASE_4_A, \
7455                                              _SEL_FETCH_PLANE_BASE_5_A, \
7456                                              _SEL_FETCH_PLANE_BASE_6_A, \
7457                                              _SEL_FETCH_PLANE_BASE_7_A, \
7458                                              _SEL_FETCH_PLANE_BASE_CUR_A)
7459 #define _SEL_FETCH_PLANE_BASE_1(pipe) _PIPE(pipe, _SEL_FETCH_PLANE_BASE_1_A, _SEL_FETCH_PLANE_BASE_1_B)
7460 #define _SEL_FETCH_PLANE_BASE(pipe, plane) (_SEL_FETCH_PLANE_BASE_1(pipe) - \
7461                                             _SEL_FETCH_PLANE_BASE_1_A + \
7462                                             _SEL_FETCH_PLANE_BASE_A(plane))
7463
7464 #define _SEL_FETCH_PLANE_CTL_1_A                0x70890
7465 #define PLANE_SEL_FETCH_CTL(pipe, plane) _MMIO(_SEL_FETCH_PLANE_BASE(pipe, plane) + \
7466                                                _SEL_FETCH_PLANE_CTL_1_A - \
7467                                                _SEL_FETCH_PLANE_BASE_1_A)
7468 #define PLANE_SEL_FETCH_CTL_ENABLE              REG_BIT(31)
7469
7470 #define _SEL_FETCH_PLANE_POS_1_A                0x70894
7471 #define PLANE_SEL_FETCH_POS(pipe, plane) _MMIO(_SEL_FETCH_PLANE_BASE(pipe, plane) + \
7472                                                _SEL_FETCH_PLANE_POS_1_A - \
7473                                                _SEL_FETCH_PLANE_BASE_1_A)
7474
7475 #define _SEL_FETCH_PLANE_SIZE_1_A               0x70898
7476 #define PLANE_SEL_FETCH_SIZE(pipe, plane) _MMIO(_SEL_FETCH_PLANE_BASE(pipe, plane) + \
7477                                                 _SEL_FETCH_PLANE_SIZE_1_A - \
7478                                                 _SEL_FETCH_PLANE_BASE_1_A)
7479
7480 #define _SEL_FETCH_PLANE_OFFSET_1_A             0x7089C
7481 #define PLANE_SEL_FETCH_OFFSET(pipe, plane) _MMIO(_SEL_FETCH_PLANE_BASE(pipe, plane) + \
7482                                                   _SEL_FETCH_PLANE_OFFSET_1_A - \
7483                                                   _SEL_FETCH_PLANE_BASE_1_A)
7484
7485 /* SKL new cursor registers */
7486 #define _CUR_BUF_CFG_A                          0x7017c
7487 #define _CUR_BUF_CFG_B                          0x7117c
7488 #define CUR_BUF_CFG(pipe)       _MMIO_PIPE(pipe, _CUR_BUF_CFG_A, _CUR_BUF_CFG_B)
7489
7490 /* VBIOS regs */
7491 #define VGACNTRL                _MMIO(0x71400)
7492 # define VGA_DISP_DISABLE                       (1 << 31)
7493 # define VGA_2X_MODE                            (1 << 30)
7494 # define VGA_PIPE_B_SELECT                      (1 << 29)
7495
7496 #define VLV_VGACNTRL            _MMIO(VLV_DISPLAY_BASE + 0x71400)
7497
7498 /* Ironlake */
7499
7500 #define CPU_VGACNTRL    _MMIO(0x41000)
7501
7502 #define DIGITAL_PORT_HOTPLUG_CNTRL      _MMIO(0x44030)
7503 #define  DIGITAL_PORTA_HOTPLUG_ENABLE           (1 << 4)
7504 #define  DIGITAL_PORTA_PULSE_DURATION_2ms       (0 << 2) /* pre-HSW */
7505 #define  DIGITAL_PORTA_PULSE_DURATION_4_5ms     (1 << 2) /* pre-HSW */
7506 #define  DIGITAL_PORTA_PULSE_DURATION_6ms       (2 << 2) /* pre-HSW */
7507 #define  DIGITAL_PORTA_PULSE_DURATION_100ms     (3 << 2) /* pre-HSW */
7508 #define  DIGITAL_PORTA_PULSE_DURATION_MASK      (3 << 2) /* pre-HSW */
7509 #define  DIGITAL_PORTA_HOTPLUG_STATUS_MASK      (3 << 0)
7510 #define  DIGITAL_PORTA_HOTPLUG_NO_DETECT        (0 << 0)
7511 #define  DIGITAL_PORTA_HOTPLUG_SHORT_DETECT     (1 << 0)
7512 #define  DIGITAL_PORTA_HOTPLUG_LONG_DETECT      (2 << 0)
7513
7514 /* refresh rate hardware control */
7515 #define RR_HW_CTL       _MMIO(0x45300)
7516 #define  RR_HW_LOW_POWER_FRAMES_MASK    0xff
7517 #define  RR_HW_HIGH_POWER_FRAMES_MASK   0xff00
7518
7519 #define FDI_PLL_BIOS_0  _MMIO(0x46000)
7520 #define  FDI_PLL_FB_CLOCK_MASK  0xff
7521 #define FDI_PLL_BIOS_1  _MMIO(0x46004)
7522 #define FDI_PLL_BIOS_2  _MMIO(0x46008)
7523 #define DISPLAY_PORT_PLL_BIOS_0         _MMIO(0x4600c)
7524 #define DISPLAY_PORT_PLL_BIOS_1         _MMIO(0x46010)
7525 #define DISPLAY_PORT_PLL_BIOS_2         _MMIO(0x46014)
7526
7527 #define PCH_3DCGDIS0            _MMIO(0x46020)
7528 # define MARIUNIT_CLOCK_GATE_DISABLE            (1 << 18)
7529 # define SVSMUNIT_CLOCK_GATE_DISABLE            (1 << 1)
7530
7531 #define PCH_3DCGDIS1            _MMIO(0x46024)
7532 # define VFMUNIT_CLOCK_GATE_DISABLE             (1 << 11)
7533
7534 #define FDI_PLL_FREQ_CTL        _MMIO(0x46030)
7535 #define  FDI_PLL_FREQ_CHANGE_REQUEST    (1 << 24)
7536 #define  FDI_PLL_FREQ_LOCK_LIMIT_MASK   0xfff00
7537 #define  FDI_PLL_FREQ_DISABLE_COUNT_LIMIT_MASK  0xff
7538
7539
7540 #define _PIPEA_DATA_M1          0x60030
7541 #define  PIPE_DATA_M1_OFFSET    0
7542 #define _PIPEA_DATA_N1          0x60034
7543 #define  PIPE_DATA_N1_OFFSET    0
7544
7545 #define _PIPEA_DATA_M2          0x60038
7546 #define  PIPE_DATA_M2_OFFSET    0
7547 #define _PIPEA_DATA_N2          0x6003c
7548 #define  PIPE_DATA_N2_OFFSET    0
7549
7550 #define _PIPEA_LINK_M1          0x60040
7551 #define  PIPE_LINK_M1_OFFSET    0
7552 #define _PIPEA_LINK_N1          0x60044
7553 #define  PIPE_LINK_N1_OFFSET    0
7554
7555 #define _PIPEA_LINK_M2          0x60048
7556 #define  PIPE_LINK_M2_OFFSET    0
7557 #define _PIPEA_LINK_N2          0x6004c
7558 #define  PIPE_LINK_N2_OFFSET    0
7559
7560 /* PIPEB timing regs are same start from 0x61000 */
7561
7562 #define _PIPEB_DATA_M1          0x61030
7563 #define _PIPEB_DATA_N1          0x61034
7564 #define _PIPEB_DATA_M2          0x61038
7565 #define _PIPEB_DATA_N2          0x6103c
7566 #define _PIPEB_LINK_M1          0x61040
7567 #define _PIPEB_LINK_N1          0x61044
7568 #define _PIPEB_LINK_M2          0x61048
7569 #define _PIPEB_LINK_N2          0x6104c
7570
7571 #define PIPE_DATA_M1(tran) _MMIO_TRANS2(tran, _PIPEA_DATA_M1)
7572 #define PIPE_DATA_N1(tran) _MMIO_TRANS2(tran, _PIPEA_DATA_N1)
7573 #define PIPE_DATA_M2(tran) _MMIO_TRANS2(tran, _PIPEA_DATA_M2)
7574 #define PIPE_DATA_N2(tran) _MMIO_TRANS2(tran, _PIPEA_DATA_N2)
7575 #define PIPE_LINK_M1(tran) _MMIO_TRANS2(tran, _PIPEA_LINK_M1)
7576 #define PIPE_LINK_N1(tran) _MMIO_TRANS2(tran, _PIPEA_LINK_N1)
7577 #define PIPE_LINK_M2(tran) _MMIO_TRANS2(tran, _PIPEA_LINK_M2)
7578 #define PIPE_LINK_N2(tran) _MMIO_TRANS2(tran, _PIPEA_LINK_N2)
7579
7580 /* CPU panel fitter */
7581 /* IVB+ has 3 fitters, 0 is 7x5 capable, the other two only 3x3 */
7582 #define _PFA_CTL_1               0x68080
7583 #define _PFB_CTL_1               0x68880
7584 #define  PF_ENABLE              (1 << 31)
7585 #define  PF_PIPE_SEL_MASK_IVB   (3 << 29)
7586 #define  PF_PIPE_SEL_IVB(pipe)  ((pipe) << 29)
7587 #define  PF_FILTER_MASK         (3 << 23)
7588 #define  PF_FILTER_PROGRAMMED   (0 << 23)
7589 #define  PF_FILTER_MED_3x3      (1 << 23)
7590 #define  PF_FILTER_EDGE_ENHANCE (2 << 23)
7591 #define  PF_FILTER_EDGE_SOFTEN  (3 << 23)
7592 #define _PFA_WIN_SZ             0x68074
7593 #define _PFB_WIN_SZ             0x68874
7594 #define _PFA_WIN_POS            0x68070
7595 #define _PFB_WIN_POS            0x68870
7596 #define _PFA_VSCALE             0x68084
7597 #define _PFB_VSCALE             0x68884
7598 #define _PFA_HSCALE             0x68090
7599 #define _PFB_HSCALE             0x68890
7600
7601 #define PF_CTL(pipe)            _MMIO_PIPE(pipe, _PFA_CTL_1, _PFB_CTL_1)
7602 #define PF_WIN_SZ(pipe)         _MMIO_PIPE(pipe, _PFA_WIN_SZ, _PFB_WIN_SZ)
7603 #define PF_WIN_POS(pipe)        _MMIO_PIPE(pipe, _PFA_WIN_POS, _PFB_WIN_POS)
7604 #define PF_VSCALE(pipe)         _MMIO_PIPE(pipe, _PFA_VSCALE, _PFB_VSCALE)
7605 #define PF_HSCALE(pipe)         _MMIO_PIPE(pipe, _PFA_HSCALE, _PFB_HSCALE)
7606
7607 #define _PSA_CTL                0x68180
7608 #define _PSB_CTL                0x68980
7609 #define PS_ENABLE               (1 << 31)
7610 #define _PSA_WIN_SZ             0x68174
7611 #define _PSB_WIN_SZ             0x68974
7612 #define _PSA_WIN_POS            0x68170
7613 #define _PSB_WIN_POS            0x68970
7614
7615 #define PS_CTL(pipe)            _MMIO_PIPE(pipe, _PSA_CTL, _PSB_CTL)
7616 #define PS_WIN_SZ(pipe)         _MMIO_PIPE(pipe, _PSA_WIN_SZ, _PSB_WIN_SZ)
7617 #define PS_WIN_POS(pipe)        _MMIO_PIPE(pipe, _PSA_WIN_POS, _PSB_WIN_POS)
7618
7619 /*
7620  * Skylake scalers
7621  */
7622 #define _PS_1A_CTRL      0x68180
7623 #define _PS_2A_CTRL      0x68280
7624 #define _PS_1B_CTRL      0x68980
7625 #define _PS_2B_CTRL      0x68A80
7626 #define _PS_1C_CTRL      0x69180
7627 #define PS_SCALER_EN        (1 << 31)
7628 #define SKL_PS_SCALER_MODE_MASK (3 << 28)
7629 #define SKL_PS_SCALER_MODE_DYN  (0 << 28)
7630 #define SKL_PS_SCALER_MODE_HQ  (1 << 28)
7631 #define SKL_PS_SCALER_MODE_NV12 (2 << 28)
7632 #define PS_SCALER_MODE_PLANAR (1 << 29)
7633 #define PS_SCALER_MODE_NORMAL (0 << 29)
7634 #define PS_PLANE_SEL_MASK  (7 << 25)
7635 #define PS_PLANE_SEL(plane) (((plane) + 1) << 25)
7636 #define PS_FILTER_MASK         (3 << 23)
7637 #define PS_FILTER_MEDIUM       (0 << 23)
7638 #define PS_FILTER_PROGRAMMED   (1 << 23)
7639 #define PS_FILTER_EDGE_ENHANCE (2 << 23)
7640 #define PS_FILTER_BILINEAR     (3 << 23)
7641 #define PS_VERT3TAP            (1 << 21)
7642 #define PS_VERT_INT_INVERT_FIELD1 (0 << 20)
7643 #define PS_VERT_INT_INVERT_FIELD0 (1 << 20)
7644 #define PS_PWRUP_PROGRESS         (1 << 17)
7645 #define PS_V_FILTER_BYPASS        (1 << 8)
7646 #define PS_VADAPT_EN              (1 << 7)
7647 #define PS_VADAPT_MODE_MASK        (3 << 5)
7648 #define PS_VADAPT_MODE_LEAST_ADAPT (0 << 5)
7649 #define PS_VADAPT_MODE_MOD_ADAPT   (1 << 5)
7650 #define PS_VADAPT_MODE_MOST_ADAPT  (3 << 5)
7651 #define PS_PLANE_Y_SEL_MASK  (7 << 5)
7652 #define PS_PLANE_Y_SEL(plane) (((plane) + 1) << 5)
7653 #define PS_Y_VERT_FILTER_SELECT(set)   ((set) << 4)
7654 #define PS_Y_HORZ_FILTER_SELECT(set)   ((set) << 3)
7655 #define PS_UV_VERT_FILTER_SELECT(set)  ((set) << 2)
7656 #define PS_UV_HORZ_FILTER_SELECT(set)  ((set) << 1)
7657
7658 #define _PS_PWR_GATE_1A     0x68160
7659 #define _PS_PWR_GATE_2A     0x68260
7660 #define _PS_PWR_GATE_1B     0x68960
7661 #define _PS_PWR_GATE_2B     0x68A60
7662 #define _PS_PWR_GATE_1C     0x69160
7663 #define PS_PWR_GATE_DIS_OVERRIDE       (1 << 31)
7664 #define PS_PWR_GATE_SETTLING_TIME_32   (0 << 3)
7665 #define PS_PWR_GATE_SETTLING_TIME_64   (1 << 3)
7666 #define PS_PWR_GATE_SETTLING_TIME_96   (2 << 3)
7667 #define PS_PWR_GATE_SETTLING_TIME_128  (3 << 3)
7668 #define PS_PWR_GATE_SLPEN_8             0
7669 #define PS_PWR_GATE_SLPEN_16            1
7670 #define PS_PWR_GATE_SLPEN_24            2
7671 #define PS_PWR_GATE_SLPEN_32            3
7672
7673 #define _PS_WIN_POS_1A      0x68170
7674 #define _PS_WIN_POS_2A      0x68270
7675 #define _PS_WIN_POS_1B      0x68970
7676 #define _PS_WIN_POS_2B      0x68A70
7677 #define _PS_WIN_POS_1C      0x69170
7678
7679 #define _PS_WIN_SZ_1A       0x68174
7680 #define _PS_WIN_SZ_2A       0x68274
7681 #define _PS_WIN_SZ_1B       0x68974
7682 #define _PS_WIN_SZ_2B       0x68A74
7683 #define _PS_WIN_SZ_1C       0x69174
7684
7685 #define _PS_VSCALE_1A       0x68184
7686 #define _PS_VSCALE_2A       0x68284
7687 #define _PS_VSCALE_1B       0x68984
7688 #define _PS_VSCALE_2B       0x68A84
7689 #define _PS_VSCALE_1C       0x69184
7690
7691 #define _PS_HSCALE_1A       0x68190
7692 #define _PS_HSCALE_2A       0x68290
7693 #define _PS_HSCALE_1B       0x68990
7694 #define _PS_HSCALE_2B       0x68A90
7695 #define _PS_HSCALE_1C       0x69190
7696
7697 #define _PS_VPHASE_1A       0x68188
7698 #define _PS_VPHASE_2A       0x68288
7699 #define _PS_VPHASE_1B       0x68988
7700 #define _PS_VPHASE_2B       0x68A88
7701 #define _PS_VPHASE_1C       0x69188
7702 #define  PS_Y_PHASE(x)          ((x) << 16)
7703 #define  PS_UV_RGB_PHASE(x)     ((x) << 0)
7704 #define   PS_PHASE_MASK (0x7fff << 1) /* u2.13 */
7705 #define   PS_PHASE_TRIP (1 << 0)
7706
7707 #define _PS_HPHASE_1A       0x68194
7708 #define _PS_HPHASE_2A       0x68294
7709 #define _PS_HPHASE_1B       0x68994
7710 #define _PS_HPHASE_2B       0x68A94
7711 #define _PS_HPHASE_1C       0x69194
7712
7713 #define _PS_ECC_STAT_1A     0x681D0
7714 #define _PS_ECC_STAT_2A     0x682D0
7715 #define _PS_ECC_STAT_1B     0x689D0
7716 #define _PS_ECC_STAT_2B     0x68AD0
7717 #define _PS_ECC_STAT_1C     0x691D0
7718
7719 #define _PS_COEF_SET0_INDEX_1A     0x68198
7720 #define _PS_COEF_SET0_INDEX_2A     0x68298
7721 #define _PS_COEF_SET0_INDEX_1B     0x68998
7722 #define _PS_COEF_SET0_INDEX_2B     0x68A98
7723 #define PS_COEE_INDEX_AUTO_INC     (1 << 10)
7724
7725 #define _PS_COEF_SET0_DATA_1A      0x6819C
7726 #define _PS_COEF_SET0_DATA_2A      0x6829C
7727 #define _PS_COEF_SET0_DATA_1B      0x6899C
7728 #define _PS_COEF_SET0_DATA_2B      0x68A9C
7729
7730 #define _ID(id, a, b) _PICK_EVEN(id, a, b)
7731 #define SKL_PS_CTRL(pipe, id) _MMIO_PIPE(pipe,        \
7732                         _ID(id, _PS_1A_CTRL, _PS_2A_CTRL),       \
7733                         _ID(id, _PS_1B_CTRL, _PS_2B_CTRL))
7734 #define SKL_PS_PWR_GATE(pipe, id) _MMIO_PIPE(pipe,    \
7735                         _ID(id, _PS_PWR_GATE_1A, _PS_PWR_GATE_2A), \
7736                         _ID(id, _PS_PWR_GATE_1B, _PS_PWR_GATE_2B))
7737 #define SKL_PS_WIN_POS(pipe, id) _MMIO_PIPE(pipe,     \
7738                         _ID(id, _PS_WIN_POS_1A, _PS_WIN_POS_2A), \
7739                         _ID(id, _PS_WIN_POS_1B, _PS_WIN_POS_2B))
7740 #define SKL_PS_WIN_SZ(pipe, id)  _MMIO_PIPE(pipe,     \
7741                         _ID(id, _PS_WIN_SZ_1A, _PS_WIN_SZ_2A),   \
7742                         _ID(id, _PS_WIN_SZ_1B, _PS_WIN_SZ_2B))
7743 #define SKL_PS_VSCALE(pipe, id)  _MMIO_PIPE(pipe,     \
7744                         _ID(id, _PS_VSCALE_1A, _PS_VSCALE_2A),   \
7745                         _ID(id, _PS_VSCALE_1B, _PS_VSCALE_2B))
7746 #define SKL_PS_HSCALE(pipe, id)  _MMIO_PIPE(pipe,     \
7747                         _ID(id, _PS_HSCALE_1A, _PS_HSCALE_2A),   \
7748                         _ID(id, _PS_HSCALE_1B, _PS_HSCALE_2B))
7749 #define SKL_PS_VPHASE(pipe, id)  _MMIO_PIPE(pipe,     \
7750                         _ID(id, _PS_VPHASE_1A, _PS_VPHASE_2A),   \
7751                         _ID(id, _PS_VPHASE_1B, _PS_VPHASE_2B))
7752 #define SKL_PS_HPHASE(pipe, id)  _MMIO_PIPE(pipe,     \
7753                         _ID(id, _PS_HPHASE_1A, _PS_HPHASE_2A),   \
7754                         _ID(id, _PS_HPHASE_1B, _PS_HPHASE_2B))
7755 #define SKL_PS_ECC_STAT(pipe, id)  _MMIO_PIPE(pipe,     \
7756                         _ID(id, _PS_ECC_STAT_1A, _PS_ECC_STAT_2A),   \
7757                         _ID(id, _PS_ECC_STAT_1B, _PS_ECC_STAT_2B))
7758 #define GLK_PS_COEF_INDEX_SET(pipe, id, set)  _MMIO_PIPE(pipe,    \
7759                         _ID(id, _PS_COEF_SET0_INDEX_1A, _PS_COEF_SET0_INDEX_2A) + (set) * 8, \
7760                         _ID(id, _PS_COEF_SET0_INDEX_1B, _PS_COEF_SET0_INDEX_2B) + (set) * 8)
7761
7762 #define GLK_PS_COEF_DATA_SET(pipe, id, set)  _MMIO_PIPE(pipe,     \
7763                         _ID(id, _PS_COEF_SET0_DATA_1A, _PS_COEF_SET0_DATA_2A) + (set) * 8, \
7764                         _ID(id, _PS_COEF_SET0_DATA_1B, _PS_COEF_SET0_DATA_2B) + (set) * 8)
7765 /* legacy palette */
7766 #define _LGC_PALETTE_A           0x4a000
7767 #define _LGC_PALETTE_B           0x4a800
7768 #define LGC_PALETTE_RED_MASK     REG_GENMASK(23, 16)
7769 #define LGC_PALETTE_GREEN_MASK   REG_GENMASK(15, 8)
7770 #define LGC_PALETTE_BLUE_MASK    REG_GENMASK(7, 0)
7771 #define LGC_PALETTE(pipe, i) _MMIO(_PIPE(pipe, _LGC_PALETTE_A, _LGC_PALETTE_B) + (i) * 4)
7772
7773 /* ilk/snb precision palette */
7774 #define _PREC_PALETTE_A           0x4b000
7775 #define _PREC_PALETTE_B           0x4c000
7776 #define   PREC_PALETTE_RED_MASK   REG_GENMASK(29, 20)
7777 #define   PREC_PALETTE_GREEN_MASK REG_GENMASK(19, 10)
7778 #define   PREC_PALETTE_BLUE_MASK  REG_GENMASK(9, 0)
7779 #define PREC_PALETTE(pipe, i) _MMIO(_PIPE(pipe, _PREC_PALETTE_A, _PREC_PALETTE_B) + (i) * 4)
7780
7781 #define  _PREC_PIPEAGCMAX              0x4d000
7782 #define  _PREC_PIPEBGCMAX              0x4d010
7783 #define PREC_PIPEGCMAX(pipe, i)        _MMIO(_PIPE(pipe, _PIPEAGCMAX, _PIPEBGCMAX) + (i) * 4)
7784
7785 #define _GAMMA_MODE_A           0x4a480
7786 #define _GAMMA_MODE_B           0x4ac80
7787 #define GAMMA_MODE(pipe) _MMIO_PIPE(pipe, _GAMMA_MODE_A, _GAMMA_MODE_B)
7788 #define  PRE_CSC_GAMMA_ENABLE   (1 << 31)
7789 #define  POST_CSC_GAMMA_ENABLE  (1 << 30)
7790 #define  GAMMA_MODE_MODE_MASK   (3 << 0)
7791 #define  GAMMA_MODE_MODE_8BIT   (0 << 0)
7792 #define  GAMMA_MODE_MODE_10BIT  (1 << 0)
7793 #define  GAMMA_MODE_MODE_12BIT  (2 << 0)
7794 #define  GAMMA_MODE_MODE_SPLIT  (3 << 0) /* ivb-bdw */
7795 #define  GAMMA_MODE_MODE_12BIT_MULTI_SEGMENTED  (3 << 0) /* icl + */
7796
7797 /* DMC */
7798 #define DMC_PROGRAM(addr, i)    _MMIO((addr) + (i) * 4)
7799 #define DMC_SSP_BASE_ADDR_GEN9  0x00002FC0
7800 #define DMC_HTP_ADDR_SKL        0x00500034
7801 #define DMC_SSP_BASE            _MMIO(0x8F074)
7802 #define DMC_HTP_SKL             _MMIO(0x8F004)
7803 #define DMC_LAST_WRITE          _MMIO(0x8F034)
7804 #define DMC_LAST_WRITE_VALUE    0xc003b400
7805 /* MMIO address range for DMC program (0x80000 - 0x82FFF) */
7806 #define DMC_MMIO_START_RANGE    0x80000
7807 #define DMC_MMIO_END_RANGE      0x8FFFF
7808 #define SKL_DMC_DC3_DC5_COUNT   _MMIO(0x80030)
7809 #define SKL_DMC_DC5_DC6_COUNT   _MMIO(0x8002C)
7810 #define BXT_DMC_DC3_DC5_COUNT   _MMIO(0x80038)
7811 #define TGL_DMC_DEBUG_DC5_COUNT _MMIO(0x101084)
7812 #define TGL_DMC_DEBUG_DC6_COUNT _MMIO(0x101088)
7813 #define DG1_DMC_DEBUG_DC5_COUNT _MMIO(0x134154)
7814
7815 #define DMC_DEBUG3              _MMIO(0x101090)
7816
7817 /* Display Internal Timeout Register */
7818 #define RM_TIMEOUT              _MMIO(0x42060)
7819 #define  MMIO_TIMEOUT_US(us)    ((us) << 0)
7820
7821 /* interrupts */
7822 #define DE_MASTER_IRQ_CONTROL   (1 << 31)
7823 #define DE_SPRITEB_FLIP_DONE    (1 << 29)
7824 #define DE_SPRITEA_FLIP_DONE    (1 << 28)
7825 #define DE_PLANEB_FLIP_DONE     (1 << 27)
7826 #define DE_PLANEA_FLIP_DONE     (1 << 26)
7827 #define DE_PLANE_FLIP_DONE(plane) (1 << (26 + (plane)))
7828 #define DE_PCU_EVENT            (1 << 25)
7829 #define DE_GTT_FAULT            (1 << 24)
7830 #define DE_POISON               (1 << 23)
7831 #define DE_PERFORM_COUNTER      (1 << 22)
7832 #define DE_PCH_EVENT            (1 << 21)
7833 #define DE_AUX_CHANNEL_A        (1 << 20)
7834 #define DE_DP_A_HOTPLUG         (1 << 19)
7835 #define DE_GSE                  (1 << 18)
7836 #define DE_PIPEB_VBLANK         (1 << 15)
7837 #define DE_PIPEB_EVEN_FIELD     (1 << 14)
7838 #define DE_PIPEB_ODD_FIELD      (1 << 13)
7839 #define DE_PIPEB_LINE_COMPARE   (1 << 12)
7840 #define DE_PIPEB_VSYNC          (1 << 11)
7841 #define DE_PIPEB_CRC_DONE       (1 << 10)
7842 #define DE_PIPEB_FIFO_UNDERRUN  (1 << 8)
7843 #define DE_PIPEA_VBLANK         (1 << 7)
7844 #define DE_PIPE_VBLANK(pipe)    (1 << (7 + 8 * (pipe)))
7845 #define DE_PIPEA_EVEN_FIELD     (1 << 6)
7846 #define DE_PIPEA_ODD_FIELD      (1 << 5)
7847 #define DE_PIPEA_LINE_COMPARE   (1 << 4)
7848 #define DE_PIPEA_VSYNC          (1 << 3)
7849 #define DE_PIPEA_CRC_DONE       (1 << 2)
7850 #define DE_PIPE_CRC_DONE(pipe)  (1 << (2 + 8 * (pipe)))
7851 #define DE_PIPEA_FIFO_UNDERRUN  (1 << 0)
7852 #define DE_PIPE_FIFO_UNDERRUN(pipe)  (1 << (8 * (pipe)))
7853
7854 /* More Ivybridge lolz */
7855 #define DE_ERR_INT_IVB                  (1 << 30)
7856 #define DE_GSE_IVB                      (1 << 29)
7857 #define DE_PCH_EVENT_IVB                (1 << 28)
7858 #define DE_DP_A_HOTPLUG_IVB             (1 << 27)
7859 #define DE_AUX_CHANNEL_A_IVB            (1 << 26)
7860 #define DE_EDP_PSR_INT_HSW              (1 << 19)
7861 #define DE_SPRITEC_FLIP_DONE_IVB        (1 << 14)
7862 #define DE_PLANEC_FLIP_DONE_IVB         (1 << 13)
7863 #define DE_PIPEC_VBLANK_IVB             (1 << 10)
7864 #define DE_SPRITEB_FLIP_DONE_IVB        (1 << 9)
7865 #define DE_PLANEB_FLIP_DONE_IVB         (1 << 8)
7866 #define DE_PIPEB_VBLANK_IVB             (1 << 5)
7867 #define DE_SPRITEA_FLIP_DONE_IVB        (1 << 4)
7868 #define DE_PLANEA_FLIP_DONE_IVB         (1 << 3)
7869 #define DE_PLANE_FLIP_DONE_IVB(plane)   (1 << (3 + 5 * (plane)))
7870 #define DE_PIPEA_VBLANK_IVB             (1 << 0)
7871 #define DE_PIPE_VBLANK_IVB(pipe)        (1 << ((pipe) * 5))
7872
7873 #define VLV_MASTER_IER                  _MMIO(0x4400c) /* Gunit master IER */
7874 #define   MASTER_INTERRUPT_ENABLE       (1 << 31)
7875
7876 #define DEISR   _MMIO(0x44000)
7877 #define DEIMR   _MMIO(0x44004)
7878 #define DEIIR   _MMIO(0x44008)
7879 #define DEIER   _MMIO(0x4400c)
7880
7881 #define GTISR   _MMIO(0x44010)
7882 #define GTIMR   _MMIO(0x44014)
7883 #define GTIIR   _MMIO(0x44018)
7884 #define GTIER   _MMIO(0x4401c)
7885
7886 #define GEN8_MASTER_IRQ                 _MMIO(0x44200)
7887 #define  GEN8_MASTER_IRQ_CONTROL        (1 << 31)
7888 #define  GEN8_PCU_IRQ                   (1 << 30)
7889 #define  GEN8_DE_PCH_IRQ                (1 << 23)
7890 #define  GEN8_DE_MISC_IRQ               (1 << 22)
7891 #define  GEN8_DE_PORT_IRQ               (1 << 20)
7892 #define  GEN8_DE_PIPE_C_IRQ             (1 << 18)
7893 #define  GEN8_DE_PIPE_B_IRQ             (1 << 17)
7894 #define  GEN8_DE_PIPE_A_IRQ             (1 << 16)
7895 #define  GEN8_DE_PIPE_IRQ(pipe)         (1 << (16 + (pipe)))
7896 #define  GEN8_GT_VECS_IRQ               (1 << 6)
7897 #define  GEN8_GT_GUC_IRQ                (1 << 5)
7898 #define  GEN8_GT_PM_IRQ                 (1 << 4)
7899 #define  GEN8_GT_VCS1_IRQ               (1 << 3) /* NB: VCS2 in bspec! */
7900 #define  GEN8_GT_VCS0_IRQ               (1 << 2) /* NB: VCS1 in bpsec! */
7901 #define  GEN8_GT_BCS_IRQ                (1 << 1)
7902 #define  GEN8_GT_RCS_IRQ                (1 << 0)
7903
7904 #define XELPD_DISPLAY_ERR_FATAL_MASK    _MMIO(0x4421c)
7905
7906 #define GEN8_GT_ISR(which) _MMIO(0x44300 + (0x10 * (which)))
7907 #define GEN8_GT_IMR(which) _MMIO(0x44304 + (0x10 * (which)))
7908 #define GEN8_GT_IIR(which) _MMIO(0x44308 + (0x10 * (which)))
7909 #define GEN8_GT_IER(which) _MMIO(0x4430c + (0x10 * (which)))
7910
7911 #define GEN8_RCS_IRQ_SHIFT 0
7912 #define GEN8_BCS_IRQ_SHIFT 16
7913 #define GEN8_VCS0_IRQ_SHIFT 0  /* NB: VCS1 in bspec! */
7914 #define GEN8_VCS1_IRQ_SHIFT 16 /* NB: VCS2 in bpsec! */
7915 #define GEN8_VECS_IRQ_SHIFT 0
7916 #define GEN8_WD_IRQ_SHIFT 16
7917
7918 #define GEN8_DE_PIPE_ISR(pipe) _MMIO(0x44400 + (0x10 * (pipe)))
7919 #define GEN8_DE_PIPE_IMR(pipe) _MMIO(0x44404 + (0x10 * (pipe)))
7920 #define GEN8_DE_PIPE_IIR(pipe) _MMIO(0x44408 + (0x10 * (pipe)))
7921 #define GEN8_DE_PIPE_IER(pipe) _MMIO(0x4440c + (0x10 * (pipe)))
7922 #define  GEN8_PIPE_FIFO_UNDERRUN        (1 << 31)
7923 #define  GEN8_PIPE_CDCLK_CRC_ERROR      (1 << 29)
7924 #define  GEN8_PIPE_CDCLK_CRC_DONE       (1 << 28)
7925 #define  XELPD_PIPE_SOFT_UNDERRUN       (1 << 22)
7926 #define  XELPD_PIPE_HARD_UNDERRUN       (1 << 21)
7927 #define  GEN8_PIPE_CURSOR_FAULT         (1 << 10)
7928 #define  GEN8_PIPE_SPRITE_FAULT         (1 << 9)
7929 #define  GEN8_PIPE_PRIMARY_FAULT        (1 << 8)
7930 #define  GEN8_PIPE_SPRITE_FLIP_DONE     (1 << 5)
7931 #define  GEN8_PIPE_PRIMARY_FLIP_DONE    (1 << 4)
7932 #define  GEN8_PIPE_SCAN_LINE_EVENT      (1 << 2)
7933 #define  GEN8_PIPE_VSYNC                (1 << 1)
7934 #define  GEN8_PIPE_VBLANK               (1 << 0)
7935 #define  GEN9_PIPE_CURSOR_FAULT         (1 << 11)
7936 #define  GEN11_PIPE_PLANE7_FAULT        (1 << 22)
7937 #define  GEN11_PIPE_PLANE6_FAULT        (1 << 21)
7938 #define  GEN11_PIPE_PLANE5_FAULT        (1 << 20)
7939 #define  GEN9_PIPE_PLANE4_FAULT         (1 << 10)
7940 #define  GEN9_PIPE_PLANE3_FAULT         (1 << 9)
7941 #define  GEN9_PIPE_PLANE2_FAULT         (1 << 8)
7942 #define  GEN9_PIPE_PLANE1_FAULT         (1 << 7)
7943 #define  GEN9_PIPE_PLANE4_FLIP_DONE     (1 << 6)
7944 #define  GEN9_PIPE_PLANE3_FLIP_DONE     (1 << 5)
7945 #define  GEN9_PIPE_PLANE2_FLIP_DONE     (1 << 4)
7946 #define  GEN9_PIPE_PLANE1_FLIP_DONE     (1 << 3)
7947 #define  GEN9_PIPE_PLANE_FLIP_DONE(p)   (1 << (3 + (p)))
7948 #define GEN8_DE_PIPE_IRQ_FAULT_ERRORS \
7949         (GEN8_PIPE_CURSOR_FAULT | \
7950          GEN8_PIPE_SPRITE_FAULT | \
7951          GEN8_PIPE_PRIMARY_FAULT)
7952 #define GEN9_DE_PIPE_IRQ_FAULT_ERRORS \
7953         (GEN9_PIPE_CURSOR_FAULT | \
7954          GEN9_PIPE_PLANE4_FAULT | \
7955          GEN9_PIPE_PLANE3_FAULT | \
7956          GEN9_PIPE_PLANE2_FAULT | \
7957          GEN9_PIPE_PLANE1_FAULT)
7958 #define GEN11_DE_PIPE_IRQ_FAULT_ERRORS \
7959         (GEN9_DE_PIPE_IRQ_FAULT_ERRORS | \
7960          GEN11_PIPE_PLANE7_FAULT | \
7961          GEN11_PIPE_PLANE6_FAULT | \
7962          GEN11_PIPE_PLANE5_FAULT)
7963 #define RKL_DE_PIPE_IRQ_FAULT_ERRORS \
7964         (GEN9_DE_PIPE_IRQ_FAULT_ERRORS | \
7965          GEN11_PIPE_PLANE5_FAULT)
7966
7967 #define _HPD_PIN_DDI(hpd_pin)   ((hpd_pin) - HPD_PORT_A)
7968 #define _HPD_PIN_TC(hpd_pin)    ((hpd_pin) - HPD_PORT_TC1)
7969
7970 #define GEN8_DE_PORT_ISR _MMIO(0x44440)
7971 #define GEN8_DE_PORT_IMR _MMIO(0x44444)
7972 #define GEN8_DE_PORT_IIR _MMIO(0x44448)
7973 #define GEN8_DE_PORT_IER _MMIO(0x4444c)
7974 #define  DSI1_NON_TE                    (1 << 31)
7975 #define  DSI0_NON_TE                    (1 << 30)
7976 #define  ICL_AUX_CHANNEL_E              (1 << 29)
7977 #define  ICL_AUX_CHANNEL_F              (1 << 28)
7978 #define  GEN9_AUX_CHANNEL_D             (1 << 27)
7979 #define  GEN9_AUX_CHANNEL_C             (1 << 26)
7980 #define  GEN9_AUX_CHANNEL_B             (1 << 25)
7981 #define  DSI1_TE                        (1 << 24)
7982 #define  DSI0_TE                        (1 << 23)
7983 #define  GEN8_DE_PORT_HOTPLUG(hpd_pin)  REG_BIT(3 + _HPD_PIN_DDI(hpd_pin))
7984 #define  BXT_DE_PORT_HOTPLUG_MASK       (GEN8_DE_PORT_HOTPLUG(HPD_PORT_A) | \
7985                                          GEN8_DE_PORT_HOTPLUG(HPD_PORT_B) | \
7986                                          GEN8_DE_PORT_HOTPLUG(HPD_PORT_C))
7987 #define  BDW_DE_PORT_HOTPLUG_MASK       GEN8_DE_PORT_HOTPLUG(HPD_PORT_A)
7988 #define  BXT_DE_PORT_GMBUS              (1 << 1)
7989 #define  GEN8_AUX_CHANNEL_A             (1 << 0)
7990 #define  TGL_DE_PORT_AUX_USBC6          REG_BIT(13)
7991 #define  XELPD_DE_PORT_AUX_DDIE         REG_BIT(13)
7992 #define  TGL_DE_PORT_AUX_USBC5          REG_BIT(12)
7993 #define  XELPD_DE_PORT_AUX_DDID         REG_BIT(12)
7994 #define  TGL_DE_PORT_AUX_USBC4          REG_BIT(11)
7995 #define  TGL_DE_PORT_AUX_USBC3          REG_BIT(10)
7996 #define  TGL_DE_PORT_AUX_USBC2          REG_BIT(9)
7997 #define  TGL_DE_PORT_AUX_USBC1          REG_BIT(8)
7998 #define  TGL_DE_PORT_AUX_DDIC           REG_BIT(2)
7999 #define  TGL_DE_PORT_AUX_DDIB           REG_BIT(1)
8000 #define  TGL_DE_PORT_AUX_DDIA           REG_BIT(0)
8001
8002 #define GEN8_DE_MISC_ISR _MMIO(0x44460)
8003 #define GEN8_DE_MISC_IMR _MMIO(0x44464)
8004 #define GEN8_DE_MISC_IIR _MMIO(0x44468)
8005 #define GEN8_DE_MISC_IER _MMIO(0x4446c)
8006 #define  GEN8_DE_MISC_GSE               (1 << 27)
8007 #define  GEN8_DE_EDP_PSR                (1 << 19)
8008
8009 #define GEN8_PCU_ISR _MMIO(0x444e0)
8010 #define GEN8_PCU_IMR _MMIO(0x444e4)
8011 #define GEN8_PCU_IIR _MMIO(0x444e8)
8012 #define GEN8_PCU_IER _MMIO(0x444ec)
8013
8014 #define GEN11_GU_MISC_ISR       _MMIO(0x444f0)
8015 #define GEN11_GU_MISC_IMR       _MMIO(0x444f4)
8016 #define GEN11_GU_MISC_IIR       _MMIO(0x444f8)
8017 #define GEN11_GU_MISC_IER       _MMIO(0x444fc)
8018 #define  GEN11_GU_MISC_GSE      (1 << 27)
8019
8020 #define GEN11_GFX_MSTR_IRQ              _MMIO(0x190010)
8021 #define  GEN11_MASTER_IRQ               (1 << 31)
8022 #define  GEN11_PCU_IRQ                  (1 << 30)
8023 #define  GEN11_GU_MISC_IRQ              (1 << 29)
8024 #define  GEN11_DISPLAY_IRQ              (1 << 16)
8025 #define  GEN11_GT_DW_IRQ(x)             (1 << (x))
8026 #define  GEN11_GT_DW1_IRQ               (1 << 1)
8027 #define  GEN11_GT_DW0_IRQ               (1 << 0)
8028
8029 #define DG1_MSTR_TILE_INTR              _MMIO(0x190008)
8030 #define   DG1_MSTR_IRQ                  REG_BIT(31)
8031 #define   DG1_MSTR_TILE(t)              REG_BIT(t)
8032
8033 #define GEN11_DISPLAY_INT_CTL           _MMIO(0x44200)
8034 #define  GEN11_DISPLAY_IRQ_ENABLE       (1 << 31)
8035 #define  GEN11_AUDIO_CODEC_IRQ          (1 << 24)
8036 #define  GEN11_DE_PCH_IRQ               (1 << 23)
8037 #define  GEN11_DE_MISC_IRQ              (1 << 22)
8038 #define  GEN11_DE_HPD_IRQ               (1 << 21)
8039 #define  GEN11_DE_PORT_IRQ              (1 << 20)
8040 #define  GEN11_DE_PIPE_C                (1 << 18)
8041 #define  GEN11_DE_PIPE_B                (1 << 17)
8042 #define  GEN11_DE_PIPE_A                (1 << 16)
8043
8044 #define GEN11_DE_HPD_ISR                _MMIO(0x44470)
8045 #define GEN11_DE_HPD_IMR                _MMIO(0x44474)
8046 #define GEN11_DE_HPD_IIR                _MMIO(0x44478)
8047 #define GEN11_DE_HPD_IER                _MMIO(0x4447c)
8048 #define  GEN11_TC_HOTPLUG(hpd_pin)              REG_BIT(16 + _HPD_PIN_TC(hpd_pin))
8049 #define  GEN11_DE_TC_HOTPLUG_MASK               (GEN11_TC_HOTPLUG(HPD_PORT_TC6) | \
8050                                                  GEN11_TC_HOTPLUG(HPD_PORT_TC5) | \
8051                                                  GEN11_TC_HOTPLUG(HPD_PORT_TC4) | \
8052                                                  GEN11_TC_HOTPLUG(HPD_PORT_TC3) | \
8053                                                  GEN11_TC_HOTPLUG(HPD_PORT_TC2) | \
8054                                                  GEN11_TC_HOTPLUG(HPD_PORT_TC1))
8055 #define  GEN11_TBT_HOTPLUG(hpd_pin)             REG_BIT(_HPD_PIN_TC(hpd_pin))
8056 #define  GEN11_DE_TBT_HOTPLUG_MASK              (GEN11_TBT_HOTPLUG(HPD_PORT_TC6) | \
8057                                                  GEN11_TBT_HOTPLUG(HPD_PORT_TC5) | \
8058                                                  GEN11_TBT_HOTPLUG(HPD_PORT_TC4) | \
8059                                                  GEN11_TBT_HOTPLUG(HPD_PORT_TC3) | \
8060                                                  GEN11_TBT_HOTPLUG(HPD_PORT_TC2) | \
8061                                                  GEN11_TBT_HOTPLUG(HPD_PORT_TC1))
8062
8063 #define GEN11_TBT_HOTPLUG_CTL                           _MMIO(0x44030)
8064 #define GEN11_TC_HOTPLUG_CTL                            _MMIO(0x44038)
8065 #define  GEN11_HOTPLUG_CTL_ENABLE(hpd_pin)              (8 << (_HPD_PIN_TC(hpd_pin) * 4))
8066 #define  GEN11_HOTPLUG_CTL_LONG_DETECT(hpd_pin)         (2 << (_HPD_PIN_TC(hpd_pin) * 4))
8067 #define  GEN11_HOTPLUG_CTL_SHORT_DETECT(hpd_pin)        (1 << (_HPD_PIN_TC(hpd_pin) * 4))
8068 #define  GEN11_HOTPLUG_CTL_NO_DETECT(hpd_pin)           (0 << (_HPD_PIN_TC(hpd_pin) * 4))
8069
8070 #define GEN11_GT_INTR_DW0               _MMIO(0x190018)
8071 #define  GEN11_CSME                     (31)
8072 #define  GEN11_GUNIT                    (28)
8073 #define  GEN11_GUC                      (25)
8074 #define  GEN11_WDPERF                   (20)
8075 #define  GEN11_KCR                      (19)
8076 #define  GEN11_GTPM                     (16)
8077 #define  GEN11_BCS                      (15)
8078 #define  GEN11_RCS0                     (0)
8079
8080 #define GEN11_GT_INTR_DW1               _MMIO(0x19001c)
8081 #define  GEN11_VECS(x)                  (31 - (x))
8082 #define  GEN11_VCS(x)                   (x)
8083
8084 #define GEN11_GT_INTR_DW(x)             _MMIO(0x190018 + ((x) * 4))
8085
8086 #define GEN11_INTR_IDENTITY_REG0        _MMIO(0x190060)
8087 #define GEN11_INTR_IDENTITY_REG1        _MMIO(0x190064)
8088 #define  GEN11_INTR_DATA_VALID          (1 << 31)
8089 #define  GEN11_INTR_ENGINE_CLASS(x)     (((x) & GENMASK(18, 16)) >> 16)
8090 #define  GEN11_INTR_ENGINE_INSTANCE(x)  (((x) & GENMASK(25, 20)) >> 20)
8091 #define  GEN11_INTR_ENGINE_INTR(x)      ((x) & 0xffff)
8092 /* irq instances for OTHER_CLASS */
8093 #define OTHER_GUC_INSTANCE      0
8094 #define OTHER_GTPM_INSTANCE     1
8095
8096 #define GEN11_INTR_IDENTITY_REG(x)      _MMIO(0x190060 + ((x) * 4))
8097
8098 #define GEN11_IIR_REG0_SELECTOR         _MMIO(0x190070)
8099 #define GEN11_IIR_REG1_SELECTOR         _MMIO(0x190074)
8100
8101 #define GEN11_IIR_REG_SELECTOR(x)       _MMIO(0x190070 + ((x) * 4))
8102
8103 #define GEN11_RENDER_COPY_INTR_ENABLE   _MMIO(0x190030)
8104 #define GEN11_VCS_VECS_INTR_ENABLE      _MMIO(0x190034)
8105 #define GEN11_GUC_SG_INTR_ENABLE        _MMIO(0x190038)
8106 #define GEN11_GPM_WGBOXPERF_INTR_ENABLE _MMIO(0x19003c)
8107 #define GEN11_CRYPTO_RSVD_INTR_ENABLE   _MMIO(0x190040)
8108 #define GEN11_GUNIT_CSME_INTR_ENABLE    _MMIO(0x190044)
8109
8110 #define GEN11_RCS0_RSVD_INTR_MASK       _MMIO(0x190090)
8111 #define GEN11_BCS_RSVD_INTR_MASK        _MMIO(0x1900a0)
8112 #define GEN11_VCS0_VCS1_INTR_MASK       _MMIO(0x1900a8)
8113 #define GEN11_VCS2_VCS3_INTR_MASK       _MMIO(0x1900ac)
8114 #define GEN12_VCS4_VCS5_INTR_MASK       _MMIO(0x1900b0)
8115 #define GEN12_VCS6_VCS7_INTR_MASK       _MMIO(0x1900b4)
8116 #define GEN11_VECS0_VECS1_INTR_MASK     _MMIO(0x1900d0)
8117 #define GEN12_VECS2_VECS3_INTR_MASK     _MMIO(0x1900d4)
8118 #define GEN11_GUC_SG_INTR_MASK          _MMIO(0x1900e8)
8119 #define GEN11_GPM_WGBOXPERF_INTR_MASK   _MMIO(0x1900ec)
8120 #define GEN11_CRYPTO_RSVD_INTR_MASK     _MMIO(0x1900f0)
8121 #define GEN11_GUNIT_CSME_INTR_MASK      _MMIO(0x1900f4)
8122
8123 #define   ENGINE1_MASK                  REG_GENMASK(31, 16)
8124 #define   ENGINE0_MASK                  REG_GENMASK(15, 0)
8125
8126 #define ILK_DISPLAY_CHICKEN2    _MMIO(0x42004)
8127 /* Required on all Ironlake and Sandybridge according to the B-Spec. */
8128 #define  ILK_ELPIN_409_SELECT   (1 << 25)
8129 #define  ILK_DPARB_GATE (1 << 22)
8130 #define  ILK_VSDPFD_FULL        (1 << 21)
8131 #define FUSE_STRAP                      _MMIO(0x42014)
8132 #define  ILK_INTERNAL_GRAPHICS_DISABLE  (1 << 31)
8133 #define  ILK_INTERNAL_DISPLAY_DISABLE   (1 << 30)
8134 #define  ILK_DISPLAY_DEBUG_DISABLE      (1 << 29)
8135 #define  IVB_PIPE_C_DISABLE             (1 << 28)
8136 #define  ILK_HDCP_DISABLE               (1 << 25)
8137 #define  ILK_eDP_A_DISABLE              (1 << 24)
8138 #define  HSW_CDCLK_LIMIT                (1 << 24)
8139 #define  ILK_DESKTOP                    (1 << 23)
8140 #define  HSW_CPU_SSC_ENABLE             (1 << 21)
8141
8142 #define FUSE_STRAP3                     _MMIO(0x42020)
8143 #define  HSW_REF_CLK_SELECT             (1 << 1)
8144
8145 #define ILK_DSPCLK_GATE_D                       _MMIO(0x42020)
8146 #define   ILK_VRHUNIT_CLOCK_GATE_DISABLE        (1 << 28)
8147 #define   ILK_DPFCUNIT_CLOCK_GATE_DISABLE       (1 << 9)
8148 #define   ILK_DPFCRUNIT_CLOCK_GATE_DISABLE      (1 << 8)
8149 #define   ILK_DPFDUNIT_CLOCK_GATE_ENABLE        (1 << 7)
8150 #define   ILK_DPARBUNIT_CLOCK_GATE_ENABLE       (1 << 5)
8151
8152 #define IVB_CHICKEN3    _MMIO(0x4200c)
8153 # define CHICKEN3_DGMG_REQ_OUT_FIX_DISABLE      (1 << 5)
8154 # define CHICKEN3_DGMG_DONE_FIX_DISABLE         (1 << 2)
8155
8156 #define CHICKEN_PAR1_1                  _MMIO(0x42080)
8157 #define  IGNORE_KVMR_PIPE_A             REG_BIT(23)
8158 #define  KBL_ARB_FILL_SPARE_22          REG_BIT(22)
8159 #define  DIS_RAM_BYPASS_PSR2_MAN_TRACK  (1 << 16)
8160 #define  SKL_DE_COMPRESSED_HASH_MODE    (1 << 15)
8161 #define  DPA_MASK_VBLANK_SRD            (1 << 15)
8162 #define  FORCE_ARB_IDLE_PLANES          (1 << 14)
8163 #define  SKL_EDP_PSR_FIX_RDWRAP         (1 << 3)
8164 #define  IGNORE_PSR2_HW_TRACKING        (1 << 1)
8165
8166 #define CHICKEN_PAR2_1          _MMIO(0x42090)
8167 #define  KVM_CONFIG_CHANGE_NOTIFICATION_SELECT  (1 << 14)
8168
8169 #define CHICKEN_MISC_2          _MMIO(0x42084)
8170 #define  KBL_ARB_FILL_SPARE_14  REG_BIT(14)
8171 #define  KBL_ARB_FILL_SPARE_13  REG_BIT(13)
8172 #define  GLK_CL2_PWR_DOWN       (1 << 12)
8173 #define  GLK_CL1_PWR_DOWN       (1 << 11)
8174 #define  GLK_CL0_PWR_DOWN       (1 << 10)
8175
8176 #define CHICKEN_MISC_4          _MMIO(0x4208c)
8177 #define   CHICKEN_FBC_STRIDE_OVERRIDE   REG_BIT(13)
8178 #define   CHICKEN_FBC_STRIDE_MASK       REG_GENMASK(12, 0)
8179 #define   CHICKEN_FBC_STRIDE(x)         REG_FIELD_PREP(CHICKEN_FBC_STRIDE_MASK, (x))
8180
8181 #define _CHICKEN_PIPESL_1_A     0x420b0
8182 #define _CHICKEN_PIPESL_1_B     0x420b4
8183 #define  HSW_PRI_STRETCH_MAX_MASK       REG_GENMASK(28, 27)
8184 #define  HSW_PRI_STRETCH_MAX_X8         REG_FIELD_PREP(HSW_PRI_STRETCH_MAX_MASK, 0)
8185 #define  HSW_PRI_STRETCH_MAX_X4         REG_FIELD_PREP(HSW_PRI_STRETCH_MAX_MASK, 1)
8186 #define  HSW_PRI_STRETCH_MAX_X2         REG_FIELD_PREP(HSW_PRI_STRETCH_MAX_MASK, 2)
8187 #define  HSW_PRI_STRETCH_MAX_X1         REG_FIELD_PREP(HSW_PRI_STRETCH_MAX_MASK, 3)
8188 #define  HSW_SPR_STRETCH_MAX_MASK       REG_GENMASK(26, 25)
8189 #define  HSW_SPR_STRETCH_MAX_X8         REG_FIELD_PREP(HSW_SPR_STRETCH_MAX_MASK, 0)
8190 #define  HSW_SPR_STRETCH_MAX_X4         REG_FIELD_PREP(HSW_SPR_STRETCH_MAX_MASK, 1)
8191 #define  HSW_SPR_STRETCH_MAX_X2         REG_FIELD_PREP(HSW_SPR_STRETCH_MAX_MASK, 2)
8192 #define  HSW_SPR_STRETCH_MAX_X1         REG_FIELD_PREP(HSW_SPR_STRETCH_MAX_MASK, 3)
8193 #define  HSW_FBCQ_DIS                   (1 << 22)
8194 #define  BDW_DPRS_MASK_VBLANK_SRD       (1 << 0)
8195 #define CHICKEN_PIPESL_1(pipe) _MMIO_PIPE(pipe, _CHICKEN_PIPESL_1_A, _CHICKEN_PIPESL_1_B)
8196
8197 #define _CHICKEN_TRANS_A        0x420c0
8198 #define _CHICKEN_TRANS_B        0x420c4
8199 #define _CHICKEN_TRANS_C        0x420c8
8200 #define _CHICKEN_TRANS_EDP      0x420cc
8201 #define _CHICKEN_TRANS_D        0x420d8
8202 #define CHICKEN_TRANS(trans)    _MMIO(_PICK((trans), \
8203                                             [TRANSCODER_EDP] = _CHICKEN_TRANS_EDP, \
8204                                             [TRANSCODER_A] = _CHICKEN_TRANS_A, \
8205                                             [TRANSCODER_B] = _CHICKEN_TRANS_B, \
8206                                             [TRANSCODER_C] = _CHICKEN_TRANS_C, \
8207                                             [TRANSCODER_D] = _CHICKEN_TRANS_D))
8208 #define  HSW_FRAME_START_DELAY_MASK     REG_GENMASK(28, 27)
8209 #define  HSW_FRAME_START_DELAY(x)       REG_FIELD_PREP(HSW_FRAME_START_DELAY_MASK, x)
8210 #define  VSC_DATA_SEL_SOFTWARE_CONTROL  REG_BIT(25) /* GLK */
8211 #define  FECSTALL_DIS_DPTSTREAM_DPTTG   REG_BIT(23)
8212 #define  DDI_TRAINING_OVERRIDE_ENABLE   REG_BIT(19)
8213 #define  ADLP_1_BASED_X_GRANULARITY     REG_BIT(18)
8214 #define  DDI_TRAINING_OVERRIDE_VALUE    REG_BIT(18)
8215 #define  DDIE_TRAINING_OVERRIDE_ENABLE  REG_BIT(17) /* CHICKEN_TRANS_A only */
8216 #define  DDIE_TRAINING_OVERRIDE_VALUE   REG_BIT(16) /* CHICKEN_TRANS_A only */
8217 #define  PSR2_ADD_VERTICAL_LINE_COUNT   REG_BIT(15)
8218 #define  PSR2_VSC_ENABLE_PROG_HEADER    REG_BIT(12)
8219
8220 #define DISP_ARB_CTL    _MMIO(0x45000)
8221 #define  DISP_FBC_MEMORY_WAKE           (1 << 31)
8222 #define  DISP_TILE_SURFACE_SWIZZLING    (1 << 13)
8223 #define  DISP_FBC_WM_DIS                (1 << 15)
8224 #define DISP_ARB_CTL2   _MMIO(0x45004)
8225 #define  DISP_DATA_PARTITION_5_6        (1 << 6)
8226 #define  DISP_IPC_ENABLE                (1 << 3)
8227
8228 /*
8229  * The below are numbered starting from "S1" on gen11/gen12, but starting
8230  * with gen13 display, the bspec switches to a 0-based numbering scheme
8231  * (although the addresses stay the same so new S0 = old S1, new S1 = old S2).
8232  * We'll just use the 0-based numbering here for all platforms since it's the
8233  * way things will be named by the hardware team going forward, plus it's more
8234  * consistent with how most of the rest of our registers are named.
8235  */
8236 #define _DBUF_CTL_S0                            0x45008
8237 #define _DBUF_CTL_S1                            0x44FE8
8238 #define _DBUF_CTL_S2                            0x44300
8239 #define _DBUF_CTL_S3                            0x44304
8240 #define DBUF_CTL_S(slice)                       _MMIO(_PICK(slice, \
8241                                                             _DBUF_CTL_S0, \
8242                                                             _DBUF_CTL_S1, \
8243                                                             _DBUF_CTL_S2, \
8244                                                             _DBUF_CTL_S3))
8245 #define  DBUF_POWER_REQUEST                     REG_BIT(31)
8246 #define  DBUF_POWER_STATE                       REG_BIT(30)
8247 #define  DBUF_TRACKER_STATE_SERVICE_MASK        REG_GENMASK(23, 19)
8248 #define  DBUF_TRACKER_STATE_SERVICE(x)          REG_FIELD_PREP(DBUF_TRACKER_STATE_SERVICE_MASK, x)
8249 #define  DBUF_MIN_TRACKER_STATE_SERVICE_MASK    REG_GENMASK(18, 16) /* ADL-P+ */
8250 #define  DBUF_MIN_TRACKER_STATE_SERVICE(x)              REG_FIELD_PREP(DBUF_MIN_TRACKER_STATE_SERVICE_MASK, x) /* ADL-P+ */
8251
8252 #define GEN7_MSG_CTL    _MMIO(0x45010)
8253 #define  WAIT_FOR_PCH_RESET_ACK         (1 << 1)
8254 #define  WAIT_FOR_PCH_FLR_ACK           (1 << 0)
8255
8256 #define _BW_BUDDY0_CTL                  0x45130
8257 #define _BW_BUDDY1_CTL                  0x45140
8258 #define BW_BUDDY_CTL(x)                 _MMIO(_PICK_EVEN(x, \
8259                                                          _BW_BUDDY0_CTL, \
8260                                                          _BW_BUDDY1_CTL))
8261 #define   BW_BUDDY_DISABLE              REG_BIT(31)
8262 #define   BW_BUDDY_TLB_REQ_TIMER_MASK   REG_GENMASK(21, 16)
8263 #define   BW_BUDDY_TLB_REQ_TIMER(x)     REG_FIELD_PREP(BW_BUDDY_TLB_REQ_TIMER_MASK, x)
8264
8265 #define _BW_BUDDY0_PAGE_MASK            0x45134
8266 #define _BW_BUDDY1_PAGE_MASK            0x45144
8267 #define BW_BUDDY_PAGE_MASK(x)           _MMIO(_PICK_EVEN(x, \
8268                                                          _BW_BUDDY0_PAGE_MASK, \
8269                                                          _BW_BUDDY1_PAGE_MASK))
8270
8271 #define HSW_NDE_RSTWRN_OPT      _MMIO(0x46408)
8272 #define  RESET_PCH_HANDSHAKE_ENABLE     (1 << 4)
8273
8274 #define GEN8_CHICKEN_DCPR_1             _MMIO(0x46430)
8275 #define   SKL_SELECT_ALTERNATE_DC_EXIT  (1 << 30)
8276 #define   ICL_DELAY_PMRSP               (1 << 22)
8277 #define   MASK_WAKEMEM                  (1 << 13)
8278
8279 #define GEN11_CHICKEN_DCPR_2                    _MMIO(0x46434)
8280 #define   DCPR_MASK_MAXLATENCY_MEMUP_CLR        REG_BIT(27)
8281 #define   DCPR_MASK_LPMODE                      REG_BIT(26)
8282 #define   DCPR_SEND_RESP_IMM                    REG_BIT(25)
8283 #define   DCPR_CLEAR_MEMSTAT_DIS                REG_BIT(24)
8284
8285 #define SKL_DFSM                        _MMIO(0x51000)
8286 #define   SKL_DFSM_DISPLAY_PM_DISABLE   (1 << 27)
8287 #define   SKL_DFSM_DISPLAY_HDCP_DISABLE (1 << 25)
8288 #define   SKL_DFSM_CDCLK_LIMIT_MASK     (3 << 23)
8289 #define   SKL_DFSM_CDCLK_LIMIT_675      (0 << 23)
8290 #define   SKL_DFSM_CDCLK_LIMIT_540      (1 << 23)
8291 #define   SKL_DFSM_CDCLK_LIMIT_450      (2 << 23)
8292 #define   SKL_DFSM_CDCLK_LIMIT_337_5    (3 << 23)
8293 #define   ICL_DFSM_DMC_DISABLE          (1 << 23)
8294 #define   SKL_DFSM_PIPE_A_DISABLE       (1 << 30)
8295 #define   SKL_DFSM_PIPE_B_DISABLE       (1 << 21)
8296 #define   SKL_DFSM_PIPE_C_DISABLE       (1 << 28)
8297 #define   TGL_DFSM_PIPE_D_DISABLE       (1 << 22)
8298 #define   GLK_DFSM_DISPLAY_DSC_DISABLE  (1 << 7)
8299
8300 #define SKL_DSSM                                _MMIO(0x51004)
8301 #define ICL_DSSM_CDCLK_PLL_REFCLK_MASK          (7 << 29)
8302 #define ICL_DSSM_CDCLK_PLL_REFCLK_24MHz         (0 << 29)
8303 #define ICL_DSSM_CDCLK_PLL_REFCLK_19_2MHz       (1 << 29)
8304 #define ICL_DSSM_CDCLK_PLL_REFCLK_38_4MHz       (2 << 29)
8305
8306 #define GEN7_FF_SLICE_CS_CHICKEN1       _MMIO(0x20e0)
8307 #define   GEN9_FFSC_PERCTX_PREEMPT_CTRL (1 << 14)
8308
8309 #define FF_SLICE_CS_CHICKEN2                    _MMIO(0x20e4)
8310 #define  GEN9_TSG_BARRIER_ACK_DISABLE           (1 << 8)
8311 #define  GEN9_POOLED_EU_LOAD_BALANCING_FIX_DISABLE  (1 << 10)
8312
8313 #define GEN9_CS_DEBUG_MODE1             _MMIO(0x20ec)
8314 #define   FF_DOP_CLOCK_GATE_DISABLE     REG_BIT(1)
8315 #define GEN9_CTX_PREEMPT_REG            _MMIO(0x2248)
8316 #define   GEN12_DISABLE_POSH_BUSY_FF_DOP_CG REG_BIT(11)
8317
8318 #define GEN8_CS_CHICKEN1                _MMIO(0x2580)
8319 #define GEN9_PREEMPT_3D_OBJECT_LEVEL            (1 << 0)
8320 #define GEN9_PREEMPT_GPGPU_LEVEL(hi, lo)        (((hi) << 2) | ((lo) << 1))
8321 #define GEN9_PREEMPT_GPGPU_MID_THREAD_LEVEL     GEN9_PREEMPT_GPGPU_LEVEL(0, 0)
8322 #define GEN9_PREEMPT_GPGPU_THREAD_GROUP_LEVEL   GEN9_PREEMPT_GPGPU_LEVEL(0, 1)
8323 #define GEN9_PREEMPT_GPGPU_COMMAND_LEVEL        GEN9_PREEMPT_GPGPU_LEVEL(1, 0)
8324 #define GEN9_PREEMPT_GPGPU_LEVEL_MASK           GEN9_PREEMPT_GPGPU_LEVEL(1, 1)
8325
8326 /* GEN7 chicken */
8327 #define GEN7_COMMON_SLICE_CHICKEN1              _MMIO(0x7010)
8328   #define GEN7_CSC1_RHWO_OPT_DISABLE_IN_RCC     (1 << 10)
8329   #define GEN9_RHWO_OPTIMIZATION_DISABLE        (1 << 14)
8330
8331 #define COMMON_SLICE_CHICKEN2                                   _MMIO(0x7014)
8332   #define GEN9_PBE_COMPRESSED_HASH_SELECTION                    (1 << 13)
8333   #define GEN9_DISABLE_GATHER_AT_SET_SHADER_COMMON_SLICE        (1 << 12)
8334   #define GEN8_SBE_DISABLE_REPLAY_BUF_OPTIMIZATION              (1 << 8)
8335   #define GEN8_CSC2_SBE_VUE_CACHE_CONSERVATIVE                  (1 << 0)
8336
8337 #define GEN8_L3CNTLREG  _MMIO(0x7034)
8338   #define GEN8_ERRDETBCTRL (1 << 9)
8339
8340 #define GEN11_COMMON_SLICE_CHICKEN3                     _MMIO(0x7304)
8341   #define DG1_FLOAT_POINT_BLEND_OPT_STRICT_MODE_EN      REG_BIT(12)
8342   #define GEN11_BLEND_EMB_FIX_DISABLE_IN_RCC            REG_BIT(11)
8343   #define GEN12_DISABLE_CPS_AWARE_COLOR_PIPE            REG_BIT(9)
8344
8345 #define HIZ_CHICKEN                                     _MMIO(0x7018)
8346 # define CHV_HZ_8X8_MODE_IN_1X                          REG_BIT(15)
8347 # define DG1_HZ_READ_SUPPRESSION_OPTIMIZATION_DISABLE   REG_BIT(14)
8348 # define BDW_HIZ_POWER_COMPILER_CLOCK_GATING_DISABLE    REG_BIT(3)
8349
8350 #define GEN9_SLICE_COMMON_ECO_CHICKEN0          _MMIO(0x7308)
8351 #define  DISABLE_PIXEL_MASK_CAMMING             (1 << 14)
8352
8353 #define GEN9_SLICE_COMMON_ECO_CHICKEN1          _MMIO(0x731c)
8354 #define   GEN11_STATE_CACHE_REDIRECT_TO_CS      (1 << 11)
8355
8356 #define GEN7_SARCHKMD                           _MMIO(0xB000)
8357 #define GEN7_DISABLE_DEMAND_PREFETCH            (1 << 31)
8358 #define GEN7_DISABLE_SAMPLER_PREFETCH           (1 << 30)
8359
8360 #define GEN7_L3SQCREG1                          _MMIO(0xB010)
8361 #define  VLV_B0_WA_L3SQCREG1_VALUE              0x00D30000
8362
8363 #define GEN8_L3SQCREG1                          _MMIO(0xB100)
8364 /*
8365  * Note that on CHV the following has an off-by-one error wrt. to BSpec.
8366  * Using the formula in BSpec leads to a hang, while the formula here works
8367  * fine and matches the formulas for all other platforms. A BSpec change
8368  * request has been filed to clarify this.
8369  */
8370 #define  L3_GENERAL_PRIO_CREDITS(x)             (((x) >> 1) << 19)
8371 #define  L3_HIGH_PRIO_CREDITS(x)                (((x) >> 1) << 14)
8372 #define  L3_PRIO_CREDITS_MASK                   ((0x1f << 19) | (0x1f << 14))
8373
8374 #define GEN7_L3CNTLREG1                         _MMIO(0xB01C)
8375 #define  GEN7_WA_FOR_GEN7_L3_CONTROL                    0x3C47FF8C
8376 #define  GEN7_L3AGDIS                           (1 << 19)
8377 #define GEN7_L3CNTLREG2                         _MMIO(0xB020)
8378 #define GEN7_L3CNTLREG3                         _MMIO(0xB024)
8379
8380 #define GEN7_L3_CHICKEN_MODE_REGISTER           _MMIO(0xB030)
8381 #define   GEN7_WA_L3_CHICKEN_MODE               0x20000000
8382 #define GEN10_L3_CHICKEN_MODE_REGISTER          _MMIO(0xB114)
8383 #define   GEN11_I2M_WRITE_DISABLE               (1 << 28)
8384
8385 #define GEN7_L3SQCREG4                          _MMIO(0xb034)
8386 #define  L3SQ_URB_READ_CAM_MATCH_DISABLE        (1 << 27)
8387
8388 #define GEN11_SCRATCH2                                  _MMIO(0xb140)
8389 #define  GEN11_COHERENT_PARTIAL_WRITE_MERGE_ENABLE      (1 << 19)
8390
8391 #define GEN8_L3SQCREG4                          _MMIO(0xb118)
8392 #define  GEN11_LQSC_CLEAN_EVICT_DISABLE         (1 << 6)
8393 #define  GEN8_LQSC_RO_PERF_DIS                  (1 << 27)
8394 #define  GEN8_LQSC_FLUSH_COHERENT_LINES         (1 << 21)
8395 #define  GEN8_LQSQ_NONIA_COHERENT_ATOMICS_ENABLE REG_BIT(22)
8396
8397 /* GEN8 chicken */
8398 #define HDC_CHICKEN0                            _MMIO(0x7300)
8399 #define ICL_HDC_MODE                            _MMIO(0xE5F4)
8400 #define  HDC_FORCE_CSR_NON_COHERENT_OVR_DISABLE (1 << 15)
8401 #define  HDC_FENCE_DEST_SLM_DISABLE             (1 << 14)
8402 #define  HDC_DONOT_FETCH_MEM_WHEN_MASKED        (1 << 11)
8403 #define  HDC_FORCE_CONTEXT_SAVE_RESTORE_NON_COHERENT    (1 << 5)
8404 #define  HDC_FORCE_NON_COHERENT                 (1 << 4)
8405 #define  HDC_BARRIER_PERFORMANCE_DISABLE        (1 << 10)
8406
8407 #define GEN8_HDC_CHICKEN1                       _MMIO(0x7304)
8408
8409 /* GEN9 chicken */
8410 #define SLICE_ECO_CHICKEN0                      _MMIO(0x7308)
8411 #define   PIXEL_MASK_CAMMING_DISABLE            (1 << 14)
8412
8413 #define GEN9_WM_CHICKEN3                        _MMIO(0x5588)
8414 #define   GEN9_FACTOR_IN_CLR_VAL_HIZ            (1 << 9)
8415
8416 /* WaCatErrorRejectionIssue */
8417 #define GEN7_SQ_CHICKEN_MBCUNIT_CONFIG          _MMIO(0x9030)
8418 #define  GEN7_SQ_CHICKEN_MBCUNIT_SQINTMOB       (1 << 11)
8419
8420 #define HSW_SCRATCH1                            _MMIO(0xb038)
8421 #define  HSW_SCRATCH1_L3_DATA_ATOMICS_DISABLE   (1 << 27)
8422
8423 #define BDW_SCRATCH1                                    _MMIO(0xb11c)
8424 #define  GEN9_LBS_SLA_RETRY_TIMER_DECREMENT_ENABLE      (1 << 2)
8425
8426 /*GEN11 chicken */
8427 #define _PIPEA_CHICKEN                          0x70038
8428 #define _PIPEB_CHICKEN                          0x71038
8429 #define _PIPEC_CHICKEN                          0x72038
8430 #define PIPE_CHICKEN(pipe)                      _MMIO_PIPE(pipe, _PIPEA_CHICKEN,\
8431                                                            _PIPEB_CHICKEN)
8432 #define   UNDERRUN_RECOVERY_DISABLE_ADLP        REG_BIT(30)
8433 #define   UNDERRUN_RECOVERY_ENABLE_DG2          REG_BIT(30)
8434 #define   PIXEL_ROUNDING_TRUNC_FB_PASSTHRU      (1 << 15)
8435 #define   PER_PIXEL_ALPHA_BYPASS_EN             (1 << 7)
8436
8437 #define FF_MODE2                        _MMIO(0x6604)
8438 #define   FF_MODE2_GS_TIMER_MASK        REG_GENMASK(31, 24)
8439 #define   FF_MODE2_GS_TIMER_224         REG_FIELD_PREP(FF_MODE2_GS_TIMER_MASK, 224)
8440 #define   FF_MODE2_TDS_TIMER_MASK       REG_GENMASK(23, 16)
8441 #define   FF_MODE2_TDS_TIMER_128        REG_FIELD_PREP(FF_MODE2_TDS_TIMER_MASK, 4)
8442
8443 /* PCH */
8444
8445 #define PCH_DISPLAY_BASE        0xc0000u
8446
8447 /* south display engine interrupt: IBX */
8448 #define SDE_AUDIO_POWER_D       (1 << 27)
8449 #define SDE_AUDIO_POWER_C       (1 << 26)
8450 #define SDE_AUDIO_POWER_B       (1 << 25)
8451 #define SDE_AUDIO_POWER_SHIFT   (25)
8452 #define SDE_AUDIO_POWER_MASK    (7 << SDE_AUDIO_POWER_SHIFT)
8453 #define SDE_GMBUS               (1 << 24)
8454 #define SDE_AUDIO_HDCP_TRANSB   (1 << 23)
8455 #define SDE_AUDIO_HDCP_TRANSA   (1 << 22)
8456 #define SDE_AUDIO_HDCP_MASK     (3 << 22)
8457 #define SDE_AUDIO_TRANSB        (1 << 21)
8458 #define SDE_AUDIO_TRANSA        (1 << 20)
8459 #define SDE_AUDIO_TRANS_MASK    (3 << 20)
8460 #define SDE_POISON              (1 << 19)
8461 /* 18 reserved */
8462 #define SDE_FDI_RXB             (1 << 17)
8463 #define SDE_FDI_RXA             (1 << 16)
8464 #define SDE_FDI_MASK            (3 << 16)
8465 #define SDE_AUXD                (1 << 15)
8466 #define SDE_AUXC                (1 << 14)
8467 #define SDE_AUXB                (1 << 13)
8468 #define SDE_AUX_MASK            (7 << 13)
8469 /* 12 reserved */
8470 #define SDE_CRT_HOTPLUG         (1 << 11)
8471 #define SDE_PORTD_HOTPLUG       (1 << 10)
8472 #define SDE_PORTC_HOTPLUG       (1 << 9)
8473 #define SDE_PORTB_HOTPLUG       (1 << 8)
8474 #define SDE_SDVOB_HOTPLUG       (1 << 6)
8475 #define SDE_HOTPLUG_MASK        (SDE_CRT_HOTPLUG | \
8476                                  SDE_SDVOB_HOTPLUG |    \
8477                                  SDE_PORTB_HOTPLUG |    \
8478                                  SDE_PORTC_HOTPLUG |    \
8479                                  SDE_PORTD_HOTPLUG)
8480 #define SDE_TRANSB_CRC_DONE     (1 << 5)
8481 #define SDE_TRANSB_CRC_ERR      (1 << 4)
8482 #define SDE_TRANSB_FIFO_UNDER   (1 << 3)
8483 #define SDE_TRANSA_CRC_DONE     (1 << 2)
8484 #define SDE_TRANSA_CRC_ERR      (1 << 1)
8485 #define SDE_TRANSA_FIFO_UNDER   (1 << 0)
8486 #define SDE_TRANS_MASK          (0x3f)
8487
8488 /* south display engine interrupt: CPT - CNP */
8489 #define SDE_AUDIO_POWER_D_CPT   (1 << 31)
8490 #define SDE_AUDIO_POWER_C_CPT   (1 << 30)
8491 #define SDE_AUDIO_POWER_B_CPT   (1 << 29)
8492 #define SDE_AUDIO_POWER_SHIFT_CPT   29
8493 #define SDE_AUDIO_POWER_MASK_CPT    (7 << 29)
8494 #define SDE_AUXD_CPT            (1 << 27)
8495 #define SDE_AUXC_CPT            (1 << 26)
8496 #define SDE_AUXB_CPT            (1 << 25)
8497 #define SDE_AUX_MASK_CPT        (7 << 25)
8498 #define SDE_PORTE_HOTPLUG_SPT   (1 << 25)
8499 #define SDE_PORTA_HOTPLUG_SPT   (1 << 24)
8500 #define SDE_PORTD_HOTPLUG_CPT   (1 << 23)
8501 #define SDE_PORTC_HOTPLUG_CPT   (1 << 22)
8502 #define SDE_PORTB_HOTPLUG_CPT   (1 << 21)
8503 #define SDE_CRT_HOTPLUG_CPT     (1 << 19)
8504 #define SDE_SDVOB_HOTPLUG_CPT   (1 << 18)
8505 #define SDE_HOTPLUG_MASK_CPT    (SDE_CRT_HOTPLUG_CPT |          \
8506                                  SDE_SDVOB_HOTPLUG_CPT |        \
8507                                  SDE_PORTD_HOTPLUG_CPT |        \
8508                                  SDE_PORTC_HOTPLUG_CPT |        \
8509                                  SDE_PORTB_HOTPLUG_CPT)
8510 #define SDE_HOTPLUG_MASK_SPT    (SDE_PORTE_HOTPLUG_SPT |        \
8511                                  SDE_PORTD_HOTPLUG_CPT |        \
8512                                  SDE_PORTC_HOTPLUG_CPT |        \
8513                                  SDE_PORTB_HOTPLUG_CPT |        \
8514                                  SDE_PORTA_HOTPLUG_SPT)
8515 #define SDE_GMBUS_CPT           (1 << 17)
8516 #define SDE_ERROR_CPT           (1 << 16)
8517 #define SDE_AUDIO_CP_REQ_C_CPT  (1 << 10)
8518 #define SDE_AUDIO_CP_CHG_C_CPT  (1 << 9)
8519 #define SDE_FDI_RXC_CPT         (1 << 8)
8520 #define SDE_AUDIO_CP_REQ_B_CPT  (1 << 6)
8521 #define SDE_AUDIO_CP_CHG_B_CPT  (1 << 5)
8522 #define SDE_FDI_RXB_CPT         (1 << 4)
8523 #define SDE_AUDIO_CP_REQ_A_CPT  (1 << 2)
8524 #define SDE_AUDIO_CP_CHG_A_CPT  (1 << 1)
8525 #define SDE_FDI_RXA_CPT         (1 << 0)
8526 #define SDE_AUDIO_CP_REQ_CPT    (SDE_AUDIO_CP_REQ_C_CPT | \
8527                                  SDE_AUDIO_CP_REQ_B_CPT | \
8528                                  SDE_AUDIO_CP_REQ_A_CPT)
8529 #define SDE_AUDIO_CP_CHG_CPT    (SDE_AUDIO_CP_CHG_C_CPT | \
8530                                  SDE_AUDIO_CP_CHG_B_CPT | \
8531                                  SDE_AUDIO_CP_CHG_A_CPT)
8532 #define SDE_FDI_MASK_CPT        (SDE_FDI_RXC_CPT | \
8533                                  SDE_FDI_RXB_CPT | \
8534                                  SDE_FDI_RXA_CPT)
8535
8536 /* south display engine interrupt: ICP/TGP */
8537 #define SDE_GMBUS_ICP                   (1 << 23)
8538 #define SDE_TC_HOTPLUG_ICP(hpd_pin)     REG_BIT(24 + _HPD_PIN_TC(hpd_pin))
8539 #define SDE_DDI_HOTPLUG_ICP(hpd_pin)    REG_BIT(16 + _HPD_PIN_DDI(hpd_pin))
8540 #define SDE_DDI_HOTPLUG_MASK_ICP        (SDE_DDI_HOTPLUG_ICP(HPD_PORT_D) | \
8541                                          SDE_DDI_HOTPLUG_ICP(HPD_PORT_C) | \
8542                                          SDE_DDI_HOTPLUG_ICP(HPD_PORT_B) | \
8543                                          SDE_DDI_HOTPLUG_ICP(HPD_PORT_A))
8544 #define SDE_TC_HOTPLUG_MASK_ICP         (SDE_TC_HOTPLUG_ICP(HPD_PORT_TC6) | \
8545                                          SDE_TC_HOTPLUG_ICP(HPD_PORT_TC5) | \
8546                                          SDE_TC_HOTPLUG_ICP(HPD_PORT_TC4) | \
8547                                          SDE_TC_HOTPLUG_ICP(HPD_PORT_TC3) | \
8548                                          SDE_TC_HOTPLUG_ICP(HPD_PORT_TC2) | \
8549                                          SDE_TC_HOTPLUG_ICP(HPD_PORT_TC1))
8550
8551 #define SDEISR  _MMIO(0xc4000)
8552 #define SDEIMR  _MMIO(0xc4004)
8553 #define SDEIIR  _MMIO(0xc4008)
8554 #define SDEIER  _MMIO(0xc400c)
8555
8556 #define SERR_INT                        _MMIO(0xc4040)
8557 #define  SERR_INT_POISON                (1 << 31)
8558 #define  SERR_INT_TRANS_FIFO_UNDERRUN(pipe)     (1 << ((pipe) * 3))
8559
8560 /* digital port hotplug */
8561 #define PCH_PORT_HOTPLUG                _MMIO(0xc4030)  /* SHOTPLUG_CTL */
8562 #define  PORTA_HOTPLUG_ENABLE           (1 << 28) /* LPT:LP+ & BXT */
8563 #define  BXT_DDIA_HPD_INVERT            (1 << 27)
8564 #define  PORTA_HOTPLUG_STATUS_MASK      (3 << 24) /* SPT+ & BXT */
8565 #define  PORTA_HOTPLUG_NO_DETECT        (0 << 24) /* SPT+ & BXT */
8566 #define  PORTA_HOTPLUG_SHORT_DETECT     (1 << 24) /* SPT+ & BXT */
8567 #define  PORTA_HOTPLUG_LONG_DETECT      (2 << 24) /* SPT+ & BXT */
8568 #define  PORTD_HOTPLUG_ENABLE           (1 << 20)
8569 #define  PORTD_PULSE_DURATION_2ms       (0 << 18) /* pre-LPT */
8570 #define  PORTD_PULSE_DURATION_4_5ms     (1 << 18) /* pre-LPT */
8571 #define  PORTD_PULSE_DURATION_6ms       (2 << 18) /* pre-LPT */
8572 #define  PORTD_PULSE_DURATION_100ms     (3 << 18) /* pre-LPT */
8573 #define  PORTD_PULSE_DURATION_MASK      (3 << 18) /* pre-LPT */
8574 #define  PORTD_HOTPLUG_STATUS_MASK      (3 << 16)
8575 #define  PORTD_HOTPLUG_NO_DETECT        (0 << 16)
8576 #define  PORTD_HOTPLUG_SHORT_DETECT     (1 << 16)
8577 #define  PORTD_HOTPLUG_LONG_DETECT      (2 << 16)
8578 #define  PORTC_HOTPLUG_ENABLE           (1 << 12)
8579 #define  BXT_DDIC_HPD_INVERT            (1 << 11)
8580 #define  PORTC_PULSE_DURATION_2ms       (0 << 10) /* pre-LPT */
8581 #define  PORTC_PULSE_DURATION_4_5ms     (1 << 10) /* pre-LPT */
8582 #define  PORTC_PULSE_DURATION_6ms       (2 << 10) /* pre-LPT */
8583 #define  PORTC_PULSE_DURATION_100ms     (3 << 10) /* pre-LPT */
8584 #define  PORTC_PULSE_DURATION_MASK      (3 << 10) /* pre-LPT */
8585 #define  PORTC_HOTPLUG_STATUS_MASK      (3 << 8)
8586 #define  PORTC_HOTPLUG_NO_DETECT        (0 << 8)
8587 #define  PORTC_HOTPLUG_SHORT_DETECT     (1 << 8)
8588 #define  PORTC_HOTPLUG_LONG_DETECT      (2 << 8)
8589 #define  PORTB_HOTPLUG_ENABLE           (1 << 4)
8590 #define  BXT_DDIB_HPD_INVERT            (1 << 3)
8591 #define  PORTB_PULSE_DURATION_2ms       (0 << 2) /* pre-LPT */
8592 #define  PORTB_PULSE_DURATION_4_5ms     (1 << 2) /* pre-LPT */
8593 #define  PORTB_PULSE_DURATION_6ms       (2 << 2) /* pre-LPT */
8594 #define  PORTB_PULSE_DURATION_100ms     (3 << 2) /* pre-LPT */
8595 #define  PORTB_PULSE_DURATION_MASK      (3 << 2) /* pre-LPT */
8596 #define  PORTB_HOTPLUG_STATUS_MASK      (3 << 0)
8597 #define  PORTB_HOTPLUG_NO_DETECT        (0 << 0)
8598 #define  PORTB_HOTPLUG_SHORT_DETECT     (1 << 0)
8599 #define  PORTB_HOTPLUG_LONG_DETECT      (2 << 0)
8600 #define  BXT_DDI_HPD_INVERT_MASK        (BXT_DDIA_HPD_INVERT | \
8601                                         BXT_DDIB_HPD_INVERT | \
8602                                         BXT_DDIC_HPD_INVERT)
8603
8604 #define PCH_PORT_HOTPLUG2               _MMIO(0xc403C)  /* SHOTPLUG_CTL2 SPT+ */
8605 #define  PORTE_HOTPLUG_ENABLE           (1 << 4)
8606 #define  PORTE_HOTPLUG_STATUS_MASK      (3 << 0)
8607 #define  PORTE_HOTPLUG_NO_DETECT        (0 << 0)
8608 #define  PORTE_HOTPLUG_SHORT_DETECT     (1 << 0)
8609 #define  PORTE_HOTPLUG_LONG_DETECT      (2 << 0)
8610
8611 /* This register is a reuse of PCH_PORT_HOTPLUG register. The
8612  * functionality covered in PCH_PORT_HOTPLUG is split into
8613  * SHOTPLUG_CTL_DDI and SHOTPLUG_CTL_TC.
8614  */
8615
8616 #define SHOTPLUG_CTL_DDI                                _MMIO(0xc4030)
8617 #define   SHOTPLUG_CTL_DDI_HPD_ENABLE(hpd_pin)                  (0x8 << (_HPD_PIN_DDI(hpd_pin) * 4))
8618 #define   SHOTPLUG_CTL_DDI_HPD_STATUS_MASK(hpd_pin)             (0x3 << (_HPD_PIN_DDI(hpd_pin) * 4))
8619 #define   SHOTPLUG_CTL_DDI_HPD_NO_DETECT(hpd_pin)               (0x0 << (_HPD_PIN_DDI(hpd_pin) * 4))
8620 #define   SHOTPLUG_CTL_DDI_HPD_SHORT_DETECT(hpd_pin)            (0x1 << (_HPD_PIN_DDI(hpd_pin) * 4))
8621 #define   SHOTPLUG_CTL_DDI_HPD_LONG_DETECT(hpd_pin)             (0x2 << (_HPD_PIN_DDI(hpd_pin) * 4))
8622 #define   SHOTPLUG_CTL_DDI_HPD_SHORT_LONG_DETECT(hpd_pin)       (0x3 << (_HPD_PIN_DDI(hpd_pin) * 4))
8623
8624 #define SHOTPLUG_CTL_TC                         _MMIO(0xc4034)
8625 #define   ICP_TC_HPD_ENABLE(hpd_pin)            (8 << (_HPD_PIN_TC(hpd_pin) * 4))
8626 #define   ICP_TC_HPD_LONG_DETECT(hpd_pin)       (2 << (_HPD_PIN_TC(hpd_pin) * 4))
8627 #define   ICP_TC_HPD_SHORT_DETECT(hpd_pin)      (1 << (_HPD_PIN_TC(hpd_pin) * 4))
8628
8629 #define SHPD_FILTER_CNT                         _MMIO(0xc4038)
8630 #define   SHPD_FILTER_CNT_500_ADJ               0x001D9
8631
8632 #define _PCH_DPLL_A              0xc6014
8633 #define _PCH_DPLL_B              0xc6018
8634 #define PCH_DPLL(pll) _MMIO((pll) == 0 ? _PCH_DPLL_A : _PCH_DPLL_B)
8635
8636 #define _PCH_FPA0                0xc6040
8637 #define  FP_CB_TUNE             (0x3 << 22)
8638 #define _PCH_FPA1                0xc6044
8639 #define _PCH_FPB0                0xc6048
8640 #define _PCH_FPB1                0xc604c
8641 #define PCH_FP0(pll) _MMIO((pll) == 0 ? _PCH_FPA0 : _PCH_FPB0)
8642 #define PCH_FP1(pll) _MMIO((pll) == 0 ? _PCH_FPA1 : _PCH_FPB1)
8643
8644 #define PCH_DPLL_TEST           _MMIO(0xc606c)
8645
8646 #define PCH_DREF_CONTROL        _MMIO(0xC6200)
8647 #define  DREF_CONTROL_MASK      0x7fc3
8648 #define  DREF_CPU_SOURCE_OUTPUT_DISABLE         (0 << 13)
8649 #define  DREF_CPU_SOURCE_OUTPUT_DOWNSPREAD      (2 << 13)
8650 #define  DREF_CPU_SOURCE_OUTPUT_NONSPREAD       (3 << 13)
8651 #define  DREF_CPU_SOURCE_OUTPUT_MASK            (3 << 13)
8652 #define  DREF_SSC_SOURCE_DISABLE                (0 << 11)
8653 #define  DREF_SSC_SOURCE_ENABLE                 (2 << 11)
8654 #define  DREF_SSC_SOURCE_MASK                   (3 << 11)
8655 #define  DREF_NONSPREAD_SOURCE_DISABLE          (0 << 9)
8656 #define  DREF_NONSPREAD_CK505_ENABLE            (1 << 9)
8657 #define  DREF_NONSPREAD_SOURCE_ENABLE           (2 << 9)
8658 #define  DREF_NONSPREAD_SOURCE_MASK             (3 << 9)
8659 #define  DREF_SUPERSPREAD_SOURCE_DISABLE        (0 << 7)
8660 #define  DREF_SUPERSPREAD_SOURCE_ENABLE         (2 << 7)
8661 #define  DREF_SUPERSPREAD_SOURCE_MASK           (3 << 7)
8662 #define  DREF_SSC4_DOWNSPREAD                   (0 << 6)
8663 #define  DREF_SSC4_CENTERSPREAD                 (1 << 6)
8664 #define  DREF_SSC1_DISABLE                      (0 << 1)
8665 #define  DREF_SSC1_ENABLE                       (1 << 1)
8666 #define  DREF_SSC4_DISABLE                      (0)
8667 #define  DREF_SSC4_ENABLE                       (1)
8668
8669 #define PCH_RAWCLK_FREQ         _MMIO(0xc6204)
8670 #define  FDL_TP1_TIMER_SHIFT    12
8671 #define  FDL_TP1_TIMER_MASK     (3 << 12)
8672 #define  FDL_TP2_TIMER_SHIFT    10
8673 #define  FDL_TP2_TIMER_MASK     (3 << 10)
8674 #define  RAWCLK_FREQ_MASK       0x3ff
8675 #define  CNP_RAWCLK_DIV_MASK    (0x3ff << 16)
8676 #define  CNP_RAWCLK_DIV(div)    ((div) << 16)
8677 #define  CNP_RAWCLK_FRAC_MASK   (0xf << 26)
8678 #define  CNP_RAWCLK_DEN(den)    ((den) << 26)
8679 #define  ICP_RAWCLK_NUM(num)    ((num) << 11)
8680
8681 #define PCH_DPLL_TMR_CFG        _MMIO(0xc6208)
8682
8683 #define PCH_SSC4_PARMS          _MMIO(0xc6210)
8684 #define PCH_SSC4_AUX_PARMS      _MMIO(0xc6214)
8685
8686 #define PCH_DPLL_SEL            _MMIO(0xc7000)
8687 #define  TRANS_DPLLB_SEL(pipe)          (1 << ((pipe) * 4))
8688 #define  TRANS_DPLLA_SEL(pipe)          0
8689 #define  TRANS_DPLL_ENABLE(pipe)        (1 << ((pipe) * 4 + 3))
8690
8691 /* transcoder */
8692
8693 #define _PCH_TRANS_HTOTAL_A             0xe0000
8694 #define  TRANS_HTOTAL_SHIFT             16
8695 #define  TRANS_HACTIVE_SHIFT            0
8696 #define _PCH_TRANS_HBLANK_A             0xe0004
8697 #define  TRANS_HBLANK_END_SHIFT         16
8698 #define  TRANS_HBLANK_START_SHIFT       0
8699 #define _PCH_TRANS_HSYNC_A              0xe0008
8700 #define  TRANS_HSYNC_END_SHIFT          16
8701 #define  TRANS_HSYNC_START_SHIFT        0
8702 #define _PCH_TRANS_VTOTAL_A             0xe000c
8703 #define  TRANS_VTOTAL_SHIFT             16
8704 #define  TRANS_VACTIVE_SHIFT            0
8705 #define _PCH_TRANS_VBLANK_A             0xe0010
8706 #define  TRANS_VBLANK_END_SHIFT         16
8707 #define  TRANS_VBLANK_START_SHIFT       0
8708 #define _PCH_TRANS_VSYNC_A              0xe0014
8709 #define  TRANS_VSYNC_END_SHIFT          16
8710 #define  TRANS_VSYNC_START_SHIFT        0
8711 #define _PCH_TRANS_VSYNCSHIFT_A         0xe0028
8712
8713 #define _PCH_TRANSA_DATA_M1     0xe0030
8714 #define _PCH_TRANSA_DATA_N1     0xe0034
8715 #define _PCH_TRANSA_DATA_M2     0xe0038
8716 #define _PCH_TRANSA_DATA_N2     0xe003c
8717 #define _PCH_TRANSA_LINK_M1     0xe0040
8718 #define _PCH_TRANSA_LINK_N1     0xe0044
8719 #define _PCH_TRANSA_LINK_M2     0xe0048
8720 #define _PCH_TRANSA_LINK_N2     0xe004c
8721
8722 /* Per-transcoder DIP controls (PCH) */
8723 #define _VIDEO_DIP_CTL_A         0xe0200
8724 #define _VIDEO_DIP_DATA_A        0xe0208
8725 #define _VIDEO_DIP_GCP_A         0xe0210
8726 #define  GCP_COLOR_INDICATION           (1 << 2)
8727 #define  GCP_DEFAULT_PHASE_ENABLE       (1 << 1)
8728 #define  GCP_AV_MUTE                    (1 << 0)
8729
8730 #define _VIDEO_DIP_CTL_B         0xe1200
8731 #define _VIDEO_DIP_DATA_B        0xe1208
8732 #define _VIDEO_DIP_GCP_B         0xe1210
8733
8734 #define TVIDEO_DIP_CTL(pipe) _MMIO_PIPE(pipe, _VIDEO_DIP_CTL_A, _VIDEO_DIP_CTL_B)
8735 #define TVIDEO_DIP_DATA(pipe) _MMIO_PIPE(pipe, _VIDEO_DIP_DATA_A, _VIDEO_DIP_DATA_B)
8736 #define TVIDEO_DIP_GCP(pipe) _MMIO_PIPE(pipe, _VIDEO_DIP_GCP_A, _VIDEO_DIP_GCP_B)
8737
8738 /* Per-transcoder DIP controls (VLV) */
8739 #define _VLV_VIDEO_DIP_CTL_A            (VLV_DISPLAY_BASE + 0x60200)
8740 #define _VLV_VIDEO_DIP_DATA_A           (VLV_DISPLAY_BASE + 0x60208)
8741 #define _VLV_VIDEO_DIP_GDCP_PAYLOAD_A   (VLV_DISPLAY_BASE + 0x60210)
8742
8743 #define _VLV_VIDEO_DIP_CTL_B            (VLV_DISPLAY_BASE + 0x61170)
8744 #define _VLV_VIDEO_DIP_DATA_B           (VLV_DISPLAY_BASE + 0x61174)
8745 #define _VLV_VIDEO_DIP_GDCP_PAYLOAD_B   (VLV_DISPLAY_BASE + 0x61178)
8746
8747 #define _CHV_VIDEO_DIP_CTL_C            (VLV_DISPLAY_BASE + 0x611f0)
8748 #define _CHV_VIDEO_DIP_DATA_C           (VLV_DISPLAY_BASE + 0x611f4)
8749 #define _CHV_VIDEO_DIP_GDCP_PAYLOAD_C   (VLV_DISPLAY_BASE + 0x611f8)
8750
8751 #define VLV_TVIDEO_DIP_CTL(pipe) \
8752         _MMIO_PIPE3((pipe), _VLV_VIDEO_DIP_CTL_A, \
8753                _VLV_VIDEO_DIP_CTL_B, _CHV_VIDEO_DIP_CTL_C)
8754 #define VLV_TVIDEO_DIP_DATA(pipe) \
8755         _MMIO_PIPE3((pipe), _VLV_VIDEO_DIP_DATA_A, \
8756                _VLV_VIDEO_DIP_DATA_B, _CHV_VIDEO_DIP_DATA_C)
8757 #define VLV_TVIDEO_DIP_GCP(pipe) \
8758         _MMIO_PIPE3((pipe), _VLV_VIDEO_DIP_GDCP_PAYLOAD_A, \
8759                 _VLV_VIDEO_DIP_GDCP_PAYLOAD_B, _CHV_VIDEO_DIP_GDCP_PAYLOAD_C)
8760
8761 /* Haswell DIP controls */
8762
8763 #define _HSW_VIDEO_DIP_CTL_A            0x60200
8764 #define _HSW_VIDEO_DIP_AVI_DATA_A       0x60220
8765 #define _HSW_VIDEO_DIP_VS_DATA_A        0x60260
8766 #define _HSW_VIDEO_DIP_SPD_DATA_A       0x602A0
8767 #define _HSW_VIDEO_DIP_GMP_DATA_A       0x602E0
8768 #define _HSW_VIDEO_DIP_VSC_DATA_A       0x60320
8769 #define _GLK_VIDEO_DIP_DRM_DATA_A       0x60440
8770 #define _HSW_VIDEO_DIP_AVI_ECC_A        0x60240
8771 #define _HSW_VIDEO_DIP_VS_ECC_A         0x60280
8772 #define _HSW_VIDEO_DIP_SPD_ECC_A        0x602C0
8773 #define _HSW_VIDEO_DIP_GMP_ECC_A        0x60300
8774 #define _HSW_VIDEO_DIP_VSC_ECC_A        0x60344
8775 #define _HSW_VIDEO_DIP_GCP_A            0x60210
8776
8777 #define _HSW_VIDEO_DIP_CTL_B            0x61200
8778 #define _HSW_VIDEO_DIP_AVI_DATA_B       0x61220
8779 #define _HSW_VIDEO_DIP_VS_DATA_B        0x61260
8780 #define _HSW_VIDEO_DIP_SPD_DATA_B       0x612A0
8781 #define _HSW_VIDEO_DIP_GMP_DATA_B       0x612E0
8782 #define _HSW_VIDEO_DIP_VSC_DATA_B       0x61320
8783 #define _GLK_VIDEO_DIP_DRM_DATA_B       0x61440
8784 #define _HSW_VIDEO_DIP_BVI_ECC_B        0x61240
8785 #define _HSW_VIDEO_DIP_VS_ECC_B         0x61280
8786 #define _HSW_VIDEO_DIP_SPD_ECC_B        0x612C0
8787 #define _HSW_VIDEO_DIP_GMP_ECC_B        0x61300
8788 #define _HSW_VIDEO_DIP_VSC_ECC_B        0x61344
8789 #define _HSW_VIDEO_DIP_GCP_B            0x61210
8790
8791 /* Icelake PPS_DATA and _ECC DIP Registers.
8792  * These are available for transcoders B,C and eDP.
8793  * Adding the _A so as to reuse the _MMIO_TRANS2
8794  * definition, with which it offsets to the right location.
8795  */
8796
8797 #define _ICL_VIDEO_DIP_PPS_DATA_A       0x60350
8798 #define _ICL_VIDEO_DIP_PPS_DATA_B       0x61350
8799 #define _ICL_VIDEO_DIP_PPS_ECC_A        0x603D4
8800 #define _ICL_VIDEO_DIP_PPS_ECC_B        0x613D4
8801
8802 #define HSW_TVIDEO_DIP_CTL(trans)               _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_CTL_A)
8803 #define HSW_TVIDEO_DIP_GCP(trans)               _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_GCP_A)
8804 #define HSW_TVIDEO_DIP_AVI_DATA(trans, i)       _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_AVI_DATA_A + (i) * 4)
8805 #define HSW_TVIDEO_DIP_VS_DATA(trans, i)        _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_VS_DATA_A + (i) * 4)
8806 #define HSW_TVIDEO_DIP_SPD_DATA(trans, i)       _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_SPD_DATA_A + (i) * 4)
8807 #define HSW_TVIDEO_DIP_GMP_DATA(trans, i)       _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_GMP_DATA_A + (i) * 4)
8808 #define HSW_TVIDEO_DIP_VSC_DATA(trans, i)       _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_VSC_DATA_A + (i) * 4)
8809 #define GLK_TVIDEO_DIP_DRM_DATA(trans, i)       _MMIO_TRANS2(trans, _GLK_VIDEO_DIP_DRM_DATA_A + (i) * 4)
8810 #define ICL_VIDEO_DIP_PPS_DATA(trans, i)        _MMIO_TRANS2(trans, _ICL_VIDEO_DIP_PPS_DATA_A + (i) * 4)
8811 #define ICL_VIDEO_DIP_PPS_ECC(trans, i)         _MMIO_TRANS2(trans, _ICL_VIDEO_DIP_PPS_ECC_A + (i) * 4)
8812
8813 #define _HSW_STEREO_3D_CTL_A            0x70020
8814 #define   S3D_ENABLE                    (1 << 31)
8815 #define _HSW_STEREO_3D_CTL_B            0x71020
8816
8817 #define HSW_STEREO_3D_CTL(trans)        _MMIO_PIPE2(trans, _HSW_STEREO_3D_CTL_A)
8818
8819 #define _PCH_TRANS_HTOTAL_B          0xe1000
8820 #define _PCH_TRANS_HBLANK_B          0xe1004
8821 #define _PCH_TRANS_HSYNC_B           0xe1008
8822 #define _PCH_TRANS_VTOTAL_B          0xe100c
8823 #define _PCH_TRANS_VBLANK_B          0xe1010
8824 #define _PCH_TRANS_VSYNC_B           0xe1014
8825 #define _PCH_TRANS_VSYNCSHIFT_B 0xe1028
8826
8827 #define PCH_TRANS_HTOTAL(pipe)          _MMIO_PIPE(pipe, _PCH_TRANS_HTOTAL_A, _PCH_TRANS_HTOTAL_B)
8828 #define PCH_TRANS_HBLANK(pipe)          _MMIO_PIPE(pipe, _PCH_TRANS_HBLANK_A, _PCH_TRANS_HBLANK_B)
8829 #define PCH_TRANS_HSYNC(pipe)           _MMIO_PIPE(pipe, _PCH_TRANS_HSYNC_A, _PCH_TRANS_HSYNC_B)
8830 #define PCH_TRANS_VTOTAL(pipe)          _MMIO_PIPE(pipe, _PCH_TRANS_VTOTAL_A, _PCH_TRANS_VTOTAL_B)
8831 #define PCH_TRANS_VBLANK(pipe)          _MMIO_PIPE(pipe, _PCH_TRANS_VBLANK_A, _PCH_TRANS_VBLANK_B)
8832 #define PCH_TRANS_VSYNC(pipe)           _MMIO_PIPE(pipe, _PCH_TRANS_VSYNC_A, _PCH_TRANS_VSYNC_B)
8833 #define PCH_TRANS_VSYNCSHIFT(pipe)      _MMIO_PIPE(pipe, _PCH_TRANS_VSYNCSHIFT_A, _PCH_TRANS_VSYNCSHIFT_B)
8834
8835 #define _PCH_TRANSB_DATA_M1     0xe1030
8836 #define _PCH_TRANSB_DATA_N1     0xe1034
8837 #define _PCH_TRANSB_DATA_M2     0xe1038
8838 #define _PCH_TRANSB_DATA_N2     0xe103c
8839 #define _PCH_TRANSB_LINK_M1     0xe1040
8840 #define _PCH_TRANSB_LINK_N1     0xe1044
8841 #define _PCH_TRANSB_LINK_M2     0xe1048
8842 #define _PCH_TRANSB_LINK_N2     0xe104c
8843
8844 #define PCH_TRANS_DATA_M1(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_DATA_M1, _PCH_TRANSB_DATA_M1)
8845 #define PCH_TRANS_DATA_N1(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_DATA_N1, _PCH_TRANSB_DATA_N1)
8846 #define PCH_TRANS_DATA_M2(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_DATA_M2, _PCH_TRANSB_DATA_M2)
8847 #define PCH_TRANS_DATA_N2(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_DATA_N2, _PCH_TRANSB_DATA_N2)
8848 #define PCH_TRANS_LINK_M1(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_LINK_M1, _PCH_TRANSB_LINK_M1)
8849 #define PCH_TRANS_LINK_N1(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_LINK_N1, _PCH_TRANSB_LINK_N1)
8850 #define PCH_TRANS_LINK_M2(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_LINK_M2, _PCH_TRANSB_LINK_M2)
8851 #define PCH_TRANS_LINK_N2(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_LINK_N2, _PCH_TRANSB_LINK_N2)
8852
8853 #define _PCH_TRANSACONF              0xf0008
8854 #define _PCH_TRANSBCONF              0xf1008
8855 #define PCH_TRANSCONF(pipe)     _MMIO_PIPE(pipe, _PCH_TRANSACONF, _PCH_TRANSBCONF)
8856 #define LPT_TRANSCONF           PCH_TRANSCONF(PIPE_A) /* lpt has only one transcoder */
8857 #define  TRANS_DISABLE          (0 << 31)
8858 #define  TRANS_ENABLE           (1 << 31)
8859 #define  TRANS_STATE_MASK       (1 << 30)
8860 #define  TRANS_STATE_DISABLE    (0 << 30)
8861 #define  TRANS_STATE_ENABLE     (1 << 30)
8862 #define  TRANS_FRAME_START_DELAY_MASK   (3 << 27) /* ibx */
8863 #define  TRANS_FRAME_START_DELAY(x)     ((x) << 27) /* ibx: 0-3 */
8864 #define  TRANS_INTERLACE_MASK   (7 << 21)
8865 #define  TRANS_PROGRESSIVE      (0 << 21)
8866 #define  TRANS_INTERLACED       (3 << 21)
8867 #define  TRANS_LEGACY_INTERLACED_ILK (2 << 21)
8868 #define  TRANS_8BPC             (0 << 5)
8869 #define  TRANS_10BPC            (1 << 5)
8870 #define  TRANS_6BPC             (2 << 5)
8871 #define  TRANS_12BPC            (3 << 5)
8872
8873 #define _TRANSA_CHICKEN1         0xf0060
8874 #define _TRANSB_CHICKEN1         0xf1060
8875 #define TRANS_CHICKEN1(pipe)    _MMIO_PIPE(pipe, _TRANSA_CHICKEN1, _TRANSB_CHICKEN1)
8876 #define  TRANS_CHICKEN1_HDMIUNIT_GC_DISABLE     (1 << 10)
8877 #define  TRANS_CHICKEN1_DP0UNIT_GC_DISABLE      (1 << 4)
8878 #define _TRANSA_CHICKEN2         0xf0064
8879 #define _TRANSB_CHICKEN2         0xf1064
8880 #define TRANS_CHICKEN2(pipe)    _MMIO_PIPE(pipe, _TRANSA_CHICKEN2, _TRANSB_CHICKEN2)
8881 #define  TRANS_CHICKEN2_TIMING_OVERRIDE                 (1 << 31)
8882 #define  TRANS_CHICKEN2_FDI_POLARITY_REVERSED           (1 << 29)
8883 #define  TRANS_CHICKEN2_FRAME_START_DELAY_MASK          (3 << 27)
8884 #define  TRANS_CHICKEN2_FRAME_START_DELAY(x)            ((x) << 27) /* 0-3 */
8885 #define  TRANS_CHICKEN2_DISABLE_DEEP_COLOR_COUNTER      (1 << 26)
8886 #define  TRANS_CHICKEN2_DISABLE_DEEP_COLOR_MODESWITCH   (1 << 25)
8887
8888 #define SOUTH_CHICKEN1          _MMIO(0xc2000)
8889 #define  FDIA_PHASE_SYNC_SHIFT_OVR      19
8890 #define  FDIA_PHASE_SYNC_SHIFT_EN       18
8891 #define  INVERT_DDID_HPD                        (1 << 18)
8892 #define  INVERT_DDIC_HPD                        (1 << 17)
8893 #define  INVERT_DDIB_HPD                        (1 << 16)
8894 #define  INVERT_DDIA_HPD                        (1 << 15)
8895 #define  FDI_PHASE_SYNC_OVR(pipe) (1 << (FDIA_PHASE_SYNC_SHIFT_OVR - ((pipe) * 2)))
8896 #define  FDI_PHASE_SYNC_EN(pipe) (1 << (FDIA_PHASE_SYNC_SHIFT_EN - ((pipe) * 2)))
8897 #define  FDI_BC_BIFURCATION_SELECT      (1 << 12)
8898 #define  CHASSIS_CLK_REQ_DURATION_MASK  (0xf << 8)
8899 #define  CHASSIS_CLK_REQ_DURATION(x)    ((x) << 8)
8900 #define  SBCLK_RUN_REFCLK_DIS           (1 << 7)
8901 #define  SPT_PWM_GRANULARITY            (1 << 0)
8902 #define SOUTH_CHICKEN2          _MMIO(0xc2004)
8903 #define  FDI_MPHY_IOSFSB_RESET_STATUS   (1 << 13)
8904 #define  FDI_MPHY_IOSFSB_RESET_CTL      (1 << 12)
8905 #define  LPT_PWM_GRANULARITY            (1 << 5)
8906 #define  DPLS_EDP_PPS_FIX_DIS           (1 << 0)
8907
8908 #define _FDI_RXA_CHICKEN        0xc200c
8909 #define _FDI_RXB_CHICKEN        0xc2010
8910 #define  FDI_RX_PHASE_SYNC_POINTER_OVR  (1 << 1)
8911 #define  FDI_RX_PHASE_SYNC_POINTER_EN   (1 << 0)
8912 #define FDI_RX_CHICKEN(pipe)    _MMIO_PIPE(pipe, _FDI_RXA_CHICKEN, _FDI_RXB_CHICKEN)
8913
8914 #define SOUTH_DSPCLK_GATE_D     _MMIO(0xc2020)
8915 #define  PCH_GMBUSUNIT_CLOCK_GATE_DISABLE (1 << 31)
8916 #define  PCH_DPLUNIT_CLOCK_GATE_DISABLE (1 << 30)
8917 #define  PCH_DPLSUNIT_CLOCK_GATE_DISABLE (1 << 29)
8918 #define  PCH_DPMGUNIT_CLOCK_GATE_DISABLE (1 << 15)
8919 #define  PCH_CPUNIT_CLOCK_GATE_DISABLE (1 << 14)
8920 #define  CNP_PWM_CGE_GATING_DISABLE (1 << 13)
8921 #define  PCH_LP_PARTITION_LEVEL_DISABLE  (1 << 12)
8922
8923 /* CPU: FDI_TX */
8924 #define _FDI_TXA_CTL            0x60100
8925 #define _FDI_TXB_CTL            0x61100
8926 #define FDI_TX_CTL(pipe)        _MMIO_PIPE(pipe, _FDI_TXA_CTL, _FDI_TXB_CTL)
8927 #define  FDI_TX_DISABLE         (0 << 31)
8928 #define  FDI_TX_ENABLE          (1 << 31)
8929 #define  FDI_LINK_TRAIN_PATTERN_1       (0 << 28)
8930 #define  FDI_LINK_TRAIN_PATTERN_2       (1 << 28)
8931 #define  FDI_LINK_TRAIN_PATTERN_IDLE    (2 << 28)
8932 #define  FDI_LINK_TRAIN_NONE            (3 << 28)
8933 #define  FDI_LINK_TRAIN_VOLTAGE_0_4V    (0 << 25)
8934 #define  FDI_LINK_TRAIN_VOLTAGE_0_6V    (1 << 25)
8935 #define  FDI_LINK_TRAIN_VOLTAGE_0_8V    (2 << 25)
8936 #define  FDI_LINK_TRAIN_VOLTAGE_1_2V    (3 << 25)
8937 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_NONE (0 << 22)
8938 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_1_5X (1 << 22)
8939 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_2X   (2 << 22)
8940 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_3X   (3 << 22)
8941 /* ILK always use 400mV 0dB for voltage swing and pre-emphasis level.
8942    SNB has different settings. */
8943 /* SNB A-stepping */
8944 #define  FDI_LINK_TRAIN_400MV_0DB_SNB_A         (0x38 << 22)
8945 #define  FDI_LINK_TRAIN_400MV_6DB_SNB_A         (0x02 << 22)
8946 #define  FDI_LINK_TRAIN_600MV_3_5DB_SNB_A       (0x01 << 22)
8947 #define  FDI_LINK_TRAIN_800MV_0DB_SNB_A         (0x0 << 22)
8948 /* SNB B-stepping */
8949 #define  FDI_LINK_TRAIN_400MV_0DB_SNB_B         (0x0 << 22)
8950 #define  FDI_LINK_TRAIN_400MV_6DB_SNB_B         (0x3a << 22)
8951 #define  FDI_LINK_TRAIN_600MV_3_5DB_SNB_B       (0x39 << 22)
8952 #define  FDI_LINK_TRAIN_800MV_0DB_SNB_B         (0x38 << 22)
8953 #define  FDI_LINK_TRAIN_VOL_EMP_MASK            (0x3f << 22)
8954 #define  FDI_DP_PORT_WIDTH_SHIFT                19
8955 #define  FDI_DP_PORT_WIDTH_MASK                 (7 << FDI_DP_PORT_WIDTH_SHIFT)
8956 #define  FDI_DP_PORT_WIDTH(width)           (((width) - 1) << FDI_DP_PORT_WIDTH_SHIFT)
8957 #define  FDI_TX_ENHANCE_FRAME_ENABLE    (1 << 18)
8958 /* Ironlake: hardwired to 1 */
8959 #define  FDI_TX_PLL_ENABLE              (1 << 14)
8960
8961 /* Ivybridge has different bits for lolz */
8962 #define  FDI_LINK_TRAIN_PATTERN_1_IVB       (0 << 8)
8963 #define  FDI_LINK_TRAIN_PATTERN_2_IVB       (1 << 8)
8964 #define  FDI_LINK_TRAIN_PATTERN_IDLE_IVB    (2 << 8)
8965 #define  FDI_LINK_TRAIN_NONE_IVB            (3 << 8)
8966
8967 /* both Tx and Rx */
8968 #define  FDI_COMPOSITE_SYNC             (1 << 11)
8969 #define  FDI_LINK_TRAIN_AUTO            (1 << 10)
8970 #define  FDI_SCRAMBLING_ENABLE          (0 << 7)
8971 #define  FDI_SCRAMBLING_DISABLE         (1 << 7)
8972
8973 /* FDI_RX, FDI_X is hard-wired to Transcoder_X */
8974 #define _FDI_RXA_CTL             0xf000c
8975 #define _FDI_RXB_CTL             0xf100c
8976 #define FDI_RX_CTL(pipe)        _MMIO_PIPE(pipe, _FDI_RXA_CTL, _FDI_RXB_CTL)
8977 #define  FDI_RX_ENABLE          (1 << 31)
8978 /* train, dp width same as FDI_TX */
8979 #define  FDI_FS_ERRC_ENABLE             (1 << 27)
8980 #define  FDI_FE_ERRC_ENABLE             (1 << 26)
8981 #define  FDI_RX_POLARITY_REVERSED_LPT   (1 << 16)
8982 #define  FDI_8BPC                       (0 << 16)
8983 #define  FDI_10BPC                      (1 << 16)
8984 #define  FDI_6BPC                       (2 << 16)
8985 #define  FDI_12BPC                      (3 << 16)
8986 #define  FDI_RX_LINK_REVERSAL_OVERRIDE  (1 << 15)
8987 #define  FDI_DMI_LINK_REVERSE_MASK      (1 << 14)
8988 #define  FDI_RX_PLL_ENABLE              (1 << 13)
8989 #define  FDI_FS_ERR_CORRECT_ENABLE      (1 << 11)
8990 #define  FDI_FE_ERR_CORRECT_ENABLE      (1 << 10)
8991 #define  FDI_FS_ERR_REPORT_ENABLE       (1 << 9)
8992 #define  FDI_FE_ERR_REPORT_ENABLE       (1 << 8)
8993 #define  FDI_RX_ENHANCE_FRAME_ENABLE    (1 << 6)
8994 #define  FDI_PCDCLK                     (1 << 4)
8995 /* CPT */
8996 #define  FDI_AUTO_TRAINING                      (1 << 10)
8997 #define  FDI_LINK_TRAIN_PATTERN_1_CPT           (0 << 8)
8998 #define  FDI_LINK_TRAIN_PATTERN_2_CPT           (1 << 8)
8999 #define  FDI_LINK_TRAIN_PATTERN_IDLE_CPT        (2 << 8)
9000 #define  FDI_LINK_TRAIN_NORMAL_CPT              (3 << 8)
9001 #define  FDI_LINK_TRAIN_PATTERN_MASK_CPT        (3 << 8)
9002
9003 #define _FDI_RXA_MISC                   0xf0010
9004 #define _FDI_RXB_MISC                   0xf1010
9005 #define  FDI_RX_PWRDN_LANE1_MASK        (3 << 26)
9006 #define  FDI_RX_PWRDN_LANE1_VAL(x)      ((x) << 26)
9007 #define  FDI_RX_PWRDN_LANE0_MASK        (3 << 24)
9008 #define  FDI_RX_PWRDN_LANE0_VAL(x)      ((x) << 24)
9009 #define  FDI_RX_TP1_TO_TP2_48           (2 << 20)
9010 #define  FDI_RX_TP1_TO_TP2_64           (3 << 20)
9011 #define  FDI_RX_FDI_DELAY_90            (0x90 << 0)
9012 #define FDI_RX_MISC(pipe)       _MMIO_PIPE(pipe, _FDI_RXA_MISC, _FDI_RXB_MISC)
9013
9014 #define _FDI_RXA_TUSIZE1        0xf0030
9015 #define _FDI_RXA_TUSIZE2        0xf0038
9016 #define _FDI_RXB_TUSIZE1        0xf1030
9017 #define _FDI_RXB_TUSIZE2        0xf1038
9018 #define FDI_RX_TUSIZE1(pipe)    _MMIO_PIPE(pipe, _FDI_RXA_TUSIZE1, _FDI_RXB_TUSIZE1)
9019 #define FDI_RX_TUSIZE2(pipe)    _MMIO_PIPE(pipe, _FDI_RXA_TUSIZE2, _FDI_RXB_TUSIZE2)
9020
9021 /* FDI_RX interrupt register format */
9022 #define FDI_RX_INTER_LANE_ALIGN         (1 << 10)
9023 #define FDI_RX_SYMBOL_LOCK              (1 << 9) /* train 2 */
9024 #define FDI_RX_BIT_LOCK                 (1 << 8) /* train 1 */
9025 #define FDI_RX_TRAIN_PATTERN_2_FAIL     (1 << 7)
9026 #define FDI_RX_FS_CODE_ERR              (1 << 6)
9027 #define FDI_RX_FE_CODE_ERR              (1 << 5)
9028 #define FDI_RX_SYMBOL_ERR_RATE_ABOVE    (1 << 4)
9029 #define FDI_RX_HDCP_LINK_FAIL           (1 << 3)
9030 #define FDI_RX_PIXEL_FIFO_OVERFLOW      (1 << 2)
9031 #define FDI_RX_CROSS_CLOCK_OVERFLOW     (1 << 1)
9032 #define FDI_RX_SYMBOL_QUEUE_OVERFLOW    (1 << 0)
9033
9034 #define _FDI_RXA_IIR            0xf0014
9035 #define _FDI_RXA_IMR            0xf0018
9036 #define _FDI_RXB_IIR            0xf1014
9037 #define _FDI_RXB_IMR            0xf1018
9038 #define FDI_RX_IIR(pipe)        _MMIO_PIPE(pipe, _FDI_RXA_IIR, _FDI_RXB_IIR)
9039 #define FDI_RX_IMR(pipe)        _MMIO_PIPE(pipe, _FDI_RXA_IMR, _FDI_RXB_IMR)
9040
9041 #define FDI_PLL_CTL_1           _MMIO(0xfe000)
9042 #define FDI_PLL_CTL_2           _MMIO(0xfe004)
9043
9044 #define PCH_LVDS        _MMIO(0xe1180)
9045 #define  LVDS_DETECTED  (1 << 1)
9046
9047 #define _PCH_DP_B               0xe4100
9048 #define PCH_DP_B                _MMIO(_PCH_DP_B)
9049 #define _PCH_DPB_AUX_CH_CTL     0xe4110
9050 #define _PCH_DPB_AUX_CH_DATA1   0xe4114
9051 #define _PCH_DPB_AUX_CH_DATA2   0xe4118
9052 #define _PCH_DPB_AUX_CH_DATA3   0xe411c
9053 #define _PCH_DPB_AUX_CH_DATA4   0xe4120
9054 #define _PCH_DPB_AUX_CH_DATA5   0xe4124
9055
9056 #define _PCH_DP_C               0xe4200
9057 #define PCH_DP_C                _MMIO(_PCH_DP_C)
9058 #define _PCH_DPC_AUX_CH_CTL     0xe4210
9059 #define _PCH_DPC_AUX_CH_DATA1   0xe4214
9060 #define _PCH_DPC_AUX_CH_DATA2   0xe4218
9061 #define _PCH_DPC_AUX_CH_DATA3   0xe421c
9062 #define _PCH_DPC_AUX_CH_DATA4   0xe4220
9063 #define _PCH_DPC_AUX_CH_DATA5   0xe4224
9064
9065 #define _PCH_DP_D               0xe4300
9066 #define PCH_DP_D                _MMIO(_PCH_DP_D)
9067 #define _PCH_DPD_AUX_CH_CTL     0xe4310
9068 #define _PCH_DPD_AUX_CH_DATA1   0xe4314
9069 #define _PCH_DPD_AUX_CH_DATA2   0xe4318
9070 #define _PCH_DPD_AUX_CH_DATA3   0xe431c
9071 #define _PCH_DPD_AUX_CH_DATA4   0xe4320
9072 #define _PCH_DPD_AUX_CH_DATA5   0xe4324
9073
9074 #define PCH_DP_AUX_CH_CTL(aux_ch)               _MMIO_PORT((aux_ch) - AUX_CH_B, _PCH_DPB_AUX_CH_CTL, _PCH_DPC_AUX_CH_CTL)
9075 #define PCH_DP_AUX_CH_DATA(aux_ch, i)   _MMIO(_PORT((aux_ch) - AUX_CH_B, _PCH_DPB_AUX_CH_DATA1, _PCH_DPC_AUX_CH_DATA1) + (i) * 4) /* 5 registers */
9076
9077 /* CPT */
9078 #define _TRANS_DP_CTL_A         0xe0300
9079 #define _TRANS_DP_CTL_B         0xe1300
9080 #define _TRANS_DP_CTL_C         0xe2300
9081 #define TRANS_DP_CTL(pipe)      _MMIO_PIPE(pipe, _TRANS_DP_CTL_A, _TRANS_DP_CTL_B)
9082 #define  TRANS_DP_OUTPUT_ENABLE (1 << 31)
9083 #define  TRANS_DP_PORT_SEL_MASK         (3 << 29)
9084 #define  TRANS_DP_PORT_SEL_NONE         (3 << 29)
9085 #define  TRANS_DP_PORT_SEL(port)        (((port) - PORT_B) << 29)
9086 #define  TRANS_DP_AUDIO_ONLY    (1 << 26)
9087 #define  TRANS_DP_ENH_FRAMING   (1 << 18)
9088 #define  TRANS_DP_8BPC          (0 << 9)
9089 #define  TRANS_DP_10BPC         (1 << 9)
9090 #define  TRANS_DP_6BPC          (2 << 9)
9091 #define  TRANS_DP_12BPC         (3 << 9)
9092 #define  TRANS_DP_BPC_MASK      (3 << 9)
9093 #define  TRANS_DP_VSYNC_ACTIVE_HIGH     (1 << 4)
9094 #define  TRANS_DP_VSYNC_ACTIVE_LOW      0
9095 #define  TRANS_DP_HSYNC_ACTIVE_HIGH     (1 << 3)
9096 #define  TRANS_DP_HSYNC_ACTIVE_LOW      0
9097 #define  TRANS_DP_SYNC_MASK     (3 << 3)
9098
9099 #define _TRANS_DP2_CTL_A                        0x600a0
9100 #define _TRANS_DP2_CTL_B                        0x610a0
9101 #define _TRANS_DP2_CTL_C                        0x620a0
9102 #define _TRANS_DP2_CTL_D                        0x630a0
9103 #define TRANS_DP2_CTL(trans)                    _MMIO_TRANS(trans, _TRANS_DP2_CTL_A, _TRANS_DP2_CTL_B)
9104 #define  TRANS_DP2_128B132B_CHANNEL_CODING      REG_BIT(31)
9105 #define  TRANS_DP2_PANEL_REPLAY_ENABLE          REG_BIT(30)
9106 #define  TRANS_DP2_DEBUG_ENABLE                 REG_BIT(23)
9107
9108 #define _TRANS_DP2_VFREQHIGH_A                  0x600a4
9109 #define _TRANS_DP2_VFREQHIGH_B                  0x610a4
9110 #define _TRANS_DP2_VFREQHIGH_C                  0x620a4
9111 #define _TRANS_DP2_VFREQHIGH_D                  0x630a4
9112 #define TRANS_DP2_VFREQHIGH(trans)              _MMIO_TRANS(trans, _TRANS_DP2_VFREQHIGH_A, _TRANS_DP2_VFREQHIGH_B)
9113 #define  TRANS_DP2_VFREQ_PIXEL_CLOCK_MASK       REG_GENMASK(31, 8)
9114 #define  TRANS_DP2_VFREQ_PIXEL_CLOCK(clk_hz)    REG_FIELD_PREP(TRANS_DP2_VFREQ_PIXEL_CLOCK_MASK, (clk_hz))
9115
9116 #define _TRANS_DP2_VFREQLOW_A                   0x600a8
9117 #define _TRANS_DP2_VFREQLOW_B                   0x610a8
9118 #define _TRANS_DP2_VFREQLOW_C                   0x620a8
9119 #define _TRANS_DP2_VFREQLOW_D                   0x630a8
9120 #define TRANS_DP2_VFREQLOW(trans)               _MMIO_TRANS(trans, _TRANS_DP2_VFREQLOW_A, _TRANS_DP2_VFREQLOW_B)
9121
9122 /* SNB eDP training params */
9123 /* SNB A-stepping */
9124 #define  EDP_LINK_TRAIN_400MV_0DB_SNB_A         (0x38 << 22)
9125 #define  EDP_LINK_TRAIN_400MV_6DB_SNB_A         (0x02 << 22)
9126 #define  EDP_LINK_TRAIN_600MV_3_5DB_SNB_A       (0x01 << 22)
9127 #define  EDP_LINK_TRAIN_800MV_0DB_SNB_A         (0x0 << 22)
9128 /* SNB B-stepping */
9129 #define  EDP_LINK_TRAIN_400_600MV_0DB_SNB_B     (0x0 << 22)
9130 #define  EDP_LINK_TRAIN_400MV_3_5DB_SNB_B       (0x1 << 22)
9131 #define  EDP_LINK_TRAIN_400_600MV_6DB_SNB_B     (0x3a << 22)
9132 #define  EDP_LINK_TRAIN_600_800MV_3_5DB_SNB_B   (0x39 << 22)
9133 #define  EDP_LINK_TRAIN_800_1200MV_0DB_SNB_B    (0x38 << 22)
9134 #define  EDP_LINK_TRAIN_VOL_EMP_MASK_SNB        (0x3f << 22)
9135
9136 /* IVB */
9137 #define EDP_LINK_TRAIN_400MV_0DB_IVB            (0x24 << 22)
9138 #define EDP_LINK_TRAIN_400MV_3_5DB_IVB          (0x2a << 22)
9139 #define EDP_LINK_TRAIN_400MV_6DB_IVB            (0x2f << 22)
9140 #define EDP_LINK_TRAIN_600MV_0DB_IVB            (0x30 << 22)
9141 #define EDP_LINK_TRAIN_600MV_3_5DB_IVB          (0x36 << 22)
9142 #define EDP_LINK_TRAIN_800MV_0DB_IVB            (0x38 << 22)
9143 #define EDP_LINK_TRAIN_800MV_3_5DB_IVB          (0x3e << 22)
9144
9145 /* legacy values */
9146 #define EDP_LINK_TRAIN_500MV_0DB_IVB            (0x00 << 22)
9147 #define EDP_LINK_TRAIN_1000MV_0DB_IVB           (0x20 << 22)
9148 #define EDP_LINK_TRAIN_500MV_3_5DB_IVB          (0x02 << 22)
9149 #define EDP_LINK_TRAIN_1000MV_3_5DB_IVB         (0x22 << 22)
9150 #define EDP_LINK_TRAIN_1000MV_6DB_IVB           (0x23 << 22)
9151
9152 #define  EDP_LINK_TRAIN_VOL_EMP_MASK_IVB        (0x3f << 22)
9153
9154 #define  VLV_PMWGICZ                            _MMIO(0x1300a4)
9155
9156 #define  RC6_LOCATION                           _MMIO(0xD40)
9157 #define    RC6_CTX_IN_DRAM                      (1 << 0)
9158 #define  RC6_CTX_BASE                           _MMIO(0xD48)
9159 #define    RC6_CTX_BASE_MASK                    0xFFFFFFF0
9160 #define  PWRCTX_MAXCNT_RCSUNIT                  _MMIO(0x2054)
9161 #define  PWRCTX_MAXCNT_VCSUNIT0                 _MMIO(0x12054)
9162 #define  PWRCTX_MAXCNT_BCSUNIT                  _MMIO(0x22054)
9163 #define  PWRCTX_MAXCNT_VECSUNIT                 _MMIO(0x1A054)
9164 #define  PWRCTX_MAXCNT_VCSUNIT1                 _MMIO(0x1C054)
9165 #define    IDLE_TIME_MASK                       0xFFFFF
9166 #define  FORCEWAKE                              _MMIO(0xA18C)
9167 #define  FORCEWAKE_VLV                          _MMIO(0x1300b0)
9168 #define  FORCEWAKE_ACK_VLV                      _MMIO(0x1300b4)
9169 #define  FORCEWAKE_MEDIA_VLV                    _MMIO(0x1300b8)
9170 #define  FORCEWAKE_ACK_MEDIA_VLV                _MMIO(0x1300bc)
9171 #define  FORCEWAKE_ACK_HSW                      _MMIO(0x130044)
9172 #define  FORCEWAKE_ACK                          _MMIO(0x130090)
9173 #define  VLV_GTLC_WAKE_CTRL                     _MMIO(0x130090)
9174 #define   VLV_GTLC_RENDER_CTX_EXISTS            (1 << 25)
9175 #define   VLV_GTLC_MEDIA_CTX_EXISTS             (1 << 24)
9176 #define   VLV_GTLC_ALLOWWAKEREQ                 (1 << 0)
9177
9178 #define  VLV_GTLC_PW_STATUS                     _MMIO(0x130094)
9179 #define   VLV_GTLC_ALLOWWAKEACK                 (1 << 0)
9180 #define   VLV_GTLC_ALLOWWAKEERR                 (1 << 1)
9181 #define   VLV_GTLC_PW_MEDIA_STATUS_MASK         (1 << 5)
9182 #define   VLV_GTLC_PW_RENDER_STATUS_MASK        (1 << 7)
9183 #define  FORCEWAKE_MT                           _MMIO(0xa188) /* multi-threaded */
9184 #define  FORCEWAKE_MEDIA_GEN9                   _MMIO(0xa270)
9185 #define  FORCEWAKE_MEDIA_VDBOX_GEN11(n)         _MMIO(0xa540 + (n) * 4)
9186 #define  FORCEWAKE_MEDIA_VEBOX_GEN11(n)         _MMIO(0xa560 + (n) * 4)
9187 #define  FORCEWAKE_RENDER_GEN9                  _MMIO(0xa278)
9188 #define  FORCEWAKE_GT_GEN9                      _MMIO(0xa188)
9189 #define  FORCEWAKE_ACK_MEDIA_GEN9               _MMIO(0x0D88)
9190 #define  FORCEWAKE_ACK_MEDIA_VDBOX_GEN11(n)     _MMIO(0x0D50 + (n) * 4)
9191 #define  FORCEWAKE_ACK_MEDIA_VEBOX_GEN11(n)     _MMIO(0x0D70 + (n) * 4)
9192 #define  FORCEWAKE_ACK_RENDER_GEN9              _MMIO(0x0D84)
9193 #define  FORCEWAKE_ACK_GT_GEN9                  _MMIO(0x130044)
9194 #define   FORCEWAKE_KERNEL                      BIT(0)
9195 #define   FORCEWAKE_USER                        BIT(1)
9196 #define   FORCEWAKE_KERNEL_FALLBACK             BIT(15)
9197 #define  FORCEWAKE_MT_ACK                       _MMIO(0x130040)
9198 #define  ECOBUS                                 _MMIO(0xa180)
9199 #define    FORCEWAKE_MT_ENABLE                  (1 << 5)
9200 #define  VLV_SPAREG2H                           _MMIO(0xA194)
9201 #define  GEN9_PWRGT_DOMAIN_STATUS               _MMIO(0xA2A0)
9202 #define   GEN9_PWRGT_MEDIA_STATUS_MASK          (1 << 0)
9203 #define   GEN9_PWRGT_RENDER_STATUS_MASK         (1 << 1)
9204
9205 #define  GTFIFODBG                              _MMIO(0x120000)
9206 #define    GT_FIFO_SBDEDICATE_FREE_ENTRY_CHV    (0x1f << 20)
9207 #define    GT_FIFO_FREE_ENTRIES_CHV             (0x7f << 13)
9208 #define    GT_FIFO_SBDROPERR                    (1 << 6)
9209 #define    GT_FIFO_BLOBDROPERR                  (1 << 5)
9210 #define    GT_FIFO_SB_READ_ABORTERR             (1 << 4)
9211 #define    GT_FIFO_DROPERR                      (1 << 3)
9212 #define    GT_FIFO_OVFERR                       (1 << 2)
9213 #define    GT_FIFO_IAWRERR                      (1 << 1)
9214 #define    GT_FIFO_IARDERR                      (1 << 0)
9215
9216 #define  GTFIFOCTL                              _MMIO(0x120008)
9217 #define    GT_FIFO_FREE_ENTRIES_MASK            0x7f
9218 #define    GT_FIFO_NUM_RESERVED_ENTRIES         20
9219 #define    GT_FIFO_CTL_BLOCK_ALL_POLICY_STALL   (1 << 12)
9220 #define    GT_FIFO_CTL_RC6_POLICY_STALL         (1 << 11)
9221
9222 #define  HSW_IDICR                              _MMIO(0x9008)
9223 #define    IDIHASHMSK(x)                        (((x) & 0x3f) << 16)
9224 #define  HSW_EDRAM_CAP                          _MMIO(0x120010)
9225 #define    EDRAM_ENABLED                        0x1
9226 #define    EDRAM_NUM_BANKS(cap)                 (((cap) >> 1) & 0xf)
9227 #define    EDRAM_WAYS_IDX(cap)                  (((cap) >> 5) & 0x7)
9228 #define    EDRAM_SETS_IDX(cap)                  (((cap) >> 8) & 0x3)
9229
9230 #define GEN6_UCGCTL1                            _MMIO(0x9400)
9231 # define GEN6_GAMUNIT_CLOCK_GATE_DISABLE                (1 << 22)
9232 # define GEN6_EU_TCUNIT_CLOCK_GATE_DISABLE              (1 << 16)
9233 # define GEN6_BLBUNIT_CLOCK_GATE_DISABLE                (1 << 5)
9234 # define GEN6_CSUNIT_CLOCK_GATE_DISABLE                 (1 << 7)
9235
9236 #define GEN6_UCGCTL2                            _MMIO(0x9404)
9237 # define GEN6_VFUNIT_CLOCK_GATE_DISABLE                 (1 << 31)
9238 # define GEN7_VDSUNIT_CLOCK_GATE_DISABLE                (1 << 30)
9239 # define GEN7_TDLUNIT_CLOCK_GATE_DISABLE                (1 << 22)
9240 # define GEN6_RCZUNIT_CLOCK_GATE_DISABLE                (1 << 13)
9241 # define GEN6_RCPBUNIT_CLOCK_GATE_DISABLE               (1 << 12)
9242 # define GEN6_RCCUNIT_CLOCK_GATE_DISABLE                (1 << 11)
9243
9244 #define GEN6_UCGCTL3                            _MMIO(0x9408)
9245 # define GEN6_OACSUNIT_CLOCK_GATE_DISABLE               (1 << 20)
9246
9247 #define GEN7_UCGCTL4                            _MMIO(0x940c)
9248 #define  GEN7_L3BANK2X_CLOCK_GATE_DISABLE       (1 << 25)
9249 #define  GEN8_EU_GAUNIT_CLOCK_GATE_DISABLE      (1 << 14)
9250
9251 #define GEN6_RCGCTL1                            _MMIO(0x9410)
9252 #define GEN6_RCGCTL2                            _MMIO(0x9414)
9253 #define GEN6_RSTCTL                             _MMIO(0x9420)
9254
9255 #define GEN8_UCGCTL6                            _MMIO(0x9430)
9256 #define   GEN8_GAPSUNIT_CLOCK_GATE_DISABLE      (1 << 24)
9257 #define   GEN8_SDEUNIT_CLOCK_GATE_DISABLE       (1 << 14)
9258 #define   GEN8_HDCUNIT_CLOCK_GATE_DISABLE_HDCREQ (1 << 28)
9259
9260 #define GEN6_GFXPAUSE                           _MMIO(0xA000)
9261 #define GEN6_RPNSWREQ                           _MMIO(0xA008)
9262 #define   GEN6_TURBO_DISABLE                    (1 << 31)
9263 #define   GEN6_FREQUENCY(x)                     ((x) << 25)
9264 #define   HSW_FREQUENCY(x)                      ((x) << 24)
9265 #define   GEN9_FREQUENCY(x)                     ((x) << 23)
9266 #define   GEN6_OFFSET(x)                        ((x) << 19)
9267 #define   GEN6_AGGRESSIVE_TURBO                 (0 << 15)
9268 #define   GEN9_SW_REQ_UNSLICE_RATIO_SHIFT       23
9269
9270 #define GEN6_RC_VIDEO_FREQ                      _MMIO(0xA00C)
9271 #define GEN6_RC_CONTROL                         _MMIO(0xA090)
9272 #define   GEN6_RC_CTL_RC6pp_ENABLE              (1 << 16)
9273 #define   GEN6_RC_CTL_RC6p_ENABLE               (1 << 17)
9274 #define   GEN6_RC_CTL_RC6_ENABLE                (1 << 18)
9275 #define   GEN6_RC_CTL_RC1e_ENABLE               (1 << 20)
9276 #define   GEN6_RC_CTL_RC7_ENABLE                (1 << 22)
9277 #define   VLV_RC_CTL_CTX_RST_PARALLEL           (1 << 24)
9278 #define   GEN7_RC_CTL_TO_MODE                   (1 << 28)
9279 #define   GEN6_RC_CTL_EI_MODE(x)                ((x) << 27)
9280 #define   GEN6_RC_CTL_HW_ENABLE                 (1 << 31)
9281 #define GEN6_RP_DOWN_TIMEOUT                    _MMIO(0xA010)
9282 #define GEN6_RP_INTERRUPT_LIMITS                _MMIO(0xA014)
9283 #define GEN6_RPSTAT1                            _MMIO(0xA01C)
9284 #define   GEN6_CAGF_SHIFT                       8
9285 #define   HSW_CAGF_SHIFT                        7
9286 #define   GEN9_CAGF_SHIFT                       23
9287 #define   GEN6_CAGF_MASK                        (0x7f << GEN6_CAGF_SHIFT)
9288 #define   HSW_CAGF_MASK                         (0x7f << HSW_CAGF_SHIFT)
9289 #define   GEN9_CAGF_MASK                        (0x1ff << GEN9_CAGF_SHIFT)
9290 #define GEN6_RP_CONTROL                         _MMIO(0xA024)
9291 #define   GEN6_RP_MEDIA_TURBO                   (1 << 11)
9292 #define   GEN6_RP_MEDIA_MODE_MASK               (3 << 9)
9293 #define   GEN6_RP_MEDIA_HW_TURBO_MODE           (3 << 9)
9294 #define   GEN6_RP_MEDIA_HW_NORMAL_MODE          (2 << 9)
9295 #define   GEN6_RP_MEDIA_HW_MODE                 (1 << 9)
9296 #define   GEN6_RP_MEDIA_SW_MODE                 (0 << 9)
9297 #define   GEN6_RP_MEDIA_IS_GFX                  (1 << 8)
9298 #define   GEN6_RP_ENABLE                        (1 << 7)
9299 #define   GEN6_RP_UP_IDLE_MIN                   (0x1 << 3)
9300 #define   GEN6_RP_UP_BUSY_AVG                   (0x2 << 3)
9301 #define   GEN6_RP_UP_BUSY_CONT                  (0x4 << 3)
9302 #define   GEN6_RP_DOWN_IDLE_AVG                 (0x2 << 0)
9303 #define   GEN6_RP_DOWN_IDLE_CONT                (0x1 << 0)
9304 #define GEN6_RP_UP_THRESHOLD                    _MMIO(0xA02C)
9305 #define GEN6_RP_DOWN_THRESHOLD                  _MMIO(0xA030)
9306 #define GEN6_RP_CUR_UP_EI                       _MMIO(0xA050)
9307 #define   GEN6_RP_EI_MASK                       0xffffff
9308 #define   GEN6_CURICONT_MASK                    GEN6_RP_EI_MASK
9309 #define GEN6_RP_CUR_UP                          _MMIO(0xA054)
9310 #define   GEN6_CURBSYTAVG_MASK                  GEN6_RP_EI_MASK
9311 #define GEN6_RP_PREV_UP                         _MMIO(0xA058)
9312 #define GEN6_RP_CUR_DOWN_EI                     _MMIO(0xA05C)
9313 #define   GEN6_CURIAVG_MASK                     GEN6_RP_EI_MASK
9314 #define GEN6_RP_CUR_DOWN                        _MMIO(0xA060)
9315 #define GEN6_RP_PREV_DOWN                       _MMIO(0xA064)
9316 #define GEN6_RP_UP_EI                           _MMIO(0xA068)
9317 #define GEN6_RP_DOWN_EI                         _MMIO(0xA06C)
9318 #define GEN6_RP_IDLE_HYSTERSIS                  _MMIO(0xA070)
9319 #define GEN6_RPDEUHWTC                          _MMIO(0xA080)
9320 #define GEN6_RPDEUC                             _MMIO(0xA084)
9321 #define GEN6_RPDEUCSW                           _MMIO(0xA088)
9322 #define GEN6_RC_STATE                           _MMIO(0xA094)
9323 #define   RC_SW_TARGET_STATE_SHIFT              16
9324 #define   RC_SW_TARGET_STATE_MASK               (7 << RC_SW_TARGET_STATE_SHIFT)
9325 #define GEN6_RC1_WAKE_RATE_LIMIT                _MMIO(0xA098)
9326 #define GEN6_RC6_WAKE_RATE_LIMIT                _MMIO(0xA09C)
9327 #define GEN6_RC6pp_WAKE_RATE_LIMIT              _MMIO(0xA0A0)
9328 #define GEN10_MEDIA_WAKE_RATE_LIMIT             _MMIO(0xA0A0)
9329 #define GEN6_RC_EVALUATION_INTERVAL             _MMIO(0xA0A8)
9330 #define GEN6_RC_IDLE_HYSTERSIS                  _MMIO(0xA0AC)
9331 #define GEN6_RC_SLEEP                           _MMIO(0xA0B0)
9332 #define GEN6_RCUBMABDTMR                        _MMIO(0xA0B0)
9333 #define GEN6_RC1e_THRESHOLD                     _MMIO(0xA0B4)
9334 #define GEN6_RC6_THRESHOLD                      _MMIO(0xA0B8)
9335 #define GEN6_RC6p_THRESHOLD                     _MMIO(0xA0BC)
9336 #define VLV_RCEDATA                             _MMIO(0xA0BC)
9337 #define GEN6_RC6pp_THRESHOLD                    _MMIO(0xA0C0)
9338 #define GEN6_PMINTRMSK                          _MMIO(0xA168)
9339 #define   GEN8_PMINTR_DISABLE_REDIRECT_TO_GUC   (1 << 31)
9340 #define   ARAT_EXPIRED_INTRMSK                  (1 << 9)
9341 #define GEN8_MISC_CTRL0                         _MMIO(0xA180)
9342 #define VLV_PWRDWNUPCTL                         _MMIO(0xA294)
9343 #define GEN9_MEDIA_PG_IDLE_HYSTERESIS           _MMIO(0xA0C4)
9344 #define GEN9_RENDER_PG_IDLE_HYSTERESIS          _MMIO(0xA0C8)
9345 #define GEN9_PG_ENABLE                          _MMIO(0xA210)
9346 #define   GEN9_RENDER_PG_ENABLE                 REG_BIT(0)
9347 #define   GEN9_MEDIA_PG_ENABLE                  REG_BIT(1)
9348 #define   GEN11_MEDIA_SAMPLER_PG_ENABLE         REG_BIT(2)
9349 #define   VDN_HCP_POWERGATE_ENABLE(n)           REG_BIT(3 + 2 * (n))
9350 #define   VDN_MFX_POWERGATE_ENABLE(n)           REG_BIT(4 + 2 * (n))
9351 #define GEN8_PUSHBUS_CONTROL                    _MMIO(0xA248)
9352 #define GEN8_PUSHBUS_ENABLE                     _MMIO(0xA250)
9353 #define GEN8_PUSHBUS_SHIFT                      _MMIO(0xA25C)
9354
9355 #define VLV_CHICKEN_3                           _MMIO(VLV_DISPLAY_BASE + 0x7040C)
9356 #define  PIXEL_OVERLAP_CNT_MASK                 (3 << 30)
9357 #define  PIXEL_OVERLAP_CNT_SHIFT                30
9358
9359 #define GEN6_PMISR                              _MMIO(0x44020)
9360 #define GEN6_PMIMR                              _MMIO(0x44024) /* rps_lock */
9361 #define GEN6_PMIIR                              _MMIO(0x44028)
9362 #define GEN6_PMIER                              _MMIO(0x4402C)
9363 #define  GEN6_PM_MBOX_EVENT                     (1 << 25)
9364 #define  GEN6_PM_THERMAL_EVENT                  (1 << 24)
9365
9366 /*
9367  * For Gen11 these are in the upper word of the GPM_WGBOXPERF
9368  * registers. Shifting is handled on accessing the imr and ier.
9369  */
9370 #define  GEN6_PM_RP_DOWN_TIMEOUT                (1 << 6)
9371 #define  GEN6_PM_RP_UP_THRESHOLD                (1 << 5)
9372 #define  GEN6_PM_RP_DOWN_THRESHOLD              (1 << 4)
9373 #define  GEN6_PM_RP_UP_EI_EXPIRED               (1 << 2)
9374 #define  GEN6_PM_RP_DOWN_EI_EXPIRED             (1 << 1)
9375 #define  GEN6_PM_RPS_EVENTS                     (GEN6_PM_RP_UP_EI_EXPIRED   | \
9376                                                  GEN6_PM_RP_UP_THRESHOLD    | \
9377                                                  GEN6_PM_RP_DOWN_EI_EXPIRED | \
9378                                                  GEN6_PM_RP_DOWN_THRESHOLD  | \
9379                                                  GEN6_PM_RP_DOWN_TIMEOUT)
9380
9381 #define GEN7_GT_SCRATCH(i)                      _MMIO(0x4F100 + (i) * 4)
9382 #define GEN7_GT_SCRATCH_REG_NUM                 8
9383
9384 #define VLV_GTLC_SURVIVABILITY_REG              _MMIO(0x130098)
9385 #define VLV_GFX_CLK_STATUS_BIT                  (1 << 3)
9386 #define VLV_GFX_CLK_FORCE_ON_BIT                (1 << 2)
9387
9388 #define GEN6_GT_GFX_RC6_LOCKED                  _MMIO(0x138104)
9389 #define VLV_COUNTER_CONTROL                     _MMIO(0x138104)
9390 #define   VLV_COUNT_RANGE_HIGH                  (1 << 15)
9391 #define   VLV_MEDIA_RC0_COUNT_EN                (1 << 5)
9392 #define   VLV_RENDER_RC0_COUNT_EN               (1 << 4)
9393 #define   VLV_MEDIA_RC6_COUNT_EN                (1 << 1)
9394 #define   VLV_RENDER_RC6_COUNT_EN               (1 << 0)
9395 #define GEN6_GT_GFX_RC6                         _MMIO(0x138108)
9396 #define VLV_GT_RENDER_RC6                       _MMIO(0x138108)
9397 #define VLV_GT_MEDIA_RC6                        _MMIO(0x13810C)
9398
9399 #define GEN6_GT_GFX_RC6p                        _MMIO(0x13810C)
9400 #define GEN6_GT_GFX_RC6pp                       _MMIO(0x138110)
9401 #define VLV_RENDER_C0_COUNT                     _MMIO(0x138118)
9402 #define VLV_MEDIA_C0_COUNT                      _MMIO(0x13811C)
9403
9404 #define GEN6_PCODE_MAILBOX                      _MMIO(0x138124)
9405 #define   GEN6_PCODE_READY                      (1 << 31)
9406 #define   GEN6_PCODE_ERROR_MASK                 0xFF
9407 #define     GEN6_PCODE_SUCCESS                  0x0
9408 #define     GEN6_PCODE_ILLEGAL_CMD              0x1
9409 #define     GEN6_PCODE_MIN_FREQ_TABLE_GT_RATIO_OUT_OF_RANGE 0x2
9410 #define     GEN6_PCODE_TIMEOUT                  0x3
9411 #define     GEN6_PCODE_UNIMPLEMENTED_CMD        0xFF
9412 #define     GEN7_PCODE_TIMEOUT                  0x2
9413 #define     GEN7_PCODE_ILLEGAL_DATA             0x3
9414 #define     GEN11_PCODE_ILLEGAL_SUBCOMMAND      0x4
9415 #define     GEN11_PCODE_LOCKED                  0x6
9416 #define     GEN11_PCODE_REJECTED                0x11
9417 #define     GEN7_PCODE_MIN_FREQ_TABLE_GT_RATIO_OUT_OF_RANGE 0x10
9418 #define   GEN6_PCODE_WRITE_RC6VIDS              0x4
9419 #define   GEN6_PCODE_READ_RC6VIDS               0x5
9420 #define     GEN6_ENCODE_RC6_VID(mv)             (((mv) - 245) / 5)
9421 #define     GEN6_DECODE_RC6_VID(vids)           (((vids) * 5) + 245)
9422 #define   BDW_PCODE_DISPLAY_FREQ_CHANGE_REQ     0x18
9423 #define   GEN9_PCODE_READ_MEM_LATENCY           0x6
9424 #define     GEN9_MEM_LATENCY_LEVEL_MASK         0xFF
9425 #define     GEN9_MEM_LATENCY_LEVEL_1_5_SHIFT    8
9426 #define     GEN9_MEM_LATENCY_LEVEL_2_6_SHIFT    16
9427 #define     GEN9_MEM_LATENCY_LEVEL_3_7_SHIFT    24
9428 #define   SKL_PCODE_LOAD_HDCP_KEYS              0x5
9429 #define   SKL_PCODE_CDCLK_CONTROL               0x7
9430 #define     SKL_CDCLK_PREPARE_FOR_CHANGE        0x3
9431 #define     SKL_CDCLK_READY_FOR_CHANGE          0x1
9432 #define   GEN6_PCODE_WRITE_MIN_FREQ_TABLE       0x8
9433 #define   GEN6_PCODE_READ_MIN_FREQ_TABLE        0x9
9434 #define   GEN6_READ_OC_PARAMS                   0xc
9435 #define   ICL_PCODE_MEM_SUBSYSYSTEM_INFO        0xd
9436 #define     ICL_PCODE_MEM_SS_READ_GLOBAL_INFO   (0x0 << 8)
9437 #define     ICL_PCODE_MEM_SS_READ_QGV_POINT_INFO(point) (((point) << 16) | (0x1 << 8))
9438 #define     ADL_PCODE_MEM_SS_READ_PSF_GV_INFO   ((0) | (0x2 << 8))
9439 #define   ICL_PCODE_SAGV_DE_MEM_SS_CONFIG       0xe
9440 #define     ICL_PCODE_POINTS_RESTRICTED         0x0
9441 #define     ICL_PCODE_POINTS_RESTRICTED_MASK    0xf
9442 #define   ADLS_PSF_PT_SHIFT                     8
9443 #define   ADLS_QGV_PT_MASK                      REG_GENMASK(7, 0)
9444 #define   ADLS_PSF_PT_MASK                      REG_GENMASK(10, 8)
9445 #define   GEN6_PCODE_READ_D_COMP                0x10
9446 #define   GEN6_PCODE_WRITE_D_COMP               0x11
9447 #define   ICL_PCODE_EXIT_TCCOLD                 0x12
9448 #define   HSW_PCODE_DE_WRITE_FREQ_REQ           0x17
9449 #define   DISPLAY_IPS_CONTROL                   0x19
9450 #define   TGL_PCODE_TCCOLD                      0x26
9451 #define     TGL_PCODE_EXIT_TCCOLD_DATA_L_EXIT_FAILED    REG_BIT(0)
9452 #define     TGL_PCODE_EXIT_TCCOLD_DATA_L_BLOCK_REQ      0
9453 #define     TGL_PCODE_EXIT_TCCOLD_DATA_L_UNBLOCK_REQ    REG_BIT(0)
9454             /* See also IPS_CTL */
9455 #define     IPS_PCODE_CONTROL                   (1 << 30)
9456 #define   HSW_PCODE_DYNAMIC_DUTY_CYCLE_CONTROL  0x1A
9457 #define   GEN9_PCODE_SAGV_CONTROL               0x21
9458 #define     GEN9_SAGV_DISABLE                   0x0
9459 #define     GEN9_SAGV_IS_DISABLED               0x1
9460 #define     GEN9_SAGV_ENABLE                    0x3
9461 #define   DG1_PCODE_STATUS                      0x7E
9462 #define     DG1_UNCORE_GET_INIT_STATUS          0x0
9463 #define     DG1_UNCORE_INIT_STATUS_COMPLETE     0x1
9464 #define GEN12_PCODE_READ_SAGV_BLOCK_TIME_US     0x23
9465 #define GEN6_PCODE_DATA                         _MMIO(0x138128)
9466 #define   GEN6_PCODE_FREQ_IA_RATIO_SHIFT        8
9467 #define   GEN6_PCODE_FREQ_RING_RATIO_SHIFT      16
9468 #define GEN6_PCODE_DATA1                        _MMIO(0x13812C)
9469
9470 #define GEN6_GT_CORE_STATUS             _MMIO(0x138060)
9471 #define   GEN6_CORE_CPD_STATE_MASK      (7 << 4)
9472 #define   GEN6_RCn_MASK                 7
9473 #define   GEN6_RC0                      0
9474 #define   GEN6_RC3                      2
9475 #define   GEN6_RC6                      3
9476 #define   GEN6_RC7                      4
9477
9478 #define GEN8_GT_SLICE_INFO              _MMIO(0x138064)
9479 #define   GEN8_LSLICESTAT_MASK          0x7
9480
9481 #define CHV_POWER_SS0_SIG1              _MMIO(0xa720)
9482 #define CHV_POWER_SS1_SIG1              _MMIO(0xa728)
9483 #define   CHV_SS_PG_ENABLE              (1 << 1)
9484 #define   CHV_EU08_PG_ENABLE            (1 << 9)
9485 #define   CHV_EU19_PG_ENABLE            (1 << 17)
9486 #define   CHV_EU210_PG_ENABLE           (1 << 25)
9487
9488 #define CHV_POWER_SS0_SIG2              _MMIO(0xa724)
9489 #define CHV_POWER_SS1_SIG2              _MMIO(0xa72c)
9490 #define   CHV_EU311_PG_ENABLE           (1 << 1)
9491
9492 #define GEN9_SLICE_PGCTL_ACK(slice)     _MMIO(0x804c + (slice) * 0x4)
9493 #define GEN10_SLICE_PGCTL_ACK(slice)    _MMIO(0x804c + ((slice) / 3) * 0x34 + \
9494                                               ((slice) % 3) * 0x4)
9495 #define   GEN9_PGCTL_SLICE_ACK          (1 << 0)
9496 #define   GEN9_PGCTL_SS_ACK(subslice)   (1 << (2 + (subslice) * 2))
9497 #define   GEN10_PGCTL_VALID_SS_MASK(slice) ((slice) == 0 ? 0x7F : 0x1F)
9498
9499 #define GEN9_SS01_EU_PGCTL_ACK(slice)   _MMIO(0x805c + (slice) * 0x8)
9500 #define GEN10_SS01_EU_PGCTL_ACK(slice)  _MMIO(0x805c + ((slice) / 3) * 0x30 + \
9501                                               ((slice) % 3) * 0x8)
9502 #define GEN9_SS23_EU_PGCTL_ACK(slice)   _MMIO(0x8060 + (slice) * 0x8)
9503 #define GEN10_SS23_EU_PGCTL_ACK(slice)  _MMIO(0x8060 + ((slice) / 3) * 0x30 + \
9504                                               ((slice) % 3) * 0x8)
9505 #define   GEN9_PGCTL_SSA_EU08_ACK       (1 << 0)
9506 #define   GEN9_PGCTL_SSA_EU19_ACK       (1 << 2)
9507 #define   GEN9_PGCTL_SSA_EU210_ACK      (1 << 4)
9508 #define   GEN9_PGCTL_SSA_EU311_ACK      (1 << 6)
9509 #define   GEN9_PGCTL_SSB_EU08_ACK       (1 << 8)
9510 #define   GEN9_PGCTL_SSB_EU19_ACK       (1 << 10)
9511 #define   GEN9_PGCTL_SSB_EU210_ACK      (1 << 12)
9512 #define   GEN9_PGCTL_SSB_EU311_ACK      (1 << 14)
9513
9514 #define GEN7_MISCCPCTL                          _MMIO(0x9424)
9515 #define   GEN7_DOP_CLOCK_GATE_ENABLE            (1 << 0)
9516 #define   GEN8_DOP_CLOCK_GATE_CFCLK_ENABLE      (1 << 2)
9517 #define   GEN8_DOP_CLOCK_GATE_GUC_ENABLE        (1 << 4)
9518 #define   GEN8_DOP_CLOCK_GATE_MEDIA_ENABLE     (1 << 6)
9519
9520 #define GEN8_GARBCNTL                           _MMIO(0xB004)
9521 #define   GEN9_GAPS_TSV_CREDIT_DISABLE          (1 << 7)
9522 #define   GEN11_ARBITRATION_PRIO_ORDER_MASK     (0x3f << 22)
9523 #define   GEN11_HASH_CTRL_EXCL_MASK             (0x7f << 0)
9524 #define   GEN11_HASH_CTRL_EXCL_BIT0             (1 << 0)
9525
9526 #define GEN11_GLBLINVL                          _MMIO(0xB404)
9527 #define   GEN11_BANK_HASH_ADDR_EXCL_MASK        (0x7f << 5)
9528 #define   GEN11_BANK_HASH_ADDR_EXCL_BIT0        (1 << 5)
9529
9530 #define GEN10_DFR_RATIO_EN_AND_CHICKEN  _MMIO(0x9550)
9531 #define   DFR_DISABLE                   (1 << 9)
9532
9533 #define GEN11_GACB_PERF_CTRL                    _MMIO(0x4B80)
9534 #define   GEN11_HASH_CTRL_MASK                  (0x3 << 12 | 0xf << 0)
9535 #define   GEN11_HASH_CTRL_BIT0                  (1 << 0)
9536 #define   GEN11_HASH_CTRL_BIT4                  (1 << 12)
9537
9538 #define GEN11_LSN_UNSLCVC                               _MMIO(0xB43C)
9539 #define   GEN11_LSN_UNSLCVC_GAFS_HALF_CL2_MAXALLOC      (1 << 9)
9540 #define   GEN11_LSN_UNSLCVC_GAFS_HALF_SF_MAXALLOC       (1 << 7)
9541
9542 #define GEN10_SAMPLER_MODE              _MMIO(0xE18C)
9543 #define   ENABLE_SMALLPL                        REG_BIT(15)
9544 #define   GEN11_SAMPLER_ENABLE_HEADLESS_MSG     REG_BIT(5)
9545
9546 /* IVYBRIDGE DPF */
9547 #define GEN7_L3CDERRST1(slice)          _MMIO(0xB008 + (slice) * 0x200) /* L3CD Error Status 1 */
9548 #define   GEN7_L3CDERRST1_ROW_MASK      (0x7ff << 14)
9549 #define   GEN7_PARITY_ERROR_VALID       (1 << 13)
9550 #define   GEN7_L3CDERRST1_BANK_MASK     (3 << 11)
9551 #define   GEN7_L3CDERRST1_SUBBANK_MASK  (7 << 8)
9552 #define GEN7_PARITY_ERROR_ROW(reg) \
9553                 (((reg) & GEN7_L3CDERRST1_ROW_MASK) >> 14)
9554 #define GEN7_PARITY_ERROR_BANK(reg) \
9555                 (((reg) & GEN7_L3CDERRST1_BANK_MASK) >> 11)
9556 #define GEN7_PARITY_ERROR_SUBBANK(reg) \
9557                 (((reg) & GEN7_L3CDERRST1_SUBBANK_MASK) >> 8)
9558 #define   GEN7_L3CDERRST1_ENABLE        (1 << 7)
9559
9560 #define GEN7_L3LOG(slice, i)            _MMIO(0xB070 + (slice) * 0x200 + (i) * 4)
9561 #define GEN7_L3LOG_SIZE                 0x80
9562
9563 #define GEN7_HALF_SLICE_CHICKEN1        _MMIO(0xe100) /* IVB GT1 + VLV */
9564 #define GEN7_HALF_SLICE_CHICKEN1_GT2    _MMIO(0xf100)
9565 #define   GEN7_MAX_PS_THREAD_DEP                (8 << 12)
9566 #define   GEN7_SINGLE_SUBSCAN_DISPATCH_ENABLE   (1 << 10)
9567 #define   GEN7_SBE_SS_CACHE_DISPATCH_PORT_SHARING_DISABLE       (1 << 4)
9568 #define   GEN7_PSD_SINGLE_PORT_DISPATCH_ENABLE  (1 << 3)
9569
9570 #define GEN9_HALF_SLICE_CHICKEN5        _MMIO(0xe188)
9571 #define   GEN9_DG_MIRROR_FIX_ENABLE     (1 << 5)
9572 #define   GEN9_CCS_TLB_PREFETCH_ENABLE  (1 << 3)
9573
9574 #define GEN8_ROW_CHICKEN                _MMIO(0xe4f0)
9575 #define   FLOW_CONTROL_ENABLE           (1 << 15)
9576 #define   PARTIAL_INSTRUCTION_SHOOTDOWN_DISABLE (1 << 8)
9577 #define   STALL_DOP_GATING_DISABLE              (1 << 5)
9578 #define   THROTTLE_12_5                         (7 << 2)
9579 #define   DISABLE_EARLY_EOT                     (1 << 1)
9580
9581 #define GEN7_ROW_CHICKEN2                       _MMIO(0xe4f4)
9582 #define   GEN12_DISABLE_EARLY_READ              REG_BIT(14)
9583 #define   GEN12_PUSH_CONST_DEREF_HOLD_DIS       REG_BIT(8)
9584
9585 #define GEN7_ROW_CHICKEN2_GT2           _MMIO(0xf4f4)
9586 #define   DOP_CLOCK_GATING_DISABLE      (1 << 0)
9587 #define   PUSH_CONSTANT_DEREF_DISABLE   (1 << 8)
9588 #define   GEN11_TDL_CLOCK_GATING_FIX_DISABLE    (1 << 1)
9589
9590 #define GEN9_ROW_CHICKEN4               _MMIO(0xe48c)
9591 #define   GEN12_DISABLE_TDL_PUSH        REG_BIT(9)
9592 #define   GEN11_DIS_PICK_2ND_EU         REG_BIT(7)
9593
9594 #define HSW_ROW_CHICKEN3                _MMIO(0xe49c)
9595 #define  HSW_ROW_CHICKEN3_L3_GLOBAL_ATOMICS_DISABLE    (1 << 6)
9596
9597 #define HALF_SLICE_CHICKEN2             _MMIO(0xe180)
9598 #define   GEN8_ST_PO_DISABLE            (1 << 13)
9599
9600 #define HALF_SLICE_CHICKEN3             _MMIO(0xe184)
9601 #define   HSW_SAMPLE_C_PERFORMANCE      (1 << 9)
9602 #define   GEN8_CENTROID_PIXEL_OPT_DIS   (1 << 8)
9603 #define   GEN9_DISABLE_OCL_OOB_SUPPRESS_LOGIC   (1 << 5)
9604 #define   GEN8_SAMPLER_POWER_BYPASS_DIS (1 << 1)
9605
9606 #define GEN9_HALF_SLICE_CHICKEN7        _MMIO(0xe194)
9607 #define   GEN9_SAMPLER_HASH_COMPRESSED_READ_ADDR        (1 << 8)
9608 #define   GEN9_ENABLE_YV12_BUGFIX       (1 << 4)
9609 #define   GEN9_ENABLE_GPGPU_PREEMPTION  (1 << 2)
9610
9611 /* Audio */
9612 #define G4X_AUD_VID_DID                 _MMIO(DISPLAY_MMIO_BASE(dev_priv) + 0x62020)
9613 #define   INTEL_AUDIO_DEVCL             0x808629FB
9614 #define   INTEL_AUDIO_DEVBLC            0x80862801
9615 #define   INTEL_AUDIO_DEVCTG            0x80862802
9616
9617 #define G4X_AUD_CNTL_ST                 _MMIO(0x620B4)
9618 #define   G4X_ELDV_DEVCL_DEVBLC         (1 << 13)
9619 #define   G4X_ELDV_DEVCTG               (1 << 14)
9620 #define   G4X_ELD_ADDR_MASK             (0xf << 5)
9621 #define   G4X_ELD_ACK                   (1 << 4)
9622 #define G4X_HDMIW_HDMIEDID              _MMIO(0x6210C)
9623
9624 #define _IBX_HDMIW_HDMIEDID_A           0xE2050
9625 #define _IBX_HDMIW_HDMIEDID_B           0xE2150
9626 #define IBX_HDMIW_HDMIEDID(pipe)        _MMIO_PIPE(pipe, _IBX_HDMIW_HDMIEDID_A, \
9627                                                   _IBX_HDMIW_HDMIEDID_B)
9628 #define _IBX_AUD_CNTL_ST_A              0xE20B4
9629 #define _IBX_AUD_CNTL_ST_B              0xE21B4
9630 #define IBX_AUD_CNTL_ST(pipe)           _MMIO_PIPE(pipe, _IBX_AUD_CNTL_ST_A, \
9631                                                   _IBX_AUD_CNTL_ST_B)
9632 #define   IBX_ELD_BUFFER_SIZE_MASK      (0x1f << 10)
9633 #define   IBX_ELD_ADDRESS_MASK          (0x1f << 5)
9634 #define   IBX_ELD_ACK                   (1 << 4)
9635 #define IBX_AUD_CNTL_ST2                _MMIO(0xE20C0)
9636 #define   IBX_CP_READY(port)            ((1 << 1) << (((port) - 1) * 4))
9637 #define   IBX_ELD_VALID(port)           ((1 << 0) << (((port) - 1) * 4))
9638
9639 #define _CPT_HDMIW_HDMIEDID_A           0xE5050
9640 #define _CPT_HDMIW_HDMIEDID_B           0xE5150
9641 #define CPT_HDMIW_HDMIEDID(pipe)        _MMIO_PIPE(pipe, _CPT_HDMIW_HDMIEDID_A, _CPT_HDMIW_HDMIEDID_B)
9642 #define _CPT_AUD_CNTL_ST_A              0xE50B4
9643 #define _CPT_AUD_CNTL_ST_B              0xE51B4
9644 #define CPT_AUD_CNTL_ST(pipe)           _MMIO_PIPE(pipe, _CPT_AUD_CNTL_ST_A, _CPT_AUD_CNTL_ST_B)
9645 #define CPT_AUD_CNTRL_ST2               _MMIO(0xE50C0)
9646
9647 #define _VLV_HDMIW_HDMIEDID_A           (VLV_DISPLAY_BASE + 0x62050)
9648 #define _VLV_HDMIW_HDMIEDID_B           (VLV_DISPLAY_BASE + 0x62150)
9649 #define VLV_HDMIW_HDMIEDID(pipe)        _MMIO_PIPE(pipe, _VLV_HDMIW_HDMIEDID_A, _VLV_HDMIW_HDMIEDID_B)
9650 #define _VLV_AUD_CNTL_ST_A              (VLV_DISPLAY_BASE + 0x620B4)
9651 #define _VLV_AUD_CNTL_ST_B              (VLV_DISPLAY_BASE + 0x621B4)
9652 #define VLV_AUD_CNTL_ST(pipe)           _MMIO_PIPE(pipe, _VLV_AUD_CNTL_ST_A, _VLV_AUD_CNTL_ST_B)
9653 #define VLV_AUD_CNTL_ST2                _MMIO(VLV_DISPLAY_BASE + 0x620C0)
9654
9655 /* These are the 4 32-bit write offset registers for each stream
9656  * output buffer.  It determines the offset from the
9657  * 3DSTATE_SO_BUFFERs that the next streamed vertex output goes to.
9658  */
9659 #define GEN7_SO_WRITE_OFFSET(n)         _MMIO(0x5280 + (n) * 4)
9660
9661 #define _IBX_AUD_CONFIG_A               0xe2000
9662 #define _IBX_AUD_CONFIG_B               0xe2100
9663 #define IBX_AUD_CFG(pipe)               _MMIO_PIPE(pipe, _IBX_AUD_CONFIG_A, _IBX_AUD_CONFIG_B)
9664 #define _CPT_AUD_CONFIG_A               0xe5000
9665 #define _CPT_AUD_CONFIG_B               0xe5100
9666 #define CPT_AUD_CFG(pipe)               _MMIO_PIPE(pipe, _CPT_AUD_CONFIG_A, _CPT_AUD_CONFIG_B)
9667 #define _VLV_AUD_CONFIG_A               (VLV_DISPLAY_BASE + 0x62000)
9668 #define _VLV_AUD_CONFIG_B               (VLV_DISPLAY_BASE + 0x62100)
9669 #define VLV_AUD_CFG(pipe)               _MMIO_PIPE(pipe, _VLV_AUD_CONFIG_A, _VLV_AUD_CONFIG_B)
9670
9671 #define   AUD_CONFIG_N_VALUE_INDEX              (1 << 29)
9672 #define   AUD_CONFIG_N_PROG_ENABLE              (1 << 28)
9673 #define   AUD_CONFIG_UPPER_N_SHIFT              20
9674 #define   AUD_CONFIG_UPPER_N_MASK               (0xff << 20)
9675 #define   AUD_CONFIG_LOWER_N_SHIFT              4
9676 #define   AUD_CONFIG_LOWER_N_MASK               (0xfff << 4)
9677 #define   AUD_CONFIG_N_MASK                     (AUD_CONFIG_UPPER_N_MASK | AUD_CONFIG_LOWER_N_MASK)
9678 #define   AUD_CONFIG_N(n) \
9679         (((((n) >> 12) & 0xff) << AUD_CONFIG_UPPER_N_SHIFT) |   \
9680          (((n) & 0xfff) << AUD_CONFIG_LOWER_N_SHIFT))
9681 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_SHIFT     16
9682 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_MASK      (0xf << 16)
9683 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_25175     (0 << 16)
9684 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_25200     (1 << 16)
9685 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_27000     (2 << 16)
9686 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_27027     (3 << 16)
9687 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_54000     (4 << 16)
9688 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_54054     (5 << 16)
9689 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_74176     (6 << 16)
9690 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_74250     (7 << 16)
9691 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_148352    (8 << 16)
9692 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_148500    (9 << 16)
9693 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_296703    (10 << 16)
9694 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_297000    (11 << 16)
9695 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_593407    (12 << 16)
9696 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_594000    (13 << 16)
9697 #define   AUD_CONFIG_DISABLE_NCTS               (1 << 3)
9698
9699 /* HSW Audio */
9700 #define _HSW_AUD_CONFIG_A               0x65000
9701 #define _HSW_AUD_CONFIG_B               0x65100
9702 #define HSW_AUD_CFG(trans)              _MMIO_TRANS(trans, _HSW_AUD_CONFIG_A, _HSW_AUD_CONFIG_B)
9703
9704 #define _HSW_AUD_MISC_CTRL_A            0x65010
9705 #define _HSW_AUD_MISC_CTRL_B            0x65110
9706 #define HSW_AUD_MISC_CTRL(trans)        _MMIO_TRANS(trans, _HSW_AUD_MISC_CTRL_A, _HSW_AUD_MISC_CTRL_B)
9707
9708 #define _HSW_AUD_M_CTS_ENABLE_A         0x65028
9709 #define _HSW_AUD_M_CTS_ENABLE_B         0x65128
9710 #define HSW_AUD_M_CTS_ENABLE(trans)     _MMIO_TRANS(trans, _HSW_AUD_M_CTS_ENABLE_A, _HSW_AUD_M_CTS_ENABLE_B)
9711 #define   AUD_M_CTS_M_VALUE_INDEX       (1 << 21)
9712 #define   AUD_M_CTS_M_PROG_ENABLE       (1 << 20)
9713 #define   AUD_CONFIG_M_MASK             0xfffff
9714
9715 #define _HSW_AUD_DIP_ELD_CTRL_ST_A      0x650b4
9716 #define _HSW_AUD_DIP_ELD_CTRL_ST_B      0x651b4
9717 #define HSW_AUD_DIP_ELD_CTRL(trans)     _MMIO_TRANS(trans, _HSW_AUD_DIP_ELD_CTRL_ST_A, _HSW_AUD_DIP_ELD_CTRL_ST_B)
9718
9719 /* Audio Digital Converter */
9720 #define _HSW_AUD_DIG_CNVT_1             0x65080
9721 #define _HSW_AUD_DIG_CNVT_2             0x65180
9722 #define AUD_DIG_CNVT(trans)             _MMIO_TRANS(trans, _HSW_AUD_DIG_CNVT_1, _HSW_AUD_DIG_CNVT_2)
9723 #define DIP_PORT_SEL_MASK               0x3
9724
9725 #define _HSW_AUD_EDID_DATA_A            0x65050
9726 #define _HSW_AUD_EDID_DATA_B            0x65150
9727 #define HSW_AUD_EDID_DATA(trans)        _MMIO_TRANS(trans, _HSW_AUD_EDID_DATA_A, _HSW_AUD_EDID_DATA_B)
9728
9729 #define HSW_AUD_PIPE_CONV_CFG           _MMIO(0x6507c)
9730 #define HSW_AUD_PIN_ELD_CP_VLD          _MMIO(0x650c0)
9731 #define   AUDIO_INACTIVE(trans)         ((1 << 3) << ((trans) * 4))
9732 #define   AUDIO_OUTPUT_ENABLE(trans)    ((1 << 2) << ((trans) * 4))
9733 #define   AUDIO_CP_READY(trans)         ((1 << 1) << ((trans) * 4))
9734 #define   AUDIO_ELD_VALID(trans)        ((1 << 0) << ((trans) * 4))
9735
9736 #define HSW_AUD_CHICKENBIT                      _MMIO(0x65f10)
9737 #define   SKL_AUD_CODEC_WAKE_SIGNAL             (1 << 15)
9738
9739 #define AUD_FREQ_CNTRL                  _MMIO(0x65900)
9740 #define AUD_PIN_BUF_CTL         _MMIO(0x48414)
9741 #define   AUD_PIN_BUF_ENABLE            REG_BIT(31)
9742
9743 /* Display Audio Config Reg */
9744 #define AUD_CONFIG_BE                   _MMIO(0x65ef0)
9745 #define HBLANK_EARLY_ENABLE_ICL(pipe)           (0x1 << (20 - (pipe)))
9746 #define HBLANK_EARLY_ENABLE_TGL(pipe)           (0x1 << (24 + (pipe)))
9747 #define HBLANK_START_COUNT_MASK(pipe)           (0x7 << (3 + ((pipe) * 6)))
9748 #define HBLANK_START_COUNT(pipe, val)           (((val) & 0x7) << (3 + ((pipe)) * 6))
9749 #define NUMBER_SAMPLES_PER_LINE_MASK(pipe)      (0x3 << ((pipe) * 6))
9750 #define NUMBER_SAMPLES_PER_LINE(pipe, val)      (((val) & 0x3) << ((pipe) * 6))
9751
9752 #define HBLANK_START_COUNT_8    0
9753 #define HBLANK_START_COUNT_16   1
9754 #define HBLANK_START_COUNT_32   2
9755 #define HBLANK_START_COUNT_64   3
9756 #define HBLANK_START_COUNT_96   4
9757 #define HBLANK_START_COUNT_128  5
9758
9759 /*
9760  * HSW - ICL power wells
9761  *
9762  * Platforms have up to 3 power well control register sets, each set
9763  * controlling up to 16 power wells via a request/status HW flag tuple:
9764  * - main (HSW_PWR_WELL_CTL[1-4])
9765  * - AUX  (ICL_PWR_WELL_CTL_AUX[1-4])
9766  * - DDI  (ICL_PWR_WELL_CTL_DDI[1-4])
9767  * Each control register set consists of up to 4 registers used by different
9768  * sources that can request a power well to be enabled:
9769  * - BIOS   (HSW_PWR_WELL_CTL1/ICL_PWR_WELL_CTL_AUX1/ICL_PWR_WELL_CTL_DDI1)
9770  * - DRIVER (HSW_PWR_WELL_CTL2/ICL_PWR_WELL_CTL_AUX2/ICL_PWR_WELL_CTL_DDI2)
9771  * - KVMR   (HSW_PWR_WELL_CTL3)   (only in the main register set)
9772  * - DEBUG  (HSW_PWR_WELL_CTL4/ICL_PWR_WELL_CTL_AUX4/ICL_PWR_WELL_CTL_DDI4)
9773  */
9774 #define HSW_PWR_WELL_CTL1                       _MMIO(0x45400)
9775 #define HSW_PWR_WELL_CTL2                       _MMIO(0x45404)
9776 #define HSW_PWR_WELL_CTL3                       _MMIO(0x45408)
9777 #define HSW_PWR_WELL_CTL4                       _MMIO(0x4540C)
9778 #define   HSW_PWR_WELL_CTL_REQ(pw_idx)          (0x2 << ((pw_idx) * 2))
9779 #define   HSW_PWR_WELL_CTL_STATE(pw_idx)        (0x1 << ((pw_idx) * 2))
9780
9781 /* HSW/BDW power well */
9782 #define   HSW_PW_CTL_IDX_GLOBAL                 15
9783
9784 /* SKL/BXT/GLK power wells */
9785 #define   SKL_PW_CTL_IDX_PW_2                   15
9786 #define   SKL_PW_CTL_IDX_PW_1                   14
9787 #define   GLK_PW_CTL_IDX_AUX_C                  10
9788 #define   GLK_PW_CTL_IDX_AUX_B                  9
9789 #define   GLK_PW_CTL_IDX_AUX_A                  8
9790 #define   SKL_PW_CTL_IDX_DDI_D                  4
9791 #define   SKL_PW_CTL_IDX_DDI_C                  3
9792 #define   SKL_PW_CTL_IDX_DDI_B                  2
9793 #define   SKL_PW_CTL_IDX_DDI_A_E                1
9794 #define   GLK_PW_CTL_IDX_DDI_A                  1
9795 #define   SKL_PW_CTL_IDX_MISC_IO                0
9796
9797 /* ICL/TGL - power wells */
9798 #define   TGL_PW_CTL_IDX_PW_5                   4
9799 #define   ICL_PW_CTL_IDX_PW_4                   3
9800 #define   ICL_PW_CTL_IDX_PW_3                   2
9801 #define   ICL_PW_CTL_IDX_PW_2                   1
9802 #define   ICL_PW_CTL_IDX_PW_1                   0
9803
9804 /* XE_LPD - power wells */
9805 #define   XELPD_PW_CTL_IDX_PW_D                 8
9806 #define   XELPD_PW_CTL_IDX_PW_C                 7
9807 #define   XELPD_PW_CTL_IDX_PW_B                 6
9808 #define   XELPD_PW_CTL_IDX_PW_A                 5
9809
9810 #define ICL_PWR_WELL_CTL_AUX1                   _MMIO(0x45440)
9811 #define ICL_PWR_WELL_CTL_AUX2                   _MMIO(0x45444)
9812 #define ICL_PWR_WELL_CTL_AUX4                   _MMIO(0x4544C)
9813 #define   TGL_PW_CTL_IDX_AUX_TBT6               14
9814 #define   TGL_PW_CTL_IDX_AUX_TBT5               13
9815 #define   TGL_PW_CTL_IDX_AUX_TBT4               12
9816 #define   ICL_PW_CTL_IDX_AUX_TBT4               11
9817 #define   TGL_PW_CTL_IDX_AUX_TBT3               11
9818 #define   ICL_PW_CTL_IDX_AUX_TBT3               10
9819 #define   TGL_PW_CTL_IDX_AUX_TBT2               10
9820 #define   ICL_PW_CTL_IDX_AUX_TBT2               9
9821 #define   TGL_PW_CTL_IDX_AUX_TBT1               9
9822 #define   ICL_PW_CTL_IDX_AUX_TBT1               8
9823 #define   TGL_PW_CTL_IDX_AUX_TC6                8
9824 #define   XELPD_PW_CTL_IDX_AUX_E                        8
9825 #define   TGL_PW_CTL_IDX_AUX_TC5                7
9826 #define   XELPD_PW_CTL_IDX_AUX_D                        7
9827 #define   TGL_PW_CTL_IDX_AUX_TC4                6
9828 #define   ICL_PW_CTL_IDX_AUX_F                  5
9829 #define   TGL_PW_CTL_IDX_AUX_TC3                5
9830 #define   ICL_PW_CTL_IDX_AUX_E                  4
9831 #define   TGL_PW_CTL_IDX_AUX_TC2                4
9832 #define   ICL_PW_CTL_IDX_AUX_D                  3
9833 #define   TGL_PW_CTL_IDX_AUX_TC1                3
9834 #define   ICL_PW_CTL_IDX_AUX_C                  2
9835 #define   ICL_PW_CTL_IDX_AUX_B                  1
9836 #define   ICL_PW_CTL_IDX_AUX_A                  0
9837
9838 #define ICL_PWR_WELL_CTL_DDI1                   _MMIO(0x45450)
9839 #define ICL_PWR_WELL_CTL_DDI2                   _MMIO(0x45454)
9840 #define ICL_PWR_WELL_CTL_DDI4                   _MMIO(0x4545C)
9841 #define   XELPD_PW_CTL_IDX_DDI_E                        8
9842 #define   TGL_PW_CTL_IDX_DDI_TC6                8
9843 #define   XELPD_PW_CTL_IDX_DDI_D                        7
9844 #define   TGL_PW_CTL_IDX_DDI_TC5                7
9845 #define   TGL_PW_CTL_IDX_DDI_TC4                6
9846 #define   ICL_PW_CTL_IDX_DDI_F                  5
9847 #define   TGL_PW_CTL_IDX_DDI_TC3                5
9848 #define   ICL_PW_CTL_IDX_DDI_E                  4
9849 #define   TGL_PW_CTL_IDX_DDI_TC2                4
9850 #define   ICL_PW_CTL_IDX_DDI_D                  3
9851 #define   TGL_PW_CTL_IDX_DDI_TC1                3
9852 #define   ICL_PW_CTL_IDX_DDI_C                  2
9853 #define   ICL_PW_CTL_IDX_DDI_B                  1
9854 #define   ICL_PW_CTL_IDX_DDI_A                  0
9855
9856 /* HSW - power well misc debug registers */
9857 #define HSW_PWR_WELL_CTL5                       _MMIO(0x45410)
9858 #define   HSW_PWR_WELL_ENABLE_SINGLE_STEP       (1 << 31)
9859 #define   HSW_PWR_WELL_PWR_GATE_OVERRIDE        (1 << 20)
9860 #define   HSW_PWR_WELL_FORCE_ON                 (1 << 19)
9861 #define HSW_PWR_WELL_CTL6                       _MMIO(0x45414)
9862
9863 /* SKL Fuse Status */
9864 enum skl_power_gate {
9865         SKL_PG0,
9866         SKL_PG1,
9867         SKL_PG2,
9868         ICL_PG3,
9869         ICL_PG4,
9870 };
9871
9872 #define SKL_FUSE_STATUS                         _MMIO(0x42000)
9873 #define  SKL_FUSE_DOWNLOAD_STATUS               (1 << 31)
9874 /*
9875  * PG0 is HW controlled, so doesn't have a corresponding power well control knob
9876  * SKL_DISP_PW1_IDX..SKL_DISP_PW2_IDX -> PG1..PG2
9877  */
9878 #define  SKL_PW_CTL_IDX_TO_PG(pw_idx)           \
9879         ((pw_idx) - SKL_PW_CTL_IDX_PW_1 + SKL_PG1)
9880 /*
9881  * PG0 is HW controlled, so doesn't have a corresponding power well control knob
9882  * ICL_DISP_PW1_IDX..ICL_DISP_PW4_IDX -> PG1..PG4
9883  */
9884 #define  ICL_PW_CTL_IDX_TO_PG(pw_idx)           \
9885         ((pw_idx) - ICL_PW_CTL_IDX_PW_1 + SKL_PG1)
9886 #define  SKL_FUSE_PG_DIST_STATUS(pg)            (1 << (27 - (pg)))
9887
9888 #define _ICL_AUX_REG_IDX(pw_idx)        ((pw_idx) - ICL_PW_CTL_IDX_AUX_A)
9889 #define _ICL_AUX_ANAOVRD1_A             0x162398
9890 #define _ICL_AUX_ANAOVRD1_B             0x6C398
9891 #define ICL_AUX_ANAOVRD1(pw_idx)        _MMIO(_PICK(_ICL_AUX_REG_IDX(pw_idx), \
9892                                                     _ICL_AUX_ANAOVRD1_A, \
9893                                                     _ICL_AUX_ANAOVRD1_B))
9894 #define   ICL_AUX_ANAOVRD1_LDO_BYPASS   (1 << 7)
9895 #define   ICL_AUX_ANAOVRD1_ENABLE       (1 << 0)
9896
9897 /* HDCP Key Registers */
9898 #define HDCP_KEY_CONF                   _MMIO(0x66c00)
9899 #define  HDCP_AKSV_SEND_TRIGGER         BIT(31)
9900 #define  HDCP_CLEAR_KEYS_TRIGGER        BIT(30)
9901 #define  HDCP_KEY_LOAD_TRIGGER          BIT(8)
9902 #define HDCP_KEY_STATUS                 _MMIO(0x66c04)
9903 #define  HDCP_FUSE_IN_PROGRESS          BIT(7)
9904 #define  HDCP_FUSE_ERROR                BIT(6)
9905 #define  HDCP_FUSE_DONE                 BIT(5)
9906 #define  HDCP_KEY_LOAD_STATUS           BIT(1)
9907 #define  HDCP_KEY_LOAD_DONE             BIT(0)
9908 #define HDCP_AKSV_LO                    _MMIO(0x66c10)
9909 #define HDCP_AKSV_HI                    _MMIO(0x66c14)
9910
9911 /* HDCP Repeater Registers */
9912 #define HDCP_REP_CTL                    _MMIO(0x66d00)
9913 #define  HDCP_TRANSA_REP_PRESENT        BIT(31)
9914 #define  HDCP_TRANSB_REP_PRESENT        BIT(30)
9915 #define  HDCP_TRANSC_REP_PRESENT        BIT(29)
9916 #define  HDCP_TRANSD_REP_PRESENT        BIT(28)
9917 #define  HDCP_DDIB_REP_PRESENT          BIT(30)
9918 #define  HDCP_DDIA_REP_PRESENT          BIT(29)
9919 #define  HDCP_DDIC_REP_PRESENT          BIT(28)
9920 #define  HDCP_DDID_REP_PRESENT          BIT(27)
9921 #define  HDCP_DDIF_REP_PRESENT          BIT(26)
9922 #define  HDCP_DDIE_REP_PRESENT          BIT(25)
9923 #define  HDCP_TRANSA_SHA1_M0            (1 << 20)
9924 #define  HDCP_TRANSB_SHA1_M0            (2 << 20)
9925 #define  HDCP_TRANSC_SHA1_M0            (3 << 20)
9926 #define  HDCP_TRANSD_SHA1_M0            (4 << 20)
9927 #define  HDCP_DDIB_SHA1_M0              (1 << 20)
9928 #define  HDCP_DDIA_SHA1_M0              (2 << 20)
9929 #define  HDCP_DDIC_SHA1_M0              (3 << 20)
9930 #define  HDCP_DDID_SHA1_M0              (4 << 20)
9931 #define  HDCP_DDIF_SHA1_M0              (5 << 20)
9932 #define  HDCP_DDIE_SHA1_M0              (6 << 20) /* Bspec says 5? */
9933 #define  HDCP_SHA1_BUSY                 BIT(16)
9934 #define  HDCP_SHA1_READY                BIT(17)
9935 #define  HDCP_SHA1_COMPLETE             BIT(18)
9936 #define  HDCP_SHA1_V_MATCH              BIT(19)
9937 #define  HDCP_SHA1_TEXT_32              (1 << 1)
9938 #define  HDCP_SHA1_COMPLETE_HASH        (2 << 1)
9939 #define  HDCP_SHA1_TEXT_24              (4 << 1)
9940 #define  HDCP_SHA1_TEXT_16              (5 << 1)
9941 #define  HDCP_SHA1_TEXT_8               (6 << 1)
9942 #define  HDCP_SHA1_TEXT_0               (7 << 1)
9943 #define HDCP_SHA_V_PRIME_H0             _MMIO(0x66d04)
9944 #define HDCP_SHA_V_PRIME_H1             _MMIO(0x66d08)
9945 #define HDCP_SHA_V_PRIME_H2             _MMIO(0x66d0C)
9946 #define HDCP_SHA_V_PRIME_H3             _MMIO(0x66d10)
9947 #define HDCP_SHA_V_PRIME_H4             _MMIO(0x66d14)
9948 #define HDCP_SHA_V_PRIME(h)             _MMIO((0x66d04 + (h) * 4))
9949 #define HDCP_SHA_TEXT                   _MMIO(0x66d18)
9950
9951 /* HDCP Auth Registers */
9952 #define _PORTA_HDCP_AUTHENC             0x66800
9953 #define _PORTB_HDCP_AUTHENC             0x66500
9954 #define _PORTC_HDCP_AUTHENC             0x66600
9955 #define _PORTD_HDCP_AUTHENC             0x66700
9956 #define _PORTE_HDCP_AUTHENC             0x66A00
9957 #define _PORTF_HDCP_AUTHENC             0x66900
9958 #define _PORT_HDCP_AUTHENC(port, x)     _MMIO(_PICK(port, \
9959                                           _PORTA_HDCP_AUTHENC, \
9960                                           _PORTB_HDCP_AUTHENC, \
9961                                           _PORTC_HDCP_AUTHENC, \
9962                                           _PORTD_HDCP_AUTHENC, \
9963                                           _PORTE_HDCP_AUTHENC, \
9964                                           _PORTF_HDCP_AUTHENC) + (x))
9965 #define PORT_HDCP_CONF(port)            _PORT_HDCP_AUTHENC(port, 0x0)
9966 #define _TRANSA_HDCP_CONF               0x66400
9967 #define _TRANSB_HDCP_CONF               0x66500
9968 #define TRANS_HDCP_CONF(trans)          _MMIO_TRANS(trans, _TRANSA_HDCP_CONF, \
9969                                                     _TRANSB_HDCP_CONF)
9970 #define HDCP_CONF(dev_priv, trans, port) \
9971                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
9972                                          TRANS_HDCP_CONF(trans) : \
9973                                          PORT_HDCP_CONF(port))
9974
9975 #define  HDCP_CONF_CAPTURE_AN           BIT(0)
9976 #define  HDCP_CONF_AUTH_AND_ENC         (BIT(1) | BIT(0))
9977 #define PORT_HDCP_ANINIT(port)          _PORT_HDCP_AUTHENC(port, 0x4)
9978 #define _TRANSA_HDCP_ANINIT             0x66404
9979 #define _TRANSB_HDCP_ANINIT             0x66504
9980 #define TRANS_HDCP_ANINIT(trans)        _MMIO_TRANS(trans, \
9981                                                     _TRANSA_HDCP_ANINIT, \
9982                                                     _TRANSB_HDCP_ANINIT)
9983 #define HDCP_ANINIT(dev_priv, trans, port) \
9984                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
9985                                          TRANS_HDCP_ANINIT(trans) : \
9986                                          PORT_HDCP_ANINIT(port))
9987
9988 #define PORT_HDCP_ANLO(port)            _PORT_HDCP_AUTHENC(port, 0x8)
9989 #define _TRANSA_HDCP_ANLO               0x66408
9990 #define _TRANSB_HDCP_ANLO               0x66508
9991 #define TRANS_HDCP_ANLO(trans)          _MMIO_TRANS(trans, _TRANSA_HDCP_ANLO, \
9992                                                     _TRANSB_HDCP_ANLO)
9993 #define HDCP_ANLO(dev_priv, trans, port) \
9994                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
9995                                          TRANS_HDCP_ANLO(trans) : \
9996                                          PORT_HDCP_ANLO(port))
9997
9998 #define PORT_HDCP_ANHI(port)            _PORT_HDCP_AUTHENC(port, 0xC)
9999 #define _TRANSA_HDCP_ANHI               0x6640C
10000 #define _TRANSB_HDCP_ANHI               0x6650C
10001 #define TRANS_HDCP_ANHI(trans)          _MMIO_TRANS(trans, _TRANSA_HDCP_ANHI, \
10002                                                     _TRANSB_HDCP_ANHI)
10003 #define HDCP_ANHI(dev_priv, trans, port) \
10004                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
10005                                          TRANS_HDCP_ANHI(trans) : \
10006                                          PORT_HDCP_ANHI(port))
10007
10008 #define PORT_HDCP_BKSVLO(port)          _PORT_HDCP_AUTHENC(port, 0x10)
10009 #define _TRANSA_HDCP_BKSVLO             0x66410
10010 #define _TRANSB_HDCP_BKSVLO             0x66510
10011 #define TRANS_HDCP_BKSVLO(trans)        _MMIO_TRANS(trans, \
10012                                                     _TRANSA_HDCP_BKSVLO, \
10013                                                     _TRANSB_HDCP_BKSVLO)
10014 #define HDCP_BKSVLO(dev_priv, trans, port) \
10015                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
10016                                          TRANS_HDCP_BKSVLO(trans) : \
10017                                          PORT_HDCP_BKSVLO(port))
10018
10019 #define PORT_HDCP_BKSVHI(port)          _PORT_HDCP_AUTHENC(port, 0x14)
10020 #define _TRANSA_HDCP_BKSVHI             0x66414
10021 #define _TRANSB_HDCP_BKSVHI             0x66514
10022 #define TRANS_HDCP_BKSVHI(trans)        _MMIO_TRANS(trans, \
10023                                                     _TRANSA_HDCP_BKSVHI, \
10024                                                     _TRANSB_HDCP_BKSVHI)
10025 #define HDCP_BKSVHI(dev_priv, trans, port) \
10026                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
10027                                          TRANS_HDCP_BKSVHI(trans) : \
10028                                          PORT_HDCP_BKSVHI(port))
10029
10030 #define PORT_HDCP_RPRIME(port)          _PORT_HDCP_AUTHENC(port, 0x18)
10031 #define _TRANSA_HDCP_RPRIME             0x66418
10032 #define _TRANSB_HDCP_RPRIME             0x66518
10033 #define TRANS_HDCP_RPRIME(trans)        _MMIO_TRANS(trans, \
10034                                                     _TRANSA_HDCP_RPRIME, \
10035                                                     _TRANSB_HDCP_RPRIME)
10036 #define HDCP_RPRIME(dev_priv, trans, port) \
10037                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
10038                                          TRANS_HDCP_RPRIME(trans) : \
10039                                          PORT_HDCP_RPRIME(port))
10040
10041 #define PORT_HDCP_STATUS(port)          _PORT_HDCP_AUTHENC(port, 0x1C)
10042 #define _TRANSA_HDCP_STATUS             0x6641C
10043 #define _TRANSB_HDCP_STATUS             0x6651C
10044 #define TRANS_HDCP_STATUS(trans)        _MMIO_TRANS(trans, \
10045                                                     _TRANSA_HDCP_STATUS, \
10046                                                     _TRANSB_HDCP_STATUS)
10047 #define HDCP_STATUS(dev_priv, trans, port) \
10048                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
10049                                          TRANS_HDCP_STATUS(trans) : \
10050                                          PORT_HDCP_STATUS(port))
10051
10052 #define  HDCP_STATUS_STREAM_A_ENC       BIT(31)
10053 #define  HDCP_STATUS_STREAM_B_ENC       BIT(30)
10054 #define  HDCP_STATUS_STREAM_C_ENC       BIT(29)
10055 #define  HDCP_STATUS_STREAM_D_ENC       BIT(28)
10056 #define  HDCP_STATUS_AUTH               BIT(21)
10057 #define  HDCP_STATUS_ENC                BIT(20)
10058 #define  HDCP_STATUS_RI_MATCH           BIT(19)
10059 #define  HDCP_STATUS_R0_READY           BIT(18)
10060 #define  HDCP_STATUS_AN_READY           BIT(17)
10061 #define  HDCP_STATUS_CIPHER             BIT(16)
10062 #define  HDCP_STATUS_FRAME_CNT(x)       (((x) >> 8) & 0xff)
10063
10064 /* HDCP2.2 Registers */
10065 #define _PORTA_HDCP2_BASE               0x66800
10066 #define _PORTB_HDCP2_BASE               0x66500
10067 #define _PORTC_HDCP2_BASE               0x66600
10068 #define _PORTD_HDCP2_BASE               0x66700
10069 #define _PORTE_HDCP2_BASE               0x66A00
10070 #define _PORTF_HDCP2_BASE               0x66900
10071 #define _PORT_HDCP2_BASE(port, x)       _MMIO(_PICK((port), \
10072                                           _PORTA_HDCP2_BASE, \
10073                                           _PORTB_HDCP2_BASE, \
10074                                           _PORTC_HDCP2_BASE, \
10075                                           _PORTD_HDCP2_BASE, \
10076                                           _PORTE_HDCP2_BASE, \
10077                                           _PORTF_HDCP2_BASE) + (x))
10078
10079 #define PORT_HDCP2_AUTH(port)           _PORT_HDCP2_BASE(port, 0x98)
10080 #define _TRANSA_HDCP2_AUTH              0x66498
10081 #define _TRANSB_HDCP2_AUTH              0x66598
10082 #define TRANS_HDCP2_AUTH(trans)         _MMIO_TRANS(trans, _TRANSA_HDCP2_AUTH, \
10083                                                     _TRANSB_HDCP2_AUTH)
10084 #define   AUTH_LINK_AUTHENTICATED       BIT(31)
10085 #define   AUTH_LINK_TYPE                BIT(30)
10086 #define   AUTH_FORCE_CLR_INPUTCTR       BIT(19)
10087 #define   AUTH_CLR_KEYS                 BIT(18)
10088 #define HDCP2_AUTH(dev_priv, trans, port) \
10089                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
10090                                          TRANS_HDCP2_AUTH(trans) : \
10091                                          PORT_HDCP2_AUTH(port))
10092
10093 #define PORT_HDCP2_CTL(port)            _PORT_HDCP2_BASE(port, 0xB0)
10094 #define _TRANSA_HDCP2_CTL               0x664B0
10095 #define _TRANSB_HDCP2_CTL               0x665B0
10096 #define TRANS_HDCP2_CTL(trans)          _MMIO_TRANS(trans, _TRANSA_HDCP2_CTL, \
10097                                                     _TRANSB_HDCP2_CTL)
10098 #define   CTL_LINK_ENCRYPTION_REQ       BIT(31)
10099 #define HDCP2_CTL(dev_priv, trans, port) \
10100                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
10101                                          TRANS_HDCP2_CTL(trans) : \
10102                                          PORT_HDCP2_CTL(port))
10103
10104 #define PORT_HDCP2_STATUS(port)         _PORT_HDCP2_BASE(port, 0xB4)
10105 #define _TRANSA_HDCP2_STATUS            0x664B4
10106 #define _TRANSB_HDCP2_STATUS            0x665B4
10107 #define TRANS_HDCP2_STATUS(trans)       _MMIO_TRANS(trans, \
10108                                                     _TRANSA_HDCP2_STATUS, \
10109                                                     _TRANSB_HDCP2_STATUS)
10110 #define   LINK_TYPE_STATUS              BIT(22)
10111 #define   LINK_AUTH_STATUS              BIT(21)
10112 #define   LINK_ENCRYPTION_STATUS        BIT(20)
10113 #define HDCP2_STATUS(dev_priv, trans, port) \
10114                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
10115                                          TRANS_HDCP2_STATUS(trans) : \
10116                                          PORT_HDCP2_STATUS(port))
10117
10118 #define _PIPEA_HDCP2_STREAM_STATUS      0x668C0
10119 #define _PIPEB_HDCP2_STREAM_STATUS      0x665C0
10120 #define _PIPEC_HDCP2_STREAM_STATUS      0x666C0
10121 #define _PIPED_HDCP2_STREAM_STATUS      0x667C0
10122 #define PIPE_HDCP2_STREAM_STATUS(pipe)          _MMIO(_PICK((pipe), \
10123                                                       _PIPEA_HDCP2_STREAM_STATUS, \
10124                                                       _PIPEB_HDCP2_STREAM_STATUS, \
10125                                                       _PIPEC_HDCP2_STREAM_STATUS, \
10126                                                       _PIPED_HDCP2_STREAM_STATUS))
10127
10128 #define _TRANSA_HDCP2_STREAM_STATUS             0x664C0
10129 #define _TRANSB_HDCP2_STREAM_STATUS             0x665C0
10130 #define TRANS_HDCP2_STREAM_STATUS(trans)        _MMIO_TRANS(trans, \
10131                                                     _TRANSA_HDCP2_STREAM_STATUS, \
10132                                                     _TRANSB_HDCP2_STREAM_STATUS)
10133 #define   STREAM_ENCRYPTION_STATUS      BIT(31)
10134 #define   STREAM_TYPE_STATUS            BIT(30)
10135 #define HDCP2_STREAM_STATUS(dev_priv, trans, port) \
10136                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
10137                                          TRANS_HDCP2_STREAM_STATUS(trans) : \
10138                                          PIPE_HDCP2_STREAM_STATUS(pipe))
10139
10140 #define _PORTA_HDCP2_AUTH_STREAM                0x66F00
10141 #define _PORTB_HDCP2_AUTH_STREAM                0x66F04
10142 #define PORT_HDCP2_AUTH_STREAM(port)    _MMIO_PORT(port, \
10143                                                    _PORTA_HDCP2_AUTH_STREAM, \
10144                                                    _PORTB_HDCP2_AUTH_STREAM)
10145 #define _TRANSA_HDCP2_AUTH_STREAM               0x66F00
10146 #define _TRANSB_HDCP2_AUTH_STREAM               0x66F04
10147 #define TRANS_HDCP2_AUTH_STREAM(trans)  _MMIO_TRANS(trans, \
10148                                                     _TRANSA_HDCP2_AUTH_STREAM, \
10149                                                     _TRANSB_HDCP2_AUTH_STREAM)
10150 #define   AUTH_STREAM_TYPE              BIT(31)
10151 #define HDCP2_AUTH_STREAM(dev_priv, trans, port) \
10152                                         (GRAPHICS_VER(dev_priv) >= 12 ? \
10153                                          TRANS_HDCP2_AUTH_STREAM(trans) : \
10154                                          PORT_HDCP2_AUTH_STREAM(port))
10155
10156 /* Per-pipe DDI Function Control */
10157 #define _TRANS_DDI_FUNC_CTL_A           0x60400
10158 #define _TRANS_DDI_FUNC_CTL_B           0x61400
10159 #define _TRANS_DDI_FUNC_CTL_C           0x62400
10160 #define _TRANS_DDI_FUNC_CTL_D           0x63400
10161 #define _TRANS_DDI_FUNC_CTL_EDP         0x6F400
10162 #define _TRANS_DDI_FUNC_CTL_DSI0        0x6b400
10163 #define _TRANS_DDI_FUNC_CTL_DSI1        0x6bc00
10164 #define TRANS_DDI_FUNC_CTL(tran) _MMIO_TRANS2(tran, _TRANS_DDI_FUNC_CTL_A)
10165
10166 #define  TRANS_DDI_FUNC_ENABLE          (1 << 31)
10167 /* Those bits are ignored by pipe EDP since it can only connect to DDI A */
10168 #define  TRANS_DDI_PORT_SHIFT           28
10169 #define  TGL_TRANS_DDI_PORT_SHIFT       27
10170 #define  TRANS_DDI_PORT_MASK            (7 << TRANS_DDI_PORT_SHIFT)
10171 #define  TGL_TRANS_DDI_PORT_MASK        (0xf << TGL_TRANS_DDI_PORT_SHIFT)
10172 #define  TRANS_DDI_SELECT_PORT(x)       ((x) << TRANS_DDI_PORT_SHIFT)
10173 #define  TGL_TRANS_DDI_SELECT_PORT(x)   (((x) + 1) << TGL_TRANS_DDI_PORT_SHIFT)
10174 #define  TRANS_DDI_FUNC_CTL_VAL_TO_PORT(val)     (((val) & TRANS_DDI_PORT_MASK) >> TRANS_DDI_PORT_SHIFT)
10175 #define  TGL_TRANS_DDI_FUNC_CTL_VAL_TO_PORT(val) ((((val) & TGL_TRANS_DDI_PORT_MASK) >> TGL_TRANS_DDI_PORT_SHIFT) - 1)
10176 #define  TRANS_DDI_MODE_SELECT_MASK     (7 << 24)
10177 #define  TRANS_DDI_MODE_SELECT_HDMI     (0 << 24)
10178 #define  TRANS_DDI_MODE_SELECT_DVI      (1 << 24)
10179 #define  TRANS_DDI_MODE_SELECT_DP_SST   (2 << 24)
10180 #define  TRANS_DDI_MODE_SELECT_DP_MST   (3 << 24)
10181 #define  TRANS_DDI_MODE_SELECT_FDI_OR_128B132B  (4 << 24)
10182 #define  TRANS_DDI_BPC_MASK             (7 << 20)
10183 #define  TRANS_DDI_BPC_8                (0 << 20)
10184 #define  TRANS_DDI_BPC_10               (1 << 20)
10185 #define  TRANS_DDI_BPC_6                (2 << 20)
10186 #define  TRANS_DDI_BPC_12               (3 << 20)
10187 #define  TRANS_DDI_PORT_SYNC_MASTER_SELECT_MASK REG_GENMASK(19, 18)
10188 #define  TRANS_DDI_PORT_SYNC_MASTER_SELECT(x)   REG_FIELD_PREP(TRANS_DDI_PORT_SYNC_MASTER_SELECT_MASK, (x))
10189 #define  TRANS_DDI_PVSYNC               (1 << 17)
10190 #define  TRANS_DDI_PHSYNC               (1 << 16)
10191 #define  TRANS_DDI_PORT_SYNC_ENABLE     REG_BIT(15)
10192 #define  TRANS_DDI_EDP_INPUT_MASK       (7 << 12)
10193 #define  TRANS_DDI_EDP_INPUT_A_ON       (0 << 12)
10194 #define  TRANS_DDI_EDP_INPUT_A_ONOFF    (4 << 12)
10195 #define  TRANS_DDI_EDP_INPUT_B_ONOFF    (5 << 12)
10196 #define  TRANS_DDI_EDP_INPUT_C_ONOFF    (6 << 12)
10197 #define  TRANS_DDI_EDP_INPUT_D_ONOFF    (7 << 12)
10198 #define  TRANS_DDI_MST_TRANSPORT_SELECT_MASK    REG_GENMASK(11, 10)
10199 #define  TRANS_DDI_MST_TRANSPORT_SELECT(trans)  \
10200         REG_FIELD_PREP(TRANS_DDI_MST_TRANSPORT_SELECT_MASK, trans)
10201 #define  TRANS_DDI_HDCP_SIGNALLING      (1 << 9)
10202 #define  TRANS_DDI_DP_VC_PAYLOAD_ALLOC  (1 << 8)
10203 #define  TRANS_DDI_HDMI_SCRAMBLER_CTS_ENABLE (1 << 7)
10204 #define  TRANS_DDI_HDMI_SCRAMBLER_RESET_FREQ (1 << 6)
10205 #define  TRANS_DDI_HDCP_SELECT          REG_BIT(5)
10206 #define  TRANS_DDI_BFI_ENABLE           (1 << 4)
10207 #define  TRANS_DDI_HIGH_TMDS_CHAR_RATE  (1 << 4)
10208 #define  TRANS_DDI_HDMI_SCRAMBLING      (1 << 0)
10209 #define  TRANS_DDI_HDMI_SCRAMBLING_MASK (TRANS_DDI_HDMI_SCRAMBLER_CTS_ENABLE \
10210                                         | TRANS_DDI_HDMI_SCRAMBLER_RESET_FREQ \
10211                                         | TRANS_DDI_HDMI_SCRAMBLING)
10212
10213 #define _TRANS_DDI_FUNC_CTL2_A          0x60404
10214 #define _TRANS_DDI_FUNC_CTL2_B          0x61404
10215 #define _TRANS_DDI_FUNC_CTL2_C          0x62404
10216 #define _TRANS_DDI_FUNC_CTL2_EDP        0x6f404
10217 #define _TRANS_DDI_FUNC_CTL2_DSI0       0x6b404
10218 #define _TRANS_DDI_FUNC_CTL2_DSI1       0x6bc04
10219 #define TRANS_DDI_FUNC_CTL2(tran)       _MMIO_TRANS2(tran, _TRANS_DDI_FUNC_CTL2_A)
10220 #define  PORT_SYNC_MODE_ENABLE                  REG_BIT(4)
10221 #define  PORT_SYNC_MODE_MASTER_SELECT_MASK      REG_GENMASK(2, 0)
10222 #define  PORT_SYNC_MODE_MASTER_SELECT(x)        REG_FIELD_PREP(PORT_SYNC_MODE_MASTER_SELECT_MASK, (x))
10223
10224 #define TRANS_CMTG_CHICKEN              _MMIO(0x6fa90)
10225 #define  DISABLE_DPT_CLK_GATING         REG_BIT(1)
10226
10227 /* DisplayPort Transport Control */
10228 #define _DP_TP_CTL_A                    0x64040
10229 #define _DP_TP_CTL_B                    0x64140
10230 #define _TGL_DP_TP_CTL_A                0x60540
10231 #define DP_TP_CTL(port) _MMIO_PORT(port, _DP_TP_CTL_A, _DP_TP_CTL_B)
10232 #define TGL_DP_TP_CTL(tran) _MMIO_TRANS2((tran), _TGL_DP_TP_CTL_A)
10233 #define  DP_TP_CTL_ENABLE                       (1 << 31)
10234 #define  DP_TP_CTL_FEC_ENABLE                   (1 << 30)
10235 #define  DP_TP_CTL_MODE_SST                     (0 << 27)
10236 #define  DP_TP_CTL_MODE_MST                     (1 << 27)
10237 #define  DP_TP_CTL_FORCE_ACT                    (1 << 25)
10238 #define  DP_TP_CTL_ENHANCED_FRAME_ENABLE        (1 << 18)
10239 #define  DP_TP_CTL_FDI_AUTOTRAIN                (1 << 15)
10240 #define  DP_TP_CTL_LINK_TRAIN_MASK              (7 << 8)
10241 #define  DP_TP_CTL_LINK_TRAIN_PAT1              (0 << 8)
10242 #define  DP_TP_CTL_LINK_TRAIN_PAT2              (1 << 8)
10243 #define  DP_TP_CTL_LINK_TRAIN_PAT3              (4 << 8)
10244 #define  DP_TP_CTL_LINK_TRAIN_PAT4              (5 << 8)
10245 #define  DP_TP_CTL_LINK_TRAIN_IDLE              (2 << 8)
10246 #define  DP_TP_CTL_LINK_TRAIN_NORMAL            (3 << 8)
10247 #define  DP_TP_CTL_SCRAMBLE_DISABLE             (1 << 7)
10248
10249 /* DisplayPort Transport Status */
10250 #define _DP_TP_STATUS_A                 0x64044
10251 #define _DP_TP_STATUS_B                 0x64144
10252 #define _TGL_DP_TP_STATUS_A             0x60544
10253 #define DP_TP_STATUS(port) _MMIO_PORT(port, _DP_TP_STATUS_A, _DP_TP_STATUS_B)
10254 #define TGL_DP_TP_STATUS(tran) _MMIO_TRANS2((tran), _TGL_DP_TP_STATUS_A)
10255 #define  DP_TP_STATUS_FEC_ENABLE_LIVE           (1 << 28)
10256 #define  DP_TP_STATUS_IDLE_DONE                 (1 << 25)
10257 #define  DP_TP_STATUS_ACT_SENT                  (1 << 24)
10258 #define  DP_TP_STATUS_MODE_STATUS_MST           (1 << 23)
10259 #define  DP_TP_STATUS_AUTOTRAIN_DONE            (1 << 12)
10260 #define  DP_TP_STATUS_PAYLOAD_MAPPING_VC2       (3 << 8)
10261 #define  DP_TP_STATUS_PAYLOAD_MAPPING_VC1       (3 << 4)
10262 #define  DP_TP_STATUS_PAYLOAD_MAPPING_VC0       (3 << 0)
10263
10264 /* DDI Buffer Control */
10265 #define _DDI_BUF_CTL_A                          0x64000
10266 #define _DDI_BUF_CTL_B                          0x64100
10267 #define DDI_BUF_CTL(port) _MMIO_PORT(port, _DDI_BUF_CTL_A, _DDI_BUF_CTL_B)
10268 #define  DDI_BUF_CTL_ENABLE                     (1 << 31)
10269 #define  DDI_BUF_TRANS_SELECT(n)        ((n) << 24)
10270 #define  DDI_BUF_EMP_MASK                       (0xf << 24)
10271 #define  DDI_BUF_PHY_LINK_RATE(r)               ((r) << 20)
10272 #define  DDI_BUF_PORT_REVERSAL                  (1 << 16)
10273 #define  DDI_BUF_IS_IDLE                        (1 << 7)
10274 #define  DDI_BUF_CTL_TC_PHY_OWNERSHIP           REG_BIT(6)
10275 #define  DDI_A_4_LANES                          (1 << 4)
10276 #define  DDI_PORT_WIDTH(width)                  (((width) - 1) << 1)
10277 #define  DDI_PORT_WIDTH_MASK                    (7 << 1)
10278 #define  DDI_PORT_WIDTH_SHIFT                   1
10279 #define  DDI_INIT_DISPLAY_DETECTED              (1 << 0)
10280
10281 /* DDI Buffer Translations */
10282 #define _DDI_BUF_TRANS_A                0x64E00
10283 #define _DDI_BUF_TRANS_B                0x64E60
10284 #define DDI_BUF_TRANS_LO(port, i)       _MMIO(_PORT(port, _DDI_BUF_TRANS_A, _DDI_BUF_TRANS_B) + (i) * 8)
10285 #define  DDI_BUF_BALANCE_LEG_ENABLE     (1 << 31)
10286 #define DDI_BUF_TRANS_HI(port, i)       _MMIO(_PORT(port, _DDI_BUF_TRANS_A, _DDI_BUF_TRANS_B) + (i) * 8 + 4)
10287
10288 /* DDI DP Compliance Control */
10289 #define _DDI_DP_COMP_CTL_A                      0x605F0
10290 #define _DDI_DP_COMP_CTL_B                      0x615F0
10291 #define DDI_DP_COMP_CTL(pipe)                   _MMIO_PIPE(pipe, _DDI_DP_COMP_CTL_A, _DDI_DP_COMP_CTL_B)
10292 #define   DDI_DP_COMP_CTL_ENABLE                (1 << 31)
10293 #define   DDI_DP_COMP_CTL_D10_2                 (0 << 28)
10294 #define   DDI_DP_COMP_CTL_SCRAMBLED_0           (1 << 28)
10295 #define   DDI_DP_COMP_CTL_PRBS7                 (2 << 28)
10296 #define   DDI_DP_COMP_CTL_CUSTOM80              (3 << 28)
10297 #define   DDI_DP_COMP_CTL_HBR2                  (4 << 28)
10298 #define   DDI_DP_COMP_CTL_SCRAMBLED_1           (5 << 28)
10299 #define   DDI_DP_COMP_CTL_HBR2_RESET            (0xFC << 0)
10300
10301 /* DDI DP Compliance Pattern */
10302 #define _DDI_DP_COMP_PAT_A                      0x605F4
10303 #define _DDI_DP_COMP_PAT_B                      0x615F4
10304 #define DDI_DP_COMP_PAT(pipe, i)                _MMIO(_PIPE(pipe, _DDI_DP_COMP_PAT_A, _DDI_DP_COMP_PAT_B) + (i) * 4)
10305
10306 /* Sideband Interface (SBI) is programmed indirectly, via
10307  * SBI_ADDR, which contains the register offset; and SBI_DATA,
10308  * which contains the payload */
10309 #define SBI_ADDR                        _MMIO(0xC6000)
10310 #define SBI_DATA                        _MMIO(0xC6004)
10311 #define SBI_CTL_STAT                    _MMIO(0xC6008)
10312 #define  SBI_CTL_DEST_ICLK              (0x0 << 16)
10313 #define  SBI_CTL_DEST_MPHY              (0x1 << 16)
10314 #define  SBI_CTL_OP_IORD                (0x2 << 8)
10315 #define  SBI_CTL_OP_IOWR                (0x3 << 8)
10316 #define  SBI_CTL_OP_CRRD                (0x6 << 8)
10317 #define  SBI_CTL_OP_CRWR                (0x7 << 8)
10318 #define  SBI_RESPONSE_FAIL              (0x1 << 1)
10319 #define  SBI_RESPONSE_SUCCESS           (0x0 << 1)
10320 #define  SBI_BUSY                       (0x1 << 0)
10321 #define  SBI_READY                      (0x0 << 0)
10322
10323 /* SBI offsets */
10324 #define  SBI_SSCDIVINTPHASE                     0x0200
10325 #define  SBI_SSCDIVINTPHASE6                    0x0600
10326 #define   SBI_SSCDIVINTPHASE_DIVSEL_SHIFT       1
10327 #define   SBI_SSCDIVINTPHASE_DIVSEL_MASK        (0x7f << 1)
10328 #define   SBI_SSCDIVINTPHASE_DIVSEL(x)          ((x) << 1)
10329 #define   SBI_SSCDIVINTPHASE_INCVAL_SHIFT       8
10330 #define   SBI_SSCDIVINTPHASE_INCVAL_MASK        (0x7f << 8)
10331 #define   SBI_SSCDIVINTPHASE_INCVAL(x)          ((x) << 8)
10332 #define   SBI_SSCDIVINTPHASE_DIR(x)             ((x) << 15)
10333 #define   SBI_SSCDIVINTPHASE_PROPAGATE          (1 << 0)
10334 #define  SBI_SSCDITHPHASE                       0x0204
10335 #define  SBI_SSCCTL                             0x020c
10336 #define  SBI_SSCCTL6                            0x060C
10337 #define   SBI_SSCCTL_PATHALT                    (1 << 3)
10338 #define   SBI_SSCCTL_DISABLE                    (1 << 0)
10339 #define  SBI_SSCAUXDIV6                         0x0610
10340 #define   SBI_SSCAUXDIV_FINALDIV2SEL_SHIFT      4
10341 #define   SBI_SSCAUXDIV_FINALDIV2SEL_MASK       (1 << 4)
10342 #define   SBI_SSCAUXDIV_FINALDIV2SEL(x)         ((x) << 4)
10343 #define  SBI_DBUFF0                             0x2a00
10344 #define  SBI_GEN0                               0x1f00
10345 #define   SBI_GEN0_CFG_BUFFENABLE_DISABLE       (1 << 0)
10346
10347 /* LPT PIXCLK_GATE */
10348 #define PIXCLK_GATE                     _MMIO(0xC6020)
10349 #define  PIXCLK_GATE_UNGATE             (1 << 0)
10350 #define  PIXCLK_GATE_GATE               (0 << 0)
10351
10352 /* SPLL */
10353 #define SPLL_CTL                        _MMIO(0x46020)
10354 #define  SPLL_PLL_ENABLE                (1 << 31)
10355 #define  SPLL_REF_BCLK                  (0 << 28)
10356 #define  SPLL_REF_MUXED_SSC             (1 << 28) /* CPU SSC if fused enabled, PCH SSC otherwise */
10357 #define  SPLL_REF_NON_SSC_HSW           (2 << 28)
10358 #define  SPLL_REF_PCH_SSC_BDW           (2 << 28)
10359 #define  SPLL_REF_LCPLL                 (3 << 28)
10360 #define  SPLL_REF_MASK                  (3 << 28)
10361 #define  SPLL_FREQ_810MHz               (0 << 26)
10362 #define  SPLL_FREQ_1350MHz              (1 << 26)
10363 #define  SPLL_FREQ_2700MHz              (2 << 26)
10364 #define  SPLL_FREQ_MASK                 (3 << 26)
10365
10366 /* WRPLL */
10367 #define _WRPLL_CTL1                     0x46040
10368 #define _WRPLL_CTL2                     0x46060
10369 #define WRPLL_CTL(pll)                  _MMIO_PIPE(pll, _WRPLL_CTL1, _WRPLL_CTL2)
10370 #define  WRPLL_PLL_ENABLE               (1 << 31)
10371 #define  WRPLL_REF_BCLK                 (0 << 28)
10372 #define  WRPLL_REF_PCH_SSC              (1 << 28)
10373 #define  WRPLL_REF_MUXED_SSC_BDW        (2 << 28) /* CPU SSC if fused enabled, PCH SSC otherwise */
10374 #define  WRPLL_REF_SPECIAL_HSW          (2 << 28) /* muxed SSC (ULT), non-SSC (non-ULT) */
10375 #define  WRPLL_REF_LCPLL                (3 << 28)
10376 #define  WRPLL_REF_MASK                 (3 << 28)
10377 /* WRPLL divider programming */
10378 #define  WRPLL_DIVIDER_REFERENCE(x)     ((x) << 0)
10379 #define  WRPLL_DIVIDER_REF_MASK         (0xff)
10380 #define  WRPLL_DIVIDER_POST(x)          ((x) << 8)
10381 #define  WRPLL_DIVIDER_POST_MASK        (0x3f << 8)
10382 #define  WRPLL_DIVIDER_POST_SHIFT       8
10383 #define  WRPLL_DIVIDER_FEEDBACK(x)      ((x) << 16)
10384 #define  WRPLL_DIVIDER_FB_SHIFT         16
10385 #define  WRPLL_DIVIDER_FB_MASK          (0xff << 16)
10386
10387 /* Port clock selection */
10388 #define _PORT_CLK_SEL_A                 0x46100
10389 #define _PORT_CLK_SEL_B                 0x46104
10390 #define PORT_CLK_SEL(port) _MMIO_PORT(port, _PORT_CLK_SEL_A, _PORT_CLK_SEL_B)
10391 #define  PORT_CLK_SEL_LCPLL_2700        (0 << 29)
10392 #define  PORT_CLK_SEL_LCPLL_1350        (1 << 29)
10393 #define  PORT_CLK_SEL_LCPLL_810         (2 << 29)
10394 #define  PORT_CLK_SEL_SPLL              (3 << 29)
10395 #define  PORT_CLK_SEL_WRPLL(pll)        (((pll) + 4) << 29)
10396 #define  PORT_CLK_SEL_WRPLL1            (4 << 29)
10397 #define  PORT_CLK_SEL_WRPLL2            (5 << 29)
10398 #define  PORT_CLK_SEL_NONE              (7 << 29)
10399 #define  PORT_CLK_SEL_MASK              (7 << 29)
10400
10401 /* On ICL+ this is the same as PORT_CLK_SEL, but all bits change. */
10402 #define DDI_CLK_SEL(port)               PORT_CLK_SEL(port)
10403 #define  DDI_CLK_SEL_NONE               (0x0 << 28)
10404 #define  DDI_CLK_SEL_MG                 (0x8 << 28)
10405 #define  DDI_CLK_SEL_TBT_162            (0xC << 28)
10406 #define  DDI_CLK_SEL_TBT_270            (0xD << 28)
10407 #define  DDI_CLK_SEL_TBT_540            (0xE << 28)
10408 #define  DDI_CLK_SEL_TBT_810            (0xF << 28)
10409 #define  DDI_CLK_SEL_MASK               (0xF << 28)
10410
10411 /* Transcoder clock selection */
10412 #define _TRANS_CLK_SEL_A                0x46140
10413 #define _TRANS_CLK_SEL_B                0x46144
10414 #define TRANS_CLK_SEL(tran) _MMIO_TRANS(tran, _TRANS_CLK_SEL_A, _TRANS_CLK_SEL_B)
10415 /* For each transcoder, we need to select the corresponding port clock */
10416 #define  TRANS_CLK_SEL_DISABLED         (0x0 << 29)
10417 #define  TRANS_CLK_SEL_PORT(x)          (((x) + 1) << 29)
10418 #define  TGL_TRANS_CLK_SEL_DISABLED     (0x0 << 28)
10419 #define  TGL_TRANS_CLK_SEL_PORT(x)      (((x) + 1) << 28)
10420
10421
10422 #define CDCLK_FREQ                      _MMIO(0x46200)
10423
10424 #define _TRANSA_MSA_MISC                0x60410
10425 #define _TRANSB_MSA_MISC                0x61410
10426 #define _TRANSC_MSA_MISC                0x62410
10427 #define _TRANS_EDP_MSA_MISC             0x6f410
10428 #define TRANS_MSA_MISC(tran) _MMIO_TRANS2(tran, _TRANSA_MSA_MISC)
10429 /* See DP_MSA_MISC_* for the bit definitions */
10430
10431 #define _TRANS_A_SET_CONTEXT_LATENCY            0x6007C
10432 #define _TRANS_B_SET_CONTEXT_LATENCY            0x6107C
10433 #define _TRANS_C_SET_CONTEXT_LATENCY            0x6207C
10434 #define _TRANS_D_SET_CONTEXT_LATENCY            0x6307C
10435 #define TRANS_SET_CONTEXT_LATENCY(tran)         _MMIO_TRANS2(tran, _TRANS_A_SET_CONTEXT_LATENCY)
10436 #define  TRANS_SET_CONTEXT_LATENCY_MASK         REG_GENMASK(15, 0)
10437 #define  TRANS_SET_CONTEXT_LATENCY_VALUE(x)     REG_FIELD_PREP(TRANS_SET_CONTEXT_LATENCY_MASK, (x))
10438
10439 /* LCPLL Control */
10440 #define LCPLL_CTL                       _MMIO(0x130040)
10441 #define  LCPLL_PLL_DISABLE              (1 << 31)
10442 #define  LCPLL_PLL_LOCK                 (1 << 30)
10443 #define  LCPLL_REF_NON_SSC              (0 << 28)
10444 #define  LCPLL_REF_BCLK                 (2 << 28)
10445 #define  LCPLL_REF_PCH_SSC              (3 << 28)
10446 #define  LCPLL_REF_MASK                 (3 << 28)
10447 #define  LCPLL_CLK_FREQ_MASK            (3 << 26)
10448 #define  LCPLL_CLK_FREQ_450             (0 << 26)
10449 #define  LCPLL_CLK_FREQ_54O_BDW         (1 << 26)
10450 #define  LCPLL_CLK_FREQ_337_5_BDW       (2 << 26)
10451 #define  LCPLL_CLK_FREQ_675_BDW         (3 << 26)
10452 #define  LCPLL_CD_CLOCK_DISABLE         (1 << 25)
10453 #define  LCPLL_ROOT_CD_CLOCK_DISABLE    (1 << 24)
10454 #define  LCPLL_CD2X_CLOCK_DISABLE       (1 << 23)
10455 #define  LCPLL_POWER_DOWN_ALLOW         (1 << 22)
10456 #define  LCPLL_CD_SOURCE_FCLK           (1 << 21)
10457 #define  LCPLL_CD_SOURCE_FCLK_DONE      (1 << 19)
10458
10459 /*
10460  * SKL Clocks
10461  */
10462
10463 /* CDCLK_CTL */
10464 #define CDCLK_CTL                       _MMIO(0x46000)
10465 #define  CDCLK_FREQ_SEL_MASK            (3 << 26)
10466 #define  CDCLK_FREQ_450_432             (0 << 26)
10467 #define  CDCLK_FREQ_540                 (1 << 26)
10468 #define  CDCLK_FREQ_337_308             (2 << 26)
10469 #define  CDCLK_FREQ_675_617             (3 << 26)
10470 #define  BXT_CDCLK_CD2X_DIV_SEL_MASK    (3 << 22)
10471 #define  BXT_CDCLK_CD2X_DIV_SEL_1       (0 << 22)
10472 #define  BXT_CDCLK_CD2X_DIV_SEL_1_5     (1 << 22)
10473 #define  BXT_CDCLK_CD2X_DIV_SEL_2       (2 << 22)
10474 #define  BXT_CDCLK_CD2X_DIV_SEL_4       (3 << 22)
10475 #define  BXT_CDCLK_CD2X_PIPE(pipe)      ((pipe) << 20)
10476 #define  CDCLK_DIVMUX_CD_OVERRIDE       (1 << 19)
10477 #define  BXT_CDCLK_CD2X_PIPE_NONE       BXT_CDCLK_CD2X_PIPE(3)
10478 #define  ICL_CDCLK_CD2X_PIPE(pipe)      (_PICK(pipe, 0, 2, 6) << 19)
10479 #define  ICL_CDCLK_CD2X_PIPE_NONE       (7 << 19)
10480 #define  TGL_CDCLK_CD2X_PIPE(pipe)      BXT_CDCLK_CD2X_PIPE(pipe)
10481 #define  TGL_CDCLK_CD2X_PIPE_NONE       ICL_CDCLK_CD2X_PIPE_NONE
10482 #define  BXT_CDCLK_SSA_PRECHARGE_ENABLE (1 << 16)
10483 #define  CDCLK_FREQ_DECIMAL_MASK        (0x7ff)
10484
10485 /* LCPLL_CTL */
10486 #define LCPLL1_CTL              _MMIO(0x46010)
10487 #define LCPLL2_CTL              _MMIO(0x46014)
10488 #define  LCPLL_PLL_ENABLE       (1 << 31)
10489
10490 /* DPLL control1 */
10491 #define DPLL_CTRL1              _MMIO(0x6C058)
10492 #define  DPLL_CTRL1_HDMI_MODE(id)               (1 << ((id) * 6 + 5))
10493 #define  DPLL_CTRL1_SSC(id)                     (1 << ((id) * 6 + 4))
10494 #define  DPLL_CTRL1_LINK_RATE_MASK(id)          (7 << ((id) * 6 + 1))
10495 #define  DPLL_CTRL1_LINK_RATE_SHIFT(id)         ((id) * 6 + 1)
10496 #define  DPLL_CTRL1_LINK_RATE(linkrate, id)     ((linkrate) << ((id) * 6 + 1))
10497 #define  DPLL_CTRL1_OVERRIDE(id)                (1 << ((id) * 6))
10498 #define  DPLL_CTRL1_LINK_RATE_2700              0
10499 #define  DPLL_CTRL1_LINK_RATE_1350              1
10500 #define  DPLL_CTRL1_LINK_RATE_810               2
10501 #define  DPLL_CTRL1_LINK_RATE_1620              3
10502 #define  DPLL_CTRL1_LINK_RATE_1080              4
10503 #define  DPLL_CTRL1_LINK_RATE_2160              5
10504
10505 /* DPLL control2 */
10506 #define DPLL_CTRL2                              _MMIO(0x6C05C)
10507 #define  DPLL_CTRL2_DDI_CLK_OFF(port)           (1 << ((port) + 15))
10508 #define  DPLL_CTRL2_DDI_CLK_SEL_MASK(port)      (3 << ((port) * 3 + 1))
10509 #define  DPLL_CTRL2_DDI_CLK_SEL_SHIFT(port)    ((port) * 3 + 1)
10510 #define  DPLL_CTRL2_DDI_CLK_SEL(clk, port)      ((clk) << ((port) * 3 + 1))
10511 #define  DPLL_CTRL2_DDI_SEL_OVERRIDE(port)     (1 << ((port) * 3))
10512
10513 /* DPLL Status */
10514 #define DPLL_STATUS     _MMIO(0x6C060)
10515 #define  DPLL_LOCK(id) (1 << ((id) * 8))
10516
10517 /* DPLL cfg */
10518 #define _DPLL1_CFGCR1   0x6C040
10519 #define _DPLL2_CFGCR1   0x6C048
10520 #define _DPLL3_CFGCR1   0x6C050
10521 #define  DPLL_CFGCR1_FREQ_ENABLE        (1 << 31)
10522 #define  DPLL_CFGCR1_DCO_FRACTION_MASK  (0x7fff << 9)
10523 #define  DPLL_CFGCR1_DCO_FRACTION(x)    ((x) << 9)
10524 #define  DPLL_CFGCR1_DCO_INTEGER_MASK   (0x1ff)
10525
10526 #define _DPLL1_CFGCR2   0x6C044
10527 #define _DPLL2_CFGCR2   0x6C04C
10528 #define _DPLL3_CFGCR2   0x6C054
10529 #define  DPLL_CFGCR2_QDIV_RATIO_MASK    (0xff << 8)
10530 #define  DPLL_CFGCR2_QDIV_RATIO(x)      ((x) << 8)
10531 #define  DPLL_CFGCR2_QDIV_MODE(x)       ((x) << 7)
10532 #define  DPLL_CFGCR2_KDIV_MASK          (3 << 5)
10533 #define  DPLL_CFGCR2_KDIV(x)            ((x) << 5)
10534 #define  DPLL_CFGCR2_KDIV_5 (0 << 5)
10535 #define  DPLL_CFGCR2_KDIV_2 (1 << 5)
10536 #define  DPLL_CFGCR2_KDIV_3 (2 << 5)
10537 #define  DPLL_CFGCR2_KDIV_1 (3 << 5)
10538 #define  DPLL_CFGCR2_PDIV_MASK          (7 << 2)
10539 #define  DPLL_CFGCR2_PDIV(x)            ((x) << 2)
10540 #define  DPLL_CFGCR2_PDIV_1 (0 << 2)
10541 #define  DPLL_CFGCR2_PDIV_2 (1 << 2)
10542 #define  DPLL_CFGCR2_PDIV_3 (2 << 2)
10543 #define  DPLL_CFGCR2_PDIV_7 (4 << 2)
10544 #define  DPLL_CFGCR2_PDIV_7_INVALID     (5 << 2)
10545 #define  DPLL_CFGCR2_CENTRAL_FREQ_MASK  (3)
10546
10547 #define DPLL_CFGCR1(id) _MMIO_PIPE((id) - SKL_DPLL1, _DPLL1_CFGCR1, _DPLL2_CFGCR1)
10548 #define DPLL_CFGCR2(id) _MMIO_PIPE((id) - SKL_DPLL1, _DPLL1_CFGCR2, _DPLL2_CFGCR2)
10549
10550 /* ICL Clocks */
10551 #define ICL_DPCLKA_CFGCR0                       _MMIO(0x164280)
10552 #define  ICL_DPCLKA_CFGCR0_DDI_CLK_OFF(phy)     (1 << _PICK(phy, 10, 11, 24, 4, 5))
10553 #define  RKL_DPCLKA_CFGCR0_DDI_CLK_OFF(phy)     REG_BIT((phy) + 10)
10554 #define  ICL_DPCLKA_CFGCR0_TC_CLK_OFF(tc_port)  (1 << ((tc_port) < TC_PORT_4 ? \
10555                                                        (tc_port) + 12 : \
10556                                                        (tc_port) - TC_PORT_4 + 21))
10557 #define  ICL_DPCLKA_CFGCR0_DDI_CLK_SEL_SHIFT(phy)       ((phy) * 2)
10558 #define  ICL_DPCLKA_CFGCR0_DDI_CLK_SEL_MASK(phy)        (3 << ICL_DPCLKA_CFGCR0_DDI_CLK_SEL_SHIFT(phy))
10559 #define  ICL_DPCLKA_CFGCR0_DDI_CLK_SEL(pll, phy)        ((pll) << ICL_DPCLKA_CFGCR0_DDI_CLK_SEL_SHIFT(phy))
10560 #define  RKL_DPCLKA_CFGCR0_DDI_CLK_SEL_SHIFT(phy)       _PICK(phy, 0, 2, 4, 27)
10561 #define  RKL_DPCLKA_CFGCR0_DDI_CLK_SEL_MASK(phy) \
10562         (3 << RKL_DPCLKA_CFGCR0_DDI_CLK_SEL_SHIFT(phy))
10563 #define  RKL_DPCLKA_CFGCR0_DDI_CLK_SEL(pll, phy) \
10564         ((pll) << RKL_DPCLKA_CFGCR0_DDI_CLK_SEL_SHIFT(phy))
10565
10566 /*
10567  * DG1 Clocks
10568  * First registers controls the first A and B, while the second register
10569  * controls the phy C and D. The bits on these registers are the
10570  * same, but refer to different phys
10571  */
10572 #define _DG1_DPCLKA_CFGCR0                              0x164280
10573 #define _DG1_DPCLKA1_CFGCR0                             0x16C280
10574 #define _DG1_DPCLKA_PHY_IDX(phy)                        ((phy) % 2)
10575 #define _DG1_DPCLKA_PLL_IDX(pll)                        ((pll) % 2)
10576 #define DG1_DPCLKA_CFGCR0(phy)                          _MMIO_PHY((phy) / 2, \
10577                                                                   _DG1_DPCLKA_CFGCR0, \
10578                                                                   _DG1_DPCLKA1_CFGCR0)
10579 #define   DG1_DPCLKA_CFGCR0_DDI_CLK_OFF(phy)            REG_BIT(_DG1_DPCLKA_PHY_IDX(phy) + 10)
10580 #define   DG1_DPCLKA_CFGCR0_DDI_CLK_SEL_SHIFT(phy)      (_DG1_DPCLKA_PHY_IDX(phy) * 2)
10581 #define   DG1_DPCLKA_CFGCR0_DDI_CLK_SEL(pll, phy)       (_DG1_DPCLKA_PLL_IDX(pll) << DG1_DPCLKA_CFGCR0_DDI_CLK_SEL_SHIFT(phy))
10582 #define   DG1_DPCLKA_CFGCR0_DDI_CLK_SEL_MASK(phy)       (0x3 << DG1_DPCLKA_CFGCR0_DDI_CLK_SEL_SHIFT(phy))
10583
10584 /* ADLS Clocks */
10585 #define _ADLS_DPCLKA_CFGCR0                     0x164280
10586 #define _ADLS_DPCLKA_CFGCR1                     0x1642BC
10587 #define ADLS_DPCLKA_CFGCR(phy)                  _MMIO_PHY((phy) / 3, \
10588                                                           _ADLS_DPCLKA_CFGCR0, \
10589                                                           _ADLS_DPCLKA_CFGCR1)
10590 #define  ADLS_DPCLKA_CFGCR_DDI_SHIFT(phy)               (((phy) % 3) * 2)
10591 /* ADLS DPCLKA_CFGCR0 DDI mask */
10592 #define  ADLS_DPCLKA_DDII_SEL_MASK                      REG_GENMASK(5, 4)
10593 #define  ADLS_DPCLKA_DDIB_SEL_MASK                      REG_GENMASK(3, 2)
10594 #define  ADLS_DPCLKA_DDIA_SEL_MASK                      REG_GENMASK(1, 0)
10595 /* ADLS DPCLKA_CFGCR1 DDI mask */
10596 #define  ADLS_DPCLKA_DDIK_SEL_MASK                      REG_GENMASK(3, 2)
10597 #define  ADLS_DPCLKA_DDIJ_SEL_MASK                      REG_GENMASK(1, 0)
10598 #define  ADLS_DPCLKA_CFGCR_DDI_CLK_SEL_MASK(phy)        _PICK((phy), \
10599                                                         ADLS_DPCLKA_DDIA_SEL_MASK, \
10600                                                         ADLS_DPCLKA_DDIB_SEL_MASK, \
10601                                                         ADLS_DPCLKA_DDII_SEL_MASK, \
10602                                                         ADLS_DPCLKA_DDIJ_SEL_MASK, \
10603                                                         ADLS_DPCLKA_DDIK_SEL_MASK)
10604
10605 /* ICL PLL */
10606 #define DPLL0_ENABLE            0x46010
10607 #define DPLL1_ENABLE            0x46014
10608 #define _ADLS_DPLL2_ENABLE      0x46018
10609 #define _ADLS_DPLL3_ENABLE      0x46030
10610 #define  PLL_ENABLE             (1 << 31)
10611 #define  PLL_LOCK               (1 << 30)
10612 #define  PLL_POWER_ENABLE       (1 << 27)
10613 #define  PLL_POWER_STATE        (1 << 26)
10614 #define ICL_DPLL_ENABLE(pll)    _MMIO_PLL3(pll, DPLL0_ENABLE, DPLL1_ENABLE, \
10615                                            _ADLS_DPLL2_ENABLE, _ADLS_DPLL3_ENABLE)
10616
10617 #define _DG2_PLL3_ENABLE        0x4601C
10618
10619 #define DG2_PLL_ENABLE(pll) _MMIO_PLL3(pll, DPLL0_ENABLE, DPLL1_ENABLE, \
10620                                        _ADLS_DPLL2_ENABLE, _DG2_PLL3_ENABLE)
10621
10622 #define TBT_PLL_ENABLE          _MMIO(0x46020)
10623
10624 #define _MG_PLL1_ENABLE         0x46030
10625 #define _MG_PLL2_ENABLE         0x46034
10626 #define _MG_PLL3_ENABLE         0x46038
10627 #define _MG_PLL4_ENABLE         0x4603C
10628 /* Bits are the same as DPLL0_ENABLE */
10629 #define MG_PLL_ENABLE(tc_port)  _MMIO_PORT((tc_port), _MG_PLL1_ENABLE, \
10630                                            _MG_PLL2_ENABLE)
10631
10632 /* DG1 PLL */
10633 #define DG1_DPLL_ENABLE(pll)    _MMIO_PLL3(pll, DPLL0_ENABLE, DPLL1_ENABLE, \
10634                                            _MG_PLL1_ENABLE, _MG_PLL2_ENABLE)
10635
10636 /* ADL-P Type C PLL */
10637 #define PORTTC1_PLL_ENABLE      0x46038
10638 #define PORTTC2_PLL_ENABLE      0x46040
10639
10640 #define ADLP_PORTTC_PLL_ENABLE(tc_port)         _MMIO_PORT((tc_port), \
10641                                                             PORTTC1_PLL_ENABLE, \
10642                                                             PORTTC2_PLL_ENABLE)
10643
10644 #define _MG_REFCLKIN_CTL_PORT1                          0x16892C
10645 #define _MG_REFCLKIN_CTL_PORT2                          0x16992C
10646 #define _MG_REFCLKIN_CTL_PORT3                          0x16A92C
10647 #define _MG_REFCLKIN_CTL_PORT4                          0x16B92C
10648 #define   MG_REFCLKIN_CTL_OD_2_MUX(x)                   ((x) << 8)
10649 #define   MG_REFCLKIN_CTL_OD_2_MUX_MASK                 (0x7 << 8)
10650 #define MG_REFCLKIN_CTL(tc_port) _MMIO_PORT((tc_port), \
10651                                             _MG_REFCLKIN_CTL_PORT1, \
10652                                             _MG_REFCLKIN_CTL_PORT2)
10653
10654 #define _MG_CLKTOP2_CORECLKCTL1_PORT1                   0x1688D8
10655 #define _MG_CLKTOP2_CORECLKCTL1_PORT2                   0x1698D8
10656 #define _MG_CLKTOP2_CORECLKCTL1_PORT3                   0x16A8D8
10657 #define _MG_CLKTOP2_CORECLKCTL1_PORT4                   0x16B8D8
10658 #define   MG_CLKTOP2_CORECLKCTL1_B_DIVRATIO(x)          ((x) << 16)
10659 #define   MG_CLKTOP2_CORECLKCTL1_B_DIVRATIO_MASK        (0xff << 16)
10660 #define   MG_CLKTOP2_CORECLKCTL1_A_DIVRATIO(x)          ((x) << 8)
10661 #define   MG_CLKTOP2_CORECLKCTL1_A_DIVRATIO_MASK        (0xff << 8)
10662 #define MG_CLKTOP2_CORECLKCTL1(tc_port) _MMIO_PORT((tc_port), \
10663                                                    _MG_CLKTOP2_CORECLKCTL1_PORT1, \
10664                                                    _MG_CLKTOP2_CORECLKCTL1_PORT2)
10665
10666 #define _MG_CLKTOP2_HSCLKCTL_PORT1                      0x1688D4
10667 #define _MG_CLKTOP2_HSCLKCTL_PORT2                      0x1698D4
10668 #define _MG_CLKTOP2_HSCLKCTL_PORT3                      0x16A8D4
10669 #define _MG_CLKTOP2_HSCLKCTL_PORT4                      0x16B8D4
10670 #define   MG_CLKTOP2_HSCLKCTL_CORE_INPUTSEL(x)          ((x) << 16)
10671 #define   MG_CLKTOP2_HSCLKCTL_CORE_INPUTSEL_MASK        (0x1 << 16)
10672 #define   MG_CLKTOP2_HSCLKCTL_TLINEDRV_CLKSEL(x)        ((x) << 14)
10673 #define   MG_CLKTOP2_HSCLKCTL_TLINEDRV_CLKSEL_MASK      (0x3 << 14)
10674 #define   MG_CLKTOP2_HSCLKCTL_HSDIV_RATIO_MASK          (0x3 << 12)
10675 #define   MG_CLKTOP2_HSCLKCTL_HSDIV_RATIO_2             (0 << 12)
10676 #define   MG_CLKTOP2_HSCLKCTL_HSDIV_RATIO_3             (1 << 12)
10677 #define   MG_CLKTOP2_HSCLKCTL_HSDIV_RATIO_5             (2 << 12)
10678 #define   MG_CLKTOP2_HSCLKCTL_HSDIV_RATIO_7             (3 << 12)
10679 #define   MG_CLKTOP2_HSCLKCTL_DSDIV_RATIO(x)            ((x) << 8)
10680 #define   MG_CLKTOP2_HSCLKCTL_DSDIV_RATIO_SHIFT         8
10681 #define   MG_CLKTOP2_HSCLKCTL_DSDIV_RATIO_MASK          (0xf << 8)
10682 #define MG_CLKTOP2_HSCLKCTL(tc_port) _MMIO_PORT((tc_port), \
10683                                                 _MG_CLKTOP2_HSCLKCTL_PORT1, \
10684                                                 _MG_CLKTOP2_HSCLKCTL_PORT2)
10685
10686 #define _MG_PLL_DIV0_PORT1                              0x168A00
10687 #define _MG_PLL_DIV0_PORT2                              0x169A00
10688 #define _MG_PLL_DIV0_PORT3                              0x16AA00
10689 #define _MG_PLL_DIV0_PORT4                              0x16BA00
10690 #define   MG_PLL_DIV0_FRACNEN_H                         (1 << 30)
10691 #define   MG_PLL_DIV0_FBDIV_FRAC_MASK                   (0x3fffff << 8)
10692 #define   MG_PLL_DIV0_FBDIV_FRAC_SHIFT                  8
10693 #define   MG_PLL_DIV0_FBDIV_FRAC(x)                     ((x) << 8)
10694 #define   MG_PLL_DIV0_FBDIV_INT_MASK                    (0xff << 0)
10695 #define   MG_PLL_DIV0_FBDIV_INT(x)                      ((x) << 0)
10696 #define MG_PLL_DIV0(tc_port) _MMIO_PORT((tc_port), _MG_PLL_DIV0_PORT1, \
10697                                         _MG_PLL_DIV0_PORT2)
10698
10699 #define _MG_PLL_DIV1_PORT1                              0x168A04
10700 #define _MG_PLL_DIV1_PORT2                              0x169A04
10701 #define _MG_PLL_DIV1_PORT3                              0x16AA04
10702 #define _MG_PLL_DIV1_PORT4                              0x16BA04
10703 #define   MG_PLL_DIV1_IREF_NDIVRATIO(x)                 ((x) << 16)
10704 #define   MG_PLL_DIV1_DITHER_DIV_1                      (0 << 12)
10705 #define   MG_PLL_DIV1_DITHER_DIV_2                      (1 << 12)
10706 #define   MG_PLL_DIV1_DITHER_DIV_4                      (2 << 12)
10707 #define   MG_PLL_DIV1_DITHER_DIV_8                      (3 << 12)
10708 #define   MG_PLL_DIV1_NDIVRATIO(x)                      ((x) << 4)
10709 #define   MG_PLL_DIV1_FBPREDIV_MASK                     (0xf << 0)
10710 #define   MG_PLL_DIV1_FBPREDIV(x)                       ((x) << 0)
10711 #define MG_PLL_DIV1(tc_port) _MMIO_PORT((tc_port), _MG_PLL_DIV1_PORT1, \
10712                                         _MG_PLL_DIV1_PORT2)
10713
10714 #define _MG_PLL_LF_PORT1                                0x168A08
10715 #define _MG_PLL_LF_PORT2                                0x169A08
10716 #define _MG_PLL_LF_PORT3                                0x16AA08
10717 #define _MG_PLL_LF_PORT4                                0x16BA08
10718 #define   MG_PLL_LF_TDCTARGETCNT(x)                     ((x) << 24)
10719 #define   MG_PLL_LF_AFCCNTSEL_256                       (0 << 20)
10720 #define   MG_PLL_LF_AFCCNTSEL_512                       (1 << 20)
10721 #define   MG_PLL_LF_GAINCTRL(x)                         ((x) << 16)
10722 #define   MG_PLL_LF_INT_COEFF(x)                        ((x) << 8)
10723 #define   MG_PLL_LF_PROP_COEFF(x)                       ((x) << 0)
10724 #define MG_PLL_LF(tc_port) _MMIO_PORT((tc_port), _MG_PLL_LF_PORT1, \
10725                                       _MG_PLL_LF_PORT2)
10726
10727 #define _MG_PLL_FRAC_LOCK_PORT1                         0x168A0C
10728 #define _MG_PLL_FRAC_LOCK_PORT2                         0x169A0C
10729 #define _MG_PLL_FRAC_LOCK_PORT3                         0x16AA0C
10730 #define _MG_PLL_FRAC_LOCK_PORT4                         0x16BA0C
10731 #define   MG_PLL_FRAC_LOCK_TRUELOCK_CRIT_32             (1 << 18)
10732 #define   MG_PLL_FRAC_LOCK_EARLYLOCK_CRIT_32            (1 << 16)
10733 #define   MG_PLL_FRAC_LOCK_LOCKTHRESH(x)                ((x) << 11)
10734 #define   MG_PLL_FRAC_LOCK_DCODITHEREN                  (1 << 10)
10735 #define   MG_PLL_FRAC_LOCK_FEEDFWRDCAL_EN               (1 << 8)
10736 #define   MG_PLL_FRAC_LOCK_FEEDFWRDGAIN(x)              ((x) << 0)
10737 #define MG_PLL_FRAC_LOCK(tc_port) _MMIO_PORT((tc_port), \
10738                                              _MG_PLL_FRAC_LOCK_PORT1, \
10739                                              _MG_PLL_FRAC_LOCK_PORT2)
10740
10741 #define _MG_PLL_SSC_PORT1                               0x168A10
10742 #define _MG_PLL_SSC_PORT2                               0x169A10
10743 #define _MG_PLL_SSC_PORT3                               0x16AA10
10744 #define _MG_PLL_SSC_PORT4                               0x16BA10
10745 #define   MG_PLL_SSC_EN                                 (1 << 28)
10746 #define   MG_PLL_SSC_TYPE(x)                            ((x) << 26)
10747 #define   MG_PLL_SSC_STEPLENGTH(x)                      ((x) << 16)
10748 #define   MG_PLL_SSC_STEPNUM(x)                         ((x) << 10)
10749 #define   MG_PLL_SSC_FLLEN                              (1 << 9)
10750 #define   MG_PLL_SSC_STEPSIZE(x)                        ((x) << 0)
10751 #define MG_PLL_SSC(tc_port) _MMIO_PORT((tc_port), _MG_PLL_SSC_PORT1, \
10752                                        _MG_PLL_SSC_PORT2)
10753
10754 #define _MG_PLL_BIAS_PORT1                              0x168A14
10755 #define _MG_PLL_BIAS_PORT2                              0x169A14
10756 #define _MG_PLL_BIAS_PORT3                              0x16AA14
10757 #define _MG_PLL_BIAS_PORT4                              0x16BA14
10758 #define   MG_PLL_BIAS_BIAS_GB_SEL(x)                    ((x) << 30)
10759 #define   MG_PLL_BIAS_BIAS_GB_SEL_MASK                  (0x3 << 30)
10760 #define   MG_PLL_BIAS_INIT_DCOAMP(x)                    ((x) << 24)
10761 #define   MG_PLL_BIAS_INIT_DCOAMP_MASK                  (0x3f << 24)
10762 #define   MG_PLL_BIAS_BIAS_BONUS(x)                     ((x) << 16)
10763 #define   MG_PLL_BIAS_BIAS_BONUS_MASK                   (0xff << 16)
10764 #define   MG_PLL_BIAS_BIASCAL_EN                        (1 << 15)
10765 #define   MG_PLL_BIAS_CTRIM(x)                          ((x) << 8)
10766 #define   MG_PLL_BIAS_CTRIM_MASK                        (0x1f << 8)
10767 #define   MG_PLL_BIAS_VREF_RDAC(x)                      ((x) << 5)
10768 #define   MG_PLL_BIAS_VREF_RDAC_MASK                    (0x7 << 5)
10769 #define   MG_PLL_BIAS_IREFTRIM(x)                       ((x) << 0)
10770 #define   MG_PLL_BIAS_IREFTRIM_MASK                     (0x1f << 0)
10771 #define MG_PLL_BIAS(tc_port) _MMIO_PORT((tc_port), _MG_PLL_BIAS_PORT1, \
10772                                         _MG_PLL_BIAS_PORT2)
10773
10774 #define _MG_PLL_TDC_COLDST_BIAS_PORT1                   0x168A18
10775 #define _MG_PLL_TDC_COLDST_BIAS_PORT2                   0x169A18
10776 #define _MG_PLL_TDC_COLDST_BIAS_PORT3                   0x16AA18
10777 #define _MG_PLL_TDC_COLDST_BIAS_PORT4                   0x16BA18
10778 #define   MG_PLL_TDC_COLDST_IREFINT_EN                  (1 << 27)
10779 #define   MG_PLL_TDC_COLDST_REFBIAS_START_PULSE_W(x)    ((x) << 17)
10780 #define   MG_PLL_TDC_COLDST_COLDSTART                   (1 << 16)
10781 #define   MG_PLL_TDC_TDCOVCCORR_EN                      (1 << 2)
10782 #define   MG_PLL_TDC_TDCSEL(x)                          ((x) << 0)
10783 #define MG_PLL_TDC_COLDST_BIAS(tc_port) _MMIO_PORT((tc_port), \
10784                                                    _MG_PLL_TDC_COLDST_BIAS_PORT1, \
10785                                                    _MG_PLL_TDC_COLDST_BIAS_PORT2)
10786
10787 #define _ICL_DPLL0_CFGCR0               0x164000
10788 #define _ICL_DPLL1_CFGCR0               0x164080
10789 #define ICL_DPLL_CFGCR0(pll)            _MMIO_PLL(pll, _ICL_DPLL0_CFGCR0, \
10790                                                   _ICL_DPLL1_CFGCR0)
10791 #define   DPLL_CFGCR0_HDMI_MODE         (1 << 30)
10792 #define   DPLL_CFGCR0_SSC_ENABLE        (1 << 29)
10793 #define   DPLL_CFGCR0_SSC_ENABLE_ICL    (1 << 25)
10794 #define   DPLL_CFGCR0_LINK_RATE_MASK    (0xf << 25)
10795 #define   DPLL_CFGCR0_LINK_RATE_2700    (0 << 25)
10796 #define   DPLL_CFGCR0_LINK_RATE_1350    (1 << 25)
10797 #define   DPLL_CFGCR0_LINK_RATE_810     (2 << 25)
10798 #define   DPLL_CFGCR0_LINK_RATE_1620    (3 << 25)
10799 #define   DPLL_CFGCR0_LINK_RATE_1080    (4 << 25)
10800 #define   DPLL_CFGCR0_LINK_RATE_2160    (5 << 25)
10801 #define   DPLL_CFGCR0_LINK_RATE_3240    (6 << 25)
10802 #define   DPLL_CFGCR0_LINK_RATE_4050    (7 << 25)
10803 #define   DPLL_CFGCR0_DCO_FRACTION_MASK (0x7fff << 10)
10804 #define   DPLL_CFGCR0_DCO_FRACTION_SHIFT        (10)
10805 #define   DPLL_CFGCR0_DCO_FRACTION(x)   ((x) << 10)
10806 #define   DPLL_CFGCR0_DCO_INTEGER_MASK  (0x3ff)
10807
10808 #define _ICL_DPLL0_CFGCR1               0x164004
10809 #define _ICL_DPLL1_CFGCR1               0x164084
10810 #define ICL_DPLL_CFGCR1(pll)            _MMIO_PLL(pll, _ICL_DPLL0_CFGCR1, \
10811                                                   _ICL_DPLL1_CFGCR1)
10812 #define   DPLL_CFGCR1_QDIV_RATIO_MASK   (0xff << 10)
10813 #define   DPLL_CFGCR1_QDIV_RATIO_SHIFT  (10)
10814 #define   DPLL_CFGCR1_QDIV_RATIO(x)     ((x) << 10)
10815 #define   DPLL_CFGCR1_QDIV_MODE_SHIFT   (9)
10816 #define   DPLL_CFGCR1_QDIV_MODE(x)      ((x) << 9)
10817 #define   DPLL_CFGCR1_KDIV_MASK         (7 << 6)
10818 #define   DPLL_CFGCR1_KDIV_SHIFT                (6)
10819 #define   DPLL_CFGCR1_KDIV(x)           ((x) << 6)
10820 #define   DPLL_CFGCR1_KDIV_1            (1 << 6)
10821 #define   DPLL_CFGCR1_KDIV_2            (2 << 6)
10822 #define   DPLL_CFGCR1_KDIV_3            (4 << 6)
10823 #define   DPLL_CFGCR1_PDIV_MASK         (0xf << 2)
10824 #define   DPLL_CFGCR1_PDIV_SHIFT                (2)
10825 #define   DPLL_CFGCR1_PDIV(x)           ((x) << 2)
10826 #define   DPLL_CFGCR1_PDIV_2            (1 << 2)
10827 #define   DPLL_CFGCR1_PDIV_3            (2 << 2)
10828 #define   DPLL_CFGCR1_PDIV_5            (4 << 2)
10829 #define   DPLL_CFGCR1_PDIV_7            (8 << 2)
10830 #define   DPLL_CFGCR1_CENTRAL_FREQ      (3 << 0)
10831 #define   DPLL_CFGCR1_CENTRAL_FREQ_8400 (3 << 0)
10832 #define   TGL_DPLL_CFGCR1_CFSELOVRD_NORMAL_XTAL (0 << 0)
10833
10834 #define _TGL_DPLL0_CFGCR0               0x164284
10835 #define _TGL_DPLL1_CFGCR0               0x16428C
10836 #define _TGL_TBTPLL_CFGCR0              0x16429C
10837 #define TGL_DPLL_CFGCR0(pll)            _MMIO_PLL3(pll, _TGL_DPLL0_CFGCR0, \
10838                                                   _TGL_DPLL1_CFGCR0, \
10839                                                   _TGL_TBTPLL_CFGCR0)
10840 #define RKL_DPLL_CFGCR0(pll)            _MMIO_PLL(pll, _TGL_DPLL0_CFGCR0, \
10841                                                   _TGL_DPLL1_CFGCR0)
10842
10843 #define _TGL_DPLL0_CFGCR1               0x164288
10844 #define _TGL_DPLL1_CFGCR1               0x164290
10845 #define _TGL_TBTPLL_CFGCR1              0x1642A0
10846 #define TGL_DPLL_CFGCR1(pll)            _MMIO_PLL3(pll, _TGL_DPLL0_CFGCR1, \
10847                                                    _TGL_DPLL1_CFGCR1, \
10848                                                    _TGL_TBTPLL_CFGCR1)
10849 #define RKL_DPLL_CFGCR1(pll)            _MMIO_PLL(pll, _TGL_DPLL0_CFGCR1, \
10850                                                   _TGL_DPLL1_CFGCR1)
10851
10852 #define _DG1_DPLL2_CFGCR0               0x16C284
10853 #define _DG1_DPLL3_CFGCR0               0x16C28C
10854 #define DG1_DPLL_CFGCR0(pll)            _MMIO_PLL3(pll, _TGL_DPLL0_CFGCR0, \
10855                                                    _TGL_DPLL1_CFGCR0, \
10856                                                    _DG1_DPLL2_CFGCR0, \
10857                                                    _DG1_DPLL3_CFGCR0)
10858
10859 #define _DG1_DPLL2_CFGCR1               0x16C288
10860 #define _DG1_DPLL3_CFGCR1               0x16C290
10861 #define DG1_DPLL_CFGCR1(pll)            _MMIO_PLL3(pll, _TGL_DPLL0_CFGCR1, \
10862                                                    _TGL_DPLL1_CFGCR1, \
10863                                                    _DG1_DPLL2_CFGCR1, \
10864                                                    _DG1_DPLL3_CFGCR1)
10865
10866 /* For ADL-S DPLL4_CFGCR0/1 are used to control DPLL2 */
10867 #define _ADLS_DPLL3_CFGCR0              0x1642C0
10868 #define _ADLS_DPLL4_CFGCR0              0x164294
10869 #define ADLS_DPLL_CFGCR0(pll)           _MMIO_PLL3(pll, _TGL_DPLL0_CFGCR0, \
10870                                                    _TGL_DPLL1_CFGCR0, \
10871                                                    _ADLS_DPLL4_CFGCR0, \
10872                                                    _ADLS_DPLL3_CFGCR0)
10873
10874 #define _ADLS_DPLL3_CFGCR1              0x1642C4
10875 #define _ADLS_DPLL4_CFGCR1              0x164298
10876 #define ADLS_DPLL_CFGCR1(pll)           _MMIO_PLL3(pll, _TGL_DPLL0_CFGCR1, \
10877                                                    _TGL_DPLL1_CFGCR1, \
10878                                                    _ADLS_DPLL4_CFGCR1, \
10879                                                    _ADLS_DPLL3_CFGCR1)
10880
10881 #define _DKL_PHY1_BASE                  0x168000
10882 #define _DKL_PHY2_BASE                  0x169000
10883 #define _DKL_PHY3_BASE                  0x16A000
10884 #define _DKL_PHY4_BASE                  0x16B000
10885 #define _DKL_PHY5_BASE                  0x16C000
10886 #define _DKL_PHY6_BASE                  0x16D000
10887
10888 /* DEKEL PHY MMIO Address = Phy base + (internal address & ~index_mask) */
10889 #define _DKL_PLL_DIV0                   0x200
10890 #define   DKL_PLL_DIV0_INTEG_COEFF(x)   ((x) << 16)
10891 #define   DKL_PLL_DIV0_INTEG_COEFF_MASK (0x1F << 16)
10892 #define   DKL_PLL_DIV0_PROP_COEFF(x)    ((x) << 12)
10893 #define   DKL_PLL_DIV0_PROP_COEFF_MASK  (0xF << 12)
10894 #define   DKL_PLL_DIV0_FBPREDIV_SHIFT   (8)
10895 #define   DKL_PLL_DIV0_FBPREDIV(x)      ((x) << DKL_PLL_DIV0_FBPREDIV_SHIFT)
10896 #define   DKL_PLL_DIV0_FBPREDIV_MASK    (0xF << DKL_PLL_DIV0_FBPREDIV_SHIFT)
10897 #define   DKL_PLL_DIV0_FBDIV_INT(x)     ((x) << 0)
10898 #define   DKL_PLL_DIV0_FBDIV_INT_MASK   (0xFF << 0)
10899 #define DKL_PLL_DIV0(tc_port)           _MMIO(_PORT(tc_port, _DKL_PHY1_BASE, \
10900                                                     _DKL_PHY2_BASE) + \
10901                                                     _DKL_PLL_DIV0)
10902
10903 #define _DKL_PLL_DIV1                           0x204
10904 #define   DKL_PLL_DIV1_IREF_TRIM(x)             ((x) << 16)
10905 #define   DKL_PLL_DIV1_IREF_TRIM_MASK           (0x1F << 16)
10906 #define   DKL_PLL_DIV1_TDC_TARGET_CNT(x)        ((x) << 0)
10907 #define   DKL_PLL_DIV1_TDC_TARGET_CNT_MASK      (0xFF << 0)
10908 #define DKL_PLL_DIV1(tc_port)           _MMIO(_PORT(tc_port, _DKL_PHY1_BASE, \
10909                                                     _DKL_PHY2_BASE) + \
10910                                                     _DKL_PLL_DIV1)
10911
10912 #define _DKL_PLL_SSC                            0x210
10913 #define   DKL_PLL_SSC_IREF_NDIV_RATIO(x)        ((x) << 29)
10914 #define   DKL_PLL_SSC_IREF_NDIV_RATIO_MASK      (0x7 << 29)
10915 #define   DKL_PLL_SSC_STEP_LEN(x)               ((x) << 16)
10916 #define   DKL_PLL_SSC_STEP_LEN_MASK             (0xFF << 16)
10917 #define   DKL_PLL_SSC_STEP_NUM(x)               ((x) << 11)
10918 #define   DKL_PLL_SSC_STEP_NUM_MASK             (0x7 << 11)
10919 #define   DKL_PLL_SSC_EN                        (1 << 9)
10920 #define DKL_PLL_SSC(tc_port)            _MMIO(_PORT(tc_port, _DKL_PHY1_BASE, \
10921                                                     _DKL_PHY2_BASE) + \
10922                                                     _DKL_PLL_SSC)
10923
10924 #define _DKL_PLL_BIAS                   0x214
10925 #define   DKL_PLL_BIAS_FRAC_EN_H        (1 << 30)
10926 #define   DKL_PLL_BIAS_FBDIV_SHIFT      (8)
10927 #define   DKL_PLL_BIAS_FBDIV_FRAC(x)    ((x) << DKL_PLL_BIAS_FBDIV_SHIFT)
10928 #define   DKL_PLL_BIAS_FBDIV_FRAC_MASK  (0x3FFFFF << DKL_PLL_BIAS_FBDIV_SHIFT)
10929 #define DKL_PLL_BIAS(tc_port)           _MMIO(_PORT(tc_port, _DKL_PHY1_BASE, \
10930                                                     _DKL_PHY2_BASE) + \
10931                                                     _DKL_PLL_BIAS)
10932
10933 #define _DKL_PLL_TDC_COLDST_BIAS                0x218
10934 #define   DKL_PLL_TDC_SSC_STEP_SIZE(x)          ((x) << 8)
10935 #define   DKL_PLL_TDC_SSC_STEP_SIZE_MASK        (0xFF << 8)
10936 #define   DKL_PLL_TDC_FEED_FWD_GAIN(x)          ((x) << 0)
10937 #define   DKL_PLL_TDC_FEED_FWD_GAIN_MASK        (0xFF << 0)
10938 #define DKL_PLL_TDC_COLDST_BIAS(tc_port) _MMIO(_PORT(tc_port, \
10939                                                      _DKL_PHY1_BASE, \
10940                                                      _DKL_PHY2_BASE) + \
10941                                                      _DKL_PLL_TDC_COLDST_BIAS)
10942
10943 #define _DKL_REFCLKIN_CTL               0x12C
10944 /* Bits are the same as MG_REFCLKIN_CTL */
10945 #define DKL_REFCLKIN_CTL(tc_port)       _MMIO(_PORT(tc_port, \
10946                                                     _DKL_PHY1_BASE, \
10947                                                     _DKL_PHY2_BASE) + \
10948                                               _DKL_REFCLKIN_CTL)
10949
10950 #define _DKL_CLKTOP2_HSCLKCTL           0xD4
10951 /* Bits are the same as MG_CLKTOP2_HSCLKCTL */
10952 #define DKL_CLKTOP2_HSCLKCTL(tc_port)   _MMIO(_PORT(tc_port, \
10953                                                     _DKL_PHY1_BASE, \
10954                                                     _DKL_PHY2_BASE) + \
10955                                               _DKL_CLKTOP2_HSCLKCTL)
10956
10957 #define _DKL_CLKTOP2_CORECLKCTL1                0xD8
10958 /* Bits are the same as MG_CLKTOP2_CORECLKCTL1 */
10959 #define DKL_CLKTOP2_CORECLKCTL1(tc_port)        _MMIO(_PORT(tc_port, \
10960                                                             _DKL_PHY1_BASE, \
10961                                                             _DKL_PHY2_BASE) + \
10962                                                       _DKL_CLKTOP2_CORECLKCTL1)
10963
10964 #define _DKL_TX_DPCNTL0                         0x2C0
10965 #define  DKL_TX_PRESHOOT_COEFF(x)                       ((x) << 13)
10966 #define  DKL_TX_PRESHOOT_COEFF_MASK                     (0x1f << 13)
10967 #define  DKL_TX_DE_EMPHASIS_COEFF(x)            ((x) << 8)
10968 #define  DKL_TX_DE_EMPAHSIS_COEFF_MASK          (0x1f << 8)
10969 #define  DKL_TX_VSWING_CONTROL(x)                       ((x) << 0)
10970 #define  DKL_TX_VSWING_CONTROL_MASK                     (0x7 << 0)
10971 #define DKL_TX_DPCNTL0(tc_port) _MMIO(_PORT(tc_port, \
10972                                                      _DKL_PHY1_BASE, \
10973                                                      _DKL_PHY2_BASE) + \
10974                                                      _DKL_TX_DPCNTL0)
10975
10976 #define _DKL_TX_DPCNTL1                         0x2C4
10977 /* Bits are the same as DKL_TX_DPCNTRL0 */
10978 #define DKL_TX_DPCNTL1(tc_port) _MMIO(_PORT(tc_port, \
10979                                                      _DKL_PHY1_BASE, \
10980                                                      _DKL_PHY2_BASE) + \
10981                                                      _DKL_TX_DPCNTL1)
10982
10983 #define _DKL_TX_DPCNTL2                         0x2C8
10984 #define  DKL_TX_LOADGEN_SHARING_PMD_DISABLE            REG_BIT(12)
10985 #define  DKL_TX_DP20BITMODE                             (1 << 2)
10986 #define DKL_TX_DPCNTL2(tc_port) _MMIO(_PORT(tc_port, \
10987                                                      _DKL_PHY1_BASE, \
10988                                                      _DKL_PHY2_BASE) + \
10989                                                      _DKL_TX_DPCNTL2)
10990
10991 #define _DKL_TX_FW_CALIB                                0x2F8
10992 #define  DKL_TX_CFG_DISABLE_WAIT_INIT                   (1 << 7)
10993 #define DKL_TX_FW_CALIB(tc_port) _MMIO(_PORT(tc_port, \
10994                                                      _DKL_PHY1_BASE, \
10995                                                      _DKL_PHY2_BASE) + \
10996                                                      _DKL_TX_FW_CALIB)
10997
10998 #define _DKL_TX_PMD_LANE_SUS                            0xD00
10999 #define DKL_TX_PMD_LANE_SUS(tc_port) _MMIO(_PORT(tc_port, \
11000                                                           _DKL_PHY1_BASE, \
11001                                                           _DKL_PHY2_BASE) + \
11002                                                           _DKL_TX_PMD_LANE_SUS)
11003
11004 #define _DKL_TX_DW17                                    0xDC4
11005 #define DKL_TX_DW17(tc_port) _MMIO(_PORT(tc_port, \
11006                                                      _DKL_PHY1_BASE, \
11007                                                      _DKL_PHY2_BASE) + \
11008                                                      _DKL_TX_DW17)
11009
11010 #define _DKL_TX_DW18                                    0xDC8
11011 #define DKL_TX_DW18(tc_port) _MMIO(_PORT(tc_port, \
11012                                                      _DKL_PHY1_BASE, \
11013                                                      _DKL_PHY2_BASE) + \
11014                                                      _DKL_TX_DW18)
11015
11016 #define _DKL_DP_MODE                                    0xA0
11017 #define DKL_DP_MODE(tc_port) _MMIO(_PORT(tc_port, \
11018                                                      _DKL_PHY1_BASE, \
11019                                                      _DKL_PHY2_BASE) + \
11020                                                      _DKL_DP_MODE)
11021
11022 #define _DKL_CMN_UC_DW27                        0x36C
11023 #define  DKL_CMN_UC_DW27_UC_HEALTH              (0x1 << 15)
11024 #define DKL_CMN_UC_DW_27(tc_port)               _MMIO(_PORT(tc_port, \
11025                                                             _DKL_PHY1_BASE, \
11026                                                             _DKL_PHY2_BASE) + \
11027                                                             _DKL_CMN_UC_DW27)
11028
11029 /*
11030  * Each Dekel PHY is addressed through a 4KB aperture. Each PHY has more than
11031  * 4KB of register space, so a separate index is programmed in HIP_INDEX_REG0
11032  * or HIP_INDEX_REG1, based on the port number, to set the upper 2 address
11033  * bits that point the 4KB window into the full PHY register space.
11034  */
11035 #define _HIP_INDEX_REG0                 0x1010A0
11036 #define _HIP_INDEX_REG1                 0x1010A4
11037 #define HIP_INDEX_REG(tc_port)          _MMIO((tc_port) < 4 ? _HIP_INDEX_REG0 \
11038                                               : _HIP_INDEX_REG1)
11039 #define _HIP_INDEX_SHIFT(tc_port)       (8 * ((tc_port) % 4))
11040 #define HIP_INDEX_VAL(tc_port, val)     ((val) << _HIP_INDEX_SHIFT(tc_port))
11041
11042 /* BXT display engine PLL */
11043 #define BXT_DE_PLL_CTL                  _MMIO(0x6d000)
11044 #define   BXT_DE_PLL_RATIO(x)           (x)     /* {60,65,100} * 19.2MHz */
11045 #define   BXT_DE_PLL_RATIO_MASK         0xff
11046
11047 #define BXT_DE_PLL_ENABLE               _MMIO(0x46070)
11048 #define   BXT_DE_PLL_PLL_ENABLE         (1 << 31)
11049 #define   BXT_DE_PLL_LOCK               (1 << 30)
11050 #define   BXT_DE_PLL_FREQ_REQ           (1 << 23)
11051 #define   BXT_DE_PLL_FREQ_REQ_ACK       (1 << 22)
11052 #define   ICL_CDCLK_PLL_RATIO(x)        (x)
11053 #define   ICL_CDCLK_PLL_RATIO_MASK      0xff
11054
11055 /* GEN9 DC */
11056 #define DC_STATE_EN                     _MMIO(0x45504)
11057 #define  DC_STATE_DISABLE               0
11058 #define  DC_STATE_EN_DC3CO              REG_BIT(30)
11059 #define  DC_STATE_DC3CO_STATUS          REG_BIT(29)
11060 #define  DC_STATE_EN_UPTO_DC5           (1 << 0)
11061 #define  DC_STATE_EN_DC9                (1 << 3)
11062 #define  DC_STATE_EN_UPTO_DC6           (2 << 0)
11063 #define  DC_STATE_EN_UPTO_DC5_DC6_MASK   0x3
11064
11065 #define  DC_STATE_DEBUG                  _MMIO(0x45520)
11066 #define  DC_STATE_DEBUG_MASK_CORES      (1 << 0)
11067 #define  DC_STATE_DEBUG_MASK_MEMORY_UP  (1 << 1)
11068
11069 #define BXT_P_CR_MC_BIOS_REQ_0_0_0      _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x7114)
11070 #define  BXT_REQ_DATA_MASK                      0x3F
11071 #define  BXT_DRAM_CHANNEL_ACTIVE_SHIFT          12
11072 #define  BXT_DRAM_CHANNEL_ACTIVE_MASK           (0xF << 12)
11073 #define  BXT_MEMORY_FREQ_MULTIPLIER_HZ          133333333
11074
11075 #define BXT_D_CR_DRP0_DUNIT8                    0x1000
11076 #define BXT_D_CR_DRP0_DUNIT9                    0x1200
11077 #define  BXT_D_CR_DRP0_DUNIT_START              8
11078 #define  BXT_D_CR_DRP0_DUNIT_END                11
11079 #define BXT_D_CR_DRP0_DUNIT(x)  _MMIO(MCHBAR_MIRROR_BASE_SNB + \
11080                                       _PICK_EVEN((x) - 8, BXT_D_CR_DRP0_DUNIT8,\
11081                                                  BXT_D_CR_DRP0_DUNIT9))
11082 #define  BXT_DRAM_RANK_MASK                     0x3
11083 #define  BXT_DRAM_RANK_SINGLE                   0x1
11084 #define  BXT_DRAM_RANK_DUAL                     0x3
11085 #define  BXT_DRAM_WIDTH_MASK                    (0x3 << 4)
11086 #define  BXT_DRAM_WIDTH_SHIFT                   4
11087 #define  BXT_DRAM_WIDTH_X8                      (0x0 << 4)
11088 #define  BXT_DRAM_WIDTH_X16                     (0x1 << 4)
11089 #define  BXT_DRAM_WIDTH_X32                     (0x2 << 4)
11090 #define  BXT_DRAM_WIDTH_X64                     (0x3 << 4)
11091 #define  BXT_DRAM_SIZE_MASK                     (0x7 << 6)
11092 #define  BXT_DRAM_SIZE_SHIFT                    6
11093 #define  BXT_DRAM_SIZE_4GBIT                    (0x0 << 6)
11094 #define  BXT_DRAM_SIZE_6GBIT                    (0x1 << 6)
11095 #define  BXT_DRAM_SIZE_8GBIT                    (0x2 << 6)
11096 #define  BXT_DRAM_SIZE_12GBIT                   (0x3 << 6)
11097 #define  BXT_DRAM_SIZE_16GBIT                   (0x4 << 6)
11098 #define  BXT_DRAM_TYPE_MASK                     (0x7 << 22)
11099 #define  BXT_DRAM_TYPE_SHIFT                    22
11100 #define  BXT_DRAM_TYPE_DDR3                     (0x0 << 22)
11101 #define  BXT_DRAM_TYPE_LPDDR3                   (0x1 << 22)
11102 #define  BXT_DRAM_TYPE_LPDDR4                   (0x2 << 22)
11103 #define  BXT_DRAM_TYPE_DDR4                     (0x4 << 22)
11104
11105 #define SKL_MEMORY_FREQ_MULTIPLIER_HZ           266666666
11106 #define SKL_MC_BIOS_DATA_0_0_0_MCHBAR_PCU       _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x5E04)
11107 #define  SKL_REQ_DATA_MASK                      (0xF << 0)
11108 #define  DG1_GEAR_TYPE                          REG_BIT(16)
11109
11110 #define SKL_MAD_INTER_CHANNEL_0_0_0_MCHBAR_MCMAIN _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x5000)
11111 #define  SKL_DRAM_DDR_TYPE_MASK                 (0x3 << 0)
11112 #define  SKL_DRAM_DDR_TYPE_DDR4                 (0 << 0)
11113 #define  SKL_DRAM_DDR_TYPE_DDR3                 (1 << 0)
11114 #define  SKL_DRAM_DDR_TYPE_LPDDR3               (2 << 0)
11115 #define  SKL_DRAM_DDR_TYPE_LPDDR4               (3 << 0)
11116
11117 #define SKL_MAD_DIMM_CH0_0_0_0_MCHBAR_MCMAIN    _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x500C)
11118 #define SKL_MAD_DIMM_CH1_0_0_0_MCHBAR_MCMAIN    _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x5010)
11119 #define  SKL_DRAM_S_SHIFT                       16
11120 #define  SKL_DRAM_SIZE_MASK                     0x3F
11121 #define  SKL_DRAM_WIDTH_MASK                    (0x3 << 8)
11122 #define  SKL_DRAM_WIDTH_SHIFT                   8
11123 #define  SKL_DRAM_WIDTH_X8                      (0x0 << 8)
11124 #define  SKL_DRAM_WIDTH_X16                     (0x1 << 8)
11125 #define  SKL_DRAM_WIDTH_X32                     (0x2 << 8)
11126 #define  SKL_DRAM_RANK_MASK                     (0x1 << 10)
11127 #define  SKL_DRAM_RANK_SHIFT                    10
11128 #define  SKL_DRAM_RANK_1                        (0x0 << 10)
11129 #define  SKL_DRAM_RANK_2                        (0x1 << 10)
11130 #define  SKL_DRAM_RANK_MASK                     (0x1 << 10)
11131 #define  ICL_DRAM_SIZE_MASK                     0x7F
11132 #define  ICL_DRAM_WIDTH_MASK                    (0x3 << 7)
11133 #define  ICL_DRAM_WIDTH_SHIFT                   7
11134 #define  ICL_DRAM_WIDTH_X8                      (0x0 << 7)
11135 #define  ICL_DRAM_WIDTH_X16                     (0x1 << 7)
11136 #define  ICL_DRAM_WIDTH_X32                     (0x2 << 7)
11137 #define  ICL_DRAM_RANK_MASK                     (0x3 << 9)
11138 #define  ICL_DRAM_RANK_SHIFT                    9
11139 #define  ICL_DRAM_RANK_1                        (0x0 << 9)
11140 #define  ICL_DRAM_RANK_2                        (0x1 << 9)
11141 #define  ICL_DRAM_RANK_3                        (0x2 << 9)
11142 #define  ICL_DRAM_RANK_4                        (0x3 << 9)
11143
11144 #define SA_PERF_STATUS_0_0_0_MCHBAR_PC          _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x5918)
11145 #define  DG1_QCLK_RATIO_MASK                    REG_GENMASK(9, 2)
11146 #define  DG1_QCLK_REFERENCE                     REG_BIT(10)
11147
11148 #define MCHBAR_CH0_CR_TC_PRE_0_0_0_MCHBAR       _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x4000)
11149 #define   DG1_DRAM_T_RDPRE_MASK                 REG_GENMASK(16, 11)
11150 #define   DG1_DRAM_T_RP_MASK                    REG_GENMASK(6, 0)
11151 #define MCHBAR_CH0_CR_TC_PRE_0_0_0_MCHBAR_HIGH  _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x4004)
11152 #define   DG1_DRAM_T_RCD_MASK                   REG_GENMASK(15, 9)
11153 #define   DG1_DRAM_T_RAS_MASK                   REG_GENMASK(8, 1)
11154
11155 /*
11156  * Please see hsw_read_dcomp() and hsw_write_dcomp() before using this register,
11157  * since on HSW we can't write to it using intel_uncore_write.
11158  */
11159 #define D_COMP_HSW                      _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x5F0C)
11160 #define D_COMP_BDW                      _MMIO(0x138144)
11161 #define  D_COMP_RCOMP_IN_PROGRESS       (1 << 9)
11162 #define  D_COMP_COMP_FORCE              (1 << 8)
11163 #define  D_COMP_COMP_DISABLE            (1 << 0)
11164
11165 /* Pipe WM_LINETIME - watermark line time */
11166 #define _WM_LINETIME_A          0x45270
11167 #define _WM_LINETIME_B          0x45274
11168 #define WM_LINETIME(pipe) _MMIO_PIPE(pipe, _WM_LINETIME_A, _WM_LINETIME_B)
11169 #define  HSW_LINETIME_MASK      REG_GENMASK(8, 0)
11170 #define  HSW_LINETIME(x)        REG_FIELD_PREP(HSW_LINETIME_MASK, (x))
11171 #define  HSW_IPS_LINETIME_MASK  REG_GENMASK(24, 16)
11172 #define  HSW_IPS_LINETIME(x)    REG_FIELD_PREP(HSW_IPS_LINETIME_MASK, (x))
11173
11174 /* SFUSE_STRAP */
11175 #define SFUSE_STRAP                     _MMIO(0xc2014)
11176 #define  SFUSE_STRAP_FUSE_LOCK          (1 << 13)
11177 #define  SFUSE_STRAP_RAW_FREQUENCY      (1 << 8)
11178 #define  SFUSE_STRAP_DISPLAY_DISABLED   (1 << 7)
11179 #define  SFUSE_STRAP_CRT_DISABLED       (1 << 6)
11180 #define  SFUSE_STRAP_DDIF_DETECTED      (1 << 3)
11181 #define  SFUSE_STRAP_DDIB_DETECTED      (1 << 2)
11182 #define  SFUSE_STRAP_DDIC_DETECTED      (1 << 1)
11183 #define  SFUSE_STRAP_DDID_DETECTED      (1 << 0)
11184
11185 #define WM_MISC                         _MMIO(0x45260)
11186 #define  WM_MISC_DATA_PARTITION_5_6     (1 << 0)
11187
11188 #define WM_DBG                          _MMIO(0x45280)
11189 #define  WM_DBG_DISALLOW_MULTIPLE_LP    (1 << 0)
11190 #define  WM_DBG_DISALLOW_MAXFIFO        (1 << 1)
11191 #define  WM_DBG_DISALLOW_SPRITE         (1 << 2)
11192
11193 /* pipe CSC */
11194 #define _PIPE_A_CSC_COEFF_RY_GY 0x49010
11195 #define _PIPE_A_CSC_COEFF_BY    0x49014
11196 #define _PIPE_A_CSC_COEFF_RU_GU 0x49018
11197 #define _PIPE_A_CSC_COEFF_BU    0x4901c
11198 #define _PIPE_A_CSC_COEFF_RV_GV 0x49020
11199 #define _PIPE_A_CSC_COEFF_BV    0x49024
11200
11201 #define _PIPE_A_CSC_MODE        0x49028
11202 #define  ICL_CSC_ENABLE                 (1 << 31) /* icl+ */
11203 #define  ICL_OUTPUT_CSC_ENABLE          (1 << 30) /* icl+ */
11204 #define  CSC_BLACK_SCREEN_OFFSET        (1 << 2) /* ilk/snb */
11205 #define  CSC_POSITION_BEFORE_GAMMA      (1 << 1) /* pre-glk */
11206 #define  CSC_MODE_YUV_TO_RGB            (1 << 0) /* ilk/snb */
11207
11208 #define _PIPE_A_CSC_PREOFF_HI   0x49030
11209 #define _PIPE_A_CSC_PREOFF_ME   0x49034
11210 #define _PIPE_A_CSC_PREOFF_LO   0x49038
11211 #define _PIPE_A_CSC_POSTOFF_HI  0x49040
11212 #define _PIPE_A_CSC_POSTOFF_ME  0x49044
11213 #define _PIPE_A_CSC_POSTOFF_LO  0x49048
11214
11215 #define _PIPE_B_CSC_COEFF_RY_GY 0x49110
11216 #define _PIPE_B_CSC_COEFF_BY    0x49114
11217 #define _PIPE_B_CSC_COEFF_RU_GU 0x49118
11218 #define _PIPE_B_CSC_COEFF_BU    0x4911c
11219 #define _PIPE_B_CSC_COEFF_RV_GV 0x49120
11220 #define _PIPE_B_CSC_COEFF_BV    0x49124
11221 #define _PIPE_B_CSC_MODE        0x49128
11222 #define _PIPE_B_CSC_PREOFF_HI   0x49130
11223 #define _PIPE_B_CSC_PREOFF_ME   0x49134
11224 #define _PIPE_B_CSC_PREOFF_LO   0x49138
11225 #define _PIPE_B_CSC_POSTOFF_HI  0x49140
11226 #define _PIPE_B_CSC_POSTOFF_ME  0x49144
11227 #define _PIPE_B_CSC_POSTOFF_LO  0x49148
11228
11229 #define PIPE_CSC_COEFF_RY_GY(pipe)      _MMIO_PIPE(pipe, _PIPE_A_CSC_COEFF_RY_GY, _PIPE_B_CSC_COEFF_RY_GY)
11230 #define PIPE_CSC_COEFF_BY(pipe)         _MMIO_PIPE(pipe, _PIPE_A_CSC_COEFF_BY, _PIPE_B_CSC_COEFF_BY)
11231 #define PIPE_CSC_COEFF_RU_GU(pipe)      _MMIO_PIPE(pipe, _PIPE_A_CSC_COEFF_RU_GU, _PIPE_B_CSC_COEFF_RU_GU)
11232 #define PIPE_CSC_COEFF_BU(pipe)         _MMIO_PIPE(pipe, _PIPE_A_CSC_COEFF_BU, _PIPE_B_CSC_COEFF_BU)
11233 #define PIPE_CSC_COEFF_RV_GV(pipe)      _MMIO_PIPE(pipe, _PIPE_A_CSC_COEFF_RV_GV, _PIPE_B_CSC_COEFF_RV_GV)
11234 #define PIPE_CSC_COEFF_BV(pipe)         _MMIO_PIPE(pipe, _PIPE_A_CSC_COEFF_BV, _PIPE_B_CSC_COEFF_BV)
11235 #define PIPE_CSC_MODE(pipe)             _MMIO_PIPE(pipe, _PIPE_A_CSC_MODE, _PIPE_B_CSC_MODE)
11236 #define PIPE_CSC_PREOFF_HI(pipe)        _MMIO_PIPE(pipe, _PIPE_A_CSC_PREOFF_HI, _PIPE_B_CSC_PREOFF_HI)
11237 #define PIPE_CSC_PREOFF_ME(pipe)        _MMIO_PIPE(pipe, _PIPE_A_CSC_PREOFF_ME, _PIPE_B_CSC_PREOFF_ME)
11238 #define PIPE_CSC_PREOFF_LO(pipe)        _MMIO_PIPE(pipe, _PIPE_A_CSC_PREOFF_LO, _PIPE_B_CSC_PREOFF_LO)
11239 #define PIPE_CSC_POSTOFF_HI(pipe)       _MMIO_PIPE(pipe, _PIPE_A_CSC_POSTOFF_HI, _PIPE_B_CSC_POSTOFF_HI)
11240 #define PIPE_CSC_POSTOFF_ME(pipe)       _MMIO_PIPE(pipe, _PIPE_A_CSC_POSTOFF_ME, _PIPE_B_CSC_POSTOFF_ME)
11241 #define PIPE_CSC_POSTOFF_LO(pipe)       _MMIO_PIPE(pipe, _PIPE_A_CSC_POSTOFF_LO, _PIPE_B_CSC_POSTOFF_LO)
11242
11243 /* Pipe Output CSC */
11244 #define _PIPE_A_OUTPUT_CSC_COEFF_RY_GY  0x49050
11245 #define _PIPE_A_OUTPUT_CSC_COEFF_BY     0x49054
11246 #define _PIPE_A_OUTPUT_CSC_COEFF_RU_GU  0x49058
11247 #define _PIPE_A_OUTPUT_CSC_COEFF_BU     0x4905c
11248 #define _PIPE_A_OUTPUT_CSC_COEFF_RV_GV  0x49060
11249 #define _PIPE_A_OUTPUT_CSC_COEFF_BV     0x49064
11250 #define _PIPE_A_OUTPUT_CSC_PREOFF_HI    0x49068
11251 #define _PIPE_A_OUTPUT_CSC_PREOFF_ME    0x4906c
11252 #define _PIPE_A_OUTPUT_CSC_PREOFF_LO    0x49070
11253 #define _PIPE_A_OUTPUT_CSC_POSTOFF_HI   0x49074
11254 #define _PIPE_A_OUTPUT_CSC_POSTOFF_ME   0x49078
11255 #define _PIPE_A_OUTPUT_CSC_POSTOFF_LO   0x4907c
11256
11257 #define _PIPE_B_OUTPUT_CSC_COEFF_RY_GY  0x49150
11258 #define _PIPE_B_OUTPUT_CSC_COEFF_BY     0x49154
11259 #define _PIPE_B_OUTPUT_CSC_COEFF_RU_GU  0x49158
11260 #define _PIPE_B_OUTPUT_CSC_COEFF_BU     0x4915c
11261 #define _PIPE_B_OUTPUT_CSC_COEFF_RV_GV  0x49160
11262 #define _PIPE_B_OUTPUT_CSC_COEFF_BV     0x49164
11263 #define _PIPE_B_OUTPUT_CSC_PREOFF_HI    0x49168
11264 #define _PIPE_B_OUTPUT_CSC_PREOFF_ME    0x4916c
11265 #define _PIPE_B_OUTPUT_CSC_PREOFF_LO    0x49170
11266 #define _PIPE_B_OUTPUT_CSC_POSTOFF_HI   0x49174
11267 #define _PIPE_B_OUTPUT_CSC_POSTOFF_ME   0x49178
11268 #define _PIPE_B_OUTPUT_CSC_POSTOFF_LO   0x4917c
11269
11270 #define PIPE_CSC_OUTPUT_COEFF_RY_GY(pipe)       _MMIO_PIPE(pipe,\
11271                                                            _PIPE_A_OUTPUT_CSC_COEFF_RY_GY,\
11272                                                            _PIPE_B_OUTPUT_CSC_COEFF_RY_GY)
11273 #define PIPE_CSC_OUTPUT_COEFF_BY(pipe)          _MMIO_PIPE(pipe, \
11274                                                            _PIPE_A_OUTPUT_CSC_COEFF_BY, \
11275                                                            _PIPE_B_OUTPUT_CSC_COEFF_BY)
11276 #define PIPE_CSC_OUTPUT_COEFF_RU_GU(pipe)       _MMIO_PIPE(pipe, \
11277                                                            _PIPE_A_OUTPUT_CSC_COEFF_RU_GU, \
11278                                                            _PIPE_B_OUTPUT_CSC_COEFF_RU_GU)
11279 #define PIPE_CSC_OUTPUT_COEFF_BU(pipe)          _MMIO_PIPE(pipe, \
11280                                                            _PIPE_A_OUTPUT_CSC_COEFF_BU, \
11281                                                            _PIPE_B_OUTPUT_CSC_COEFF_BU)
11282 #define PIPE_CSC_OUTPUT_COEFF_RV_GV(pipe)       _MMIO_PIPE(pipe, \
11283                                                            _PIPE_A_OUTPUT_CSC_COEFF_RV_GV, \
11284                                                            _PIPE_B_OUTPUT_CSC_COEFF_RV_GV)
11285 #define PIPE_CSC_OUTPUT_COEFF_BV(pipe)          _MMIO_PIPE(pipe, \
11286                                                            _PIPE_A_OUTPUT_CSC_COEFF_BV, \
11287                                                            _PIPE_B_OUTPUT_CSC_COEFF_BV)
11288 #define PIPE_CSC_OUTPUT_PREOFF_HI(pipe)         _MMIO_PIPE(pipe, \
11289                                                            _PIPE_A_OUTPUT_CSC_PREOFF_HI, \
11290                                                            _PIPE_B_OUTPUT_CSC_PREOFF_HI)
11291 #define PIPE_CSC_OUTPUT_PREOFF_ME(pipe)         _MMIO_PIPE(pipe, \
11292                                                            _PIPE_A_OUTPUT_CSC_PREOFF_ME, \
11293                                                            _PIPE_B_OUTPUT_CSC_PREOFF_ME)
11294 #define PIPE_CSC_OUTPUT_PREOFF_LO(pipe)         _MMIO_PIPE(pipe, \
11295                                                            _PIPE_A_OUTPUT_CSC_PREOFF_LO, \
11296                                                            _PIPE_B_OUTPUT_CSC_PREOFF_LO)
11297 #define PIPE_CSC_OUTPUT_POSTOFF_HI(pipe)        _MMIO_PIPE(pipe, \
11298                                                            _PIPE_A_OUTPUT_CSC_POSTOFF_HI, \
11299                                                            _PIPE_B_OUTPUT_CSC_POSTOFF_HI)
11300 #define PIPE_CSC_OUTPUT_POSTOFF_ME(pipe)        _MMIO_PIPE(pipe, \
11301                                                            _PIPE_A_OUTPUT_CSC_POSTOFF_ME, \
11302                                                            _PIPE_B_OUTPUT_CSC_POSTOFF_ME)
11303 #define PIPE_CSC_OUTPUT_POSTOFF_LO(pipe)        _MMIO_PIPE(pipe, \
11304                                                            _PIPE_A_OUTPUT_CSC_POSTOFF_LO, \
11305                                                            _PIPE_B_OUTPUT_CSC_POSTOFF_LO)
11306
11307 /* pipe degamma/gamma LUTs on IVB+ */
11308 #define _PAL_PREC_INDEX_A       0x4A400
11309 #define _PAL_PREC_INDEX_B       0x4AC00
11310 #define _PAL_PREC_INDEX_C       0x4B400
11311 #define   PAL_PREC_10_12_BIT            (0 << 31)
11312 #define   PAL_PREC_SPLIT_MODE           (1 << 31)
11313 #define   PAL_PREC_AUTO_INCREMENT       (1 << 15)
11314 #define   PAL_PREC_INDEX_VALUE_MASK     (0x3ff << 0)
11315 #define   PAL_PREC_INDEX_VALUE(x)       ((x) << 0)
11316 #define _PAL_PREC_DATA_A        0x4A404
11317 #define _PAL_PREC_DATA_B        0x4AC04
11318 #define _PAL_PREC_DATA_C        0x4B404
11319 #define _PAL_PREC_GC_MAX_A      0x4A410
11320 #define _PAL_PREC_GC_MAX_B      0x4AC10
11321 #define _PAL_PREC_GC_MAX_C      0x4B410
11322 #define   PREC_PAL_DATA_RED_MASK        REG_GENMASK(29, 20)
11323 #define   PREC_PAL_DATA_GREEN_MASK      REG_GENMASK(19, 10)
11324 #define   PREC_PAL_DATA_BLUE_MASK       REG_GENMASK(9, 0)
11325 #define _PAL_PREC_EXT_GC_MAX_A  0x4A420
11326 #define _PAL_PREC_EXT_GC_MAX_B  0x4AC20
11327 #define _PAL_PREC_EXT_GC_MAX_C  0x4B420
11328 #define _PAL_PREC_EXT2_GC_MAX_A 0x4A430
11329 #define _PAL_PREC_EXT2_GC_MAX_B 0x4AC30
11330 #define _PAL_PREC_EXT2_GC_MAX_C 0x4B430
11331
11332 #define PREC_PAL_INDEX(pipe)            _MMIO_PIPE(pipe, _PAL_PREC_INDEX_A, _PAL_PREC_INDEX_B)
11333 #define PREC_PAL_DATA(pipe)             _MMIO_PIPE(pipe, _PAL_PREC_DATA_A, _PAL_PREC_DATA_B)
11334 #define PREC_PAL_GC_MAX(pipe, i)        _MMIO(_PIPE(pipe, _PAL_PREC_GC_MAX_A, _PAL_PREC_GC_MAX_B) + (i) * 4)
11335 #define PREC_PAL_EXT_GC_MAX(pipe, i)    _MMIO(_PIPE(pipe, _PAL_PREC_EXT_GC_MAX_A, _PAL_PREC_EXT_GC_MAX_B) + (i) * 4)
11336 #define PREC_PAL_EXT2_GC_MAX(pipe, i)   _MMIO(_PIPE(pipe, _PAL_PREC_EXT2_GC_MAX_A, _PAL_PREC_EXT2_GC_MAX_B) + (i) * 4)
11337
11338 #define _PRE_CSC_GAMC_INDEX_A   0x4A484
11339 #define _PRE_CSC_GAMC_INDEX_B   0x4AC84
11340 #define _PRE_CSC_GAMC_INDEX_C   0x4B484
11341 #define   PRE_CSC_GAMC_AUTO_INCREMENT   (1 << 10)
11342 #define _PRE_CSC_GAMC_DATA_A    0x4A488
11343 #define _PRE_CSC_GAMC_DATA_B    0x4AC88
11344 #define _PRE_CSC_GAMC_DATA_C    0x4B488
11345
11346 #define PRE_CSC_GAMC_INDEX(pipe)        _MMIO_PIPE(pipe, _PRE_CSC_GAMC_INDEX_A, _PRE_CSC_GAMC_INDEX_B)
11347 #define PRE_CSC_GAMC_DATA(pipe)         _MMIO_PIPE(pipe, _PRE_CSC_GAMC_DATA_A, _PRE_CSC_GAMC_DATA_B)
11348
11349 /* ICL Multi segmented gamma */
11350 #define _PAL_PREC_MULTI_SEG_INDEX_A     0x4A408
11351 #define _PAL_PREC_MULTI_SEG_INDEX_B     0x4AC08
11352 #define  PAL_PREC_MULTI_SEGMENT_AUTO_INCREMENT          REG_BIT(15)
11353 #define  PAL_PREC_MULTI_SEGMENT_INDEX_VALUE_MASK        REG_GENMASK(4, 0)
11354
11355 #define _PAL_PREC_MULTI_SEG_DATA_A      0x4A40C
11356 #define _PAL_PREC_MULTI_SEG_DATA_B      0x4AC0C
11357 #define  PAL_PREC_MULTI_SEG_RED_LDW_MASK   REG_GENMASK(29, 24)
11358 #define  PAL_PREC_MULTI_SEG_RED_UDW_MASK   REG_GENMASK(29, 20)
11359 #define  PAL_PREC_MULTI_SEG_GREEN_LDW_MASK REG_GENMASK(19, 14)
11360 #define  PAL_PREC_MULTI_SEG_GREEN_UDW_MASK REG_GENMASK(19, 10)
11361 #define  PAL_PREC_MULTI_SEG_BLUE_LDW_MASK  REG_GENMASK(9, 4)
11362 #define  PAL_PREC_MULTI_SEG_BLUE_UDW_MASK  REG_GENMASK(9, 0)
11363
11364 #define PREC_PAL_MULTI_SEG_INDEX(pipe)  _MMIO_PIPE(pipe, \
11365                                         _PAL_PREC_MULTI_SEG_INDEX_A, \
11366                                         _PAL_PREC_MULTI_SEG_INDEX_B)
11367 #define PREC_PAL_MULTI_SEG_DATA(pipe)   _MMIO_PIPE(pipe, \
11368                                         _PAL_PREC_MULTI_SEG_DATA_A, \
11369                                         _PAL_PREC_MULTI_SEG_DATA_B)
11370
11371 /* pipe CSC & degamma/gamma LUTs on CHV */
11372 #define _CGM_PIPE_A_CSC_COEFF01 (VLV_DISPLAY_BASE + 0x67900)
11373 #define _CGM_PIPE_A_CSC_COEFF23 (VLV_DISPLAY_BASE + 0x67904)
11374 #define _CGM_PIPE_A_CSC_COEFF45 (VLV_DISPLAY_BASE + 0x67908)
11375 #define _CGM_PIPE_A_CSC_COEFF67 (VLV_DISPLAY_BASE + 0x6790C)
11376 #define _CGM_PIPE_A_CSC_COEFF8  (VLV_DISPLAY_BASE + 0x67910)
11377 #define _CGM_PIPE_A_DEGAMMA     (VLV_DISPLAY_BASE + 0x66000)
11378 #define   CGM_PIPE_DEGAMMA_RED_MASK     REG_GENMASK(13, 0)
11379 #define   CGM_PIPE_DEGAMMA_GREEN_MASK   REG_GENMASK(29, 16)
11380 #define   CGM_PIPE_DEGAMMA_BLUE_MASK    REG_GENMASK(13, 0)
11381 #define _CGM_PIPE_A_GAMMA       (VLV_DISPLAY_BASE + 0x67000)
11382 #define   CGM_PIPE_GAMMA_RED_MASK       REG_GENMASK(9, 0)
11383 #define   CGM_PIPE_GAMMA_GREEN_MASK     REG_GENMASK(25, 16)
11384 #define   CGM_PIPE_GAMMA_BLUE_MASK      REG_GENMASK(9, 0)
11385 #define _CGM_PIPE_A_MODE        (VLV_DISPLAY_BASE + 0x67A00)
11386 #define   CGM_PIPE_MODE_GAMMA   (1 << 2)
11387 #define   CGM_PIPE_MODE_CSC     (1 << 1)
11388 #define   CGM_PIPE_MODE_DEGAMMA (1 << 0)
11389
11390 #define _CGM_PIPE_B_CSC_COEFF01 (VLV_DISPLAY_BASE + 0x69900)
11391 #define _CGM_PIPE_B_CSC_COEFF23 (VLV_DISPLAY_BASE + 0x69904)
11392 #define _CGM_PIPE_B_CSC_COEFF45 (VLV_DISPLAY_BASE + 0x69908)
11393 #define _CGM_PIPE_B_CSC_COEFF67 (VLV_DISPLAY_BASE + 0x6990C)
11394 #define _CGM_PIPE_B_CSC_COEFF8  (VLV_DISPLAY_BASE + 0x69910)
11395 #define _CGM_PIPE_B_DEGAMMA     (VLV_DISPLAY_BASE + 0x68000)
11396 #define _CGM_PIPE_B_GAMMA       (VLV_DISPLAY_BASE + 0x69000)
11397 #define _CGM_PIPE_B_MODE        (VLV_DISPLAY_BASE + 0x69A00)
11398
11399 #define CGM_PIPE_CSC_COEFF01(pipe)      _MMIO_PIPE(pipe, _CGM_PIPE_A_CSC_COEFF01, _CGM_PIPE_B_CSC_COEFF01)
11400 #define CGM_PIPE_CSC_COEFF23(pipe)      _MMIO_PIPE(pipe, _CGM_PIPE_A_CSC_COEFF23, _CGM_PIPE_B_CSC_COEFF23)
11401 #define CGM_PIPE_CSC_COEFF45(pipe)      _MMIO_PIPE(pipe, _CGM_PIPE_A_CSC_COEFF45, _CGM_PIPE_B_CSC_COEFF45)
11402 #define CGM_PIPE_CSC_COEFF67(pipe)      _MMIO_PIPE(pipe, _CGM_PIPE_A_CSC_COEFF67, _CGM_PIPE_B_CSC_COEFF67)
11403 #define CGM_PIPE_CSC_COEFF8(pipe)       _MMIO_PIPE(pipe, _CGM_PIPE_A_CSC_COEFF8, _CGM_PIPE_B_CSC_COEFF8)
11404 #define CGM_PIPE_DEGAMMA(pipe, i, w)    _MMIO(_PIPE(pipe, _CGM_PIPE_A_DEGAMMA, _CGM_PIPE_B_DEGAMMA) + (i) * 8 + (w) * 4)
11405 #define CGM_PIPE_GAMMA(pipe, i, w)      _MMIO(_PIPE(pipe, _CGM_PIPE_A_GAMMA, _CGM_PIPE_B_GAMMA) + (i) * 8 + (w) * 4)
11406 #define CGM_PIPE_MODE(pipe)             _MMIO_PIPE(pipe, _CGM_PIPE_A_MODE, _CGM_PIPE_B_MODE)
11407
11408 /* MIPI DSI registers */
11409
11410 #define _MIPI_PORT(port, a, c)  (((port) == PORT_A) ? a : c)    /* ports A and C only */
11411 #define _MMIO_MIPI(port, a, c)  _MMIO(_MIPI_PORT(port, a, c))
11412
11413 /* Gen11 DSI */
11414 #define _MMIO_DSI(tc, dsi0, dsi1)       _MMIO_TRANS((tc) - TRANSCODER_DSI_0, \
11415                                                     dsi0, dsi1)
11416
11417 #define MIPIO_TXESC_CLK_DIV1                    _MMIO(0x160004)
11418 #define  GLK_TX_ESC_CLK_DIV1_MASK                       0x3FF
11419 #define MIPIO_TXESC_CLK_DIV2                    _MMIO(0x160008)
11420 #define  GLK_TX_ESC_CLK_DIV2_MASK                       0x3FF
11421
11422 #define _ICL_DSI_ESC_CLK_DIV0           0x6b090
11423 #define _ICL_DSI_ESC_CLK_DIV1           0x6b890
11424 #define ICL_DSI_ESC_CLK_DIV(port)       _MMIO_PORT((port),      \
11425                                                         _ICL_DSI_ESC_CLK_DIV0, \
11426                                                         _ICL_DSI_ESC_CLK_DIV1)
11427 #define _ICL_DPHY_ESC_CLK_DIV0          0x162190
11428 #define _ICL_DPHY_ESC_CLK_DIV1          0x6C190
11429 #define ICL_DPHY_ESC_CLK_DIV(port)      _MMIO_PORT((port),      \
11430                                                 _ICL_DPHY_ESC_CLK_DIV0, \
11431                                                 _ICL_DPHY_ESC_CLK_DIV1)
11432 #define  ICL_BYTE_CLK_PER_ESC_CLK_MASK          (0x1f << 16)
11433 #define  ICL_BYTE_CLK_PER_ESC_CLK_SHIFT 16
11434 #define  ICL_ESC_CLK_DIV_MASK                   0x1ff
11435 #define  ICL_ESC_CLK_DIV_SHIFT                  0
11436 #define DSI_MAX_ESC_CLK                 20000           /* in KHz */
11437
11438 #define _ADL_MIPIO_REG                  0x180
11439 #define ADL_MIPIO_DW(port, dw)          _MMIO(_ICL_COMBOPHY(port) + _ADL_MIPIO_REG + 4 * (dw))
11440 #define   TX_ESC_CLK_DIV_PHY_SEL        REGBIT(16)
11441 #define   TX_ESC_CLK_DIV_PHY_MASK       REG_GENMASK(23, 16)
11442 #define   TX_ESC_CLK_DIV_PHY            REG_FIELD_PREP(TX_ESC_CLK_DIV_PHY_MASK, 0x7f)
11443
11444 #define _DSI_CMD_FRMCTL_0               0x6b034
11445 #define _DSI_CMD_FRMCTL_1               0x6b834
11446 #define DSI_CMD_FRMCTL(port)            _MMIO_PORT(port,        \
11447                                                    _DSI_CMD_FRMCTL_0,\
11448                                                    _DSI_CMD_FRMCTL_1)
11449 #define   DSI_FRAME_UPDATE_REQUEST              (1 << 31)
11450 #define   DSI_PERIODIC_FRAME_UPDATE_ENABLE      (1 << 29)
11451 #define   DSI_NULL_PACKET_ENABLE                (1 << 28)
11452 #define   DSI_FRAME_IN_PROGRESS                 (1 << 0)
11453
11454 #define _DSI_INTR_MASK_REG_0            0x6b070
11455 #define _DSI_INTR_MASK_REG_1            0x6b870
11456 #define DSI_INTR_MASK_REG(port)         _MMIO_PORT(port,        \
11457                                                    _DSI_INTR_MASK_REG_0,\
11458                                                    _DSI_INTR_MASK_REG_1)
11459
11460 #define _DSI_INTR_IDENT_REG_0           0x6b074
11461 #define _DSI_INTR_IDENT_REG_1           0x6b874
11462 #define DSI_INTR_IDENT_REG(port)        _MMIO_PORT(port,        \
11463                                                    _DSI_INTR_IDENT_REG_0,\
11464                                                    _DSI_INTR_IDENT_REG_1)
11465 #define   DSI_TE_EVENT                          (1 << 31)
11466 #define   DSI_RX_DATA_OR_BTA_TERMINATED         (1 << 30)
11467 #define   DSI_TX_DATA                           (1 << 29)
11468 #define   DSI_ULPS_ENTRY_DONE                   (1 << 28)
11469 #define   DSI_NON_TE_TRIGGER_RECEIVED           (1 << 27)
11470 #define   DSI_HOST_CHKSUM_ERROR                 (1 << 26)
11471 #define   DSI_HOST_MULTI_ECC_ERROR              (1 << 25)
11472 #define   DSI_HOST_SINGL_ECC_ERROR              (1 << 24)
11473 #define   DSI_HOST_CONTENTION_DETECTED          (1 << 23)
11474 #define   DSI_HOST_FALSE_CONTROL_ERROR          (1 << 22)
11475 #define   DSI_HOST_TIMEOUT_ERROR                (1 << 21)
11476 #define   DSI_HOST_LOW_POWER_TX_SYNC_ERROR      (1 << 20)
11477 #define   DSI_HOST_ESCAPE_MODE_ENTRY_ERROR      (1 << 19)
11478 #define   DSI_FRAME_UPDATE_DONE                 (1 << 16)
11479 #define   DSI_PROTOCOL_VIOLATION_REPORTED       (1 << 15)
11480 #define   DSI_INVALID_TX_LENGTH                 (1 << 13)
11481 #define   DSI_INVALID_VC                        (1 << 12)
11482 #define   DSI_INVALID_DATA_TYPE                 (1 << 11)
11483 #define   DSI_PERIPHERAL_CHKSUM_ERROR           (1 << 10)
11484 #define   DSI_PERIPHERAL_MULTI_ECC_ERROR        (1 << 9)
11485 #define   DSI_PERIPHERAL_SINGLE_ECC_ERROR       (1 << 8)
11486 #define   DSI_PERIPHERAL_CONTENTION_DETECTED    (1 << 7)
11487 #define   DSI_PERIPHERAL_FALSE_CTRL_ERROR       (1 << 6)
11488 #define   DSI_PERIPHERAL_TIMEOUT_ERROR          (1 << 5)
11489 #define   DSI_PERIPHERAL_LP_TX_SYNC_ERROR       (1 << 4)
11490 #define   DSI_PERIPHERAL_ESC_MODE_ENTRY_CMD_ERR (1 << 3)
11491 #define   DSI_EOT_SYNC_ERROR                    (1 << 2)
11492 #define   DSI_SOT_SYNC_ERROR                    (1 << 1)
11493 #define   DSI_SOT_ERROR                         (1 << 0)
11494
11495 /* Gen4+ Timestamp and Pipe Frame time stamp registers */
11496 #define GEN4_TIMESTAMP          _MMIO(0x2358)
11497 #define ILK_TIMESTAMP_HI        _MMIO(0x70070)
11498 #define IVB_TIMESTAMP_CTR       _MMIO(0x44070)
11499
11500 #define GEN9_TIMESTAMP_OVERRIDE                         _MMIO(0x44074)
11501 #define  GEN9_TIMESTAMP_OVERRIDE_US_COUNTER_DIVIDER_SHIFT       0
11502 #define  GEN9_TIMESTAMP_OVERRIDE_US_COUNTER_DIVIDER_MASK        0x3ff
11503 #define  GEN9_TIMESTAMP_OVERRIDE_US_COUNTER_DENOMINATOR_SHIFT   12
11504 #define  GEN9_TIMESTAMP_OVERRIDE_US_COUNTER_DENOMINATOR_MASK    (0xf << 12)
11505
11506 #define _PIPE_FRMTMSTMP_A               0x70048
11507 #define PIPE_FRMTMSTMP(pipe)            \
11508                         _MMIO_PIPE2(pipe, _PIPE_FRMTMSTMP_A)
11509
11510 /* BXT MIPI clock controls */
11511 #define BXT_MAX_VAR_OUTPUT_KHZ                  39500
11512
11513 #define BXT_MIPI_CLOCK_CTL                      _MMIO(0x46090)
11514 #define  BXT_MIPI1_DIV_SHIFT                    26
11515 #define  BXT_MIPI2_DIV_SHIFT                    10
11516 #define  BXT_MIPI_DIV_SHIFT(port)               \
11517                         _MIPI_PORT(port, BXT_MIPI1_DIV_SHIFT, \
11518                                         BXT_MIPI2_DIV_SHIFT)
11519
11520 /* TX control divider to select actual TX clock output from (8x/var) */
11521 #define  BXT_MIPI1_TX_ESCLK_SHIFT               26
11522 #define  BXT_MIPI2_TX_ESCLK_SHIFT               10
11523 #define  BXT_MIPI_TX_ESCLK_SHIFT(port)          \
11524                         _MIPI_PORT(port, BXT_MIPI1_TX_ESCLK_SHIFT, \
11525                                         BXT_MIPI2_TX_ESCLK_SHIFT)
11526 #define  BXT_MIPI1_TX_ESCLK_FIXDIV_MASK         (0x3F << 26)
11527 #define  BXT_MIPI2_TX_ESCLK_FIXDIV_MASK         (0x3F << 10)
11528 #define  BXT_MIPI_TX_ESCLK_FIXDIV_MASK(port)    \
11529                         _MIPI_PORT(port, BXT_MIPI1_TX_ESCLK_FIXDIV_MASK, \
11530                                         BXT_MIPI2_TX_ESCLK_FIXDIV_MASK)
11531 #define  BXT_MIPI_TX_ESCLK_DIVIDER(port, val)   \
11532                 (((val) & 0x3F) << BXT_MIPI_TX_ESCLK_SHIFT(port))
11533 /* RX upper control divider to select actual RX clock output from 8x */
11534 #define  BXT_MIPI1_RX_ESCLK_UPPER_SHIFT         21
11535 #define  BXT_MIPI2_RX_ESCLK_UPPER_SHIFT         5
11536 #define  BXT_MIPI_RX_ESCLK_UPPER_SHIFT(port)            \
11537                         _MIPI_PORT(port, BXT_MIPI1_RX_ESCLK_UPPER_SHIFT, \
11538                                         BXT_MIPI2_RX_ESCLK_UPPER_SHIFT)
11539 #define  BXT_MIPI1_RX_ESCLK_UPPER_FIXDIV_MASK           (3 << 21)
11540 #define  BXT_MIPI2_RX_ESCLK_UPPER_FIXDIV_MASK           (3 << 5)
11541 #define  BXT_MIPI_RX_ESCLK_UPPER_FIXDIV_MASK(port)      \
11542                         _MIPI_PORT(port, BXT_MIPI1_RX_ESCLK_UPPER_FIXDIV_MASK, \
11543                                         BXT_MIPI2_RX_ESCLK_UPPER_FIXDIV_MASK)
11544 #define  BXT_MIPI_RX_ESCLK_UPPER_DIVIDER(port, val)     \
11545                 (((val) & 3) << BXT_MIPI_RX_ESCLK_UPPER_SHIFT(port))
11546 /* 8/3X divider to select the actual 8/3X clock output from 8x */
11547 #define  BXT_MIPI1_8X_BY3_SHIFT                19
11548 #define  BXT_MIPI2_8X_BY3_SHIFT                3
11549 #define  BXT_MIPI_8X_BY3_SHIFT(port)          \
11550                         _MIPI_PORT(port, BXT_MIPI1_8X_BY3_SHIFT, \
11551                                         BXT_MIPI2_8X_BY3_SHIFT)
11552 #define  BXT_MIPI1_8X_BY3_DIVIDER_MASK         (3 << 19)
11553 #define  BXT_MIPI2_8X_BY3_DIVIDER_MASK         (3 << 3)
11554 #define  BXT_MIPI_8X_BY3_DIVIDER_MASK(port)    \
11555                         _MIPI_PORT(port, BXT_MIPI1_8X_BY3_DIVIDER_MASK, \
11556                                                 BXT_MIPI2_8X_BY3_DIVIDER_MASK)
11557 #define  BXT_MIPI_8X_BY3_DIVIDER(port, val)    \
11558                         (((val) & 3) << BXT_MIPI_8X_BY3_SHIFT(port))
11559 /* RX lower control divider to select actual RX clock output from 8x */
11560 #define  BXT_MIPI1_RX_ESCLK_LOWER_SHIFT         16
11561 #define  BXT_MIPI2_RX_ESCLK_LOWER_SHIFT         0
11562 #define  BXT_MIPI_RX_ESCLK_LOWER_SHIFT(port)            \
11563                         _MIPI_PORT(port, BXT_MIPI1_RX_ESCLK_LOWER_SHIFT, \
11564                                         BXT_MIPI2_RX_ESCLK_LOWER_SHIFT)
11565 #define  BXT_MIPI1_RX_ESCLK_LOWER_FIXDIV_MASK           (3 << 16)
11566 #define  BXT_MIPI2_RX_ESCLK_LOWER_FIXDIV_MASK           (3 << 0)
11567 #define  BXT_MIPI_RX_ESCLK_LOWER_FIXDIV_MASK(port)      \
11568                         _MIPI_PORT(port, BXT_MIPI1_RX_ESCLK_LOWER_FIXDIV_MASK, \
11569                                         BXT_MIPI2_RX_ESCLK_LOWER_FIXDIV_MASK)
11570 #define  BXT_MIPI_RX_ESCLK_LOWER_DIVIDER(port, val)     \
11571                 (((val) & 3) << BXT_MIPI_RX_ESCLK_LOWER_SHIFT(port))
11572
11573 #define RX_DIVIDER_BIT_1_2                     0x3
11574 #define RX_DIVIDER_BIT_3_4                     0xC
11575
11576 /* BXT MIPI mode configure */
11577 #define  _BXT_MIPIA_TRANS_HACTIVE                       0x6B0F8
11578 #define  _BXT_MIPIC_TRANS_HACTIVE                       0x6B8F8
11579 #define  BXT_MIPI_TRANS_HACTIVE(tc)     _MMIO_MIPI(tc, \
11580                 _BXT_MIPIA_TRANS_HACTIVE, _BXT_MIPIC_TRANS_HACTIVE)
11581
11582 #define  _BXT_MIPIA_TRANS_VACTIVE                       0x6B0FC
11583 #define  _BXT_MIPIC_TRANS_VACTIVE                       0x6B8FC
11584 #define  BXT_MIPI_TRANS_VACTIVE(tc)     _MMIO_MIPI(tc, \
11585                 _BXT_MIPIA_TRANS_VACTIVE, _BXT_MIPIC_TRANS_VACTIVE)
11586
11587 #define  _BXT_MIPIA_TRANS_VTOTAL                        0x6B100
11588 #define  _BXT_MIPIC_TRANS_VTOTAL                        0x6B900
11589 #define  BXT_MIPI_TRANS_VTOTAL(tc)      _MMIO_MIPI(tc, \
11590                 _BXT_MIPIA_TRANS_VTOTAL, _BXT_MIPIC_TRANS_VTOTAL)
11591
11592 #define BXT_DSI_PLL_CTL                 _MMIO(0x161000)
11593 #define  BXT_DSI_PLL_PVD_RATIO_SHIFT    16
11594 #define  BXT_DSI_PLL_PVD_RATIO_MASK     (3 << BXT_DSI_PLL_PVD_RATIO_SHIFT)
11595 #define  BXT_DSI_PLL_PVD_RATIO_1        (1 << BXT_DSI_PLL_PVD_RATIO_SHIFT)
11596 #define  BXT_DSIC_16X_BY1               (0 << 10)
11597 #define  BXT_DSIC_16X_BY2               (1 << 10)
11598 #define  BXT_DSIC_16X_BY3               (2 << 10)
11599 #define  BXT_DSIC_16X_BY4               (3 << 10)
11600 #define  BXT_DSIC_16X_MASK              (3 << 10)
11601 #define  BXT_DSIA_16X_BY1               (0 << 8)
11602 #define  BXT_DSIA_16X_BY2               (1 << 8)
11603 #define  BXT_DSIA_16X_BY3               (2 << 8)
11604 #define  BXT_DSIA_16X_BY4               (3 << 8)
11605 #define  BXT_DSIA_16X_MASK              (3 << 8)
11606 #define  BXT_DSI_FREQ_SEL_SHIFT         8
11607 #define  BXT_DSI_FREQ_SEL_MASK          (0xF << BXT_DSI_FREQ_SEL_SHIFT)
11608
11609 #define BXT_DSI_PLL_RATIO_MAX           0x7D
11610 #define BXT_DSI_PLL_RATIO_MIN           0x22
11611 #define GLK_DSI_PLL_RATIO_MAX           0x6F
11612 #define GLK_DSI_PLL_RATIO_MIN           0x22
11613 #define BXT_DSI_PLL_RATIO_MASK          0xFF
11614 #define BXT_REF_CLOCK_KHZ               19200
11615
11616 #define BXT_DSI_PLL_ENABLE              _MMIO(0x46080)
11617 #define  BXT_DSI_PLL_DO_ENABLE          (1 << 31)
11618 #define  BXT_DSI_PLL_LOCKED             (1 << 30)
11619
11620 #define _MIPIA_PORT_CTRL                        (VLV_DISPLAY_BASE + 0x61190)
11621 #define _MIPIC_PORT_CTRL                        (VLV_DISPLAY_BASE + 0x61700)
11622 #define MIPI_PORT_CTRL(port)    _MMIO_MIPI(port, _MIPIA_PORT_CTRL, _MIPIC_PORT_CTRL)
11623
11624  /* BXT port control */
11625 #define _BXT_MIPIA_PORT_CTRL                            0x6B0C0
11626 #define _BXT_MIPIC_PORT_CTRL                            0x6B8C0
11627 #define BXT_MIPI_PORT_CTRL(tc)  _MMIO_MIPI(tc, _BXT_MIPIA_PORT_CTRL, _BXT_MIPIC_PORT_CTRL)
11628
11629 /* ICL DSI MODE control */
11630 #define _ICL_DSI_IO_MODECTL_0                           0x6B094
11631 #define _ICL_DSI_IO_MODECTL_1                           0x6B894
11632 #define ICL_DSI_IO_MODECTL(port)        _MMIO_PORT(port,        \
11633                                                     _ICL_DSI_IO_MODECTL_0, \
11634                                                     _ICL_DSI_IO_MODECTL_1)
11635 #define  COMBO_PHY_MODE_DSI                             (1 << 0)
11636
11637 /* TGL DSI Chicken register */
11638 #define _TGL_DSI_CHKN_REG_0                     0x6B0C0
11639 #define _TGL_DSI_CHKN_REG_1                     0x6B8C0
11640 #define TGL_DSI_CHKN_REG(port)          _MMIO_PORT(port,        \
11641                                                     _TGL_DSI_CHKN_REG_0, \
11642                                                     _TGL_DSI_CHKN_REG_1)
11643 #define TGL_DSI_CHKN_LSHS_GB                    REG_GENMASK(15, 12)
11644
11645 /* Display Stream Splitter Control */
11646 #define DSS_CTL1                                _MMIO(0x67400)
11647 #define  SPLITTER_ENABLE                        (1 << 31)
11648 #define  JOINER_ENABLE                          (1 << 30)
11649 #define  DUAL_LINK_MODE_INTERLEAVE              (1 << 24)
11650 #define  DUAL_LINK_MODE_FRONTBACK               (0 << 24)
11651 #define  OVERLAP_PIXELS_MASK                    (0xf << 16)
11652 #define  OVERLAP_PIXELS(pixels)                 ((pixels) << 16)
11653 #define  LEFT_DL_BUF_TARGET_DEPTH_MASK          (0xfff << 0)
11654 #define  LEFT_DL_BUF_TARGET_DEPTH(pixels)       ((pixels) << 0)
11655 #define  MAX_DL_BUFFER_TARGET_DEPTH             0x5a0
11656
11657 #define DSS_CTL2                                _MMIO(0x67404)
11658 #define  LEFT_BRANCH_VDSC_ENABLE                (1 << 31)
11659 #define  RIGHT_BRANCH_VDSC_ENABLE               (1 << 15)
11660 #define  RIGHT_DL_BUF_TARGET_DEPTH_MASK         (0xfff << 0)
11661 #define  RIGHT_DL_BUF_TARGET_DEPTH(pixels)      ((pixels) << 0)
11662
11663 #define _ICL_PIPE_DSS_CTL1_PB                   0x78200
11664 #define _ICL_PIPE_DSS_CTL1_PC                   0x78400
11665 #define ICL_PIPE_DSS_CTL1(pipe)                 _MMIO_PIPE((pipe) - PIPE_B, \
11666                                                            _ICL_PIPE_DSS_CTL1_PB, \
11667                                                            _ICL_PIPE_DSS_CTL1_PC)
11668 #define  BIG_JOINER_ENABLE                      (1 << 29)
11669 #define  MASTER_BIG_JOINER_ENABLE               (1 << 28)
11670 #define  VGA_CENTERING_ENABLE                   (1 << 27)
11671 #define  SPLITTER_CONFIGURATION_MASK            REG_GENMASK(26, 25)
11672 #define  SPLITTER_CONFIGURATION_2_SEGMENT       REG_FIELD_PREP(SPLITTER_CONFIGURATION_MASK, 0)
11673 #define  SPLITTER_CONFIGURATION_4_SEGMENT       REG_FIELD_PREP(SPLITTER_CONFIGURATION_MASK, 1)
11674 #define  UNCOMPRESSED_JOINER_MASTER             (1 << 21)
11675 #define  UNCOMPRESSED_JOINER_SLAVE              (1 << 20)
11676
11677 #define _ICL_PIPE_DSS_CTL2_PB                   0x78204
11678 #define _ICL_PIPE_DSS_CTL2_PC                   0x78404
11679 #define ICL_PIPE_DSS_CTL2(pipe)                 _MMIO_PIPE((pipe) - PIPE_B, \
11680                                                            _ICL_PIPE_DSS_CTL2_PB, \
11681                                                            _ICL_PIPE_DSS_CTL2_PC)
11682
11683 #define BXT_P_DSI_REGULATOR_CFG                 _MMIO(0x160020)
11684 #define  STAP_SELECT                                    (1 << 0)
11685
11686 #define BXT_P_DSI_REGULATOR_TX_CTRL             _MMIO(0x160054)
11687 #define  HS_IO_CTRL_SELECT                              (1 << 0)
11688
11689 #define  DPI_ENABLE                                     (1 << 31) /* A + C */
11690 #define  MIPIA_MIPI4DPHY_DELAY_COUNT_SHIFT              27
11691 #define  MIPIA_MIPI4DPHY_DELAY_COUNT_MASK               (0xf << 27)
11692 #define  DUAL_LINK_MODE_SHIFT                           26
11693 #define  DUAL_LINK_MODE_MASK                            (1 << 26)
11694 #define  DUAL_LINK_MODE_FRONT_BACK                      (0 << 26)
11695 #define  DUAL_LINK_MODE_PIXEL_ALTERNATIVE               (1 << 26)
11696 #define  DITHERING_ENABLE                               (1 << 25) /* A + C */
11697 #define  FLOPPED_HSTX                                   (1 << 23)
11698 #define  DE_INVERT                                      (1 << 19) /* XXX */
11699 #define  MIPIA_FLISDSI_DELAY_COUNT_SHIFT                18
11700 #define  MIPIA_FLISDSI_DELAY_COUNT_MASK                 (0xf << 18)
11701 #define  AFE_LATCHOUT                                   (1 << 17)
11702 #define  LP_OUTPUT_HOLD                                 (1 << 16)
11703 #define  MIPIC_FLISDSI_DELAY_COUNT_HIGH_SHIFT           15
11704 #define  MIPIC_FLISDSI_DELAY_COUNT_HIGH_MASK            (1 << 15)
11705 #define  MIPIC_MIPI4DPHY_DELAY_COUNT_SHIFT              11
11706 #define  MIPIC_MIPI4DPHY_DELAY_COUNT_MASK               (0xf << 11)
11707 #define  CSB_SHIFT                                      9
11708 #define  CSB_MASK                                       (3 << 9)
11709 #define  CSB_20MHZ                                      (0 << 9)
11710 #define  CSB_10MHZ                                      (1 << 9)
11711 #define  CSB_40MHZ                                      (2 << 9)
11712 #define  BANDGAP_MASK                                   (1 << 8)
11713 #define  BANDGAP_PNW_CIRCUIT                            (0 << 8)
11714 #define  BANDGAP_LNC_CIRCUIT                            (1 << 8)
11715 #define  MIPIC_FLISDSI_DELAY_COUNT_LOW_SHIFT            5
11716 #define  MIPIC_FLISDSI_DELAY_COUNT_LOW_MASK             (7 << 5)
11717 #define  TEARING_EFFECT_DELAY                           (1 << 4) /* A + C */
11718 #define  TEARING_EFFECT_SHIFT                           2 /* A + C */
11719 #define  TEARING_EFFECT_MASK                            (3 << 2)
11720 #define  TEARING_EFFECT_OFF                             (0 << 2)
11721 #define  TEARING_EFFECT_DSI                             (1 << 2)
11722 #define  TEARING_EFFECT_GPIO                            (2 << 2)
11723 #define  LANE_CONFIGURATION_SHIFT                       0
11724 #define  LANE_CONFIGURATION_MASK                        (3 << 0)
11725 #define  LANE_CONFIGURATION_4LANE                       (0 << 0)
11726 #define  LANE_CONFIGURATION_DUAL_LINK_A                 (1 << 0)
11727 #define  LANE_CONFIGURATION_DUAL_LINK_B                 (2 << 0)
11728
11729 #define _MIPIA_TEARING_CTRL                     (VLV_DISPLAY_BASE + 0x61194)
11730 #define _MIPIC_TEARING_CTRL                     (VLV_DISPLAY_BASE + 0x61704)
11731 #define MIPI_TEARING_CTRL(port)                 _MMIO_MIPI(port, _MIPIA_TEARING_CTRL, _MIPIC_TEARING_CTRL)
11732 #define  TEARING_EFFECT_DELAY_SHIFT                     0
11733 #define  TEARING_EFFECT_DELAY_MASK                      (0xffff << 0)
11734
11735 /* XXX: all bits reserved */
11736 #define _MIPIA_AUTOPWG                  (VLV_DISPLAY_BASE + 0x611a0)
11737
11738 /* MIPI DSI Controller and D-PHY registers */
11739
11740 #define _MIPIA_DEVICE_READY             (dev_priv->mipi_mmio_base + 0xb000)
11741 #define _MIPIC_DEVICE_READY             (dev_priv->mipi_mmio_base + 0xb800)
11742 #define MIPI_DEVICE_READY(port)         _MMIO_MIPI(port, _MIPIA_DEVICE_READY, _MIPIC_DEVICE_READY)
11743 #define  BUS_POSSESSION                                 (1 << 3) /* set to give bus to receiver */
11744 #define  ULPS_STATE_MASK                                (3 << 1)
11745 #define  ULPS_STATE_ENTER                               (2 << 1)
11746 #define  ULPS_STATE_EXIT                                (1 << 1)
11747 #define  ULPS_STATE_NORMAL_OPERATION                    (0 << 1)
11748 #define  DEVICE_READY                                   (1 << 0)
11749
11750 #define _MIPIA_INTR_STAT                (dev_priv->mipi_mmio_base + 0xb004)
11751 #define _MIPIC_INTR_STAT                (dev_priv->mipi_mmio_base + 0xb804)
11752 #define MIPI_INTR_STAT(port)            _MMIO_MIPI(port, _MIPIA_INTR_STAT, _MIPIC_INTR_STAT)
11753 #define _MIPIA_INTR_EN                  (dev_priv->mipi_mmio_base + 0xb008)
11754 #define _MIPIC_INTR_EN                  (dev_priv->mipi_mmio_base + 0xb808)
11755 #define MIPI_INTR_EN(port)              _MMIO_MIPI(port, _MIPIA_INTR_EN, _MIPIC_INTR_EN)
11756 #define  TEARING_EFFECT                                 (1 << 31)
11757 #define  SPL_PKT_SENT_INTERRUPT                         (1 << 30)
11758 #define  GEN_READ_DATA_AVAIL                            (1 << 29)
11759 #define  LP_GENERIC_WR_FIFO_FULL                        (1 << 28)
11760 #define  HS_GENERIC_WR_FIFO_FULL                        (1 << 27)
11761 #define  RX_PROT_VIOLATION                              (1 << 26)
11762 #define  RX_INVALID_TX_LENGTH                           (1 << 25)
11763 #define  ACK_WITH_NO_ERROR                              (1 << 24)
11764 #define  TURN_AROUND_ACK_TIMEOUT                        (1 << 23)
11765 #define  LP_RX_TIMEOUT                                  (1 << 22)
11766 #define  HS_TX_TIMEOUT                                  (1 << 21)
11767 #define  DPI_FIFO_UNDERRUN                              (1 << 20)
11768 #define  LOW_CONTENTION                                 (1 << 19)
11769 #define  HIGH_CONTENTION                                (1 << 18)
11770 #define  TXDSI_VC_ID_INVALID                            (1 << 17)
11771 #define  TXDSI_DATA_TYPE_NOT_RECOGNISED                 (1 << 16)
11772 #define  TXCHECKSUM_ERROR                               (1 << 15)
11773 #define  TXECC_MULTIBIT_ERROR                           (1 << 14)
11774 #define  TXECC_SINGLE_BIT_ERROR                         (1 << 13)
11775 #define  TXFALSE_CONTROL_ERROR                          (1 << 12)
11776 #define  RXDSI_VC_ID_INVALID                            (1 << 11)
11777 #define  RXDSI_DATA_TYPE_NOT_REGOGNISED                 (1 << 10)
11778 #define  RXCHECKSUM_ERROR                               (1 << 9)
11779 #define  RXECC_MULTIBIT_ERROR                           (1 << 8)
11780 #define  RXECC_SINGLE_BIT_ERROR                         (1 << 7)
11781 #define  RXFALSE_CONTROL_ERROR                          (1 << 6)
11782 #define  RXHS_RECEIVE_TIMEOUT_ERROR                     (1 << 5)
11783 #define  RX_LP_TX_SYNC_ERROR                            (1 << 4)
11784 #define  RXEXCAPE_MODE_ENTRY_ERROR                      (1 << 3)
11785 #define  RXEOT_SYNC_ERROR                               (1 << 2)
11786 #define  RXSOT_SYNC_ERROR                               (1 << 1)
11787 #define  RXSOT_ERROR                                    (1 << 0)
11788
11789 #define _MIPIA_DSI_FUNC_PRG             (dev_priv->mipi_mmio_base + 0xb00c)
11790 #define _MIPIC_DSI_FUNC_PRG             (dev_priv->mipi_mmio_base + 0xb80c)
11791 #define MIPI_DSI_FUNC_PRG(port)         _MMIO_MIPI(port, _MIPIA_DSI_FUNC_PRG, _MIPIC_DSI_FUNC_PRG)
11792 #define  CMD_MODE_DATA_WIDTH_MASK                       (7 << 13)
11793 #define  CMD_MODE_NOT_SUPPORTED                         (0 << 13)
11794 #define  CMD_MODE_DATA_WIDTH_16_BIT                     (1 << 13)
11795 #define  CMD_MODE_DATA_WIDTH_9_BIT                      (2 << 13)
11796 #define  CMD_MODE_DATA_WIDTH_8_BIT                      (3 << 13)
11797 #define  CMD_MODE_DATA_WIDTH_OPTION1                    (4 << 13)
11798 #define  CMD_MODE_DATA_WIDTH_OPTION2                    (5 << 13)
11799 #define  VID_MODE_FORMAT_MASK                           (0xf << 7)
11800 #define  VID_MODE_NOT_SUPPORTED                         (0 << 7)
11801 #define  VID_MODE_FORMAT_RGB565                         (1 << 7)
11802 #define  VID_MODE_FORMAT_RGB666_PACKED                  (2 << 7)
11803 #define  VID_MODE_FORMAT_RGB666                         (3 << 7)
11804 #define  VID_MODE_FORMAT_RGB888                         (4 << 7)
11805 #define  CMD_MODE_CHANNEL_NUMBER_SHIFT                  5
11806 #define  CMD_MODE_CHANNEL_NUMBER_MASK                   (3 << 5)
11807 #define  VID_MODE_CHANNEL_NUMBER_SHIFT                  3
11808 #define  VID_MODE_CHANNEL_NUMBER_MASK                   (3 << 3)
11809 #define  DATA_LANES_PRG_REG_SHIFT                       0
11810 #define  DATA_LANES_PRG_REG_MASK                        (7 << 0)
11811
11812 #define _MIPIA_HS_TX_TIMEOUT            (dev_priv->mipi_mmio_base + 0xb010)
11813 #define _MIPIC_HS_TX_TIMEOUT            (dev_priv->mipi_mmio_base + 0xb810)
11814 #define MIPI_HS_TX_TIMEOUT(port)        _MMIO_MIPI(port, _MIPIA_HS_TX_TIMEOUT, _MIPIC_HS_TX_TIMEOUT)
11815 #define  HIGH_SPEED_TX_TIMEOUT_COUNTER_MASK             0xffffff
11816
11817 #define _MIPIA_LP_RX_TIMEOUT            (dev_priv->mipi_mmio_base + 0xb014)
11818 #define _MIPIC_LP_RX_TIMEOUT            (dev_priv->mipi_mmio_base + 0xb814)
11819 #define MIPI_LP_RX_TIMEOUT(port)        _MMIO_MIPI(port, _MIPIA_LP_RX_TIMEOUT, _MIPIC_LP_RX_TIMEOUT)
11820 #define  LOW_POWER_RX_TIMEOUT_COUNTER_MASK              0xffffff
11821
11822 #define _MIPIA_TURN_AROUND_TIMEOUT      (dev_priv->mipi_mmio_base + 0xb018)
11823 #define _MIPIC_TURN_AROUND_TIMEOUT      (dev_priv->mipi_mmio_base + 0xb818)
11824 #define MIPI_TURN_AROUND_TIMEOUT(port)  _MMIO_MIPI(port, _MIPIA_TURN_AROUND_TIMEOUT, _MIPIC_TURN_AROUND_TIMEOUT)
11825 #define  TURN_AROUND_TIMEOUT_MASK                       0x3f
11826
11827 #define _MIPIA_DEVICE_RESET_TIMER       (dev_priv->mipi_mmio_base + 0xb01c)
11828 #define _MIPIC_DEVICE_RESET_TIMER       (dev_priv->mipi_mmio_base + 0xb81c)
11829 #define MIPI_DEVICE_RESET_TIMER(port)   _MMIO_MIPI(port, _MIPIA_DEVICE_RESET_TIMER, _MIPIC_DEVICE_RESET_TIMER)
11830 #define  DEVICE_RESET_TIMER_MASK                        0xffff
11831
11832 #define _MIPIA_DPI_RESOLUTION           (dev_priv->mipi_mmio_base + 0xb020)
11833 #define _MIPIC_DPI_RESOLUTION           (dev_priv->mipi_mmio_base + 0xb820)
11834 #define MIPI_DPI_RESOLUTION(port)       _MMIO_MIPI(port, _MIPIA_DPI_RESOLUTION, _MIPIC_DPI_RESOLUTION)
11835 #define  VERTICAL_ADDRESS_SHIFT                         16
11836 #define  VERTICAL_ADDRESS_MASK                          (0xffff << 16)
11837 #define  HORIZONTAL_ADDRESS_SHIFT                       0
11838 #define  HORIZONTAL_ADDRESS_MASK                        0xffff
11839
11840 #define _MIPIA_DBI_FIFO_THROTTLE        (dev_priv->mipi_mmio_base + 0xb024)
11841 #define _MIPIC_DBI_FIFO_THROTTLE        (dev_priv->mipi_mmio_base + 0xb824)
11842 #define MIPI_DBI_FIFO_THROTTLE(port)    _MMIO_MIPI(port, _MIPIA_DBI_FIFO_THROTTLE, _MIPIC_DBI_FIFO_THROTTLE)
11843 #define  DBI_FIFO_EMPTY_HALF                            (0 << 0)
11844 #define  DBI_FIFO_EMPTY_QUARTER                         (1 << 0)
11845 #define  DBI_FIFO_EMPTY_7_LOCATIONS                     (2 << 0)
11846
11847 /* regs below are bits 15:0 */
11848 #define _MIPIA_HSYNC_PADDING_COUNT      (dev_priv->mipi_mmio_base + 0xb028)
11849 #define _MIPIC_HSYNC_PADDING_COUNT      (dev_priv->mipi_mmio_base + 0xb828)
11850 #define MIPI_HSYNC_PADDING_COUNT(port)  _MMIO_MIPI(port, _MIPIA_HSYNC_PADDING_COUNT, _MIPIC_HSYNC_PADDING_COUNT)
11851
11852 #define _MIPIA_HBP_COUNT                (dev_priv->mipi_mmio_base + 0xb02c)
11853 #define _MIPIC_HBP_COUNT                (dev_priv->mipi_mmio_base + 0xb82c)
11854 #define MIPI_HBP_COUNT(port)            _MMIO_MIPI(port, _MIPIA_HBP_COUNT, _MIPIC_HBP_COUNT)
11855
11856 #define _MIPIA_HFP_COUNT                (dev_priv->mipi_mmio_base + 0xb030)
11857 #define _MIPIC_HFP_COUNT                (dev_priv->mipi_mmio_base + 0xb830)
11858 #define MIPI_HFP_COUNT(port)            _MMIO_MIPI(port, _MIPIA_HFP_COUNT, _MIPIC_HFP_COUNT)
11859
11860 #define _MIPIA_HACTIVE_AREA_COUNT       (dev_priv->mipi_mmio_base + 0xb034)
11861 #define _MIPIC_HACTIVE_AREA_COUNT       (dev_priv->mipi_mmio_base + 0xb834)
11862 #define MIPI_HACTIVE_AREA_COUNT(port)   _MMIO_MIPI(port, _MIPIA_HACTIVE_AREA_COUNT, _MIPIC_HACTIVE_AREA_COUNT)
11863
11864 #define _MIPIA_VSYNC_PADDING_COUNT      (dev_priv->mipi_mmio_base + 0xb038)
11865 #define _MIPIC_VSYNC_PADDING_COUNT      (dev_priv->mipi_mmio_base + 0xb838)
11866 #define MIPI_VSYNC_PADDING_COUNT(port)  _MMIO_MIPI(port, _MIPIA_VSYNC_PADDING_COUNT, _MIPIC_VSYNC_PADDING_COUNT)
11867
11868 #define _MIPIA_VBP_COUNT                (dev_priv->mipi_mmio_base + 0xb03c)
11869 #define _MIPIC_VBP_COUNT                (dev_priv->mipi_mmio_base + 0xb83c)
11870 #define MIPI_VBP_COUNT(port)            _MMIO_MIPI(port, _MIPIA_VBP_COUNT, _MIPIC_VBP_COUNT)
11871
11872 #define _MIPIA_VFP_COUNT                (dev_priv->mipi_mmio_base + 0xb040)
11873 #define _MIPIC_VFP_COUNT                (dev_priv->mipi_mmio_base + 0xb840)
11874 #define MIPI_VFP_COUNT(port)            _MMIO_MIPI(port, _MIPIA_VFP_COUNT, _MIPIC_VFP_COUNT)
11875
11876 #define _MIPIA_HIGH_LOW_SWITCH_COUNT    (dev_priv->mipi_mmio_base + 0xb044)
11877 #define _MIPIC_HIGH_LOW_SWITCH_COUNT    (dev_priv->mipi_mmio_base + 0xb844)
11878 #define MIPI_HIGH_LOW_SWITCH_COUNT(port)        _MMIO_MIPI(port,        _MIPIA_HIGH_LOW_SWITCH_COUNT, _MIPIC_HIGH_LOW_SWITCH_COUNT)
11879
11880 /* regs above are bits 15:0 */
11881
11882 #define _MIPIA_DPI_CONTROL              (dev_priv->mipi_mmio_base + 0xb048)
11883 #define _MIPIC_DPI_CONTROL              (dev_priv->mipi_mmio_base + 0xb848)
11884 #define MIPI_DPI_CONTROL(port)          _MMIO_MIPI(port, _MIPIA_DPI_CONTROL, _MIPIC_DPI_CONTROL)
11885 #define  DPI_LP_MODE                                    (1 << 6)
11886 #define  BACKLIGHT_OFF                                  (1 << 5)
11887 #define  BACKLIGHT_ON                                   (1 << 4)
11888 #define  COLOR_MODE_OFF                                 (1 << 3)
11889 #define  COLOR_MODE_ON                                  (1 << 2)
11890 #define  TURN_ON                                        (1 << 1)
11891 #define  SHUTDOWN                                       (1 << 0)
11892
11893 #define _MIPIA_DPI_DATA                 (dev_priv->mipi_mmio_base + 0xb04c)
11894 #define _MIPIC_DPI_DATA                 (dev_priv->mipi_mmio_base + 0xb84c)
11895 #define MIPI_DPI_DATA(port)             _MMIO_MIPI(port, _MIPIA_DPI_DATA, _MIPIC_DPI_DATA)
11896 #define  COMMAND_BYTE_SHIFT                             0
11897 #define  COMMAND_BYTE_MASK                              (0x3f << 0)
11898
11899 #define _MIPIA_INIT_COUNT               (dev_priv->mipi_mmio_base + 0xb050)
11900 #define _MIPIC_INIT_COUNT               (dev_priv->mipi_mmio_base + 0xb850)
11901 #define MIPI_INIT_COUNT(port)           _MMIO_MIPI(port, _MIPIA_INIT_COUNT, _MIPIC_INIT_COUNT)
11902 #define  MASTER_INIT_TIMER_SHIFT                        0
11903 #define  MASTER_INIT_TIMER_MASK                         (0xffff << 0)
11904
11905 #define _MIPIA_MAX_RETURN_PKT_SIZE      (dev_priv->mipi_mmio_base + 0xb054)
11906 #define _MIPIC_MAX_RETURN_PKT_SIZE      (dev_priv->mipi_mmio_base + 0xb854)
11907 #define MIPI_MAX_RETURN_PKT_SIZE(port)  _MMIO_MIPI(port, \
11908                         _MIPIA_MAX_RETURN_PKT_SIZE, _MIPIC_MAX_RETURN_PKT_SIZE)
11909 #define  MAX_RETURN_PKT_SIZE_SHIFT                      0
11910 #define  MAX_RETURN_PKT_SIZE_MASK                       (0x3ff << 0)
11911
11912 #define _MIPIA_VIDEO_MODE_FORMAT        (dev_priv->mipi_mmio_base + 0xb058)
11913 #define _MIPIC_VIDEO_MODE_FORMAT        (dev_priv->mipi_mmio_base + 0xb858)
11914 #define MIPI_VIDEO_MODE_FORMAT(port)    _MMIO_MIPI(port, _MIPIA_VIDEO_MODE_FORMAT, _MIPIC_VIDEO_MODE_FORMAT)
11915 #define  RANDOM_DPI_DISPLAY_RESOLUTION                  (1 << 4)
11916 #define  DISABLE_VIDEO_BTA                              (1 << 3)
11917 #define  IP_TG_CONFIG                                   (1 << 2)
11918 #define  VIDEO_MODE_NON_BURST_WITH_SYNC_PULSE           (1 << 0)
11919 #define  VIDEO_MODE_NON_BURST_WITH_SYNC_EVENTS          (2 << 0)
11920 #define  VIDEO_MODE_BURST                               (3 << 0)
11921
11922 #define _MIPIA_EOT_DISABLE              (dev_priv->mipi_mmio_base + 0xb05c)
11923 #define _MIPIC_EOT_DISABLE              (dev_priv->mipi_mmio_base + 0xb85c)
11924 #define MIPI_EOT_DISABLE(port)          _MMIO_MIPI(port, _MIPIA_EOT_DISABLE, _MIPIC_EOT_DISABLE)
11925 #define  BXT_DEFEATURE_DPI_FIFO_CTR                     (1 << 9)
11926 #define  BXT_DPHY_DEFEATURE_EN                          (1 << 8)
11927 #define  LP_RX_TIMEOUT_ERROR_RECOVERY_DISABLE           (1 << 7)
11928 #define  HS_RX_TIMEOUT_ERROR_RECOVERY_DISABLE           (1 << 6)
11929 #define  LOW_CONTENTION_RECOVERY_DISABLE                (1 << 5)
11930 #define  HIGH_CONTENTION_RECOVERY_DISABLE               (1 << 4)
11931 #define  TXDSI_TYPE_NOT_RECOGNISED_ERROR_RECOVERY_DISABLE (1 << 3)
11932 #define  TXECC_MULTIBIT_ERROR_RECOVERY_DISABLE          (1 << 2)
11933 #define  CLOCKSTOP                                      (1 << 1)
11934 #define  EOT_DISABLE                                    (1 << 0)
11935
11936 #define _MIPIA_LP_BYTECLK               (dev_priv->mipi_mmio_base + 0xb060)
11937 #define _MIPIC_LP_BYTECLK               (dev_priv->mipi_mmio_base + 0xb860)
11938 #define MIPI_LP_BYTECLK(port)           _MMIO_MIPI(port, _MIPIA_LP_BYTECLK, _MIPIC_LP_BYTECLK)
11939 #define  LP_BYTECLK_SHIFT                               0
11940 #define  LP_BYTECLK_MASK                                (0xffff << 0)
11941
11942 #define _MIPIA_TLPX_TIME_COUNT          (dev_priv->mipi_mmio_base + 0xb0a4)
11943 #define _MIPIC_TLPX_TIME_COUNT          (dev_priv->mipi_mmio_base + 0xb8a4)
11944 #define MIPI_TLPX_TIME_COUNT(port)       _MMIO_MIPI(port, _MIPIA_TLPX_TIME_COUNT, _MIPIC_TLPX_TIME_COUNT)
11945
11946 #define _MIPIA_CLK_LANE_TIMING          (dev_priv->mipi_mmio_base + 0xb098)
11947 #define _MIPIC_CLK_LANE_TIMING          (dev_priv->mipi_mmio_base + 0xb898)
11948 #define MIPI_CLK_LANE_TIMING(port)       _MMIO_MIPI(port, _MIPIA_CLK_LANE_TIMING, _MIPIC_CLK_LANE_TIMING)
11949
11950 /* bits 31:0 */
11951 #define _MIPIA_LP_GEN_DATA              (dev_priv->mipi_mmio_base + 0xb064)
11952 #define _MIPIC_LP_GEN_DATA              (dev_priv->mipi_mmio_base + 0xb864)
11953 #define MIPI_LP_GEN_DATA(port)          _MMIO_MIPI(port, _MIPIA_LP_GEN_DATA, _MIPIC_LP_GEN_DATA)
11954
11955 /* bits 31:0 */
11956 #define _MIPIA_HS_GEN_DATA              (dev_priv->mipi_mmio_base + 0xb068)
11957 #define _MIPIC_HS_GEN_DATA              (dev_priv->mipi_mmio_base + 0xb868)
11958 #define MIPI_HS_GEN_DATA(port)          _MMIO_MIPI(port, _MIPIA_HS_GEN_DATA, _MIPIC_HS_GEN_DATA)
11959
11960 #define _MIPIA_LP_GEN_CTRL              (dev_priv->mipi_mmio_base + 0xb06c)
11961 #define _MIPIC_LP_GEN_CTRL              (dev_priv->mipi_mmio_base + 0xb86c)
11962 #define MIPI_LP_GEN_CTRL(port)          _MMIO_MIPI(port, _MIPIA_LP_GEN_CTRL, _MIPIC_LP_GEN_CTRL)
11963 #define _MIPIA_HS_GEN_CTRL              (dev_priv->mipi_mmio_base + 0xb070)
11964 #define _MIPIC_HS_GEN_CTRL              (dev_priv->mipi_mmio_base + 0xb870)
11965 #define MIPI_HS_GEN_CTRL(port)          _MMIO_MIPI(port, _MIPIA_HS_GEN_CTRL, _MIPIC_HS_GEN_CTRL)
11966 #define  LONG_PACKET_WORD_COUNT_SHIFT                   8
11967 #define  LONG_PACKET_WORD_COUNT_MASK                    (0xffff << 8)
11968 #define  SHORT_PACKET_PARAM_SHIFT                       8
11969 #define  SHORT_PACKET_PARAM_MASK                        (0xffff << 8)
11970 #define  VIRTUAL_CHANNEL_SHIFT                          6
11971 #define  VIRTUAL_CHANNEL_MASK                           (3 << 6)
11972 #define  DATA_TYPE_SHIFT                                0
11973 #define  DATA_TYPE_MASK                                 (0x3f << 0)
11974 /* data type values, see include/video/mipi_display.h */
11975
11976 #define _MIPIA_GEN_FIFO_STAT            (dev_priv->mipi_mmio_base + 0xb074)
11977 #define _MIPIC_GEN_FIFO_STAT            (dev_priv->mipi_mmio_base + 0xb874)
11978 #define MIPI_GEN_FIFO_STAT(port)        _MMIO_MIPI(port, _MIPIA_GEN_FIFO_STAT, _MIPIC_GEN_FIFO_STAT)
11979 #define  DPI_FIFO_EMPTY                                 (1 << 28)
11980 #define  DBI_FIFO_EMPTY                                 (1 << 27)
11981 #define  LP_CTRL_FIFO_EMPTY                             (1 << 26)
11982 #define  LP_CTRL_FIFO_HALF_EMPTY                        (1 << 25)
11983 #define  LP_CTRL_FIFO_FULL                              (1 << 24)
11984 #define  HS_CTRL_FIFO_EMPTY                             (1 << 18)
11985 #define  HS_CTRL_FIFO_HALF_EMPTY                        (1 << 17)
11986 #define  HS_CTRL_FIFO_FULL                              (1 << 16)
11987 #define  LP_DATA_FIFO_EMPTY                             (1 << 10)
11988 #define  LP_DATA_FIFO_HALF_EMPTY                        (1 << 9)
11989 #define  LP_DATA_FIFO_FULL                              (1 << 8)
11990 #define  HS_DATA_FIFO_EMPTY                             (1 << 2)
11991 #define  HS_DATA_FIFO_HALF_EMPTY                        (1 << 1)
11992 #define  HS_DATA_FIFO_FULL                              (1 << 0)
11993
11994 #define _MIPIA_HS_LS_DBI_ENABLE         (dev_priv->mipi_mmio_base + 0xb078)
11995 #define _MIPIC_HS_LS_DBI_ENABLE         (dev_priv->mipi_mmio_base + 0xb878)
11996 #define MIPI_HS_LP_DBI_ENABLE(port)     _MMIO_MIPI(port, _MIPIA_HS_LS_DBI_ENABLE, _MIPIC_HS_LS_DBI_ENABLE)
11997 #define  DBI_HS_LP_MODE_MASK                            (1 << 0)
11998 #define  DBI_LP_MODE                                    (1 << 0)
11999 #define  DBI_HS_MODE                                    (0 << 0)
12000
12001 #define _MIPIA_DPHY_PARAM               (dev_priv->mipi_mmio_base + 0xb080)
12002 #define _MIPIC_DPHY_PARAM               (dev_priv->mipi_mmio_base + 0xb880)
12003 #define MIPI_DPHY_PARAM(port)           _MMIO_MIPI(port, _MIPIA_DPHY_PARAM, _MIPIC_DPHY_PARAM)
12004 #define  EXIT_ZERO_COUNT_SHIFT                          24
12005 #define  EXIT_ZERO_COUNT_MASK                           (0x3f << 24)
12006 #define  TRAIL_COUNT_SHIFT                              16
12007 #define  TRAIL_COUNT_MASK                               (0x1f << 16)
12008 #define  CLK_ZERO_COUNT_SHIFT                           8
12009 #define  CLK_ZERO_COUNT_MASK                            (0xff << 8)
12010 #define  PREPARE_COUNT_SHIFT                            0
12011 #define  PREPARE_COUNT_MASK                             (0x3f << 0)
12012
12013 #define _ICL_DSI_T_INIT_MASTER_0        0x6b088
12014 #define _ICL_DSI_T_INIT_MASTER_1        0x6b888
12015 #define ICL_DSI_T_INIT_MASTER(port)     _MMIO_PORT(port,        \
12016                                                    _ICL_DSI_T_INIT_MASTER_0,\
12017                                                    _ICL_DSI_T_INIT_MASTER_1)
12018
12019 #define _DPHY_CLK_TIMING_PARAM_0        0x162180
12020 #define _DPHY_CLK_TIMING_PARAM_1        0x6c180
12021 #define DPHY_CLK_TIMING_PARAM(port)     _MMIO_PORT(port,        \
12022                                                    _DPHY_CLK_TIMING_PARAM_0,\
12023                                                    _DPHY_CLK_TIMING_PARAM_1)
12024 #define _DSI_CLK_TIMING_PARAM_0         0x6b080
12025 #define _DSI_CLK_TIMING_PARAM_1         0x6b880
12026 #define DSI_CLK_TIMING_PARAM(port)      _MMIO_PORT(port,        \
12027                                                    _DSI_CLK_TIMING_PARAM_0,\
12028                                                    _DSI_CLK_TIMING_PARAM_1)
12029 #define  CLK_PREPARE_OVERRIDE           (1 << 31)
12030 #define  CLK_PREPARE(x)         ((x) << 28)
12031 #define  CLK_PREPARE_MASK               (0x7 << 28)
12032 #define  CLK_PREPARE_SHIFT              28
12033 #define  CLK_ZERO_OVERRIDE              (1 << 27)
12034 #define  CLK_ZERO(x)                    ((x) << 20)
12035 #define  CLK_ZERO_MASK                  (0xf << 20)
12036 #define  CLK_ZERO_SHIFT         20
12037 #define  CLK_PRE_OVERRIDE               (1 << 19)
12038 #define  CLK_PRE(x)                     ((x) << 16)
12039 #define  CLK_PRE_MASK                   (0x3 << 16)
12040 #define  CLK_PRE_SHIFT                  16
12041 #define  CLK_POST_OVERRIDE              (1 << 15)
12042 #define  CLK_POST(x)                    ((x) << 8)
12043 #define  CLK_POST_MASK                  (0x7 << 8)
12044 #define  CLK_POST_SHIFT         8
12045 #define  CLK_TRAIL_OVERRIDE             (1 << 7)
12046 #define  CLK_TRAIL(x)                   ((x) << 0)
12047 #define  CLK_TRAIL_MASK         (0xf << 0)
12048 #define  CLK_TRAIL_SHIFT                0
12049
12050 #define _DPHY_DATA_TIMING_PARAM_0       0x162184
12051 #define _DPHY_DATA_TIMING_PARAM_1       0x6c184
12052 #define DPHY_DATA_TIMING_PARAM(port)    _MMIO_PORT(port,        \
12053                                                    _DPHY_DATA_TIMING_PARAM_0,\
12054                                                    _DPHY_DATA_TIMING_PARAM_1)
12055 #define _DSI_DATA_TIMING_PARAM_0        0x6B084
12056 #define _DSI_DATA_TIMING_PARAM_1        0x6B884
12057 #define DSI_DATA_TIMING_PARAM(port)     _MMIO_PORT(port,        \
12058                                                    _DSI_DATA_TIMING_PARAM_0,\
12059                                                    _DSI_DATA_TIMING_PARAM_1)
12060 #define  HS_PREPARE_OVERRIDE            (1 << 31)
12061 #define  HS_PREPARE(x)                  ((x) << 24)
12062 #define  HS_PREPARE_MASK                (0x7 << 24)
12063 #define  HS_PREPARE_SHIFT               24
12064 #define  HS_ZERO_OVERRIDE               (1 << 23)
12065 #define  HS_ZERO(x)                     ((x) << 16)
12066 #define  HS_ZERO_MASK                   (0xf << 16)
12067 #define  HS_ZERO_SHIFT                  16
12068 #define  HS_TRAIL_OVERRIDE              (1 << 15)
12069 #define  HS_TRAIL(x)                    ((x) << 8)
12070 #define  HS_TRAIL_MASK                  (0x7 << 8)
12071 #define  HS_TRAIL_SHIFT         8
12072 #define  HS_EXIT_OVERRIDE               (1 << 7)
12073 #define  HS_EXIT(x)                     ((x) << 0)
12074 #define  HS_EXIT_MASK                   (0x7 << 0)
12075 #define  HS_EXIT_SHIFT                  0
12076
12077 #define _DPHY_TA_TIMING_PARAM_0         0x162188
12078 #define _DPHY_TA_TIMING_PARAM_1         0x6c188
12079 #define DPHY_TA_TIMING_PARAM(port)      _MMIO_PORT(port,        \
12080                                                    _DPHY_TA_TIMING_PARAM_0,\
12081                                                    _DPHY_TA_TIMING_PARAM_1)
12082 #define _DSI_TA_TIMING_PARAM_0          0x6b098
12083 #define _DSI_TA_TIMING_PARAM_1          0x6b898
12084 #define DSI_TA_TIMING_PARAM(port)       _MMIO_PORT(port,        \
12085                                                    _DSI_TA_TIMING_PARAM_0,\
12086                                                    _DSI_TA_TIMING_PARAM_1)
12087 #define  TA_SURE_OVERRIDE               (1 << 31)
12088 #define  TA_SURE(x)                     ((x) << 16)
12089 #define  TA_SURE_MASK                   (0x1f << 16)
12090 #define  TA_SURE_SHIFT                  16
12091 #define  TA_GO_OVERRIDE         (1 << 15)
12092 #define  TA_GO(x)                       ((x) << 8)
12093 #define  TA_GO_MASK                     (0xf << 8)
12094 #define  TA_GO_SHIFT                    8
12095 #define  TA_GET_OVERRIDE                (1 << 7)
12096 #define  TA_GET(x)                      ((x) << 0)
12097 #define  TA_GET_MASK                    (0xf << 0)
12098 #define  TA_GET_SHIFT                   0
12099
12100 /* DSI transcoder configuration */
12101 #define _DSI_TRANS_FUNC_CONF_0          0x6b030
12102 #define _DSI_TRANS_FUNC_CONF_1          0x6b830
12103 #define DSI_TRANS_FUNC_CONF(tc)         _MMIO_DSI(tc,   \
12104                                                   _DSI_TRANS_FUNC_CONF_0,\
12105                                                   _DSI_TRANS_FUNC_CONF_1)
12106 #define  OP_MODE_MASK                   (0x3 << 28)
12107 #define  OP_MODE_SHIFT                  28
12108 #define  CMD_MODE_NO_GATE               (0x0 << 28)
12109 #define  CMD_MODE_TE_GATE               (0x1 << 28)
12110 #define  VIDEO_MODE_SYNC_EVENT          (0x2 << 28)
12111 #define  VIDEO_MODE_SYNC_PULSE          (0x3 << 28)
12112 #define  TE_SOURCE_GPIO                 (1 << 27)
12113 #define  LINK_READY                     (1 << 20)
12114 #define  PIX_FMT_MASK                   (0x3 << 16)
12115 #define  PIX_FMT_SHIFT                  16
12116 #define  PIX_FMT_RGB565                 (0x0 << 16)
12117 #define  PIX_FMT_RGB666_PACKED          (0x1 << 16)
12118 #define  PIX_FMT_RGB666_LOOSE           (0x2 << 16)
12119 #define  PIX_FMT_RGB888                 (0x3 << 16)
12120 #define  PIX_FMT_RGB101010              (0x4 << 16)
12121 #define  PIX_FMT_RGB121212              (0x5 << 16)
12122 #define  PIX_FMT_COMPRESSED             (0x6 << 16)
12123 #define  BGR_TRANSMISSION               (1 << 15)
12124 #define  PIX_VIRT_CHAN(x)               ((x) << 12)
12125 #define  PIX_VIRT_CHAN_MASK             (0x3 << 12)
12126 #define  PIX_VIRT_CHAN_SHIFT            12
12127 #define  PIX_BUF_THRESHOLD_MASK         (0x3 << 10)
12128 #define  PIX_BUF_THRESHOLD_SHIFT        10
12129 #define  PIX_BUF_THRESHOLD_1_4          (0x0 << 10)
12130 #define  PIX_BUF_THRESHOLD_1_2          (0x1 << 10)
12131 #define  PIX_BUF_THRESHOLD_3_4          (0x2 << 10)
12132 #define  PIX_BUF_THRESHOLD_FULL         (0x3 << 10)
12133 #define  CONTINUOUS_CLK_MASK            (0x3 << 8)
12134 #define  CONTINUOUS_CLK_SHIFT           8
12135 #define  CLK_ENTER_LP_AFTER_DATA        (0x0 << 8)
12136 #define  CLK_HS_OR_LP                   (0x2 << 8)
12137 #define  CLK_HS_CONTINUOUS              (0x3 << 8)
12138 #define  LINK_CALIBRATION_MASK          (0x3 << 4)
12139 #define  LINK_CALIBRATION_SHIFT         4
12140 #define  CALIBRATION_DISABLED           (0x0 << 4)
12141 #define  CALIBRATION_ENABLED_INITIAL_ONLY       (0x2 << 4)
12142 #define  CALIBRATION_ENABLED_INITIAL_PERIODIC   (0x3 << 4)
12143 #define  BLANKING_PACKET_ENABLE         (1 << 2)
12144 #define  S3D_ORIENTATION_LANDSCAPE      (1 << 1)
12145 #define  EOTP_DISABLED                  (1 << 0)
12146
12147 #define _DSI_CMD_RXCTL_0                0x6b0d4
12148 #define _DSI_CMD_RXCTL_1                0x6b8d4
12149 #define DSI_CMD_RXCTL(tc)               _MMIO_DSI(tc,   \
12150                                                   _DSI_CMD_RXCTL_0,\
12151                                                   _DSI_CMD_RXCTL_1)
12152 #define  READ_UNLOADS_DW                (1 << 16)
12153 #define  RECEIVED_UNASSIGNED_TRIGGER    (1 << 15)
12154 #define  RECEIVED_ACKNOWLEDGE_TRIGGER   (1 << 14)
12155 #define  RECEIVED_TEAR_EFFECT_TRIGGER   (1 << 13)
12156 #define  RECEIVED_RESET_TRIGGER         (1 << 12)
12157 #define  RECEIVED_PAYLOAD_WAS_LOST      (1 << 11)
12158 #define  RECEIVED_CRC_WAS_LOST          (1 << 10)
12159 #define  NUMBER_RX_PLOAD_DW_MASK        (0xff << 0)
12160 #define  NUMBER_RX_PLOAD_DW_SHIFT       0
12161
12162 #define _DSI_CMD_TXCTL_0                0x6b0d0
12163 #define _DSI_CMD_TXCTL_1                0x6b8d0
12164 #define DSI_CMD_TXCTL(tc)               _MMIO_DSI(tc,   \
12165                                                   _DSI_CMD_TXCTL_0,\
12166                                                   _DSI_CMD_TXCTL_1)
12167 #define  KEEP_LINK_IN_HS                (1 << 24)
12168 #define  FREE_HEADER_CREDIT_MASK        (0x1f << 8)
12169 #define  FREE_HEADER_CREDIT_SHIFT       0x8
12170 #define  FREE_PLOAD_CREDIT_MASK         (0xff << 0)
12171 #define  FREE_PLOAD_CREDIT_SHIFT        0
12172 #define  MAX_HEADER_CREDIT              0x10
12173 #define  MAX_PLOAD_CREDIT               0x40
12174
12175 #define _DSI_CMD_TXHDR_0                0x6b100
12176 #define _DSI_CMD_TXHDR_1                0x6b900
12177 #define DSI_CMD_TXHDR(tc)               _MMIO_DSI(tc,   \
12178                                                   _DSI_CMD_TXHDR_0,\
12179                                                   _DSI_CMD_TXHDR_1)
12180 #define  PAYLOAD_PRESENT                (1 << 31)
12181 #define  LP_DATA_TRANSFER               (1 << 30)
12182 #define  VBLANK_FENCE                   (1 << 29)
12183 #define  PARAM_WC_MASK                  (0xffff << 8)
12184 #define  PARAM_WC_LOWER_SHIFT           8
12185 #define  PARAM_WC_UPPER_SHIFT           16
12186 #define  VC_MASK                        (0x3 << 6)
12187 #define  VC_SHIFT                       6
12188 #define  DT_MASK                        (0x3f << 0)
12189 #define  DT_SHIFT                       0
12190
12191 #define _DSI_CMD_TXPYLD_0               0x6b104
12192 #define _DSI_CMD_TXPYLD_1               0x6b904
12193 #define DSI_CMD_TXPYLD(tc)              _MMIO_DSI(tc,   \
12194                                                   _DSI_CMD_TXPYLD_0,\
12195                                                   _DSI_CMD_TXPYLD_1)
12196
12197 #define _DSI_LP_MSG_0                   0x6b0d8
12198 #define _DSI_LP_MSG_1                   0x6b8d8
12199 #define DSI_LP_MSG(tc)                  _MMIO_DSI(tc,   \
12200                                                   _DSI_LP_MSG_0,\
12201                                                   _DSI_LP_MSG_1)
12202 #define  LPTX_IN_PROGRESS               (1 << 17)
12203 #define  LINK_IN_ULPS                   (1 << 16)
12204 #define  LINK_ULPS_TYPE_LP11            (1 << 8)
12205 #define  LINK_ENTER_ULPS                (1 << 0)
12206
12207 /* DSI timeout registers */
12208 #define _DSI_HSTX_TO_0                  0x6b044
12209 #define _DSI_HSTX_TO_1                  0x6b844
12210 #define DSI_HSTX_TO(tc)                 _MMIO_DSI(tc,   \
12211                                                   _DSI_HSTX_TO_0,\
12212                                                   _DSI_HSTX_TO_1)
12213 #define  HSTX_TIMEOUT_VALUE_MASK        (0xffff << 16)
12214 #define  HSTX_TIMEOUT_VALUE_SHIFT       16
12215 #define  HSTX_TIMEOUT_VALUE(x)          ((x) << 16)
12216 #define  HSTX_TIMED_OUT                 (1 << 0)
12217
12218 #define _DSI_LPRX_HOST_TO_0             0x6b048
12219 #define _DSI_LPRX_HOST_TO_1             0x6b848
12220 #define DSI_LPRX_HOST_TO(tc)            _MMIO_DSI(tc,   \
12221                                                   _DSI_LPRX_HOST_TO_0,\
12222                                                   _DSI_LPRX_HOST_TO_1)
12223 #define  LPRX_TIMED_OUT                 (1 << 16)
12224 #define  LPRX_TIMEOUT_VALUE_MASK        (0xffff << 0)
12225 #define  LPRX_TIMEOUT_VALUE_SHIFT       0
12226 #define  LPRX_TIMEOUT_VALUE(x)          ((x) << 0)
12227
12228 #define _DSI_PWAIT_TO_0                 0x6b040
12229 #define _DSI_PWAIT_TO_1                 0x6b840
12230 #define DSI_PWAIT_TO(tc)                _MMIO_DSI(tc,   \
12231                                                   _DSI_PWAIT_TO_0,\
12232                                                   _DSI_PWAIT_TO_1)
12233 #define  PRESET_TIMEOUT_VALUE_MASK      (0xffff << 16)
12234 #define  PRESET_TIMEOUT_VALUE_SHIFT     16
12235 #define  PRESET_TIMEOUT_VALUE(x)        ((x) << 16)
12236 #define  PRESPONSE_TIMEOUT_VALUE_MASK   (0xffff << 0)
12237 #define  PRESPONSE_TIMEOUT_VALUE_SHIFT  0
12238 #define  PRESPONSE_TIMEOUT_VALUE(x)     ((x) << 0)
12239
12240 #define _DSI_TA_TO_0                    0x6b04c
12241 #define _DSI_TA_TO_1                    0x6b84c
12242 #define DSI_TA_TO(tc)                   _MMIO_DSI(tc,   \
12243                                                   _DSI_TA_TO_0,\
12244                                                   _DSI_TA_TO_1)
12245 #define  TA_TIMED_OUT                   (1 << 16)
12246 #define  TA_TIMEOUT_VALUE_MASK          (0xffff << 0)
12247 #define  TA_TIMEOUT_VALUE_SHIFT         0
12248 #define  TA_TIMEOUT_VALUE(x)            ((x) << 0)
12249
12250 /* bits 31:0 */
12251 #define _MIPIA_DBI_BW_CTRL              (dev_priv->mipi_mmio_base + 0xb084)
12252 #define _MIPIC_DBI_BW_CTRL              (dev_priv->mipi_mmio_base + 0xb884)
12253 #define MIPI_DBI_BW_CTRL(port)          _MMIO_MIPI(port, _MIPIA_DBI_BW_CTRL, _MIPIC_DBI_BW_CTRL)
12254
12255 #define _MIPIA_CLK_LANE_SWITCH_TIME_CNT         (dev_priv->mipi_mmio_base + 0xb088)
12256 #define _MIPIC_CLK_LANE_SWITCH_TIME_CNT         (dev_priv->mipi_mmio_base + 0xb888)
12257 #define MIPI_CLK_LANE_SWITCH_TIME_CNT(port)     _MMIO_MIPI(port, _MIPIA_CLK_LANE_SWITCH_TIME_CNT, _MIPIC_CLK_LANE_SWITCH_TIME_CNT)
12258 #define  LP_HS_SSW_CNT_SHIFT                            16
12259 #define  LP_HS_SSW_CNT_MASK                             (0xffff << 16)
12260 #define  HS_LP_PWR_SW_CNT_SHIFT                         0
12261 #define  HS_LP_PWR_SW_CNT_MASK                          (0xffff << 0)
12262
12263 #define _MIPIA_STOP_STATE_STALL         (dev_priv->mipi_mmio_base + 0xb08c)
12264 #define _MIPIC_STOP_STATE_STALL         (dev_priv->mipi_mmio_base + 0xb88c)
12265 #define MIPI_STOP_STATE_STALL(port)     _MMIO_MIPI(port, _MIPIA_STOP_STATE_STALL, _MIPIC_STOP_STATE_STALL)
12266 #define  STOP_STATE_STALL_COUNTER_SHIFT                 0
12267 #define  STOP_STATE_STALL_COUNTER_MASK                  (0xff << 0)
12268
12269 #define _MIPIA_INTR_STAT_REG_1          (dev_priv->mipi_mmio_base + 0xb090)
12270 #define _MIPIC_INTR_STAT_REG_1          (dev_priv->mipi_mmio_base + 0xb890)
12271 #define MIPI_INTR_STAT_REG_1(port)      _MMIO_MIPI(port, _MIPIA_INTR_STAT_REG_1, _MIPIC_INTR_STAT_REG_1)
12272 #define _MIPIA_INTR_EN_REG_1            (dev_priv->mipi_mmio_base + 0xb094)
12273 #define _MIPIC_INTR_EN_REG_1            (dev_priv->mipi_mmio_base + 0xb894)
12274 #define MIPI_INTR_EN_REG_1(port)        _MMIO_MIPI(port, _MIPIA_INTR_EN_REG_1, _MIPIC_INTR_EN_REG_1)
12275 #define  RX_CONTENTION_DETECTED                         (1 << 0)
12276
12277 /* XXX: only pipe A ?!? */
12278 #define MIPIA_DBI_TYPEC_CTRL            (dev_priv->mipi_mmio_base + 0xb100)
12279 #define  DBI_TYPEC_ENABLE                               (1 << 31)
12280 #define  DBI_TYPEC_WIP                                  (1 << 30)
12281 #define  DBI_TYPEC_OPTION_SHIFT                         28
12282 #define  DBI_TYPEC_OPTION_MASK                          (3 << 28)
12283 #define  DBI_TYPEC_FREQ_SHIFT                           24
12284 #define  DBI_TYPEC_FREQ_MASK                            (0xf << 24)
12285 #define  DBI_TYPEC_OVERRIDE                             (1 << 8)
12286 #define  DBI_TYPEC_OVERRIDE_COUNTER_SHIFT               0
12287 #define  DBI_TYPEC_OVERRIDE_COUNTER_MASK                (0xff << 0)
12288
12289
12290 /* MIPI adapter registers */
12291
12292 #define _MIPIA_CTRL                     (dev_priv->mipi_mmio_base + 0xb104)
12293 #define _MIPIC_CTRL                     (dev_priv->mipi_mmio_base + 0xb904)
12294 #define MIPI_CTRL(port)                 _MMIO_MIPI(port, _MIPIA_CTRL, _MIPIC_CTRL)
12295 #define  ESCAPE_CLOCK_DIVIDER_SHIFT                     5 /* A only */
12296 #define  ESCAPE_CLOCK_DIVIDER_MASK                      (3 << 5)
12297 #define  ESCAPE_CLOCK_DIVIDER_1                         (0 << 5)
12298 #define  ESCAPE_CLOCK_DIVIDER_2                         (1 << 5)
12299 #define  ESCAPE_CLOCK_DIVIDER_4                         (2 << 5)
12300 #define  READ_REQUEST_PRIORITY_SHIFT                    3
12301 #define  READ_REQUEST_PRIORITY_MASK                     (3 << 3)
12302 #define  READ_REQUEST_PRIORITY_LOW                      (0 << 3)
12303 #define  READ_REQUEST_PRIORITY_HIGH                     (3 << 3)
12304 #define  RGB_FLIP_TO_BGR                                (1 << 2)
12305
12306 #define  BXT_PIPE_SELECT_SHIFT                          7
12307 #define  BXT_PIPE_SELECT_MASK                           (7 << 7)
12308 #define  BXT_PIPE_SELECT(pipe)                          ((pipe) << 7)
12309 #define  GLK_PHY_STATUS_PORT_READY                      (1 << 31) /* RO */
12310 #define  GLK_ULPS_NOT_ACTIVE                            (1 << 30) /* RO */
12311 #define  GLK_MIPIIO_RESET_RELEASED                      (1 << 28)
12312 #define  GLK_CLOCK_LANE_STOP_STATE                      (1 << 27) /* RO */
12313 #define  GLK_DATA_LANE_STOP_STATE                       (1 << 26) /* RO */
12314 #define  GLK_LP_WAKE                                    (1 << 22)
12315 #define  GLK_LP11_LOW_PWR_MODE                          (1 << 21)
12316 #define  GLK_LP00_LOW_PWR_MODE                          (1 << 20)
12317 #define  GLK_FIREWALL_ENABLE                            (1 << 16)
12318 #define  BXT_PIXEL_OVERLAP_CNT_MASK                     (0xf << 10)
12319 #define  BXT_PIXEL_OVERLAP_CNT_SHIFT                    10
12320 #define  BXT_DSC_ENABLE                                 (1 << 3)
12321 #define  BXT_RGB_FLIP                                   (1 << 2)
12322 #define  GLK_MIPIIO_PORT_POWERED                        (1 << 1) /* RO */
12323 #define  GLK_MIPIIO_ENABLE                              (1 << 0)
12324
12325 #define _MIPIA_DATA_ADDRESS             (dev_priv->mipi_mmio_base + 0xb108)
12326 #define _MIPIC_DATA_ADDRESS             (dev_priv->mipi_mmio_base + 0xb908)
12327 #define MIPI_DATA_ADDRESS(port)         _MMIO_MIPI(port, _MIPIA_DATA_ADDRESS, _MIPIC_DATA_ADDRESS)
12328 #define  DATA_MEM_ADDRESS_SHIFT                         5
12329 #define  DATA_MEM_ADDRESS_MASK                          (0x7ffffff << 5)
12330 #define  DATA_VALID                                     (1 << 0)
12331
12332 #define _MIPIA_DATA_LENGTH              (dev_priv->mipi_mmio_base + 0xb10c)
12333 #define _MIPIC_DATA_LENGTH              (dev_priv->mipi_mmio_base + 0xb90c)
12334 #define MIPI_DATA_LENGTH(port)          _MMIO_MIPI(port, _MIPIA_DATA_LENGTH, _MIPIC_DATA_LENGTH)
12335 #define  DATA_LENGTH_SHIFT                              0
12336 #define  DATA_LENGTH_MASK                               (0xfffff << 0)
12337
12338 #define _MIPIA_COMMAND_ADDRESS          (dev_priv->mipi_mmio_base + 0xb110)
12339 #define _MIPIC_COMMAND_ADDRESS          (dev_priv->mipi_mmio_base + 0xb910)
12340 #define MIPI_COMMAND_ADDRESS(port)      _MMIO_MIPI(port, _MIPIA_COMMAND_ADDRESS, _MIPIC_COMMAND_ADDRESS)
12341 #define  COMMAND_MEM_ADDRESS_SHIFT                      5
12342 #define  COMMAND_MEM_ADDRESS_MASK                       (0x7ffffff << 5)
12343 #define  AUTO_PWG_ENABLE                                (1 << 2)
12344 #define  MEMORY_WRITE_DATA_FROM_PIPE_RENDERING          (1 << 1)
12345 #define  COMMAND_VALID                                  (1 << 0)
12346
12347 #define _MIPIA_COMMAND_LENGTH           (dev_priv->mipi_mmio_base + 0xb114)
12348 #define _MIPIC_COMMAND_LENGTH           (dev_priv->mipi_mmio_base + 0xb914)
12349 #define MIPI_COMMAND_LENGTH(port)       _MMIO_MIPI(port, _MIPIA_COMMAND_LENGTH, _MIPIC_COMMAND_LENGTH)
12350 #define  COMMAND_LENGTH_SHIFT(n)                        (8 * (n)) /* n: 0...3 */
12351 #define  COMMAND_LENGTH_MASK(n)                         (0xff << (8 * (n)))
12352
12353 #define _MIPIA_READ_DATA_RETURN0        (dev_priv->mipi_mmio_base + 0xb118)
12354 #define _MIPIC_READ_DATA_RETURN0        (dev_priv->mipi_mmio_base + 0xb918)
12355 #define MIPI_READ_DATA_RETURN(port, n) _MMIO(_MIPI(port, _MIPIA_READ_DATA_RETURN0, _MIPIC_READ_DATA_RETURN0) + 4 * (n)) /* n: 0...7 */
12356
12357 #define _MIPIA_READ_DATA_VALID          (dev_priv->mipi_mmio_base + 0xb138)
12358 #define _MIPIC_READ_DATA_VALID          (dev_priv->mipi_mmio_base + 0xb938)
12359 #define MIPI_READ_DATA_VALID(port)      _MMIO_MIPI(port, _MIPIA_READ_DATA_VALID, _MIPIC_READ_DATA_VALID)
12360 #define  READ_DATA_VALID(n)                             (1 << (n))
12361
12362 /* MOCS (Memory Object Control State) registers */
12363 #define GEN9_LNCFCMOCS(i)       _MMIO(0xb020 + (i) * 4) /* L3 Cache Control */
12364 #define GEN9_LNCFCMOCS_REG_COUNT        32
12365
12366 #define __GEN9_RCS0_MOCS0       0xc800
12367 #define GEN9_GFX_MOCS(i)        _MMIO(__GEN9_RCS0_MOCS0 + (i) * 4)
12368 #define __GEN9_VCS0_MOCS0       0xc900
12369 #define GEN9_MFX0_MOCS(i)       _MMIO(__GEN9_VCS0_MOCS0 + (i) * 4)
12370 #define __GEN9_VCS1_MOCS0       0xca00
12371 #define GEN9_MFX1_MOCS(i)       _MMIO(__GEN9_VCS1_MOCS0 + (i) * 4)
12372 #define __GEN9_VECS0_MOCS0      0xcb00
12373 #define GEN9_VEBOX_MOCS(i)      _MMIO(__GEN9_VECS0_MOCS0 + (i) * 4)
12374 #define __GEN9_BCS0_MOCS0       0xcc00
12375 #define GEN9_BLT_MOCS(i)        _MMIO(__GEN9_BCS0_MOCS0 + (i) * 4)
12376 #define __GEN11_VCS2_MOCS0      0x10000
12377 #define GEN11_MFX2_MOCS(i)      _MMIO(__GEN11_VCS2_MOCS0 + (i) * 4)
12378
12379 #define GEN9_SCRATCH_LNCF1              _MMIO(0xb008)
12380 #define   GEN9_LNCF_NONIA_COHERENT_ATOMICS_ENABLE REG_BIT(0)
12381
12382 #define GEN9_SCRATCH1                   _MMIO(0xb11c)
12383 #define   EVICTION_PERF_FIX_ENABLE      REG_BIT(8)
12384
12385 #define GEN10_SCRATCH_LNCF2             _MMIO(0xb0a0)
12386 #define   PMFLUSHDONE_LNICRSDROP        (1 << 20)
12387 #define   PMFLUSH_GAPL3UNBLOCK          (1 << 21)
12388 #define   PMFLUSHDONE_LNEBLK            (1 << 22)
12389
12390 #define GEN12_GLOBAL_MOCS(i)    _MMIO(0x4000 + (i) * 4) /* Global MOCS regs */
12391
12392 #define GEN12_GSMBASE                   _MMIO(0x108100)
12393 #define GEN12_DSMBASE                   _MMIO(0x1080C0)
12394
12395 /* gamt regs */
12396 #define GEN8_L3_LRA_1_GPGPU _MMIO(0x4dd4)
12397 #define   GEN8_L3_LRA_1_GPGPU_DEFAULT_VALUE_BDW  0x67F1427F /* max/min for LRA1/2 */
12398 #define   GEN8_L3_LRA_1_GPGPU_DEFAULT_VALUE_CHV  0x5FF101FF /* max/min for LRA1/2 */
12399 #define   GEN9_L3_LRA_1_GPGPU_DEFAULT_VALUE_SKL  0x67F1427F /*    "        " */
12400 #define   GEN9_L3_LRA_1_GPGPU_DEFAULT_VALUE_BXT  0x5FF101FF /*    "        " */
12401
12402 #define MMCD_MISC_CTRL          _MMIO(0x4ddc) /* skl+ */
12403 #define  MMCD_PCLA              (1 << 31)
12404 #define  MMCD_HOTSPOT_EN        (1 << 27)
12405
12406 #define _ICL_PHY_MISC_A         0x64C00
12407 #define _ICL_PHY_MISC_B         0x64C04
12408 #define ICL_PHY_MISC(port)      _MMIO_PORT(port, _ICL_PHY_MISC_A, \
12409                                                  _ICL_PHY_MISC_B)
12410 #define  ICL_PHY_MISC_MUX_DDID                  (1 << 28)
12411 #define  ICL_PHY_MISC_DE_IO_COMP_PWR_DOWN       (1 << 23)
12412 #define  DG2_PHY_DP_TX_ACK_MASK                 REG_GENMASK(23, 20)
12413
12414 /* Icelake Display Stream Compression Registers */
12415 #define DSCA_PICTURE_PARAMETER_SET_0            _MMIO(0x6B200)
12416 #define DSCC_PICTURE_PARAMETER_SET_0            _MMIO(0x6BA00)
12417 #define _ICL_DSC0_PICTURE_PARAMETER_SET_0_PB    0x78270
12418 #define _ICL_DSC1_PICTURE_PARAMETER_SET_0_PB    0x78370
12419 #define _ICL_DSC0_PICTURE_PARAMETER_SET_0_PC    0x78470
12420 #define _ICL_DSC1_PICTURE_PARAMETER_SET_0_PC    0x78570
12421 #define ICL_DSC0_PICTURE_PARAMETER_SET_0(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
12422                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_0_PB, \
12423                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_0_PC)
12424 #define ICL_DSC1_PICTURE_PARAMETER_SET_0(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
12425                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_0_PB, \
12426                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_0_PC)
12427 #define  DSC_VBR_ENABLE                 (1 << 19)
12428 #define  DSC_422_ENABLE                 (1 << 18)
12429 #define  DSC_COLOR_SPACE_CONVERSION     (1 << 17)
12430 #define  DSC_BLOCK_PREDICTION           (1 << 16)
12431 #define  DSC_LINE_BUF_DEPTH_SHIFT       12
12432 #define  DSC_BPC_SHIFT                  8
12433 #define  DSC_VER_MIN_SHIFT              4
12434 #define  DSC_VER_MAJ                    (0x1 << 0)
12435
12436 #define DSCA_PICTURE_PARAMETER_SET_1            _MMIO(0x6B204)
12437 #define DSCC_PICTURE_PARAMETER_SET_1            _MMIO(0x6BA04)
12438 #define _ICL_DSC0_PICTURE_PARAMETER_SET_1_PB    0x78274
12439 #define _ICL_DSC1_PICTURE_PARAMETER_SET_1_PB    0x78374
12440 #define _ICL_DSC0_PICTURE_PARAMETER_SET_1_PC    0x78474
12441 #define _ICL_DSC1_PICTURE_PARAMETER_SET_1_PC    0x78574
12442 #define ICL_DSC0_PICTURE_PARAMETER_SET_1(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
12443                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_1_PB, \
12444                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_1_PC)
12445 #define ICL_DSC1_PICTURE_PARAMETER_SET_1(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
12446                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_1_PB, \
12447                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_1_PC)
12448 #define  DSC_BPP(bpp)                           ((bpp) << 0)
12449
12450 #define DSCA_PICTURE_PARAMETER_SET_2            _MMIO(0x6B208)
12451 #define DSCC_PICTURE_PARAMETER_SET_2            _MMIO(0x6BA08)
12452 #define _ICL_DSC0_PICTURE_PARAMETER_SET_2_PB    0x78278
12453 #define _ICL_DSC1_PICTURE_PARAMETER_SET_2_PB    0x78378
12454 #define _ICL_DSC0_PICTURE_PARAMETER_SET_2_PC    0x78478
12455 #define _ICL_DSC1_PICTURE_PARAMETER_SET_2_PC    0x78578
12456 #define ICL_DSC0_PICTURE_PARAMETER_SET_2(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
12457                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_2_PB, \
12458                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_2_PC)
12459 #define ICL_DSC1_PICTURE_PARAMETER_SET_2(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
12460                                             _ICL_DSC1_PICTURE_PARAMETER_SET_2_PB, \
12461                                             _ICL_DSC1_PICTURE_PARAMETER_SET_2_PC)
12462 #define  DSC_PIC_WIDTH(pic_width)       ((pic_width) << 16)
12463 #define  DSC_PIC_HEIGHT(pic_height)     ((pic_height) << 0)
12464
12465 #define DSCA_PICTURE_PARAMETER_SET_3            _MMIO(0x6B20C)
12466 #define DSCC_PICTURE_PARAMETER_SET_3            _MMIO(0x6BA0C)
12467 #define _ICL_DSC0_PICTURE_PARAMETER_SET_3_PB    0x7827C
12468 #define _ICL_DSC1_PICTURE_PARAMETER_SET_3_PB    0x7837C
12469 #define _ICL_DSC0_PICTURE_PARAMETER_SET_3_PC    0x7847C
12470 #define _ICL_DSC1_PICTURE_PARAMETER_SET_3_PC    0x7857C
12471 #define ICL_DSC0_PICTURE_PARAMETER_SET_3(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
12472                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_3_PB, \
12473                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_3_PC)
12474 #define ICL_DSC1_PICTURE_PARAMETER_SET_3(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
12475                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_3_PB, \
12476                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_3_PC)
12477 #define  DSC_SLICE_WIDTH(slice_width)   ((slice_width) << 16)
12478 #define  DSC_SLICE_HEIGHT(slice_height) ((slice_height) << 0)
12479
12480 #define DSCA_PICTURE_PARAMETER_SET_4            _MMIO(0x6B210)
12481 #define DSCC_PICTURE_PARAMETER_SET_4            _MMIO(0x6BA10)
12482 #define _ICL_DSC0_PICTURE_PARAMETER_SET_4_PB    0x78280
12483 #define _ICL_DSC1_PICTURE_PARAMETER_SET_4_PB    0x78380
12484 #define _ICL_DSC0_PICTURE_PARAMETER_SET_4_PC    0x78480
12485 #define _ICL_DSC1_PICTURE_PARAMETER_SET_4_PC    0x78580
12486 #define ICL_DSC0_PICTURE_PARAMETER_SET_4(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
12487                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_4_PB, \
12488                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_4_PC)
12489 #define ICL_DSC1_PICTURE_PARAMETER_SET_4(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
12490                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_4_PB, \
12491                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_4_PC)
12492 #define  DSC_INITIAL_DEC_DELAY(dec_delay)       ((dec_delay) << 16)
12493 #define  DSC_INITIAL_XMIT_DELAY(xmit_delay)     ((xmit_delay) << 0)
12494
12495 #define DSCA_PICTURE_PARAMETER_SET_5            _MMIO(0x6B214)
12496 #define DSCC_PICTURE_PARAMETER_SET_5            _MMIO(0x6BA14)
12497 #define _ICL_DSC0_PICTURE_PARAMETER_SET_5_PB    0x78284
12498 #define _ICL_DSC1_PICTURE_PARAMETER_SET_5_PB    0x78384
12499 #define _ICL_DSC0_PICTURE_PARAMETER_SET_5_PC    0x78484
12500 #define _ICL_DSC1_PICTURE_PARAMETER_SET_5_PC    0x78584
12501 #define ICL_DSC0_PICTURE_PARAMETER_SET_5(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
12502                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_5_PB, \
12503                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_5_PC)
12504 #define ICL_DSC1_PICTURE_PARAMETER_SET_5(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
12505                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_5_PB, \
12506                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_5_PC)
12507 #define  DSC_SCALE_DEC_INT(scale_dec)   ((scale_dec) << 16)
12508 #define  DSC_SCALE_INC_INT(scale_inc)           ((scale_inc) << 0)
12509
12510 #define DSCA_PICTURE_PARAMETER_SET_6            _MMIO(0x6B218)
12511 #define DSCC_PICTURE_PARAMETER_SET_6            _MMIO(0x6BA18)
12512 #define _ICL_DSC0_PICTURE_PARAMETER_SET_6_PB    0x78288
12513 #define _ICL_DSC1_PICTURE_PARAMETER_SET_6_PB    0x78388
12514 #define _ICL_DSC0_PICTURE_PARAMETER_SET_6_PC    0x78488
12515 #define _ICL_DSC1_PICTURE_PARAMETER_SET_6_PC    0x78588
12516 #define ICL_DSC0_PICTURE_PARAMETER_SET_6(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
12517                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_6_PB, \
12518                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_6_PC)
12519 #define ICL_DSC1_PICTURE_PARAMETER_SET_6(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
12520                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_6_PB, \
12521                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_6_PC)
12522 #define  DSC_FLATNESS_MAX_QP(max_qp)            ((max_qp) << 24)
12523 #define  DSC_FLATNESS_MIN_QP(min_qp)            ((min_qp) << 16)
12524 #define  DSC_FIRST_LINE_BPG_OFFSET(offset)      ((offset) << 8)
12525 #define  DSC_INITIAL_SCALE_VALUE(value)         ((value) << 0)
12526
12527 #define DSCA_PICTURE_PARAMETER_SET_7            _MMIO(0x6B21C)
12528 #define DSCC_PICTURE_PARAMETER_SET_7            _MMIO(0x6BA1C)
12529 #define _ICL_DSC0_PICTURE_PARAMETER_SET_7_PB    0x7828C
12530 #define _ICL_DSC1_PICTURE_PARAMETER_SET_7_PB    0x7838C
12531 #define _ICL_DSC0_PICTURE_PARAMETER_SET_7_PC    0x7848C
12532 #define _ICL_DSC1_PICTURE_PARAMETER_SET_7_PC    0x7858C
12533 #define ICL_DSC0_PICTURE_PARAMETER_SET_7(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
12534                                                             _ICL_DSC0_PICTURE_PARAMETER_SET_7_PB, \
12535                                                             _ICL_DSC0_PICTURE_PARAMETER_SET_7_PC)
12536 #define ICL_DSC1_PICTURE_PARAMETER_SET_7(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
12537                                                             _ICL_DSC1_PICTURE_PARAMETER_SET_7_PB, \
12538                                                             _ICL_DSC1_PICTURE_PARAMETER_SET_7_PC)
12539 #define  DSC_NFL_BPG_OFFSET(bpg_offset)         ((bpg_offset) << 16)
12540 #define  DSC_SLICE_BPG_OFFSET(bpg_offset)       ((bpg_offset) << 0)
12541
12542 #define DSCA_PICTURE_PARAMETER_SET_8            _MMIO(0x6B220)
12543 #define DSCC_PICTURE_PARAMETER_SET_8            _MMIO(0x6BA20)
12544 #define _ICL_DSC0_PICTURE_PARAMETER_SET_8_PB    0x78290
12545 #define _ICL_DSC1_PICTURE_PARAMETER_SET_8_PB    0x78390
12546 #define _ICL_DSC0_PICTURE_PARAMETER_SET_8_PC    0x78490
12547 #define _ICL_DSC1_PICTURE_PARAMETER_SET_8_PC    0x78590
12548 #define ICL_DSC0_PICTURE_PARAMETER_SET_8(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
12549                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_8_PB, \
12550                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_8_PC)
12551 #define ICL_DSC1_PICTURE_PARAMETER_SET_8(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
12552                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_8_PB, \
12553                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_8_PC)
12554 #define  DSC_INITIAL_OFFSET(initial_offset)             ((initial_offset) << 16)
12555 #define  DSC_FINAL_OFFSET(final_offset)                 ((final_offset) << 0)
12556
12557 #define DSCA_PICTURE_PARAMETER_SET_9            _MMIO(0x6B224)
12558 #define DSCC_PICTURE_PARAMETER_SET_9            _MMIO(0x6BA24)
12559 #define _ICL_DSC0_PICTURE_PARAMETER_SET_9_PB    0x78294
12560 #define _ICL_DSC1_PICTURE_PARAMETER_SET_9_PB    0x78394
12561 #define _ICL_DSC0_PICTURE_PARAMETER_SET_9_PC    0x78494
12562 #define _ICL_DSC1_PICTURE_PARAMETER_SET_9_PC    0x78594
12563 #define ICL_DSC0_PICTURE_PARAMETER_SET_9(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
12564                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_9_PB, \
12565                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_9_PC)
12566 #define ICL_DSC1_PICTURE_PARAMETER_SET_9(pipe)  _MMIO_PIPE((pipe) - PIPE_B, \
12567                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_9_PB, \
12568                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_9_PC)
12569 #define  DSC_RC_EDGE_FACTOR(rc_edge_fact)       ((rc_edge_fact) << 16)
12570 #define  DSC_RC_MODEL_SIZE(rc_model_size)       ((rc_model_size) << 0)
12571
12572 #define DSCA_PICTURE_PARAMETER_SET_10           _MMIO(0x6B228)
12573 #define DSCC_PICTURE_PARAMETER_SET_10           _MMIO(0x6BA28)
12574 #define _ICL_DSC0_PICTURE_PARAMETER_SET_10_PB   0x78298
12575 #define _ICL_DSC1_PICTURE_PARAMETER_SET_10_PB   0x78398
12576 #define _ICL_DSC0_PICTURE_PARAMETER_SET_10_PC   0x78498
12577 #define _ICL_DSC1_PICTURE_PARAMETER_SET_10_PC   0x78598
12578 #define ICL_DSC0_PICTURE_PARAMETER_SET_10(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
12579                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_10_PB, \
12580                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_10_PC)
12581 #define ICL_DSC1_PICTURE_PARAMETER_SET_10(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
12582                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_10_PB, \
12583                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_10_PC)
12584 #define  DSC_RC_TARGET_OFF_LOW(rc_tgt_off_low)          ((rc_tgt_off_low) << 20)
12585 #define  DSC_RC_TARGET_OFF_HIGH(rc_tgt_off_high)        ((rc_tgt_off_high) << 16)
12586 #define  DSC_RC_QUANT_INC_LIMIT1(lim)                   ((lim) << 8)
12587 #define  DSC_RC_QUANT_INC_LIMIT0(lim)                   ((lim) << 0)
12588
12589 #define DSCA_PICTURE_PARAMETER_SET_11           _MMIO(0x6B22C)
12590 #define DSCC_PICTURE_PARAMETER_SET_11           _MMIO(0x6BA2C)
12591 #define _ICL_DSC0_PICTURE_PARAMETER_SET_11_PB   0x7829C
12592 #define _ICL_DSC1_PICTURE_PARAMETER_SET_11_PB   0x7839C
12593 #define _ICL_DSC0_PICTURE_PARAMETER_SET_11_PC   0x7849C
12594 #define _ICL_DSC1_PICTURE_PARAMETER_SET_11_PC   0x7859C
12595 #define ICL_DSC0_PICTURE_PARAMETER_SET_11(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
12596                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_11_PB, \
12597                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_11_PC)
12598 #define ICL_DSC1_PICTURE_PARAMETER_SET_11(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
12599                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_11_PB, \
12600                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_11_PC)
12601
12602 #define DSCA_PICTURE_PARAMETER_SET_12           _MMIO(0x6B260)
12603 #define DSCC_PICTURE_PARAMETER_SET_12           _MMIO(0x6BA60)
12604 #define _ICL_DSC0_PICTURE_PARAMETER_SET_12_PB   0x782A0
12605 #define _ICL_DSC1_PICTURE_PARAMETER_SET_12_PB   0x783A0
12606 #define _ICL_DSC0_PICTURE_PARAMETER_SET_12_PC   0x784A0
12607 #define _ICL_DSC1_PICTURE_PARAMETER_SET_12_PC   0x785A0
12608 #define ICL_DSC0_PICTURE_PARAMETER_SET_12(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
12609                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_12_PB, \
12610                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_12_PC)
12611 #define ICL_DSC1_PICTURE_PARAMETER_SET_12(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
12612                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_12_PB, \
12613                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_12_PC)
12614
12615 #define DSCA_PICTURE_PARAMETER_SET_13           _MMIO(0x6B264)
12616 #define DSCC_PICTURE_PARAMETER_SET_13           _MMIO(0x6BA64)
12617 #define _ICL_DSC0_PICTURE_PARAMETER_SET_13_PB   0x782A4
12618 #define _ICL_DSC1_PICTURE_PARAMETER_SET_13_PB   0x783A4
12619 #define _ICL_DSC0_PICTURE_PARAMETER_SET_13_PC   0x784A4
12620 #define _ICL_DSC1_PICTURE_PARAMETER_SET_13_PC   0x785A4
12621 #define ICL_DSC0_PICTURE_PARAMETER_SET_13(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
12622                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_13_PB, \
12623                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_13_PC)
12624 #define ICL_DSC1_PICTURE_PARAMETER_SET_13(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
12625                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_13_PB, \
12626                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_13_PC)
12627
12628 #define DSCA_PICTURE_PARAMETER_SET_14           _MMIO(0x6B268)
12629 #define DSCC_PICTURE_PARAMETER_SET_14           _MMIO(0x6BA68)
12630 #define _ICL_DSC0_PICTURE_PARAMETER_SET_14_PB   0x782A8
12631 #define _ICL_DSC1_PICTURE_PARAMETER_SET_14_PB   0x783A8
12632 #define _ICL_DSC0_PICTURE_PARAMETER_SET_14_PC   0x784A8
12633 #define _ICL_DSC1_PICTURE_PARAMETER_SET_14_PC   0x785A8
12634 #define ICL_DSC0_PICTURE_PARAMETER_SET_14(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
12635                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_14_PB, \
12636                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_14_PC)
12637 #define ICL_DSC1_PICTURE_PARAMETER_SET_14(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
12638                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_14_PB, \
12639                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_14_PC)
12640
12641 #define DSCA_PICTURE_PARAMETER_SET_15           _MMIO(0x6B26C)
12642 #define DSCC_PICTURE_PARAMETER_SET_15           _MMIO(0x6BA6C)
12643 #define _ICL_DSC0_PICTURE_PARAMETER_SET_15_PB   0x782AC
12644 #define _ICL_DSC1_PICTURE_PARAMETER_SET_15_PB   0x783AC
12645 #define _ICL_DSC0_PICTURE_PARAMETER_SET_15_PC   0x784AC
12646 #define _ICL_DSC1_PICTURE_PARAMETER_SET_15_PC   0x785AC
12647 #define ICL_DSC0_PICTURE_PARAMETER_SET_15(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
12648                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_15_PB, \
12649                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_15_PC)
12650 #define ICL_DSC1_PICTURE_PARAMETER_SET_15(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
12651                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_15_PB, \
12652                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_15_PC)
12653
12654 #define DSCA_PICTURE_PARAMETER_SET_16           _MMIO(0x6B270)
12655 #define DSCC_PICTURE_PARAMETER_SET_16           _MMIO(0x6BA70)
12656 #define _ICL_DSC0_PICTURE_PARAMETER_SET_16_PB   0x782B0
12657 #define _ICL_DSC1_PICTURE_PARAMETER_SET_16_PB   0x783B0
12658 #define _ICL_DSC0_PICTURE_PARAMETER_SET_16_PC   0x784B0
12659 #define _ICL_DSC1_PICTURE_PARAMETER_SET_16_PC   0x785B0
12660 #define ICL_DSC0_PICTURE_PARAMETER_SET_16(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
12661                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_16_PB, \
12662                                                            _ICL_DSC0_PICTURE_PARAMETER_SET_16_PC)
12663 #define ICL_DSC1_PICTURE_PARAMETER_SET_16(pipe) _MMIO_PIPE((pipe) - PIPE_B, \
12664                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_16_PB, \
12665                                                            _ICL_DSC1_PICTURE_PARAMETER_SET_16_PC)
12666 #define  DSC_SLICE_ROW_PER_FRAME(slice_row_per_frame)   ((slice_row_per_frame) << 20)
12667 #define  DSC_SLICE_PER_LINE(slice_per_line)             ((slice_per_line) << 16)
12668 #define  DSC_SLICE_CHUNK_SIZE(slice_chunk_size)         ((slice_chunk_size) << 0)
12669
12670 /* Icelake Rate Control Buffer Threshold Registers */
12671 #define DSCA_RC_BUF_THRESH_0                    _MMIO(0x6B230)
12672 #define DSCA_RC_BUF_THRESH_0_UDW                _MMIO(0x6B230 + 4)
12673 #define DSCC_RC_BUF_THRESH_0                    _MMIO(0x6BA30)
12674 #define DSCC_RC_BUF_THRESH_0_UDW                _MMIO(0x6BA30 + 4)
12675 #define _ICL_DSC0_RC_BUF_THRESH_0_PB            (0x78254)
12676 #define _ICL_DSC0_RC_BUF_THRESH_0_UDW_PB        (0x78254 + 4)
12677 #define _ICL_DSC1_RC_BUF_THRESH_0_PB            (0x78354)
12678 #define _ICL_DSC1_RC_BUF_THRESH_0_UDW_PB        (0x78354 + 4)
12679 #define _ICL_DSC0_RC_BUF_THRESH_0_PC            (0x78454)
12680 #define _ICL_DSC0_RC_BUF_THRESH_0_UDW_PC        (0x78454 + 4)
12681 #define _ICL_DSC1_RC_BUF_THRESH_0_PC            (0x78554)
12682 #define _ICL_DSC1_RC_BUF_THRESH_0_UDW_PC        (0x78554 + 4)
12683 #define ICL_DSC0_RC_BUF_THRESH_0(pipe)          _MMIO_PIPE((pipe) - PIPE_B, \
12684                                                 _ICL_DSC0_RC_BUF_THRESH_0_PB, \
12685                                                 _ICL_DSC0_RC_BUF_THRESH_0_PC)
12686 #define ICL_DSC0_RC_BUF_THRESH_0_UDW(pipe)      _MMIO_PIPE((pipe) - PIPE_B, \
12687                                                 _ICL_DSC0_RC_BUF_THRESH_0_UDW_PB, \
12688                                                 _ICL_DSC0_RC_BUF_THRESH_0_UDW_PC)
12689 #define ICL_DSC1_RC_BUF_THRESH_0(pipe)          _MMIO_PIPE((pipe) - PIPE_B, \
12690                                                 _ICL_DSC1_RC_BUF_THRESH_0_PB, \
12691                                                 _ICL_DSC1_RC_BUF_THRESH_0_PC)
12692 #define ICL_DSC1_RC_BUF_THRESH_0_UDW(pipe)      _MMIO_PIPE((pipe) - PIPE_B, \
12693                                                 _ICL_DSC1_RC_BUF_THRESH_0_UDW_PB, \
12694                                                 _ICL_DSC1_RC_BUF_THRESH_0_UDW_PC)
12695
12696 #define DSCA_RC_BUF_THRESH_1                    _MMIO(0x6B238)
12697 #define DSCA_RC_BUF_THRESH_1_UDW                _MMIO(0x6B238 + 4)
12698 #define DSCC_RC_BUF_THRESH_1                    _MMIO(0x6BA38)
12699 #define DSCC_RC_BUF_THRESH_1_UDW                _MMIO(0x6BA38 + 4)
12700 #define _ICL_DSC0_RC_BUF_THRESH_1_PB            (0x7825C)
12701 #define _ICL_DSC0_RC_BUF_THRESH_1_UDW_PB        (0x7825C + 4)
12702 #define _ICL_DSC1_RC_BUF_THRESH_1_PB            (0x7835C)
12703 #define _ICL_DSC1_RC_BUF_THRESH_1_UDW_PB        (0x7835C + 4)
12704 #define _ICL_DSC0_RC_BUF_THRESH_1_PC            (0x7845C)
12705 #define _ICL_DSC0_RC_BUF_THRESH_1_UDW_PC        (0x7845C + 4)
12706 #define _ICL_DSC1_RC_BUF_THRESH_1_PC            (0x7855C)
12707 #define _ICL_DSC1_RC_BUF_THRESH_1_UDW_PC        (0x7855C + 4)
12708 #define ICL_DSC0_RC_BUF_THRESH_1(pipe)          _MMIO_PIPE((pipe) - PIPE_B, \
12709                                                 _ICL_DSC0_RC_BUF_THRESH_1_PB, \
12710                                                 _ICL_DSC0_RC_BUF_THRESH_1_PC)
12711 #define ICL_DSC0_RC_BUF_THRESH_1_UDW(pipe)      _MMIO_PIPE((pipe) - PIPE_B, \
12712                                                 _ICL_DSC0_RC_BUF_THRESH_1_UDW_PB, \
12713                                                 _ICL_DSC0_RC_BUF_THRESH_1_UDW_PC)
12714 #define ICL_DSC1_RC_BUF_THRESH_1(pipe)          _MMIO_PIPE((pipe) - PIPE_B, \
12715                                                 _ICL_DSC1_RC_BUF_THRESH_1_PB, \
12716                                                 _ICL_DSC1_RC_BUF_THRESH_1_PC)
12717 #define ICL_DSC1_RC_BUF_THRESH_1_UDW(pipe)      _MMIO_PIPE((pipe) - PIPE_B, \
12718                                                 _ICL_DSC1_RC_BUF_THRESH_1_UDW_PB, \
12719                                                 _ICL_DSC1_RC_BUF_THRESH_1_UDW_PC)
12720
12721 #define PORT_TX_DFLEXDPSP(fia)                  _MMIO_FIA((fia), 0x008A0)
12722 #define   MODULAR_FIA_MASK                      (1 << 4)
12723 #define   TC_LIVE_STATE_TBT(idx)                (1 << ((idx) * 8 + 6))
12724 #define   TC_LIVE_STATE_TC(idx)                 (1 << ((idx) * 8 + 5))
12725 #define   DP_LANE_ASSIGNMENT_SHIFT(idx)         ((idx) * 8)
12726 #define   DP_LANE_ASSIGNMENT_MASK(idx)          (0xf << ((idx) * 8))
12727 #define   DP_LANE_ASSIGNMENT(idx, x)            ((x) << ((idx) * 8))
12728
12729 #define PORT_TX_DFLEXDPPMS(fia)                 _MMIO_FIA((fia), 0x00890)
12730 #define   DP_PHY_MODE_STATUS_COMPLETED(idx)     (1 << (idx))
12731
12732 #define PORT_TX_DFLEXDPCSSS(fia)                _MMIO_FIA((fia), 0x00894)
12733 #define   DP_PHY_MODE_STATUS_NOT_SAFE(idx)      (1 << (idx))
12734
12735 #define PORT_TX_DFLEXPA1(fia)                   _MMIO_FIA((fia), 0x00880)
12736 #define   DP_PIN_ASSIGNMENT_SHIFT(idx)          ((idx) * 4)
12737 #define   DP_PIN_ASSIGNMENT_MASK(idx)           (0xf << ((idx) * 4))
12738 #define   DP_PIN_ASSIGNMENT(idx, x)             ((x) << ((idx) * 4))
12739
12740 #define _TCSS_DDI_STATUS_1                      0x161500
12741 #define _TCSS_DDI_STATUS_2                      0x161504
12742 #define TCSS_DDI_STATUS(tc)                     _MMIO(_PICK_EVEN(tc, \
12743                                                                  _TCSS_DDI_STATUS_1, \
12744                                                                  _TCSS_DDI_STATUS_2))
12745 #define  TCSS_DDI_STATUS_READY                  REG_BIT(2)
12746 #define  TCSS_DDI_STATUS_HPD_LIVE_STATUS_TBT    REG_BIT(1)
12747 #define  TCSS_DDI_STATUS_HPD_LIVE_STATUS_ALT    REG_BIT(0)
12748
12749 /* This register controls the Display State Buffer (DSB) engines. */
12750 #define _DSBSL_INSTANCE_BASE            0x70B00
12751 #define DSBSL_INSTANCE(pipe, id)        (_DSBSL_INSTANCE_BASE + \
12752                                          (pipe) * 0x1000 + (id) * 0x100)
12753 #define DSB_HEAD(pipe, id)              _MMIO(DSBSL_INSTANCE(pipe, id) + 0x0)
12754 #define DSB_TAIL(pipe, id)              _MMIO(DSBSL_INSTANCE(pipe, id) + 0x4)
12755 #define DSB_CTRL(pipe, id)              _MMIO(DSBSL_INSTANCE(pipe, id) + 0x8)
12756 #define   DSB_ENABLE                    (1 << 31)
12757 #define   DSB_STATUS                    (1 << 0)
12758
12759 #define TGL_ROOT_DEVICE_ID              0x9A00
12760 #define TGL_ROOT_DEVICE_MASK            0xFF00
12761 #define TGL_ROOT_DEVICE_SKU_MASK        0xF
12762 #define TGL_ROOT_DEVICE_SKU_ULX         0x2
12763 #define TGL_ROOT_DEVICE_SKU_ULT         0x4
12764
12765 #define CLKREQ_POLICY                   _MMIO(0x101038)
12766 #define  CLKREQ_POLICY_MEM_UP_OVRD      REG_BIT(1)
12767
12768 #define CLKGATE_DIS_MISC                        _MMIO(0x46534)
12769 #define  CLKGATE_DIS_MISC_DMASC_GATING_DIS      REG_BIT(21)
12770
12771 #endif /* _I915_REG_H_ */