c413587895cff1766952c920cbff87edf7dd1d5e
[platform/kernel/linux-rpi.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include <uapi/drm/i915_drm.h>
34 #include <uapi/drm/drm_fourcc.h>
35
36 #include <linux/io-mapping.h>
37 #include <linux/i2c.h>
38 #include <linux/i2c-algo-bit.h>
39 #include <linux/backlight.h>
40 #include <linux/hashtable.h>
41 #include <linux/intel-iommu.h>
42 #include <linux/kref.h>
43 #include <linux/pm_qos.h>
44 #include <linux/shmem_fs.h>
45
46 #include <drm/drmP.h>
47 #include <drm/intel-gtt.h>
48 #include <drm/drm_legacy.h> /* for struct drm_dma_handle */
49 #include <drm/drm_gem.h>
50 #include <drm/drm_auth.h>
51
52 #include "i915_params.h"
53 #include "i915_reg.h"
54
55 #include "intel_bios.h"
56 #include "intel_dpll_mgr.h"
57 #include "intel_guc.h"
58 #include "intel_lrc.h"
59 #include "intel_ringbuffer.h"
60
61 #include "i915_gem.h"
62 #include "i915_gem_gtt.h"
63 #include "i915_gem_render_state.h"
64 #include "i915_gem_request.h"
65
66 #include "intel_gvt.h"
67
68 /* General customization:
69  */
70
71 #define DRIVER_NAME             "i915"
72 #define DRIVER_DESC             "Intel Graphics"
73 #define DRIVER_DATE             "20160822"
74
75 #undef WARN_ON
76 /* Many gcc seem to no see through this and fall over :( */
77 #if 0
78 #define WARN_ON(x) ({ \
79         bool __i915_warn_cond = (x); \
80         if (__builtin_constant_p(__i915_warn_cond)) \
81                 BUILD_BUG_ON(__i915_warn_cond); \
82         WARN(__i915_warn_cond, "WARN_ON(" #x ")"); })
83 #else
84 #define WARN_ON(x) WARN((x), "%s", "WARN_ON(" __stringify(x) ")")
85 #endif
86
87 #undef WARN_ON_ONCE
88 #define WARN_ON_ONCE(x) WARN_ONCE((x), "%s", "WARN_ON_ONCE(" __stringify(x) ")")
89
90 #define MISSING_CASE(x) WARN(1, "Missing switch case (%lu) in %s\n", \
91                              (long) (x), __func__);
92
93 /* Use I915_STATE_WARN(x) and I915_STATE_WARN_ON() (rather than WARN() and
94  * WARN_ON()) for hw state sanity checks to check for unexpected conditions
95  * which may not necessarily be a user visible problem.  This will either
96  * WARN() or DRM_ERROR() depending on the verbose_checks moduleparam, to
97  * enable distros and users to tailor their preferred amount of i915 abrt
98  * spam.
99  */
100 #define I915_STATE_WARN(condition, format...) ({                        \
101         int __ret_warn_on = !!(condition);                              \
102         if (unlikely(__ret_warn_on))                                    \
103                 if (!WARN(i915.verbose_state_checks, format))           \
104                         DRM_ERROR(format);                              \
105         unlikely(__ret_warn_on);                                        \
106 })
107
108 #define I915_STATE_WARN_ON(x)                                           \
109         I915_STATE_WARN((x), "%s", "WARN_ON(" __stringify(x) ")")
110
111 bool __i915_inject_load_failure(const char *func, int line);
112 #define i915_inject_load_failure() \
113         __i915_inject_load_failure(__func__, __LINE__)
114
115 static inline const char *yesno(bool v)
116 {
117         return v ? "yes" : "no";
118 }
119
120 static inline const char *onoff(bool v)
121 {
122         return v ? "on" : "off";
123 }
124
125 enum pipe {
126         INVALID_PIPE = -1,
127         PIPE_A = 0,
128         PIPE_B,
129         PIPE_C,
130         _PIPE_EDP,
131         I915_MAX_PIPES = _PIPE_EDP
132 };
133 #define pipe_name(p) ((p) + 'A')
134
135 enum transcoder {
136         TRANSCODER_A = 0,
137         TRANSCODER_B,
138         TRANSCODER_C,
139         TRANSCODER_EDP,
140         TRANSCODER_DSI_A,
141         TRANSCODER_DSI_C,
142         I915_MAX_TRANSCODERS
143 };
144
145 static inline const char *transcoder_name(enum transcoder transcoder)
146 {
147         switch (transcoder) {
148         case TRANSCODER_A:
149                 return "A";
150         case TRANSCODER_B:
151                 return "B";
152         case TRANSCODER_C:
153                 return "C";
154         case TRANSCODER_EDP:
155                 return "EDP";
156         case TRANSCODER_DSI_A:
157                 return "DSI A";
158         case TRANSCODER_DSI_C:
159                 return "DSI C";
160         default:
161                 return "<invalid>";
162         }
163 }
164
165 static inline bool transcoder_is_dsi(enum transcoder transcoder)
166 {
167         return transcoder == TRANSCODER_DSI_A || transcoder == TRANSCODER_DSI_C;
168 }
169
170 /*
171  * I915_MAX_PLANES in the enum below is the maximum (across all platforms)
172  * number of planes per CRTC.  Not all platforms really have this many planes,
173  * which means some arrays of size I915_MAX_PLANES may have unused entries
174  * between the topmost sprite plane and the cursor plane.
175  */
176 enum plane {
177         PLANE_A = 0,
178         PLANE_B,
179         PLANE_C,
180         PLANE_CURSOR,
181         I915_MAX_PLANES,
182 };
183 #define plane_name(p) ((p) + 'A')
184
185 #define sprite_name(p, s) ((p) * INTEL_INFO(dev)->num_sprites[(p)] + (s) + 'A')
186
187 enum port {
188         PORT_A = 0,
189         PORT_B,
190         PORT_C,
191         PORT_D,
192         PORT_E,
193         I915_MAX_PORTS
194 };
195 #define port_name(p) ((p) + 'A')
196
197 #define I915_NUM_PHYS_VLV 2
198
199 enum dpio_channel {
200         DPIO_CH0,
201         DPIO_CH1
202 };
203
204 enum dpio_phy {
205         DPIO_PHY0,
206         DPIO_PHY1
207 };
208
209 enum intel_display_power_domain {
210         POWER_DOMAIN_PIPE_A,
211         POWER_DOMAIN_PIPE_B,
212         POWER_DOMAIN_PIPE_C,
213         POWER_DOMAIN_PIPE_A_PANEL_FITTER,
214         POWER_DOMAIN_PIPE_B_PANEL_FITTER,
215         POWER_DOMAIN_PIPE_C_PANEL_FITTER,
216         POWER_DOMAIN_TRANSCODER_A,
217         POWER_DOMAIN_TRANSCODER_B,
218         POWER_DOMAIN_TRANSCODER_C,
219         POWER_DOMAIN_TRANSCODER_EDP,
220         POWER_DOMAIN_TRANSCODER_DSI_A,
221         POWER_DOMAIN_TRANSCODER_DSI_C,
222         POWER_DOMAIN_PORT_DDI_A_LANES,
223         POWER_DOMAIN_PORT_DDI_B_LANES,
224         POWER_DOMAIN_PORT_DDI_C_LANES,
225         POWER_DOMAIN_PORT_DDI_D_LANES,
226         POWER_DOMAIN_PORT_DDI_E_LANES,
227         POWER_DOMAIN_PORT_DSI,
228         POWER_DOMAIN_PORT_CRT,
229         POWER_DOMAIN_PORT_OTHER,
230         POWER_DOMAIN_VGA,
231         POWER_DOMAIN_AUDIO,
232         POWER_DOMAIN_PLLS,
233         POWER_DOMAIN_AUX_A,
234         POWER_DOMAIN_AUX_B,
235         POWER_DOMAIN_AUX_C,
236         POWER_DOMAIN_AUX_D,
237         POWER_DOMAIN_GMBUS,
238         POWER_DOMAIN_MODESET,
239         POWER_DOMAIN_INIT,
240
241         POWER_DOMAIN_NUM,
242 };
243
244 #define POWER_DOMAIN_PIPE(pipe) ((pipe) + POWER_DOMAIN_PIPE_A)
245 #define POWER_DOMAIN_PIPE_PANEL_FITTER(pipe) \
246                 ((pipe) + POWER_DOMAIN_PIPE_A_PANEL_FITTER)
247 #define POWER_DOMAIN_TRANSCODER(tran) \
248         ((tran) == TRANSCODER_EDP ? POWER_DOMAIN_TRANSCODER_EDP : \
249          (tran) + POWER_DOMAIN_TRANSCODER_A)
250
251 enum hpd_pin {
252         HPD_NONE = 0,
253         HPD_TV = HPD_NONE,     /* TV is known to be unreliable */
254         HPD_CRT,
255         HPD_SDVO_B,
256         HPD_SDVO_C,
257         HPD_PORT_A,
258         HPD_PORT_B,
259         HPD_PORT_C,
260         HPD_PORT_D,
261         HPD_PORT_E,
262         HPD_NUM_PINS
263 };
264
265 #define for_each_hpd_pin(__pin) \
266         for ((__pin) = (HPD_NONE + 1); (__pin) < HPD_NUM_PINS; (__pin)++)
267
268 struct i915_hotplug {
269         struct work_struct hotplug_work;
270
271         struct {
272                 unsigned long last_jiffies;
273                 int count;
274                 enum {
275                         HPD_ENABLED = 0,
276                         HPD_DISABLED = 1,
277                         HPD_MARK_DISABLED = 2
278                 } state;
279         } stats[HPD_NUM_PINS];
280         u32 event_bits;
281         struct delayed_work reenable_work;
282
283         struct intel_digital_port *irq_port[I915_MAX_PORTS];
284         u32 long_port_mask;
285         u32 short_port_mask;
286         struct work_struct dig_port_work;
287
288         struct work_struct poll_init_work;
289         bool poll_enabled;
290
291         /*
292          * if we get a HPD irq from DP and a HPD irq from non-DP
293          * the non-DP HPD could block the workqueue on a mode config
294          * mutex getting, that userspace may have taken. However
295          * userspace is waiting on the DP workqueue to run which is
296          * blocked behind the non-DP one.
297          */
298         struct workqueue_struct *dp_wq;
299 };
300
301 #define I915_GEM_GPU_DOMAINS \
302         (I915_GEM_DOMAIN_RENDER | \
303          I915_GEM_DOMAIN_SAMPLER | \
304          I915_GEM_DOMAIN_COMMAND | \
305          I915_GEM_DOMAIN_INSTRUCTION | \
306          I915_GEM_DOMAIN_VERTEX)
307
308 #define for_each_pipe(__dev_priv, __p) \
309         for ((__p) = 0; (__p) < INTEL_INFO(__dev_priv)->num_pipes; (__p)++)
310 #define for_each_pipe_masked(__dev_priv, __p, __mask) \
311         for ((__p) = 0; (__p) < INTEL_INFO(__dev_priv)->num_pipes; (__p)++) \
312                 for_each_if ((__mask) & (1 << (__p)))
313 #define for_each_plane(__dev_priv, __pipe, __p)                         \
314         for ((__p) = 0;                                                 \
315              (__p) < INTEL_INFO(__dev_priv)->num_sprites[(__pipe)] + 1; \
316              (__p)++)
317 #define for_each_sprite(__dev_priv, __p, __s)                           \
318         for ((__s) = 0;                                                 \
319              (__s) < INTEL_INFO(__dev_priv)->num_sprites[(__p)];        \
320              (__s)++)
321
322 #define for_each_port_masked(__port, __ports_mask) \
323         for ((__port) = PORT_A; (__port) < I915_MAX_PORTS; (__port)++)  \
324                 for_each_if ((__ports_mask) & (1 << (__port)))
325
326 #define for_each_crtc(dev, crtc) \
327         list_for_each_entry(crtc, &(dev)->mode_config.crtc_list, head)
328
329 #define for_each_intel_plane(dev, intel_plane) \
330         list_for_each_entry(intel_plane,                        \
331                             &(dev)->mode_config.plane_list,     \
332                             base.head)
333
334 #define for_each_intel_plane_mask(dev, intel_plane, plane_mask)         \
335         list_for_each_entry(intel_plane,                                \
336                             &(dev)->mode_config.plane_list,             \
337                             base.head)                                  \
338                 for_each_if ((plane_mask) &                             \
339                              (1 << drm_plane_index(&intel_plane->base)))
340
341 #define for_each_intel_plane_on_crtc(dev, intel_crtc, intel_plane)      \
342         list_for_each_entry(intel_plane,                                \
343                             &(dev)->mode_config.plane_list,             \
344                             base.head)                                  \
345                 for_each_if ((intel_plane)->pipe == (intel_crtc)->pipe)
346
347 #define for_each_intel_crtc(dev, intel_crtc)                            \
348         list_for_each_entry(intel_crtc,                                 \
349                             &(dev)->mode_config.crtc_list,              \
350                             base.head)
351
352 #define for_each_intel_crtc_mask(dev, intel_crtc, crtc_mask)            \
353         list_for_each_entry(intel_crtc,                                 \
354                             &(dev)->mode_config.crtc_list,              \
355                             base.head)                                  \
356                 for_each_if ((crtc_mask) & (1 << drm_crtc_index(&intel_crtc->base)))
357
358 #define for_each_intel_encoder(dev, intel_encoder)              \
359         list_for_each_entry(intel_encoder,                      \
360                             &(dev)->mode_config.encoder_list,   \
361                             base.head)
362
363 #define for_each_intel_connector(dev, intel_connector)          \
364         list_for_each_entry(intel_connector,                    \
365                             &(dev)->mode_config.connector_list, \
366                             base.head)
367
368 #define for_each_encoder_on_crtc(dev, __crtc, intel_encoder) \
369         list_for_each_entry((intel_encoder), &(dev)->mode_config.encoder_list, base.head) \
370                 for_each_if ((intel_encoder)->base.crtc == (__crtc))
371
372 #define for_each_connector_on_encoder(dev, __encoder, intel_connector) \
373         list_for_each_entry((intel_connector), &(dev)->mode_config.connector_list, base.head) \
374                 for_each_if ((intel_connector)->base.encoder == (__encoder))
375
376 #define for_each_power_domain(domain, mask)                             \
377         for ((domain) = 0; (domain) < POWER_DOMAIN_NUM; (domain)++)     \
378                 for_each_if ((1 << (domain)) & (mask))
379
380 struct drm_i915_private;
381 struct i915_mm_struct;
382 struct i915_mmu_object;
383
384 struct drm_i915_file_private {
385         struct drm_i915_private *dev_priv;
386         struct drm_file *file;
387
388         struct {
389                 spinlock_t lock;
390                 struct list_head request_list;
391 /* 20ms is a fairly arbitrary limit (greater than the average frame time)
392  * chosen to prevent the CPU getting more than a frame ahead of the GPU
393  * (when using lax throttling for the frontbuffer). We also use it to
394  * offer free GPU waitboosts for severely congested workloads.
395  */
396 #define DRM_I915_THROTTLE_JIFFIES msecs_to_jiffies(20)
397         } mm;
398         struct idr context_idr;
399
400         struct intel_rps_client {
401                 struct list_head link;
402                 unsigned boosts;
403         } rps;
404
405         unsigned int bsd_engine;
406 };
407
408 /* Used by dp and fdi links */
409 struct intel_link_m_n {
410         uint32_t        tu;
411         uint32_t        gmch_m;
412         uint32_t        gmch_n;
413         uint32_t        link_m;
414         uint32_t        link_n;
415 };
416
417 void intel_link_compute_m_n(int bpp, int nlanes,
418                             int pixel_clock, int link_clock,
419                             struct intel_link_m_n *m_n);
420
421 /* Interface history:
422  *
423  * 1.1: Original.
424  * 1.2: Add Power Management
425  * 1.3: Add vblank support
426  * 1.4: Fix cmdbuffer path, add heap destroy
427  * 1.5: Add vblank pipe configuration
428  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
429  *      - Support vertical blank on secondary display pipe
430  */
431 #define DRIVER_MAJOR            1
432 #define DRIVER_MINOR            6
433 #define DRIVER_PATCHLEVEL       0
434
435 struct opregion_header;
436 struct opregion_acpi;
437 struct opregion_swsci;
438 struct opregion_asle;
439
440 struct intel_opregion {
441         struct opregion_header *header;
442         struct opregion_acpi *acpi;
443         struct opregion_swsci *swsci;
444         u32 swsci_gbda_sub_functions;
445         u32 swsci_sbcb_sub_functions;
446         struct opregion_asle *asle;
447         void *rvda;
448         const void *vbt;
449         u32 vbt_size;
450         u32 *lid_state;
451         struct work_struct asle_work;
452 };
453 #define OPREGION_SIZE            (8*1024)
454
455 struct intel_overlay;
456 struct intel_overlay_error_state;
457
458 struct drm_i915_fence_reg {
459         struct list_head link;
460         struct drm_i915_private *i915;
461         struct i915_vma *vma;
462         int pin_count;
463         int id;
464         /**
465          * Whether the tiling parameters for the currently
466          * associated fence register have changed. Note that
467          * for the purposes of tracking tiling changes we also
468          * treat the unfenced register, the register slot that
469          * the object occupies whilst it executes a fenced
470          * command (such as BLT on gen2/3), as a "fence".
471          */
472         bool dirty;
473 };
474
475 struct sdvo_device_mapping {
476         u8 initialized;
477         u8 dvo_port;
478         u8 slave_addr;
479         u8 dvo_wiring;
480         u8 i2c_pin;
481         u8 ddc_pin;
482 };
483
484 struct intel_connector;
485 struct intel_encoder;
486 struct intel_crtc_state;
487 struct intel_initial_plane_config;
488 struct intel_crtc;
489 struct intel_limit;
490 struct dpll;
491
492 struct drm_i915_display_funcs {
493         int (*get_display_clock_speed)(struct drm_device *dev);
494         int (*get_fifo_size)(struct drm_device *dev, int plane);
495         int (*compute_pipe_wm)(struct intel_crtc_state *cstate);
496         int (*compute_intermediate_wm)(struct drm_device *dev,
497                                        struct intel_crtc *intel_crtc,
498                                        struct intel_crtc_state *newstate);
499         void (*initial_watermarks)(struct intel_crtc_state *cstate);
500         void (*optimize_watermarks)(struct intel_crtc_state *cstate);
501         int (*compute_global_watermarks)(struct drm_atomic_state *state);
502         void (*update_wm)(struct drm_crtc *crtc);
503         int (*modeset_calc_cdclk)(struct drm_atomic_state *state);
504         void (*modeset_commit_cdclk)(struct drm_atomic_state *state);
505         /* Returns the active state of the crtc, and if the crtc is active,
506          * fills out the pipe-config with the hw state. */
507         bool (*get_pipe_config)(struct intel_crtc *,
508                                 struct intel_crtc_state *);
509         void (*get_initial_plane_config)(struct intel_crtc *,
510                                          struct intel_initial_plane_config *);
511         int (*crtc_compute_clock)(struct intel_crtc *crtc,
512                                   struct intel_crtc_state *crtc_state);
513         void (*crtc_enable)(struct intel_crtc_state *pipe_config,
514                             struct drm_atomic_state *old_state);
515         void (*crtc_disable)(struct intel_crtc_state *old_crtc_state,
516                              struct drm_atomic_state *old_state);
517         void (*update_crtcs)(struct drm_atomic_state *state,
518                              unsigned int *crtc_vblank_mask);
519         void (*audio_codec_enable)(struct drm_connector *connector,
520                                    struct intel_encoder *encoder,
521                                    const struct drm_display_mode *adjusted_mode);
522         void (*audio_codec_disable)(struct intel_encoder *encoder);
523         void (*fdi_link_train)(struct drm_crtc *crtc);
524         void (*init_clock_gating)(struct drm_device *dev);
525         int (*queue_flip)(struct drm_device *dev, struct drm_crtc *crtc,
526                           struct drm_framebuffer *fb,
527                           struct drm_i915_gem_object *obj,
528                           struct drm_i915_gem_request *req,
529                           uint32_t flags);
530         void (*hpd_irq_setup)(struct drm_i915_private *dev_priv);
531         /* clock updates for mode set */
532         /* cursor updates */
533         /* render clock increase/decrease */
534         /* display clock increase/decrease */
535         /* pll clock increase/decrease */
536
537         void (*load_csc_matrix)(struct drm_crtc_state *crtc_state);
538         void (*load_luts)(struct drm_crtc_state *crtc_state);
539 };
540
541 enum forcewake_domain_id {
542         FW_DOMAIN_ID_RENDER = 0,
543         FW_DOMAIN_ID_BLITTER,
544         FW_DOMAIN_ID_MEDIA,
545
546         FW_DOMAIN_ID_COUNT
547 };
548
549 enum forcewake_domains {
550         FORCEWAKE_RENDER = (1 << FW_DOMAIN_ID_RENDER),
551         FORCEWAKE_BLITTER = (1 << FW_DOMAIN_ID_BLITTER),
552         FORCEWAKE_MEDIA = (1 << FW_DOMAIN_ID_MEDIA),
553         FORCEWAKE_ALL = (FORCEWAKE_RENDER |
554                          FORCEWAKE_BLITTER |
555                          FORCEWAKE_MEDIA)
556 };
557
558 #define FW_REG_READ  (1)
559 #define FW_REG_WRITE (2)
560
561 enum forcewake_domains
562 intel_uncore_forcewake_for_reg(struct drm_i915_private *dev_priv,
563                                i915_reg_t reg, unsigned int op);
564
565 struct intel_uncore_funcs {
566         void (*force_wake_get)(struct drm_i915_private *dev_priv,
567                                                         enum forcewake_domains domains);
568         void (*force_wake_put)(struct drm_i915_private *dev_priv,
569                                                         enum forcewake_domains domains);
570
571         uint8_t  (*mmio_readb)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
572         uint16_t (*mmio_readw)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
573         uint32_t (*mmio_readl)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
574         uint64_t (*mmio_readq)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
575
576         void (*mmio_writeb)(struct drm_i915_private *dev_priv, i915_reg_t r,
577                                 uint8_t val, bool trace);
578         void (*mmio_writew)(struct drm_i915_private *dev_priv, i915_reg_t r,
579                                 uint16_t val, bool trace);
580         void (*mmio_writel)(struct drm_i915_private *dev_priv, i915_reg_t r,
581                                 uint32_t val, bool trace);
582         void (*mmio_writeq)(struct drm_i915_private *dev_priv, i915_reg_t r,
583                                 uint64_t val, bool trace);
584 };
585
586 struct intel_uncore {
587         spinlock_t lock; /** lock is also taken in irq contexts. */
588
589         struct intel_uncore_funcs funcs;
590
591         unsigned fifo_count;
592         enum forcewake_domains fw_domains;
593
594         struct intel_uncore_forcewake_domain {
595                 struct drm_i915_private *i915;
596                 enum forcewake_domain_id id;
597                 enum forcewake_domains mask;
598                 unsigned wake_count;
599                 struct hrtimer timer;
600                 i915_reg_t reg_set;
601                 u32 val_set;
602                 u32 val_clear;
603                 i915_reg_t reg_ack;
604                 i915_reg_t reg_post;
605                 u32 val_reset;
606         } fw_domain[FW_DOMAIN_ID_COUNT];
607
608         int unclaimed_mmio_check;
609 };
610
611 /* Iterate over initialised fw domains */
612 #define for_each_fw_domain_masked(domain__, mask__, dev_priv__) \
613         for ((domain__) = &(dev_priv__)->uncore.fw_domain[0]; \
614              (domain__) < &(dev_priv__)->uncore.fw_domain[FW_DOMAIN_ID_COUNT]; \
615              (domain__)++) \
616                 for_each_if ((mask__) & (domain__)->mask)
617
618 #define for_each_fw_domain(domain__, dev_priv__) \
619         for_each_fw_domain_masked(domain__, FORCEWAKE_ALL, dev_priv__)
620
621 #define CSR_VERSION(major, minor)       ((major) << 16 | (minor))
622 #define CSR_VERSION_MAJOR(version)      ((version) >> 16)
623 #define CSR_VERSION_MINOR(version)      ((version) & 0xffff)
624
625 struct intel_csr {
626         struct work_struct work;
627         const char *fw_path;
628         uint32_t *dmc_payload;
629         uint32_t dmc_fw_size;
630         uint32_t version;
631         uint32_t mmio_count;
632         i915_reg_t mmioaddr[8];
633         uint32_t mmiodata[8];
634         uint32_t dc_state;
635         uint32_t allowed_dc_mask;
636 };
637
638 #define DEV_INFO_FOR_EACH_FLAG(func, sep) \
639         func(is_mobile) sep \
640         func(is_i85x) sep \
641         func(is_i915g) sep \
642         func(is_i945gm) sep \
643         func(is_g33) sep \
644         func(need_gfx_hws) sep \
645         func(is_g4x) sep \
646         func(is_pineview) sep \
647         func(is_broadwater) sep \
648         func(is_crestline) sep \
649         func(is_ivybridge) sep \
650         func(is_valleyview) sep \
651         func(is_cherryview) sep \
652         func(is_haswell) sep \
653         func(is_broadwell) sep \
654         func(is_skylake) sep \
655         func(is_broxton) sep \
656         func(is_kabylake) sep \
657         func(is_preliminary) sep \
658         func(has_fbc) sep \
659         func(has_pipe_cxsr) sep \
660         func(has_hotplug) sep \
661         func(cursor_needs_physical) sep \
662         func(has_overlay) sep \
663         func(overlay_needs_physical) sep \
664         func(supports_tv) sep \
665         func(has_llc) sep \
666         func(has_snoop) sep \
667         func(has_ddi) sep \
668         func(has_fpga_dbg) sep \
669         func(has_pooled_eu)
670
671 #define DEFINE_FLAG(name) u8 name:1
672 #define SEP_SEMICOLON ;
673
674 struct intel_device_info {
675         u32 display_mmio_offset;
676         u16 device_id;
677         u8 num_pipes;
678         u8 num_sprites[I915_MAX_PIPES];
679         u8 gen;
680         u16 gen_mask;
681         u8 ring_mask; /* Rings supported by the HW */
682         u8 num_rings;
683         DEV_INFO_FOR_EACH_FLAG(DEFINE_FLAG, SEP_SEMICOLON);
684         /* Register offsets for the various display pipes and transcoders */
685         int pipe_offsets[I915_MAX_TRANSCODERS];
686         int trans_offsets[I915_MAX_TRANSCODERS];
687         int palette_offsets[I915_MAX_PIPES];
688         int cursor_offsets[I915_MAX_PIPES];
689
690         /* Slice/subslice/EU info */
691         u8 slice_total;
692         u8 subslice_total;
693         u8 subslice_per_slice;
694         u8 eu_total;
695         u8 eu_per_subslice;
696         u8 min_eu_in_pool;
697         /* For each slice, which subslice(s) has(have) 7 EUs (bitfield)? */
698         u8 subslice_7eu[3];
699         u8 has_slice_pg:1;
700         u8 has_subslice_pg:1;
701         u8 has_eu_pg:1;
702
703         struct color_luts {
704                 u16 degamma_lut_size;
705                 u16 gamma_lut_size;
706         } color;
707 };
708
709 #undef DEFINE_FLAG
710 #undef SEP_SEMICOLON
711
712 struct intel_display_error_state;
713
714 struct drm_i915_error_state {
715         struct kref ref;
716         struct timeval time;
717
718         char error_msg[128];
719         bool simulated;
720         int iommu;
721         u32 reset_count;
722         u32 suspend_count;
723         struct intel_device_info device_info;
724
725         /* Generic register state */
726         u32 eir;
727         u32 pgtbl_er;
728         u32 ier;
729         u32 gtier[4];
730         u32 ccid;
731         u32 derrmr;
732         u32 forcewake;
733         u32 error; /* gen6+ */
734         u32 err_int; /* gen7 */
735         u32 fault_data0; /* gen8, gen9 */
736         u32 fault_data1; /* gen8, gen9 */
737         u32 done_reg;
738         u32 gac_eco;
739         u32 gam_ecochk;
740         u32 gab_ctl;
741         u32 gfx_mode;
742         u32 extra_instdone[I915_NUM_INSTDONE_REG];
743         u64 fence[I915_MAX_NUM_FENCES];
744         struct intel_overlay_error_state *overlay;
745         struct intel_display_error_state *display;
746         struct drm_i915_error_object *semaphore;
747
748         struct drm_i915_error_engine {
749                 int engine_id;
750                 /* Software tracked state */
751                 bool waiting;
752                 int num_waiters;
753                 int hangcheck_score;
754                 enum intel_engine_hangcheck_action hangcheck_action;
755                 struct i915_address_space *vm;
756                 int num_requests;
757
758                 /* our own tracking of ring head and tail */
759                 u32 cpu_ring_head;
760                 u32 cpu_ring_tail;
761
762                 u32 last_seqno;
763                 u32 semaphore_seqno[I915_NUM_ENGINES - 1];
764
765                 /* Register state */
766                 u32 start;
767                 u32 tail;
768                 u32 head;
769                 u32 ctl;
770                 u32 mode;
771                 u32 hws;
772                 u32 ipeir;
773                 u32 ipehr;
774                 u32 instdone;
775                 u32 bbstate;
776                 u32 instpm;
777                 u32 instps;
778                 u32 seqno;
779                 u64 bbaddr;
780                 u64 acthd;
781                 u32 fault_reg;
782                 u64 faddr;
783                 u32 rc_psmi; /* sleep state */
784                 u32 semaphore_mboxes[I915_NUM_ENGINES - 1];
785
786                 struct drm_i915_error_object {
787                         int page_count;
788                         u64 gtt_offset;
789                         u64 gtt_size;
790                         u32 *pages[0];
791                 } *ringbuffer, *batchbuffer, *wa_batchbuffer, *ctx, *hws_page;
792
793                 struct drm_i915_error_object *wa_ctx;
794
795                 struct drm_i915_error_request {
796                         long jiffies;
797                         pid_t pid;
798                         u32 seqno;
799                         u32 head;
800                         u32 tail;
801                 } *requests;
802
803                 struct drm_i915_error_waiter {
804                         char comm[TASK_COMM_LEN];
805                         pid_t pid;
806                         u32 seqno;
807                 } *waiters;
808
809                 struct {
810                         u32 gfx_mode;
811                         union {
812                                 u64 pdp[4];
813                                 u32 pp_dir_base;
814                         };
815                 } vm_info;
816
817                 pid_t pid;
818                 char comm[TASK_COMM_LEN];
819         } engine[I915_NUM_ENGINES];
820
821         struct drm_i915_error_buffer {
822                 u32 size;
823                 u32 name;
824                 u32 rseqno[I915_NUM_ENGINES], wseqno;
825                 u64 gtt_offset;
826                 u32 read_domains;
827                 u32 write_domain;
828                 s32 fence_reg:I915_MAX_NUM_FENCE_BITS;
829                 u32 tiling:2;
830                 u32 dirty:1;
831                 u32 purgeable:1;
832                 u32 userptr:1;
833                 s32 engine:4;
834                 u32 cache_level:3;
835         } *active_bo[I915_NUM_ENGINES], *pinned_bo;
836         u32 active_bo_count[I915_NUM_ENGINES], pinned_bo_count;
837         struct i915_address_space *active_vm[I915_NUM_ENGINES];
838 };
839
840 enum i915_cache_level {
841         I915_CACHE_NONE = 0,
842         I915_CACHE_LLC, /* also used for snoopable memory on non-LLC */
843         I915_CACHE_L3_LLC, /* gen7+, L3 sits between the domain specifc
844                               caches, eg sampler/render caches, and the
845                               large Last-Level-Cache. LLC is coherent with
846                               the CPU, but L3 is only visible to the GPU. */
847         I915_CACHE_WT, /* hsw:gt3e WriteThrough for scanouts */
848 };
849
850 struct i915_ctx_hang_stats {
851         /* This context had batch pending when hang was declared */
852         unsigned batch_pending;
853
854         /* This context had batch active when hang was declared */
855         unsigned batch_active;
856
857         /* Time when this context was last blamed for a GPU reset */
858         unsigned long guilty_ts;
859
860         /* If the contexts causes a second GPU hang within this time,
861          * it is permanently banned from submitting any more work.
862          */
863         unsigned long ban_period_seconds;
864
865         /* This context is banned to submit more work */
866         bool banned;
867 };
868
869 /* This must match up with the value previously used for execbuf2.rsvd1. */
870 #define DEFAULT_CONTEXT_HANDLE 0
871
872 /**
873  * struct i915_gem_context - as the name implies, represents a context.
874  * @ref: reference count.
875  * @user_handle: userspace tracking identity for this context.
876  * @remap_slice: l3 row remapping information.
877  * @flags: context specific flags:
878  *         CONTEXT_NO_ZEROMAP: do not allow mapping things to page 0.
879  * @file_priv: filp associated with this context (NULL for global default
880  *             context).
881  * @hang_stats: information about the role of this context in possible GPU
882  *              hangs.
883  * @ppgtt: virtual memory space used by this context.
884  * @legacy_hw_ctx: render context backing object and whether it is correctly
885  *                initialized (legacy ring submission mechanism only).
886  * @link: link in the global list of contexts.
887  *
888  * Contexts are memory images used by the hardware to store copies of their
889  * internal state.
890  */
891 struct i915_gem_context {
892         struct kref ref;
893         struct drm_i915_private *i915;
894         struct drm_i915_file_private *file_priv;
895         struct i915_hw_ppgtt *ppgtt;
896         struct pid *pid;
897
898         struct i915_ctx_hang_stats hang_stats;
899
900         unsigned long flags;
901 #define CONTEXT_NO_ZEROMAP              BIT(0)
902 #define CONTEXT_NO_ERROR_CAPTURE        BIT(1)
903
904         /* Unique identifier for this context, used by the hw for tracking */
905         unsigned int hw_id;
906         u32 user_handle;
907
908         u32 ggtt_alignment;
909
910         struct intel_context {
911                 struct i915_vma *state;
912                 struct intel_ring *ring;
913                 uint32_t *lrc_reg_state;
914                 u64 lrc_desc;
915                 int pin_count;
916                 bool initialised;
917         } engine[I915_NUM_ENGINES];
918         u32 ring_size;
919         u32 desc_template;
920         struct atomic_notifier_head status_notifier;
921         bool execlists_force_single_submission;
922
923         struct list_head link;
924
925         u8 remap_slice;
926         bool closed:1;
927 };
928
929 enum fb_op_origin {
930         ORIGIN_GTT,
931         ORIGIN_CPU,
932         ORIGIN_CS,
933         ORIGIN_FLIP,
934         ORIGIN_DIRTYFB,
935 };
936
937 struct intel_fbc {
938         /* This is always the inner lock when overlapping with struct_mutex and
939          * it's the outer lock when overlapping with stolen_lock. */
940         struct mutex lock;
941         unsigned threshold;
942         unsigned int possible_framebuffer_bits;
943         unsigned int busy_bits;
944         unsigned int visible_pipes_mask;
945         struct intel_crtc *crtc;
946
947         struct drm_mm_node compressed_fb;
948         struct drm_mm_node *compressed_llb;
949
950         bool false_color;
951
952         bool enabled;
953         bool active;
954
955         struct intel_fbc_state_cache {
956                 struct {
957                         unsigned int mode_flags;
958                         uint32_t hsw_bdw_pixel_rate;
959                 } crtc;
960
961                 struct {
962                         unsigned int rotation;
963                         int src_w;
964                         int src_h;
965                         bool visible;
966                 } plane;
967
968                 struct {
969                         u64 ilk_ggtt_offset;
970                         uint32_t pixel_format;
971                         unsigned int stride;
972                         int fence_reg;
973                         unsigned int tiling_mode;
974                 } fb;
975         } state_cache;
976
977         struct intel_fbc_reg_params {
978                 struct {
979                         enum pipe pipe;
980                         enum plane plane;
981                         unsigned int fence_y_offset;
982                 } crtc;
983
984                 struct {
985                         u64 ggtt_offset;
986                         uint32_t pixel_format;
987                         unsigned int stride;
988                         int fence_reg;
989                 } fb;
990
991                 int cfb_size;
992         } params;
993
994         struct intel_fbc_work {
995                 bool scheduled;
996                 u32 scheduled_vblank;
997                 struct work_struct work;
998         } work;
999
1000         const char *no_fbc_reason;
1001 };
1002
1003 /**
1004  * HIGH_RR is the highest eDP panel refresh rate read from EDID
1005  * LOW_RR is the lowest eDP panel refresh rate found from EDID
1006  * parsing for same resolution.
1007  */
1008 enum drrs_refresh_rate_type {
1009         DRRS_HIGH_RR,
1010         DRRS_LOW_RR,
1011         DRRS_MAX_RR, /* RR count */
1012 };
1013
1014 enum drrs_support_type {
1015         DRRS_NOT_SUPPORTED = 0,
1016         STATIC_DRRS_SUPPORT = 1,
1017         SEAMLESS_DRRS_SUPPORT = 2
1018 };
1019
1020 struct intel_dp;
1021 struct i915_drrs {
1022         struct mutex mutex;
1023         struct delayed_work work;
1024         struct intel_dp *dp;
1025         unsigned busy_frontbuffer_bits;
1026         enum drrs_refresh_rate_type refresh_rate_type;
1027         enum drrs_support_type type;
1028 };
1029
1030 struct i915_psr {
1031         struct mutex lock;
1032         bool sink_support;
1033         bool source_ok;
1034         struct intel_dp *enabled;
1035         bool active;
1036         struct delayed_work work;
1037         unsigned busy_frontbuffer_bits;
1038         bool psr2_support;
1039         bool aux_frame_sync;
1040         bool link_standby;
1041 };
1042
1043 enum intel_pch {
1044         PCH_NONE = 0,   /* No PCH present */
1045         PCH_IBX,        /* Ibexpeak PCH */
1046         PCH_CPT,        /* Cougarpoint PCH */
1047         PCH_LPT,        /* Lynxpoint PCH */
1048         PCH_SPT,        /* Sunrisepoint PCH */
1049         PCH_KBP,        /* Kabypoint PCH */
1050         PCH_NOP,
1051 };
1052
1053 enum intel_sbi_destination {
1054         SBI_ICLK,
1055         SBI_MPHY,
1056 };
1057
1058 #define QUIRK_PIPEA_FORCE (1<<0)
1059 #define QUIRK_LVDS_SSC_DISABLE (1<<1)
1060 #define QUIRK_INVERT_BRIGHTNESS (1<<2)
1061 #define QUIRK_BACKLIGHT_PRESENT (1<<3)
1062 #define QUIRK_PIPEB_FORCE (1<<4)
1063 #define QUIRK_PIN_SWIZZLED_PAGES (1<<5)
1064
1065 struct intel_fbdev;
1066 struct intel_fbc_work;
1067
1068 struct intel_gmbus {
1069         struct i2c_adapter adapter;
1070 #define GMBUS_FORCE_BIT_RETRY (1U << 31)
1071         u32 force_bit;
1072         u32 reg0;
1073         i915_reg_t gpio_reg;
1074         struct i2c_algo_bit_data bit_algo;
1075         struct drm_i915_private *dev_priv;
1076 };
1077
1078 struct i915_suspend_saved_registers {
1079         u32 saveDSPARB;
1080         u32 saveFBC_CONTROL;
1081         u32 saveCACHE_MODE_0;
1082         u32 saveMI_ARB_STATE;
1083         u32 saveSWF0[16];
1084         u32 saveSWF1[16];
1085         u32 saveSWF3[3];
1086         uint64_t saveFENCE[I915_MAX_NUM_FENCES];
1087         u32 savePCH_PORT_HOTPLUG;
1088         u16 saveGCDGMBUS;
1089 };
1090
1091 struct vlv_s0ix_state {
1092         /* GAM */
1093         u32 wr_watermark;
1094         u32 gfx_prio_ctrl;
1095         u32 arb_mode;
1096         u32 gfx_pend_tlb0;
1097         u32 gfx_pend_tlb1;
1098         u32 lra_limits[GEN7_LRA_LIMITS_REG_NUM];
1099         u32 media_max_req_count;
1100         u32 gfx_max_req_count;
1101         u32 render_hwsp;
1102         u32 ecochk;
1103         u32 bsd_hwsp;
1104         u32 blt_hwsp;
1105         u32 tlb_rd_addr;
1106
1107         /* MBC */
1108         u32 g3dctl;
1109         u32 gsckgctl;
1110         u32 mbctl;
1111
1112         /* GCP */
1113         u32 ucgctl1;
1114         u32 ucgctl3;
1115         u32 rcgctl1;
1116         u32 rcgctl2;
1117         u32 rstctl;
1118         u32 misccpctl;
1119
1120         /* GPM */
1121         u32 gfxpause;
1122         u32 rpdeuhwtc;
1123         u32 rpdeuc;
1124         u32 ecobus;
1125         u32 pwrdwnupctl;
1126         u32 rp_down_timeout;
1127         u32 rp_deucsw;
1128         u32 rcubmabdtmr;
1129         u32 rcedata;
1130         u32 spare2gh;
1131
1132         /* Display 1 CZ domain */
1133         u32 gt_imr;
1134         u32 gt_ier;
1135         u32 pm_imr;
1136         u32 pm_ier;
1137         u32 gt_scratch[GEN7_GT_SCRATCH_REG_NUM];
1138
1139         /* GT SA CZ domain */
1140         u32 tilectl;
1141         u32 gt_fifoctl;
1142         u32 gtlc_wake_ctrl;
1143         u32 gtlc_survive;
1144         u32 pmwgicz;
1145
1146         /* Display 2 CZ domain */
1147         u32 gu_ctl0;
1148         u32 gu_ctl1;
1149         u32 pcbr;
1150         u32 clock_gate_dis2;
1151 };
1152
1153 struct intel_rps_ei {
1154         u32 cz_clock;
1155         u32 render_c0;
1156         u32 media_c0;
1157 };
1158
1159 struct intel_gen6_power_mgmt {
1160         /*
1161          * work, interrupts_enabled and pm_iir are protected by
1162          * dev_priv->irq_lock
1163          */
1164         struct work_struct work;
1165         bool interrupts_enabled;
1166         u32 pm_iir;
1167
1168         u32 pm_intr_keep;
1169
1170         /* Frequencies are stored in potentially platform dependent multiples.
1171          * In other words, *_freq needs to be multiplied by X to be interesting.
1172          * Soft limits are those which are used for the dynamic reclocking done
1173          * by the driver (raise frequencies under heavy loads, and lower for
1174          * lighter loads). Hard limits are those imposed by the hardware.
1175          *
1176          * A distinction is made for overclocking, which is never enabled by
1177          * default, and is considered to be above the hard limit if it's
1178          * possible at all.
1179          */
1180         u8 cur_freq;            /* Current frequency (cached, may not == HW) */
1181         u8 min_freq_softlimit;  /* Minimum frequency permitted by the driver */
1182         u8 max_freq_softlimit;  /* Max frequency permitted by the driver */
1183         u8 max_freq;            /* Maximum frequency, RP0 if not overclocking */
1184         u8 min_freq;            /* AKA RPn. Minimum frequency */
1185         u8 boost_freq;          /* Frequency to request when wait boosting */
1186         u8 idle_freq;           /* Frequency to request when we are idle */
1187         u8 efficient_freq;      /* AKA RPe. Pre-determined balanced frequency */
1188         u8 rp1_freq;            /* "less than" RP0 power/freqency */
1189         u8 rp0_freq;            /* Non-overclocked max frequency. */
1190         u16 gpll_ref_freq;      /* vlv/chv GPLL reference frequency */
1191
1192         u8 up_threshold; /* Current %busy required to uplock */
1193         u8 down_threshold; /* Current %busy required to downclock */
1194
1195         int last_adj;
1196         enum { LOW_POWER, BETWEEN, HIGH_POWER } power;
1197
1198         spinlock_t client_lock;
1199         struct list_head clients;
1200         bool client_boost;
1201
1202         bool enabled;
1203         struct delayed_work autoenable_work;
1204         unsigned boosts;
1205
1206         /* manual wa residency calculations */
1207         struct intel_rps_ei up_ei, down_ei;
1208
1209         /*
1210          * Protects RPS/RC6 register access and PCU communication.
1211          * Must be taken after struct_mutex if nested. Note that
1212          * this lock may be held for long periods of time when
1213          * talking to hw - so only take it when talking to hw!
1214          */
1215         struct mutex hw_lock;
1216 };
1217
1218 /* defined intel_pm.c */
1219 extern spinlock_t mchdev_lock;
1220
1221 struct intel_ilk_power_mgmt {
1222         u8 cur_delay;
1223         u8 min_delay;
1224         u8 max_delay;
1225         u8 fmax;
1226         u8 fstart;
1227
1228         u64 last_count1;
1229         unsigned long last_time1;
1230         unsigned long chipset_power;
1231         u64 last_count2;
1232         u64 last_time2;
1233         unsigned long gfx_power;
1234         u8 corr;
1235
1236         int c_m;
1237         int r_t;
1238 };
1239
1240 struct drm_i915_private;
1241 struct i915_power_well;
1242
1243 struct i915_power_well_ops {
1244         /*
1245          * Synchronize the well's hw state to match the current sw state, for
1246          * example enable/disable it based on the current refcount. Called
1247          * during driver init and resume time, possibly after first calling
1248          * the enable/disable handlers.
1249          */
1250         void (*sync_hw)(struct drm_i915_private *dev_priv,
1251                         struct i915_power_well *power_well);
1252         /*
1253          * Enable the well and resources that depend on it (for example
1254          * interrupts located on the well). Called after the 0->1 refcount
1255          * transition.
1256          */
1257         void (*enable)(struct drm_i915_private *dev_priv,
1258                        struct i915_power_well *power_well);
1259         /*
1260          * Disable the well and resources that depend on it. Called after
1261          * the 1->0 refcount transition.
1262          */
1263         void (*disable)(struct drm_i915_private *dev_priv,
1264                         struct i915_power_well *power_well);
1265         /* Returns the hw enabled state. */
1266         bool (*is_enabled)(struct drm_i915_private *dev_priv,
1267                            struct i915_power_well *power_well);
1268 };
1269
1270 /* Power well structure for haswell */
1271 struct i915_power_well {
1272         const char *name;
1273         bool always_on;
1274         /* power well enable/disable usage count */
1275         int count;
1276         /* cached hw enabled state */
1277         bool hw_enabled;
1278         unsigned long domains;
1279         unsigned long data;
1280         const struct i915_power_well_ops *ops;
1281 };
1282
1283 struct i915_power_domains {
1284         /*
1285          * Power wells needed for initialization at driver init and suspend
1286          * time are on. They are kept on until after the first modeset.
1287          */
1288         bool init_power_on;
1289         bool initializing;
1290         int power_well_count;
1291
1292         struct mutex lock;
1293         int domain_use_count[POWER_DOMAIN_NUM];
1294         struct i915_power_well *power_wells;
1295 };
1296
1297 #define MAX_L3_SLICES 2
1298 struct intel_l3_parity {
1299         u32 *remap_info[MAX_L3_SLICES];
1300         struct work_struct error_work;
1301         int which_slice;
1302 };
1303
1304 struct i915_gem_mm {
1305         /** Memory allocator for GTT stolen memory */
1306         struct drm_mm stolen;
1307         /** Protects the usage of the GTT stolen memory allocator. This is
1308          * always the inner lock when overlapping with struct_mutex. */
1309         struct mutex stolen_lock;
1310
1311         /** List of all objects in gtt_space. Used to restore gtt
1312          * mappings on resume */
1313         struct list_head bound_list;
1314         /**
1315          * List of objects which are not bound to the GTT (thus
1316          * are idle and not used by the GPU) but still have
1317          * (presumably uncached) pages still attached.
1318          */
1319         struct list_head unbound_list;
1320
1321         /** Usable portion of the GTT for GEM */
1322         unsigned long stolen_base; /* limited to low memory (32-bit) */
1323
1324         /** PPGTT used for aliasing the PPGTT with the GTT */
1325         struct i915_hw_ppgtt *aliasing_ppgtt;
1326
1327         struct notifier_block oom_notifier;
1328         struct notifier_block vmap_notifier;
1329         struct shrinker shrinker;
1330
1331         /** LRU list of objects with fence regs on them. */
1332         struct list_head fence_list;
1333
1334         /**
1335          * Are we in a non-interruptible section of code like
1336          * modesetting?
1337          */
1338         bool interruptible;
1339
1340         /* the indicator for dispatch video commands on two BSD rings */
1341         unsigned int bsd_engine_dispatch_index;
1342
1343         /** Bit 6 swizzling required for X tiling */
1344         uint32_t bit_6_swizzle_x;
1345         /** Bit 6 swizzling required for Y tiling */
1346         uint32_t bit_6_swizzle_y;
1347
1348         /* accounting, useful for userland debugging */
1349         spinlock_t object_stat_lock;
1350         size_t object_memory;
1351         u32 object_count;
1352 };
1353
1354 struct drm_i915_error_state_buf {
1355         struct drm_i915_private *i915;
1356         unsigned bytes;
1357         unsigned size;
1358         int err;
1359         u8 *buf;
1360         loff_t start;
1361         loff_t pos;
1362 };
1363
1364 struct i915_error_state_file_priv {
1365         struct drm_device *dev;
1366         struct drm_i915_error_state *error;
1367 };
1368
1369 struct i915_gpu_error {
1370         /* For hangcheck timer */
1371 #define DRM_I915_HANGCHECK_PERIOD 1500 /* in ms */
1372 #define DRM_I915_HANGCHECK_JIFFIES msecs_to_jiffies(DRM_I915_HANGCHECK_PERIOD)
1373         /* Hang gpu twice in this window and your context gets banned */
1374 #define DRM_I915_CTX_BAN_PERIOD DIV_ROUND_UP(8*DRM_I915_HANGCHECK_PERIOD, 1000)
1375
1376         struct delayed_work hangcheck_work;
1377
1378         /* For reset and error_state handling. */
1379         spinlock_t lock;
1380         /* Protected by the above dev->gpu_error.lock. */
1381         struct drm_i915_error_state *first_error;
1382
1383         unsigned long missed_irq_rings;
1384
1385         /**
1386          * State variable controlling the reset flow and count
1387          *
1388          * This is a counter which gets incremented when reset is triggered,
1389          * and again when reset has been handled. So odd values (lowest bit set)
1390          * means that reset is in progress and even values that
1391          * (reset_counter >> 1):th reset was successfully completed.
1392          *
1393          * If reset is not completed succesfully, the I915_WEDGE bit is
1394          * set meaning that hardware is terminally sour and there is no
1395          * recovery. All waiters on the reset_queue will be woken when
1396          * that happens.
1397          *
1398          * This counter is used by the wait_seqno code to notice that reset
1399          * event happened and it needs to restart the entire ioctl (since most
1400          * likely the seqno it waited for won't ever signal anytime soon).
1401          *
1402          * This is important for lock-free wait paths, where no contended lock
1403          * naturally enforces the correct ordering between the bail-out of the
1404          * waiter and the gpu reset work code.
1405          */
1406         atomic_t reset_counter;
1407
1408 #define I915_RESET_IN_PROGRESS_FLAG     1
1409 #define I915_WEDGED                     (1 << 31)
1410
1411         /**
1412          * Waitqueue to signal when a hang is detected. Used to for waiters
1413          * to release the struct_mutex for the reset to procede.
1414          */
1415         wait_queue_head_t wait_queue;
1416
1417         /**
1418          * Waitqueue to signal when the reset has completed. Used by clients
1419          * that wait for dev_priv->mm.wedged to settle.
1420          */
1421         wait_queue_head_t reset_queue;
1422
1423         /* For missed irq/seqno simulation. */
1424         unsigned long test_irq_rings;
1425 };
1426
1427 enum modeset_restore {
1428         MODESET_ON_LID_OPEN,
1429         MODESET_DONE,
1430         MODESET_SUSPENDED,
1431 };
1432
1433 #define DP_AUX_A 0x40
1434 #define DP_AUX_B 0x10
1435 #define DP_AUX_C 0x20
1436 #define DP_AUX_D 0x30
1437
1438 #define DDC_PIN_B  0x05
1439 #define DDC_PIN_C  0x04
1440 #define DDC_PIN_D  0x06
1441
1442 struct ddi_vbt_port_info {
1443         /*
1444          * This is an index in the HDMI/DVI DDI buffer translation table.
1445          * The special value HDMI_LEVEL_SHIFT_UNKNOWN means the VBT didn't
1446          * populate this field.
1447          */
1448 #define HDMI_LEVEL_SHIFT_UNKNOWN        0xff
1449         uint8_t hdmi_level_shift;
1450
1451         uint8_t supports_dvi:1;
1452         uint8_t supports_hdmi:1;
1453         uint8_t supports_dp:1;
1454
1455         uint8_t alternate_aux_channel;
1456         uint8_t alternate_ddc_pin;
1457
1458         uint8_t dp_boost_level;
1459         uint8_t hdmi_boost_level;
1460 };
1461
1462 enum psr_lines_to_wait {
1463         PSR_0_LINES_TO_WAIT = 0,
1464         PSR_1_LINE_TO_WAIT,
1465         PSR_4_LINES_TO_WAIT,
1466         PSR_8_LINES_TO_WAIT
1467 };
1468
1469 struct intel_vbt_data {
1470         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
1471         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
1472
1473         /* Feature bits */
1474         unsigned int int_tv_support:1;
1475         unsigned int lvds_dither:1;
1476         unsigned int lvds_vbt:1;
1477         unsigned int int_crt_support:1;
1478         unsigned int lvds_use_ssc:1;
1479         unsigned int display_clock_mode:1;
1480         unsigned int fdi_rx_polarity_inverted:1;
1481         unsigned int panel_type:4;
1482         int lvds_ssc_freq;
1483         unsigned int bios_lvds_val; /* initial [PCH_]LVDS reg val in VBIOS */
1484
1485         enum drrs_support_type drrs_type;
1486
1487         struct {
1488                 int rate;
1489                 int lanes;
1490                 int preemphasis;
1491                 int vswing;
1492                 bool low_vswing;
1493                 bool initialized;
1494                 bool support;
1495                 int bpp;
1496                 struct edp_power_seq pps;
1497         } edp;
1498
1499         struct {
1500                 bool full_link;
1501                 bool require_aux_wakeup;
1502                 int idle_frames;
1503                 enum psr_lines_to_wait lines_to_wait;
1504                 int tp1_wakeup_time;
1505                 int tp2_tp3_wakeup_time;
1506         } psr;
1507
1508         struct {
1509                 u16 pwm_freq_hz;
1510                 bool present;
1511                 bool active_low_pwm;
1512                 u8 min_brightness;      /* min_brightness/255 of max */
1513                 enum intel_backlight_type type;
1514         } backlight;
1515
1516         /* MIPI DSI */
1517         struct {
1518                 u16 panel_id;
1519                 struct mipi_config *config;
1520                 struct mipi_pps_data *pps;
1521                 u8 seq_version;
1522                 u32 size;
1523                 u8 *data;
1524                 const u8 *sequence[MIPI_SEQ_MAX];
1525         } dsi;
1526
1527         int crt_ddc_pin;
1528
1529         int child_dev_num;
1530         union child_device_config *child_dev;
1531
1532         struct ddi_vbt_port_info ddi_port_info[I915_MAX_PORTS];
1533         struct sdvo_device_mapping sdvo_mappings[2];
1534 };
1535
1536 enum intel_ddb_partitioning {
1537         INTEL_DDB_PART_1_2,
1538         INTEL_DDB_PART_5_6, /* IVB+ */
1539 };
1540
1541 struct intel_wm_level {
1542         bool enable;
1543         uint32_t pri_val;
1544         uint32_t spr_val;
1545         uint32_t cur_val;
1546         uint32_t fbc_val;
1547 };
1548
1549 struct ilk_wm_values {
1550         uint32_t wm_pipe[3];
1551         uint32_t wm_lp[3];
1552         uint32_t wm_lp_spr[3];
1553         uint32_t wm_linetime[3];
1554         bool enable_fbc_wm;
1555         enum intel_ddb_partitioning partitioning;
1556 };
1557
1558 struct vlv_pipe_wm {
1559         uint16_t primary;
1560         uint16_t sprite[2];
1561         uint8_t cursor;
1562 };
1563
1564 struct vlv_sr_wm {
1565         uint16_t plane;
1566         uint8_t cursor;
1567 };
1568
1569 struct vlv_wm_values {
1570         struct vlv_pipe_wm pipe[3];
1571         struct vlv_sr_wm sr;
1572         struct {
1573                 uint8_t cursor;
1574                 uint8_t sprite[2];
1575                 uint8_t primary;
1576         } ddl[3];
1577         uint8_t level;
1578         bool cxsr;
1579 };
1580
1581 struct skl_ddb_entry {
1582         uint16_t start, end;    /* in number of blocks, 'end' is exclusive */
1583 };
1584
1585 static inline uint16_t skl_ddb_entry_size(const struct skl_ddb_entry *entry)
1586 {
1587         return entry->end - entry->start;
1588 }
1589
1590 static inline bool skl_ddb_entry_equal(const struct skl_ddb_entry *e1,
1591                                        const struct skl_ddb_entry *e2)
1592 {
1593         if (e1->start == e2->start && e1->end == e2->end)
1594                 return true;
1595
1596         return false;
1597 }
1598
1599 struct skl_ddb_allocation {
1600         struct skl_ddb_entry pipe[I915_MAX_PIPES];
1601         struct skl_ddb_entry plane[I915_MAX_PIPES][I915_MAX_PLANES]; /* packed/uv */
1602         struct skl_ddb_entry y_plane[I915_MAX_PIPES][I915_MAX_PLANES];
1603 };
1604
1605 struct skl_wm_values {
1606         unsigned dirty_pipes;
1607         struct skl_ddb_allocation ddb;
1608         uint32_t wm_linetime[I915_MAX_PIPES];
1609         uint32_t plane[I915_MAX_PIPES][I915_MAX_PLANES][8];
1610         uint32_t plane_trans[I915_MAX_PIPES][I915_MAX_PLANES];
1611 };
1612
1613 struct skl_wm_level {
1614         bool plane_en[I915_MAX_PLANES];
1615         uint16_t plane_res_b[I915_MAX_PLANES];
1616         uint8_t plane_res_l[I915_MAX_PLANES];
1617 };
1618
1619 /*
1620  * This struct helps tracking the state needed for runtime PM, which puts the
1621  * device in PCI D3 state. Notice that when this happens, nothing on the
1622  * graphics device works, even register access, so we don't get interrupts nor
1623  * anything else.
1624  *
1625  * Every piece of our code that needs to actually touch the hardware needs to
1626  * either call intel_runtime_pm_get or call intel_display_power_get with the
1627  * appropriate power domain.
1628  *
1629  * Our driver uses the autosuspend delay feature, which means we'll only really
1630  * suspend if we stay with zero refcount for a certain amount of time. The
1631  * default value is currently very conservative (see intel_runtime_pm_enable), but
1632  * it can be changed with the standard runtime PM files from sysfs.
1633  *
1634  * The irqs_disabled variable becomes true exactly after we disable the IRQs and
1635  * goes back to false exactly before we reenable the IRQs. We use this variable
1636  * to check if someone is trying to enable/disable IRQs while they're supposed
1637  * to be disabled. This shouldn't happen and we'll print some error messages in
1638  * case it happens.
1639  *
1640  * For more, read the Documentation/power/runtime_pm.txt.
1641  */
1642 struct i915_runtime_pm {
1643         atomic_t wakeref_count;
1644         atomic_t atomic_seq;
1645         bool suspended;
1646         bool irqs_enabled;
1647 };
1648
1649 enum intel_pipe_crc_source {
1650         INTEL_PIPE_CRC_SOURCE_NONE,
1651         INTEL_PIPE_CRC_SOURCE_PLANE1,
1652         INTEL_PIPE_CRC_SOURCE_PLANE2,
1653         INTEL_PIPE_CRC_SOURCE_PF,
1654         INTEL_PIPE_CRC_SOURCE_PIPE,
1655         /* TV/DP on pre-gen5/vlv can't use the pipe source. */
1656         INTEL_PIPE_CRC_SOURCE_TV,
1657         INTEL_PIPE_CRC_SOURCE_DP_B,
1658         INTEL_PIPE_CRC_SOURCE_DP_C,
1659         INTEL_PIPE_CRC_SOURCE_DP_D,
1660         INTEL_PIPE_CRC_SOURCE_AUTO,
1661         INTEL_PIPE_CRC_SOURCE_MAX,
1662 };
1663
1664 struct intel_pipe_crc_entry {
1665         uint32_t frame;
1666         uint32_t crc[5];
1667 };
1668
1669 #define INTEL_PIPE_CRC_ENTRIES_NR       128
1670 struct intel_pipe_crc {
1671         spinlock_t lock;
1672         bool opened;            /* exclusive access to the result file */
1673         struct intel_pipe_crc_entry *entries;
1674         enum intel_pipe_crc_source source;
1675         int head, tail;
1676         wait_queue_head_t wq;
1677 };
1678
1679 struct i915_frontbuffer_tracking {
1680         spinlock_t lock;
1681
1682         /*
1683          * Tracking bits for delayed frontbuffer flushing du to gpu activity or
1684          * scheduled flips.
1685          */
1686         unsigned busy_bits;
1687         unsigned flip_bits;
1688 };
1689
1690 struct i915_wa_reg {
1691         i915_reg_t addr;
1692         u32 value;
1693         /* bitmask representing WA bits */
1694         u32 mask;
1695 };
1696
1697 /*
1698  * RING_MAX_NONPRIV_SLOTS is per-engine but at this point we are only
1699  * allowing it for RCS as we don't foresee any requirement of having
1700  * a whitelist for other engines. When it is really required for
1701  * other engines then the limit need to be increased.
1702  */
1703 #define I915_MAX_WA_REGS (16 + RING_MAX_NONPRIV_SLOTS)
1704
1705 struct i915_workarounds {
1706         struct i915_wa_reg reg[I915_MAX_WA_REGS];
1707         u32 count;
1708         u32 hw_whitelist_count[I915_NUM_ENGINES];
1709 };
1710
1711 struct i915_virtual_gpu {
1712         bool active;
1713 };
1714
1715 /* used in computing the new watermarks state */
1716 struct intel_wm_config {
1717         unsigned int num_pipes_active;
1718         bool sprites_enabled;
1719         bool sprites_scaled;
1720 };
1721
1722 struct drm_i915_private {
1723         struct drm_device drm;
1724
1725         struct kmem_cache *objects;
1726         struct kmem_cache *vmas;
1727         struct kmem_cache *requests;
1728
1729         const struct intel_device_info info;
1730
1731         int relative_constants_mode;
1732
1733         void __iomem *regs;
1734
1735         struct intel_uncore uncore;
1736
1737         struct i915_virtual_gpu vgpu;
1738
1739         struct intel_gvt gvt;
1740
1741         struct intel_guc guc;
1742
1743         struct intel_csr csr;
1744
1745         struct intel_gmbus gmbus[GMBUS_NUM_PINS];
1746
1747         /** gmbus_mutex protects against concurrent usage of the single hw gmbus
1748          * controller on different i2c buses. */
1749         struct mutex gmbus_mutex;
1750
1751         /**
1752          * Base address of the gmbus and gpio block.
1753          */
1754         uint32_t gpio_mmio_base;
1755
1756         /* MMIO base address for MIPI regs */
1757         uint32_t mipi_mmio_base;
1758
1759         uint32_t psr_mmio_base;
1760
1761         uint32_t pps_mmio_base;
1762
1763         wait_queue_head_t gmbus_wait_queue;
1764
1765         struct pci_dev *bridge_dev;
1766         struct i915_gem_context *kernel_context;
1767         struct intel_engine_cs engine[I915_NUM_ENGINES];
1768         struct i915_vma *semaphore;
1769         u32 next_seqno;
1770
1771         struct drm_dma_handle *status_page_dmah;
1772         struct resource mch_res;
1773
1774         /* protects the irq masks */
1775         spinlock_t irq_lock;
1776
1777         /* protects the mmio flip data */
1778         spinlock_t mmio_flip_lock;
1779
1780         bool display_irqs_enabled;
1781
1782         /* To control wakeup latency, e.g. for irq-driven dp aux transfers. */
1783         struct pm_qos_request pm_qos;
1784
1785         /* Sideband mailbox protection */
1786         struct mutex sb_lock;
1787
1788         /** Cached value of IMR to avoid reads in updating the bitfield */
1789         union {
1790                 u32 irq_mask;
1791                 u32 de_irq_mask[I915_MAX_PIPES];
1792         };
1793         u32 gt_irq_mask;
1794         u32 pm_irq_mask;
1795         u32 pm_rps_events;
1796         u32 pipestat_irq_mask[I915_MAX_PIPES];
1797
1798         struct i915_hotplug hotplug;
1799         struct intel_fbc fbc;
1800         struct i915_drrs drrs;
1801         struct intel_opregion opregion;
1802         struct intel_vbt_data vbt;
1803
1804         bool preserve_bios_swizzle;
1805
1806         /* overlay */
1807         struct intel_overlay *overlay;
1808
1809         /* backlight registers and fields in struct intel_panel */
1810         struct mutex backlight_lock;
1811
1812         /* LVDS info */
1813         bool no_aux_handshake;
1814
1815         /* protects panel power sequencer state */
1816         struct mutex pps_mutex;
1817
1818         struct drm_i915_fence_reg fence_regs[I915_MAX_NUM_FENCES]; /* assume 965 */
1819         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
1820
1821         unsigned int fsb_freq, mem_freq, is_ddr3;
1822         unsigned int skl_preferred_vco_freq;
1823         unsigned int cdclk_freq, max_cdclk_freq, atomic_cdclk_freq;
1824         unsigned int max_dotclk_freq;
1825         unsigned int rawclk_freq;
1826         unsigned int hpll_freq;
1827         unsigned int czclk_freq;
1828
1829         struct {
1830                 unsigned int vco, ref;
1831         } cdclk_pll;
1832
1833         /**
1834          * wq - Driver workqueue for GEM.
1835          *
1836          * NOTE: Work items scheduled here are not allowed to grab any modeset
1837          * locks, for otherwise the flushing done in the pageflip code will
1838          * result in deadlocks.
1839          */
1840         struct workqueue_struct *wq;
1841
1842         /* Display functions */
1843         struct drm_i915_display_funcs display;
1844
1845         /* PCH chipset type */
1846         enum intel_pch pch_type;
1847         unsigned short pch_id;
1848
1849         unsigned long quirks;
1850
1851         enum modeset_restore modeset_restore;
1852         struct mutex modeset_restore_lock;
1853         struct drm_atomic_state *modeset_restore_state;
1854         struct drm_modeset_acquire_ctx reset_ctx;
1855
1856         struct list_head vm_list; /* Global list of all address spaces */
1857         struct i915_ggtt ggtt; /* VM representing the global address space */
1858
1859         struct i915_gem_mm mm;
1860         DECLARE_HASHTABLE(mm_structs, 7);
1861         struct mutex mm_lock;
1862
1863         /* The hw wants to have a stable context identifier for the lifetime
1864          * of the context (for OA, PASID, faults, etc). This is limited
1865          * in execlists to 21 bits.
1866          */
1867         struct ida context_hw_ida;
1868 #define MAX_CONTEXT_HW_ID (1<<21) /* exclusive */
1869
1870         /* Kernel Modesetting */
1871
1872         struct drm_crtc *plane_to_crtc_mapping[I915_MAX_PIPES];
1873         struct drm_crtc *pipe_to_crtc_mapping[I915_MAX_PIPES];
1874         wait_queue_head_t pending_flip_queue;
1875
1876 #ifdef CONFIG_DEBUG_FS
1877         struct intel_pipe_crc pipe_crc[I915_MAX_PIPES];
1878 #endif
1879
1880         /* dpll and cdclk state is protected by connection_mutex */
1881         int num_shared_dpll;
1882         struct intel_shared_dpll shared_dplls[I915_NUM_PLLS];
1883         const struct intel_dpll_mgr *dpll_mgr;
1884
1885         /*
1886          * dpll_lock serializes intel_{prepare,enable,disable}_shared_dpll.
1887          * Must be global rather than per dpll, because on some platforms
1888          * plls share registers.
1889          */
1890         struct mutex dpll_lock;
1891
1892         unsigned int active_crtcs;
1893         unsigned int min_pixclk[I915_MAX_PIPES];
1894
1895         int dpio_phy_iosf_port[I915_NUM_PHYS_VLV];
1896
1897         struct i915_workarounds workarounds;
1898
1899         struct i915_frontbuffer_tracking fb_tracking;
1900
1901         u16 orig_clock;
1902
1903         bool mchbar_need_disable;
1904
1905         struct intel_l3_parity l3_parity;
1906
1907         /* Cannot be determined by PCIID. You must always read a register. */
1908         u32 edram_cap;
1909
1910         /* gen6+ rps state */
1911         struct intel_gen6_power_mgmt rps;
1912
1913         /* ilk-only ips/rps state. Everything in here is protected by the global
1914          * mchdev_lock in intel_pm.c */
1915         struct intel_ilk_power_mgmt ips;
1916
1917         struct i915_power_domains power_domains;
1918
1919         struct i915_psr psr;
1920
1921         struct i915_gpu_error gpu_error;
1922
1923         struct drm_i915_gem_object *vlv_pctx;
1924
1925 #ifdef CONFIG_DRM_FBDEV_EMULATION
1926         /* list of fbdev register on this device */
1927         struct intel_fbdev *fbdev;
1928         struct work_struct fbdev_suspend_work;
1929 #endif
1930
1931         struct drm_property *broadcast_rgb_property;
1932         struct drm_property *force_audio_property;
1933
1934         /* hda/i915 audio component */
1935         struct i915_audio_component *audio_component;
1936         bool audio_component_registered;
1937         /**
1938          * av_mutex - mutex for audio/video sync
1939          *
1940          */
1941         struct mutex av_mutex;
1942
1943         uint32_t hw_context_size;
1944         struct list_head context_list;
1945
1946         u32 fdi_rx_config;
1947
1948         /* Shadow for DISPLAY_PHY_CONTROL which can't be safely read */
1949         u32 chv_phy_control;
1950         /*
1951          * Shadows for CHV DPLL_MD regs to keep the state
1952          * checker somewhat working in the presence hardware
1953          * crappiness (can't read out DPLL_MD for pipes B & C).
1954          */
1955         u32 chv_dpll_md[I915_MAX_PIPES];
1956         u32 bxt_phy_grc;
1957
1958         u32 suspend_count;
1959         bool suspended_to_idle;
1960         struct i915_suspend_saved_registers regfile;
1961         struct vlv_s0ix_state vlv_s0ix_state;
1962
1963         enum {
1964                 I915_SKL_SAGV_UNKNOWN = 0,
1965                 I915_SKL_SAGV_DISABLED,
1966                 I915_SKL_SAGV_ENABLED,
1967                 I915_SKL_SAGV_NOT_CONTROLLED
1968         } skl_sagv_status;
1969
1970         struct {
1971                 /*
1972                  * Raw watermark latency values:
1973                  * in 0.1us units for WM0,
1974                  * in 0.5us units for WM1+.
1975                  */
1976                 /* primary */
1977                 uint16_t pri_latency[5];
1978                 /* sprite */
1979                 uint16_t spr_latency[5];
1980                 /* cursor */
1981                 uint16_t cur_latency[5];
1982                 /*
1983                  * Raw watermark memory latency values
1984                  * for SKL for all 8 levels
1985                  * in 1us units.
1986                  */
1987                 uint16_t skl_latency[8];
1988
1989                 /*
1990                  * The skl_wm_values structure is a bit too big for stack
1991                  * allocation, so we keep the staging struct where we store
1992                  * intermediate results here instead.
1993                  */
1994                 struct skl_wm_values skl_results;
1995
1996                 /* current hardware state */
1997                 union {
1998                         struct ilk_wm_values hw;
1999                         struct skl_wm_values skl_hw;
2000                         struct vlv_wm_values vlv;
2001                 };
2002
2003                 uint8_t max_level;
2004
2005                 /*
2006                  * Should be held around atomic WM register writing; also
2007                  * protects * intel_crtc->wm.active and
2008                  * cstate->wm.need_postvbl_update.
2009                  */
2010                 struct mutex wm_mutex;
2011
2012                 /*
2013                  * Set during HW readout of watermarks/DDB.  Some platforms
2014                  * need to know when we're still using BIOS-provided values
2015                  * (which we don't fully trust).
2016                  */
2017                 bool distrust_bios_wm;
2018         } wm;
2019
2020         struct i915_runtime_pm pm;
2021
2022         /* Abstract the submission mechanism (legacy ringbuffer or execlists) away */
2023         struct {
2024                 void (*cleanup_engine)(struct intel_engine_cs *engine);
2025
2026                 /**
2027                  * Is the GPU currently considered idle, or busy executing
2028                  * userspace requests? Whilst idle, we allow runtime power
2029                  * management to power down the hardware and display clocks.
2030                  * In order to reduce the effect on performance, there
2031                  * is a slight delay before we do so.
2032                  */
2033                 unsigned int active_engines;
2034                 bool awake;
2035
2036                 /**
2037                  * We leave the user IRQ off as much as possible,
2038                  * but this means that requests will finish and never
2039                  * be retired once the system goes idle. Set a timer to
2040                  * fire periodically while the ring is running. When it
2041                  * fires, go retire requests.
2042                  */
2043                 struct delayed_work retire_work;
2044
2045                 /**
2046                  * When we detect an idle GPU, we want to turn on
2047                  * powersaving features. So once we see that there
2048                  * are no more requests outstanding and no more
2049                  * arrive within a small period of time, we fire
2050                  * off the idle_work.
2051                  */
2052                 struct delayed_work idle_work;
2053         } gt;
2054
2055         /* perform PHY state sanity checks? */
2056         bool chv_phy_assert[2];
2057
2058         struct intel_encoder *dig_port_map[I915_MAX_PORTS];
2059
2060         /*
2061          * NOTE: This is the dri1/ums dungeon, don't add stuff here. Your patch
2062          * will be rejected. Instead look for a better place.
2063          */
2064 };
2065
2066 static inline struct drm_i915_private *to_i915(const struct drm_device *dev)
2067 {
2068         return container_of(dev, struct drm_i915_private, drm);
2069 }
2070
2071 static inline struct drm_i915_private *kdev_to_i915(struct device *kdev)
2072 {
2073         return to_i915(dev_get_drvdata(kdev));
2074 }
2075
2076 static inline struct drm_i915_private *guc_to_i915(struct intel_guc *guc)
2077 {
2078         return container_of(guc, struct drm_i915_private, guc);
2079 }
2080
2081 /* Simple iterator over all initialised engines */
2082 #define for_each_engine(engine__, dev_priv__) \
2083         for ((engine__) = &(dev_priv__)->engine[0]; \
2084              (engine__) < &(dev_priv__)->engine[I915_NUM_ENGINES]; \
2085              (engine__)++) \
2086                 for_each_if (intel_engine_initialized(engine__))
2087
2088 /* Iterator with engine_id */
2089 #define for_each_engine_id(engine__, dev_priv__, id__) \
2090         for ((engine__) = &(dev_priv__)->engine[0], (id__) = 0; \
2091              (engine__) < &(dev_priv__)->engine[I915_NUM_ENGINES]; \
2092              (engine__)++) \
2093                 for_each_if (((id__) = (engine__)->id, \
2094                               intel_engine_initialized(engine__)))
2095
2096 #define __mask_next_bit(mask) ({                                        \
2097         int __idx = ffs(mask) - 1;                                      \
2098         mask &= ~BIT(__idx);                                            \
2099         __idx;                                                          \
2100 })
2101
2102 /* Iterator over subset of engines selected by mask */
2103 #define for_each_engine_masked(engine__, dev_priv__, mask__, tmp__) \
2104         for (tmp__ = mask__ & INTEL_INFO(dev_priv__)->ring_mask;        \
2105              tmp__ ? (engine__ = &(dev_priv__)->engine[__mask_next_bit(tmp__)]), 1 : 0; )
2106
2107 enum hdmi_force_audio {
2108         HDMI_AUDIO_OFF_DVI = -2,        /* no aux data for HDMI-DVI converter */
2109         HDMI_AUDIO_OFF,                 /* force turn off HDMI audio */
2110         HDMI_AUDIO_AUTO,                /* trust EDID */
2111         HDMI_AUDIO_ON,                  /* force turn on HDMI audio */
2112 };
2113
2114 #define I915_GTT_OFFSET_NONE ((u32)-1)
2115
2116 struct drm_i915_gem_object_ops {
2117         unsigned int flags;
2118 #define I915_GEM_OBJECT_HAS_STRUCT_PAGE 0x1
2119
2120         /* Interface between the GEM object and its backing storage.
2121          * get_pages() is called once prior to the use of the associated set
2122          * of pages before to binding them into the GTT, and put_pages() is
2123          * called after we no longer need them. As we expect there to be
2124          * associated cost with migrating pages between the backing storage
2125          * and making them available for the GPU (e.g. clflush), we may hold
2126          * onto the pages after they are no longer referenced by the GPU
2127          * in case they may be used again shortly (for example migrating the
2128          * pages to a different memory domain within the GTT). put_pages()
2129          * will therefore most likely be called when the object itself is
2130          * being released or under memory pressure (where we attempt to
2131          * reap pages for the shrinker).
2132          */
2133         int (*get_pages)(struct drm_i915_gem_object *);
2134         void (*put_pages)(struct drm_i915_gem_object *);
2135
2136         int (*dmabuf_export)(struct drm_i915_gem_object *);
2137         void (*release)(struct drm_i915_gem_object *);
2138 };
2139
2140 /*
2141  * Frontbuffer tracking bits. Set in obj->frontbuffer_bits while a gem bo is
2142  * considered to be the frontbuffer for the given plane interface-wise. This
2143  * doesn't mean that the hw necessarily already scans it out, but that any
2144  * rendering (by the cpu or gpu) will land in the frontbuffer eventually.
2145  *
2146  * We have one bit per pipe and per scanout plane type.
2147  */
2148 #define INTEL_MAX_SPRITE_BITS_PER_PIPE 5
2149 #define INTEL_FRONTBUFFER_BITS_PER_PIPE 8
2150 #define INTEL_FRONTBUFFER_PRIMARY(pipe) \
2151         (1 << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2152 #define INTEL_FRONTBUFFER_CURSOR(pipe) \
2153         (1 << (1 + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2154 #define INTEL_FRONTBUFFER_SPRITE(pipe, plane) \
2155         (1 << (2 + plane + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2156 #define INTEL_FRONTBUFFER_OVERLAY(pipe) \
2157         (1 << (2 + INTEL_MAX_SPRITE_BITS_PER_PIPE + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2158 #define INTEL_FRONTBUFFER_ALL_MASK(pipe) \
2159         (0xff << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2160
2161 struct drm_i915_gem_object {
2162         struct drm_gem_object base;
2163
2164         const struct drm_i915_gem_object_ops *ops;
2165
2166         /** List of VMAs backed by this object */
2167         struct list_head vma_list;
2168
2169         /** Stolen memory for this object, instead of being backed by shmem. */
2170         struct drm_mm_node *stolen;
2171         struct list_head global_list;
2172
2173         /** Used in execbuf to temporarily hold a ref */
2174         struct list_head obj_exec_link;
2175
2176         struct list_head batch_pool_link;
2177
2178         unsigned long flags;
2179         /**
2180          * This is set if the object is on the active lists (has pending
2181          * rendering and so a non-zero seqno), and is not set if it i s on
2182          * inactive (ready to be unbound) list.
2183          */
2184 #define I915_BO_ACTIVE_SHIFT 0
2185 #define I915_BO_ACTIVE_MASK ((1 << I915_NUM_ENGINES) - 1)
2186 #define __I915_BO_ACTIVE(bo) \
2187         ((READ_ONCE((bo)->flags) >> I915_BO_ACTIVE_SHIFT) & I915_BO_ACTIVE_MASK)
2188
2189         /**
2190          * This is set if the object has been written to since last bound
2191          * to the GTT
2192          */
2193         unsigned int dirty:1;
2194
2195         /**
2196          * Advice: are the backing pages purgeable?
2197          */
2198         unsigned int madv:2;
2199
2200         /**
2201          * Whether the current gtt mapping needs to be mappable (and isn't just
2202          * mappable by accident). Track pin and fault separate for a more
2203          * accurate mappable working set.
2204          */
2205         unsigned int fault_mappable:1;
2206
2207         /*
2208          * Is the object to be mapped as read-only to the GPU
2209          * Only honoured if hardware has relevant pte bit
2210          */
2211         unsigned long gt_ro:1;
2212         unsigned int cache_level:3;
2213         unsigned int cache_dirty:1;
2214
2215         atomic_t frontbuffer_bits;
2216         unsigned int frontbuffer_ggtt_origin; /* write once */
2217
2218         /** Current tiling stride for the object, if it's tiled. */
2219         unsigned int tiling_and_stride;
2220 #define FENCE_MINIMUM_STRIDE 128 /* See i915_tiling_ok() */
2221 #define TILING_MASK (FENCE_MINIMUM_STRIDE-1)
2222 #define STRIDE_MASK (~TILING_MASK)
2223
2224         /** Count of VMA actually bound by this object */
2225         unsigned int bind_count;
2226         unsigned int pin_display;
2227
2228         struct sg_table *pages;
2229         int pages_pin_count;
2230         struct get_page {
2231                 struct scatterlist *sg;
2232                 int last;
2233         } get_page;
2234         void *mapping;
2235
2236         /** Breadcrumb of last rendering to the buffer.
2237          * There can only be one writer, but we allow for multiple readers.
2238          * If there is a writer that necessarily implies that all other
2239          * read requests are complete - but we may only be lazily clearing
2240          * the read requests. A read request is naturally the most recent
2241          * request on a ring, so we may have two different write and read
2242          * requests on one ring where the write request is older than the
2243          * read request. This allows for the CPU to read from an active
2244          * buffer by only waiting for the write to complete.
2245          */
2246         struct i915_gem_active last_read[I915_NUM_ENGINES];
2247         struct i915_gem_active last_write;
2248
2249         /** References from framebuffers, locks out tiling changes. */
2250         unsigned long framebuffer_references;
2251
2252         /** Record of address bit 17 of each page at last unbind. */
2253         unsigned long *bit_17;
2254
2255         union {
2256                 /** for phy allocated objects */
2257                 struct drm_dma_handle *phys_handle;
2258
2259                 struct i915_gem_userptr {
2260                         uintptr_t ptr;
2261                         unsigned read_only :1;
2262                         unsigned workers :4;
2263 #define I915_GEM_USERPTR_MAX_WORKERS 15
2264
2265                         struct i915_mm_struct *mm;
2266                         struct i915_mmu_object *mmu_object;
2267                         struct work_struct *work;
2268                 } userptr;
2269         };
2270 };
2271
2272 static inline struct drm_i915_gem_object *
2273 to_intel_bo(struct drm_gem_object *gem)
2274 {
2275         /* Assert that to_intel_bo(NULL) == NULL */
2276         BUILD_BUG_ON(offsetof(struct drm_i915_gem_object, base));
2277
2278         return container_of(gem, struct drm_i915_gem_object, base);
2279 }
2280
2281 static inline struct drm_i915_gem_object *
2282 i915_gem_object_lookup(struct drm_file *file, u32 handle)
2283 {
2284         return to_intel_bo(drm_gem_object_lookup(file, handle));
2285 }
2286
2287 __deprecated
2288 extern struct drm_gem_object *
2289 drm_gem_object_lookup(struct drm_file *file, u32 handle);
2290
2291 __attribute__((nonnull))
2292 static inline struct drm_i915_gem_object *
2293 i915_gem_object_get(struct drm_i915_gem_object *obj)
2294 {
2295         drm_gem_object_reference(&obj->base);
2296         return obj;
2297 }
2298
2299 __deprecated
2300 extern void drm_gem_object_reference(struct drm_gem_object *);
2301
2302 __attribute__((nonnull))
2303 static inline void
2304 i915_gem_object_put(struct drm_i915_gem_object *obj)
2305 {
2306         drm_gem_object_unreference(&obj->base);
2307 }
2308
2309 __deprecated
2310 extern void drm_gem_object_unreference(struct drm_gem_object *);
2311
2312 __attribute__((nonnull))
2313 static inline void
2314 i915_gem_object_put_unlocked(struct drm_i915_gem_object *obj)
2315 {
2316         drm_gem_object_unreference_unlocked(&obj->base);
2317 }
2318
2319 __deprecated
2320 extern void drm_gem_object_unreference_unlocked(struct drm_gem_object *);
2321
2322 static inline bool
2323 i915_gem_object_has_struct_page(const struct drm_i915_gem_object *obj)
2324 {
2325         return obj->ops->flags & I915_GEM_OBJECT_HAS_STRUCT_PAGE;
2326 }
2327
2328 static inline unsigned long
2329 i915_gem_object_get_active(const struct drm_i915_gem_object *obj)
2330 {
2331         return (obj->flags >> I915_BO_ACTIVE_SHIFT) & I915_BO_ACTIVE_MASK;
2332 }
2333
2334 static inline bool
2335 i915_gem_object_is_active(const struct drm_i915_gem_object *obj)
2336 {
2337         return i915_gem_object_get_active(obj);
2338 }
2339
2340 static inline void
2341 i915_gem_object_set_active(struct drm_i915_gem_object *obj, int engine)
2342 {
2343         obj->flags |= BIT(engine + I915_BO_ACTIVE_SHIFT);
2344 }
2345
2346 static inline void
2347 i915_gem_object_clear_active(struct drm_i915_gem_object *obj, int engine)
2348 {
2349         obj->flags &= ~BIT(engine + I915_BO_ACTIVE_SHIFT);
2350 }
2351
2352 static inline bool
2353 i915_gem_object_has_active_engine(const struct drm_i915_gem_object *obj,
2354                                   int engine)
2355 {
2356         return obj->flags & BIT(engine + I915_BO_ACTIVE_SHIFT);
2357 }
2358
2359 static inline unsigned int
2360 i915_gem_object_get_tiling(struct drm_i915_gem_object *obj)
2361 {
2362         return obj->tiling_and_stride & TILING_MASK;
2363 }
2364
2365 static inline bool
2366 i915_gem_object_is_tiled(struct drm_i915_gem_object *obj)
2367 {
2368         return i915_gem_object_get_tiling(obj) != I915_TILING_NONE;
2369 }
2370
2371 static inline unsigned int
2372 i915_gem_object_get_stride(struct drm_i915_gem_object *obj)
2373 {
2374         return obj->tiling_and_stride & STRIDE_MASK;
2375 }
2376
2377 static inline struct i915_vma *i915_vma_get(struct i915_vma *vma)
2378 {
2379         i915_gem_object_get(vma->obj);
2380         return vma;
2381 }
2382
2383 static inline void i915_vma_put(struct i915_vma *vma)
2384 {
2385         lockdep_assert_held(&vma->vm->dev->struct_mutex);
2386         i915_gem_object_put(vma->obj);
2387 }
2388
2389 /*
2390  * Optimised SGL iterator for GEM objects
2391  */
2392 static __always_inline struct sgt_iter {
2393         struct scatterlist *sgp;
2394         union {
2395                 unsigned long pfn;
2396                 dma_addr_t dma;
2397         };
2398         unsigned int curr;
2399         unsigned int max;
2400 } __sgt_iter(struct scatterlist *sgl, bool dma) {
2401         struct sgt_iter s = { .sgp = sgl };
2402
2403         if (s.sgp) {
2404                 s.max = s.curr = s.sgp->offset;
2405                 s.max += s.sgp->length;
2406                 if (dma)
2407                         s.dma = sg_dma_address(s.sgp);
2408                 else
2409                         s.pfn = page_to_pfn(sg_page(s.sgp));
2410         }
2411
2412         return s;
2413 }
2414
2415 /**
2416  * __sg_next - return the next scatterlist entry in a list
2417  * @sg:         The current sg entry
2418  *
2419  * Description:
2420  *   If the entry is the last, return NULL; otherwise, step to the next
2421  *   element in the array (@sg@+1). If that's a chain pointer, follow it;
2422  *   otherwise just return the pointer to the current element.
2423  **/
2424 static inline struct scatterlist *__sg_next(struct scatterlist *sg)
2425 {
2426 #ifdef CONFIG_DEBUG_SG
2427         BUG_ON(sg->sg_magic != SG_MAGIC);
2428 #endif
2429         return sg_is_last(sg) ? NULL :
2430                 likely(!sg_is_chain(++sg)) ? sg :
2431                 sg_chain_ptr(sg);
2432 }
2433
2434 /**
2435  * for_each_sgt_dma - iterate over the DMA addresses of the given sg_table
2436  * @__dmap:     DMA address (output)
2437  * @__iter:     'struct sgt_iter' (iterator state, internal)
2438  * @__sgt:      sg_table to iterate over (input)
2439  */
2440 #define for_each_sgt_dma(__dmap, __iter, __sgt)                         \
2441         for ((__iter) = __sgt_iter((__sgt)->sgl, true);                 \
2442              ((__dmap) = (__iter).dma + (__iter).curr);                 \
2443              (((__iter).curr += PAGE_SIZE) < (__iter).max) ||           \
2444              ((__iter) = __sgt_iter(__sg_next((__iter).sgp), true), 0))
2445
2446 /**
2447  * for_each_sgt_page - iterate over the pages of the given sg_table
2448  * @__pp:       page pointer (output)
2449  * @__iter:     'struct sgt_iter' (iterator state, internal)
2450  * @__sgt:      sg_table to iterate over (input)
2451  */
2452 #define for_each_sgt_page(__pp, __iter, __sgt)                          \
2453         for ((__iter) = __sgt_iter((__sgt)->sgl, false);                \
2454              ((__pp) = (__iter).pfn == 0 ? NULL :                       \
2455               pfn_to_page((__iter).pfn + ((__iter).curr >> PAGE_SHIFT))); \
2456              (((__iter).curr += PAGE_SIZE) < (__iter).max) ||           \
2457              ((__iter) = __sgt_iter(__sg_next((__iter).sgp), false), 0))
2458
2459 /*
2460  * A command that requires special handling by the command parser.
2461  */
2462 struct drm_i915_cmd_descriptor {
2463         /*
2464          * Flags describing how the command parser processes the command.
2465          *
2466          * CMD_DESC_FIXED: The command has a fixed length if this is set,
2467          *                 a length mask if not set
2468          * CMD_DESC_SKIP: The command is allowed but does not follow the
2469          *                standard length encoding for the opcode range in
2470          *                which it falls
2471          * CMD_DESC_REJECT: The command is never allowed
2472          * CMD_DESC_REGISTER: The command should be checked against the
2473          *                    register whitelist for the appropriate ring
2474          * CMD_DESC_MASTER: The command is allowed if the submitting process
2475          *                  is the DRM master
2476          */
2477         u32 flags;
2478 #define CMD_DESC_FIXED    (1<<0)
2479 #define CMD_DESC_SKIP     (1<<1)
2480 #define CMD_DESC_REJECT   (1<<2)
2481 #define CMD_DESC_REGISTER (1<<3)
2482 #define CMD_DESC_BITMASK  (1<<4)
2483 #define CMD_DESC_MASTER   (1<<5)
2484
2485         /*
2486          * The command's unique identification bits and the bitmask to get them.
2487          * This isn't strictly the opcode field as defined in the spec and may
2488          * also include type, subtype, and/or subop fields.
2489          */
2490         struct {
2491                 u32 value;
2492                 u32 mask;
2493         } cmd;
2494
2495         /*
2496          * The command's length. The command is either fixed length (i.e. does
2497          * not include a length field) or has a length field mask. The flag
2498          * CMD_DESC_FIXED indicates a fixed length. Otherwise, the command has
2499          * a length mask. All command entries in a command table must include
2500          * length information.
2501          */
2502         union {
2503                 u32 fixed;
2504                 u32 mask;
2505         } length;
2506
2507         /*
2508          * Describes where to find a register address in the command to check
2509          * against the ring's register whitelist. Only valid if flags has the
2510          * CMD_DESC_REGISTER bit set.
2511          *
2512          * A non-zero step value implies that the command may access multiple
2513          * registers in sequence (e.g. LRI), in that case step gives the
2514          * distance in dwords between individual offset fields.
2515          */
2516         struct {
2517                 u32 offset;
2518                 u32 mask;
2519                 u32 step;
2520         } reg;
2521
2522 #define MAX_CMD_DESC_BITMASKS 3
2523         /*
2524          * Describes command checks where a particular dword is masked and
2525          * compared against an expected value. If the command does not match
2526          * the expected value, the parser rejects it. Only valid if flags has
2527          * the CMD_DESC_BITMASK bit set. Only entries where mask is non-zero
2528          * are valid.
2529          *
2530          * If the check specifies a non-zero condition_mask then the parser
2531          * only performs the check when the bits specified by condition_mask
2532          * are non-zero.
2533          */
2534         struct {
2535                 u32 offset;
2536                 u32 mask;
2537                 u32 expected;
2538                 u32 condition_offset;
2539                 u32 condition_mask;
2540         } bits[MAX_CMD_DESC_BITMASKS];
2541 };
2542
2543 /*
2544  * A table of commands requiring special handling by the command parser.
2545  *
2546  * Each engine has an array of tables. Each table consists of an array of
2547  * command descriptors, which must be sorted with command opcodes in
2548  * ascending order.
2549  */
2550 struct drm_i915_cmd_table {
2551         const struct drm_i915_cmd_descriptor *table;
2552         int count;
2553 };
2554
2555 /* Note that the (struct drm_i915_private *) cast is just to shut up gcc. */
2556 #define __I915__(p) ({ \
2557         struct drm_i915_private *__p; \
2558         if (__builtin_types_compatible_p(typeof(*p), struct drm_i915_private)) \
2559                 __p = (struct drm_i915_private *)p; \
2560         else if (__builtin_types_compatible_p(typeof(*p), struct drm_device)) \
2561                 __p = to_i915((struct drm_device *)p); \
2562         else \
2563                 BUILD_BUG(); \
2564         __p; \
2565 })
2566 #define INTEL_INFO(p)   (&__I915__(p)->info)
2567 #define INTEL_GEN(p)    (INTEL_INFO(p)->gen)
2568 #define INTEL_DEVID(p)  (INTEL_INFO(p)->device_id)
2569
2570 #define REVID_FOREVER           0xff
2571 #define INTEL_REVID(p)  (__I915__(p)->drm.pdev->revision)
2572
2573 #define GEN_FOREVER (0)
2574 /*
2575  * Returns true if Gen is in inclusive range [Start, End].
2576  *
2577  * Use GEN_FOREVER for unbound start and or end.
2578  */
2579 #define IS_GEN(p, s, e) ({ \
2580         unsigned int __s = (s), __e = (e); \
2581         BUILD_BUG_ON(!__builtin_constant_p(s)); \
2582         BUILD_BUG_ON(!__builtin_constant_p(e)); \
2583         if ((__s) != GEN_FOREVER) \
2584                 __s = (s) - 1; \
2585         if ((__e) == GEN_FOREVER) \
2586                 __e = BITS_PER_LONG - 1; \
2587         else \
2588                 __e = (e) - 1; \
2589         !!(INTEL_INFO(p)->gen_mask & GENMASK((__e), (__s))); \
2590 })
2591
2592 /*
2593  * Return true if revision is in range [since,until] inclusive.
2594  *
2595  * Use 0 for open-ended since, and REVID_FOREVER for open-ended until.
2596  */
2597 #define IS_REVID(p, since, until) \
2598         (INTEL_REVID(p) >= (since) && INTEL_REVID(p) <= (until))
2599
2600 #define IS_I830(dev)            (INTEL_DEVID(dev) == 0x3577)
2601 #define IS_845G(dev)            (INTEL_DEVID(dev) == 0x2562)
2602 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
2603 #define IS_I865G(dev)           (INTEL_DEVID(dev) == 0x2572)
2604 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
2605 #define IS_I915GM(dev)          (INTEL_DEVID(dev) == 0x2592)
2606 #define IS_I945G(dev)           (INTEL_DEVID(dev) == 0x2772)
2607 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
2608 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
2609 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
2610 #define IS_GM45(dev)            (INTEL_DEVID(dev) == 0x2A42)
2611 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
2612 #define IS_PINEVIEW_G(dev)      (INTEL_DEVID(dev) == 0xa001)
2613 #define IS_PINEVIEW_M(dev)      (INTEL_DEVID(dev) == 0xa011)
2614 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
2615 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
2616 #define IS_IRONLAKE_M(dev)      (INTEL_DEVID(dev) == 0x0046)
2617 #define IS_IVYBRIDGE(dev)       (INTEL_INFO(dev)->is_ivybridge)
2618 #define IS_IVB_GT1(dev)         (INTEL_DEVID(dev) == 0x0156 || \
2619                                  INTEL_DEVID(dev) == 0x0152 || \
2620                                  INTEL_DEVID(dev) == 0x015a)
2621 #define IS_VALLEYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview)
2622 #define IS_CHERRYVIEW(dev)      (INTEL_INFO(dev)->is_cherryview)
2623 #define IS_HASWELL(dev) (INTEL_INFO(dev)->is_haswell)
2624 #define IS_BROADWELL(dev)       (INTEL_INFO(dev)->is_broadwell)
2625 #define IS_SKYLAKE(dev) (INTEL_INFO(dev)->is_skylake)
2626 #define IS_BROXTON(dev)         (INTEL_INFO(dev)->is_broxton)
2627 #define IS_KABYLAKE(dev)        (INTEL_INFO(dev)->is_kabylake)
2628 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
2629 #define IS_HSW_EARLY_SDV(dev)   (IS_HASWELL(dev) && \
2630                                  (INTEL_DEVID(dev) & 0xFF00) == 0x0C00)
2631 #define IS_BDW_ULT(dev)         (IS_BROADWELL(dev) && \
2632                                  ((INTEL_DEVID(dev) & 0xf) == 0x6 ||    \
2633                                  (INTEL_DEVID(dev) & 0xf) == 0xb ||     \
2634                                  (INTEL_DEVID(dev) & 0xf) == 0xe))
2635 /* ULX machines are also considered ULT. */
2636 #define IS_BDW_ULX(dev)         (IS_BROADWELL(dev) && \
2637                                  (INTEL_DEVID(dev) & 0xf) == 0xe)
2638 #define IS_BDW_GT3(dev)         (IS_BROADWELL(dev) && \
2639                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2640 #define IS_HSW_ULT(dev)         (IS_HASWELL(dev) && \
2641                                  (INTEL_DEVID(dev) & 0xFF00) == 0x0A00)
2642 #define IS_HSW_GT3(dev)         (IS_HASWELL(dev) && \
2643                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2644 /* ULX machines are also considered ULT. */
2645 #define IS_HSW_ULX(dev)         (INTEL_DEVID(dev) == 0x0A0E || \
2646                                  INTEL_DEVID(dev) == 0x0A1E)
2647 #define IS_SKL_ULT(dev)         (INTEL_DEVID(dev) == 0x1906 || \
2648                                  INTEL_DEVID(dev) == 0x1913 || \
2649                                  INTEL_DEVID(dev) == 0x1916 || \
2650                                  INTEL_DEVID(dev) == 0x1921 || \
2651                                  INTEL_DEVID(dev) == 0x1926)
2652 #define IS_SKL_ULX(dev)         (INTEL_DEVID(dev) == 0x190E || \
2653                                  INTEL_DEVID(dev) == 0x1915 || \
2654                                  INTEL_DEVID(dev) == 0x191E)
2655 #define IS_KBL_ULT(dev)         (INTEL_DEVID(dev) == 0x5906 || \
2656                                  INTEL_DEVID(dev) == 0x5913 || \
2657                                  INTEL_DEVID(dev) == 0x5916 || \
2658                                  INTEL_DEVID(dev) == 0x5921 || \
2659                                  INTEL_DEVID(dev) == 0x5926)
2660 #define IS_KBL_ULX(dev)         (INTEL_DEVID(dev) == 0x590E || \
2661                                  INTEL_DEVID(dev) == 0x5915 || \
2662                                  INTEL_DEVID(dev) == 0x591E)
2663 #define IS_SKL_GT3(dev)         (IS_SKYLAKE(dev) && \
2664                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2665 #define IS_SKL_GT4(dev)         (IS_SKYLAKE(dev) && \
2666                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0030)
2667
2668 #define IS_PRELIMINARY_HW(intel_info) ((intel_info)->is_preliminary)
2669
2670 #define SKL_REVID_A0            0x0
2671 #define SKL_REVID_B0            0x1
2672 #define SKL_REVID_C0            0x2
2673 #define SKL_REVID_D0            0x3
2674 #define SKL_REVID_E0            0x4
2675 #define SKL_REVID_F0            0x5
2676 #define SKL_REVID_G0            0x6
2677 #define SKL_REVID_H0            0x7
2678
2679 #define IS_SKL_REVID(p, since, until) (IS_SKYLAKE(p) && IS_REVID(p, since, until))
2680
2681 #define BXT_REVID_A0            0x0
2682 #define BXT_REVID_A1            0x1
2683 #define BXT_REVID_B0            0x3
2684 #define BXT_REVID_C0            0x9
2685
2686 #define IS_BXT_REVID(p, since, until) (IS_BROXTON(p) && IS_REVID(p, since, until))
2687
2688 #define KBL_REVID_A0            0x0
2689 #define KBL_REVID_B0            0x1
2690 #define KBL_REVID_C0            0x2
2691 #define KBL_REVID_D0            0x3
2692 #define KBL_REVID_E0            0x4
2693
2694 #define IS_KBL_REVID(p, since, until) \
2695         (IS_KABYLAKE(p) && IS_REVID(p, since, until))
2696
2697 /*
2698  * The genX designation typically refers to the render engine, so render
2699  * capability related checks should use IS_GEN, while display and other checks
2700  * have their own (e.g. HAS_PCH_SPLIT for ILK+ display, IS_foo for particular
2701  * chips, etc.).
2702  */
2703 #define IS_GEN2(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(1)))
2704 #define IS_GEN3(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(2)))
2705 #define IS_GEN4(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(3)))
2706 #define IS_GEN5(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(4)))
2707 #define IS_GEN6(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(5)))
2708 #define IS_GEN7(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(6)))
2709 #define IS_GEN8(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(7)))
2710 #define IS_GEN9(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(8)))
2711
2712 #define ENGINE_MASK(id) BIT(id)
2713 #define RENDER_RING     ENGINE_MASK(RCS)
2714 #define BSD_RING        ENGINE_MASK(VCS)
2715 #define BLT_RING        ENGINE_MASK(BCS)
2716 #define VEBOX_RING      ENGINE_MASK(VECS)
2717 #define BSD2_RING       ENGINE_MASK(VCS2)
2718 #define ALL_ENGINES     (~0)
2719
2720 #define HAS_ENGINE(dev_priv, id) \
2721         (!!(INTEL_INFO(dev_priv)->ring_mask & ENGINE_MASK(id)))
2722
2723 #define HAS_BSD(dev_priv)       HAS_ENGINE(dev_priv, VCS)
2724 #define HAS_BSD2(dev_priv)      HAS_ENGINE(dev_priv, VCS2)
2725 #define HAS_BLT(dev_priv)       HAS_ENGINE(dev_priv, BCS)
2726 #define HAS_VEBOX(dev_priv)     HAS_ENGINE(dev_priv, VECS)
2727
2728 #define HAS_LLC(dev)            (INTEL_INFO(dev)->has_llc)
2729 #define HAS_SNOOP(dev)          (INTEL_INFO(dev)->has_snoop)
2730 #define HAS_EDRAM(dev)          (!!(__I915__(dev)->edram_cap & EDRAM_ENABLED))
2731 #define HAS_WT(dev)             ((IS_HASWELL(dev) || IS_BROADWELL(dev)) && \
2732                                  HAS_EDRAM(dev))
2733 #define I915_NEED_GFX_HWS(dev)  (INTEL_INFO(dev)->need_gfx_hws)
2734
2735 #define HAS_HW_CONTEXTS(dev)    (INTEL_INFO(dev)->gen >= 6)
2736 #define HAS_LOGICAL_RING_CONTEXTS(dev)  (INTEL_INFO(dev)->gen >= 8)
2737 #define USES_PPGTT(dev)         (i915.enable_ppgtt)
2738 #define USES_FULL_PPGTT(dev)    (i915.enable_ppgtt >= 2)
2739 #define USES_FULL_48BIT_PPGTT(dev)      (i915.enable_ppgtt == 3)
2740
2741 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
2742 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
2743
2744 /* Early gen2 have a totally busted CS tlb and require pinned batches. */
2745 #define HAS_BROKEN_CS_TLB(dev)          (IS_I830(dev) || IS_845G(dev))
2746
2747 /* WaRsDisableCoarsePowerGating:skl,bxt */
2748 #define NEEDS_WaRsDisableCoarsePowerGating(dev_priv) \
2749         (IS_BXT_REVID(dev_priv, 0, BXT_REVID_A1) || \
2750          IS_SKL_GT3(dev_priv) || \
2751          IS_SKL_GT4(dev_priv))
2752
2753 /*
2754  * dp aux and gmbus irq on gen4 seems to be able to generate legacy interrupts
2755  * even when in MSI mode. This results in spurious interrupt warnings if the
2756  * legacy irq no. is shared with another device. The kernel then disables that
2757  * interrupt source and so prevents the other device from working properly.
2758  */
2759 #define HAS_AUX_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
2760 #define HAS_GMBUS_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
2761
2762 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
2763  * rows, which changed the alignment requirements and fence programming.
2764  */
2765 #define HAS_128_BYTE_Y_TILING(dev) (!IS_GEN2(dev) && !(IS_I915G(dev) || \
2766                                                       IS_I915GM(dev)))
2767 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
2768 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
2769
2770 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
2771 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
2772 #define HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
2773
2774 #define HAS_IPS(dev)            (IS_HSW_ULT(dev) || IS_BROADWELL(dev))
2775
2776 #define HAS_DP_MST(dev)         (IS_HASWELL(dev) || IS_BROADWELL(dev) || \
2777                                  INTEL_INFO(dev)->gen >= 9)
2778
2779 #define HAS_DDI(dev)            (INTEL_INFO(dev)->has_ddi)
2780 #define HAS_FPGA_DBG_UNCLAIMED(dev)     (INTEL_INFO(dev)->has_fpga_dbg)
2781 #define HAS_PSR(dev)            (IS_HASWELL(dev) || IS_BROADWELL(dev) || \
2782                                  IS_VALLEYVIEW(dev) || IS_CHERRYVIEW(dev) || \
2783                                  IS_SKYLAKE(dev) || IS_KABYLAKE(dev))
2784 #define HAS_RUNTIME_PM(dev)     (IS_GEN6(dev) || IS_HASWELL(dev) || \
2785                                  IS_BROADWELL(dev) || IS_VALLEYVIEW(dev) || \
2786                                  IS_CHERRYVIEW(dev) || IS_SKYLAKE(dev) || \
2787                                  IS_KABYLAKE(dev) || IS_BROXTON(dev))
2788 #define HAS_RC6(dev)            (INTEL_INFO(dev)->gen >= 6)
2789 #define HAS_RC6p(dev)           (IS_GEN6(dev) || IS_IVYBRIDGE(dev))
2790
2791 #define HAS_CSR(dev)    (IS_GEN9(dev))
2792
2793 /*
2794  * For now, anything with a GuC requires uCode loading, and then supports
2795  * command submission once loaded. But these are logically independent
2796  * properties, so we have separate macros to test them.
2797  */
2798 #define HAS_GUC(dev)            (IS_GEN9(dev))
2799 #define HAS_GUC_UCODE(dev)      (HAS_GUC(dev))
2800 #define HAS_GUC_SCHED(dev)      (HAS_GUC(dev))
2801
2802 #define HAS_RESOURCE_STREAMER(dev) (IS_HASWELL(dev) || \
2803                                     INTEL_INFO(dev)->gen >= 8)
2804
2805 #define HAS_CORE_RING_FREQ(dev) (INTEL_INFO(dev)->gen >= 6 && \
2806                                  !IS_VALLEYVIEW(dev) && !IS_CHERRYVIEW(dev) && \
2807                                  !IS_BROXTON(dev))
2808
2809 #define HAS_POOLED_EU(dev)      (INTEL_INFO(dev)->has_pooled_eu)
2810
2811 #define INTEL_PCH_DEVICE_ID_MASK                0xff00
2812 #define INTEL_PCH_IBX_DEVICE_ID_TYPE            0x3b00
2813 #define INTEL_PCH_CPT_DEVICE_ID_TYPE            0x1c00
2814 #define INTEL_PCH_PPT_DEVICE_ID_TYPE            0x1e00
2815 #define INTEL_PCH_LPT_DEVICE_ID_TYPE            0x8c00
2816 #define INTEL_PCH_LPT_LP_DEVICE_ID_TYPE         0x9c00
2817 #define INTEL_PCH_SPT_DEVICE_ID_TYPE            0xA100
2818 #define INTEL_PCH_SPT_LP_DEVICE_ID_TYPE         0x9D00
2819 #define INTEL_PCH_KBP_DEVICE_ID_TYPE            0xA200
2820 #define INTEL_PCH_P2X_DEVICE_ID_TYPE            0x7100
2821 #define INTEL_PCH_P3X_DEVICE_ID_TYPE            0x7000
2822 #define INTEL_PCH_QEMU_DEVICE_ID_TYPE           0x2900 /* qemu q35 has 2918 */
2823
2824 #define INTEL_PCH_TYPE(dev) (__I915__(dev)->pch_type)
2825 #define HAS_PCH_KBP(dev) (INTEL_PCH_TYPE(dev) == PCH_KBP)
2826 #define HAS_PCH_SPT(dev) (INTEL_PCH_TYPE(dev) == PCH_SPT)
2827 #define HAS_PCH_LPT(dev) (INTEL_PCH_TYPE(dev) == PCH_LPT)
2828 #define HAS_PCH_LPT_LP(dev) (__I915__(dev)->pch_id == INTEL_PCH_LPT_LP_DEVICE_ID_TYPE)
2829 #define HAS_PCH_LPT_H(dev) (__I915__(dev)->pch_id == INTEL_PCH_LPT_DEVICE_ID_TYPE)
2830 #define HAS_PCH_CPT(dev) (INTEL_PCH_TYPE(dev) == PCH_CPT)
2831 #define HAS_PCH_IBX(dev) (INTEL_PCH_TYPE(dev) == PCH_IBX)
2832 #define HAS_PCH_NOP(dev) (INTEL_PCH_TYPE(dev) == PCH_NOP)
2833 #define HAS_PCH_SPLIT(dev) (INTEL_PCH_TYPE(dev) != PCH_NONE)
2834
2835 #define HAS_GMCH_DISPLAY(dev) (INTEL_INFO(dev)->gen < 5 || \
2836                                IS_VALLEYVIEW(dev) || IS_CHERRYVIEW(dev))
2837
2838 /* DPF == dynamic parity feature */
2839 #define HAS_L3_DPF(dev) (IS_IVYBRIDGE(dev) || IS_HASWELL(dev))
2840 #define NUM_L3_SLICES(dev) (IS_HSW_GT3(dev) ? 2 : HAS_L3_DPF(dev))
2841
2842 #define GT_FREQUENCY_MULTIPLIER 50
2843 #define GEN9_FREQ_SCALER 3
2844
2845 #include "i915_trace.h"
2846
2847 static inline bool intel_scanout_needs_vtd_wa(struct drm_i915_private *dev_priv)
2848 {
2849 #ifdef CONFIG_INTEL_IOMMU
2850         if (INTEL_GEN(dev_priv) >= 6 && intel_iommu_gfx_mapped)
2851                 return true;
2852 #endif
2853         return false;
2854 }
2855
2856 extern int i915_suspend_switcheroo(struct drm_device *dev, pm_message_t state);
2857 extern int i915_resume_switcheroo(struct drm_device *dev);
2858
2859 int intel_sanitize_enable_ppgtt(struct drm_i915_private *dev_priv,
2860                                 int enable_ppgtt);
2861
2862 bool intel_sanitize_semaphores(struct drm_i915_private *dev_priv, int value);
2863
2864 /* i915_drv.c */
2865 void __printf(3, 4)
2866 __i915_printk(struct drm_i915_private *dev_priv, const char *level,
2867               const char *fmt, ...);
2868
2869 #define i915_report_error(dev_priv, fmt, ...)                              \
2870         __i915_printk(dev_priv, KERN_ERR, fmt, ##__VA_ARGS__)
2871
2872 #ifdef CONFIG_COMPAT
2873 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
2874                               unsigned long arg);
2875 #endif
2876 extern int intel_gpu_reset(struct drm_i915_private *dev_priv, u32 engine_mask);
2877 extern bool intel_has_gpu_reset(struct drm_i915_private *dev_priv);
2878 extern int i915_reset(struct drm_i915_private *dev_priv);
2879 extern int intel_guc_reset(struct drm_i915_private *dev_priv);
2880 extern void intel_engine_init_hangcheck(struct intel_engine_cs *engine);
2881 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
2882 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
2883 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
2884 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
2885 int vlv_force_gfx_clock(struct drm_i915_private *dev_priv, bool on);
2886
2887 /* intel_hotplug.c */
2888 void intel_hpd_irq_handler(struct drm_i915_private *dev_priv,
2889                            u32 pin_mask, u32 long_mask);
2890 void intel_hpd_init(struct drm_i915_private *dev_priv);
2891 void intel_hpd_init_work(struct drm_i915_private *dev_priv);
2892 void intel_hpd_cancel_work(struct drm_i915_private *dev_priv);
2893 bool intel_hpd_pin_to_port(enum hpd_pin pin, enum port *port);
2894 bool intel_hpd_disable(struct drm_i915_private *dev_priv, enum hpd_pin pin);
2895 void intel_hpd_enable(struct drm_i915_private *dev_priv, enum hpd_pin pin);
2896
2897 /* i915_irq.c */
2898 static inline void i915_queue_hangcheck(struct drm_i915_private *dev_priv)
2899 {
2900         unsigned long delay;
2901
2902         if (unlikely(!i915.enable_hangcheck))
2903                 return;
2904
2905         /* Don't continually defer the hangcheck so that it is always run at
2906          * least once after work has been scheduled on any ring. Otherwise,
2907          * we will ignore a hung ring if a second ring is kept busy.
2908          */
2909
2910         delay = round_jiffies_up_relative(DRM_I915_HANGCHECK_JIFFIES);
2911         queue_delayed_work(system_long_wq,
2912                            &dev_priv->gpu_error.hangcheck_work, delay);
2913 }
2914
2915 __printf(3, 4)
2916 void i915_handle_error(struct drm_i915_private *dev_priv,
2917                        u32 engine_mask,
2918                        const char *fmt, ...);
2919
2920 extern void intel_irq_init(struct drm_i915_private *dev_priv);
2921 int intel_irq_install(struct drm_i915_private *dev_priv);
2922 void intel_irq_uninstall(struct drm_i915_private *dev_priv);
2923
2924 extern void intel_uncore_sanitize(struct drm_i915_private *dev_priv);
2925 extern void intel_uncore_early_sanitize(struct drm_i915_private *dev_priv,
2926                                         bool restore_forcewake);
2927 extern void intel_uncore_init(struct drm_i915_private *dev_priv);
2928 extern bool intel_uncore_unclaimed_mmio(struct drm_i915_private *dev_priv);
2929 extern bool intel_uncore_arm_unclaimed_mmio_detection(struct drm_i915_private *dev_priv);
2930 extern void intel_uncore_fini(struct drm_i915_private *dev_priv);
2931 extern void intel_uncore_forcewake_reset(struct drm_i915_private *dev_priv,
2932                                          bool restore);
2933 const char *intel_uncore_forcewake_domain_to_str(const enum forcewake_domain_id id);
2934 void intel_uncore_forcewake_get(struct drm_i915_private *dev_priv,
2935                                 enum forcewake_domains domains);
2936 void intel_uncore_forcewake_put(struct drm_i915_private *dev_priv,
2937                                 enum forcewake_domains domains);
2938 /* Like above but the caller must manage the uncore.lock itself.
2939  * Must be used with I915_READ_FW and friends.
2940  */
2941 void intel_uncore_forcewake_get__locked(struct drm_i915_private *dev_priv,
2942                                         enum forcewake_domains domains);
2943 void intel_uncore_forcewake_put__locked(struct drm_i915_private *dev_priv,
2944                                         enum forcewake_domains domains);
2945 u64 intel_uncore_edram_size(struct drm_i915_private *dev_priv);
2946
2947 void assert_forcewakes_inactive(struct drm_i915_private *dev_priv);
2948
2949 int intel_wait_for_register(struct drm_i915_private *dev_priv,
2950                             i915_reg_t reg,
2951                             const u32 mask,
2952                             const u32 value,
2953                             const unsigned long timeout_ms);
2954 int intel_wait_for_register_fw(struct drm_i915_private *dev_priv,
2955                                i915_reg_t reg,
2956                                const u32 mask,
2957                                const u32 value,
2958                                const unsigned long timeout_ms);
2959
2960 static inline bool intel_gvt_active(struct drm_i915_private *dev_priv)
2961 {
2962         return dev_priv->gvt.initialized;
2963 }
2964
2965 static inline bool intel_vgpu_active(struct drm_i915_private *dev_priv)
2966 {
2967         return dev_priv->vgpu.active;
2968 }
2969
2970 void
2971 i915_enable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
2972                      u32 status_mask);
2973
2974 void
2975 i915_disable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
2976                       u32 status_mask);
2977
2978 void valleyview_enable_display_irqs(struct drm_i915_private *dev_priv);
2979 void valleyview_disable_display_irqs(struct drm_i915_private *dev_priv);
2980 void i915_hotplug_interrupt_update(struct drm_i915_private *dev_priv,
2981                                    uint32_t mask,
2982                                    uint32_t bits);
2983 void ilk_update_display_irq(struct drm_i915_private *dev_priv,
2984                             uint32_t interrupt_mask,
2985                             uint32_t enabled_irq_mask);
2986 static inline void
2987 ilk_enable_display_irq(struct drm_i915_private *dev_priv, uint32_t bits)
2988 {
2989         ilk_update_display_irq(dev_priv, bits, bits);
2990 }
2991 static inline void
2992 ilk_disable_display_irq(struct drm_i915_private *dev_priv, uint32_t bits)
2993 {
2994         ilk_update_display_irq(dev_priv, bits, 0);
2995 }
2996 void bdw_update_pipe_irq(struct drm_i915_private *dev_priv,
2997                          enum pipe pipe,
2998                          uint32_t interrupt_mask,
2999                          uint32_t enabled_irq_mask);
3000 static inline void bdw_enable_pipe_irq(struct drm_i915_private *dev_priv,
3001                                        enum pipe pipe, uint32_t bits)
3002 {
3003         bdw_update_pipe_irq(dev_priv, pipe, bits, bits);
3004 }
3005 static inline void bdw_disable_pipe_irq(struct drm_i915_private *dev_priv,
3006                                         enum pipe pipe, uint32_t bits)
3007 {
3008         bdw_update_pipe_irq(dev_priv, pipe, bits, 0);
3009 }
3010 void ibx_display_interrupt_update(struct drm_i915_private *dev_priv,
3011                                   uint32_t interrupt_mask,
3012                                   uint32_t enabled_irq_mask);
3013 static inline void
3014 ibx_enable_display_interrupt(struct drm_i915_private *dev_priv, uint32_t bits)
3015 {
3016         ibx_display_interrupt_update(dev_priv, bits, bits);
3017 }
3018 static inline void
3019 ibx_disable_display_interrupt(struct drm_i915_private *dev_priv, uint32_t bits)
3020 {
3021         ibx_display_interrupt_update(dev_priv, bits, 0);
3022 }
3023
3024 /* i915_gem.c */
3025 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
3026                           struct drm_file *file_priv);
3027 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
3028                          struct drm_file *file_priv);
3029 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
3030                           struct drm_file *file_priv);
3031 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
3032                         struct drm_file *file_priv);
3033 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
3034                         struct drm_file *file_priv);
3035 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
3036                               struct drm_file *file_priv);
3037 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
3038                              struct drm_file *file_priv);
3039 int i915_gem_execbuffer(struct drm_device *dev, void *data,
3040                         struct drm_file *file_priv);
3041 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
3042                          struct drm_file *file_priv);
3043 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
3044                         struct drm_file *file_priv);
3045 int i915_gem_get_caching_ioctl(struct drm_device *dev, void *data,
3046                                struct drm_file *file);
3047 int i915_gem_set_caching_ioctl(struct drm_device *dev, void *data,
3048                                struct drm_file *file);
3049 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
3050                             struct drm_file *file_priv);
3051 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
3052                            struct drm_file *file_priv);
3053 int i915_gem_set_tiling(struct drm_device *dev, void *data,
3054                         struct drm_file *file_priv);
3055 int i915_gem_get_tiling(struct drm_device *dev, void *data,
3056                         struct drm_file *file_priv);
3057 void i915_gem_init_userptr(struct drm_i915_private *dev_priv);
3058 int i915_gem_userptr_ioctl(struct drm_device *dev, void *data,
3059                            struct drm_file *file);
3060 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
3061                                 struct drm_file *file_priv);
3062 int i915_gem_wait_ioctl(struct drm_device *dev, void *data,
3063                         struct drm_file *file_priv);
3064 void i915_gem_load_init(struct drm_device *dev);
3065 void i915_gem_load_cleanup(struct drm_device *dev);
3066 void i915_gem_load_init_fences(struct drm_i915_private *dev_priv);
3067 int i915_gem_freeze_late(struct drm_i915_private *dev_priv);
3068
3069 void *i915_gem_object_alloc(struct drm_device *dev);
3070 void i915_gem_object_free(struct drm_i915_gem_object *obj);
3071 void i915_gem_object_init(struct drm_i915_gem_object *obj,
3072                          const struct drm_i915_gem_object_ops *ops);
3073 struct drm_i915_gem_object *i915_gem_object_create(struct drm_device *dev,
3074                                                   size_t size);
3075 struct drm_i915_gem_object *i915_gem_object_create_from_data(
3076                 struct drm_device *dev, const void *data, size_t size);
3077 void i915_gem_close_object(struct drm_gem_object *gem, struct drm_file *file);
3078 void i915_gem_free_object(struct drm_gem_object *obj);
3079
3080 struct i915_vma * __must_check
3081 i915_gem_object_ggtt_pin(struct drm_i915_gem_object *obj,
3082                          const struct i915_ggtt_view *view,
3083                          u64 size,
3084                          u64 alignment,
3085                          u64 flags);
3086
3087 int i915_vma_bind(struct i915_vma *vma, enum i915_cache_level cache_level,
3088                   u32 flags);
3089 void __i915_vma_set_map_and_fenceable(struct i915_vma *vma);
3090 int __must_check i915_vma_unbind(struct i915_vma *vma);
3091 void i915_vma_close(struct i915_vma *vma);
3092 void i915_vma_destroy(struct i915_vma *vma);
3093
3094 int i915_gem_object_unbind(struct drm_i915_gem_object *obj);
3095 int i915_gem_object_put_pages(struct drm_i915_gem_object *obj);
3096 void i915_gem_release_all_mmaps(struct drm_i915_private *dev_priv);
3097 void i915_gem_release_mmap(struct drm_i915_gem_object *obj);
3098
3099 int __must_check i915_gem_object_get_pages(struct drm_i915_gem_object *obj);
3100
3101 static inline int __sg_page_count(struct scatterlist *sg)
3102 {
3103         return sg->length >> PAGE_SHIFT;
3104 }
3105
3106 struct page *
3107 i915_gem_object_get_dirty_page(struct drm_i915_gem_object *obj, int n);
3108
3109 static inline dma_addr_t
3110 i915_gem_object_get_dma_address(struct drm_i915_gem_object *obj, int n)
3111 {
3112         if (n < obj->get_page.last) {
3113                 obj->get_page.sg = obj->pages->sgl;
3114                 obj->get_page.last = 0;
3115         }
3116
3117         while (obj->get_page.last + __sg_page_count(obj->get_page.sg) <= n) {
3118                 obj->get_page.last += __sg_page_count(obj->get_page.sg++);
3119                 if (unlikely(sg_is_chain(obj->get_page.sg)))
3120                         obj->get_page.sg = sg_chain_ptr(obj->get_page.sg);
3121         }
3122
3123         return sg_dma_address(obj->get_page.sg) + ((n - obj->get_page.last) << PAGE_SHIFT);
3124 }
3125
3126 static inline struct page *
3127 i915_gem_object_get_page(struct drm_i915_gem_object *obj, int n)
3128 {
3129         if (WARN_ON(n >= obj->base.size >> PAGE_SHIFT))
3130                 return NULL;
3131
3132         if (n < obj->get_page.last) {
3133                 obj->get_page.sg = obj->pages->sgl;
3134                 obj->get_page.last = 0;
3135         }
3136
3137         while (obj->get_page.last + __sg_page_count(obj->get_page.sg) <= n) {
3138                 obj->get_page.last += __sg_page_count(obj->get_page.sg++);
3139                 if (unlikely(sg_is_chain(obj->get_page.sg)))
3140                         obj->get_page.sg = sg_chain_ptr(obj->get_page.sg);
3141         }
3142
3143         return nth_page(sg_page(obj->get_page.sg), n - obj->get_page.last);
3144 }
3145
3146 static inline void i915_gem_object_pin_pages(struct drm_i915_gem_object *obj)
3147 {
3148         BUG_ON(obj->pages == NULL);
3149         obj->pages_pin_count++;
3150 }
3151
3152 static inline void i915_gem_object_unpin_pages(struct drm_i915_gem_object *obj)
3153 {
3154         BUG_ON(obj->pages_pin_count == 0);
3155         obj->pages_pin_count--;
3156 }
3157
3158 enum i915_map_type {
3159         I915_MAP_WB = 0,
3160         I915_MAP_WC,
3161 };
3162
3163 /**
3164  * i915_gem_object_pin_map - return a contiguous mapping of the entire object
3165  * @obj - the object to map into kernel address space
3166  * @type - the type of mapping, used to select pgprot_t
3167  *
3168  * Calls i915_gem_object_pin_pages() to prevent reaping of the object's
3169  * pages and then returns a contiguous mapping of the backing storage into
3170  * the kernel address space. Based on the @type of mapping, the PTE will be
3171  * set to either WriteBack or WriteCombine (via pgprot_t).
3172  *
3173  * The caller must hold the struct_mutex, and is responsible for calling
3174  * i915_gem_object_unpin_map() when the mapping is no longer required.
3175  *
3176  * Returns the pointer through which to access the mapped object, or an
3177  * ERR_PTR() on error.
3178  */
3179 void *__must_check i915_gem_object_pin_map(struct drm_i915_gem_object *obj,
3180                                            enum i915_map_type type);
3181
3182 /**
3183  * i915_gem_object_unpin_map - releases an earlier mapping
3184  * @obj - the object to unmap
3185  *
3186  * After pinning the object and mapping its pages, once you are finished
3187  * with your access, call i915_gem_object_unpin_map() to release the pin
3188  * upon the mapping. Once the pin count reaches zero, that mapping may be
3189  * removed.
3190  *
3191  * The caller must hold the struct_mutex.
3192  */
3193 static inline void i915_gem_object_unpin_map(struct drm_i915_gem_object *obj)
3194 {
3195         lockdep_assert_held(&obj->base.dev->struct_mutex);
3196         i915_gem_object_unpin_pages(obj);
3197 }
3198
3199 int i915_gem_obj_prepare_shmem_read(struct drm_i915_gem_object *obj,
3200                                     unsigned int *needs_clflush);
3201 int i915_gem_obj_prepare_shmem_write(struct drm_i915_gem_object *obj,
3202                                      unsigned int *needs_clflush);
3203 #define CLFLUSH_BEFORE 0x1
3204 #define CLFLUSH_AFTER 0x2
3205 #define CLFLUSH_FLAGS (CLFLUSH_BEFORE | CLFLUSH_AFTER)
3206
3207 static inline void
3208 i915_gem_obj_finish_shmem_access(struct drm_i915_gem_object *obj)
3209 {
3210         i915_gem_object_unpin_pages(obj);
3211 }
3212
3213 int __must_check i915_mutex_lock_interruptible(struct drm_device *dev);
3214 int i915_gem_object_sync(struct drm_i915_gem_object *obj,
3215                          struct drm_i915_gem_request *to);
3216 void i915_vma_move_to_active(struct i915_vma *vma,
3217                              struct drm_i915_gem_request *req,
3218                              unsigned int flags);
3219 int i915_gem_dumb_create(struct drm_file *file_priv,
3220                          struct drm_device *dev,
3221                          struct drm_mode_create_dumb *args);
3222 int i915_gem_mmap_gtt(struct drm_file *file_priv, struct drm_device *dev,
3223                       uint32_t handle, uint64_t *offset);
3224 int i915_gem_mmap_gtt_version(void);
3225
3226 void i915_gem_track_fb(struct drm_i915_gem_object *old,
3227                        struct drm_i915_gem_object *new,
3228                        unsigned frontbuffer_bits);
3229
3230 int __must_check i915_gem_set_seqno(struct drm_device *dev, u32 seqno);
3231
3232 struct drm_i915_gem_request *
3233 i915_gem_find_active_request(struct intel_engine_cs *engine);
3234
3235 void i915_gem_retire_requests(struct drm_i915_private *dev_priv);
3236
3237 static inline u32 i915_reset_counter(struct i915_gpu_error *error)
3238 {
3239         return atomic_read(&error->reset_counter);
3240 }
3241
3242 static inline bool __i915_reset_in_progress(u32 reset)
3243 {
3244         return unlikely(reset & I915_RESET_IN_PROGRESS_FLAG);
3245 }
3246
3247 static inline bool __i915_reset_in_progress_or_wedged(u32 reset)
3248 {
3249         return unlikely(reset & (I915_RESET_IN_PROGRESS_FLAG | I915_WEDGED));
3250 }
3251
3252 static inline bool __i915_terminally_wedged(u32 reset)
3253 {
3254         return unlikely(reset & I915_WEDGED);
3255 }
3256
3257 static inline bool i915_reset_in_progress(struct i915_gpu_error *error)
3258 {
3259         return __i915_reset_in_progress(i915_reset_counter(error));
3260 }
3261
3262 static inline bool i915_reset_in_progress_or_wedged(struct i915_gpu_error *error)
3263 {
3264         return __i915_reset_in_progress_or_wedged(i915_reset_counter(error));
3265 }
3266
3267 static inline bool i915_terminally_wedged(struct i915_gpu_error *error)
3268 {
3269         return __i915_terminally_wedged(i915_reset_counter(error));
3270 }
3271
3272 static inline u32 i915_reset_count(struct i915_gpu_error *error)
3273 {
3274         return ((i915_reset_counter(error) & ~I915_WEDGED) + 1) / 2;
3275 }
3276
3277 void i915_gem_reset(struct drm_device *dev);
3278 bool i915_gem_clflush_object(struct drm_i915_gem_object *obj, bool force);
3279 int __must_check i915_gem_init(struct drm_device *dev);
3280 int __must_check i915_gem_init_hw(struct drm_device *dev);
3281 void i915_gem_init_swizzling(struct drm_device *dev);
3282 void i915_gem_cleanup_engines(struct drm_device *dev);
3283 int __must_check i915_gem_wait_for_idle(struct drm_i915_private *dev_priv,
3284                                         bool interruptible);
3285 int __must_check i915_gem_suspend(struct drm_device *dev);
3286 void i915_gem_resume(struct drm_device *dev);
3287 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
3288 int __must_check
3289 i915_gem_object_wait_rendering(struct drm_i915_gem_object *obj,
3290                                bool readonly);
3291 int __must_check
3292 i915_gem_object_set_to_gtt_domain(struct drm_i915_gem_object *obj,
3293                                   bool write);
3294 int __must_check
3295 i915_gem_object_set_to_cpu_domain(struct drm_i915_gem_object *obj, bool write);
3296 struct i915_vma * __must_check
3297 i915_gem_object_pin_to_display_plane(struct drm_i915_gem_object *obj,
3298                                      u32 alignment,
3299                                      const struct i915_ggtt_view *view);
3300 void i915_gem_object_unpin_from_display_plane(struct i915_vma *vma);
3301 int i915_gem_object_attach_phys(struct drm_i915_gem_object *obj,
3302                                 int align);
3303 int i915_gem_open(struct drm_device *dev, struct drm_file *file);
3304 void i915_gem_release(struct drm_device *dev, struct drm_file *file);
3305
3306 u64 i915_gem_get_ggtt_size(struct drm_i915_private *dev_priv, u64 size,
3307                            int tiling_mode);
3308 u64 i915_gem_get_ggtt_alignment(struct drm_i915_private *dev_priv, u64 size,
3309                                 int tiling_mode, bool fenced);
3310
3311 int i915_gem_object_set_cache_level(struct drm_i915_gem_object *obj,
3312                                     enum i915_cache_level cache_level);
3313
3314 struct drm_gem_object *i915_gem_prime_import(struct drm_device *dev,
3315                                 struct dma_buf *dma_buf);
3316
3317 struct dma_buf *i915_gem_prime_export(struct drm_device *dev,
3318                                 struct drm_gem_object *gem_obj, int flags);
3319
3320 struct i915_vma *
3321 i915_gem_obj_to_vma(struct drm_i915_gem_object *obj,
3322                      struct i915_address_space *vm,
3323                      const struct i915_ggtt_view *view);
3324
3325 struct i915_vma *
3326 i915_gem_obj_lookup_or_create_vma(struct drm_i915_gem_object *obj,
3327                                   struct i915_address_space *vm,
3328                                   const struct i915_ggtt_view *view);
3329
3330 static inline struct i915_hw_ppgtt *
3331 i915_vm_to_ppgtt(struct i915_address_space *vm)
3332 {
3333         return container_of(vm, struct i915_hw_ppgtt, base);
3334 }
3335
3336 static inline struct i915_vma *
3337 i915_gem_object_to_ggtt(struct drm_i915_gem_object *obj,
3338                         const struct i915_ggtt_view *view)
3339 {
3340         return i915_gem_obj_to_vma(obj, &to_i915(obj->base.dev)->ggtt.base, view);
3341 }
3342
3343 static inline unsigned long
3344 i915_gem_object_ggtt_offset(struct drm_i915_gem_object *o,
3345                             const struct i915_ggtt_view *view)
3346 {
3347         return i915_ggtt_offset(i915_gem_object_to_ggtt(o, view));
3348 }
3349
3350 /* i915_gem_fence.c */
3351 int __must_check i915_vma_get_fence(struct i915_vma *vma);
3352 int __must_check i915_vma_put_fence(struct i915_vma *vma);
3353
3354 /**
3355  * i915_vma_pin_fence - pin fencing state
3356  * @vma: vma to pin fencing for
3357  *
3358  * This pins the fencing state (whether tiled or untiled) to make sure the
3359  * vma (and its object) is ready to be used as a scanout target. Fencing
3360  * status must be synchronize first by calling i915_vma_get_fence():
3361  *
3362  * The resulting fence pin reference must be released again with
3363  * i915_vma_unpin_fence().
3364  *
3365  * Returns:
3366  *
3367  * True if the vma has a fence, false otherwise.
3368  */
3369 static inline bool
3370 i915_vma_pin_fence(struct i915_vma *vma)
3371 {
3372         if (vma->fence) {
3373                 vma->fence->pin_count++;
3374                 return true;
3375         } else
3376                 return false;
3377 }
3378
3379 /**
3380  * i915_vma_unpin_fence - unpin fencing state
3381  * @vma: vma to unpin fencing for
3382  *
3383  * This releases the fence pin reference acquired through
3384  * i915_vma_pin_fence. It will handle both objects with and without an
3385  * attached fence correctly, callers do not need to distinguish this.
3386  */
3387 static inline void
3388 i915_vma_unpin_fence(struct i915_vma *vma)
3389 {
3390         if (vma->fence) {
3391                 GEM_BUG_ON(vma->fence->pin_count <= 0);
3392                 vma->fence->pin_count--;
3393         }
3394 }
3395
3396 void i915_gem_restore_fences(struct drm_device *dev);
3397
3398 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
3399 void i915_gem_object_do_bit_17_swizzle(struct drm_i915_gem_object *obj);
3400 void i915_gem_object_save_bit_17_swizzle(struct drm_i915_gem_object *obj);
3401
3402 /* i915_gem_context.c */
3403 int __must_check i915_gem_context_init(struct drm_device *dev);
3404 void i915_gem_context_lost(struct drm_i915_private *dev_priv);
3405 void i915_gem_context_fini(struct drm_device *dev);
3406 void i915_gem_context_reset(struct drm_device *dev);
3407 int i915_gem_context_open(struct drm_device *dev, struct drm_file *file);
3408 void i915_gem_context_close(struct drm_device *dev, struct drm_file *file);
3409 int i915_switch_context(struct drm_i915_gem_request *req);
3410 int i915_gem_switch_to_kernel_context(struct drm_i915_private *dev_priv);
3411 void i915_gem_context_free(struct kref *ctx_ref);
3412 struct drm_i915_gem_object *
3413 i915_gem_alloc_context_obj(struct drm_device *dev, size_t size);
3414 struct i915_gem_context *
3415 i915_gem_context_create_gvt(struct drm_device *dev);
3416
3417 static inline struct i915_gem_context *
3418 i915_gem_context_lookup(struct drm_i915_file_private *file_priv, u32 id)
3419 {
3420         struct i915_gem_context *ctx;
3421
3422         lockdep_assert_held(&file_priv->dev_priv->drm.struct_mutex);
3423
3424         ctx = idr_find(&file_priv->context_idr, id);
3425         if (!ctx)
3426                 return ERR_PTR(-ENOENT);
3427
3428         return ctx;
3429 }
3430
3431 static inline struct i915_gem_context *
3432 i915_gem_context_get(struct i915_gem_context *ctx)
3433 {
3434         kref_get(&ctx->ref);
3435         return ctx;
3436 }
3437
3438 static inline void i915_gem_context_put(struct i915_gem_context *ctx)
3439 {
3440         lockdep_assert_held(&ctx->i915->drm.struct_mutex);
3441         kref_put(&ctx->ref, i915_gem_context_free);
3442 }
3443
3444 static inline bool i915_gem_context_is_default(const struct i915_gem_context *c)
3445 {
3446         return c->user_handle == DEFAULT_CONTEXT_HANDLE;
3447 }
3448
3449 int i915_gem_context_create_ioctl(struct drm_device *dev, void *data,
3450                                   struct drm_file *file);
3451 int i915_gem_context_destroy_ioctl(struct drm_device *dev, void *data,
3452                                    struct drm_file *file);
3453 int i915_gem_context_getparam_ioctl(struct drm_device *dev, void *data,
3454                                     struct drm_file *file_priv);
3455 int i915_gem_context_setparam_ioctl(struct drm_device *dev, void *data,
3456                                     struct drm_file *file_priv);
3457 int i915_gem_context_reset_stats_ioctl(struct drm_device *dev, void *data,
3458                                        struct drm_file *file);
3459
3460 /* i915_gem_evict.c */
3461 int __must_check i915_gem_evict_something(struct i915_address_space *vm,
3462                                           u64 min_size, u64 alignment,
3463                                           unsigned cache_level,
3464                                           u64 start, u64 end,
3465                                           unsigned flags);
3466 int __must_check i915_gem_evict_for_vma(struct i915_vma *target);
3467 int i915_gem_evict_vm(struct i915_address_space *vm, bool do_idle);
3468
3469 /* belongs in i915_gem_gtt.h */
3470 static inline void i915_gem_chipset_flush(struct drm_i915_private *dev_priv)
3471 {
3472         wmb();
3473         if (INTEL_GEN(dev_priv) < 6)
3474                 intel_gtt_chipset_flush();
3475 }
3476
3477 /* i915_gem_stolen.c */
3478 int i915_gem_stolen_insert_node(struct drm_i915_private *dev_priv,
3479                                 struct drm_mm_node *node, u64 size,
3480                                 unsigned alignment);
3481 int i915_gem_stolen_insert_node_in_range(struct drm_i915_private *dev_priv,
3482                                          struct drm_mm_node *node, u64 size,
3483                                          unsigned alignment, u64 start,
3484                                          u64 end);
3485 void i915_gem_stolen_remove_node(struct drm_i915_private *dev_priv,
3486                                  struct drm_mm_node *node);
3487 int i915_gem_init_stolen(struct drm_device *dev);
3488 void i915_gem_cleanup_stolen(struct drm_device *dev);
3489 struct drm_i915_gem_object *
3490 i915_gem_object_create_stolen(struct drm_device *dev, u32 size);
3491 struct drm_i915_gem_object *
3492 i915_gem_object_create_stolen_for_preallocated(struct drm_device *dev,
3493                                                u32 stolen_offset,
3494                                                u32 gtt_offset,
3495                                                u32 size);
3496
3497 /* i915_gem_shrinker.c */
3498 unsigned long i915_gem_shrink(struct drm_i915_private *dev_priv,
3499                               unsigned long target,
3500                               unsigned flags);
3501 #define I915_SHRINK_PURGEABLE 0x1
3502 #define I915_SHRINK_UNBOUND 0x2
3503 #define I915_SHRINK_BOUND 0x4
3504 #define I915_SHRINK_ACTIVE 0x8
3505 #define I915_SHRINK_VMAPS 0x10
3506 unsigned long i915_gem_shrink_all(struct drm_i915_private *dev_priv);
3507 void i915_gem_shrinker_init(struct drm_i915_private *dev_priv);
3508 void i915_gem_shrinker_cleanup(struct drm_i915_private *dev_priv);
3509
3510
3511 /* i915_gem_tiling.c */
3512 static inline bool i915_gem_object_needs_bit17_swizzle(struct drm_i915_gem_object *obj)
3513 {
3514         struct drm_i915_private *dev_priv = to_i915(obj->base.dev);
3515
3516         return dev_priv->mm.bit_6_swizzle_x == I915_BIT_6_SWIZZLE_9_10_17 &&
3517                 i915_gem_object_is_tiled(obj);
3518 }
3519
3520 /* i915_debugfs.c */
3521 #ifdef CONFIG_DEBUG_FS
3522 int i915_debugfs_register(struct drm_i915_private *dev_priv);
3523 void i915_debugfs_unregister(struct drm_i915_private *dev_priv);
3524 int i915_debugfs_connector_add(struct drm_connector *connector);
3525 void intel_display_crc_init(struct drm_i915_private *dev_priv);
3526 #else
3527 static inline int i915_debugfs_register(struct drm_i915_private *dev_priv) {return 0;}
3528 static inline void i915_debugfs_unregister(struct drm_i915_private *dev_priv) {}
3529 static inline int i915_debugfs_connector_add(struct drm_connector *connector)
3530 { return 0; }
3531 static inline void intel_display_crc_init(struct drm_i915_private *dev_priv) {}
3532 #endif
3533
3534 /* i915_gpu_error.c */
3535 __printf(2, 3)
3536 void i915_error_printf(struct drm_i915_error_state_buf *e, const char *f, ...);
3537 int i915_error_state_to_str(struct drm_i915_error_state_buf *estr,
3538                             const struct i915_error_state_file_priv *error);
3539 int i915_error_state_buf_init(struct drm_i915_error_state_buf *eb,
3540                               struct drm_i915_private *i915,
3541                               size_t count, loff_t pos);
3542 static inline void i915_error_state_buf_release(
3543         struct drm_i915_error_state_buf *eb)
3544 {
3545         kfree(eb->buf);
3546 }
3547 void i915_capture_error_state(struct drm_i915_private *dev_priv,
3548                               u32 engine_mask,
3549                               const char *error_msg);
3550 void i915_error_state_get(struct drm_device *dev,
3551                           struct i915_error_state_file_priv *error_priv);
3552 void i915_error_state_put(struct i915_error_state_file_priv *error_priv);
3553 void i915_destroy_error_state(struct drm_device *dev);
3554
3555 void i915_get_extra_instdone(struct drm_i915_private *dev_priv, uint32_t *instdone);
3556 const char *i915_cache_level_str(struct drm_i915_private *i915, int type);
3557
3558 /* i915_cmd_parser.c */
3559 int i915_cmd_parser_get_version(struct drm_i915_private *dev_priv);
3560 void intel_engine_init_cmd_parser(struct intel_engine_cs *engine);
3561 void intel_engine_cleanup_cmd_parser(struct intel_engine_cs *engine);
3562 bool intel_engine_needs_cmd_parser(struct intel_engine_cs *engine);
3563 int intel_engine_cmd_parser(struct intel_engine_cs *engine,
3564                             struct drm_i915_gem_object *batch_obj,
3565                             struct drm_i915_gem_object *shadow_batch_obj,
3566                             u32 batch_start_offset,
3567                             u32 batch_len,
3568                             bool is_master);
3569
3570 /* i915_suspend.c */
3571 extern int i915_save_state(struct drm_device *dev);
3572 extern int i915_restore_state(struct drm_device *dev);
3573
3574 /* i915_sysfs.c */
3575 void i915_setup_sysfs(struct drm_i915_private *dev_priv);
3576 void i915_teardown_sysfs(struct drm_i915_private *dev_priv);
3577
3578 /* intel_i2c.c */
3579 extern int intel_setup_gmbus(struct drm_device *dev);
3580 extern void intel_teardown_gmbus(struct drm_device *dev);
3581 extern bool intel_gmbus_is_valid_pin(struct drm_i915_private *dev_priv,
3582                                      unsigned int pin);
3583
3584 extern struct i2c_adapter *
3585 intel_gmbus_get_adapter(struct drm_i915_private *dev_priv, unsigned int pin);
3586 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
3587 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
3588 static inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
3589 {
3590         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
3591 }
3592 extern void intel_i2c_reset(struct drm_device *dev);
3593
3594 /* intel_bios.c */
3595 int intel_bios_init(struct drm_i915_private *dev_priv);
3596 bool intel_bios_is_valid_vbt(const void *buf, size_t size);
3597 bool intel_bios_is_tv_present(struct drm_i915_private *dev_priv);
3598 bool intel_bios_is_lvds_present(struct drm_i915_private *dev_priv, u8 *i2c_pin);
3599 bool intel_bios_is_port_present(struct drm_i915_private *dev_priv, enum port port);
3600 bool intel_bios_is_port_edp(struct drm_i915_private *dev_priv, enum port port);
3601 bool intel_bios_is_port_dp_dual_mode(struct drm_i915_private *dev_priv, enum port port);
3602 bool intel_bios_is_dsi_present(struct drm_i915_private *dev_priv, enum port *port);
3603 bool intel_bios_is_port_hpd_inverted(struct drm_i915_private *dev_priv,
3604                                      enum port port);
3605
3606 /* intel_opregion.c */
3607 #ifdef CONFIG_ACPI
3608 extern int intel_opregion_setup(struct drm_i915_private *dev_priv);
3609 extern void intel_opregion_register(struct drm_i915_private *dev_priv);
3610 extern void intel_opregion_unregister(struct drm_i915_private *dev_priv);
3611 extern void intel_opregion_asle_intr(struct drm_i915_private *dev_priv);
3612 extern int intel_opregion_notify_encoder(struct intel_encoder *intel_encoder,
3613                                          bool enable);
3614 extern int intel_opregion_notify_adapter(struct drm_i915_private *dev_priv,
3615                                          pci_power_t state);
3616 extern int intel_opregion_get_panel_type(struct drm_i915_private *dev_priv);
3617 #else
3618 static inline int intel_opregion_setup(struct drm_i915_private *dev) { return 0; }
3619 static inline void intel_opregion_register(struct drm_i915_private *dev_priv) { }
3620 static inline void intel_opregion_unregister(struct drm_i915_private *dev_priv) { }
3621 static inline void intel_opregion_asle_intr(struct drm_i915_private *dev_priv)
3622 {
3623 }
3624 static inline int
3625 intel_opregion_notify_encoder(struct intel_encoder *intel_encoder, bool enable)
3626 {
3627         return 0;
3628 }
3629 static inline int
3630 intel_opregion_notify_adapter(struct drm_i915_private *dev, pci_power_t state)
3631 {
3632         return 0;
3633 }
3634 static inline int intel_opregion_get_panel_type(struct drm_i915_private *dev)
3635 {
3636         return -ENODEV;
3637 }
3638 #endif
3639
3640 /* intel_acpi.c */
3641 #ifdef CONFIG_ACPI
3642 extern void intel_register_dsm_handler(void);
3643 extern void intel_unregister_dsm_handler(void);
3644 #else
3645 static inline void intel_register_dsm_handler(void) { return; }
3646 static inline void intel_unregister_dsm_handler(void) { return; }
3647 #endif /* CONFIG_ACPI */
3648
3649 /* intel_device_info.c */
3650 static inline struct intel_device_info *
3651 mkwrite_device_info(struct drm_i915_private *dev_priv)
3652 {
3653         return (struct intel_device_info *)&dev_priv->info;
3654 }
3655
3656 void intel_device_info_runtime_init(struct drm_i915_private *dev_priv);
3657 void intel_device_info_dump(struct drm_i915_private *dev_priv);
3658
3659 /* modesetting */
3660 extern void intel_modeset_init_hw(struct drm_device *dev);
3661 extern void intel_modeset_init(struct drm_device *dev);
3662 extern void intel_modeset_gem_init(struct drm_device *dev);
3663 extern void intel_modeset_cleanup(struct drm_device *dev);
3664 extern int intel_connector_register(struct drm_connector *);
3665 extern void intel_connector_unregister(struct drm_connector *);
3666 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
3667 extern void intel_display_resume(struct drm_device *dev);
3668 extern void i915_redisable_vga(struct drm_device *dev);
3669 extern void i915_redisable_vga_power_on(struct drm_device *dev);
3670 extern bool ironlake_set_drps(struct drm_i915_private *dev_priv, u8 val);
3671 extern void intel_init_pch_refclk(struct drm_device *dev);
3672 extern void intel_set_rps(struct drm_i915_private *dev_priv, u8 val);
3673 extern void intel_set_memory_cxsr(struct drm_i915_private *dev_priv,
3674                                   bool enable);
3675
3676 int i915_reg_read_ioctl(struct drm_device *dev, void *data,
3677                         struct drm_file *file);
3678
3679 /* overlay */
3680 extern struct intel_overlay_error_state *
3681 intel_overlay_capture_error_state(struct drm_i915_private *dev_priv);
3682 extern void intel_overlay_print_error_state(struct drm_i915_error_state_buf *e,
3683                                             struct intel_overlay_error_state *error);
3684
3685 extern struct intel_display_error_state *
3686 intel_display_capture_error_state(struct drm_i915_private *dev_priv);
3687 extern void intel_display_print_error_state(struct drm_i915_error_state_buf *e,
3688                                             struct drm_device *dev,
3689                                             struct intel_display_error_state *error);
3690
3691 int sandybridge_pcode_read(struct drm_i915_private *dev_priv, u32 mbox, u32 *val);
3692 int sandybridge_pcode_write(struct drm_i915_private *dev_priv, u32 mbox, u32 val);
3693
3694 /* intel_sideband.c */
3695 u32 vlv_punit_read(struct drm_i915_private *dev_priv, u32 addr);
3696 void vlv_punit_write(struct drm_i915_private *dev_priv, u32 addr, u32 val);
3697 u32 vlv_nc_read(struct drm_i915_private *dev_priv, u8 addr);
3698 u32 vlv_iosf_sb_read(struct drm_i915_private *dev_priv, u8 port, u32 reg);
3699 void vlv_iosf_sb_write(struct drm_i915_private *dev_priv, u8 port, u32 reg, u32 val);
3700 u32 vlv_cck_read(struct drm_i915_private *dev_priv, u32 reg);
3701 void vlv_cck_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3702 u32 vlv_ccu_read(struct drm_i915_private *dev_priv, u32 reg);
3703 void vlv_ccu_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3704 u32 vlv_bunit_read(struct drm_i915_private *dev_priv, u32 reg);
3705 void vlv_bunit_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3706 u32 vlv_dpio_read(struct drm_i915_private *dev_priv, enum pipe pipe, int reg);
3707 void vlv_dpio_write(struct drm_i915_private *dev_priv, enum pipe pipe, int reg, u32 val);
3708 u32 intel_sbi_read(struct drm_i915_private *dev_priv, u16 reg,
3709                    enum intel_sbi_destination destination);
3710 void intel_sbi_write(struct drm_i915_private *dev_priv, u16 reg, u32 value,
3711                      enum intel_sbi_destination destination);
3712 u32 vlv_flisdsi_read(struct drm_i915_private *dev_priv, u32 reg);
3713 void vlv_flisdsi_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3714
3715 /* intel_dpio_phy.c */
3716 void chv_set_phy_signal_level(struct intel_encoder *encoder,
3717                               u32 deemph_reg_value, u32 margin_reg_value,
3718                               bool uniq_trans_scale);
3719 void chv_data_lane_soft_reset(struct intel_encoder *encoder,
3720                               bool reset);
3721 void chv_phy_pre_pll_enable(struct intel_encoder *encoder);
3722 void chv_phy_pre_encoder_enable(struct intel_encoder *encoder);
3723 void chv_phy_release_cl2_override(struct intel_encoder *encoder);
3724 void chv_phy_post_pll_disable(struct intel_encoder *encoder);
3725
3726 void vlv_set_phy_signal_level(struct intel_encoder *encoder,
3727                               u32 demph_reg_value, u32 preemph_reg_value,
3728                               u32 uniqtranscale_reg_value, u32 tx3_demph);
3729 void vlv_phy_pre_pll_enable(struct intel_encoder *encoder);
3730 void vlv_phy_pre_encoder_enable(struct intel_encoder *encoder);
3731 void vlv_phy_reset_lanes(struct intel_encoder *encoder);
3732
3733 int intel_gpu_freq(struct drm_i915_private *dev_priv, int val);
3734 int intel_freq_opcode(struct drm_i915_private *dev_priv, int val);
3735
3736 #define I915_READ8(reg)         dev_priv->uncore.funcs.mmio_readb(dev_priv, (reg), true)
3737 #define I915_WRITE8(reg, val)   dev_priv->uncore.funcs.mmio_writeb(dev_priv, (reg), (val), true)
3738
3739 #define I915_READ16(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), true)
3740 #define I915_WRITE16(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), true)
3741 #define I915_READ16_NOTRACE(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), false)
3742 #define I915_WRITE16_NOTRACE(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), false)
3743
3744 #define I915_READ(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), true)
3745 #define I915_WRITE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), true)
3746 #define I915_READ_NOTRACE(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), false)
3747 #define I915_WRITE_NOTRACE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), false)
3748
3749 /* Be very careful with read/write 64-bit values. On 32-bit machines, they
3750  * will be implemented using 2 32-bit writes in an arbitrary order with
3751  * an arbitrary delay between them. This can cause the hardware to
3752  * act upon the intermediate value, possibly leading to corruption and
3753  * machine death. You have been warned.
3754  */
3755 #define I915_WRITE64(reg, val)  dev_priv->uncore.funcs.mmio_writeq(dev_priv, (reg), (val), true)
3756 #define I915_READ64(reg)        dev_priv->uncore.funcs.mmio_readq(dev_priv, (reg), true)
3757
3758 #define I915_READ64_2x32(lower_reg, upper_reg) ({                       \
3759         u32 upper, lower, old_upper, loop = 0;                          \
3760         upper = I915_READ(upper_reg);                                   \
3761         do {                                                            \
3762                 old_upper = upper;                                      \
3763                 lower = I915_READ(lower_reg);                           \
3764                 upper = I915_READ(upper_reg);                           \
3765         } while (upper != old_upper && loop++ < 2);                     \
3766         (u64)upper << 32 | lower; })
3767
3768 #define POSTING_READ(reg)       (void)I915_READ_NOTRACE(reg)
3769 #define POSTING_READ16(reg)     (void)I915_READ16_NOTRACE(reg)
3770
3771 #define __raw_read(x, s) \
3772 static inline uint##x##_t __raw_i915_read##x(struct drm_i915_private *dev_priv, \
3773                                              i915_reg_t reg) \
3774 { \
3775         return read##s(dev_priv->regs + i915_mmio_reg_offset(reg)); \
3776 }
3777
3778 #define __raw_write(x, s) \
3779 static inline void __raw_i915_write##x(struct drm_i915_private *dev_priv, \
3780                                        i915_reg_t reg, uint##x##_t val) \
3781 { \
3782         write##s(val, dev_priv->regs + i915_mmio_reg_offset(reg)); \
3783 }
3784 __raw_read(8, b)
3785 __raw_read(16, w)
3786 __raw_read(32, l)
3787 __raw_read(64, q)
3788
3789 __raw_write(8, b)
3790 __raw_write(16, w)
3791 __raw_write(32, l)
3792 __raw_write(64, q)
3793
3794 #undef __raw_read
3795 #undef __raw_write
3796
3797 /* These are untraced mmio-accessors that are only valid to be used inside
3798  * critical sections inside IRQ handlers where forcewake is explicitly
3799  * controlled.
3800  * Think twice, and think again, before using these.
3801  * Note: Should only be used between intel_uncore_forcewake_irqlock() and
3802  * intel_uncore_forcewake_irqunlock().
3803  */
3804 #define I915_READ_FW(reg__) __raw_i915_read32(dev_priv, (reg__))
3805 #define I915_WRITE_FW(reg__, val__) __raw_i915_write32(dev_priv, (reg__), (val__))
3806 #define I915_WRITE64_FW(reg__, val__) __raw_i915_write64(dev_priv, (reg__), (val__))
3807 #define POSTING_READ_FW(reg__) (void)I915_READ_FW(reg__)
3808
3809 /* "Broadcast RGB" property */
3810 #define INTEL_BROADCAST_RGB_AUTO 0
3811 #define INTEL_BROADCAST_RGB_FULL 1
3812 #define INTEL_BROADCAST_RGB_LIMITED 2
3813
3814 static inline i915_reg_t i915_vgacntrl_reg(struct drm_device *dev)
3815 {
3816         if (IS_VALLEYVIEW(dev) || IS_CHERRYVIEW(dev))
3817                 return VLV_VGACNTRL;
3818         else if (INTEL_INFO(dev)->gen >= 5)
3819                 return CPU_VGACNTRL;
3820         else
3821                 return VGACNTRL;
3822 }
3823
3824 static inline unsigned long msecs_to_jiffies_timeout(const unsigned int m)
3825 {
3826         unsigned long j = msecs_to_jiffies(m);
3827
3828         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3829 }
3830
3831 static inline unsigned long nsecs_to_jiffies_timeout(const u64 n)
3832 {
3833         return min_t(u64, MAX_JIFFY_OFFSET, nsecs_to_jiffies64(n) + 1);
3834 }
3835
3836 static inline unsigned long
3837 timespec_to_jiffies_timeout(const struct timespec *value)
3838 {
3839         unsigned long j = timespec_to_jiffies(value);
3840
3841         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3842 }
3843
3844 /*
3845  * If you need to wait X milliseconds between events A and B, but event B
3846  * doesn't happen exactly after event A, you record the timestamp (jiffies) of
3847  * when event A happened, then just before event B you call this function and
3848  * pass the timestamp as the first argument, and X as the second argument.
3849  */
3850 static inline void
3851 wait_remaining_ms_from_jiffies(unsigned long timestamp_jiffies, int to_wait_ms)
3852 {
3853         unsigned long target_jiffies, tmp_jiffies, remaining_jiffies;
3854
3855         /*
3856          * Don't re-read the value of "jiffies" every time since it may change
3857          * behind our back and break the math.
3858          */
3859         tmp_jiffies = jiffies;
3860         target_jiffies = timestamp_jiffies +
3861                          msecs_to_jiffies_timeout(to_wait_ms);
3862
3863         if (time_after(target_jiffies, tmp_jiffies)) {
3864                 remaining_jiffies = target_jiffies - tmp_jiffies;
3865                 while (remaining_jiffies)
3866                         remaining_jiffies =
3867                             schedule_timeout_uninterruptible(remaining_jiffies);
3868         }
3869 }
3870 static inline bool __i915_request_irq_complete(struct drm_i915_gem_request *req)
3871 {
3872         struct intel_engine_cs *engine = req->engine;
3873
3874         /* Before we do the heavier coherent read of the seqno,
3875          * check the value (hopefully) in the CPU cacheline.
3876          */
3877         if (i915_gem_request_completed(req))
3878                 return true;
3879
3880         /* Ensure our read of the seqno is coherent so that we
3881          * do not "miss an interrupt" (i.e. if this is the last
3882          * request and the seqno write from the GPU is not visible
3883          * by the time the interrupt fires, we will see that the
3884          * request is incomplete and go back to sleep awaiting
3885          * another interrupt that will never come.)
3886          *
3887          * Strictly, we only need to do this once after an interrupt,
3888          * but it is easier and safer to do it every time the waiter
3889          * is woken.
3890          */
3891         if (engine->irq_seqno_barrier &&
3892             rcu_access_pointer(engine->breadcrumbs.irq_seqno_bh) == current &&
3893             cmpxchg_relaxed(&engine->breadcrumbs.irq_posted, 1, 0)) {
3894                 struct task_struct *tsk;
3895
3896                 /* The ordering of irq_posted versus applying the barrier
3897                  * is crucial. The clearing of the current irq_posted must
3898                  * be visible before we perform the barrier operation,
3899                  * such that if a subsequent interrupt arrives, irq_posted
3900                  * is reasserted and our task rewoken (which causes us to
3901                  * do another __i915_request_irq_complete() immediately
3902                  * and reapply the barrier). Conversely, if the clear
3903                  * occurs after the barrier, then an interrupt that arrived
3904                  * whilst we waited on the barrier would not trigger a
3905                  * barrier on the next pass, and the read may not see the
3906                  * seqno update.
3907                  */
3908                 engine->irq_seqno_barrier(engine);
3909
3910                 /* If we consume the irq, but we are no longer the bottom-half,
3911                  * the real bottom-half may not have serialised their own
3912                  * seqno check with the irq-barrier (i.e. may have inspected
3913                  * the seqno before we believe it coherent since they see
3914                  * irq_posted == false but we are still running).
3915                  */
3916                 rcu_read_lock();
3917                 tsk = rcu_dereference(engine->breadcrumbs.irq_seqno_bh);
3918                 if (tsk && tsk != current)
3919                         /* Note that if the bottom-half is changed as we
3920                          * are sending the wake-up, the new bottom-half will
3921                          * be woken by whomever made the change. We only have
3922                          * to worry about when we steal the irq-posted for
3923                          * ourself.
3924                          */
3925                         wake_up_process(tsk);
3926                 rcu_read_unlock();
3927
3928                 if (i915_gem_request_completed(req))
3929                         return true;
3930         }
3931
3932         /* We need to check whether any gpu reset happened in between
3933          * the request being submitted and now. If a reset has occurred,
3934          * the seqno will have been advance past ours and our request
3935          * is complete. If we are in the process of handling a reset,
3936          * the request is effectively complete as the rendering will
3937          * be discarded, but we need to return in order to drop the
3938          * struct_mutex.
3939          */
3940         if (i915_reset_in_progress(&req->i915->gpu_error))
3941                 return true;
3942
3943         return false;
3944 }
3945
3946 void i915_memcpy_init_early(struct drm_i915_private *dev_priv);
3947 bool i915_memcpy_from_wc(void *dst, const void *src, unsigned long len);
3948
3949 /* i915_mm.c */
3950 int remap_io_mapping(struct vm_area_struct *vma,
3951                      unsigned long addr, unsigned long pfn, unsigned long size,
3952                      struct io_mapping *iomap);
3953
3954 #define ptr_mask_bits(ptr) ({                                           \
3955         unsigned long __v = (unsigned long)(ptr);                       \
3956         (typeof(ptr))(__v & PAGE_MASK);                                 \
3957 })
3958
3959 #define ptr_unpack_bits(ptr, bits) ({                                   \
3960         unsigned long __v = (unsigned long)(ptr);                       \
3961         (bits) = __v & ~PAGE_MASK;                                      \
3962         (typeof(ptr))(__v & PAGE_MASK);                                 \
3963 })
3964
3965 #define ptr_pack_bits(ptr, bits)                                        \
3966         ((typeof(ptr))((unsigned long)(ptr) | (bits)))
3967
3968 #define fetch_and_zero(ptr) ({                                          \
3969         typeof(*ptr) __T = *(ptr);                                      \
3970         *(ptr) = (typeof(*ptr))0;                                       \
3971         __T;                                                            \
3972 })
3973
3974 #endif