drm/i915: remove device field from struct power_well
[platform/adaptation/renesas_rcar/renesas_kernel.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include <uapi/drm/i915_drm.h>
34
35 #include "i915_reg.h"
36 #include "intel_bios.h"
37 #include "intel_ringbuffer.h"
38 #include <linux/io-mapping.h>
39 #include <linux/i2c.h>
40 #include <linux/i2c-algo-bit.h>
41 #include <drm/intel-gtt.h>
42 #include <linux/backlight.h>
43 #include <linux/intel-iommu.h>
44 #include <linux/kref.h>
45 #include <linux/pm_qos.h>
46
47 /* General customization:
48  */
49
50 #define DRIVER_AUTHOR           "Tungsten Graphics, Inc."
51
52 #define DRIVER_NAME             "i915"
53 #define DRIVER_DESC             "Intel Graphics"
54 #define DRIVER_DATE             "20080730"
55
56 enum pipe {
57         PIPE_A = 0,
58         PIPE_B,
59         PIPE_C,
60         I915_MAX_PIPES
61 };
62 #define pipe_name(p) ((p) + 'A')
63
64 enum transcoder {
65         TRANSCODER_A = 0,
66         TRANSCODER_B,
67         TRANSCODER_C,
68         TRANSCODER_EDP = 0xF,
69 };
70 #define transcoder_name(t) ((t) + 'A')
71
72 enum plane {
73         PLANE_A = 0,
74         PLANE_B,
75         PLANE_C,
76 };
77 #define plane_name(p) ((p) + 'A')
78
79 #define sprite_name(p, s) ((p) * dev_priv->num_plane + (s) + 'A')
80
81 enum port {
82         PORT_A = 0,
83         PORT_B,
84         PORT_C,
85         PORT_D,
86         PORT_E,
87         I915_MAX_PORTS
88 };
89 #define port_name(p) ((p) + 'A')
90
91 enum intel_display_power_domain {
92         POWER_DOMAIN_PIPE_A,
93         POWER_DOMAIN_PIPE_B,
94         POWER_DOMAIN_PIPE_C,
95         POWER_DOMAIN_PIPE_A_PANEL_FITTER,
96         POWER_DOMAIN_PIPE_B_PANEL_FITTER,
97         POWER_DOMAIN_PIPE_C_PANEL_FITTER,
98         POWER_DOMAIN_TRANSCODER_A,
99         POWER_DOMAIN_TRANSCODER_B,
100         POWER_DOMAIN_TRANSCODER_C,
101         POWER_DOMAIN_TRANSCODER_EDP,
102         POWER_DOMAIN_VGA,
103         POWER_DOMAIN_INIT,
104
105         POWER_DOMAIN_NUM,
106 };
107
108 #define POWER_DOMAIN_MASK (BIT(POWER_DOMAIN_NUM) - 1)
109
110 #define POWER_DOMAIN_PIPE(pipe) ((pipe) + POWER_DOMAIN_PIPE_A)
111 #define POWER_DOMAIN_PIPE_PANEL_FITTER(pipe) \
112                 ((pipe) + POWER_DOMAIN_PIPE_A_PANEL_FITTER)
113 #define POWER_DOMAIN_TRANSCODER(tran) \
114         ((tran) == TRANSCODER_EDP ? POWER_DOMAIN_TRANSCODER_EDP : \
115          (tran) + POWER_DOMAIN_TRANSCODER_A)
116
117 #define HSW_ALWAYS_ON_POWER_DOMAINS (           \
118         BIT(POWER_DOMAIN_PIPE_A) |              \
119         BIT(POWER_DOMAIN_TRANSCODER_EDP))
120
121 enum hpd_pin {
122         HPD_NONE = 0,
123         HPD_PORT_A = HPD_NONE, /* PORT_A is internal */
124         HPD_TV = HPD_NONE,     /* TV is known to be unreliable */
125         HPD_CRT,
126         HPD_SDVO_B,
127         HPD_SDVO_C,
128         HPD_PORT_B,
129         HPD_PORT_C,
130         HPD_PORT_D,
131         HPD_NUM_PINS
132 };
133
134 #define I915_GEM_GPU_DOMAINS \
135         (I915_GEM_DOMAIN_RENDER | \
136          I915_GEM_DOMAIN_SAMPLER | \
137          I915_GEM_DOMAIN_COMMAND | \
138          I915_GEM_DOMAIN_INSTRUCTION | \
139          I915_GEM_DOMAIN_VERTEX)
140
141 #define for_each_pipe(p) for ((p) = 0; (p) < INTEL_INFO(dev)->num_pipes; (p)++)
142
143 #define for_each_encoder_on_crtc(dev, __crtc, intel_encoder) \
144         list_for_each_entry((intel_encoder), &(dev)->mode_config.encoder_list, base.head) \
145                 if ((intel_encoder)->base.crtc == (__crtc))
146
147 struct drm_i915_private;
148
149 enum intel_dpll_id {
150         DPLL_ID_PRIVATE = -1, /* non-shared dpll in use */
151         /* real shared dpll ids must be >= 0 */
152         DPLL_ID_PCH_PLL_A,
153         DPLL_ID_PCH_PLL_B,
154 };
155 #define I915_NUM_PLLS 2
156
157 struct intel_dpll_hw_state {
158         uint32_t dpll;
159         uint32_t dpll_md;
160         uint32_t fp0;
161         uint32_t fp1;
162 };
163
164 struct intel_shared_dpll {
165         int refcount; /* count of number of CRTCs sharing this PLL */
166         int active; /* count of number of active CRTCs (i.e. DPMS on) */
167         bool on; /* is the PLL actually active? Disabled during modeset */
168         const char *name;
169         /* should match the index in the dev_priv->shared_dplls array */
170         enum intel_dpll_id id;
171         struct intel_dpll_hw_state hw_state;
172         void (*mode_set)(struct drm_i915_private *dev_priv,
173                          struct intel_shared_dpll *pll);
174         void (*enable)(struct drm_i915_private *dev_priv,
175                        struct intel_shared_dpll *pll);
176         void (*disable)(struct drm_i915_private *dev_priv,
177                         struct intel_shared_dpll *pll);
178         bool (*get_hw_state)(struct drm_i915_private *dev_priv,
179                              struct intel_shared_dpll *pll,
180                              struct intel_dpll_hw_state *hw_state);
181 };
182
183 /* Used by dp and fdi links */
184 struct intel_link_m_n {
185         uint32_t        tu;
186         uint32_t        gmch_m;
187         uint32_t        gmch_n;
188         uint32_t        link_m;
189         uint32_t        link_n;
190 };
191
192 void intel_link_compute_m_n(int bpp, int nlanes,
193                             int pixel_clock, int link_clock,
194                             struct intel_link_m_n *m_n);
195
196 struct intel_ddi_plls {
197         int spll_refcount;
198         int wrpll1_refcount;
199         int wrpll2_refcount;
200 };
201
202 /* Interface history:
203  *
204  * 1.1: Original.
205  * 1.2: Add Power Management
206  * 1.3: Add vblank support
207  * 1.4: Fix cmdbuffer path, add heap destroy
208  * 1.5: Add vblank pipe configuration
209  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
210  *      - Support vertical blank on secondary display pipe
211  */
212 #define DRIVER_MAJOR            1
213 #define DRIVER_MINOR            6
214 #define DRIVER_PATCHLEVEL       0
215
216 #define WATCH_LISTS     0
217 #define WATCH_GTT       0
218
219 #define I915_GEM_PHYS_CURSOR_0 1
220 #define I915_GEM_PHYS_CURSOR_1 2
221 #define I915_GEM_PHYS_OVERLAY_REGS 3
222 #define I915_MAX_PHYS_OBJECT (I915_GEM_PHYS_OVERLAY_REGS)
223
224 struct drm_i915_gem_phys_object {
225         int id;
226         struct page **page_list;
227         drm_dma_handle_t *handle;
228         struct drm_i915_gem_object *cur_obj;
229 };
230
231 struct opregion_header;
232 struct opregion_acpi;
233 struct opregion_swsci;
234 struct opregion_asle;
235
236 struct intel_opregion {
237         struct opregion_header __iomem *header;
238         struct opregion_acpi __iomem *acpi;
239         struct opregion_swsci __iomem *swsci;
240         u32 swsci_gbda_sub_functions;
241         u32 swsci_sbcb_sub_functions;
242         struct opregion_asle __iomem *asle;
243         void __iomem *vbt;
244         u32 __iomem *lid_state;
245 };
246 #define OPREGION_SIZE            (8*1024)
247
248 struct intel_overlay;
249 struct intel_overlay_error_state;
250
251 struct drm_i915_master_private {
252         drm_local_map_t *sarea;
253         struct _drm_i915_sarea *sarea_priv;
254 };
255 #define I915_FENCE_REG_NONE -1
256 #define I915_MAX_NUM_FENCES 32
257 /* 32 fences + sign bit for FENCE_REG_NONE */
258 #define I915_MAX_NUM_FENCE_BITS 6
259
260 struct drm_i915_fence_reg {
261         struct list_head lru_list;
262         struct drm_i915_gem_object *obj;
263         int pin_count;
264 };
265
266 struct sdvo_device_mapping {
267         u8 initialized;
268         u8 dvo_port;
269         u8 slave_addr;
270         u8 dvo_wiring;
271         u8 i2c_pin;
272         u8 ddc_pin;
273 };
274
275 struct intel_display_error_state;
276
277 struct drm_i915_error_state {
278         struct kref ref;
279         u32 eir;
280         u32 pgtbl_er;
281         u32 ier;
282         u32 ccid;
283         u32 derrmr;
284         u32 forcewake;
285         bool waiting[I915_NUM_RINGS];
286         u32 pipestat[I915_MAX_PIPES];
287         u32 tail[I915_NUM_RINGS];
288         u32 head[I915_NUM_RINGS];
289         u32 ctl[I915_NUM_RINGS];
290         u32 ipeir[I915_NUM_RINGS];
291         u32 ipehr[I915_NUM_RINGS];
292         u32 instdone[I915_NUM_RINGS];
293         u32 acthd[I915_NUM_RINGS];
294         u32 semaphore_mboxes[I915_NUM_RINGS][I915_NUM_RINGS - 1];
295         u32 semaphore_seqno[I915_NUM_RINGS][I915_NUM_RINGS - 1];
296         u32 rc_psmi[I915_NUM_RINGS]; /* sleep state */
297         /* our own tracking of ring head and tail */
298         u32 cpu_ring_head[I915_NUM_RINGS];
299         u32 cpu_ring_tail[I915_NUM_RINGS];
300         u32 error; /* gen6+ */
301         u32 err_int; /* gen7 */
302         u32 instpm[I915_NUM_RINGS];
303         u32 instps[I915_NUM_RINGS];
304         u32 extra_instdone[I915_NUM_INSTDONE_REG];
305         u32 seqno[I915_NUM_RINGS];
306         u64 bbaddr;
307         u32 fault_reg[I915_NUM_RINGS];
308         u32 done_reg;
309         u32 faddr[I915_NUM_RINGS];
310         u64 fence[I915_MAX_NUM_FENCES];
311         struct timeval time;
312         struct drm_i915_error_ring {
313                 struct drm_i915_error_object {
314                         int page_count;
315                         u32 gtt_offset;
316                         u32 *pages[0];
317                 } *ringbuffer, *batchbuffer, *ctx;
318                 struct drm_i915_error_request {
319                         long jiffies;
320                         u32 seqno;
321                         u32 tail;
322                 } *requests;
323                 int num_requests;
324         } ring[I915_NUM_RINGS];
325         struct drm_i915_error_buffer {
326                 u32 size;
327                 u32 name;
328                 u32 rseqno, wseqno;
329                 u32 gtt_offset;
330                 u32 read_domains;
331                 u32 write_domain;
332                 s32 fence_reg:I915_MAX_NUM_FENCE_BITS;
333                 s32 pinned:2;
334                 u32 tiling:2;
335                 u32 dirty:1;
336                 u32 purgeable:1;
337                 s32 ring:4;
338                 u32 cache_level:3;
339         } **active_bo, **pinned_bo;
340         u32 *active_bo_count, *pinned_bo_count;
341         struct intel_overlay_error_state *overlay;
342         struct intel_display_error_state *display;
343         int hangcheck_score[I915_NUM_RINGS];
344         enum intel_ring_hangcheck_action hangcheck_action[I915_NUM_RINGS];
345 };
346
347 struct intel_crtc_config;
348 struct intel_crtc;
349 struct intel_limit;
350 struct dpll;
351
352 struct drm_i915_display_funcs {
353         bool (*fbc_enabled)(struct drm_device *dev);
354         void (*enable_fbc)(struct drm_crtc *crtc, unsigned long interval);
355         void (*disable_fbc)(struct drm_device *dev);
356         int (*get_display_clock_speed)(struct drm_device *dev);
357         int (*get_fifo_size)(struct drm_device *dev, int plane);
358         /**
359          * find_dpll() - Find the best values for the PLL
360          * @limit: limits for the PLL
361          * @crtc: current CRTC
362          * @target: target frequency in kHz
363          * @refclk: reference clock frequency in kHz
364          * @match_clock: if provided, @best_clock P divider must
365          *               match the P divider from @match_clock
366          *               used for LVDS downclocking
367          * @best_clock: best PLL values found
368          *
369          * Returns true on success, false on failure.
370          */
371         bool (*find_dpll)(const struct intel_limit *limit,
372                           struct drm_crtc *crtc,
373                           int target, int refclk,
374                           struct dpll *match_clock,
375                           struct dpll *best_clock);
376         void (*update_wm)(struct drm_crtc *crtc);
377         void (*update_sprite_wm)(struct drm_plane *plane,
378                                  struct drm_crtc *crtc,
379                                  uint32_t sprite_width, int pixel_size,
380                                  bool enable, bool scaled);
381         void (*modeset_global_resources)(struct drm_device *dev);
382         /* Returns the active state of the crtc, and if the crtc is active,
383          * fills out the pipe-config with the hw state. */
384         bool (*get_pipe_config)(struct intel_crtc *,
385                                 struct intel_crtc_config *);
386         int (*crtc_mode_set)(struct drm_crtc *crtc,
387                              int x, int y,
388                              struct drm_framebuffer *old_fb);
389         void (*crtc_enable)(struct drm_crtc *crtc);
390         void (*crtc_disable)(struct drm_crtc *crtc);
391         void (*off)(struct drm_crtc *crtc);
392         void (*write_eld)(struct drm_connector *connector,
393                           struct drm_crtc *crtc,
394                           struct drm_display_mode *mode);
395         void (*fdi_link_train)(struct drm_crtc *crtc);
396         void (*init_clock_gating)(struct drm_device *dev);
397         int (*queue_flip)(struct drm_device *dev, struct drm_crtc *crtc,
398                           struct drm_framebuffer *fb,
399                           struct drm_i915_gem_object *obj,
400                           uint32_t flags);
401         int (*update_plane)(struct drm_crtc *crtc, struct drm_framebuffer *fb,
402                             int x, int y);
403         void (*hpd_irq_setup)(struct drm_device *dev);
404         /* clock updates for mode set */
405         /* cursor updates */
406         /* render clock increase/decrease */
407         /* display clock increase/decrease */
408         /* pll clock increase/decrease */
409 };
410
411 struct intel_uncore_funcs {
412         void (*force_wake_get)(struct drm_i915_private *dev_priv);
413         void (*force_wake_put)(struct drm_i915_private *dev_priv);
414
415         uint8_t  (*mmio_readb)(struct drm_i915_private *dev_priv, off_t offset, bool trace);
416         uint16_t (*mmio_readw)(struct drm_i915_private *dev_priv, off_t offset, bool trace);
417         uint32_t (*mmio_readl)(struct drm_i915_private *dev_priv, off_t offset, bool trace);
418         uint64_t (*mmio_readq)(struct drm_i915_private *dev_priv, off_t offset, bool trace);
419
420         void (*mmio_writeb)(struct drm_i915_private *dev_priv, off_t offset,
421                                 uint8_t val, bool trace);
422         void (*mmio_writew)(struct drm_i915_private *dev_priv, off_t offset,
423                                 uint16_t val, bool trace);
424         void (*mmio_writel)(struct drm_i915_private *dev_priv, off_t offset,
425                                 uint32_t val, bool trace);
426         void (*mmio_writeq)(struct drm_i915_private *dev_priv, off_t offset,
427                                 uint64_t val, bool trace);
428 };
429
430 struct intel_uncore {
431         spinlock_t lock; /** lock is also taken in irq contexts. */
432
433         struct intel_uncore_funcs funcs;
434
435         unsigned fifo_count;
436         unsigned forcewake_count;
437
438         struct delayed_work force_wake_work;
439 };
440
441 #define DEV_INFO_FOR_EACH_FLAG(func, sep) \
442         func(is_mobile) sep \
443         func(is_i85x) sep \
444         func(is_i915g) sep \
445         func(is_i945gm) sep \
446         func(is_g33) sep \
447         func(need_gfx_hws) sep \
448         func(is_g4x) sep \
449         func(is_pineview) sep \
450         func(is_broadwater) sep \
451         func(is_crestline) sep \
452         func(is_ivybridge) sep \
453         func(is_valleyview) sep \
454         func(is_haswell) sep \
455         func(is_preliminary) sep \
456         func(has_fbc) sep \
457         func(has_pipe_cxsr) sep \
458         func(has_hotplug) sep \
459         func(cursor_needs_physical) sep \
460         func(has_overlay) sep \
461         func(overlay_needs_physical) sep \
462         func(supports_tv) sep \
463         func(has_llc) sep \
464         func(has_ddi) sep \
465         func(has_fpga_dbg)
466
467 #define DEFINE_FLAG(name) u8 name:1
468 #define SEP_SEMICOLON ;
469
470 struct intel_device_info {
471         u32 display_mmio_offset;
472         u8 num_pipes:3;
473         u8 gen;
474         u8 ring_mask; /* Rings supported by the HW */
475         DEV_INFO_FOR_EACH_FLAG(DEFINE_FLAG, SEP_SEMICOLON);
476 };
477
478 #undef DEFINE_FLAG
479 #undef SEP_SEMICOLON
480
481 enum i915_cache_level {
482         I915_CACHE_NONE = 0,
483         I915_CACHE_LLC, /* also used for snoopable memory on non-LLC */
484         I915_CACHE_L3_LLC, /* gen7+, L3 sits between the domain specifc
485                               caches, eg sampler/render caches, and the
486                               large Last-Level-Cache. LLC is coherent with
487                               the CPU, but L3 is only visible to the GPU. */
488         I915_CACHE_WT, /* hsw:gt3e WriteThrough for scanouts */
489 };
490
491 typedef uint32_t gen6_gtt_pte_t;
492
493 struct i915_address_space {
494         struct drm_mm mm;
495         struct drm_device *dev;
496         struct list_head global_link;
497         unsigned long start;            /* Start offset always 0 for dri2 */
498         size_t total;           /* size addr space maps (ex. 2GB for ggtt) */
499
500         struct {
501                 dma_addr_t addr;
502                 struct page *page;
503         } scratch;
504
505         /**
506          * List of objects currently involved in rendering.
507          *
508          * Includes buffers having the contents of their GPU caches
509          * flushed, not necessarily primitives.  last_rendering_seqno
510          * represents when the rendering involved will be completed.
511          *
512          * A reference is held on the buffer while on this list.
513          */
514         struct list_head active_list;
515
516         /**
517          * LRU list of objects which are not in the ringbuffer and
518          * are ready to unbind, but are still in the GTT.
519          *
520          * last_rendering_seqno is 0 while an object is in this list.
521          *
522          * A reference is not held on the buffer while on this list,
523          * as merely being GTT-bound shouldn't prevent its being
524          * freed, and we'll pull it off the list in the free path.
525          */
526         struct list_head inactive_list;
527
528         /* FIXME: Need a more generic return type */
529         gen6_gtt_pte_t (*pte_encode)(dma_addr_t addr,
530                                      enum i915_cache_level level);
531         void (*clear_range)(struct i915_address_space *vm,
532                             unsigned int first_entry,
533                             unsigned int num_entries);
534         void (*insert_entries)(struct i915_address_space *vm,
535                                struct sg_table *st,
536                                unsigned int first_entry,
537                                enum i915_cache_level cache_level);
538         void (*cleanup)(struct i915_address_space *vm);
539 };
540
541 /* The Graphics Translation Table is the way in which GEN hardware translates a
542  * Graphics Virtual Address into a Physical Address. In addition to the normal
543  * collateral associated with any va->pa translations GEN hardware also has a
544  * portion of the GTT which can be mapped by the CPU and remain both coherent
545  * and correct (in cases like swizzling). That region is referred to as GMADR in
546  * the spec.
547  */
548 struct i915_gtt {
549         struct i915_address_space base;
550         size_t stolen_size;             /* Total size of stolen memory */
551
552         unsigned long mappable_end;     /* End offset that we can CPU map */
553         struct io_mapping *mappable;    /* Mapping to our CPU mappable region */
554         phys_addr_t mappable_base;      /* PA of our GMADR */
555
556         /** "Graphics Stolen Memory" holds the global PTEs */
557         void __iomem *gsm;
558
559         bool do_idle_maps;
560
561         int mtrr;
562
563         /* global gtt ops */
564         int (*gtt_probe)(struct drm_device *dev, size_t *gtt_total,
565                           size_t *stolen, phys_addr_t *mappable_base,
566                           unsigned long *mappable_end);
567 };
568 #define gtt_total_entries(gtt) ((gtt).base.total >> PAGE_SHIFT)
569
570 struct i915_hw_ppgtt {
571         struct i915_address_space base;
572         unsigned num_pd_entries;
573         struct page **pt_pages;
574         uint32_t pd_offset;
575         dma_addr_t *pt_dma_addr;
576
577         int (*enable)(struct drm_device *dev);
578 };
579
580 /**
581  * A VMA represents a GEM BO that is bound into an address space. Therefore, a
582  * VMA's presence cannot be guaranteed before binding, or after unbinding the
583  * object into/from the address space.
584  *
585  * To make things as simple as possible (ie. no refcounting), a VMA's lifetime
586  * will always be <= an objects lifetime. So object refcounting should cover us.
587  */
588 struct i915_vma {
589         struct drm_mm_node node;
590         struct drm_i915_gem_object *obj;
591         struct i915_address_space *vm;
592
593         /** This object's place on the active/inactive lists */
594         struct list_head mm_list;
595
596         struct list_head vma_link; /* Link in the object's VMA list */
597
598         /** This vma's place in the batchbuffer or on the eviction list */
599         struct list_head exec_list;
600
601         /**
602          * Used for performing relocations during execbuffer insertion.
603          */
604         struct hlist_node exec_node;
605         unsigned long exec_handle;
606         struct drm_i915_gem_exec_object2 *exec_entry;
607
608 };
609
610 struct i915_ctx_hang_stats {
611         /* This context had batch pending when hang was declared */
612         unsigned batch_pending;
613
614         /* This context had batch active when hang was declared */
615         unsigned batch_active;
616
617         /* Time when this context was last blamed for a GPU reset */
618         unsigned long guilty_ts;
619
620         /* This context is banned to submit more work */
621         bool banned;
622 };
623
624 /* This must match up with the value previously used for execbuf2.rsvd1. */
625 #define DEFAULT_CONTEXT_ID 0
626 struct i915_hw_context {
627         struct kref ref;
628         int id;
629         bool is_initialized;
630         uint8_t remap_slice;
631         struct drm_i915_file_private *file_priv;
632         struct intel_ring_buffer *ring;
633         struct drm_i915_gem_object *obj;
634         struct i915_ctx_hang_stats hang_stats;
635
636         struct list_head link;
637 };
638
639 struct i915_fbc {
640         unsigned long size;
641         unsigned int fb_id;
642         enum plane plane;
643         int y;
644
645         struct drm_mm_node *compressed_fb;
646         struct drm_mm_node *compressed_llb;
647
648         struct intel_fbc_work {
649                 struct delayed_work work;
650                 struct drm_crtc *crtc;
651                 struct drm_framebuffer *fb;
652                 int interval;
653         } *fbc_work;
654
655         enum no_fbc_reason {
656                 FBC_OK, /* FBC is enabled */
657                 FBC_UNSUPPORTED, /* FBC is not supported by this chipset */
658                 FBC_NO_OUTPUT, /* no outputs enabled to compress */
659                 FBC_STOLEN_TOO_SMALL, /* not enough space for buffers */
660                 FBC_UNSUPPORTED_MODE, /* interlace or doublescanned mode */
661                 FBC_MODE_TOO_LARGE, /* mode too large for compression */
662                 FBC_BAD_PLANE, /* fbc not supported on plane */
663                 FBC_NOT_TILED, /* buffer not tiled */
664                 FBC_MULTIPLE_PIPES, /* more than one pipe active */
665                 FBC_MODULE_PARAM,
666                 FBC_CHIP_DEFAULT, /* disabled by default on this chip */
667         } no_fbc_reason;
668 };
669
670 struct i915_psr {
671         bool sink_support;
672         bool source_ok;
673 };
674
675 enum intel_pch {
676         PCH_NONE = 0,   /* No PCH present */
677         PCH_IBX,        /* Ibexpeak PCH */
678         PCH_CPT,        /* Cougarpoint PCH */
679         PCH_LPT,        /* Lynxpoint PCH */
680         PCH_NOP,
681 };
682
683 enum intel_sbi_destination {
684         SBI_ICLK,
685         SBI_MPHY,
686 };
687
688 #define QUIRK_PIPEA_FORCE (1<<0)
689 #define QUIRK_LVDS_SSC_DISABLE (1<<1)
690 #define QUIRK_INVERT_BRIGHTNESS (1<<2)
691 #define QUIRK_NO_PCH_PWM_ENABLE (1<<3)
692
693 struct intel_fbdev;
694 struct intel_fbc_work;
695
696 struct intel_gmbus {
697         struct i2c_adapter adapter;
698         u32 force_bit;
699         u32 reg0;
700         u32 gpio_reg;
701         struct i2c_algo_bit_data bit_algo;
702         struct drm_i915_private *dev_priv;
703 };
704
705 struct i915_suspend_saved_registers {
706         u8 saveLBB;
707         u32 saveDSPACNTR;
708         u32 saveDSPBCNTR;
709         u32 saveDSPARB;
710         u32 savePIPEACONF;
711         u32 savePIPEBCONF;
712         u32 savePIPEASRC;
713         u32 savePIPEBSRC;
714         u32 saveFPA0;
715         u32 saveFPA1;
716         u32 saveDPLL_A;
717         u32 saveDPLL_A_MD;
718         u32 saveHTOTAL_A;
719         u32 saveHBLANK_A;
720         u32 saveHSYNC_A;
721         u32 saveVTOTAL_A;
722         u32 saveVBLANK_A;
723         u32 saveVSYNC_A;
724         u32 saveBCLRPAT_A;
725         u32 saveTRANSACONF;
726         u32 saveTRANS_HTOTAL_A;
727         u32 saveTRANS_HBLANK_A;
728         u32 saveTRANS_HSYNC_A;
729         u32 saveTRANS_VTOTAL_A;
730         u32 saveTRANS_VBLANK_A;
731         u32 saveTRANS_VSYNC_A;
732         u32 savePIPEASTAT;
733         u32 saveDSPASTRIDE;
734         u32 saveDSPASIZE;
735         u32 saveDSPAPOS;
736         u32 saveDSPAADDR;
737         u32 saveDSPASURF;
738         u32 saveDSPATILEOFF;
739         u32 savePFIT_PGM_RATIOS;
740         u32 saveBLC_HIST_CTL;
741         u32 saveBLC_PWM_CTL;
742         u32 saveBLC_PWM_CTL2;
743         u32 saveBLC_CPU_PWM_CTL;
744         u32 saveBLC_CPU_PWM_CTL2;
745         u32 saveFPB0;
746         u32 saveFPB1;
747         u32 saveDPLL_B;
748         u32 saveDPLL_B_MD;
749         u32 saveHTOTAL_B;
750         u32 saveHBLANK_B;
751         u32 saveHSYNC_B;
752         u32 saveVTOTAL_B;
753         u32 saveVBLANK_B;
754         u32 saveVSYNC_B;
755         u32 saveBCLRPAT_B;
756         u32 saveTRANSBCONF;
757         u32 saveTRANS_HTOTAL_B;
758         u32 saveTRANS_HBLANK_B;
759         u32 saveTRANS_HSYNC_B;
760         u32 saveTRANS_VTOTAL_B;
761         u32 saveTRANS_VBLANK_B;
762         u32 saveTRANS_VSYNC_B;
763         u32 savePIPEBSTAT;
764         u32 saveDSPBSTRIDE;
765         u32 saveDSPBSIZE;
766         u32 saveDSPBPOS;
767         u32 saveDSPBADDR;
768         u32 saveDSPBSURF;
769         u32 saveDSPBTILEOFF;
770         u32 saveVGA0;
771         u32 saveVGA1;
772         u32 saveVGA_PD;
773         u32 saveVGACNTRL;
774         u32 saveADPA;
775         u32 saveLVDS;
776         u32 savePP_ON_DELAYS;
777         u32 savePP_OFF_DELAYS;
778         u32 saveDVOA;
779         u32 saveDVOB;
780         u32 saveDVOC;
781         u32 savePP_ON;
782         u32 savePP_OFF;
783         u32 savePP_CONTROL;
784         u32 savePP_DIVISOR;
785         u32 savePFIT_CONTROL;
786         u32 save_palette_a[256];
787         u32 save_palette_b[256];
788         u32 saveDPFC_CB_BASE;
789         u32 saveFBC_CFB_BASE;
790         u32 saveFBC_LL_BASE;
791         u32 saveFBC_CONTROL;
792         u32 saveFBC_CONTROL2;
793         u32 saveIER;
794         u32 saveIIR;
795         u32 saveIMR;
796         u32 saveDEIER;
797         u32 saveDEIMR;
798         u32 saveGTIER;
799         u32 saveGTIMR;
800         u32 saveFDI_RXA_IMR;
801         u32 saveFDI_RXB_IMR;
802         u32 saveCACHE_MODE_0;
803         u32 saveMI_ARB_STATE;
804         u32 saveSWF0[16];
805         u32 saveSWF1[16];
806         u32 saveSWF2[3];
807         u8 saveMSR;
808         u8 saveSR[8];
809         u8 saveGR[25];
810         u8 saveAR_INDEX;
811         u8 saveAR[21];
812         u8 saveDACMASK;
813         u8 saveCR[37];
814         uint64_t saveFENCE[I915_MAX_NUM_FENCES];
815         u32 saveCURACNTR;
816         u32 saveCURAPOS;
817         u32 saveCURABASE;
818         u32 saveCURBCNTR;
819         u32 saveCURBPOS;
820         u32 saveCURBBASE;
821         u32 saveCURSIZE;
822         u32 saveDP_B;
823         u32 saveDP_C;
824         u32 saveDP_D;
825         u32 savePIPEA_GMCH_DATA_M;
826         u32 savePIPEB_GMCH_DATA_M;
827         u32 savePIPEA_GMCH_DATA_N;
828         u32 savePIPEB_GMCH_DATA_N;
829         u32 savePIPEA_DP_LINK_M;
830         u32 savePIPEB_DP_LINK_M;
831         u32 savePIPEA_DP_LINK_N;
832         u32 savePIPEB_DP_LINK_N;
833         u32 saveFDI_RXA_CTL;
834         u32 saveFDI_TXA_CTL;
835         u32 saveFDI_RXB_CTL;
836         u32 saveFDI_TXB_CTL;
837         u32 savePFA_CTL_1;
838         u32 savePFB_CTL_1;
839         u32 savePFA_WIN_SZ;
840         u32 savePFB_WIN_SZ;
841         u32 savePFA_WIN_POS;
842         u32 savePFB_WIN_POS;
843         u32 savePCH_DREF_CONTROL;
844         u32 saveDISP_ARB_CTL;
845         u32 savePIPEA_DATA_M1;
846         u32 savePIPEA_DATA_N1;
847         u32 savePIPEA_LINK_M1;
848         u32 savePIPEA_LINK_N1;
849         u32 savePIPEB_DATA_M1;
850         u32 savePIPEB_DATA_N1;
851         u32 savePIPEB_LINK_M1;
852         u32 savePIPEB_LINK_N1;
853         u32 saveMCHBAR_RENDER_STANDBY;
854         u32 savePCH_PORT_HOTPLUG;
855 };
856
857 struct intel_gen6_power_mgmt {
858         /* work and pm_iir are protected by dev_priv->irq_lock */
859         struct work_struct work;
860         u32 pm_iir;
861
862         /* The below variables an all the rps hw state are protected by
863          * dev->struct mutext. */
864         u8 cur_delay;
865         u8 min_delay;
866         u8 max_delay;
867         u8 rpe_delay;
868         u8 rp1_delay;
869         u8 rp0_delay;
870         u8 hw_max;
871
872         int last_adj;
873         enum { LOW_POWER, BETWEEN, HIGH_POWER } power;
874
875         bool enabled;
876         struct delayed_work delayed_resume_work;
877
878         /*
879          * Protects RPS/RC6 register access and PCU communication.
880          * Must be taken after struct_mutex if nested.
881          */
882         struct mutex hw_lock;
883 };
884
885 /* defined intel_pm.c */
886 extern spinlock_t mchdev_lock;
887
888 struct intel_ilk_power_mgmt {
889         u8 cur_delay;
890         u8 min_delay;
891         u8 max_delay;
892         u8 fmax;
893         u8 fstart;
894
895         u64 last_count1;
896         unsigned long last_time1;
897         unsigned long chipset_power;
898         u64 last_count2;
899         struct timespec last_time2;
900         unsigned long gfx_power;
901         u8 corr;
902
903         int c_m;
904         int r_t;
905
906         struct drm_i915_gem_object *pwrctx;
907         struct drm_i915_gem_object *renderctx;
908 };
909
910 /* Power well structure for haswell */
911 struct i915_power_well {
912         /* power well enable/disable usage count */
913         int count;
914 };
915
916 #define I915_MAX_POWER_WELLS 1
917
918 struct i915_power_domains {
919         /*
920          * Power wells needed for initialization at driver init and suspend
921          * time are on. They are kept on until after the first modeset.
922          */
923         bool init_power_on;
924
925         struct mutex lock;
926         struct i915_power_well power_wells[I915_MAX_POWER_WELLS];
927 };
928
929 struct i915_dri1_state {
930         unsigned allow_batchbuffer : 1;
931         u32 __iomem *gfx_hws_cpu_addr;
932
933         unsigned int cpp;
934         int back_offset;
935         int front_offset;
936         int current_page;
937         int page_flipping;
938
939         uint32_t counter;
940 };
941
942 struct i915_ums_state {
943         /**
944          * Flag if the X Server, and thus DRM, is not currently in
945          * control of the device.
946          *
947          * This is set between LeaveVT and EnterVT.  It needs to be
948          * replaced with a semaphore.  It also needs to be
949          * transitioned away from for kernel modesetting.
950          */
951         int mm_suspended;
952 };
953
954 #define MAX_L3_SLICES 2
955 struct intel_l3_parity {
956         u32 *remap_info[MAX_L3_SLICES];
957         struct work_struct error_work;
958         int which_slice;
959 };
960
961 struct i915_gem_mm {
962         /** Memory allocator for GTT stolen memory */
963         struct drm_mm stolen;
964         /** List of all objects in gtt_space. Used to restore gtt
965          * mappings on resume */
966         struct list_head bound_list;
967         /**
968          * List of objects which are not bound to the GTT (thus
969          * are idle and not used by the GPU) but still have
970          * (presumably uncached) pages still attached.
971          */
972         struct list_head unbound_list;
973
974         /** Usable portion of the GTT for GEM */
975         unsigned long stolen_base; /* limited to low memory (32-bit) */
976
977         /** PPGTT used for aliasing the PPGTT with the GTT */
978         struct i915_hw_ppgtt *aliasing_ppgtt;
979
980         struct shrinker inactive_shrinker;
981         bool shrinker_no_lock_stealing;
982
983         /** LRU list of objects with fence regs on them. */
984         struct list_head fence_list;
985
986         /**
987          * We leave the user IRQ off as much as possible,
988          * but this means that requests will finish and never
989          * be retired once the system goes idle. Set a timer to
990          * fire periodically while the ring is running. When it
991          * fires, go retire requests.
992          */
993         struct delayed_work retire_work;
994
995         /**
996          * When we detect an idle GPU, we want to turn on
997          * powersaving features. So once we see that there
998          * are no more requests outstanding and no more
999          * arrive within a small period of time, we fire
1000          * off the idle_work.
1001          */
1002         struct delayed_work idle_work;
1003
1004         /**
1005          * Are we in a non-interruptible section of code like
1006          * modesetting?
1007          */
1008         bool interruptible;
1009
1010         /** Bit 6 swizzling required for X tiling */
1011         uint32_t bit_6_swizzle_x;
1012         /** Bit 6 swizzling required for Y tiling */
1013         uint32_t bit_6_swizzle_y;
1014
1015         /* storage for physical objects */
1016         struct drm_i915_gem_phys_object *phys_objs[I915_MAX_PHYS_OBJECT];
1017
1018         /* accounting, useful for userland debugging */
1019         spinlock_t object_stat_lock;
1020         size_t object_memory;
1021         u32 object_count;
1022 };
1023
1024 struct drm_i915_error_state_buf {
1025         unsigned bytes;
1026         unsigned size;
1027         int err;
1028         u8 *buf;
1029         loff_t start;
1030         loff_t pos;
1031 };
1032
1033 struct i915_error_state_file_priv {
1034         struct drm_device *dev;
1035         struct drm_i915_error_state *error;
1036 };
1037
1038 struct i915_gpu_error {
1039         /* For hangcheck timer */
1040 #define DRM_I915_HANGCHECK_PERIOD 1500 /* in ms */
1041 #define DRM_I915_HANGCHECK_JIFFIES msecs_to_jiffies(DRM_I915_HANGCHECK_PERIOD)
1042         /* Hang gpu twice in this window and your context gets banned */
1043 #define DRM_I915_CTX_BAN_PERIOD DIV_ROUND_UP(8*DRM_I915_HANGCHECK_PERIOD, 1000)
1044
1045         struct timer_list hangcheck_timer;
1046
1047         /* For reset and error_state handling. */
1048         spinlock_t lock;
1049         /* Protected by the above dev->gpu_error.lock. */
1050         struct drm_i915_error_state *first_error;
1051         struct work_struct work;
1052
1053
1054         unsigned long missed_irq_rings;
1055
1056         /**
1057          * State variable and reset counter controlling the reset flow
1058          *
1059          * Upper bits are for the reset counter.  This counter is used by the
1060          * wait_seqno code to race-free noticed that a reset event happened and
1061          * that it needs to restart the entire ioctl (since most likely the
1062          * seqno it waited for won't ever signal anytime soon).
1063          *
1064          * This is important for lock-free wait paths, where no contended lock
1065          * naturally enforces the correct ordering between the bail-out of the
1066          * waiter and the gpu reset work code.
1067          *
1068          * Lowest bit controls the reset state machine: Set means a reset is in
1069          * progress. This state will (presuming we don't have any bugs) decay
1070          * into either unset (successful reset) or the special WEDGED value (hw
1071          * terminally sour). All waiters on the reset_queue will be woken when
1072          * that happens.
1073          */
1074         atomic_t reset_counter;
1075
1076         /**
1077          * Special values/flags for reset_counter
1078          *
1079          * Note that the code relies on
1080          *      I915_WEDGED & I915_RESET_IN_PROGRESS_FLAG
1081          * being true.
1082          */
1083 #define I915_RESET_IN_PROGRESS_FLAG     1
1084 #define I915_WEDGED                     0xffffffff
1085
1086         /**
1087          * Waitqueue to signal when the reset has completed. Used by clients
1088          * that wait for dev_priv->mm.wedged to settle.
1089          */
1090         wait_queue_head_t reset_queue;
1091
1092         /* For gpu hang simulation. */
1093         unsigned int stop_rings;
1094
1095         /* For missed irq/seqno simulation. */
1096         unsigned int test_irq_rings;
1097 };
1098
1099 enum modeset_restore {
1100         MODESET_ON_LID_OPEN,
1101         MODESET_DONE,
1102         MODESET_SUSPENDED,
1103 };
1104
1105 struct ddi_vbt_port_info {
1106         uint8_t hdmi_level_shift;
1107
1108         uint8_t supports_dvi:1;
1109         uint8_t supports_hdmi:1;
1110         uint8_t supports_dp:1;
1111 };
1112
1113 struct intel_vbt_data {
1114         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
1115         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
1116
1117         /* Feature bits */
1118         unsigned int int_tv_support:1;
1119         unsigned int lvds_dither:1;
1120         unsigned int lvds_vbt:1;
1121         unsigned int int_crt_support:1;
1122         unsigned int lvds_use_ssc:1;
1123         unsigned int display_clock_mode:1;
1124         unsigned int fdi_rx_polarity_inverted:1;
1125         int lvds_ssc_freq;
1126         unsigned int bios_lvds_val; /* initial [PCH_]LVDS reg val in VBIOS */
1127
1128         /* eDP */
1129         int edp_rate;
1130         int edp_lanes;
1131         int edp_preemphasis;
1132         int edp_vswing;
1133         bool edp_initialized;
1134         bool edp_support;
1135         int edp_bpp;
1136         struct edp_power_seq edp_pps;
1137
1138         /* MIPI DSI */
1139         struct {
1140                 u16 panel_id;
1141         } dsi;
1142
1143         int crt_ddc_pin;
1144
1145         int child_dev_num;
1146         union child_device_config *child_dev;
1147
1148         struct ddi_vbt_port_info ddi_port_info[I915_MAX_PORTS];
1149 };
1150
1151 enum intel_ddb_partitioning {
1152         INTEL_DDB_PART_1_2,
1153         INTEL_DDB_PART_5_6, /* IVB+ */
1154 };
1155
1156 struct intel_wm_level {
1157         bool enable;
1158         uint32_t pri_val;
1159         uint32_t spr_val;
1160         uint32_t cur_val;
1161         uint32_t fbc_val;
1162 };
1163
1164 struct hsw_wm_values {
1165         uint32_t wm_pipe[3];
1166         uint32_t wm_lp[3];
1167         uint32_t wm_lp_spr[3];
1168         uint32_t wm_linetime[3];
1169         bool enable_fbc_wm;
1170         enum intel_ddb_partitioning partitioning;
1171 };
1172
1173 /*
1174  * This struct tracks the state needed for the Package C8+ feature.
1175  *
1176  * Package states C8 and deeper are really deep PC states that can only be
1177  * reached when all the devices on the system allow it, so even if the graphics
1178  * device allows PC8+, it doesn't mean the system will actually get to these
1179  * states.
1180  *
1181  * Our driver only allows PC8+ when all the outputs are disabled, the power well
1182  * is disabled and the GPU is idle. When these conditions are met, we manually
1183  * do the other conditions: disable the interrupts, clocks and switch LCPLL
1184  * refclk to Fclk.
1185  *
1186  * When we really reach PC8 or deeper states (not just when we allow it) we lose
1187  * the state of some registers, so when we come back from PC8+ we need to
1188  * restore this state. We don't get into PC8+ if we're not in RC6, so we don't
1189  * need to take care of the registers kept by RC6.
1190  *
1191  * The interrupt disabling is part of the requirements. We can only leave the
1192  * PCH HPD interrupts enabled. If we're in PC8+ and we get another interrupt we
1193  * can lock the machine.
1194  *
1195  * Ideally every piece of our code that needs PC8+ disabled would call
1196  * hsw_disable_package_c8, which would increment disable_count and prevent the
1197  * system from reaching PC8+. But we don't have a symmetric way to do this for
1198  * everything, so we have the requirements_met and gpu_idle variables. When we
1199  * switch requirements_met or gpu_idle to true we decrease disable_count, and
1200  * increase it in the opposite case. The requirements_met variable is true when
1201  * all the CRTCs, encoders and the power well are disabled. The gpu_idle
1202  * variable is true when the GPU is idle.
1203  *
1204  * In addition to everything, we only actually enable PC8+ if disable_count
1205  * stays at zero for at least some seconds. This is implemented with the
1206  * enable_work variable. We do this so we don't enable/disable PC8 dozens of
1207  * consecutive times when all screens are disabled and some background app
1208  * queries the state of our connectors, or we have some application constantly
1209  * waking up to use the GPU. Only after the enable_work function actually
1210  * enables PC8+ the "enable" variable will become true, which means that it can
1211  * be false even if disable_count is 0.
1212  *
1213  * The irqs_disabled variable becomes true exactly after we disable the IRQs and
1214  * goes back to false exactly before we reenable the IRQs. We use this variable
1215  * to check if someone is trying to enable/disable IRQs while they're supposed
1216  * to be disabled. This shouldn't happen and we'll print some error messages in
1217  * case it happens, but if it actually happens we'll also update the variables
1218  * inside struct regsave so when we restore the IRQs they will contain the
1219  * latest expected values.
1220  *
1221  * For more, read "Display Sequences for Package C8" on our documentation.
1222  */
1223 struct i915_package_c8 {
1224         bool requirements_met;
1225         bool gpu_idle;
1226         bool irqs_disabled;
1227         /* Only true after the delayed work task actually enables it. */
1228         bool enabled;
1229         int disable_count;
1230         struct mutex lock;
1231         struct delayed_work enable_work;
1232
1233         struct {
1234                 uint32_t deimr;
1235                 uint32_t sdeimr;
1236                 uint32_t gtimr;
1237                 uint32_t gtier;
1238                 uint32_t gen6_pmimr;
1239         } regsave;
1240 };
1241
1242 enum intel_pipe_crc_source {
1243         INTEL_PIPE_CRC_SOURCE_NONE,
1244         INTEL_PIPE_CRC_SOURCE_PLANE1,
1245         INTEL_PIPE_CRC_SOURCE_PLANE2,
1246         INTEL_PIPE_CRC_SOURCE_PF,
1247         INTEL_PIPE_CRC_SOURCE_PIPE,
1248         /* TV/DP on pre-gen5/vlv can't use the pipe source. */
1249         INTEL_PIPE_CRC_SOURCE_TV,
1250         INTEL_PIPE_CRC_SOURCE_DP_B,
1251         INTEL_PIPE_CRC_SOURCE_DP_C,
1252         INTEL_PIPE_CRC_SOURCE_DP_D,
1253         INTEL_PIPE_CRC_SOURCE_MAX,
1254 };
1255
1256 struct intel_pipe_crc_entry {
1257         uint32_t frame;
1258         uint32_t crc[5];
1259 };
1260
1261 #define INTEL_PIPE_CRC_ENTRIES_NR       128
1262 struct intel_pipe_crc {
1263         spinlock_t lock;
1264         bool opened;            /* exclusive access to the result file */
1265         struct intel_pipe_crc_entry *entries;
1266         enum intel_pipe_crc_source source;
1267         int head, tail;
1268         wait_queue_head_t wq;
1269 };
1270
1271 typedef struct drm_i915_private {
1272         struct drm_device *dev;
1273         struct kmem_cache *slab;
1274
1275         const struct intel_device_info *info;
1276
1277         int relative_constants_mode;
1278
1279         void __iomem *regs;
1280
1281         struct intel_uncore uncore;
1282
1283         struct intel_gmbus gmbus[GMBUS_NUM_PORTS];
1284
1285
1286         /** gmbus_mutex protects against concurrent usage of the single hw gmbus
1287          * controller on different i2c buses. */
1288         struct mutex gmbus_mutex;
1289
1290         /**
1291          * Base address of the gmbus and gpio block.
1292          */
1293         uint32_t gpio_mmio_base;
1294
1295         wait_queue_head_t gmbus_wait_queue;
1296
1297         struct pci_dev *bridge_dev;
1298         struct intel_ring_buffer ring[I915_NUM_RINGS];
1299         uint32_t last_seqno, next_seqno;
1300
1301         drm_dma_handle_t *status_page_dmah;
1302         struct resource mch_res;
1303
1304         atomic_t irq_received;
1305
1306         /* protects the irq masks */
1307         spinlock_t irq_lock;
1308
1309         /* To control wakeup latency, e.g. for irq-driven dp aux transfers. */
1310         struct pm_qos_request pm_qos;
1311
1312         /* DPIO indirect register protection */
1313         struct mutex dpio_lock;
1314
1315         /** Cached value of IMR to avoid reads in updating the bitfield */
1316         u32 irq_mask;
1317         u32 gt_irq_mask;
1318         u32 pm_irq_mask;
1319
1320         struct work_struct hotplug_work;
1321         bool enable_hotplug_processing;
1322         struct {
1323                 unsigned long hpd_last_jiffies;
1324                 int hpd_cnt;
1325                 enum {
1326                         HPD_ENABLED = 0,
1327                         HPD_DISABLED = 1,
1328                         HPD_MARK_DISABLED = 2
1329                 } hpd_mark;
1330         } hpd_stats[HPD_NUM_PINS];
1331         u32 hpd_event_bits;
1332         struct timer_list hotplug_reenable_timer;
1333
1334         int num_plane;
1335
1336         struct i915_fbc fbc;
1337         struct intel_opregion opregion;
1338         struct intel_vbt_data vbt;
1339
1340         /* overlay */
1341         struct intel_overlay *overlay;
1342         unsigned int sprite_scaling_enabled;
1343
1344         /* backlight */
1345         struct {
1346                 int level;
1347                 bool enabled;
1348                 spinlock_t lock; /* bl registers and the above bl fields */
1349                 struct backlight_device *device;
1350         } backlight;
1351
1352         /* LVDS info */
1353         bool no_aux_handshake;
1354
1355         struct drm_i915_fence_reg fence_regs[I915_MAX_NUM_FENCES]; /* assume 965 */
1356         int fence_reg_start; /* 4 if userland hasn't ioctl'd us yet */
1357         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
1358
1359         unsigned int fsb_freq, mem_freq, is_ddr3;
1360
1361         /**
1362          * wq - Driver workqueue for GEM.
1363          *
1364          * NOTE: Work items scheduled here are not allowed to grab any modeset
1365          * locks, for otherwise the flushing done in the pageflip code will
1366          * result in deadlocks.
1367          */
1368         struct workqueue_struct *wq;
1369
1370         /* Display functions */
1371         struct drm_i915_display_funcs display;
1372
1373         /* PCH chipset type */
1374         enum intel_pch pch_type;
1375         unsigned short pch_id;
1376
1377         unsigned long quirks;
1378
1379         enum modeset_restore modeset_restore;
1380         struct mutex modeset_restore_lock;
1381
1382         struct list_head vm_list; /* Global list of all address spaces */
1383         struct i915_gtt gtt; /* VMA representing the global address space */
1384
1385         struct i915_gem_mm mm;
1386
1387         /* Kernel Modesetting */
1388
1389         struct sdvo_device_mapping sdvo_mappings[2];
1390
1391         struct drm_crtc *plane_to_crtc_mapping[3];
1392         struct drm_crtc *pipe_to_crtc_mapping[3];
1393         wait_queue_head_t pending_flip_queue;
1394
1395 #ifdef CONFIG_DEBUG_FS
1396         struct intel_pipe_crc pipe_crc[I915_MAX_PIPES];
1397 #endif
1398
1399         int num_shared_dpll;
1400         struct intel_shared_dpll shared_dplls[I915_NUM_PLLS];
1401         struct intel_ddi_plls ddi_plls;
1402
1403         /* Reclocking support */
1404         bool render_reclock_avail;
1405         bool lvds_downclock_avail;
1406         /* indicates the reduced downclock for LVDS*/
1407         int lvds_downclock;
1408         u16 orig_clock;
1409
1410         bool mchbar_need_disable;
1411
1412         struct intel_l3_parity l3_parity;
1413
1414         /* Cannot be determined by PCIID. You must always read a register. */
1415         size_t ellc_size;
1416
1417         /* gen6+ rps state */
1418         struct intel_gen6_power_mgmt rps;
1419
1420         /* ilk-only ips/rps state. Everything in here is protected by the global
1421          * mchdev_lock in intel_pm.c */
1422         struct intel_ilk_power_mgmt ips;
1423
1424         struct i915_power_domains power_domains;
1425
1426         struct i915_psr psr;
1427
1428         struct i915_gpu_error gpu_error;
1429
1430         struct drm_i915_gem_object *vlv_pctx;
1431
1432 #ifdef CONFIG_DRM_I915_FBDEV
1433         /* list of fbdev register on this device */
1434         struct intel_fbdev *fbdev;
1435 #endif
1436
1437         /*
1438          * The console may be contended at resume, but we don't
1439          * want it to block on it.
1440          */
1441         struct work_struct console_resume_work;
1442
1443         struct drm_property *broadcast_rgb_property;
1444         struct drm_property *force_audio_property;
1445
1446         bool hw_contexts_disabled;
1447         uint32_t hw_context_size;
1448         struct list_head context_list;
1449
1450         u32 fdi_rx_config;
1451
1452         struct i915_suspend_saved_registers regfile;
1453
1454         struct {
1455                 /*
1456                  * Raw watermark latency values:
1457                  * in 0.1us units for WM0,
1458                  * in 0.5us units for WM1+.
1459                  */
1460                 /* primary */
1461                 uint16_t pri_latency[5];
1462                 /* sprite */
1463                 uint16_t spr_latency[5];
1464                 /* cursor */
1465                 uint16_t cur_latency[5];
1466
1467                 /* current hardware state */
1468                 struct hsw_wm_values hw;
1469         } wm;
1470
1471         struct i915_package_c8 pc8;
1472
1473         /* Old dri1 support infrastructure, beware the dragons ya fools entering
1474          * here! */
1475         struct i915_dri1_state dri1;
1476         /* Old ums support infrastructure, same warning applies. */
1477         struct i915_ums_state ums;
1478 } drm_i915_private_t;
1479
1480 static inline struct drm_i915_private *to_i915(const struct drm_device *dev)
1481 {
1482         return dev->dev_private;
1483 }
1484
1485 /* Iterate over initialised rings */
1486 #define for_each_ring(ring__, dev_priv__, i__) \
1487         for ((i__) = 0; (i__) < I915_NUM_RINGS; (i__)++) \
1488                 if (((ring__) = &(dev_priv__)->ring[(i__)]), intel_ring_initialized((ring__)))
1489
1490 enum hdmi_force_audio {
1491         HDMI_AUDIO_OFF_DVI = -2,        /* no aux data for HDMI-DVI converter */
1492         HDMI_AUDIO_OFF,                 /* force turn off HDMI audio */
1493         HDMI_AUDIO_AUTO,                /* trust EDID */
1494         HDMI_AUDIO_ON,                  /* force turn on HDMI audio */
1495 };
1496
1497 #define I915_GTT_OFFSET_NONE ((u32)-1)
1498
1499 struct drm_i915_gem_object_ops {
1500         /* Interface between the GEM object and its backing storage.
1501          * get_pages() is called once prior to the use of the associated set
1502          * of pages before to binding them into the GTT, and put_pages() is
1503          * called after we no longer need them. As we expect there to be
1504          * associated cost with migrating pages between the backing storage
1505          * and making them available for the GPU (e.g. clflush), we may hold
1506          * onto the pages after they are no longer referenced by the GPU
1507          * in case they may be used again shortly (for example migrating the
1508          * pages to a different memory domain within the GTT). put_pages()
1509          * will therefore most likely be called when the object itself is
1510          * being released or under memory pressure (where we attempt to
1511          * reap pages for the shrinker).
1512          */
1513         int (*get_pages)(struct drm_i915_gem_object *);
1514         void (*put_pages)(struct drm_i915_gem_object *);
1515 };
1516
1517 struct drm_i915_gem_object {
1518         struct drm_gem_object base;
1519
1520         const struct drm_i915_gem_object_ops *ops;
1521
1522         /** List of VMAs backed by this object */
1523         struct list_head vma_list;
1524
1525         /** Stolen memory for this object, instead of being backed by shmem. */
1526         struct drm_mm_node *stolen;
1527         struct list_head global_list;
1528
1529         struct list_head ring_list;
1530         /** Used in execbuf to temporarily hold a ref */
1531         struct list_head obj_exec_link;
1532
1533         /**
1534          * This is set if the object is on the active lists (has pending
1535          * rendering and so a non-zero seqno), and is not set if it i s on
1536          * inactive (ready to be unbound) list.
1537          */
1538         unsigned int active:1;
1539
1540         /**
1541          * This is set if the object has been written to since last bound
1542          * to the GTT
1543          */
1544         unsigned int dirty:1;
1545
1546         /**
1547          * Fence register bits (if any) for this object.  Will be set
1548          * as needed when mapped into the GTT.
1549          * Protected by dev->struct_mutex.
1550          */
1551         signed int fence_reg:I915_MAX_NUM_FENCE_BITS;
1552
1553         /**
1554          * Advice: are the backing pages purgeable?
1555          */
1556         unsigned int madv:2;
1557
1558         /**
1559          * Current tiling mode for the object.
1560          */
1561         unsigned int tiling_mode:2;
1562         /**
1563          * Whether the tiling parameters for the currently associated fence
1564          * register have changed. Note that for the purposes of tracking
1565          * tiling changes we also treat the unfenced register, the register
1566          * slot that the object occupies whilst it executes a fenced
1567          * command (such as BLT on gen2/3), as a "fence".
1568          */
1569         unsigned int fence_dirty:1;
1570
1571         /** How many users have pinned this object in GTT space. The following
1572          * users can each hold at most one reference: pwrite/pread, pin_ioctl
1573          * (via user_pin_count), execbuffer (objects are not allowed multiple
1574          * times for the same batchbuffer), and the framebuffer code. When
1575          * switching/pageflipping, the framebuffer code has at most two buffers
1576          * pinned per crtc.
1577          *
1578          * In the worst case this is 1 + 1 + 1 + 2*2 = 7. That would fit into 3
1579          * bits with absolutely no headroom. So use 4 bits. */
1580         unsigned int pin_count:4;
1581 #define DRM_I915_GEM_OBJECT_MAX_PIN_COUNT 0xf
1582
1583         /**
1584          * Is the object at the current location in the gtt mappable and
1585          * fenceable? Used to avoid costly recalculations.
1586          */
1587         unsigned int map_and_fenceable:1;
1588
1589         /**
1590          * Whether the current gtt mapping needs to be mappable (and isn't just
1591          * mappable by accident). Track pin and fault separate for a more
1592          * accurate mappable working set.
1593          */
1594         unsigned int fault_mappable:1;
1595         unsigned int pin_mappable:1;
1596         unsigned int pin_display:1;
1597
1598         /*
1599          * Is the GPU currently using a fence to access this buffer,
1600          */
1601         unsigned int pending_fenced_gpu_access:1;
1602         unsigned int fenced_gpu_access:1;
1603
1604         unsigned int cache_level:3;
1605
1606         unsigned int has_aliasing_ppgtt_mapping:1;
1607         unsigned int has_global_gtt_mapping:1;
1608         unsigned int has_dma_mapping:1;
1609
1610         struct sg_table *pages;
1611         int pages_pin_count;
1612
1613         /* prime dma-buf support */
1614         void *dma_buf_vmapping;
1615         int vmapping_count;
1616
1617         struct intel_ring_buffer *ring;
1618
1619         /** Breadcrumb of last rendering to the buffer. */
1620         uint32_t last_read_seqno;
1621         uint32_t last_write_seqno;
1622         /** Breadcrumb of last fenced GPU access to the buffer. */
1623         uint32_t last_fenced_seqno;
1624
1625         /** Current tiling stride for the object, if it's tiled. */
1626         uint32_t stride;
1627
1628         /** References from framebuffers, locks out tiling changes. */
1629         unsigned long framebuffer_references;
1630
1631         /** Record of address bit 17 of each page at last unbind. */
1632         unsigned long *bit_17;
1633
1634         /** User space pin count and filp owning the pin */
1635         unsigned long user_pin_count;
1636         struct drm_file *pin_filp;
1637
1638         /** for phy allocated objects */
1639         struct drm_i915_gem_phys_object *phys_obj;
1640 };
1641 #define to_gem_object(obj) (&((struct drm_i915_gem_object *)(obj))->base)
1642
1643 #define to_intel_bo(x) container_of(x, struct drm_i915_gem_object, base)
1644
1645 /**
1646  * Request queue structure.
1647  *
1648  * The request queue allows us to note sequence numbers that have been emitted
1649  * and may be associated with active buffers to be retired.
1650  *
1651  * By keeping this list, we can avoid having to do questionable
1652  * sequence-number comparisons on buffer last_rendering_seqnos, and associate
1653  * an emission time with seqnos for tracking how far ahead of the GPU we are.
1654  */
1655 struct drm_i915_gem_request {
1656         /** On Which ring this request was generated */
1657         struct intel_ring_buffer *ring;
1658
1659         /** GEM sequence number associated with this request. */
1660         uint32_t seqno;
1661
1662         /** Position in the ringbuffer of the start of the request */
1663         u32 head;
1664
1665         /** Position in the ringbuffer of the end of the request */
1666         u32 tail;
1667
1668         /** Context related to this request */
1669         struct i915_hw_context *ctx;
1670
1671         /** Batch buffer related to this request if any */
1672         struct drm_i915_gem_object *batch_obj;
1673
1674         /** Time at which this request was emitted, in jiffies. */
1675         unsigned long emitted_jiffies;
1676
1677         /** global list entry for this request */
1678         struct list_head list;
1679
1680         struct drm_i915_file_private *file_priv;
1681         /** file_priv list entry for this request */
1682         struct list_head client_list;
1683 };
1684
1685 struct drm_i915_file_private {
1686         struct drm_i915_private *dev_priv;
1687
1688         struct {
1689                 spinlock_t lock;
1690                 struct list_head request_list;
1691                 struct delayed_work idle_work;
1692         } mm;
1693         struct idr context_idr;
1694
1695         struct i915_ctx_hang_stats hang_stats;
1696         atomic_t rps_wait_boost;
1697 };
1698
1699 #define INTEL_INFO(dev) (to_i915(dev)->info)
1700
1701 #define IS_I830(dev)            ((dev)->pdev->device == 0x3577)
1702 #define IS_845G(dev)            ((dev)->pdev->device == 0x2562)
1703 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
1704 #define IS_I865G(dev)           ((dev)->pdev->device == 0x2572)
1705 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
1706 #define IS_I915GM(dev)          ((dev)->pdev->device == 0x2592)
1707 #define IS_I945G(dev)           ((dev)->pdev->device == 0x2772)
1708 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
1709 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
1710 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
1711 #define IS_GM45(dev)            ((dev)->pdev->device == 0x2A42)
1712 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
1713 #define IS_PINEVIEW_G(dev)      ((dev)->pdev->device == 0xa001)
1714 #define IS_PINEVIEW_M(dev)      ((dev)->pdev->device == 0xa011)
1715 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
1716 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
1717 #define IS_IRONLAKE_M(dev)      ((dev)->pdev->device == 0x0046)
1718 #define IS_IVYBRIDGE(dev)       (INTEL_INFO(dev)->is_ivybridge)
1719 #define IS_IVB_GT1(dev)         ((dev)->pdev->device == 0x0156 || \
1720                                  (dev)->pdev->device == 0x0152 || \
1721                                  (dev)->pdev->device == 0x015a)
1722 #define IS_SNB_GT1(dev)         ((dev)->pdev->device == 0x0102 || \
1723                                  (dev)->pdev->device == 0x0106 || \
1724                                  (dev)->pdev->device == 0x010A)
1725 #define IS_VALLEYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview)
1726 #define IS_HASWELL(dev) (INTEL_INFO(dev)->is_haswell)
1727 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
1728 #define IS_HSW_EARLY_SDV(dev)   (IS_HASWELL(dev) && \
1729                                  ((dev)->pdev->device & 0xFF00) == 0x0C00)
1730 #define IS_ULT(dev)             (IS_HASWELL(dev) && \
1731                                  ((dev)->pdev->device & 0xFF00) == 0x0A00)
1732 #define IS_HSW_GT3(dev)         (IS_HASWELL(dev) && \
1733                                  ((dev)->pdev->device & 0x00F0) == 0x0020)
1734 #define IS_PRELIMINARY_HW(intel_info) ((intel_info)->is_preliminary)
1735
1736 /*
1737  * The genX designation typically refers to the render engine, so render
1738  * capability related checks should use IS_GEN, while display and other checks
1739  * have their own (e.g. HAS_PCH_SPLIT for ILK+ display, IS_foo for particular
1740  * chips, etc.).
1741  */
1742 #define IS_GEN2(dev)    (INTEL_INFO(dev)->gen == 2)
1743 #define IS_GEN3(dev)    (INTEL_INFO(dev)->gen == 3)
1744 #define IS_GEN4(dev)    (INTEL_INFO(dev)->gen == 4)
1745 #define IS_GEN5(dev)    (INTEL_INFO(dev)->gen == 5)
1746 #define IS_GEN6(dev)    (INTEL_INFO(dev)->gen == 6)
1747 #define IS_GEN7(dev)    (INTEL_INFO(dev)->gen == 7)
1748
1749 #define RENDER_RING             (1<<RCS)
1750 #define BSD_RING                (1<<VCS)
1751 #define BLT_RING                (1<<BCS)
1752 #define VEBOX_RING              (1<<VECS)
1753 #define HAS_BSD(dev)            (INTEL_INFO(dev)->ring_mask & BSD_RING)
1754 #define HAS_BLT(dev)            (INTEL_INFO(dev)->ring_mask & BLT_RING)
1755 #define HAS_VEBOX(dev)            (INTEL_INFO(dev)->ring_mask & VEBOX_RING)
1756 #define HAS_LLC(dev)            (INTEL_INFO(dev)->has_llc)
1757 #define HAS_WT(dev)            (IS_HASWELL(dev) && to_i915(dev)->ellc_size)
1758 #define I915_NEED_GFX_HWS(dev)  (INTEL_INFO(dev)->need_gfx_hws)
1759
1760 #define HAS_HW_CONTEXTS(dev)    (INTEL_INFO(dev)->gen >= 6)
1761 #define HAS_ALIASING_PPGTT(dev) (INTEL_INFO(dev)->gen >=6 && !IS_VALLEYVIEW(dev))
1762
1763 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
1764 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
1765
1766 /* Early gen2 have a totally busted CS tlb and require pinned batches. */
1767 #define HAS_BROKEN_CS_TLB(dev)          (IS_I830(dev) || IS_845G(dev))
1768
1769 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
1770  * rows, which changed the alignment requirements and fence programming.
1771  */
1772 #define HAS_128_BYTE_Y_TILING(dev) (!IS_GEN2(dev) && !(IS_I915G(dev) || \
1773                                                       IS_I915GM(dev)))
1774 #define SUPPORTS_DIGITAL_OUTPUTS(dev)   (!IS_GEN2(dev) && !IS_PINEVIEW(dev))
1775 #define SUPPORTS_INTEGRATED_HDMI(dev)   (IS_G4X(dev) || IS_GEN5(dev))
1776 #define SUPPORTS_INTEGRATED_DP(dev)     (IS_G4X(dev) || IS_GEN5(dev))
1777 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
1778 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
1779
1780 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
1781 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
1782 #define I915_HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
1783
1784 #define HAS_IPS(dev)            (IS_ULT(dev))
1785
1786 #define HAS_DDI(dev)            (INTEL_INFO(dev)->has_ddi)
1787 #define HAS_POWER_WELL(dev)     (IS_HASWELL(dev))
1788 #define HAS_FPGA_DBG_UNCLAIMED(dev)     (INTEL_INFO(dev)->has_fpga_dbg)
1789 #define HAS_PSR(dev)            (IS_HASWELL(dev))
1790
1791 #define INTEL_PCH_DEVICE_ID_MASK                0xff00
1792 #define INTEL_PCH_IBX_DEVICE_ID_TYPE            0x3b00
1793 #define INTEL_PCH_CPT_DEVICE_ID_TYPE            0x1c00
1794 #define INTEL_PCH_PPT_DEVICE_ID_TYPE            0x1e00
1795 #define INTEL_PCH_LPT_DEVICE_ID_TYPE            0x8c00
1796 #define INTEL_PCH_LPT_LP_DEVICE_ID_TYPE         0x9c00
1797
1798 #define INTEL_PCH_TYPE(dev) (to_i915(dev)->pch_type)
1799 #define HAS_PCH_LPT(dev) (INTEL_PCH_TYPE(dev) == PCH_LPT)
1800 #define HAS_PCH_CPT(dev) (INTEL_PCH_TYPE(dev) == PCH_CPT)
1801 #define HAS_PCH_IBX(dev) (INTEL_PCH_TYPE(dev) == PCH_IBX)
1802 #define HAS_PCH_NOP(dev) (INTEL_PCH_TYPE(dev) == PCH_NOP)
1803 #define HAS_PCH_SPLIT(dev) (INTEL_PCH_TYPE(dev) != PCH_NONE)
1804
1805 /* DPF == dynamic parity feature */
1806 #define HAS_L3_DPF(dev) (IS_IVYBRIDGE(dev) || IS_HASWELL(dev))
1807 #define NUM_L3_SLICES(dev) (IS_HSW_GT3(dev) ? 2 : HAS_L3_DPF(dev))
1808
1809 #define GT_FREQUENCY_MULTIPLIER 50
1810
1811 #include "i915_trace.h"
1812
1813 extern const struct drm_ioctl_desc i915_ioctls[];
1814 extern int i915_max_ioctl;
1815 extern unsigned int i915_fbpercrtc __always_unused;
1816 extern int i915_panel_ignore_lid __read_mostly;
1817 extern unsigned int i915_powersave __read_mostly;
1818 extern int i915_semaphores __read_mostly;
1819 extern unsigned int i915_lvds_downclock __read_mostly;
1820 extern int i915_lvds_channel_mode __read_mostly;
1821 extern int i915_panel_use_ssc __read_mostly;
1822 extern int i915_vbt_sdvo_panel_type __read_mostly;
1823 extern int i915_enable_rc6 __read_mostly;
1824 extern int i915_enable_fbc __read_mostly;
1825 extern bool i915_enable_hangcheck __read_mostly;
1826 extern int i915_enable_ppgtt __read_mostly;
1827 extern int i915_enable_psr __read_mostly;
1828 extern unsigned int i915_preliminary_hw_support __read_mostly;
1829 extern int i915_disable_power_well __read_mostly;
1830 extern int i915_enable_ips __read_mostly;
1831 extern bool i915_fastboot __read_mostly;
1832 extern int i915_enable_pc8 __read_mostly;
1833 extern int i915_pc8_timeout __read_mostly;
1834 extern bool i915_prefault_disable __read_mostly;
1835
1836 extern int i915_suspend(struct drm_device *dev, pm_message_t state);
1837 extern int i915_resume(struct drm_device *dev);
1838 extern int i915_master_create(struct drm_device *dev, struct drm_master *master);
1839 extern void i915_master_destroy(struct drm_device *dev, struct drm_master *master);
1840
1841                                 /* i915_dma.c */
1842 void i915_update_dri1_breadcrumb(struct drm_device *dev);
1843 extern void i915_kernel_lost_context(struct drm_device * dev);
1844 extern int i915_driver_load(struct drm_device *, unsigned long flags);
1845 extern int i915_driver_unload(struct drm_device *);
1846 extern int i915_driver_open(struct drm_device *dev, struct drm_file *file_priv);
1847 extern void i915_driver_lastclose(struct drm_device * dev);
1848 extern void i915_driver_preclose(struct drm_device *dev,
1849                                  struct drm_file *file_priv);
1850 extern void i915_driver_postclose(struct drm_device *dev,
1851                                   struct drm_file *file_priv);
1852 extern int i915_driver_device_is_agp(struct drm_device * dev);
1853 #ifdef CONFIG_COMPAT
1854 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
1855                               unsigned long arg);
1856 #endif
1857 extern int i915_emit_box(struct drm_device *dev,
1858                          struct drm_clip_rect *box,
1859                          int DR1, int DR4);
1860 extern int intel_gpu_reset(struct drm_device *dev);
1861 extern int i915_reset(struct drm_device *dev);
1862 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
1863 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
1864 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
1865 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
1866
1867 extern void intel_console_resume(struct work_struct *work);
1868
1869 /* i915_irq.c */
1870 void i915_queue_hangcheck(struct drm_device *dev);
1871 void i915_handle_error(struct drm_device *dev, bool wedged);
1872
1873 extern void intel_irq_init(struct drm_device *dev);
1874 extern void intel_pm_init(struct drm_device *dev);
1875 extern void intel_hpd_init(struct drm_device *dev);
1876 extern void intel_pm_init(struct drm_device *dev);
1877
1878 extern void intel_uncore_sanitize(struct drm_device *dev);
1879 extern void intel_uncore_early_sanitize(struct drm_device *dev);
1880 extern void intel_uncore_init(struct drm_device *dev);
1881 extern void intel_uncore_clear_errors(struct drm_device *dev);
1882 extern void intel_uncore_check_errors(struct drm_device *dev);
1883 extern void intel_uncore_fini(struct drm_device *dev);
1884
1885 void
1886 i915_enable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
1887
1888 void
1889 i915_disable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
1890
1891 /* i915_gem.c */
1892 int i915_gem_init_ioctl(struct drm_device *dev, void *data,
1893                         struct drm_file *file_priv);
1894 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
1895                           struct drm_file *file_priv);
1896 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
1897                          struct drm_file *file_priv);
1898 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
1899                           struct drm_file *file_priv);
1900 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
1901                         struct drm_file *file_priv);
1902 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
1903                         struct drm_file *file_priv);
1904 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
1905                               struct drm_file *file_priv);
1906 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
1907                              struct drm_file *file_priv);
1908 int i915_gem_execbuffer(struct drm_device *dev, void *data,
1909                         struct drm_file *file_priv);
1910 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
1911                          struct drm_file *file_priv);
1912 int i915_gem_pin_ioctl(struct drm_device *dev, void *data,
1913                        struct drm_file *file_priv);
1914 int i915_gem_unpin_ioctl(struct drm_device *dev, void *data,
1915                          struct drm_file *file_priv);
1916 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
1917                         struct drm_file *file_priv);
1918 int i915_gem_get_caching_ioctl(struct drm_device *dev, void *data,
1919                                struct drm_file *file);
1920 int i915_gem_set_caching_ioctl(struct drm_device *dev, void *data,
1921                                struct drm_file *file);
1922 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
1923                             struct drm_file *file_priv);
1924 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
1925                            struct drm_file *file_priv);
1926 int i915_gem_entervt_ioctl(struct drm_device *dev, void *data,
1927                            struct drm_file *file_priv);
1928 int i915_gem_leavevt_ioctl(struct drm_device *dev, void *data,
1929                            struct drm_file *file_priv);
1930 int i915_gem_set_tiling(struct drm_device *dev, void *data,
1931                         struct drm_file *file_priv);
1932 int i915_gem_get_tiling(struct drm_device *dev, void *data,
1933                         struct drm_file *file_priv);
1934 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
1935                                 struct drm_file *file_priv);
1936 int i915_gem_wait_ioctl(struct drm_device *dev, void *data,
1937                         struct drm_file *file_priv);
1938 void i915_gem_load(struct drm_device *dev);
1939 void *i915_gem_object_alloc(struct drm_device *dev);
1940 void i915_gem_object_free(struct drm_i915_gem_object *obj);
1941 void i915_gem_object_init(struct drm_i915_gem_object *obj,
1942                          const struct drm_i915_gem_object_ops *ops);
1943 struct drm_i915_gem_object *i915_gem_alloc_object(struct drm_device *dev,
1944                                                   size_t size);
1945 void i915_gem_free_object(struct drm_gem_object *obj);
1946 void i915_gem_vma_destroy(struct i915_vma *vma);
1947
1948 int __must_check i915_gem_object_pin(struct drm_i915_gem_object *obj,
1949                                      struct i915_address_space *vm,
1950                                      uint32_t alignment,
1951                                      bool map_and_fenceable,
1952                                      bool nonblocking);
1953 void i915_gem_object_unpin(struct drm_i915_gem_object *obj);
1954 int __must_check i915_vma_unbind(struct i915_vma *vma);
1955 int __must_check i915_gem_object_ggtt_unbind(struct drm_i915_gem_object *obj);
1956 int i915_gem_object_put_pages(struct drm_i915_gem_object *obj);
1957 void i915_gem_release_mmap(struct drm_i915_gem_object *obj);
1958 void i915_gem_lastclose(struct drm_device *dev);
1959
1960 int __must_check i915_gem_object_get_pages(struct drm_i915_gem_object *obj);
1961 static inline struct page *i915_gem_object_get_page(struct drm_i915_gem_object *obj, int n)
1962 {
1963         struct sg_page_iter sg_iter;
1964
1965         for_each_sg_page(obj->pages->sgl, &sg_iter, obj->pages->nents, n)
1966                 return sg_page_iter_page(&sg_iter);
1967
1968         return NULL;
1969 }
1970 static inline void i915_gem_object_pin_pages(struct drm_i915_gem_object *obj)
1971 {
1972         BUG_ON(obj->pages == NULL);
1973         obj->pages_pin_count++;
1974 }
1975 static inline void i915_gem_object_unpin_pages(struct drm_i915_gem_object *obj)
1976 {
1977         BUG_ON(obj->pages_pin_count == 0);
1978         obj->pages_pin_count--;
1979 }
1980
1981 int __must_check i915_mutex_lock_interruptible(struct drm_device *dev);
1982 int i915_gem_object_sync(struct drm_i915_gem_object *obj,
1983                          struct intel_ring_buffer *to);
1984 void i915_vma_move_to_active(struct i915_vma *vma,
1985                              struct intel_ring_buffer *ring);
1986 int i915_gem_dumb_create(struct drm_file *file_priv,
1987                          struct drm_device *dev,
1988                          struct drm_mode_create_dumb *args);
1989 int i915_gem_mmap_gtt(struct drm_file *file_priv, struct drm_device *dev,
1990                       uint32_t handle, uint64_t *offset);
1991 /**
1992  * Returns true if seq1 is later than seq2.
1993  */
1994 static inline bool
1995 i915_seqno_passed(uint32_t seq1, uint32_t seq2)
1996 {
1997         return (int32_t)(seq1 - seq2) >= 0;
1998 }
1999
2000 int __must_check i915_gem_get_seqno(struct drm_device *dev, u32 *seqno);
2001 int __must_check i915_gem_set_seqno(struct drm_device *dev, u32 seqno);
2002 int __must_check i915_gem_object_get_fence(struct drm_i915_gem_object *obj);
2003 int __must_check i915_gem_object_put_fence(struct drm_i915_gem_object *obj);
2004
2005 static inline bool
2006 i915_gem_object_pin_fence(struct drm_i915_gem_object *obj)
2007 {
2008         if (obj->fence_reg != I915_FENCE_REG_NONE) {
2009                 struct drm_i915_private *dev_priv = obj->base.dev->dev_private;
2010                 dev_priv->fence_regs[obj->fence_reg].pin_count++;
2011                 return true;
2012         } else
2013                 return false;
2014 }
2015
2016 static inline void
2017 i915_gem_object_unpin_fence(struct drm_i915_gem_object *obj)
2018 {
2019         if (obj->fence_reg != I915_FENCE_REG_NONE) {
2020                 struct drm_i915_private *dev_priv = obj->base.dev->dev_private;
2021                 WARN_ON(dev_priv->fence_regs[obj->fence_reg].pin_count <= 0);
2022                 dev_priv->fence_regs[obj->fence_reg].pin_count--;
2023         }
2024 }
2025
2026 bool i915_gem_retire_requests(struct drm_device *dev);
2027 void i915_gem_retire_requests_ring(struct intel_ring_buffer *ring);
2028 int __must_check i915_gem_check_wedge(struct i915_gpu_error *error,
2029                                       bool interruptible);
2030 static inline bool i915_reset_in_progress(struct i915_gpu_error *error)
2031 {
2032         return unlikely(atomic_read(&error->reset_counter)
2033                         & I915_RESET_IN_PROGRESS_FLAG);
2034 }
2035
2036 static inline bool i915_terminally_wedged(struct i915_gpu_error *error)
2037 {
2038         return atomic_read(&error->reset_counter) == I915_WEDGED;
2039 }
2040
2041 void i915_gem_reset(struct drm_device *dev);
2042 bool i915_gem_clflush_object(struct drm_i915_gem_object *obj, bool force);
2043 int __must_check i915_gem_object_finish_gpu(struct drm_i915_gem_object *obj);
2044 int __must_check i915_gem_init(struct drm_device *dev);
2045 int __must_check i915_gem_init_hw(struct drm_device *dev);
2046 int i915_gem_l3_remap(struct intel_ring_buffer *ring, int slice);
2047 void i915_gem_init_swizzling(struct drm_device *dev);
2048 void i915_gem_cleanup_ringbuffer(struct drm_device *dev);
2049 int __must_check i915_gpu_idle(struct drm_device *dev);
2050 int __must_check i915_gem_suspend(struct drm_device *dev);
2051 int __i915_add_request(struct intel_ring_buffer *ring,
2052                        struct drm_file *file,
2053                        struct drm_i915_gem_object *batch_obj,
2054                        u32 *seqno);
2055 #define i915_add_request(ring, seqno) \
2056         __i915_add_request(ring, NULL, NULL, seqno)
2057 int __must_check i915_wait_seqno(struct intel_ring_buffer *ring,
2058                                  uint32_t seqno);
2059 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
2060 int __must_check
2061 i915_gem_object_set_to_gtt_domain(struct drm_i915_gem_object *obj,
2062                                   bool write);
2063 int __must_check
2064 i915_gem_object_set_to_cpu_domain(struct drm_i915_gem_object *obj, bool write);
2065 int __must_check
2066 i915_gem_object_pin_to_display_plane(struct drm_i915_gem_object *obj,
2067                                      u32 alignment,
2068                                      struct intel_ring_buffer *pipelined);
2069 void i915_gem_object_unpin_from_display_plane(struct drm_i915_gem_object *obj);
2070 int i915_gem_attach_phys_object(struct drm_device *dev,
2071                                 struct drm_i915_gem_object *obj,
2072                                 int id,
2073                                 int align);
2074 void i915_gem_detach_phys_object(struct drm_device *dev,
2075                                  struct drm_i915_gem_object *obj);
2076 void i915_gem_free_all_phys_object(struct drm_device *dev);
2077 int i915_gem_open(struct drm_device *dev, struct drm_file *file);
2078 void i915_gem_release(struct drm_device *dev, struct drm_file *file);
2079
2080 uint32_t
2081 i915_gem_get_gtt_size(struct drm_device *dev, uint32_t size, int tiling_mode);
2082 uint32_t
2083 i915_gem_get_gtt_alignment(struct drm_device *dev, uint32_t size,
2084                             int tiling_mode, bool fenced);
2085
2086 int i915_gem_object_set_cache_level(struct drm_i915_gem_object *obj,
2087                                     enum i915_cache_level cache_level);
2088
2089 struct drm_gem_object *i915_gem_prime_import(struct drm_device *dev,
2090                                 struct dma_buf *dma_buf);
2091
2092 struct dma_buf *i915_gem_prime_export(struct drm_device *dev,
2093                                 struct drm_gem_object *gem_obj, int flags);
2094
2095 void i915_gem_restore_fences(struct drm_device *dev);
2096
2097 unsigned long i915_gem_obj_offset(struct drm_i915_gem_object *o,
2098                                   struct i915_address_space *vm);
2099 bool i915_gem_obj_bound_any(struct drm_i915_gem_object *o);
2100 bool i915_gem_obj_bound(struct drm_i915_gem_object *o,
2101                         struct i915_address_space *vm);
2102 unsigned long i915_gem_obj_size(struct drm_i915_gem_object *o,
2103                                 struct i915_address_space *vm);
2104 struct i915_vma *i915_gem_obj_to_vma(struct drm_i915_gem_object *obj,
2105                                      struct i915_address_space *vm);
2106 struct i915_vma *
2107 i915_gem_obj_lookup_or_create_vma(struct drm_i915_gem_object *obj,
2108                                   struct i915_address_space *vm);
2109
2110 struct i915_vma *i915_gem_obj_to_ggtt(struct drm_i915_gem_object *obj);
2111
2112 /* Some GGTT VM helpers */
2113 #define obj_to_ggtt(obj) \
2114         (&((struct drm_i915_private *)(obj)->base.dev->dev_private)->gtt.base)
2115 static inline bool i915_is_ggtt(struct i915_address_space *vm)
2116 {
2117         struct i915_address_space *ggtt =
2118                 &((struct drm_i915_private *)(vm)->dev->dev_private)->gtt.base;
2119         return vm == ggtt;
2120 }
2121
2122 static inline bool i915_gem_obj_ggtt_bound(struct drm_i915_gem_object *obj)
2123 {
2124         return i915_gem_obj_bound(obj, obj_to_ggtt(obj));
2125 }
2126
2127 static inline unsigned long
2128 i915_gem_obj_ggtt_offset(struct drm_i915_gem_object *obj)
2129 {
2130         return i915_gem_obj_offset(obj, obj_to_ggtt(obj));
2131 }
2132
2133 static inline unsigned long
2134 i915_gem_obj_ggtt_size(struct drm_i915_gem_object *obj)
2135 {
2136         return i915_gem_obj_size(obj, obj_to_ggtt(obj));
2137 }
2138
2139 static inline int __must_check
2140 i915_gem_obj_ggtt_pin(struct drm_i915_gem_object *obj,
2141                       uint32_t alignment,
2142                       bool map_and_fenceable,
2143                       bool nonblocking)
2144 {
2145         return i915_gem_object_pin(obj, obj_to_ggtt(obj), alignment,
2146                                    map_and_fenceable, nonblocking);
2147 }
2148
2149 /* i915_gem_context.c */
2150 void i915_gem_context_init(struct drm_device *dev);
2151 void i915_gem_context_fini(struct drm_device *dev);
2152 void i915_gem_context_close(struct drm_device *dev, struct drm_file *file);
2153 int i915_switch_context(struct intel_ring_buffer *ring,
2154                         struct drm_file *file, int to_id);
2155 void i915_gem_context_free(struct kref *ctx_ref);
2156 static inline void i915_gem_context_reference(struct i915_hw_context *ctx)
2157 {
2158         kref_get(&ctx->ref);
2159 }
2160
2161 static inline void i915_gem_context_unreference(struct i915_hw_context *ctx)
2162 {
2163         kref_put(&ctx->ref, i915_gem_context_free);
2164 }
2165
2166 struct i915_ctx_hang_stats * __must_check
2167 i915_gem_context_get_hang_stats(struct drm_device *dev,
2168                                 struct drm_file *file,
2169                                 u32 id);
2170 int i915_gem_context_create_ioctl(struct drm_device *dev, void *data,
2171                                   struct drm_file *file);
2172 int i915_gem_context_destroy_ioctl(struct drm_device *dev, void *data,
2173                                    struct drm_file *file);
2174
2175 /* i915_gem_gtt.c */
2176 void i915_gem_cleanup_aliasing_ppgtt(struct drm_device *dev);
2177 void i915_ppgtt_bind_object(struct i915_hw_ppgtt *ppgtt,
2178                             struct drm_i915_gem_object *obj,
2179                             enum i915_cache_level cache_level);
2180 void i915_ppgtt_unbind_object(struct i915_hw_ppgtt *ppgtt,
2181                               struct drm_i915_gem_object *obj);
2182
2183 void i915_gem_restore_gtt_mappings(struct drm_device *dev);
2184 int __must_check i915_gem_gtt_prepare_object(struct drm_i915_gem_object *obj);
2185 void i915_gem_gtt_bind_object(struct drm_i915_gem_object *obj,
2186                                 enum i915_cache_level cache_level);
2187 void i915_gem_gtt_unbind_object(struct drm_i915_gem_object *obj);
2188 void i915_gem_gtt_finish_object(struct drm_i915_gem_object *obj);
2189 void i915_gem_init_global_gtt(struct drm_device *dev);
2190 void i915_gem_setup_global_gtt(struct drm_device *dev, unsigned long start,
2191                                unsigned long mappable_end, unsigned long end);
2192 int i915_gem_gtt_init(struct drm_device *dev);
2193 static inline void i915_gem_chipset_flush(struct drm_device *dev)
2194 {
2195         if (INTEL_INFO(dev)->gen < 6)
2196                 intel_gtt_chipset_flush();
2197 }
2198
2199
2200 /* i915_gem_evict.c */
2201 int __must_check i915_gem_evict_something(struct drm_device *dev,
2202                                           struct i915_address_space *vm,
2203                                           int min_size,
2204                                           unsigned alignment,
2205                                           unsigned cache_level,
2206                                           bool mappable,
2207                                           bool nonblock);
2208 int i915_gem_evict_vm(struct i915_address_space *vm, bool do_idle);
2209 int i915_gem_evict_everything(struct drm_device *dev);
2210
2211 /* i915_gem_stolen.c */
2212 int i915_gem_init_stolen(struct drm_device *dev);
2213 int i915_gem_stolen_setup_compression(struct drm_device *dev, int size);
2214 void i915_gem_stolen_cleanup_compression(struct drm_device *dev);
2215 void i915_gem_cleanup_stolen(struct drm_device *dev);
2216 struct drm_i915_gem_object *
2217 i915_gem_object_create_stolen(struct drm_device *dev, u32 size);
2218 struct drm_i915_gem_object *
2219 i915_gem_object_create_stolen_for_preallocated(struct drm_device *dev,
2220                                                u32 stolen_offset,
2221                                                u32 gtt_offset,
2222                                                u32 size);
2223 void i915_gem_object_release_stolen(struct drm_i915_gem_object *obj);
2224
2225 /* i915_gem_tiling.c */
2226 static inline bool i915_gem_object_needs_bit17_swizzle(struct drm_i915_gem_object *obj)
2227 {
2228         drm_i915_private_t *dev_priv = obj->base.dev->dev_private;
2229
2230         return dev_priv->mm.bit_6_swizzle_x == I915_BIT_6_SWIZZLE_9_10_17 &&
2231                 obj->tiling_mode != I915_TILING_NONE;
2232 }
2233
2234 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
2235 void i915_gem_object_do_bit_17_swizzle(struct drm_i915_gem_object *obj);
2236 void i915_gem_object_save_bit_17_swizzle(struct drm_i915_gem_object *obj);
2237
2238 /* i915_gem_debug.c */
2239 #if WATCH_LISTS
2240 int i915_verify_lists(struct drm_device *dev);
2241 #else
2242 #define i915_verify_lists(dev) 0
2243 #endif
2244
2245 /* i915_debugfs.c */
2246 int i915_debugfs_init(struct drm_minor *minor);
2247 void i915_debugfs_cleanup(struct drm_minor *minor);
2248 #ifdef CONFIG_DEBUG_FS
2249 void intel_display_crc_init(struct drm_device *dev);
2250 #else
2251 static inline void intel_display_crc_init(struct drm_device *dev) {}
2252 #endif
2253
2254 /* i915_gpu_error.c */
2255 __printf(2, 3)
2256 void i915_error_printf(struct drm_i915_error_state_buf *e, const char *f, ...);
2257 int i915_error_state_to_str(struct drm_i915_error_state_buf *estr,
2258                             const struct i915_error_state_file_priv *error);
2259 int i915_error_state_buf_init(struct drm_i915_error_state_buf *eb,
2260                               size_t count, loff_t pos);
2261 static inline void i915_error_state_buf_release(
2262         struct drm_i915_error_state_buf *eb)
2263 {
2264         kfree(eb->buf);
2265 }
2266 void i915_capture_error_state(struct drm_device *dev);
2267 void i915_error_state_get(struct drm_device *dev,
2268                           struct i915_error_state_file_priv *error_priv);
2269 void i915_error_state_put(struct i915_error_state_file_priv *error_priv);
2270 void i915_destroy_error_state(struct drm_device *dev);
2271
2272 void i915_get_extra_instdone(struct drm_device *dev, uint32_t *instdone);
2273 const char *i915_cache_level_str(int type);
2274
2275 /* i915_suspend.c */
2276 extern int i915_save_state(struct drm_device *dev);
2277 extern int i915_restore_state(struct drm_device *dev);
2278
2279 /* i915_ums.c */
2280 void i915_save_display_reg(struct drm_device *dev);
2281 void i915_restore_display_reg(struct drm_device *dev);
2282
2283 /* i915_sysfs.c */
2284 void i915_setup_sysfs(struct drm_device *dev_priv);
2285 void i915_teardown_sysfs(struct drm_device *dev_priv);
2286
2287 /* intel_i2c.c */
2288 extern int intel_setup_gmbus(struct drm_device *dev);
2289 extern void intel_teardown_gmbus(struct drm_device *dev);
2290 static inline bool intel_gmbus_is_port_valid(unsigned port)
2291 {
2292         return (port >= GMBUS_PORT_SSC && port <= GMBUS_PORT_DPD);
2293 }
2294
2295 extern struct i2c_adapter *intel_gmbus_get_adapter(
2296                 struct drm_i915_private *dev_priv, unsigned port);
2297 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
2298 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
2299 static inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
2300 {
2301         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
2302 }
2303 extern void intel_i2c_reset(struct drm_device *dev);
2304
2305 /* intel_opregion.c */
2306 struct intel_encoder;
2307 extern int intel_opregion_setup(struct drm_device *dev);
2308 #ifdef CONFIG_ACPI
2309 extern void intel_opregion_init(struct drm_device *dev);
2310 extern void intel_opregion_fini(struct drm_device *dev);
2311 extern void intel_opregion_asle_intr(struct drm_device *dev);
2312 extern int intel_opregion_notify_encoder(struct intel_encoder *intel_encoder,
2313                                          bool enable);
2314 extern int intel_opregion_notify_adapter(struct drm_device *dev,
2315                                          pci_power_t state);
2316 #else
2317 static inline void intel_opregion_init(struct drm_device *dev) { return; }
2318 static inline void intel_opregion_fini(struct drm_device *dev) { return; }
2319 static inline void intel_opregion_asle_intr(struct drm_device *dev) { return; }
2320 static inline int
2321 intel_opregion_notify_encoder(struct intel_encoder *intel_encoder, bool enable)
2322 {
2323         return 0;
2324 }
2325 static inline int
2326 intel_opregion_notify_adapter(struct drm_device *dev, pci_power_t state)
2327 {
2328         return 0;
2329 }
2330 #endif
2331
2332 /* intel_acpi.c */
2333 #ifdef CONFIG_ACPI
2334 extern void intel_register_dsm_handler(void);
2335 extern void intel_unregister_dsm_handler(void);
2336 #else
2337 static inline void intel_register_dsm_handler(void) { return; }
2338 static inline void intel_unregister_dsm_handler(void) { return; }
2339 #endif /* CONFIG_ACPI */
2340
2341 /* modesetting */
2342 extern void intel_modeset_init_hw(struct drm_device *dev);
2343 extern void intel_modeset_suspend_hw(struct drm_device *dev);
2344 extern void intel_modeset_init(struct drm_device *dev);
2345 extern void intel_modeset_gem_init(struct drm_device *dev);
2346 extern void intel_modeset_cleanup(struct drm_device *dev);
2347 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
2348 extern void intel_modeset_setup_hw_state(struct drm_device *dev,
2349                                          bool force_restore);
2350 extern void i915_redisable_vga(struct drm_device *dev);
2351 extern bool intel_fbc_enabled(struct drm_device *dev);
2352 extern void intel_disable_fbc(struct drm_device *dev);
2353 extern bool ironlake_set_drps(struct drm_device *dev, u8 val);
2354 extern void intel_init_pch_refclk(struct drm_device *dev);
2355 extern void gen6_set_rps(struct drm_device *dev, u8 val);
2356 extern void valleyview_set_rps(struct drm_device *dev, u8 val);
2357 extern int valleyview_rps_max_freq(struct drm_i915_private *dev_priv);
2358 extern int valleyview_rps_min_freq(struct drm_i915_private *dev_priv);
2359 extern void intel_detect_pch(struct drm_device *dev);
2360 extern int intel_trans_dp_port_sel(struct drm_crtc *crtc);
2361 extern int intel_enable_rc6(const struct drm_device *dev);
2362
2363 extern bool i915_semaphore_is_enabled(struct drm_device *dev);
2364 int i915_reg_read_ioctl(struct drm_device *dev, void *data,
2365                         struct drm_file *file);
2366
2367 /* overlay */
2368 extern struct intel_overlay_error_state *intel_overlay_capture_error_state(struct drm_device *dev);
2369 extern void intel_overlay_print_error_state(struct drm_i915_error_state_buf *e,
2370                                             struct intel_overlay_error_state *error);
2371
2372 extern struct intel_display_error_state *intel_display_capture_error_state(struct drm_device *dev);
2373 extern void intel_display_print_error_state(struct drm_i915_error_state_buf *e,
2374                                             struct drm_device *dev,
2375                                             struct intel_display_error_state *error);
2376
2377 /* On SNB platform, before reading ring registers forcewake bit
2378  * must be set to prevent GT core from power down and stale values being
2379  * returned.
2380  */
2381 void gen6_gt_force_wake_get(struct drm_i915_private *dev_priv);
2382 void gen6_gt_force_wake_put(struct drm_i915_private *dev_priv);
2383
2384 int sandybridge_pcode_read(struct drm_i915_private *dev_priv, u8 mbox, u32 *val);
2385 int sandybridge_pcode_write(struct drm_i915_private *dev_priv, u8 mbox, u32 val);
2386
2387 /* intel_sideband.c */
2388 u32 vlv_punit_read(struct drm_i915_private *dev_priv, u8 addr);
2389 void vlv_punit_write(struct drm_i915_private *dev_priv, u8 addr, u32 val);
2390 u32 vlv_nc_read(struct drm_i915_private *dev_priv, u8 addr);
2391 u32 vlv_gpio_nc_read(struct drm_i915_private *dev_priv, u32 reg);
2392 void vlv_gpio_nc_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
2393 u32 vlv_cck_read(struct drm_i915_private *dev_priv, u32 reg);
2394 void vlv_cck_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
2395 u32 vlv_ccu_read(struct drm_i915_private *dev_priv, u32 reg);
2396 void vlv_ccu_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
2397 u32 vlv_gps_core_read(struct drm_i915_private *dev_priv, u32 reg);
2398 void vlv_gps_core_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
2399 u32 vlv_dpio_read(struct drm_i915_private *dev_priv, enum pipe pipe, int reg);
2400 void vlv_dpio_write(struct drm_i915_private *dev_priv, enum pipe pipe, int reg, u32 val);
2401 u32 intel_sbi_read(struct drm_i915_private *dev_priv, u16 reg,
2402                    enum intel_sbi_destination destination);
2403 void intel_sbi_write(struct drm_i915_private *dev_priv, u16 reg, u32 value,
2404                      enum intel_sbi_destination destination);
2405
2406 int vlv_gpu_freq(int ddr_freq, int val);
2407 int vlv_freq_opcode(int ddr_freq, int val);
2408
2409 #define I915_READ8(reg)         dev_priv->uncore.funcs.mmio_readb(dev_priv, (reg), true)
2410 #define I915_WRITE8(reg, val)   dev_priv->uncore.funcs.mmio_writeb(dev_priv, (reg), (val), true)
2411
2412 #define I915_READ16(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), true)
2413 #define I915_WRITE16(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), true)
2414 #define I915_READ16_NOTRACE(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), false)
2415 #define I915_WRITE16_NOTRACE(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), false)
2416
2417 #define I915_READ(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), true)
2418 #define I915_WRITE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), true)
2419 #define I915_READ_NOTRACE(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), false)
2420 #define I915_WRITE_NOTRACE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), false)
2421
2422 #define I915_WRITE64(reg, val)  dev_priv->uncore.funcs.mmio_writeq(dev_priv, (reg), (val), true)
2423 #define I915_READ64(reg)        dev_priv->uncore.funcs.mmio_readq(dev_priv, (reg), true)
2424
2425 #define POSTING_READ(reg)       (void)I915_READ_NOTRACE(reg)
2426 #define POSTING_READ16(reg)     (void)I915_READ16_NOTRACE(reg)
2427
2428 /* "Broadcast RGB" property */
2429 #define INTEL_BROADCAST_RGB_AUTO 0
2430 #define INTEL_BROADCAST_RGB_FULL 1
2431 #define INTEL_BROADCAST_RGB_LIMITED 2
2432
2433 static inline uint32_t i915_vgacntrl_reg(struct drm_device *dev)
2434 {
2435         if (HAS_PCH_SPLIT(dev))
2436                 return CPU_VGACNTRL;
2437         else if (IS_VALLEYVIEW(dev))
2438                 return VLV_VGACNTRL;
2439         else
2440                 return VGACNTRL;
2441 }
2442
2443 static inline void __user *to_user_ptr(u64 address)
2444 {
2445         return (void __user *)(uintptr_t)address;
2446 }
2447
2448 static inline unsigned long msecs_to_jiffies_timeout(const unsigned int m)
2449 {
2450         unsigned long j = msecs_to_jiffies(m);
2451
2452         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
2453 }
2454
2455 static inline unsigned long
2456 timespec_to_jiffies_timeout(const struct timespec *value)
2457 {
2458         unsigned long j = timespec_to_jiffies(value);
2459
2460         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
2461 }
2462
2463 #endif