Merge tag 'drm-intel-next-2018-07-19' of git://anongit.freedesktop.org/drm/drm-intel...
[platform/kernel/linux-rpi.git] / drivers / gpu / drm / i915 / gvt / vgpu.c
1 /*
2  * Copyright(c) 2011-2016 Intel Corporation. All rights reserved.
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the "Software"),
6  * to deal in the Software without restriction, including without limitation
7  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
8  * and/or sell copies of the Software, and to permit persons to whom the
9  * Software is furnished to do so, subject to the following conditions:
10  *
11  * The above copyright notice and this permission notice (including the next
12  * paragraph) shall be included in all copies or substantial portions of the
13  * Software.
14  *
15  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
16  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
17  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
18  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
19  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM,
20  * OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
21  * SOFTWARE.
22  *
23  * Authors:
24  *    Eddie Dong <eddie.dong@intel.com>
25  *    Kevin Tian <kevin.tian@intel.com>
26  *
27  * Contributors:
28  *    Ping Gao <ping.a.gao@intel.com>
29  *    Zhi Wang <zhi.a.wang@intel.com>
30  *    Bing Niu <bing.niu@intel.com>
31  *
32  */
33
34 #include "i915_drv.h"
35 #include "gvt.h"
36 #include "i915_pvinfo.h"
37
38 void populate_pvinfo_page(struct intel_vgpu *vgpu)
39 {
40         /* setup the ballooning information */
41         vgpu_vreg64_t(vgpu, vgtif_reg(magic)) = VGT_MAGIC;
42         vgpu_vreg_t(vgpu, vgtif_reg(version_major)) = 1;
43         vgpu_vreg_t(vgpu, vgtif_reg(version_minor)) = 0;
44         vgpu_vreg_t(vgpu, vgtif_reg(display_ready)) = 0;
45         vgpu_vreg_t(vgpu, vgtif_reg(vgt_id)) = vgpu->id;
46
47         vgpu_vreg_t(vgpu, vgtif_reg(vgt_caps)) = VGT_CAPS_FULL_48BIT_PPGTT;
48         vgpu_vreg_t(vgpu, vgtif_reg(vgt_caps)) |= VGT_CAPS_HWSP_EMULATION;
49         vgpu_vreg_t(vgpu, vgtif_reg(vgt_caps)) |= VGT_CAPS_HUGE_GTT;
50
51         vgpu_vreg_t(vgpu, vgtif_reg(avail_rs.mappable_gmadr.base)) =
52                 vgpu_aperture_gmadr_base(vgpu);
53         vgpu_vreg_t(vgpu, vgtif_reg(avail_rs.mappable_gmadr.size)) =
54                 vgpu_aperture_sz(vgpu);
55         vgpu_vreg_t(vgpu, vgtif_reg(avail_rs.nonmappable_gmadr.base)) =
56                 vgpu_hidden_gmadr_base(vgpu);
57         vgpu_vreg_t(vgpu, vgtif_reg(avail_rs.nonmappable_gmadr.size)) =
58                 vgpu_hidden_sz(vgpu);
59
60         vgpu_vreg_t(vgpu, vgtif_reg(avail_rs.fence_num)) = vgpu_fence_sz(vgpu);
61
62         vgpu_vreg_t(vgpu, vgtif_reg(cursor_x_hot)) = UINT_MAX;
63         vgpu_vreg_t(vgpu, vgtif_reg(cursor_y_hot)) = UINT_MAX;
64
65         gvt_dbg_core("Populate PVINFO PAGE for vGPU %d\n", vgpu->id);
66         gvt_dbg_core("aperture base [GMADR] 0x%llx size 0x%llx\n",
67                 vgpu_aperture_gmadr_base(vgpu), vgpu_aperture_sz(vgpu));
68         gvt_dbg_core("hidden base [GMADR] 0x%llx size=0x%llx\n",
69                 vgpu_hidden_gmadr_base(vgpu), vgpu_hidden_sz(vgpu));
70         gvt_dbg_core("fence size %d\n", vgpu_fence_sz(vgpu));
71
72         WARN_ON(sizeof(struct vgt_if) != VGT_PVINFO_SIZE);
73 }
74
75 #define VGPU_MAX_WEIGHT 16
76 #define VGPU_WEIGHT(vgpu_num)   \
77         (VGPU_MAX_WEIGHT / (vgpu_num))
78
79 static struct {
80         unsigned int low_mm;
81         unsigned int high_mm;
82         unsigned int fence;
83
84         /* A vGPU with a weight of 8 will get twice as much GPU as a vGPU
85          * with a weight of 4 on a contended host, different vGPU type has
86          * different weight set. Legal weights range from 1 to 16.
87          */
88         unsigned int weight;
89         enum intel_vgpu_edid edid;
90         char *name;
91 } vgpu_types[] = {
92 /* Fixed vGPU type table */
93         { MB_TO_BYTES(64), MB_TO_BYTES(384), 4, VGPU_WEIGHT(8), GVT_EDID_1024_768, "8" },
94         { MB_TO_BYTES(128), MB_TO_BYTES(512), 4, VGPU_WEIGHT(4), GVT_EDID_1920_1200, "4" },
95         { MB_TO_BYTES(256), MB_TO_BYTES(1024), 4, VGPU_WEIGHT(2), GVT_EDID_1920_1200, "2" },
96         { MB_TO_BYTES(512), MB_TO_BYTES(2048), 4, VGPU_WEIGHT(1), GVT_EDID_1920_1200, "1" },
97 };
98
99 /**
100  * intel_gvt_init_vgpu_types - initialize vGPU type list
101  * @gvt : GVT device
102  *
103  * Initialize vGPU type list based on available resource.
104  *
105  */
106 int intel_gvt_init_vgpu_types(struct intel_gvt *gvt)
107 {
108         unsigned int num_types;
109         unsigned int i, low_avail, high_avail;
110         unsigned int min_low;
111
112         /* vGPU type name is defined as GVTg_Vx_y which contains
113          * physical GPU generation type (e.g V4 as BDW server, V5 as
114          * SKL server).
115          *
116          * Depend on physical SKU resource, might see vGPU types like
117          * GVTg_V4_8, GVTg_V4_4, GVTg_V4_2, etc. We can create
118          * different types of vGPU on same physical GPU depending on
119          * available resource. Each vGPU type will have "avail_instance"
120          * to indicate how many vGPU instance can be created for this
121          * type.
122          *
123          */
124         low_avail = gvt_aperture_sz(gvt) - HOST_LOW_GM_SIZE;
125         high_avail = gvt_hidden_sz(gvt) - HOST_HIGH_GM_SIZE;
126         num_types = sizeof(vgpu_types) / sizeof(vgpu_types[0]);
127
128         gvt->types = kcalloc(num_types, sizeof(struct intel_vgpu_type),
129                              GFP_KERNEL);
130         if (!gvt->types)
131                 return -ENOMEM;
132
133         min_low = MB_TO_BYTES(32);
134         for (i = 0; i < num_types; ++i) {
135                 if (low_avail / vgpu_types[i].low_mm == 0)
136                         break;
137
138                 gvt->types[i].low_gm_size = vgpu_types[i].low_mm;
139                 gvt->types[i].high_gm_size = vgpu_types[i].high_mm;
140                 gvt->types[i].fence = vgpu_types[i].fence;
141
142                 if (vgpu_types[i].weight < 1 ||
143                                         vgpu_types[i].weight > VGPU_MAX_WEIGHT)
144                         return -EINVAL;
145
146                 gvt->types[i].weight = vgpu_types[i].weight;
147                 gvt->types[i].resolution = vgpu_types[i].edid;
148                 gvt->types[i].avail_instance = min(low_avail / vgpu_types[i].low_mm,
149                                                    high_avail / vgpu_types[i].high_mm);
150
151                 if (IS_GEN8(gvt->dev_priv))
152                         sprintf(gvt->types[i].name, "GVTg_V4_%s",
153                                                 vgpu_types[i].name);
154                 else if (IS_GEN9(gvt->dev_priv))
155                         sprintf(gvt->types[i].name, "GVTg_V5_%s",
156                                                 vgpu_types[i].name);
157
158                 gvt_dbg_core("type[%d]: %s avail %u low %u high %u fence %u weight %u res %s\n",
159                              i, gvt->types[i].name,
160                              gvt->types[i].avail_instance,
161                              gvt->types[i].low_gm_size,
162                              gvt->types[i].high_gm_size, gvt->types[i].fence,
163                              gvt->types[i].weight,
164                              vgpu_edid_str(gvt->types[i].resolution));
165         }
166
167         gvt->num_types = i;
168         return 0;
169 }
170
171 void intel_gvt_clean_vgpu_types(struct intel_gvt *gvt)
172 {
173         kfree(gvt->types);
174 }
175
176 static void intel_gvt_update_vgpu_types(struct intel_gvt *gvt)
177 {
178         int i;
179         unsigned int low_gm_avail, high_gm_avail, fence_avail;
180         unsigned int low_gm_min, high_gm_min, fence_min;
181
182         /* Need to depend on maxium hw resource size but keep on
183          * static config for now.
184          */
185         low_gm_avail = gvt_aperture_sz(gvt) - HOST_LOW_GM_SIZE -
186                 gvt->gm.vgpu_allocated_low_gm_size;
187         high_gm_avail = gvt_hidden_sz(gvt) - HOST_HIGH_GM_SIZE -
188                 gvt->gm.vgpu_allocated_high_gm_size;
189         fence_avail = gvt_fence_sz(gvt) - HOST_FENCE -
190                 gvt->fence.vgpu_allocated_fence_num;
191
192         for (i = 0; i < gvt->num_types; i++) {
193                 low_gm_min = low_gm_avail / gvt->types[i].low_gm_size;
194                 high_gm_min = high_gm_avail / gvt->types[i].high_gm_size;
195                 fence_min = fence_avail / gvt->types[i].fence;
196                 gvt->types[i].avail_instance = min(min(low_gm_min, high_gm_min),
197                                                    fence_min);
198
199                 gvt_dbg_core("update type[%d]: %s avail %u low %u high %u fence %u\n",
200                        i, gvt->types[i].name,
201                        gvt->types[i].avail_instance, gvt->types[i].low_gm_size,
202                        gvt->types[i].high_gm_size, gvt->types[i].fence);
203         }
204 }
205
206 /**
207  * intel_gvt_active_vgpu - activate a virtual GPU
208  * @vgpu: virtual GPU
209  *
210  * This function is called when user wants to activate a virtual GPU.
211  *
212  */
213 void intel_gvt_activate_vgpu(struct intel_vgpu *vgpu)
214 {
215         mutex_lock(&vgpu->gvt->lock);
216         vgpu->active = true;
217         mutex_unlock(&vgpu->gvt->lock);
218 }
219
220 /**
221  * intel_gvt_deactive_vgpu - deactivate a virtual GPU
222  * @vgpu: virtual GPU
223  *
224  * This function is called when user wants to deactivate a virtual GPU.
225  * All virtual GPU runtime information will be destroyed.
226  *
227  */
228 void intel_gvt_deactivate_vgpu(struct intel_vgpu *vgpu)
229 {
230         mutex_lock(&vgpu->vgpu_lock);
231
232         vgpu->active = false;
233
234         if (atomic_read(&vgpu->submission.running_workload_num)) {
235                 mutex_unlock(&vgpu->vgpu_lock);
236                 intel_gvt_wait_vgpu_idle(vgpu);
237                 mutex_lock(&vgpu->vgpu_lock);
238         }
239
240         intel_vgpu_stop_schedule(vgpu);
241         intel_vgpu_dmabuf_cleanup(vgpu);
242
243         mutex_unlock(&vgpu->vgpu_lock);
244 }
245
246 /**
247  * intel_gvt_destroy_vgpu - destroy a virtual GPU
248  * @vgpu: virtual GPU
249  *
250  * This function is called when user wants to destroy a virtual GPU.
251  *
252  */
253 void intel_gvt_destroy_vgpu(struct intel_vgpu *vgpu)
254 {
255         struct intel_gvt *gvt = vgpu->gvt;
256
257         mutex_lock(&vgpu->vgpu_lock);
258
259         WARN(vgpu->active, "vGPU is still active!\n");
260
261         intel_gvt_debugfs_remove_vgpu(vgpu);
262         intel_vgpu_clean_sched_policy(vgpu);
263         intel_vgpu_clean_submission(vgpu);
264         intel_vgpu_clean_display(vgpu);
265         intel_vgpu_clean_opregion(vgpu);
266         intel_vgpu_clean_gtt(vgpu);
267         intel_gvt_hypervisor_detach_vgpu(vgpu);
268         intel_vgpu_free_resource(vgpu);
269         intel_vgpu_clean_mmio(vgpu);
270         intel_vgpu_dmabuf_cleanup(vgpu);
271         mutex_unlock(&vgpu->vgpu_lock);
272
273         mutex_lock(&gvt->lock);
274         idr_remove(&gvt->vgpu_idr, vgpu->id);
275         if (idr_is_empty(&gvt->vgpu_idr))
276                 intel_gvt_clean_irq(gvt);
277         intel_gvt_update_vgpu_types(gvt);
278         mutex_unlock(&gvt->lock);
279
280         vfree(vgpu);
281 }
282
283 #define IDLE_VGPU_IDR 0
284
285 /**
286  * intel_gvt_create_idle_vgpu - create an idle virtual GPU
287  * @gvt: GVT device
288  *
289  * This function is called when user wants to create an idle virtual GPU.
290  *
291  * Returns:
292  * pointer to intel_vgpu, error pointer if failed.
293  */
294 struct intel_vgpu *intel_gvt_create_idle_vgpu(struct intel_gvt *gvt)
295 {
296         struct intel_vgpu *vgpu;
297         enum intel_engine_id i;
298         int ret;
299
300         vgpu = vzalloc(sizeof(*vgpu));
301         if (!vgpu)
302                 return ERR_PTR(-ENOMEM);
303
304         vgpu->id = IDLE_VGPU_IDR;
305         vgpu->gvt = gvt;
306         mutex_init(&vgpu->vgpu_lock);
307
308         for (i = 0; i < I915_NUM_ENGINES; i++)
309                 INIT_LIST_HEAD(&vgpu->submission.workload_q_head[i]);
310
311         ret = intel_vgpu_init_sched_policy(vgpu);
312         if (ret)
313                 goto out_free_vgpu;
314
315         vgpu->active = false;
316
317         return vgpu;
318
319 out_free_vgpu:
320         vfree(vgpu);
321         return ERR_PTR(ret);
322 }
323
324 /**
325  * intel_gvt_destroy_vgpu - destroy an idle virtual GPU
326  * @vgpu: virtual GPU
327  *
328  * This function is called when user wants to destroy an idle virtual GPU.
329  *
330  */
331 void intel_gvt_destroy_idle_vgpu(struct intel_vgpu *vgpu)
332 {
333         mutex_lock(&vgpu->vgpu_lock);
334         intel_vgpu_clean_sched_policy(vgpu);
335         mutex_unlock(&vgpu->vgpu_lock);
336
337         vfree(vgpu);
338 }
339
340 static struct intel_vgpu *__intel_gvt_create_vgpu(struct intel_gvt *gvt,
341                 struct intel_vgpu_creation_params *param)
342 {
343         struct intel_vgpu *vgpu;
344         int ret;
345
346         gvt_dbg_core("handle %llu low %llu MB high %llu MB fence %llu\n",
347                         param->handle, param->low_gm_sz, param->high_gm_sz,
348                         param->fence_sz);
349
350         vgpu = vzalloc(sizeof(*vgpu));
351         if (!vgpu)
352                 return ERR_PTR(-ENOMEM);
353
354         ret = idr_alloc(&gvt->vgpu_idr, vgpu, IDLE_VGPU_IDR + 1, GVT_MAX_VGPU,
355                 GFP_KERNEL);
356         if (ret < 0)
357                 goto out_free_vgpu;
358
359         vgpu->id = ret;
360         vgpu->handle = param->handle;
361         vgpu->gvt = gvt;
362         vgpu->sched_ctl.weight = param->weight;
363         mutex_init(&vgpu->vgpu_lock);
364         INIT_LIST_HEAD(&vgpu->dmabuf_obj_list_head);
365         INIT_RADIX_TREE(&vgpu->page_track_tree, GFP_KERNEL);
366         idr_init(&vgpu->object_idr);
367         intel_vgpu_init_cfg_space(vgpu, param->primary);
368
369         ret = intel_vgpu_init_mmio(vgpu);
370         if (ret)
371                 goto out_clean_idr;
372
373         ret = intel_vgpu_alloc_resource(vgpu, param);
374         if (ret)
375                 goto out_clean_vgpu_mmio;
376
377         populate_pvinfo_page(vgpu);
378
379         ret = intel_gvt_hypervisor_attach_vgpu(vgpu);
380         if (ret)
381                 goto out_clean_vgpu_resource;
382
383         ret = intel_vgpu_init_gtt(vgpu);
384         if (ret)
385                 goto out_detach_hypervisor_vgpu;
386
387         ret = intel_vgpu_init_opregion(vgpu);
388         if (ret)
389                 goto out_clean_gtt;
390
391         ret = intel_vgpu_init_display(vgpu, param->resolution);
392         if (ret)
393                 goto out_clean_opregion;
394
395         ret = intel_vgpu_setup_submission(vgpu);
396         if (ret)
397                 goto out_clean_display;
398
399         ret = intel_vgpu_init_sched_policy(vgpu);
400         if (ret)
401                 goto out_clean_submission;
402
403         ret = intel_gvt_debugfs_add_vgpu(vgpu);
404         if (ret)
405                 goto out_clean_sched_policy;
406
407         ret = intel_gvt_hypervisor_set_opregion(vgpu);
408         if (ret)
409                 goto out_clean_sched_policy;
410
411         return vgpu;
412
413 out_clean_sched_policy:
414         intel_vgpu_clean_sched_policy(vgpu);
415 out_clean_submission:
416         intel_vgpu_clean_submission(vgpu);
417 out_clean_display:
418         intel_vgpu_clean_display(vgpu);
419 out_clean_opregion:
420         intel_vgpu_clean_opregion(vgpu);
421 out_clean_gtt:
422         intel_vgpu_clean_gtt(vgpu);
423 out_detach_hypervisor_vgpu:
424         intel_gvt_hypervisor_detach_vgpu(vgpu);
425 out_clean_vgpu_resource:
426         intel_vgpu_free_resource(vgpu);
427 out_clean_vgpu_mmio:
428         intel_vgpu_clean_mmio(vgpu);
429 out_clean_idr:
430         idr_remove(&gvt->vgpu_idr, vgpu->id);
431 out_free_vgpu:
432         vfree(vgpu);
433         return ERR_PTR(ret);
434 }
435
436 /**
437  * intel_gvt_create_vgpu - create a virtual GPU
438  * @gvt: GVT device
439  * @type: type of the vGPU to create
440  *
441  * This function is called when user wants to create a virtual GPU.
442  *
443  * Returns:
444  * pointer to intel_vgpu, error pointer if failed.
445  */
446 struct intel_vgpu *intel_gvt_create_vgpu(struct intel_gvt *gvt,
447                                 struct intel_vgpu_type *type)
448 {
449         struct intel_vgpu_creation_params param;
450         struct intel_vgpu *vgpu;
451
452         param.handle = 0;
453         param.primary = 1;
454         param.low_gm_sz = type->low_gm_size;
455         param.high_gm_sz = type->high_gm_size;
456         param.fence_sz = type->fence;
457         param.weight = type->weight;
458         param.resolution = type->resolution;
459
460         /* XXX current param based on MB */
461         param.low_gm_sz = BYTES_TO_MB(param.low_gm_sz);
462         param.high_gm_sz = BYTES_TO_MB(param.high_gm_sz);
463
464         mutex_lock(&gvt->lock);
465         vgpu = __intel_gvt_create_vgpu(gvt, &param);
466         if (!IS_ERR(vgpu))
467                 /* calculate left instance change for types */
468                 intel_gvt_update_vgpu_types(gvt);
469         mutex_unlock(&gvt->lock);
470
471         return vgpu;
472 }
473
474 /**
475  * intel_gvt_reset_vgpu_locked - reset a virtual GPU by DMLR or GT reset
476  * @vgpu: virtual GPU
477  * @dmlr: vGPU Device Model Level Reset or GT Reset
478  * @engine_mask: engines to reset for GT reset
479  *
480  * This function is called when user wants to reset a virtual GPU through
481  * device model reset or GT reset. The caller should hold the vgpu lock.
482  *
483  * vGPU Device Model Level Reset (DMLR) simulates the PCI level reset to reset
484  * the whole vGPU to default state as when it is created. This vGPU function
485  * is required both for functionary and security concerns.The ultimate goal
486  * of vGPU FLR is that reuse a vGPU instance by virtual machines. When we
487  * assign a vGPU to a virtual machine we must isse such reset first.
488  *
489  * Full GT Reset and Per-Engine GT Reset are soft reset flow for GPU engines
490  * (Render, Blitter, Video, Video Enhancement). It is defined by GPU Spec.
491  * Unlike the FLR, GT reset only reset particular resource of a vGPU per
492  * the reset request. Guest driver can issue a GT reset by programming the
493  * virtual GDRST register to reset specific virtual GPU engine or all
494  * engines.
495  *
496  * The parameter dev_level is to identify if we will do DMLR or GT reset.
497  * The parameter engine_mask is to specific the engines that need to be
498  * resetted. If value ALL_ENGINES is given for engine_mask, it means
499  * the caller requests a full GT reset that we will reset all virtual
500  * GPU engines. For FLR, engine_mask is ignored.
501  */
502 void intel_gvt_reset_vgpu_locked(struct intel_vgpu *vgpu, bool dmlr,
503                                  unsigned int engine_mask)
504 {
505         struct intel_gvt *gvt = vgpu->gvt;
506         struct intel_gvt_workload_scheduler *scheduler = &gvt->scheduler;
507         unsigned int resetting_eng = dmlr ? ALL_ENGINES : engine_mask;
508
509         gvt_dbg_core("------------------------------------------\n");
510         gvt_dbg_core("resseting vgpu%d, dmlr %d, engine_mask %08x\n",
511                      vgpu->id, dmlr, engine_mask);
512
513         vgpu->resetting_eng = resetting_eng;
514
515         intel_vgpu_stop_schedule(vgpu);
516         /*
517          * The current_vgpu will set to NULL after stopping the
518          * scheduler when the reset is triggered by current vgpu.
519          */
520         if (scheduler->current_vgpu == NULL) {
521                 mutex_unlock(&vgpu->vgpu_lock);
522                 intel_gvt_wait_vgpu_idle(vgpu);
523                 mutex_lock(&vgpu->vgpu_lock);
524         }
525
526         intel_vgpu_reset_submission(vgpu, resetting_eng);
527         /* full GPU reset or device model level reset */
528         if (engine_mask == ALL_ENGINES || dmlr) {
529                 intel_vgpu_select_submission_ops(vgpu, ALL_ENGINES, 0);
530                 intel_vgpu_invalidate_ppgtt(vgpu);
531                 /*fence will not be reset during virtual reset */
532                 if (dmlr) {
533                         intel_vgpu_reset_gtt(vgpu);
534                         intel_vgpu_reset_resource(vgpu);
535                 }
536
537                 intel_vgpu_reset_mmio(vgpu, dmlr);
538                 populate_pvinfo_page(vgpu);
539                 intel_vgpu_reset_display(vgpu);
540
541                 if (dmlr) {
542                         intel_vgpu_reset_cfg_space(vgpu);
543                         /* only reset the failsafe mode when dmlr reset */
544                         vgpu->failsafe = false;
545                         vgpu->pv_notified = false;
546                 }
547         }
548
549         vgpu->resetting_eng = 0;
550         gvt_dbg_core("reset vgpu%d done\n", vgpu->id);
551         gvt_dbg_core("------------------------------------------\n");
552 }
553
554 /**
555  * intel_gvt_reset_vgpu - reset a virtual GPU (Function Level)
556  * @vgpu: virtual GPU
557  *
558  * This function is called when user wants to reset a virtual GPU.
559  *
560  */
561 void intel_gvt_reset_vgpu(struct intel_vgpu *vgpu)
562 {
563         mutex_lock(&vgpu->vgpu_lock);
564         intel_gvt_reset_vgpu_locked(vgpu, true, 0);
565         mutex_unlock(&vgpu->vgpu_lock);
566 }