drm/amd/display: 3.2.233
[platform/kernel/linux-starfive.git] / drivers / gpu / drm / amd / display / dc / dc.h
1 /*
2  * Copyright 2012-14 Advanced Micro Devices, Inc.
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the "Software"),
6  * to deal in the Software without restriction, including without limitation
7  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
8  * and/or sell copies of the Software, and to permit persons to whom the
9  * Software is furnished to do so, subject to the following conditions:
10  *
11  * The above copyright notice and this permission notice shall be included in
12  * all copies or substantial portions of the Software.
13  *
14  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
15  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
16  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
17  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
18  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
19  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
20  * OTHER DEALINGS IN THE SOFTWARE.
21  *
22  * Authors: AMD
23  *
24  */
25
26 #ifndef DC_INTERFACE_H_
27 #define DC_INTERFACE_H_
28
29 #include "dc_types.h"
30 #include "grph_object_defs.h"
31 #include "logger_types.h"
32 #include "hdcp_msg_types.h"
33 #include "gpio_types.h"
34 #include "link_service_types.h"
35 #include "grph_object_ctrl_defs.h"
36 #include <inc/hw/opp.h>
37
38 #include "inc/hw_sequencer.h"
39 #include "inc/compressor.h"
40 #include "inc/hw/dmcu.h"
41 #include "dml/display_mode_lib.h"
42
43 /* forward declaration */
44 struct aux_payload;
45 struct set_config_cmd_payload;
46 struct dmub_notification;
47
48 #define DC_VER "3.2.233"
49
50 #define MAX_SURFACES 3
51 #define MAX_PLANES 6
52 #define MAX_STREAMS 6
53 #define MIN_VIEWPORT_SIZE 12
54 #define MAX_NUM_EDP 2
55
56 /* Display Core Interfaces */
57 struct dc_versions {
58         const char *dc_ver;
59         struct dmcu_version dmcu_version;
60 };
61
62 enum dp_protocol_version {
63         DP_VERSION_1_4,
64 };
65
66 enum dc_plane_type {
67         DC_PLANE_TYPE_INVALID,
68         DC_PLANE_TYPE_DCE_RGB,
69         DC_PLANE_TYPE_DCE_UNDERLAY,
70         DC_PLANE_TYPE_DCN_UNIVERSAL,
71 };
72
73 // Sizes defined as multiples of 64KB
74 enum det_size {
75         DET_SIZE_DEFAULT = 0,
76         DET_SIZE_192KB = 3,
77         DET_SIZE_256KB = 4,
78         DET_SIZE_320KB = 5,
79         DET_SIZE_384KB = 6
80 };
81
82
83 struct dc_plane_cap {
84         enum dc_plane_type type;
85         uint32_t per_pixel_alpha : 1;
86         struct {
87                 uint32_t argb8888 : 1;
88                 uint32_t nv12 : 1;
89                 uint32_t fp16 : 1;
90                 uint32_t p010 : 1;
91                 uint32_t ayuv : 1;
92         } pixel_format_support;
93         // max upscaling factor x1000
94         // upscaling factors are always >= 1
95         // for example, 1080p -> 8K is 4.0, or 4000 raw value
96         struct {
97                 uint32_t argb8888;
98                 uint32_t nv12;
99                 uint32_t fp16;
100         } max_upscale_factor;
101         // max downscale factor x1000
102         // downscale factors are always <= 1
103         // for example, 8K -> 1080p is 0.25, or 250 raw value
104         struct {
105                 uint32_t argb8888;
106                 uint32_t nv12;
107                 uint32_t fp16;
108         } max_downscale_factor;
109         // minimal width/height
110         uint32_t min_width;
111         uint32_t min_height;
112 };
113
114 /**
115  * DOC: color-management-caps
116  *
117  * **Color management caps (DPP and MPC)**
118  *
119  * Modules/color calculates various color operations which are translated to
120  * abstracted HW. DCE 5-12 had almost no important changes, but starting with
121  * DCN1, every new generation comes with fairly major differences in color
122  * pipeline. Therefore, we abstract color pipe capabilities so modules/DM can
123  * decide mapping to HW block based on logical capabilities.
124  */
125
126 /**
127  * struct rom_curve_caps - predefined transfer function caps for degamma and regamma
128  * @srgb: RGB color space transfer func
129  * @bt2020: BT.2020 transfer func
130  * @gamma2_2: standard gamma
131  * @pq: perceptual quantizer transfer function
132  * @hlg: hybrid log–gamma transfer function
133  */
134 struct rom_curve_caps {
135         uint16_t srgb : 1;
136         uint16_t bt2020 : 1;
137         uint16_t gamma2_2 : 1;
138         uint16_t pq : 1;
139         uint16_t hlg : 1;
140 };
141
142 /**
143  * struct dpp_color_caps - color pipeline capabilities for display pipe and
144  * plane blocks
145  *
146  * @dcn_arch: all DCE generations treated the same
147  * @input_lut_shared: shared with DGAM. Input LUT is different than most LUTs,
148  * just plain 256-entry lookup
149  * @icsc: input color space conversion
150  * @dgam_ram: programmable degamma LUT
151  * @post_csc: post color space conversion, before gamut remap
152  * @gamma_corr: degamma correction
153  * @hw_3d_lut: 3D LUT support. It implies a shaper LUT before. It may be shared
154  * with MPC by setting mpc:shared_3d_lut flag
155  * @ogam_ram: programmable out/blend gamma LUT
156  * @ocsc: output color space conversion
157  * @dgam_rom_for_yuv: pre-defined degamma LUT for YUV planes
158  * @dgam_rom_caps: pre-definied curve caps for degamma 1D LUT
159  * @ogam_rom_caps: pre-definied curve caps for regamma 1D LUT
160  *
161  * Note: hdr_mult and gamut remap (CTM) are always available in DPP (in that order)
162  */
163 struct dpp_color_caps {
164         uint16_t dcn_arch : 1;
165         uint16_t input_lut_shared : 1;
166         uint16_t icsc : 1;
167         uint16_t dgam_ram : 1;
168         uint16_t post_csc : 1;
169         uint16_t gamma_corr : 1;
170         uint16_t hw_3d_lut : 1;
171         uint16_t ogam_ram : 1;
172         uint16_t ocsc : 1;
173         uint16_t dgam_rom_for_yuv : 1;
174         struct rom_curve_caps dgam_rom_caps;
175         struct rom_curve_caps ogam_rom_caps;
176 };
177
178 /**
179  * struct mpc_color_caps - color pipeline capabilities for multiple pipe and
180  * plane combined blocks
181  *
182  * @gamut_remap: color transformation matrix
183  * @ogam_ram: programmable out gamma LUT
184  * @ocsc: output color space conversion matrix
185  * @num_3dluts: MPC 3D LUT; always assumes a preceding shaper LUT
186  * @shared_3d_lut: shared 3D LUT flag. Can be either DPP or MPC, but single
187  * instance
188  * @ogam_rom_caps: pre-definied curve caps for regamma 1D LUT
189  */
190 struct mpc_color_caps {
191         uint16_t gamut_remap : 1;
192         uint16_t ogam_ram : 1;
193         uint16_t ocsc : 1;
194         uint16_t num_3dluts : 3;
195         uint16_t shared_3d_lut:1;
196         struct rom_curve_caps ogam_rom_caps;
197 };
198
199 /**
200  * struct dc_color_caps - color pipes capabilities for DPP and MPC hw blocks
201  * @dpp: color pipes caps for DPP
202  * @mpc: color pipes caps for MPC
203  */
204 struct dc_color_caps {
205         struct dpp_color_caps dpp;
206         struct mpc_color_caps mpc;
207 };
208
209 struct dc_dmub_caps {
210         bool psr;
211         bool mclk_sw;
212         bool subvp_psr;
213         bool gecc_enable;
214 };
215
216 struct dc_caps {
217         uint32_t max_streams;
218         uint32_t max_links;
219         uint32_t max_audios;
220         uint32_t max_slave_planes;
221         uint32_t max_slave_yuv_planes;
222         uint32_t max_slave_rgb_planes;
223         uint32_t max_planes;
224         uint32_t max_downscale_ratio;
225         uint32_t i2c_speed_in_khz;
226         uint32_t i2c_speed_in_khz_hdcp;
227         uint32_t dmdata_alloc_size;
228         unsigned int max_cursor_size;
229         unsigned int max_video_width;
230         unsigned int min_horizontal_blanking_period;
231         int linear_pitch_alignment;
232         bool dcc_const_color;
233         bool dynamic_audio;
234         bool is_apu;
235         bool dual_link_dvi;
236         bool post_blend_color_processing;
237         bool force_dp_tps4_for_cp2520;
238         bool disable_dp_clk_share;
239         bool psp_setup_panel_mode;
240         bool extended_aux_timeout_support;
241         bool dmcub_support;
242         bool zstate_support;
243         uint32_t num_of_internal_disp;
244         enum dp_protocol_version max_dp_protocol_version;
245         unsigned int mall_size_per_mem_channel;
246         unsigned int mall_size_total;
247         unsigned int cursor_cache_size;
248         struct dc_plane_cap planes[MAX_PLANES];
249         struct dc_color_caps color;
250         struct dc_dmub_caps dmub_caps;
251         bool dp_hpo;
252         bool dp_hdmi21_pcon_support;
253         bool edp_dsc_support;
254         bool vbios_lttpr_aware;
255         bool vbios_lttpr_enable;
256         uint32_t max_otg_num;
257         uint32_t max_cab_allocation_bytes;
258         uint32_t cache_line_size;
259         uint32_t cache_num_ways;
260         uint16_t subvp_fw_processing_delay_us;
261         uint8_t subvp_drr_max_vblank_margin_us;
262         uint16_t subvp_prefetch_end_to_mall_start_us;
263         uint8_t subvp_swath_height_margin_lines; // subvp start line must be aligned to 2 x swath height
264         uint16_t subvp_pstate_allow_width_us;
265         uint16_t subvp_vertical_int_margin_us;
266         bool seamless_odm;
267         uint8_t subvp_drr_vblank_start_margin_us;
268 };
269
270 struct dc_bug_wa {
271         bool no_connect_phy_config;
272         bool dedcn20_305_wa;
273         bool skip_clock_update;
274         bool lt_early_cr_pattern;
275 };
276
277 struct dc_dcc_surface_param {
278         struct dc_size surface_size;
279         enum surface_pixel_format format;
280         enum swizzle_mode_values swizzle_mode;
281         enum dc_scan_direction scan;
282 };
283
284 struct dc_dcc_setting {
285         unsigned int max_compressed_blk_size;
286         unsigned int max_uncompressed_blk_size;
287         bool independent_64b_blks;
288         //These bitfields to be used starting with DCN
289         struct {
290                 uint32_t dcc_256_64_64 : 1;//available in ASICs before DCN (the worst compression case)
291                 uint32_t dcc_128_128_uncontrained : 1;  //available in ASICs before DCN
292                 uint32_t dcc_256_128_128 : 1;           //available starting with DCN
293                 uint32_t dcc_256_256_unconstrained : 1;  //available in ASICs before DCN (the best compression case)
294         } dcc_controls;
295 };
296
297 struct dc_surface_dcc_cap {
298         union {
299                 struct {
300                         struct dc_dcc_setting rgb;
301                 } grph;
302
303                 struct {
304                         struct dc_dcc_setting luma;
305                         struct dc_dcc_setting chroma;
306                 } video;
307         };
308
309         bool capable;
310         bool const_color_support;
311 };
312
313 struct dc_static_screen_params {
314         struct {
315                 bool force_trigger;
316                 bool cursor_update;
317                 bool surface_update;
318                 bool overlay_update;
319         } triggers;
320         unsigned int num_frames;
321 };
322
323
324 /* Surface update type is used by dc_update_surfaces_and_stream
325  * The update type is determined at the very beginning of the function based
326  * on parameters passed in and decides how much programming (or updating) is
327  * going to be done during the call.
328  *
329  * UPDATE_TYPE_FAST is used for really fast updates that do not require much
330  * logical calculations or hardware register programming. This update MUST be
331  * ISR safe on windows. Currently fast update will only be used to flip surface
332  * address.
333  *
334  * UPDATE_TYPE_MED is used for slower updates which require significant hw
335  * re-programming however do not affect bandwidth consumption or clock
336  * requirements. At present, this is the level at which front end updates
337  * that do not require us to run bw_calcs happen. These are in/out transfer func
338  * updates, viewport offset changes, recout size changes and pixel depth changes.
339  * This update can be done at ISR, but we want to minimize how often this happens.
340  *
341  * UPDATE_TYPE_FULL is slow. Really slow. This requires us to recalculate our
342  * bandwidth and clocks, possibly rearrange some pipes and reprogram anything front
343  * end related. Any time viewport dimensions, recout dimensions, scaling ratios or
344  * gamma need to be adjusted or pipe needs to be turned on (or disconnected) we do
345  * a full update. This cannot be done at ISR level and should be a rare event.
346  * Unless someone is stress testing mpo enter/exit, playing with colour or adjusting
347  * underscan we don't expect to see this call at all.
348  */
349
350 enum surface_update_type {
351         UPDATE_TYPE_FAST, /* super fast, safe to execute in isr */
352         UPDATE_TYPE_MED,  /* ISR safe, most of programming needed, no bw/clk change*/
353         UPDATE_TYPE_FULL, /* may need to shuffle resources */
354 };
355
356 /* Forward declaration*/
357 struct dc;
358 struct dc_plane_state;
359 struct dc_state;
360
361
362 struct dc_cap_funcs {
363         bool (*get_dcc_compression_cap)(const struct dc *dc,
364                         const struct dc_dcc_surface_param *input,
365                         struct dc_surface_dcc_cap *output);
366 };
367
368 struct link_training_settings;
369
370 union allow_lttpr_non_transparent_mode {
371         struct {
372                 bool DP1_4A : 1;
373                 bool DP2_0 : 1;
374         } bits;
375         unsigned char raw;
376 };
377
378 /* Structure to hold configuration flags set by dm at dc creation. */
379 struct dc_config {
380         bool gpu_vm_support;
381         bool disable_disp_pll_sharing;
382         bool fbc_support;
383         bool disable_fractional_pwm;
384         bool allow_seamless_boot_optimization;
385         bool seamless_boot_edp_requested;
386         bool edp_not_connected;
387         bool edp_no_power_sequencing;
388         bool force_enum_edp;
389         bool forced_clocks;
390         union allow_lttpr_non_transparent_mode allow_lttpr_non_transparent_mode;
391         bool multi_mon_pp_mclk_switch;
392         bool disable_dmcu;
393         bool enable_4to1MPC;
394         bool enable_windowed_mpo_odm;
395         bool forceHBR2CP2520; // Used for switching between test patterns TPS4 and CP2520
396         uint32_t allow_edp_hotplug_detection;
397         bool clamp_min_dcfclk;
398         uint64_t vblank_alignment_dto_params;
399         uint8_t  vblank_alignment_max_frame_time_diff;
400         bool is_asymmetric_memory;
401         bool is_single_rank_dimm;
402         bool is_vmin_only_asic;
403         bool use_pipe_ctx_sync_logic;
404         bool ignore_dpref_ss;
405         bool enable_mipi_converter_optimization;
406         bool use_default_clock_table;
407         bool force_bios_enable_lttpr;
408         uint8_t force_bios_fixed_vs;
409         int sdpif_request_limit_words_per_umc;
410         bool use_old_fixed_vs_sequence;
411         bool disable_subvp_drr;
412 };
413
414 enum visual_confirm {
415         VISUAL_CONFIRM_DISABLE = 0,
416         VISUAL_CONFIRM_SURFACE = 1,
417         VISUAL_CONFIRM_HDR = 2,
418         VISUAL_CONFIRM_MPCTREE = 4,
419         VISUAL_CONFIRM_PSR = 5,
420         VISUAL_CONFIRM_SWAPCHAIN = 6,
421         VISUAL_CONFIRM_FAMS = 7,
422         VISUAL_CONFIRM_SWIZZLE = 9,
423         VISUAL_CONFIRM_SUBVP = 14,
424 };
425
426 enum dc_psr_power_opts {
427         psr_power_opt_invalid = 0x0,
428         psr_power_opt_smu_opt_static_screen = 0x1,
429         psr_power_opt_z10_static_screen = 0x10,
430         psr_power_opt_ds_disable_allow = 0x100,
431 };
432
433 enum dml_hostvm_override_opts {
434         DML_HOSTVM_NO_OVERRIDE = 0x0,
435         DML_HOSTVM_OVERRIDE_FALSE = 0x1,
436         DML_HOSTVM_OVERRIDE_TRUE = 0x2,
437 };
438
439 enum dcc_option {
440         DCC_ENABLE = 0,
441         DCC_DISABLE = 1,
442         DCC_HALF_REQ_DISALBE = 2,
443 };
444
445 /**
446  * enum pipe_split_policy - Pipe split strategy supported by DCN
447  *
448  * This enum is used to define the pipe split policy supported by DCN. By
449  * default, DC favors MPC_SPLIT_DYNAMIC.
450  */
451 enum pipe_split_policy {
452         /**
453          * @MPC_SPLIT_DYNAMIC: DC will automatically decide how to split the
454          * pipe in order to bring the best trade-off between performance and
455          * power consumption. This is the recommended option.
456          */
457         MPC_SPLIT_DYNAMIC = 0,
458
459         /**
460          * @MPC_SPLIT_AVOID: Avoid pipe split, which means that DC will not
461          * try any sort of split optimization.
462          */
463         MPC_SPLIT_AVOID = 1,
464
465         /**
466          * @MPC_SPLIT_AVOID_MULT_DISP: With this option, DC will only try to
467          * optimize the pipe utilization when using a single display; if the
468          * user connects to a second display, DC will avoid pipe split.
469          */
470         MPC_SPLIT_AVOID_MULT_DISP = 2,
471 };
472
473 enum wm_report_mode {
474         WM_REPORT_DEFAULT = 0,
475         WM_REPORT_OVERRIDE = 1,
476 };
477 enum dtm_pstate{
478         dtm_level_p0 = 0,/*highest voltage*/
479         dtm_level_p1,
480         dtm_level_p2,
481         dtm_level_p3,
482         dtm_level_p4,/*when active_display_count = 0*/
483 };
484
485 enum dcn_pwr_state {
486         DCN_PWR_STATE_UNKNOWN = -1,
487         DCN_PWR_STATE_MISSION_MODE = 0,
488         DCN_PWR_STATE_LOW_POWER = 3,
489 };
490
491 enum dcn_zstate_support_state {
492         DCN_ZSTATE_SUPPORT_UNKNOWN,
493         DCN_ZSTATE_SUPPORT_ALLOW,
494         DCN_ZSTATE_SUPPORT_ALLOW_Z8_ONLY,
495         DCN_ZSTATE_SUPPORT_ALLOW_Z8_Z10_ONLY,
496         DCN_ZSTATE_SUPPORT_ALLOW_Z10_ONLY,
497         DCN_ZSTATE_SUPPORT_DISALLOW,
498 };
499
500 /**
501  * struct dc_clocks - DC pipe clocks
502  *
503  * For any clocks that may differ per pipe only the max is stored in this
504  * structure
505  */
506 struct dc_clocks {
507         int dispclk_khz;
508         int actual_dispclk_khz;
509         int dppclk_khz;
510         int actual_dppclk_khz;
511         int disp_dpp_voltage_level_khz;
512         int dcfclk_khz;
513         int socclk_khz;
514         int dcfclk_deep_sleep_khz;
515         int fclk_khz;
516         int phyclk_khz;
517         int dramclk_khz;
518         bool p_state_change_support;
519         enum dcn_zstate_support_state zstate_support;
520         bool dtbclk_en;
521         int ref_dtbclk_khz;
522         bool fclk_p_state_change_support;
523         enum dcn_pwr_state pwr_state;
524         /*
525          * Elements below are not compared for the purposes of
526          * optimization required
527          */
528         bool prev_p_state_change_support;
529         bool fclk_prev_p_state_change_support;
530         int num_ways;
531
532         /*
533          * @fw_based_mclk_switching
534          *
535          * DC has a mechanism that leverage the variable refresh rate to switch
536          * memory clock in cases that we have a large latency to achieve the
537          * memory clock change and a short vblank window. DC has some
538          * requirements to enable this feature, and this field describes if the
539          * system support or not such a feature.
540          */
541         bool fw_based_mclk_switching;
542         bool fw_based_mclk_switching_shut_down;
543         int prev_num_ways;
544         enum dtm_pstate dtm_level;
545         int max_supported_dppclk_khz;
546         int max_supported_dispclk_khz;
547         int bw_dppclk_khz; /*a copy of dppclk_khz*/
548         int bw_dispclk_khz;
549 };
550
551 struct dc_bw_validation_profile {
552         bool enable;
553
554         unsigned long long total_ticks;
555         unsigned long long voltage_level_ticks;
556         unsigned long long watermark_ticks;
557         unsigned long long rq_dlg_ticks;
558
559         unsigned long long total_count;
560         unsigned long long skip_fast_count;
561         unsigned long long skip_pass_count;
562         unsigned long long skip_fail_count;
563 };
564
565 #define BW_VAL_TRACE_SETUP() \
566                 unsigned long long end_tick = 0; \
567                 unsigned long long voltage_level_tick = 0; \
568                 unsigned long long watermark_tick = 0; \
569                 unsigned long long start_tick = dc->debug.bw_val_profile.enable ? \
570                                 dm_get_timestamp(dc->ctx) : 0
571
572 #define BW_VAL_TRACE_COUNT() \
573                 if (dc->debug.bw_val_profile.enable) \
574                         dc->debug.bw_val_profile.total_count++
575
576 #define BW_VAL_TRACE_SKIP(status) \
577                 if (dc->debug.bw_val_profile.enable) { \
578                         if (!voltage_level_tick) \
579                                 voltage_level_tick = dm_get_timestamp(dc->ctx); \
580                         dc->debug.bw_val_profile.skip_ ## status ## _count++; \
581                 }
582
583 #define BW_VAL_TRACE_END_VOLTAGE_LEVEL() \
584                 if (dc->debug.bw_val_profile.enable) \
585                         voltage_level_tick = dm_get_timestamp(dc->ctx)
586
587 #define BW_VAL_TRACE_END_WATERMARKS() \
588                 if (dc->debug.bw_val_profile.enable) \
589                         watermark_tick = dm_get_timestamp(dc->ctx)
590
591 #define BW_VAL_TRACE_FINISH() \
592                 if (dc->debug.bw_val_profile.enable) { \
593                         end_tick = dm_get_timestamp(dc->ctx); \
594                         dc->debug.bw_val_profile.total_ticks += end_tick - start_tick; \
595                         dc->debug.bw_val_profile.voltage_level_ticks += voltage_level_tick - start_tick; \
596                         if (watermark_tick) { \
597                                 dc->debug.bw_val_profile.watermark_ticks += watermark_tick - voltage_level_tick; \
598                                 dc->debug.bw_val_profile.rq_dlg_ticks += end_tick - watermark_tick; \
599                         } \
600                 }
601
602 union mem_low_power_enable_options {
603         struct {
604                 bool vga: 1;
605                 bool i2c: 1;
606                 bool dmcu: 1;
607                 bool dscl: 1;
608                 bool cm: 1;
609                 bool mpc: 1;
610                 bool optc: 1;
611                 bool vpg: 1;
612                 bool afmt: 1;
613         } bits;
614         uint32_t u32All;
615 };
616
617 union root_clock_optimization_options {
618         struct {
619                 bool dpp: 1;
620                 bool dsc: 1;
621                 bool hdmistream: 1;
622                 bool hdmichar: 1;
623                 bool dpstream: 1;
624                 bool symclk32_se: 1;
625                 bool symclk32_le: 1;
626                 bool symclk_fe: 1;
627                 bool physymclk: 1;
628                 bool dpiasymclk: 1;
629                 uint32_t reserved: 22;
630         } bits;
631         uint32_t u32All;
632 };
633
634 union dpia_debug_options {
635         struct {
636                 uint32_t disable_dpia:1; /* bit 0 */
637                 uint32_t force_non_lttpr:1; /* bit 1 */
638                 uint32_t extend_aux_rd_interval:1; /* bit 2 */
639                 uint32_t disable_mst_dsc_work_around:1; /* bit 3 */
640                 uint32_t enable_force_tbt3_work_around:1; /* bit 4 */
641                 uint32_t reserved:27;
642         } bits;
643         uint32_t raw;
644 };
645
646 /* AUX wake work around options
647  * 0: enable/disable work around
648  * 1: use default timeout LINK_AUX_WAKE_TIMEOUT_MS
649  * 15-2: reserved
650  * 31-16: timeout in ms
651  */
652 union aux_wake_wa_options {
653         struct {
654                 uint32_t enable_wa : 1;
655                 uint32_t use_default_timeout : 1;
656                 uint32_t rsvd: 14;
657                 uint32_t timeout_ms : 16;
658         } bits;
659         uint32_t raw;
660 };
661
662 struct dc_debug_data {
663         uint32_t ltFailCount;
664         uint32_t i2cErrorCount;
665         uint32_t auxErrorCount;
666 };
667
668 struct dc_phy_addr_space_config {
669         struct {
670                 uint64_t start_addr;
671                 uint64_t end_addr;
672                 uint64_t fb_top;
673                 uint64_t fb_offset;
674                 uint64_t fb_base;
675                 uint64_t agp_top;
676                 uint64_t agp_bot;
677                 uint64_t agp_base;
678         } system_aperture;
679
680         struct {
681                 uint64_t page_table_start_addr;
682                 uint64_t page_table_end_addr;
683                 uint64_t page_table_base_addr;
684                 bool base_addr_is_mc_addr;
685         } gart_config;
686
687         bool valid;
688         bool is_hvm_enabled;
689         uint64_t page_table_default_page_addr;
690 };
691
692 struct dc_virtual_addr_space_config {
693         uint64_t        page_table_base_addr;
694         uint64_t        page_table_start_addr;
695         uint64_t        page_table_end_addr;
696         uint32_t        page_table_block_size_in_bytes;
697         uint8_t         page_table_depth; // 1 = 1 level, 2 = 2 level, etc.  0 = invalid
698 };
699
700 struct dc_bounding_box_overrides {
701         int sr_exit_time_ns;
702         int sr_enter_plus_exit_time_ns;
703         int urgent_latency_ns;
704         int percent_of_ideal_drambw;
705         int dram_clock_change_latency_ns;
706         int dummy_clock_change_latency_ns;
707         int fclk_clock_change_latency_ns;
708         /* This forces a hard min on the DCFCLK we use
709          * for DML.  Unlike the debug option for forcing
710          * DCFCLK, this override affects watermark calculations
711          */
712         int min_dcfclk_mhz;
713 };
714
715 struct dc_state;
716 struct resource_pool;
717 struct dce_hwseq;
718 struct link_service;
719
720 /**
721  * struct dc_debug_options - DC debug struct
722  *
723  * This struct provides a simple mechanism for developers to change some
724  * configurations, enable/disable features, and activate extra debug options.
725  * This can be very handy to narrow down whether some specific feature is
726  * causing an issue or not.
727  */
728 struct dc_debug_options {
729         bool native422_support;
730         bool disable_dsc;
731         enum visual_confirm visual_confirm;
732         int visual_confirm_rect_height;
733
734         bool sanity_checks;
735         bool max_disp_clk;
736         bool surface_trace;
737         bool timing_trace;
738         bool clock_trace;
739         bool validation_trace;
740         bool bandwidth_calcs_trace;
741         int max_downscale_src_width;
742
743         /* stutter efficiency related */
744         bool disable_stutter;
745         bool use_max_lb;
746         enum dcc_option disable_dcc;
747
748         /**
749          * @pipe_split_policy: Define which pipe split policy is used by the
750          * display core.
751          */
752         enum pipe_split_policy pipe_split_policy;
753         bool force_single_disp_pipe_split;
754         bool voltage_align_fclk;
755         bool disable_min_fclk;
756
757         bool disable_dfs_bypass;
758         bool disable_dpp_power_gate;
759         bool disable_hubp_power_gate;
760         bool disable_dsc_power_gate;
761         int dsc_min_slice_height_override;
762         int dsc_bpp_increment_div;
763         bool disable_pplib_wm_range;
764         enum wm_report_mode pplib_wm_report_mode;
765         unsigned int min_disp_clk_khz;
766         unsigned int min_dpp_clk_khz;
767         unsigned int min_dram_clk_khz;
768         int sr_exit_time_dpm0_ns;
769         int sr_enter_plus_exit_time_dpm0_ns;
770         int sr_exit_time_ns;
771         int sr_enter_plus_exit_time_ns;
772         int urgent_latency_ns;
773         uint32_t underflow_assert_delay_us;
774         int percent_of_ideal_drambw;
775         int dram_clock_change_latency_ns;
776         bool optimized_watermark;
777         int always_scale;
778         bool disable_pplib_clock_request;
779         bool disable_clock_gate;
780         bool disable_mem_low_power;
781         bool pstate_enabled;
782         bool disable_dmcu;
783         bool force_abm_enable;
784         bool disable_stereo_support;
785         bool vsr_support;
786         bool performance_trace;
787         bool az_endpoint_mute_only;
788         bool always_use_regamma;
789         bool recovery_enabled;
790         bool avoid_vbios_exec_table;
791         bool scl_reset_length10;
792         bool hdmi20_disable;
793         bool skip_detection_link_training;
794         uint32_t edid_read_retry_times;
795         unsigned int force_odm_combine; //bit vector based on otg inst
796         unsigned int seamless_boot_odm_combine;
797         unsigned int force_odm_combine_4to1; //bit vector based on otg inst
798         int minimum_z8_residency_time;
799         bool disable_z9_mpc;
800         unsigned int force_fclk_khz;
801         bool enable_tri_buf;
802         bool dmub_offload_enabled;
803         bool dmcub_emulation;
804         bool disable_idle_power_optimizations;
805         unsigned int mall_size_override;
806         unsigned int mall_additional_timer_percent;
807         bool mall_error_as_fatal;
808         bool dmub_command_table; /* for testing only */
809         struct dc_bw_validation_profile bw_val_profile;
810         bool disable_fec;
811         bool disable_48mhz_pwrdwn;
812         /* This forces a hard min on the DCFCLK requested to SMU/PP
813          * watermarks are not affected.
814          */
815         unsigned int force_min_dcfclk_mhz;
816         int dwb_fi_phase;
817         bool disable_timing_sync;
818         bool cm_in_bypass;
819         int force_clock_mode;/*every mode change.*/
820
821         bool disable_dram_clock_change_vactive_support;
822         bool validate_dml_output;
823         bool enable_dmcub_surface_flip;
824         bool usbc_combo_phy_reset_wa;
825         bool enable_dram_clock_change_one_display_vactive;
826         /* TODO - remove once tested */
827         bool legacy_dp2_lt;
828         bool set_mst_en_for_sst;
829         bool disable_uhbr;
830         bool force_dp2_lt_fallback_method;
831         bool ignore_cable_id;
832         union mem_low_power_enable_options enable_mem_low_power;
833         union root_clock_optimization_options root_clock_optimization;
834         bool hpo_optimization;
835         bool force_vblank_alignment;
836
837         /* Enable dmub aux for legacy ddc */
838         bool enable_dmub_aux_for_legacy_ddc;
839         bool disable_fams;
840         /* FEC/PSR1 sequence enable delay in 100us */
841         uint8_t fec_enable_delay_in100us;
842         bool enable_driver_sequence_debug;
843         enum det_size crb_alloc_policy;
844         int crb_alloc_policy_min_disp_count;
845         bool disable_z10;
846         bool enable_z9_disable_interface;
847         bool psr_skip_crtc_disable;
848         union dpia_debug_options dpia_debug;
849         bool disable_fixed_vs_aux_timeout_wa;
850         bool force_disable_subvp;
851         bool force_subvp_mclk_switch;
852         bool allow_sw_cursor_fallback;
853         unsigned int force_subvp_num_ways;
854         unsigned int force_mall_ss_num_ways;
855         bool alloc_extra_way_for_cursor;
856         uint32_t subvp_extra_lines;
857         bool force_usr_allow;
858         /* uses value at boot and disables switch */
859         bool disable_dtb_ref_clk_switch;
860         bool extended_blank_optimization;
861         union aux_wake_wa_options aux_wake_wa;
862         uint32_t mst_start_top_delay;
863         uint8_t psr_power_use_phy_fsm;
864         enum dml_hostvm_override_opts dml_hostvm_override;
865         bool dml_disallow_alternate_prefetch_modes;
866         bool use_legacy_soc_bb_mechanism;
867         bool exit_idle_opt_for_cursor_updates;
868         bool enable_single_display_2to1_odm_policy;
869         bool enable_double_buffered_dsc_pg_support;
870         bool enable_dp_dig_pixel_rate_div_policy;
871         enum lttpr_mode lttpr_mode_override;
872         unsigned int dsc_delay_factor_wa_x1000;
873         unsigned int min_prefetch_in_strobe_ns;
874         bool disable_unbounded_requesting;
875         bool dig_fifo_off_in_blank;
876         bool temp_mst_deallocation_sequence;
877         bool override_dispclk_programming;
878         bool disable_fpo_optimizations;
879         bool support_eDP1_5;
880         uint32_t fpo_vactive_margin_us;
881         bool disable_fpo_vactive;
882         bool disable_boot_optimizations;
883         bool override_odm_optimization;
884         bool minimize_dispclk_using_odm;
885         bool disable_subvp_high_refresh;
886 };
887
888 struct gpu_info_soc_bounding_box_v1_0;
889 struct dc {
890         struct dc_debug_options debug;
891         struct dc_versions versions;
892         struct dc_caps caps;
893         struct dc_cap_funcs cap_funcs;
894         struct dc_config config;
895         struct dc_bounding_box_overrides bb_overrides;
896         struct dc_bug_wa work_arounds;
897         struct dc_context *ctx;
898         struct dc_phy_addr_space_config vm_pa_config;
899
900         uint8_t link_count;
901         struct dc_link *links[MAX_PIPES * 2];
902         struct link_service *link_srv;
903
904         struct dc_state *current_state;
905         struct resource_pool *res_pool;
906
907         struct clk_mgr *clk_mgr;
908
909         /* Display Engine Clock levels */
910         struct dm_pp_clock_levels sclk_lvls;
911
912         /* Inputs into BW and WM calculations. */
913         struct bw_calcs_dceip *bw_dceip;
914         struct bw_calcs_vbios *bw_vbios;
915         struct dcn_soc_bounding_box *dcn_soc;
916         struct dcn_ip_params *dcn_ip;
917         struct display_mode_lib dml;
918
919         /* HW functions */
920         struct hw_sequencer_funcs hwss;
921         struct dce_hwseq *hwseq;
922
923         /* Require to optimize clocks and bandwidth for added/removed planes */
924         bool optimized_required;
925         bool wm_optimized_required;
926         bool idle_optimizations_allowed;
927         bool enable_c20_dtm_b0;
928
929         /* Require to maintain clocks and bandwidth for UEFI enabled HW */
930
931         /* FBC compressor */
932         struct compressor *fbc_compressor;
933
934         struct dc_debug_data debug_data;
935         struct dpcd_vendor_signature vendor_signature;
936
937         const char *build_id;
938         struct vm_helper *vm_helper;
939
940         uint32_t *dcn_reg_offsets;
941         uint32_t *nbio_reg_offsets;
942
943         /* Scratch memory */
944         struct {
945                 struct {
946                         /*
947                          * For matching clock_limits table in driver with table
948                          * from PMFW.
949                          */
950                         struct _vcs_dpi_voltage_scaling_st clock_limits[DC__VOLTAGE_STATES];
951                 } update_bw_bounding_box;
952         } scratch;
953 };
954
955 enum frame_buffer_mode {
956         FRAME_BUFFER_MODE_LOCAL_ONLY = 0,
957         FRAME_BUFFER_MODE_ZFB_ONLY,
958         FRAME_BUFFER_MODE_MIXED_ZFB_AND_LOCAL,
959 } ;
960
961 struct dchub_init_data {
962         int64_t zfb_phys_addr_base;
963         int64_t zfb_mc_base_addr;
964         uint64_t zfb_size_in_byte;
965         enum frame_buffer_mode fb_mode;
966         bool dchub_initialzied;
967         bool dchub_info_valid;
968 };
969
970 struct dc_init_data {
971         struct hw_asic_id asic_id;
972         void *driver; /* ctx */
973         struct cgs_device *cgs_device;
974         struct dc_bounding_box_overrides bb_overrides;
975
976         int num_virtual_links;
977         /*
978          * If 'vbios_override' not NULL, it will be called instead
979          * of the real VBIOS. Intended use is Diagnostics on FPGA.
980          */
981         struct dc_bios *vbios_override;
982         enum dce_environment dce_environment;
983
984         struct dmub_offload_funcs *dmub_if;
985         struct dc_reg_helper_state *dmub_offload;
986
987         struct dc_config flags;
988         uint64_t log_mask;
989
990         struct dpcd_vendor_signature vendor_signature;
991         bool force_smu_not_present;
992         /*
993          * IP offset for run time initializaion of register addresses
994          *
995          * DCN3.5+ will fail dc_create() if these fields are null for them. They are
996          * applicable starting with DCN32/321 and are not used for ASICs upstreamed
997          * before them.
998          */
999         uint32_t *dcn_reg_offsets;
1000         uint32_t *nbio_reg_offsets;
1001 };
1002
1003 struct dc_callback_init {
1004         struct cp_psp cp_psp;
1005 };
1006
1007 struct dc *dc_create(const struct dc_init_data *init_params);
1008 void dc_hardware_init(struct dc *dc);
1009
1010 int dc_get_vmid_use_vector(struct dc *dc);
1011 void dc_setup_vm_context(struct dc *dc, struct dc_virtual_addr_space_config *va_config, int vmid);
1012 /* Returns the number of vmids supported */
1013 int dc_setup_system_context(struct dc *dc, struct dc_phy_addr_space_config *pa_config);
1014 void dc_init_callbacks(struct dc *dc,
1015                 const struct dc_callback_init *init_params);
1016 void dc_deinit_callbacks(struct dc *dc);
1017 void dc_destroy(struct dc **dc);
1018
1019 /* Surface Interfaces */
1020
1021 enum {
1022         TRANSFER_FUNC_POINTS = 1025
1023 };
1024
1025 struct dc_hdr_static_metadata {
1026         /* display chromaticities and white point in units of 0.00001 */
1027         unsigned int chromaticity_green_x;
1028         unsigned int chromaticity_green_y;
1029         unsigned int chromaticity_blue_x;
1030         unsigned int chromaticity_blue_y;
1031         unsigned int chromaticity_red_x;
1032         unsigned int chromaticity_red_y;
1033         unsigned int chromaticity_white_point_x;
1034         unsigned int chromaticity_white_point_y;
1035
1036         uint32_t min_luminance;
1037         uint32_t max_luminance;
1038         uint32_t maximum_content_light_level;
1039         uint32_t maximum_frame_average_light_level;
1040 };
1041
1042 enum dc_transfer_func_type {
1043         TF_TYPE_PREDEFINED,
1044         TF_TYPE_DISTRIBUTED_POINTS,
1045         TF_TYPE_BYPASS,
1046         TF_TYPE_HWPWL
1047 };
1048
1049 struct dc_transfer_func_distributed_points {
1050         struct fixed31_32 red[TRANSFER_FUNC_POINTS];
1051         struct fixed31_32 green[TRANSFER_FUNC_POINTS];
1052         struct fixed31_32 blue[TRANSFER_FUNC_POINTS];
1053
1054         uint16_t end_exponent;
1055         uint16_t x_point_at_y1_red;
1056         uint16_t x_point_at_y1_green;
1057         uint16_t x_point_at_y1_blue;
1058 };
1059
1060 enum dc_transfer_func_predefined {
1061         TRANSFER_FUNCTION_SRGB,
1062         TRANSFER_FUNCTION_BT709,
1063         TRANSFER_FUNCTION_PQ,
1064         TRANSFER_FUNCTION_LINEAR,
1065         TRANSFER_FUNCTION_UNITY,
1066         TRANSFER_FUNCTION_HLG,
1067         TRANSFER_FUNCTION_HLG12,
1068         TRANSFER_FUNCTION_GAMMA22,
1069         TRANSFER_FUNCTION_GAMMA24,
1070         TRANSFER_FUNCTION_GAMMA26
1071 };
1072
1073
1074 struct dc_transfer_func {
1075         struct kref refcount;
1076         enum dc_transfer_func_type type;
1077         enum dc_transfer_func_predefined tf;
1078         /* FP16 1.0 reference level in nits, default is 80 nits, only for PQ*/
1079         uint32_t sdr_ref_white_level;
1080         union {
1081                 struct pwl_params pwl;
1082                 struct dc_transfer_func_distributed_points tf_pts;
1083         };
1084 };
1085
1086
1087 union dc_3dlut_state {
1088         struct {
1089                 uint32_t initialized:1;         /*if 3dlut is went through color module for initialization */
1090                 uint32_t rmu_idx_valid:1;       /*if mux settings are valid*/
1091                 uint32_t rmu_mux_num:3;         /*index of mux to use*/
1092                 uint32_t mpc_rmu0_mux:4;        /*select mpcc on mux, one of the following : mpcc0, mpcc1, mpcc2, mpcc3*/
1093                 uint32_t mpc_rmu1_mux:4;
1094                 uint32_t mpc_rmu2_mux:4;
1095                 uint32_t reserved:15;
1096         } bits;
1097         uint32_t raw;
1098 };
1099
1100
1101 struct dc_3dlut {
1102         struct kref refcount;
1103         struct tetrahedral_params lut_3d;
1104         struct fixed31_32 hdr_multiplier;
1105         union dc_3dlut_state state;
1106 };
1107 /*
1108  * This structure is filled in by dc_surface_get_status and contains
1109  * the last requested address and the currently active address so the called
1110  * can determine if there are any outstanding flips
1111  */
1112 struct dc_plane_status {
1113         struct dc_plane_address requested_address;
1114         struct dc_plane_address current_address;
1115         bool is_flip_pending;
1116         bool is_right_eye;
1117 };
1118
1119 union surface_update_flags {
1120
1121         struct {
1122                 uint32_t addr_update:1;
1123                 /* Medium updates */
1124                 uint32_t dcc_change:1;
1125                 uint32_t color_space_change:1;
1126                 uint32_t horizontal_mirror_change:1;
1127                 uint32_t per_pixel_alpha_change:1;
1128                 uint32_t global_alpha_change:1;
1129                 uint32_t hdr_mult:1;
1130                 uint32_t rotation_change:1;
1131                 uint32_t swizzle_change:1;
1132                 uint32_t scaling_change:1;
1133                 uint32_t position_change:1;
1134                 uint32_t in_transfer_func_change:1;
1135                 uint32_t input_csc_change:1;
1136                 uint32_t coeff_reduction_change:1;
1137                 uint32_t output_tf_change:1;
1138                 uint32_t pixel_format_change:1;
1139                 uint32_t plane_size_change:1;
1140                 uint32_t gamut_remap_change:1;
1141
1142                 /* Full updates */
1143                 uint32_t new_plane:1;
1144                 uint32_t bpp_change:1;
1145                 uint32_t gamma_change:1;
1146                 uint32_t bandwidth_change:1;
1147                 uint32_t clock_change:1;
1148                 uint32_t stereo_format_change:1;
1149                 uint32_t lut_3d:1;
1150                 uint32_t tmz_changed:1;
1151                 uint32_t full_update:1;
1152         } bits;
1153
1154         uint32_t raw;
1155 };
1156
1157 struct dc_plane_state {
1158         struct dc_plane_address address;
1159         struct dc_plane_flip_time time;
1160         bool triplebuffer_flips;
1161         struct scaling_taps scaling_quality;
1162         struct rect src_rect;
1163         struct rect dst_rect;
1164         struct rect clip_rect;
1165
1166         struct plane_size plane_size;
1167         union dc_tiling_info tiling_info;
1168
1169         struct dc_plane_dcc_param dcc;
1170
1171         struct dc_gamma *gamma_correction;
1172         struct dc_transfer_func *in_transfer_func;
1173         struct dc_bias_and_scale *bias_and_scale;
1174         struct dc_csc_transform input_csc_color_matrix;
1175         struct fixed31_32 coeff_reduction_factor;
1176         struct fixed31_32 hdr_mult;
1177         struct colorspace_transform gamut_remap_matrix;
1178
1179         // TODO: No longer used, remove
1180         struct dc_hdr_static_metadata hdr_static_ctx;
1181
1182         enum dc_color_space color_space;
1183
1184         struct dc_3dlut *lut3d_func;
1185         struct dc_transfer_func *in_shaper_func;
1186         struct dc_transfer_func *blend_tf;
1187
1188         struct dc_transfer_func *gamcor_tf;
1189         enum surface_pixel_format format;
1190         enum dc_rotation_angle rotation;
1191         enum plane_stereo_format stereo_format;
1192
1193         bool is_tiling_rotated;
1194         bool per_pixel_alpha;
1195         bool pre_multiplied_alpha;
1196         bool global_alpha;
1197         int  global_alpha_value;
1198         bool visible;
1199         bool flip_immediate;
1200         bool horizontal_mirror;
1201         int layer_index;
1202
1203         union surface_update_flags update_flags;
1204         bool flip_int_enabled;
1205         bool skip_manual_trigger;
1206
1207         /* private to DC core */
1208         struct dc_plane_status status;
1209         struct dc_context *ctx;
1210
1211         /* HACK: Workaround for forcing full reprogramming under some conditions */
1212         bool force_full_update;
1213
1214         bool is_phantom; // TODO: Change mall_stream_config into mall_plane_config instead
1215
1216         /* private to dc_surface.c */
1217         enum dc_irq_source irq_source;
1218         struct kref refcount;
1219         struct tg_color visual_confirm_color;
1220
1221         bool is_statically_allocated;
1222 };
1223
1224 struct dc_plane_info {
1225         struct plane_size plane_size;
1226         union dc_tiling_info tiling_info;
1227         struct dc_plane_dcc_param dcc;
1228         enum surface_pixel_format format;
1229         enum dc_rotation_angle rotation;
1230         enum plane_stereo_format stereo_format;
1231         enum dc_color_space color_space;
1232         bool horizontal_mirror;
1233         bool visible;
1234         bool per_pixel_alpha;
1235         bool pre_multiplied_alpha;
1236         bool global_alpha;
1237         int  global_alpha_value;
1238         bool input_csc_enabled;
1239         int layer_index;
1240 };
1241
1242 struct dc_scaling_info {
1243         struct rect src_rect;
1244         struct rect dst_rect;
1245         struct rect clip_rect;
1246         struct scaling_taps scaling_quality;
1247 };
1248
1249 struct dc_surface_update {
1250         struct dc_plane_state *surface;
1251
1252         /* isr safe update parameters.  null means no updates */
1253         const struct dc_flip_addrs *flip_addr;
1254         const struct dc_plane_info *plane_info;
1255         const struct dc_scaling_info *scaling_info;
1256         struct fixed31_32 hdr_mult;
1257         /* following updates require alloc/sleep/spin that is not isr safe,
1258          * null means no updates
1259          */
1260         const struct dc_gamma *gamma;
1261         const struct dc_transfer_func *in_transfer_func;
1262
1263         const struct dc_csc_transform *input_csc_color_matrix;
1264         const struct fixed31_32 *coeff_reduction_factor;
1265         const struct dc_transfer_func *func_shaper;
1266         const struct dc_3dlut *lut3d_func;
1267         const struct dc_transfer_func *blend_tf;
1268         const struct colorspace_transform *gamut_remap_matrix;
1269 };
1270
1271 /*
1272  * Create a new surface with default parameters;
1273  */
1274 struct dc_plane_state *dc_create_plane_state(struct dc *dc);
1275 const struct dc_plane_status *dc_plane_get_status(
1276                 const struct dc_plane_state *plane_state);
1277
1278 void dc_plane_state_retain(struct dc_plane_state *plane_state);
1279 void dc_plane_state_release(struct dc_plane_state *plane_state);
1280
1281 void dc_gamma_retain(struct dc_gamma *dc_gamma);
1282 void dc_gamma_release(struct dc_gamma **dc_gamma);
1283 struct dc_gamma *dc_create_gamma(void);
1284
1285 void dc_transfer_func_retain(struct dc_transfer_func *dc_tf);
1286 void dc_transfer_func_release(struct dc_transfer_func *dc_tf);
1287 struct dc_transfer_func *dc_create_transfer_func(void);
1288
1289 struct dc_3dlut *dc_create_3dlut_func(void);
1290 void dc_3dlut_func_release(struct dc_3dlut *lut);
1291 void dc_3dlut_func_retain(struct dc_3dlut *lut);
1292
1293 void dc_post_update_surfaces_to_stream(
1294                 struct dc *dc);
1295
1296 #include "dc_stream.h"
1297
1298 /**
1299  * struct dc_validation_set - Struct to store surface/stream associations for validation
1300  */
1301 struct dc_validation_set {
1302         /**
1303          * @stream: Stream state properties
1304          */
1305         struct dc_stream_state *stream;
1306
1307         /**
1308          * @plane_state: Surface state
1309          */
1310         struct dc_plane_state *plane_states[MAX_SURFACES];
1311
1312         /**
1313          * @plane_count: Total of active planes
1314          */
1315         uint8_t plane_count;
1316 };
1317
1318 bool dc_validate_boot_timing(const struct dc *dc,
1319                                 const struct dc_sink *sink,
1320                                 struct dc_crtc_timing *crtc_timing);
1321
1322 enum dc_status dc_validate_plane(struct dc *dc, const struct dc_plane_state *plane_state);
1323
1324 void get_clock_requirements_for_state(struct dc_state *state, struct AsicStateEx *info);
1325
1326 enum dc_status dc_validate_with_context(struct dc *dc,
1327                                         const struct dc_validation_set set[],
1328                                         int set_count,
1329                                         struct dc_state *context,
1330                                         bool fast_validate);
1331
1332 bool dc_set_generic_gpio_for_stereo(bool enable,
1333                 struct gpio_service *gpio_service);
1334
1335 /*
1336  * fast_validate: we return after determining if we can support the new state,
1337  * but before we populate the programming info
1338  */
1339 enum dc_status dc_validate_global_state(
1340                 struct dc *dc,
1341                 struct dc_state *new_ctx,
1342                 bool fast_validate);
1343
1344
1345 void dc_resource_state_construct(
1346                 const struct dc *dc,
1347                 struct dc_state *dst_ctx);
1348
1349 bool dc_acquire_release_mpc_3dlut(
1350                 struct dc *dc, bool acquire,
1351                 struct dc_stream_state *stream,
1352                 struct dc_3dlut **lut,
1353                 struct dc_transfer_func **shaper);
1354
1355 void dc_resource_state_copy_construct(
1356                 const struct dc_state *src_ctx,
1357                 struct dc_state *dst_ctx);
1358
1359 void dc_resource_state_copy_construct_current(
1360                 const struct dc *dc,
1361                 struct dc_state *dst_ctx);
1362
1363 void dc_resource_state_destruct(struct dc_state *context);
1364
1365 bool dc_resource_is_dsc_encoding_supported(const struct dc *dc);
1366
1367 enum dc_status dc_commit_streams(struct dc *dc,
1368                                  struct dc_stream_state *streams[],
1369                                  uint8_t stream_count);
1370
1371 struct dc_state *dc_create_state(struct dc *dc);
1372 struct dc_state *dc_copy_state(struct dc_state *src_ctx);
1373 void dc_retain_state(struct dc_state *context);
1374 void dc_release_state(struct dc_state *context);
1375
1376 struct dc_plane_state *dc_get_surface_for_mpcc(struct dc *dc,
1377                 struct dc_stream_state *stream,
1378                 int mpcc_inst);
1379
1380
1381 uint32_t dc_get_opp_for_plane(struct dc *dc, struct dc_plane_state *plane);
1382
1383 /* The function returns minimum bandwidth required to drive a given timing
1384  * return - minimum required timing bandwidth in kbps.
1385  */
1386 uint32_t dc_bandwidth_in_kbps_from_timing(const struct dc_crtc_timing *timing);
1387
1388 /* Link Interfaces */
1389 /*
1390  * A link contains one or more sinks and their connected status.
1391  * The currently active signal type (HDMI, DP-SST, DP-MST) is also reported.
1392  */
1393 struct dc_link {
1394         struct dc_sink *remote_sinks[MAX_SINKS_PER_LINK];
1395         unsigned int sink_count;
1396         struct dc_sink *local_sink;
1397         unsigned int link_index;
1398         enum dc_connection_type type;
1399         enum signal_type connector_signal;
1400         enum dc_irq_source irq_source_hpd;
1401         enum dc_irq_source irq_source_hpd_rx;/* aka DP Short Pulse  */
1402
1403         bool is_hpd_filter_disabled;
1404         bool dp_ss_off;
1405
1406         /**
1407          * @link_state_valid:
1408          *
1409          * If there is no link and local sink, this variable should be set to
1410          * false. Otherwise, it should be set to true; usually, the function
1411          * core_link_enable_stream sets this field to true.
1412          */
1413         bool link_state_valid;
1414         bool aux_access_disabled;
1415         bool sync_lt_in_progress;
1416         bool skip_stream_reenable;
1417         bool is_internal_display;
1418         /** @todo Rename. Flag an endpoint as having a programmable mapping to a DIG encoder. */
1419         bool is_dig_mapping_flexible;
1420         bool hpd_status; /* HPD status of link without physical HPD pin. */
1421         bool is_hpd_pending; /* Indicates a new received hpd */
1422         bool is_automated; /* Indicates automated testing */
1423
1424         bool edp_sink_present;
1425
1426         struct dp_trace dp_trace;
1427
1428         /* caps is the same as reported_link_cap. link_traing use
1429          * reported_link_cap. Will clean up.  TODO
1430          */
1431         struct dc_link_settings reported_link_cap;
1432         struct dc_link_settings verified_link_cap;
1433         struct dc_link_settings cur_link_settings;
1434         struct dc_lane_settings cur_lane_setting[LANE_COUNT_DP_MAX];
1435         struct dc_link_settings preferred_link_setting;
1436         /* preferred_training_settings are override values that
1437          * come from DM. DM is responsible for the memory
1438          * management of the override pointers.
1439          */
1440         struct dc_link_training_overrides preferred_training_settings;
1441         struct dp_audio_test_data audio_test_data;
1442
1443         uint8_t ddc_hw_inst;
1444
1445         uint8_t hpd_src;
1446
1447         uint8_t link_enc_hw_inst;
1448         /* DIG link encoder ID. Used as index in link encoder resource pool.
1449          * For links with fixed mapping to DIG, this is not changed after dc_link
1450          * object creation.
1451          */
1452         enum engine_id eng_id;
1453
1454         bool test_pattern_enabled;
1455         union compliance_test_state compliance_test_state;
1456
1457         void *priv;
1458
1459         struct ddc_service *ddc;
1460
1461         enum dp_panel_mode panel_mode;
1462         bool aux_mode;
1463
1464         /* Private to DC core */
1465
1466         const struct dc *dc;
1467
1468         struct dc_context *ctx;
1469
1470         struct panel_cntl *panel_cntl;
1471         struct link_encoder *link_enc;
1472         struct graphics_object_id link_id;
1473         /* Endpoint type distinguishes display endpoints which do not have entries
1474          * in the BIOS connector table from those that do. Helps when tracking link
1475          * encoder to display endpoint assignments.
1476          */
1477         enum display_endpoint_type ep_type;
1478         union ddi_channel_mapping ddi_channel_mapping;
1479         struct connector_device_tag_info device_tag;
1480         struct dpcd_caps dpcd_caps;
1481         uint32_t dongle_max_pix_clk;
1482         unsigned short chip_caps;
1483         unsigned int dpcd_sink_count;
1484         struct hdcp_caps hdcp_caps;
1485         enum edp_revision edp_revision;
1486         union dpcd_sink_ext_caps dpcd_sink_ext_caps;
1487
1488         struct psr_settings psr_settings;
1489
1490         /* Drive settings read from integrated info table */
1491         struct dc_lane_settings bios_forced_drive_settings;
1492
1493         /* Vendor specific LTTPR workaround variables */
1494         uint8_t vendor_specific_lttpr_link_rate_wa;
1495         bool apply_vendor_specific_lttpr_link_rate_wa;
1496
1497         /* MST record stream using this link */
1498         struct link_flags {
1499                 bool dp_keep_receiver_powered;
1500                 bool dp_skip_DID2;
1501                 bool dp_skip_reset_segment;
1502                 bool dp_skip_fs_144hz;
1503                 bool dp_mot_reset_segment;
1504                 /* Some USB4 docks do not handle turning off MST DSC once it has been enabled. */
1505                 bool dpia_mst_dsc_always_on;
1506                 /* Forced DPIA into TBT3 compatibility mode. */
1507                 bool dpia_forced_tbt3_mode;
1508                 bool dongle_mode_timing_override;
1509         } wa_flags;
1510         struct link_mst_stream_allocation_table mst_stream_alloc_table;
1511
1512         struct dc_link_status link_status;
1513         struct dprx_states dprx_states;
1514
1515         struct gpio *hpd_gpio;
1516         enum dc_link_fec_state fec_state;
1517         bool link_powered_externally;   // Used to bypass hardware sequencing delays when panel is powered down forcibly
1518
1519         struct dc_panel_config panel_config;
1520         struct phy_state phy_state;
1521         // BW ALLOCATON USB4 ONLY
1522         struct dc_dpia_bw_alloc dpia_bw_alloc_config;
1523 };
1524
1525 /* Return an enumerated dc_link.
1526  * dc_link order is constant and determined at
1527  * boot time.  They cannot be created or destroyed.
1528  * Use dc_get_caps() to get number of links.
1529  */
1530 struct dc_link *dc_get_link_at_index(struct dc *dc, uint32_t link_index);
1531
1532 /* Return instance id of the edp link. Inst 0 is primary edp link. */
1533 bool dc_get_edp_link_panel_inst(const struct dc *dc,
1534                 const struct dc_link *link,
1535                 unsigned int *inst_out);
1536
1537 /* Return an array of link pointers to edp links. */
1538 void dc_get_edp_links(const struct dc *dc,
1539                 struct dc_link **edp_links,
1540                 int *edp_num);
1541
1542 /* The function initiates detection handshake over the given link. It first
1543  * determines if there are display connections over the link. If so it initiates
1544  * detection protocols supported by the connected receiver device. The function
1545  * contains protocol specific handshake sequences which are sometimes mandatory
1546  * to establish a proper connection between TX and RX. So it is always
1547  * recommended to call this function as the first link operation upon HPD event
1548  * or power up event. Upon completion, the function will update link structure
1549  * in place based on latest RX capabilities. The function may also cause dpms
1550  * to be reset to off for all currently enabled streams to the link. It is DM's
1551  * responsibility to serialize detection and DPMS updates.
1552  *
1553  * @reason - Indicate which event triggers this detection. dc may customize
1554  * detection flow depending on the triggering events.
1555  * return false - if detection is not fully completed. This could happen when
1556  * there is an unrecoverable error during detection or detection is partially
1557  * completed (detection has been delegated to dm mst manager ie.
1558  * link->connection_type == dc_connection_mst_branch when returning false).
1559  * return true - detection is completed, link has been fully updated with latest
1560  * detection result.
1561  */
1562 bool dc_link_detect(struct dc_link *link, enum dc_detect_reason reason);
1563
1564 struct dc_sink_init_data;
1565
1566 /* When link connection type is dc_connection_mst_branch, remote sink can be
1567  * added to the link. The interface creates a remote sink and associates it with
1568  * current link. The sink will be retained by link until remove remote sink is
1569  * called.
1570  *
1571  * @dc_link - link the remote sink will be added to.
1572  * @edid - byte array of EDID raw data.
1573  * @len - size of the edid in byte
1574  * @init_data -
1575  */
1576 struct dc_sink *dc_link_add_remote_sink(
1577                 struct dc_link *dc_link,
1578                 const uint8_t *edid,
1579                 int len,
1580                 struct dc_sink_init_data *init_data);
1581
1582 /* Remove remote sink from a link with dc_connection_mst_branch connection type.
1583  * @link - link the sink should be removed from
1584  * @sink - sink to be removed.
1585  */
1586 void dc_link_remove_remote_sink(
1587         struct dc_link *link,
1588         struct dc_sink *sink);
1589
1590 /* Enable HPD interrupt handler for a given link */
1591 void dc_link_enable_hpd(const struct dc_link *link);
1592
1593 /* Disable HPD interrupt handler for a given link */
1594 void dc_link_disable_hpd(const struct dc_link *link);
1595
1596 /* determine if there is a sink connected to the link
1597  *
1598  * @type - dc_connection_single if connected, dc_connection_none otherwise.
1599  * return - false if an unexpected error occurs, true otherwise.
1600  *
1601  * NOTE: This function doesn't detect downstream sink connections i.e
1602  * dc_connection_mst_branch, dc_connection_sst_branch. In this case, it will
1603  * return dc_connection_single if the branch device is connected despite of
1604  * downstream sink's connection status.
1605  */
1606 bool dc_link_detect_connection_type(struct dc_link *link,
1607                 enum dc_connection_type *type);
1608
1609 /* query current hpd pin value
1610  * return - true HPD is asserted (HPD high), false otherwise (HPD low)
1611  *
1612  */
1613 bool dc_link_get_hpd_state(struct dc_link *link);
1614
1615 /* Getter for cached link status from given link */
1616 const struct dc_link_status *dc_link_get_status(const struct dc_link *link);
1617
1618 /* enable/disable hardware HPD filter.
1619  *
1620  * @link - The link the HPD pin is associated with.
1621  * @enable = true - enable hardware HPD filter. HPD event will only queued to irq
1622  * handler once after no HPD change has been detected within dc default HPD
1623  * filtering interval since last HPD event. i.e if display keeps toggling hpd
1624  * pulses within default HPD interval, no HPD event will be received until HPD
1625  * toggles have stopped. Then HPD event will be queued to irq handler once after
1626  * dc default HPD filtering interval since last HPD event.
1627  *
1628  * @enable = false - disable hardware HPD filter. HPD event will be queued
1629  * immediately to irq handler after no HPD change has been detected within
1630  * IRQ_HPD (aka HPD short pulse) interval (i.e 2ms).
1631  */
1632 void dc_link_enable_hpd_filter(struct dc_link *link, bool enable);
1633
1634 /* submit i2c read/write payloads through ddc channel
1635  * @link_index - index to a link with ddc in i2c mode
1636  * @cmd - i2c command structure
1637  * return - true if success, false otherwise.
1638  */
1639 bool dc_submit_i2c(
1640                 struct dc *dc,
1641                 uint32_t link_index,
1642                 struct i2c_command *cmd);
1643
1644 /* submit i2c read/write payloads through oem channel
1645  * @link_index - index to a link with ddc in i2c mode
1646  * @cmd - i2c command structure
1647  * return - true if success, false otherwise.
1648  */
1649 bool dc_submit_i2c_oem(
1650                 struct dc *dc,
1651                 struct i2c_command *cmd);
1652
1653 enum aux_return_code_type;
1654 /* Attempt to transfer the given aux payload. This function does not perform
1655  * retries or handle error states. The reply is returned in the payload->reply
1656  * and the result through operation_result. Returns the number of bytes
1657  * transferred,or -1 on a failure.
1658  */
1659 int dc_link_aux_transfer_raw(struct ddc_service *ddc,
1660                 struct aux_payload *payload,
1661                 enum aux_return_code_type *operation_result);
1662
1663 bool dc_is_oem_i2c_device_present(
1664         struct dc *dc,
1665         size_t slave_address
1666 );
1667
1668 /* return true if the connected receiver supports the hdcp version */
1669 bool dc_link_is_hdcp14(struct dc_link *link, enum signal_type signal);
1670 bool dc_link_is_hdcp22(struct dc_link *link, enum signal_type signal);
1671
1672 /* Notify DC about DP RX Interrupt (aka DP IRQ_HPD).
1673  *
1674  * TODO - When defer_handling is true the function will have a different purpose.
1675  * It no longer does complete hpd rx irq handling. We should create a separate
1676  * interface specifically for this case.
1677  *
1678  * Return:
1679  * true - Downstream port status changed. DM should call DC to do the
1680  * detection.
1681  * false - no change in Downstream port status. No further action required
1682  * from DM.
1683  */
1684 bool dc_link_handle_hpd_rx_irq(struct dc_link *dc_link,
1685                 union hpd_irq_data *hpd_irq_dpcd_data, bool *out_link_loss,
1686                 bool defer_handling, bool *has_left_work);
1687 /* handle DP specs define test automation sequence*/
1688 void dc_link_dp_handle_automated_test(struct dc_link *link);
1689
1690 /* handle DP Link loss sequence and try to recover RX link loss with best
1691  * effort
1692  */
1693 void dc_link_dp_handle_link_loss(struct dc_link *link);
1694
1695 /* Determine if hpd rx irq should be handled or ignored
1696  * return true - hpd rx irq should be handled.
1697  * return false - it is safe to ignore hpd rx irq event
1698  */
1699 bool dc_link_dp_allow_hpd_rx_irq(const struct dc_link *link);
1700
1701 /* Determine if link loss is indicated with a given hpd_irq_dpcd_data.
1702  * @link - link the hpd irq data associated with
1703  * @hpd_irq_dpcd_data - input hpd irq data
1704  * return - true if hpd irq data indicates a link lost
1705  */
1706 bool dc_link_check_link_loss_status(struct dc_link *link,
1707                 union hpd_irq_data *hpd_irq_dpcd_data);
1708
1709 /* Read hpd rx irq data from a given link
1710  * @link - link where the hpd irq data should be read from
1711  * @irq_data - output hpd irq data
1712  * return - DC_OK if hpd irq data is read successfully, otherwise hpd irq data
1713  * read has failed.
1714  */
1715 enum dc_status dc_link_dp_read_hpd_rx_irq_data(
1716         struct dc_link *link,
1717         union hpd_irq_data *irq_data);
1718
1719 /* The function clears recorded DP RX states in the link. DM should call this
1720  * function when it is resuming from S3 power state to previously connected links.
1721  *
1722  * TODO - in the future we should consider to expand link resume interface to
1723  * support clearing previous rx states. So we don't have to rely on dm to call
1724  * this interface explicitly.
1725  */
1726 void dc_link_clear_dprx_states(struct dc_link *link);
1727
1728 /* Destruct the mst topology of the link and reset the allocated payload table
1729  *
1730  * NOTE: this should only be called if DM chooses not to call dc_link_detect but
1731  * still wants to reset MST topology on an unplug event */
1732 bool dc_link_reset_cur_dp_mst_topology(struct dc_link *link);
1733
1734 /* The function calculates effective DP link bandwidth when a given link is
1735  * using the given link settings.
1736  *
1737  * return - total effective link bandwidth in kbps.
1738  */
1739 uint32_t dc_link_bandwidth_kbps(
1740         const struct dc_link *link,
1741         const struct dc_link_settings *link_setting);
1742
1743 /* The function takes a snapshot of current link resource allocation state
1744  * @dc: pointer to dc of the dm calling this
1745  * @map: a dc link resource snapshot defined internally to dc.
1746  *
1747  * DM needs to capture a snapshot of current link resource allocation mapping
1748  * and store it in its persistent storage.
1749  *
1750  * Some of the link resource is using first come first serve policy.
1751  * The allocation mapping depends on original hotplug order. This information
1752  * is lost after driver is loaded next time. The snapshot is used in order to
1753  * restore link resource to its previous state so user will get consistent
1754  * link capability allocation across reboot.
1755  *
1756  */
1757 void dc_get_cur_link_res_map(const struct dc *dc, uint32_t *map);
1758
1759 /* This function restores link resource allocation state from a snapshot
1760  * @dc: pointer to dc of the dm calling this
1761  * @map: a dc link resource snapshot defined internally to dc.
1762  *
1763  * DM needs to call this function after initial link detection on boot and
1764  * before first commit streams to restore link resource allocation state
1765  * from previous boot session.
1766  *
1767  * Some of the link resource is using first come first serve policy.
1768  * The allocation mapping depends on original hotplug order. This information
1769  * is lost after driver is loaded next time. The snapshot is used in order to
1770  * restore link resource to its previous state so user will get consistent
1771  * link capability allocation across reboot.
1772  *
1773  */
1774 void dc_restore_link_res_map(const struct dc *dc, uint32_t *map);
1775
1776 /* TODO: this is not meant to be exposed to DM. Should switch to stream update
1777  * interface i.e stream_update->dsc_config
1778  */
1779 bool dc_link_update_dsc_config(struct pipe_ctx *pipe_ctx);
1780
1781 /* translate a raw link rate data to bandwidth in kbps */
1782 uint32_t dc_link_bw_kbps_from_raw_frl_link_rate_data(const struct dc *dc, uint8_t bw);
1783
1784 /* determine the optimal bandwidth given link and required bw.
1785  * @link - current detected link
1786  * @req_bw - requested bandwidth in kbps
1787  * @link_settings - returned most optimal link settings that can fit the
1788  * requested bandwidth
1789  * return - false if link can't support requested bandwidth, true if link
1790  * settings is found.
1791  */
1792 bool dc_link_decide_edp_link_settings(struct dc_link *link,
1793                 struct dc_link_settings *link_settings,
1794                 uint32_t req_bw);
1795
1796 /* return the max dp link settings can be driven by the link without considering
1797  * connected RX device and its capability
1798  */
1799 bool dc_link_dp_get_max_link_enc_cap(const struct dc_link *link,
1800                 struct dc_link_settings *max_link_enc_cap);
1801
1802 /* determine when the link is driving MST mode, what DP link channel coding
1803  * format will be used. The decision will remain unchanged until next HPD event.
1804  *
1805  * @link -  a link with DP RX connection
1806  * return - if stream is committed to this link with MST signal type, type of
1807  * channel coding format dc will choose.
1808  */
1809 enum dp_link_encoding dc_link_dp_mst_decide_link_encoding_format(
1810                 const struct dc_link *link);
1811
1812 /* get max dp link settings the link can enable with all things considered. (i.e
1813  * TX/RX/Cable capabilities and dp override policies.
1814  *
1815  * @link - a link with DP RX connection
1816  * return - max dp link settings the link can enable.
1817  *
1818  */
1819 const struct dc_link_settings *dc_link_get_link_cap(const struct dc_link *link);
1820
1821 /* Check if a RX (ex. DP sink, MST hub, passive or active dongle) is connected
1822  * to a link with dp connector signal type.
1823  * @link - a link with dp connector signal type
1824  * return - true if connected, false otherwise
1825  */
1826 bool dc_link_is_dp_sink_present(struct dc_link *link);
1827
1828 /* Force DP lane settings update to main-link video signal and notify the change
1829  * to DP RX via DPCD. This is a debug interface used for video signal integrity
1830  * tuning purpose. The interface assumes link has already been enabled with DP
1831  * signal.
1832  *
1833  * @lt_settings - a container structure with desired hw_lane_settings
1834  */
1835 void dc_link_set_drive_settings(struct dc *dc,
1836                                 struct link_training_settings *lt_settings,
1837                                 struct dc_link *link);
1838
1839 /* Enable a test pattern in Link or PHY layer in an active link for compliance
1840  * test or debugging purpose. The test pattern will remain until next un-plug.
1841  *
1842  * @link - active link with DP signal output enabled.
1843  * @test_pattern - desired test pattern to output.
1844  * NOTE: set to DP_TEST_PATTERN_VIDEO_MODE to disable previous test pattern.
1845  * @test_pattern_color_space - for video test pattern choose a desired color
1846  * space.
1847  * @p_link_settings - For PHY pattern choose a desired link settings
1848  * @p_custom_pattern - some test pattern will require a custom input to
1849  * customize some pattern details. Otherwise keep it to NULL.
1850  * @cust_pattern_size - size of the custom pattern input.
1851  *
1852  */
1853 bool dc_link_dp_set_test_pattern(
1854         struct dc_link *link,
1855         enum dp_test_pattern test_pattern,
1856         enum dp_test_pattern_color_space test_pattern_color_space,
1857         const struct link_training_settings *p_link_settings,
1858         const unsigned char *p_custom_pattern,
1859         unsigned int cust_pattern_size);
1860
1861 /* Force DP link settings to always use a specific value until reboot to a
1862  * specific link. If link has already been enabled, the interface will also
1863  * switch to desired link settings immediately. This is a debug interface to
1864  * generic dp issue trouble shooting.
1865  */
1866 void dc_link_set_preferred_link_settings(struct dc *dc,
1867                 struct dc_link_settings *link_setting,
1868                 struct dc_link *link);
1869
1870 /* Force DP link to customize a specific link training behavior by overriding to
1871  * standard DP specs defined protocol. This is a debug interface to trouble shoot
1872  * display specific link training issues or apply some display specific
1873  * workaround in link training.
1874  *
1875  * @link_settings - if not NULL, force preferred link settings to the link.
1876  * @lt_override - a set of override pointers. If any pointer is none NULL, dc
1877  * will apply this particular override in future link training. If NULL is
1878  * passed in, dc resets previous overrides.
1879  * NOTE: DM must keep the memory from override pointers until DM resets preferred
1880  * training settings.
1881  */
1882 void dc_link_set_preferred_training_settings(struct dc *dc,
1883                 struct dc_link_settings *link_setting,
1884                 struct dc_link_training_overrides *lt_overrides,
1885                 struct dc_link *link,
1886                 bool skip_immediate_retrain);
1887
1888 /* return - true if FEC is supported with connected DP RX, false otherwise */
1889 bool dc_link_is_fec_supported(const struct dc_link *link);
1890
1891 /* query FEC enablement policy to determine if FEC will be enabled by dc during
1892  * link enablement.
1893  * return - true if FEC should be enabled, false otherwise.
1894  */
1895 bool dc_link_should_enable_fec(const struct dc_link *link);
1896
1897 /* determine lttpr mode the current link should be enabled with a specific link
1898  * settings.
1899  */
1900 enum lttpr_mode dc_link_decide_lttpr_mode(struct dc_link *link,
1901                 struct dc_link_settings *link_setting);
1902
1903 /* Force DP RX to update its power state.
1904  * NOTE: this interface doesn't update dp main-link. Calling this function will
1905  * cause DP TX main-link and DP RX power states out of sync. DM has to restore
1906  * RX power state back upon finish DM specific execution requiring DP RX in a
1907  * specific power state.
1908  * @on - true to set DP RX in D0 power state, false to set DP RX in D3 power
1909  * state.
1910  */
1911 void dc_link_dp_receiver_power_ctrl(struct dc_link *link, bool on);
1912
1913 /* Force link to read base dp receiver caps from dpcd 000h - 00Fh and overwrite
1914  * current value read from extended receiver cap from 02200h - 0220Fh.
1915  * Some DP RX has problems of providing accurate DP receiver caps from extended
1916  * field, this interface is a workaround to revert link back to use base caps.
1917  */
1918 void dc_link_overwrite_extended_receiver_cap(
1919                 struct dc_link *link);
1920
1921 void dc_link_edp_panel_backlight_power_on(struct dc_link *link,
1922                 bool wait_for_hpd);
1923
1924 /* Set backlight level of an embedded panel (eDP, LVDS).
1925  * backlight_pwm_u16_16 is unsigned 32 bit with 16 bit integer
1926  * and 16 bit fractional, where 1.0 is max backlight value.
1927  */
1928 bool dc_link_set_backlight_level(const struct dc_link *dc_link,
1929                 uint32_t backlight_pwm_u16_16,
1930                 uint32_t frame_ramp);
1931
1932 /* Set/get nits-based backlight level of an embedded panel (eDP, LVDS). */
1933 bool dc_link_set_backlight_level_nits(struct dc_link *link,
1934                 bool isHDR,
1935                 uint32_t backlight_millinits,
1936                 uint32_t transition_time_in_ms);
1937
1938 bool dc_link_get_backlight_level_nits(struct dc_link *link,
1939                 uint32_t *backlight_millinits,
1940                 uint32_t *backlight_millinits_peak);
1941
1942 int dc_link_get_backlight_level(const struct dc_link *dc_link);
1943
1944 int dc_link_get_target_backlight_pwm(const struct dc_link *link);
1945
1946 bool dc_link_set_psr_allow_active(struct dc_link *dc_link, const bool *enable,
1947                 bool wait, bool force_static, const unsigned int *power_opts);
1948
1949 bool dc_link_get_psr_state(const struct dc_link *dc_link, enum dc_psr_state *state);
1950
1951 bool dc_link_setup_psr(struct dc_link *dc_link,
1952                 const struct dc_stream_state *stream, struct psr_config *psr_config,
1953                 struct psr_context *psr_context);
1954
1955 /* On eDP links this function call will stall until T12 has elapsed.
1956  * If the panel is not in power off state, this function will return
1957  * immediately.
1958  */
1959 bool dc_link_wait_for_t12(struct dc_link *link);
1960
1961 /* Determine if dp trace has been initialized to reflect upto date result *
1962  * return - true if trace is initialized and has valid data. False dp trace
1963  * doesn't have valid result.
1964  */
1965 bool dc_dp_trace_is_initialized(struct dc_link *link);
1966
1967 /* Query a dp trace flag to indicate if the current dp trace data has been
1968  * logged before
1969  */
1970 bool dc_dp_trace_is_logged(struct dc_link *link,
1971                 bool in_detection);
1972
1973 /* Set dp trace flag to indicate whether DM has already logged the current dp
1974  * trace data. DM can set is_logged to true upon logging and check
1975  * dc_dp_trace_is_logged before logging to avoid logging the same result twice.
1976  */
1977 void dc_dp_trace_set_is_logged_flag(struct dc_link *link,
1978                 bool in_detection,
1979                 bool is_logged);
1980
1981 /* Obtain driver time stamp for last dp link training end. The time stamp is
1982  * formatted based on dm_get_timestamp DM function.
1983  * @in_detection - true to get link training end time stamp of last link
1984  * training in detection sequence. false to get link training end time stamp
1985  * of last link training in commit (dpms) sequence
1986  */
1987 unsigned long long dc_dp_trace_get_lt_end_timestamp(struct dc_link *link,
1988                 bool in_detection);
1989
1990 /* Get how many link training attempts dc has done with latest sequence.
1991  * @in_detection - true to get link training count of last link
1992  * training in detection sequence. false to get link training count of last link
1993  * training in commit (dpms) sequence
1994  */
1995 const struct dp_trace_lt_counts *dc_dp_trace_get_lt_counts(struct dc_link *link,
1996                 bool in_detection);
1997
1998 /* Get how many link loss has happened since last link training attempts */
1999 unsigned int dc_dp_trace_get_link_loss_count(struct dc_link *link);
2000
2001 /*
2002  *  USB4 DPIA BW ALLOCATION PUBLIC FUNCTIONS
2003  */
2004 /*
2005  * Send a request from DP-Tx requesting to allocate BW remotely after
2006  * allocating it locally. This will get processed by CM and a CB function
2007  * will be called.
2008  *
2009  * @link: pointer to the dc_link struct instance
2010  * @req_bw: The requested bw in Kbyte to allocated
2011  *
2012  * return: none
2013  */
2014 void dc_link_set_usb4_req_bw_req(struct dc_link *link, int req_bw);
2015
2016 /*
2017  * Handle function for when the status of the Request above is complete.
2018  * We will find out the result of allocating on CM and update structs.
2019  *
2020  * @link: pointer to the dc_link struct instance
2021  * @bw: Allocated or Estimated BW depending on the result
2022  * @result: Response type
2023  *
2024  * return: none
2025  */
2026 void dc_link_handle_usb4_bw_alloc_response(struct dc_link *link,
2027                 uint8_t bw, uint8_t result);
2028
2029 /*
2030  * Handle the USB4 BW Allocation related functionality here:
2031  * Plug => Try to allocate max bw from timing parameters supported by the sink
2032  * Unplug => de-allocate bw
2033  *
2034  * @link: pointer to the dc_link struct instance
2035  * @peak_bw: Peak bw used by the link/sink
2036  *
2037  * return: allocated bw else return 0
2038  */
2039 int dc_link_dp_dpia_handle_usb4_bandwidth_allocation_for_link(
2040                 struct dc_link *link, int peak_bw);
2041
2042 /*
2043  * Validate the BW of all the valid DPIA links to make sure it doesn't exceed
2044  * available BW for each host router
2045  *
2046  * @dc: pointer to dc struct
2047  * @stream: pointer to all possible streams
2048  * @num_streams: number of valid DPIA streams
2049  *
2050  * return: TRUE if bw used by DPIAs doesn't exceed available BW else return FALSE
2051  */
2052 bool dc_link_validate(struct dc *dc, const struct dc_stream_state *streams,
2053                 const unsigned int count);
2054
2055 /* Sink Interfaces - A sink corresponds to a display output device */
2056
2057 struct dc_container_id {
2058         // 128bit GUID in binary form
2059         unsigned char  guid[16];
2060         // 8 byte port ID -> ELD.PortID
2061         unsigned int   portId[2];
2062         // 128bit GUID in binary formufacturer name -> ELD.ManufacturerName
2063         unsigned short manufacturerName;
2064         // 2 byte product code -> ELD.ProductCode
2065         unsigned short productCode;
2066 };
2067
2068
2069 struct dc_sink_dsc_caps {
2070         // 'true' if these are virtual DPCD's DSC caps (immediately upstream of sink in MST topology),
2071         // 'false' if they are sink's DSC caps
2072         bool is_virtual_dpcd_dsc;
2073 #if defined(CONFIG_DRM_AMD_DC_FP)
2074         // 'true' if MST topology supports DSC passthrough for sink
2075         // 'false' if MST topology does not support DSC passthrough
2076         bool is_dsc_passthrough_supported;
2077 #endif
2078         struct dsc_dec_dpcd_caps dsc_dec_caps;
2079 };
2080
2081 struct dc_sink_fec_caps {
2082         bool is_rx_fec_supported;
2083         bool is_topology_fec_supported;
2084 };
2085
2086 struct scdc_caps {
2087         union hdmi_scdc_manufacturer_OUI_data manufacturer_OUI;
2088         union hdmi_scdc_device_id_data device_id;
2089 };
2090
2091 /*
2092  * The sink structure contains EDID and other display device properties
2093  */
2094 struct dc_sink {
2095         enum signal_type sink_signal;
2096         struct dc_edid dc_edid; /* raw edid */
2097         struct dc_edid_caps edid_caps; /* parse display caps */
2098         struct dc_container_id *dc_container_id;
2099         uint32_t dongle_max_pix_clk;
2100         void *priv;
2101         struct stereo_3d_features features_3d[TIMING_3D_FORMAT_MAX];
2102         bool converter_disable_audio;
2103
2104         struct scdc_caps scdc_caps;
2105         struct dc_sink_dsc_caps dsc_caps;
2106         struct dc_sink_fec_caps fec_caps;
2107
2108         bool is_vsc_sdp_colorimetry_supported;
2109
2110         /* private to DC core */
2111         struct dc_link *link;
2112         struct dc_context *ctx;
2113
2114         uint32_t sink_id;
2115
2116         /* private to dc_sink.c */
2117         // refcount must be the last member in dc_sink, since we want the
2118         // sink structure to be logically cloneable up to (but not including)
2119         // refcount
2120         struct kref refcount;
2121 };
2122
2123 void dc_sink_retain(struct dc_sink *sink);
2124 void dc_sink_release(struct dc_sink *sink);
2125
2126 struct dc_sink_init_data {
2127         enum signal_type sink_signal;
2128         struct dc_link *link;
2129         uint32_t dongle_max_pix_clk;
2130         bool converter_disable_audio;
2131 };
2132
2133 struct dc_sink *dc_sink_create(const struct dc_sink_init_data *init_params);
2134
2135 /* Newer interfaces  */
2136 struct dc_cursor {
2137         struct dc_plane_address address;
2138         struct dc_cursor_attributes attributes;
2139 };
2140
2141
2142 /* Interrupt interfaces */
2143 enum dc_irq_source dc_interrupt_to_irq_source(
2144                 struct dc *dc,
2145                 uint32_t src_id,
2146                 uint32_t ext_id);
2147 bool dc_interrupt_set(struct dc *dc, enum dc_irq_source src, bool enable);
2148 void dc_interrupt_ack(struct dc *dc, enum dc_irq_source src);
2149 enum dc_irq_source dc_get_hpd_irq_source_at_index(
2150                 struct dc *dc, uint32_t link_index);
2151
2152 void dc_notify_vsync_int_state(struct dc *dc, struct dc_stream_state *stream, bool enable);
2153
2154 /* Power Interfaces */
2155
2156 void dc_set_power_state(
2157                 struct dc *dc,
2158                 enum dc_acpi_cm_power_state power_state);
2159 void dc_resume(struct dc *dc);
2160
2161 void dc_power_down_on_boot(struct dc *dc);
2162
2163 /*
2164  * HDCP Interfaces
2165  */
2166 enum hdcp_message_status dc_process_hdcp_msg(
2167                 enum signal_type signal,
2168                 struct dc_link *link,
2169                 struct hdcp_protection_message *message_info);
2170 bool dc_is_dmcu_initialized(struct dc *dc);
2171
2172 enum dc_status dc_set_clock(struct dc *dc, enum dc_clock_type clock_type, uint32_t clk_khz, uint32_t stepping);
2173 void dc_get_clock(struct dc *dc, enum dc_clock_type clock_type, struct dc_clock_config *clock_cfg);
2174
2175 bool dc_is_plane_eligible_for_idle_optimizations(struct dc *dc, struct dc_plane_state *plane,
2176                                 struct dc_cursor_attributes *cursor_attr);
2177
2178 void dc_allow_idle_optimizations(struct dc *dc, bool allow);
2179
2180 /* set min and max memory clock to lowest and highest DPM level, respectively */
2181 void dc_unlock_memory_clock_frequency(struct dc *dc);
2182
2183 /* set min memory clock to the min required for current mode, max to maxDPM */
2184 void dc_lock_memory_clock_frequency(struct dc *dc);
2185
2186 /* set soft max for memclk, to be used for AC/DC switching clock limitations */
2187 void dc_enable_dcmode_clk_limit(struct dc *dc, bool enable);
2188
2189 /* cleanup on driver unload */
2190 void dc_hardware_release(struct dc *dc);
2191
2192 /* disables fw based mclk switch */
2193 void dc_mclk_switch_using_fw_based_vblank_stretch_shut_down(struct dc *dc);
2194
2195 bool dc_set_psr_allow_active(struct dc *dc, bool enable);
2196 void dc_z10_restore(const struct dc *dc);
2197 void dc_z10_save_init(struct dc *dc);
2198
2199 bool dc_is_dmub_outbox_supported(struct dc *dc);
2200 bool dc_enable_dmub_notifications(struct dc *dc);
2201
2202 void dc_enable_dmub_outbox(struct dc *dc);
2203
2204 bool dc_process_dmub_aux_transfer_async(struct dc *dc,
2205                                 uint32_t link_index,
2206                                 struct aux_payload *payload);
2207
2208 /* Get dc link index from dpia port index */
2209 uint8_t get_link_index_from_dpia_port_index(const struct dc *dc,
2210                                 uint8_t dpia_port_index);
2211
2212 bool dc_process_dmub_set_config_async(struct dc *dc,
2213                                 uint32_t link_index,
2214                                 struct set_config_cmd_payload *payload,
2215                                 struct dmub_notification *notify);
2216
2217 enum dc_status dc_process_dmub_set_mst_slots(const struct dc *dc,
2218                                 uint32_t link_index,
2219                                 uint8_t mst_alloc_slots,
2220                                 uint8_t *mst_slots_in_use);
2221
2222 void dc_process_dmub_dpia_hpd_int_enable(const struct dc *dc,
2223                                 uint32_t hpd_int_enable);
2224
2225 /* DSC Interfaces */
2226 #include "dc_dsc.h"
2227
2228 /* Disable acc mode Interfaces */
2229 void dc_disable_accelerated_mode(struct dc *dc);
2230
2231 bool dc_is_timing_changed(struct dc_stream_state *cur_stream,
2232                        struct dc_stream_state *new_stream);
2233
2234 #endif /* DC_INTERFACE_H_ */